Since we don't handle callee-save CRs right yet, don't allocate them. Also
[oota-llvm.git] / lib / Target / PowerPC / PPCRegisterInfo.cpp
1 //===- PPCRegisterInfo.cpp - PowerPC Register Information -------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the PowerPC implementation of the MRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "reginfo"
15 #include "PPC.h"
16 #include "PPCInstrBuilder.h"
17 #include "PPCRegisterInfo.h"
18 #include "llvm/Constants.h"
19 #include "llvm/Type.h"
20 #include "llvm/CodeGen/ValueTypes.h"
21 #include "llvm/CodeGen/MachineInstrBuilder.h"
22 #include "llvm/CodeGen/MachineDebugInfo.h"
23 #include "llvm/CodeGen/MachineFunction.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineLocation.h"
26 #include "llvm/CodeGen/SelectionDAGNodes.h"
27 #include "llvm/Target/TargetFrameInfo.h"
28 #include "llvm/Target/TargetInstrInfo.h"
29 #include "llvm/Target/TargetMachine.h"
30 #include "llvm/Target/TargetOptions.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/MathExtras.h"
34 #include "llvm/ADT/STLExtras.h"
35 #include <cstdlib>
36 #include <iostream>
37 using namespace llvm;
38
39 /// getRegisterNumbering - Given the enum value for some register, e.g.
40 /// PPC::F14, return the number that it corresponds to (e.g. 14).
41 unsigned PPCRegisterInfo::getRegisterNumbering(unsigned RegEnum) {
42   switch (RegEnum) {
43     case PPC::R0 :  case PPC::F0 :  case PPC::V0 : case PPC::CR0:  return  0;
44     case PPC::R1 :  case PPC::F1 :  case PPC::V1 : case PPC::CR1:  return  1;
45     case PPC::R2 :  case PPC::F2 :  case PPC::V2 : case PPC::CR2:  return  2;
46     case PPC::R3 :  case PPC::F3 :  case PPC::V3 : case PPC::CR3:  return  3;
47     case PPC::R4 :  case PPC::F4 :  case PPC::V4 : case PPC::CR4:  return  4;
48     case PPC::R5 :  case PPC::F5 :  case PPC::V5 : case PPC::CR5:  return  5;
49     case PPC::R6 :  case PPC::F6 :  case PPC::V6 : case PPC::CR6:  return  6;
50     case PPC::R7 :  case PPC::F7 :  case PPC::V7 : case PPC::CR7:  return  7;
51     case PPC::R8 :  case PPC::F8 :  case PPC::V8 : return  8;
52     case PPC::R9 :  case PPC::F9 :  case PPC::V9 : return  9;
53     case PPC::R10:  case PPC::F10:  case PPC::V10: return 10;
54     case PPC::R11:  case PPC::F11:  case PPC::V11: return 11;
55     case PPC::R12:  case PPC::F12:  case PPC::V12: return 12;
56     case PPC::R13:  case PPC::F13:  case PPC::V13: return 13;
57     case PPC::R14:  case PPC::F14:  case PPC::V14: return 14;
58     case PPC::R15:  case PPC::F15:  case PPC::V15: return 15;
59     case PPC::R16:  case PPC::F16:  case PPC::V16: return 16;
60     case PPC::R17:  case PPC::F17:  case PPC::V17: return 17;
61     case PPC::R18:  case PPC::F18:  case PPC::V18: return 18;
62     case PPC::R19:  case PPC::F19:  case PPC::V19: return 19;
63     case PPC::R20:  case PPC::F20:  case PPC::V20: return 20;
64     case PPC::R21:  case PPC::F21:  case PPC::V21: return 21;
65     case PPC::R22:  case PPC::F22:  case PPC::V22: return 22;
66     case PPC::R23:  case PPC::F23:  case PPC::V23: return 23;
67     case PPC::R24:  case PPC::F24:  case PPC::V24: return 24;
68     case PPC::R25:  case PPC::F25:  case PPC::V25: return 25;
69     case PPC::R26:  case PPC::F26:  case PPC::V26: return 26;
70     case PPC::R27:  case PPC::F27:  case PPC::V27: return 27;
71     case PPC::R28:  case PPC::F28:  case PPC::V28: return 28;
72     case PPC::R29:  case PPC::F29:  case PPC::V29: return 29;
73     case PPC::R30:  case PPC::F30:  case PPC::V30: return 30;
74     case PPC::R31:  case PPC::F31:  case PPC::V31: return 31;
75     default:
76       std::cerr << "Unhandled reg in PPCRegisterInfo::getRegisterNumbering!\n";
77       abort();
78   }
79 }
80
81 PPCRegisterInfo::PPCRegisterInfo()
82   : PPCGenRegisterInfo(PPC::ADJCALLSTACKDOWN, PPC::ADJCALLSTACKUP) {
83   ImmToIdxMap[PPC::LD]   = PPC::LDX;    ImmToIdxMap[PPC::STD]  = PPC::STDX;
84   ImmToIdxMap[PPC::LBZ]  = PPC::LBZX;   ImmToIdxMap[PPC::STB]  = PPC::STBX;
85   ImmToIdxMap[PPC::LHZ]  = PPC::LHZX;   ImmToIdxMap[PPC::LHA]  = PPC::LHAX;
86   ImmToIdxMap[PPC::LWZ]  = PPC::LWZX;   ImmToIdxMap[PPC::LWA]  = PPC::LWAX;
87   ImmToIdxMap[PPC::LFS]  = PPC::LFSX;   ImmToIdxMap[PPC::LFD]  = PPC::LFDX;
88   ImmToIdxMap[PPC::STH]  = PPC::STHX;   ImmToIdxMap[PPC::STW]  = PPC::STWX;
89   ImmToIdxMap[PPC::STFS] = PPC::STFSX;  ImmToIdxMap[PPC::STFD] = PPC::STFDX;
90   ImmToIdxMap[PPC::ADDI] = PPC::ADD4;
91 }
92
93 void
94 PPCRegisterInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
95                                      MachineBasicBlock::iterator MI,
96                                      unsigned SrcReg, int FrameIdx,
97                                      const TargetRegisterClass *RC) const {
98   if (SrcReg == PPC::LR) {
99     // FIXME: this spills LR immediately to memory in one step.  To do this, we
100     // use R11, which we know cannot be used in the prolog/epilog.  This is a
101     // hack.
102     BuildMI(MBB, MI, PPC::MFLR, 1, PPC::R11);
103     addFrameReference(BuildMI(MBB, MI, PPC::STW, 3).addReg(PPC::R11), FrameIdx);
104   } else if (RC == PPC::CRRCRegisterClass) {
105     // FIXME: We use R0 here, because it isn't available for RA.
106     BuildMI(MBB, MI, PPC::MFCR, 0, PPC::R0);
107     addFrameReference(BuildMI(MBB, MI, PPC::STW, 3).addReg(PPC::R0), FrameIdx);
108   } else if (RC == PPC::GPRCRegisterClass) {
109     addFrameReference(BuildMI(MBB, MI, PPC::STW, 3).addReg(SrcReg),FrameIdx);
110   } else if (RC == PPC::G8RCRegisterClass) {
111     addFrameReference(BuildMI(MBB, MI, PPC::STD, 3).addReg(SrcReg),FrameIdx);
112   } else if (RC == PPC::F8RCRegisterClass) {
113     addFrameReference(BuildMI(MBB, MI, PPC::STFD, 3).addReg(SrcReg),FrameIdx);
114   } else if (RC == PPC::F4RCRegisterClass) {
115     addFrameReference(BuildMI(MBB, MI, PPC::STFS, 3).addReg(SrcReg),FrameIdx);
116   } else if (RC == PPC::VRRCRegisterClass) {
117     // We don't have indexed addressing for vector loads.  Emit:
118     // R11 = ADDI FI#
119     // Dest = LVX R0, R11
120     // 
121     // FIXME: We use R0 here, because it isn't available for RA.
122     addFrameReference(BuildMI(MBB, MI, PPC::ADDI, 2, PPC::R0), FrameIdx, 0, 0);
123     BuildMI(MBB, MI, PPC::STVX, 3)
124       .addReg(SrcReg).addReg(PPC::R0).addReg(PPC::R0);
125   } else {
126     assert(0 && "Unknown regclass!");
127     abort();
128   }
129 }
130
131 void
132 PPCRegisterInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
133                                         MachineBasicBlock::iterator MI,
134                                         unsigned DestReg, int FrameIdx,
135                                         const TargetRegisterClass *RC) const {
136   if (DestReg == PPC::LR) {
137     addFrameReference(BuildMI(MBB, MI, PPC::LWZ, 2, PPC::R11), FrameIdx);
138     BuildMI(MBB, MI, PPC::MTLR, 1).addReg(PPC::R11);
139   } else if (RC == PPC::CRRCRegisterClass) {
140     // FIXME: We use R0 here, because it isn't available for RA.
141     addFrameReference(BuildMI(MBB, MI, PPC::LWZ, 2, PPC::R0), FrameIdx);
142     BuildMI(MBB, MI, PPC::MTCRF, 1, DestReg).addReg(PPC::R0);
143   } else if (RC == PPC::GPRCRegisterClass) {
144     addFrameReference(BuildMI(MBB, MI, PPC::LWZ, 2, DestReg), FrameIdx);
145   } else if (RC == PPC::G8RCRegisterClass) {
146     addFrameReference(BuildMI(MBB, MI, PPC::LD, 2, DestReg), FrameIdx);
147   } else if (RC == PPC::F8RCRegisterClass) {
148     addFrameReference(BuildMI(MBB, MI, PPC::LFD, 2, DestReg), FrameIdx);
149   } else if (RC == PPC::F4RCRegisterClass) {
150     addFrameReference(BuildMI(MBB, MI, PPC::LFS, 2, DestReg), FrameIdx);
151   } else if (RC == PPC::VRRCRegisterClass) {
152     // We don't have indexed addressing for vector loads.  Emit:
153     // R11 = ADDI FI#
154     // Dest = LVX R0, R11
155     // 
156     // FIXME: We use R0 here, because it isn't available for RA.
157     addFrameReference(BuildMI(MBB, MI, PPC::ADDI, 2, PPC::R0), FrameIdx, 0, 0);
158     BuildMI(MBB, MI, PPC::LVX, 2, DestReg).addReg(PPC::R0).addReg(PPC::R0);
159   } else {
160     assert(0 && "Unknown regclass!");
161     abort();
162   }
163 }
164
165 void PPCRegisterInfo::copyRegToReg(MachineBasicBlock &MBB,
166                                    MachineBasicBlock::iterator MI,
167                                    unsigned DestReg, unsigned SrcReg,
168                                    const TargetRegisterClass *RC) const {
169   if (RC == PPC::GPRCRegisterClass) {
170     BuildMI(MBB, MI, PPC::OR4, 2, DestReg).addReg(SrcReg).addReg(SrcReg);
171   } else if (RC == PPC::G8RCRegisterClass) {
172     BuildMI(MBB, MI, PPC::OR8, 2, DestReg).addReg(SrcReg).addReg(SrcReg);
173   } else if (RC == PPC::F4RCRegisterClass) {
174     BuildMI(MBB, MI, PPC::FMRS, 1, DestReg).addReg(SrcReg);
175   } else if (RC == PPC::F8RCRegisterClass) {
176     BuildMI(MBB, MI, PPC::FMRD, 1, DestReg).addReg(SrcReg);
177   } else if (RC == PPC::CRRCRegisterClass) {
178     BuildMI(MBB, MI, PPC::MCRF, 1, DestReg).addReg(SrcReg);
179   } else if (RC == PPC::VRRCRegisterClass) {
180     BuildMI(MBB, MI, PPC::VOR, 2, DestReg).addReg(SrcReg).addReg(SrcReg);
181   } else {
182     std::cerr << "Attempt to copy register that is not GPR or FPR";
183     abort();
184   }
185 }
186
187 /// foldMemoryOperand - PowerPC (like most RISC's) can only fold spills into
188 /// copy instructions, turning them into load/store instructions.
189 MachineInstr *PPCRegisterInfo::foldMemoryOperand(MachineInstr *MI,
190                                                  unsigned OpNum,
191                                                  int FrameIndex) const {
192   // Make sure this is a reg-reg copy.  Note that we can't handle MCRF, because
193   // it takes more than one instruction to store it.
194   unsigned Opc = MI->getOpcode();
195   
196   if ((Opc == PPC::OR4 &&
197        MI->getOperand(1).getReg() == MI->getOperand(2).getReg())) {
198     if (OpNum == 0) {  // move -> store
199       unsigned InReg = MI->getOperand(1).getReg();
200       return addFrameReference(BuildMI(PPC::STW,
201                                        3).addReg(InReg), FrameIndex);
202     } else {           // move -> load
203       unsigned OutReg = MI->getOperand(0).getReg();
204       return addFrameReference(BuildMI(PPC::LWZ, 2, OutReg), FrameIndex);
205     }
206   } else if ((Opc == PPC::OR8 &&
207               MI->getOperand(1).getReg() == MI->getOperand(2).getReg())) {
208     if (OpNum == 0) {  // move -> store
209       unsigned InReg = MI->getOperand(1).getReg();
210       return addFrameReference(BuildMI(PPC::STD,
211                                        3).addReg(InReg), FrameIndex);
212     } else {           // move -> load
213       unsigned OutReg = MI->getOperand(0).getReg();
214       return addFrameReference(BuildMI(PPC::LD, 2, OutReg), FrameIndex);
215     }
216   } else if (Opc == PPC::FMRD) {
217     if (OpNum == 0) {  // move -> store
218       unsigned InReg = MI->getOperand(1).getReg();
219       return addFrameReference(BuildMI(PPC::STFD,
220                                        3).addReg(InReg), FrameIndex);
221     } else {           // move -> load
222       unsigned OutReg = MI->getOperand(0).getReg();
223       return addFrameReference(BuildMI(PPC::LFD, 2, OutReg), FrameIndex);
224     }
225   } else if (Opc == PPC::FMRS) {
226     if (OpNum == 0) {  // move -> store
227       unsigned InReg = MI->getOperand(1).getReg();
228       return addFrameReference(BuildMI(PPC::STFS,
229                                        3).addReg(InReg), FrameIndex);
230     } else {           // move -> load
231       unsigned OutReg = MI->getOperand(0).getReg();
232       return addFrameReference(BuildMI(PPC::LFS, 2, OutReg), FrameIndex);
233     }
234   }
235   return 0;
236 }
237
238 //===----------------------------------------------------------------------===//
239 // Stack Frame Processing methods
240 //===----------------------------------------------------------------------===//
241
242 // hasFP - Return true if the specified function should have a dedicated frame
243 // pointer register.  This is true if the function has variable sized allocas or
244 // if frame pointer elimination is disabled.
245 //
246 static bool hasFP(const MachineFunction &MF) {
247   const MachineFrameInfo *MFI = MF.getFrameInfo();
248   unsigned TargetAlign = MF.getTarget().getFrameInfo()->getStackAlignment();
249
250   // If frame pointers are forced, or if there are variable sized stack objects,
251   // use a frame pointer.
252   // 
253   return NoFramePointerElim || MFI->hasVarSizedObjects();
254 }
255
256 void PPCRegisterInfo::
257 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
258                               MachineBasicBlock::iterator I) const {
259   if (hasFP(MF)) {
260     // If we have a frame pointer, convert as follows:
261     // ADJCALLSTACKDOWN -> addi, r1, r1, -amount
262     // ADJCALLSTACKUP   -> addi, r1, r1, amount
263     MachineInstr *Old = I;
264     unsigned Amount = Old->getOperand(0).getImmedValue();
265     if (Amount != 0) {
266       // We need to keep the stack aligned properly.  To do this, we round the
267       // amount of space needed for the outgoing arguments up to the next
268       // alignment boundary.
269       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
270       Amount = (Amount+Align-1)/Align*Align;
271
272       // Replace the pseudo instruction with a new instruction...
273       if (Old->getOpcode() == PPC::ADJCALLSTACKDOWN) {
274         BuildMI(MBB, I, PPC::ADDI, 2, PPC::R1).addReg(PPC::R1).addSImm(-Amount);
275       } else {
276         assert(Old->getOpcode() == PPC::ADJCALLSTACKUP);
277         BuildMI(MBB, I, PPC::ADDI, 2, PPC::R1).addReg(PPC::R1).addSImm(Amount);
278       }
279     }
280   }
281   MBB.erase(I);
282 }
283
284 void
285 PPCRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II) const {
286   unsigned i = 0;
287   MachineInstr &MI = *II;
288   MachineBasicBlock &MBB = *MI.getParent();
289   MachineFunction &MF = *MBB.getParent();
290
291   while (!MI.getOperand(i).isFrameIndex()) {
292     ++i;
293     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
294   }
295
296   int FrameIndex = MI.getOperand(i).getFrameIndex();
297
298   // Replace the FrameIndex with base register with GPR1 (SP) or GPR31 (FP).
299   MI.SetMachineOperandReg(i, hasFP(MF) ? PPC::R31 : PPC::R1);
300
301   // Take into account whether it's an add or mem instruction
302   unsigned OffIdx = (i == 2) ? 1 : 2;
303
304   // Now add the frame object offset to the offset from r1.
305   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
306                MI.getOperand(OffIdx).getImmedValue();
307
308   // If we're not using a Frame Pointer that has been set to the value of the
309   // SP before having the stack size subtracted from it, then add the stack size
310   // to Offset to get the correct offset.
311   Offset += MF.getFrameInfo()->getStackSize();
312
313   if (Offset > 32767 || Offset < -32768) {
314     // Insert a set of r0 with the full offset value before the ld, st, or add
315     MachineBasicBlock *MBB = MI.getParent();
316     BuildMI(*MBB, II, PPC::LIS, 1, PPC::R0).addSImm(Offset >> 16);
317     BuildMI(*MBB, II, PPC::ORI, 2, PPC::R0).addReg(PPC::R0).addImm(Offset);
318     
319     // convert into indexed form of the instruction
320     // sth 0:rA, 1:imm 2:(rB) ==> sthx 0:rA, 2:rB, 1:r0
321     // addi 0:rA 1:rB, 2, imm ==> add 0:rA, 1:rB, 2:r0
322     assert(ImmToIdxMap.count(MI.getOpcode()) &&
323            "No indexed form of load or store available!");
324     unsigned NewOpcode = ImmToIdxMap.find(MI.getOpcode())->second;
325     MI.setOpcode(NewOpcode);
326     MI.SetMachineOperandReg(1, MI.getOperand(i).getReg());
327     MI.SetMachineOperandReg(2, PPC::R0);
328   } else {
329     switch (MI.getOpcode()) {
330     case PPC::LWA:
331     case PPC::LD:
332     case PPC::STD:
333     case PPC::STD_32:
334       assert((Offset & 3) == 0 && "Invalid frame offset!");
335       Offset >>= 2;    // The actual encoded value has the low two bits zero.
336       break;
337     }
338     MI.SetMachineOperandConst(OffIdx, MachineOperand::MO_SignExtendedImmed,
339                               Offset);
340   }
341 }
342
343 /// VRRegNo - Map from a numbered VR register to its enum value.
344 ///
345 static const unsigned short VRRegNo[] = {
346  PPC::V0 , PPC::V1 , PPC::V2 , PPC::V3 , PPC::V4 , PPC::V5 , PPC::V6 , PPC::V7 , 
347  PPC::V8 , PPC::V9 , PPC::V10, PPC::V11, PPC::V12, PPC::V13, PPC::V14, PPC::V15, 
348  PPC::V16, PPC::V17, PPC::V18, PPC::V19, PPC::V20, PPC::V21, PPC::V22, PPC::V23,
349  PPC::V24, PPC::V25, PPC::V26, PPC::V27, PPC::V28, PPC::V29, PPC::V30, PPC::V31
350 };
351
352 /// RemoveVRSaveCode - We have found that this function does not need any code
353 /// to manipulate the VRSAVE register, even though it uses vector registers.
354 /// This can happen when the only registers used are known to be live in or out
355 /// of the function.  Remove all of the VRSAVE related code from the function.
356 static void RemoveVRSaveCode(MachineInstr *MI) {
357   MachineBasicBlock *Entry = MI->getParent();
358   MachineFunction *MF = Entry->getParent();
359
360   // We know that the MTVRSAVE instruction immediately follows MI.  Remove it.
361   MachineBasicBlock::iterator MBBI = MI;
362   ++MBBI;
363   assert(MBBI != Entry->end() && MBBI->getOpcode() == PPC::MTVRSAVE);
364   MBBI->eraseFromParent();
365   
366   bool RemovedAllMTVRSAVEs = true;
367   // See if we can find and remove the MTVRSAVE instruction from all of the
368   // epilog blocks.
369   const TargetInstrInfo &TII = *MF->getTarget().getInstrInfo();
370   for (MachineFunction::iterator I = MF->begin(), E = MF->end(); I != E; ++I) {
371     // If last instruction is a return instruction, add an epilogue
372     if (!I->empty() && TII.isReturn(I->back().getOpcode())) {
373       bool FoundIt = false;
374       for (MBBI = I->end(); MBBI != I->begin(); ) {
375         --MBBI;
376         if (MBBI->getOpcode() == PPC::MTVRSAVE) {
377           MBBI->eraseFromParent();  // remove it.
378           FoundIt = true;
379           break;
380         }
381       }
382       RemovedAllMTVRSAVEs &= FoundIt;
383     }
384   }
385
386   // If we found and removed all MTVRSAVE instructions, remove the read of
387   // VRSAVE as well.
388   if (RemovedAllMTVRSAVEs) {
389     MBBI = MI;
390     assert(MBBI != Entry->begin() && "UPDATE_VRSAVE is first instr in block?");
391     --MBBI;
392     assert(MBBI->getOpcode() == PPC::MFVRSAVE && "VRSAVE instrs wandered?");
393     MBBI->eraseFromParent();
394   }
395   
396   // Finally, nuke the UPDATE_VRSAVE.
397   MI->eraseFromParent();
398 }
399
400 // HandleVRSaveUpdate - MI is the UPDATE_VRSAVE instruction introduced by the
401 // instruction selector.  Based on the vector registers that have been used,
402 // transform this into the appropriate ORI instruction.
403 static void HandleVRSaveUpdate(MachineInstr *MI, const bool *UsedRegs) {
404   unsigned UsedRegMask = 0;
405   for (unsigned i = 0; i != 32; ++i)
406     if (UsedRegs[VRRegNo[i]])
407       UsedRegMask |= 1 << (31-i);
408   
409   // Live in and live out values already must be in the mask, so don't bother
410   // marking them.
411   MachineFunction *MF = MI->getParent()->getParent();
412   for (MachineFunction::livein_iterator I = 
413        MF->livein_begin(), E = MF->livein_end(); I != E; ++I) {
414     unsigned RegNo = PPCRegisterInfo::getRegisterNumbering(I->first);
415     if (VRRegNo[RegNo] == I->first)        // If this really is a vector reg.
416       UsedRegMask &= ~(1 << (31-RegNo));   // Doesn't need to be marked.
417   }
418   for (MachineFunction::liveout_iterator I = 
419        MF->liveout_begin(), E = MF->liveout_end(); I != E; ++I) {
420     unsigned RegNo = PPCRegisterInfo::getRegisterNumbering(*I);
421     if (VRRegNo[RegNo] == *I)              // If this really is a vector reg.
422       UsedRegMask &= ~(1 << (31-RegNo));   // Doesn't need to be marked.
423   }
424   
425   unsigned SrcReg = MI->getOperand(1).getReg();
426   unsigned DstReg = MI->getOperand(0).getReg();
427   // If no registers are used, turn this into a copy.
428   if (UsedRegMask == 0) {
429     // Remove all VRSAVE code.
430     RemoveVRSaveCode(MI);
431     return;
432   } else if ((UsedRegMask & 0xFFFF) == UsedRegMask) {
433     BuildMI(*MI->getParent(), MI, PPC::ORI, 2, DstReg)
434         .addReg(SrcReg).addImm(UsedRegMask);
435   } else if ((UsedRegMask & 0xFFFF0000) == UsedRegMask) {
436     BuildMI(*MI->getParent(), MI, PPC::ORIS, 2, DstReg)
437         .addReg(SrcReg).addImm(UsedRegMask >> 16);
438   } else {
439     BuildMI(*MI->getParent(), MI, PPC::ORIS, 2, DstReg)
440        .addReg(SrcReg).addImm(UsedRegMask >> 16);
441     BuildMI(*MI->getParent(), MI, PPC::ORI, 2, DstReg)
442       .addReg(DstReg).addImm(UsedRegMask & 0xFFFF);
443   }
444   
445   // Remove the old UPDATE_VRSAVE instruction.
446   MI->eraseFromParent();
447 }
448
449
450 void PPCRegisterInfo::emitPrologue(MachineFunction &MF) const {
451   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
452   MachineBasicBlock::iterator MBBI = MBB.begin();
453   MachineFrameInfo *MFI = MF.getFrameInfo();
454   MachineDebugInfo *DebugInfo = MFI->getMachineDebugInfo();
455   
456   // Do we have a frame pointer for this function?
457   bool HasFP = hasFP(MF);
458
459   // Scan the prolog, looking for an UPDATE_VRSAVE instruction.  If we find it,
460   // process it.
461   for (unsigned i = 0; MBBI != MBB.end(); ++i, ++MBBI) {
462     if (MBBI->getOpcode() == PPC::UPDATE_VRSAVE) {
463       HandleVRSaveUpdate(MBBI, MF.getUsedPhysregs());
464       break;
465     }
466   }
467   
468   // Move MBBI back to the beginning of the function.
469   MBBI = MBB.begin();
470   
471   // Get the number of bytes to allocate from the FrameInfo
472   unsigned NumBytes = MFI->getStackSize();
473   
474   // Get the alignments provided by the target, and the maximum alignment
475   // (if any) of the fixed frame objects.
476   unsigned TargetAlign = MF.getTarget().getFrameInfo()->getStackAlignment();
477   unsigned MaxAlign = MFI->getMaxAlignment();
478
479   // If we have calls, we cannot use the red zone to store callee save registers
480   // and we must set up a stack frame, so calculate the necessary size here.
481   if (MFI->hasCalls()) {
482     // We reserve argument space for call sites in the function immediately on
483     // entry to the current function.  This eliminates the need for add/sub
484     // brackets around call sites.
485     NumBytes += MFI->getMaxCallFrameSize();
486   }
487
488   // If we are a leaf function, and use up to 224 bytes of stack space,
489   // and don't have a frame pointer, then we do not need to adjust the stack
490   // pointer (we fit in the Red Zone).
491   if ((NumBytes == 0) || (NumBytes <= 224 && !HasFP && !MFI->hasCalls() &&
492                           MaxAlign <= TargetAlign)) {
493     MFI->setStackSize(0);
494     return;
495   }
496
497   // Add the size of R1 to  NumBytes size for the store of R1 to the bottom
498   // of the stack and round the size to a multiple of the alignment.
499   unsigned Align = std::max(TargetAlign, MaxAlign);
500   unsigned GPRSize = 4;
501   unsigned Size = HasFP ? GPRSize + GPRSize : GPRSize;
502   NumBytes = (NumBytes+Size+Align-1)/Align*Align;
503
504   // Update frame info to pretend that this is part of the stack...
505   MFI->setStackSize(NumBytes);
506   int NegNumbytes = -NumBytes;
507
508   // Adjust stack pointer: r1 -= numbytes.
509   // If there is a preferred stack alignment, align R1 now
510   if (MaxAlign > TargetAlign) {
511     assert(isPowerOf2_32(MaxAlign) && MaxAlign < 32767 && "Invalid alignment!");
512     assert(isInt16(MaxAlign-NumBytes) && "Unhandled stack size and alignment!");
513     BuildMI(MBB, MBBI, PPC::RLWINM, 4, PPC::R0)
514       .addReg(PPC::R1).addImm(0).addImm(32-Log2_32(MaxAlign)).addImm(31);
515     BuildMI(MBB, MBBI, PPC::SUBFIC,2,PPC::R0).addReg(PPC::R0)
516       .addSImm(MaxAlign-NumBytes);
517     BuildMI(MBB, MBBI, PPC::STWUX, 3)
518       .addReg(PPC::R1).addReg(PPC::R1).addReg(PPC::R0);
519   } else if (NumBytes <= 32768) {
520     BuildMI(MBB, MBBI, PPC::STWU, 3).addReg(PPC::R1).addSImm(NegNumbytes)
521       .addReg(PPC::R1);
522   } else {
523     BuildMI(MBB, MBBI, PPC::LIS, 1, PPC::R0).addSImm(NegNumbytes >> 16);
524     BuildMI(MBB, MBBI, PPC::ORI, 2, PPC::R0).addReg(PPC::R0)
525       .addImm(NegNumbytes & 0xFFFF);
526     BuildMI(MBB, MBBI, PPC::STWUX, 3).addReg(PPC::R1).addReg(PPC::R1)
527       .addReg(PPC::R0);
528   }
529   
530   if (DebugInfo && DebugInfo->hasInfo()) {
531     std::vector<MachineMove *> &Moves = DebugInfo->getFrameMoves();
532     unsigned LabelID = DebugInfo->NextLabelID();
533     
534     // Show update of SP.
535     MachineLocation Dst(MachineLocation::VirtualFP);
536     MachineLocation Src(MachineLocation::VirtualFP, NegNumbytes);
537     Moves.push_back(new MachineMove(LabelID, Dst, Src));
538
539     BuildMI(MBB, MBBI, PPC::DWARF_LABEL, 1).addSImm(LabelID);
540   }
541   
542   // If there is a frame pointer, copy R1 (SP) into R31 (FP)
543   if (HasFP) {
544     BuildMI(MBB, MBBI, PPC::STW, 3)
545       .addReg(PPC::R31).addSImm(GPRSize).addReg(PPC::R1);
546     BuildMI(MBB, MBBI, PPC::OR4, 2, PPC::R31).addReg(PPC::R1).addReg(PPC::R1);
547   }
548 }
549
550 void PPCRegisterInfo::emitEpilogue(MachineFunction &MF,
551                                    MachineBasicBlock &MBB) const {
552   MachineBasicBlock::iterator MBBI = prior(MBB.end());
553   assert(MBBI->getOpcode() == PPC::BLR &&
554          "Can only insert epilog into returning blocks");
555
556   // Get alignment info so we know how to restore r1
557   const MachineFrameInfo *MFI = MF.getFrameInfo();
558   unsigned TargetAlign = MF.getTarget().getFrameInfo()->getStackAlignment();
559
560   // Get the number of bytes allocated from the FrameInfo.
561   unsigned NumBytes = MFI->getStackSize();
562   unsigned GPRSize = 4; 
563
564   if (NumBytes != 0) {
565     // If this function has a frame pointer, load the saved stack pointer from
566     // its stack slot.
567     if (hasFP(MF)) {
568       BuildMI(MBB, MBBI, PPC::LWZ, 2, PPC::R31)
569           .addSImm(GPRSize).addReg(PPC::R31);
570     }
571     
572     // The loaded (or persistent) stack pointer value is offseted by the 'stwu'
573     // on entry to the function.  Add this offset back now.
574     if (NumBytes < 32768 && TargetAlign >= MFI->getMaxAlignment()) {
575       BuildMI(MBB, MBBI, PPC::ADDI, 2, PPC::R1)
576           .addReg(PPC::R1).addSImm(NumBytes);
577     } else {
578       BuildMI(MBB, MBBI, PPC::LWZ, 2, PPC::R1).addSImm(0).addReg(PPC::R1);
579     }
580   }
581 }
582
583 unsigned PPCRegisterInfo::getRARegister() const {
584   return PPC::LR;
585 }
586
587 unsigned PPCRegisterInfo::getFrameRegister(MachineFunction &MF) const {
588   return hasFP(MF) ? PPC::R31 : PPC::R1;
589 }
590
591 void PPCRegisterInfo::getInitialFrameState(std::vector<MachineMove *> &Moves)
592                                                                          const {
593   // Initial state is the frame pointer is R1.
594   MachineLocation Dst(MachineLocation::VirtualFP);
595   MachineLocation Src(PPC::R1, 0);
596   Moves.push_back(new MachineMove(0, Dst, Src));
597 }
598
599 #include "PPCGenRegisterInfo.inc"
600