Have MachineFunction cache a pointer to the subtarget to make lookups
[oota-llvm.git] / lib / Target / PowerPC / PPCISelLowering.cpp
1 //===-- PPCISelLowering.cpp - PPC DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the PPCISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "PPCISelLowering.h"
15 #include "MCTargetDesc/PPCPredicates.h"
16 #include "PPCMachineFunctionInfo.h"
17 #include "PPCPerfectShuffle.h"
18 #include "PPCTargetMachine.h"
19 #include "PPCTargetObjectFile.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/ADT/StringSwitch.h"
22 #include "llvm/ADT/Triple.h"
23 #include "llvm/CodeGen/CallingConvLower.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineFunction.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/SelectionDAG.h"
29 #include "llvm/CodeGen/TargetLoweringObjectFileImpl.h"
30 #include "llvm/IR/CallingConv.h"
31 #include "llvm/IR/Constants.h"
32 #include "llvm/IR/DerivedTypes.h"
33 #include "llvm/IR/Function.h"
34 #include "llvm/IR/Intrinsics.h"
35 #include "llvm/Support/CommandLine.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/Target/TargetOptions.h"
40 using namespace llvm;
41
42 static cl::opt<bool> DisablePPCPreinc("disable-ppc-preinc",
43 cl::desc("disable preincrement load/store generation on PPC"), cl::Hidden);
44
45 static cl::opt<bool> DisableILPPref("disable-ppc-ilp-pref",
46 cl::desc("disable setting the node scheduling preference to ILP on PPC"), cl::Hidden);
47
48 static cl::opt<bool> DisablePPCUnaligned("disable-ppc-unaligned",
49 cl::desc("disable unaligned load/store generation on PPC"), cl::Hidden);
50
51 // FIXME: Remove this once the bug has been fixed!
52 extern cl::opt<bool> ANDIGlueBug;
53
54 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
55   // If it isn't a Mach-O file then it's going to be a linux ELF
56   // object file.
57   if (TT.isOSDarwin())
58     return new TargetLoweringObjectFileMachO();
59
60   return new PPC64LinuxTargetObjectFile();
61 }
62
63 PPCTargetLowering::PPCTargetLowering(PPCTargetMachine &TM)
64     : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))),
65       Subtarget(*TM.getSubtargetImpl()) {
66   setPow2DivIsCheap();
67
68   // Use _setjmp/_longjmp instead of setjmp/longjmp.
69   setUseUnderscoreSetJmp(true);
70   setUseUnderscoreLongJmp(true);
71
72   // On PPC32/64, arguments smaller than 4/8 bytes are extended, so all
73   // arguments are at least 4/8 bytes aligned.
74   bool isPPC64 = Subtarget.isPPC64();
75   setMinStackArgumentAlignment(isPPC64 ? 8:4);
76
77   // Set up the register classes.
78   addRegisterClass(MVT::i32, &PPC::GPRCRegClass);
79   addRegisterClass(MVT::f32, &PPC::F4RCRegClass);
80   addRegisterClass(MVT::f64, &PPC::F8RCRegClass);
81
82   // PowerPC has an i16 but no i8 (or i1) SEXTLOAD
83   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
84   setLoadExtAction(ISD::SEXTLOAD, MVT::i8, Expand);
85
86   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
87
88   // PowerPC has pre-inc load and store's.
89   setIndexedLoadAction(ISD::PRE_INC, MVT::i1, Legal);
90   setIndexedLoadAction(ISD::PRE_INC, MVT::i8, Legal);
91   setIndexedLoadAction(ISD::PRE_INC, MVT::i16, Legal);
92   setIndexedLoadAction(ISD::PRE_INC, MVT::i32, Legal);
93   setIndexedLoadAction(ISD::PRE_INC, MVT::i64, Legal);
94   setIndexedStoreAction(ISD::PRE_INC, MVT::i1, Legal);
95   setIndexedStoreAction(ISD::PRE_INC, MVT::i8, Legal);
96   setIndexedStoreAction(ISD::PRE_INC, MVT::i16, Legal);
97   setIndexedStoreAction(ISD::PRE_INC, MVT::i32, Legal);
98   setIndexedStoreAction(ISD::PRE_INC, MVT::i64, Legal);
99
100   if (Subtarget.useCRBits()) {
101     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
102
103     if (isPPC64 || Subtarget.hasFPCVT()) {
104       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Promote);
105       AddPromotedToType (ISD::SINT_TO_FP, MVT::i1,
106                          isPPC64 ? MVT::i64 : MVT::i32);
107       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Promote);
108       AddPromotedToType (ISD::UINT_TO_FP, MVT::i1, 
109                          isPPC64 ? MVT::i64 : MVT::i32);
110     } else {
111       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Custom);
112       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Custom);
113     }
114
115     // PowerPC does not support direct load / store of condition registers
116     setOperationAction(ISD::LOAD, MVT::i1, Custom);
117     setOperationAction(ISD::STORE, MVT::i1, Custom);
118
119     // FIXME: Remove this once the ANDI glue bug is fixed:
120     if (ANDIGlueBug)
121       setOperationAction(ISD::TRUNCATE, MVT::i1, Custom);
122
123     setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
124     setLoadExtAction(ISD::ZEXTLOAD, MVT::i1, Promote);
125     setTruncStoreAction(MVT::i64, MVT::i1, Expand);
126     setTruncStoreAction(MVT::i32, MVT::i1, Expand);
127     setTruncStoreAction(MVT::i16, MVT::i1, Expand);
128     setTruncStoreAction(MVT::i8, MVT::i1, Expand);
129
130     addRegisterClass(MVT::i1, &PPC::CRBITRCRegClass);
131   }
132
133   // This is used in the ppcf128->int sequence.  Note it has different semantics
134   // from FP_ROUND:  that rounds to nearest, this rounds to zero.
135   setOperationAction(ISD::FP_ROUND_INREG, MVT::ppcf128, Custom);
136
137   // We do not currently implement these libm ops for PowerPC.
138   setOperationAction(ISD::FFLOOR, MVT::ppcf128, Expand);
139   setOperationAction(ISD::FCEIL,  MVT::ppcf128, Expand);
140   setOperationAction(ISD::FTRUNC, MVT::ppcf128, Expand);
141   setOperationAction(ISD::FRINT,  MVT::ppcf128, Expand);
142   setOperationAction(ISD::FNEARBYINT, MVT::ppcf128, Expand);
143   setOperationAction(ISD::FREM, MVT::ppcf128, Expand);
144
145   // PowerPC has no SREM/UREM instructions
146   setOperationAction(ISD::SREM, MVT::i32, Expand);
147   setOperationAction(ISD::UREM, MVT::i32, Expand);
148   setOperationAction(ISD::SREM, MVT::i64, Expand);
149   setOperationAction(ISD::UREM, MVT::i64, Expand);
150
151   // Don't use SMUL_LOHI/UMUL_LOHI or SDIVREM/UDIVREM to lower SREM/UREM.
152   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
153   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
154   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
155   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
156   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
157   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
158   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
159   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
160
161   // We don't support sin/cos/sqrt/fmod/pow
162   setOperationAction(ISD::FSIN , MVT::f64, Expand);
163   setOperationAction(ISD::FCOS , MVT::f64, Expand);
164   setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
165   setOperationAction(ISD::FREM , MVT::f64, Expand);
166   setOperationAction(ISD::FPOW , MVT::f64, Expand);
167   setOperationAction(ISD::FMA  , MVT::f64, Legal);
168   setOperationAction(ISD::FSIN , MVT::f32, Expand);
169   setOperationAction(ISD::FCOS , MVT::f32, Expand);
170   setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
171   setOperationAction(ISD::FREM , MVT::f32, Expand);
172   setOperationAction(ISD::FPOW , MVT::f32, Expand);
173   setOperationAction(ISD::FMA  , MVT::f32, Legal);
174
175   setOperationAction(ISD::FLT_ROUNDS_, MVT::i32, Custom);
176
177   // If we're enabling GP optimizations, use hardware square root
178   if (!Subtarget.hasFSQRT() &&
179       !(TM.Options.UnsafeFPMath &&
180         Subtarget.hasFRSQRTE() && Subtarget.hasFRE()))
181     setOperationAction(ISD::FSQRT, MVT::f64, Expand);
182
183   if (!Subtarget.hasFSQRT() &&
184       !(TM.Options.UnsafeFPMath &&
185         Subtarget.hasFRSQRTES() && Subtarget.hasFRES()))
186     setOperationAction(ISD::FSQRT, MVT::f32, Expand);
187
188   if (Subtarget.hasFCPSGN()) {
189     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Legal);
190     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Legal);
191   } else {
192     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
193     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
194   }
195
196   if (Subtarget.hasFPRND()) {
197     setOperationAction(ISD::FFLOOR, MVT::f64, Legal);
198     setOperationAction(ISD::FCEIL,  MVT::f64, Legal);
199     setOperationAction(ISD::FTRUNC, MVT::f64, Legal);
200     setOperationAction(ISD::FROUND, MVT::f64, Legal);
201
202     setOperationAction(ISD::FFLOOR, MVT::f32, Legal);
203     setOperationAction(ISD::FCEIL,  MVT::f32, Legal);
204     setOperationAction(ISD::FTRUNC, MVT::f32, Legal);
205     setOperationAction(ISD::FROUND, MVT::f32, Legal);
206   }
207
208   // PowerPC does not have BSWAP, CTPOP or CTTZ
209   setOperationAction(ISD::BSWAP, MVT::i32  , Expand);
210   setOperationAction(ISD::CTTZ , MVT::i32  , Expand);
211   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32, Expand);
212   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32, Expand);
213   setOperationAction(ISD::BSWAP, MVT::i64  , Expand);
214   setOperationAction(ISD::CTTZ , MVT::i64  , Expand);
215   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
216   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
217
218   if (Subtarget.hasPOPCNTD()) {
219     setOperationAction(ISD::CTPOP, MVT::i32  , Legal);
220     setOperationAction(ISD::CTPOP, MVT::i64  , Legal);
221   } else {
222     setOperationAction(ISD::CTPOP, MVT::i32  , Expand);
223     setOperationAction(ISD::CTPOP, MVT::i64  , Expand);
224   }
225
226   // PowerPC does not have ROTR
227   setOperationAction(ISD::ROTR, MVT::i32   , Expand);
228   setOperationAction(ISD::ROTR, MVT::i64   , Expand);
229
230   if (!Subtarget.useCRBits()) {
231     // PowerPC does not have Select
232     setOperationAction(ISD::SELECT, MVT::i32, Expand);
233     setOperationAction(ISD::SELECT, MVT::i64, Expand);
234     setOperationAction(ISD::SELECT, MVT::f32, Expand);
235     setOperationAction(ISD::SELECT, MVT::f64, Expand);
236   }
237
238   // PowerPC wants to turn select_cc of FP into fsel when possible.
239   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
240   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
241
242   // PowerPC wants to optimize integer setcc a bit
243   if (!Subtarget.useCRBits())
244     setOperationAction(ISD::SETCC, MVT::i32, Custom);
245
246   // PowerPC does not have BRCOND which requires SetCC
247   if (!Subtarget.useCRBits())
248     setOperationAction(ISD::BRCOND, MVT::Other, Expand);
249
250   setOperationAction(ISD::BR_JT,  MVT::Other, Expand);
251
252   // PowerPC turns FP_TO_SINT into FCTIWZ and some load/stores.
253   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
254
255   // PowerPC does not have [U|S]INT_TO_FP
256   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Expand);
257   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Expand);
258
259   setOperationAction(ISD::BITCAST, MVT::f32, Expand);
260   setOperationAction(ISD::BITCAST, MVT::i32, Expand);
261   setOperationAction(ISD::BITCAST, MVT::i64, Expand);
262   setOperationAction(ISD::BITCAST, MVT::f64, Expand);
263
264   // We cannot sextinreg(i1).  Expand to shifts.
265   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
266
267   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
268   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
269   // support continuation, user-level threading, and etc.. As a result, no
270   // other SjLj exception interfaces are implemented and please don't build
271   // your own exception handling based on them.
272   // LLVM/Clang supports zero-cost DWARF exception handling.
273   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
274   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
275
276   // We want to legalize GlobalAddress and ConstantPool nodes into the
277   // appropriate instructions to materialize the address.
278   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
279   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
280   setOperationAction(ISD::BlockAddress,  MVT::i32, Custom);
281   setOperationAction(ISD::ConstantPool,  MVT::i32, Custom);
282   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
283   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
284   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
285   setOperationAction(ISD::BlockAddress,  MVT::i64, Custom);
286   setOperationAction(ISD::ConstantPool,  MVT::i64, Custom);
287   setOperationAction(ISD::JumpTable,     MVT::i64, Custom);
288
289   // TRAP is legal.
290   setOperationAction(ISD::TRAP, MVT::Other, Legal);
291
292   // TRAMPOLINE is custom lowered.
293   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
294   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
295
296   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
297   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
298
299   if (Subtarget.isSVR4ABI()) {
300     if (isPPC64) {
301       // VAARG always uses double-word chunks, so promote anything smaller.
302       setOperationAction(ISD::VAARG, MVT::i1, Promote);
303       AddPromotedToType (ISD::VAARG, MVT::i1, MVT::i64);
304       setOperationAction(ISD::VAARG, MVT::i8, Promote);
305       AddPromotedToType (ISD::VAARG, MVT::i8, MVT::i64);
306       setOperationAction(ISD::VAARG, MVT::i16, Promote);
307       AddPromotedToType (ISD::VAARG, MVT::i16, MVT::i64);
308       setOperationAction(ISD::VAARG, MVT::i32, Promote);
309       AddPromotedToType (ISD::VAARG, MVT::i32, MVT::i64);
310       setOperationAction(ISD::VAARG, MVT::Other, Expand);
311     } else {
312       // VAARG is custom lowered with the 32-bit SVR4 ABI.
313       setOperationAction(ISD::VAARG, MVT::Other, Custom);
314       setOperationAction(ISD::VAARG, MVT::i64, Custom);
315     }
316   } else
317     setOperationAction(ISD::VAARG, MVT::Other, Expand);
318
319   if (Subtarget.isSVR4ABI() && !isPPC64)
320     // VACOPY is custom lowered with the 32-bit SVR4 ABI.
321     setOperationAction(ISD::VACOPY            , MVT::Other, Custom);
322   else
323     setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
324
325   // Use the default implementation.
326   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
327   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand);
328   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Custom);
329   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Custom);
330   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Custom);
331
332   // We want to custom lower some of our intrinsics.
333   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
334
335   // To handle counter-based loop conditions.
336   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i1, Custom);
337
338   // Comparisons that require checking two conditions.
339   setCondCodeAction(ISD::SETULT, MVT::f32, Expand);
340   setCondCodeAction(ISD::SETULT, MVT::f64, Expand);
341   setCondCodeAction(ISD::SETUGT, MVT::f32, Expand);
342   setCondCodeAction(ISD::SETUGT, MVT::f64, Expand);
343   setCondCodeAction(ISD::SETUEQ, MVT::f32, Expand);
344   setCondCodeAction(ISD::SETUEQ, MVT::f64, Expand);
345   setCondCodeAction(ISD::SETOGE, MVT::f32, Expand);
346   setCondCodeAction(ISD::SETOGE, MVT::f64, Expand);
347   setCondCodeAction(ISD::SETOLE, MVT::f32, Expand);
348   setCondCodeAction(ISD::SETOLE, MVT::f64, Expand);
349   setCondCodeAction(ISD::SETONE, MVT::f32, Expand);
350   setCondCodeAction(ISD::SETONE, MVT::f64, Expand);
351
352   if (Subtarget.has64BitSupport()) {
353     // They also have instructions for converting between i64 and fp.
354     setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
355     setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
356     setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
357     setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
358     // This is just the low 32 bits of a (signed) fp->i64 conversion.
359     // We cannot do this with Promote because i64 is not a legal type.
360     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
361
362     if (Subtarget.hasLFIWAX() || Subtarget.isPPC64())
363       setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
364   } else {
365     // PowerPC does not have FP_TO_UINT on 32-bit implementations.
366     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
367   }
368
369   // With the instructions enabled under FPCVT, we can do everything.
370   if (Subtarget.hasFPCVT()) {
371     if (Subtarget.has64BitSupport()) {
372       setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
373       setOperationAction(ISD::FP_TO_UINT, MVT::i64, Custom);
374       setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
375       setOperationAction(ISD::UINT_TO_FP, MVT::i64, Custom);
376     }
377
378     setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
379     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
380     setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
381     setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
382   }
383
384   if (Subtarget.use64BitRegs()) {
385     // 64-bit PowerPC implementations can support i64 types directly
386     addRegisterClass(MVT::i64, &PPC::G8RCRegClass);
387     // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
388     setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
389     // 64-bit PowerPC wants to expand i128 shifts itself.
390     setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
391     setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
392     setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
393   } else {
394     // 32-bit PowerPC wants to expand i64 shifts itself.
395     setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
396     setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
397     setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
398   }
399
400   if (Subtarget.hasAltivec()) {
401     // First set operation action for all vector types to expand. Then we
402     // will selectively turn on ones that can be effectively codegen'd.
403     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
404          i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
405       MVT::SimpleValueType VT = (MVT::SimpleValueType)i;
406
407       // add/sub are legal for all supported vector VT's.
408       setOperationAction(ISD::ADD , VT, Legal);
409       setOperationAction(ISD::SUB , VT, Legal);
410
411       // We promote all shuffles to v16i8.
412       setOperationAction(ISD::VECTOR_SHUFFLE, VT, Promote);
413       AddPromotedToType (ISD::VECTOR_SHUFFLE, VT, MVT::v16i8);
414
415       // We promote all non-typed operations to v4i32.
416       setOperationAction(ISD::AND   , VT, Promote);
417       AddPromotedToType (ISD::AND   , VT, MVT::v4i32);
418       setOperationAction(ISD::OR    , VT, Promote);
419       AddPromotedToType (ISD::OR    , VT, MVT::v4i32);
420       setOperationAction(ISD::XOR   , VT, Promote);
421       AddPromotedToType (ISD::XOR   , VT, MVT::v4i32);
422       setOperationAction(ISD::LOAD  , VT, Promote);
423       AddPromotedToType (ISD::LOAD  , VT, MVT::v4i32);
424       setOperationAction(ISD::SELECT, VT, Promote);
425       AddPromotedToType (ISD::SELECT, VT, MVT::v4i32);
426       setOperationAction(ISD::STORE, VT, Promote);
427       AddPromotedToType (ISD::STORE, VT, MVT::v4i32);
428
429       // No other operations are legal.
430       setOperationAction(ISD::MUL , VT, Expand);
431       setOperationAction(ISD::SDIV, VT, Expand);
432       setOperationAction(ISD::SREM, VT, Expand);
433       setOperationAction(ISD::UDIV, VT, Expand);
434       setOperationAction(ISD::UREM, VT, Expand);
435       setOperationAction(ISD::FDIV, VT, Expand);
436       setOperationAction(ISD::FREM, VT, Expand);
437       setOperationAction(ISD::FNEG, VT, Expand);
438       setOperationAction(ISD::FSQRT, VT, Expand);
439       setOperationAction(ISD::FLOG, VT, Expand);
440       setOperationAction(ISD::FLOG10, VT, Expand);
441       setOperationAction(ISD::FLOG2, VT, Expand);
442       setOperationAction(ISD::FEXP, VT, Expand);
443       setOperationAction(ISD::FEXP2, VT, Expand);
444       setOperationAction(ISD::FSIN, VT, Expand);
445       setOperationAction(ISD::FCOS, VT, Expand);
446       setOperationAction(ISD::FABS, VT, Expand);
447       setOperationAction(ISD::FPOWI, VT, Expand);
448       setOperationAction(ISD::FFLOOR, VT, Expand);
449       setOperationAction(ISD::FCEIL,  VT, Expand);
450       setOperationAction(ISD::FTRUNC, VT, Expand);
451       setOperationAction(ISD::FRINT,  VT, Expand);
452       setOperationAction(ISD::FNEARBYINT, VT, Expand);
453       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Expand);
454       setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
455       setOperationAction(ISD::BUILD_VECTOR, VT, Expand);
456       setOperationAction(ISD::MULHU, VT, Expand);
457       setOperationAction(ISD::MULHS, VT, Expand);
458       setOperationAction(ISD::UMUL_LOHI, VT, Expand);
459       setOperationAction(ISD::SMUL_LOHI, VT, Expand);
460       setOperationAction(ISD::UDIVREM, VT, Expand);
461       setOperationAction(ISD::SDIVREM, VT, Expand);
462       setOperationAction(ISD::SCALAR_TO_VECTOR, VT, Expand);
463       setOperationAction(ISD::FPOW, VT, Expand);
464       setOperationAction(ISD::BSWAP, VT, Expand);
465       setOperationAction(ISD::CTPOP, VT, Expand);
466       setOperationAction(ISD::CTLZ, VT, Expand);
467       setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
468       setOperationAction(ISD::CTTZ, VT, Expand);
469       setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
470       setOperationAction(ISD::VSELECT, VT, Expand);
471       setOperationAction(ISD::SIGN_EXTEND_INREG, VT, Expand);
472
473       for (unsigned j = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
474            j <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++j) {
475         MVT::SimpleValueType InnerVT = (MVT::SimpleValueType)j;
476         setTruncStoreAction(VT, InnerVT, Expand);
477       }
478       setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
479       setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
480       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
481     }
482
483     // We can custom expand all VECTOR_SHUFFLEs to VPERM, others we can handle
484     // with merges, splats, etc.
485     setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v16i8, Custom);
486
487     setOperationAction(ISD::AND   , MVT::v4i32, Legal);
488     setOperationAction(ISD::OR    , MVT::v4i32, Legal);
489     setOperationAction(ISD::XOR   , MVT::v4i32, Legal);
490     setOperationAction(ISD::LOAD  , MVT::v4i32, Legal);
491     setOperationAction(ISD::SELECT, MVT::v4i32,
492                        Subtarget.useCRBits() ? Legal : Expand);
493     setOperationAction(ISD::STORE , MVT::v4i32, Legal);
494     setOperationAction(ISD::FP_TO_SINT, MVT::v4i32, Legal);
495     setOperationAction(ISD::FP_TO_UINT, MVT::v4i32, Legal);
496     setOperationAction(ISD::SINT_TO_FP, MVT::v4i32, Legal);
497     setOperationAction(ISD::UINT_TO_FP, MVT::v4i32, Legal);
498     setOperationAction(ISD::FFLOOR, MVT::v4f32, Legal);
499     setOperationAction(ISD::FCEIL, MVT::v4f32, Legal);
500     setOperationAction(ISD::FTRUNC, MVT::v4f32, Legal);
501     setOperationAction(ISD::FNEARBYINT, MVT::v4f32, Legal);
502
503     addRegisterClass(MVT::v4f32, &PPC::VRRCRegClass);
504     addRegisterClass(MVT::v4i32, &PPC::VRRCRegClass);
505     addRegisterClass(MVT::v8i16, &PPC::VRRCRegClass);
506     addRegisterClass(MVT::v16i8, &PPC::VRRCRegClass);
507
508     setOperationAction(ISD::MUL, MVT::v4f32, Legal);
509     setOperationAction(ISD::FMA, MVT::v4f32, Legal);
510
511     if (TM.Options.UnsafeFPMath || Subtarget.hasVSX()) {
512       setOperationAction(ISD::FDIV, MVT::v4f32, Legal);
513       setOperationAction(ISD::FSQRT, MVT::v4f32, Legal);
514     }
515
516     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
517     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
518     setOperationAction(ISD::MUL, MVT::v16i8, Custom);
519
520     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
521     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4i32, Custom);
522
523     setOperationAction(ISD::BUILD_VECTOR, MVT::v16i8, Custom);
524     setOperationAction(ISD::BUILD_VECTOR, MVT::v8i16, Custom);
525     setOperationAction(ISD::BUILD_VECTOR, MVT::v4i32, Custom);
526     setOperationAction(ISD::BUILD_VECTOR, MVT::v4f32, Custom);
527
528     // Altivec does not contain unordered floating-point compare instructions
529     setCondCodeAction(ISD::SETUO, MVT::v4f32, Expand);
530     setCondCodeAction(ISD::SETUEQ, MVT::v4f32, Expand);
531     setCondCodeAction(ISD::SETO,   MVT::v4f32, Expand);
532     setCondCodeAction(ISD::SETONE, MVT::v4f32, Expand);
533
534     if (Subtarget.hasVSX()) {
535       setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v2f64, Legal);
536       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Legal);
537
538       setOperationAction(ISD::FFLOOR, MVT::v2f64, Legal);
539       setOperationAction(ISD::FCEIL, MVT::v2f64, Legal);
540       setOperationAction(ISD::FTRUNC, MVT::v2f64, Legal);
541       setOperationAction(ISD::FNEARBYINT, MVT::v2f64, Legal);
542       setOperationAction(ISD::FROUND, MVT::v2f64, Legal);
543
544       setOperationAction(ISD::FROUND, MVT::v4f32, Legal);
545
546       setOperationAction(ISD::MUL, MVT::v2f64, Legal);
547       setOperationAction(ISD::FMA, MVT::v2f64, Legal);
548
549       setOperationAction(ISD::FDIV, MVT::v2f64, Legal);
550       setOperationAction(ISD::FSQRT, MVT::v2f64, Legal);
551
552       setOperationAction(ISD::VSELECT, MVT::v16i8, Legal);
553       setOperationAction(ISD::VSELECT, MVT::v8i16, Legal);
554       setOperationAction(ISD::VSELECT, MVT::v4i32, Legal);
555       setOperationAction(ISD::VSELECT, MVT::v4f32, Legal);
556       setOperationAction(ISD::VSELECT, MVT::v2f64, Legal);
557
558       // Share the Altivec comparison restrictions.
559       setCondCodeAction(ISD::SETUO, MVT::v2f64, Expand);
560       setCondCodeAction(ISD::SETUEQ, MVT::v2f64, Expand);
561       setCondCodeAction(ISD::SETO,   MVT::v2f64, Expand);
562       setCondCodeAction(ISD::SETONE, MVT::v2f64, Expand);
563
564       setOperationAction(ISD::LOAD, MVT::v2f64, Legal);
565       setOperationAction(ISD::STORE, MVT::v2f64, Legal);
566
567       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2f64, Legal);
568
569       addRegisterClass(MVT::f64, &PPC::VSFRCRegClass);
570
571       addRegisterClass(MVT::v4f32, &PPC::VSRCRegClass);
572       addRegisterClass(MVT::v2f64, &PPC::VSRCRegClass);
573
574       // VSX v2i64 only supports non-arithmetic operations.
575       setOperationAction(ISD::ADD, MVT::v2i64, Expand);
576       setOperationAction(ISD::SUB, MVT::v2i64, Expand);
577
578       setOperationAction(ISD::SHL, MVT::v2i64, Expand);
579       setOperationAction(ISD::SRA, MVT::v2i64, Expand);
580       setOperationAction(ISD::SRL, MVT::v2i64, Expand);
581
582       setOperationAction(ISD::SETCC, MVT::v2i64, Custom);
583
584       setOperationAction(ISD::LOAD, MVT::v2i64, Promote);
585       AddPromotedToType (ISD::LOAD, MVT::v2i64, MVT::v2f64);
586       setOperationAction(ISD::STORE, MVT::v2i64, Promote);
587       AddPromotedToType (ISD::STORE, MVT::v2i64, MVT::v2f64);
588
589       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2i64, Legal);
590
591       setOperationAction(ISD::SINT_TO_FP, MVT::v2i64, Legal);
592       setOperationAction(ISD::UINT_TO_FP, MVT::v2i64, Legal);
593       setOperationAction(ISD::FP_TO_SINT, MVT::v2i64, Legal);
594       setOperationAction(ISD::FP_TO_UINT, MVT::v2i64, Legal);
595
596       // Vector operation legalization checks the result type of
597       // SIGN_EXTEND_INREG, overall legalization checks the inner type.
598       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i64, Legal);
599       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i32, Legal);
600       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i16, Custom);
601       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i8, Custom);
602
603       addRegisterClass(MVT::v2i64, &PPC::VSRCRegClass);
604     }
605   }
606
607   if (Subtarget.has64BitSupport()) {
608     setOperationAction(ISD::PREFETCH, MVT::Other, Legal);
609     setOperationAction(ISD::READCYCLECOUNTER, MVT::i64, Legal);
610   }
611
612   setOperationAction(ISD::ATOMIC_LOAD,  MVT::i32, Expand);
613   setOperationAction(ISD::ATOMIC_STORE, MVT::i32, Expand);
614   setOperationAction(ISD::ATOMIC_LOAD,  MVT::i64, Expand);
615   setOperationAction(ISD::ATOMIC_STORE, MVT::i64, Expand);
616
617   setBooleanContents(ZeroOrOneBooleanContent);
618   // Altivec instructions set fields to all zeros or all ones.
619   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
620
621   if (!isPPC64) {
622     // These libcalls are not available in 32-bit.
623     setLibcallName(RTLIB::SHL_I128, nullptr);
624     setLibcallName(RTLIB::SRL_I128, nullptr);
625     setLibcallName(RTLIB::SRA_I128, nullptr);
626   }
627
628   if (isPPC64) {
629     setStackPointerRegisterToSaveRestore(PPC::X1);
630     setExceptionPointerRegister(PPC::X3);
631     setExceptionSelectorRegister(PPC::X4);
632   } else {
633     setStackPointerRegisterToSaveRestore(PPC::R1);
634     setExceptionPointerRegister(PPC::R3);
635     setExceptionSelectorRegister(PPC::R4);
636   }
637
638   // We have target-specific dag combine patterns for the following nodes:
639   setTargetDAGCombine(ISD::SINT_TO_FP);
640   setTargetDAGCombine(ISD::LOAD);
641   setTargetDAGCombine(ISD::STORE);
642   setTargetDAGCombine(ISD::BR_CC);
643   if (Subtarget.useCRBits())
644     setTargetDAGCombine(ISD::BRCOND);
645   setTargetDAGCombine(ISD::BSWAP);
646   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
647
648   setTargetDAGCombine(ISD::SIGN_EXTEND);
649   setTargetDAGCombine(ISD::ZERO_EXTEND);
650   setTargetDAGCombine(ISD::ANY_EXTEND);
651
652   if (Subtarget.useCRBits()) {
653     setTargetDAGCombine(ISD::TRUNCATE);
654     setTargetDAGCombine(ISD::SETCC);
655     setTargetDAGCombine(ISD::SELECT_CC);
656   }
657
658   // Use reciprocal estimates.
659   if (TM.Options.UnsafeFPMath) {
660     setTargetDAGCombine(ISD::FDIV);
661     setTargetDAGCombine(ISD::FSQRT);
662   }
663
664   // Darwin long double math library functions have $LDBL128 appended.
665   if (Subtarget.isDarwin()) {
666     setLibcallName(RTLIB::COS_PPCF128, "cosl$LDBL128");
667     setLibcallName(RTLIB::POW_PPCF128, "powl$LDBL128");
668     setLibcallName(RTLIB::REM_PPCF128, "fmodl$LDBL128");
669     setLibcallName(RTLIB::SIN_PPCF128, "sinl$LDBL128");
670     setLibcallName(RTLIB::SQRT_PPCF128, "sqrtl$LDBL128");
671     setLibcallName(RTLIB::LOG_PPCF128, "logl$LDBL128");
672     setLibcallName(RTLIB::LOG2_PPCF128, "log2l$LDBL128");
673     setLibcallName(RTLIB::LOG10_PPCF128, "log10l$LDBL128");
674     setLibcallName(RTLIB::EXP_PPCF128, "expl$LDBL128");
675     setLibcallName(RTLIB::EXP2_PPCF128, "exp2l$LDBL128");
676   }
677
678   // With 32 condition bits, we don't need to sink (and duplicate) compares
679   // aggressively in CodeGenPrep.
680   if (Subtarget.useCRBits())
681     setHasMultipleConditionRegisters();
682
683   setMinFunctionAlignment(2);
684   if (Subtarget.isDarwin())
685     setPrefFunctionAlignment(4);
686
687   if (isPPC64 && Subtarget.isJITCodeModel())
688     // Temporary workaround for the inability of PPC64 JIT to handle jump
689     // tables.
690     setSupportJumpTables(false);
691
692   setInsertFencesForAtomic(true);
693
694   if (Subtarget.enableMachineScheduler())
695     setSchedulingPreference(Sched::Source);
696   else
697     setSchedulingPreference(Sched::Hybrid);
698
699   computeRegisterProperties();
700
701   // The Freescale cores does better with aggressive inlining of memcpy and
702   // friends. Gcc uses same threshold of 128 bytes (= 32 word stores).
703   if (Subtarget.getDarwinDirective() == PPC::DIR_E500mc ||
704       Subtarget.getDarwinDirective() == PPC::DIR_E5500) {
705     MaxStoresPerMemset = 32;
706     MaxStoresPerMemsetOptSize = 16;
707     MaxStoresPerMemcpy = 32;
708     MaxStoresPerMemcpyOptSize = 8;
709     MaxStoresPerMemmove = 32;
710     MaxStoresPerMemmoveOptSize = 8;
711
712     setPrefFunctionAlignment(4);
713   }
714 }
715
716 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
717 /// the desired ByVal argument alignment.
718 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign,
719                              unsigned MaxMaxAlign) {
720   if (MaxAlign == MaxMaxAlign)
721     return;
722   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
723     if (MaxMaxAlign >= 32 && VTy->getBitWidth() >= 256)
724       MaxAlign = 32;
725     else if (VTy->getBitWidth() >= 128 && MaxAlign < 16)
726       MaxAlign = 16;
727   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
728     unsigned EltAlign = 0;
729     getMaxByValAlign(ATy->getElementType(), EltAlign, MaxMaxAlign);
730     if (EltAlign > MaxAlign)
731       MaxAlign = EltAlign;
732   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
733     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
734       unsigned EltAlign = 0;
735       getMaxByValAlign(STy->getElementType(i), EltAlign, MaxMaxAlign);
736       if (EltAlign > MaxAlign)
737         MaxAlign = EltAlign;
738       if (MaxAlign == MaxMaxAlign)
739         break;
740     }
741   }
742 }
743
744 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
745 /// function arguments in the caller parameter area.
746 unsigned PPCTargetLowering::getByValTypeAlignment(Type *Ty) const {
747   // Darwin passes everything on 4 byte boundary.
748   if (Subtarget.isDarwin())
749     return 4;
750
751   // 16byte and wider vectors are passed on 16byte boundary.
752   // The rest is 8 on PPC64 and 4 on PPC32 boundary.
753   unsigned Align = Subtarget.isPPC64() ? 8 : 4;
754   if (Subtarget.hasAltivec() || Subtarget.hasQPX())
755     getMaxByValAlign(Ty, Align, Subtarget.hasQPX() ? 32 : 16);
756   return Align;
757 }
758
759 const char *PPCTargetLowering::getTargetNodeName(unsigned Opcode) const {
760   switch (Opcode) {
761   default: return nullptr;
762   case PPCISD::FSEL:            return "PPCISD::FSEL";
763   case PPCISD::FCFID:           return "PPCISD::FCFID";
764   case PPCISD::FCTIDZ:          return "PPCISD::FCTIDZ";
765   case PPCISD::FCTIWZ:          return "PPCISD::FCTIWZ";
766   case PPCISD::FRE:             return "PPCISD::FRE";
767   case PPCISD::FRSQRTE:         return "PPCISD::FRSQRTE";
768   case PPCISD::STFIWX:          return "PPCISD::STFIWX";
769   case PPCISD::VMADDFP:         return "PPCISD::VMADDFP";
770   case PPCISD::VNMSUBFP:        return "PPCISD::VNMSUBFP";
771   case PPCISD::VPERM:           return "PPCISD::VPERM";
772   case PPCISD::Hi:              return "PPCISD::Hi";
773   case PPCISD::Lo:              return "PPCISD::Lo";
774   case PPCISD::TOC_ENTRY:       return "PPCISD::TOC_ENTRY";
775   case PPCISD::LOAD:            return "PPCISD::LOAD";
776   case PPCISD::LOAD_TOC:        return "PPCISD::LOAD_TOC";
777   case PPCISD::DYNALLOC:        return "PPCISD::DYNALLOC";
778   case PPCISD::GlobalBaseReg:   return "PPCISD::GlobalBaseReg";
779   case PPCISD::SRL:             return "PPCISD::SRL";
780   case PPCISD::SRA:             return "PPCISD::SRA";
781   case PPCISD::SHL:             return "PPCISD::SHL";
782   case PPCISD::CALL:            return "PPCISD::CALL";
783   case PPCISD::CALL_NOP:        return "PPCISD::CALL_NOP";
784   case PPCISD::MTCTR:           return "PPCISD::MTCTR";
785   case PPCISD::BCTRL:           return "PPCISD::BCTRL";
786   case PPCISD::RET_FLAG:        return "PPCISD::RET_FLAG";
787   case PPCISD::EH_SJLJ_SETJMP:  return "PPCISD::EH_SJLJ_SETJMP";
788   case PPCISD::EH_SJLJ_LONGJMP: return "PPCISD::EH_SJLJ_LONGJMP";
789   case PPCISD::MFOCRF:          return "PPCISD::MFOCRF";
790   case PPCISD::VCMP:            return "PPCISD::VCMP";
791   case PPCISD::VCMPo:           return "PPCISD::VCMPo";
792   case PPCISD::LBRX:            return "PPCISD::LBRX";
793   case PPCISD::STBRX:           return "PPCISD::STBRX";
794   case PPCISD::LARX:            return "PPCISD::LARX";
795   case PPCISD::STCX:            return "PPCISD::STCX";
796   case PPCISD::COND_BRANCH:     return "PPCISD::COND_BRANCH";
797   case PPCISD::BDNZ:            return "PPCISD::BDNZ";
798   case PPCISD::BDZ:             return "PPCISD::BDZ";
799   case PPCISD::MFFS:            return "PPCISD::MFFS";
800   case PPCISD::FADDRTZ:         return "PPCISD::FADDRTZ";
801   case PPCISD::TC_RETURN:       return "PPCISD::TC_RETURN";
802   case PPCISD::CR6SET:          return "PPCISD::CR6SET";
803   case PPCISD::CR6UNSET:        return "PPCISD::CR6UNSET";
804   case PPCISD::ADDIS_TOC_HA:    return "PPCISD::ADDIS_TOC_HA";
805   case PPCISD::LD_TOC_L:        return "PPCISD::LD_TOC_L";
806   case PPCISD::ADDI_TOC_L:      return "PPCISD::ADDI_TOC_L";
807   case PPCISD::PPC32_GOT:       return "PPCISD::PPC32_GOT";
808   case PPCISD::ADDIS_GOT_TPREL_HA: return "PPCISD::ADDIS_GOT_TPREL_HA";
809   case PPCISD::LD_GOT_TPREL_L:  return "PPCISD::LD_GOT_TPREL_L";
810   case PPCISD::ADD_TLS:         return "PPCISD::ADD_TLS";
811   case PPCISD::ADDIS_TLSGD_HA:  return "PPCISD::ADDIS_TLSGD_HA";
812   case PPCISD::ADDI_TLSGD_L:    return "PPCISD::ADDI_TLSGD_L";
813   case PPCISD::GET_TLS_ADDR:    return "PPCISD::GET_TLS_ADDR";
814   case PPCISD::ADDIS_TLSLD_HA:  return "PPCISD::ADDIS_TLSLD_HA";
815   case PPCISD::ADDI_TLSLD_L:    return "PPCISD::ADDI_TLSLD_L";
816   case PPCISD::GET_TLSLD_ADDR:  return "PPCISD::GET_TLSLD_ADDR";
817   case PPCISD::ADDIS_DTPREL_HA: return "PPCISD::ADDIS_DTPREL_HA";
818   case PPCISD::ADDI_DTPREL_L:   return "PPCISD::ADDI_DTPREL_L";
819   case PPCISD::VADD_SPLAT:      return "PPCISD::VADD_SPLAT";
820   case PPCISD::SC:              return "PPCISD::SC";
821   }
822 }
823
824 EVT PPCTargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
825   if (!VT.isVector())
826     return Subtarget.useCRBits() ? MVT::i1 : MVT::i32;
827   return VT.changeVectorElementTypeToInteger();
828 }
829
830 //===----------------------------------------------------------------------===//
831 // Node matching predicates, for use by the tblgen matching code.
832 //===----------------------------------------------------------------------===//
833
834 /// isFloatingPointZero - Return true if this is 0.0 or -0.0.
835 static bool isFloatingPointZero(SDValue Op) {
836   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
837     return CFP->getValueAPF().isZero();
838   else if (ISD::isEXTLoad(Op.getNode()) || ISD::isNON_EXTLoad(Op.getNode())) {
839     // Maybe this has already been legalized into the constant pool?
840     if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op.getOperand(1)))
841       if (const ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
842         return CFP->getValueAPF().isZero();
843   }
844   return false;
845 }
846
847 /// isConstantOrUndef - Op is either an undef node or a ConstantSDNode.  Return
848 /// true if Op is undef or if it matches the specified value.
849 static bool isConstantOrUndef(int Op, int Val) {
850   return Op < 0 || Op == Val;
851 }
852
853 /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
854 /// VPKUHUM instruction.
855 /// The ShuffleKind distinguishes between big-endian operations with
856 /// two different inputs (0), either-endian operations with two identical
857 /// inputs (1), and little-endian operantion with two different inputs (2).
858 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
859 bool PPC::isVPKUHUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
860                                SelectionDAG &DAG) {
861   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
862   if (ShuffleKind == 0) {
863     if (IsLE)
864       return false;
865     for (unsigned i = 0; i != 16; ++i)
866       if (!isConstantOrUndef(N->getMaskElt(i), i*2+1))
867         return false;
868   } else if (ShuffleKind == 2) {
869     if (!IsLE)
870       return false;
871     for (unsigned i = 0; i != 16; ++i)
872       if (!isConstantOrUndef(N->getMaskElt(i), i*2))
873         return false;
874   } else if (ShuffleKind == 1) {
875     unsigned j = IsLE ? 0 : 1;
876     for (unsigned i = 0; i != 8; ++i)
877       if (!isConstantOrUndef(N->getMaskElt(i),    i*2+j) ||
878           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j))
879         return false;
880   }
881   return true;
882 }
883
884 /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
885 /// VPKUWUM instruction.
886 /// The ShuffleKind distinguishes between big-endian operations with
887 /// two different inputs (0), either-endian operations with two identical
888 /// inputs (1), and little-endian operantion with two different inputs (2).
889 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
890 bool PPC::isVPKUWUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
891                                SelectionDAG &DAG) {
892   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
893   if (ShuffleKind == 0) {
894     if (IsLE)
895       return false;
896     for (unsigned i = 0; i != 16; i += 2)
897       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+2) ||
898           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+3))
899         return false;
900   } else if (ShuffleKind == 2) {
901     if (!IsLE)
902       return false;
903     for (unsigned i = 0; i != 16; i += 2)
904       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2) ||
905           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+1))
906         return false;
907   } else if (ShuffleKind == 1) {
908     unsigned j = IsLE ? 0 : 2;
909     for (unsigned i = 0; i != 8; i += 2)
910       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+j)   ||
911           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+j+1) ||
912           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j)   ||
913           !isConstantOrUndef(N->getMaskElt(i+9),  i*2+j+1))
914         return false;
915   }
916   return true;
917 }
918
919 /// isVMerge - Common function, used to match vmrg* shuffles.
920 ///
921 static bool isVMerge(ShuffleVectorSDNode *N, unsigned UnitSize,
922                      unsigned LHSStart, unsigned RHSStart) {
923   if (N->getValueType(0) != MVT::v16i8)
924     return false;
925   assert((UnitSize == 1 || UnitSize == 2 || UnitSize == 4) &&
926          "Unsupported merge size!");
927
928   for (unsigned i = 0; i != 8/UnitSize; ++i)     // Step over units
929     for (unsigned j = 0; j != UnitSize; ++j) {   // Step over bytes within unit
930       if (!isConstantOrUndef(N->getMaskElt(i*UnitSize*2+j),
931                              LHSStart+j+i*UnitSize) ||
932           !isConstantOrUndef(N->getMaskElt(i*UnitSize*2+UnitSize+j),
933                              RHSStart+j+i*UnitSize))
934         return false;
935     }
936   return true;
937 }
938
939 /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
940 /// a VMRGL* instruction with the specified unit size (1,2 or 4 bytes).
941 /// The ShuffleKind distinguishes between big-endian merges with two 
942 /// different inputs (0), either-endian merges with two identical inputs (1),
943 /// and little-endian merges with two different inputs (2).  For the latter,
944 /// the input operands are swapped (see PPCInstrAltivec.td).
945 bool PPC::isVMRGLShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
946                              unsigned ShuffleKind, SelectionDAG &DAG) {
947   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
948     if (ShuffleKind == 1) // unary
949       return isVMerge(N, UnitSize, 0, 0);
950     else if (ShuffleKind == 2) // swapped
951       return isVMerge(N, UnitSize, 0, 16);
952     else
953       return false;
954   } else {
955     if (ShuffleKind == 1) // unary
956       return isVMerge(N, UnitSize, 8, 8);
957     else if (ShuffleKind == 0) // normal
958       return isVMerge(N, UnitSize, 8, 24);
959     else
960       return false;
961   }
962 }
963
964 /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
965 /// a VMRGH* instruction with the specified unit size (1,2 or 4 bytes).
966 /// The ShuffleKind distinguishes between big-endian merges with two 
967 /// different inputs (0), either-endian merges with two identical inputs (1),
968 /// and little-endian merges with two different inputs (2).  For the latter,
969 /// the input operands are swapped (see PPCInstrAltivec.td).
970 bool PPC::isVMRGHShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
971                              unsigned ShuffleKind, SelectionDAG &DAG) {
972   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
973     if (ShuffleKind == 1) // unary
974       return isVMerge(N, UnitSize, 8, 8);
975     else if (ShuffleKind == 2) // swapped
976       return isVMerge(N, UnitSize, 8, 24);
977     else
978       return false;
979   } else {
980     if (ShuffleKind == 1) // unary
981       return isVMerge(N, UnitSize, 0, 0);
982     else if (ShuffleKind == 0) // normal
983       return isVMerge(N, UnitSize, 0, 16);
984     else
985       return false;
986   }
987 }
988
989
990 /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
991 /// amount, otherwise return -1.
992 int PPC::isVSLDOIShuffleMask(SDNode *N, bool isUnary, SelectionDAG &DAG) {
993   if (N->getValueType(0) != MVT::v16i8)
994     return -1;
995
996   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
997
998   // Find the first non-undef value in the shuffle mask.
999   unsigned i;
1000   for (i = 0; i != 16 && SVOp->getMaskElt(i) < 0; ++i)
1001     /*search*/;
1002
1003   if (i == 16) return -1;  // all undef.
1004
1005   // Otherwise, check to see if the rest of the elements are consecutively
1006   // numbered from this value.
1007   unsigned ShiftAmt = SVOp->getMaskElt(i);
1008   if (ShiftAmt < i) return -1;
1009
1010   ShiftAmt -= i;
1011
1012   if (!isUnary) {
1013     // Check the rest of the elements to see if they are consecutive.
1014     for (++i; i != 16; ++i)
1015       if (!isConstantOrUndef(SVOp->getMaskElt(i), ShiftAmt+i))
1016         return -1;
1017   } else {
1018     // Check the rest of the elements to see if they are consecutive.
1019     for (++i; i != 16; ++i)
1020       if (!isConstantOrUndef(SVOp->getMaskElt(i), (ShiftAmt+i) & 15))
1021         return -1;
1022   }
1023
1024   return ShiftAmt;
1025 }
1026
1027 /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
1028 /// specifies a splat of a single element that is suitable for input to
1029 /// VSPLTB/VSPLTH/VSPLTW.
1030 bool PPC::isSplatShuffleMask(ShuffleVectorSDNode *N, unsigned EltSize) {
1031   assert(N->getValueType(0) == MVT::v16i8 &&
1032          (EltSize == 1 || EltSize == 2 || EltSize == 4));
1033
1034   // This is a splat operation if each element of the permute is the same, and
1035   // if the value doesn't reference the second vector.
1036   unsigned ElementBase = N->getMaskElt(0);
1037
1038   // FIXME: Handle UNDEF elements too!
1039   if (ElementBase >= 16)
1040     return false;
1041
1042   // Check that the indices are consecutive, in the case of a multi-byte element
1043   // splatted with a v16i8 mask.
1044   for (unsigned i = 1; i != EltSize; ++i)
1045     if (N->getMaskElt(i) < 0 || N->getMaskElt(i) != (int)(i+ElementBase))
1046       return false;
1047
1048   for (unsigned i = EltSize, e = 16; i != e; i += EltSize) {
1049     if (N->getMaskElt(i) < 0) continue;
1050     for (unsigned j = 0; j != EltSize; ++j)
1051       if (N->getMaskElt(i+j) != N->getMaskElt(j))
1052         return false;
1053   }
1054   return true;
1055 }
1056
1057 /// isAllNegativeZeroVector - Returns true if all elements of build_vector
1058 /// are -0.0.
1059 bool PPC::isAllNegativeZeroVector(SDNode *N) {
1060   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
1061
1062   APInt APVal, APUndef;
1063   unsigned BitSize;
1064   bool HasAnyUndefs;
1065
1066   if (BV->isConstantSplat(APVal, APUndef, BitSize, HasAnyUndefs, 32, true))
1067     if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
1068       return CFP->getValueAPF().isNegZero();
1069
1070   return false;
1071 }
1072
1073 /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
1074 /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
1075 unsigned PPC::getVSPLTImmediate(SDNode *N, unsigned EltSize,
1076                                 SelectionDAG &DAG) {
1077   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
1078   assert(isSplatShuffleMask(SVOp, EltSize));
1079   if (DAG.getSubtarget().getDataLayout()->isLittleEndian())
1080     return (16 / EltSize) - 1 - (SVOp->getMaskElt(0) / EltSize);
1081   else
1082     return SVOp->getMaskElt(0) / EltSize;
1083 }
1084
1085 /// get_VSPLTI_elt - If this is a build_vector of constants which can be formed
1086 /// by using a vspltis[bhw] instruction of the specified element size, return
1087 /// the constant being splatted.  The ByteSize field indicates the number of
1088 /// bytes of each element [124] -> [bhw].
1089 SDValue PPC::get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG) {
1090   SDValue OpVal(nullptr, 0);
1091
1092   // If ByteSize of the splat is bigger than the element size of the
1093   // build_vector, then we have a case where we are checking for a splat where
1094   // multiple elements of the buildvector are folded together into a single
1095   // logical element of the splat (e.g. "vsplish 1" to splat {0,1}*8).
1096   unsigned EltSize = 16/N->getNumOperands();
1097   if (EltSize < ByteSize) {
1098     unsigned Multiple = ByteSize/EltSize;   // Number of BV entries per spltval.
1099     SDValue UniquedVals[4];
1100     assert(Multiple > 1 && Multiple <= 4 && "How can this happen?");
1101
1102     // See if all of the elements in the buildvector agree across.
1103     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1104       if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1105       // If the element isn't a constant, bail fully out.
1106       if (!isa<ConstantSDNode>(N->getOperand(i))) return SDValue();
1107
1108
1109       if (!UniquedVals[i&(Multiple-1)].getNode())
1110         UniquedVals[i&(Multiple-1)] = N->getOperand(i);
1111       else if (UniquedVals[i&(Multiple-1)] != N->getOperand(i))
1112         return SDValue();  // no match.
1113     }
1114
1115     // Okay, if we reached this point, UniquedVals[0..Multiple-1] contains
1116     // either constant or undef values that are identical for each chunk.  See
1117     // if these chunks can form into a larger vspltis*.
1118
1119     // Check to see if all of the leading entries are either 0 or -1.  If
1120     // neither, then this won't fit into the immediate field.
1121     bool LeadingZero = true;
1122     bool LeadingOnes = true;
1123     for (unsigned i = 0; i != Multiple-1; ++i) {
1124       if (!UniquedVals[i].getNode()) continue;  // Must have been undefs.
1125
1126       LeadingZero &= cast<ConstantSDNode>(UniquedVals[i])->isNullValue();
1127       LeadingOnes &= cast<ConstantSDNode>(UniquedVals[i])->isAllOnesValue();
1128     }
1129     // Finally, check the least significant entry.
1130     if (LeadingZero) {
1131       if (!UniquedVals[Multiple-1].getNode())
1132         return DAG.getTargetConstant(0, MVT::i32);  // 0,0,0,undef
1133       int Val = cast<ConstantSDNode>(UniquedVals[Multiple-1])->getZExtValue();
1134       if (Val < 16)
1135         return DAG.getTargetConstant(Val, MVT::i32);  // 0,0,0,4 -> vspltisw(4)
1136     }
1137     if (LeadingOnes) {
1138       if (!UniquedVals[Multiple-1].getNode())
1139         return DAG.getTargetConstant(~0U, MVT::i32);  // -1,-1,-1,undef
1140       int Val =cast<ConstantSDNode>(UniquedVals[Multiple-1])->getSExtValue();
1141       if (Val >= -16)                            // -1,-1,-1,-2 -> vspltisw(-2)
1142         return DAG.getTargetConstant(Val, MVT::i32);
1143     }
1144
1145     return SDValue();
1146   }
1147
1148   // Check to see if this buildvec has a single non-undef value in its elements.
1149   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1150     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1151     if (!OpVal.getNode())
1152       OpVal = N->getOperand(i);
1153     else if (OpVal != N->getOperand(i))
1154       return SDValue();
1155   }
1156
1157   if (!OpVal.getNode()) return SDValue();  // All UNDEF: use implicit def.
1158
1159   unsigned ValSizeInBytes = EltSize;
1160   uint64_t Value = 0;
1161   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
1162     Value = CN->getZExtValue();
1163   } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
1164     assert(CN->getValueType(0) == MVT::f32 && "Only one legal FP vector type!");
1165     Value = FloatToBits(CN->getValueAPF().convertToFloat());
1166   }
1167
1168   // If the splat value is larger than the element value, then we can never do
1169   // this splat.  The only case that we could fit the replicated bits into our
1170   // immediate field for would be zero, and we prefer to use vxor for it.
1171   if (ValSizeInBytes < ByteSize) return SDValue();
1172
1173   // If the element value is larger than the splat value, cut it in half and
1174   // check to see if the two halves are equal.  Continue doing this until we
1175   // get to ByteSize.  This allows us to handle 0x01010101 as 0x01.
1176   while (ValSizeInBytes > ByteSize) {
1177     ValSizeInBytes >>= 1;
1178
1179     // If the top half equals the bottom half, we're still ok.
1180     if (((Value >> (ValSizeInBytes*8)) & ((1 << (8*ValSizeInBytes))-1)) !=
1181          (Value                        & ((1 << (8*ValSizeInBytes))-1)))
1182       return SDValue();
1183   }
1184
1185   // Properly sign extend the value.
1186   int MaskVal = SignExtend32(Value, ByteSize * 8);
1187
1188   // If this is zero, don't match, zero matches ISD::isBuildVectorAllZeros.
1189   if (MaskVal == 0) return SDValue();
1190
1191   // Finally, if this value fits in a 5 bit sext field, return it
1192   if (SignExtend32<5>(MaskVal) == MaskVal)
1193     return DAG.getTargetConstant(MaskVal, MVT::i32);
1194   return SDValue();
1195 }
1196
1197 //===----------------------------------------------------------------------===//
1198 //  Addressing Mode Selection
1199 //===----------------------------------------------------------------------===//
1200
1201 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
1202 /// or 64-bit immediate, and if the value can be accurately represented as a
1203 /// sign extension from a 16-bit value.  If so, this returns true and the
1204 /// immediate.
1205 static bool isIntS16Immediate(SDNode *N, short &Imm) {
1206   if (!isa<ConstantSDNode>(N))
1207     return false;
1208
1209   Imm = (short)cast<ConstantSDNode>(N)->getZExtValue();
1210   if (N->getValueType(0) == MVT::i32)
1211     return Imm == (int32_t)cast<ConstantSDNode>(N)->getZExtValue();
1212   else
1213     return Imm == (int64_t)cast<ConstantSDNode>(N)->getZExtValue();
1214 }
1215 static bool isIntS16Immediate(SDValue Op, short &Imm) {
1216   return isIntS16Immediate(Op.getNode(), Imm);
1217 }
1218
1219
1220 /// SelectAddressRegReg - Given the specified addressed, check to see if it
1221 /// can be represented as an indexed [r+r] operation.  Returns false if it
1222 /// can be more efficiently represented with [r+imm].
1223 bool PPCTargetLowering::SelectAddressRegReg(SDValue N, SDValue &Base,
1224                                             SDValue &Index,
1225                                             SelectionDAG &DAG) const {
1226   short imm = 0;
1227   if (N.getOpcode() == ISD::ADD) {
1228     if (isIntS16Immediate(N.getOperand(1), imm))
1229       return false;    // r+i
1230     if (N.getOperand(1).getOpcode() == PPCISD::Lo)
1231       return false;    // r+i
1232
1233     Base = N.getOperand(0);
1234     Index = N.getOperand(1);
1235     return true;
1236   } else if (N.getOpcode() == ISD::OR) {
1237     if (isIntS16Immediate(N.getOperand(1), imm))
1238       return false;    // r+i can fold it if we can.
1239
1240     // If this is an or of disjoint bitfields, we can codegen this as an add
1241     // (for better address arithmetic) if the LHS and RHS of the OR are provably
1242     // disjoint.
1243     APInt LHSKnownZero, LHSKnownOne;
1244     APInt RHSKnownZero, RHSKnownOne;
1245     DAG.computeKnownBits(N.getOperand(0),
1246                          LHSKnownZero, LHSKnownOne);
1247
1248     if (LHSKnownZero.getBoolValue()) {
1249       DAG.computeKnownBits(N.getOperand(1),
1250                            RHSKnownZero, RHSKnownOne);
1251       // If all of the bits are known zero on the LHS or RHS, the add won't
1252       // carry.
1253       if (~(LHSKnownZero | RHSKnownZero) == 0) {
1254         Base = N.getOperand(0);
1255         Index = N.getOperand(1);
1256         return true;
1257       }
1258     }
1259   }
1260
1261   return false;
1262 }
1263
1264 // If we happen to be doing an i64 load or store into a stack slot that has
1265 // less than a 4-byte alignment, then the frame-index elimination may need to
1266 // use an indexed load or store instruction (because the offset may not be a
1267 // multiple of 4). The extra register needed to hold the offset comes from the
1268 // register scavenger, and it is possible that the scavenger will need to use
1269 // an emergency spill slot. As a result, we need to make sure that a spill slot
1270 // is allocated when doing an i64 load/store into a less-than-4-byte-aligned
1271 // stack slot.
1272 static void fixupFuncForFI(SelectionDAG &DAG, int FrameIdx, EVT VT) {
1273   // FIXME: This does not handle the LWA case.
1274   if (VT != MVT::i64)
1275     return;
1276
1277   // NOTE: We'll exclude negative FIs here, which come from argument
1278   // lowering, because there are no known test cases triggering this problem
1279   // using packed structures (or similar). We can remove this exclusion if
1280   // we find such a test case. The reason why this is so test-case driven is
1281   // because this entire 'fixup' is only to prevent crashes (from the
1282   // register scavenger) on not-really-valid inputs. For example, if we have:
1283   //   %a = alloca i1
1284   //   %b = bitcast i1* %a to i64*
1285   //   store i64* a, i64 b
1286   // then the store should really be marked as 'align 1', but is not. If it
1287   // were marked as 'align 1' then the indexed form would have been
1288   // instruction-selected initially, and the problem this 'fixup' is preventing
1289   // won't happen regardless.
1290   if (FrameIdx < 0)
1291     return;
1292
1293   MachineFunction &MF = DAG.getMachineFunction();
1294   MachineFrameInfo *MFI = MF.getFrameInfo();
1295
1296   unsigned Align = MFI->getObjectAlignment(FrameIdx);
1297   if (Align >= 4)
1298     return;
1299
1300   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
1301   FuncInfo->setHasNonRISpills();
1302 }
1303
1304 /// Returns true if the address N can be represented by a base register plus
1305 /// a signed 16-bit displacement [r+imm], and if it is not better
1306 /// represented as reg+reg.  If Aligned is true, only accept displacements
1307 /// suitable for STD and friends, i.e. multiples of 4.
1308 bool PPCTargetLowering::SelectAddressRegImm(SDValue N, SDValue &Disp,
1309                                             SDValue &Base,
1310                                             SelectionDAG &DAG,
1311                                             bool Aligned) const {
1312   // FIXME dl should come from parent load or store, not from address
1313   SDLoc dl(N);
1314   // If this can be more profitably realized as r+r, fail.
1315   if (SelectAddressRegReg(N, Disp, Base, DAG))
1316     return false;
1317
1318   if (N.getOpcode() == ISD::ADD) {
1319     short imm = 0;
1320     if (isIntS16Immediate(N.getOperand(1), imm) &&
1321         (!Aligned || (imm & 3) == 0)) {
1322       Disp = DAG.getTargetConstant(imm, N.getValueType());
1323       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1324         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1325         fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1326       } else {
1327         Base = N.getOperand(0);
1328       }
1329       return true; // [r+i]
1330     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
1331       // Match LOAD (ADD (X, Lo(G))).
1332       assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getZExtValue()
1333              && "Cannot handle constant offsets yet!");
1334       Disp = N.getOperand(1).getOperand(0);  // The global address.
1335       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
1336              Disp.getOpcode() == ISD::TargetGlobalTLSAddress ||
1337              Disp.getOpcode() == ISD::TargetConstantPool ||
1338              Disp.getOpcode() == ISD::TargetJumpTable);
1339       Base = N.getOperand(0);
1340       return true;  // [&g+r]
1341     }
1342   } else if (N.getOpcode() == ISD::OR) {
1343     short imm = 0;
1344     if (isIntS16Immediate(N.getOperand(1), imm) &&
1345         (!Aligned || (imm & 3) == 0)) {
1346       // If this is an or of disjoint bitfields, we can codegen this as an add
1347       // (for better address arithmetic) if the LHS and RHS of the OR are
1348       // provably disjoint.
1349       APInt LHSKnownZero, LHSKnownOne;
1350       DAG.computeKnownBits(N.getOperand(0), LHSKnownZero, LHSKnownOne);
1351
1352       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
1353         // If all of the bits are known zero on the LHS or RHS, the add won't
1354         // carry.
1355         if (FrameIndexSDNode *FI =
1356               dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1357           Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1358           fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1359         } else {
1360           Base = N.getOperand(0);
1361         }
1362         Disp = DAG.getTargetConstant(imm, N.getValueType());
1363         return true;
1364       }
1365     }
1366   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
1367     // Loading from a constant address.
1368
1369     // If this address fits entirely in a 16-bit sext immediate field, codegen
1370     // this as "d, 0"
1371     short Imm;
1372     if (isIntS16Immediate(CN, Imm) && (!Aligned || (Imm & 3) == 0)) {
1373       Disp = DAG.getTargetConstant(Imm, CN->getValueType(0));
1374       Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1375                              CN->getValueType(0));
1376       return true;
1377     }
1378
1379     // Handle 32-bit sext immediates with LIS + addr mode.
1380     if ((CN->getValueType(0) == MVT::i32 ||
1381          (int64_t)CN->getZExtValue() == (int)CN->getZExtValue()) &&
1382         (!Aligned || (CN->getZExtValue() & 3) == 0)) {
1383       int Addr = (int)CN->getZExtValue();
1384
1385       // Otherwise, break this down into an LIS + disp.
1386       Disp = DAG.getTargetConstant((short)Addr, MVT::i32);
1387
1388       Base = DAG.getTargetConstant((Addr - (signed short)Addr) >> 16, MVT::i32);
1389       unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
1390       Base = SDValue(DAG.getMachineNode(Opc, dl, CN->getValueType(0), Base), 0);
1391       return true;
1392     }
1393   }
1394
1395   Disp = DAG.getTargetConstant(0, getPointerTy());
1396   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N)) {
1397     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1398     fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1399   } else
1400     Base = N;
1401   return true;      // [r+0]
1402 }
1403
1404 /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
1405 /// represented as an indexed [r+r] operation.
1406 bool PPCTargetLowering::SelectAddressRegRegOnly(SDValue N, SDValue &Base,
1407                                                 SDValue &Index,
1408                                                 SelectionDAG &DAG) const {
1409   // Check to see if we can easily represent this as an [r+r] address.  This
1410   // will fail if it thinks that the address is more profitably represented as
1411   // reg+imm, e.g. where imm = 0.
1412   if (SelectAddressRegReg(N, Base, Index, DAG))
1413     return true;
1414
1415   // If the operand is an addition, always emit this as [r+r], since this is
1416   // better (for code size, and execution, as the memop does the add for free)
1417   // than emitting an explicit add.
1418   if (N.getOpcode() == ISD::ADD) {
1419     Base = N.getOperand(0);
1420     Index = N.getOperand(1);
1421     return true;
1422   }
1423
1424   // Otherwise, do it the hard way, using R0 as the base register.
1425   Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1426                          N.getValueType());
1427   Index = N;
1428   return true;
1429 }
1430
1431 /// getPreIndexedAddressParts - returns true by value, base pointer and
1432 /// offset pointer and addressing mode by reference if the node's address
1433 /// can be legally represented as pre-indexed load / store address.
1434 bool PPCTargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
1435                                                   SDValue &Offset,
1436                                                   ISD::MemIndexedMode &AM,
1437                                                   SelectionDAG &DAG) const {
1438   if (DisablePPCPreinc) return false;
1439
1440   bool isLoad = true;
1441   SDValue Ptr;
1442   EVT VT;
1443   unsigned Alignment;
1444   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1445     Ptr = LD->getBasePtr();
1446     VT = LD->getMemoryVT();
1447     Alignment = LD->getAlignment();
1448   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
1449     Ptr = ST->getBasePtr();
1450     VT  = ST->getMemoryVT();
1451     Alignment = ST->getAlignment();
1452     isLoad = false;
1453   } else
1454     return false;
1455
1456   // PowerPC doesn't have preinc load/store instructions for vectors.
1457   if (VT.isVector())
1458     return false;
1459
1460   if (SelectAddressRegReg(Ptr, Base, Offset, DAG)) {
1461
1462     // Common code will reject creating a pre-inc form if the base pointer
1463     // is a frame index, or if N is a store and the base pointer is either
1464     // the same as or a predecessor of the value being stored.  Check for
1465     // those situations here, and try with swapped Base/Offset instead.
1466     bool Swap = false;
1467
1468     if (isa<FrameIndexSDNode>(Base) || isa<RegisterSDNode>(Base))
1469       Swap = true;
1470     else if (!isLoad) {
1471       SDValue Val = cast<StoreSDNode>(N)->getValue();
1472       if (Val == Base || Base.getNode()->isPredecessorOf(Val.getNode()))
1473         Swap = true;
1474     }
1475
1476     if (Swap)
1477       std::swap(Base, Offset);
1478
1479     AM = ISD::PRE_INC;
1480     return true;
1481   }
1482
1483   // LDU/STU can only handle immediates that are a multiple of 4.
1484   if (VT != MVT::i64) {
1485     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, false))
1486       return false;
1487   } else {
1488     // LDU/STU need an address with at least 4-byte alignment.
1489     if (Alignment < 4)
1490       return false;
1491
1492     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, true))
1493       return false;
1494   }
1495
1496   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1497     // PPC64 doesn't have lwau, but it does have lwaux.  Reject preinc load of
1498     // sext i32 to i64 when addr mode is r+i.
1499     if (LD->getValueType(0) == MVT::i64 && LD->getMemoryVT() == MVT::i32 &&
1500         LD->getExtensionType() == ISD::SEXTLOAD &&
1501         isa<ConstantSDNode>(Offset))
1502       return false;
1503   }
1504
1505   AM = ISD::PRE_INC;
1506   return true;
1507 }
1508
1509 //===----------------------------------------------------------------------===//
1510 //  LowerOperation implementation
1511 //===----------------------------------------------------------------------===//
1512
1513 /// GetLabelAccessInfo - Return true if we should reference labels using a
1514 /// PICBase, set the HiOpFlags and LoOpFlags to the target MO flags.
1515 static bool GetLabelAccessInfo(const TargetMachine &TM, unsigned &HiOpFlags,
1516                                unsigned &LoOpFlags,
1517                                const GlobalValue *GV = nullptr) {
1518   HiOpFlags = PPCII::MO_HA;
1519   LoOpFlags = PPCII::MO_LO;
1520
1521   // Don't use the pic base if not in PIC relocation model.
1522   bool isPIC = TM.getRelocationModel() == Reloc::PIC_;
1523
1524   if (isPIC) {
1525     HiOpFlags |= PPCII::MO_PIC_FLAG;
1526     LoOpFlags |= PPCII::MO_PIC_FLAG;
1527   }
1528
1529   // If this is a reference to a global value that requires a non-lazy-ptr, make
1530   // sure that instruction lowering adds it.
1531   if (GV && TM.getSubtarget<PPCSubtarget>().hasLazyResolverStub(GV, TM)) {
1532     HiOpFlags |= PPCII::MO_NLP_FLAG;
1533     LoOpFlags |= PPCII::MO_NLP_FLAG;
1534
1535     if (GV->hasHiddenVisibility()) {
1536       HiOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1537       LoOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1538     }
1539   }
1540
1541   return isPIC;
1542 }
1543
1544 static SDValue LowerLabelRef(SDValue HiPart, SDValue LoPart, bool isPIC,
1545                              SelectionDAG &DAG) {
1546   EVT PtrVT = HiPart.getValueType();
1547   SDValue Zero = DAG.getConstant(0, PtrVT);
1548   SDLoc DL(HiPart);
1549
1550   SDValue Hi = DAG.getNode(PPCISD::Hi, DL, PtrVT, HiPart, Zero);
1551   SDValue Lo = DAG.getNode(PPCISD::Lo, DL, PtrVT, LoPart, Zero);
1552
1553   // With PIC, the first instruction is actually "GR+hi(&G)".
1554   if (isPIC)
1555     Hi = DAG.getNode(ISD::ADD, DL, PtrVT,
1556                      DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT), Hi);
1557
1558   // Generate non-pic code that has direct accesses to the constant pool.
1559   // The address of the global is just (hi(&g)+lo(&g)).
1560   return DAG.getNode(ISD::ADD, DL, PtrVT, Hi, Lo);
1561 }
1562
1563 SDValue PPCTargetLowering::LowerConstantPool(SDValue Op,
1564                                              SelectionDAG &DAG) const {
1565   EVT PtrVT = Op.getValueType();
1566   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1567   const Constant *C = CP->getConstVal();
1568
1569   // 64-bit SVR4 ABI code is always position-independent.
1570   // The actual address of the GlobalValue is stored in the TOC.
1571   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1572     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0);
1573     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(CP), MVT::i64, GA,
1574                        DAG.getRegister(PPC::X2, MVT::i64));
1575   }
1576
1577   unsigned MOHiFlag, MOLoFlag;
1578   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1579
1580   if (isPIC && Subtarget.isSVR4ABI()) {
1581     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(),
1582                                            PPCII::MO_PIC_FLAG);
1583     SDLoc DL(CP);
1584     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1585                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1586   }
1587
1588   SDValue CPIHi =
1589     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOHiFlag);
1590   SDValue CPILo =
1591     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOLoFlag);
1592   return LowerLabelRef(CPIHi, CPILo, isPIC, DAG);
1593 }
1594
1595 SDValue PPCTargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
1596   EVT PtrVT = Op.getValueType();
1597   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
1598
1599   // 64-bit SVR4 ABI code is always position-independent.
1600   // The actual address of the GlobalValue is stored in the TOC.
1601   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1602     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
1603     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), MVT::i64, GA,
1604                        DAG.getRegister(PPC::X2, MVT::i64));
1605   }
1606
1607   unsigned MOHiFlag, MOLoFlag;
1608   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1609
1610   if (isPIC && Subtarget.isSVR4ABI()) {
1611     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT,
1612                                         PPCII::MO_PIC_FLAG);
1613     SDLoc DL(GA);
1614     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), PtrVT, GA,
1615                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1616   }
1617
1618   SDValue JTIHi = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOHiFlag);
1619   SDValue JTILo = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOLoFlag);
1620   return LowerLabelRef(JTIHi, JTILo, isPIC, DAG);
1621 }
1622
1623 SDValue PPCTargetLowering::LowerBlockAddress(SDValue Op,
1624                                              SelectionDAG &DAG) const {
1625   EVT PtrVT = Op.getValueType();
1626
1627   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
1628
1629   unsigned MOHiFlag, MOLoFlag;
1630   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1631   SDValue TgtBAHi = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOHiFlag);
1632   SDValue TgtBALo = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOLoFlag);
1633   return LowerLabelRef(TgtBAHi, TgtBALo, isPIC, DAG);
1634 }
1635
1636 SDValue PPCTargetLowering::LowerGlobalTLSAddress(SDValue Op,
1637                                               SelectionDAG &DAG) const {
1638
1639   // FIXME: TLS addresses currently use medium model code sequences,
1640   // which is the most useful form.  Eventually support for small and
1641   // large models could be added if users need it, at the cost of
1642   // additional complexity.
1643   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
1644   SDLoc dl(GA);
1645   const GlobalValue *GV = GA->getGlobal();
1646   EVT PtrVT = getPointerTy();
1647   bool is64bit = Subtarget.isPPC64();
1648
1649   TLSModel::Model Model = getTargetMachine().getTLSModel(GV);
1650
1651   if (Model == TLSModel::LocalExec) {
1652     SDValue TGAHi = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1653                                                PPCII::MO_TPREL_HA);
1654     SDValue TGALo = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1655                                                PPCII::MO_TPREL_LO);
1656     SDValue TLSReg = DAG.getRegister(is64bit ? PPC::X13 : PPC::R2,
1657                                      is64bit ? MVT::i64 : MVT::i32);
1658     SDValue Hi = DAG.getNode(PPCISD::Hi, dl, PtrVT, TGAHi, TLSReg);
1659     return DAG.getNode(PPCISD::Lo, dl, PtrVT, TGALo, Hi);
1660   }
1661
1662   if (Model == TLSModel::InitialExec) {
1663     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1664     SDValue TGATLS = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1665                                                 PPCII::MO_TLS);
1666     SDValue GOTPtr;
1667     if (is64bit) {
1668       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1669       GOTPtr = DAG.getNode(PPCISD::ADDIS_GOT_TPREL_HA, dl,
1670                            PtrVT, GOTReg, TGA);
1671     } else
1672       GOTPtr = DAG.getNode(PPCISD::PPC32_GOT, dl, PtrVT);
1673     SDValue TPOffset = DAG.getNode(PPCISD::LD_GOT_TPREL_L, dl,
1674                                    PtrVT, TGA, GOTPtr);
1675     return DAG.getNode(PPCISD::ADD_TLS, dl, PtrVT, TPOffset, TGATLS);
1676   }
1677
1678   if (Model == TLSModel::GeneralDynamic) {
1679     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1680     SDValue GOTPtr;
1681     if (is64bit) {
1682       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1683       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSGD_HA, dl, PtrVT,
1684                                    GOTReg, TGA);
1685     } else {
1686       GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1687     }
1688     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSGD_L, dl, PtrVT,
1689                                    GOTPtr, TGA);
1690
1691     // We need a chain node, and don't have one handy.  The underlying
1692     // call has no side effects, so using the function entry node
1693     // suffices.
1694     SDValue Chain = DAG.getEntryNode();
1695     Chain = DAG.getCopyToReg(Chain, dl,
1696                              is64bit ? PPC::X3 : PPC::R3, GOTEntry);
1697     SDValue ParmReg = DAG.getRegister(is64bit ? PPC::X3 : PPC::R3,
1698                                       is64bit ? MVT::i64 : MVT::i32);
1699     SDValue TLSAddr = DAG.getNode(PPCISD::GET_TLS_ADDR, dl,
1700                                   PtrVT, ParmReg, TGA);
1701     // The return value from GET_TLS_ADDR really is in X3 already, but
1702     // some hacks are needed here to tie everything together.  The extra
1703     // copies dissolve during subsequent transforms.
1704     Chain = DAG.getCopyToReg(Chain, dl, is64bit ? PPC::X3 : PPC::R3, TLSAddr);
1705     return DAG.getCopyFromReg(Chain, dl, is64bit ? PPC::X3 : PPC::R3, PtrVT);
1706   }
1707
1708   if (Model == TLSModel::LocalDynamic) {
1709     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1710     SDValue GOTPtr;
1711     if (is64bit) {
1712       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1713       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSLD_HA, dl, PtrVT,
1714                            GOTReg, TGA);
1715     } else {
1716       GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1717     }
1718     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSLD_L, dl, PtrVT,
1719                                    GOTPtr, TGA);
1720
1721     // We need a chain node, and don't have one handy.  The underlying
1722     // call has no side effects, so using the function entry node
1723     // suffices.
1724     SDValue Chain = DAG.getEntryNode();
1725     Chain = DAG.getCopyToReg(Chain, dl,
1726                              is64bit ? PPC::X3 : PPC::R3, GOTEntry);
1727     SDValue ParmReg = DAG.getRegister(is64bit ? PPC::X3 : PPC::R3,
1728                                       is64bit ? MVT::i64 : MVT::i32);
1729     SDValue TLSAddr = DAG.getNode(PPCISD::GET_TLSLD_ADDR, dl,
1730                                   PtrVT, ParmReg, TGA);
1731     // The return value from GET_TLSLD_ADDR really is in X3 already, but
1732     // some hacks are needed here to tie everything together.  The extra
1733     // copies dissolve during subsequent transforms.
1734     Chain = DAG.getCopyToReg(Chain, dl, is64bit ? PPC::X3 : PPC::R3, TLSAddr);
1735     SDValue DtvOffsetHi = DAG.getNode(PPCISD::ADDIS_DTPREL_HA, dl, PtrVT,
1736                                       Chain, ParmReg, TGA);
1737     return DAG.getNode(PPCISD::ADDI_DTPREL_L, dl, PtrVT, DtvOffsetHi, TGA);
1738   }
1739
1740   llvm_unreachable("Unknown TLS model!");
1741 }
1742
1743 SDValue PPCTargetLowering::LowerGlobalAddress(SDValue Op,
1744                                               SelectionDAG &DAG) const {
1745   EVT PtrVT = Op.getValueType();
1746   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
1747   SDLoc DL(GSDN);
1748   const GlobalValue *GV = GSDN->getGlobal();
1749
1750   // 64-bit SVR4 ABI code is always position-independent.
1751   // The actual address of the GlobalValue is stored in the TOC.
1752   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1753     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset());
1754     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i64, GA,
1755                        DAG.getRegister(PPC::X2, MVT::i64));
1756   }
1757
1758   unsigned MOHiFlag, MOLoFlag;
1759   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag, GV);
1760
1761   if (isPIC && Subtarget.isSVR4ABI()) {
1762     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT,
1763                                             GSDN->getOffset(),
1764                                             PPCII::MO_PIC_FLAG);
1765     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1766                        DAG.getNode(PPCISD::GlobalBaseReg, DL, MVT::i32));
1767   }
1768
1769   SDValue GAHi =
1770     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOHiFlag);
1771   SDValue GALo =
1772     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOLoFlag);
1773
1774   SDValue Ptr = LowerLabelRef(GAHi, GALo, isPIC, DAG);
1775
1776   // If the global reference is actually to a non-lazy-pointer, we have to do an
1777   // extra load to get the address of the global.
1778   if (MOHiFlag & PPCII::MO_NLP_FLAG)
1779     Ptr = DAG.getLoad(PtrVT, DL, DAG.getEntryNode(), Ptr, MachinePointerInfo(),
1780                       false, false, false, 0);
1781   return Ptr;
1782 }
1783
1784 SDValue PPCTargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
1785   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
1786   SDLoc dl(Op);
1787
1788   if (Op.getValueType() == MVT::v2i64) {
1789     // When the operands themselves are v2i64 values, we need to do something
1790     // special because VSX has no underlying comparison operations for these.
1791     if (Op.getOperand(0).getValueType() == MVT::v2i64) {
1792       // Equality can be handled by casting to the legal type for Altivec
1793       // comparisons, everything else needs to be expanded.
1794       if (CC == ISD::SETEQ || CC == ISD::SETNE) {
1795         return DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
1796                  DAG.getSetCC(dl, MVT::v4i32,
1797                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0)),
1798                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(1)),
1799                    CC));
1800       }
1801
1802       return SDValue();
1803     }
1804
1805     // We handle most of these in the usual way.
1806     return Op;
1807   }
1808
1809   // If we're comparing for equality to zero, expose the fact that this is
1810   // implented as a ctlz/srl pair on ppc, so that the dag combiner can
1811   // fold the new nodes.
1812   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1813     if (C->isNullValue() && CC == ISD::SETEQ) {
1814       EVT VT = Op.getOperand(0).getValueType();
1815       SDValue Zext = Op.getOperand(0);
1816       if (VT.bitsLT(MVT::i32)) {
1817         VT = MVT::i32;
1818         Zext = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Op.getOperand(0));
1819       }
1820       unsigned Log2b = Log2_32(VT.getSizeInBits());
1821       SDValue Clz = DAG.getNode(ISD::CTLZ, dl, VT, Zext);
1822       SDValue Scc = DAG.getNode(ISD::SRL, dl, VT, Clz,
1823                                 DAG.getConstant(Log2b, MVT::i32));
1824       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Scc);
1825     }
1826     // Leave comparisons against 0 and -1 alone for now, since they're usually
1827     // optimized.  FIXME: revisit this when we can custom lower all setcc
1828     // optimizations.
1829     if (C->isAllOnesValue() || C->isNullValue())
1830       return SDValue();
1831   }
1832
1833   // If we have an integer seteq/setne, turn it into a compare against zero
1834   // by xor'ing the rhs with the lhs, which is faster than setting a
1835   // condition register, reading it back out, and masking the correct bit.  The
1836   // normal approach here uses sub to do this instead of xor.  Using xor exposes
1837   // the result to other bit-twiddling opportunities.
1838   EVT LHSVT = Op.getOperand(0).getValueType();
1839   if (LHSVT.isInteger() && (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1840     EVT VT = Op.getValueType();
1841     SDValue Sub = DAG.getNode(ISD::XOR, dl, LHSVT, Op.getOperand(0),
1842                                 Op.getOperand(1));
1843     return DAG.getSetCC(dl, VT, Sub, DAG.getConstant(0, LHSVT), CC);
1844   }
1845   return SDValue();
1846 }
1847
1848 SDValue PPCTargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG,
1849                                       const PPCSubtarget &Subtarget) const {
1850   SDNode *Node = Op.getNode();
1851   EVT VT = Node->getValueType(0);
1852   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1853   SDValue InChain = Node->getOperand(0);
1854   SDValue VAListPtr = Node->getOperand(1);
1855   const Value *SV = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
1856   SDLoc dl(Node);
1857
1858   assert(!Subtarget.isPPC64() && "LowerVAARG is PPC32 only");
1859
1860   // gpr_index
1861   SDValue GprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1862                                     VAListPtr, MachinePointerInfo(SV), MVT::i8,
1863                                     false, false, false, 0);
1864   InChain = GprIndex.getValue(1);
1865
1866   if (VT == MVT::i64) {
1867     // Check if GprIndex is even
1868     SDValue GprAnd = DAG.getNode(ISD::AND, dl, MVT::i32, GprIndex,
1869                                  DAG.getConstant(1, MVT::i32));
1870     SDValue CC64 = DAG.getSetCC(dl, MVT::i32, GprAnd,
1871                                 DAG.getConstant(0, MVT::i32), ISD::SETNE);
1872     SDValue GprIndexPlusOne = DAG.getNode(ISD::ADD, dl, MVT::i32, GprIndex,
1873                                           DAG.getConstant(1, MVT::i32));
1874     // Align GprIndex to be even if it isn't
1875     GprIndex = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC64, GprIndexPlusOne,
1876                            GprIndex);
1877   }
1878
1879   // fpr index is 1 byte after gpr
1880   SDValue FprPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1881                                DAG.getConstant(1, MVT::i32));
1882
1883   // fpr
1884   SDValue FprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1885                                     FprPtr, MachinePointerInfo(SV), MVT::i8,
1886                                     false, false, false, 0);
1887   InChain = FprIndex.getValue(1);
1888
1889   SDValue RegSaveAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1890                                        DAG.getConstant(8, MVT::i32));
1891
1892   SDValue OverflowAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1893                                         DAG.getConstant(4, MVT::i32));
1894
1895   // areas
1896   SDValue OverflowArea = DAG.getLoad(MVT::i32, dl, InChain, OverflowAreaPtr,
1897                                      MachinePointerInfo(), false, false,
1898                                      false, 0);
1899   InChain = OverflowArea.getValue(1);
1900
1901   SDValue RegSaveArea = DAG.getLoad(MVT::i32, dl, InChain, RegSaveAreaPtr,
1902                                     MachinePointerInfo(), false, false,
1903                                     false, 0);
1904   InChain = RegSaveArea.getValue(1);
1905
1906   // select overflow_area if index > 8
1907   SDValue CC = DAG.getSetCC(dl, MVT::i32, VT.isInteger() ? GprIndex : FprIndex,
1908                             DAG.getConstant(8, MVT::i32), ISD::SETLT);
1909
1910   // adjustment constant gpr_index * 4/8
1911   SDValue RegConstant = DAG.getNode(ISD::MUL, dl, MVT::i32,
1912                                     VT.isInteger() ? GprIndex : FprIndex,
1913                                     DAG.getConstant(VT.isInteger() ? 4 : 8,
1914                                                     MVT::i32));
1915
1916   // OurReg = RegSaveArea + RegConstant
1917   SDValue OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, RegSaveArea,
1918                                RegConstant);
1919
1920   // Floating types are 32 bytes into RegSaveArea
1921   if (VT.isFloatingPoint())
1922     OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, OurReg,
1923                          DAG.getConstant(32, MVT::i32));
1924
1925   // increase {f,g}pr_index by 1 (or 2 if VT is i64)
1926   SDValue IndexPlus1 = DAG.getNode(ISD::ADD, dl, MVT::i32,
1927                                    VT.isInteger() ? GprIndex : FprIndex,
1928                                    DAG.getConstant(VT == MVT::i64 ? 2 : 1,
1929                                                    MVT::i32));
1930
1931   InChain = DAG.getTruncStore(InChain, dl, IndexPlus1,
1932                               VT.isInteger() ? VAListPtr : FprPtr,
1933                               MachinePointerInfo(SV),
1934                               MVT::i8, false, false, 0);
1935
1936   // determine if we should load from reg_save_area or overflow_area
1937   SDValue Result = DAG.getNode(ISD::SELECT, dl, PtrVT, CC, OurReg, OverflowArea);
1938
1939   // increase overflow_area by 4/8 if gpr/fpr > 8
1940   SDValue OverflowAreaPlusN = DAG.getNode(ISD::ADD, dl, PtrVT, OverflowArea,
1941                                           DAG.getConstant(VT.isInteger() ? 4 : 8,
1942                                           MVT::i32));
1943
1944   OverflowArea = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC, OverflowArea,
1945                              OverflowAreaPlusN);
1946
1947   InChain = DAG.getTruncStore(InChain, dl, OverflowArea,
1948                               OverflowAreaPtr,
1949                               MachinePointerInfo(),
1950                               MVT::i32, false, false, 0);
1951
1952   return DAG.getLoad(VT, dl, InChain, Result, MachinePointerInfo(),
1953                      false, false, false, 0);
1954 }
1955
1956 SDValue PPCTargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG,
1957                                        const PPCSubtarget &Subtarget) const {
1958   assert(!Subtarget.isPPC64() && "LowerVACOPY is PPC32 only");
1959
1960   // We have to copy the entire va_list struct:
1961   // 2*sizeof(char) + 2 Byte alignment + 2*sizeof(char*) = 12 Byte
1962   return DAG.getMemcpy(Op.getOperand(0), Op,
1963                        Op.getOperand(1), Op.getOperand(2),
1964                        DAG.getConstant(12, MVT::i32), 8, false, true,
1965                        MachinePointerInfo(), MachinePointerInfo());
1966 }
1967
1968 SDValue PPCTargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
1969                                                   SelectionDAG &DAG) const {
1970   return Op.getOperand(0);
1971 }
1972
1973 SDValue PPCTargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
1974                                                 SelectionDAG &DAG) const {
1975   SDValue Chain = Op.getOperand(0);
1976   SDValue Trmp = Op.getOperand(1); // trampoline
1977   SDValue FPtr = Op.getOperand(2); // nested function
1978   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
1979   SDLoc dl(Op);
1980
1981   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1982   bool isPPC64 = (PtrVT == MVT::i64);
1983   Type *IntPtrTy =
1984     DAG.getTargetLoweringInfo().getDataLayout()->getIntPtrType(
1985                                                              *DAG.getContext());
1986
1987   TargetLowering::ArgListTy Args;
1988   TargetLowering::ArgListEntry Entry;
1989
1990   Entry.Ty = IntPtrTy;
1991   Entry.Node = Trmp; Args.push_back(Entry);
1992
1993   // TrampSize == (isPPC64 ? 48 : 40);
1994   Entry.Node = DAG.getConstant(isPPC64 ? 48 : 40,
1995                                isPPC64 ? MVT::i64 : MVT::i32);
1996   Args.push_back(Entry);
1997
1998   Entry.Node = FPtr; Args.push_back(Entry);
1999   Entry.Node = Nest; Args.push_back(Entry);
2000
2001   // Lower to a call to __trampoline_setup(Trmp, TrampSize, FPtr, ctx_reg)
2002   TargetLowering::CallLoweringInfo CLI(DAG);
2003   CLI.setDebugLoc(dl).setChain(Chain)
2004     .setCallee(CallingConv::C, Type::getVoidTy(*DAG.getContext()),
2005                DAG.getExternalSymbol("__trampoline_setup", PtrVT),
2006                std::move(Args), 0);
2007
2008   std::pair<SDValue, SDValue> CallResult = LowerCallTo(CLI);
2009   return CallResult.second;
2010 }
2011
2012 SDValue PPCTargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG,
2013                                         const PPCSubtarget &Subtarget) const {
2014   MachineFunction &MF = DAG.getMachineFunction();
2015   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2016
2017   SDLoc dl(Op);
2018
2019   if (Subtarget.isDarwinABI() || Subtarget.isPPC64()) {
2020     // vastart just stores the address of the VarArgsFrameIndex slot into the
2021     // memory location argument.
2022     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2023     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2024     const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2025     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1),
2026                         MachinePointerInfo(SV),
2027                         false, false, 0);
2028   }
2029
2030   // For the 32-bit SVR4 ABI we follow the layout of the va_list struct.
2031   // We suppose the given va_list is already allocated.
2032   //
2033   // typedef struct {
2034   //  char gpr;     /* index into the array of 8 GPRs
2035   //                 * stored in the register save area
2036   //                 * gpr=0 corresponds to r3,
2037   //                 * gpr=1 to r4, etc.
2038   //                 */
2039   //  char fpr;     /* index into the array of 8 FPRs
2040   //                 * stored in the register save area
2041   //                 * fpr=0 corresponds to f1,
2042   //                 * fpr=1 to f2, etc.
2043   //                 */
2044   //  char *overflow_arg_area;
2045   //                /* location on stack that holds
2046   //                 * the next overflow argument
2047   //                 */
2048   //  char *reg_save_area;
2049   //               /* where r3:r10 and f1:f8 (if saved)
2050   //                * are stored
2051   //                */
2052   // } va_list[1];
2053
2054
2055   SDValue ArgGPR = DAG.getConstant(FuncInfo->getVarArgsNumGPR(), MVT::i32);
2056   SDValue ArgFPR = DAG.getConstant(FuncInfo->getVarArgsNumFPR(), MVT::i32);
2057
2058
2059   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2060
2061   SDValue StackOffsetFI = DAG.getFrameIndex(FuncInfo->getVarArgsStackOffset(),
2062                                             PtrVT);
2063   SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
2064                                  PtrVT);
2065
2066   uint64_t FrameOffset = PtrVT.getSizeInBits()/8;
2067   SDValue ConstFrameOffset = DAG.getConstant(FrameOffset, PtrVT);
2068
2069   uint64_t StackOffset = PtrVT.getSizeInBits()/8 - 1;
2070   SDValue ConstStackOffset = DAG.getConstant(StackOffset, PtrVT);
2071
2072   uint64_t FPROffset = 1;
2073   SDValue ConstFPROffset = DAG.getConstant(FPROffset, PtrVT);
2074
2075   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2076
2077   // Store first byte : number of int regs
2078   SDValue firstStore = DAG.getTruncStore(Op.getOperand(0), dl, ArgGPR,
2079                                          Op.getOperand(1),
2080                                          MachinePointerInfo(SV),
2081                                          MVT::i8, false, false, 0);
2082   uint64_t nextOffset = FPROffset;
2083   SDValue nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, Op.getOperand(1),
2084                                   ConstFPROffset);
2085
2086   // Store second byte : number of float regs
2087   SDValue secondStore =
2088     DAG.getTruncStore(firstStore, dl, ArgFPR, nextPtr,
2089                       MachinePointerInfo(SV, nextOffset), MVT::i8,
2090                       false, false, 0);
2091   nextOffset += StackOffset;
2092   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstStackOffset);
2093
2094   // Store second word : arguments given on stack
2095   SDValue thirdStore =
2096     DAG.getStore(secondStore, dl, StackOffsetFI, nextPtr,
2097                  MachinePointerInfo(SV, nextOffset),
2098                  false, false, 0);
2099   nextOffset += FrameOffset;
2100   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstFrameOffset);
2101
2102   // Store third word : arguments given in registers
2103   return DAG.getStore(thirdStore, dl, FR, nextPtr,
2104                       MachinePointerInfo(SV, nextOffset),
2105                       false, false, 0);
2106
2107 }
2108
2109 #include "PPCGenCallingConv.inc"
2110
2111 // Function whose sole purpose is to kill compiler warnings 
2112 // stemming from unused functions included from PPCGenCallingConv.inc.
2113 CCAssignFn *PPCTargetLowering::useFastISelCCs(unsigned Flag) const {
2114   return Flag ? CC_PPC64_ELF_FIS : RetCC_PPC64_ELF_FIS;
2115 }
2116
2117 bool llvm::CC_PPC32_SVR4_Custom_Dummy(unsigned &ValNo, MVT &ValVT, MVT &LocVT,
2118                                       CCValAssign::LocInfo &LocInfo,
2119                                       ISD::ArgFlagsTy &ArgFlags,
2120                                       CCState &State) {
2121   return true;
2122 }
2123
2124 bool llvm::CC_PPC32_SVR4_Custom_AlignArgRegs(unsigned &ValNo, MVT &ValVT,
2125                                              MVT &LocVT,
2126                                              CCValAssign::LocInfo &LocInfo,
2127                                              ISD::ArgFlagsTy &ArgFlags,
2128                                              CCState &State) {
2129   static const MCPhysReg ArgRegs[] = {
2130     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2131     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2132   };
2133   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2134
2135   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2136
2137   // Skip one register if the first unallocated register has an even register
2138   // number and there are still argument registers available which have not been
2139   // allocated yet. RegNum is actually an index into ArgRegs, which means we
2140   // need to skip a register if RegNum is odd.
2141   if (RegNum != NumArgRegs && RegNum % 2 == 1) {
2142     State.AllocateReg(ArgRegs[RegNum]);
2143   }
2144
2145   // Always return false here, as this function only makes sure that the first
2146   // unallocated register has an odd register number and does not actually
2147   // allocate a register for the current argument.
2148   return false;
2149 }
2150
2151 bool llvm::CC_PPC32_SVR4_Custom_AlignFPArgRegs(unsigned &ValNo, MVT &ValVT,
2152                                                MVT &LocVT,
2153                                                CCValAssign::LocInfo &LocInfo,
2154                                                ISD::ArgFlagsTy &ArgFlags,
2155                                                CCState &State) {
2156   static const MCPhysReg ArgRegs[] = {
2157     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2158     PPC::F8
2159   };
2160
2161   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2162
2163   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2164
2165   // If there is only one Floating-point register left we need to put both f64
2166   // values of a split ppc_fp128 value on the stack.
2167   if (RegNum != NumArgRegs && ArgRegs[RegNum] == PPC::F8) {
2168     State.AllocateReg(ArgRegs[RegNum]);
2169   }
2170
2171   // Always return false here, as this function only makes sure that the two f64
2172   // values a ppc_fp128 value is split into are both passed in registers or both
2173   // passed on the stack and does not actually allocate a register for the
2174   // current argument.
2175   return false;
2176 }
2177
2178 /// GetFPR - Get the set of FP registers that should be allocated for arguments,
2179 /// on Darwin.
2180 static const MCPhysReg *GetFPR() {
2181   static const MCPhysReg FPR[] = {
2182     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2183     PPC::F8, PPC::F9, PPC::F10, PPC::F11, PPC::F12, PPC::F13
2184   };
2185
2186   return FPR;
2187 }
2188
2189 /// CalculateStackSlotSize - Calculates the size reserved for this argument on
2190 /// the stack.
2191 static unsigned CalculateStackSlotSize(EVT ArgVT, ISD::ArgFlagsTy Flags,
2192                                        unsigned PtrByteSize) {
2193   unsigned ArgSize = ArgVT.getStoreSize();
2194   if (Flags.isByVal())
2195     ArgSize = Flags.getByValSize();
2196
2197   // Round up to multiples of the pointer size, except for array members,
2198   // which are always packed.
2199   if (!Flags.isInConsecutiveRegs())
2200     ArgSize = ((ArgSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2201
2202   return ArgSize;
2203 }
2204
2205 /// CalculateStackSlotAlignment - Calculates the alignment of this argument
2206 /// on the stack.
2207 static unsigned CalculateStackSlotAlignment(EVT ArgVT, EVT OrigVT,
2208                                             ISD::ArgFlagsTy Flags,
2209                                             unsigned PtrByteSize) {
2210   unsigned Align = PtrByteSize;
2211
2212   // Altivec parameters are padded to a 16 byte boundary.
2213   if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2214       ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2215       ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2216     Align = 16;
2217
2218   // ByVal parameters are aligned as requested.
2219   if (Flags.isByVal()) {
2220     unsigned BVAlign = Flags.getByValAlign();
2221     if (BVAlign > PtrByteSize) {
2222       if (BVAlign % PtrByteSize != 0)
2223           llvm_unreachable(
2224             "ByVal alignment is not a multiple of the pointer size");
2225
2226       Align = BVAlign;
2227     }
2228   }
2229
2230   // Array members are always packed to their original alignment.
2231   if (Flags.isInConsecutiveRegs()) {
2232     // If the array member was split into multiple registers, the first
2233     // needs to be aligned to the size of the full type.  (Except for
2234     // ppcf128, which is only aligned as its f64 components.)
2235     if (Flags.isSplit() && OrigVT != MVT::ppcf128)
2236       Align = OrigVT.getStoreSize();
2237     else
2238       Align = ArgVT.getStoreSize();
2239   }
2240
2241   return Align;
2242 }
2243
2244 /// CalculateStackSlotUsed - Return whether this argument will use its
2245 /// stack slot (instead of being passed in registers).  ArgOffset,
2246 /// AvailableFPRs, and AvailableVRs must hold the current argument
2247 /// position, and will be updated to account for this argument.
2248 static bool CalculateStackSlotUsed(EVT ArgVT, EVT OrigVT,
2249                                    ISD::ArgFlagsTy Flags,
2250                                    unsigned PtrByteSize,
2251                                    unsigned LinkageSize,
2252                                    unsigned ParamAreaSize,
2253                                    unsigned &ArgOffset,
2254                                    unsigned &AvailableFPRs,
2255                                    unsigned &AvailableVRs) {
2256   bool UseMemory = false;
2257
2258   // Respect alignment of argument on the stack.
2259   unsigned Align =
2260     CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
2261   ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2262   // If there's no space left in the argument save area, we must
2263   // use memory (this check also catches zero-sized arguments).
2264   if (ArgOffset >= LinkageSize + ParamAreaSize)
2265     UseMemory = true;
2266
2267   // Allocate argument on the stack.
2268   ArgOffset += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
2269   if (Flags.isInConsecutiveRegsLast())
2270     ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2271   // If we overran the argument save area, we must use memory
2272   // (this check catches arguments passed partially in memory)
2273   if (ArgOffset > LinkageSize + ParamAreaSize)
2274     UseMemory = true;
2275
2276   // However, if the argument is actually passed in an FPR or a VR,
2277   // we don't use memory after all.
2278   if (!Flags.isByVal()) {
2279     if (ArgVT == MVT::f32 || ArgVT == MVT::f64)
2280       if (AvailableFPRs > 0) {
2281         --AvailableFPRs;
2282         return false;
2283       }
2284     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2285         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2286         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2287       if (AvailableVRs > 0) {
2288         --AvailableVRs;
2289         return false;
2290       }
2291   }
2292
2293   return UseMemory;
2294 }
2295
2296 /// EnsureStackAlignment - Round stack frame size up from NumBytes to
2297 /// ensure minimum alignment required for target.
2298 static unsigned EnsureStackAlignment(const TargetMachine &Target,
2299                                      unsigned NumBytes) {
2300   unsigned TargetAlign =
2301       Target.getSubtargetImpl()->getFrameLowering()->getStackAlignment();
2302   unsigned AlignMask = TargetAlign - 1;
2303   NumBytes = (NumBytes + AlignMask) & ~AlignMask;
2304   return NumBytes;
2305 }
2306
2307 SDValue
2308 PPCTargetLowering::LowerFormalArguments(SDValue Chain,
2309                                         CallingConv::ID CallConv, bool isVarArg,
2310                                         const SmallVectorImpl<ISD::InputArg>
2311                                           &Ins,
2312                                         SDLoc dl, SelectionDAG &DAG,
2313                                         SmallVectorImpl<SDValue> &InVals)
2314                                           const {
2315   if (Subtarget.isSVR4ABI()) {
2316     if (Subtarget.isPPC64())
2317       return LowerFormalArguments_64SVR4(Chain, CallConv, isVarArg, Ins,
2318                                          dl, DAG, InVals);
2319     else
2320       return LowerFormalArguments_32SVR4(Chain, CallConv, isVarArg, Ins,
2321                                          dl, DAG, InVals);
2322   } else {
2323     return LowerFormalArguments_Darwin(Chain, CallConv, isVarArg, Ins,
2324                                        dl, DAG, InVals);
2325   }
2326 }
2327
2328 SDValue
2329 PPCTargetLowering::LowerFormalArguments_32SVR4(
2330                                       SDValue Chain,
2331                                       CallingConv::ID CallConv, bool isVarArg,
2332                                       const SmallVectorImpl<ISD::InputArg>
2333                                         &Ins,
2334                                       SDLoc dl, SelectionDAG &DAG,
2335                                       SmallVectorImpl<SDValue> &InVals) const {
2336
2337   // 32-bit SVR4 ABI Stack Frame Layout:
2338   //              +-----------------------------------+
2339   //        +-->  |            Back chain             |
2340   //        |     +-----------------------------------+
2341   //        |     | Floating-point register save area |
2342   //        |     +-----------------------------------+
2343   //        |     |    General register save area     |
2344   //        |     +-----------------------------------+
2345   //        |     |          CR save word             |
2346   //        |     +-----------------------------------+
2347   //        |     |         VRSAVE save word          |
2348   //        |     +-----------------------------------+
2349   //        |     |         Alignment padding         |
2350   //        |     +-----------------------------------+
2351   //        |     |     Vector register save area     |
2352   //        |     +-----------------------------------+
2353   //        |     |       Local variable space        |
2354   //        |     +-----------------------------------+
2355   //        |     |        Parameter list area        |
2356   //        |     +-----------------------------------+
2357   //        |     |           LR save word            |
2358   //        |     +-----------------------------------+
2359   // SP-->  +---  |            Back chain             |
2360   //              +-----------------------------------+
2361   //
2362   // Specifications:
2363   //   System V Application Binary Interface PowerPC Processor Supplement
2364   //   AltiVec Technology Programming Interface Manual
2365
2366   MachineFunction &MF = DAG.getMachineFunction();
2367   MachineFrameInfo *MFI = MF.getFrameInfo();
2368   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2369
2370   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2371   // Potential tail calls could cause overwriting of argument stack slots.
2372   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2373                        (CallConv == CallingConv::Fast));
2374   unsigned PtrByteSize = 4;
2375
2376   // Assign locations to all of the incoming arguments.
2377   SmallVector<CCValAssign, 16> ArgLocs;
2378   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
2379                  getTargetMachine(), ArgLocs, *DAG.getContext());
2380
2381   // Reserve space for the linkage area on the stack.
2382   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(false, false, false);
2383   CCInfo.AllocateStack(LinkageSize, PtrByteSize);
2384
2385   CCInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4);
2386
2387   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2388     CCValAssign &VA = ArgLocs[i];
2389
2390     // Arguments stored in registers.
2391     if (VA.isRegLoc()) {
2392       const TargetRegisterClass *RC;
2393       EVT ValVT = VA.getValVT();
2394
2395       switch (ValVT.getSimpleVT().SimpleTy) {
2396         default:
2397           llvm_unreachable("ValVT not supported by formal arguments Lowering");
2398         case MVT::i1:
2399         case MVT::i32:
2400           RC = &PPC::GPRCRegClass;
2401           break;
2402         case MVT::f32:
2403           RC = &PPC::F4RCRegClass;
2404           break;
2405         case MVT::f64:
2406           if (Subtarget.hasVSX())
2407             RC = &PPC::VSFRCRegClass;
2408           else
2409             RC = &PPC::F8RCRegClass;
2410           break;
2411         case MVT::v16i8:
2412         case MVT::v8i16:
2413         case MVT::v4i32:
2414         case MVT::v4f32:
2415           RC = &PPC::VRRCRegClass;
2416           break;
2417         case MVT::v2f64:
2418         case MVT::v2i64:
2419           RC = &PPC::VSHRCRegClass;
2420           break;
2421       }
2422
2423       // Transform the arguments stored in physical registers into virtual ones.
2424       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2425       SDValue ArgValue = DAG.getCopyFromReg(Chain, dl, Reg,
2426                                             ValVT == MVT::i1 ? MVT::i32 : ValVT);
2427
2428       if (ValVT == MVT::i1)
2429         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgValue);
2430
2431       InVals.push_back(ArgValue);
2432     } else {
2433       // Argument stored in memory.
2434       assert(VA.isMemLoc());
2435
2436       unsigned ArgSize = VA.getLocVT().getStoreSize();
2437       int FI = MFI->CreateFixedObject(ArgSize, VA.getLocMemOffset(),
2438                                       isImmutable);
2439
2440       // Create load nodes to retrieve arguments from the stack.
2441       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2442       InVals.push_back(DAG.getLoad(VA.getValVT(), dl, Chain, FIN,
2443                                    MachinePointerInfo(),
2444                                    false, false, false, 0));
2445     }
2446   }
2447
2448   // Assign locations to all of the incoming aggregate by value arguments.
2449   // Aggregates passed by value are stored in the local variable space of the
2450   // caller's stack frame, right above the parameter list area.
2451   SmallVector<CCValAssign, 16> ByValArgLocs;
2452   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
2453                       getTargetMachine(), ByValArgLocs, *DAG.getContext());
2454
2455   // Reserve stack space for the allocations in CCInfo.
2456   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
2457
2458   CCByValInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4_ByVal);
2459
2460   // Area that is at least reserved in the caller of this function.
2461   unsigned MinReservedArea = CCByValInfo.getNextStackOffset();
2462   MinReservedArea = std::max(MinReservedArea, LinkageSize);
2463
2464   // Set the size that is at least reserved in caller of this function.  Tail
2465   // call optimized function's reserved stack space needs to be aligned so that
2466   // taking the difference between two stack areas will result in an aligned
2467   // stack.
2468   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2469   FuncInfo->setMinReservedArea(MinReservedArea);
2470
2471   SmallVector<SDValue, 8> MemOps;
2472
2473   // If the function takes variable number of arguments, make a frame index for
2474   // the start of the first vararg value... for expansion of llvm.va_start.
2475   if (isVarArg) {
2476     static const MCPhysReg GPArgRegs[] = {
2477       PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2478       PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2479     };
2480     const unsigned NumGPArgRegs = array_lengthof(GPArgRegs);
2481
2482     static const MCPhysReg FPArgRegs[] = {
2483       PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2484       PPC::F8
2485     };
2486     const unsigned NumFPArgRegs = array_lengthof(FPArgRegs);
2487
2488     FuncInfo->setVarArgsNumGPR(CCInfo.getFirstUnallocated(GPArgRegs,
2489                                                           NumGPArgRegs));
2490     FuncInfo->setVarArgsNumFPR(CCInfo.getFirstUnallocated(FPArgRegs,
2491                                                           NumFPArgRegs));
2492
2493     // Make room for NumGPArgRegs and NumFPArgRegs.
2494     int Depth = NumGPArgRegs * PtrVT.getSizeInBits()/8 +
2495                 NumFPArgRegs * EVT(MVT::f64).getSizeInBits()/8;
2496
2497     FuncInfo->setVarArgsStackOffset(
2498       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
2499                              CCInfo.getNextStackOffset(), true));
2500
2501     FuncInfo->setVarArgsFrameIndex(MFI->CreateStackObject(Depth, 8, false));
2502     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2503
2504     // The fixed integer arguments of a variadic function are stored to the
2505     // VarArgsFrameIndex on the stack so that they may be loaded by deferencing
2506     // the result of va_next.
2507     for (unsigned GPRIndex = 0; GPRIndex != NumGPArgRegs; ++GPRIndex) {
2508       // Get an existing live-in vreg, or add a new one.
2509       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(GPArgRegs[GPRIndex]);
2510       if (!VReg)
2511         VReg = MF.addLiveIn(GPArgRegs[GPRIndex], &PPC::GPRCRegClass);
2512
2513       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2514       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2515                                    MachinePointerInfo(), false, false, 0);
2516       MemOps.push_back(Store);
2517       // Increment the address by four for the next argument to store
2518       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
2519       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2520     }
2521
2522     // FIXME 32-bit SVR4: We only need to save FP argument registers if CR bit 6
2523     // is set.
2524     // The double arguments are stored to the VarArgsFrameIndex
2525     // on the stack.
2526     for (unsigned FPRIndex = 0; FPRIndex != NumFPArgRegs; ++FPRIndex) {
2527       // Get an existing live-in vreg, or add a new one.
2528       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(FPArgRegs[FPRIndex]);
2529       if (!VReg)
2530         VReg = MF.addLiveIn(FPArgRegs[FPRIndex], &PPC::F8RCRegClass);
2531
2532       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::f64);
2533       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2534                                    MachinePointerInfo(), false, false, 0);
2535       MemOps.push_back(Store);
2536       // Increment the address by eight for the next argument to store
2537       SDValue PtrOff = DAG.getConstant(EVT(MVT::f64).getSizeInBits()/8,
2538                                          PtrVT);
2539       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2540     }
2541   }
2542
2543   if (!MemOps.empty())
2544     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2545
2546   return Chain;
2547 }
2548
2549 // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2550 // value to MVT::i64 and then truncate to the correct register size.
2551 SDValue
2552 PPCTargetLowering::extendArgForPPC64(ISD::ArgFlagsTy Flags, EVT ObjectVT,
2553                                      SelectionDAG &DAG, SDValue ArgVal,
2554                                      SDLoc dl) const {
2555   if (Flags.isSExt())
2556     ArgVal = DAG.getNode(ISD::AssertSext, dl, MVT::i64, ArgVal,
2557                          DAG.getValueType(ObjectVT));
2558   else if (Flags.isZExt())
2559     ArgVal = DAG.getNode(ISD::AssertZext, dl, MVT::i64, ArgVal,
2560                          DAG.getValueType(ObjectVT));
2561
2562   return DAG.getNode(ISD::TRUNCATE, dl, ObjectVT, ArgVal);
2563 }
2564
2565 SDValue
2566 PPCTargetLowering::LowerFormalArguments_64SVR4(
2567                                       SDValue Chain,
2568                                       CallingConv::ID CallConv, bool isVarArg,
2569                                       const SmallVectorImpl<ISD::InputArg>
2570                                         &Ins,
2571                                       SDLoc dl, SelectionDAG &DAG,
2572                                       SmallVectorImpl<SDValue> &InVals) const {
2573   // TODO: add description of PPC stack frame format, or at least some docs.
2574   //
2575   bool isELFv2ABI = Subtarget.isELFv2ABI();
2576   bool isLittleEndian = Subtarget.isLittleEndian();
2577   MachineFunction &MF = DAG.getMachineFunction();
2578   MachineFrameInfo *MFI = MF.getFrameInfo();
2579   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2580
2581   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2582   // Potential tail calls could cause overwriting of argument stack slots.
2583   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2584                        (CallConv == CallingConv::Fast));
2585   unsigned PtrByteSize = 8;
2586
2587   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
2588                                                           isELFv2ABI);
2589
2590   static const MCPhysReg GPR[] = {
2591     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2592     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2593   };
2594
2595   static const MCPhysReg *FPR = GetFPR();
2596
2597   static const MCPhysReg VR[] = {
2598     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2599     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2600   };
2601   static const MCPhysReg VSRH[] = {
2602     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
2603     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
2604   };
2605
2606   const unsigned Num_GPR_Regs = array_lengthof(GPR);
2607   const unsigned Num_FPR_Regs = 13;
2608   const unsigned Num_VR_Regs  = array_lengthof(VR);
2609
2610   // Do a first pass over the arguments to determine whether the ABI
2611   // guarantees that our caller has allocated the parameter save area
2612   // on its stack frame.  In the ELFv1 ABI, this is always the case;
2613   // in the ELFv2 ABI, it is true if this is a vararg function or if
2614   // any parameter is located in a stack slot.
2615
2616   bool HasParameterArea = !isELFv2ABI || isVarArg;
2617   unsigned ParamAreaSize = Num_GPR_Regs * PtrByteSize;
2618   unsigned NumBytes = LinkageSize;
2619   unsigned AvailableFPRs = Num_FPR_Regs;
2620   unsigned AvailableVRs = Num_VR_Regs;
2621   for (unsigned i = 0, e = Ins.size(); i != e; ++i)
2622     if (CalculateStackSlotUsed(Ins[i].VT, Ins[i].ArgVT, Ins[i].Flags,
2623                                PtrByteSize, LinkageSize, ParamAreaSize,
2624                                NumBytes, AvailableFPRs, AvailableVRs))
2625       HasParameterArea = true;
2626
2627   // Add DAG nodes to load the arguments or copy them out of registers.  On
2628   // entry to a function on PPC, the arguments start after the linkage area,
2629   // although the first ones are often in registers.
2630
2631   unsigned ArgOffset = LinkageSize;
2632   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
2633   SmallVector<SDValue, 8> MemOps;
2634   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
2635   unsigned CurArgIdx = 0;
2636   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
2637     SDValue ArgVal;
2638     bool needsLoad = false;
2639     EVT ObjectVT = Ins[ArgNo].VT;
2640     EVT OrigVT = Ins[ArgNo].ArgVT;
2641     unsigned ObjSize = ObjectVT.getStoreSize();
2642     unsigned ArgSize = ObjSize;
2643     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2644     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
2645     CurArgIdx = Ins[ArgNo].OrigArgIndex;
2646
2647     /* Respect alignment of argument on the stack.  */
2648     unsigned Align =
2649       CalculateStackSlotAlignment(ObjectVT, OrigVT, Flags, PtrByteSize);
2650     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2651     unsigned CurArgOffset = ArgOffset;
2652
2653     /* Compute GPR index associated with argument offset.  */
2654     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2655     GPR_idx = std::min(GPR_idx, Num_GPR_Regs);
2656
2657     // FIXME the codegen can be much improved in some cases.
2658     // We do not have to keep everything in memory.
2659     if (Flags.isByVal()) {
2660       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
2661       ObjSize = Flags.getByValSize();
2662       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2663       // Empty aggregate parameters do not take up registers.  Examples:
2664       //   struct { } a;
2665       //   union  { } b;
2666       //   int c[0];
2667       // etc.  However, we have to provide a place-holder in InVals, so
2668       // pretend we have an 8-byte item at the current address for that
2669       // purpose.
2670       if (!ObjSize) {
2671         int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
2672         SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2673         InVals.push_back(FIN);
2674         continue;
2675       }
2676
2677       // Create a stack object covering all stack doublewords occupied
2678       // by the argument.  If the argument is (fully or partially) on
2679       // the stack, or if the argument is fully in registers but the
2680       // caller has allocated the parameter save anyway, we can refer
2681       // directly to the caller's stack frame.  Otherwise, create a
2682       // local copy in our own frame.
2683       int FI;
2684       if (HasParameterArea ||
2685           ArgSize + ArgOffset > LinkageSize + Num_GPR_Regs * PtrByteSize)
2686         FI = MFI->CreateFixedObject(ArgSize, ArgOffset, false);
2687       else
2688         FI = MFI->CreateStackObject(ArgSize, Align, false);
2689       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2690
2691       // Handle aggregates smaller than 8 bytes.
2692       if (ObjSize < PtrByteSize) {
2693         // The value of the object is its address, which differs from the
2694         // address of the enclosing doubleword on big-endian systems.
2695         SDValue Arg = FIN;
2696         if (!isLittleEndian) {
2697           SDValue ArgOff = DAG.getConstant(PtrByteSize - ObjSize, PtrVT);
2698           Arg = DAG.getNode(ISD::ADD, dl, ArgOff.getValueType(), Arg, ArgOff);
2699         }
2700         InVals.push_back(Arg);
2701
2702         if (GPR_idx != Num_GPR_Regs) {
2703           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2704           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2705           SDValue Store;
2706
2707           if (ObjSize==1 || ObjSize==2 || ObjSize==4) {
2708             EVT ObjType = (ObjSize == 1 ? MVT::i8 :
2709                            (ObjSize == 2 ? MVT::i16 : MVT::i32));
2710             Store = DAG.getTruncStore(Val.getValue(1), dl, Val, Arg,
2711                                       MachinePointerInfo(FuncArg),
2712                                       ObjType, false, false, 0);
2713           } else {
2714             // For sizes that don't fit a truncating store (3, 5, 6, 7),
2715             // store the whole register as-is to the parameter save area
2716             // slot.
2717             Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2718                                  MachinePointerInfo(FuncArg),
2719                                  false, false, 0);
2720           }
2721
2722           MemOps.push_back(Store);
2723         }
2724         // Whether we copied from a register or not, advance the offset
2725         // into the parameter save area by a full doubleword.
2726         ArgOffset += PtrByteSize;
2727         continue;
2728       }
2729
2730       // The value of the object is its address, which is the address of
2731       // its first stack doubleword.
2732       InVals.push_back(FIN);
2733
2734       // Store whatever pieces of the object are in registers to memory.
2735       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
2736         if (GPR_idx == Num_GPR_Regs)
2737           break;
2738
2739         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2740         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2741         SDValue Addr = FIN;
2742         if (j) {
2743           SDValue Off = DAG.getConstant(j, PtrVT);
2744           Addr = DAG.getNode(ISD::ADD, dl, Off.getValueType(), Addr, Off);
2745         }
2746         SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, Addr,
2747                                      MachinePointerInfo(FuncArg, j),
2748                                      false, false, 0);
2749         MemOps.push_back(Store);
2750         ++GPR_idx;
2751       }
2752       ArgOffset += ArgSize;
2753       continue;
2754     }
2755
2756     switch (ObjectVT.getSimpleVT().SimpleTy) {
2757     default: llvm_unreachable("Unhandled argument type!");
2758     case MVT::i1:
2759     case MVT::i32:
2760     case MVT::i64:
2761       // These can be scalar arguments or elements of an integer array type
2762       // passed directly.  Clang may use those instead of "byval" aggregate
2763       // types to avoid forcing arguments to memory unnecessarily.
2764       if (GPR_idx != Num_GPR_Regs) {
2765         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2766         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2767
2768         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
2769           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2770           // value to MVT::i64 and then truncate to the correct register size.
2771           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
2772       } else {
2773         needsLoad = true;
2774         ArgSize = PtrByteSize;
2775       }
2776       ArgOffset += 8;
2777       break;
2778
2779     case MVT::f32:
2780     case MVT::f64:
2781       // These can be scalar arguments or elements of a float array type
2782       // passed directly.  The latter are used to implement ELFv2 homogenous
2783       // float aggregates.
2784       if (FPR_idx != Num_FPR_Regs) {
2785         unsigned VReg;
2786
2787         if (ObjectVT == MVT::f32)
2788           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
2789         else
2790           VReg = MF.addLiveIn(FPR[FPR_idx], Subtarget.hasVSX() ?
2791                                             &PPC::VSFRCRegClass :
2792                                             &PPC::F8RCRegClass);
2793
2794         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2795         ++FPR_idx;
2796       } else if (GPR_idx != Num_GPR_Regs) {
2797         // This can only ever happen in the presence of f32 array types,
2798         // since otherwise we never run out of FPRs before running out
2799         // of GPRs.
2800         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2801         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2802
2803         if (ObjectVT == MVT::f32) {
2804           if ((ArgOffset % PtrByteSize) == (isLittleEndian ? 4 : 0))
2805             ArgVal = DAG.getNode(ISD::SRL, dl, MVT::i64, ArgVal,
2806                                  DAG.getConstant(32, MVT::i32));
2807           ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, ArgVal);
2808         }
2809
2810         ArgVal = DAG.getNode(ISD::BITCAST, dl, ObjectVT, ArgVal);
2811       } else {
2812         needsLoad = true;
2813       }
2814
2815       // When passing an array of floats, the array occupies consecutive
2816       // space in the argument area; only round up to the next doubleword
2817       // at the end of the array.  Otherwise, each float takes 8 bytes.
2818       ArgSize = Flags.isInConsecutiveRegs() ? ObjSize : PtrByteSize;
2819       ArgOffset += ArgSize;
2820       if (Flags.isInConsecutiveRegsLast())
2821         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2822       break;
2823     case MVT::v4f32:
2824     case MVT::v4i32:
2825     case MVT::v8i16:
2826     case MVT::v16i8:
2827     case MVT::v2f64:
2828     case MVT::v2i64:
2829       // These can be scalar arguments or elements of a vector array type
2830       // passed directly.  The latter are used to implement ELFv2 homogenous
2831       // vector aggregates.
2832       if (VR_idx != Num_VR_Regs) {
2833         unsigned VReg = (ObjectVT == MVT::v2f64 || ObjectVT == MVT::v2i64) ?
2834                         MF.addLiveIn(VSRH[VR_idx], &PPC::VSHRCRegClass) :
2835                         MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
2836         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2837         ++VR_idx;
2838       } else {
2839         needsLoad = true;
2840       }
2841       ArgOffset += 16;
2842       break;
2843     }
2844
2845     // We need to load the argument to a virtual register if we determined
2846     // above that we ran out of physical registers of the appropriate type.
2847     if (needsLoad) {
2848       if (ObjSize < ArgSize && !isLittleEndian)
2849         CurArgOffset += ArgSize - ObjSize;
2850       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, isImmutable);
2851       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2852       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
2853                            false, false, false, 0);
2854     }
2855
2856     InVals.push_back(ArgVal);
2857   }
2858
2859   // Area that is at least reserved in the caller of this function.
2860   unsigned MinReservedArea;
2861   if (HasParameterArea)
2862     MinReservedArea = std::max(ArgOffset, LinkageSize + 8 * PtrByteSize);
2863   else
2864     MinReservedArea = LinkageSize;
2865
2866   // Set the size that is at least reserved in caller of this function.  Tail
2867   // call optimized functions' reserved stack space needs to be aligned so that
2868   // taking the difference between two stack areas will result in an aligned
2869   // stack.
2870   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2871   FuncInfo->setMinReservedArea(MinReservedArea);
2872
2873   // If the function takes variable number of arguments, make a frame index for
2874   // the start of the first vararg value... for expansion of llvm.va_start.
2875   if (isVarArg) {
2876     int Depth = ArgOffset;
2877
2878     FuncInfo->setVarArgsFrameIndex(
2879       MFI->CreateFixedObject(PtrByteSize, Depth, true));
2880     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2881
2882     // If this function is vararg, store any remaining integer argument regs
2883     // to their spots on the stack so that they may be loaded by deferencing the
2884     // result of va_next.
2885     for (GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2886          GPR_idx < Num_GPR_Regs; ++GPR_idx) {
2887       unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2888       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2889       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2890                                    MachinePointerInfo(), false, false, 0);
2891       MemOps.push_back(Store);
2892       // Increment the address by four for the next argument to store
2893       SDValue PtrOff = DAG.getConstant(PtrByteSize, PtrVT);
2894       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2895     }
2896   }
2897
2898   if (!MemOps.empty())
2899     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2900
2901   return Chain;
2902 }
2903
2904 SDValue
2905 PPCTargetLowering::LowerFormalArguments_Darwin(
2906                                       SDValue Chain,
2907                                       CallingConv::ID CallConv, bool isVarArg,
2908                                       const SmallVectorImpl<ISD::InputArg>
2909                                         &Ins,
2910                                       SDLoc dl, SelectionDAG &DAG,
2911                                       SmallVectorImpl<SDValue> &InVals) const {
2912   // TODO: add description of PPC stack frame format, or at least some docs.
2913   //
2914   MachineFunction &MF = DAG.getMachineFunction();
2915   MachineFrameInfo *MFI = MF.getFrameInfo();
2916   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2917
2918   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2919   bool isPPC64 = PtrVT == MVT::i64;
2920   // Potential tail calls could cause overwriting of argument stack slots.
2921   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2922                        (CallConv == CallingConv::Fast));
2923   unsigned PtrByteSize = isPPC64 ? 8 : 4;
2924
2925   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
2926                                                           false);
2927   unsigned ArgOffset = LinkageSize;
2928   // Area that is at least reserved in caller of this function.
2929   unsigned MinReservedArea = ArgOffset;
2930
2931   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
2932     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2933     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2934   };
2935   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
2936     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2937     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2938   };
2939
2940   static const MCPhysReg *FPR = GetFPR();
2941
2942   static const MCPhysReg VR[] = {
2943     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2944     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2945   };
2946
2947   const unsigned Num_GPR_Regs = array_lengthof(GPR_32);
2948   const unsigned Num_FPR_Regs = 13;
2949   const unsigned Num_VR_Regs  = array_lengthof( VR);
2950
2951   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
2952
2953   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
2954
2955   // In 32-bit non-varargs functions, the stack space for vectors is after the
2956   // stack space for non-vectors.  We do not use this space unless we have
2957   // too many vectors to fit in registers, something that only occurs in
2958   // constructed examples:), but we have to walk the arglist to figure
2959   // that out...for the pathological case, compute VecArgOffset as the
2960   // start of the vector parameter area.  Computing VecArgOffset is the
2961   // entire point of the following loop.
2962   unsigned VecArgOffset = ArgOffset;
2963   if (!isVarArg && !isPPC64) {
2964     for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e;
2965          ++ArgNo) {
2966       EVT ObjectVT = Ins[ArgNo].VT;
2967       ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2968
2969       if (Flags.isByVal()) {
2970         // ObjSize is the true size, ArgSize rounded up to multiple of regs.
2971         unsigned ObjSize = Flags.getByValSize();
2972         unsigned ArgSize =
2973                 ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2974         VecArgOffset += ArgSize;
2975         continue;
2976       }
2977
2978       switch(ObjectVT.getSimpleVT().SimpleTy) {
2979       default: llvm_unreachable("Unhandled argument type!");
2980       case MVT::i1:
2981       case MVT::i32:
2982       case MVT::f32:
2983         VecArgOffset += 4;
2984         break;
2985       case MVT::i64:  // PPC64
2986       case MVT::f64:
2987         // FIXME: We are guaranteed to be !isPPC64 at this point.
2988         // Does MVT::i64 apply?
2989         VecArgOffset += 8;
2990         break;
2991       case MVT::v4f32:
2992       case MVT::v4i32:
2993       case MVT::v8i16:
2994       case MVT::v16i8:
2995         // Nothing to do, we're only looking at Nonvector args here.
2996         break;
2997       }
2998     }
2999   }
3000   // We've found where the vector parameter area in memory is.  Skip the
3001   // first 12 parameters; these don't use that memory.
3002   VecArgOffset = ((VecArgOffset+15)/16)*16;
3003   VecArgOffset += 12*16;
3004
3005   // Add DAG nodes to load the arguments or copy them out of registers.  On
3006   // entry to a function on PPC, the arguments start after the linkage area,
3007   // although the first ones are often in registers.
3008
3009   SmallVector<SDValue, 8> MemOps;
3010   unsigned nAltivecParamsAtEnd = 0;
3011   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
3012   unsigned CurArgIdx = 0;
3013   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
3014     SDValue ArgVal;
3015     bool needsLoad = false;
3016     EVT ObjectVT = Ins[ArgNo].VT;
3017     unsigned ObjSize = ObjectVT.getSizeInBits()/8;
3018     unsigned ArgSize = ObjSize;
3019     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
3020     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
3021     CurArgIdx = Ins[ArgNo].OrigArgIndex;
3022
3023     unsigned CurArgOffset = ArgOffset;
3024
3025     // Varargs or 64 bit Altivec parameters are padded to a 16 byte boundary.
3026     if (ObjectVT==MVT::v4f32 || ObjectVT==MVT::v4i32 ||
3027         ObjectVT==MVT::v8i16 || ObjectVT==MVT::v16i8) {
3028       if (isVarArg || isPPC64) {
3029         MinReservedArea = ((MinReservedArea+15)/16)*16;
3030         MinReservedArea += CalculateStackSlotSize(ObjectVT,
3031                                                   Flags,
3032                                                   PtrByteSize);
3033       } else  nAltivecParamsAtEnd++;
3034     } else
3035       // Calculate min reserved area.
3036       MinReservedArea += CalculateStackSlotSize(Ins[ArgNo].VT,
3037                                                 Flags,
3038                                                 PtrByteSize);
3039
3040     // FIXME the codegen can be much improved in some cases.
3041     // We do not have to keep everything in memory.
3042     if (Flags.isByVal()) {
3043       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
3044       ObjSize = Flags.getByValSize();
3045       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
3046       // Objects of size 1 and 2 are right justified, everything else is
3047       // left justified.  This means the memory address is adjusted forwards.
3048       if (ObjSize==1 || ObjSize==2) {
3049         CurArgOffset = CurArgOffset + (4 - ObjSize);
3050       }
3051       // The value of the object is its address.
3052       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, true);
3053       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3054       InVals.push_back(FIN);
3055       if (ObjSize==1 || ObjSize==2) {
3056         if (GPR_idx != Num_GPR_Regs) {
3057           unsigned VReg;
3058           if (isPPC64)
3059             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3060           else
3061             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3062           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3063           EVT ObjType = ObjSize == 1 ? MVT::i8 : MVT::i16;
3064           SDValue Store = DAG.getTruncStore(Val.getValue(1), dl, Val, FIN,
3065                                             MachinePointerInfo(FuncArg),
3066                                             ObjType, false, false, 0);
3067           MemOps.push_back(Store);
3068           ++GPR_idx;
3069         }
3070
3071         ArgOffset += PtrByteSize;
3072
3073         continue;
3074       }
3075       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
3076         // Store whatever pieces of the object are in registers
3077         // to memory.  ArgOffset will be the address of the beginning
3078         // of the object.
3079         if (GPR_idx != Num_GPR_Regs) {
3080           unsigned VReg;
3081           if (isPPC64)
3082             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3083           else
3084             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3085           int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
3086           SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3087           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3088           SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3089                                        MachinePointerInfo(FuncArg, j),
3090                                        false, false, 0);
3091           MemOps.push_back(Store);
3092           ++GPR_idx;
3093           ArgOffset += PtrByteSize;
3094         } else {
3095           ArgOffset += ArgSize - (ArgOffset-CurArgOffset);
3096           break;
3097         }
3098       }
3099       continue;
3100     }
3101
3102     switch (ObjectVT.getSimpleVT().SimpleTy) {
3103     default: llvm_unreachable("Unhandled argument type!");
3104     case MVT::i1:
3105     case MVT::i32:
3106       if (!isPPC64) {
3107         if (GPR_idx != Num_GPR_Regs) {
3108           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3109           ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i32);
3110
3111           if (ObjectVT == MVT::i1)
3112             ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgVal);
3113
3114           ++GPR_idx;
3115         } else {
3116           needsLoad = true;
3117           ArgSize = PtrByteSize;
3118         }
3119         // All int arguments reserve stack space in the Darwin ABI.
3120         ArgOffset += PtrByteSize;
3121         break;
3122       }
3123       // FALLTHROUGH
3124     case MVT::i64:  // PPC64
3125       if (GPR_idx != Num_GPR_Regs) {
3126         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3127         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
3128
3129         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
3130           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
3131           // value to MVT::i64 and then truncate to the correct register size.
3132           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
3133
3134         ++GPR_idx;
3135       } else {
3136         needsLoad = true;
3137         ArgSize = PtrByteSize;
3138       }
3139       // All int arguments reserve stack space in the Darwin ABI.
3140       ArgOffset += 8;
3141       break;
3142
3143     case MVT::f32:
3144     case MVT::f64:
3145       // Every 4 bytes of argument space consumes one of the GPRs available for
3146       // argument passing.
3147       if (GPR_idx != Num_GPR_Regs) {
3148         ++GPR_idx;
3149         if (ObjSize == 8 && GPR_idx != Num_GPR_Regs && !isPPC64)
3150           ++GPR_idx;
3151       }
3152       if (FPR_idx != Num_FPR_Regs) {
3153         unsigned VReg;
3154
3155         if (ObjectVT == MVT::f32)
3156           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
3157         else
3158           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F8RCRegClass);
3159
3160         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3161         ++FPR_idx;
3162       } else {
3163         needsLoad = true;
3164       }
3165
3166       // All FP arguments reserve stack space in the Darwin ABI.
3167       ArgOffset += isPPC64 ? 8 : ObjSize;
3168       break;
3169     case MVT::v4f32:
3170     case MVT::v4i32:
3171     case MVT::v8i16:
3172     case MVT::v16i8:
3173       // Note that vector arguments in registers don't reserve stack space,
3174       // except in varargs functions.
3175       if (VR_idx != Num_VR_Regs) {
3176         unsigned VReg = MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
3177         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3178         if (isVarArg) {
3179           while ((ArgOffset % 16) != 0) {
3180             ArgOffset += PtrByteSize;
3181             if (GPR_idx != Num_GPR_Regs)
3182               GPR_idx++;
3183           }
3184           ArgOffset += 16;
3185           GPR_idx = std::min(GPR_idx+4, Num_GPR_Regs); // FIXME correct for ppc64?
3186         }
3187         ++VR_idx;
3188       } else {
3189         if (!isVarArg && !isPPC64) {
3190           // Vectors go after all the nonvectors.
3191           CurArgOffset = VecArgOffset;
3192           VecArgOffset += 16;
3193         } else {
3194           // Vectors are aligned.
3195           ArgOffset = ((ArgOffset+15)/16)*16;
3196           CurArgOffset = ArgOffset;
3197           ArgOffset += 16;
3198         }
3199         needsLoad = true;
3200       }
3201       break;
3202     }
3203
3204     // We need to load the argument to a virtual register if we determined above
3205     // that we ran out of physical registers of the appropriate type.
3206     if (needsLoad) {
3207       int FI = MFI->CreateFixedObject(ObjSize,
3208                                       CurArgOffset + (ArgSize - ObjSize),
3209                                       isImmutable);
3210       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3211       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
3212                            false, false, false, 0);
3213     }
3214
3215     InVals.push_back(ArgVal);
3216   }
3217
3218   // Allow for Altivec parameters at the end, if needed.
3219   if (nAltivecParamsAtEnd) {
3220     MinReservedArea = ((MinReservedArea+15)/16)*16;
3221     MinReservedArea += 16*nAltivecParamsAtEnd;
3222   }
3223
3224   // Area that is at least reserved in the caller of this function.
3225   MinReservedArea = std::max(MinReservedArea, LinkageSize + 8 * PtrByteSize);
3226
3227   // Set the size that is at least reserved in caller of this function.  Tail
3228   // call optimized functions' reserved stack space needs to be aligned so that
3229   // taking the difference between two stack areas will result in an aligned
3230   // stack.
3231   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
3232   FuncInfo->setMinReservedArea(MinReservedArea);
3233
3234   // If the function takes variable number of arguments, make a frame index for
3235   // the start of the first vararg value... for expansion of llvm.va_start.
3236   if (isVarArg) {
3237     int Depth = ArgOffset;
3238
3239     FuncInfo->setVarArgsFrameIndex(
3240       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
3241                              Depth, true));
3242     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
3243
3244     // If this function is vararg, store any remaining integer argument regs
3245     // to their spots on the stack so that they may be loaded by deferencing the
3246     // result of va_next.
3247     for (; GPR_idx != Num_GPR_Regs; ++GPR_idx) {
3248       unsigned VReg;
3249
3250       if (isPPC64)
3251         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3252       else
3253         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3254
3255       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3256       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3257                                    MachinePointerInfo(), false, false, 0);
3258       MemOps.push_back(Store);
3259       // Increment the address by four for the next argument to store
3260       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
3261       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
3262     }
3263   }
3264
3265   if (!MemOps.empty())
3266     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
3267
3268   return Chain;
3269 }
3270
3271 /// CalculateTailCallSPDiff - Get the amount the stack pointer has to be
3272 /// adjusted to accommodate the arguments for the tailcall.
3273 static int CalculateTailCallSPDiff(SelectionDAG& DAG, bool isTailCall,
3274                                    unsigned ParamSize) {
3275
3276   if (!isTailCall) return 0;
3277
3278   PPCFunctionInfo *FI = DAG.getMachineFunction().getInfo<PPCFunctionInfo>();
3279   unsigned CallerMinReservedArea = FI->getMinReservedArea();
3280   int SPDiff = (int)CallerMinReservedArea - (int)ParamSize;
3281   // Remember only if the new adjustement is bigger.
3282   if (SPDiff < FI->getTailCallSPDelta())
3283     FI->setTailCallSPDelta(SPDiff);
3284
3285   return SPDiff;
3286 }
3287
3288 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3289 /// for tail call optimization. Targets which want to do tail call
3290 /// optimization should implement this function.
3291 bool
3292 PPCTargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3293                                                      CallingConv::ID CalleeCC,
3294                                                      bool isVarArg,
3295                                       const SmallVectorImpl<ISD::InputArg> &Ins,
3296                                                      SelectionDAG& DAG) const {
3297   if (!getTargetMachine().Options.GuaranteedTailCallOpt)
3298     return false;
3299
3300   // Variable argument functions are not supported.
3301   if (isVarArg)
3302     return false;
3303
3304   MachineFunction &MF = DAG.getMachineFunction();
3305   CallingConv::ID CallerCC = MF.getFunction()->getCallingConv();
3306   if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
3307     // Functions containing by val parameters are not supported.
3308     for (unsigned i = 0; i != Ins.size(); i++) {
3309        ISD::ArgFlagsTy Flags = Ins[i].Flags;
3310        if (Flags.isByVal()) return false;
3311     }
3312
3313     // Non-PIC/GOT tail calls are supported.
3314     if (getTargetMachine().getRelocationModel() != Reloc::PIC_)
3315       return true;
3316
3317     // At the moment we can only do local tail calls (in same module, hidden
3318     // or protected) if we are generating PIC.
3319     if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3320       return G->getGlobal()->hasHiddenVisibility()
3321           || G->getGlobal()->hasProtectedVisibility();
3322   }
3323
3324   return false;
3325 }
3326
3327 /// isCallCompatibleAddress - Return the immediate to use if the specified
3328 /// 32-bit value is representable in the immediate field of a BxA instruction.
3329 static SDNode *isBLACompatibleAddress(SDValue Op, SelectionDAG &DAG) {
3330   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
3331   if (!C) return nullptr;
3332
3333   int Addr = C->getZExtValue();
3334   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
3335       SignExtend32<26>(Addr) != Addr)
3336     return nullptr;  // Top 6 bits have to be sext of immediate.
3337
3338   return DAG.getConstant((int)C->getZExtValue() >> 2,
3339                          DAG.getTargetLoweringInfo().getPointerTy()).getNode();
3340 }
3341
3342 namespace {
3343
3344 struct TailCallArgumentInfo {
3345   SDValue Arg;
3346   SDValue FrameIdxOp;
3347   int       FrameIdx;
3348
3349   TailCallArgumentInfo() : FrameIdx(0) {}
3350 };
3351
3352 }
3353
3354 /// StoreTailCallArgumentsToStackSlot - Stores arguments to their stack slot.
3355 static void
3356 StoreTailCallArgumentsToStackSlot(SelectionDAG &DAG,
3357                                            SDValue Chain,
3358                    const SmallVectorImpl<TailCallArgumentInfo> &TailCallArgs,
3359                    SmallVectorImpl<SDValue> &MemOpChains,
3360                    SDLoc dl) {
3361   for (unsigned i = 0, e = TailCallArgs.size(); i != e; ++i) {
3362     SDValue Arg = TailCallArgs[i].Arg;
3363     SDValue FIN = TailCallArgs[i].FrameIdxOp;
3364     int FI = TailCallArgs[i].FrameIdx;
3365     // Store relative to framepointer.
3366     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, FIN,
3367                                        MachinePointerInfo::getFixedStack(FI),
3368                                        false, false, 0));
3369   }
3370 }
3371
3372 /// EmitTailCallStoreFPAndRetAddr - Move the frame pointer and return address to
3373 /// the appropriate stack slot for the tail call optimized function call.
3374 static SDValue EmitTailCallStoreFPAndRetAddr(SelectionDAG &DAG,
3375                                                MachineFunction &MF,
3376                                                SDValue Chain,
3377                                                SDValue OldRetAddr,
3378                                                SDValue OldFP,
3379                                                int SPDiff,
3380                                                bool isPPC64,
3381                                                bool isDarwinABI,
3382                                                SDLoc dl) {
3383   if (SPDiff) {
3384     // Calculate the new stack slot for the return address.
3385     int SlotSize = isPPC64 ? 8 : 4;
3386     int NewRetAddrLoc = SPDiff + PPCFrameLowering::getReturnSaveOffset(isPPC64,
3387                                                                    isDarwinABI);
3388     int NewRetAddr = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3389                                                           NewRetAddrLoc, true);
3390     EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3391     SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewRetAddr, VT);
3392     Chain = DAG.getStore(Chain, dl, OldRetAddr, NewRetAddrFrIdx,
3393                          MachinePointerInfo::getFixedStack(NewRetAddr),
3394                          false, false, 0);
3395
3396     // When using the 32/64-bit SVR4 ABI there is no need to move the FP stack
3397     // slot as the FP is never overwritten.
3398     if (isDarwinABI) {
3399       int NewFPLoc =
3400         SPDiff + PPCFrameLowering::getFramePointerSaveOffset(isPPC64, isDarwinABI);
3401       int NewFPIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize, NewFPLoc,
3402                                                           true);
3403       SDValue NewFramePtrIdx = DAG.getFrameIndex(NewFPIdx, VT);
3404       Chain = DAG.getStore(Chain, dl, OldFP, NewFramePtrIdx,
3405                            MachinePointerInfo::getFixedStack(NewFPIdx),
3406                            false, false, 0);
3407     }
3408   }
3409   return Chain;
3410 }
3411
3412 /// CalculateTailCallArgDest - Remember Argument for later processing. Calculate
3413 /// the position of the argument.
3414 static void
3415 CalculateTailCallArgDest(SelectionDAG &DAG, MachineFunction &MF, bool isPPC64,
3416                          SDValue Arg, int SPDiff, unsigned ArgOffset,
3417                      SmallVectorImpl<TailCallArgumentInfo>& TailCallArguments) {
3418   int Offset = ArgOffset + SPDiff;
3419   uint32_t OpSize = (Arg.getValueType().getSizeInBits()+7)/8;
3420   int FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3421   EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3422   SDValue FIN = DAG.getFrameIndex(FI, VT);
3423   TailCallArgumentInfo Info;
3424   Info.Arg = Arg;
3425   Info.FrameIdxOp = FIN;
3426   Info.FrameIdx = FI;
3427   TailCallArguments.push_back(Info);
3428 }
3429
3430 /// EmitTCFPAndRetAddrLoad - Emit load from frame pointer and return address
3431 /// stack slot. Returns the chain as result and the loaded frame pointers in
3432 /// LROpOut/FPOpout. Used when tail calling.
3433 SDValue PPCTargetLowering::EmitTailCallLoadFPAndRetAddr(SelectionDAG & DAG,
3434                                                         int SPDiff,
3435                                                         SDValue Chain,
3436                                                         SDValue &LROpOut,
3437                                                         SDValue &FPOpOut,
3438                                                         bool isDarwinABI,
3439                                                         SDLoc dl) const {
3440   if (SPDiff) {
3441     // Load the LR and FP stack slot for later adjusting.
3442     EVT VT = Subtarget.isPPC64() ? MVT::i64 : MVT::i32;
3443     LROpOut = getReturnAddrFrameIndex(DAG);
3444     LROpOut = DAG.getLoad(VT, dl, Chain, LROpOut, MachinePointerInfo(),
3445                           false, false, false, 0);
3446     Chain = SDValue(LROpOut.getNode(), 1);
3447
3448     // When using the 32/64-bit SVR4 ABI there is no need to load the FP stack
3449     // slot as the FP is never overwritten.
3450     if (isDarwinABI) {
3451       FPOpOut = getFramePointerFrameIndex(DAG);
3452       FPOpOut = DAG.getLoad(VT, dl, Chain, FPOpOut, MachinePointerInfo(),
3453                             false, false, false, 0);
3454       Chain = SDValue(FPOpOut.getNode(), 1);
3455     }
3456   }
3457   return Chain;
3458 }
3459
3460 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
3461 /// by "Src" to address "Dst" of size "Size".  Alignment information is
3462 /// specified by the specific parameter attribute. The copy will be passed as
3463 /// a byval function parameter.
3464 /// Sometimes what we are copying is the end of a larger object, the part that
3465 /// does not fit in registers.
3466 static SDValue
3467 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
3468                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
3469                           SDLoc dl) {
3470   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
3471   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
3472                        false, false, MachinePointerInfo(),
3473                        MachinePointerInfo());
3474 }
3475
3476 /// LowerMemOpCallTo - Store the argument to the stack or remember it in case of
3477 /// tail calls.
3478 static void
3479 LowerMemOpCallTo(SelectionDAG &DAG, MachineFunction &MF, SDValue Chain,
3480                  SDValue Arg, SDValue PtrOff, int SPDiff,
3481                  unsigned ArgOffset, bool isPPC64, bool isTailCall,
3482                  bool isVector, SmallVectorImpl<SDValue> &MemOpChains,
3483                  SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments,
3484                  SDLoc dl) {
3485   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3486   if (!isTailCall) {
3487     if (isVector) {
3488       SDValue StackPtr;
3489       if (isPPC64)
3490         StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
3491       else
3492         StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
3493       PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
3494                            DAG.getConstant(ArgOffset, PtrVT));
3495     }
3496     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
3497                                        MachinePointerInfo(), false, false, 0));
3498   // Calculate and remember argument location.
3499   } else CalculateTailCallArgDest(DAG, MF, isPPC64, Arg, SPDiff, ArgOffset,
3500                                   TailCallArguments);
3501 }
3502
3503 static
3504 void PrepareTailCall(SelectionDAG &DAG, SDValue &InFlag, SDValue &Chain,
3505                      SDLoc dl, bool isPPC64, int SPDiff, unsigned NumBytes,
3506                      SDValue LROp, SDValue FPOp, bool isDarwinABI,
3507                      SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments) {
3508   MachineFunction &MF = DAG.getMachineFunction();
3509
3510   // Emit a sequence of copyto/copyfrom virtual registers for arguments that
3511   // might overwrite each other in case of tail call optimization.
3512   SmallVector<SDValue, 8> MemOpChains2;
3513   // Do not flag preceding copytoreg stuff together with the following stuff.
3514   InFlag = SDValue();
3515   StoreTailCallArgumentsToStackSlot(DAG, Chain, TailCallArguments,
3516                                     MemOpChains2, dl);
3517   if (!MemOpChains2.empty())
3518     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3519
3520   // Store the return address to the appropriate stack slot.
3521   Chain = EmitTailCallStoreFPAndRetAddr(DAG, MF, Chain, LROp, FPOp, SPDiff,
3522                                         isPPC64, isDarwinABI, dl);
3523
3524   // Emit callseq_end just before tailcall node.
3525   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3526                              DAG.getIntPtrConstant(0, true), InFlag, dl);
3527   InFlag = Chain.getValue(1);
3528 }
3529
3530 static
3531 unsigned PrepareCall(SelectionDAG &DAG, SDValue &Callee, SDValue &InFlag,
3532                      SDValue &Chain, SDLoc dl, int SPDiff, bool isTailCall,
3533                      SmallVectorImpl<std::pair<unsigned, SDValue> > &RegsToPass,
3534                      SmallVectorImpl<SDValue> &Ops, std::vector<EVT> &NodeTys,
3535                      const PPCSubtarget &Subtarget) {
3536
3537   bool isPPC64 = Subtarget.isPPC64();
3538   bool isSVR4ABI = Subtarget.isSVR4ABI();
3539   bool isELFv2ABI = Subtarget.isELFv2ABI();
3540
3541   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3542   NodeTys.push_back(MVT::Other);   // Returns a chain
3543   NodeTys.push_back(MVT::Glue);    // Returns a flag for retval copy to use.
3544
3545   unsigned CallOpc = PPCISD::CALL;
3546
3547   bool needIndirectCall = true;
3548   if (!isSVR4ABI || !isPPC64)
3549     if (SDNode *Dest = isBLACompatibleAddress(Callee, DAG)) {
3550       // If this is an absolute destination address, use the munged value.
3551       Callee = SDValue(Dest, 0);
3552       needIndirectCall = false;
3553     }
3554
3555   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3556     // XXX Work around for http://llvm.org/bugs/show_bug.cgi?id=5201
3557     // Use indirect calls for ALL functions calls in JIT mode, since the
3558     // far-call stubs may be outside relocation limits for a BL instruction.
3559     if (!DAG.getTarget().getSubtarget<PPCSubtarget>().isJITCodeModel()) {
3560       unsigned OpFlags = 0;
3561       if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3562           (Subtarget.getTargetTriple().isMacOSX() &&
3563            Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5)) &&
3564           (G->getGlobal()->isDeclaration() ||
3565            G->getGlobal()->isWeakForLinker())) ||
3566           (Subtarget.isTargetELF() && !isPPC64 &&
3567            !G->getGlobal()->hasLocalLinkage() &&
3568            DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3569         // PC-relative references to external symbols should go through $stub,
3570         // unless we're building with the leopard linker or later, which
3571         // automatically synthesizes these stubs.
3572         OpFlags = PPCII::MO_PLT_OR_STUB;
3573       }
3574
3575       // If the callee is a GlobalAddress/ExternalSymbol node (quite common,
3576       // every direct call is) turn it into a TargetGlobalAddress /
3577       // TargetExternalSymbol node so that legalize doesn't hack it.
3578       Callee = DAG.getTargetGlobalAddress(G->getGlobal(), dl,
3579                                           Callee.getValueType(),
3580                                           0, OpFlags);
3581       needIndirectCall = false;
3582     }
3583   }
3584
3585   if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3586     unsigned char OpFlags = 0;
3587
3588     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3589          (Subtarget.getTargetTriple().isMacOSX() &&
3590           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5))) ||
3591         (Subtarget.isTargetELF() && !isPPC64 &&
3592          DAG.getTarget().getRelocationModel() == Reloc::PIC_)   ) {
3593       // PC-relative references to external symbols should go through $stub,
3594       // unless we're building with the leopard linker or later, which
3595       // automatically synthesizes these stubs.
3596       OpFlags = PPCII::MO_PLT_OR_STUB;
3597     }
3598
3599     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), Callee.getValueType(),
3600                                          OpFlags);
3601     needIndirectCall = false;
3602   }
3603
3604   if (needIndirectCall) {
3605     // Otherwise, this is an indirect call.  We have to use a MTCTR/BCTRL pair
3606     // to do the call, we can't use PPCISD::CALL.
3607     SDValue MTCTROps[] = {Chain, Callee, InFlag};
3608
3609     if (isSVR4ABI && isPPC64 && !isELFv2ABI) {
3610       // Function pointers in the 64-bit SVR4 ABI do not point to the function
3611       // entry point, but to the function descriptor (the function entry point
3612       // address is part of the function descriptor though).
3613       // The function descriptor is a three doubleword structure with the
3614       // following fields: function entry point, TOC base address and
3615       // environment pointer.
3616       // Thus for a call through a function pointer, the following actions need
3617       // to be performed:
3618       //   1. Save the TOC of the caller in the TOC save area of its stack
3619       //      frame (this is done in LowerCall_Darwin() or LowerCall_64SVR4()).
3620       //   2. Load the address of the function entry point from the function
3621       //      descriptor.
3622       //   3. Load the TOC of the callee from the function descriptor into r2.
3623       //   4. Load the environment pointer from the function descriptor into
3624       //      r11.
3625       //   5. Branch to the function entry point address.
3626       //   6. On return of the callee, the TOC of the caller needs to be
3627       //      restored (this is done in FinishCall()).
3628       //
3629       // All those operations are flagged together to ensure that no other
3630       // operations can be scheduled in between. E.g. without flagging the
3631       // operations together, a TOC access in the caller could be scheduled
3632       // between the load of the callee TOC and the branch to the callee, which
3633       // results in the TOC access going through the TOC of the callee instead
3634       // of going through the TOC of the caller, which leads to incorrect code.
3635
3636       // Load the address of the function entry point from the function
3637       // descriptor.
3638       SDVTList VTs = DAG.getVTList(MVT::i64, MVT::Other, MVT::Glue);
3639       SDValue LoadFuncPtr = DAG.getNode(PPCISD::LOAD, dl, VTs,
3640                               makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3641       Chain = LoadFuncPtr.getValue(1);
3642       InFlag = LoadFuncPtr.getValue(2);
3643
3644       // Load environment pointer into r11.
3645       // Offset of the environment pointer within the function descriptor.
3646       SDValue PtrOff = DAG.getIntPtrConstant(16);
3647
3648       SDValue AddPtr = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, PtrOff);
3649       SDValue LoadEnvPtr = DAG.getNode(PPCISD::LOAD, dl, VTs, Chain, AddPtr,
3650                                        InFlag);
3651       Chain = LoadEnvPtr.getValue(1);
3652       InFlag = LoadEnvPtr.getValue(2);
3653
3654       SDValue EnvVal = DAG.getCopyToReg(Chain, dl, PPC::X11, LoadEnvPtr,
3655                                         InFlag);
3656       Chain = EnvVal.getValue(0);
3657       InFlag = EnvVal.getValue(1);
3658
3659       // Load TOC of the callee into r2. We are using a target-specific load
3660       // with r2 hard coded, because the result of a target-independent load
3661       // would never go directly into r2, since r2 is a reserved register (which
3662       // prevents the register allocator from allocating it), resulting in an
3663       // additional register being allocated and an unnecessary move instruction
3664       // being generated.
3665       VTs = DAG.getVTList(MVT::Other, MVT::Glue);
3666       SDValue TOCOff = DAG.getIntPtrConstant(8);
3667       SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, TOCOff);
3668       SDValue LoadTOCPtr = DAG.getNode(PPCISD::LOAD_TOC, dl, VTs, Chain,
3669                                        AddTOC, InFlag);
3670       Chain = LoadTOCPtr.getValue(0);
3671       InFlag = LoadTOCPtr.getValue(1);
3672
3673       MTCTROps[0] = Chain;
3674       MTCTROps[1] = LoadFuncPtr;
3675       MTCTROps[2] = InFlag;
3676     }
3677
3678     Chain = DAG.getNode(PPCISD::MTCTR, dl, NodeTys,
3679                         makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3680     InFlag = Chain.getValue(1);
3681
3682     NodeTys.clear();
3683     NodeTys.push_back(MVT::Other);
3684     NodeTys.push_back(MVT::Glue);
3685     Ops.push_back(Chain);
3686     CallOpc = PPCISD::BCTRL;
3687     Callee.setNode(nullptr);
3688     // Add use of X11 (holding environment pointer)
3689     if (isSVR4ABI && isPPC64 && !isELFv2ABI)
3690       Ops.push_back(DAG.getRegister(PPC::X11, PtrVT));
3691     // Add CTR register as callee so a bctr can be emitted later.
3692     if (isTailCall)
3693       Ops.push_back(DAG.getRegister(isPPC64 ? PPC::CTR8 : PPC::CTR, PtrVT));
3694   }
3695
3696   // If this is a direct call, pass the chain and the callee.
3697   if (Callee.getNode()) {
3698     Ops.push_back(Chain);
3699     Ops.push_back(Callee);
3700   }
3701   // If this is a tail call add stack pointer delta.
3702   if (isTailCall)
3703     Ops.push_back(DAG.getConstant(SPDiff, MVT::i32));
3704
3705   // Add argument registers to the end of the list so that they are known live
3706   // into the call.
3707   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3708     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3709                                   RegsToPass[i].second.getValueType()));
3710
3711   // Direct calls in the ELFv2 ABI need the TOC register live into the call.
3712   if (Callee.getNode() && isELFv2ABI)
3713     Ops.push_back(DAG.getRegister(PPC::X2, PtrVT));
3714
3715   return CallOpc;
3716 }
3717
3718 static
3719 bool isLocalCall(const SDValue &Callee)
3720 {
3721   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3722     return !G->getGlobal()->isDeclaration() &&
3723            !G->getGlobal()->isWeakForLinker();
3724   return false;
3725 }
3726
3727 SDValue
3728 PPCTargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
3729                                    CallingConv::ID CallConv, bool isVarArg,
3730                                    const SmallVectorImpl<ISD::InputArg> &Ins,
3731                                    SDLoc dl, SelectionDAG &DAG,
3732                                    SmallVectorImpl<SDValue> &InVals) const {
3733
3734   SmallVector<CCValAssign, 16> RVLocs;
3735   CCState CCRetInfo(CallConv, isVarArg, DAG.getMachineFunction(),
3736                     getTargetMachine(), RVLocs, *DAG.getContext());
3737   CCRetInfo.AnalyzeCallResult(Ins, RetCC_PPC);
3738
3739   // Copy all of the result registers out of their specified physreg.
3740   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3741     CCValAssign &VA = RVLocs[i];
3742     assert(VA.isRegLoc() && "Can only return in registers!");
3743
3744     SDValue Val = DAG.getCopyFromReg(Chain, dl,
3745                                      VA.getLocReg(), VA.getLocVT(), InFlag);
3746     Chain = Val.getValue(1);
3747     InFlag = Val.getValue(2);
3748
3749     switch (VA.getLocInfo()) {
3750     default: llvm_unreachable("Unknown loc info!");
3751     case CCValAssign::Full: break;
3752     case CCValAssign::AExt:
3753       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3754       break;
3755     case CCValAssign::ZExt:
3756       Val = DAG.getNode(ISD::AssertZext, dl, VA.getLocVT(), Val,
3757                         DAG.getValueType(VA.getValVT()));
3758       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3759       break;
3760     case CCValAssign::SExt:
3761       Val = DAG.getNode(ISD::AssertSext, dl, VA.getLocVT(), Val,
3762                         DAG.getValueType(VA.getValVT()));
3763       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3764       break;
3765     }
3766
3767     InVals.push_back(Val);
3768   }
3769
3770   return Chain;
3771 }
3772
3773 SDValue
3774 PPCTargetLowering::FinishCall(CallingConv::ID CallConv, SDLoc dl,
3775                               bool isTailCall, bool isVarArg,
3776                               SelectionDAG &DAG,
3777                               SmallVector<std::pair<unsigned, SDValue>, 8>
3778                                 &RegsToPass,
3779                               SDValue InFlag, SDValue Chain,
3780                               SDValue &Callee,
3781                               int SPDiff, unsigned NumBytes,
3782                               const SmallVectorImpl<ISD::InputArg> &Ins,
3783                               SmallVectorImpl<SDValue> &InVals) const {
3784
3785   bool isELFv2ABI = Subtarget.isELFv2ABI();
3786   std::vector<EVT> NodeTys;
3787   SmallVector<SDValue, 8> Ops;
3788   unsigned CallOpc = PrepareCall(DAG, Callee, InFlag, Chain, dl, SPDiff,
3789                                  isTailCall, RegsToPass, Ops, NodeTys,
3790                                  Subtarget);
3791
3792   // Add implicit use of CR bit 6 for 32-bit SVR4 vararg calls
3793   if (isVarArg && Subtarget.isSVR4ABI() && !Subtarget.isPPC64())
3794     Ops.push_back(DAG.getRegister(PPC::CR1EQ, MVT::i32));
3795
3796   // When performing tail call optimization the callee pops its arguments off
3797   // the stack. Account for this here so these bytes can be pushed back on in
3798   // PPCFrameLowering::eliminateCallFramePseudoInstr.
3799   int BytesCalleePops =
3800     (CallConv == CallingConv::Fast &&
3801      getTargetMachine().Options.GuaranteedTailCallOpt) ? NumBytes : 0;
3802
3803   // Add a register mask operand representing the call-preserved registers.
3804   const TargetRegisterInfo *TRI =
3805       getTargetMachine().getSubtargetImpl()->getRegisterInfo();
3806   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3807   assert(Mask && "Missing call preserved mask for calling convention");
3808   Ops.push_back(DAG.getRegisterMask(Mask));
3809
3810   if (InFlag.getNode())
3811     Ops.push_back(InFlag);
3812
3813   // Emit tail call.
3814   if (isTailCall) {
3815     assert(((Callee.getOpcode() == ISD::Register &&
3816              cast<RegisterSDNode>(Callee)->getReg() == PPC::CTR) ||
3817             Callee.getOpcode() == ISD::TargetExternalSymbol ||
3818             Callee.getOpcode() == ISD::TargetGlobalAddress ||
3819             isa<ConstantSDNode>(Callee)) &&
3820     "Expecting an global address, external symbol, absolute value or register");
3821
3822     return DAG.getNode(PPCISD::TC_RETURN, dl, MVT::Other, Ops);
3823   }
3824
3825   // Add a NOP immediately after the branch instruction when using the 64-bit
3826   // SVR4 ABI. At link time, if caller and callee are in a different module and
3827   // thus have a different TOC, the call will be replaced with a call to a stub
3828   // function which saves the current TOC, loads the TOC of the callee and
3829   // branches to the callee. The NOP will be replaced with a load instruction
3830   // which restores the TOC of the caller from the TOC save slot of the current
3831   // stack frame. If caller and callee belong to the same module (and have the
3832   // same TOC), the NOP will remain unchanged.
3833
3834   bool needsTOCRestore = false;
3835   if (!isTailCall && Subtarget.isSVR4ABI()&& Subtarget.isPPC64()) {
3836     if (CallOpc == PPCISD::BCTRL) {
3837       // This is a call through a function pointer.
3838       // Restore the caller TOC from the save area into R2.
3839       // See PrepareCall() for more information about calls through function
3840       // pointers in the 64-bit SVR4 ABI.
3841       // We are using a target-specific load with r2 hard coded, because the
3842       // result of a target-independent load would never go directly into r2,
3843       // since r2 is a reserved register (which prevents the register allocator
3844       // from allocating it), resulting in an additional register being
3845       // allocated and an unnecessary move instruction being generated.
3846       needsTOCRestore = true;
3847     } else if ((CallOpc == PPCISD::CALL) &&
3848                (!isLocalCall(Callee) ||
3849                 DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3850       // Otherwise insert NOP for non-local calls.
3851       CallOpc = PPCISD::CALL_NOP;
3852     }
3853   }
3854
3855   Chain = DAG.getNode(CallOpc, dl, NodeTys, Ops);
3856   InFlag = Chain.getValue(1);
3857
3858   if (needsTOCRestore) {
3859     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
3860     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3861     SDValue StackPtr = DAG.getRegister(PPC::X1, PtrVT);
3862     unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
3863     SDValue TOCOff = DAG.getIntPtrConstant(TOCSaveOffset);
3864     SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, StackPtr, TOCOff);
3865     Chain = DAG.getNode(PPCISD::LOAD_TOC, dl, VTs, Chain, AddTOC, InFlag);
3866     InFlag = Chain.getValue(1);
3867   }
3868
3869   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3870                              DAG.getIntPtrConstant(BytesCalleePops, true),
3871                              InFlag, dl);
3872   if (!Ins.empty())
3873     InFlag = Chain.getValue(1);
3874
3875   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3876                          Ins, dl, DAG, InVals);
3877 }
3878
3879 SDValue
3880 PPCTargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
3881                              SmallVectorImpl<SDValue> &InVals) const {
3882   SelectionDAG &DAG                     = CLI.DAG;
3883   SDLoc &dl                             = CLI.DL;
3884   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
3885   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
3886   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
3887   SDValue Chain                         = CLI.Chain;
3888   SDValue Callee                        = CLI.Callee;
3889   bool &isTailCall                      = CLI.IsTailCall;
3890   CallingConv::ID CallConv              = CLI.CallConv;
3891   bool isVarArg                         = CLI.IsVarArg;
3892
3893   if (isTailCall)
3894     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv, isVarArg,
3895                                                    Ins, DAG);
3896
3897   if (!isTailCall && CLI.CS && CLI.CS->isMustTailCall())
3898     report_fatal_error("failed to perform tail call elimination on a call "
3899                        "site marked musttail");
3900
3901   if (Subtarget.isSVR4ABI()) {
3902     if (Subtarget.isPPC64())
3903       return LowerCall_64SVR4(Chain, Callee, CallConv, isVarArg,
3904                               isTailCall, Outs, OutVals, Ins,
3905                               dl, DAG, InVals);
3906     else
3907       return LowerCall_32SVR4(Chain, Callee, CallConv, isVarArg,
3908                               isTailCall, Outs, OutVals, Ins,
3909                               dl, DAG, InVals);
3910   }
3911
3912   return LowerCall_Darwin(Chain, Callee, CallConv, isVarArg,
3913                           isTailCall, Outs, OutVals, Ins,
3914                           dl, DAG, InVals);
3915 }
3916
3917 SDValue
3918 PPCTargetLowering::LowerCall_32SVR4(SDValue Chain, SDValue Callee,
3919                                     CallingConv::ID CallConv, bool isVarArg,
3920                                     bool isTailCall,
3921                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3922                                     const SmallVectorImpl<SDValue> &OutVals,
3923                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3924                                     SDLoc dl, SelectionDAG &DAG,
3925                                     SmallVectorImpl<SDValue> &InVals) const {
3926   // See PPCTargetLowering::LowerFormalArguments_32SVR4() for a description
3927   // of the 32-bit SVR4 ABI stack frame layout.
3928
3929   assert((CallConv == CallingConv::C ||
3930           CallConv == CallingConv::Fast) && "Unknown calling convention!");
3931
3932   unsigned PtrByteSize = 4;
3933
3934   MachineFunction &MF = DAG.getMachineFunction();
3935
3936   // Mark this function as potentially containing a function that contains a
3937   // tail call. As a consequence the frame pointer will be used for dynamicalloc
3938   // and restoring the callers stack pointer in this functions epilog. This is
3939   // done because by tail calling the called function might overwrite the value
3940   // in this function's (MF) stack pointer stack slot 0(SP).
3941   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
3942       CallConv == CallingConv::Fast)
3943     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
3944
3945   // Count how many bytes are to be pushed on the stack, including the linkage
3946   // area, parameter list area and the part of the local variable space which
3947   // contains copies of aggregates which are passed by value.
3948
3949   // Assign locations to all of the outgoing arguments.
3950   SmallVector<CCValAssign, 16> ArgLocs;
3951   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
3952                  getTargetMachine(), ArgLocs, *DAG.getContext());
3953
3954   // Reserve space for the linkage area on the stack.
3955   CCInfo.AllocateStack(PPCFrameLowering::getLinkageSize(false, false, false),
3956                        PtrByteSize);
3957
3958   if (isVarArg) {
3959     // Handle fixed and variable vector arguments differently.
3960     // Fixed vector arguments go into registers as long as registers are
3961     // available. Variable vector arguments always go into memory.
3962     unsigned NumArgs = Outs.size();
3963
3964     for (unsigned i = 0; i != NumArgs; ++i) {
3965       MVT ArgVT = Outs[i].VT;
3966       ISD::ArgFlagsTy ArgFlags = Outs[i].Flags;
3967       bool Result;
3968
3969       if (Outs[i].IsFixed) {
3970         Result = CC_PPC32_SVR4(i, ArgVT, ArgVT, CCValAssign::Full, ArgFlags,
3971                                CCInfo);
3972       } else {
3973         Result = CC_PPC32_SVR4_VarArg(i, ArgVT, ArgVT, CCValAssign::Full,
3974                                       ArgFlags, CCInfo);
3975       }
3976
3977       if (Result) {
3978 #ifndef NDEBUG
3979         errs() << "Call operand #" << i << " has unhandled type "
3980              << EVT(ArgVT).getEVTString() << "\n";
3981 #endif
3982         llvm_unreachable(nullptr);
3983       }
3984     }
3985   } else {
3986     // All arguments are treated the same.
3987     CCInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4);
3988   }
3989
3990   // Assign locations to all of the outgoing aggregate by value arguments.
3991   SmallVector<CCValAssign, 16> ByValArgLocs;
3992   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
3993                       getTargetMachine(), ByValArgLocs, *DAG.getContext());
3994
3995   // Reserve stack space for the allocations in CCInfo.
3996   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
3997
3998   CCByValInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4_ByVal);
3999
4000   // Size of the linkage area, parameter list area and the part of the local
4001   // space variable where copies of aggregates which are passed by value are
4002   // stored.
4003   unsigned NumBytes = CCByValInfo.getNextStackOffset();
4004
4005   // Calculate by how many bytes the stack has to be adjusted in case of tail
4006   // call optimization.
4007   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4008
4009   // Adjust the stack pointer for the new arguments...
4010   // These operations are automatically eliminated by the prolog/epilog pass
4011   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4012                                dl);
4013   SDValue CallSeqStart = Chain;
4014
4015   // Load the return address and frame pointer so it can be moved somewhere else
4016   // later.
4017   SDValue LROp, FPOp;
4018   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, false,
4019                                        dl);
4020
4021   // Set up a copy of the stack pointer for use loading and storing any
4022   // arguments that may not fit in the registers available for argument
4023   // passing.
4024   SDValue StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4025
4026   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4027   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4028   SmallVector<SDValue, 8> MemOpChains;
4029
4030   bool seenFloatArg = false;
4031   // Walk the register/memloc assignments, inserting copies/loads.
4032   for (unsigned i = 0, j = 0, e = ArgLocs.size();
4033        i != e;
4034        ++i) {
4035     CCValAssign &VA = ArgLocs[i];
4036     SDValue Arg = OutVals[i];
4037     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4038
4039     if (Flags.isByVal()) {
4040       // Argument is an aggregate which is passed by value, thus we need to
4041       // create a copy of it in the local variable space of the current stack
4042       // frame (which is the stack frame of the caller) and pass the address of
4043       // this copy to the callee.
4044       assert((j < ByValArgLocs.size()) && "Index out of bounds!");
4045       CCValAssign &ByValVA = ByValArgLocs[j++];
4046       assert((VA.getValNo() == ByValVA.getValNo()) && "ValNo mismatch!");
4047
4048       // Memory reserved in the local variable space of the callers stack frame.
4049       unsigned LocMemOffset = ByValVA.getLocMemOffset();
4050
4051       SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4052       PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4053
4054       // Create a copy of the argument in the local area of the current
4055       // stack frame.
4056       SDValue MemcpyCall =
4057         CreateCopyOfByValArgument(Arg, PtrOff,
4058                                   CallSeqStart.getNode()->getOperand(0),
4059                                   Flags, DAG, dl);
4060
4061       // This must go outside the CALLSEQ_START..END.
4062       SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4063                            CallSeqStart.getNode()->getOperand(1),
4064                            SDLoc(MemcpyCall));
4065       DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4066                              NewCallSeqStart.getNode());
4067       Chain = CallSeqStart = NewCallSeqStart;
4068
4069       // Pass the address of the aggregate copy on the stack either in a
4070       // physical register or in the parameter list area of the current stack
4071       // frame to the callee.
4072       Arg = PtrOff;
4073     }
4074
4075     if (VA.isRegLoc()) {
4076       if (Arg.getValueType() == MVT::i1)
4077         Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Arg);
4078
4079       seenFloatArg |= VA.getLocVT().isFloatingPoint();
4080       // Put argument in a physical register.
4081       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
4082     } else {
4083       // Put argument in the parameter list area of the current stack frame.
4084       assert(VA.isMemLoc());
4085       unsigned LocMemOffset = VA.getLocMemOffset();
4086
4087       if (!isTailCall) {
4088         SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4089         PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4090
4091         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
4092                                            MachinePointerInfo(),
4093                                            false, false, 0));
4094       } else {
4095         // Calculate and remember argument location.
4096         CalculateTailCallArgDest(DAG, MF, false, Arg, SPDiff, LocMemOffset,
4097                                  TailCallArguments);
4098       }
4099     }
4100   }
4101
4102   if (!MemOpChains.empty())
4103     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4104
4105   // Build a sequence of copy-to-reg nodes chained together with token chain
4106   // and flag operands which copy the outgoing args into the appropriate regs.
4107   SDValue InFlag;
4108   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4109     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4110                              RegsToPass[i].second, InFlag);
4111     InFlag = Chain.getValue(1);
4112   }
4113
4114   // Set CR bit 6 to true if this is a vararg call with floating args passed in
4115   // registers.
4116   if (isVarArg) {
4117     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
4118     SDValue Ops[] = { Chain, InFlag };
4119
4120     Chain = DAG.getNode(seenFloatArg ? PPCISD::CR6SET : PPCISD::CR6UNSET,
4121                         dl, VTs, makeArrayRef(Ops, InFlag.getNode() ? 2 : 1));
4122
4123     InFlag = Chain.getValue(1);
4124   }
4125
4126   if (isTailCall)
4127     PrepareTailCall(DAG, InFlag, Chain, dl, false, SPDiff, NumBytes, LROp, FPOp,
4128                     false, TailCallArguments);
4129
4130   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4131                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4132                     Ins, InVals);
4133 }
4134
4135 // Copy an argument into memory, being careful to do this outside the
4136 // call sequence for the call to which the argument belongs.
4137 SDValue
4138 PPCTargetLowering::createMemcpyOutsideCallSeq(SDValue Arg, SDValue PtrOff,
4139                                               SDValue CallSeqStart,
4140                                               ISD::ArgFlagsTy Flags,
4141                                               SelectionDAG &DAG,
4142                                               SDLoc dl) const {
4143   SDValue MemcpyCall = CreateCopyOfByValArgument(Arg, PtrOff,
4144                         CallSeqStart.getNode()->getOperand(0),
4145                         Flags, DAG, dl);
4146   // The MEMCPY must go outside the CALLSEQ_START..END.
4147   SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4148                              CallSeqStart.getNode()->getOperand(1),
4149                              SDLoc(MemcpyCall));
4150   DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4151                          NewCallSeqStart.getNode());
4152   return NewCallSeqStart;
4153 }
4154
4155 SDValue
4156 PPCTargetLowering::LowerCall_64SVR4(SDValue Chain, SDValue Callee,
4157                                     CallingConv::ID CallConv, bool isVarArg,
4158                                     bool isTailCall,
4159                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4160                                     const SmallVectorImpl<SDValue> &OutVals,
4161                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4162                                     SDLoc dl, SelectionDAG &DAG,
4163                                     SmallVectorImpl<SDValue> &InVals) const {
4164
4165   bool isELFv2ABI = Subtarget.isELFv2ABI();
4166   bool isLittleEndian = Subtarget.isLittleEndian();
4167   unsigned NumOps = Outs.size();
4168
4169   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4170   unsigned PtrByteSize = 8;
4171
4172   MachineFunction &MF = DAG.getMachineFunction();
4173
4174   // Mark this function as potentially containing a function that contains a
4175   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4176   // and restoring the callers stack pointer in this functions epilog. This is
4177   // done because by tail calling the called function might overwrite the value
4178   // in this function's (MF) stack pointer stack slot 0(SP).
4179   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4180       CallConv == CallingConv::Fast)
4181     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4182
4183   // Count how many bytes are to be pushed on the stack, including the linkage
4184   // area, and parameter passing area.  On ELFv1, the linkage area is 48 bytes
4185   // reserved space for [SP][CR][LR][2 x unused][TOC]; on ELFv2, the linkage
4186   // area is 32 bytes reserved space for [SP][CR][LR][TOC].
4187   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
4188                                                           isELFv2ABI);
4189   unsigned NumBytes = LinkageSize;
4190
4191   // Add up all the space actually used.
4192   for (unsigned i = 0; i != NumOps; ++i) {
4193     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4194     EVT ArgVT = Outs[i].VT;
4195     EVT OrigVT = Outs[i].ArgVT;
4196
4197     /* Respect alignment of argument on the stack.  */
4198     unsigned Align =
4199       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4200     NumBytes = ((NumBytes + Align - 1) / Align) * Align;
4201
4202     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4203     if (Flags.isInConsecutiveRegsLast())
4204       NumBytes = ((NumBytes + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4205   }
4206
4207   unsigned NumBytesActuallyUsed = NumBytes;
4208
4209   // The prolog code of the callee may store up to 8 GPR argument registers to
4210   // the stack, allowing va_start to index over them in memory if its varargs.
4211   // Because we cannot tell if this is needed on the caller side, we have to
4212   // conservatively assume that it is needed.  As such, make sure we have at
4213   // least enough stack space for the caller to store the 8 GPRs.
4214   // FIXME: On ELFv2, it may be unnecessary to allocate the parameter area.
4215   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4216
4217   // Tail call needs the stack to be aligned.
4218   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4219       CallConv == CallingConv::Fast)
4220     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4221
4222   // Calculate by how many bytes the stack has to be adjusted in case of tail
4223   // call optimization.
4224   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4225
4226   // To protect arguments on the stack from being clobbered in a tail call,
4227   // force all the loads to happen before doing any other lowering.
4228   if (isTailCall)
4229     Chain = DAG.getStackArgumentTokenFactor(Chain);
4230
4231   // Adjust the stack pointer for the new arguments...
4232   // These operations are automatically eliminated by the prolog/epilog pass
4233   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4234                                dl);
4235   SDValue CallSeqStart = Chain;
4236
4237   // Load the return address and frame pointer so it can be move somewhere else
4238   // later.
4239   SDValue LROp, FPOp;
4240   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4241                                        dl);
4242
4243   // Set up a copy of the stack pointer for use loading and storing any
4244   // arguments that may not fit in the registers available for argument
4245   // passing.
4246   SDValue StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4247
4248   // Figure out which arguments are going to go in registers, and which in
4249   // memory.  Also, if this is a vararg function, floating point operations
4250   // must be stored to our stack, and loaded into integer regs as well, if
4251   // any integer regs are available for argument passing.
4252   unsigned ArgOffset = LinkageSize;
4253   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
4254
4255   static const MCPhysReg GPR[] = {
4256     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4257     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4258   };
4259   static const MCPhysReg *FPR = GetFPR();
4260
4261   static const MCPhysReg VR[] = {
4262     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4263     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4264   };
4265   static const MCPhysReg VSRH[] = {
4266     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
4267     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
4268   };
4269
4270   const unsigned NumGPRs = array_lengthof(GPR);
4271   const unsigned NumFPRs = 13;
4272   const unsigned NumVRs  = array_lengthof(VR);
4273
4274   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4275   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4276
4277   SmallVector<SDValue, 8> MemOpChains;
4278   for (unsigned i = 0; i != NumOps; ++i) {
4279     SDValue Arg = OutVals[i];
4280     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4281     EVT ArgVT = Outs[i].VT;
4282     EVT OrigVT = Outs[i].ArgVT;
4283
4284     /* Respect alignment of argument on the stack.  */
4285     unsigned Align =
4286       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4287     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
4288
4289     /* Compute GPR index associated with argument offset.  */
4290     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
4291     GPR_idx = std::min(GPR_idx, NumGPRs);
4292
4293     // PtrOff will be used to store the current argument to the stack if a
4294     // register cannot be found for it.
4295     SDValue PtrOff;
4296
4297     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4298
4299     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4300
4301     // Promote integers to 64-bit values.
4302     if (Arg.getValueType() == MVT::i32 || Arg.getValueType() == MVT::i1) {
4303       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4304       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4305       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4306     }
4307
4308     // FIXME memcpy is used way more than necessary.  Correctness first.
4309     // Note: "by value" is code for passing a structure by value, not
4310     // basic types.
4311     if (Flags.isByVal()) {
4312       // Note: Size includes alignment padding, so
4313       //   struct x { short a; char b; }
4314       // will have Size = 4.  With #pragma pack(1), it will have Size = 3.
4315       // These are the proper values we need for right-justifying the
4316       // aggregate in a parameter register.
4317       unsigned Size = Flags.getByValSize();
4318
4319       // An empty aggregate parameter takes up no storage and no
4320       // registers.
4321       if (Size == 0)
4322         continue;
4323
4324       // All aggregates smaller than 8 bytes must be passed right-justified.
4325       if (Size==1 || Size==2 || Size==4) {
4326         EVT VT = (Size==1) ? MVT::i8 : ((Size==2) ? MVT::i16 : MVT::i32);
4327         if (GPR_idx != NumGPRs) {
4328           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4329                                         MachinePointerInfo(), VT,
4330                                         false, false, false, 0);
4331           MemOpChains.push_back(Load.getValue(1));
4332           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4333
4334           ArgOffset += PtrByteSize;
4335           continue;
4336         }
4337       }
4338
4339       if (GPR_idx == NumGPRs && Size < 8) {
4340         SDValue AddPtr = PtrOff;
4341         if (!isLittleEndian) {
4342           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4343                                           PtrOff.getValueType());
4344           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4345         }
4346         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4347                                                           CallSeqStart,
4348                                                           Flags, DAG, dl);
4349         ArgOffset += PtrByteSize;
4350         continue;
4351       }
4352       // Copy entire object into memory.  There are cases where gcc-generated
4353       // code assumes it is there, even if it could be put entirely into
4354       // registers.  (This is not what the doc says.)
4355
4356       // FIXME: The above statement is likely due to a misunderstanding of the
4357       // documents.  All arguments must be copied into the parameter area BY
4358       // THE CALLEE in the event that the callee takes the address of any
4359       // formal argument.  That has not yet been implemented.  However, it is
4360       // reasonable to use the stack area as a staging area for the register
4361       // load.
4362
4363       // Skip this for small aggregates, as we will use the same slot for a
4364       // right-justified copy, below.
4365       if (Size >= 8)
4366         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4367                                                           CallSeqStart,
4368                                                           Flags, DAG, dl);
4369
4370       // When a register is available, pass a small aggregate right-justified.
4371       if (Size < 8 && GPR_idx != NumGPRs) {
4372         // The easiest way to get this right-justified in a register
4373         // is to copy the structure into the rightmost portion of a
4374         // local variable slot, then load the whole slot into the
4375         // register.
4376         // FIXME: The memcpy seems to produce pretty awful code for
4377         // small aggregates, particularly for packed ones.
4378         // FIXME: It would be preferable to use the slot in the
4379         // parameter save area instead of a new local variable.
4380         SDValue AddPtr = PtrOff;
4381         if (!isLittleEndian) {
4382           SDValue Const = DAG.getConstant(8 - Size, PtrOff.getValueType());
4383           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4384         }
4385         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4386                                                           CallSeqStart,
4387                                                           Flags, DAG, dl);
4388
4389         // Load the slot into the register.
4390         SDValue Load = DAG.getLoad(PtrVT, dl, Chain, PtrOff,
4391                                    MachinePointerInfo(),
4392                                    false, false, false, 0);
4393         MemOpChains.push_back(Load.getValue(1));
4394         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4395
4396         // Done with this argument.
4397         ArgOffset += PtrByteSize;
4398         continue;
4399       }
4400
4401       // For aggregates larger than PtrByteSize, copy the pieces of the
4402       // object that fit into registers from the parameter save area.
4403       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4404         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4405         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4406         if (GPR_idx != NumGPRs) {
4407           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4408                                      MachinePointerInfo(),
4409                                      false, false, false, 0);
4410           MemOpChains.push_back(Load.getValue(1));
4411           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4412           ArgOffset += PtrByteSize;
4413         } else {
4414           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4415           break;
4416         }
4417       }
4418       continue;
4419     }
4420
4421     switch (Arg.getSimpleValueType().SimpleTy) {
4422     default: llvm_unreachable("Unexpected ValueType for argument!");
4423     case MVT::i1:
4424     case MVT::i32:
4425     case MVT::i64:
4426       // These can be scalar arguments or elements of an integer array type
4427       // passed directly.  Clang may use those instead of "byval" aggregate
4428       // types to avoid forcing arguments to memory unnecessarily.
4429       if (GPR_idx != NumGPRs) {
4430         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Arg));
4431       } else {
4432         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4433                          true, isTailCall, false, MemOpChains,
4434                          TailCallArguments, dl);
4435       }
4436       ArgOffset += PtrByteSize;
4437       break;
4438     case MVT::f32:
4439     case MVT::f64: {
4440       // These can be scalar arguments or elements of a float array type
4441       // passed directly.  The latter are used to implement ELFv2 homogenous
4442       // float aggregates.
4443
4444       // Named arguments go into FPRs first, and once they overflow, the
4445       // remaining arguments go into GPRs and then the parameter save area.
4446       // Unnamed arguments for vararg functions always go to GPRs and
4447       // then the parameter save area.  For now, put all arguments to vararg
4448       // routines always in both locations (FPR *and* GPR or stack slot).
4449       bool NeedGPROrStack = isVarArg || FPR_idx == NumFPRs;
4450
4451       // First load the argument into the next available FPR.
4452       if (FPR_idx != NumFPRs)
4453         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4454
4455       // Next, load the argument into GPR or stack slot if needed.
4456       if (!NeedGPROrStack)
4457         ;
4458       else if (GPR_idx != NumGPRs) {
4459         // In the non-vararg case, this can only ever happen in the
4460         // presence of f32 array types, since otherwise we never run
4461         // out of FPRs before running out of GPRs.
4462         SDValue ArgVal;
4463
4464         // Double values are always passed in a single GPR.
4465         if (Arg.getValueType() != MVT::f32) {
4466           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
4467
4468         // Non-array float values are extended and passed in a GPR.
4469         } else if (!Flags.isInConsecutiveRegs()) {
4470           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4471           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4472
4473         // If we have an array of floats, we collect every odd element
4474         // together with its predecessor into one GPR.
4475         } else if (ArgOffset % PtrByteSize != 0) {
4476           SDValue Lo, Hi;
4477           Lo = DAG.getNode(ISD::BITCAST, dl, MVT::i32, OutVals[i - 1]);
4478           Hi = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4479           if (!isLittleEndian)
4480             std::swap(Lo, Hi);
4481           ArgVal = DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Lo, Hi);
4482
4483         // The final element, if even, goes into the first half of a GPR.
4484         } else if (Flags.isInConsecutiveRegsLast()) {
4485           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4486           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4487           if (!isLittleEndian)
4488             ArgVal = DAG.getNode(ISD::SHL, dl, MVT::i64, ArgVal,
4489                                  DAG.getConstant(32, MVT::i32));
4490
4491         // Non-final even elements are skipped; they will be handled
4492         // together the with subsequent argument on the next go-around.
4493         } else
4494           ArgVal = SDValue();
4495
4496         if (ArgVal.getNode())
4497           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], ArgVal));
4498       } else {
4499         // Single-precision floating-point values are mapped to the
4500         // second (rightmost) word of the stack doubleword.
4501         if (Arg.getValueType() == MVT::f32 &&
4502             !isLittleEndian && !Flags.isInConsecutiveRegs()) {
4503           SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4504           PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4505         }
4506
4507         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4508                          true, isTailCall, false, MemOpChains,
4509                          TailCallArguments, dl);
4510       }
4511       // When passing an array of floats, the array occupies consecutive
4512       // space in the argument area; only round up to the next doubleword
4513       // at the end of the array.  Otherwise, each float takes 8 bytes.
4514       ArgOffset += (Arg.getValueType() == MVT::f32 &&
4515                     Flags.isInConsecutiveRegs()) ? 4 : 8;
4516       if (Flags.isInConsecutiveRegsLast())
4517         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4518       break;
4519     }
4520     case MVT::v4f32:
4521     case MVT::v4i32:
4522     case MVT::v8i16:
4523     case MVT::v16i8:
4524     case MVT::v2f64:
4525     case MVT::v2i64:
4526       // These can be scalar arguments or elements of a vector array type
4527       // passed directly.  The latter are used to implement ELFv2 homogenous
4528       // vector aggregates.
4529
4530       // For a varargs call, named arguments go into VRs or on the stack as
4531       // usual; unnamed arguments always go to the stack or the corresponding
4532       // GPRs when within range.  For now, we always put the value in both
4533       // locations (or even all three).
4534       if (isVarArg) {
4535         // We could elide this store in the case where the object fits
4536         // entirely in R registers.  Maybe later.
4537         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4538                                      MachinePointerInfo(), false, false, 0);
4539         MemOpChains.push_back(Store);
4540         if (VR_idx != NumVRs) {
4541           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4542                                      MachinePointerInfo(),
4543                                      false, false, false, 0);
4544           MemOpChains.push_back(Load.getValue(1));
4545
4546           unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4547                            Arg.getSimpleValueType() == MVT::v2i64) ?
4548                           VSRH[VR_idx] : VR[VR_idx];
4549           ++VR_idx;
4550
4551           RegsToPass.push_back(std::make_pair(VReg, Load));
4552         }
4553         ArgOffset += 16;
4554         for (unsigned i=0; i<16; i+=PtrByteSize) {
4555           if (GPR_idx == NumGPRs)
4556             break;
4557           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4558                                   DAG.getConstant(i, PtrVT));
4559           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4560                                      false, false, false, 0);
4561           MemOpChains.push_back(Load.getValue(1));
4562           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4563         }
4564         break;
4565       }
4566
4567       // Non-varargs Altivec params go into VRs or on the stack.
4568       if (VR_idx != NumVRs) {
4569         unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4570                          Arg.getSimpleValueType() == MVT::v2i64) ?
4571                         VSRH[VR_idx] : VR[VR_idx];
4572         ++VR_idx;
4573
4574         RegsToPass.push_back(std::make_pair(VReg, Arg));
4575       } else {
4576         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4577                          true, isTailCall, true, MemOpChains,
4578                          TailCallArguments, dl);
4579       }
4580       ArgOffset += 16;
4581       break;
4582     }
4583   }
4584
4585   assert(NumBytesActuallyUsed == ArgOffset);
4586   (void)NumBytesActuallyUsed;
4587
4588   if (!MemOpChains.empty())
4589     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4590
4591   // Check if this is an indirect call (MTCTR/BCTRL).
4592   // See PrepareCall() for more information about calls through function
4593   // pointers in the 64-bit SVR4 ABI.
4594   if (!isTailCall &&
4595       !dyn_cast<GlobalAddressSDNode>(Callee) &&
4596       !dyn_cast<ExternalSymbolSDNode>(Callee)) {
4597     // Load r2 into a virtual register and store it to the TOC save area.
4598     SDValue Val = DAG.getCopyFromReg(Chain, dl, PPC::X2, MVT::i64);
4599     // TOC save area offset.
4600     unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
4601     SDValue PtrOff = DAG.getIntPtrConstant(TOCSaveOffset);
4602     SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4603     Chain = DAG.getStore(Val.getValue(1), dl, Val, AddPtr, MachinePointerInfo(),
4604                          false, false, 0);
4605     // In the ELFv2 ABI, R12 must contain the address of an indirect callee.
4606     // This does not mean the MTCTR instruction must use R12; it's easier
4607     // to model this as an extra parameter, so do that.
4608     if (isELFv2ABI)
4609       RegsToPass.push_back(std::make_pair((unsigned)PPC::X12, Callee));
4610   }
4611
4612   // Build a sequence of copy-to-reg nodes chained together with token chain
4613   // and flag operands which copy the outgoing args into the appropriate regs.
4614   SDValue InFlag;
4615   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4616     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4617                              RegsToPass[i].second, InFlag);
4618     InFlag = Chain.getValue(1);
4619   }
4620
4621   if (isTailCall)
4622     PrepareTailCall(DAG, InFlag, Chain, dl, true, SPDiff, NumBytes, LROp,
4623                     FPOp, true, TailCallArguments);
4624
4625   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4626                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4627                     Ins, InVals);
4628 }
4629
4630 SDValue
4631 PPCTargetLowering::LowerCall_Darwin(SDValue Chain, SDValue Callee,
4632                                     CallingConv::ID CallConv, bool isVarArg,
4633                                     bool isTailCall,
4634                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4635                                     const SmallVectorImpl<SDValue> &OutVals,
4636                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4637                                     SDLoc dl, SelectionDAG &DAG,
4638                                     SmallVectorImpl<SDValue> &InVals) const {
4639
4640   unsigned NumOps = Outs.size();
4641
4642   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4643   bool isPPC64 = PtrVT == MVT::i64;
4644   unsigned PtrByteSize = isPPC64 ? 8 : 4;
4645
4646   MachineFunction &MF = DAG.getMachineFunction();
4647
4648   // Mark this function as potentially containing a function that contains a
4649   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4650   // and restoring the callers stack pointer in this functions epilog. This is
4651   // done because by tail calling the called function might overwrite the value
4652   // in this function's (MF) stack pointer stack slot 0(SP).
4653   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4654       CallConv == CallingConv::Fast)
4655     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4656
4657   // Count how many bytes are to be pushed on the stack, including the linkage
4658   // area, and parameter passing area.  We start with 24/48 bytes, which is
4659   // prereserved space for [SP][CR][LR][3 x unused].
4660   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
4661                                                           false);
4662   unsigned NumBytes = LinkageSize;
4663
4664   // Add up all the space actually used.
4665   // In 32-bit non-varargs calls, Altivec parameters all go at the end; usually
4666   // they all go in registers, but we must reserve stack space for them for
4667   // possible use by the caller.  In varargs or 64-bit calls, parameters are
4668   // assigned stack space in order, with padding so Altivec parameters are
4669   // 16-byte aligned.
4670   unsigned nAltivecParamsAtEnd = 0;
4671   for (unsigned i = 0; i != NumOps; ++i) {
4672     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4673     EVT ArgVT = Outs[i].VT;
4674     // Varargs Altivec parameters are padded to a 16 byte boundary.
4675     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
4676         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
4677         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64) {
4678       if (!isVarArg && !isPPC64) {
4679         // Non-varargs Altivec parameters go after all the non-Altivec
4680         // parameters; handle those later so we know how much padding we need.
4681         nAltivecParamsAtEnd++;
4682         continue;
4683       }
4684       // Varargs and 64-bit Altivec parameters are padded to 16 byte boundary.
4685       NumBytes = ((NumBytes+15)/16)*16;
4686     }
4687     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4688   }
4689
4690   // Allow for Altivec parameters at the end, if needed.
4691   if (nAltivecParamsAtEnd) {
4692     NumBytes = ((NumBytes+15)/16)*16;
4693     NumBytes += 16*nAltivecParamsAtEnd;
4694   }
4695
4696   // The prolog code of the callee may store up to 8 GPR argument registers to
4697   // the stack, allowing va_start to index over them in memory if its varargs.
4698   // Because we cannot tell if this is needed on the caller side, we have to
4699   // conservatively assume that it is needed.  As such, make sure we have at
4700   // least enough stack space for the caller to store the 8 GPRs.
4701   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4702
4703   // Tail call needs the stack to be aligned.
4704   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4705       CallConv == CallingConv::Fast)
4706     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4707
4708   // Calculate by how many bytes the stack has to be adjusted in case of tail
4709   // call optimization.
4710   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4711
4712   // To protect arguments on the stack from being clobbered in a tail call,
4713   // force all the loads to happen before doing any other lowering.
4714   if (isTailCall)
4715     Chain = DAG.getStackArgumentTokenFactor(Chain);
4716
4717   // Adjust the stack pointer for the new arguments...
4718   // These operations are automatically eliminated by the prolog/epilog pass
4719   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4720                                dl);
4721   SDValue CallSeqStart = Chain;
4722
4723   // Load the return address and frame pointer so it can be move somewhere else
4724   // later.
4725   SDValue LROp, FPOp;
4726   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4727                                        dl);
4728
4729   // Set up a copy of the stack pointer for use loading and storing any
4730   // arguments that may not fit in the registers available for argument
4731   // passing.
4732   SDValue StackPtr;
4733   if (isPPC64)
4734     StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4735   else
4736     StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4737
4738   // Figure out which arguments are going to go in registers, and which in
4739   // memory.  Also, if this is a vararg function, floating point operations
4740   // must be stored to our stack, and loaded into integer regs as well, if
4741   // any integer regs are available for argument passing.
4742   unsigned ArgOffset = LinkageSize;
4743   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
4744
4745   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
4746     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
4747     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
4748   };
4749   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
4750     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4751     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4752   };
4753   static const MCPhysReg *FPR = GetFPR();
4754
4755   static const MCPhysReg VR[] = {
4756     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4757     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4758   };
4759   const unsigned NumGPRs = array_lengthof(GPR_32);
4760   const unsigned NumFPRs = 13;
4761   const unsigned NumVRs  = array_lengthof(VR);
4762
4763   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
4764
4765   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4766   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4767
4768   SmallVector<SDValue, 8> MemOpChains;
4769   for (unsigned i = 0; i != NumOps; ++i) {
4770     SDValue Arg = OutVals[i];
4771     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4772
4773     // PtrOff will be used to store the current argument to the stack if a
4774     // register cannot be found for it.
4775     SDValue PtrOff;
4776
4777     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4778
4779     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4780
4781     // On PPC64, promote integers to 64-bit values.
4782     if (isPPC64 && Arg.getValueType() == MVT::i32) {
4783       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4784       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4785       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4786     }
4787
4788     // FIXME memcpy is used way more than necessary.  Correctness first.
4789     // Note: "by value" is code for passing a structure by value, not
4790     // basic types.
4791     if (Flags.isByVal()) {
4792       unsigned Size = Flags.getByValSize();
4793       // Very small objects are passed right-justified.  Everything else is
4794       // passed left-justified.
4795       if (Size==1 || Size==2) {
4796         EVT VT = (Size==1) ? MVT::i8 : MVT::i16;
4797         if (GPR_idx != NumGPRs) {
4798           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4799                                         MachinePointerInfo(), VT,
4800                                         false, false, false, 0);
4801           MemOpChains.push_back(Load.getValue(1));
4802           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4803
4804           ArgOffset += PtrByteSize;
4805         } else {
4806           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4807                                           PtrOff.getValueType());
4808           SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4809           Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4810                                                             CallSeqStart,
4811                                                             Flags, DAG, dl);
4812           ArgOffset += PtrByteSize;
4813         }
4814         continue;
4815       }
4816       // Copy entire object into memory.  There are cases where gcc-generated
4817       // code assumes it is there, even if it could be put entirely into
4818       // registers.  (This is not what the doc says.)
4819       Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4820                                                         CallSeqStart,
4821                                                         Flags, DAG, dl);
4822
4823       // For small aggregates (Darwin only) and aggregates >= PtrByteSize,
4824       // copy the pieces of the object that fit into registers from the
4825       // parameter save area.
4826       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4827         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4828         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4829         if (GPR_idx != NumGPRs) {
4830           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4831                                      MachinePointerInfo(),
4832                                      false, false, false, 0);
4833           MemOpChains.push_back(Load.getValue(1));
4834           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4835           ArgOffset += PtrByteSize;
4836         } else {
4837           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4838           break;
4839         }
4840       }
4841       continue;
4842     }
4843
4844     switch (Arg.getSimpleValueType().SimpleTy) {
4845     default: llvm_unreachable("Unexpected ValueType for argument!");
4846     case MVT::i1:
4847     case MVT::i32:
4848     case MVT::i64:
4849       if (GPR_idx != NumGPRs) {
4850         if (Arg.getValueType() == MVT::i1)
4851           Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, PtrVT, Arg);
4852
4853         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
4854       } else {
4855         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4856                          isPPC64, isTailCall, false, MemOpChains,
4857                          TailCallArguments, dl);
4858       }
4859       ArgOffset += PtrByteSize;
4860       break;
4861     case MVT::f32:
4862     case MVT::f64:
4863       if (FPR_idx != NumFPRs) {
4864         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4865
4866         if (isVarArg) {
4867           SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4868                                        MachinePointerInfo(), false, false, 0);
4869           MemOpChains.push_back(Store);
4870
4871           // Float varargs are always shadowed in available integer registers
4872           if (GPR_idx != NumGPRs) {
4873             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4874                                        MachinePointerInfo(), false, false,
4875                                        false, 0);
4876             MemOpChains.push_back(Load.getValue(1));
4877             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4878           }
4879           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 && !isPPC64){
4880             SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4881             PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4882             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4883                                        MachinePointerInfo(),
4884                                        false, false, false, 0);
4885             MemOpChains.push_back(Load.getValue(1));
4886             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4887           }
4888         } else {
4889           // If we have any FPRs remaining, we may also have GPRs remaining.
4890           // Args passed in FPRs consume either 1 (f32) or 2 (f64) available
4891           // GPRs.
4892           if (GPR_idx != NumGPRs)
4893             ++GPR_idx;
4894           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 &&
4895               !isPPC64)  // PPC64 has 64-bit GPR's obviously :)
4896             ++GPR_idx;
4897         }
4898       } else
4899         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4900                          isPPC64, isTailCall, false, MemOpChains,
4901                          TailCallArguments, dl);
4902       if (isPPC64)
4903         ArgOffset += 8;
4904       else
4905         ArgOffset += Arg.getValueType() == MVT::f32 ? 4 : 8;
4906       break;
4907     case MVT::v4f32:
4908     case MVT::v4i32:
4909     case MVT::v8i16:
4910     case MVT::v16i8:
4911       if (isVarArg) {
4912         // These go aligned on the stack, or in the corresponding R registers
4913         // when within range.  The Darwin PPC ABI doc claims they also go in
4914         // V registers; in fact gcc does this only for arguments that are
4915         // prototyped, not for those that match the ...  We do it for all
4916         // arguments, seems to work.
4917         while (ArgOffset % 16 !=0) {
4918           ArgOffset += PtrByteSize;
4919           if (GPR_idx != NumGPRs)
4920             GPR_idx++;
4921         }
4922         // We could elide this store in the case where the object fits
4923         // entirely in R registers.  Maybe later.
4924         PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
4925                             DAG.getConstant(ArgOffset, PtrVT));
4926         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4927                                      MachinePointerInfo(), false, false, 0);
4928         MemOpChains.push_back(Store);
4929         if (VR_idx != NumVRs) {
4930           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4931                                      MachinePointerInfo(),
4932                                      false, false, false, 0);
4933           MemOpChains.push_back(Load.getValue(1));
4934           RegsToPass.push_back(std::make_pair(VR[VR_idx++], Load));
4935         }
4936         ArgOffset += 16;
4937         for (unsigned i=0; i<16; i+=PtrByteSize) {
4938           if (GPR_idx == NumGPRs)
4939             break;
4940           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4941                                   DAG.getConstant(i, PtrVT));
4942           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4943                                      false, false, false, 0);
4944           MemOpChains.push_back(Load.getValue(1));
4945           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4946         }
4947         break;
4948       }
4949
4950       // Non-varargs Altivec params generally go in registers, but have
4951       // stack space allocated at the end.
4952       if (VR_idx != NumVRs) {
4953         // Doesn't have GPR space allocated.
4954         RegsToPass.push_back(std::make_pair(VR[VR_idx++], Arg));
4955       } else if (nAltivecParamsAtEnd==0) {
4956         // We are emitting Altivec params in order.
4957         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4958                          isPPC64, isTailCall, true, MemOpChains,
4959                          TailCallArguments, dl);
4960         ArgOffset += 16;
4961       }
4962       break;
4963     }
4964   }
4965   // If all Altivec parameters fit in registers, as they usually do,
4966   // they get stack space following the non-Altivec parameters.  We
4967   // don't track this here because nobody below needs it.
4968   // If there are more Altivec parameters than fit in registers emit
4969   // the stores here.
4970   if (!isVarArg && nAltivecParamsAtEnd > NumVRs) {
4971     unsigned j = 0;
4972     // Offset is aligned; skip 1st 12 params which go in V registers.
4973     ArgOffset = ((ArgOffset+15)/16)*16;
4974     ArgOffset += 12*16;
4975     for (unsigned i = 0; i != NumOps; ++i) {
4976       SDValue Arg = OutVals[i];
4977       EVT ArgType = Outs[i].VT;
4978       if (ArgType==MVT::v4f32 || ArgType==MVT::v4i32 ||
4979           ArgType==MVT::v8i16 || ArgType==MVT::v16i8) {
4980         if (++j > NumVRs) {
4981           SDValue PtrOff;
4982           // We are emitting Altivec params in order.
4983           LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4984                            isPPC64, isTailCall, true, MemOpChains,
4985                            TailCallArguments, dl);
4986           ArgOffset += 16;
4987         }
4988       }
4989     }
4990   }
4991
4992   if (!MemOpChains.empty())
4993     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4994
4995   // On Darwin, R12 must contain the address of an indirect callee.  This does
4996   // not mean the MTCTR instruction must use R12; it's easier to model this as
4997   // an extra parameter, so do that.
4998   if (!isTailCall &&
4999       !dyn_cast<GlobalAddressSDNode>(Callee) &&
5000       !dyn_cast<ExternalSymbolSDNode>(Callee) &&
5001       !isBLACompatibleAddress(Callee, DAG))
5002     RegsToPass.push_back(std::make_pair((unsigned)(isPPC64 ? PPC::X12 :
5003                                                    PPC::R12), Callee));
5004
5005   // Build a sequence of copy-to-reg nodes chained together with token chain
5006   // and flag operands which copy the outgoing args into the appropriate regs.
5007   SDValue InFlag;
5008   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
5009     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
5010                              RegsToPass[i].second, InFlag);
5011     InFlag = Chain.getValue(1);
5012   }
5013
5014   if (isTailCall)
5015     PrepareTailCall(DAG, InFlag, Chain, dl, isPPC64, SPDiff, NumBytes, LROp,
5016                     FPOp, true, TailCallArguments);
5017
5018   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
5019                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
5020                     Ins, InVals);
5021 }
5022
5023 bool
5024 PPCTargetLowering::CanLowerReturn(CallingConv::ID CallConv,
5025                                   MachineFunction &MF, bool isVarArg,
5026                                   const SmallVectorImpl<ISD::OutputArg> &Outs,
5027                                   LLVMContext &Context) const {
5028   SmallVector<CCValAssign, 16> RVLocs;
5029   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
5030                  RVLocs, Context);
5031   return CCInfo.CheckReturn(Outs, RetCC_PPC);
5032 }
5033
5034 SDValue
5035 PPCTargetLowering::LowerReturn(SDValue Chain,
5036                                CallingConv::ID CallConv, bool isVarArg,
5037                                const SmallVectorImpl<ISD::OutputArg> &Outs,
5038                                const SmallVectorImpl<SDValue> &OutVals,
5039                                SDLoc dl, SelectionDAG &DAG) const {
5040
5041   SmallVector<CCValAssign, 16> RVLocs;
5042   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
5043                  getTargetMachine(), RVLocs, *DAG.getContext());
5044   CCInfo.AnalyzeReturn(Outs, RetCC_PPC);
5045
5046   SDValue Flag;
5047   SmallVector<SDValue, 4> RetOps(1, Chain);
5048
5049   // Copy the result values into the output registers.
5050   for (unsigned i = 0; i != RVLocs.size(); ++i) {
5051     CCValAssign &VA = RVLocs[i];
5052     assert(VA.isRegLoc() && "Can only return in registers!");
5053
5054     SDValue Arg = OutVals[i];
5055
5056     switch (VA.getLocInfo()) {
5057     default: llvm_unreachable("Unknown loc info!");
5058     case CCValAssign::Full: break;
5059     case CCValAssign::AExt:
5060       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
5061       break;
5062     case CCValAssign::ZExt:
5063       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
5064       break;
5065     case CCValAssign::SExt:
5066       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
5067       break;
5068     }
5069
5070     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), Arg, Flag);
5071     Flag = Chain.getValue(1);
5072     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
5073   }
5074
5075   RetOps[0] = Chain;  // Update chain.
5076
5077   // Add the flag if we have it.
5078   if (Flag.getNode())
5079     RetOps.push_back(Flag);
5080
5081   return DAG.getNode(PPCISD::RET_FLAG, dl, MVT::Other, RetOps);
5082 }
5083
5084 SDValue PPCTargetLowering::LowerSTACKRESTORE(SDValue Op, SelectionDAG &DAG,
5085                                    const PPCSubtarget &Subtarget) const {
5086   // When we pop the dynamic allocation we need to restore the SP link.
5087   SDLoc dl(Op);
5088
5089   // Get the corect type for pointers.
5090   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5091
5092   // Construct the stack pointer operand.
5093   bool isPPC64 = Subtarget.isPPC64();
5094   unsigned SP = isPPC64 ? PPC::X1 : PPC::R1;
5095   SDValue StackPtr = DAG.getRegister(SP, PtrVT);
5096
5097   // Get the operands for the STACKRESTORE.
5098   SDValue Chain = Op.getOperand(0);
5099   SDValue SaveSP = Op.getOperand(1);
5100
5101   // Load the old link SP.
5102   SDValue LoadLinkSP = DAG.getLoad(PtrVT, dl, Chain, StackPtr,
5103                                    MachinePointerInfo(),
5104                                    false, false, false, 0);
5105
5106   // Restore the stack pointer.
5107   Chain = DAG.getCopyToReg(LoadLinkSP.getValue(1), dl, SP, SaveSP);
5108
5109   // Store the old link SP.
5110   return DAG.getStore(Chain, dl, LoadLinkSP, StackPtr, MachinePointerInfo(),
5111                       false, false, 0);
5112 }
5113
5114
5115
5116 SDValue
5117 PPCTargetLowering::getReturnAddrFrameIndex(SelectionDAG & DAG) const {
5118   MachineFunction &MF = DAG.getMachineFunction();
5119   bool isPPC64 = Subtarget.isPPC64();
5120   bool isDarwinABI = Subtarget.isDarwinABI();
5121   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5122
5123   // Get current frame pointer save index.  The users of this index will be
5124   // primarily DYNALLOC instructions.
5125   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5126   int RASI = FI->getReturnAddrSaveIndex();
5127
5128   // If the frame pointer save index hasn't been defined yet.
5129   if (!RASI) {
5130     // Find out what the fix offset of the frame pointer save area.
5131     int LROffset = PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI);
5132     // Allocate the frame index for frame pointer save area.
5133     RASI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, LROffset, true);
5134     // Save the result.
5135     FI->setReturnAddrSaveIndex(RASI);
5136   }
5137   return DAG.getFrameIndex(RASI, PtrVT);
5138 }
5139
5140 SDValue
5141 PPCTargetLowering::getFramePointerFrameIndex(SelectionDAG & DAG) const {
5142   MachineFunction &MF = DAG.getMachineFunction();
5143   bool isPPC64 = Subtarget.isPPC64();
5144   bool isDarwinABI = Subtarget.isDarwinABI();
5145   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5146
5147   // Get current frame pointer save index.  The users of this index will be
5148   // primarily DYNALLOC instructions.
5149   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5150   int FPSI = FI->getFramePointerSaveIndex();
5151
5152   // If the frame pointer save index hasn't been defined yet.
5153   if (!FPSI) {
5154     // Find out what the fix offset of the frame pointer save area.
5155     int FPOffset = PPCFrameLowering::getFramePointerSaveOffset(isPPC64,
5156                                                            isDarwinABI);
5157
5158     // Allocate the frame index for frame pointer save area.
5159     FPSI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, FPOffset, true);
5160     // Save the result.
5161     FI->setFramePointerSaveIndex(FPSI);
5162   }
5163   return DAG.getFrameIndex(FPSI, PtrVT);
5164 }
5165
5166 SDValue PPCTargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5167                                          SelectionDAG &DAG,
5168                                          const PPCSubtarget &Subtarget) const {
5169   // Get the inputs.
5170   SDValue Chain = Op.getOperand(0);
5171   SDValue Size  = Op.getOperand(1);
5172   SDLoc dl(Op);
5173
5174   // Get the corect type for pointers.
5175   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5176   // Negate the size.
5177   SDValue NegSize = DAG.getNode(ISD::SUB, dl, PtrVT,
5178                                   DAG.getConstant(0, PtrVT), Size);
5179   // Construct a node for the frame pointer save index.
5180   SDValue FPSIdx = getFramePointerFrameIndex(DAG);
5181   // Build a DYNALLOC node.
5182   SDValue Ops[3] = { Chain, NegSize, FPSIdx };
5183   SDVTList VTs = DAG.getVTList(PtrVT, MVT::Other);
5184   return DAG.getNode(PPCISD::DYNALLOC, dl, VTs, Ops);
5185 }
5186
5187 SDValue PPCTargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
5188                                                SelectionDAG &DAG) const {
5189   SDLoc DL(Op);
5190   return DAG.getNode(PPCISD::EH_SJLJ_SETJMP, DL,
5191                      DAG.getVTList(MVT::i32, MVT::Other),
5192                      Op.getOperand(0), Op.getOperand(1));
5193 }
5194
5195 SDValue PPCTargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
5196                                                 SelectionDAG &DAG) const {
5197   SDLoc DL(Op);
5198   return DAG.getNode(PPCISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
5199                      Op.getOperand(0), Op.getOperand(1));
5200 }
5201
5202 SDValue PPCTargetLowering::LowerLOAD(SDValue Op, SelectionDAG &DAG) const {
5203   assert(Op.getValueType() == MVT::i1 &&
5204          "Custom lowering only for i1 loads");
5205
5206   // First, load 8 bits into 32 bits, then truncate to 1 bit.
5207
5208   SDLoc dl(Op);
5209   LoadSDNode *LD = cast<LoadSDNode>(Op);
5210
5211   SDValue Chain = LD->getChain();
5212   SDValue BasePtr = LD->getBasePtr();
5213   MachineMemOperand *MMO = LD->getMemOperand();
5214
5215   SDValue NewLD = DAG.getExtLoad(ISD::EXTLOAD, dl, getPointerTy(), Chain,
5216                                  BasePtr, MVT::i8, MMO);
5217   SDValue Result = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, NewLD);
5218
5219   SDValue Ops[] = { Result, SDValue(NewLD.getNode(), 1) };
5220   return DAG.getMergeValues(Ops, dl);
5221 }
5222
5223 SDValue PPCTargetLowering::LowerSTORE(SDValue Op, SelectionDAG &DAG) const {
5224   assert(Op.getOperand(1).getValueType() == MVT::i1 &&
5225          "Custom lowering only for i1 stores");
5226
5227   // First, zero extend to 32 bits, then use a truncating store to 8 bits.
5228
5229   SDLoc dl(Op);
5230   StoreSDNode *ST = cast<StoreSDNode>(Op);
5231
5232   SDValue Chain = ST->getChain();
5233   SDValue BasePtr = ST->getBasePtr();
5234   SDValue Value = ST->getValue();
5235   MachineMemOperand *MMO = ST->getMemOperand();
5236
5237   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, getPointerTy(), Value);
5238   return DAG.getTruncStore(Chain, dl, Value, BasePtr, MVT::i8, MMO);
5239 }
5240
5241 // FIXME: Remove this once the ANDI glue bug is fixed:
5242 SDValue PPCTargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
5243   assert(Op.getValueType() == MVT::i1 &&
5244          "Custom lowering only for i1 results");
5245
5246   SDLoc DL(Op);
5247   return DAG.getNode(PPCISD::ANDIo_1_GT_BIT, DL, MVT::i1,
5248                      Op.getOperand(0));
5249 }
5250
5251 /// LowerSELECT_CC - Lower floating point select_cc's into fsel instruction when
5252 /// possible.
5253 SDValue PPCTargetLowering::LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const {
5254   // Not FP? Not a fsel.
5255   if (!Op.getOperand(0).getValueType().isFloatingPoint() ||
5256       !Op.getOperand(2).getValueType().isFloatingPoint())
5257     return Op;
5258
5259   // We might be able to do better than this under some circumstances, but in
5260   // general, fsel-based lowering of select is a finite-math-only optimization.
5261   // For more information, see section F.3 of the 2.06 ISA specification.
5262   if (!DAG.getTarget().Options.NoInfsFPMath ||
5263       !DAG.getTarget().Options.NoNaNsFPMath)
5264     return Op;
5265
5266   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
5267
5268   EVT ResVT = Op.getValueType();
5269   EVT CmpVT = Op.getOperand(0).getValueType();
5270   SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
5271   SDValue TV  = Op.getOperand(2), FV  = Op.getOperand(3);
5272   SDLoc dl(Op);
5273
5274   // If the RHS of the comparison is a 0.0, we don't need to do the
5275   // subtraction at all.
5276   SDValue Sel1;
5277   if (isFloatingPointZero(RHS))
5278     switch (CC) {
5279     default: break;       // SETUO etc aren't handled by fsel.
5280     case ISD::SETNE:
5281       std::swap(TV, FV);
5282     case ISD::SETEQ:
5283       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5284         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5285       Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5286       if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5287         Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5288       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5289                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), Sel1, FV);
5290     case ISD::SETULT:
5291     case ISD::SETLT:
5292       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5293     case ISD::SETOGE:
5294     case ISD::SETGE:
5295       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5296         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5297       return DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5298     case ISD::SETUGT:
5299     case ISD::SETGT:
5300       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5301     case ISD::SETOLE:
5302     case ISD::SETLE:
5303       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5304         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5305       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5306                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), TV, FV);
5307     }
5308
5309   SDValue Cmp;
5310   switch (CC) {
5311   default: break;       // SETUO etc aren't handled by fsel.
5312   case ISD::SETNE:
5313     std::swap(TV, FV);
5314   case ISD::SETEQ:
5315     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5316     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5317       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5318     Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5319     if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5320       Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5321     return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5322                        DAG.getNode(ISD::FNEG, dl, MVT::f64, Cmp), Sel1, FV);
5323   case ISD::SETULT:
5324   case ISD::SETLT:
5325     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5326     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5327       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5328     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5329   case ISD::SETOGE:
5330   case ISD::SETGE:
5331     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5332     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5333       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5334     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5335   case ISD::SETUGT:
5336   case ISD::SETGT:
5337     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5338     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5339       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5340     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5341   case ISD::SETOLE:
5342   case ISD::SETLE:
5343     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5344     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5345       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5346     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5347   }
5348   return Op;
5349 }
5350
5351 // FIXME: Split this code up when LegalizeDAGTypes lands.
5352 SDValue PPCTargetLowering::LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG,
5353                                            SDLoc dl) const {
5354   assert(Op.getOperand(0).getValueType().isFloatingPoint());
5355   SDValue Src = Op.getOperand(0);
5356   if (Src.getValueType() == MVT::f32)
5357     Src = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Src);
5358
5359   SDValue Tmp;
5360   switch (Op.getSimpleValueType().SimpleTy) {
5361   default: llvm_unreachable("Unhandled FP_TO_INT type in custom expander!");
5362   case MVT::i32:
5363     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIWZ :
5364                         (Subtarget.hasFPCVT() ? PPCISD::FCTIWUZ :
5365                                                    PPCISD::FCTIDZ),
5366                       dl, MVT::f64, Src);
5367     break;
5368   case MVT::i64:
5369     assert((Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT()) &&
5370            "i64 FP_TO_UINT is supported only with FPCVT");
5371     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIDZ :
5372                                                         PPCISD::FCTIDUZ,
5373                       dl, MVT::f64, Src);
5374     break;
5375   }
5376
5377   // Convert the FP value to an int value through memory.
5378   bool i32Stack = Op.getValueType() == MVT::i32 && Subtarget.hasSTFIWX() &&
5379     (Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT());
5380   SDValue FIPtr = DAG.CreateStackTemporary(i32Stack ? MVT::i32 : MVT::f64);
5381   int FI = cast<FrameIndexSDNode>(FIPtr)->getIndex();
5382   MachinePointerInfo MPI = MachinePointerInfo::getFixedStack(FI);
5383
5384   // Emit a store to the stack slot.
5385   SDValue Chain;
5386   if (i32Stack) {
5387     MachineFunction &MF = DAG.getMachineFunction();
5388     MachineMemOperand *MMO =
5389       MF.getMachineMemOperand(MPI, MachineMemOperand::MOStore, 4, 4);
5390     SDValue Ops[] = { DAG.getEntryNode(), Tmp, FIPtr };
5391     Chain = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
5392               DAG.getVTList(MVT::Other), Ops, MVT::i32, MMO);
5393   } else
5394     Chain = DAG.getStore(DAG.getEntryNode(), dl, Tmp, FIPtr,
5395                          MPI, false, false, 0);
5396
5397   // Result is a load from the stack slot.  If loading 4 bytes, make sure to
5398   // add in a bias.
5399   if (Op.getValueType() == MVT::i32 && !i32Stack) {
5400     FIPtr = DAG.getNode(ISD::ADD, dl, FIPtr.getValueType(), FIPtr,
5401                         DAG.getConstant(4, FIPtr.getValueType()));
5402     MPI = MachinePointerInfo();
5403   }
5404
5405   return DAG.getLoad(Op.getValueType(), dl, Chain, FIPtr, MPI,
5406                      false, false, false, 0);
5407 }
5408
5409 SDValue PPCTargetLowering::LowerINT_TO_FP(SDValue Op,
5410                                            SelectionDAG &DAG) const {
5411   SDLoc dl(Op);
5412   // Don't handle ppc_fp128 here; let it be lowered to a libcall.
5413   if (Op.getValueType() != MVT::f32 && Op.getValueType() != MVT::f64)
5414     return SDValue();
5415
5416   if (Op.getOperand(0).getValueType() == MVT::i1)
5417     return DAG.getNode(ISD::SELECT, dl, Op.getValueType(), Op.getOperand(0),
5418                        DAG.getConstantFP(1.0, Op.getValueType()),
5419                        DAG.getConstantFP(0.0, Op.getValueType()));
5420
5421   assert((Op.getOpcode() == ISD::SINT_TO_FP || Subtarget.hasFPCVT()) &&
5422          "UINT_TO_FP is supported only with FPCVT");
5423
5424   // If we have FCFIDS, then use it when converting to single-precision.
5425   // Otherwise, convert to double-precision and then round.
5426   unsigned FCFOp = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5427                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5428                     PPCISD::FCFIDUS : PPCISD::FCFIDS) :
5429                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5430                     PPCISD::FCFIDU : PPCISD::FCFID);
5431   MVT      FCFTy = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5432                    MVT::f32 : MVT::f64;
5433
5434   if (Op.getOperand(0).getValueType() == MVT::i64) {
5435     SDValue SINT = Op.getOperand(0);
5436     // When converting to single-precision, we actually need to convert
5437     // to double-precision first and then round to single-precision.
5438     // To avoid double-rounding effects during that operation, we have
5439     // to prepare the input operand.  Bits that might be truncated when
5440     // converting to double-precision are replaced by a bit that won't
5441     // be lost at this stage, but is below the single-precision rounding
5442     // position.
5443     //
5444     // However, if -enable-unsafe-fp-math is in effect, accept double
5445     // rounding to avoid the extra overhead.
5446     if (Op.getValueType() == MVT::f32 &&
5447         !Subtarget.hasFPCVT() &&
5448         !DAG.getTarget().Options.UnsafeFPMath) {
5449
5450       // Twiddle input to make sure the low 11 bits are zero.  (If this
5451       // is the case, we are guaranteed the value will fit into the 53 bit
5452       // mantissa of an IEEE double-precision value without rounding.)
5453       // If any of those low 11 bits were not zero originally, make sure
5454       // bit 12 (value 2048) is set instead, so that the final rounding
5455       // to single-precision gets the correct result.
5456       SDValue Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5457                                   SINT, DAG.getConstant(2047, MVT::i64));
5458       Round = DAG.getNode(ISD::ADD, dl, MVT::i64,
5459                           Round, DAG.getConstant(2047, MVT::i64));
5460       Round = DAG.getNode(ISD::OR, dl, MVT::i64, Round, SINT);
5461       Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5462                           Round, DAG.getConstant(-2048, MVT::i64));
5463
5464       // However, we cannot use that value unconditionally: if the magnitude
5465       // of the input value is small, the bit-twiddling we did above might
5466       // end up visibly changing the output.  Fortunately, in that case, we
5467       // don't need to twiddle bits since the original input will convert
5468       // exactly to double-precision floating-point already.  Therefore,
5469       // construct a conditional to use the original value if the top 11
5470       // bits are all sign-bit copies, and use the rounded value computed
5471       // above otherwise.
5472       SDValue Cond = DAG.getNode(ISD::SRA, dl, MVT::i64,
5473                                  SINT, DAG.getConstant(53, MVT::i32));
5474       Cond = DAG.getNode(ISD::ADD, dl, MVT::i64,
5475                          Cond, DAG.getConstant(1, MVT::i64));
5476       Cond = DAG.getSetCC(dl, MVT::i32,
5477                           Cond, DAG.getConstant(1, MVT::i64), ISD::SETUGT);
5478
5479       SINT = DAG.getNode(ISD::SELECT, dl, MVT::i64, Cond, Round, SINT);
5480     }
5481
5482     SDValue Bits = DAG.getNode(ISD::BITCAST, dl, MVT::f64, SINT);
5483     SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Bits);
5484
5485     if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5486       FP = DAG.getNode(ISD::FP_ROUND, dl,
5487                        MVT::f32, FP, DAG.getIntPtrConstant(0));
5488     return FP;
5489   }
5490
5491   assert(Op.getOperand(0).getValueType() == MVT::i32 &&
5492          "Unhandled INT_TO_FP type in custom expander!");
5493   // Since we only generate this in 64-bit mode, we can take advantage of
5494   // 64-bit registers.  In particular, sign extend the input value into the
5495   // 64-bit register with extsw, store the WHOLE 64-bit value into the stack
5496   // then lfd it and fcfid it.
5497   MachineFunction &MF = DAG.getMachineFunction();
5498   MachineFrameInfo *FrameInfo = MF.getFrameInfo();
5499   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5500
5501   SDValue Ld;
5502   if (Subtarget.hasLFIWAX() || Subtarget.hasFPCVT()) {
5503     int FrameIdx = FrameInfo->CreateStackObject(4, 4, false);
5504     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5505
5506     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0), FIdx,
5507                                  MachinePointerInfo::getFixedStack(FrameIdx),
5508                                  false, false, 0);
5509
5510     assert(cast<StoreSDNode>(Store)->getMemoryVT() == MVT::i32 &&
5511            "Expected an i32 store");
5512     MachineMemOperand *MMO =
5513       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(FrameIdx),
5514                               MachineMemOperand::MOLoad, 4, 4);
5515     SDValue Ops[] = { Store, FIdx };
5516     Ld = DAG.getMemIntrinsicNode(Op.getOpcode() == ISD::UINT_TO_FP ?
5517                                    PPCISD::LFIWZX : PPCISD::LFIWAX,
5518                                  dl, DAG.getVTList(MVT::f64, MVT::Other),
5519                                  Ops, MVT::i32, MMO);
5520   } else {
5521     assert(Subtarget.isPPC64() &&
5522            "i32->FP without LFIWAX supported only on PPC64");
5523
5524     int FrameIdx = FrameInfo->CreateStackObject(8, 8, false);
5525     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5526
5527     SDValue Ext64 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i64,
5528                                 Op.getOperand(0));
5529
5530     // STD the extended value into the stack slot.
5531     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Ext64, FIdx,
5532                                  MachinePointerInfo::getFixedStack(FrameIdx),
5533                                  false, false, 0);
5534
5535     // Load the value as a double.
5536     Ld = DAG.getLoad(MVT::f64, dl, Store, FIdx,
5537                      MachinePointerInfo::getFixedStack(FrameIdx),
5538                      false, false, false, 0);
5539   }
5540
5541   // FCFID it and return it.
5542   SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Ld);
5543   if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5544     FP = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, FP, DAG.getIntPtrConstant(0));
5545   return FP;
5546 }
5547
5548 SDValue PPCTargetLowering::LowerFLT_ROUNDS_(SDValue Op,
5549                                             SelectionDAG &DAG) const {
5550   SDLoc dl(Op);
5551   /*
5552    The rounding mode is in bits 30:31 of FPSR, and has the following
5553    settings:
5554      00 Round to nearest
5555      01 Round to 0
5556      10 Round to +inf
5557      11 Round to -inf
5558
5559   FLT_ROUNDS, on the other hand, expects the following:
5560     -1 Undefined
5561      0 Round to 0
5562      1 Round to nearest
5563      2 Round to +inf
5564      3 Round to -inf
5565
5566   To perform the conversion, we do:
5567     ((FPSCR & 0x3) ^ ((~FPSCR & 0x3) >> 1))
5568   */
5569
5570   MachineFunction &MF = DAG.getMachineFunction();
5571   EVT VT = Op.getValueType();
5572   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5573
5574   // Save FP Control Word to register
5575   EVT NodeTys[] = {
5576     MVT::f64,    // return register
5577     MVT::Glue    // unused in this context
5578   };
5579   SDValue Chain = DAG.getNode(PPCISD::MFFS, dl, NodeTys, None);
5580
5581   // Save FP register to stack slot
5582   int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8, false);
5583   SDValue StackSlot = DAG.getFrameIndex(SSFI, PtrVT);
5584   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Chain,
5585                                StackSlot, MachinePointerInfo(), false, false,0);
5586
5587   // Load FP Control Word from low 32 bits of stack slot.
5588   SDValue Four = DAG.getConstant(4, PtrVT);
5589   SDValue Addr = DAG.getNode(ISD::ADD, dl, PtrVT, StackSlot, Four);
5590   SDValue CWD = DAG.getLoad(MVT::i32, dl, Store, Addr, MachinePointerInfo(),
5591                             false, false, false, 0);
5592
5593   // Transform as necessary
5594   SDValue CWD1 =
5595     DAG.getNode(ISD::AND, dl, MVT::i32,
5596                 CWD, DAG.getConstant(3, MVT::i32));
5597   SDValue CWD2 =
5598     DAG.getNode(ISD::SRL, dl, MVT::i32,
5599                 DAG.getNode(ISD::AND, dl, MVT::i32,
5600                             DAG.getNode(ISD::XOR, dl, MVT::i32,
5601                                         CWD, DAG.getConstant(3, MVT::i32)),
5602                             DAG.getConstant(3, MVT::i32)),
5603                 DAG.getConstant(1, MVT::i32));
5604
5605   SDValue RetVal =
5606     DAG.getNode(ISD::XOR, dl, MVT::i32, CWD1, CWD2);
5607
5608   return DAG.getNode((VT.getSizeInBits() < 16 ?
5609                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
5610 }
5611
5612 SDValue PPCTargetLowering::LowerSHL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5613   EVT VT = Op.getValueType();
5614   unsigned BitWidth = VT.getSizeInBits();
5615   SDLoc dl(Op);
5616   assert(Op.getNumOperands() == 3 &&
5617          VT == Op.getOperand(1).getValueType() &&
5618          "Unexpected SHL!");
5619
5620   // Expand into a bunch of logical ops.  Note that these ops
5621   // depend on the PPC behavior for oversized shift amounts.
5622   SDValue Lo = Op.getOperand(0);
5623   SDValue Hi = Op.getOperand(1);
5624   SDValue Amt = Op.getOperand(2);
5625   EVT AmtVT = Amt.getValueType();
5626
5627   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5628                              DAG.getConstant(BitWidth, AmtVT), Amt);
5629   SDValue Tmp2 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Amt);
5630   SDValue Tmp3 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Tmp1);
5631   SDValue Tmp4 = DAG.getNode(ISD::OR , dl, VT, Tmp2, Tmp3);
5632   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5633                              DAG.getConstant(-BitWidth, AmtVT));
5634   SDValue Tmp6 = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Tmp5);
5635   SDValue OutHi = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5636   SDValue OutLo = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Amt);
5637   SDValue OutOps[] = { OutLo, OutHi };
5638   return DAG.getMergeValues(OutOps, dl);
5639 }
5640
5641 SDValue PPCTargetLowering::LowerSRL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5642   EVT VT = Op.getValueType();
5643   SDLoc dl(Op);
5644   unsigned BitWidth = VT.getSizeInBits();
5645   assert(Op.getNumOperands() == 3 &&
5646          VT == Op.getOperand(1).getValueType() &&
5647          "Unexpected SRL!");
5648
5649   // Expand into a bunch of logical ops.  Note that these ops
5650   // depend on the PPC behavior for oversized shift amounts.
5651   SDValue Lo = Op.getOperand(0);
5652   SDValue Hi = Op.getOperand(1);
5653   SDValue Amt = Op.getOperand(2);
5654   EVT AmtVT = Amt.getValueType();
5655
5656   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5657                              DAG.getConstant(BitWidth, AmtVT), Amt);
5658   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5659   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5660   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5661   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5662                              DAG.getConstant(-BitWidth, AmtVT));
5663   SDValue Tmp6 = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Tmp5);
5664   SDValue OutLo = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5665   SDValue OutHi = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Amt);
5666   SDValue OutOps[] = { OutLo, OutHi };
5667   return DAG.getMergeValues(OutOps, dl);
5668 }
5669
5670 SDValue PPCTargetLowering::LowerSRA_PARTS(SDValue Op, SelectionDAG &DAG) const {
5671   SDLoc dl(Op);
5672   EVT VT = Op.getValueType();
5673   unsigned BitWidth = VT.getSizeInBits();
5674   assert(Op.getNumOperands() == 3 &&
5675          VT == Op.getOperand(1).getValueType() &&
5676          "Unexpected SRA!");
5677
5678   // Expand into a bunch of logical ops, followed by a select_cc.
5679   SDValue Lo = Op.getOperand(0);
5680   SDValue Hi = Op.getOperand(1);
5681   SDValue Amt = Op.getOperand(2);
5682   EVT AmtVT = Amt.getValueType();
5683
5684   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5685                              DAG.getConstant(BitWidth, AmtVT), Amt);
5686   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5687   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5688   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5689   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5690                              DAG.getConstant(-BitWidth, AmtVT));
5691   SDValue Tmp6 = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Tmp5);
5692   SDValue OutHi = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Amt);
5693   SDValue OutLo = DAG.getSelectCC(dl, Tmp5, DAG.getConstant(0, AmtVT),
5694                                   Tmp4, Tmp6, ISD::SETLE);
5695   SDValue OutOps[] = { OutLo, OutHi };
5696   return DAG.getMergeValues(OutOps, dl);
5697 }
5698
5699 //===----------------------------------------------------------------------===//
5700 // Vector related lowering.
5701 //
5702
5703 /// BuildSplatI - Build a canonical splati of Val with an element size of
5704 /// SplatSize.  Cast the result to VT.
5705 static SDValue BuildSplatI(int Val, unsigned SplatSize, EVT VT,
5706                              SelectionDAG &DAG, SDLoc dl) {
5707   assert(Val >= -16 && Val <= 15 && "vsplti is out of range!");
5708
5709   static const EVT VTys[] = { // canonical VT to use for each size.
5710     MVT::v16i8, MVT::v8i16, MVT::Other, MVT::v4i32
5711   };
5712
5713   EVT ReqVT = VT != MVT::Other ? VT : VTys[SplatSize-1];
5714
5715   // Force vspltis[hw] -1 to vspltisb -1 to canonicalize.
5716   if (Val == -1)
5717     SplatSize = 1;
5718
5719   EVT CanonicalVT = VTys[SplatSize-1];
5720
5721   // Build a canonical splat for this value.
5722   SDValue Elt = DAG.getConstant(Val, MVT::i32);
5723   SmallVector<SDValue, 8> Ops;
5724   Ops.assign(CanonicalVT.getVectorNumElements(), Elt);
5725   SDValue Res = DAG.getNode(ISD::BUILD_VECTOR, dl, CanonicalVT, Ops);
5726   return DAG.getNode(ISD::BITCAST, dl, ReqVT, Res);
5727 }
5728
5729 /// BuildIntrinsicOp - Return a unary operator intrinsic node with the
5730 /// specified intrinsic ID.
5731 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op,
5732                                 SelectionDAG &DAG, SDLoc dl,
5733                                 EVT DestVT = MVT::Other) {
5734   if (DestVT == MVT::Other) DestVT = Op.getValueType();
5735   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5736                      DAG.getConstant(IID, MVT::i32), Op);
5737 }
5738
5739 /// BuildIntrinsicOp - Return a binary operator intrinsic node with the
5740 /// specified intrinsic ID.
5741 static SDValue BuildIntrinsicOp(unsigned IID, SDValue LHS, SDValue RHS,
5742                                 SelectionDAG &DAG, SDLoc dl,
5743                                 EVT DestVT = MVT::Other) {
5744   if (DestVT == MVT::Other) DestVT = LHS.getValueType();
5745   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5746                      DAG.getConstant(IID, MVT::i32), LHS, RHS);
5747 }
5748
5749 /// BuildIntrinsicOp - Return a ternary operator intrinsic node with the
5750 /// specified intrinsic ID.
5751 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op0, SDValue Op1,
5752                                 SDValue Op2, SelectionDAG &DAG,
5753                                 SDLoc dl, EVT DestVT = MVT::Other) {
5754   if (DestVT == MVT::Other) DestVT = Op0.getValueType();
5755   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5756                      DAG.getConstant(IID, MVT::i32), Op0, Op1, Op2);
5757 }
5758
5759
5760 /// BuildVSLDOI - Return a VECTOR_SHUFFLE that is a vsldoi of the specified
5761 /// amount.  The result has the specified value type.
5762 static SDValue BuildVSLDOI(SDValue LHS, SDValue RHS, unsigned Amt,
5763                              EVT VT, SelectionDAG &DAG, SDLoc dl) {
5764   // Force LHS/RHS to be the right type.
5765   LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, LHS);
5766   RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, RHS);
5767
5768   int Ops[16];
5769   for (unsigned i = 0; i != 16; ++i)
5770     Ops[i] = i + Amt;
5771   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, LHS, RHS, Ops);
5772   return DAG.getNode(ISD::BITCAST, dl, VT, T);
5773 }
5774
5775 // If this is a case we can't handle, return null and let the default
5776 // expansion code take care of it.  If we CAN select this case, and if it
5777 // selects to a single instruction, return Op.  Otherwise, if we can codegen
5778 // this case more efficiently than a constant pool load, lower it to the
5779 // sequence of ops that should be used.
5780 SDValue PPCTargetLowering::LowerBUILD_VECTOR(SDValue Op,
5781                                              SelectionDAG &DAG) const {
5782   SDLoc dl(Op);
5783   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(Op.getNode());
5784   assert(BVN && "Expected a BuildVectorSDNode in LowerBUILD_VECTOR");
5785
5786   // Check if this is a splat of a constant value.
5787   APInt APSplatBits, APSplatUndef;
5788   unsigned SplatBitSize;
5789   bool HasAnyUndefs;
5790   if (! BVN->isConstantSplat(APSplatBits, APSplatUndef, SplatBitSize,
5791                              HasAnyUndefs, 0, true) || SplatBitSize > 32)
5792     return SDValue();
5793
5794   unsigned SplatBits = APSplatBits.getZExtValue();
5795   unsigned SplatUndef = APSplatUndef.getZExtValue();
5796   unsigned SplatSize = SplatBitSize / 8;
5797
5798   // First, handle single instruction cases.
5799
5800   // All zeros?
5801   if (SplatBits == 0) {
5802     // Canonicalize all zero vectors to be v4i32.
5803     if (Op.getValueType() != MVT::v4i32 || HasAnyUndefs) {
5804       SDValue Z = DAG.getConstant(0, MVT::i32);
5805       Z = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Z, Z, Z, Z);
5806       Op = DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Z);
5807     }
5808     return Op;
5809   }
5810
5811   // If the sign extended value is in the range [-16,15], use VSPLTI[bhw].
5812   int32_t SextVal= (int32_t(SplatBits << (32-SplatBitSize)) >>
5813                     (32-SplatBitSize));
5814   if (SextVal >= -16 && SextVal <= 15)
5815     return BuildSplatI(SextVal, SplatSize, Op.getValueType(), DAG, dl);
5816
5817
5818   // Two instruction sequences.
5819
5820   // If this value is in the range [-32,30] and is even, use:
5821   //     VSPLTI[bhw](val/2) + VSPLTI[bhw](val/2)
5822   // If this value is in the range [17,31] and is odd, use:
5823   //     VSPLTI[bhw](val-16) - VSPLTI[bhw](-16)
5824   // If this value is in the range [-31,-17] and is odd, use:
5825   //     VSPLTI[bhw](val+16) + VSPLTI[bhw](-16)
5826   // Note the last two are three-instruction sequences.
5827   if (SextVal >= -32 && SextVal <= 31) {
5828     // To avoid having these optimizations undone by constant folding,
5829     // we convert to a pseudo that will be expanded later into one of
5830     // the above forms.
5831     SDValue Elt = DAG.getConstant(SextVal, MVT::i32);
5832     EVT VT = (SplatSize == 1 ? MVT::v16i8 :
5833               (SplatSize == 2 ? MVT::v8i16 : MVT::v4i32));
5834     SDValue EltSize = DAG.getConstant(SplatSize, MVT::i32);
5835     SDValue RetVal = DAG.getNode(PPCISD::VADD_SPLAT, dl, VT, Elt, EltSize);
5836     if (VT == Op.getValueType())
5837       return RetVal;
5838     else
5839       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), RetVal);
5840   }
5841
5842   // If this is 0x8000_0000 x 4, turn into vspltisw + vslw.  If it is
5843   // 0x7FFF_FFFF x 4, turn it into not(0x8000_0000).  This is important
5844   // for fneg/fabs.
5845   if (SplatSize == 4 && SplatBits == (0x7FFFFFFF&~SplatUndef)) {
5846     // Make -1 and vspltisw -1:
5847     SDValue OnesV = BuildSplatI(-1, 4, MVT::v4i32, DAG, dl);
5848
5849     // Make the VSLW intrinsic, computing 0x8000_0000.
5850     SDValue Res = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, OnesV,
5851                                    OnesV, DAG, dl);
5852
5853     // xor by OnesV to invert it.
5854     Res = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Res, OnesV);
5855     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5856   }
5857
5858   // The remaining cases assume either big endian element order or
5859   // a splat-size that equates to the element size of the vector
5860   // to be built.  An example that doesn't work for little endian is
5861   // {0, -1, 0, -1, 0, -1, 0, -1} which has a splat size of 32 bits
5862   // and a vector element size of 16 bits.  The code below will
5863   // produce the vector in big endian element order, which for little
5864   // endian is {-1, 0, -1, 0, -1, 0, -1, 0}.
5865
5866   // For now, just avoid these optimizations in that case.
5867   // FIXME: Develop correct optimizations for LE with mismatched
5868   // splat and element sizes.
5869
5870   if (Subtarget.isLittleEndian() &&
5871       SplatSize != Op.getValueType().getVectorElementType().getSizeInBits())
5872     return SDValue();
5873
5874   // Check to see if this is a wide variety of vsplti*, binop self cases.
5875   static const signed char SplatCsts[] = {
5876     -1, 1, -2, 2, -3, 3, -4, 4, -5, 5, -6, 6, -7, 7,
5877     -8, 8, -9, 9, -10, 10, -11, 11, -12, 12, -13, 13, 14, -14, 15, -15, -16
5878   };
5879
5880   for (unsigned idx = 0; idx < array_lengthof(SplatCsts); ++idx) {
5881     // Indirect through the SplatCsts array so that we favor 'vsplti -1' for
5882     // cases which are ambiguous (e.g. formation of 0x8000_0000).  'vsplti -1'
5883     int i = SplatCsts[idx];
5884
5885     // Figure out what shift amount will be used by altivec if shifted by i in
5886     // this splat size.
5887     unsigned TypeShiftAmt = i & (SplatBitSize-1);
5888
5889     // vsplti + shl self.
5890     if (SextVal == (int)((unsigned)i << TypeShiftAmt)) {
5891       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5892       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5893         Intrinsic::ppc_altivec_vslb, Intrinsic::ppc_altivec_vslh, 0,
5894         Intrinsic::ppc_altivec_vslw
5895       };
5896       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5897       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5898     }
5899
5900     // vsplti + srl self.
5901     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5902       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5903       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5904         Intrinsic::ppc_altivec_vsrb, Intrinsic::ppc_altivec_vsrh, 0,
5905         Intrinsic::ppc_altivec_vsrw
5906       };
5907       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5908       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5909     }
5910
5911     // vsplti + sra self.
5912     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5913       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5914       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5915         Intrinsic::ppc_altivec_vsrab, Intrinsic::ppc_altivec_vsrah, 0,
5916         Intrinsic::ppc_altivec_vsraw
5917       };
5918       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5919       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5920     }
5921
5922     // vsplti + rol self.
5923     if (SextVal == (int)(((unsigned)i << TypeShiftAmt) |
5924                          ((unsigned)i >> (SplatBitSize-TypeShiftAmt)))) {
5925       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5926       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5927         Intrinsic::ppc_altivec_vrlb, Intrinsic::ppc_altivec_vrlh, 0,
5928         Intrinsic::ppc_altivec_vrlw
5929       };
5930       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5931       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5932     }
5933
5934     // t = vsplti c, result = vsldoi t, t, 1
5935     if (SextVal == (int)(((unsigned)i << 8) | (i < 0 ? 0xFF : 0))) {
5936       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5937       return BuildVSLDOI(T, T, 1, Op.getValueType(), DAG, dl);
5938     }
5939     // t = vsplti c, result = vsldoi t, t, 2
5940     if (SextVal == (int)(((unsigned)i << 16) | (i < 0 ? 0xFFFF : 0))) {
5941       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5942       return BuildVSLDOI(T, T, 2, Op.getValueType(), DAG, dl);
5943     }
5944     // t = vsplti c, result = vsldoi t, t, 3
5945     if (SextVal == (int)(((unsigned)i << 24) | (i < 0 ? 0xFFFFFF : 0))) {
5946       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5947       return BuildVSLDOI(T, T, 3, Op.getValueType(), DAG, dl);
5948     }
5949   }
5950
5951   return SDValue();
5952 }
5953
5954 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
5955 /// the specified operations to build the shuffle.
5956 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
5957                                       SDValue RHS, SelectionDAG &DAG,
5958                                       SDLoc dl) {
5959   unsigned OpNum = (PFEntry >> 26) & 0x0F;
5960   unsigned LHSID = (PFEntry >> 13) & ((1 << 13)-1);
5961   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
5962
5963   enum {
5964     OP_COPY = 0,  // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
5965     OP_VMRGHW,
5966     OP_VMRGLW,
5967     OP_VSPLTISW0,
5968     OP_VSPLTISW1,
5969     OP_VSPLTISW2,
5970     OP_VSPLTISW3,
5971     OP_VSLDOI4,
5972     OP_VSLDOI8,
5973     OP_VSLDOI12
5974   };
5975
5976   if (OpNum == OP_COPY) {
5977     if (LHSID == (1*9+2)*9+3) return LHS;
5978     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
5979     return RHS;
5980   }
5981
5982   SDValue OpLHS, OpRHS;
5983   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG, dl);
5984   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG, dl);
5985
5986   int ShufIdxs[16];
5987   switch (OpNum) {
5988   default: llvm_unreachable("Unknown i32 permute!");
5989   case OP_VMRGHW:
5990     ShufIdxs[ 0] =  0; ShufIdxs[ 1] =  1; ShufIdxs[ 2] =  2; ShufIdxs[ 3] =  3;
5991     ShufIdxs[ 4] = 16; ShufIdxs[ 5] = 17; ShufIdxs[ 6] = 18; ShufIdxs[ 7] = 19;
5992     ShufIdxs[ 8] =  4; ShufIdxs[ 9] =  5; ShufIdxs[10] =  6; ShufIdxs[11] =  7;
5993     ShufIdxs[12] = 20; ShufIdxs[13] = 21; ShufIdxs[14] = 22; ShufIdxs[15] = 23;
5994     break;
5995   case OP_VMRGLW:
5996     ShufIdxs[ 0] =  8; ShufIdxs[ 1] =  9; ShufIdxs[ 2] = 10; ShufIdxs[ 3] = 11;
5997     ShufIdxs[ 4] = 24; ShufIdxs[ 5] = 25; ShufIdxs[ 6] = 26; ShufIdxs[ 7] = 27;
5998     ShufIdxs[ 8] = 12; ShufIdxs[ 9] = 13; ShufIdxs[10] = 14; ShufIdxs[11] = 15;
5999     ShufIdxs[12] = 28; ShufIdxs[13] = 29; ShufIdxs[14] = 30; ShufIdxs[15] = 31;
6000     break;
6001   case OP_VSPLTISW0:
6002     for (unsigned i = 0; i != 16; ++i)
6003       ShufIdxs[i] = (i&3)+0;
6004     break;
6005   case OP_VSPLTISW1:
6006     for (unsigned i = 0; i != 16; ++i)
6007       ShufIdxs[i] = (i&3)+4;
6008     break;
6009   case OP_VSPLTISW2:
6010     for (unsigned i = 0; i != 16; ++i)
6011       ShufIdxs[i] = (i&3)+8;
6012     break;
6013   case OP_VSPLTISW3:
6014     for (unsigned i = 0; i != 16; ++i)
6015       ShufIdxs[i] = (i&3)+12;
6016     break;
6017   case OP_VSLDOI4:
6018     return BuildVSLDOI(OpLHS, OpRHS, 4, OpLHS.getValueType(), DAG, dl);
6019   case OP_VSLDOI8:
6020     return BuildVSLDOI(OpLHS, OpRHS, 8, OpLHS.getValueType(), DAG, dl);
6021   case OP_VSLDOI12:
6022     return BuildVSLDOI(OpLHS, OpRHS, 12, OpLHS.getValueType(), DAG, dl);
6023   }
6024   EVT VT = OpLHS.getValueType();
6025   OpLHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLHS);
6026   OpRHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpRHS);
6027   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, OpLHS, OpRHS, ShufIdxs);
6028   return DAG.getNode(ISD::BITCAST, dl, VT, T);
6029 }
6030
6031 /// LowerVECTOR_SHUFFLE - Return the code we lower for VECTOR_SHUFFLE.  If this
6032 /// is a shuffle we can handle in a single instruction, return it.  Otherwise,
6033 /// return the code it can be lowered into.  Worst case, it can always be
6034 /// lowered into a vperm.
6035 SDValue PPCTargetLowering::LowerVECTOR_SHUFFLE(SDValue Op,
6036                                                SelectionDAG &DAG) const {
6037   SDLoc dl(Op);
6038   SDValue V1 = Op.getOperand(0);
6039   SDValue V2 = Op.getOperand(1);
6040   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6041   EVT VT = Op.getValueType();
6042   bool isLittleEndian = Subtarget.isLittleEndian();
6043
6044   // Cases that are handled by instructions that take permute immediates
6045   // (such as vsplt*) should be left as VECTOR_SHUFFLE nodes so they can be
6046   // selected by the instruction selector.
6047   if (V2.getOpcode() == ISD::UNDEF) {
6048     if (PPC::isSplatShuffleMask(SVOp, 1) ||
6049         PPC::isSplatShuffleMask(SVOp, 2) ||
6050         PPC::isSplatShuffleMask(SVOp, 4) ||
6051         PPC::isVPKUWUMShuffleMask(SVOp, 1, DAG) ||
6052         PPC::isVPKUHUMShuffleMask(SVOp, 1, DAG) ||
6053         PPC::isVSLDOIShuffleMask(SVOp, true, DAG) != -1 ||
6054         PPC::isVMRGLShuffleMask(SVOp, 1, 1, DAG) ||
6055         PPC::isVMRGLShuffleMask(SVOp, 2, 1, DAG) ||
6056         PPC::isVMRGLShuffleMask(SVOp, 4, 1, DAG) ||
6057         PPC::isVMRGHShuffleMask(SVOp, 1, 1, DAG) ||
6058         PPC::isVMRGHShuffleMask(SVOp, 2, 1, DAG) ||
6059         PPC::isVMRGHShuffleMask(SVOp, 4, 1, DAG)) {
6060       return Op;
6061     }
6062   }
6063
6064   // Altivec has a variety of "shuffle immediates" that take two vector inputs
6065   // and produce a fixed permutation.  If any of these match, do not lower to
6066   // VPERM.
6067   unsigned int ShuffleKind = isLittleEndian ? 2 : 0;
6068   if (PPC::isVPKUWUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6069       PPC::isVPKUHUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6070       PPC::isVSLDOIShuffleMask(SVOp, false, DAG) != -1 ||
6071       PPC::isVMRGLShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6072       PPC::isVMRGLShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6073       PPC::isVMRGLShuffleMask(SVOp, 4, ShuffleKind, DAG) ||
6074       PPC::isVMRGHShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6075       PPC::isVMRGHShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6076       PPC::isVMRGHShuffleMask(SVOp, 4, ShuffleKind, DAG))
6077     return Op;
6078
6079   // Check to see if this is a shuffle of 4-byte values.  If so, we can use our
6080   // perfect shuffle table to emit an optimal matching sequence.
6081   ArrayRef<int> PermMask = SVOp->getMask();
6082
6083   unsigned PFIndexes[4];
6084   bool isFourElementShuffle = true;
6085   for (unsigned i = 0; i != 4 && isFourElementShuffle; ++i) { // Element number
6086     unsigned EltNo = 8;   // Start out undef.
6087     for (unsigned j = 0; j != 4; ++j) {  // Intra-element byte.
6088       if (PermMask[i*4+j] < 0)
6089         continue;   // Undef, ignore it.
6090
6091       unsigned ByteSource = PermMask[i*4+j];
6092       if ((ByteSource & 3) != j) {
6093         isFourElementShuffle = false;
6094         break;
6095       }
6096
6097       if (EltNo == 8) {
6098         EltNo = ByteSource/4;
6099       } else if (EltNo != ByteSource/4) {
6100         isFourElementShuffle = false;
6101         break;
6102       }
6103     }
6104     PFIndexes[i] = EltNo;
6105   }
6106
6107   // If this shuffle can be expressed as a shuffle of 4-byte elements, use the
6108   // perfect shuffle vector to determine if it is cost effective to do this as
6109   // discrete instructions, or whether we should use a vperm.
6110   // For now, we skip this for little endian until such time as we have a
6111   // little-endian perfect shuffle table.
6112   if (isFourElementShuffle && !isLittleEndian) {
6113     // Compute the index in the perfect shuffle table.
6114     unsigned PFTableIndex =
6115       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
6116
6117     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
6118     unsigned Cost  = (PFEntry >> 30);
6119
6120     // Determining when to avoid vperm is tricky.  Many things affect the cost
6121     // of vperm, particularly how many times the perm mask needs to be computed.
6122     // For example, if the perm mask can be hoisted out of a loop or is already
6123     // used (perhaps because there are multiple permutes with the same shuffle
6124     // mask?) the vperm has a cost of 1.  OTOH, hoisting the permute mask out of
6125     // the loop requires an extra register.
6126     //
6127     // As a compromise, we only emit discrete instructions if the shuffle can be
6128     // generated in 3 or fewer operations.  When we have loop information
6129     // available, if this block is within a loop, we should avoid using vperm
6130     // for 3-operation perms and use a constant pool load instead.
6131     if (Cost < 3)
6132       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG, dl);
6133   }
6134
6135   // Lower this to a VPERM(V1, V2, V3) expression, where V3 is a constant
6136   // vector that will get spilled to the constant pool.
6137   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
6138
6139   // The SHUFFLE_VECTOR mask is almost exactly what we want for vperm, except
6140   // that it is in input element units, not in bytes.  Convert now.
6141
6142   // For little endian, the order of the input vectors is reversed, and
6143   // the permutation mask is complemented with respect to 31.  This is
6144   // necessary to produce proper semantics with the big-endian-biased vperm
6145   // instruction.
6146   EVT EltVT = V1.getValueType().getVectorElementType();
6147   unsigned BytesPerElement = EltVT.getSizeInBits()/8;
6148
6149   SmallVector<SDValue, 16> ResultMask;
6150   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
6151     unsigned SrcElt = PermMask[i] < 0 ? 0 : PermMask[i];
6152
6153     for (unsigned j = 0; j != BytesPerElement; ++j)
6154       if (isLittleEndian)
6155         ResultMask.push_back(DAG.getConstant(31 - (SrcElt*BytesPerElement+j),
6156                                              MVT::i32));
6157       else
6158         ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,
6159                                              MVT::i32));
6160   }
6161
6162   SDValue VPermMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i8,
6163                                   ResultMask);
6164   if (isLittleEndian)
6165     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6166                        V2, V1, VPermMask);
6167   else
6168     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6169                        V1, V2, VPermMask);
6170 }
6171
6172 /// getAltivecCompareInfo - Given an intrinsic, return false if it is not an
6173 /// altivec comparison.  If it is, return true and fill in Opc/isDot with
6174 /// information about the intrinsic.
6175 static bool getAltivecCompareInfo(SDValue Intrin, int &CompareOpc,
6176                                   bool &isDot) {
6177   unsigned IntrinsicID =
6178     cast<ConstantSDNode>(Intrin.getOperand(0))->getZExtValue();
6179   CompareOpc = -1;
6180   isDot = false;
6181   switch (IntrinsicID) {
6182   default: return false;
6183     // Comparison predicates.
6184   case Intrinsic::ppc_altivec_vcmpbfp_p:  CompareOpc = 966; isDot = 1; break;
6185   case Intrinsic::ppc_altivec_vcmpeqfp_p: CompareOpc = 198; isDot = 1; break;
6186   case Intrinsic::ppc_altivec_vcmpequb_p: CompareOpc =   6; isDot = 1; break;
6187   case Intrinsic::ppc_altivec_vcmpequh_p: CompareOpc =  70; isDot = 1; break;
6188   case Intrinsic::ppc_altivec_vcmpequw_p: CompareOpc = 134; isDot = 1; break;
6189   case Intrinsic::ppc_altivec_vcmpgefp_p: CompareOpc = 454; isDot = 1; break;
6190   case Intrinsic::ppc_altivec_vcmpgtfp_p: CompareOpc = 710; isDot = 1; break;
6191   case Intrinsic::ppc_altivec_vcmpgtsb_p: CompareOpc = 774; isDot = 1; break;
6192   case Intrinsic::ppc_altivec_vcmpgtsh_p: CompareOpc = 838; isDot = 1; break;
6193   case Intrinsic::ppc_altivec_vcmpgtsw_p: CompareOpc = 902; isDot = 1; break;
6194   case Intrinsic::ppc_altivec_vcmpgtub_p: CompareOpc = 518; isDot = 1; break;
6195   case Intrinsic::ppc_altivec_vcmpgtuh_p: CompareOpc = 582; isDot = 1; break;
6196   case Intrinsic::ppc_altivec_vcmpgtuw_p: CompareOpc = 646; isDot = 1; break;
6197
6198     // Normal Comparisons.
6199   case Intrinsic::ppc_altivec_vcmpbfp:    CompareOpc = 966; isDot = 0; break;
6200   case Intrinsic::ppc_altivec_vcmpeqfp:   CompareOpc = 198; isDot = 0; break;
6201   case Intrinsic::ppc_altivec_vcmpequb:   CompareOpc =   6; isDot = 0; break;
6202   case Intrinsic::ppc_altivec_vcmpequh:   CompareOpc =  70; isDot = 0; break;
6203   case Intrinsic::ppc_altivec_vcmpequw:   CompareOpc = 134; isDot = 0; break;
6204   case Intrinsic::ppc_altivec_vcmpgefp:   CompareOpc = 454; isDot = 0; break;
6205   case Intrinsic::ppc_altivec_vcmpgtfp:   CompareOpc = 710; isDot = 0; break;
6206   case Intrinsic::ppc_altivec_vcmpgtsb:   CompareOpc = 774; isDot = 0; break;
6207   case Intrinsic::ppc_altivec_vcmpgtsh:   CompareOpc = 838; isDot = 0; break;
6208   case Intrinsic::ppc_altivec_vcmpgtsw:   CompareOpc = 902; isDot = 0; break;
6209   case Intrinsic::ppc_altivec_vcmpgtub:   CompareOpc = 518; isDot = 0; break;
6210   case Intrinsic::ppc_altivec_vcmpgtuh:   CompareOpc = 582; isDot = 0; break;
6211   case Intrinsic::ppc_altivec_vcmpgtuw:   CompareOpc = 646; isDot = 0; break;
6212   }
6213   return true;
6214 }
6215
6216 /// LowerINTRINSIC_WO_CHAIN - If this is an intrinsic that we want to custom
6217 /// lower, do it, otherwise return null.
6218 SDValue PPCTargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op,
6219                                                    SelectionDAG &DAG) const {
6220   // If this is a lowered altivec predicate compare, CompareOpc is set to the
6221   // opcode number of the comparison.
6222   SDLoc dl(Op);
6223   int CompareOpc;
6224   bool isDot;
6225   if (!getAltivecCompareInfo(Op, CompareOpc, isDot))
6226     return SDValue();    // Don't custom lower most intrinsics.
6227
6228   // If this is a non-dot comparison, make the VCMP node and we are done.
6229   if (!isDot) {
6230     SDValue Tmp = DAG.getNode(PPCISD::VCMP, dl, Op.getOperand(2).getValueType(),
6231                               Op.getOperand(1), Op.getOperand(2),
6232                               DAG.getConstant(CompareOpc, MVT::i32));
6233     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Tmp);
6234   }
6235
6236   // Create the PPCISD altivec 'dot' comparison node.
6237   SDValue Ops[] = {
6238     Op.getOperand(2),  // LHS
6239     Op.getOperand(3),  // RHS
6240     DAG.getConstant(CompareOpc, MVT::i32)
6241   };
6242   EVT VTs[] = { Op.getOperand(2).getValueType(), MVT::Glue };
6243   SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
6244
6245   // Now that we have the comparison, emit a copy from the CR to a GPR.
6246   // This is flagged to the above dot comparison.
6247   SDValue Flags = DAG.getNode(PPCISD::MFOCRF, dl, MVT::i32,
6248                                 DAG.getRegister(PPC::CR6, MVT::i32),
6249                                 CompNode.getValue(1));
6250
6251   // Unpack the result based on how the target uses it.
6252   unsigned BitNo;   // Bit # of CR6.
6253   bool InvertBit;   // Invert result?
6254   switch (cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue()) {
6255   default:  // Can't happen, don't crash on invalid number though.
6256   case 0:   // Return the value of the EQ bit of CR6.
6257     BitNo = 0; InvertBit = false;
6258     break;
6259   case 1:   // Return the inverted value of the EQ bit of CR6.
6260     BitNo = 0; InvertBit = true;
6261     break;
6262   case 2:   // Return the value of the LT bit of CR6.
6263     BitNo = 2; InvertBit = false;
6264     break;
6265   case 3:   // Return the inverted value of the LT bit of CR6.
6266     BitNo = 2; InvertBit = true;
6267     break;
6268   }
6269
6270   // Shift the bit into the low position.
6271   Flags = DAG.getNode(ISD::SRL, dl, MVT::i32, Flags,
6272                       DAG.getConstant(8-(3-BitNo), MVT::i32));
6273   // Isolate the bit.
6274   Flags = DAG.getNode(ISD::AND, dl, MVT::i32, Flags,
6275                       DAG.getConstant(1, MVT::i32));
6276
6277   // If we are supposed to, toggle the bit.
6278   if (InvertBit)
6279     Flags = DAG.getNode(ISD::XOR, dl, MVT::i32, Flags,
6280                         DAG.getConstant(1, MVT::i32));
6281   return Flags;
6282 }
6283
6284 SDValue PPCTargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
6285                                                   SelectionDAG &DAG) const {
6286   SDLoc dl(Op);
6287   // For v2i64 (VSX), we can pattern patch the v2i32 case (using fp <-> int
6288   // instructions), but for smaller types, we need to first extend up to v2i32
6289   // before doing going farther.
6290   if (Op.getValueType() == MVT::v2i64) {
6291     EVT ExtVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
6292     if (ExtVT != MVT::v2i32) {
6293       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0));
6294       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32, Op,
6295                        DAG.getValueType(EVT::getVectorVT(*DAG.getContext(),
6296                                         ExtVT.getVectorElementType(), 4)));
6297       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, Op);
6298       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v2i64, Op,
6299                        DAG.getValueType(MVT::v2i32));
6300     }
6301
6302     return Op;
6303   }
6304
6305   return SDValue();
6306 }
6307
6308 SDValue PPCTargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op,
6309                                                    SelectionDAG &DAG) const {
6310   SDLoc dl(Op);
6311   // Create a stack slot that is 16-byte aligned.
6312   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
6313   int FrameIdx = FrameInfo->CreateStackObject(16, 16, false);
6314   EVT PtrVT = getPointerTy();
6315   SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
6316
6317   // Store the input value into Value#0 of the stack slot.
6318   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl,
6319                                Op.getOperand(0), FIdx, MachinePointerInfo(),
6320                                false, false, 0);
6321   // Load it out.
6322   return DAG.getLoad(Op.getValueType(), dl, Store, FIdx, MachinePointerInfo(),
6323                      false, false, false, 0);
6324 }
6325
6326 SDValue PPCTargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
6327   SDLoc dl(Op);
6328   if (Op.getValueType() == MVT::v4i32) {
6329     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6330
6331     SDValue Zero  = BuildSplatI(  0, 1, MVT::v4i32, DAG, dl);
6332     SDValue Neg16 = BuildSplatI(-16, 4, MVT::v4i32, DAG, dl);//+16 as shift amt.
6333
6334     SDValue RHSSwap =   // = vrlw RHS, 16
6335       BuildIntrinsicOp(Intrinsic::ppc_altivec_vrlw, RHS, Neg16, DAG, dl);
6336
6337     // Shrinkify inputs to v8i16.
6338     LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, LHS);
6339     RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHS);
6340     RHSSwap = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHSSwap);
6341
6342     // Low parts multiplied together, generating 32-bit results (we ignore the
6343     // top parts).
6344     SDValue LoProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmulouh,
6345                                         LHS, RHS, DAG, dl, MVT::v4i32);
6346
6347     SDValue HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmsumuhm,
6348                                       LHS, RHSSwap, Zero, DAG, dl, MVT::v4i32);
6349     // Shift the high parts up 16 bits.
6350     HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, HiProd,
6351                               Neg16, DAG, dl);
6352     return DAG.getNode(ISD::ADD, dl, MVT::v4i32, LoProd, HiProd);
6353   } else if (Op.getValueType() == MVT::v8i16) {
6354     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6355
6356     SDValue Zero = BuildSplatI(0, 1, MVT::v8i16, DAG, dl);
6357
6358     return BuildIntrinsicOp(Intrinsic::ppc_altivec_vmladduhm,
6359                             LHS, RHS, Zero, DAG, dl);
6360   } else if (Op.getValueType() == MVT::v16i8) {
6361     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6362     bool isLittleEndian = Subtarget.isLittleEndian();
6363
6364     // Multiply the even 8-bit parts, producing 16-bit sums.
6365     SDValue EvenParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuleub,
6366                                            LHS, RHS, DAG, dl, MVT::v8i16);
6367     EvenParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, EvenParts);
6368
6369     // Multiply the odd 8-bit parts, producing 16-bit sums.
6370     SDValue OddParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuloub,
6371                                           LHS, RHS, DAG, dl, MVT::v8i16);
6372     OddParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OddParts);
6373
6374     // Merge the results together.  Because vmuleub and vmuloub are
6375     // instructions with a big-endian bias, we must reverse the
6376     // element numbering and reverse the meaning of "odd" and "even"
6377     // when generating little endian code.
6378     int Ops[16];
6379     for (unsigned i = 0; i != 8; ++i) {
6380       if (isLittleEndian) {
6381         Ops[i*2  ] = 2*i;
6382         Ops[i*2+1] = 2*i+16;
6383       } else {
6384         Ops[i*2  ] = 2*i+1;
6385         Ops[i*2+1] = 2*i+1+16;
6386       }
6387     }
6388     if (isLittleEndian)
6389       return DAG.getVectorShuffle(MVT::v16i8, dl, OddParts, EvenParts, Ops);
6390     else
6391       return DAG.getVectorShuffle(MVT::v16i8, dl, EvenParts, OddParts, Ops);
6392   } else {
6393     llvm_unreachable("Unknown mul to lower!");
6394   }
6395 }
6396
6397 /// LowerOperation - Provide custom lowering hooks for some operations.
6398 ///
6399 SDValue PPCTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6400   switch (Op.getOpcode()) {
6401   default: llvm_unreachable("Wasn't expecting to be able to lower this!");
6402   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6403   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
6404   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6405   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6406   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6407   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6408   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
6409   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
6410   case ISD::VASTART:
6411     return LowerVASTART(Op, DAG, Subtarget);
6412
6413   case ISD::VAARG:
6414     return LowerVAARG(Op, DAG, Subtarget);
6415
6416   case ISD::VACOPY:
6417     return LowerVACOPY(Op, DAG, Subtarget);
6418
6419   case ISD::STACKRESTORE:       return LowerSTACKRESTORE(Op, DAG, Subtarget);
6420   case ISD::DYNAMIC_STACKALLOC:
6421     return LowerDYNAMIC_STACKALLOC(Op, DAG, Subtarget);
6422
6423   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
6424   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
6425
6426   case ISD::LOAD:               return LowerLOAD(Op, DAG);
6427   case ISD::STORE:              return LowerSTORE(Op, DAG);
6428   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
6429   case ISD::SELECT_CC:          return LowerSELECT_CC(Op, DAG);
6430   case ISD::FP_TO_UINT:
6431   case ISD::FP_TO_SINT:         return LowerFP_TO_INT(Op, DAG,
6432                                                        SDLoc(Op));
6433   case ISD::UINT_TO_FP:
6434   case ISD::SINT_TO_FP:         return LowerINT_TO_FP(Op, DAG);
6435   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6436
6437   // Lower 64-bit shifts.
6438   case ISD::SHL_PARTS:          return LowerSHL_PARTS(Op, DAG);
6439   case ISD::SRL_PARTS:          return LowerSRL_PARTS(Op, DAG);
6440   case ISD::SRA_PARTS:          return LowerSRA_PARTS(Op, DAG);
6441
6442   // Vector-related lowering.
6443   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6444   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6445   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6446   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6447   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op, DAG);
6448   case ISD::MUL:                return LowerMUL(Op, DAG);
6449
6450   // For counter-based loop handling.
6451   case ISD::INTRINSIC_W_CHAIN:  return SDValue();
6452
6453   // Frame & Return address.
6454   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6455   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6456   }
6457 }
6458
6459 void PPCTargetLowering::ReplaceNodeResults(SDNode *N,
6460                                            SmallVectorImpl<SDValue>&Results,
6461                                            SelectionDAG &DAG) const {
6462   const TargetMachine &TM = getTargetMachine();
6463   SDLoc dl(N);
6464   switch (N->getOpcode()) {
6465   default:
6466     llvm_unreachable("Do not know how to custom type legalize this operation!");
6467   case ISD::INTRINSIC_W_CHAIN: {
6468     if (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue() !=
6469         Intrinsic::ppc_is_decremented_ctr_nonzero)
6470       break;
6471
6472     assert(N->getValueType(0) == MVT::i1 &&
6473            "Unexpected result type for CTR decrement intrinsic");
6474     EVT SVT = getSetCCResultType(*DAG.getContext(), N->getValueType(0));
6475     SDVTList VTs = DAG.getVTList(SVT, MVT::Other);
6476     SDValue NewInt = DAG.getNode(N->getOpcode(), dl, VTs, N->getOperand(0),
6477                                  N->getOperand(1)); 
6478
6479     Results.push_back(NewInt);
6480     Results.push_back(NewInt.getValue(1));
6481     break;
6482   }
6483   case ISD::VAARG: {
6484     if (!TM.getSubtarget<PPCSubtarget>().isSVR4ABI()
6485         || TM.getSubtarget<PPCSubtarget>().isPPC64())
6486       return;
6487
6488     EVT VT = N->getValueType(0);
6489
6490     if (VT == MVT::i64) {
6491       SDValue NewNode = LowerVAARG(SDValue(N, 1), DAG, Subtarget);
6492
6493       Results.push_back(NewNode);
6494       Results.push_back(NewNode.getValue(1));
6495     }
6496     return;
6497   }
6498   case ISD::FP_ROUND_INREG: {
6499     assert(N->getValueType(0) == MVT::ppcf128);
6500     assert(N->getOperand(0).getValueType() == MVT::ppcf128);
6501     SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6502                              MVT::f64, N->getOperand(0),
6503                              DAG.getIntPtrConstant(0));
6504     SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6505                              MVT::f64, N->getOperand(0),
6506                              DAG.getIntPtrConstant(1));
6507
6508     // Add the two halves of the long double in round-to-zero mode.
6509     SDValue FPreg = DAG.getNode(PPCISD::FADDRTZ, dl, MVT::f64, Lo, Hi);
6510
6511     // We know the low half is about to be thrown away, so just use something
6512     // convenient.
6513     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::ppcf128,
6514                                 FPreg, FPreg));
6515     return;
6516   }
6517   case ISD::FP_TO_SINT:
6518     // LowerFP_TO_INT() can only handle f32 and f64.
6519     if (N->getOperand(0).getValueType() == MVT::ppcf128)
6520       return;
6521     Results.push_back(LowerFP_TO_INT(SDValue(N, 0), DAG, dl));
6522     return;
6523   }
6524 }
6525
6526
6527 //===----------------------------------------------------------------------===//
6528 //  Other Lowering Code
6529 //===----------------------------------------------------------------------===//
6530
6531 MachineBasicBlock *
6532 PPCTargetLowering::EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
6533                                     bool is64bit, unsigned BinOpcode) const {
6534   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6535   const TargetInstrInfo *TII =
6536       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6537
6538   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6539   MachineFunction *F = BB->getParent();
6540   MachineFunction::iterator It = BB;
6541   ++It;
6542
6543   unsigned dest = MI->getOperand(0).getReg();
6544   unsigned ptrA = MI->getOperand(1).getReg();
6545   unsigned ptrB = MI->getOperand(2).getReg();
6546   unsigned incr = MI->getOperand(3).getReg();
6547   DebugLoc dl = MI->getDebugLoc();
6548
6549   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6550   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6551   F->insert(It, loopMBB);
6552   F->insert(It, exitMBB);
6553   exitMBB->splice(exitMBB->begin(), BB,
6554                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6555   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6556
6557   MachineRegisterInfo &RegInfo = F->getRegInfo();
6558   unsigned TmpReg = (!BinOpcode) ? incr :
6559     RegInfo.createVirtualRegister(
6560        is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
6561                  (const TargetRegisterClass *) &PPC::GPRCRegClass);
6562
6563   //  thisMBB:
6564   //   ...
6565   //   fallthrough --> loopMBB
6566   BB->addSuccessor(loopMBB);
6567
6568   //  loopMBB:
6569   //   l[wd]arx dest, ptr
6570   //   add r0, dest, incr
6571   //   st[wd]cx. r0, ptr
6572   //   bne- loopMBB
6573   //   fallthrough --> exitMBB
6574   BB = loopMBB;
6575   BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
6576     .addReg(ptrA).addReg(ptrB);
6577   if (BinOpcode)
6578     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg).addReg(incr).addReg(dest);
6579   BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
6580     .addReg(TmpReg).addReg(ptrA).addReg(ptrB);
6581   BuildMI(BB, dl, TII->get(PPC::BCC))
6582     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6583   BB->addSuccessor(loopMBB);
6584   BB->addSuccessor(exitMBB);
6585
6586   //  exitMBB:
6587   //   ...
6588   BB = exitMBB;
6589   return BB;
6590 }
6591
6592 MachineBasicBlock *
6593 PPCTargetLowering::EmitPartwordAtomicBinary(MachineInstr *MI,
6594                                             MachineBasicBlock *BB,
6595                                             bool is8bit,    // operation
6596                                             unsigned BinOpcode) const {
6597   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6598   const TargetInstrInfo *TII =
6599       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6600   // In 64 bit mode we have to use 64 bits for addresses, even though the
6601   // lwarx/stwcx are 32 bits.  With the 32-bit atomics we can use address
6602   // registers without caring whether they're 32 or 64, but here we're
6603   // doing actual arithmetic on the addresses.
6604   bool is64bit = Subtarget.isPPC64();
6605   unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
6606
6607   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6608   MachineFunction *F = BB->getParent();
6609   MachineFunction::iterator It = BB;
6610   ++It;
6611
6612   unsigned dest = MI->getOperand(0).getReg();
6613   unsigned ptrA = MI->getOperand(1).getReg();
6614   unsigned ptrB = MI->getOperand(2).getReg();
6615   unsigned incr = MI->getOperand(3).getReg();
6616   DebugLoc dl = MI->getDebugLoc();
6617
6618   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6619   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6620   F->insert(It, loopMBB);
6621   F->insert(It, exitMBB);
6622   exitMBB->splice(exitMBB->begin(), BB,
6623                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6624   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6625
6626   MachineRegisterInfo &RegInfo = F->getRegInfo();
6627   const TargetRegisterClass *RC =
6628     is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
6629               (const TargetRegisterClass *) &PPC::GPRCRegClass;
6630   unsigned PtrReg = RegInfo.createVirtualRegister(RC);
6631   unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
6632   unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
6633   unsigned Incr2Reg = RegInfo.createVirtualRegister(RC);
6634   unsigned MaskReg = RegInfo.createVirtualRegister(RC);
6635   unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
6636   unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
6637   unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
6638   unsigned Tmp3Reg = RegInfo.createVirtualRegister(RC);
6639   unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
6640   unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
6641   unsigned Ptr1Reg;
6642   unsigned TmpReg = (!BinOpcode) ? Incr2Reg : RegInfo.createVirtualRegister(RC);
6643
6644   //  thisMBB:
6645   //   ...
6646   //   fallthrough --> loopMBB
6647   BB->addSuccessor(loopMBB);
6648
6649   // The 4-byte load must be aligned, while a char or short may be
6650   // anywhere in the word.  Hence all this nasty bookkeeping code.
6651   //   add ptr1, ptrA, ptrB [copy if ptrA==0]
6652   //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
6653   //   xori shift, shift1, 24 [16]
6654   //   rlwinm ptr, ptr1, 0, 0, 29
6655   //   slw incr2, incr, shift
6656   //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
6657   //   slw mask, mask2, shift
6658   //  loopMBB:
6659   //   lwarx tmpDest, ptr
6660   //   add tmp, tmpDest, incr2
6661   //   andc tmp2, tmpDest, mask
6662   //   and tmp3, tmp, mask
6663   //   or tmp4, tmp3, tmp2
6664   //   stwcx. tmp4, ptr
6665   //   bne- loopMBB
6666   //   fallthrough --> exitMBB
6667   //   srw dest, tmpDest, shift
6668   if (ptrA != ZeroReg) {
6669     Ptr1Reg = RegInfo.createVirtualRegister(RC);
6670     BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
6671       .addReg(ptrA).addReg(ptrB);
6672   } else {
6673     Ptr1Reg = ptrB;
6674   }
6675   BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
6676       .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
6677   BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
6678       .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
6679   if (is64bit)
6680     BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
6681       .addReg(Ptr1Reg).addImm(0).addImm(61);
6682   else
6683     BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
6684       .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
6685   BuildMI(BB, dl, TII->get(PPC::SLW), Incr2Reg)
6686       .addReg(incr).addReg(ShiftReg);
6687   if (is8bit)
6688     BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
6689   else {
6690     BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
6691     BuildMI(BB, dl, TII->get(PPC::ORI),Mask2Reg).addReg(Mask3Reg).addImm(65535);
6692   }
6693   BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
6694       .addReg(Mask2Reg).addReg(ShiftReg);
6695
6696   BB = loopMBB;
6697   BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
6698     .addReg(ZeroReg).addReg(PtrReg);
6699   if (BinOpcode)
6700     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg)
6701       .addReg(Incr2Reg).addReg(TmpDestReg);
6702   BuildMI(BB, dl, TII->get(is64bit ? PPC::ANDC8 : PPC::ANDC), Tmp2Reg)
6703     .addReg(TmpDestReg).addReg(MaskReg);
6704   BuildMI(BB, dl, TII->get(is64bit ? PPC::AND8 : PPC::AND), Tmp3Reg)
6705     .addReg(TmpReg).addReg(MaskReg);
6706   BuildMI(BB, dl, TII->get(is64bit ? PPC::OR8 : PPC::OR), Tmp4Reg)
6707     .addReg(Tmp3Reg).addReg(Tmp2Reg);
6708   BuildMI(BB, dl, TII->get(PPC::STWCX))
6709     .addReg(Tmp4Reg).addReg(ZeroReg).addReg(PtrReg);
6710   BuildMI(BB, dl, TII->get(PPC::BCC))
6711     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6712   BB->addSuccessor(loopMBB);
6713   BB->addSuccessor(exitMBB);
6714
6715   //  exitMBB:
6716   //   ...
6717   BB = exitMBB;
6718   BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW), dest).addReg(TmpDestReg)
6719     .addReg(ShiftReg);
6720   return BB;
6721 }
6722
6723 llvm::MachineBasicBlock*
6724 PPCTargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
6725                                     MachineBasicBlock *MBB) const {
6726   DebugLoc DL = MI->getDebugLoc();
6727   const TargetInstrInfo *TII =
6728       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6729
6730   MachineFunction *MF = MBB->getParent();
6731   MachineRegisterInfo &MRI = MF->getRegInfo();
6732
6733   const BasicBlock *BB = MBB->getBasicBlock();
6734   MachineFunction::iterator I = MBB;
6735   ++I;
6736
6737   // Memory Reference
6738   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6739   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6740
6741   unsigned DstReg = MI->getOperand(0).getReg();
6742   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
6743   assert(RC->hasType(MVT::i32) && "Invalid destination!");
6744   unsigned mainDstReg = MRI.createVirtualRegister(RC);
6745   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
6746
6747   MVT PVT = getPointerTy();
6748   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6749          "Invalid Pointer Size!");
6750   // For v = setjmp(buf), we generate
6751   //
6752   // thisMBB:
6753   //  SjLjSetup mainMBB
6754   //  bl mainMBB
6755   //  v_restore = 1
6756   //  b sinkMBB
6757   //
6758   // mainMBB:
6759   //  buf[LabelOffset] = LR
6760   //  v_main = 0
6761   //
6762   // sinkMBB:
6763   //  v = phi(main, restore)
6764   //
6765
6766   MachineBasicBlock *thisMBB = MBB;
6767   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
6768   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
6769   MF->insert(I, mainMBB);
6770   MF->insert(I, sinkMBB);
6771
6772   MachineInstrBuilder MIB;
6773
6774   // Transfer the remainder of BB and its successor edges to sinkMBB.
6775   sinkMBB->splice(sinkMBB->begin(), MBB,
6776                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
6777   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
6778
6779   // Note that the structure of the jmp_buf used here is not compatible
6780   // with that used by libc, and is not designed to be. Specifically, it
6781   // stores only those 'reserved' registers that LLVM does not otherwise
6782   // understand how to spill. Also, by convention, by the time this
6783   // intrinsic is called, Clang has already stored the frame address in the
6784   // first slot of the buffer and stack address in the third. Following the
6785   // X86 target code, we'll store the jump address in the second slot. We also
6786   // need to save the TOC pointer (R2) to handle jumps between shared
6787   // libraries, and that will be stored in the fourth slot. The thread
6788   // identifier (R13) is not affected.
6789
6790   // thisMBB:
6791   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6792   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6793   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6794
6795   // Prepare IP either in reg.
6796   const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
6797   unsigned LabelReg = MRI.createVirtualRegister(PtrRC);
6798   unsigned BufReg = MI->getOperand(1).getReg();
6799
6800   if (Subtarget.isPPC64() && Subtarget.isSVR4ABI()) {
6801     MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::STD))
6802             .addReg(PPC::X2)
6803             .addImm(TOCOffset)
6804             .addReg(BufReg);
6805     MIB.setMemRefs(MMOBegin, MMOEnd);
6806   }
6807
6808   // Naked functions never have a base pointer, and so we use r1. For all
6809   // other functions, this decision must be delayed until during PEI.
6810   unsigned BaseReg;
6811   if (MF->getFunction()->getAttributes().hasAttribute(
6812           AttributeSet::FunctionIndex, Attribute::Naked))
6813     BaseReg = Subtarget.isPPC64() ? PPC::X1 : PPC::R1;
6814   else
6815     BaseReg = Subtarget.isPPC64() ? PPC::BP8 : PPC::BP;
6816
6817   MIB = BuildMI(*thisMBB, MI, DL,
6818                 TII->get(Subtarget.isPPC64() ? PPC::STD : PPC::STW))
6819           .addReg(BaseReg)
6820           .addImm(BPOffset)
6821           .addReg(BufReg);
6822   MIB.setMemRefs(MMOBegin, MMOEnd);
6823
6824   // Setup
6825   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::BCLalways)).addMBB(mainMBB);
6826   const PPCRegisterInfo *TRI =
6827       getTargetMachine().getSubtarget<PPCSubtarget>().getRegisterInfo();
6828   MIB.addRegMask(TRI->getNoPreservedMask());
6829
6830   BuildMI(*thisMBB, MI, DL, TII->get(PPC::LI), restoreDstReg).addImm(1);
6831
6832   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::EH_SjLj_Setup))
6833           .addMBB(mainMBB);
6834   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::B)).addMBB(sinkMBB);
6835
6836   thisMBB->addSuccessor(mainMBB, /* weight */ 0);
6837   thisMBB->addSuccessor(sinkMBB, /* weight */ 1);
6838
6839   // mainMBB:
6840   //  mainDstReg = 0
6841   MIB = BuildMI(mainMBB, DL,
6842     TII->get(Subtarget.isPPC64() ? PPC::MFLR8 : PPC::MFLR), LabelReg);
6843
6844   // Store IP
6845   if (Subtarget.isPPC64()) {
6846     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STD))
6847             .addReg(LabelReg)
6848             .addImm(LabelOffset)
6849             .addReg(BufReg);
6850   } else {
6851     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STW))
6852             .addReg(LabelReg)
6853             .addImm(LabelOffset)
6854             .addReg(BufReg);
6855   }
6856
6857   MIB.setMemRefs(MMOBegin, MMOEnd);
6858
6859   BuildMI(mainMBB, DL, TII->get(PPC::LI), mainDstReg).addImm(0);
6860   mainMBB->addSuccessor(sinkMBB);
6861
6862   // sinkMBB:
6863   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
6864           TII->get(PPC::PHI), DstReg)
6865     .addReg(mainDstReg).addMBB(mainMBB)
6866     .addReg(restoreDstReg).addMBB(thisMBB);
6867
6868   MI->eraseFromParent();
6869   return sinkMBB;
6870 }
6871
6872 MachineBasicBlock *
6873 PPCTargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
6874                                      MachineBasicBlock *MBB) const {
6875   DebugLoc DL = MI->getDebugLoc();
6876   const TargetInstrInfo *TII =
6877       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6878
6879   MachineFunction *MF = MBB->getParent();
6880   MachineRegisterInfo &MRI = MF->getRegInfo();
6881
6882   // Memory Reference
6883   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6884   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6885
6886   MVT PVT = getPointerTy();
6887   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6888          "Invalid Pointer Size!");
6889
6890   const TargetRegisterClass *RC =
6891     (PVT == MVT::i64) ? &PPC::G8RCRegClass : &PPC::GPRCRegClass;
6892   unsigned Tmp = MRI.createVirtualRegister(RC);
6893   // Since FP is only updated here but NOT referenced, it's treated as GPR.
6894   unsigned FP  = (PVT == MVT::i64) ? PPC::X31 : PPC::R31;
6895   unsigned SP  = (PVT == MVT::i64) ? PPC::X1 : PPC::R1;
6896   unsigned BP  = (PVT == MVT::i64) ? PPC::X30 :
6897                   (Subtarget.isSVR4ABI() &&
6898                    MF->getTarget().getRelocationModel() == Reloc::PIC_ ?
6899                      PPC::R29 : PPC::R30);
6900
6901   MachineInstrBuilder MIB;
6902
6903   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6904   const int64_t SPOffset    = 2 * PVT.getStoreSize();
6905   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6906   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6907
6908   unsigned BufReg = MI->getOperand(0).getReg();
6909
6910   // Reload FP (the jumped-to function may not have had a
6911   // frame pointer, and if so, then its r31 will be restored
6912   // as necessary).
6913   if (PVT == MVT::i64) {
6914     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), FP)
6915             .addImm(0)
6916             .addReg(BufReg);
6917   } else {
6918     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), FP)
6919             .addImm(0)
6920             .addReg(BufReg);
6921   }
6922   MIB.setMemRefs(MMOBegin, MMOEnd);
6923
6924   // Reload IP
6925   if (PVT == MVT::i64) {
6926     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), Tmp)
6927             .addImm(LabelOffset)
6928             .addReg(BufReg);
6929   } else {
6930     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), Tmp)
6931             .addImm(LabelOffset)
6932             .addReg(BufReg);
6933   }
6934   MIB.setMemRefs(MMOBegin, MMOEnd);
6935
6936   // Reload SP
6937   if (PVT == MVT::i64) {
6938     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), SP)
6939             .addImm(SPOffset)
6940             .addReg(BufReg);
6941   } else {
6942     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), SP)
6943             .addImm(SPOffset)
6944             .addReg(BufReg);
6945   }
6946   MIB.setMemRefs(MMOBegin, MMOEnd);
6947
6948   // Reload BP
6949   if (PVT == MVT::i64) {
6950     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), BP)
6951             .addImm(BPOffset)
6952             .addReg(BufReg);
6953   } else {
6954     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), BP)
6955             .addImm(BPOffset)
6956             .addReg(BufReg);
6957   }
6958   MIB.setMemRefs(MMOBegin, MMOEnd);
6959
6960   // Reload TOC
6961   if (PVT == MVT::i64 && Subtarget.isSVR4ABI()) {
6962     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), PPC::X2)
6963             .addImm(TOCOffset)
6964             .addReg(BufReg);
6965
6966     MIB.setMemRefs(MMOBegin, MMOEnd);
6967   }
6968
6969   // Jump
6970   BuildMI(*MBB, MI, DL,
6971           TII->get(PVT == MVT::i64 ? PPC::MTCTR8 : PPC::MTCTR)).addReg(Tmp);
6972   BuildMI(*MBB, MI, DL, TII->get(PVT == MVT::i64 ? PPC::BCTR8 : PPC::BCTR));
6973
6974   MI->eraseFromParent();
6975   return MBB;
6976 }
6977
6978 MachineBasicBlock *
6979 PPCTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
6980                                                MachineBasicBlock *BB) const {
6981   if (MI->getOpcode() == PPC::EH_SjLj_SetJmp32 ||
6982       MI->getOpcode() == PPC::EH_SjLj_SetJmp64) {
6983     return emitEHSjLjSetJmp(MI, BB);
6984   } else if (MI->getOpcode() == PPC::EH_SjLj_LongJmp32 ||
6985              MI->getOpcode() == PPC::EH_SjLj_LongJmp64) {
6986     return emitEHSjLjLongJmp(MI, BB);
6987   }
6988
6989   const TargetInstrInfo *TII =
6990       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6991
6992   // To "insert" these instructions we actually have to insert their
6993   // control-flow patterns.
6994   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6995   MachineFunction::iterator It = BB;
6996   ++It;
6997
6998   MachineFunction *F = BB->getParent();
6999
7000   if (Subtarget.hasISEL() && (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7001                                  MI->getOpcode() == PPC::SELECT_CC_I8 ||
7002                                  MI->getOpcode() == PPC::SELECT_I4 ||
7003                                  MI->getOpcode() == PPC::SELECT_I8)) {
7004     SmallVector<MachineOperand, 2> Cond;
7005     if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7006         MI->getOpcode() == PPC::SELECT_CC_I8)
7007       Cond.push_back(MI->getOperand(4));
7008     else
7009       Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_SET));
7010     Cond.push_back(MI->getOperand(1));
7011
7012     DebugLoc dl = MI->getDebugLoc();
7013     const TargetInstrInfo *TII =
7014         getTargetMachine().getSubtargetImpl()->getInstrInfo();
7015     TII->insertSelect(*BB, MI, dl, MI->getOperand(0).getReg(),
7016                       Cond, MI->getOperand(2).getReg(),
7017                       MI->getOperand(3).getReg());
7018   } else if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7019              MI->getOpcode() == PPC::SELECT_CC_I8 ||
7020              MI->getOpcode() == PPC::SELECT_CC_F4 ||
7021              MI->getOpcode() == PPC::SELECT_CC_F8 ||
7022              MI->getOpcode() == PPC::SELECT_CC_VRRC ||
7023              MI->getOpcode() == PPC::SELECT_I4 ||
7024              MI->getOpcode() == PPC::SELECT_I8 ||
7025              MI->getOpcode() == PPC::SELECT_F4 ||
7026              MI->getOpcode() == PPC::SELECT_F8 ||
7027              MI->getOpcode() == PPC::SELECT_VRRC) {
7028     // The incoming instruction knows the destination vreg to set, the
7029     // condition code register to branch on, the true/false values to
7030     // select between, and a branch opcode to use.
7031
7032     //  thisMBB:
7033     //  ...
7034     //   TrueVal = ...
7035     //   cmpTY ccX, r1, r2
7036     //   bCC copy1MBB
7037     //   fallthrough --> copy0MBB
7038     MachineBasicBlock *thisMBB = BB;
7039     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7040     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7041     DebugLoc dl = MI->getDebugLoc();
7042     F->insert(It, copy0MBB);
7043     F->insert(It, sinkMBB);
7044
7045     // Transfer the remainder of BB and its successor edges to sinkMBB.
7046     sinkMBB->splice(sinkMBB->begin(), BB,
7047                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7048     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7049
7050     // Next, add the true and fallthrough blocks as its successors.
7051     BB->addSuccessor(copy0MBB);
7052     BB->addSuccessor(sinkMBB);
7053
7054     if (MI->getOpcode() == PPC::SELECT_I4 ||
7055         MI->getOpcode() == PPC::SELECT_I8 ||
7056         MI->getOpcode() == PPC::SELECT_F4 ||
7057         MI->getOpcode() == PPC::SELECT_F8 ||
7058         MI->getOpcode() == PPC::SELECT_VRRC) {
7059       BuildMI(BB, dl, TII->get(PPC::BC))
7060         .addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7061     } else {
7062       unsigned SelectPred = MI->getOperand(4).getImm();
7063       BuildMI(BB, dl, TII->get(PPC::BCC))
7064         .addImm(SelectPred).addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7065     }
7066
7067     //  copy0MBB:
7068     //   %FalseValue = ...
7069     //   # fallthrough to sinkMBB
7070     BB = copy0MBB;
7071
7072     // Update machine-CFG edges
7073     BB->addSuccessor(sinkMBB);
7074
7075     //  sinkMBB:
7076     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7077     //  ...
7078     BB = sinkMBB;
7079     BuildMI(*BB, BB->begin(), dl,
7080             TII->get(PPC::PHI), MI->getOperand(0).getReg())
7081       .addReg(MI->getOperand(3).getReg()).addMBB(copy0MBB)
7082       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7083   }
7084   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I8)
7085     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::ADD4);
7086   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I16)
7087     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::ADD4);
7088   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I32)
7089     BB = EmitAtomicBinary(MI, BB, false, PPC::ADD4);
7090   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I64)
7091     BB = EmitAtomicBinary(MI, BB, true, PPC::ADD8);
7092
7093   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I8)
7094     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::AND);
7095   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I16)
7096     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::AND);
7097   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I32)
7098     BB = EmitAtomicBinary(MI, BB, false, PPC::AND);
7099   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I64)
7100     BB = EmitAtomicBinary(MI, BB, true, PPC::AND8);
7101
7102   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I8)
7103     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::OR);
7104   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I16)
7105     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::OR);
7106   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I32)
7107     BB = EmitAtomicBinary(MI, BB, false, PPC::OR);
7108   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I64)
7109     BB = EmitAtomicBinary(MI, BB, true, PPC::OR8);
7110
7111   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I8)
7112     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::XOR);
7113   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I16)
7114     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::XOR);
7115   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I32)
7116     BB = EmitAtomicBinary(MI, BB, false, PPC::XOR);
7117   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I64)
7118     BB = EmitAtomicBinary(MI, BB, true, PPC::XOR8);
7119
7120   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I8)
7121     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::NAND);
7122   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I16)
7123     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::NAND);
7124   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I32)
7125     BB = EmitAtomicBinary(MI, BB, false, PPC::NAND);
7126   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I64)
7127     BB = EmitAtomicBinary(MI, BB, true, PPC::NAND8);
7128
7129   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I8)
7130     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::SUBF);
7131   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I16)
7132     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::SUBF);
7133   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I32)
7134     BB = EmitAtomicBinary(MI, BB, false, PPC::SUBF);
7135   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I64)
7136     BB = EmitAtomicBinary(MI, BB, true, PPC::SUBF8);
7137
7138   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I8)
7139     BB = EmitPartwordAtomicBinary(MI, BB, true, 0);
7140   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I16)
7141     BB = EmitPartwordAtomicBinary(MI, BB, false, 0);
7142   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I32)
7143     BB = EmitAtomicBinary(MI, BB, false, 0);
7144   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I64)
7145     BB = EmitAtomicBinary(MI, BB, true, 0);
7146
7147   else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I32 ||
7148            MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64) {
7149     bool is64bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64;
7150
7151     unsigned dest   = MI->getOperand(0).getReg();
7152     unsigned ptrA   = MI->getOperand(1).getReg();
7153     unsigned ptrB   = MI->getOperand(2).getReg();
7154     unsigned oldval = MI->getOperand(3).getReg();
7155     unsigned newval = MI->getOperand(4).getReg();
7156     DebugLoc dl     = MI->getDebugLoc();
7157
7158     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7159     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7160     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7161     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7162     F->insert(It, loop1MBB);
7163     F->insert(It, loop2MBB);
7164     F->insert(It, midMBB);
7165     F->insert(It, exitMBB);
7166     exitMBB->splice(exitMBB->begin(), BB,
7167                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7168     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7169
7170     //  thisMBB:
7171     //   ...
7172     //   fallthrough --> loopMBB
7173     BB->addSuccessor(loop1MBB);
7174
7175     // loop1MBB:
7176     //   l[wd]arx dest, ptr
7177     //   cmp[wd] dest, oldval
7178     //   bne- midMBB
7179     // loop2MBB:
7180     //   st[wd]cx. newval, ptr
7181     //   bne- loopMBB
7182     //   b exitBB
7183     // midMBB:
7184     //   st[wd]cx. dest, ptr
7185     // exitBB:
7186     BB = loop1MBB;
7187     BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
7188       .addReg(ptrA).addReg(ptrB);
7189     BuildMI(BB, dl, TII->get(is64bit ? PPC::CMPD : PPC::CMPW), PPC::CR0)
7190       .addReg(oldval).addReg(dest);
7191     BuildMI(BB, dl, TII->get(PPC::BCC))
7192       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7193     BB->addSuccessor(loop2MBB);
7194     BB->addSuccessor(midMBB);
7195
7196     BB = loop2MBB;
7197     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7198       .addReg(newval).addReg(ptrA).addReg(ptrB);
7199     BuildMI(BB, dl, TII->get(PPC::BCC))
7200       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7201     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7202     BB->addSuccessor(loop1MBB);
7203     BB->addSuccessor(exitMBB);
7204
7205     BB = midMBB;
7206     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7207       .addReg(dest).addReg(ptrA).addReg(ptrB);
7208     BB->addSuccessor(exitMBB);
7209
7210     //  exitMBB:
7211     //   ...
7212     BB = exitMBB;
7213   } else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8 ||
7214              MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I16) {
7215     // We must use 64-bit registers for addresses when targeting 64-bit,
7216     // since we're actually doing arithmetic on them.  Other registers
7217     // can be 32-bit.
7218     bool is64bit = Subtarget.isPPC64();
7219     bool is8bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8;
7220
7221     unsigned dest   = MI->getOperand(0).getReg();
7222     unsigned ptrA   = MI->getOperand(1).getReg();
7223     unsigned ptrB   = MI->getOperand(2).getReg();
7224     unsigned oldval = MI->getOperand(3).getReg();
7225     unsigned newval = MI->getOperand(4).getReg();
7226     DebugLoc dl     = MI->getDebugLoc();
7227
7228     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7229     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7230     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7231     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7232     F->insert(It, loop1MBB);
7233     F->insert(It, loop2MBB);
7234     F->insert(It, midMBB);
7235     F->insert(It, exitMBB);
7236     exitMBB->splice(exitMBB->begin(), BB,
7237                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7238     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7239
7240     MachineRegisterInfo &RegInfo = F->getRegInfo();
7241     const TargetRegisterClass *RC =
7242       is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
7243                 (const TargetRegisterClass *) &PPC::GPRCRegClass;
7244     unsigned PtrReg = RegInfo.createVirtualRegister(RC);
7245     unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
7246     unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
7247     unsigned NewVal2Reg = RegInfo.createVirtualRegister(RC);
7248     unsigned NewVal3Reg = RegInfo.createVirtualRegister(RC);
7249     unsigned OldVal2Reg = RegInfo.createVirtualRegister(RC);
7250     unsigned OldVal3Reg = RegInfo.createVirtualRegister(RC);
7251     unsigned MaskReg = RegInfo.createVirtualRegister(RC);
7252     unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
7253     unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
7254     unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
7255     unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
7256     unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
7257     unsigned Ptr1Reg;
7258     unsigned TmpReg = RegInfo.createVirtualRegister(RC);
7259     unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
7260     //  thisMBB:
7261     //   ...
7262     //   fallthrough --> loopMBB
7263     BB->addSuccessor(loop1MBB);
7264
7265     // The 4-byte load must be aligned, while a char or short may be
7266     // anywhere in the word.  Hence all this nasty bookkeeping code.
7267     //   add ptr1, ptrA, ptrB [copy if ptrA==0]
7268     //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
7269     //   xori shift, shift1, 24 [16]
7270     //   rlwinm ptr, ptr1, 0, 0, 29
7271     //   slw newval2, newval, shift
7272     //   slw oldval2, oldval,shift
7273     //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
7274     //   slw mask, mask2, shift
7275     //   and newval3, newval2, mask
7276     //   and oldval3, oldval2, mask
7277     // loop1MBB:
7278     //   lwarx tmpDest, ptr
7279     //   and tmp, tmpDest, mask
7280     //   cmpw tmp, oldval3
7281     //   bne- midMBB
7282     // loop2MBB:
7283     //   andc tmp2, tmpDest, mask
7284     //   or tmp4, tmp2, newval3
7285     //   stwcx. tmp4, ptr
7286     //   bne- loop1MBB
7287     //   b exitBB
7288     // midMBB:
7289     //   stwcx. tmpDest, ptr
7290     // exitBB:
7291     //   srw dest, tmpDest, shift
7292     if (ptrA != ZeroReg) {
7293       Ptr1Reg = RegInfo.createVirtualRegister(RC);
7294       BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
7295         .addReg(ptrA).addReg(ptrB);
7296     } else {
7297       Ptr1Reg = ptrB;
7298     }
7299     BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
7300         .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
7301     BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
7302         .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
7303     if (is64bit)
7304       BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
7305         .addReg(Ptr1Reg).addImm(0).addImm(61);
7306     else
7307       BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
7308         .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
7309     BuildMI(BB, dl, TII->get(PPC::SLW), NewVal2Reg)
7310         .addReg(newval).addReg(ShiftReg);
7311     BuildMI(BB, dl, TII->get(PPC::SLW), OldVal2Reg)
7312         .addReg(oldval).addReg(ShiftReg);
7313     if (is8bit)
7314       BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
7315     else {
7316       BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
7317       BuildMI(BB, dl, TII->get(PPC::ORI), Mask2Reg)
7318         .addReg(Mask3Reg).addImm(65535);
7319     }
7320     BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
7321         .addReg(Mask2Reg).addReg(ShiftReg);
7322     BuildMI(BB, dl, TII->get(PPC::AND), NewVal3Reg)
7323         .addReg(NewVal2Reg).addReg(MaskReg);
7324     BuildMI(BB, dl, TII->get(PPC::AND), OldVal3Reg)
7325         .addReg(OldVal2Reg).addReg(MaskReg);
7326
7327     BB = loop1MBB;
7328     BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
7329         .addReg(ZeroReg).addReg(PtrReg);
7330     BuildMI(BB, dl, TII->get(PPC::AND),TmpReg)
7331         .addReg(TmpDestReg).addReg(MaskReg);
7332     BuildMI(BB, dl, TII->get(PPC::CMPW), PPC::CR0)
7333         .addReg(TmpReg).addReg(OldVal3Reg);
7334     BuildMI(BB, dl, TII->get(PPC::BCC))
7335         .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7336     BB->addSuccessor(loop2MBB);
7337     BB->addSuccessor(midMBB);
7338
7339     BB = loop2MBB;
7340     BuildMI(BB, dl, TII->get(PPC::ANDC),Tmp2Reg)
7341         .addReg(TmpDestReg).addReg(MaskReg);
7342     BuildMI(BB, dl, TII->get(PPC::OR),Tmp4Reg)
7343         .addReg(Tmp2Reg).addReg(NewVal3Reg);
7344     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(Tmp4Reg)
7345         .addReg(ZeroReg).addReg(PtrReg);
7346     BuildMI(BB, dl, TII->get(PPC::BCC))
7347       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7348     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7349     BB->addSuccessor(loop1MBB);
7350     BB->addSuccessor(exitMBB);
7351
7352     BB = midMBB;
7353     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(TmpDestReg)
7354       .addReg(ZeroReg).addReg(PtrReg);
7355     BB->addSuccessor(exitMBB);
7356
7357     //  exitMBB:
7358     //   ...
7359     BB = exitMBB;
7360     BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW),dest).addReg(TmpReg)
7361       .addReg(ShiftReg);
7362   } else if (MI->getOpcode() == PPC::FADDrtz) {
7363     // This pseudo performs an FADD with rounding mode temporarily forced
7364     // to round-to-zero.  We emit this via custom inserter since the FPSCR
7365     // is not modeled at the SelectionDAG level.
7366     unsigned Dest = MI->getOperand(0).getReg();
7367     unsigned Src1 = MI->getOperand(1).getReg();
7368     unsigned Src2 = MI->getOperand(2).getReg();
7369     DebugLoc dl   = MI->getDebugLoc();
7370
7371     MachineRegisterInfo &RegInfo = F->getRegInfo();
7372     unsigned MFFSReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
7373
7374     // Save FPSCR value.
7375     BuildMI(*BB, MI, dl, TII->get(PPC::MFFS), MFFSReg);
7376
7377     // Set rounding mode to round-to-zero.
7378     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB1)).addImm(31);
7379     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB0)).addImm(30);
7380
7381     // Perform addition.
7382     BuildMI(*BB, MI, dl, TII->get(PPC::FADD), Dest).addReg(Src1).addReg(Src2);
7383
7384     // Restore FPSCR value.
7385     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSF)).addImm(1).addReg(MFFSReg);
7386   } else if (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7387              MI->getOpcode() == PPC::ANDIo_1_GT_BIT ||
7388              MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7389              MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) {
7390     unsigned Opcode = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7391                        MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) ?
7392                       PPC::ANDIo8 : PPC::ANDIo;
7393     bool isEQ = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7394                  MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8);
7395
7396     MachineRegisterInfo &RegInfo = F->getRegInfo();
7397     unsigned Dest = RegInfo.createVirtualRegister(Opcode == PPC::ANDIo ?
7398                                                   &PPC::GPRCRegClass :
7399                                                   &PPC::G8RCRegClass);
7400
7401     DebugLoc dl   = MI->getDebugLoc();
7402     BuildMI(*BB, MI, dl, TII->get(Opcode), Dest)
7403       .addReg(MI->getOperand(1).getReg()).addImm(1);
7404     BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY),
7405             MI->getOperand(0).getReg())
7406       .addReg(isEQ ? PPC::CR0EQ : PPC::CR0GT);
7407   } else {
7408     llvm_unreachable("Unexpected instr type to insert");
7409   }
7410
7411   MI->eraseFromParent();   // The pseudo instruction is gone now.
7412   return BB;
7413 }
7414
7415 //===----------------------------------------------------------------------===//
7416 // Target Optimization Hooks
7417 //===----------------------------------------------------------------------===//
7418
7419 SDValue PPCTargetLowering::DAGCombineFastRecip(SDValue Op,
7420                                                DAGCombinerInfo &DCI) const {
7421   if (DCI.isAfterLegalizeVectorOps())
7422     return SDValue();
7423
7424   EVT VT = Op.getValueType();
7425
7426   if ((VT == MVT::f32 && Subtarget.hasFRES()) ||
7427       (VT == MVT::f64 && Subtarget.hasFRE())  ||
7428       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7429       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7430
7431     // Newton iteration for a function: F(X) is X_{i+1} = X_i - F(X_i)/F'(X_i)
7432     // For the reciprocal, we need to find the zero of the function:
7433     //   F(X) = A X - 1 [which has a zero at X = 1/A]
7434     //     =>
7435     //   X_{i+1} = X_i (2 - A X_i) = X_i + X_i (1 - A X_i) [this second form
7436     //     does not require additional intermediate precision]
7437
7438     // Convergence is quadratic, so we essentially double the number of digits
7439     // correct after every iteration. The minimum architected relative
7440     // accuracy is 2^-5. When hasRecipPrec(), this is 2^-14. IEEE float has
7441     // 23 digits and double has 52 digits.
7442     int Iterations = Subtarget.hasRecipPrec() ? 1 : 3;
7443     if (VT.getScalarType() == MVT::f64)
7444       ++Iterations;
7445
7446     SelectionDAG &DAG = DCI.DAG;
7447     SDLoc dl(Op);
7448
7449     SDValue FPOne =
7450       DAG.getConstantFP(1.0, VT.getScalarType());
7451     if (VT.isVector()) {
7452       assert(VT.getVectorNumElements() == 4 &&
7453              "Unknown vector type");
7454       FPOne = DAG.getNode(ISD::BUILD_VECTOR, dl, VT,
7455                           FPOne, FPOne, FPOne, FPOne);
7456     }
7457
7458     SDValue Est = DAG.getNode(PPCISD::FRE, dl, VT, Op);
7459     DCI.AddToWorklist(Est.getNode());
7460
7461     // Newton iterations: Est = Est + Est (1 - Arg * Est)
7462     for (int i = 0; i < Iterations; ++i) {
7463       SDValue NewEst = DAG.getNode(ISD::FMUL, dl, VT, Op, Est);
7464       DCI.AddToWorklist(NewEst.getNode());
7465
7466       NewEst = DAG.getNode(ISD::FSUB, dl, VT, FPOne, NewEst);
7467       DCI.AddToWorklist(NewEst.getNode());
7468
7469       NewEst = DAG.getNode(ISD::FMUL, dl, VT, Est, NewEst);
7470       DCI.AddToWorklist(NewEst.getNode());
7471
7472       Est = DAG.getNode(ISD::FADD, dl, VT, Est, NewEst);
7473       DCI.AddToWorklist(Est.getNode());
7474     }
7475
7476     return Est;
7477   }
7478
7479   return SDValue();
7480 }
7481
7482 SDValue PPCTargetLowering::DAGCombineFastRecipFSQRT(SDValue Op,
7483                                              DAGCombinerInfo &DCI) const {
7484   if (DCI.isAfterLegalizeVectorOps())
7485     return SDValue();
7486
7487   EVT VT = Op.getValueType();
7488
7489   if ((VT == MVT::f32 && Subtarget.hasFRSQRTES()) ||
7490       (VT == MVT::f64 && Subtarget.hasFRSQRTE())  ||
7491       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7492       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7493
7494     // Newton iteration for a function: F(X) is X_{i+1} = X_i - F(X_i)/F'(X_i)
7495     // For the reciprocal sqrt, we need to find the zero of the function:
7496     //   F(X) = 1/X^2 - A [which has a zero at X = 1/sqrt(A)]
7497     //     =>
7498     //   X_{i+1} = X_i (1.5 - A X_i^2 / 2)
7499     // As a result, we precompute A/2 prior to the iteration loop.
7500
7501     // Convergence is quadratic, so we essentially double the number of digits
7502     // correct after every iteration. The minimum architected relative
7503     // accuracy is 2^-5. When hasRecipPrec(), this is 2^-14. IEEE float has
7504     // 23 digits and double has 52 digits.
7505     int Iterations = Subtarget.hasRecipPrec() ? 1 : 3;
7506     if (VT.getScalarType() == MVT::f64)
7507       ++Iterations;
7508
7509     SelectionDAG &DAG = DCI.DAG;
7510     SDLoc dl(Op);
7511
7512     SDValue FPThreeHalves =
7513       DAG.getConstantFP(1.5, VT.getScalarType());
7514     if (VT.isVector()) {
7515       assert(VT.getVectorNumElements() == 4 &&
7516              "Unknown vector type");
7517       FPThreeHalves = DAG.getNode(ISD::BUILD_VECTOR, dl, VT,
7518                                   FPThreeHalves, FPThreeHalves,
7519                                   FPThreeHalves, FPThreeHalves);
7520     }
7521
7522     SDValue Est = DAG.getNode(PPCISD::FRSQRTE, dl, VT, Op);
7523     DCI.AddToWorklist(Est.getNode());
7524
7525     // We now need 0.5*Arg which we can write as (1.5*Arg - Arg) so that
7526     // this entire sequence requires only one FP constant.
7527     SDValue HalfArg = DAG.getNode(ISD::FMUL, dl, VT, FPThreeHalves, Op);
7528     DCI.AddToWorklist(HalfArg.getNode());
7529
7530     HalfArg = DAG.getNode(ISD::FSUB, dl, VT, HalfArg, Op);
7531     DCI.AddToWorklist(HalfArg.getNode());
7532
7533     // Newton iterations: Est = Est * (1.5 - HalfArg * Est * Est)
7534     for (int i = 0; i < Iterations; ++i) {
7535       SDValue NewEst = DAG.getNode(ISD::FMUL, dl, VT, Est, Est);
7536       DCI.AddToWorklist(NewEst.getNode());
7537
7538       NewEst = DAG.getNode(ISD::FMUL, dl, VT, HalfArg, NewEst);
7539       DCI.AddToWorklist(NewEst.getNode());
7540
7541       NewEst = DAG.getNode(ISD::FSUB, dl, VT, FPThreeHalves, NewEst);
7542       DCI.AddToWorklist(NewEst.getNode());
7543
7544       Est = DAG.getNode(ISD::FMUL, dl, VT, Est, NewEst);
7545       DCI.AddToWorklist(Est.getNode());
7546     }
7547
7548     return Est;
7549   }
7550
7551   return SDValue();
7552 }
7553
7554 static bool isConsecutiveLSLoc(SDValue Loc, EVT VT, LSBaseSDNode *Base,
7555                             unsigned Bytes, int Dist,
7556                             SelectionDAG &DAG) {
7557   if (VT.getSizeInBits() / 8 != Bytes)
7558     return false;
7559
7560   SDValue BaseLoc = Base->getBasePtr();
7561   if (Loc.getOpcode() == ISD::FrameIndex) {
7562     if (BaseLoc.getOpcode() != ISD::FrameIndex)
7563       return false;
7564     const MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7565     int FI  = cast<FrameIndexSDNode>(Loc)->getIndex();
7566     int BFI = cast<FrameIndexSDNode>(BaseLoc)->getIndex();
7567     int FS  = MFI->getObjectSize(FI);
7568     int BFS = MFI->getObjectSize(BFI);
7569     if (FS != BFS || FS != (int)Bytes) return false;
7570     return MFI->getObjectOffset(FI) == (MFI->getObjectOffset(BFI) + Dist*Bytes);
7571   }
7572
7573   // Handle X+C
7574   if (DAG.isBaseWithConstantOffset(Loc) && Loc.getOperand(0) == BaseLoc &&
7575       cast<ConstantSDNode>(Loc.getOperand(1))->getSExtValue() == Dist*Bytes)
7576     return true;
7577
7578   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7579   const GlobalValue *GV1 = nullptr;
7580   const GlobalValue *GV2 = nullptr;
7581   int64_t Offset1 = 0;
7582   int64_t Offset2 = 0;
7583   bool isGA1 = TLI.isGAPlusOffset(Loc.getNode(), GV1, Offset1);
7584   bool isGA2 = TLI.isGAPlusOffset(BaseLoc.getNode(), GV2, Offset2);
7585   if (isGA1 && isGA2 && GV1 == GV2)
7586     return Offset1 == (Offset2 + Dist*Bytes);
7587   return false;
7588 }
7589
7590 // Like SelectionDAG::isConsecutiveLoad, but also works for stores, and does
7591 // not enforce equality of the chain operands.
7592 static bool isConsecutiveLS(SDNode *N, LSBaseSDNode *Base,
7593                             unsigned Bytes, int Dist,
7594                             SelectionDAG &DAG) {
7595   if (LSBaseSDNode *LS = dyn_cast<LSBaseSDNode>(N)) {
7596     EVT VT = LS->getMemoryVT();
7597     SDValue Loc = LS->getBasePtr();
7598     return isConsecutiveLSLoc(Loc, VT, Base, Bytes, Dist, DAG);
7599   }
7600
7601   if (N->getOpcode() == ISD::INTRINSIC_W_CHAIN) {
7602     EVT VT;
7603     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7604     default: return false;
7605     case Intrinsic::ppc_altivec_lvx:
7606     case Intrinsic::ppc_altivec_lvxl:
7607       VT = MVT::v4i32;
7608       break;
7609     case Intrinsic::ppc_altivec_lvebx:
7610       VT = MVT::i8;
7611       break;
7612     case Intrinsic::ppc_altivec_lvehx:
7613       VT = MVT::i16;
7614       break;
7615     case Intrinsic::ppc_altivec_lvewx:
7616       VT = MVT::i32;
7617       break;
7618     }
7619
7620     return isConsecutiveLSLoc(N->getOperand(2), VT, Base, Bytes, Dist, DAG);
7621   }
7622
7623   if (N->getOpcode() == ISD::INTRINSIC_VOID) {
7624     EVT VT;
7625     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7626     default: return false;
7627     case Intrinsic::ppc_altivec_stvx:
7628     case Intrinsic::ppc_altivec_stvxl:
7629       VT = MVT::v4i32;
7630       break;
7631     case Intrinsic::ppc_altivec_stvebx:
7632       VT = MVT::i8;
7633       break;
7634     case Intrinsic::ppc_altivec_stvehx:
7635       VT = MVT::i16;
7636       break;
7637     case Intrinsic::ppc_altivec_stvewx:
7638       VT = MVT::i32;
7639       break;
7640     }
7641
7642     return isConsecutiveLSLoc(N->getOperand(3), VT, Base, Bytes, Dist, DAG);
7643   }
7644
7645   return false;
7646 }
7647
7648 // Return true is there is a nearyby consecutive load to the one provided
7649 // (regardless of alignment). We search up and down the chain, looking though
7650 // token factors and other loads (but nothing else). As a result, a true result
7651 // indicates that it is safe to create a new consecutive load adjacent to the
7652 // load provided.
7653 static bool findConsecutiveLoad(LoadSDNode *LD, SelectionDAG &DAG) {
7654   SDValue Chain = LD->getChain();
7655   EVT VT = LD->getMemoryVT();
7656
7657   SmallSet<SDNode *, 16> LoadRoots;
7658   SmallVector<SDNode *, 8> Queue(1, Chain.getNode());
7659   SmallSet<SDNode *, 16> Visited;
7660
7661   // First, search up the chain, branching to follow all token-factor operands.
7662   // If we find a consecutive load, then we're done, otherwise, record all
7663   // nodes just above the top-level loads and token factors.
7664   while (!Queue.empty()) {
7665     SDNode *ChainNext = Queue.pop_back_val();
7666     if (!Visited.insert(ChainNext))
7667       continue;
7668
7669     if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(ChainNext)) {
7670       if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7671         return true;
7672
7673       if (!Visited.count(ChainLD->getChain().getNode()))
7674         Queue.push_back(ChainLD->getChain().getNode());
7675     } else if (ChainNext->getOpcode() == ISD::TokenFactor) {
7676       for (const SDUse &O : ChainNext->ops())
7677         if (!Visited.count(O.getNode()))
7678           Queue.push_back(O.getNode());
7679     } else
7680       LoadRoots.insert(ChainNext);
7681   }
7682
7683   // Second, search down the chain, starting from the top-level nodes recorded
7684   // in the first phase. These top-level nodes are the nodes just above all
7685   // loads and token factors. Starting with their uses, recursively look though
7686   // all loads (just the chain uses) and token factors to find a consecutive
7687   // load.
7688   Visited.clear();
7689   Queue.clear();
7690
7691   for (SmallSet<SDNode *, 16>::iterator I = LoadRoots.begin(),
7692        IE = LoadRoots.end(); I != IE; ++I) {
7693     Queue.push_back(*I);
7694        
7695     while (!Queue.empty()) {
7696       SDNode *LoadRoot = Queue.pop_back_val();
7697       if (!Visited.insert(LoadRoot))
7698         continue;
7699
7700       if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(LoadRoot))
7701         if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7702           return true;
7703
7704       for (SDNode::use_iterator UI = LoadRoot->use_begin(),
7705            UE = LoadRoot->use_end(); UI != UE; ++UI)
7706         if (((isa<MemSDNode>(*UI) &&
7707             cast<MemSDNode>(*UI)->getChain().getNode() == LoadRoot) ||
7708             UI->getOpcode() == ISD::TokenFactor) && !Visited.count(*UI))
7709           Queue.push_back(*UI);
7710     }
7711   }
7712
7713   return false;
7714 }
7715
7716 SDValue PPCTargetLowering::DAGCombineTruncBoolExt(SDNode *N,
7717                                                   DAGCombinerInfo &DCI) const {
7718   SelectionDAG &DAG = DCI.DAG;
7719   SDLoc dl(N);
7720
7721   assert(Subtarget.useCRBits() &&
7722          "Expecting to be tracking CR bits");
7723   // If we're tracking CR bits, we need to be careful that we don't have:
7724   //   trunc(binary-ops(zext(x), zext(y)))
7725   // or
7726   //   trunc(binary-ops(binary-ops(zext(x), zext(y)), ...)
7727   // such that we're unnecessarily moving things into GPRs when it would be
7728   // better to keep them in CR bits.
7729
7730   // Note that trunc here can be an actual i1 trunc, or can be the effective
7731   // truncation that comes from a setcc or select_cc.
7732   if (N->getOpcode() == ISD::TRUNCATE &&
7733       N->getValueType(0) != MVT::i1)
7734     return SDValue();
7735
7736   if (N->getOperand(0).getValueType() != MVT::i32 &&
7737       N->getOperand(0).getValueType() != MVT::i64)
7738     return SDValue();
7739
7740   if (N->getOpcode() == ISD::SETCC ||
7741       N->getOpcode() == ISD::SELECT_CC) {
7742     // If we're looking at a comparison, then we need to make sure that the
7743     // high bits (all except for the first) don't matter the result.
7744     ISD::CondCode CC =
7745       cast<CondCodeSDNode>(N->getOperand(
7746         N->getOpcode() == ISD::SETCC ? 2 : 4))->get();
7747     unsigned OpBits = N->getOperand(0).getValueSizeInBits();
7748
7749     if (ISD::isSignedIntSetCC(CC)) {
7750       if (DAG.ComputeNumSignBits(N->getOperand(0)) != OpBits ||
7751           DAG.ComputeNumSignBits(N->getOperand(1)) != OpBits)
7752         return SDValue();
7753     } else if (ISD::isUnsignedIntSetCC(CC)) {
7754       if (!DAG.MaskedValueIsZero(N->getOperand(0),
7755                                  APInt::getHighBitsSet(OpBits, OpBits-1)) ||
7756           !DAG.MaskedValueIsZero(N->getOperand(1),
7757                                  APInt::getHighBitsSet(OpBits, OpBits-1)))
7758         return SDValue();
7759     } else {
7760       // This is neither a signed nor an unsigned comparison, just make sure
7761       // that the high bits are equal.
7762       APInt Op1Zero, Op1One;
7763       APInt Op2Zero, Op2One;
7764       DAG.computeKnownBits(N->getOperand(0), Op1Zero, Op1One);
7765       DAG.computeKnownBits(N->getOperand(1), Op2Zero, Op2One);
7766
7767       // We don't really care about what is known about the first bit (if
7768       // anything), so clear it in all masks prior to comparing them.
7769       Op1Zero.clearBit(0); Op1One.clearBit(0);
7770       Op2Zero.clearBit(0); Op2One.clearBit(0);
7771
7772       if (Op1Zero != Op2Zero || Op1One != Op2One)
7773         return SDValue();
7774     }
7775   }
7776
7777   // We now know that the higher-order bits are irrelevant, we just need to
7778   // make sure that all of the intermediate operations are bit operations, and
7779   // all inputs are extensions.
7780   if (N->getOperand(0).getOpcode() != ISD::AND &&
7781       N->getOperand(0).getOpcode() != ISD::OR  &&
7782       N->getOperand(0).getOpcode() != ISD::XOR &&
7783       N->getOperand(0).getOpcode() != ISD::SELECT &&
7784       N->getOperand(0).getOpcode() != ISD::SELECT_CC &&
7785       N->getOperand(0).getOpcode() != ISD::TRUNCATE &&
7786       N->getOperand(0).getOpcode() != ISD::SIGN_EXTEND &&
7787       N->getOperand(0).getOpcode() != ISD::ZERO_EXTEND &&
7788       N->getOperand(0).getOpcode() != ISD::ANY_EXTEND)
7789     return SDValue();
7790
7791   if ((N->getOpcode() == ISD::SETCC || N->getOpcode() == ISD::SELECT_CC) &&
7792       N->getOperand(1).getOpcode() != ISD::AND &&
7793       N->getOperand(1).getOpcode() != ISD::OR  &&
7794       N->getOperand(1).getOpcode() != ISD::XOR &&
7795       N->getOperand(1).getOpcode() != ISD::SELECT &&
7796       N->getOperand(1).getOpcode() != ISD::SELECT_CC &&
7797       N->getOperand(1).getOpcode() != ISD::TRUNCATE &&
7798       N->getOperand(1).getOpcode() != ISD::SIGN_EXTEND &&
7799       N->getOperand(1).getOpcode() != ISD::ZERO_EXTEND &&
7800       N->getOperand(1).getOpcode() != ISD::ANY_EXTEND)
7801     return SDValue();
7802
7803   SmallVector<SDValue, 4> Inputs;
7804   SmallVector<SDValue, 8> BinOps, PromOps;
7805   SmallPtrSet<SDNode *, 16> Visited;
7806
7807   for (unsigned i = 0; i < 2; ++i) {
7808     if (((N->getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7809           N->getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7810           N->getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7811           N->getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7812         isa<ConstantSDNode>(N->getOperand(i)))
7813       Inputs.push_back(N->getOperand(i));
7814     else
7815       BinOps.push_back(N->getOperand(i));
7816
7817     if (N->getOpcode() == ISD::TRUNCATE)
7818       break;
7819   }
7820
7821   // Visit all inputs, collect all binary operations (and, or, xor and
7822   // select) that are all fed by extensions. 
7823   while (!BinOps.empty()) {
7824     SDValue BinOp = BinOps.back();
7825     BinOps.pop_back();
7826
7827     if (!Visited.insert(BinOp.getNode()))
7828       continue;
7829
7830     PromOps.push_back(BinOp);
7831
7832     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
7833       // The condition of the select is not promoted.
7834       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
7835         continue;
7836       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
7837         continue;
7838
7839       if (((BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7840             BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7841             BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7842            BinOp.getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7843           isa<ConstantSDNode>(BinOp.getOperand(i))) {
7844         Inputs.push_back(BinOp.getOperand(i)); 
7845       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
7846                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
7847                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
7848                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
7849                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC ||
7850                  BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
7851                  BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7852                  BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7853                  BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) {
7854         BinOps.push_back(BinOp.getOperand(i));
7855       } else {
7856         // We have an input that is not an extension or another binary
7857         // operation; we'll abort this transformation.
7858         return SDValue();
7859       }
7860     }
7861   }
7862
7863   // Make sure that this is a self-contained cluster of operations (which
7864   // is not quite the same thing as saying that everything has only one
7865   // use).
7866   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7867     if (isa<ConstantSDNode>(Inputs[i]))
7868       continue;
7869
7870     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
7871                               UE = Inputs[i].getNode()->use_end();
7872          UI != UE; ++UI) {
7873       SDNode *User = *UI;
7874       if (User != N && !Visited.count(User))
7875         return SDValue();
7876
7877       // Make sure that we're not going to promote the non-output-value
7878       // operand(s) or SELECT or SELECT_CC.
7879       // FIXME: Although we could sometimes handle this, and it does occur in
7880       // practice that one of the condition inputs to the select is also one of
7881       // the outputs, we currently can't deal with this.
7882       if (User->getOpcode() == ISD::SELECT) {
7883         if (User->getOperand(0) == Inputs[i])
7884           return SDValue();
7885       } else if (User->getOpcode() == ISD::SELECT_CC) {
7886         if (User->getOperand(0) == Inputs[i] ||
7887             User->getOperand(1) == Inputs[i])
7888           return SDValue();
7889       }
7890     }
7891   }
7892
7893   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
7894     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
7895                               UE = PromOps[i].getNode()->use_end();
7896          UI != UE; ++UI) {
7897       SDNode *User = *UI;
7898       if (User != N && !Visited.count(User))
7899         return SDValue();
7900
7901       // Make sure that we're not going to promote the non-output-value
7902       // operand(s) or SELECT or SELECT_CC.
7903       // FIXME: Although we could sometimes handle this, and it does occur in
7904       // practice that one of the condition inputs to the select is also one of
7905       // the outputs, we currently can't deal with this.
7906       if (User->getOpcode() == ISD::SELECT) {
7907         if (User->getOperand(0) == PromOps[i])
7908           return SDValue();
7909       } else if (User->getOpcode() == ISD::SELECT_CC) {
7910         if (User->getOperand(0) == PromOps[i] ||
7911             User->getOperand(1) == PromOps[i])
7912           return SDValue();
7913       }
7914     }
7915   }
7916
7917   // Replace all inputs with the extension operand.
7918   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7919     // Constants may have users outside the cluster of to-be-promoted nodes,
7920     // and so we need to replace those as we do the promotions.
7921     if (isa<ConstantSDNode>(Inputs[i]))
7922       continue;
7923     else
7924       DAG.ReplaceAllUsesOfValueWith(Inputs[i], Inputs[i].getOperand(0)); 
7925   }
7926
7927   // Replace all operations (these are all the same, but have a different
7928   // (i1) return type). DAG.getNode will validate that the types of
7929   // a binary operator match, so go through the list in reverse so that
7930   // we've likely promoted both operands first. Any intermediate truncations or
7931   // extensions disappear.
7932   while (!PromOps.empty()) {
7933     SDValue PromOp = PromOps.back();
7934     PromOps.pop_back();
7935
7936     if (PromOp.getOpcode() == ISD::TRUNCATE ||
7937         PromOp.getOpcode() == ISD::SIGN_EXTEND ||
7938         PromOp.getOpcode() == ISD::ZERO_EXTEND ||
7939         PromOp.getOpcode() == ISD::ANY_EXTEND) {
7940       if (!isa<ConstantSDNode>(PromOp.getOperand(0)) &&
7941           PromOp.getOperand(0).getValueType() != MVT::i1) {
7942         // The operand is not yet ready (see comment below).
7943         PromOps.insert(PromOps.begin(), PromOp);
7944         continue;
7945       }
7946
7947       SDValue RepValue = PromOp.getOperand(0);
7948       if (isa<ConstantSDNode>(RepValue))
7949         RepValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, RepValue);
7950
7951       DAG.ReplaceAllUsesOfValueWith(PromOp, RepValue);
7952       continue;
7953     }
7954
7955     unsigned C;
7956     switch (PromOp.getOpcode()) {
7957     default:             C = 0; break;
7958     case ISD::SELECT:    C = 1; break;
7959     case ISD::SELECT_CC: C = 2; break;
7960     }
7961
7962     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
7963          PromOp.getOperand(C).getValueType() != MVT::i1) ||
7964         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
7965          PromOp.getOperand(C+1).getValueType() != MVT::i1)) {
7966       // The to-be-promoted operands of this node have not yet been
7967       // promoted (this should be rare because we're going through the
7968       // list backward, but if one of the operands has several users in
7969       // this cluster of to-be-promoted nodes, it is possible).
7970       PromOps.insert(PromOps.begin(), PromOp);
7971       continue;
7972     }
7973
7974     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
7975                                 PromOp.getNode()->op_end());
7976
7977     // If there are any constant inputs, make sure they're replaced now.
7978     for (unsigned i = 0; i < 2; ++i)
7979       if (isa<ConstantSDNode>(Ops[C+i]))
7980         Ops[C+i] = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, Ops[C+i]);
7981
7982     DAG.ReplaceAllUsesOfValueWith(PromOp,
7983       DAG.getNode(PromOp.getOpcode(), dl, MVT::i1, Ops));
7984   }
7985
7986   // Now we're left with the initial truncation itself.
7987   if (N->getOpcode() == ISD::TRUNCATE)
7988     return N->getOperand(0);
7989
7990   // Otherwise, this is a comparison. The operands to be compared have just
7991   // changed type (to i1), but everything else is the same.
7992   return SDValue(N, 0);
7993 }
7994
7995 SDValue PPCTargetLowering::DAGCombineExtBoolTrunc(SDNode *N,
7996                                                   DAGCombinerInfo &DCI) const {
7997   SelectionDAG &DAG = DCI.DAG;
7998   SDLoc dl(N);
7999
8000   // If we're tracking CR bits, we need to be careful that we don't have:
8001   //   zext(binary-ops(trunc(x), trunc(y)))
8002   // or
8003   //   zext(binary-ops(binary-ops(trunc(x), trunc(y)), ...)
8004   // such that we're unnecessarily moving things into CR bits that can more
8005   // efficiently stay in GPRs. Note that if we're not certain that the high
8006   // bits are set as required by the final extension, we still may need to do
8007   // some masking to get the proper behavior.
8008
8009   // This same functionality is important on PPC64 when dealing with
8010   // 32-to-64-bit extensions; these occur often when 32-bit values are used as
8011   // the return values of functions. Because it is so similar, it is handled
8012   // here as well.
8013
8014   if (N->getValueType(0) != MVT::i32 &&
8015       N->getValueType(0) != MVT::i64)
8016     return SDValue();
8017
8018   if (!((N->getOperand(0).getValueType() == MVT::i1 &&
8019         Subtarget.useCRBits()) ||
8020        (N->getOperand(0).getValueType() == MVT::i32 &&
8021         Subtarget.isPPC64())))
8022     return SDValue();
8023
8024   if (N->getOperand(0).getOpcode() != ISD::AND &&
8025       N->getOperand(0).getOpcode() != ISD::OR  &&
8026       N->getOperand(0).getOpcode() != ISD::XOR &&
8027       N->getOperand(0).getOpcode() != ISD::SELECT &&
8028       N->getOperand(0).getOpcode() != ISD::SELECT_CC)
8029     return SDValue();
8030
8031   SmallVector<SDValue, 4> Inputs;
8032   SmallVector<SDValue, 8> BinOps(1, N->getOperand(0)), PromOps;
8033   SmallPtrSet<SDNode *, 16> Visited;
8034
8035   // Visit all inputs, collect all binary operations (and, or, xor and
8036   // select) that are all fed by truncations. 
8037   while (!BinOps.empty()) {
8038     SDValue BinOp = BinOps.back();
8039     BinOps.pop_back();
8040
8041     if (!Visited.insert(BinOp.getNode()))
8042       continue;
8043
8044     PromOps.push_back(BinOp);
8045
8046     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
8047       // The condition of the select is not promoted.
8048       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
8049         continue;
8050       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
8051         continue;
8052
8053       if (BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
8054           isa<ConstantSDNode>(BinOp.getOperand(i))) {
8055         Inputs.push_back(BinOp.getOperand(i)); 
8056       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
8057                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
8058                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
8059                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
8060                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC) {
8061         BinOps.push_back(BinOp.getOperand(i));
8062       } else {
8063         // We have an input that is not a truncation or another binary
8064         // operation; we'll abort this transformation.
8065         return SDValue();
8066       }
8067     }
8068   }
8069
8070   // Make sure that this is a self-contained cluster of operations (which
8071   // is not quite the same thing as saying that everything has only one
8072   // use).
8073   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8074     if (isa<ConstantSDNode>(Inputs[i]))
8075       continue;
8076
8077     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
8078                               UE = Inputs[i].getNode()->use_end();
8079          UI != UE; ++UI) {
8080       SDNode *User = *UI;
8081       if (User != N && !Visited.count(User))
8082         return SDValue();
8083
8084       // Make sure that we're not going to promote the non-output-value
8085       // operand(s) or SELECT or SELECT_CC.
8086       // FIXME: Although we could sometimes handle this, and it does occur in
8087       // practice that one of the condition inputs to the select is also one of
8088       // the outputs, we currently can't deal with this.
8089       if (User->getOpcode() == ISD::SELECT) {
8090         if (User->getOperand(0) == Inputs[i])
8091           return SDValue();
8092       } else if (User->getOpcode() == ISD::SELECT_CC) {
8093         if (User->getOperand(0) == Inputs[i] ||
8094             User->getOperand(1) == Inputs[i])
8095           return SDValue();
8096       }
8097     }
8098   }
8099
8100   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
8101     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
8102                               UE = PromOps[i].getNode()->use_end();
8103          UI != UE; ++UI) {
8104       SDNode *User = *UI;
8105       if (User != N && !Visited.count(User))
8106         return SDValue();
8107
8108       // Make sure that we're not going to promote the non-output-value
8109       // operand(s) or SELECT or SELECT_CC.
8110       // FIXME: Although we could sometimes handle this, and it does occur in
8111       // practice that one of the condition inputs to the select is also one of
8112       // the outputs, we currently can't deal with this.
8113       if (User->getOpcode() == ISD::SELECT) {
8114         if (User->getOperand(0) == PromOps[i])
8115           return SDValue();
8116       } else if (User->getOpcode() == ISD::SELECT_CC) {
8117         if (User->getOperand(0) == PromOps[i] ||
8118             User->getOperand(1) == PromOps[i])
8119           return SDValue();
8120       }
8121     }
8122   }
8123
8124   unsigned PromBits = N->getOperand(0).getValueSizeInBits();
8125   bool ReallyNeedsExt = false;
8126   if (N->getOpcode() != ISD::ANY_EXTEND) {
8127     // If all of the inputs are not already sign/zero extended, then
8128     // we'll still need to do that at the end.
8129     for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8130       if (isa<ConstantSDNode>(Inputs[i]))
8131         continue;
8132
8133       unsigned OpBits =
8134         Inputs[i].getOperand(0).getValueSizeInBits();
8135       assert(PromBits < OpBits && "Truncation not to a smaller bit count?");
8136
8137       if ((N->getOpcode() == ISD::ZERO_EXTEND &&
8138            !DAG.MaskedValueIsZero(Inputs[i].getOperand(0),
8139                                   APInt::getHighBitsSet(OpBits,
8140                                                         OpBits-PromBits))) ||
8141           (N->getOpcode() == ISD::SIGN_EXTEND &&
8142            DAG.ComputeNumSignBits(Inputs[i].getOperand(0)) <
8143              (OpBits-(PromBits-1)))) {
8144         ReallyNeedsExt = true;
8145         break;
8146       }
8147     }
8148   }
8149
8150   // Replace all inputs, either with the truncation operand, or a
8151   // truncation or extension to the final output type.
8152   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8153     // Constant inputs need to be replaced with the to-be-promoted nodes that
8154     // use them because they might have users outside of the cluster of
8155     // promoted nodes.
8156     if (isa<ConstantSDNode>(Inputs[i]))
8157       continue;
8158
8159     SDValue InSrc = Inputs[i].getOperand(0);
8160     if (Inputs[i].getValueType() == N->getValueType(0))
8161       DAG.ReplaceAllUsesOfValueWith(Inputs[i], InSrc);
8162     else if (N->getOpcode() == ISD::SIGN_EXTEND)
8163       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8164         DAG.getSExtOrTrunc(InSrc, dl, N->getValueType(0)));
8165     else if (N->getOpcode() == ISD::ZERO_EXTEND)
8166       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8167         DAG.getZExtOrTrunc(InSrc, dl, N->getValueType(0)));
8168     else
8169       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8170         DAG.getAnyExtOrTrunc(InSrc, dl, N->getValueType(0)));
8171   }
8172
8173   // Replace all operations (these are all the same, but have a different
8174   // (promoted) return type). DAG.getNode will validate that the types of
8175   // a binary operator match, so go through the list in reverse so that
8176   // we've likely promoted both operands first.
8177   while (!PromOps.empty()) {
8178     SDValue PromOp = PromOps.back();
8179     PromOps.pop_back();
8180
8181     unsigned C;
8182     switch (PromOp.getOpcode()) {
8183     default:             C = 0; break;
8184     case ISD::SELECT:    C = 1; break;
8185     case ISD::SELECT_CC: C = 2; break;
8186     }
8187
8188     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8189          PromOp.getOperand(C).getValueType() != N->getValueType(0)) ||
8190         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8191          PromOp.getOperand(C+1).getValueType() != N->getValueType(0))) {
8192       // The to-be-promoted operands of this node have not yet been
8193       // promoted (this should be rare because we're going through the
8194       // list backward, but if one of the operands has several users in
8195       // this cluster of to-be-promoted nodes, it is possible).
8196       PromOps.insert(PromOps.begin(), PromOp);
8197       continue;
8198     }
8199
8200     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8201                                 PromOp.getNode()->op_end());
8202
8203     // If this node has constant inputs, then they'll need to be promoted here.
8204     for (unsigned i = 0; i < 2; ++i) {
8205       if (!isa<ConstantSDNode>(Ops[C+i]))
8206         continue;
8207       if (Ops[C+i].getValueType() == N->getValueType(0))
8208         continue;
8209
8210       if (N->getOpcode() == ISD::SIGN_EXTEND)
8211         Ops[C+i] = DAG.getSExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8212       else if (N->getOpcode() == ISD::ZERO_EXTEND)
8213         Ops[C+i] = DAG.getZExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8214       else
8215         Ops[C+i] = DAG.getAnyExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8216     }
8217
8218     DAG.ReplaceAllUsesOfValueWith(PromOp,
8219       DAG.getNode(PromOp.getOpcode(), dl, N->getValueType(0), Ops));
8220   }
8221
8222   // Now we're left with the initial extension itself.
8223   if (!ReallyNeedsExt)
8224     return N->getOperand(0);
8225
8226   // To zero extend, just mask off everything except for the first bit (in the
8227   // i1 case).
8228   if (N->getOpcode() == ISD::ZERO_EXTEND)
8229     return DAG.getNode(ISD::AND, dl, N->getValueType(0), N->getOperand(0),
8230                        DAG.getConstant(APInt::getLowBitsSet(
8231                                          N->getValueSizeInBits(0), PromBits),
8232                                        N->getValueType(0)));
8233
8234   assert(N->getOpcode() == ISD::SIGN_EXTEND &&
8235          "Invalid extension type");
8236   EVT ShiftAmountTy = getShiftAmountTy(N->getValueType(0));
8237   SDValue ShiftCst =
8238     DAG.getConstant(N->getValueSizeInBits(0)-PromBits, ShiftAmountTy);
8239   return DAG.getNode(ISD::SRA, dl, N->getValueType(0), 
8240                      DAG.getNode(ISD::SHL, dl, N->getValueType(0),
8241                                  N->getOperand(0), ShiftCst), ShiftCst);
8242 }
8243
8244 SDValue PPCTargetLowering::PerformDAGCombine(SDNode *N,
8245                                              DAGCombinerInfo &DCI) const {
8246   const TargetMachine &TM = getTargetMachine();
8247   SelectionDAG &DAG = DCI.DAG;
8248   SDLoc dl(N);
8249   switch (N->getOpcode()) {
8250   default: break;
8251   case PPCISD::SHL:
8252     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8253       if (C->isNullValue())   // 0 << V -> 0.
8254         return N->getOperand(0);
8255     }
8256     break;
8257   case PPCISD::SRL:
8258     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8259       if (C->isNullValue())   // 0 >>u V -> 0.
8260         return N->getOperand(0);
8261     }
8262     break;
8263   case PPCISD::SRA:
8264     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8265       if (C->isNullValue() ||   //  0 >>s V -> 0.
8266           C->isAllOnesValue())    // -1 >>s V -> -1.
8267         return N->getOperand(0);
8268     }
8269     break;
8270   case ISD::SIGN_EXTEND:
8271   case ISD::ZERO_EXTEND:
8272   case ISD::ANY_EXTEND: 
8273     return DAGCombineExtBoolTrunc(N, DCI);
8274   case ISD::TRUNCATE:
8275   case ISD::SETCC:
8276   case ISD::SELECT_CC:
8277     return DAGCombineTruncBoolExt(N, DCI);
8278   case ISD::FDIV: {
8279     assert(TM.Options.UnsafeFPMath &&
8280            "Reciprocal estimates require UnsafeFPMath");
8281
8282     if (N->getOperand(1).getOpcode() == ISD::FSQRT) {
8283       SDValue RV =
8284         DAGCombineFastRecipFSQRT(N->getOperand(1).getOperand(0), DCI);
8285       if (RV.getNode()) {
8286         DCI.AddToWorklist(RV.getNode());
8287         return DAG.getNode(ISD::FMUL, dl, N->getValueType(0),
8288                            N->getOperand(0), RV);
8289       }
8290     } else if (N->getOperand(1).getOpcode() == ISD::FP_EXTEND &&
8291                N->getOperand(1).getOperand(0).getOpcode() == ISD::FSQRT) {
8292       SDValue RV =
8293         DAGCombineFastRecipFSQRT(N->getOperand(1).getOperand(0).getOperand(0),
8294                                  DCI);
8295       if (RV.getNode()) {
8296         DCI.AddToWorklist(RV.getNode());
8297         RV = DAG.getNode(ISD::FP_EXTEND, SDLoc(N->getOperand(1)),
8298                          N->getValueType(0), RV);
8299         DCI.AddToWorklist(RV.getNode());
8300         return DAG.getNode(ISD::FMUL, dl, N->getValueType(0),
8301                            N->getOperand(0), RV);
8302       }
8303     } else if (N->getOperand(1).getOpcode() == ISD::FP_ROUND &&
8304                N->getOperand(1).getOperand(0).getOpcode() == ISD::FSQRT) {
8305       SDValue RV =
8306         DAGCombineFastRecipFSQRT(N->getOperand(1).getOperand(0).getOperand(0),
8307                                  DCI);
8308       if (RV.getNode()) {
8309         DCI.AddToWorklist(RV.getNode());
8310         RV = DAG.getNode(ISD::FP_ROUND, SDLoc(N->getOperand(1)),
8311                          N->getValueType(0), RV,
8312                          N->getOperand(1).getOperand(1));
8313         DCI.AddToWorklist(RV.getNode());
8314         return DAG.getNode(ISD::FMUL, dl, N->getValueType(0),
8315                            N->getOperand(0), RV);
8316       }
8317     }
8318
8319     SDValue RV = DAGCombineFastRecip(N->getOperand(1), DCI);
8320     if (RV.getNode()) {
8321       DCI.AddToWorklist(RV.getNode());
8322       return DAG.getNode(ISD::FMUL, dl, N->getValueType(0),
8323                          N->getOperand(0), RV);
8324     }
8325
8326     }
8327     break;
8328   case ISD::FSQRT: {
8329     assert(TM.Options.UnsafeFPMath &&
8330            "Reciprocal estimates require UnsafeFPMath");
8331
8332     // Compute this as 1/(1/sqrt(X)), which is the reciprocal of the
8333     // reciprocal sqrt.
8334     SDValue RV = DAGCombineFastRecipFSQRT(N->getOperand(0), DCI);
8335     if (RV.getNode()) {
8336       DCI.AddToWorklist(RV.getNode());
8337       RV = DAGCombineFastRecip(RV, DCI);
8338       if (RV.getNode()) {
8339         // Unfortunately, RV is now NaN if the input was exactly 0. Select out
8340         // this case and force the answer to 0.
8341
8342         EVT VT = RV.getValueType();
8343
8344         SDValue Zero = DAG.getConstantFP(0.0, VT.getScalarType());
8345         if (VT.isVector()) {
8346           assert(VT.getVectorNumElements() == 4 && "Unknown vector type");
8347           Zero = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Zero, Zero, Zero, Zero);
8348         }
8349
8350         SDValue ZeroCmp =
8351           DAG.getSetCC(dl, getSetCCResultType(*DAG.getContext(), VT),
8352                        N->getOperand(0), Zero, ISD::SETEQ);
8353         DCI.AddToWorklist(ZeroCmp.getNode());
8354         DCI.AddToWorklist(RV.getNode());
8355
8356         RV = DAG.getNode(VT.isVector() ? ISD::VSELECT : ISD::SELECT, dl, VT,
8357                          ZeroCmp, Zero, RV);
8358         return RV;
8359       }
8360     }
8361
8362     }
8363     break;
8364   case ISD::SINT_TO_FP:
8365     if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
8366       if (N->getOperand(0).getOpcode() == ISD::FP_TO_SINT) {
8367         // Turn (sint_to_fp (fp_to_sint X)) -> fctidz/fcfid without load/stores.
8368         // We allow the src/dst to be either f32/f64, but the intermediate
8369         // type must be i64.
8370         if (N->getOperand(0).getValueType() == MVT::i64 &&
8371             N->getOperand(0).getOperand(0).getValueType() != MVT::ppcf128) {
8372           SDValue Val = N->getOperand(0).getOperand(0);
8373           if (Val.getValueType() == MVT::f32) {
8374             Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8375             DCI.AddToWorklist(Val.getNode());
8376           }
8377
8378           Val = DAG.getNode(PPCISD::FCTIDZ, dl, MVT::f64, Val);
8379           DCI.AddToWorklist(Val.getNode());
8380           Val = DAG.getNode(PPCISD::FCFID, dl, MVT::f64, Val);
8381           DCI.AddToWorklist(Val.getNode());
8382           if (N->getValueType(0) == MVT::f32) {
8383             Val = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, Val,
8384                               DAG.getIntPtrConstant(0));
8385             DCI.AddToWorklist(Val.getNode());
8386           }
8387           return Val;
8388         } else if (N->getOperand(0).getValueType() == MVT::i32) {
8389           // If the intermediate type is i32, we can avoid the load/store here
8390           // too.
8391         }
8392       }
8393     }
8394     break;
8395   case ISD::STORE:
8396     // Turn STORE (FP_TO_SINT F) -> STFIWX(FCTIWZ(F)).
8397     if (TM.getSubtarget<PPCSubtarget>().hasSTFIWX() &&
8398         !cast<StoreSDNode>(N)->isTruncatingStore() &&
8399         N->getOperand(1).getOpcode() == ISD::FP_TO_SINT &&
8400         N->getOperand(1).getValueType() == MVT::i32 &&
8401         N->getOperand(1).getOperand(0).getValueType() != MVT::ppcf128) {
8402       SDValue Val = N->getOperand(1).getOperand(0);
8403       if (Val.getValueType() == MVT::f32) {
8404         Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8405         DCI.AddToWorklist(Val.getNode());
8406       }
8407       Val = DAG.getNode(PPCISD::FCTIWZ, dl, MVT::f64, Val);
8408       DCI.AddToWorklist(Val.getNode());
8409
8410       SDValue Ops[] = {
8411         N->getOperand(0), Val, N->getOperand(2),
8412         DAG.getValueType(N->getOperand(1).getValueType())
8413       };
8414
8415       Val = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
8416               DAG.getVTList(MVT::Other), Ops,
8417               cast<StoreSDNode>(N)->getMemoryVT(),
8418               cast<StoreSDNode>(N)->getMemOperand());
8419       DCI.AddToWorklist(Val.getNode());
8420       return Val;
8421     }
8422
8423     // Turn STORE (BSWAP) -> sthbrx/stwbrx.
8424     if (cast<StoreSDNode>(N)->isUnindexed() &&
8425         N->getOperand(1).getOpcode() == ISD::BSWAP &&
8426         N->getOperand(1).getNode()->hasOneUse() &&
8427         (N->getOperand(1).getValueType() == MVT::i32 ||
8428          N->getOperand(1).getValueType() == MVT::i16 ||
8429          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8430           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8431           N->getOperand(1).getValueType() == MVT::i64))) {
8432       SDValue BSwapOp = N->getOperand(1).getOperand(0);
8433       // Do an any-extend to 32-bits if this is a half-word input.
8434       if (BSwapOp.getValueType() == MVT::i16)
8435         BSwapOp = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, BSwapOp);
8436
8437       SDValue Ops[] = {
8438         N->getOperand(0), BSwapOp, N->getOperand(2),
8439         DAG.getValueType(N->getOperand(1).getValueType())
8440       };
8441       return
8442         DAG.getMemIntrinsicNode(PPCISD::STBRX, dl, DAG.getVTList(MVT::Other),
8443                                 Ops, cast<StoreSDNode>(N)->getMemoryVT(),
8444                                 cast<StoreSDNode>(N)->getMemOperand());
8445     }
8446     break;
8447   case ISD::LOAD: {
8448     LoadSDNode *LD = cast<LoadSDNode>(N);
8449     EVT VT = LD->getValueType(0);
8450     Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
8451     unsigned ABIAlignment = getDataLayout()->getABITypeAlignment(Ty);
8452     if (ISD::isNON_EXTLoad(N) && VT.isVector() &&
8453         TM.getSubtarget<PPCSubtarget>().hasAltivec() &&
8454         (VT == MVT::v16i8 || VT == MVT::v8i16 ||
8455          VT == MVT::v4i32 || VT == MVT::v4f32) &&
8456         LD->getAlignment() < ABIAlignment) {
8457       // This is a type-legal unaligned Altivec load.
8458       SDValue Chain = LD->getChain();
8459       SDValue Ptr = LD->getBasePtr();
8460       bool isLittleEndian = Subtarget.isLittleEndian();
8461
8462       // This implements the loading of unaligned vectors as described in
8463       // the venerable Apple Velocity Engine overview. Specifically:
8464       // https://developer.apple.com/hardwaredrivers/ve/alignment.html
8465       // https://developer.apple.com/hardwaredrivers/ve/code_optimization.html
8466       //
8467       // The general idea is to expand a sequence of one or more unaligned
8468       // loads into an alignment-based permutation-control instruction (lvsl
8469       // or lvsr), a series of regular vector loads (which always truncate
8470       // their input address to an aligned address), and a series of
8471       // permutations.  The results of these permutations are the requested
8472       // loaded values.  The trick is that the last "extra" load is not taken
8473       // from the address you might suspect (sizeof(vector) bytes after the
8474       // last requested load), but rather sizeof(vector) - 1 bytes after the
8475       // last requested vector. The point of this is to avoid a page fault if
8476       // the base address happened to be aligned. This works because if the
8477       // base address is aligned, then adding less than a full vector length
8478       // will cause the last vector in the sequence to be (re)loaded.
8479       // Otherwise, the next vector will be fetched as you might suspect was
8480       // necessary.
8481
8482       // We might be able to reuse the permutation generation from
8483       // a different base address offset from this one by an aligned amount.
8484       // The INTRINSIC_WO_CHAIN DAG combine will attempt to perform this
8485       // optimization later.
8486       Intrinsic::ID Intr = (isLittleEndian ?
8487                             Intrinsic::ppc_altivec_lvsr :
8488                             Intrinsic::ppc_altivec_lvsl);
8489       SDValue PermCntl = BuildIntrinsicOp(Intr, Ptr, DAG, dl, MVT::v16i8);
8490
8491       // Create the new MMO for the new base load. It is like the original MMO,
8492       // but represents an area in memory almost twice the vector size centered
8493       // on the original address. If the address is unaligned, we might start
8494       // reading up to (sizeof(vector)-1) bytes below the address of the
8495       // original unaligned load.
8496       MachineFunction &MF = DAG.getMachineFunction();
8497       MachineMemOperand *BaseMMO =
8498         MF.getMachineMemOperand(LD->getMemOperand(),
8499                                 -LD->getMemoryVT().getStoreSize()+1,
8500                                 2*LD->getMemoryVT().getStoreSize()-1);
8501
8502       // Create the new base load.
8503       SDValue LDXIntID = DAG.getTargetConstant(Intrinsic::ppc_altivec_lvx,
8504                                                getPointerTy());
8505       SDValue BaseLoadOps[] = { Chain, LDXIntID, Ptr };
8506       SDValue BaseLoad =
8507         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8508                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8509                                 BaseLoadOps, MVT::v4i32, BaseMMO);
8510
8511       // Note that the value of IncOffset (which is provided to the next
8512       // load's pointer info offset value, and thus used to calculate the
8513       // alignment), and the value of IncValue (which is actually used to
8514       // increment the pointer value) are different! This is because we
8515       // require the next load to appear to be aligned, even though it
8516       // is actually offset from the base pointer by a lesser amount.
8517       int IncOffset = VT.getSizeInBits() / 8;
8518       int IncValue = IncOffset;
8519
8520       // Walk (both up and down) the chain looking for another load at the real
8521       // (aligned) offset (the alignment of the other load does not matter in
8522       // this case). If found, then do not use the offset reduction trick, as
8523       // that will prevent the loads from being later combined (as they would
8524       // otherwise be duplicates).
8525       if (!findConsecutiveLoad(LD, DAG))
8526         --IncValue;
8527
8528       SDValue Increment = DAG.getConstant(IncValue, getPointerTy());
8529       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
8530
8531       MachineMemOperand *ExtraMMO =
8532         MF.getMachineMemOperand(LD->getMemOperand(),
8533                                 1, 2*LD->getMemoryVT().getStoreSize()-1);
8534       SDValue ExtraLoadOps[] = { Chain, LDXIntID, Ptr };
8535       SDValue ExtraLoad =
8536         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8537                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8538                                 ExtraLoadOps, MVT::v4i32, ExtraMMO);
8539
8540       SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
8541         BaseLoad.getValue(1), ExtraLoad.getValue(1));
8542
8543       // Because vperm has a big-endian bias, we must reverse the order
8544       // of the input vectors and complement the permute control vector
8545       // when generating little endian code.  We have already handled the
8546       // latter by using lvsr instead of lvsl, so just reverse BaseLoad
8547       // and ExtraLoad here.
8548       SDValue Perm;
8549       if (isLittleEndian)
8550         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8551                                 ExtraLoad, BaseLoad, PermCntl, DAG, dl);
8552       else
8553         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8554                                 BaseLoad, ExtraLoad, PermCntl, DAG, dl);
8555
8556       if (VT != MVT::v4i32)
8557         Perm = DAG.getNode(ISD::BITCAST, dl, VT, Perm);
8558
8559       // The output of the permutation is our loaded result, the TokenFactor is
8560       // our new chain.
8561       DCI.CombineTo(N, Perm, TF);
8562       return SDValue(N, 0);
8563     }
8564     }
8565     break;
8566   case ISD::INTRINSIC_WO_CHAIN: {
8567     bool isLittleEndian = Subtarget.isLittleEndian();
8568     Intrinsic::ID Intr = (isLittleEndian ?
8569                           Intrinsic::ppc_altivec_lvsr :
8570                           Intrinsic::ppc_altivec_lvsl);
8571     if (cast<ConstantSDNode>(N->getOperand(0))->getZExtValue() == Intr &&
8572         N->getOperand(1)->getOpcode() == ISD::ADD) {
8573       SDValue Add = N->getOperand(1);
8574
8575       if (DAG.MaskedValueIsZero(Add->getOperand(1),
8576             APInt::getAllOnesValue(4 /* 16 byte alignment */).zext(
8577               Add.getValueType().getScalarType().getSizeInBits()))) {
8578         SDNode *BasePtr = Add->getOperand(0).getNode();
8579         for (SDNode::use_iterator UI = BasePtr->use_begin(),
8580              UE = BasePtr->use_end(); UI != UE; ++UI) {
8581           if (UI->getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8582               cast<ConstantSDNode>(UI->getOperand(0))->getZExtValue() ==
8583                 Intr) {
8584             // We've found another LVSL/LVSR, and this address is an aligned
8585             // multiple of that one. The results will be the same, so use the
8586             // one we've just found instead.
8587
8588             return SDValue(*UI, 0);
8589           }
8590         }
8591       }
8592     }
8593     }
8594
8595     break;
8596   case ISD::BSWAP:
8597     // Turn BSWAP (LOAD) -> lhbrx/lwbrx.
8598     if (ISD::isNON_EXTLoad(N->getOperand(0).getNode()) &&
8599         N->getOperand(0).hasOneUse() &&
8600         (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i16 ||
8601          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8602           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8603           N->getValueType(0) == MVT::i64))) {
8604       SDValue Load = N->getOperand(0);
8605       LoadSDNode *LD = cast<LoadSDNode>(Load);
8606       // Create the byte-swapping load.
8607       SDValue Ops[] = {
8608         LD->getChain(),    // Chain
8609         LD->getBasePtr(),  // Ptr
8610         DAG.getValueType(N->getValueType(0)) // VT
8611       };
8612       SDValue BSLoad =
8613         DAG.getMemIntrinsicNode(PPCISD::LBRX, dl,
8614                                 DAG.getVTList(N->getValueType(0) == MVT::i64 ?
8615                                               MVT::i64 : MVT::i32, MVT::Other),
8616                                 Ops, LD->getMemoryVT(), LD->getMemOperand());
8617
8618       // If this is an i16 load, insert the truncate.
8619       SDValue ResVal = BSLoad;
8620       if (N->getValueType(0) == MVT::i16)
8621         ResVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, BSLoad);
8622
8623       // First, combine the bswap away.  This makes the value produced by the
8624       // load dead.
8625       DCI.CombineTo(N, ResVal);
8626
8627       // Next, combine the load away, we give it a bogus result value but a real
8628       // chain result.  The result value is dead because the bswap is dead.
8629       DCI.CombineTo(Load.getNode(), ResVal, BSLoad.getValue(1));
8630
8631       // Return N so it doesn't get rechecked!
8632       return SDValue(N, 0);
8633     }
8634
8635     break;
8636   case PPCISD::VCMP: {
8637     // If a VCMPo node already exists with exactly the same operands as this
8638     // node, use its result instead of this node (VCMPo computes both a CR6 and
8639     // a normal output).
8640     //
8641     if (!N->getOperand(0).hasOneUse() &&
8642         !N->getOperand(1).hasOneUse() &&
8643         !N->getOperand(2).hasOneUse()) {
8644
8645       // Scan all of the users of the LHS, looking for VCMPo's that match.
8646       SDNode *VCMPoNode = nullptr;
8647
8648       SDNode *LHSN = N->getOperand(0).getNode();
8649       for (SDNode::use_iterator UI = LHSN->use_begin(), E = LHSN->use_end();
8650            UI != E; ++UI)
8651         if (UI->getOpcode() == PPCISD::VCMPo &&
8652             UI->getOperand(1) == N->getOperand(1) &&
8653             UI->getOperand(2) == N->getOperand(2) &&
8654             UI->getOperand(0) == N->getOperand(0)) {
8655           VCMPoNode = *UI;
8656           break;
8657         }
8658
8659       // If there is no VCMPo node, or if the flag value has a single use, don't
8660       // transform this.
8661       if (!VCMPoNode || VCMPoNode->hasNUsesOfValue(0, 1))
8662         break;
8663
8664       // Look at the (necessarily single) use of the flag value.  If it has a
8665       // chain, this transformation is more complex.  Note that multiple things
8666       // could use the value result, which we should ignore.
8667       SDNode *FlagUser = nullptr;
8668       for (SDNode::use_iterator UI = VCMPoNode->use_begin();
8669            FlagUser == nullptr; ++UI) {
8670         assert(UI != VCMPoNode->use_end() && "Didn't find user!");
8671         SDNode *User = *UI;
8672         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
8673           if (User->getOperand(i) == SDValue(VCMPoNode, 1)) {
8674             FlagUser = User;
8675             break;
8676           }
8677         }
8678       }
8679
8680       // If the user is a MFOCRF instruction, we know this is safe.
8681       // Otherwise we give up for right now.
8682       if (FlagUser->getOpcode() == PPCISD::MFOCRF)
8683         return SDValue(VCMPoNode, 0);
8684     }
8685     break;
8686   }
8687   case ISD::BRCOND: {
8688     SDValue Cond = N->getOperand(1);
8689     SDValue Target = N->getOperand(2);
8690  
8691     if (Cond.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8692         cast<ConstantSDNode>(Cond.getOperand(1))->getZExtValue() ==
8693           Intrinsic::ppc_is_decremented_ctr_nonzero) {
8694
8695       // We now need to make the intrinsic dead (it cannot be instruction
8696       // selected).
8697       DAG.ReplaceAllUsesOfValueWith(Cond.getValue(1), Cond.getOperand(0));
8698       assert(Cond.getNode()->hasOneUse() &&
8699              "Counter decrement has more than one use");
8700
8701       return DAG.getNode(PPCISD::BDNZ, dl, MVT::Other,
8702                          N->getOperand(0), Target);
8703     }
8704   }
8705   break;
8706   case ISD::BR_CC: {
8707     // If this is a branch on an altivec predicate comparison, lower this so
8708     // that we don't have to do a MFOCRF: instead, branch directly on CR6.  This
8709     // lowering is done pre-legalize, because the legalizer lowers the predicate
8710     // compare down to code that is difficult to reassemble.
8711     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
8712     SDValue LHS = N->getOperand(2), RHS = N->getOperand(3);
8713
8714     // Sometimes the promoted value of the intrinsic is ANDed by some non-zero
8715     // value. If so, pass-through the AND to get to the intrinsic.
8716     if (LHS.getOpcode() == ISD::AND &&
8717         LHS.getOperand(0).getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8718         cast<ConstantSDNode>(LHS.getOperand(0).getOperand(1))->getZExtValue() ==
8719           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8720         isa<ConstantSDNode>(LHS.getOperand(1)) &&
8721         !cast<ConstantSDNode>(LHS.getOperand(1))->getConstantIntValue()->
8722           isZero())
8723       LHS = LHS.getOperand(0);
8724
8725     if (LHS.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8726         cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue() ==
8727           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8728         isa<ConstantSDNode>(RHS)) {
8729       assert((CC == ISD::SETEQ || CC == ISD::SETNE) &&
8730              "Counter decrement comparison is not EQ or NE");
8731
8732       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8733       bool isBDNZ = (CC == ISD::SETEQ && Val) ||
8734                     (CC == ISD::SETNE && !Val);
8735
8736       // We now need to make the intrinsic dead (it cannot be instruction
8737       // selected).
8738       DAG.ReplaceAllUsesOfValueWith(LHS.getValue(1), LHS.getOperand(0));
8739       assert(LHS.getNode()->hasOneUse() &&
8740              "Counter decrement has more than one use");
8741
8742       return DAG.getNode(isBDNZ ? PPCISD::BDNZ : PPCISD::BDZ, dl, MVT::Other,
8743                          N->getOperand(0), N->getOperand(4));
8744     }
8745
8746     int CompareOpc;
8747     bool isDot;
8748
8749     if (LHS.getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8750         isa<ConstantSDNode>(RHS) && (CC == ISD::SETEQ || CC == ISD::SETNE) &&
8751         getAltivecCompareInfo(LHS, CompareOpc, isDot)) {
8752       assert(isDot && "Can't compare against a vector result!");
8753
8754       // If this is a comparison against something other than 0/1, then we know
8755       // that the condition is never/always true.
8756       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8757       if (Val != 0 && Val != 1) {
8758         if (CC == ISD::SETEQ)      // Cond never true, remove branch.
8759           return N->getOperand(0);
8760         // Always !=, turn it into an unconditional branch.
8761         return DAG.getNode(ISD::BR, dl, MVT::Other,
8762                            N->getOperand(0), N->getOperand(4));
8763       }
8764
8765       bool BranchOnWhenPredTrue = (CC == ISD::SETEQ) ^ (Val == 0);
8766
8767       // Create the PPCISD altivec 'dot' comparison node.
8768       SDValue Ops[] = {
8769         LHS.getOperand(2),  // LHS of compare
8770         LHS.getOperand(3),  // RHS of compare
8771         DAG.getConstant(CompareOpc, MVT::i32)
8772       };
8773       EVT VTs[] = { LHS.getOperand(2).getValueType(), MVT::Glue };
8774       SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
8775
8776       // Unpack the result based on how the target uses it.
8777       PPC::Predicate CompOpc;
8778       switch (cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue()) {
8779       default:  // Can't happen, don't crash on invalid number though.
8780       case 0:   // Branch on the value of the EQ bit of CR6.
8781         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_EQ : PPC::PRED_NE;
8782         break;
8783       case 1:   // Branch on the inverted value of the EQ bit of CR6.
8784         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_NE : PPC::PRED_EQ;
8785         break;
8786       case 2:   // Branch on the value of the LT bit of CR6.
8787         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_LT : PPC::PRED_GE;
8788         break;
8789       case 3:   // Branch on the inverted value of the LT bit of CR6.
8790         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_GE : PPC::PRED_LT;
8791         break;
8792       }
8793
8794       return DAG.getNode(PPCISD::COND_BRANCH, dl, MVT::Other, N->getOperand(0),
8795                          DAG.getConstant(CompOpc, MVT::i32),
8796                          DAG.getRegister(PPC::CR6, MVT::i32),
8797                          N->getOperand(4), CompNode.getValue(1));
8798     }
8799     break;
8800   }
8801   }
8802
8803   return SDValue();
8804 }
8805
8806 //===----------------------------------------------------------------------===//
8807 // Inline Assembly Support
8808 //===----------------------------------------------------------------------===//
8809
8810 void PPCTargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
8811                                                       APInt &KnownZero,
8812                                                       APInt &KnownOne,
8813                                                       const SelectionDAG &DAG,
8814                                                       unsigned Depth) const {
8815   KnownZero = KnownOne = APInt(KnownZero.getBitWidth(), 0);
8816   switch (Op.getOpcode()) {
8817   default: break;
8818   case PPCISD::LBRX: {
8819     // lhbrx is known to have the top bits cleared out.
8820     if (cast<VTSDNode>(Op.getOperand(2))->getVT() == MVT::i16)
8821       KnownZero = 0xFFFF0000;
8822     break;
8823   }
8824   case ISD::INTRINSIC_WO_CHAIN: {
8825     switch (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue()) {
8826     default: break;
8827     case Intrinsic::ppc_altivec_vcmpbfp_p:
8828     case Intrinsic::ppc_altivec_vcmpeqfp_p:
8829     case Intrinsic::ppc_altivec_vcmpequb_p:
8830     case Intrinsic::ppc_altivec_vcmpequh_p:
8831     case Intrinsic::ppc_altivec_vcmpequw_p:
8832     case Intrinsic::ppc_altivec_vcmpgefp_p:
8833     case Intrinsic::ppc_altivec_vcmpgtfp_p:
8834     case Intrinsic::ppc_altivec_vcmpgtsb_p:
8835     case Intrinsic::ppc_altivec_vcmpgtsh_p:
8836     case Intrinsic::ppc_altivec_vcmpgtsw_p:
8837     case Intrinsic::ppc_altivec_vcmpgtub_p:
8838     case Intrinsic::ppc_altivec_vcmpgtuh_p:
8839     case Intrinsic::ppc_altivec_vcmpgtuw_p:
8840       KnownZero = ~1U;  // All bits but the low one are known to be zero.
8841       break;
8842     }
8843   }
8844   }
8845 }
8846
8847
8848 /// getConstraintType - Given a constraint, return the type of
8849 /// constraint it is for this target.
8850 PPCTargetLowering::ConstraintType
8851 PPCTargetLowering::getConstraintType(const std::string &Constraint) const {
8852   if (Constraint.size() == 1) {
8853     switch (Constraint[0]) {
8854     default: break;
8855     case 'b':
8856     case 'r':
8857     case 'f':
8858     case 'v':
8859     case 'y':
8860       return C_RegisterClass;
8861     case 'Z':
8862       // FIXME: While Z does indicate a memory constraint, it specifically
8863       // indicates an r+r address (used in conjunction with the 'y' modifier
8864       // in the replacement string). Currently, we're forcing the base
8865       // register to be r0 in the asm printer (which is interpreted as zero)
8866       // and forming the complete address in the second register. This is
8867       // suboptimal.
8868       return C_Memory;
8869     }
8870   } else if (Constraint == "wc") { // individual CR bits.
8871     return C_RegisterClass;
8872   } else if (Constraint == "wa" || Constraint == "wd" ||
8873              Constraint == "wf" || Constraint == "ws") {
8874     return C_RegisterClass; // VSX registers.
8875   }
8876   return TargetLowering::getConstraintType(Constraint);
8877 }
8878
8879 /// Examine constraint type and operand type and determine a weight value.
8880 /// This object must already have been set up with the operand type
8881 /// and the current alternative constraint selected.
8882 TargetLowering::ConstraintWeight
8883 PPCTargetLowering::getSingleConstraintMatchWeight(
8884     AsmOperandInfo &info, const char *constraint) const {
8885   ConstraintWeight weight = CW_Invalid;
8886   Value *CallOperandVal = info.CallOperandVal;
8887     // If we don't have a value, we can't do a match,
8888     // but allow it at the lowest weight.
8889   if (!CallOperandVal)
8890     return CW_Default;
8891   Type *type = CallOperandVal->getType();
8892
8893   // Look at the constraint type.
8894   if (StringRef(constraint) == "wc" && type->isIntegerTy(1))
8895     return CW_Register; // an individual CR bit.
8896   else if ((StringRef(constraint) == "wa" ||
8897             StringRef(constraint) == "wd" ||
8898             StringRef(constraint) == "wf") &&
8899            type->isVectorTy())
8900     return CW_Register;
8901   else if (StringRef(constraint) == "ws" && type->isDoubleTy())
8902     return CW_Register;
8903
8904   switch (*constraint) {
8905   default:
8906     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
8907     break;
8908   case 'b':
8909     if (type->isIntegerTy())
8910       weight = CW_Register;
8911     break;
8912   case 'f':
8913     if (type->isFloatTy())
8914       weight = CW_Register;
8915     break;
8916   case 'd':
8917     if (type->isDoubleTy())
8918       weight = CW_Register;
8919     break;
8920   case 'v':
8921     if (type->isVectorTy())
8922       weight = CW_Register;
8923     break;
8924   case 'y':
8925     weight = CW_Register;
8926     break;
8927   case 'Z':
8928     weight = CW_Memory;
8929     break;
8930   }
8931   return weight;
8932 }
8933
8934 std::pair<unsigned, const TargetRegisterClass*>
8935 PPCTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
8936                                                 MVT VT) const {
8937   if (Constraint.size() == 1) {
8938     // GCC RS6000 Constraint Letters
8939     switch (Constraint[0]) {
8940     case 'b':   // R1-R31
8941       if (VT == MVT::i64 && Subtarget.isPPC64())
8942         return std::make_pair(0U, &PPC::G8RC_NOX0RegClass);
8943       return std::make_pair(0U, &PPC::GPRC_NOR0RegClass);
8944     case 'r':   // R0-R31
8945       if (VT == MVT::i64 && Subtarget.isPPC64())
8946         return std::make_pair(0U, &PPC::G8RCRegClass);
8947       return std::make_pair(0U, &PPC::GPRCRegClass);
8948     case 'f':
8949       if (VT == MVT::f32 || VT == MVT::i32)
8950         return std::make_pair(0U, &PPC::F4RCRegClass);
8951       if (VT == MVT::f64 || VT == MVT::i64)
8952         return std::make_pair(0U, &PPC::F8RCRegClass);
8953       break;
8954     case 'v':
8955       return std::make_pair(0U, &PPC::VRRCRegClass);
8956     case 'y':   // crrc
8957       return std::make_pair(0U, &PPC::CRRCRegClass);
8958     }
8959   } else if (Constraint == "wc") { // an individual CR bit.
8960     return std::make_pair(0U, &PPC::CRBITRCRegClass);
8961   } else if (Constraint == "wa" || Constraint == "wd" ||
8962              Constraint == "wf") {
8963     return std::make_pair(0U, &PPC::VSRCRegClass);
8964   } else if (Constraint == "ws") {
8965     return std::make_pair(0U, &PPC::VSFRCRegClass);
8966   }
8967
8968   std::pair<unsigned, const TargetRegisterClass*> R =
8969     TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
8970
8971   // r[0-9]+ are used, on PPC64, to refer to the corresponding 64-bit registers
8972   // (which we call X[0-9]+). If a 64-bit value has been requested, and a
8973   // 32-bit GPR has been selected, then 'upgrade' it to the 64-bit parent
8974   // register.
8975   // FIXME: If TargetLowering::getRegForInlineAsmConstraint could somehow use
8976   // the AsmName field from *RegisterInfo.td, then this would not be necessary.
8977   if (R.first && VT == MVT::i64 && Subtarget.isPPC64() &&
8978       PPC::GPRCRegClass.contains(R.first)) {
8979     const TargetRegisterInfo *TRI =
8980         getTargetMachine().getSubtargetImpl()->getRegisterInfo();
8981     return std::make_pair(TRI->getMatchingSuperReg(R.first,
8982                             PPC::sub_32, &PPC::G8RCRegClass),
8983                           &PPC::G8RCRegClass);
8984   }
8985
8986   return R;
8987 }
8988
8989
8990 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
8991 /// vector.  If it is invalid, don't add anything to Ops.
8992 void PPCTargetLowering::LowerAsmOperandForConstraint(SDValue Op,
8993                                                      std::string &Constraint,
8994                                                      std::vector<SDValue>&Ops,
8995                                                      SelectionDAG &DAG) const {
8996   SDValue Result;
8997
8998   // Only support length 1 constraints.
8999   if (Constraint.length() > 1) return;
9000
9001   char Letter = Constraint[0];
9002   switch (Letter) {
9003   default: break;
9004   case 'I':
9005   case 'J':
9006   case 'K':
9007   case 'L':
9008   case 'M':
9009   case 'N':
9010   case 'O':
9011   case 'P': {
9012     ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op);
9013     if (!CST) return; // Must be an immediate to match.
9014     unsigned Value = CST->getZExtValue();
9015     switch (Letter) {
9016     default: llvm_unreachable("Unknown constraint letter!");
9017     case 'I':  // "I" is a signed 16-bit constant.
9018       if ((short)Value == (int)Value)
9019         Result = DAG.getTargetConstant(Value, Op.getValueType());
9020       break;
9021     case 'J':  // "J" is a constant with only the high-order 16 bits nonzero.
9022     case 'L':  // "L" is a signed 16-bit constant shifted left 16 bits.
9023       if ((short)Value == 0)
9024         Result = DAG.getTargetConstant(Value, Op.getValueType());
9025       break;
9026     case 'K':  // "K" is a constant with only the low-order 16 bits nonzero.
9027       if ((Value >> 16) == 0)
9028         Result = DAG.getTargetConstant(Value, Op.getValueType());
9029       break;
9030     case 'M':  // "M" is a constant that is greater than 31.
9031       if (Value > 31)
9032         Result = DAG.getTargetConstant(Value, Op.getValueType());
9033       break;
9034     case 'N':  // "N" is a positive constant that is an exact power of two.
9035       if ((int)Value > 0 && isPowerOf2_32(Value))
9036         Result = DAG.getTargetConstant(Value, Op.getValueType());
9037       break;
9038     case 'O':  // "O" is the constant zero.
9039       if (Value == 0)
9040         Result = DAG.getTargetConstant(Value, Op.getValueType());
9041       break;
9042     case 'P':  // "P" is a constant whose negation is a signed 16-bit constant.
9043       if ((short)-Value == (int)-Value)
9044         Result = DAG.getTargetConstant(Value, Op.getValueType());
9045       break;
9046     }
9047     break;
9048   }
9049   }
9050
9051   if (Result.getNode()) {
9052     Ops.push_back(Result);
9053     return;
9054   }
9055
9056   // Handle standard constraint letters.
9057   TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
9058 }
9059
9060 // isLegalAddressingMode - Return true if the addressing mode represented
9061 // by AM is legal for this target, for a load/store of the specified type.
9062 bool PPCTargetLowering::isLegalAddressingMode(const AddrMode &AM,
9063                                               Type *Ty) const {
9064   // FIXME: PPC does not allow r+i addressing modes for vectors!
9065
9066   // PPC allows a sign-extended 16-bit immediate field.
9067   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
9068     return false;
9069
9070   // No global is ever allowed as a base.
9071   if (AM.BaseGV)
9072     return false;
9073
9074   // PPC only support r+r,
9075   switch (AM.Scale) {
9076   case 0:  // "r+i" or just "i", depending on HasBaseReg.
9077     break;
9078   case 1:
9079     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
9080       return false;
9081     // Otherwise we have r+r or r+i.
9082     break;
9083   case 2:
9084     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
9085       return false;
9086     // Allow 2*r as r+r.
9087     break;
9088   default:
9089     // No other scales are supported.
9090     return false;
9091   }
9092
9093   return true;
9094 }
9095
9096 SDValue PPCTargetLowering::LowerRETURNADDR(SDValue Op,
9097                                            SelectionDAG &DAG) const {
9098   MachineFunction &MF = DAG.getMachineFunction();
9099   MachineFrameInfo *MFI = MF.getFrameInfo();
9100   MFI->setReturnAddressIsTaken(true);
9101
9102   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
9103     return SDValue();
9104
9105   SDLoc dl(Op);
9106   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9107
9108   // Make sure the function does not optimize away the store of the RA to
9109   // the stack.
9110   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
9111   FuncInfo->setLRStoreRequired();
9112   bool isPPC64 = Subtarget.isPPC64();
9113   bool isDarwinABI = Subtarget.isDarwinABI();
9114
9115   if (Depth > 0) {
9116     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9117     SDValue Offset =
9118
9119       DAG.getConstant(PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI),
9120                       isPPC64? MVT::i64 : MVT::i32);
9121     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9122                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9123                                    FrameAddr, Offset),
9124                        MachinePointerInfo(), false, false, false, 0);
9125   }
9126
9127   // Just load the return address off the stack.
9128   SDValue RetAddrFI = getReturnAddrFrameIndex(DAG);
9129   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9130                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9131 }
9132
9133 SDValue PPCTargetLowering::LowerFRAMEADDR(SDValue Op,
9134                                           SelectionDAG &DAG) const {
9135   SDLoc dl(Op);
9136   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9137
9138   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
9139   bool isPPC64 = PtrVT == MVT::i64;
9140
9141   MachineFunction &MF = DAG.getMachineFunction();
9142   MachineFrameInfo *MFI = MF.getFrameInfo();
9143   MFI->setFrameAddressIsTaken(true);
9144
9145   // Naked functions never have a frame pointer, and so we use r1. For all
9146   // other functions, this decision must be delayed until during PEI.
9147   unsigned FrameReg;
9148   if (MF.getFunction()->getAttributes().hasAttribute(
9149         AttributeSet::FunctionIndex, Attribute::Naked))
9150     FrameReg = isPPC64 ? PPC::X1 : PPC::R1;
9151   else
9152     FrameReg = isPPC64 ? PPC::FP8 : PPC::FP;
9153
9154   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg,
9155                                          PtrVT);
9156   while (Depth--)
9157     FrameAddr = DAG.getLoad(Op.getValueType(), dl, DAG.getEntryNode(),
9158                             FrameAddr, MachinePointerInfo(), false, false,
9159                             false, 0);
9160   return FrameAddr;
9161 }
9162
9163 // FIXME? Maybe this could be a TableGen attribute on some registers and
9164 // this table could be generated automatically from RegInfo.
9165 unsigned PPCTargetLowering::getRegisterByName(const char* RegName,
9166                                               EVT VT) const {
9167   bool isPPC64 = Subtarget.isPPC64();
9168   bool isDarwinABI = Subtarget.isDarwinABI();
9169
9170   if ((isPPC64 && VT != MVT::i64 && VT != MVT::i32) ||
9171       (!isPPC64 && VT != MVT::i32))
9172     report_fatal_error("Invalid register global variable type");
9173
9174   bool is64Bit = isPPC64 && VT == MVT::i64;
9175   unsigned Reg = StringSwitch<unsigned>(RegName)
9176                    .Case("r1", is64Bit ? PPC::X1 : PPC::R1)
9177                    .Case("r2", isDarwinABI ? 0 : (is64Bit ? PPC::X2 : PPC::R2))
9178                    .Case("r13", (!isPPC64 && isDarwinABI) ? 0 :
9179                                   (is64Bit ? PPC::X13 : PPC::R13))
9180                    .Default(0);
9181
9182   if (Reg)
9183     return Reg;
9184   report_fatal_error("Invalid register name global variable");
9185 }
9186
9187 bool
9188 PPCTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
9189   // The PowerPC target isn't yet aware of offsets.
9190   return false;
9191 }
9192
9193 /// getOptimalMemOpType - Returns the target specific optimal type for load
9194 /// and store operations as a result of memset, memcpy, and memmove
9195 /// lowering. If DstAlign is zero that means it's safe to destination
9196 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
9197 /// means there isn't a need to check it against alignment requirement,
9198 /// probably because the source does not need to be loaded. If 'IsMemset' is
9199 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
9200 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
9201 /// source is constant so it does not need to be loaded.
9202 /// It returns EVT::Other if the type should be determined using generic
9203 /// target-independent logic.
9204 EVT PPCTargetLowering::getOptimalMemOpType(uint64_t Size,
9205                                            unsigned DstAlign, unsigned SrcAlign,
9206                                            bool IsMemset, bool ZeroMemset,
9207                                            bool MemcpyStrSrc,
9208                                            MachineFunction &MF) const {
9209   if (Subtarget.isPPC64()) {
9210     return MVT::i64;
9211   } else {
9212     return MVT::i32;
9213   }
9214 }
9215
9216 /// \brief Returns true if it is beneficial to convert a load of a constant
9217 /// to just the constant itself.
9218 bool PPCTargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
9219                                                           Type *Ty) const {
9220   assert(Ty->isIntegerTy());
9221
9222   unsigned BitSize = Ty->getPrimitiveSizeInBits();
9223   if (BitSize == 0 || BitSize > 64)
9224     return false;
9225   return true;
9226 }
9227
9228 bool PPCTargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
9229   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
9230     return false;
9231   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
9232   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
9233   return NumBits1 == 64 && NumBits2 == 32;
9234 }
9235
9236 bool PPCTargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
9237   if (!VT1.isInteger() || !VT2.isInteger())
9238     return false;
9239   unsigned NumBits1 = VT1.getSizeInBits();
9240   unsigned NumBits2 = VT2.getSizeInBits();
9241   return NumBits1 == 64 && NumBits2 == 32;
9242 }
9243
9244 bool PPCTargetLowering::isLegalICmpImmediate(int64_t Imm) const {
9245   return isInt<16>(Imm) || isUInt<16>(Imm);
9246 }
9247
9248 bool PPCTargetLowering::isLegalAddImmediate(int64_t Imm) const {
9249   return isInt<16>(Imm) || isUInt<16>(Imm);
9250 }
9251
9252 bool PPCTargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
9253                                                        unsigned,
9254                                                        unsigned,
9255                                                        bool *Fast) const {
9256   if (DisablePPCUnaligned)
9257     return false;
9258
9259   // PowerPC supports unaligned memory access for simple non-vector types.
9260   // Although accessing unaligned addresses is not as efficient as accessing
9261   // aligned addresses, it is generally more efficient than manual expansion,
9262   // and generally only traps for software emulation when crossing page
9263   // boundaries.
9264
9265   if (!VT.isSimple())
9266     return false;
9267
9268   if (VT.getSimpleVT().isVector()) {
9269     if (Subtarget.hasVSX()) {
9270       if (VT != MVT::v2f64 && VT != MVT::v2i64)
9271         return false;
9272     } else {
9273       return false;
9274     }
9275   }
9276
9277   if (VT == MVT::ppcf128)
9278     return false;
9279
9280   if (Fast)
9281     *Fast = true;
9282
9283   return true;
9284 }
9285
9286 bool PPCTargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
9287   VT = VT.getScalarType();
9288
9289   if (!VT.isSimple())
9290     return false;
9291
9292   switch (VT.getSimpleVT().SimpleTy) {
9293   case MVT::f32:
9294   case MVT::f64:
9295     return true;
9296   default:
9297     break;
9298   }
9299
9300   return false;
9301 }
9302
9303 bool
9304 PPCTargetLowering::shouldExpandBuildVectorWithShuffles(
9305                      EVT VT , unsigned DefinedValues) const {
9306   if (VT == MVT::v2i64)
9307     return false;
9308
9309   return TargetLowering::shouldExpandBuildVectorWithShuffles(VT, DefinedValues);
9310 }
9311
9312 Sched::Preference PPCTargetLowering::getSchedulingPreference(SDNode *N) const {
9313   if (DisableILPPref || Subtarget.enableMachineScheduler())
9314     return TargetLowering::getSchedulingPreference(N);
9315
9316   return Sched::ILP;
9317 }
9318
9319 // Create a fast isel object.
9320 FastISel *
9321 PPCTargetLowering::createFastISel(FunctionLoweringInfo &FuncInfo,
9322                                   const TargetLibraryInfo *LibInfo) const {
9323   return PPC::createFastISel(FuncInfo, LibInfo);
9324 }