Temporary solution: added a different set of BCTRL_Macho / BCTRL_ELF with right calle...
[oota-llvm.git] / lib / Target / PowerPC / PPCISelDAGToDAG.cpp
1 //===-- PPCISelDAGToDAG.cpp - PPC --pattern matching inst selector --------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Chris Lattner and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines a pattern matching instruction selector for PowerPC,
11 // converting from a legalized dag to a PPC dag.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "ppc-codegen"
16 #include "PPC.h"
17 #include "PPCPredicates.h"
18 #include "PPCTargetMachine.h"
19 #include "PPCISelLowering.h"
20 #include "PPCHazardRecognizers.h"
21 #include "llvm/CodeGen/MachineInstrBuilder.h"
22 #include "llvm/CodeGen/MachineFunction.h"
23 #include "llvm/CodeGen/SSARegMap.h"
24 #include "llvm/CodeGen/SelectionDAG.h"
25 #include "llvm/CodeGen/SelectionDAGISel.h"
26 #include "llvm/Target/TargetOptions.h"
27 #include "llvm/Constants.h"
28 #include "llvm/GlobalValue.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/Support/Debug.h"
31 #include "llvm/Support/MathExtras.h"
32 #include "llvm/Support/Compiler.h"
33 #include <queue>
34 #include <set>
35 using namespace llvm;
36
37 namespace {
38   //===--------------------------------------------------------------------===//
39   /// PPCDAGToDAGISel - PPC specific code to select PPC machine
40   /// instructions for SelectionDAG operations.
41   ///
42   class VISIBILITY_HIDDEN PPCDAGToDAGISel : public SelectionDAGISel {
43     PPCTargetMachine &TM;
44     PPCTargetLowering PPCLowering;
45     const PPCSubtarget &PPCSubTarget;
46     unsigned GlobalBaseReg;
47   public:
48     PPCDAGToDAGISel(PPCTargetMachine &tm)
49       : SelectionDAGISel(PPCLowering), TM(tm),
50         PPCLowering(*TM.getTargetLowering()),
51         PPCSubTarget(*TM.getSubtargetImpl()) {}
52     
53     virtual bool runOnFunction(Function &Fn) {
54       // Make sure we re-emit a set of the global base reg if necessary
55       GlobalBaseReg = 0;
56       SelectionDAGISel::runOnFunction(Fn);
57       
58       InsertVRSaveCode(Fn);
59       return true;
60     }
61    
62     /// getI32Imm - Return a target constant with the specified value, of type
63     /// i32.
64     inline SDOperand getI32Imm(unsigned Imm) {
65       return CurDAG->getTargetConstant(Imm, MVT::i32);
66     }
67
68     /// getI64Imm - Return a target constant with the specified value, of type
69     /// i64.
70     inline SDOperand getI64Imm(uint64_t Imm) {
71       return CurDAG->getTargetConstant(Imm, MVT::i64);
72     }
73     
74     /// getSmallIPtrImm - Return a target constant of pointer type.
75     inline SDOperand getSmallIPtrImm(unsigned Imm) {
76       return CurDAG->getTargetConstant(Imm, PPCLowering.getPointerTy());
77     }
78     
79     /// isRunOfOnes - Returns true iff Val consists of one contiguous run of 1s 
80     /// with any number of 0s on either side.  The 1s are allowed to wrap from
81     /// LSB to MSB, so 0x000FFF0, 0x0000FFFF, and 0xFF0000FF are all runs.
82     /// 0x0F0F0000 is not, since all 1s are not contiguous.
83     static bool isRunOfOnes(unsigned Val, unsigned &MB, unsigned &ME);
84
85
86     /// isRotateAndMask - Returns true if Mask and Shift can be folded into a
87     /// rotate and mask opcode and mask operation.
88     static bool isRotateAndMask(SDNode *N, unsigned Mask, bool IsShiftMask,
89                                 unsigned &SH, unsigned &MB, unsigned &ME);
90     
91     /// getGlobalBaseReg - insert code into the entry mbb to materialize the PIC
92     /// base register.  Return the virtual register that holds this value.
93     SDNode *getGlobalBaseReg();
94     
95     // Select - Convert the specified operand from a target-independent to a
96     // target-specific node if it hasn't already been changed.
97     SDNode *Select(SDOperand Op);
98     
99     SDNode *SelectBitfieldInsert(SDNode *N);
100
101     /// SelectCC - Select a comparison of the specified values with the
102     /// specified condition code, returning the CR# of the expression.
103     SDOperand SelectCC(SDOperand LHS, SDOperand RHS, ISD::CondCode CC);
104
105     /// SelectAddrImm - Returns true if the address N can be represented by
106     /// a base register plus a signed 16-bit displacement [r+imm].
107     bool SelectAddrImm(SDOperand Op, SDOperand N, SDOperand &Disp,
108                        SDOperand &Base) {
109       return PPCLowering.SelectAddressRegImm(N, Disp, Base, *CurDAG);
110     }
111     
112     /// SelectAddrImmOffs - Return true if the operand is valid for a preinc
113     /// immediate field.  Because preinc imms have already been validated, just
114     /// accept it.
115     bool SelectAddrImmOffs(SDOperand Op, SDOperand N, SDOperand &Out) const {
116       Out = N;
117       return true;
118     }
119       
120     /// SelectAddrIdx - Given the specified addressed, check to see if it can be
121     /// represented as an indexed [r+r] operation.  Returns false if it can
122     /// be represented by [r+imm], which are preferred.
123     bool SelectAddrIdx(SDOperand Op, SDOperand N, SDOperand &Base,
124                        SDOperand &Index) {
125       return PPCLowering.SelectAddressRegReg(N, Base, Index, *CurDAG);
126     }
127     
128     /// SelectAddrIdxOnly - Given the specified addressed, force it to be
129     /// represented as an indexed [r+r] operation.
130     bool SelectAddrIdxOnly(SDOperand Op, SDOperand N, SDOperand &Base,
131                            SDOperand &Index) {
132       return PPCLowering.SelectAddressRegRegOnly(N, Base, Index, *CurDAG);
133     }
134
135     /// SelectAddrImmShift - Returns true if the address N can be represented by
136     /// a base register plus a signed 14-bit displacement [r+imm*4].  Suitable
137     /// for use by STD and friends.
138     bool SelectAddrImmShift(SDOperand Op, SDOperand N, SDOperand &Disp,
139                             SDOperand &Base) {
140       return PPCLowering.SelectAddressRegImmShift(N, Disp, Base, *CurDAG);
141     }
142       
143     /// SelectInlineAsmMemoryOperand - Implement addressing mode selection for
144     /// inline asm expressions.
145     virtual bool SelectInlineAsmMemoryOperand(const SDOperand &Op,
146                                               char ConstraintCode,
147                                               std::vector<SDOperand> &OutOps,
148                                               SelectionDAG &DAG) {
149       SDOperand Op0, Op1;
150       switch (ConstraintCode) {
151       default: return true;
152       case 'm':   // memory
153         if (!SelectAddrIdx(Op, Op, Op0, Op1))
154           SelectAddrImm(Op, Op, Op0, Op1);
155         break;
156       case 'o':   // offsetable
157         if (!SelectAddrImm(Op, Op, Op0, Op1)) {
158           Op0 = Op;
159           AddToISelQueue(Op0);     // r+0.
160           Op1 = getSmallIPtrImm(0);
161         }
162         break;
163       case 'v':   // not offsetable
164         SelectAddrIdxOnly(Op, Op, Op0, Op1);
165         break;
166       }
167       
168       OutOps.push_back(Op0);
169       OutOps.push_back(Op1);
170       return false;
171     }
172     
173     SDOperand BuildSDIVSequence(SDNode *N);
174     SDOperand BuildUDIVSequence(SDNode *N);
175     
176     /// InstructionSelectBasicBlock - This callback is invoked by
177     /// SelectionDAGISel when it has created a SelectionDAG for us to codegen.
178     virtual void InstructionSelectBasicBlock(SelectionDAG &DAG);
179     
180     void InsertVRSaveCode(Function &Fn);
181
182     virtual const char *getPassName() const {
183       return "PowerPC DAG->DAG Pattern Instruction Selection";
184     } 
185     
186     /// CreateTargetHazardRecognizer - Return the hazard recognizer to use for
187     /// this target when scheduling the DAG.
188     virtual HazardRecognizer *CreateTargetHazardRecognizer() {
189       // Should use subtarget info to pick the right hazard recognizer.  For
190       // now, always return a PPC970 recognizer.
191       const TargetInstrInfo *II = PPCLowering.getTargetMachine().getInstrInfo();
192       assert(II && "No InstrInfo?");
193       return new PPCHazardRecognizer970(*II); 
194     }
195
196 // Include the pieces autogenerated from the target description.
197 #include "PPCGenDAGISel.inc"
198     
199 private:
200     SDNode *SelectSETCC(SDOperand Op);
201   };
202 }
203
204 /// InstructionSelectBasicBlock - This callback is invoked by
205 /// SelectionDAGISel when it has created a SelectionDAG for us to codegen.
206 void PPCDAGToDAGISel::InstructionSelectBasicBlock(SelectionDAG &DAG) {
207   DEBUG(BB->dump());
208
209   // Select target instructions for the DAG.
210   DAG.setRoot(SelectRoot(DAG.getRoot()));
211   DAG.RemoveDeadNodes();
212   
213   // Emit machine code to BB.
214   ScheduleAndEmitDAG(DAG);
215 }
216
217 /// InsertVRSaveCode - Once the entire function has been instruction selected,
218 /// all virtual registers are created and all machine instructions are built,
219 /// check to see if we need to save/restore VRSAVE.  If so, do it.
220 void PPCDAGToDAGISel::InsertVRSaveCode(Function &F) {
221   // Check to see if this function uses vector registers, which means we have to
222   // save and restore the VRSAVE register and update it with the regs we use.  
223   //
224   // In this case, there will be virtual registers of vector type type created
225   // by the scheduler.  Detect them now.
226   MachineFunction &Fn = MachineFunction::get(&F);
227   SSARegMap *RegMap = Fn.getSSARegMap();
228   bool HasVectorVReg = false;
229   for (unsigned i = MRegisterInfo::FirstVirtualRegister, 
230        e = RegMap->getLastVirtReg()+1; i != e; ++i)
231     if (RegMap->getRegClass(i) == &PPC::VRRCRegClass) {
232       HasVectorVReg = true;
233       break;
234     }
235   if (!HasVectorVReg) return;  // nothing to do.
236       
237   // If we have a vector register, we want to emit code into the entry and exit
238   // blocks to save and restore the VRSAVE register.  We do this here (instead
239   // of marking all vector instructions as clobbering VRSAVE) for two reasons:
240   //
241   // 1. This (trivially) reduces the load on the register allocator, by not
242   //    having to represent the live range of the VRSAVE register.
243   // 2. This (more significantly) allows us to create a temporary virtual
244   //    register to hold the saved VRSAVE value, allowing this temporary to be
245   //    register allocated, instead of forcing it to be spilled to the stack.
246
247   // Create two vregs - one to hold the VRSAVE register that is live-in to the
248   // function and one for the value after having bits or'd into it.
249   unsigned InVRSAVE = RegMap->createVirtualRegister(&PPC::GPRCRegClass);
250   unsigned UpdatedVRSAVE = RegMap->createVirtualRegister(&PPC::GPRCRegClass);
251   
252   const TargetInstrInfo &TII = *TM.getInstrInfo();
253   MachineBasicBlock &EntryBB = *Fn.begin();
254   // Emit the following code into the entry block:
255   // InVRSAVE = MFVRSAVE
256   // UpdatedVRSAVE = UPDATE_VRSAVE InVRSAVE
257   // MTVRSAVE UpdatedVRSAVE
258   MachineBasicBlock::iterator IP = EntryBB.begin();  // Insert Point
259   BuildMI(EntryBB, IP, TII.get(PPC::MFVRSAVE), InVRSAVE);
260   BuildMI(EntryBB, IP, TII.get(PPC::UPDATE_VRSAVE), UpdatedVRSAVE).addReg(InVRSAVE);
261   BuildMI(EntryBB, IP, TII.get(PPC::MTVRSAVE)).addReg(UpdatedVRSAVE);
262   
263   // Find all return blocks, outputting a restore in each epilog.
264   for (MachineFunction::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
265     if (!BB->empty() && TII.isReturn(BB->back().getOpcode())) {
266       IP = BB->end(); --IP;
267       
268       // Skip over all terminator instructions, which are part of the return
269       // sequence.
270       MachineBasicBlock::iterator I2 = IP;
271       while (I2 != BB->begin() && TII.isTerminatorInstr((--I2)->getOpcode()))
272         IP = I2;
273       
274       // Emit: MTVRSAVE InVRSave
275       BuildMI(*BB, IP, TII.get(PPC::MTVRSAVE)).addReg(InVRSAVE);
276     }        
277   }
278 }
279
280
281 /// getGlobalBaseReg - Output the instructions required to put the
282 /// base address to use for accessing globals into a register.
283 ///
284 SDNode *PPCDAGToDAGISel::getGlobalBaseReg() {
285   if (!GlobalBaseReg) {
286     const TargetInstrInfo &TII = *TM.getInstrInfo();
287     // Insert the set of GlobalBaseReg into the first MBB of the function
288     MachineBasicBlock &FirstMBB = BB->getParent()->front();
289     MachineBasicBlock::iterator MBBI = FirstMBB.begin();
290     SSARegMap *RegMap = BB->getParent()->getSSARegMap();
291
292     if (PPCLowering.getPointerTy() == MVT::i32) {
293       GlobalBaseReg = RegMap->createVirtualRegister(PPC::GPRCRegisterClass);
294       BuildMI(FirstMBB, MBBI, TII.get(PPC::MovePCtoLR), PPC::LR);
295       BuildMI(FirstMBB, MBBI, TII.get(PPC::MFLR), GlobalBaseReg);
296     } else {
297       GlobalBaseReg = RegMap->createVirtualRegister(PPC::G8RCRegisterClass);
298       BuildMI(FirstMBB, MBBI, TII.get(PPC::MovePCtoLR8), PPC::LR8);
299       BuildMI(FirstMBB, MBBI, TII.get(PPC::MFLR8), GlobalBaseReg);
300     }
301   }
302   return CurDAG->getRegister(GlobalBaseReg, PPCLowering.getPointerTy()).Val;
303 }
304
305 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
306 /// or 64-bit immediate, and if the value can be accurately represented as a
307 /// sign extension from a 16-bit value.  If so, this returns true and the
308 /// immediate.
309 static bool isIntS16Immediate(SDNode *N, short &Imm) {
310   if (N->getOpcode() != ISD::Constant)
311     return false;
312
313   Imm = (short)cast<ConstantSDNode>(N)->getValue();
314   if (N->getValueType(0) == MVT::i32)
315     return Imm == (int32_t)cast<ConstantSDNode>(N)->getValue();
316   else
317     return Imm == (int64_t)cast<ConstantSDNode>(N)->getValue();
318 }
319
320 static bool isIntS16Immediate(SDOperand Op, short &Imm) {
321   return isIntS16Immediate(Op.Val, Imm);
322 }
323
324
325 /// isInt32Immediate - This method tests to see if the node is a 32-bit constant
326 /// operand. If so Imm will receive the 32-bit value.
327 static bool isInt32Immediate(SDNode *N, unsigned &Imm) {
328   if (N->getOpcode() == ISD::Constant && N->getValueType(0) == MVT::i32) {
329     Imm = cast<ConstantSDNode>(N)->getValue();
330     return true;
331   }
332   return false;
333 }
334
335 /// isInt64Immediate - This method tests to see if the node is a 64-bit constant
336 /// operand.  If so Imm will receive the 64-bit value.
337 static bool isInt64Immediate(SDNode *N, uint64_t &Imm) {
338   if (N->getOpcode() == ISD::Constant && N->getValueType(0) == MVT::i64) {
339     Imm = cast<ConstantSDNode>(N)->getValue();
340     return true;
341   }
342   return false;
343 }
344
345 // isInt32Immediate - This method tests to see if a constant operand.
346 // If so Imm will receive the 32 bit value.
347 static bool isInt32Immediate(SDOperand N, unsigned &Imm) {
348   return isInt32Immediate(N.Val, Imm);
349 }
350
351
352 // isOpcWithIntImmediate - This method tests to see if the node is a specific
353 // opcode and that it has a immediate integer right operand.
354 // If so Imm will receive the 32 bit value.
355 static bool isOpcWithIntImmediate(SDNode *N, unsigned Opc, unsigned& Imm) {
356   return N->getOpcode() == Opc && isInt32Immediate(N->getOperand(1).Val, Imm);
357 }
358
359 bool PPCDAGToDAGISel::isRunOfOnes(unsigned Val, unsigned &MB, unsigned &ME) {
360   if (isShiftedMask_32(Val)) {
361     // look for the first non-zero bit
362     MB = CountLeadingZeros_32(Val);
363     // look for the first zero bit after the run of ones
364     ME = CountLeadingZeros_32((Val - 1) ^ Val);
365     return true;
366   } else {
367     Val = ~Val; // invert mask
368     if (isShiftedMask_32(Val)) {
369       // effectively look for the first zero bit
370       ME = CountLeadingZeros_32(Val) - 1;
371       // effectively look for the first one bit after the run of zeros
372       MB = CountLeadingZeros_32((Val - 1) ^ Val) + 1;
373       return true;
374     }
375   }
376   // no run present
377   return false;
378 }
379
380 bool PPCDAGToDAGISel::isRotateAndMask(SDNode *N, unsigned Mask, 
381                                       bool IsShiftMask, unsigned &SH, 
382                                       unsigned &MB, unsigned &ME) {
383   // Don't even go down this path for i64, since different logic will be
384   // necessary for rldicl/rldicr/rldimi.
385   if (N->getValueType(0) != MVT::i32)
386     return false;
387
388   unsigned Shift  = 32;
389   unsigned Indeterminant = ~0;  // bit mask marking indeterminant results
390   unsigned Opcode = N->getOpcode();
391   if (N->getNumOperands() != 2 ||
392       !isInt32Immediate(N->getOperand(1).Val, Shift) || (Shift > 31))
393     return false;
394   
395   if (Opcode == ISD::SHL) {
396     // apply shift left to mask if it comes first
397     if (IsShiftMask) Mask = Mask << Shift;
398     // determine which bits are made indeterminant by shift
399     Indeterminant = ~(0xFFFFFFFFu << Shift);
400   } else if (Opcode == ISD::SRL) { 
401     // apply shift right to mask if it comes first
402     if (IsShiftMask) Mask = Mask >> Shift;
403     // determine which bits are made indeterminant by shift
404     Indeterminant = ~(0xFFFFFFFFu >> Shift);
405     // adjust for the left rotate
406     Shift = 32 - Shift;
407   } else if (Opcode == ISD::ROTL) {
408     Indeterminant = 0;
409   } else {
410     return false;
411   }
412   
413   // if the mask doesn't intersect any Indeterminant bits
414   if (Mask && !(Mask & Indeterminant)) {
415     SH = Shift & 31;
416     // make sure the mask is still a mask (wrap arounds may not be)
417     return isRunOfOnes(Mask, MB, ME);
418   }
419   return false;
420 }
421
422 /// SelectBitfieldInsert - turn an or of two masked values into
423 /// the rotate left word immediate then mask insert (rlwimi) instruction.
424 SDNode *PPCDAGToDAGISel::SelectBitfieldInsert(SDNode *N) {
425   SDOperand Op0 = N->getOperand(0);
426   SDOperand Op1 = N->getOperand(1);
427   
428   uint64_t LKZ, LKO, RKZ, RKO;
429   CurDAG->ComputeMaskedBits(Op0, 0xFFFFFFFFULL, LKZ, LKO);
430   CurDAG->ComputeMaskedBits(Op1, 0xFFFFFFFFULL, RKZ, RKO);
431   
432   unsigned TargetMask = LKZ;
433   unsigned InsertMask = RKZ;
434   
435   if ((TargetMask | InsertMask) == 0xFFFFFFFF) {
436     unsigned Op0Opc = Op0.getOpcode();
437     unsigned Op1Opc = Op1.getOpcode();
438     unsigned Value, SH = 0;
439     TargetMask = ~TargetMask;
440     InsertMask = ~InsertMask;
441
442     // If the LHS has a foldable shift and the RHS does not, then swap it to the
443     // RHS so that we can fold the shift into the insert.
444     if (Op0Opc == ISD::AND && Op1Opc == ISD::AND) {
445       if (Op0.getOperand(0).getOpcode() == ISD::SHL ||
446           Op0.getOperand(0).getOpcode() == ISD::SRL) {
447         if (Op1.getOperand(0).getOpcode() != ISD::SHL &&
448             Op1.getOperand(0).getOpcode() != ISD::SRL) {
449           std::swap(Op0, Op1);
450           std::swap(Op0Opc, Op1Opc);
451           std::swap(TargetMask, InsertMask);
452         }
453       }
454     } else if (Op0Opc == ISD::SHL || Op0Opc == ISD::SRL) {
455       if (Op1Opc == ISD::AND && Op1.getOperand(0).getOpcode() != ISD::SHL &&
456           Op1.getOperand(0).getOpcode() != ISD::SRL) {
457         std::swap(Op0, Op1);
458         std::swap(Op0Opc, Op1Opc);
459         std::swap(TargetMask, InsertMask);
460       }
461     }
462     
463     unsigned MB, ME;
464     if (InsertMask && isRunOfOnes(InsertMask, MB, ME)) {
465       SDOperand Tmp1, Tmp2, Tmp3;
466       bool DisjointMask = (TargetMask ^ InsertMask) == 0xFFFFFFFF;
467
468       if ((Op1Opc == ISD::SHL || Op1Opc == ISD::SRL) &&
469           isInt32Immediate(Op1.getOperand(1), Value)) {
470         Op1 = Op1.getOperand(0);
471         SH  = (Op1Opc == ISD::SHL) ? Value : 32 - Value;
472       }
473       if (Op1Opc == ISD::AND) {
474         unsigned SHOpc = Op1.getOperand(0).getOpcode();
475         if ((SHOpc == ISD::SHL || SHOpc == ISD::SRL) &&
476             isInt32Immediate(Op1.getOperand(0).getOperand(1), Value)) {
477           Op1 = Op1.getOperand(0).getOperand(0);
478           SH  = (SHOpc == ISD::SHL) ? Value : 32 - Value;
479         } else {
480           Op1 = Op1.getOperand(0);
481         }
482       }
483       
484       Tmp3 = (Op0Opc == ISD::AND && DisjointMask) ? Op0.getOperand(0) : Op0;
485       AddToISelQueue(Tmp3);
486       AddToISelQueue(Op1);
487       SH &= 31;
488       SDOperand Ops[] = { Tmp3, Op1, getI32Imm(SH), getI32Imm(MB),
489                           getI32Imm(ME) };
490       return CurDAG->getTargetNode(PPC::RLWIMI, MVT::i32, Ops, 5);
491     }
492   }
493   return 0;
494 }
495
496 /// SelectCC - Select a comparison of the specified values with the specified
497 /// condition code, returning the CR# of the expression.
498 SDOperand PPCDAGToDAGISel::SelectCC(SDOperand LHS, SDOperand RHS,
499                                     ISD::CondCode CC) {
500   // Always select the LHS.
501   AddToISelQueue(LHS);
502   unsigned Opc;
503   
504   if (LHS.getValueType() == MVT::i32) {
505     unsigned Imm;
506     if (CC == ISD::SETEQ || CC == ISD::SETNE) {
507       if (isInt32Immediate(RHS, Imm)) {
508         // SETEQ/SETNE comparison with 16-bit immediate, fold it.
509         if (isUInt16(Imm))
510           return SDOperand(CurDAG->getTargetNode(PPC::CMPLWI, MVT::i32, LHS,
511                                                  getI32Imm(Imm & 0xFFFF)), 0);
512         // If this is a 16-bit signed immediate, fold it.
513         if (isInt16((int)Imm))
514           return SDOperand(CurDAG->getTargetNode(PPC::CMPWI, MVT::i32, LHS,
515                                                  getI32Imm(Imm & 0xFFFF)), 0);
516         
517         // For non-equality comparisons, the default code would materialize the
518         // constant, then compare against it, like this:
519         //   lis r2, 4660
520         //   ori r2, r2, 22136 
521         //   cmpw cr0, r3, r2
522         // Since we are just comparing for equality, we can emit this instead:
523         //   xoris r0,r3,0x1234
524         //   cmplwi cr0,r0,0x5678
525         //   beq cr0,L6
526         SDOperand Xor(CurDAG->getTargetNode(PPC::XORIS, MVT::i32, LHS,
527                                             getI32Imm(Imm >> 16)), 0);
528         return SDOperand(CurDAG->getTargetNode(PPC::CMPLWI, MVT::i32, Xor,
529                                                getI32Imm(Imm & 0xFFFF)), 0);
530       }
531       Opc = PPC::CMPLW;
532     } else if (ISD::isUnsignedIntSetCC(CC)) {
533       if (isInt32Immediate(RHS, Imm) && isUInt16(Imm))
534         return SDOperand(CurDAG->getTargetNode(PPC::CMPLWI, MVT::i32, LHS,
535                                                getI32Imm(Imm & 0xFFFF)), 0);
536       Opc = PPC::CMPLW;
537     } else {
538       short SImm;
539       if (isIntS16Immediate(RHS, SImm))
540         return SDOperand(CurDAG->getTargetNode(PPC::CMPWI, MVT::i32, LHS,
541                                                getI32Imm((int)SImm & 0xFFFF)),
542                          0);
543       Opc = PPC::CMPW;
544     }
545   } else if (LHS.getValueType() == MVT::i64) {
546     uint64_t Imm;
547     if (CC == ISD::SETEQ || CC == ISD::SETNE) {
548       if (isInt64Immediate(RHS.Val, Imm)) {
549         // SETEQ/SETNE comparison with 16-bit immediate, fold it.
550         if (isUInt16(Imm))
551           return SDOperand(CurDAG->getTargetNode(PPC::CMPLDI, MVT::i64, LHS,
552                                                  getI32Imm(Imm & 0xFFFF)), 0);
553         // If this is a 16-bit signed immediate, fold it.
554         if (isInt16(Imm))
555           return SDOperand(CurDAG->getTargetNode(PPC::CMPDI, MVT::i64, LHS,
556                                                  getI32Imm(Imm & 0xFFFF)), 0);
557         
558         // For non-equality comparisons, the default code would materialize the
559         // constant, then compare against it, like this:
560         //   lis r2, 4660
561         //   ori r2, r2, 22136 
562         //   cmpd cr0, r3, r2
563         // Since we are just comparing for equality, we can emit this instead:
564         //   xoris r0,r3,0x1234
565         //   cmpldi cr0,r0,0x5678
566         //   beq cr0,L6
567         if (isUInt32(Imm)) {
568           SDOperand Xor(CurDAG->getTargetNode(PPC::XORIS8, MVT::i64, LHS,
569                                               getI64Imm(Imm >> 16)), 0);
570           return SDOperand(CurDAG->getTargetNode(PPC::CMPLDI, MVT::i64, Xor,
571                                                  getI64Imm(Imm & 0xFFFF)), 0);
572         }
573       }
574       Opc = PPC::CMPLD;
575     } else if (ISD::isUnsignedIntSetCC(CC)) {
576       if (isInt64Immediate(RHS.Val, Imm) && isUInt16(Imm))
577         return SDOperand(CurDAG->getTargetNode(PPC::CMPLDI, MVT::i64, LHS,
578                                                getI64Imm(Imm & 0xFFFF)), 0);
579       Opc = PPC::CMPLD;
580     } else {
581       short SImm;
582       if (isIntS16Immediate(RHS, SImm))
583         return SDOperand(CurDAG->getTargetNode(PPC::CMPDI, MVT::i64, LHS,
584                                                getI64Imm(SImm & 0xFFFF)),
585                          0);
586       Opc = PPC::CMPD;
587     }
588   } else if (LHS.getValueType() == MVT::f32) {
589     Opc = PPC::FCMPUS;
590   } else {
591     assert(LHS.getValueType() == MVT::f64 && "Unknown vt!");
592     Opc = PPC::FCMPUD;
593   }
594   AddToISelQueue(RHS);
595   return SDOperand(CurDAG->getTargetNode(Opc, MVT::i32, LHS, RHS), 0);
596 }
597
598 static PPC::Predicate getPredicateForSetCC(ISD::CondCode CC) {
599   switch (CC) {
600   default: assert(0 && "Unknown condition!"); abort();
601   case ISD::SETOEQ:    // FIXME: This is incorrect see PR642.
602   case ISD::SETUEQ:
603   case ISD::SETEQ:  return PPC::PRED_EQ;
604   case ISD::SETONE:    // FIXME: This is incorrect see PR642.
605   case ISD::SETUNE:
606   case ISD::SETNE:  return PPC::PRED_NE;
607   case ISD::SETOLT:    // FIXME: This is incorrect see PR642.
608   case ISD::SETULT:
609   case ISD::SETLT:  return PPC::PRED_LT;
610   case ISD::SETOLE:    // FIXME: This is incorrect see PR642.
611   case ISD::SETULE:
612   case ISD::SETLE:  return PPC::PRED_LE;
613   case ISD::SETOGT:    // FIXME: This is incorrect see PR642.
614   case ISD::SETUGT:
615   case ISD::SETGT:  return PPC::PRED_GT;
616   case ISD::SETOGE:    // FIXME: This is incorrect see PR642.
617   case ISD::SETUGE:
618   case ISD::SETGE:  return PPC::PRED_GE;
619     
620   case ISD::SETO:   return PPC::PRED_NU;
621   case ISD::SETUO:  return PPC::PRED_UN;
622   }
623 }
624
625 /// getCRIdxForSetCC - Return the index of the condition register field
626 /// associated with the SetCC condition, and whether or not the field is
627 /// treated as inverted.  That is, lt = 0; ge = 0 inverted.
628 static unsigned getCRIdxForSetCC(ISD::CondCode CC, bool& Inv) {
629   switch (CC) {
630   default: assert(0 && "Unknown condition!"); abort();
631   case ISD::SETOLT:  // FIXME: This is incorrect see PR642.
632   case ISD::SETULT:
633   case ISD::SETLT:  Inv = false;  return 0;
634   case ISD::SETOGE:  // FIXME: This is incorrect see PR642.
635   case ISD::SETUGE:
636   case ISD::SETGE:  Inv = true;   return 0;
637   case ISD::SETOGT:  // FIXME: This is incorrect see PR642.
638   case ISD::SETUGT:
639   case ISD::SETGT:  Inv = false;  return 1;
640   case ISD::SETOLE:  // FIXME: This is incorrect see PR642.
641   case ISD::SETULE:
642   case ISD::SETLE:  Inv = true;   return 1;
643   case ISD::SETOEQ:  // FIXME: This is incorrect see PR642.
644   case ISD::SETUEQ:
645   case ISD::SETEQ:  Inv = false;  return 2;
646   case ISD::SETONE:  // FIXME: This is incorrect see PR642.
647   case ISD::SETUNE:
648   case ISD::SETNE:  Inv = true;   return 2;
649   case ISD::SETO:   Inv = true;   return 3;
650   case ISD::SETUO:  Inv = false;  return 3;
651   }
652   return 0;
653 }
654
655 SDNode *PPCDAGToDAGISel::SelectSETCC(SDOperand Op) {
656   SDNode *N = Op.Val;
657   unsigned Imm;
658   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
659   if (isInt32Immediate(N->getOperand(1), Imm)) {
660     // We can codegen setcc op, imm very efficiently compared to a brcond.
661     // Check for those cases here.
662     // setcc op, 0
663     if (Imm == 0) {
664       SDOperand Op = N->getOperand(0);
665       AddToISelQueue(Op);
666       switch (CC) {
667       default: break;
668       case ISD::SETEQ: {
669         Op = SDOperand(CurDAG->getTargetNode(PPC::CNTLZW, MVT::i32, Op), 0);
670         SDOperand Ops[] = { Op, getI32Imm(27), getI32Imm(5), getI32Imm(31) };
671         return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
672       }
673       case ISD::SETNE: {
674         SDOperand AD =
675           SDOperand(CurDAG->getTargetNode(PPC::ADDIC, MVT::i32, MVT::Flag,
676                                           Op, getI32Imm(~0U)), 0);
677         return CurDAG->SelectNodeTo(N, PPC::SUBFE, MVT::i32, AD, Op, 
678                                     AD.getValue(1));
679       }
680       case ISD::SETLT: {
681         SDOperand Ops[] = { Op, getI32Imm(1), getI32Imm(31), getI32Imm(31) };
682         return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
683       }
684       case ISD::SETGT: {
685         SDOperand T =
686           SDOperand(CurDAG->getTargetNode(PPC::NEG, MVT::i32, Op), 0);
687         T = SDOperand(CurDAG->getTargetNode(PPC::ANDC, MVT::i32, T, Op), 0);
688         SDOperand Ops[] = { T, getI32Imm(1), getI32Imm(31), getI32Imm(31) };
689         return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
690       }
691       }
692     } else if (Imm == ~0U) {        // setcc op, -1
693       SDOperand Op = N->getOperand(0);
694       AddToISelQueue(Op);
695       switch (CC) {
696       default: break;
697       case ISD::SETEQ:
698         Op = SDOperand(CurDAG->getTargetNode(PPC::ADDIC, MVT::i32, MVT::Flag,
699                                              Op, getI32Imm(1)), 0);
700         return CurDAG->SelectNodeTo(N, PPC::ADDZE, MVT::i32, 
701                               SDOperand(CurDAG->getTargetNode(PPC::LI, MVT::i32,
702                                                               getI32Imm(0)), 0),
703                                     Op.getValue(1));
704       case ISD::SETNE: {
705         Op = SDOperand(CurDAG->getTargetNode(PPC::NOR, MVT::i32, Op, Op), 0);
706         SDNode *AD = CurDAG->getTargetNode(PPC::ADDIC, MVT::i32, MVT::Flag,
707                                            Op, getI32Imm(~0U));
708         return CurDAG->SelectNodeTo(N, PPC::SUBFE, MVT::i32, SDOperand(AD, 0),
709                                     Op, SDOperand(AD, 1));
710       }
711       case ISD::SETLT: {
712         SDOperand AD = SDOperand(CurDAG->getTargetNode(PPC::ADDI, MVT::i32, Op,
713                                                        getI32Imm(1)), 0);
714         SDOperand AN = SDOperand(CurDAG->getTargetNode(PPC::AND, MVT::i32, AD,
715                                                        Op), 0);
716         SDOperand Ops[] = { AN, getI32Imm(1), getI32Imm(31), getI32Imm(31) };
717         return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
718       }
719       case ISD::SETGT: {
720         SDOperand Ops[] = { Op, getI32Imm(1), getI32Imm(31), getI32Imm(31) };
721         Op = SDOperand(CurDAG->getTargetNode(PPC::RLWINM, MVT::i32, Ops, 4), 0);
722         return CurDAG->SelectNodeTo(N, PPC::XORI, MVT::i32, Op, 
723                                     getI32Imm(1));
724       }
725       }
726     }
727   }
728   
729   bool Inv;
730   unsigned Idx = getCRIdxForSetCC(CC, Inv);
731   SDOperand CCReg = SelectCC(N->getOperand(0), N->getOperand(1), CC);
732   SDOperand IntCR;
733   
734   // Force the ccreg into CR7.
735   SDOperand CR7Reg = CurDAG->getRegister(PPC::CR7, MVT::i32);
736   
737   SDOperand InFlag(0, 0);  // Null incoming flag value.
738   CCReg = CurDAG->getCopyToReg(CurDAG->getEntryNode(), CR7Reg, CCReg, 
739                                InFlag).getValue(1);
740   
741   if (PPCSubTarget.isGigaProcessor())
742     IntCR = SDOperand(CurDAG->getTargetNode(PPC::MFOCRF, MVT::i32, CR7Reg,
743                                             CCReg), 0);
744   else
745     IntCR = SDOperand(CurDAG->getTargetNode(PPC::MFCR, MVT::i32, CCReg), 0);
746   
747   SDOperand Ops[] = { IntCR, getI32Imm((32-(3-Idx)) & 31),
748                       getI32Imm(31), getI32Imm(31) };
749   if (!Inv) {
750     return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
751   } else {
752     SDOperand Tmp =
753       SDOperand(CurDAG->getTargetNode(PPC::RLWINM, MVT::i32, Ops, 4), 0);
754     return CurDAG->SelectNodeTo(N, PPC::XORI, MVT::i32, Tmp, getI32Imm(1));
755   }
756 }
757
758
759 // Select - Convert the specified operand from a target-independent to a
760 // target-specific node if it hasn't already been changed.
761 SDNode *PPCDAGToDAGISel::Select(SDOperand Op) {
762   SDNode *N = Op.Val;
763   if (N->getOpcode() >= ISD::BUILTIN_OP_END &&
764       N->getOpcode() < PPCISD::FIRST_NUMBER)
765     return NULL;   // Already selected.
766
767   switch (N->getOpcode()) {
768   default: break;
769   
770   case ISD::Constant: {
771     if (N->getValueType(0) == MVT::i64) {
772       // Get 64 bit value.
773       int64_t Imm = cast<ConstantSDNode>(N)->getValue();
774       // Assume no remaining bits.
775       unsigned Remainder = 0;
776       // Assume no shift required.
777       unsigned Shift = 0;
778       
779       // If it can't be represented as a 32 bit value.
780       if (!isInt32(Imm)) {
781         Shift = CountTrailingZeros_64(Imm);
782         int64_t ImmSh = static_cast<uint64_t>(Imm) >> Shift;
783         
784         // If the shifted value fits 32 bits.
785         if (isInt32(ImmSh)) {
786           // Go with the shifted value.
787           Imm = ImmSh;
788         } else {
789           // Still stuck with a 64 bit value.
790           Remainder = Imm;
791           Shift = 32;
792           Imm >>= 32;
793         }
794       }
795       
796       // Intermediate operand.
797       SDNode *Result;
798
799       // Handle first 32 bits.
800       unsigned Lo = Imm & 0xFFFF;
801       unsigned Hi = (Imm >> 16) & 0xFFFF;
802       
803       // Simple value.
804       if (isInt16(Imm)) {
805        // Just the Lo bits.
806         Result = CurDAG->getTargetNode(PPC::LI8, MVT::i64, getI32Imm(Lo));
807       } else if (Lo) {
808         // Handle the Hi bits.
809         unsigned OpC = Hi ? PPC::LIS8 : PPC::LI8;
810         Result = CurDAG->getTargetNode(OpC, MVT::i64, getI32Imm(Hi));
811         // And Lo bits.
812         Result = CurDAG->getTargetNode(PPC::ORI8, MVT::i64,
813                                        SDOperand(Result, 0), getI32Imm(Lo));
814       } else {
815        // Just the Hi bits.
816         Result = CurDAG->getTargetNode(PPC::LIS8, MVT::i64, getI32Imm(Hi));
817       }
818       
819       // If no shift, we're done.
820       if (!Shift) return Result;
821
822       // Shift for next step if the upper 32-bits were not zero.
823       if (Imm) {
824         Result = CurDAG->getTargetNode(PPC::RLDICR, MVT::i64,
825                                        SDOperand(Result, 0),
826                                        getI32Imm(Shift), getI32Imm(63 - Shift));
827       }
828
829       // Add in the last bits as required.
830       if ((Hi = (Remainder >> 16) & 0xFFFF)) {
831         Result = CurDAG->getTargetNode(PPC::ORIS8, MVT::i64,
832                                        SDOperand(Result, 0), getI32Imm(Hi));
833       } 
834       if ((Lo = Remainder & 0xFFFF)) {
835         Result = CurDAG->getTargetNode(PPC::ORI8, MVT::i64,
836                                        SDOperand(Result, 0), getI32Imm(Lo));
837       }
838       
839       return Result;
840     }
841     break;
842   }
843   
844   case ISD::SETCC:
845     return SelectSETCC(Op);
846   case PPCISD::GlobalBaseReg:
847     return getGlobalBaseReg();
848     
849   case ISD::FrameIndex: {
850     int FI = cast<FrameIndexSDNode>(N)->getIndex();
851     SDOperand TFI = CurDAG->getTargetFrameIndex(FI, Op.getValueType());
852     unsigned Opc = Op.getValueType() == MVT::i32 ? PPC::ADDI : PPC::ADDI8;
853     if (N->hasOneUse())
854       return CurDAG->SelectNodeTo(N, Opc, Op.getValueType(), TFI,
855                                   getSmallIPtrImm(0));
856     return CurDAG->getTargetNode(Opc, Op.getValueType(), TFI,
857                                  getSmallIPtrImm(0));
858   }
859
860   case PPCISD::MFCR: {
861     SDOperand InFlag = N->getOperand(1);
862     AddToISelQueue(InFlag);
863     // Use MFOCRF if supported.
864     if (PPCSubTarget.isGigaProcessor())
865       return CurDAG->getTargetNode(PPC::MFOCRF, MVT::i32,
866                                    N->getOperand(0), InFlag);
867     else
868       return CurDAG->getTargetNode(PPC::MFCR, MVT::i32, InFlag);
869   }
870     
871   case ISD::SDIV: {
872     // FIXME: since this depends on the setting of the carry flag from the srawi
873     //        we should really be making notes about that for the scheduler.
874     // FIXME: It sure would be nice if we could cheaply recognize the 
875     //        srl/add/sra pattern the dag combiner will generate for this as
876     //        sra/addze rather than having to handle sdiv ourselves.  oh well.
877     unsigned Imm;
878     if (isInt32Immediate(N->getOperand(1), Imm)) {
879       SDOperand N0 = N->getOperand(0);
880       AddToISelQueue(N0);
881       if ((signed)Imm > 0 && isPowerOf2_32(Imm)) {
882         SDNode *Op =
883           CurDAG->getTargetNode(PPC::SRAWI, MVT::i32, MVT::Flag,
884                                 N0, getI32Imm(Log2_32(Imm)));
885         return CurDAG->SelectNodeTo(N, PPC::ADDZE, MVT::i32, 
886                                     SDOperand(Op, 0), SDOperand(Op, 1));
887       } else if ((signed)Imm < 0 && isPowerOf2_32(-Imm)) {
888         SDNode *Op =
889           CurDAG->getTargetNode(PPC::SRAWI, MVT::i32, MVT::Flag,
890                                 N0, getI32Imm(Log2_32(-Imm)));
891         SDOperand PT =
892           SDOperand(CurDAG->getTargetNode(PPC::ADDZE, MVT::i32,
893                                           SDOperand(Op, 0), SDOperand(Op, 1)),
894                     0);
895         return CurDAG->SelectNodeTo(N, PPC::NEG, MVT::i32, PT);
896       }
897     }
898     
899     // Other cases are autogenerated.
900     break;
901   }
902     
903   case ISD::LOAD: {
904     // Handle preincrement loads.
905     LoadSDNode *LD = cast<LoadSDNode>(Op);
906     MVT::ValueType LoadedVT = LD->getLoadedVT();
907     
908     // Normal loads are handled by code generated from the .td file.
909     if (LD->getAddressingMode() != ISD::PRE_INC)
910       break;
911     
912     SDOperand Offset = LD->getOffset();
913     if (isa<ConstantSDNode>(Offset) ||
914         Offset.getOpcode() == ISD::TargetGlobalAddress) {
915       
916       unsigned Opcode;
917       bool isSExt = LD->getExtensionType() == ISD::SEXTLOAD;
918       if (LD->getValueType(0) != MVT::i64) {
919         // Handle PPC32 integer and normal FP loads.
920         assert(!isSExt || LoadedVT == MVT::i16 && "Invalid sext update load");
921         switch (LoadedVT) {
922           default: assert(0 && "Invalid PPC load type!");
923           case MVT::f64: Opcode = PPC::LFDU; break;
924           case MVT::f32: Opcode = PPC::LFSU; break;
925           case MVT::i32: Opcode = PPC::LWZU; break;
926           case MVT::i16: Opcode = isSExt ? PPC::LHAU : PPC::LHZU; break;
927           case MVT::i1:
928           case MVT::i8:  Opcode = PPC::LBZU; break;
929         }
930       } else {
931         assert(LD->getValueType(0) == MVT::i64 && "Unknown load result type!");
932         assert(!isSExt || LoadedVT == MVT::i16 && "Invalid sext update load");
933         switch (LoadedVT) {
934           default: assert(0 && "Invalid PPC load type!");
935           case MVT::i64: Opcode = PPC::LDU; break;
936           case MVT::i32: Opcode = PPC::LWZU8; break;
937           case MVT::i16: Opcode = isSExt ? PPC::LHAU8 : PPC::LHZU8; break;
938           case MVT::i1:
939           case MVT::i8:  Opcode = PPC::LBZU8; break;
940         }
941       }
942       
943       SDOperand Chain = LD->getChain();
944       SDOperand Base = LD->getBasePtr();
945       AddToISelQueue(Chain);
946       AddToISelQueue(Base);
947       AddToISelQueue(Offset);
948       SDOperand Ops[] = { Offset, Base, Chain };
949       // FIXME: PPC64
950       return CurDAG->getTargetNode(Opcode, MVT::i32, MVT::i32,
951                                    MVT::Other, Ops, 3);
952     } else {
953       assert(0 && "R+R preindex loads not supported yet!");
954     }
955   }
956     
957   case ISD::AND: {
958     unsigned Imm, Imm2, SH, MB, ME;
959
960     // If this is an and of a value rotated between 0 and 31 bits and then and'd
961     // with a mask, emit rlwinm
962     if (isInt32Immediate(N->getOperand(1), Imm) &&
963         isRotateAndMask(N->getOperand(0).Val, Imm, false, SH, MB, ME)) {
964       SDOperand Val = N->getOperand(0).getOperand(0);
965       AddToISelQueue(Val);
966       SDOperand Ops[] = { Val, getI32Imm(SH), getI32Imm(MB), getI32Imm(ME) };
967       return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
968     }
969     // If this is just a masked value where the input is not handled above, and
970     // is not a rotate-left (handled by a pattern in the .td file), emit rlwinm
971     if (isInt32Immediate(N->getOperand(1), Imm) &&
972         isRunOfOnes(Imm, MB, ME) && 
973         N->getOperand(0).getOpcode() != ISD::ROTL) {
974       SDOperand Val = N->getOperand(0);
975       AddToISelQueue(Val);
976       SDOperand Ops[] = { Val, getI32Imm(0), getI32Imm(MB), getI32Imm(ME) };
977       return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
978     }
979     // AND X, 0 -> 0, not "rlwinm 32".
980     if (isInt32Immediate(N->getOperand(1), Imm) && (Imm == 0)) {
981       AddToISelQueue(N->getOperand(1));
982       ReplaceUses(SDOperand(N, 0), N->getOperand(1));
983       return NULL;
984     }
985     // ISD::OR doesn't get all the bitfield insertion fun.
986     // (and (or x, c1), c2) where isRunOfOnes(~(c1^c2)) is a bitfield insert
987     if (isInt32Immediate(N->getOperand(1), Imm) && 
988         N->getOperand(0).getOpcode() == ISD::OR &&
989         isInt32Immediate(N->getOperand(0).getOperand(1), Imm2)) {
990       unsigned MB, ME;
991       Imm = ~(Imm^Imm2);
992       if (isRunOfOnes(Imm, MB, ME)) {
993         AddToISelQueue(N->getOperand(0).getOperand(0));
994         AddToISelQueue(N->getOperand(0).getOperand(1));
995         SDOperand Ops[] = { N->getOperand(0).getOperand(0),
996                             N->getOperand(0).getOperand(1),
997                             getI32Imm(0), getI32Imm(MB),getI32Imm(ME) };
998         return CurDAG->getTargetNode(PPC::RLWIMI, MVT::i32, Ops, 5);
999       }
1000     }
1001     
1002     // Other cases are autogenerated.
1003     break;
1004   }
1005   case ISD::OR:
1006     if (N->getValueType(0) == MVT::i32)
1007       if (SDNode *I = SelectBitfieldInsert(N))
1008         return I;
1009       
1010     // Other cases are autogenerated.
1011     break;
1012   case ISD::SHL: {
1013     unsigned Imm, SH, MB, ME;
1014     if (isOpcWithIntImmediate(N->getOperand(0).Val, ISD::AND, Imm) &&
1015         isRotateAndMask(N, Imm, true, SH, MB, ME)) {
1016       AddToISelQueue(N->getOperand(0).getOperand(0));
1017       SDOperand Ops[] = { N->getOperand(0).getOperand(0),
1018                           getI32Imm(SH), getI32Imm(MB), getI32Imm(ME) };
1019       return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
1020     }
1021     
1022     // Other cases are autogenerated.
1023     break;
1024   }
1025   case ISD::SRL: {
1026     unsigned Imm, SH, MB, ME;
1027     if (isOpcWithIntImmediate(N->getOperand(0).Val, ISD::AND, Imm) &&
1028         isRotateAndMask(N, Imm, true, SH, MB, ME)) { 
1029       AddToISelQueue(N->getOperand(0).getOperand(0));
1030       SDOperand Ops[] = { N->getOperand(0).getOperand(0),
1031                           getI32Imm(SH), getI32Imm(MB), getI32Imm(ME) };
1032       return CurDAG->SelectNodeTo(N, PPC::RLWINM, MVT::i32, Ops, 4);
1033     }
1034     
1035     // Other cases are autogenerated.
1036     break;
1037   }
1038   case ISD::SELECT_CC: {
1039     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(4))->get();
1040     
1041     // Handle the setcc cases here.  select_cc lhs, 0, 1, 0, cc
1042     if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N->getOperand(1)))
1043       if (ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N->getOperand(2)))
1044         if (ConstantSDNode *N3C = dyn_cast<ConstantSDNode>(N->getOperand(3)))
1045           if (N1C->isNullValue() && N3C->isNullValue() &&
1046               N2C->getValue() == 1ULL && CC == ISD::SETNE &&
1047               // FIXME: Implement this optzn for PPC64.
1048               N->getValueType(0) == MVT::i32) {
1049             AddToISelQueue(N->getOperand(0));
1050             SDNode *Tmp =
1051               CurDAG->getTargetNode(PPC::ADDIC, MVT::i32, MVT::Flag,
1052                                     N->getOperand(0), getI32Imm(~0U));
1053             return CurDAG->SelectNodeTo(N, PPC::SUBFE, MVT::i32,
1054                                         SDOperand(Tmp, 0), N->getOperand(0),
1055                                         SDOperand(Tmp, 1));
1056           }
1057
1058     SDOperand CCReg = SelectCC(N->getOperand(0), N->getOperand(1), CC);
1059     unsigned BROpc = getPredicateForSetCC(CC);
1060
1061     unsigned SelectCCOp;
1062     if (N->getValueType(0) == MVT::i32)
1063       SelectCCOp = PPC::SELECT_CC_I4;
1064     else if (N->getValueType(0) == MVT::i64)
1065       SelectCCOp = PPC::SELECT_CC_I8;
1066     else if (N->getValueType(0) == MVT::f32)
1067       SelectCCOp = PPC::SELECT_CC_F4;
1068     else if (N->getValueType(0) == MVT::f64)
1069       SelectCCOp = PPC::SELECT_CC_F8;
1070     else
1071       SelectCCOp = PPC::SELECT_CC_VRRC;
1072
1073     AddToISelQueue(N->getOperand(2));
1074     AddToISelQueue(N->getOperand(3));
1075     SDOperand Ops[] = { CCReg, N->getOperand(2), N->getOperand(3),
1076                         getI32Imm(BROpc) };
1077     return CurDAG->SelectNodeTo(N, SelectCCOp, N->getValueType(0), Ops, 4);
1078   }
1079   case PPCISD::COND_BRANCH: {
1080     AddToISelQueue(N->getOperand(0));  // Op #0 is the Chain.
1081     // Op #1 is the PPC::PRED_* number.
1082     // Op #2 is the CR#
1083     // Op #3 is the Dest MBB
1084     AddToISelQueue(N->getOperand(4));  // Op #4 is the Flag.
1085     // Prevent PPC::PRED_* from being selected into LI.
1086     SDOperand Pred =
1087       getI32Imm(cast<ConstantSDNode>(N->getOperand(1))->getValue());
1088     SDOperand Ops[] = { Pred, N->getOperand(2), N->getOperand(3),
1089       N->getOperand(0), N->getOperand(4) };
1090     return CurDAG->SelectNodeTo(N, PPC::BCC, MVT::Other, Ops, 5);
1091   }
1092   case ISD::BR_CC: {
1093     AddToISelQueue(N->getOperand(0));
1094     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
1095     SDOperand CondCode = SelectCC(N->getOperand(2), N->getOperand(3), CC);
1096     SDOperand Ops[] = { getI32Imm(getPredicateForSetCC(CC)), CondCode, 
1097                         N->getOperand(4), N->getOperand(0) };
1098     return CurDAG->SelectNodeTo(N, PPC::BCC, MVT::Other, Ops, 4);
1099   }
1100   case ISD::BRIND: {
1101     // FIXME: Should custom lower this.
1102     SDOperand Chain = N->getOperand(0);
1103     SDOperand Target = N->getOperand(1);
1104     AddToISelQueue(Chain);
1105     AddToISelQueue(Target);
1106     unsigned Opc = Target.getValueType() == MVT::i32 ? PPC::MTCTR : PPC::MTCTR8;
1107     Chain = SDOperand(CurDAG->getTargetNode(Opc, MVT::Other, Target,
1108                                             Chain), 0);
1109     return CurDAG->SelectNodeTo(N, PPC::BCTR, MVT::Other, Chain);
1110   }
1111   }
1112   
1113   return SelectCode(Op);
1114 }
1115
1116
1117
1118 /// createPPCISelDag - This pass converts a legalized DAG into a 
1119 /// PowerPC-specific DAG, ready for instruction scheduling.
1120 ///
1121 FunctionPass *llvm::createPPCISelDag(PPCTargetMachine &TM) {
1122   return new PPCDAGToDAGISel(TM);
1123 }
1124