Add missing PPC64 extload/truncstores
[oota-llvm.git] / lib / Target / PowerPC / PPCHazardRecognizers.cpp
1 //===-- PPCHazardRecognizers.cpp - PowerPC Hazard Recognizer Impls --------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Chris Lattner and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements hazard recognizers for scheduling on PowerPC processors.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "sched"
15 #include "PPCHazardRecognizers.h"
16 #include "PPC.h"
17 #include "PPCInstrInfo.h"
18 #include "llvm/Support/Debug.h"
19 #include <iostream>
20 using namespace llvm;
21
22
23 //===----------------------------------------------------------------------===//
24 // PowerPC 970 Hazard Recognizer
25 //
26 // This models the dispatch group formation of the PPC970 processor.  Dispatch
27 // groups are bundles of up to five instructions that can contain various mixes
28 // of instructions.  The PPC970 can dispatch a peak of 4 non-branch and one 
29 // branch instruction per-cycle.
30 //
31 // There are a number of restrictions to dispatch group formation: some
32 // instructions can only be issued in the first slot of a dispatch group, & some
33 // instructions fill an entire dispatch group.  Additionally, only branches can
34 // issue in the 5th (last) slot.
35 //
36 // Finally, there are a number of "structural" hazards on the PPC970.  These
37 // conditions cause large performance penalties due to misprediction, recovery,
38 // and replay logic that has to happen.  These cases include setting a CTR and
39 // branching through it in the same dispatch group, and storing to an address,
40 // then loading from the same address within a dispatch group.  To avoid these
41 // conditions, we insert no-op instructions when appropriate.
42 //
43 // FIXME: This is missing some significant cases:
44 //   1. Modeling of microcoded instructions.
45 //   2. Handling of serialized operations.
46 //   3. Handling of the esoteric cases in "Resource-based Instruction Grouping".
47 //
48
49 PPCHazardRecognizer970::PPCHazardRecognizer970(const TargetInstrInfo &tii)
50   : TII(tii) {
51   EndDispatchGroup();
52 }
53
54 void PPCHazardRecognizer970::EndDispatchGroup() {
55   DEBUG(std::cerr << "=== Start of dispatch group\n");
56   NumIssued = 0;
57   
58   // Structural hazard info.
59   HasCTRSet = false;
60   NumStores = 0;
61 }
62
63
64 PPCII::PPC970_Unit 
65 PPCHazardRecognizer970::GetInstrType(unsigned Opcode,
66                                      bool &isFirst, bool &isSingle,
67                                      bool &isCracked,
68                                      bool &isLoad, bool &isStore) {
69   if (Opcode < ISD::BUILTIN_OP_END) {
70     isFirst = isSingle = isCracked = isLoad = isStore = false;
71     return PPCII::PPC970_Pseudo;
72   }
73   Opcode -= ISD::BUILTIN_OP_END;
74   
75   const TargetInstrDescriptor &TID = TII.get(Opcode);
76   
77   isLoad  = TID.Flags & M_LOAD_FLAG;
78   isStore = TID.Flags & M_STORE_FLAG;
79   
80   unsigned TSFlags = TID.TSFlags;
81   
82   isFirst   = TSFlags & PPCII::PPC970_First;
83   isSingle  = TSFlags & PPCII::PPC970_Single;
84   isCracked = TSFlags & PPCII::PPC970_Cracked;
85   return (PPCII::PPC970_Unit)(TSFlags & PPCII::PPC970_Mask);
86 }
87
88 /// isLoadOfStoredAddress - If we have a load from the previously stored pointer
89 /// as indicated by StorePtr1/StorePtr2/StoreSize, return true.
90 bool PPCHazardRecognizer970::
91 isLoadOfStoredAddress(unsigned LoadSize, SDOperand Ptr1, SDOperand Ptr2) const {
92   for (unsigned i = 0, e = NumStores; i != e; ++i) {
93     // Handle exact and commuted addresses.
94     if (Ptr1 == StorePtr1[i] && Ptr2 == StorePtr2[i])
95       return true;
96     if (Ptr2 == StorePtr1[i] && Ptr1 == StorePtr2[i])
97       return true;
98     
99     // Okay, we don't have an exact match, if this is an indexed offset, see if
100     // we have overlap (which happens during fp->int conversion for example).
101     if (StorePtr2[i] == Ptr2) {
102       if (ConstantSDNode *StoreOffset = dyn_cast<ConstantSDNode>(StorePtr1[i]))
103         if (ConstantSDNode *LoadOffset = dyn_cast<ConstantSDNode>(Ptr1)) {
104           // Okay the base pointers match, so we have [c1+r] vs [c2+r].  Check
105           // to see if the load and store actually overlap.
106           int StoreOffs = StoreOffset->getValue();
107           int LoadOffs  = LoadOffset->getValue();
108           if (StoreOffs < LoadOffs) {
109             if (int(StoreOffs+StoreSize[i]) > LoadOffs) return true;
110           } else {
111             if (int(LoadOffs+LoadSize) > StoreOffs) return true;
112           }
113         }
114     }
115   }
116   return false;
117 }
118
119 /// getHazardType - We return hazard for any non-branch instruction that would
120 /// terminate terminate the dispatch group.  We turn NoopHazard for any
121 /// instructions that wouldn't terminate the dispatch group that would cause a
122 /// pipeline flush.
123 HazardRecognizer::HazardType PPCHazardRecognizer970::
124 getHazardType(SDNode *Node) {
125   bool isFirst, isSingle, isCracked, isLoad, isStore;
126   PPCII::PPC970_Unit InstrType = 
127     GetInstrType(Node->getOpcode(), isFirst, isSingle, isCracked,
128                  isLoad, isStore);
129   if (InstrType == PPCII::PPC970_Pseudo) return NoHazard;  
130   unsigned Opcode = Node->getOpcode()-ISD::BUILTIN_OP_END;
131
132   // We can only issue a PPC970_First/PPC970_Single instruction (such as
133   // crand/mtspr/etc) if this is the first cycle of the dispatch group.
134   if (NumIssued != 0 && (isFirst || isSingle))
135     return Hazard;
136   
137   // If this instruction is cracked into two ops by the decoder, we know that
138   // it is not a branch and that it cannot issue if 3 other instructions are
139   // already in the dispatch group.
140   if (isCracked && NumIssued > 2)
141     return Hazard;
142       
143   switch (InstrType) {
144   default: assert(0 && "Unknown instruction type!");
145   case PPCII::PPC970_FXU:
146   case PPCII::PPC970_LSU:
147   case PPCII::PPC970_FPU:
148   case PPCII::PPC970_VALU:
149   case PPCII::PPC970_VPERM:
150     // We can only issue a branch as the last instruction in a group.
151     if (NumIssued == 4) return Hazard;
152     break;
153   case PPCII::PPC970_CRU:
154     // We can only issue a CR instruction in the first two slots.
155     if (NumIssued >= 2) return Hazard;
156     break;
157   case PPCII::PPC970_BRU:
158     break;
159   }
160   
161   // Do not allow MTCTR and BCTRL to be in the same dispatch group.
162   if (HasCTRSet && Opcode == PPC::BCTRL)
163     return NoopHazard;
164   
165   // If this is a load following a store, make sure it's not to the same or
166   // overlapping address.
167   if (isLoad && NumStores) {
168     unsigned LoadSize;
169     switch (Opcode) {
170     default: assert(0 && "Unknown load!");
171     case PPC::LBZ:
172     case PPC::LBZX:
173     case PPC::LBZ8:
174     case PPC::LBZX8:
175     case PPC::LVEBX:
176       LoadSize = 1;
177       break;
178     case PPC::LHA:
179     case PPC::LHAX:
180     case PPC::LHZ:
181     case PPC::LHZX:
182     case PPC::LVEHX:
183     case PPC::LHBRX:
184     case PPC::LHA8:
185     case PPC::LHAX8:
186     case PPC::LHZ8:
187     case PPC::LHZX8:
188       LoadSize = 2;
189       break;
190     case PPC::LFS:
191     case PPC::LFSX:
192     case PPC::LWZ:
193     case PPC::LWZX:
194     case PPC::LWZU:
195     case PPC::LWA:
196     case PPC::LWAX:
197     case PPC::LVEWX:
198     case PPC::LWBRX:
199     case PPC::LWZ8:
200     case PPC::LWZX8:
201       LoadSize = 4;
202       break;
203     case PPC::LFD:
204     case PPC::LFDX:
205     case PPC::LD:
206     case PPC::LDX:
207       LoadSize = 8;
208       break;
209     case PPC::LVX:
210       LoadSize = 16;
211       break;
212     }
213     
214     if (isLoadOfStoredAddress(LoadSize, 
215                               Node->getOperand(0), Node->getOperand(1)))
216       return NoopHazard;
217   }
218   
219   return NoHazard;
220 }
221
222 void PPCHazardRecognizer970::EmitInstruction(SDNode *Node) {
223   bool isFirst, isSingle, isCracked, isLoad, isStore;
224   PPCII::PPC970_Unit InstrType = 
225     GetInstrType(Node->getOpcode(), isFirst, isSingle, isCracked,
226                  isLoad, isStore);
227   if (InstrType == PPCII::PPC970_Pseudo) return;  
228   unsigned Opcode = Node->getOpcode()-ISD::BUILTIN_OP_END;
229
230   // Update structural hazard information.
231   if (Opcode == PPC::MTCTR) HasCTRSet = true;
232   
233   // Track the address stored to.
234   if (isStore) {
235     unsigned ThisStoreSize;
236     switch (Opcode) {
237     default: assert(0 && "Unknown store instruction!");
238     case PPC::STB:
239     case PPC::STBX:
240     case PPC::STB8:
241     case PPC::STBX8:
242     case PPC::STVEBX:
243       ThisStoreSize = 1;
244       break;
245     case PPC::STH:
246     case PPC::STHX:
247     case PPC::STH8:
248     case PPC::STHX8:
249     case PPC::STVEHX:
250     case PPC::STHBRX:
251       ThisStoreSize = 2;
252       break;
253     case PPC::STFS:
254     case PPC::STFSX:
255     case PPC::STWU:
256     case PPC::STWX:
257     case PPC::STWUX:
258     case PPC::STW:
259     case PPC::STW8:
260     case PPC::STWX8:
261     case PPC::STVEWX:
262     case PPC::STFIWX:
263     case PPC::STWBRX:
264       ThisStoreSize = 4;
265       break;
266     case PPC::STD_32:
267     case PPC::STDX_32:
268     case PPC::STD:
269     case PPC::STFD:
270     case PPC::STFDX:
271     case PPC::STDX:
272     case PPC::STDUX:
273       ThisStoreSize = 8;
274       break;
275     case PPC::STVX:
276       ThisStoreSize = 16;
277       break;
278     }
279     
280     StoreSize[NumStores] = ThisStoreSize;
281     StorePtr1[NumStores] = Node->getOperand(1);
282     StorePtr2[NumStores] = Node->getOperand(2);
283     ++NumStores;
284   }
285   
286   if (InstrType == PPCII::PPC970_BRU || isSingle)
287     NumIssued = 4;  // Terminate a d-group.
288   ++NumIssued;
289   
290   // If this instruction is cracked into two ops by the decoder, remember that
291   // we issued two pieces.
292   if (isCracked)
293     ++NumIssued;
294   
295   if (NumIssued == 5)
296     EndDispatchGroup();
297 }
298
299 void PPCHazardRecognizer970::AdvanceCycle() {
300   assert(NumIssued < 5 && "Illegal dispatch group!");
301   ++NumIssued;
302   if (NumIssued == 5)
303     EndDispatchGroup();
304 }
305
306 void PPCHazardRecognizer970::EmitNoop() {
307   AdvanceCycle();
308 }