add patterns to the addi/addis/mulli etc instructions. Define predicates
[oota-llvm.git] / lib / Target / PowerPC / PPC64.td
1 //===- PPC64.td - Describe the PowerPC64 Target Machine ----*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 //
11 //===----------------------------------------------------------------------===//
12
13 // Get the target-independent interfaces which we are implementing...
14 //
15 include "../Target.td"
16
17 //===----------------------------------------------------------------------===//
18 // Register File Description
19 //===----------------------------------------------------------------------===//
20
21 include "PPC64RegisterInfo.td"
22 include "PowerPCInstrInfo.td"
23
24 def PPC64 : Target {
25   // Pointers on PPC64 are 64-bits in size.
26   let PointerType = i64;
27
28   let CalleeSavedRegisters = [R1, R13, R14, R15, R16, R17, R18, R19,
29     R20, R21, R22, R23, R24, R25, R26, R27, R28, R29, R30, R31, F14, F15,
30     F16, F17, F18, F19, F20, F21, F22, F23, F24, F25, F26, F27, F28, F29,
31     F30, F31, CR2, CR3, CR4, LR];
32
33   // Pull in Instruction Info:
34   let InstructionSet = PowerPCInstrInfo;
35 }