[NVPTX] Add programmatic interface to NVVMReflect pass
[oota-llvm.git] / lib / Target / NVPTX / NVPTXTargetMachine.cpp
1 //===-- NVPTXTargetMachine.cpp - Define TargetMachine for NVPTX -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Top-level implementation for the NVPTX target.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "NVPTXTargetMachine.h"
15 #include "MCTargetDesc/NVPTXMCAsmInfo.h"
16 #include "NVPTX.h"
17 #include "NVPTXAllocaHoisting.h"
18 #include "NVPTXLowerAggrCopies.h"
19 #include "NVPTXSplitBBatBar.h"
20 #include "llvm/ADT/OwningPtr.h"
21 #include "llvm/Analysis/Passes.h"
22 #include "llvm/Analysis/Verifier.h"
23 #include "llvm/Assembly/PrintModulePass.h"
24 #include "llvm/CodeGen/AsmPrinter.h"
25 #include "llvm/CodeGen/MachineFunctionAnalysis.h"
26 #include "llvm/CodeGen/MachineModuleInfo.h"
27 #include "llvm/CodeGen/Passes.h"
28 #include "llvm/IR/DataLayout.h"
29 #include "llvm/MC/MCAsmInfo.h"
30 #include "llvm/MC/MCInstrInfo.h"
31 #include "llvm/MC/MCStreamer.h"
32 #include "llvm/MC/MCSubtargetInfo.h"
33 #include "llvm/PassManager.h"
34 #include "llvm/Support/CommandLine.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/FormattedStream.h"
37 #include "llvm/Support/TargetRegistry.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/Target/TargetInstrInfo.h"
40 #include "llvm/Target/TargetLowering.h"
41 #include "llvm/Target/TargetLoweringObjectFile.h"
42 #include "llvm/Target/TargetMachine.h"
43 #include "llvm/Target/TargetOptions.h"
44 #include "llvm/Target/TargetRegisterInfo.h"
45 #include "llvm/Target/TargetSubtargetInfo.h"
46 #include "llvm/Transforms/Scalar.h"
47
48 using namespace llvm;
49
50 namespace llvm {
51 void initializeNVVMReflectPass(PassRegistry&);
52 void initializeGenericToNVVMPass(PassRegistry&);
53 }
54
55 extern "C" void LLVMInitializeNVPTXTarget() {
56   // Register the target.
57   RegisterTargetMachine<NVPTXTargetMachine32> X(TheNVPTXTarget32);
58   RegisterTargetMachine<NVPTXTargetMachine64> Y(TheNVPTXTarget64);
59
60   RegisterMCAsmInfo<NVPTXMCAsmInfo> A(TheNVPTXTarget32);
61   RegisterMCAsmInfo<NVPTXMCAsmInfo> B(TheNVPTXTarget64);
62
63   // FIXME: This pass is really intended to be invoked during IR optimization,
64   // but it's very NVPTX-specific.
65   initializeNVVMReflectPass(*PassRegistry::getPassRegistry());
66   initializeGenericToNVVMPass(*PassRegistry::getPassRegistry());
67 }
68
69 NVPTXTargetMachine::NVPTXTargetMachine(
70     const Target &T, StringRef TT, StringRef CPU, StringRef FS,
71     const TargetOptions &Options, Reloc::Model RM, CodeModel::Model CM,
72     CodeGenOpt::Level OL, bool is64bit)
73     : LLVMTargetMachine(T, TT, CPU, FS, Options, RM, CM, OL),
74       Subtarget(TT, CPU, FS, is64bit), DL(Subtarget.getDataLayout()),
75       InstrInfo(*this), TLInfo(*this), TSInfo(*this),
76       FrameLowering(
77           *this, is64bit) /*FrameInfo(TargetFrameInfo::StackGrowsUp, 8, 0)*/ {
78   initAsmInfo();
79 }
80
81 void NVPTXTargetMachine32::anchor() {}
82
83 NVPTXTargetMachine32::NVPTXTargetMachine32(
84     const Target &T, StringRef TT, StringRef CPU, StringRef FS,
85     const TargetOptions &Options, Reloc::Model RM, CodeModel::Model CM,
86     CodeGenOpt::Level OL)
87     : NVPTXTargetMachine(T, TT, CPU, FS, Options, RM, CM, OL, false) {}
88
89 void NVPTXTargetMachine64::anchor() {}
90
91 NVPTXTargetMachine64::NVPTXTargetMachine64(
92     const Target &T, StringRef TT, StringRef CPU, StringRef FS,
93     const TargetOptions &Options, Reloc::Model RM, CodeModel::Model CM,
94     CodeGenOpt::Level OL)
95     : NVPTXTargetMachine(T, TT, CPU, FS, Options, RM, CM, OL, true) {}
96
97 namespace llvm {
98 class NVPTXPassConfig : public TargetPassConfig {
99 public:
100   NVPTXPassConfig(NVPTXTargetMachine *TM, PassManagerBase &PM)
101       : TargetPassConfig(TM, PM) {}
102
103   NVPTXTargetMachine &getNVPTXTargetMachine() const {
104     return getTM<NVPTXTargetMachine>();
105   }
106
107   virtual void addIRPasses();
108   virtual bool addInstSelector();
109   virtual bool addPreRegAlloc();
110 };
111 }
112
113 TargetPassConfig *NVPTXTargetMachine::createPassConfig(PassManagerBase &PM) {
114   NVPTXPassConfig *PassConfig = new NVPTXPassConfig(this, PM);
115   return PassConfig;
116 }
117
118 void NVPTXPassConfig::addIRPasses() {
119   TargetPassConfig::addIRPasses();
120   addPass(createGenericToNVVMPass());
121 }
122
123 bool NVPTXPassConfig::addInstSelector() {
124   addPass(createLowerAggrCopies());
125   addPass(createSplitBBatBarPass());
126   addPass(createAllocaHoisting());
127   addPass(createNVPTXISelDag(getNVPTXTargetMachine(), getOptLevel()));
128   return false;
129 }
130
131 bool NVPTXPassConfig::addPreRegAlloc() { return false; }