Have MachineFunction cache a pointer to the subtarget to make lookups
[oota-llvm.git] / lib / Target / Mips / MipsRegisterInfo.cpp
1 //===-- MipsRegisterInfo.cpp - MIPS Register Information -== --------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the MIPS implementation of the TargetRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "MipsRegisterInfo.h"
15 #include "Mips.h"
16 #include "MipsAnalyzeImmediate.h"
17 #include "MipsInstrInfo.h"
18 #include "MipsMachineFunction.h"
19 #include "MipsSubtarget.h"
20 #include "llvm/ADT/BitVector.h"
21 #include "llvm/ADT/STLExtras.h"
22 #include "llvm/CodeGen/MachineFrameInfo.h"
23 #include "llvm/CodeGen/MachineFunction.h"
24 #include "llvm/CodeGen/MachineInstrBuilder.h"
25 #include "llvm/IR/Constants.h"
26 #include "llvm/IR/DebugInfo.h"
27 #include "llvm/IR/Function.h"
28 #include "llvm/IR/Type.h"
29 #include "llvm/Support/CommandLine.h"
30 #include "llvm/Support/Debug.h"
31 #include "llvm/Support/ErrorHandling.h"
32 #include "llvm/Support/raw_ostream.h"
33 #include "llvm/Target/TargetFrameLowering.h"
34 #include "llvm/Target/TargetInstrInfo.h"
35 #include "llvm/Target/TargetMachine.h"
36 #include "llvm/Target/TargetOptions.h"
37
38 using namespace llvm;
39
40 #define DEBUG_TYPE "mips-reg-info"
41
42 #define GET_REGINFO_TARGET_DESC
43 #include "MipsGenRegisterInfo.inc"
44
45 MipsRegisterInfo::MipsRegisterInfo(const MipsSubtarget &ST)
46   : MipsGenRegisterInfo(Mips::RA), Subtarget(ST) {}
47
48 unsigned MipsRegisterInfo::getPICCallReg() { return Mips::T9; }
49
50 const TargetRegisterClass *
51 MipsRegisterInfo::getPointerRegClass(const MachineFunction &MF,
52                                      unsigned Kind) const {
53   return Subtarget.isABI_N64() ? &Mips::GPR64RegClass : &Mips::GPR32RegClass;
54 }
55
56 unsigned
57 MipsRegisterInfo::getRegPressureLimit(const TargetRegisterClass *RC,
58                                       MachineFunction &MF) const {
59   switch (RC->getID()) {
60   default:
61     return 0;
62   case Mips::GPR32RegClassID:
63   case Mips::GPR64RegClassID:
64   case Mips::DSPRRegClassID: {
65     const TargetFrameLowering *TFI = MF.getSubtarget().getFrameLowering();
66     return 28 - TFI->hasFP(MF);
67   }
68   case Mips::FGR32RegClassID:
69     return 32;
70   case Mips::AFGR64RegClassID:
71     return 16;
72   case Mips::FGR64RegClassID:
73     return 32;
74   }
75 }
76
77 //===----------------------------------------------------------------------===//
78 // Callee Saved Registers methods
79 //===----------------------------------------------------------------------===//
80
81 /// Mips Callee Saved Registers
82 const MCPhysReg *
83 MipsRegisterInfo::getCalleeSavedRegs(const MachineFunction *MF) const {
84   if (Subtarget.isSingleFloat())
85     return CSR_SingleFloatOnly_SaveList;
86
87   if (Subtarget.isABI_N64())
88     return CSR_N64_SaveList;
89
90   if (Subtarget.isABI_N32())
91     return CSR_N32_SaveList;
92
93   if (Subtarget.isFP64bit())
94     return CSR_O32_FP64_SaveList;
95
96   if (Subtarget.isFPXX())
97     return CSR_O32_FPXX_SaveList;
98
99   return CSR_O32_SaveList;
100 }
101
102 const uint32_t*
103 MipsRegisterInfo::getCallPreservedMask(CallingConv::ID) const {
104   if (Subtarget.isSingleFloat())
105     return CSR_SingleFloatOnly_RegMask;
106
107   if (Subtarget.isABI_N64())
108     return CSR_N64_RegMask;
109
110   if (Subtarget.isABI_N32())
111     return CSR_N32_RegMask;
112
113   if (Subtarget.isFP64bit())
114     return CSR_O32_FP64_RegMask;
115
116   if (Subtarget.isFPXX())
117     return CSR_O32_FPXX_RegMask;
118
119   return CSR_O32_RegMask;
120 }
121
122 const uint32_t *MipsRegisterInfo::getMips16RetHelperMask() {
123   return CSR_Mips16RetHelper_RegMask;
124 }
125
126 BitVector MipsRegisterInfo::
127 getReservedRegs(const MachineFunction &MF) const {
128   static const MCPhysReg ReservedGPR32[] = {
129     Mips::ZERO, Mips::K0, Mips::K1, Mips::SP
130   };
131
132   static const MCPhysReg ReservedGPR64[] = {
133     Mips::ZERO_64, Mips::K0_64, Mips::K1_64, Mips::SP_64
134   };
135
136   BitVector Reserved(getNumRegs());
137   typedef TargetRegisterClass::const_iterator RegIter;
138
139   for (unsigned I = 0; I < array_lengthof(ReservedGPR32); ++I)
140     Reserved.set(ReservedGPR32[I]);
141
142   // Reserve registers for the NaCl sandbox.
143   if (Subtarget.isTargetNaCl()) {
144     Reserved.set(Mips::T6);   // Reserved for control flow mask.
145     Reserved.set(Mips::T7);   // Reserved for memory access mask.
146     Reserved.set(Mips::T8);   // Reserved for thread pointer.
147   }
148
149   for (unsigned I = 0; I < array_lengthof(ReservedGPR64); ++I)
150     Reserved.set(ReservedGPR64[I]);
151
152   if (Subtarget.isFP64bit()) {
153     // Reserve all registers in AFGR64.
154     for (RegIter Reg = Mips::AFGR64RegClass.begin(),
155          EReg = Mips::AFGR64RegClass.end(); Reg != EReg; ++Reg)
156       Reserved.set(*Reg);
157   } else {
158     // Reserve all registers in FGR64.
159     for (RegIter Reg = Mips::FGR64RegClass.begin(),
160          EReg = Mips::FGR64RegClass.end(); Reg != EReg; ++Reg)
161       Reserved.set(*Reg);
162   }
163   // Reserve FP if this function should have a dedicated frame pointer register.
164   if (MF.getSubtarget().getFrameLowering()->hasFP(MF)) {
165     if (Subtarget.inMips16Mode())
166       Reserved.set(Mips::S0);
167     else {
168       Reserved.set(Mips::FP);
169       Reserved.set(Mips::FP_64);
170     }
171   }
172
173   // Reserve hardware registers.
174   Reserved.set(Mips::HWR29);
175
176   // Reserve DSP control register.
177   Reserved.set(Mips::DSPPos);
178   Reserved.set(Mips::DSPSCount);
179   Reserved.set(Mips::DSPCarry);
180   Reserved.set(Mips::DSPEFI);
181   Reserved.set(Mips::DSPOutFlag);
182
183   // Reserve MSA control registers.
184   Reserved.set(Mips::MSAIR);
185   Reserved.set(Mips::MSACSR);
186   Reserved.set(Mips::MSAAccess);
187   Reserved.set(Mips::MSASave);
188   Reserved.set(Mips::MSAModify);
189   Reserved.set(Mips::MSARequest);
190   Reserved.set(Mips::MSAMap);
191   Reserved.set(Mips::MSAUnmap);
192
193   // Reserve RA if in mips16 mode.
194   if (Subtarget.inMips16Mode()) {
195     const MipsFunctionInfo *MipsFI = MF.getInfo<MipsFunctionInfo>();
196     Reserved.set(Mips::RA);
197     Reserved.set(Mips::RA_64);
198     Reserved.set(Mips::T0);
199     Reserved.set(Mips::T1);
200     if (MF.getFunction()->hasFnAttribute("saveS2") || MipsFI->hasSaveS2())
201       Reserved.set(Mips::S2);
202   }
203
204   // Reserve GP if small section is used.
205   if (Subtarget.useSmallSection()) {
206     Reserved.set(Mips::GP);
207     Reserved.set(Mips::GP_64);
208   }
209
210   if (Subtarget.isABI_O32() && !Subtarget.useOddSPReg()) {
211     for (const auto &Reg : Mips::OddSPRegClass)
212       Reserved.set(Reg);
213   }
214
215   return Reserved;
216 }
217
218 bool
219 MipsRegisterInfo::requiresRegisterScavenging(const MachineFunction &MF) const {
220   return true;
221 }
222
223 bool
224 MipsRegisterInfo::trackLivenessAfterRegAlloc(const MachineFunction &MF) const {
225   return true;
226 }
227
228 // FrameIndex represent objects inside a abstract stack.
229 // We must replace FrameIndex with an stack/frame pointer
230 // direct reference.
231 void MipsRegisterInfo::
232 eliminateFrameIndex(MachineBasicBlock::iterator II, int SPAdj,
233                     unsigned FIOperandNum, RegScavenger *RS) const {
234   MachineInstr &MI = *II;
235   MachineFunction &MF = *MI.getParent()->getParent();
236
237   DEBUG(errs() << "\nFunction : " << MF.getName() << "\n";
238         errs() << "<--------->\n" << MI);
239
240   int FrameIndex = MI.getOperand(FIOperandNum).getIndex();
241   uint64_t stackSize = MF.getFrameInfo()->getStackSize();
242   int64_t spOffset = MF.getFrameInfo()->getObjectOffset(FrameIndex);
243
244   DEBUG(errs() << "FrameIndex : " << FrameIndex << "\n"
245                << "spOffset   : " << spOffset << "\n"
246                << "stackSize  : " << stackSize << "\n");
247
248   eliminateFI(MI, FIOperandNum, FrameIndex, stackSize, spOffset);
249 }
250
251 unsigned MipsRegisterInfo::
252 getFrameRegister(const MachineFunction &MF) const {
253   const TargetFrameLowering *TFI = MF.getSubtarget().getFrameLowering();
254   bool IsN64 = Subtarget.isABI_N64();
255
256   if (Subtarget.inMips16Mode())
257     return TFI->hasFP(MF) ? Mips::S0 : Mips::SP;
258   else
259     return TFI->hasFP(MF) ? (IsN64 ? Mips::FP_64 : Mips::FP) :
260                             (IsN64 ? Mips::SP_64 : Mips::SP);
261
262 }
263