[mips] Prevent %lo relocation being used on MSA loads and stores.
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrInfo.td
1 //===- MipsMSAInstrInfo.td - MSA ASE instructions -*- tablegen ------------*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips MSA ASE instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_MipsVecCond : SDTypeProfile<1, 1, [SDTCisInt<0>, SDTCisVec<1>]>;
15 def SDT_VSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
16                                       SDTCisInt<1>,
17                                       SDTCisSameAs<1, 2>,
18                                       SDTCisVT<3, OtherVT>]>;
19 def SDT_VFSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
20                                        SDTCisFP<1>,
21                                        SDTCisSameAs<1, 2>,
22                                        SDTCisVT<3, OtherVT>]>;
23 def SDT_VSHF : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisVec<0>,
24                                     SDTCisInt<1>, SDTCisVec<1>,
25                                     SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>]>;
26 def SDT_SHF : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
27                                    SDTCisVT<1, i32>, SDTCisSameAs<0, 2>]>;
28 def SDT_ILV : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
29                                    SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>]>;
30
31 def MipsVAllNonZero : SDNode<"MipsISD::VALL_NONZERO", SDT_MipsVecCond>;
32 def MipsVAnyNonZero : SDNode<"MipsISD::VANY_NONZERO", SDT_MipsVecCond>;
33 def MipsVAllZero : SDNode<"MipsISD::VALL_ZERO", SDT_MipsVecCond>;
34 def MipsVAnyZero : SDNode<"MipsISD::VANY_ZERO", SDT_MipsVecCond>;
35 def MipsVSMax : SDNode<"MipsISD::VSMAX", SDTIntBinOp,
36                        [SDNPCommutative, SDNPAssociative]>;
37 def MipsVSMin : SDNode<"MipsISD::VSMIN", SDTIntBinOp,
38                        [SDNPCommutative, SDNPAssociative]>;
39 def MipsVUMax : SDNode<"MipsISD::VUMAX", SDTIntBinOp,
40                        [SDNPCommutative, SDNPAssociative]>;
41 def MipsVUMin : SDNode<"MipsISD::VUMIN", SDTIntBinOp,
42                        [SDNPCommutative, SDNPAssociative]>;
43 def MipsVNOR : SDNode<"MipsISD::VNOR", SDTIntBinOp,
44                       [SDNPCommutative, SDNPAssociative]>;
45 def MipsVSHF : SDNode<"MipsISD::VSHF", SDT_VSHF>;
46 def MipsSHF : SDNode<"MipsISD::SHF", SDT_SHF>;
47 def MipsILVEV : SDNode<"MipsISD::ILVEV", SDT_ILV>;
48 def MipsILVOD : SDNode<"MipsISD::ILVOD", SDT_ILV>;
49 def MipsILVL  : SDNode<"MipsISD::ILVL",  SDT_ILV>;
50 def MipsILVR  : SDNode<"MipsISD::ILVR",  SDT_ILV>;
51 def MipsPCKEV : SDNode<"MipsISD::PCKEV", SDT_ILV>;
52 def MipsPCKOD : SDNode<"MipsISD::PCKOD", SDT_ILV>;
53
54 def vsetcc : SDNode<"ISD::SETCC", SDT_VSetCC>;
55 def vfsetcc : SDNode<"ISD::SETCC", SDT_VFSetCC>;
56
57 def MipsVExtractSExt : SDNode<"MipsISD::VEXTRACT_SEXT_ELT",
58     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
59 def MipsVExtractZExt : SDNode<"MipsISD::VEXTRACT_ZEXT_ELT",
60     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
61
62 // Operands
63
64 def uimm2 : Operand<i32> {
65   let PrintMethod = "printUnsignedImm";
66 }
67
68 // The immediate of an LSA instruction needs special handling
69 // as the encoded value should be subtracted by one.
70 def uimm2LSAAsmOperand : AsmOperandClass {
71   let Name = "LSAImm";
72   let ParserMethod = "parseLSAImm";
73   let RenderMethod = "addImmOperands";
74 }
75
76 def LSAImm : Operand<i32> {
77   let PrintMethod = "printUnsignedImm";
78   let EncoderMethod = "getLSAImmEncoding";
79   let DecoderMethod = "DecodeLSAImm";
80   let ParserMatchClass = uimm2LSAAsmOperand;
81 }
82
83 def uimm3 : Operand<i32> {
84   let PrintMethod = "printUnsignedImm8";
85 }
86
87 def uimm4 : Operand<i32> {
88   let PrintMethod = "printUnsignedImm8";
89 }
90
91 def uimm8 : Operand<i32> {
92   let PrintMethod = "printUnsignedImm8";
93 }
94
95 def simm5 : Operand<i32>;
96
97 def vsplat_uimm1 : Operand<vAny> {
98   let PrintMethod = "printUnsignedImm8";
99 }
100
101 def vsplat_uimm2 : Operand<vAny> {
102   let PrintMethod = "printUnsignedImm8";
103 }
104
105 def vsplat_uimm3 : Operand<vAny> {
106   let PrintMethod = "printUnsignedImm8";
107 }
108
109 def vsplat_uimm4 : Operand<vAny> {
110   let PrintMethod = "printUnsignedImm8";
111 }
112
113 def vsplat_uimm5 : Operand<vAny> {
114   let PrintMethod = "printUnsignedImm8";
115 }
116
117 def vsplat_uimm6 : Operand<vAny> {
118   let PrintMethod = "printUnsignedImm8";
119 }
120
121 def vsplat_uimm8 : Operand<vAny> {
122   let PrintMethod = "printUnsignedImm8";
123 }
124
125 def vsplat_simm5 : Operand<vAny>;
126
127 def vsplat_simm10 : Operand<vAny>;
128
129 def immZExt2Lsa : ImmLeaf<i32, [{return isUInt<2>(Imm - 1);}]>;
130
131 // Pattern fragments
132 def vextract_sext_i8  : PatFrag<(ops node:$vec, node:$idx),
133                                 (MipsVExtractSExt node:$vec, node:$idx, i8)>;
134 def vextract_sext_i16 : PatFrag<(ops node:$vec, node:$idx),
135                                 (MipsVExtractSExt node:$vec, node:$idx, i16)>;
136 def vextract_sext_i32 : PatFrag<(ops node:$vec, node:$idx),
137                                 (MipsVExtractSExt node:$vec, node:$idx, i32)>;
138 def vextract_sext_i64 : PatFrag<(ops node:$vec, node:$idx),
139                                 (MipsVExtractSExt node:$vec, node:$idx, i64)>;
140
141 def vextract_zext_i8  : PatFrag<(ops node:$vec, node:$idx),
142                                 (MipsVExtractZExt node:$vec, node:$idx, i8)>;
143 def vextract_zext_i16 : PatFrag<(ops node:$vec, node:$idx),
144                                 (MipsVExtractZExt node:$vec, node:$idx, i16)>;
145 def vextract_zext_i32 : PatFrag<(ops node:$vec, node:$idx),
146                                 (MipsVExtractZExt node:$vec, node:$idx, i32)>;
147 def vextract_zext_i64 : PatFrag<(ops node:$vec, node:$idx),
148                                 (MipsVExtractZExt node:$vec, node:$idx, i64)>;
149
150 def vinsert_v16i8 : PatFrag<(ops node:$vec, node:$val, node:$idx),
151     (v16i8 (vector_insert node:$vec, node:$val, node:$idx))>;
152 def vinsert_v8i16 : PatFrag<(ops node:$vec, node:$val, node:$idx),
153     (v8i16 (vector_insert node:$vec, node:$val, node:$idx))>;
154 def vinsert_v4i32 : PatFrag<(ops node:$vec, node:$val, node:$idx),
155     (v4i32 (vector_insert node:$vec, node:$val, node:$idx))>;
156 def vinsert_v2i64 : PatFrag<(ops node:$vec, node:$val, node:$idx),
157     (v2i64 (vector_insert node:$vec, node:$val, node:$idx))>;
158
159 class vfsetcc_type<ValueType ResTy, ValueType OpTy, CondCode CC> :
160   PatFrag<(ops node:$lhs, node:$rhs),
161           (ResTy (vfsetcc (OpTy node:$lhs), (OpTy node:$rhs), CC))>;
162
163 // ISD::SETFALSE cannot occur
164 def vfsetoeq_v4f32 : vfsetcc_type<v4i32, v4f32, SETOEQ>;
165 def vfsetoeq_v2f64 : vfsetcc_type<v2i64, v2f64, SETOEQ>;
166 def vfsetoge_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGE>;
167 def vfsetoge_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGE>;
168 def vfsetogt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGT>;
169 def vfsetogt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGT>;
170 def vfsetole_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLE>;
171 def vfsetole_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLE>;
172 def vfsetolt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLT>;
173 def vfsetolt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLT>;
174 def vfsetone_v4f32 : vfsetcc_type<v4i32, v4f32, SETONE>;
175 def vfsetone_v2f64 : vfsetcc_type<v2i64, v2f64, SETONE>;
176 def vfsetord_v4f32 : vfsetcc_type<v4i32, v4f32, SETO>;
177 def vfsetord_v2f64 : vfsetcc_type<v2i64, v2f64, SETO>;
178 def vfsetun_v4f32  : vfsetcc_type<v4i32, v4f32, SETUO>;
179 def vfsetun_v2f64  : vfsetcc_type<v2i64, v2f64, SETUO>;
180 def vfsetueq_v4f32 : vfsetcc_type<v4i32, v4f32, SETUEQ>;
181 def vfsetueq_v2f64 : vfsetcc_type<v2i64, v2f64, SETUEQ>;
182 def vfsetuge_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGE>;
183 def vfsetuge_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGE>;
184 def vfsetugt_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGT>;
185 def vfsetugt_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGT>;
186 def vfsetule_v4f32 : vfsetcc_type<v4i32, v4f32, SETULE>;
187 def vfsetule_v2f64 : vfsetcc_type<v2i64, v2f64, SETULE>;
188 def vfsetult_v4f32 : vfsetcc_type<v4i32, v4f32, SETULT>;
189 def vfsetult_v2f64 : vfsetcc_type<v2i64, v2f64, SETULT>;
190 def vfsetune_v4f32 : vfsetcc_type<v4i32, v4f32, SETUNE>;
191 def vfsetune_v2f64 : vfsetcc_type<v2i64, v2f64, SETUNE>;
192 // ISD::SETTRUE cannot occur
193 // ISD::SETFALSE2 cannot occur
194 // ISD::SETTRUE2 cannot occur
195
196 class vsetcc_type<ValueType ResTy, CondCode CC> :
197   PatFrag<(ops node:$lhs, node:$rhs),
198           (ResTy (vsetcc node:$lhs, node:$rhs, CC))>;
199
200 def vseteq_v16i8  : vsetcc_type<v16i8, SETEQ>;
201 def vseteq_v8i16  : vsetcc_type<v8i16, SETEQ>;
202 def vseteq_v4i32  : vsetcc_type<v4i32, SETEQ>;
203 def vseteq_v2i64  : vsetcc_type<v2i64, SETEQ>;
204 def vsetle_v16i8  : vsetcc_type<v16i8, SETLE>;
205 def vsetle_v8i16  : vsetcc_type<v8i16, SETLE>;
206 def vsetle_v4i32  : vsetcc_type<v4i32, SETLE>;
207 def vsetle_v2i64  : vsetcc_type<v2i64, SETLE>;
208 def vsetlt_v16i8  : vsetcc_type<v16i8, SETLT>;
209 def vsetlt_v8i16  : vsetcc_type<v8i16, SETLT>;
210 def vsetlt_v4i32  : vsetcc_type<v4i32, SETLT>;
211 def vsetlt_v2i64  : vsetcc_type<v2i64, SETLT>;
212 def vsetule_v16i8 : vsetcc_type<v16i8, SETULE>;
213 def vsetule_v8i16 : vsetcc_type<v8i16, SETULE>;
214 def vsetule_v4i32 : vsetcc_type<v4i32, SETULE>;
215 def vsetule_v2i64 : vsetcc_type<v2i64, SETULE>;
216 def vsetult_v16i8 : vsetcc_type<v16i8, SETULT>;
217 def vsetult_v8i16 : vsetcc_type<v8i16, SETULT>;
218 def vsetult_v4i32 : vsetcc_type<v4i32, SETULT>;
219 def vsetult_v2i64 : vsetcc_type<v2i64, SETULT>;
220
221 def vsplati8  : PatFrag<(ops node:$e0),
222                         (v16i8 (build_vector node:$e0, node:$e0,
223                                              node:$e0, node:$e0,
224                                              node:$e0, node:$e0,
225                                              node:$e0, node:$e0,
226                                              node:$e0, node:$e0,
227                                              node:$e0, node:$e0,
228                                              node:$e0, node:$e0,
229                                              node:$e0, node:$e0))>;
230 def vsplati16 : PatFrag<(ops node:$e0),
231                         (v8i16 (build_vector node:$e0, node:$e0,
232                                              node:$e0, node:$e0,
233                                              node:$e0, node:$e0,
234                                              node:$e0, node:$e0))>;
235 def vsplati32 : PatFrag<(ops node:$e0),
236                         (v4i32 (build_vector node:$e0, node:$e0,
237                                              node:$e0, node:$e0))>;
238 def vsplati64 : PatFrag<(ops node:$e0),
239                         (v2i64 (build_vector node:$e0, node:$e0))>;
240 def vsplatf32 : PatFrag<(ops node:$e0),
241                         (v4f32 (build_vector node:$e0, node:$e0,
242                                              node:$e0, node:$e0))>;
243 def vsplatf64 : PatFrag<(ops node:$e0),
244                         (v2f64 (build_vector node:$e0, node:$e0))>;
245
246 def vsplati8_elt  : PatFrag<(ops node:$v, node:$i),
247                             (MipsVSHF (vsplati8 node:$i), node:$v, node:$v)>;
248 def vsplati16_elt : PatFrag<(ops node:$v, node:$i),
249                             (MipsVSHF (vsplati16 node:$i), node:$v, node:$v)>;
250 def vsplati32_elt : PatFrag<(ops node:$v, node:$i),
251                             (MipsVSHF (vsplati32 node:$i), node:$v, node:$v)>;
252 def vsplati64_elt : PatFrag<(ops node:$v, node:$i),
253                             (MipsVSHF (vsplati64 node:$i), node:$v, node:$v)>;
254
255 class SplatPatLeaf<Operand opclass, dag frag, code pred = [{}],
256                    SDNodeXForm xform = NOOP_SDNodeXForm>
257   : PatLeaf<frag, pred, xform> {
258   Operand OpClass = opclass;
259 }
260
261 class SplatComplexPattern<Operand opclass, ValueType ty, int numops, string fn,
262                           list<SDNode> roots = [],
263                           list<SDNodeProperty> props = []> :
264   ComplexPattern<ty, numops, fn, roots, props> {
265   Operand OpClass = opclass;
266 }
267
268 def vsplati8_uimm3 : SplatComplexPattern<vsplat_uimm3, v16i8, 1,
269                                          "selectVSplatUimm3",
270                                          [build_vector, bitconvert]>;
271
272 def vsplati8_uimm4 : SplatComplexPattern<vsplat_uimm4, v16i8, 1,
273                                          "selectVSplatUimm4",
274                                          [build_vector, bitconvert]>;
275
276 def vsplati8_uimm5 : SplatComplexPattern<vsplat_uimm5, v16i8, 1,
277                                          "selectVSplatUimm5",
278                                          [build_vector, bitconvert]>;
279
280 def vsplati8_uimm8 : SplatComplexPattern<vsplat_uimm8, v16i8, 1,
281                                          "selectVSplatUimm8",
282                                          [build_vector, bitconvert]>;
283
284 def vsplati8_simm5 : SplatComplexPattern<vsplat_simm5, v16i8, 1,
285                                          "selectVSplatSimm5",
286                                          [build_vector, bitconvert]>;
287
288 def vsplati16_uimm3 : SplatComplexPattern<vsplat_uimm3, v8i16, 1,
289                                           "selectVSplatUimm3",
290                                           [build_vector, bitconvert]>;
291
292 def vsplati16_uimm4 : SplatComplexPattern<vsplat_uimm4, v8i16, 1,
293                                           "selectVSplatUimm4",
294                                           [build_vector, bitconvert]>;
295
296 def vsplati16_uimm5 : SplatComplexPattern<vsplat_uimm5, v8i16, 1,
297                                           "selectVSplatUimm5",
298                                           [build_vector, bitconvert]>;
299
300 def vsplati16_simm5 : SplatComplexPattern<vsplat_simm5, v8i16, 1,
301                                           "selectVSplatSimm5",
302                                           [build_vector, bitconvert]>;
303
304 def vsplati32_uimm2 : SplatComplexPattern<vsplat_uimm2, v4i32, 1,
305                                           "selectVSplatUimm2",
306                                           [build_vector, bitconvert]>;
307
308 def vsplati32_uimm5 : SplatComplexPattern<vsplat_uimm5, v4i32, 1,
309                                           "selectVSplatUimm5",
310                                           [build_vector, bitconvert]>;
311
312 def vsplati32_simm5 : SplatComplexPattern<vsplat_simm5, v4i32, 1,
313                                           "selectVSplatSimm5",
314                                           [build_vector, bitconvert]>;
315
316 def vsplati64_uimm1 : SplatComplexPattern<vsplat_uimm1, v2i64, 1,
317                                           "selectVSplatUimm1",
318                                           [build_vector, bitconvert]>;
319
320 def vsplati64_uimm5 : SplatComplexPattern<vsplat_uimm5, v2i64, 1,
321                                           "selectVSplatUimm5",
322                                           [build_vector, bitconvert]>;
323
324 def vsplati64_uimm6 : SplatComplexPattern<vsplat_uimm6, v2i64, 1,
325                                           "selectVSplatUimm6",
326                                           [build_vector, bitconvert]>;
327
328 def vsplati64_simm5 : SplatComplexPattern<vsplat_simm5, v2i64, 1,
329                                           "selectVSplatSimm5",
330                                           [build_vector, bitconvert]>;
331
332 // Any build_vector that is a constant splat with a value that is an exact
333 // power of 2
334 def vsplat_uimm_pow2 : ComplexPattern<vAny, 1, "selectVSplatUimmPow2",
335                                       [build_vector, bitconvert]>;
336
337 // Any build_vector that is a constant splat with a value that is the bitwise
338 // inverse of an exact power of 2
339 def vsplat_uimm_inv_pow2 : ComplexPattern<vAny, 1, "selectVSplatUimmInvPow2",
340                                           [build_vector, bitconvert]>;
341
342 // Any build_vector that is a constant splat with only a consecutive sequence
343 // of left-most bits set.
344 def vsplat_maskl_bits : SplatComplexPattern<vsplat_uimm8, vAny, 1,
345                                             "selectVSplatMaskL",
346                                             [build_vector, bitconvert]>;
347
348 // Any build_vector that is a constant splat with only a consecutive sequence
349 // of right-most bits set.
350 def vsplat_maskr_bits : SplatComplexPattern<vsplat_uimm8, vAny, 1,
351                                             "selectVSplatMaskR",
352                                             [build_vector, bitconvert]>;
353
354 // Any build_vector that is a constant splat with a value that equals 1
355 // FIXME: These should be a ComplexPattern but we can't use them because the
356 //        ISel generator requires the uses to have a name, but providing a name
357 //        causes other errors ("used in pattern but not operand list")
358 def vsplat_imm_eq_1 : PatLeaf<(build_vector), [{
359   APInt Imm;
360   EVT EltTy = N->getValueType(0).getVectorElementType();
361
362   return selectVSplat (N, Imm) &&
363          Imm.getBitWidth() == EltTy.getSizeInBits() && Imm == 1;
364 }]>;
365
366 def vsplati64_imm_eq_1 : PatLeaf<(bitconvert (v4i32 (build_vector))), [{
367   APInt Imm;
368   SDNode *BV = N->getOperand(0).getNode();
369   EVT EltTy = N->getValueType(0).getVectorElementType();
370
371   return selectVSplat (BV, Imm) &&
372          Imm.getBitWidth() == EltTy.getSizeInBits() && Imm == 1;
373 }]>;
374
375 def vbclr_b : PatFrag<(ops node:$ws, node:$wt),
376                       (and node:$ws, (xor (shl vsplat_imm_eq_1, node:$wt),
377                                           immAllOnesV))>;
378 def vbclr_h : PatFrag<(ops node:$ws, node:$wt),
379                       (and node:$ws, (xor (shl vsplat_imm_eq_1, node:$wt),
380                                           immAllOnesV))>;
381 def vbclr_w : PatFrag<(ops node:$ws, node:$wt),
382                       (and node:$ws, (xor (shl vsplat_imm_eq_1, node:$wt),
383                                           immAllOnesV))>;
384 def vbclr_d : PatFrag<(ops node:$ws, node:$wt),
385                       (and node:$ws, (xor (shl (v2i64 vsplati64_imm_eq_1),
386                                                node:$wt),
387                                           (bitconvert (v4i32 immAllOnesV))))>;
388
389 def vbneg_b : PatFrag<(ops node:$ws, node:$wt),
390                       (xor node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
391 def vbneg_h : PatFrag<(ops node:$ws, node:$wt),
392                       (xor node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
393 def vbneg_w : PatFrag<(ops node:$ws, node:$wt),
394                       (xor node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
395 def vbneg_d : PatFrag<(ops node:$ws, node:$wt),
396                       (xor node:$ws, (shl (v2i64 vsplati64_imm_eq_1),
397                                           node:$wt))>;
398
399 def vbset_b : PatFrag<(ops node:$ws, node:$wt),
400                       (or node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
401 def vbset_h : PatFrag<(ops node:$ws, node:$wt),
402                       (or node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
403 def vbset_w : PatFrag<(ops node:$ws, node:$wt),
404                       (or node:$ws, (shl vsplat_imm_eq_1, node:$wt))>;
405 def vbset_d : PatFrag<(ops node:$ws, node:$wt),
406                       (or node:$ws, (shl (v2i64 vsplati64_imm_eq_1),
407                                          node:$wt))>;
408
409 def fms : PatFrag<(ops node:$wd, node:$ws, node:$wt),
410                   (fsub node:$wd, (fmul node:$ws, node:$wt))>;
411
412 def muladd : PatFrag<(ops node:$wd, node:$ws, node:$wt),
413                      (add node:$wd, (mul node:$ws, node:$wt))>;
414
415 def mulsub : PatFrag<(ops node:$wd, node:$ws, node:$wt),
416                      (sub node:$wd, (mul node:$ws, node:$wt))>;
417
418 def mul_fexp2 : PatFrag<(ops node:$ws, node:$wt),
419                         (fmul node:$ws, (fexp2 node:$wt))>;
420
421 // Immediates
422 def immSExt5 : ImmLeaf<i32, [{return isInt<5>(Imm);}]>;
423 def immSExt10: ImmLeaf<i32, [{return isInt<10>(Imm);}]>;
424
425 // Instruction encoding.
426 class ADD_A_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010000>;
427 class ADD_A_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010000>;
428 class ADD_A_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010000>;
429 class ADD_A_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010000>;
430
431 class ADDS_A_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010000>;
432 class ADDS_A_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010000>;
433 class ADDS_A_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010000>;
434 class ADDS_A_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010000>;
435
436 class ADDS_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010000>;
437 class ADDS_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010000>;
438 class ADDS_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010000>;
439 class ADDS_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010000>;
440
441 class ADDS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010000>;
442 class ADDS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010000>;
443 class ADDS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010000>;
444 class ADDS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010000>;
445
446 class ADDV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001110>;
447 class ADDV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001110>;
448 class ADDV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001110>;
449 class ADDV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001110>;
450
451 class ADDVI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000110>;
452 class ADDVI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000110>;
453 class ADDVI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000110>;
454 class ADDVI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000110>;
455
456 class AND_V_ENC : MSA_VEC_FMT<0b00000, 0b011110>;
457
458 class ANDI_B_ENC : MSA_I8_FMT<0b00, 0b000000>;
459
460 class ASUB_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010001>;
461 class ASUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010001>;
462 class ASUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010001>;
463 class ASUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010001>;
464
465 class ASUB_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010001>;
466 class ASUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010001>;
467 class ASUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010001>;
468 class ASUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010001>;
469
470 class AVE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010000>;
471 class AVE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010000>;
472 class AVE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010000>;
473 class AVE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010000>;
474
475 class AVE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010000>;
476 class AVE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010000>;
477 class AVE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010000>;
478 class AVE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010000>;
479
480 class AVER_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010000>;
481 class AVER_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010000>;
482 class AVER_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010000>;
483 class AVER_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010000>;
484
485 class AVER_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010000>;
486 class AVER_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010000>;
487 class AVER_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010000>;
488 class AVER_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010000>;
489
490 class BCLR_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001101>;
491 class BCLR_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001101>;
492 class BCLR_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001101>;
493 class BCLR_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001101>;
494
495 class BCLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001001>;
496 class BCLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001001>;
497 class BCLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001001>;
498 class BCLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001001>;
499
500 class BINSL_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001101>;
501 class BINSL_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001101>;
502 class BINSL_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001101>;
503 class BINSL_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001101>;
504
505 class BINSLI_B_ENC : MSA_BIT_B_FMT<0b110, 0b001001>;
506 class BINSLI_H_ENC : MSA_BIT_H_FMT<0b110, 0b001001>;
507 class BINSLI_W_ENC : MSA_BIT_W_FMT<0b110, 0b001001>;
508 class BINSLI_D_ENC : MSA_BIT_D_FMT<0b110, 0b001001>;
509
510 class BINSR_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001101>;
511 class BINSR_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001101>;
512 class BINSR_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001101>;
513 class BINSR_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001101>;
514
515 class BINSRI_B_ENC : MSA_BIT_B_FMT<0b111, 0b001001>;
516 class BINSRI_H_ENC : MSA_BIT_H_FMT<0b111, 0b001001>;
517 class BINSRI_W_ENC : MSA_BIT_W_FMT<0b111, 0b001001>;
518 class BINSRI_D_ENC : MSA_BIT_D_FMT<0b111, 0b001001>;
519
520 class BMNZ_V_ENC : MSA_VEC_FMT<0b00100, 0b011110>;
521
522 class BMNZI_B_ENC : MSA_I8_FMT<0b00, 0b000001>;
523
524 class BMZ_V_ENC : MSA_VEC_FMT<0b00101, 0b011110>;
525
526 class BMZI_B_ENC : MSA_I8_FMT<0b01, 0b000001>;
527
528 class BNEG_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001101>;
529 class BNEG_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001101>;
530 class BNEG_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001101>;
531 class BNEG_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001101>;
532
533 class BNEGI_B_ENC : MSA_BIT_B_FMT<0b101, 0b001001>;
534 class BNEGI_H_ENC : MSA_BIT_H_FMT<0b101, 0b001001>;
535 class BNEGI_W_ENC : MSA_BIT_W_FMT<0b101, 0b001001>;
536 class BNEGI_D_ENC : MSA_BIT_D_FMT<0b101, 0b001001>;
537
538 class BNZ_B_ENC : MSA_CBRANCH_FMT<0b111, 0b00>;
539 class BNZ_H_ENC : MSA_CBRANCH_FMT<0b111, 0b01>;
540 class BNZ_W_ENC : MSA_CBRANCH_FMT<0b111, 0b10>;
541 class BNZ_D_ENC : MSA_CBRANCH_FMT<0b111, 0b11>;
542
543 class BNZ_V_ENC : MSA_CBRANCH_V_FMT<0b01111>;
544
545 class BSEL_V_ENC : MSA_VEC_FMT<0b00110, 0b011110>;
546
547 class BSELI_B_ENC : MSA_I8_FMT<0b10, 0b000001>;
548
549 class BSET_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001101>;
550 class BSET_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001101>;
551 class BSET_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001101>;
552 class BSET_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001101>;
553
554 class BSETI_B_ENC : MSA_BIT_B_FMT<0b100, 0b001001>;
555 class BSETI_H_ENC : MSA_BIT_H_FMT<0b100, 0b001001>;
556 class BSETI_W_ENC : MSA_BIT_W_FMT<0b100, 0b001001>;
557 class BSETI_D_ENC : MSA_BIT_D_FMT<0b100, 0b001001>;
558
559 class BZ_B_ENC : MSA_CBRANCH_FMT<0b110, 0b00>;
560 class BZ_H_ENC : MSA_CBRANCH_FMT<0b110, 0b01>;
561 class BZ_W_ENC : MSA_CBRANCH_FMT<0b110, 0b10>;
562 class BZ_D_ENC : MSA_CBRANCH_FMT<0b110, 0b11>;
563
564 class BZ_V_ENC : MSA_CBRANCH_V_FMT<0b01011>;
565
566 class CEQ_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001111>;
567 class CEQ_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001111>;
568 class CEQ_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001111>;
569 class CEQ_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001111>;
570
571 class CEQI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000111>;
572 class CEQI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000111>;
573 class CEQI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000111>;
574 class CEQI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000111>;
575
576 class CFCMSA_ENC : MSA_ELM_CFCMSA_FMT<0b0001111110, 0b011001>;
577
578 class CLE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001111>;
579 class CLE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001111>;
580 class CLE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001111>;
581 class CLE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001111>;
582
583 class CLE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001111>;
584 class CLE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001111>;
585 class CLE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001111>;
586 class CLE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001111>;
587
588 class CLEI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000111>;
589 class CLEI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000111>;
590 class CLEI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000111>;
591 class CLEI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000111>;
592
593 class CLEI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000111>;
594 class CLEI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000111>;
595 class CLEI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000111>;
596 class CLEI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000111>;
597
598 class CLT_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001111>;
599 class CLT_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001111>;
600 class CLT_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001111>;
601 class CLT_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001111>;
602
603 class CLT_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001111>;
604 class CLT_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001111>;
605 class CLT_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001111>;
606 class CLT_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001111>;
607
608 class CLTI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000111>;
609 class CLTI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000111>;
610 class CLTI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000111>;
611 class CLTI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000111>;
612
613 class CLTI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000111>;
614 class CLTI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000111>;
615 class CLTI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000111>;
616 class CLTI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000111>;
617
618 class COPY_S_B_ENC : MSA_ELM_COPY_B_FMT<0b0010, 0b011001>;
619 class COPY_S_H_ENC : MSA_ELM_COPY_H_FMT<0b0010, 0b011001>;
620 class COPY_S_W_ENC : MSA_ELM_COPY_W_FMT<0b0010, 0b011001>;
621 class COPY_S_D_ENC : MSA_ELM_COPY_D_FMT<0b0010, 0b011001>;
622
623 class COPY_U_B_ENC : MSA_ELM_COPY_B_FMT<0b0011, 0b011001>;
624 class COPY_U_H_ENC : MSA_ELM_COPY_H_FMT<0b0011, 0b011001>;
625 class COPY_U_W_ENC : MSA_ELM_COPY_W_FMT<0b0011, 0b011001>;
626 class COPY_U_D_ENC : MSA_ELM_COPY_D_FMT<0b0011, 0b011001>;
627
628 class CTCMSA_ENC : MSA_ELM_CTCMSA_FMT<0b0000111110, 0b011001>;
629
630 class DIV_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010010>;
631 class DIV_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010010>;
632 class DIV_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010010>;
633 class DIV_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010010>;
634
635 class DIV_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010010>;
636 class DIV_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010010>;
637 class DIV_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010010>;
638 class DIV_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010010>;
639
640 class DOTP_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010011>;
641 class DOTP_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010011>;
642 class DOTP_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010011>;
643
644 class DOTP_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010011>;
645 class DOTP_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010011>;
646 class DOTP_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010011>;
647
648 class DPADD_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010011>;
649 class DPADD_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010011>;
650 class DPADD_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010011>;
651
652 class DPADD_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010011>;
653 class DPADD_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010011>;
654 class DPADD_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010011>;
655
656 class DPSUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010011>;
657 class DPSUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010011>;
658 class DPSUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010011>;
659
660 class DPSUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010011>;
661 class DPSUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010011>;
662 class DPSUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010011>;
663
664 class FADD_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011011>;
665 class FADD_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011011>;
666
667 class FCAF_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011010>;
668 class FCAF_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011010>;
669
670 class FCEQ_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011010>;
671 class FCEQ_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011010>;
672
673 class FCLASS_W_ENC : MSA_2RF_FMT<0b110010000, 0b0, 0b011110>;
674 class FCLASS_D_ENC : MSA_2RF_FMT<0b110010000, 0b1, 0b011110>;
675
676 class FCLE_W_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011010>;
677 class FCLE_D_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011010>;
678
679 class FCLT_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011010>;
680 class FCLT_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011010>;
681
682 class FCNE_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011100>;
683 class FCNE_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011100>;
684
685 class FCOR_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011100>;
686 class FCOR_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011100>;
687
688 class FCUEQ_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011010>;
689 class FCUEQ_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011010>;
690
691 class FCULE_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011010>;
692 class FCULE_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011010>;
693
694 class FCULT_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011010>;
695 class FCULT_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011010>;
696
697 class FCUN_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011010>;
698 class FCUN_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011010>;
699
700 class FCUNE_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011100>;
701 class FCUNE_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011100>;
702
703 class FDIV_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011011>;
704 class FDIV_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011011>;
705
706 class FEXDO_H_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011011>;
707 class FEXDO_W_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011011>;
708
709 class FEXP2_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011011>;
710 class FEXP2_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011011>;
711
712 class FEXUPL_W_ENC : MSA_2RF_FMT<0b110011000, 0b0, 0b011110>;
713 class FEXUPL_D_ENC : MSA_2RF_FMT<0b110011000, 0b1, 0b011110>;
714
715 class FEXUPR_W_ENC : MSA_2RF_FMT<0b110011001, 0b0, 0b011110>;
716 class FEXUPR_D_ENC : MSA_2RF_FMT<0b110011001, 0b1, 0b011110>;
717
718 class FFINT_S_W_ENC : MSA_2RF_FMT<0b110011110, 0b0, 0b011110>;
719 class FFINT_S_D_ENC : MSA_2RF_FMT<0b110011110, 0b1, 0b011110>;
720
721 class FFINT_U_W_ENC : MSA_2RF_FMT<0b110011111, 0b0, 0b011110>;
722 class FFINT_U_D_ENC : MSA_2RF_FMT<0b110011111, 0b1, 0b011110>;
723
724 class FFQL_W_ENC : MSA_2RF_FMT<0b110011010, 0b0, 0b011110>;
725 class FFQL_D_ENC : MSA_2RF_FMT<0b110011010, 0b1, 0b011110>;
726
727 class FFQR_W_ENC : MSA_2RF_FMT<0b110011011, 0b0, 0b011110>;
728 class FFQR_D_ENC : MSA_2RF_FMT<0b110011011, 0b1, 0b011110>;
729
730 class FILL_B_ENC : MSA_2R_FILL_FMT<0b11000000, 0b00, 0b011110>;
731 class FILL_H_ENC : MSA_2R_FILL_FMT<0b11000000, 0b01, 0b011110>;
732 class FILL_W_ENC : MSA_2R_FILL_FMT<0b11000000, 0b10, 0b011110>;
733 class FILL_D_ENC : MSA_2R_FILL_D_FMT<0b11000000, 0b11, 0b011110>;
734
735 class FLOG2_W_ENC : MSA_2RF_FMT<0b110010111, 0b0, 0b011110>;
736 class FLOG2_D_ENC : MSA_2RF_FMT<0b110010111, 0b1, 0b011110>;
737
738 class FMADD_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011011>;
739 class FMADD_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011011>;
740
741 class FMAX_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011011>;
742 class FMAX_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011011>;
743
744 class FMAX_A_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011011>;
745 class FMAX_A_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011011>;
746
747 class FMIN_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011011>;
748 class FMIN_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011011>;
749
750 class FMIN_A_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011011>;
751 class FMIN_A_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011011>;
752
753 class FMSUB_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011011>;
754 class FMSUB_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011011>;
755
756 class FMUL_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011011>;
757 class FMUL_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011011>;
758
759 class FRINT_W_ENC : MSA_2RF_FMT<0b110010110, 0b0, 0b011110>;
760 class FRINT_D_ENC : MSA_2RF_FMT<0b110010110, 0b1, 0b011110>;
761
762 class FRCP_W_ENC : MSA_2RF_FMT<0b110010101, 0b0, 0b011110>;
763 class FRCP_D_ENC : MSA_2RF_FMT<0b110010101, 0b1, 0b011110>;
764
765 class FRSQRT_W_ENC : MSA_2RF_FMT<0b110010100, 0b0, 0b011110>;
766 class FRSQRT_D_ENC : MSA_2RF_FMT<0b110010100, 0b1, 0b011110>;
767
768 class FSAF_W_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011010>;
769 class FSAF_D_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011010>;
770
771 class FSEQ_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011010>;
772 class FSEQ_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011010>;
773
774 class FSLE_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011010>;
775 class FSLE_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011010>;
776
777 class FSLT_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011010>;
778 class FSLT_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011010>;
779
780 class FSNE_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011100>;
781 class FSNE_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011100>;
782
783 class FSOR_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011100>;
784 class FSOR_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011100>;
785
786 class FSQRT_W_ENC : MSA_2RF_FMT<0b110010011, 0b0, 0b011110>;
787 class FSQRT_D_ENC : MSA_2RF_FMT<0b110010011, 0b1, 0b011110>;
788
789 class FSUB_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011011>;
790 class FSUB_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011011>;
791
792 class FSUEQ_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011010>;
793 class FSUEQ_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011010>;
794
795 class FSULE_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011010>;
796 class FSULE_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011010>;
797
798 class FSULT_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011010>;
799 class FSULT_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011010>;
800
801 class FSUN_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011010>;
802 class FSUN_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011010>;
803
804 class FSUNE_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011100>;
805 class FSUNE_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011100>;
806
807 class FTINT_S_W_ENC : MSA_2RF_FMT<0b110011100, 0b0, 0b011110>;
808 class FTINT_S_D_ENC : MSA_2RF_FMT<0b110011100, 0b1, 0b011110>;
809
810 class FTINT_U_W_ENC : MSA_2RF_FMT<0b110011101, 0b0, 0b011110>;
811 class FTINT_U_D_ENC : MSA_2RF_FMT<0b110011101, 0b1, 0b011110>;
812
813 class FTQ_H_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011011>;
814 class FTQ_W_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011011>;
815
816 class FTRUNC_S_W_ENC : MSA_2RF_FMT<0b110010001, 0b0, 0b011110>;
817 class FTRUNC_S_D_ENC : MSA_2RF_FMT<0b110010001, 0b1, 0b011110>;
818
819 class FTRUNC_U_W_ENC : MSA_2RF_FMT<0b110010010, 0b0, 0b011110>;
820 class FTRUNC_U_D_ENC : MSA_2RF_FMT<0b110010010, 0b1, 0b011110>;
821
822 class HADD_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010101>;
823 class HADD_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010101>;
824 class HADD_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010101>;
825
826 class HADD_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010101>;
827 class HADD_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010101>;
828 class HADD_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010101>;
829
830 class HSUB_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010101>;
831 class HSUB_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010101>;
832 class HSUB_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010101>;
833
834 class HSUB_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010101>;
835 class HSUB_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010101>;
836 class HSUB_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010101>;
837
838 class ILVEV_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010100>;
839 class ILVEV_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010100>;
840 class ILVEV_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010100>;
841 class ILVEV_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010100>;
842
843 class ILVL_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010100>;
844 class ILVL_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010100>;
845 class ILVL_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010100>;
846 class ILVL_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010100>;
847
848 class ILVOD_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010100>;
849 class ILVOD_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010100>;
850 class ILVOD_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010100>;
851 class ILVOD_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010100>;
852
853 class ILVR_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010100>;
854 class ILVR_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010100>;
855 class ILVR_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010100>;
856 class ILVR_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010100>;
857
858 class INSERT_B_ENC : MSA_ELM_INSERT_B_FMT<0b0100, 0b011001>;
859 class INSERT_H_ENC : MSA_ELM_INSERT_H_FMT<0b0100, 0b011001>;
860 class INSERT_W_ENC : MSA_ELM_INSERT_W_FMT<0b0100, 0b011001>;
861 class INSERT_D_ENC : MSA_ELM_INSERT_D_FMT<0b0100, 0b011001>;
862
863 class INSVE_B_ENC : MSA_ELM_B_FMT<0b0101, 0b011001>;
864 class INSVE_H_ENC : MSA_ELM_H_FMT<0b0101, 0b011001>;
865 class INSVE_W_ENC : MSA_ELM_W_FMT<0b0101, 0b011001>;
866 class INSVE_D_ENC : MSA_ELM_D_FMT<0b0101, 0b011001>;
867
868 class LD_B_ENC   : MSA_MI10_FMT<0b00, 0b1000>;
869 class LD_H_ENC   : MSA_MI10_FMT<0b01, 0b1000>;
870 class LD_W_ENC   : MSA_MI10_FMT<0b10, 0b1000>;
871 class LD_D_ENC   : MSA_MI10_FMT<0b11, 0b1000>;
872
873 class LDI_B_ENC  : MSA_I10_FMT<0b110, 0b00, 0b000111>;
874 class LDI_H_ENC  : MSA_I10_FMT<0b110, 0b01, 0b000111>;
875 class LDI_W_ENC  : MSA_I10_FMT<0b110, 0b10, 0b000111>;
876 class LDI_D_ENC  : MSA_I10_FMT<0b110, 0b11, 0b000111>;
877
878 class LSA_ENC : SPECIAL_LSA_FMT<0b000101>;
879 class DLSA_ENC : SPECIAL_DLSA_FMT<0b010101>;
880
881 class MADD_Q_H_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011100>;
882 class MADD_Q_W_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011100>;
883
884 class MADDR_Q_H_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011100>;
885 class MADDR_Q_W_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011100>;
886
887 class MADDV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010010>;
888 class MADDV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010010>;
889 class MADDV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010010>;
890 class MADDV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010010>;
891
892 class MAX_A_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001110>;
893 class MAX_A_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001110>;
894 class MAX_A_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001110>;
895 class MAX_A_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001110>;
896
897 class MAX_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001110>;
898 class MAX_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001110>;
899 class MAX_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001110>;
900 class MAX_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001110>;
901
902 class MAX_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001110>;
903 class MAX_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001110>;
904 class MAX_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001110>;
905 class MAX_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001110>;
906
907 class MAXI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000110>;
908 class MAXI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000110>;
909 class MAXI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000110>;
910 class MAXI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000110>;
911
912 class MAXI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000110>;
913 class MAXI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000110>;
914 class MAXI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000110>;
915 class MAXI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000110>;
916
917 class MIN_A_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001110>;
918 class MIN_A_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001110>;
919 class MIN_A_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001110>;
920 class MIN_A_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001110>;
921
922 class MIN_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001110>;
923 class MIN_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001110>;
924 class MIN_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001110>;
925 class MIN_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001110>;
926
927 class MIN_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001110>;
928 class MIN_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001110>;
929 class MIN_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001110>;
930 class MIN_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001110>;
931
932 class MINI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000110>;
933 class MINI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000110>;
934 class MINI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000110>;
935 class MINI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000110>;
936
937 class MINI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000110>;
938 class MINI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000110>;
939 class MINI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000110>;
940 class MINI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000110>;
941
942 class MOD_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010010>;
943 class MOD_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010010>;
944 class MOD_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010010>;
945 class MOD_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010010>;
946
947 class MOD_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010010>;
948 class MOD_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010010>;
949 class MOD_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010010>;
950 class MOD_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010010>;
951
952 class MOVE_V_ENC : MSA_ELM_FMT<0b0010111110, 0b011001>;
953
954 class MSUB_Q_H_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011100>;
955 class MSUB_Q_W_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011100>;
956
957 class MSUBR_Q_H_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011100>;
958 class MSUBR_Q_W_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011100>;
959
960 class MSUBV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010010>;
961 class MSUBV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010010>;
962 class MSUBV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010010>;
963 class MSUBV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010010>;
964
965 class MUL_Q_H_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011100>;
966 class MUL_Q_W_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011100>;
967
968 class MULR_Q_H_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011100>;
969 class MULR_Q_W_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011100>;
970
971 class MULV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010010>;
972 class MULV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010010>;
973 class MULV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010010>;
974 class MULV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010010>;
975
976 class NLOC_B_ENC : MSA_2R_FMT<0b11000010, 0b00, 0b011110>;
977 class NLOC_H_ENC : MSA_2R_FMT<0b11000010, 0b01, 0b011110>;
978 class NLOC_W_ENC : MSA_2R_FMT<0b11000010, 0b10, 0b011110>;
979 class NLOC_D_ENC : MSA_2R_FMT<0b11000010, 0b11, 0b011110>;
980
981 class NLZC_B_ENC : MSA_2R_FMT<0b11000011, 0b00, 0b011110>;
982 class NLZC_H_ENC : MSA_2R_FMT<0b11000011, 0b01, 0b011110>;
983 class NLZC_W_ENC : MSA_2R_FMT<0b11000011, 0b10, 0b011110>;
984 class NLZC_D_ENC : MSA_2R_FMT<0b11000011, 0b11, 0b011110>;
985
986 class NOR_V_ENC : MSA_VEC_FMT<0b00010, 0b011110>;
987
988 class NORI_B_ENC : MSA_I8_FMT<0b10, 0b000000>;
989
990 class OR_V_ENC : MSA_VEC_FMT<0b00001, 0b011110>;
991
992 class ORI_B_ENC  : MSA_I8_FMT<0b01, 0b000000>;
993
994 class PCKEV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010100>;
995 class PCKEV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010100>;
996 class PCKEV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010100>;
997 class PCKEV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010100>;
998
999 class PCKOD_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010100>;
1000 class PCKOD_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010100>;
1001 class PCKOD_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010100>;
1002 class PCKOD_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010100>;
1003
1004 class PCNT_B_ENC : MSA_2R_FMT<0b11000001, 0b00, 0b011110>;
1005 class PCNT_H_ENC : MSA_2R_FMT<0b11000001, 0b01, 0b011110>;
1006 class PCNT_W_ENC : MSA_2R_FMT<0b11000001, 0b10, 0b011110>;
1007 class PCNT_D_ENC : MSA_2R_FMT<0b11000001, 0b11, 0b011110>;
1008
1009 class SAT_S_B_ENC : MSA_BIT_B_FMT<0b000, 0b001010>;
1010 class SAT_S_H_ENC : MSA_BIT_H_FMT<0b000, 0b001010>;
1011 class SAT_S_W_ENC : MSA_BIT_W_FMT<0b000, 0b001010>;
1012 class SAT_S_D_ENC : MSA_BIT_D_FMT<0b000, 0b001010>;
1013
1014 class SAT_U_B_ENC : MSA_BIT_B_FMT<0b001, 0b001010>;
1015 class SAT_U_H_ENC : MSA_BIT_H_FMT<0b001, 0b001010>;
1016 class SAT_U_W_ENC : MSA_BIT_W_FMT<0b001, 0b001010>;
1017 class SAT_U_D_ENC : MSA_BIT_D_FMT<0b001, 0b001010>;
1018
1019 class SHF_B_ENC  : MSA_I8_FMT<0b00, 0b000010>;
1020 class SHF_H_ENC  : MSA_I8_FMT<0b01, 0b000010>;
1021 class SHF_W_ENC  : MSA_I8_FMT<0b10, 0b000010>;
1022
1023 class SLD_B_ENC : MSA_3R_INDEX_FMT<0b000, 0b00, 0b010100>;
1024 class SLD_H_ENC : MSA_3R_INDEX_FMT<0b000, 0b01, 0b010100>;
1025 class SLD_W_ENC : MSA_3R_INDEX_FMT<0b000, 0b10, 0b010100>;
1026 class SLD_D_ENC : MSA_3R_INDEX_FMT<0b000, 0b11, 0b010100>;
1027
1028 class SLDI_B_ENC : MSA_ELM_B_FMT<0b0000, 0b011001>;
1029 class SLDI_H_ENC : MSA_ELM_H_FMT<0b0000, 0b011001>;
1030 class SLDI_W_ENC : MSA_ELM_W_FMT<0b0000, 0b011001>;
1031 class SLDI_D_ENC : MSA_ELM_D_FMT<0b0000, 0b011001>;
1032
1033 class SLL_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001101>;
1034 class SLL_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001101>;
1035 class SLL_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001101>;
1036 class SLL_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001101>;
1037
1038 class SLLI_B_ENC : MSA_BIT_B_FMT<0b000, 0b001001>;
1039 class SLLI_H_ENC : MSA_BIT_H_FMT<0b000, 0b001001>;
1040 class SLLI_W_ENC : MSA_BIT_W_FMT<0b000, 0b001001>;
1041 class SLLI_D_ENC : MSA_BIT_D_FMT<0b000, 0b001001>;
1042
1043 class SPLAT_B_ENC : MSA_3R_INDEX_FMT<0b001, 0b00, 0b010100>;
1044 class SPLAT_H_ENC : MSA_3R_INDEX_FMT<0b001, 0b01, 0b010100>;
1045 class SPLAT_W_ENC : MSA_3R_INDEX_FMT<0b001, 0b10, 0b010100>;
1046 class SPLAT_D_ENC : MSA_3R_INDEX_FMT<0b001, 0b11, 0b010100>;
1047
1048 class SPLATI_B_ENC : MSA_ELM_B_FMT<0b0001, 0b011001>;
1049 class SPLATI_H_ENC : MSA_ELM_H_FMT<0b0001, 0b011001>;
1050 class SPLATI_W_ENC : MSA_ELM_W_FMT<0b0001, 0b011001>;
1051 class SPLATI_D_ENC : MSA_ELM_D_FMT<0b0001, 0b011001>;
1052
1053 class SRA_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001101>;
1054 class SRA_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001101>;
1055 class SRA_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001101>;
1056 class SRA_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001101>;
1057
1058 class SRAI_B_ENC : MSA_BIT_B_FMT<0b001, 0b001001>;
1059 class SRAI_H_ENC : MSA_BIT_H_FMT<0b001, 0b001001>;
1060 class SRAI_W_ENC : MSA_BIT_W_FMT<0b001, 0b001001>;
1061 class SRAI_D_ENC : MSA_BIT_D_FMT<0b001, 0b001001>;
1062
1063 class SRAR_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010101>;
1064 class SRAR_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010101>;
1065 class SRAR_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010101>;
1066 class SRAR_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010101>;
1067
1068 class SRARI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001010>;
1069 class SRARI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001010>;
1070 class SRARI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001010>;
1071 class SRARI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001010>;
1072
1073 class SRL_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001101>;
1074 class SRL_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001101>;
1075 class SRL_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001101>;
1076 class SRL_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001101>;
1077
1078 class SRLI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001001>;
1079 class SRLI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001001>;
1080 class SRLI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001001>;
1081 class SRLI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001001>;
1082
1083 class SRLR_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010101>;
1084 class SRLR_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010101>;
1085 class SRLR_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010101>;
1086 class SRLR_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010101>;
1087
1088 class SRLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001010>;
1089 class SRLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001010>;
1090 class SRLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001010>;
1091 class SRLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001010>;
1092
1093 class ST_B_ENC   : MSA_MI10_FMT<0b00, 0b1001>;
1094 class ST_H_ENC   : MSA_MI10_FMT<0b01, 0b1001>;
1095 class ST_W_ENC   : MSA_MI10_FMT<0b10, 0b1001>;
1096 class ST_D_ENC   : MSA_MI10_FMT<0b11, 0b1001>;
1097
1098 class SUBS_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010001>;
1099 class SUBS_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010001>;
1100 class SUBS_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010001>;
1101 class SUBS_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010001>;
1102
1103 class SUBS_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010001>;
1104 class SUBS_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010001>;
1105 class SUBS_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010001>;
1106 class SUBS_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010001>;
1107
1108 class SUBSUS_U_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010001>;
1109 class SUBSUS_U_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010001>;
1110 class SUBSUS_U_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010001>;
1111 class SUBSUS_U_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010001>;
1112
1113 class SUBSUU_S_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010001>;
1114 class SUBSUU_S_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010001>;
1115 class SUBSUU_S_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010001>;
1116 class SUBSUU_S_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010001>;
1117
1118 class SUBV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001110>;
1119 class SUBV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001110>;
1120 class SUBV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001110>;
1121 class SUBV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001110>;
1122
1123 class SUBVI_B_ENC : MSA_I5_FMT<0b001, 0b00, 0b000110>;
1124 class SUBVI_H_ENC : MSA_I5_FMT<0b001, 0b01, 0b000110>;
1125 class SUBVI_W_ENC : MSA_I5_FMT<0b001, 0b10, 0b000110>;
1126 class SUBVI_D_ENC : MSA_I5_FMT<0b001, 0b11, 0b000110>;
1127
1128 class VSHF_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010101>;
1129 class VSHF_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010101>;
1130 class VSHF_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010101>;
1131 class VSHF_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010101>;
1132
1133 class XOR_V_ENC : MSA_VEC_FMT<0b00011, 0b011110>;
1134
1135 class XORI_B_ENC : MSA_I8_FMT<0b11, 0b000000>;
1136
1137 // Instruction desc.
1138 class MSA_BIT_B_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1139                           ComplexPattern Imm, RegisterOperand ROWD,
1140                           RegisterOperand ROWS = ROWD,
1141                           InstrItinClass itin = NoItinerary> {
1142   dag OutOperandList = (outs ROWD:$wd);
1143   dag InOperandList = (ins ROWS:$ws, vsplat_uimm3:$m);
1144   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1145   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1146   InstrItinClass Itinerary = itin;
1147 }
1148
1149 class MSA_BIT_H_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1150                           ComplexPattern Imm, RegisterOperand ROWD,
1151                           RegisterOperand ROWS = ROWD,
1152                           InstrItinClass itin = NoItinerary> {
1153   dag OutOperandList = (outs ROWD:$wd);
1154   dag InOperandList = (ins ROWS:$ws, vsplat_uimm4:$m);
1155   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1156   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1157   InstrItinClass Itinerary = itin;
1158 }
1159
1160 class MSA_BIT_W_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1161                           ComplexPattern Imm, RegisterOperand ROWD,
1162                           RegisterOperand ROWS = ROWD,
1163                           InstrItinClass itin = NoItinerary> {
1164   dag OutOperandList = (outs ROWD:$wd);
1165   dag InOperandList = (ins ROWS:$ws, vsplat_uimm5:$m);
1166   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1167   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1168   InstrItinClass Itinerary = itin;
1169 }
1170
1171 class MSA_BIT_D_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1172                           ComplexPattern Imm, RegisterOperand ROWD,
1173                           RegisterOperand ROWS = ROWD,
1174                           InstrItinClass itin = NoItinerary> {
1175   dag OutOperandList = (outs ROWD:$wd);
1176   dag InOperandList = (ins ROWS:$ws, vsplat_uimm6:$m);
1177   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1178   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, Imm:$m))];
1179   InstrItinClass Itinerary = itin;
1180 }
1181
1182 // This class is deprecated and will be removed soon.
1183 class MSA_BIT_B_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1184                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1185                             InstrItinClass itin = NoItinerary> {
1186   dag OutOperandList = (outs ROWD:$wd);
1187   dag InOperandList = (ins ROWS:$ws, uimm3:$m);
1188   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1189   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt3:$m))];
1190   InstrItinClass Itinerary = itin;
1191 }
1192
1193 // This class is deprecated and will be removed soon.
1194 class MSA_BIT_H_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1195                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1196                             InstrItinClass itin = NoItinerary> {
1197   dag OutOperandList = (outs ROWD:$wd);
1198   dag InOperandList = (ins ROWS:$ws, uimm4:$m);
1199   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1200   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt4:$m))];
1201   InstrItinClass Itinerary = itin;
1202 }
1203
1204 // This class is deprecated and will be removed soon.
1205 class MSA_BIT_W_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1206                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1207                             InstrItinClass itin = NoItinerary> {
1208   dag OutOperandList = (outs ROWD:$wd);
1209   dag InOperandList = (ins ROWS:$ws, uimm5:$m);
1210   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1211   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt5:$m))];
1212   InstrItinClass Itinerary = itin;
1213 }
1214
1215 // This class is deprecated and will be removed soon.
1216 class MSA_BIT_D_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1217                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1218                             InstrItinClass itin = NoItinerary> {
1219   dag OutOperandList = (outs ROWD:$wd);
1220   dag InOperandList = (ins ROWS:$ws, uimm6:$m);
1221   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1222   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt6:$m))];
1223   InstrItinClass Itinerary = itin;
1224 }
1225
1226 class MSA_BIT_BINSXI_DESC_BASE<string instr_asm, ValueType Ty,
1227                                ComplexPattern Mask, RegisterOperand ROWD,
1228                                RegisterOperand ROWS = ROWD,
1229                                InstrItinClass itin = NoItinerary> {
1230   dag OutOperandList = (outs ROWD:$wd);
1231   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, vsplat_uimm8:$m);
1232   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1233   list<dag> Pattern = [(set ROWD:$wd, (vselect (Ty Mask:$m), (Ty ROWD:$wd_in),
1234                                                ROWS:$ws))];
1235   InstrItinClass Itinerary = itin;
1236   string Constraints = "$wd = $wd_in";
1237 }
1238
1239 class MSA_BIT_BINSLI_DESC_BASE<string instr_asm, ValueType Ty,
1240                                RegisterOperand ROWD,
1241                                RegisterOperand ROWS = ROWD,
1242                                InstrItinClass itin = NoItinerary> :
1243   MSA_BIT_BINSXI_DESC_BASE<instr_asm, Ty, vsplat_maskl_bits, ROWD, ROWS, itin>;
1244
1245 class MSA_BIT_BINSRI_DESC_BASE<string instr_asm, ValueType Ty,
1246                                RegisterOperand ROWD,
1247                                RegisterOperand ROWS = ROWD,
1248                                InstrItinClass itin = NoItinerary> :
1249   MSA_BIT_BINSXI_DESC_BASE<instr_asm, Ty, vsplat_maskr_bits, ROWD, ROWS, itin>;
1250
1251 class MSA_BIT_SPLAT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1252                               SplatComplexPattern SplatImm,
1253                               RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1254                               InstrItinClass itin = NoItinerary> {
1255   dag OutOperandList = (outs ROWD:$wd);
1256   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$m);
1257   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $m");
1258   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$m))];
1259   InstrItinClass Itinerary = itin;
1260 }
1261
1262 class MSA_COPY_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1263                          ValueType VecTy, RegisterOperand ROD,
1264                          RegisterOperand ROWS,
1265                          InstrItinClass itin = NoItinerary> {
1266   dag OutOperandList = (outs ROD:$rd);
1267   dag InOperandList = (ins ROWS:$ws, uimm4:$n);
1268   string AsmString = !strconcat(instr_asm, "\t$rd, $ws[$n]");
1269   list<dag> Pattern = [(set ROD:$rd, (OpNode (VecTy ROWS:$ws), immZExt4:$n))];
1270   InstrItinClass Itinerary = itin;
1271 }
1272
1273 class MSA_ELM_SLD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1274                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1275                             InstrItinClass itin = NoItinerary> {
1276   dag OutOperandList = (outs ROWD:$wd);
1277   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, uimm4:$n);
1278   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$n]");
1279   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1280                                               immZExt4:$n))];
1281   string Constraints = "$wd = $wd_in";
1282   InstrItinClass Itinerary = itin;
1283 }
1284
1285 class MSA_COPY_PSEUDO_BASE<SDPatternOperator OpNode, ValueType VecTy,
1286                            RegisterClass RCD, RegisterClass RCWS> :
1287       MSAPseudo<(outs RCD:$wd), (ins RCWS:$ws, uimm4:$n),
1288                 [(set RCD:$wd, (OpNode (VecTy RCWS:$ws), immZExt4:$n))]> {
1289   bit usesCustomInserter = 1;
1290 }
1291
1292 class MSA_I5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1293                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1294                        RegisterOperand ROWS = ROWD,
1295                        InstrItinClass itin = NoItinerary> {
1296   dag OutOperandList = (outs ROWD:$wd);
1297   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$imm);
1298   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $imm");
1299   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$imm))];
1300   InstrItinClass Itinerary = itin;
1301 }
1302
1303 class MSA_I8_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1304                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1305                        RegisterOperand ROWS = ROWD,
1306                        InstrItinClass itin = NoItinerary> {
1307   dag OutOperandList = (outs ROWD:$wd);
1308   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$u8);
1309   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1310   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$u8))];
1311   InstrItinClass Itinerary = itin;
1312 }
1313
1314 class MSA_I8_SHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1315                            RegisterOperand ROWS = ROWD,
1316                            InstrItinClass itin = NoItinerary> {
1317   dag OutOperandList = (outs ROWD:$wd);
1318   dag InOperandList = (ins ROWS:$ws, uimm8:$u8);
1319   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1320   list<dag> Pattern = [(set ROWD:$wd, (MipsSHF immZExt8:$u8, ROWS:$ws))];
1321   InstrItinClass Itinerary = itin;
1322 }
1323
1324 class MSA_I10_LDI_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1325                             InstrItinClass itin = NoItinerary> {
1326   dag OutOperandList = (outs ROWD:$wd);
1327   dag InOperandList = (ins vsplat_simm10:$s10);
1328   string AsmString = !strconcat(instr_asm, "\t$wd, $s10");
1329   // LDI is matched using custom matching code in MipsSEISelDAGToDAG.cpp
1330   list<dag> Pattern = [];
1331   bit hasSideEffects = 0;
1332   InstrItinClass Itinerary = itin;
1333 }
1334
1335 class MSA_2R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1336                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1337                        InstrItinClass itin = NoItinerary> {
1338   dag OutOperandList = (outs ROWD:$wd);
1339   dag InOperandList = (ins ROWS:$ws);
1340   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1341   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1342   InstrItinClass Itinerary = itin;
1343 }
1344
1345 class MSA_2R_FILL_DESC_BASE<string instr_asm, ValueType VT,
1346                             SDPatternOperator OpNode, RegisterOperand ROWD,
1347                             RegisterOperand ROS = ROWD,
1348                             InstrItinClass itin = NoItinerary> {
1349   dag OutOperandList = (outs ROWD:$wd);
1350   dag InOperandList = (ins ROS:$rs);
1351   string AsmString = !strconcat(instr_asm, "\t$wd, $rs");
1352   list<dag> Pattern = [(set ROWD:$wd, (VT (OpNode ROS:$rs)))];
1353   InstrItinClass Itinerary = itin;
1354 }
1355
1356 class MSA_2R_FILL_PSEUDO_BASE<ValueType VT, SDPatternOperator OpNode,
1357                               RegisterClass RCWD, RegisterClass RCWS = RCWD> :
1358       MSAPseudo<(outs RCWD:$wd), (ins RCWS:$fs),
1359                 [(set RCWD:$wd, (OpNode RCWS:$fs))]> {
1360   let usesCustomInserter = 1;
1361 }
1362
1363 class MSA_2RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1364                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1365                         InstrItinClass itin = NoItinerary> {
1366   dag OutOperandList = (outs ROWD:$wd);
1367   dag InOperandList = (ins ROWS:$ws);
1368   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1369   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1370   InstrItinClass Itinerary = itin;
1371 }
1372
1373 class MSA_3R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1374                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1375                        RegisterOperand ROWT = ROWD,
1376                        InstrItinClass itin = NoItinerary> {
1377   dag OutOperandList = (outs ROWD:$wd);
1378   dag InOperandList = (ins ROWS:$ws, ROWT:$wt);
1379   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1380   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))];
1381   InstrItinClass Itinerary = itin;
1382 }
1383
1384 class MSA_3R_BINSX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1385                              RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1386                              RegisterOperand ROWT = ROWD,
1387                              InstrItinClass itin = NoItinerary> {
1388   dag OutOperandList = (outs ROWD:$wd);
1389   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1390   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1391   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1392                                               ROWT:$wt))];
1393   string Constraints = "$wd = $wd_in";
1394   InstrItinClass Itinerary = itin;
1395 }
1396
1397 class MSA_3R_SPLAT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1398                              RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1399                              InstrItinClass itin = NoItinerary> {
1400   dag OutOperandList = (outs ROWD:$wd);
1401   dag InOperandList = (ins ROWS:$ws, GPR32:$rt);
1402   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$rt]");
1403   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, GPR32:$rt))];
1404   InstrItinClass Itinerary = itin;
1405 }
1406
1407 class MSA_3R_VSHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1408                             RegisterOperand ROWS = ROWD,
1409                             RegisterOperand ROWT = ROWD,
1410                             InstrItinClass itin = NoItinerary> {
1411   dag OutOperandList = (outs ROWD:$wd);
1412   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1413   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1414   list<dag> Pattern = [(set ROWD:$wd, (MipsVSHF ROWD:$wd_in, ROWS:$ws,
1415                                                 ROWT:$wt))];
1416   string Constraints = "$wd = $wd_in";
1417   InstrItinClass Itinerary = itin;
1418 }
1419
1420 class MSA_3R_SLD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1421                            RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1422                            InstrItinClass itin = NoItinerary> {
1423   dag OutOperandList = (outs ROWD:$wd);
1424   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, GPR32:$rt);
1425   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$rt]");
1426   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1427                                               GPR32:$rt))];
1428   InstrItinClass Itinerary = itin;
1429   string Constraints = "$wd = $wd_in";
1430 }
1431
1432 class MSA_3R_4R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1433                           RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1434                           RegisterOperand ROWT = ROWD,
1435                           InstrItinClass itin = NoItinerary> {
1436   dag OutOperandList = (outs ROWD:$wd);
1437   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1438   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1439   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in, ROWS:$ws,
1440                                               ROWT:$wt))];
1441   InstrItinClass Itinerary = itin;
1442   string Constraints = "$wd = $wd_in";
1443 }
1444
1445 class MSA_3RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1446                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1447                         RegisterOperand ROWT = ROWD,
1448                         InstrItinClass itin = NoItinerary> :
1449   MSA_3R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1450
1451 class MSA_3RF_4RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1452                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1453                             RegisterOperand ROWT = ROWD,
1454                             InstrItinClass itin = NoItinerary> :
1455   MSA_3R_4R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1456
1457 class MSA_CBRANCH_DESC_BASE<string instr_asm, RegisterOperand ROWD> {
1458   dag OutOperandList = (outs);
1459   dag InOperandList = (ins ROWD:$wt, brtarget:$offset);
1460   string AsmString = !strconcat(instr_asm, "\t$wt, $offset");
1461   list<dag> Pattern = [];
1462   InstrItinClass Itinerary = IIBranch;
1463   bit isBranch = 1;
1464   bit isTerminator = 1;
1465   bit hasDelaySlot = 1;
1466   list<Register> Defs = [AT];
1467 }
1468
1469 class MSA_INSERT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1470                            RegisterOperand ROWD, RegisterOperand ROS,
1471                            InstrItinClass itin = NoItinerary> {
1472   dag OutOperandList = (outs ROWD:$wd);
1473   dag InOperandList = (ins ROWD:$wd_in, ROS:$rs, uimm6:$n);
1474   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $rs");
1475   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in,
1476                                               ROS:$rs,
1477                                               immZExt6:$n))];
1478   InstrItinClass Itinerary = itin;
1479   string Constraints = "$wd = $wd_in";
1480 }
1481
1482 class MSA_INSERT_PSEUDO_BASE<SDPatternOperator OpNode, ValueType Ty,
1483                              RegisterOperand ROWD, RegisterOperand ROFS> :
1484       MSAPseudo<(outs ROWD:$wd), (ins ROWD:$wd_in, uimm6:$n, ROFS:$fs),
1485                 [(set ROWD:$wd, (OpNode (Ty ROWD:$wd_in), ROFS:$fs,
1486                                         immZExt6:$n))]> {
1487   bit usesCustomInserter = 1;
1488   string Constraints = "$wd = $wd_in";
1489 }
1490
1491 class MSA_INSVE_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1492                           RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1493                           InstrItinClass itin = NoItinerary> {
1494   dag OutOperandList = (outs ROWD:$wd);
1495   dag InOperandList = (ins ROWD:$wd_in, uimm6:$n, ROWS:$ws);
1496   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $ws[0]");
1497   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWD:$wd_in,
1498                                               immZExt6:$n,
1499                                               ROWS:$ws))];
1500   InstrItinClass Itinerary = itin;
1501   string Constraints = "$wd = $wd_in";
1502 }
1503
1504 class MSA_VEC_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1505                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1506                         RegisterOperand ROWT = ROWD,
1507                         InstrItinClass itin = NoItinerary> {
1508   dag OutOperandList = (outs ROWD:$wd);
1509   dag InOperandList = (ins ROWS:$ws, ROWT:$wt);
1510   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1511   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))];
1512   InstrItinClass Itinerary = itin;
1513 }
1514
1515 class MSA_ELM_SPLAT_DESC_BASE<string instr_asm, SplatComplexPattern SplatImm,
1516                               RegisterOperand ROWD,
1517                               RegisterOperand ROWS = ROWD,
1518                               InstrItinClass itin = NoItinerary> {
1519   dag OutOperandList = (outs ROWD:$wd);
1520   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$n);
1521   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$n]");
1522   list<dag> Pattern = [(set ROWD:$wd, (MipsVSHF SplatImm:$n, ROWS:$ws,
1523                                                 ROWS:$ws))];
1524   InstrItinClass Itinerary = itin;
1525 }
1526
1527 class MSA_VEC_PSEUDO_BASE<SDPatternOperator OpNode, RegisterOperand ROWD,
1528                           RegisterOperand ROWS = ROWD,
1529                           RegisterOperand ROWT = ROWD> :
1530       MSAPseudo<(outs ROWD:$wd), (ins ROWS:$ws, ROWT:$wt),
1531                 [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))]>;
1532
1533 class ADD_A_B_DESC : MSA_3R_DESC_BASE<"add_a.b", int_mips_add_a_b, MSA128BOpnd>,
1534                      IsCommutable;
1535 class ADD_A_H_DESC : MSA_3R_DESC_BASE<"add_a.h", int_mips_add_a_h, MSA128HOpnd>,
1536                      IsCommutable;
1537 class ADD_A_W_DESC : MSA_3R_DESC_BASE<"add_a.w", int_mips_add_a_w, MSA128WOpnd>,
1538                      IsCommutable;
1539 class ADD_A_D_DESC : MSA_3R_DESC_BASE<"add_a.d", int_mips_add_a_d, MSA128DOpnd>,
1540                      IsCommutable;
1541
1542 class ADDS_A_B_DESC : MSA_3R_DESC_BASE<"adds_a.b", int_mips_adds_a_b,
1543                                        MSA128BOpnd>, IsCommutable;
1544 class ADDS_A_H_DESC : MSA_3R_DESC_BASE<"adds_a.h", int_mips_adds_a_h,
1545                                        MSA128HOpnd>, IsCommutable;
1546 class ADDS_A_W_DESC : MSA_3R_DESC_BASE<"adds_a.w", int_mips_adds_a_w,
1547                                        MSA128WOpnd>, IsCommutable;
1548 class ADDS_A_D_DESC : MSA_3R_DESC_BASE<"adds_a.d", int_mips_adds_a_d,
1549                                        MSA128DOpnd>, IsCommutable;
1550
1551 class ADDS_S_B_DESC : MSA_3R_DESC_BASE<"adds_s.b", int_mips_adds_s_b,
1552                                        MSA128BOpnd>, IsCommutable;
1553 class ADDS_S_H_DESC : MSA_3R_DESC_BASE<"adds_s.h", int_mips_adds_s_h,
1554                                        MSA128HOpnd>, IsCommutable;
1555 class ADDS_S_W_DESC : MSA_3R_DESC_BASE<"adds_s.w", int_mips_adds_s_w,
1556                                        MSA128WOpnd>, IsCommutable;
1557 class ADDS_S_D_DESC : MSA_3R_DESC_BASE<"adds_s.d", int_mips_adds_s_d,
1558                                        MSA128DOpnd>, IsCommutable;
1559
1560 class ADDS_U_B_DESC : MSA_3R_DESC_BASE<"adds_u.b", int_mips_adds_u_b,
1561                                        MSA128BOpnd>, IsCommutable;
1562 class ADDS_U_H_DESC : MSA_3R_DESC_BASE<"adds_u.h", int_mips_adds_u_h,
1563                                        MSA128HOpnd>, IsCommutable;
1564 class ADDS_U_W_DESC : MSA_3R_DESC_BASE<"adds_u.w", int_mips_adds_u_w,
1565                                        MSA128WOpnd>, IsCommutable;
1566 class ADDS_U_D_DESC : MSA_3R_DESC_BASE<"adds_u.d", int_mips_adds_u_d,
1567                                        MSA128DOpnd>, IsCommutable;
1568
1569 class ADDV_B_DESC : MSA_3R_DESC_BASE<"addv.b", add, MSA128BOpnd>, IsCommutable;
1570 class ADDV_H_DESC : MSA_3R_DESC_BASE<"addv.h", add, MSA128HOpnd>, IsCommutable;
1571 class ADDV_W_DESC : MSA_3R_DESC_BASE<"addv.w", add, MSA128WOpnd>, IsCommutable;
1572 class ADDV_D_DESC : MSA_3R_DESC_BASE<"addv.d", add, MSA128DOpnd>, IsCommutable;
1573
1574 class ADDVI_B_DESC : MSA_I5_DESC_BASE<"addvi.b", add, vsplati8_uimm5,
1575                                       MSA128BOpnd>;
1576 class ADDVI_H_DESC : MSA_I5_DESC_BASE<"addvi.h", add, vsplati16_uimm5,
1577                                       MSA128HOpnd>;
1578 class ADDVI_W_DESC : MSA_I5_DESC_BASE<"addvi.w", add, vsplati32_uimm5,
1579                                       MSA128WOpnd>;
1580 class ADDVI_D_DESC : MSA_I5_DESC_BASE<"addvi.d", add, vsplati64_uimm5,
1581                                       MSA128DOpnd>;
1582
1583 class AND_V_DESC : MSA_VEC_DESC_BASE<"and.v", and, MSA128BOpnd>;
1584 class AND_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128HOpnd>;
1585 class AND_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128WOpnd>;
1586 class AND_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128DOpnd>;
1587
1588 class ANDI_B_DESC : MSA_I8_DESC_BASE<"andi.b", and, vsplati8_uimm8,
1589                                      MSA128BOpnd>;
1590
1591 class ASUB_S_B_DESC : MSA_3R_DESC_BASE<"asub_s.b", int_mips_asub_s_b,
1592                                        MSA128BOpnd>;
1593 class ASUB_S_H_DESC : MSA_3R_DESC_BASE<"asub_s.h", int_mips_asub_s_h,
1594                                        MSA128HOpnd>;
1595 class ASUB_S_W_DESC : MSA_3R_DESC_BASE<"asub_s.w", int_mips_asub_s_w,
1596                                        MSA128WOpnd>;
1597 class ASUB_S_D_DESC : MSA_3R_DESC_BASE<"asub_s.d", int_mips_asub_s_d,
1598                                        MSA128DOpnd>;
1599
1600 class ASUB_U_B_DESC : MSA_3R_DESC_BASE<"asub_u.b", int_mips_asub_u_b,
1601                                        MSA128BOpnd>;
1602 class ASUB_U_H_DESC : MSA_3R_DESC_BASE<"asub_u.h", int_mips_asub_u_h,
1603                                        MSA128HOpnd>;
1604 class ASUB_U_W_DESC : MSA_3R_DESC_BASE<"asub_u.w", int_mips_asub_u_w,
1605                                        MSA128WOpnd>;
1606 class ASUB_U_D_DESC : MSA_3R_DESC_BASE<"asub_u.d", int_mips_asub_u_d,
1607                                        MSA128DOpnd>;
1608
1609 class AVE_S_B_DESC : MSA_3R_DESC_BASE<"ave_s.b", int_mips_ave_s_b, MSA128BOpnd>,
1610                      IsCommutable;
1611 class AVE_S_H_DESC : MSA_3R_DESC_BASE<"ave_s.h", int_mips_ave_s_h, MSA128HOpnd>,
1612                      IsCommutable;
1613 class AVE_S_W_DESC : MSA_3R_DESC_BASE<"ave_s.w", int_mips_ave_s_w, MSA128WOpnd>,
1614                      IsCommutable;
1615 class AVE_S_D_DESC : MSA_3R_DESC_BASE<"ave_s.d", int_mips_ave_s_d, MSA128DOpnd>,
1616                      IsCommutable;
1617
1618 class AVE_U_B_DESC : MSA_3R_DESC_BASE<"ave_u.b", int_mips_ave_u_b, MSA128BOpnd>,
1619                      IsCommutable;
1620 class AVE_U_H_DESC : MSA_3R_DESC_BASE<"ave_u.h", int_mips_ave_u_h, MSA128HOpnd>,
1621                      IsCommutable;
1622 class AVE_U_W_DESC : MSA_3R_DESC_BASE<"ave_u.w", int_mips_ave_u_w, MSA128WOpnd>,
1623                      IsCommutable;
1624 class AVE_U_D_DESC : MSA_3R_DESC_BASE<"ave_u.d", int_mips_ave_u_d, MSA128DOpnd>,
1625                      IsCommutable;
1626
1627 class AVER_S_B_DESC : MSA_3R_DESC_BASE<"aver_s.b", int_mips_aver_s_b,
1628                                        MSA128BOpnd>, IsCommutable;
1629 class AVER_S_H_DESC : MSA_3R_DESC_BASE<"aver_s.h", int_mips_aver_s_h,
1630                                        MSA128HOpnd>, IsCommutable;
1631 class AVER_S_W_DESC : MSA_3R_DESC_BASE<"aver_s.w", int_mips_aver_s_w,
1632                                        MSA128WOpnd>, IsCommutable;
1633 class AVER_S_D_DESC : MSA_3R_DESC_BASE<"aver_s.d", int_mips_aver_s_d,
1634                                        MSA128DOpnd>, IsCommutable;
1635
1636 class AVER_U_B_DESC : MSA_3R_DESC_BASE<"aver_u.b", int_mips_aver_u_b,
1637                                        MSA128BOpnd>, IsCommutable;
1638 class AVER_U_H_DESC : MSA_3R_DESC_BASE<"aver_u.h", int_mips_aver_u_h,
1639                                        MSA128HOpnd>, IsCommutable;
1640 class AVER_U_W_DESC : MSA_3R_DESC_BASE<"aver_u.w", int_mips_aver_u_w,
1641                                        MSA128WOpnd>, IsCommutable;
1642 class AVER_U_D_DESC : MSA_3R_DESC_BASE<"aver_u.d", int_mips_aver_u_d,
1643                                        MSA128DOpnd>, IsCommutable;
1644
1645 class BCLR_B_DESC : MSA_3R_DESC_BASE<"bclr.b", vbclr_b, MSA128BOpnd>;
1646 class BCLR_H_DESC : MSA_3R_DESC_BASE<"bclr.h", vbclr_h, MSA128HOpnd>;
1647 class BCLR_W_DESC : MSA_3R_DESC_BASE<"bclr.w", vbclr_w, MSA128WOpnd>;
1648 class BCLR_D_DESC : MSA_3R_DESC_BASE<"bclr.d", vbclr_d, MSA128DOpnd>;
1649
1650 class BCLRI_B_DESC : MSA_BIT_B_DESC_BASE<"bclri.b", and, vsplat_uimm_inv_pow2,
1651                                          MSA128BOpnd>;
1652 class BCLRI_H_DESC : MSA_BIT_H_DESC_BASE<"bclri.h", and, vsplat_uimm_inv_pow2,
1653                                          MSA128HOpnd>;
1654 class BCLRI_W_DESC : MSA_BIT_W_DESC_BASE<"bclri.w", and, vsplat_uimm_inv_pow2,
1655                                          MSA128WOpnd>;
1656 class BCLRI_D_DESC : MSA_BIT_D_DESC_BASE<"bclri.d", and, vsplat_uimm_inv_pow2,
1657                                          MSA128DOpnd>;
1658
1659 class BINSL_B_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.b", int_mips_binsl_b,
1660                                             MSA128BOpnd>;
1661 class BINSL_H_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.h", int_mips_binsl_h,
1662                                             MSA128HOpnd>;
1663 class BINSL_W_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.w", int_mips_binsl_w,
1664                                             MSA128WOpnd>;
1665 class BINSL_D_DESC : MSA_3R_BINSX_DESC_BASE<"binsl.d", int_mips_binsl_d,
1666                                             MSA128DOpnd>;
1667
1668 class BINSLI_B_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.b", v16i8, MSA128BOpnd>;
1669 class BINSLI_H_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.h", v8i16, MSA128HOpnd>;
1670 class BINSLI_W_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.w", v4i32, MSA128WOpnd>;
1671 class BINSLI_D_DESC : MSA_BIT_BINSLI_DESC_BASE<"binsli.d", v2i64, MSA128DOpnd>;
1672
1673 class BINSR_B_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.b", int_mips_binsr_b,
1674                                             MSA128BOpnd>;
1675 class BINSR_H_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.h", int_mips_binsr_h,
1676                                             MSA128HOpnd>;
1677 class BINSR_W_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.w", int_mips_binsr_w,
1678                                             MSA128WOpnd>;
1679 class BINSR_D_DESC : MSA_3R_BINSX_DESC_BASE<"binsr.d", int_mips_binsr_d,
1680                                             MSA128DOpnd>;
1681
1682 class BINSRI_B_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.b", v16i8, MSA128BOpnd>;
1683 class BINSRI_H_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.h", v8i16, MSA128HOpnd>;
1684 class BINSRI_W_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.w", v4i32, MSA128WOpnd>;
1685 class BINSRI_D_DESC : MSA_BIT_BINSRI_DESC_BASE<"binsri.d", v2i64, MSA128DOpnd>;
1686
1687 class BMNZ_V_DESC {
1688   dag OutOperandList = (outs MSA128BOpnd:$wd);
1689   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1690                        MSA128BOpnd:$wt);
1691   string AsmString = "bmnz.v\t$wd, $ws, $wt";
1692   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wt,
1693                                                       MSA128BOpnd:$ws,
1694                                                       MSA128BOpnd:$wd_in))];
1695   InstrItinClass Itinerary = NoItinerary;
1696   string Constraints = "$wd = $wd_in";
1697 }
1698
1699 class BMNZI_B_DESC {
1700   dag OutOperandList = (outs MSA128BOpnd:$wd);
1701   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1702                            vsplat_uimm8:$u8);
1703   string AsmString = "bmnzi.b\t$wd, $ws, $u8";
1704   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect vsplati8_uimm8:$u8,
1705                                                       MSA128BOpnd:$ws,
1706                                                       MSA128BOpnd:$wd_in))];
1707   InstrItinClass Itinerary = NoItinerary;
1708   string Constraints = "$wd = $wd_in";
1709 }
1710
1711 class BMZ_V_DESC {
1712   dag OutOperandList = (outs MSA128BOpnd:$wd);
1713   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1714                        MSA128BOpnd:$wt);
1715   string AsmString = "bmz.v\t$wd, $ws, $wt";
1716   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wt,
1717                                                       MSA128BOpnd:$wd_in,
1718                                                       MSA128BOpnd:$ws))];
1719   InstrItinClass Itinerary = NoItinerary;
1720   string Constraints = "$wd = $wd_in";
1721 }
1722
1723 class BMZI_B_DESC {
1724   dag OutOperandList = (outs MSA128BOpnd:$wd);
1725   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1726                            vsplat_uimm8:$u8);
1727   string AsmString = "bmzi.b\t$wd, $ws, $u8";
1728   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect vsplati8_uimm8:$u8,
1729                                                       MSA128BOpnd:$wd_in,
1730                                                       MSA128BOpnd:$ws))];
1731   InstrItinClass Itinerary = NoItinerary;
1732   string Constraints = "$wd = $wd_in";
1733 }
1734
1735 class BNEG_B_DESC : MSA_3R_DESC_BASE<"bneg.b", vbneg_b, MSA128BOpnd>;
1736 class BNEG_H_DESC : MSA_3R_DESC_BASE<"bneg.h", vbneg_h, MSA128HOpnd>;
1737 class BNEG_W_DESC : MSA_3R_DESC_BASE<"bneg.w", vbneg_w, MSA128WOpnd>;
1738 class BNEG_D_DESC : MSA_3R_DESC_BASE<"bneg.d", vbneg_d, MSA128DOpnd>;
1739
1740 class BNEGI_B_DESC : MSA_BIT_B_DESC_BASE<"bnegi.b", xor, vsplat_uimm_pow2,
1741                                          MSA128BOpnd>;
1742 class BNEGI_H_DESC : MSA_BIT_H_DESC_BASE<"bnegi.h", xor, vsplat_uimm_pow2,
1743                                          MSA128HOpnd>;
1744 class BNEGI_W_DESC : MSA_BIT_W_DESC_BASE<"bnegi.w", xor, vsplat_uimm_pow2,
1745                                          MSA128WOpnd>;
1746 class BNEGI_D_DESC : MSA_BIT_D_DESC_BASE<"bnegi.d", xor, vsplat_uimm_pow2,
1747                                          MSA128DOpnd>;
1748
1749 class BNZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bnz.b", MSA128BOpnd>;
1750 class BNZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bnz.h", MSA128HOpnd>;
1751 class BNZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bnz.w", MSA128WOpnd>;
1752 class BNZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bnz.d", MSA128DOpnd>;
1753
1754 class BNZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bnz.v", MSA128BOpnd>;
1755
1756 class BSEL_V_DESC {
1757   dag OutOperandList = (outs MSA128BOpnd:$wd);
1758   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1759                        MSA128BOpnd:$wt);
1760   string AsmString = "bsel.v\t$wd, $ws, $wt";
1761   list<dag> Pattern = [(set MSA128BOpnd:$wd,
1762                         (vselect MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1763                                                   MSA128BOpnd:$wt))];
1764   InstrItinClass Itinerary = NoItinerary;
1765   string Constraints = "$wd = $wd_in";
1766 }
1767
1768 class BSELI_B_DESC {
1769   dag OutOperandList = (outs MSA128BOpnd:$wd);
1770   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1771                            vsplat_uimm8:$u8);
1772   string AsmString = "bseli.b\t$wd, $ws, $u8";
1773   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wd_in,
1774                                                       MSA128BOpnd:$ws,
1775                                                       vsplati8_uimm8:$u8))];
1776   InstrItinClass Itinerary = NoItinerary;
1777   string Constraints = "$wd = $wd_in";
1778 }
1779
1780 class BSET_B_DESC : MSA_3R_DESC_BASE<"bset.b", vbset_b, MSA128BOpnd>;
1781 class BSET_H_DESC : MSA_3R_DESC_BASE<"bset.h", vbset_h, MSA128HOpnd>;
1782 class BSET_W_DESC : MSA_3R_DESC_BASE<"bset.w", vbset_w, MSA128WOpnd>;
1783 class BSET_D_DESC : MSA_3R_DESC_BASE<"bset.d", vbset_d, MSA128DOpnd>;
1784
1785 class BSETI_B_DESC : MSA_BIT_B_DESC_BASE<"bseti.b", or, vsplat_uimm_pow2,
1786                                          MSA128BOpnd>;
1787 class BSETI_H_DESC : MSA_BIT_H_DESC_BASE<"bseti.h", or, vsplat_uimm_pow2,
1788                                          MSA128HOpnd>;
1789 class BSETI_W_DESC : MSA_BIT_W_DESC_BASE<"bseti.w", or, vsplat_uimm_pow2,
1790                                          MSA128WOpnd>;
1791 class BSETI_D_DESC : MSA_BIT_D_DESC_BASE<"bseti.d", or, vsplat_uimm_pow2,
1792                                          MSA128DOpnd>;
1793
1794 class BZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bz.b", MSA128BOpnd>;
1795 class BZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bz.h", MSA128HOpnd>;
1796 class BZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bz.w", MSA128WOpnd>;
1797 class BZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bz.d", MSA128DOpnd>;
1798
1799 class BZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bz.v", MSA128BOpnd>;
1800
1801 class CEQ_B_DESC : MSA_3R_DESC_BASE<"ceq.b", vseteq_v16i8, MSA128BOpnd>,
1802                    IsCommutable;
1803 class CEQ_H_DESC : MSA_3R_DESC_BASE<"ceq.h", vseteq_v8i16, MSA128HOpnd>,
1804                    IsCommutable;
1805 class CEQ_W_DESC : MSA_3R_DESC_BASE<"ceq.w", vseteq_v4i32, MSA128WOpnd>,
1806                    IsCommutable;
1807 class CEQ_D_DESC : MSA_3R_DESC_BASE<"ceq.d", vseteq_v2i64, MSA128DOpnd>,
1808                    IsCommutable;
1809
1810 class CEQI_B_DESC : MSA_I5_DESC_BASE<"ceqi.b", vseteq_v16i8, vsplati8_simm5,
1811                                      MSA128BOpnd>;
1812 class CEQI_H_DESC : MSA_I5_DESC_BASE<"ceqi.h", vseteq_v8i16, vsplati16_simm5,
1813                                      MSA128HOpnd>;
1814 class CEQI_W_DESC : MSA_I5_DESC_BASE<"ceqi.w", vseteq_v4i32, vsplati32_simm5,
1815                                      MSA128WOpnd>;
1816 class CEQI_D_DESC : MSA_I5_DESC_BASE<"ceqi.d", vseteq_v2i64, vsplati64_simm5,
1817                                      MSA128DOpnd>;
1818
1819 class CFCMSA_DESC {
1820   dag OutOperandList = (outs GPR32Opnd:$rd);
1821   dag InOperandList = (ins MSA128CROpnd:$cs);
1822   string AsmString = "cfcmsa\t$rd, $cs";
1823   InstrItinClass Itinerary = NoItinerary;
1824   bit hasSideEffects = 1;
1825 }
1826
1827 class CLE_S_B_DESC : MSA_3R_DESC_BASE<"cle_s.b", vsetle_v16i8, MSA128BOpnd>;
1828 class CLE_S_H_DESC : MSA_3R_DESC_BASE<"cle_s.h", vsetle_v8i16, MSA128HOpnd>;
1829 class CLE_S_W_DESC : MSA_3R_DESC_BASE<"cle_s.w", vsetle_v4i32, MSA128WOpnd>;
1830 class CLE_S_D_DESC : MSA_3R_DESC_BASE<"cle_s.d", vsetle_v2i64, MSA128DOpnd>;
1831
1832 class CLE_U_B_DESC : MSA_3R_DESC_BASE<"cle_u.b", vsetule_v16i8, MSA128BOpnd>;
1833 class CLE_U_H_DESC : MSA_3R_DESC_BASE<"cle_u.h", vsetule_v8i16, MSA128HOpnd>;
1834 class CLE_U_W_DESC : MSA_3R_DESC_BASE<"cle_u.w", vsetule_v4i32, MSA128WOpnd>;
1835 class CLE_U_D_DESC : MSA_3R_DESC_BASE<"cle_u.d", vsetule_v2i64, MSA128DOpnd>;
1836
1837 class CLEI_S_B_DESC : MSA_I5_DESC_BASE<"clei_s.b", vsetle_v16i8,
1838                                        vsplati8_simm5,  MSA128BOpnd>;
1839 class CLEI_S_H_DESC : MSA_I5_DESC_BASE<"clei_s.h", vsetle_v8i16,
1840                                        vsplati16_simm5, MSA128HOpnd>;
1841 class CLEI_S_W_DESC : MSA_I5_DESC_BASE<"clei_s.w", vsetle_v4i32,
1842                                        vsplati32_simm5, MSA128WOpnd>;
1843 class CLEI_S_D_DESC : MSA_I5_DESC_BASE<"clei_s.d", vsetle_v2i64,
1844                                        vsplati64_simm5, MSA128DOpnd>;
1845
1846 class CLEI_U_B_DESC : MSA_I5_DESC_BASE<"clei_u.b", vsetule_v16i8,
1847                                        vsplati8_uimm5,  MSA128BOpnd>;
1848 class CLEI_U_H_DESC : MSA_I5_DESC_BASE<"clei_u.h", vsetule_v8i16,
1849                                        vsplati16_uimm5, MSA128HOpnd>;
1850 class CLEI_U_W_DESC : MSA_I5_DESC_BASE<"clei_u.w", vsetule_v4i32,
1851                                        vsplati32_uimm5, MSA128WOpnd>;
1852 class CLEI_U_D_DESC : MSA_I5_DESC_BASE<"clei_u.d", vsetule_v2i64,
1853                                        vsplati64_uimm5, MSA128DOpnd>;
1854
1855 class CLT_S_B_DESC : MSA_3R_DESC_BASE<"clt_s.b", vsetlt_v16i8, MSA128BOpnd>;
1856 class CLT_S_H_DESC : MSA_3R_DESC_BASE<"clt_s.h", vsetlt_v8i16, MSA128HOpnd>;
1857 class CLT_S_W_DESC : MSA_3R_DESC_BASE<"clt_s.w", vsetlt_v4i32, MSA128WOpnd>;
1858 class CLT_S_D_DESC : MSA_3R_DESC_BASE<"clt_s.d", vsetlt_v2i64, MSA128DOpnd>;
1859
1860 class CLT_U_B_DESC : MSA_3R_DESC_BASE<"clt_u.b", vsetult_v16i8, MSA128BOpnd>;
1861 class CLT_U_H_DESC : MSA_3R_DESC_BASE<"clt_u.h", vsetult_v8i16, MSA128HOpnd>;
1862 class CLT_U_W_DESC : MSA_3R_DESC_BASE<"clt_u.w", vsetult_v4i32, MSA128WOpnd>;
1863 class CLT_U_D_DESC : MSA_3R_DESC_BASE<"clt_u.d", vsetult_v2i64, MSA128DOpnd>;
1864
1865 class CLTI_S_B_DESC : MSA_I5_DESC_BASE<"clti_s.b", vsetlt_v16i8,
1866                                        vsplati8_simm5, MSA128BOpnd>;
1867 class CLTI_S_H_DESC : MSA_I5_DESC_BASE<"clti_s.h", vsetlt_v8i16,
1868                                        vsplati16_simm5, MSA128HOpnd>;
1869 class CLTI_S_W_DESC : MSA_I5_DESC_BASE<"clti_s.w", vsetlt_v4i32,
1870                                        vsplati32_simm5, MSA128WOpnd>;
1871 class CLTI_S_D_DESC : MSA_I5_DESC_BASE<"clti_s.d", vsetlt_v2i64,
1872                                        vsplati64_simm5, MSA128DOpnd>;
1873
1874 class CLTI_U_B_DESC : MSA_I5_DESC_BASE<"clti_u.b", vsetult_v16i8,
1875                                        vsplati8_uimm5, MSA128BOpnd>;
1876 class CLTI_U_H_DESC : MSA_I5_DESC_BASE<"clti_u.h", vsetult_v8i16,
1877                                        vsplati16_uimm5, MSA128HOpnd>;
1878 class CLTI_U_W_DESC : MSA_I5_DESC_BASE<"clti_u.w", vsetult_v4i32,
1879                                        vsplati32_uimm5, MSA128WOpnd>;
1880 class CLTI_U_D_DESC : MSA_I5_DESC_BASE<"clti_u.d", vsetult_v2i64,
1881                                        vsplati64_uimm5, MSA128DOpnd>;
1882
1883 class COPY_S_B_DESC : MSA_COPY_DESC_BASE<"copy_s.b", vextract_sext_i8,  v16i8,
1884                                          GPR32Opnd, MSA128BOpnd>;
1885 class COPY_S_H_DESC : MSA_COPY_DESC_BASE<"copy_s.h", vextract_sext_i16, v8i16,
1886                                          GPR32Opnd, MSA128HOpnd>;
1887 class COPY_S_W_DESC : MSA_COPY_DESC_BASE<"copy_s.w", vextract_sext_i32, v4i32,
1888                                          GPR32Opnd, MSA128WOpnd>;
1889 class COPY_S_D_DESC : MSA_COPY_DESC_BASE<"copy_s.d", vextract_sext_i64, v2i64,
1890                                          GPR64Opnd, MSA128DOpnd>;
1891
1892 class COPY_U_B_DESC : MSA_COPY_DESC_BASE<"copy_u.b", vextract_zext_i8,  v16i8,
1893                                          GPR32Opnd, MSA128BOpnd>;
1894 class COPY_U_H_DESC : MSA_COPY_DESC_BASE<"copy_u.h", vextract_zext_i16, v8i16,
1895                                          GPR32Opnd, MSA128HOpnd>;
1896 class COPY_U_W_DESC : MSA_COPY_DESC_BASE<"copy_u.w", vextract_zext_i32, v4i32,
1897                                          GPR32Opnd, MSA128WOpnd>;
1898 class COPY_U_D_DESC : MSA_COPY_DESC_BASE<"copy_u.d", vextract_zext_i64, v2i64,
1899                                          GPR64Opnd, MSA128DOpnd>;
1900
1901 class COPY_FW_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v4f32, FGR32,
1902                                                  MSA128W>;
1903 class COPY_FD_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v2f64, FGR64,
1904                                                  MSA128D>;
1905
1906 class CTCMSA_DESC {
1907   dag OutOperandList = (outs);
1908   dag InOperandList = (ins MSA128CROpnd:$cd, GPR32Opnd:$rs);
1909   string AsmString = "ctcmsa\t$cd, $rs";
1910   InstrItinClass Itinerary = NoItinerary;
1911   bit hasSideEffects = 1;
1912 }
1913
1914 class DIV_S_B_DESC : MSA_3R_DESC_BASE<"div_s.b", sdiv, MSA128BOpnd>;
1915 class DIV_S_H_DESC : MSA_3R_DESC_BASE<"div_s.h", sdiv, MSA128HOpnd>;
1916 class DIV_S_W_DESC : MSA_3R_DESC_BASE<"div_s.w", sdiv, MSA128WOpnd>;
1917 class DIV_S_D_DESC : MSA_3R_DESC_BASE<"div_s.d", sdiv, MSA128DOpnd>;
1918
1919 class DIV_U_B_DESC : MSA_3R_DESC_BASE<"div_u.b", udiv, MSA128BOpnd>;
1920 class DIV_U_H_DESC : MSA_3R_DESC_BASE<"div_u.h", udiv, MSA128HOpnd>;
1921 class DIV_U_W_DESC : MSA_3R_DESC_BASE<"div_u.w", udiv, MSA128WOpnd>;
1922 class DIV_U_D_DESC : MSA_3R_DESC_BASE<"div_u.d", udiv, MSA128DOpnd>;
1923
1924 class DOTP_S_H_DESC : MSA_3R_DESC_BASE<"dotp_s.h", int_mips_dotp_s_h,
1925                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1926                       IsCommutable;
1927 class DOTP_S_W_DESC : MSA_3R_DESC_BASE<"dotp_s.w", int_mips_dotp_s_w,
1928                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1929                       IsCommutable;
1930 class DOTP_S_D_DESC : MSA_3R_DESC_BASE<"dotp_s.d", int_mips_dotp_s_d,
1931                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1932                       IsCommutable;
1933
1934 class DOTP_U_H_DESC : MSA_3R_DESC_BASE<"dotp_u.h", int_mips_dotp_u_h,
1935                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1936                       IsCommutable;
1937 class DOTP_U_W_DESC : MSA_3R_DESC_BASE<"dotp_u.w", int_mips_dotp_u_w,
1938                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1939                       IsCommutable;
1940 class DOTP_U_D_DESC : MSA_3R_DESC_BASE<"dotp_u.d", int_mips_dotp_u_d,
1941                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1942                       IsCommutable;
1943
1944 class DPADD_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.h", int_mips_dpadd_s_h,
1945                                            MSA128HOpnd, MSA128BOpnd,
1946                                            MSA128BOpnd>, IsCommutable;
1947 class DPADD_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.w", int_mips_dpadd_s_w,
1948                                            MSA128WOpnd, MSA128HOpnd,
1949                                            MSA128HOpnd>, IsCommutable;
1950 class DPADD_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.d", int_mips_dpadd_s_d,
1951                                            MSA128DOpnd, MSA128WOpnd,
1952                                            MSA128WOpnd>, IsCommutable;
1953
1954 class DPADD_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.h", int_mips_dpadd_u_h,
1955                                            MSA128HOpnd, MSA128BOpnd,
1956                                            MSA128BOpnd>, IsCommutable;
1957 class DPADD_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.w", int_mips_dpadd_u_w,
1958                                            MSA128WOpnd, MSA128HOpnd,
1959                                            MSA128HOpnd>, IsCommutable;
1960 class DPADD_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.d", int_mips_dpadd_u_d,
1961                                            MSA128DOpnd, MSA128WOpnd,
1962                                            MSA128WOpnd>, IsCommutable;
1963
1964 class DPSUB_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.h", int_mips_dpsub_s_h,
1965                                            MSA128HOpnd, MSA128BOpnd,
1966                                            MSA128BOpnd>;
1967 class DPSUB_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.w", int_mips_dpsub_s_w,
1968                                            MSA128WOpnd, MSA128HOpnd,
1969                                            MSA128HOpnd>;
1970 class DPSUB_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.d", int_mips_dpsub_s_d,
1971                                            MSA128DOpnd, MSA128WOpnd,
1972                                            MSA128WOpnd>;
1973
1974 class DPSUB_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.h", int_mips_dpsub_u_h,
1975                                            MSA128HOpnd, MSA128BOpnd,
1976                                            MSA128BOpnd>;
1977 class DPSUB_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.w", int_mips_dpsub_u_w,
1978                                            MSA128WOpnd, MSA128HOpnd,
1979                                            MSA128HOpnd>;
1980 class DPSUB_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.d", int_mips_dpsub_u_d,
1981                                            MSA128DOpnd, MSA128WOpnd,
1982                                            MSA128WOpnd>;
1983
1984 class FADD_W_DESC : MSA_3RF_DESC_BASE<"fadd.w", fadd, MSA128WOpnd>,
1985                     IsCommutable;
1986 class FADD_D_DESC : MSA_3RF_DESC_BASE<"fadd.d", fadd, MSA128DOpnd>,
1987                     IsCommutable;
1988
1989 class FCAF_W_DESC : MSA_3RF_DESC_BASE<"fcaf.w", int_mips_fcaf_w, MSA128WOpnd>,
1990                     IsCommutable;
1991 class FCAF_D_DESC : MSA_3RF_DESC_BASE<"fcaf.d", int_mips_fcaf_d, MSA128DOpnd>,
1992                     IsCommutable;
1993
1994 class FCEQ_W_DESC : MSA_3RF_DESC_BASE<"fceq.w", vfsetoeq_v4f32, MSA128WOpnd>,
1995                     IsCommutable;
1996 class FCEQ_D_DESC : MSA_3RF_DESC_BASE<"fceq.d", vfsetoeq_v2f64, MSA128DOpnd>,
1997                     IsCommutable;
1998
1999 class FCLASS_W_DESC : MSA_2RF_DESC_BASE<"fclass.w", int_mips_fclass_w,
2000                                         MSA128WOpnd>;
2001 class FCLASS_D_DESC : MSA_2RF_DESC_BASE<"fclass.d", int_mips_fclass_d,
2002                                         MSA128DOpnd>;
2003
2004 class FCLE_W_DESC : MSA_3RF_DESC_BASE<"fcle.w", vfsetole_v4f32, MSA128WOpnd>;
2005 class FCLE_D_DESC : MSA_3RF_DESC_BASE<"fcle.d", vfsetole_v2f64, MSA128DOpnd>;
2006
2007 class FCLT_W_DESC : MSA_3RF_DESC_BASE<"fclt.w", vfsetolt_v4f32, MSA128WOpnd>;
2008 class FCLT_D_DESC : MSA_3RF_DESC_BASE<"fclt.d", vfsetolt_v2f64, MSA128DOpnd>;
2009
2010 class FCNE_W_DESC : MSA_3RF_DESC_BASE<"fcne.w", vfsetone_v4f32, MSA128WOpnd>,
2011                     IsCommutable;
2012 class FCNE_D_DESC : MSA_3RF_DESC_BASE<"fcne.d", vfsetone_v2f64, MSA128DOpnd>,
2013                     IsCommutable;
2014
2015 class FCOR_W_DESC : MSA_3RF_DESC_BASE<"fcor.w", vfsetord_v4f32, MSA128WOpnd>,
2016                     IsCommutable;
2017 class FCOR_D_DESC : MSA_3RF_DESC_BASE<"fcor.d", vfsetord_v2f64, MSA128DOpnd>,
2018                     IsCommutable;
2019
2020 class FCUEQ_W_DESC : MSA_3RF_DESC_BASE<"fcueq.w", vfsetueq_v4f32, MSA128WOpnd>,
2021                      IsCommutable;
2022 class FCUEQ_D_DESC : MSA_3RF_DESC_BASE<"fcueq.d", vfsetueq_v2f64, MSA128DOpnd>,
2023                      IsCommutable;
2024
2025 class FCULE_W_DESC : MSA_3RF_DESC_BASE<"fcule.w", vfsetule_v4f32, MSA128WOpnd>,
2026                      IsCommutable;
2027 class FCULE_D_DESC : MSA_3RF_DESC_BASE<"fcule.d", vfsetule_v2f64, MSA128DOpnd>,
2028                      IsCommutable;
2029
2030 class FCULT_W_DESC : MSA_3RF_DESC_BASE<"fcult.w", vfsetult_v4f32, MSA128WOpnd>,
2031                      IsCommutable;
2032 class FCULT_D_DESC : MSA_3RF_DESC_BASE<"fcult.d", vfsetult_v2f64, MSA128DOpnd>,
2033                      IsCommutable;
2034
2035 class FCUN_W_DESC : MSA_3RF_DESC_BASE<"fcun.w", vfsetun_v4f32, MSA128WOpnd>,
2036                     IsCommutable;
2037 class FCUN_D_DESC : MSA_3RF_DESC_BASE<"fcun.d", vfsetun_v2f64, MSA128DOpnd>,
2038                     IsCommutable;
2039
2040 class FCUNE_W_DESC : MSA_3RF_DESC_BASE<"fcune.w", vfsetune_v4f32, MSA128WOpnd>,
2041                      IsCommutable;
2042 class FCUNE_D_DESC : MSA_3RF_DESC_BASE<"fcune.d", vfsetune_v2f64, MSA128DOpnd>,
2043                      IsCommutable;
2044
2045 class FDIV_W_DESC : MSA_3RF_DESC_BASE<"fdiv.w", fdiv, MSA128WOpnd>;
2046 class FDIV_D_DESC : MSA_3RF_DESC_BASE<"fdiv.d", fdiv, MSA128DOpnd>;
2047
2048 class FEXDO_H_DESC : MSA_3RF_DESC_BASE<"fexdo.h", int_mips_fexdo_h,
2049                                        MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
2050 class FEXDO_W_DESC : MSA_3RF_DESC_BASE<"fexdo.w", int_mips_fexdo_w,
2051                                        MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
2052
2053 // The fexp2.df instruction multiplies the first operand by 2 to the power of
2054 // the second operand. We therefore need a pseudo-insn in order to invent the
2055 // 1.0 when we only need to match ISD::FEXP2.
2056 class FEXP2_W_DESC : MSA_3RF_DESC_BASE<"fexp2.w", mul_fexp2, MSA128WOpnd>;
2057 class FEXP2_D_DESC : MSA_3RF_DESC_BASE<"fexp2.d", mul_fexp2, MSA128DOpnd>;
2058 let usesCustomInserter = 1 in {
2059   class FEXP2_W_1_PSEUDO_DESC :
2060       MSAPseudo<(outs MSA128W:$wd), (ins MSA128W:$ws),
2061                 [(set MSA128W:$wd, (fexp2 MSA128W:$ws))]>;
2062   class FEXP2_D_1_PSEUDO_DESC :
2063       MSAPseudo<(outs MSA128D:$wd), (ins MSA128D:$ws),
2064                 [(set MSA128D:$wd, (fexp2 MSA128D:$ws))]>;
2065 }
2066
2067 class FEXUPL_W_DESC : MSA_2RF_DESC_BASE<"fexupl.w", int_mips_fexupl_w,
2068                                         MSA128WOpnd, MSA128HOpnd>;
2069 class FEXUPL_D_DESC : MSA_2RF_DESC_BASE<"fexupl.d", int_mips_fexupl_d,
2070                                         MSA128DOpnd, MSA128WOpnd>;
2071
2072 class FEXUPR_W_DESC : MSA_2RF_DESC_BASE<"fexupr.w", int_mips_fexupr_w,
2073                                         MSA128WOpnd, MSA128HOpnd>;
2074 class FEXUPR_D_DESC : MSA_2RF_DESC_BASE<"fexupr.d", int_mips_fexupr_d,
2075                                         MSA128DOpnd, MSA128WOpnd>;
2076
2077 class FFINT_S_W_DESC : MSA_2RF_DESC_BASE<"ffint_s.w", sint_to_fp, MSA128WOpnd>;
2078 class FFINT_S_D_DESC : MSA_2RF_DESC_BASE<"ffint_s.d", sint_to_fp, MSA128DOpnd>;
2079
2080 class FFINT_U_W_DESC : MSA_2RF_DESC_BASE<"ffint_u.w", uint_to_fp, MSA128WOpnd>;
2081 class FFINT_U_D_DESC : MSA_2RF_DESC_BASE<"ffint_u.d", uint_to_fp, MSA128DOpnd>;
2082
2083 class FFQL_W_DESC : MSA_2RF_DESC_BASE<"ffql.w", int_mips_ffql_w,
2084                                       MSA128WOpnd, MSA128HOpnd>;
2085 class FFQL_D_DESC : MSA_2RF_DESC_BASE<"ffql.d", int_mips_ffql_d,
2086                                       MSA128DOpnd, MSA128WOpnd>;
2087
2088 class FFQR_W_DESC : MSA_2RF_DESC_BASE<"ffqr.w", int_mips_ffqr_w,
2089                                       MSA128WOpnd, MSA128HOpnd>;
2090 class FFQR_D_DESC : MSA_2RF_DESC_BASE<"ffqr.d", int_mips_ffqr_d,
2091                                       MSA128DOpnd, MSA128WOpnd>;
2092
2093 class FILL_B_DESC : MSA_2R_FILL_DESC_BASE<"fill.b", v16i8, vsplati8,
2094                                           MSA128BOpnd, GPR32Opnd>;
2095 class FILL_H_DESC : MSA_2R_FILL_DESC_BASE<"fill.h", v8i16, vsplati16,
2096                                           MSA128HOpnd, GPR32Opnd>;
2097 class FILL_W_DESC : MSA_2R_FILL_DESC_BASE<"fill.w", v4i32, vsplati32,
2098                                           MSA128WOpnd, GPR32Opnd>;
2099 class FILL_D_DESC : MSA_2R_FILL_DESC_BASE<"fill.d", v2i64, vsplati64,
2100                                           MSA128DOpnd, GPR64Opnd>;
2101
2102 class FILL_FW_PSEUDO_DESC : MSA_2R_FILL_PSEUDO_BASE<v4f32, vsplatf32, MSA128W,
2103                                                     FGR32>;
2104 class FILL_FD_PSEUDO_DESC : MSA_2R_FILL_PSEUDO_BASE<v2f64, vsplatf64, MSA128D,
2105                                                     FGR64>;
2106
2107 class FLOG2_W_DESC : MSA_2RF_DESC_BASE<"flog2.w", flog2, MSA128WOpnd>;
2108 class FLOG2_D_DESC : MSA_2RF_DESC_BASE<"flog2.d", flog2, MSA128DOpnd>;
2109
2110 class FMADD_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.w", fma, MSA128WOpnd>;
2111 class FMADD_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.d", fma, MSA128DOpnd>;
2112
2113 class FMAX_W_DESC : MSA_3RF_DESC_BASE<"fmax.w", int_mips_fmax_w, MSA128WOpnd>;
2114 class FMAX_D_DESC : MSA_3RF_DESC_BASE<"fmax.d", int_mips_fmax_d, MSA128DOpnd>;
2115
2116 class FMAX_A_W_DESC : MSA_3RF_DESC_BASE<"fmax_a.w", int_mips_fmax_a_w,
2117                                         MSA128WOpnd>;
2118 class FMAX_A_D_DESC : MSA_3RF_DESC_BASE<"fmax_a.d", int_mips_fmax_a_d,
2119                                         MSA128DOpnd>;
2120
2121 class FMIN_W_DESC : MSA_3RF_DESC_BASE<"fmin.w", int_mips_fmin_w, MSA128WOpnd>;
2122 class FMIN_D_DESC : MSA_3RF_DESC_BASE<"fmin.d", int_mips_fmin_d, MSA128DOpnd>;
2123
2124 class FMIN_A_W_DESC : MSA_3RF_DESC_BASE<"fmin_a.w", int_mips_fmin_a_w,
2125                                         MSA128WOpnd>;
2126 class FMIN_A_D_DESC : MSA_3RF_DESC_BASE<"fmin_a.d", int_mips_fmin_a_d,
2127                                         MSA128DOpnd>;
2128
2129 class FMSUB_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.w", fms, MSA128WOpnd>;
2130 class FMSUB_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.d", fms, MSA128DOpnd>;
2131
2132 class FMUL_W_DESC : MSA_3RF_DESC_BASE<"fmul.w", fmul, MSA128WOpnd>;
2133 class FMUL_D_DESC : MSA_3RF_DESC_BASE<"fmul.d", fmul, MSA128DOpnd>;
2134
2135 class FRINT_W_DESC : MSA_2RF_DESC_BASE<"frint.w", frint, MSA128WOpnd>;
2136 class FRINT_D_DESC : MSA_2RF_DESC_BASE<"frint.d", frint, MSA128DOpnd>;
2137
2138 class FRCP_W_DESC : MSA_2RF_DESC_BASE<"frcp.w", int_mips_frcp_w, MSA128WOpnd>;
2139 class FRCP_D_DESC : MSA_2RF_DESC_BASE<"frcp.d", int_mips_frcp_d, MSA128DOpnd>;
2140
2141 class FRSQRT_W_DESC : MSA_2RF_DESC_BASE<"frsqrt.w", int_mips_frsqrt_w,
2142                                         MSA128WOpnd>;
2143 class FRSQRT_D_DESC : MSA_2RF_DESC_BASE<"frsqrt.d", int_mips_frsqrt_d,
2144                                         MSA128DOpnd>;
2145
2146 class FSAF_W_DESC : MSA_3RF_DESC_BASE<"fsaf.w", int_mips_fsaf_w, MSA128WOpnd>;
2147 class FSAF_D_DESC : MSA_3RF_DESC_BASE<"fsaf.d", int_mips_fsaf_d, MSA128DOpnd>;
2148
2149 class FSEQ_W_DESC : MSA_3RF_DESC_BASE<"fseq.w", int_mips_fseq_w, MSA128WOpnd>;
2150 class FSEQ_D_DESC : MSA_3RF_DESC_BASE<"fseq.d", int_mips_fseq_d, MSA128DOpnd>;
2151
2152 class FSLE_W_DESC : MSA_3RF_DESC_BASE<"fsle.w", int_mips_fsle_w, MSA128WOpnd>;
2153 class FSLE_D_DESC : MSA_3RF_DESC_BASE<"fsle.d", int_mips_fsle_d, MSA128DOpnd>;
2154
2155 class FSLT_W_DESC : MSA_3RF_DESC_BASE<"fslt.w", int_mips_fslt_w, MSA128WOpnd>;
2156 class FSLT_D_DESC : MSA_3RF_DESC_BASE<"fslt.d", int_mips_fslt_d, MSA128DOpnd>;
2157
2158 class FSNE_W_DESC : MSA_3RF_DESC_BASE<"fsne.w", int_mips_fsne_w, MSA128WOpnd>;
2159 class FSNE_D_DESC : MSA_3RF_DESC_BASE<"fsne.d", int_mips_fsne_d, MSA128DOpnd>;
2160
2161 class FSOR_W_DESC : MSA_3RF_DESC_BASE<"fsor.w", int_mips_fsor_w, MSA128WOpnd>;
2162 class FSOR_D_DESC : MSA_3RF_DESC_BASE<"fsor.d", int_mips_fsor_d, MSA128DOpnd>;
2163
2164 class FSQRT_W_DESC : MSA_2RF_DESC_BASE<"fsqrt.w", fsqrt, MSA128WOpnd>;
2165 class FSQRT_D_DESC : MSA_2RF_DESC_BASE<"fsqrt.d", fsqrt, MSA128DOpnd>;
2166
2167 class FSUB_W_DESC : MSA_3RF_DESC_BASE<"fsub.w", fsub, MSA128WOpnd>;
2168 class FSUB_D_DESC : MSA_3RF_DESC_BASE<"fsub.d", fsub, MSA128DOpnd>;
2169
2170 class FSUEQ_W_DESC : MSA_3RF_DESC_BASE<"fsueq.w", int_mips_fsueq_w,
2171                                        MSA128WOpnd>;
2172 class FSUEQ_D_DESC : MSA_3RF_DESC_BASE<"fsueq.d", int_mips_fsueq_d,
2173                                        MSA128DOpnd>;
2174
2175 class FSULE_W_DESC : MSA_3RF_DESC_BASE<"fsule.w", int_mips_fsule_w,
2176                                        MSA128WOpnd>;
2177 class FSULE_D_DESC : MSA_3RF_DESC_BASE<"fsule.d", int_mips_fsule_d,
2178                                        MSA128DOpnd>;
2179
2180 class FSULT_W_DESC : MSA_3RF_DESC_BASE<"fsult.w", int_mips_fsult_w,
2181                                        MSA128WOpnd>;
2182 class FSULT_D_DESC : MSA_3RF_DESC_BASE<"fsult.d", int_mips_fsult_d,
2183                                        MSA128DOpnd>;
2184
2185 class FSUN_W_DESC : MSA_3RF_DESC_BASE<"fsun.w", int_mips_fsun_w,
2186                                       MSA128WOpnd>;
2187 class FSUN_D_DESC : MSA_3RF_DESC_BASE<"fsun.d", int_mips_fsun_d,
2188                                       MSA128DOpnd>;
2189
2190 class FSUNE_W_DESC : MSA_3RF_DESC_BASE<"fsune.w", int_mips_fsune_w,
2191                                        MSA128WOpnd>;
2192 class FSUNE_D_DESC : MSA_3RF_DESC_BASE<"fsune.d", int_mips_fsune_d,
2193                                        MSA128DOpnd>;
2194
2195 class FTINT_S_W_DESC : MSA_2RF_DESC_BASE<"ftint_s.w", int_mips_ftint_s_w,
2196                                          MSA128WOpnd>;
2197 class FTINT_S_D_DESC : MSA_2RF_DESC_BASE<"ftint_s.d", int_mips_ftint_s_d,
2198                                          MSA128DOpnd>;
2199
2200 class FTINT_U_W_DESC : MSA_2RF_DESC_BASE<"ftint_u.w", int_mips_ftint_u_w,
2201                                          MSA128WOpnd>;
2202 class FTINT_U_D_DESC : MSA_2RF_DESC_BASE<"ftint_u.d", int_mips_ftint_u_d,
2203                                          MSA128DOpnd>;
2204
2205 class FTQ_H_DESC : MSA_3RF_DESC_BASE<"ftq.h", int_mips_ftq_h,
2206                                      MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
2207 class FTQ_W_DESC : MSA_3RF_DESC_BASE<"ftq.w", int_mips_ftq_w,
2208                                      MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
2209
2210 class FTRUNC_S_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.w", fp_to_sint,
2211                                           MSA128WOpnd>;
2212 class FTRUNC_S_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.d", fp_to_sint,
2213                                           MSA128DOpnd>;
2214
2215 class FTRUNC_U_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.w", fp_to_uint,
2216                                           MSA128WOpnd>;
2217 class FTRUNC_U_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.d", fp_to_uint,
2218                                           MSA128DOpnd>;
2219
2220 class HADD_S_H_DESC : MSA_3R_DESC_BASE<"hadd_s.h", int_mips_hadd_s_h,
2221                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2222 class HADD_S_W_DESC : MSA_3R_DESC_BASE<"hadd_s.w", int_mips_hadd_s_w,
2223                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2224 class HADD_S_D_DESC : MSA_3R_DESC_BASE<"hadd_s.d", int_mips_hadd_s_d,
2225                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2226
2227 class HADD_U_H_DESC : MSA_3R_DESC_BASE<"hadd_u.h", int_mips_hadd_u_h,
2228                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2229 class HADD_U_W_DESC : MSA_3R_DESC_BASE<"hadd_u.w", int_mips_hadd_u_w,
2230                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2231 class HADD_U_D_DESC : MSA_3R_DESC_BASE<"hadd_u.d", int_mips_hadd_u_d,
2232                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2233
2234 class HSUB_S_H_DESC : MSA_3R_DESC_BASE<"hsub_s.h", int_mips_hsub_s_h,
2235                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2236 class HSUB_S_W_DESC : MSA_3R_DESC_BASE<"hsub_s.w", int_mips_hsub_s_w,
2237                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2238 class HSUB_S_D_DESC : MSA_3R_DESC_BASE<"hsub_s.d", int_mips_hsub_s_d,
2239                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2240
2241 class HSUB_U_H_DESC : MSA_3R_DESC_BASE<"hsub_u.h", int_mips_hsub_u_h,
2242                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
2243 class HSUB_U_W_DESC : MSA_3R_DESC_BASE<"hsub_u.w", int_mips_hsub_u_w,
2244                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
2245 class HSUB_U_D_DESC : MSA_3R_DESC_BASE<"hsub_u.d", int_mips_hsub_u_d,
2246                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
2247
2248 class ILVEV_B_DESC : MSA_3R_DESC_BASE<"ilvev.b", MipsILVEV, MSA128BOpnd>;
2249 class ILVEV_H_DESC : MSA_3R_DESC_BASE<"ilvev.h", MipsILVEV, MSA128HOpnd>;
2250 class ILVEV_W_DESC : MSA_3R_DESC_BASE<"ilvev.w", MipsILVEV, MSA128WOpnd>;
2251 class ILVEV_D_DESC : MSA_3R_DESC_BASE<"ilvev.d", MipsILVEV, MSA128DOpnd>;
2252
2253 class ILVL_B_DESC : MSA_3R_DESC_BASE<"ilvl.b", MipsILVL, MSA128BOpnd>;
2254 class ILVL_H_DESC : MSA_3R_DESC_BASE<"ilvl.h", MipsILVL, MSA128HOpnd>;
2255 class ILVL_W_DESC : MSA_3R_DESC_BASE<"ilvl.w", MipsILVL, MSA128WOpnd>;
2256 class ILVL_D_DESC : MSA_3R_DESC_BASE<"ilvl.d", MipsILVL, MSA128DOpnd>;
2257
2258 class ILVOD_B_DESC : MSA_3R_DESC_BASE<"ilvod.b", MipsILVOD, MSA128BOpnd>;
2259 class ILVOD_H_DESC : MSA_3R_DESC_BASE<"ilvod.h", MipsILVOD, MSA128HOpnd>;
2260 class ILVOD_W_DESC : MSA_3R_DESC_BASE<"ilvod.w", MipsILVOD, MSA128WOpnd>;
2261 class ILVOD_D_DESC : MSA_3R_DESC_BASE<"ilvod.d", MipsILVOD, MSA128DOpnd>;
2262
2263 class ILVR_B_DESC : MSA_3R_DESC_BASE<"ilvr.b", MipsILVR, MSA128BOpnd>;
2264 class ILVR_H_DESC : MSA_3R_DESC_BASE<"ilvr.h", MipsILVR, MSA128HOpnd>;
2265 class ILVR_W_DESC : MSA_3R_DESC_BASE<"ilvr.w", MipsILVR, MSA128WOpnd>;
2266 class ILVR_D_DESC : MSA_3R_DESC_BASE<"ilvr.d", MipsILVR, MSA128DOpnd>;
2267
2268 class INSERT_B_DESC : MSA_INSERT_DESC_BASE<"insert.b", vinsert_v16i8,
2269                                            MSA128BOpnd, GPR32Opnd>;
2270 class INSERT_H_DESC : MSA_INSERT_DESC_BASE<"insert.h", vinsert_v8i16,
2271                                            MSA128HOpnd, GPR32Opnd>;
2272 class INSERT_W_DESC : MSA_INSERT_DESC_BASE<"insert.w", vinsert_v4i32,
2273                                            MSA128WOpnd, GPR32Opnd>;
2274 class INSERT_D_DESC : MSA_INSERT_DESC_BASE<"insert.d", vinsert_v2i64,
2275                                            MSA128DOpnd, GPR64Opnd>;
2276
2277 class INSERT_FW_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v4f32,
2278                                                      MSA128WOpnd, FGR32Opnd>;
2279 class INSERT_FD_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v2f64,
2280                                                      MSA128DOpnd, FGR64Opnd>;
2281
2282 class INSVE_B_DESC : MSA_INSVE_DESC_BASE<"insve.b", int_mips_insve_b,
2283                                          MSA128BOpnd>;
2284 class INSVE_H_DESC : MSA_INSVE_DESC_BASE<"insve.h", int_mips_insve_h,
2285                                          MSA128HOpnd>;
2286 class INSVE_W_DESC : MSA_INSVE_DESC_BASE<"insve.w", int_mips_insve_w,
2287                                          MSA128WOpnd>;
2288 class INSVE_D_DESC : MSA_INSVE_DESC_BASE<"insve.d", int_mips_insve_d,
2289                                          MSA128DOpnd>;
2290
2291 class LD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2292                    ValueType TyNode, RegisterOperand ROWD,
2293                    Operand MemOpnd = mem_msa, ComplexPattern Addr = addrimm10,
2294                    InstrItinClass itin = NoItinerary> {
2295   dag OutOperandList = (outs ROWD:$wd);
2296   dag InOperandList = (ins MemOpnd:$addr);
2297   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2298   list<dag> Pattern = [(set ROWD:$wd, (TyNode (OpNode Addr:$addr)))];
2299   InstrItinClass Itinerary = itin;
2300   string DecoderMethod = "DecodeMSA128Mem";
2301 }
2302
2303 class LD_B_DESC : LD_DESC_BASE<"ld.b", load, v16i8, MSA128BOpnd>;
2304 class LD_H_DESC : LD_DESC_BASE<"ld.h", load, v8i16, MSA128HOpnd>;
2305 class LD_W_DESC : LD_DESC_BASE<"ld.w", load, v4i32, MSA128WOpnd>;
2306 class LD_D_DESC : LD_DESC_BASE<"ld.d", load, v2i64, MSA128DOpnd>;
2307
2308 class LDI_B_DESC : MSA_I10_LDI_DESC_BASE<"ldi.b", MSA128BOpnd>;
2309 class LDI_H_DESC : MSA_I10_LDI_DESC_BASE<"ldi.h", MSA128HOpnd>;
2310 class LDI_W_DESC : MSA_I10_LDI_DESC_BASE<"ldi.w", MSA128WOpnd>;
2311 class LDI_D_DESC : MSA_I10_LDI_DESC_BASE<"ldi.d", MSA128DOpnd>;
2312
2313 class LSA_DESC_BASE<string instr_asm, RegisterOperand RORD,
2314                     RegisterOperand RORS = RORD, RegisterOperand RORT = RORD,
2315                     InstrItinClass itin = NoItinerary > {
2316   dag OutOperandList = (outs RORD:$rd);
2317   dag InOperandList = (ins RORS:$rs, RORT:$rt, LSAImm:$sa);
2318   string AsmString = !strconcat(instr_asm, "\t$rd, $rs, $rt, $sa");
2319   list<dag> Pattern = [(set RORD:$rd, (add RORT:$rt,
2320                                                 (shl RORS:$rs,
2321                                                      immZExt2Lsa:$sa)))];
2322   InstrItinClass Itinerary = itin;
2323 }
2324
2325 class LSA_DESC : LSA_DESC_BASE<"lsa", GPR32Opnd>;
2326 class DLSA_DESC : LSA_DESC_BASE<"dlsa", GPR64Opnd>;
2327
2328 class MADD_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.h", int_mips_madd_q_h,
2329                                             MSA128HOpnd>;
2330 class MADD_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.w", int_mips_madd_q_w,
2331                                             MSA128WOpnd>;
2332
2333 class MADDR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.h", int_mips_maddr_q_h,
2334                                              MSA128HOpnd>;
2335 class MADDR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.w", int_mips_maddr_q_w,
2336                                              MSA128WOpnd>;
2337
2338 class MADDV_B_DESC : MSA_3R_4R_DESC_BASE<"maddv.b", muladd, MSA128BOpnd>;
2339 class MADDV_H_DESC : MSA_3R_4R_DESC_BASE<"maddv.h", muladd, MSA128HOpnd>;
2340 class MADDV_W_DESC : MSA_3R_4R_DESC_BASE<"maddv.w", muladd, MSA128WOpnd>;
2341 class MADDV_D_DESC : MSA_3R_4R_DESC_BASE<"maddv.d", muladd, MSA128DOpnd>;
2342
2343 class MAX_A_B_DESC : MSA_3R_DESC_BASE<"max_a.b", int_mips_max_a_b, MSA128BOpnd>;
2344 class MAX_A_H_DESC : MSA_3R_DESC_BASE<"max_a.h", int_mips_max_a_h, MSA128HOpnd>;
2345 class MAX_A_W_DESC : MSA_3R_DESC_BASE<"max_a.w", int_mips_max_a_w, MSA128WOpnd>;
2346 class MAX_A_D_DESC : MSA_3R_DESC_BASE<"max_a.d", int_mips_max_a_d, MSA128DOpnd>;
2347
2348 class MAX_S_B_DESC : MSA_3R_DESC_BASE<"max_s.b", MipsVSMax, MSA128BOpnd>;
2349 class MAX_S_H_DESC : MSA_3R_DESC_BASE<"max_s.h", MipsVSMax, MSA128HOpnd>;
2350 class MAX_S_W_DESC : MSA_3R_DESC_BASE<"max_s.w", MipsVSMax, MSA128WOpnd>;
2351 class MAX_S_D_DESC : MSA_3R_DESC_BASE<"max_s.d", MipsVSMax, MSA128DOpnd>;
2352
2353 class MAX_U_B_DESC : MSA_3R_DESC_BASE<"max_u.b", MipsVUMax, MSA128BOpnd>;
2354 class MAX_U_H_DESC : MSA_3R_DESC_BASE<"max_u.h", MipsVUMax, MSA128HOpnd>;
2355 class MAX_U_W_DESC : MSA_3R_DESC_BASE<"max_u.w", MipsVUMax, MSA128WOpnd>;
2356 class MAX_U_D_DESC : MSA_3R_DESC_BASE<"max_u.d", MipsVUMax, MSA128DOpnd>;
2357
2358 class MAXI_S_B_DESC : MSA_I5_DESC_BASE<"maxi_s.b", MipsVSMax, vsplati8_simm5,
2359                                        MSA128BOpnd>;
2360 class MAXI_S_H_DESC : MSA_I5_DESC_BASE<"maxi_s.h", MipsVSMax, vsplati16_simm5,
2361                                        MSA128HOpnd>;
2362 class MAXI_S_W_DESC : MSA_I5_DESC_BASE<"maxi_s.w", MipsVSMax, vsplati32_simm5,
2363                                        MSA128WOpnd>;
2364 class MAXI_S_D_DESC : MSA_I5_DESC_BASE<"maxi_s.d", MipsVSMax, vsplati64_simm5,
2365                                        MSA128DOpnd>;
2366
2367 class MAXI_U_B_DESC : MSA_I5_DESC_BASE<"maxi_u.b", MipsVUMax, vsplati8_uimm5,
2368                                        MSA128BOpnd>;
2369 class MAXI_U_H_DESC : MSA_I5_DESC_BASE<"maxi_u.h", MipsVUMax, vsplati16_uimm5,
2370                                        MSA128HOpnd>;
2371 class MAXI_U_W_DESC : MSA_I5_DESC_BASE<"maxi_u.w", MipsVUMax, vsplati32_uimm5,
2372                                        MSA128WOpnd>;
2373 class MAXI_U_D_DESC : MSA_I5_DESC_BASE<"maxi_u.d", MipsVUMax, vsplati64_uimm5,
2374                                        MSA128DOpnd>;
2375
2376 class MIN_A_B_DESC : MSA_3R_DESC_BASE<"min_a.b", int_mips_min_a_b, MSA128BOpnd>;
2377 class MIN_A_H_DESC : MSA_3R_DESC_BASE<"min_a.h", int_mips_min_a_h, MSA128HOpnd>;
2378 class MIN_A_W_DESC : MSA_3R_DESC_BASE<"min_a.w", int_mips_min_a_w, MSA128WOpnd>;
2379 class MIN_A_D_DESC : MSA_3R_DESC_BASE<"min_a.d", int_mips_min_a_d, MSA128DOpnd>;
2380
2381 class MIN_S_B_DESC : MSA_3R_DESC_BASE<"min_s.b", MipsVSMin, MSA128BOpnd>;
2382 class MIN_S_H_DESC : MSA_3R_DESC_BASE<"min_s.h", MipsVSMin, MSA128HOpnd>;
2383 class MIN_S_W_DESC : MSA_3R_DESC_BASE<"min_s.w", MipsVSMin, MSA128WOpnd>;
2384 class MIN_S_D_DESC : MSA_3R_DESC_BASE<"min_s.d", MipsVSMin, MSA128DOpnd>;
2385
2386 class MIN_U_B_DESC : MSA_3R_DESC_BASE<"min_u.b", MipsVUMin, MSA128BOpnd>;
2387 class MIN_U_H_DESC : MSA_3R_DESC_BASE<"min_u.h", MipsVUMin, MSA128HOpnd>;
2388 class MIN_U_W_DESC : MSA_3R_DESC_BASE<"min_u.w", MipsVUMin, MSA128WOpnd>;
2389 class MIN_U_D_DESC : MSA_3R_DESC_BASE<"min_u.d", MipsVUMin, MSA128DOpnd>;
2390
2391 class MINI_S_B_DESC : MSA_I5_DESC_BASE<"mini_s.b", MipsVSMin, vsplati8_simm5,
2392                                        MSA128BOpnd>;
2393 class MINI_S_H_DESC : MSA_I5_DESC_BASE<"mini_s.h", MipsVSMin, vsplati16_simm5,
2394                                        MSA128HOpnd>;
2395 class MINI_S_W_DESC : MSA_I5_DESC_BASE<"mini_s.w", MipsVSMin, vsplati32_simm5,
2396                                        MSA128WOpnd>;
2397 class MINI_S_D_DESC : MSA_I5_DESC_BASE<"mini_s.d", MipsVSMin, vsplati64_simm5,
2398                                        MSA128DOpnd>;
2399
2400 class MINI_U_B_DESC : MSA_I5_DESC_BASE<"mini_u.b", MipsVUMin, vsplati8_uimm5,
2401                                        MSA128BOpnd>;
2402 class MINI_U_H_DESC : MSA_I5_DESC_BASE<"mini_u.h", MipsVUMin, vsplati16_uimm5,
2403                                        MSA128HOpnd>;
2404 class MINI_U_W_DESC : MSA_I5_DESC_BASE<"mini_u.w", MipsVUMin, vsplati32_uimm5,
2405                                        MSA128WOpnd>;
2406 class MINI_U_D_DESC : MSA_I5_DESC_BASE<"mini_u.d", MipsVUMin, vsplati64_uimm5,
2407                                        MSA128DOpnd>;
2408
2409 class MOD_S_B_DESC : MSA_3R_DESC_BASE<"mod_s.b", srem, MSA128BOpnd>;
2410 class MOD_S_H_DESC : MSA_3R_DESC_BASE<"mod_s.h", srem, MSA128HOpnd>;
2411 class MOD_S_W_DESC : MSA_3R_DESC_BASE<"mod_s.w", srem, MSA128WOpnd>;
2412 class MOD_S_D_DESC : MSA_3R_DESC_BASE<"mod_s.d", srem, MSA128DOpnd>;
2413
2414 class MOD_U_B_DESC : MSA_3R_DESC_BASE<"mod_u.b", urem, MSA128BOpnd>;
2415 class MOD_U_H_DESC : MSA_3R_DESC_BASE<"mod_u.h", urem, MSA128HOpnd>;
2416 class MOD_U_W_DESC : MSA_3R_DESC_BASE<"mod_u.w", urem, MSA128WOpnd>;
2417 class MOD_U_D_DESC : MSA_3R_DESC_BASE<"mod_u.d", urem, MSA128DOpnd>;
2418
2419 class MOVE_V_DESC {
2420   dag OutOperandList = (outs MSA128BOpnd:$wd);
2421   dag InOperandList = (ins MSA128BOpnd:$ws);
2422   string AsmString = "move.v\t$wd, $ws";
2423   list<dag> Pattern = [];
2424   InstrItinClass Itinerary = NoItinerary;
2425 }
2426
2427 class MSUB_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.h", int_mips_msub_q_h,
2428                                             MSA128HOpnd>;
2429 class MSUB_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.w", int_mips_msub_q_w,
2430                                             MSA128WOpnd>;
2431
2432 class MSUBR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.h", int_mips_msubr_q_h,
2433                                              MSA128HOpnd>;
2434 class MSUBR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.w", int_mips_msubr_q_w,
2435                                              MSA128WOpnd>;
2436
2437 class MSUBV_B_DESC : MSA_3R_4R_DESC_BASE<"msubv.b", mulsub, MSA128BOpnd>;
2438 class MSUBV_H_DESC : MSA_3R_4R_DESC_BASE<"msubv.h", mulsub, MSA128HOpnd>;
2439 class MSUBV_W_DESC : MSA_3R_4R_DESC_BASE<"msubv.w", mulsub, MSA128WOpnd>;
2440 class MSUBV_D_DESC : MSA_3R_4R_DESC_BASE<"msubv.d", mulsub, MSA128DOpnd>;
2441
2442 class MUL_Q_H_DESC : MSA_3RF_DESC_BASE<"mul_q.h", int_mips_mul_q_h,
2443                                        MSA128HOpnd>;
2444 class MUL_Q_W_DESC : MSA_3RF_DESC_BASE<"mul_q.w", int_mips_mul_q_w,
2445                                        MSA128WOpnd>;
2446
2447 class MULR_Q_H_DESC : MSA_3RF_DESC_BASE<"mulr_q.h", int_mips_mulr_q_h,
2448                                         MSA128HOpnd>;
2449 class MULR_Q_W_DESC : MSA_3RF_DESC_BASE<"mulr_q.w", int_mips_mulr_q_w,
2450                                         MSA128WOpnd>;
2451
2452 class MULV_B_DESC : MSA_3R_DESC_BASE<"mulv.b", mul, MSA128BOpnd>;
2453 class MULV_H_DESC : MSA_3R_DESC_BASE<"mulv.h", mul, MSA128HOpnd>;
2454 class MULV_W_DESC : MSA_3R_DESC_BASE<"mulv.w", mul, MSA128WOpnd>;
2455 class MULV_D_DESC : MSA_3R_DESC_BASE<"mulv.d", mul, MSA128DOpnd>;
2456
2457 class NLOC_B_DESC : MSA_2R_DESC_BASE<"nloc.b", int_mips_nloc_b, MSA128BOpnd>;
2458 class NLOC_H_DESC : MSA_2R_DESC_BASE<"nloc.h", int_mips_nloc_h, MSA128HOpnd>;
2459 class NLOC_W_DESC : MSA_2R_DESC_BASE<"nloc.w", int_mips_nloc_w, MSA128WOpnd>;
2460 class NLOC_D_DESC : MSA_2R_DESC_BASE<"nloc.d", int_mips_nloc_d, MSA128DOpnd>;
2461
2462 class NLZC_B_DESC : MSA_2R_DESC_BASE<"nlzc.b", ctlz, MSA128BOpnd>;
2463 class NLZC_H_DESC : MSA_2R_DESC_BASE<"nlzc.h", ctlz, MSA128HOpnd>;
2464 class NLZC_W_DESC : MSA_2R_DESC_BASE<"nlzc.w", ctlz, MSA128WOpnd>;
2465 class NLZC_D_DESC : MSA_2R_DESC_BASE<"nlzc.d", ctlz, MSA128DOpnd>;
2466
2467 class NOR_V_DESC : MSA_VEC_DESC_BASE<"nor.v", MipsVNOR, MSA128BOpnd>;
2468 class NOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128HOpnd>;
2469 class NOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128WOpnd>;
2470 class NOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128DOpnd>;
2471
2472 class NORI_B_DESC : MSA_I8_DESC_BASE<"nori.b", MipsVNOR, vsplati8_uimm8,
2473                                      MSA128BOpnd>;
2474
2475 class OR_V_DESC : MSA_VEC_DESC_BASE<"or.v", or, MSA128BOpnd>;
2476 class OR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128HOpnd>;
2477 class OR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128WOpnd>;
2478 class OR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128DOpnd>;
2479
2480 class ORI_B_DESC : MSA_I8_DESC_BASE<"ori.b", or, vsplati8_uimm8, MSA128BOpnd>;
2481
2482 class PCKEV_B_DESC : MSA_3R_DESC_BASE<"pckev.b", MipsPCKEV, MSA128BOpnd>;
2483 class PCKEV_H_DESC : MSA_3R_DESC_BASE<"pckev.h", MipsPCKEV, MSA128HOpnd>;
2484 class PCKEV_W_DESC : MSA_3R_DESC_BASE<"pckev.w", MipsPCKEV, MSA128WOpnd>;
2485 class PCKEV_D_DESC : MSA_3R_DESC_BASE<"pckev.d", MipsPCKEV, MSA128DOpnd>;
2486
2487 class PCKOD_B_DESC : MSA_3R_DESC_BASE<"pckod.b", MipsPCKOD, MSA128BOpnd>;
2488 class PCKOD_H_DESC : MSA_3R_DESC_BASE<"pckod.h", MipsPCKOD, MSA128HOpnd>;
2489 class PCKOD_W_DESC : MSA_3R_DESC_BASE<"pckod.w", MipsPCKOD, MSA128WOpnd>;
2490 class PCKOD_D_DESC : MSA_3R_DESC_BASE<"pckod.d", MipsPCKOD, MSA128DOpnd>;
2491
2492 class PCNT_B_DESC : MSA_2R_DESC_BASE<"pcnt.b", ctpop, MSA128BOpnd>;
2493 class PCNT_H_DESC : MSA_2R_DESC_BASE<"pcnt.h", ctpop, MSA128HOpnd>;
2494 class PCNT_W_DESC : MSA_2R_DESC_BASE<"pcnt.w", ctpop, MSA128WOpnd>;
2495 class PCNT_D_DESC : MSA_2R_DESC_BASE<"pcnt.d", ctpop, MSA128DOpnd>;
2496
2497 class SAT_S_B_DESC : MSA_BIT_B_X_DESC_BASE<"sat_s.b", int_mips_sat_s_b,
2498                                            MSA128BOpnd>;
2499 class SAT_S_H_DESC : MSA_BIT_H_X_DESC_BASE<"sat_s.h", int_mips_sat_s_h,
2500                                            MSA128HOpnd>;
2501 class SAT_S_W_DESC : MSA_BIT_W_X_DESC_BASE<"sat_s.w", int_mips_sat_s_w,
2502                                            MSA128WOpnd>;
2503 class SAT_S_D_DESC : MSA_BIT_D_X_DESC_BASE<"sat_s.d", int_mips_sat_s_d,
2504                                            MSA128DOpnd>;
2505
2506 class SAT_U_B_DESC : MSA_BIT_B_X_DESC_BASE<"sat_u.b", int_mips_sat_u_b,
2507                                            MSA128BOpnd>;
2508 class SAT_U_H_DESC : MSA_BIT_H_X_DESC_BASE<"sat_u.h", int_mips_sat_u_h,
2509                                            MSA128HOpnd>;
2510 class SAT_U_W_DESC : MSA_BIT_W_X_DESC_BASE<"sat_u.w", int_mips_sat_u_w,
2511                                            MSA128WOpnd>;
2512 class SAT_U_D_DESC : MSA_BIT_D_X_DESC_BASE<"sat_u.d", int_mips_sat_u_d,
2513                                            MSA128DOpnd>;
2514
2515 class SHF_B_DESC : MSA_I8_SHF_DESC_BASE<"shf.b", MSA128BOpnd>;
2516 class SHF_H_DESC : MSA_I8_SHF_DESC_BASE<"shf.h", MSA128HOpnd>;
2517 class SHF_W_DESC : MSA_I8_SHF_DESC_BASE<"shf.w", MSA128WOpnd>;
2518
2519 class SLD_B_DESC : MSA_3R_SLD_DESC_BASE<"sld.b", int_mips_sld_b, MSA128BOpnd>;
2520 class SLD_H_DESC : MSA_3R_SLD_DESC_BASE<"sld.h", int_mips_sld_h, MSA128HOpnd>;
2521 class SLD_W_DESC : MSA_3R_SLD_DESC_BASE<"sld.w", int_mips_sld_w, MSA128WOpnd>;
2522 class SLD_D_DESC : MSA_3R_SLD_DESC_BASE<"sld.d", int_mips_sld_d, MSA128DOpnd>;
2523
2524 class SLDI_B_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.b", int_mips_sldi_b,
2525                                           MSA128BOpnd>;
2526 class SLDI_H_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.h", int_mips_sldi_h,
2527                                           MSA128HOpnd>;
2528 class SLDI_W_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.w", int_mips_sldi_w,
2529                                           MSA128WOpnd>;
2530 class SLDI_D_DESC : MSA_ELM_SLD_DESC_BASE<"sldi.d", int_mips_sldi_d,
2531                                           MSA128DOpnd>;
2532
2533 class SLL_B_DESC : MSA_3R_DESC_BASE<"sll.b", shl, MSA128BOpnd>;
2534 class SLL_H_DESC : MSA_3R_DESC_BASE<"sll.h", shl, MSA128HOpnd>;
2535 class SLL_W_DESC : MSA_3R_DESC_BASE<"sll.w", shl, MSA128WOpnd>;
2536 class SLL_D_DESC : MSA_3R_DESC_BASE<"sll.d", shl, MSA128DOpnd>;
2537
2538 class SLLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.b", shl, vsplati8_uimm3,
2539                                             MSA128BOpnd>;
2540 class SLLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.h", shl, vsplati16_uimm4,
2541                                             MSA128HOpnd>;
2542 class SLLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.w", shl, vsplati32_uimm5,
2543                                             MSA128WOpnd>;
2544 class SLLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.d", shl, vsplati64_uimm6,
2545                                             MSA128DOpnd>;
2546
2547 class SPLAT_B_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.b", vsplati8_elt,
2548                                             MSA128BOpnd>;
2549 class SPLAT_H_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.h", vsplati16_elt,
2550                                             MSA128HOpnd>;
2551 class SPLAT_W_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.w", vsplati32_elt,
2552                                             MSA128WOpnd>;
2553 class SPLAT_D_DESC : MSA_3R_SPLAT_DESC_BASE<"splat.d", vsplati64_elt,
2554                                             MSA128DOpnd>;
2555
2556 class SPLATI_B_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.b", vsplati8_uimm4,
2557                                               MSA128BOpnd>;
2558 class SPLATI_H_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.h", vsplati16_uimm3,
2559                                               MSA128HOpnd>;
2560 class SPLATI_W_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.w", vsplati32_uimm2,
2561                                               MSA128WOpnd>;
2562 class SPLATI_D_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.d", vsplati64_uimm1,
2563                                               MSA128DOpnd>;
2564
2565 class SRA_B_DESC : MSA_3R_DESC_BASE<"sra.b", sra, MSA128BOpnd>;
2566 class SRA_H_DESC : MSA_3R_DESC_BASE<"sra.h", sra, MSA128HOpnd>;
2567 class SRA_W_DESC : MSA_3R_DESC_BASE<"sra.w", sra, MSA128WOpnd>;
2568 class SRA_D_DESC : MSA_3R_DESC_BASE<"sra.d", sra, MSA128DOpnd>;
2569
2570 class SRAI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.b", sra, vsplati8_uimm3,
2571                                             MSA128BOpnd>;
2572 class SRAI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.h", sra, vsplati16_uimm4,
2573                                             MSA128HOpnd>;
2574 class SRAI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.w", sra, vsplati32_uimm5,
2575                                             MSA128WOpnd>;
2576 class SRAI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.d", sra, vsplati64_uimm6,
2577                                             MSA128DOpnd>;
2578
2579 class SRAR_B_DESC : MSA_3R_DESC_BASE<"srar.b", int_mips_srar_b, MSA128BOpnd>;
2580 class SRAR_H_DESC : MSA_3R_DESC_BASE<"srar.h", int_mips_srar_h, MSA128HOpnd>;
2581 class SRAR_W_DESC : MSA_3R_DESC_BASE<"srar.w", int_mips_srar_w, MSA128WOpnd>;
2582 class SRAR_D_DESC : MSA_3R_DESC_BASE<"srar.d", int_mips_srar_d, MSA128DOpnd>;
2583
2584 class SRARI_B_DESC : MSA_BIT_B_X_DESC_BASE<"srari.b", int_mips_srari_b,
2585                                            MSA128BOpnd>;
2586 class SRARI_H_DESC : MSA_BIT_H_X_DESC_BASE<"srari.h", int_mips_srari_h,
2587                                            MSA128HOpnd>;
2588 class SRARI_W_DESC : MSA_BIT_W_X_DESC_BASE<"srari.w", int_mips_srari_w,
2589                                            MSA128WOpnd>;
2590 class SRARI_D_DESC : MSA_BIT_D_X_DESC_BASE<"srari.d", int_mips_srari_d,
2591                                            MSA128DOpnd>;
2592
2593 class SRL_B_DESC : MSA_3R_DESC_BASE<"srl.b", srl, MSA128BOpnd>;
2594 class SRL_H_DESC : MSA_3R_DESC_BASE<"srl.h", srl, MSA128HOpnd>;
2595 class SRL_W_DESC : MSA_3R_DESC_BASE<"srl.w", srl, MSA128WOpnd>;
2596 class SRL_D_DESC : MSA_3R_DESC_BASE<"srl.d", srl, MSA128DOpnd>;
2597
2598 class SRLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.b", srl, vsplati8_uimm3,
2599                                             MSA128BOpnd>;
2600 class SRLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.h", srl, vsplati16_uimm4,
2601                                             MSA128HOpnd>;
2602 class SRLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.w", srl, vsplati32_uimm5,
2603                                             MSA128WOpnd>;
2604 class SRLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.d", srl, vsplati64_uimm6,
2605                                             MSA128DOpnd>;
2606
2607 class SRLR_B_DESC : MSA_3R_DESC_BASE<"srlr.b", int_mips_srlr_b, MSA128BOpnd>;
2608 class SRLR_H_DESC : MSA_3R_DESC_BASE<"srlr.h", int_mips_srlr_h, MSA128HOpnd>;
2609 class SRLR_W_DESC : MSA_3R_DESC_BASE<"srlr.w", int_mips_srlr_w, MSA128WOpnd>;
2610 class SRLR_D_DESC : MSA_3R_DESC_BASE<"srlr.d", int_mips_srlr_d, MSA128DOpnd>;
2611
2612 class SRLRI_B_DESC : MSA_BIT_B_X_DESC_BASE<"srlri.b", int_mips_srlri_b,
2613                                            MSA128BOpnd>;
2614 class SRLRI_H_DESC : MSA_BIT_H_X_DESC_BASE<"srlri.h", int_mips_srlri_h,
2615                                            MSA128HOpnd>;
2616 class SRLRI_W_DESC : MSA_BIT_W_X_DESC_BASE<"srlri.w", int_mips_srlri_w,
2617                                            MSA128WOpnd>;
2618 class SRLRI_D_DESC : MSA_BIT_D_X_DESC_BASE<"srlri.d", int_mips_srlri_d,
2619                                            MSA128DOpnd>;
2620
2621 class ST_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2622                    ValueType TyNode, RegisterOperand ROWD,
2623                    Operand MemOpnd = mem_msa, ComplexPattern Addr = addrimm10,
2624                    InstrItinClass itin = NoItinerary> {
2625   dag OutOperandList = (outs);
2626   dag InOperandList = (ins ROWD:$wd, MemOpnd:$addr);
2627   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2628   list<dag> Pattern = [(OpNode (TyNode ROWD:$wd), Addr:$addr)];
2629   InstrItinClass Itinerary = itin;
2630   string DecoderMethod = "DecodeMSA128Mem";
2631 }
2632
2633 class ST_B_DESC : ST_DESC_BASE<"st.b", store, v16i8, MSA128BOpnd>;
2634 class ST_H_DESC : ST_DESC_BASE<"st.h", store, v8i16, MSA128HOpnd>;
2635 class ST_W_DESC : ST_DESC_BASE<"st.w", store, v4i32, MSA128WOpnd>;
2636 class ST_D_DESC : ST_DESC_BASE<"st.d", store, v2i64, MSA128DOpnd>;
2637
2638 class SUBS_S_B_DESC : MSA_3R_DESC_BASE<"subs_s.b", int_mips_subs_s_b,
2639                                        MSA128BOpnd>;
2640 class SUBS_S_H_DESC : MSA_3R_DESC_BASE<"subs_s.h", int_mips_subs_s_h,
2641                                        MSA128HOpnd>;
2642 class SUBS_S_W_DESC : MSA_3R_DESC_BASE<"subs_s.w", int_mips_subs_s_w,
2643                                        MSA128WOpnd>;
2644 class SUBS_S_D_DESC : MSA_3R_DESC_BASE<"subs_s.d", int_mips_subs_s_d,
2645                                        MSA128DOpnd>;
2646
2647 class SUBS_U_B_DESC : MSA_3R_DESC_BASE<"subs_u.b", int_mips_subs_u_b,
2648                                        MSA128BOpnd>;
2649 class SUBS_U_H_DESC : MSA_3R_DESC_BASE<"subs_u.h", int_mips_subs_u_h,
2650                                        MSA128HOpnd>;
2651 class SUBS_U_W_DESC : MSA_3R_DESC_BASE<"subs_u.w", int_mips_subs_u_w,
2652                                        MSA128WOpnd>;
2653 class SUBS_U_D_DESC : MSA_3R_DESC_BASE<"subs_u.d", int_mips_subs_u_d,
2654                                        MSA128DOpnd>;
2655
2656 class SUBSUS_U_B_DESC : MSA_3R_DESC_BASE<"subsus_u.b", int_mips_subsus_u_b,
2657                                          MSA128BOpnd>;
2658 class SUBSUS_U_H_DESC : MSA_3R_DESC_BASE<"subsus_u.h", int_mips_subsus_u_h,
2659                                          MSA128HOpnd>;
2660 class SUBSUS_U_W_DESC : MSA_3R_DESC_BASE<"subsus_u.w", int_mips_subsus_u_w,
2661                                          MSA128WOpnd>;
2662 class SUBSUS_U_D_DESC : MSA_3R_DESC_BASE<"subsus_u.d", int_mips_subsus_u_d,
2663                                          MSA128DOpnd>;
2664
2665 class SUBSUU_S_B_DESC : MSA_3R_DESC_BASE<"subsuu_s.b", int_mips_subsuu_s_b,
2666                                          MSA128BOpnd>;
2667 class SUBSUU_S_H_DESC : MSA_3R_DESC_BASE<"subsuu_s.h", int_mips_subsuu_s_h,
2668                                          MSA128HOpnd>;
2669 class SUBSUU_S_W_DESC : MSA_3R_DESC_BASE<"subsuu_s.w", int_mips_subsuu_s_w,
2670                                          MSA128WOpnd>;
2671 class SUBSUU_S_D_DESC : MSA_3R_DESC_BASE<"subsuu_s.d", int_mips_subsuu_s_d,
2672                                          MSA128DOpnd>;
2673
2674 class SUBV_B_DESC : MSA_3R_DESC_BASE<"subv.b", sub, MSA128BOpnd>;
2675 class SUBV_H_DESC : MSA_3R_DESC_BASE<"subv.h", sub, MSA128HOpnd>;
2676 class SUBV_W_DESC : MSA_3R_DESC_BASE<"subv.w", sub, MSA128WOpnd>;
2677 class SUBV_D_DESC : MSA_3R_DESC_BASE<"subv.d", sub, MSA128DOpnd>;
2678
2679 class SUBVI_B_DESC : MSA_I5_DESC_BASE<"subvi.b", sub, vsplati8_uimm5,
2680                                       MSA128BOpnd>;
2681 class SUBVI_H_DESC : MSA_I5_DESC_BASE<"subvi.h", sub, vsplati16_uimm5,
2682                                       MSA128HOpnd>;
2683 class SUBVI_W_DESC : MSA_I5_DESC_BASE<"subvi.w", sub, vsplati32_uimm5,
2684                                       MSA128WOpnd>;
2685 class SUBVI_D_DESC : MSA_I5_DESC_BASE<"subvi.d", sub, vsplati64_uimm5,
2686                                       MSA128DOpnd>;
2687
2688 class VSHF_B_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.b", MSA128BOpnd>;
2689 class VSHF_H_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.h", MSA128HOpnd>;
2690 class VSHF_W_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.w", MSA128WOpnd>;
2691 class VSHF_D_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.d", MSA128DOpnd>;
2692
2693 class XOR_V_DESC : MSA_VEC_DESC_BASE<"xor.v", xor, MSA128BOpnd>;
2694 class XOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128HOpnd>;
2695 class XOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128WOpnd>;
2696 class XOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128DOpnd>;
2697
2698 class XORI_B_DESC : MSA_I8_DESC_BASE<"xori.b", xor, vsplati8_uimm8,
2699                                      MSA128BOpnd>;
2700
2701 // Instruction defs.
2702 def ADD_A_B : ADD_A_B_ENC, ADD_A_B_DESC;
2703 def ADD_A_H : ADD_A_H_ENC, ADD_A_H_DESC;
2704 def ADD_A_W : ADD_A_W_ENC, ADD_A_W_DESC;
2705 def ADD_A_D : ADD_A_D_ENC, ADD_A_D_DESC;
2706
2707 def ADDS_A_B : ADDS_A_B_ENC, ADDS_A_B_DESC;
2708 def ADDS_A_H : ADDS_A_H_ENC, ADDS_A_H_DESC;
2709 def ADDS_A_W : ADDS_A_W_ENC, ADDS_A_W_DESC;
2710 def ADDS_A_D : ADDS_A_D_ENC, ADDS_A_D_DESC;
2711
2712 def ADDS_S_B : ADDS_S_B_ENC, ADDS_S_B_DESC;
2713 def ADDS_S_H : ADDS_S_H_ENC, ADDS_S_H_DESC;
2714 def ADDS_S_W : ADDS_S_W_ENC, ADDS_S_W_DESC;
2715 def ADDS_S_D : ADDS_S_D_ENC, ADDS_S_D_DESC;
2716
2717 def ADDS_U_B : ADDS_U_B_ENC, ADDS_U_B_DESC;
2718 def ADDS_U_H : ADDS_U_H_ENC, ADDS_U_H_DESC;
2719 def ADDS_U_W : ADDS_U_W_ENC, ADDS_U_W_DESC;
2720 def ADDS_U_D : ADDS_U_D_ENC, ADDS_U_D_DESC;
2721
2722 def ADDV_B : ADDV_B_ENC, ADDV_B_DESC;
2723 def ADDV_H : ADDV_H_ENC, ADDV_H_DESC;
2724 def ADDV_W : ADDV_W_ENC, ADDV_W_DESC;
2725 def ADDV_D : ADDV_D_ENC, ADDV_D_DESC;
2726
2727 def ADDVI_B : ADDVI_B_ENC, ADDVI_B_DESC;
2728 def ADDVI_H : ADDVI_H_ENC, ADDVI_H_DESC;
2729 def ADDVI_W : ADDVI_W_ENC, ADDVI_W_DESC;
2730 def ADDVI_D : ADDVI_D_ENC, ADDVI_D_DESC;
2731
2732 def AND_V : AND_V_ENC, AND_V_DESC;
2733 def AND_V_H_PSEUDO : AND_V_H_PSEUDO_DESC,
2734                      PseudoInstExpansion<(AND_V MSA128BOpnd:$wd,
2735                                                 MSA128BOpnd:$ws,
2736                                                 MSA128BOpnd:$wt)>;
2737 def AND_V_W_PSEUDO : AND_V_W_PSEUDO_DESC,
2738                      PseudoInstExpansion<(AND_V MSA128BOpnd:$wd,
2739                                                 MSA128BOpnd:$ws,
2740                                                 MSA128BOpnd:$wt)>;
2741 def AND_V_D_PSEUDO : AND_V_D_PSEUDO_DESC,
2742                      PseudoInstExpansion<(AND_V MSA128BOpnd:$wd,
2743                                                 MSA128BOpnd:$ws,
2744                                                 MSA128BOpnd:$wt)>;
2745
2746 def ANDI_B : ANDI_B_ENC, ANDI_B_DESC;
2747
2748 def ASUB_S_B : ASUB_S_B_ENC, ASUB_S_B_DESC;
2749 def ASUB_S_H : ASUB_S_H_ENC, ASUB_S_H_DESC;
2750 def ASUB_S_W : ASUB_S_W_ENC, ASUB_S_W_DESC;
2751 def ASUB_S_D : ASUB_S_D_ENC, ASUB_S_D_DESC;
2752
2753 def ASUB_U_B : ASUB_U_B_ENC, ASUB_U_B_DESC;
2754 def ASUB_U_H : ASUB_U_H_ENC, ASUB_U_H_DESC;
2755 def ASUB_U_W : ASUB_U_W_ENC, ASUB_U_W_DESC;
2756 def ASUB_U_D : ASUB_U_D_ENC, ASUB_U_D_DESC;
2757
2758 def AVE_S_B : AVE_S_B_ENC, AVE_S_B_DESC;
2759 def AVE_S_H : AVE_S_H_ENC, AVE_S_H_DESC;
2760 def AVE_S_W : AVE_S_W_ENC, AVE_S_W_DESC;
2761 def AVE_S_D : AVE_S_D_ENC, AVE_S_D_DESC;
2762
2763 def AVE_U_B : AVE_U_B_ENC, AVE_U_B_DESC;
2764 def AVE_U_H : AVE_U_H_ENC, AVE_U_H_DESC;
2765 def AVE_U_W : AVE_U_W_ENC, AVE_U_W_DESC;
2766 def AVE_U_D : AVE_U_D_ENC, AVE_U_D_DESC;
2767
2768 def AVER_S_B : AVER_S_B_ENC, AVER_S_B_DESC;
2769 def AVER_S_H : AVER_S_H_ENC, AVER_S_H_DESC;
2770 def AVER_S_W : AVER_S_W_ENC, AVER_S_W_DESC;
2771 def AVER_S_D : AVER_S_D_ENC, AVER_S_D_DESC;
2772
2773 def AVER_U_B : AVER_U_B_ENC, AVER_U_B_DESC;
2774 def AVER_U_H : AVER_U_H_ENC, AVER_U_H_DESC;
2775 def AVER_U_W : AVER_U_W_ENC, AVER_U_W_DESC;
2776 def AVER_U_D : AVER_U_D_ENC, AVER_U_D_DESC;
2777
2778 def BCLR_B : BCLR_B_ENC, BCLR_B_DESC;
2779 def BCLR_H : BCLR_H_ENC, BCLR_H_DESC;
2780 def BCLR_W : BCLR_W_ENC, BCLR_W_DESC;
2781 def BCLR_D : BCLR_D_ENC, BCLR_D_DESC;
2782
2783 def BCLRI_B : BCLRI_B_ENC, BCLRI_B_DESC;
2784 def BCLRI_H : BCLRI_H_ENC, BCLRI_H_DESC;
2785 def BCLRI_W : BCLRI_W_ENC, BCLRI_W_DESC;
2786 def BCLRI_D : BCLRI_D_ENC, BCLRI_D_DESC;
2787
2788 def BINSL_B : BINSL_B_ENC, BINSL_B_DESC;
2789 def BINSL_H : BINSL_H_ENC, BINSL_H_DESC;
2790 def BINSL_W : BINSL_W_ENC, BINSL_W_DESC;
2791 def BINSL_D : BINSL_D_ENC, BINSL_D_DESC;
2792
2793 def BINSLI_B : BINSLI_B_ENC, BINSLI_B_DESC;
2794 def BINSLI_H : BINSLI_H_ENC, BINSLI_H_DESC;
2795 def BINSLI_W : BINSLI_W_ENC, BINSLI_W_DESC;
2796 def BINSLI_D : BINSLI_D_ENC, BINSLI_D_DESC;
2797
2798 def BINSR_B : BINSR_B_ENC, BINSR_B_DESC;
2799 def BINSR_H : BINSR_H_ENC, BINSR_H_DESC;
2800 def BINSR_W : BINSR_W_ENC, BINSR_W_DESC;
2801 def BINSR_D : BINSR_D_ENC, BINSR_D_DESC;
2802
2803 def BINSRI_B : BINSRI_B_ENC, BINSRI_B_DESC;
2804 def BINSRI_H : BINSRI_H_ENC, BINSRI_H_DESC;
2805 def BINSRI_W : BINSRI_W_ENC, BINSRI_W_DESC;
2806 def BINSRI_D : BINSRI_D_ENC, BINSRI_D_DESC;
2807
2808 def BMNZ_V : BMNZ_V_ENC, BMNZ_V_DESC;
2809
2810 def BMNZI_B : BMNZI_B_ENC, BMNZI_B_DESC;
2811
2812 def BMZ_V : BMZ_V_ENC, BMZ_V_DESC;
2813
2814 def BMZI_B : BMZI_B_ENC, BMZI_B_DESC;
2815
2816 def BNEG_B : BNEG_B_ENC, BNEG_B_DESC;
2817 def BNEG_H : BNEG_H_ENC, BNEG_H_DESC;
2818 def BNEG_W : BNEG_W_ENC, BNEG_W_DESC;
2819 def BNEG_D : BNEG_D_ENC, BNEG_D_DESC;
2820
2821 def BNEGI_B : BNEGI_B_ENC, BNEGI_B_DESC;
2822 def BNEGI_H : BNEGI_H_ENC, BNEGI_H_DESC;
2823 def BNEGI_W : BNEGI_W_ENC, BNEGI_W_DESC;
2824 def BNEGI_D : BNEGI_D_ENC, BNEGI_D_DESC;
2825
2826 def BNZ_B : BNZ_B_ENC, BNZ_B_DESC;
2827 def BNZ_H : BNZ_H_ENC, BNZ_H_DESC;
2828 def BNZ_W : BNZ_W_ENC, BNZ_W_DESC;
2829 def BNZ_D : BNZ_D_ENC, BNZ_D_DESC;
2830
2831 def BNZ_V : BNZ_V_ENC, BNZ_V_DESC;
2832
2833 def BSEL_V : BSEL_V_ENC, BSEL_V_DESC;
2834
2835 class MSA_BSEL_PSEUDO_BASE<RegisterOperand RO, ValueType Ty> :
2836   MSAPseudo<(outs RO:$wd), (ins RO:$wd_in, RO:$ws, RO:$wt),
2837             [(set RO:$wd, (Ty (vselect RO:$wd_in, RO:$ws, RO:$wt)))]>,
2838   PseudoInstExpansion<(BSEL_V MSA128BOpnd:$wd, MSA128BOpnd:$wd_in,
2839                               MSA128BOpnd:$ws, MSA128BOpnd:$wt)> {
2840   let Constraints = "$wd_in = $wd";
2841 }
2842
2843 def BSEL_H_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128HOpnd, v8i16>;
2844 def BSEL_W_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128WOpnd, v4i32>;
2845 def BSEL_D_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128DOpnd, v2i64>;
2846 def BSEL_FW_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128WOpnd, v4f32>;
2847 def BSEL_FD_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128DOpnd, v2f64>;
2848
2849 def BSELI_B : BSELI_B_ENC, BSELI_B_DESC;
2850
2851 def BSET_B : BSET_B_ENC, BSET_B_DESC;
2852 def BSET_H : BSET_H_ENC, BSET_H_DESC;
2853 def BSET_W : BSET_W_ENC, BSET_W_DESC;
2854 def BSET_D : BSET_D_ENC, BSET_D_DESC;
2855
2856 def BSETI_B : BSETI_B_ENC, BSETI_B_DESC;
2857 def BSETI_H : BSETI_H_ENC, BSETI_H_DESC;
2858 def BSETI_W : BSETI_W_ENC, BSETI_W_DESC;
2859 def BSETI_D : BSETI_D_ENC, BSETI_D_DESC;
2860
2861 def BZ_B : BZ_B_ENC, BZ_B_DESC;
2862 def BZ_H : BZ_H_ENC, BZ_H_DESC;
2863 def BZ_W : BZ_W_ENC, BZ_W_DESC;
2864 def BZ_D : BZ_D_ENC, BZ_D_DESC;
2865
2866 def BZ_V : BZ_V_ENC, BZ_V_DESC;
2867
2868 def CEQ_B : CEQ_B_ENC, CEQ_B_DESC;
2869 def CEQ_H : CEQ_H_ENC, CEQ_H_DESC;
2870 def CEQ_W : CEQ_W_ENC, CEQ_W_DESC;
2871 def CEQ_D : CEQ_D_ENC, CEQ_D_DESC;
2872
2873 def CEQI_B : CEQI_B_ENC, CEQI_B_DESC;
2874 def CEQI_H : CEQI_H_ENC, CEQI_H_DESC;
2875 def CEQI_W : CEQI_W_ENC, CEQI_W_DESC;
2876 def CEQI_D : CEQI_D_ENC, CEQI_D_DESC;
2877
2878 def CFCMSA : CFCMSA_ENC, CFCMSA_DESC;
2879
2880 def CLE_S_B : CLE_S_B_ENC, CLE_S_B_DESC;
2881 def CLE_S_H : CLE_S_H_ENC, CLE_S_H_DESC;
2882 def CLE_S_W : CLE_S_W_ENC, CLE_S_W_DESC;
2883 def CLE_S_D : CLE_S_D_ENC, CLE_S_D_DESC;
2884
2885 def CLE_U_B : CLE_U_B_ENC, CLE_U_B_DESC;
2886 def CLE_U_H : CLE_U_H_ENC, CLE_U_H_DESC;
2887 def CLE_U_W : CLE_U_W_ENC, CLE_U_W_DESC;
2888 def CLE_U_D : CLE_U_D_ENC, CLE_U_D_DESC;
2889
2890 def CLEI_S_B : CLEI_S_B_ENC, CLEI_S_B_DESC;
2891 def CLEI_S_H : CLEI_S_H_ENC, CLEI_S_H_DESC;
2892 def CLEI_S_W : CLEI_S_W_ENC, CLEI_S_W_DESC;
2893 def CLEI_S_D : CLEI_S_D_ENC, CLEI_S_D_DESC;
2894
2895 def CLEI_U_B : CLEI_U_B_ENC, CLEI_U_B_DESC;
2896 def CLEI_U_H : CLEI_U_H_ENC, CLEI_U_H_DESC;
2897 def CLEI_U_W : CLEI_U_W_ENC, CLEI_U_W_DESC;
2898 def CLEI_U_D : CLEI_U_D_ENC, CLEI_U_D_DESC;
2899
2900 def CLT_S_B : CLT_S_B_ENC, CLT_S_B_DESC;
2901 def CLT_S_H : CLT_S_H_ENC, CLT_S_H_DESC;
2902 def CLT_S_W : CLT_S_W_ENC, CLT_S_W_DESC;
2903 def CLT_S_D : CLT_S_D_ENC, CLT_S_D_DESC;
2904
2905 def CLT_U_B : CLT_U_B_ENC, CLT_U_B_DESC;
2906 def CLT_U_H : CLT_U_H_ENC, CLT_U_H_DESC;
2907 def CLT_U_W : CLT_U_W_ENC, CLT_U_W_DESC;
2908 def CLT_U_D : CLT_U_D_ENC, CLT_U_D_DESC;
2909
2910 def CLTI_S_B : CLTI_S_B_ENC, CLTI_S_B_DESC;
2911 def CLTI_S_H : CLTI_S_H_ENC, CLTI_S_H_DESC;
2912 def CLTI_S_W : CLTI_S_W_ENC, CLTI_S_W_DESC;
2913 def CLTI_S_D : CLTI_S_D_ENC, CLTI_S_D_DESC;
2914
2915 def CLTI_U_B : CLTI_U_B_ENC, CLTI_U_B_DESC;
2916 def CLTI_U_H : CLTI_U_H_ENC, CLTI_U_H_DESC;
2917 def CLTI_U_W : CLTI_U_W_ENC, CLTI_U_W_DESC;
2918 def CLTI_U_D : CLTI_U_D_ENC, CLTI_U_D_DESC;
2919
2920 def COPY_S_B : COPY_S_B_ENC, COPY_S_B_DESC;
2921 def COPY_S_H : COPY_S_H_ENC, COPY_S_H_DESC;
2922 def COPY_S_W : COPY_S_W_ENC, COPY_S_W_DESC;
2923 def COPY_S_D : COPY_S_D_ENC, COPY_S_D_DESC;
2924
2925 def COPY_U_B : COPY_U_B_ENC, COPY_U_B_DESC;
2926 def COPY_U_H : COPY_U_H_ENC, COPY_U_H_DESC;
2927 def COPY_U_W : COPY_U_W_ENC, COPY_U_W_DESC;
2928 def COPY_U_D : COPY_U_D_ENC, COPY_U_D_DESC;
2929
2930 def COPY_FW_PSEUDO : COPY_FW_PSEUDO_DESC;
2931 def COPY_FD_PSEUDO : COPY_FD_PSEUDO_DESC;
2932
2933 def CTCMSA : CTCMSA_ENC, CTCMSA_DESC;
2934
2935 def DIV_S_B : DIV_S_B_ENC, DIV_S_B_DESC;
2936 def DIV_S_H : DIV_S_H_ENC, DIV_S_H_DESC;
2937 def DIV_S_W : DIV_S_W_ENC, DIV_S_W_DESC;
2938 def DIV_S_D : DIV_S_D_ENC, DIV_S_D_DESC;
2939
2940 def DIV_U_B : DIV_U_B_ENC, DIV_U_B_DESC;
2941 def DIV_U_H : DIV_U_H_ENC, DIV_U_H_DESC;
2942 def DIV_U_W : DIV_U_W_ENC, DIV_U_W_DESC;
2943 def DIV_U_D : DIV_U_D_ENC, DIV_U_D_DESC;
2944
2945 def DOTP_S_H : DOTP_S_H_ENC, DOTP_S_H_DESC;
2946 def DOTP_S_W : DOTP_S_W_ENC, DOTP_S_W_DESC;
2947 def DOTP_S_D : DOTP_S_D_ENC, DOTP_S_D_DESC;
2948
2949 def DOTP_U_H : DOTP_U_H_ENC, DOTP_U_H_DESC;
2950 def DOTP_U_W : DOTP_U_W_ENC, DOTP_U_W_DESC;
2951 def DOTP_U_D : DOTP_U_D_ENC, DOTP_U_D_DESC;
2952
2953 def DPADD_S_H : DPADD_S_H_ENC, DPADD_S_H_DESC;
2954 def DPADD_S_W : DPADD_S_W_ENC, DPADD_S_W_DESC;
2955 def DPADD_S_D : DPADD_S_D_ENC, DPADD_S_D_DESC;
2956
2957 def DPADD_U_H : DPADD_U_H_ENC, DPADD_U_H_DESC;
2958 def DPADD_U_W : DPADD_U_W_ENC, DPADD_U_W_DESC;
2959 def DPADD_U_D : DPADD_U_D_ENC, DPADD_U_D_DESC;
2960
2961 def DPSUB_S_H : DPSUB_S_H_ENC, DPSUB_S_H_DESC;
2962 def DPSUB_S_W : DPSUB_S_W_ENC, DPSUB_S_W_DESC;
2963 def DPSUB_S_D : DPSUB_S_D_ENC, DPSUB_S_D_DESC;
2964
2965 def DPSUB_U_H : DPSUB_U_H_ENC, DPSUB_U_H_DESC;
2966 def DPSUB_U_W : DPSUB_U_W_ENC, DPSUB_U_W_DESC;
2967 def DPSUB_U_D : DPSUB_U_D_ENC, DPSUB_U_D_DESC;
2968
2969 def FADD_W : FADD_W_ENC, FADD_W_DESC;
2970 def FADD_D : FADD_D_ENC, FADD_D_DESC;
2971
2972 def FCAF_W : FCAF_W_ENC, FCAF_W_DESC;
2973 def FCAF_D : FCAF_D_ENC, FCAF_D_DESC;
2974
2975 def FCEQ_W : FCEQ_W_ENC, FCEQ_W_DESC;
2976 def FCEQ_D : FCEQ_D_ENC, FCEQ_D_DESC;
2977
2978 def FCLE_W : FCLE_W_ENC, FCLE_W_DESC;
2979 def FCLE_D : FCLE_D_ENC, FCLE_D_DESC;
2980
2981 def FCLT_W : FCLT_W_ENC, FCLT_W_DESC;
2982 def FCLT_D : FCLT_D_ENC, FCLT_D_DESC;
2983
2984 def FCLASS_W : FCLASS_W_ENC, FCLASS_W_DESC;
2985 def FCLASS_D : FCLASS_D_ENC, FCLASS_D_DESC;
2986
2987 def FCNE_W : FCNE_W_ENC, FCNE_W_DESC;
2988 def FCNE_D : FCNE_D_ENC, FCNE_D_DESC;
2989
2990 def FCOR_W : FCOR_W_ENC, FCOR_W_DESC;
2991 def FCOR_D : FCOR_D_ENC, FCOR_D_DESC;
2992
2993 def FCUEQ_W : FCUEQ_W_ENC, FCUEQ_W_DESC;
2994 def FCUEQ_D : FCUEQ_D_ENC, FCUEQ_D_DESC;
2995
2996 def FCULE_W : FCULE_W_ENC, FCULE_W_DESC;
2997 def FCULE_D : FCULE_D_ENC, FCULE_D_DESC;
2998
2999 def FCULT_W : FCULT_W_ENC, FCULT_W_DESC;
3000 def FCULT_D : FCULT_D_ENC, FCULT_D_DESC;
3001
3002 def FCUN_W : FCUN_W_ENC, FCUN_W_DESC;
3003 def FCUN_D : FCUN_D_ENC, FCUN_D_DESC;
3004
3005 def FCUNE_W : FCUNE_W_ENC, FCUNE_W_DESC;
3006 def FCUNE_D : FCUNE_D_ENC, FCUNE_D_DESC;
3007
3008 def FDIV_W : FDIV_W_ENC, FDIV_W_DESC;
3009 def FDIV_D : FDIV_D_ENC, FDIV_D_DESC;
3010
3011 def FEXDO_H : FEXDO_H_ENC, FEXDO_H_DESC;
3012 def FEXDO_W : FEXDO_W_ENC, FEXDO_W_DESC;
3013
3014 def FEXP2_W : FEXP2_W_ENC, FEXP2_W_DESC;
3015 def FEXP2_D : FEXP2_D_ENC, FEXP2_D_DESC;
3016 def FEXP2_W_1_PSEUDO : FEXP2_W_1_PSEUDO_DESC;
3017 def FEXP2_D_1_PSEUDO : FEXP2_D_1_PSEUDO_DESC;
3018
3019 def FEXUPL_W : FEXUPL_W_ENC, FEXUPL_W_DESC;
3020 def FEXUPL_D : FEXUPL_D_ENC, FEXUPL_D_DESC;
3021
3022 def FEXUPR_W : FEXUPR_W_ENC, FEXUPR_W_DESC;
3023 def FEXUPR_D : FEXUPR_D_ENC, FEXUPR_D_DESC;
3024
3025 def FFINT_S_W : FFINT_S_W_ENC, FFINT_S_W_DESC;
3026 def FFINT_S_D : FFINT_S_D_ENC, FFINT_S_D_DESC;
3027
3028 def FFINT_U_W : FFINT_U_W_ENC, FFINT_U_W_DESC;
3029 def FFINT_U_D : FFINT_U_D_ENC, FFINT_U_D_DESC;
3030
3031 def FFQL_W : FFQL_W_ENC, FFQL_W_DESC;
3032 def FFQL_D : FFQL_D_ENC, FFQL_D_DESC;
3033
3034 def FFQR_W : FFQR_W_ENC, FFQR_W_DESC;
3035 def FFQR_D : FFQR_D_ENC, FFQR_D_DESC;
3036
3037 def FILL_B : FILL_B_ENC, FILL_B_DESC;
3038 def FILL_H : FILL_H_ENC, FILL_H_DESC;
3039 def FILL_W : FILL_W_ENC, FILL_W_DESC;
3040 def FILL_D : FILL_D_ENC, FILL_D_DESC;
3041 def FILL_FW_PSEUDO : FILL_FW_PSEUDO_DESC;
3042 def FILL_FD_PSEUDO : FILL_FD_PSEUDO_DESC;
3043
3044 def FLOG2_W : FLOG2_W_ENC, FLOG2_W_DESC;
3045 def FLOG2_D : FLOG2_D_ENC, FLOG2_D_DESC;
3046
3047 def FMADD_W : FMADD_W_ENC, FMADD_W_DESC;
3048 def FMADD_D : FMADD_D_ENC, FMADD_D_DESC;
3049
3050 def FMAX_W : FMAX_W_ENC, FMAX_W_DESC;
3051 def FMAX_D : FMAX_D_ENC, FMAX_D_DESC;
3052
3053 def FMAX_A_W : FMAX_A_W_ENC, FMAX_A_W_DESC;
3054 def FMAX_A_D : FMAX_A_D_ENC, FMAX_A_D_DESC;
3055
3056 def FMIN_W : FMIN_W_ENC, FMIN_W_DESC;
3057 def FMIN_D : FMIN_D_ENC, FMIN_D_DESC;
3058
3059 def FMIN_A_W : FMIN_A_W_ENC, FMIN_A_W_DESC;
3060 def FMIN_A_D : FMIN_A_D_ENC, FMIN_A_D_DESC;
3061
3062 def FMSUB_W : FMSUB_W_ENC, FMSUB_W_DESC;
3063 def FMSUB_D : FMSUB_D_ENC, FMSUB_D_DESC;
3064
3065 def FMUL_W : FMUL_W_ENC, FMUL_W_DESC;
3066 def FMUL_D : FMUL_D_ENC, FMUL_D_DESC;
3067
3068 def FRINT_W : FRINT_W_ENC, FRINT_W_DESC;
3069 def FRINT_D : FRINT_D_ENC, FRINT_D_DESC;
3070
3071 def FRCP_W : FRCP_W_ENC, FRCP_W_DESC;
3072 def FRCP_D : FRCP_D_ENC, FRCP_D_DESC;
3073
3074 def FRSQRT_W : FRSQRT_W_ENC, FRSQRT_W_DESC;
3075 def FRSQRT_D : FRSQRT_D_ENC, FRSQRT_D_DESC;
3076
3077 def FSAF_W : FSAF_W_ENC, FSAF_W_DESC;
3078 def FSAF_D : FSAF_D_ENC, FSAF_D_DESC;
3079
3080 def FSEQ_W : FSEQ_W_ENC, FSEQ_W_DESC;
3081 def FSEQ_D : FSEQ_D_ENC, FSEQ_D_DESC;
3082
3083 def FSLE_W : FSLE_W_ENC, FSLE_W_DESC;
3084 def FSLE_D : FSLE_D_ENC, FSLE_D_DESC;
3085
3086 def FSLT_W : FSLT_W_ENC, FSLT_W_DESC;
3087 def FSLT_D : FSLT_D_ENC, FSLT_D_DESC;
3088
3089 def FSNE_W : FSNE_W_ENC, FSNE_W_DESC;
3090 def FSNE_D : FSNE_D_ENC, FSNE_D_DESC;
3091
3092 def FSOR_W : FSOR_W_ENC, FSOR_W_DESC;
3093 def FSOR_D : FSOR_D_ENC, FSOR_D_DESC;
3094
3095 def FSQRT_W : FSQRT_W_ENC, FSQRT_W_DESC;
3096 def FSQRT_D : FSQRT_D_ENC, FSQRT_D_DESC;
3097
3098 def FSUB_W : FSUB_W_ENC, FSUB_W_DESC;
3099 def FSUB_D : FSUB_D_ENC, FSUB_D_DESC;
3100
3101 def FSUEQ_W : FSUEQ_W_ENC, FSUEQ_W_DESC;
3102 def FSUEQ_D : FSUEQ_D_ENC, FSUEQ_D_DESC;
3103
3104 def FSULE_W : FSULE_W_ENC, FSULE_W_DESC;
3105 def FSULE_D : FSULE_D_ENC, FSULE_D_DESC;
3106
3107 def FSULT_W : FSULT_W_ENC, FSULT_W_DESC;
3108 def FSULT_D : FSULT_D_ENC, FSULT_D_DESC;
3109
3110 def FSUN_W : FSUN_W_ENC, FSUN_W_DESC;
3111 def FSUN_D : FSUN_D_ENC, FSUN_D_DESC;
3112
3113 def FSUNE_W : FSUNE_W_ENC, FSUNE_W_DESC;
3114 def FSUNE_D : FSUNE_D_ENC, FSUNE_D_DESC;
3115
3116 def FTINT_S_W : FTINT_S_W_ENC, FTINT_S_W_DESC;
3117 def FTINT_S_D : FTINT_S_D_ENC, FTINT_S_D_DESC;
3118
3119 def FTINT_U_W : FTINT_U_W_ENC, FTINT_U_W_DESC;
3120 def FTINT_U_D : FTINT_U_D_ENC, FTINT_U_D_DESC;
3121
3122 def FTQ_H : FTQ_H_ENC, FTQ_H_DESC;
3123 def FTQ_W : FTQ_W_ENC, FTQ_W_DESC;
3124
3125 def FTRUNC_S_W : FTRUNC_S_W_ENC, FTRUNC_S_W_DESC;
3126 def FTRUNC_S_D : FTRUNC_S_D_ENC, FTRUNC_S_D_DESC;
3127
3128 def FTRUNC_U_W : FTRUNC_U_W_ENC, FTRUNC_U_W_DESC;
3129 def FTRUNC_U_D : FTRUNC_U_D_ENC, FTRUNC_U_D_DESC;
3130
3131 def HADD_S_H : HADD_S_H_ENC, HADD_S_H_DESC;
3132 def HADD_S_W : HADD_S_W_ENC, HADD_S_W_DESC;
3133 def HADD_S_D : HADD_S_D_ENC, HADD_S_D_DESC;
3134
3135 def HADD_U_H : HADD_U_H_ENC, HADD_U_H_DESC;
3136 def HADD_U_W : HADD_U_W_ENC, HADD_U_W_DESC;
3137 def HADD_U_D : HADD_U_D_ENC, HADD_U_D_DESC;
3138
3139 def HSUB_S_H : HSUB_S_H_ENC, HSUB_S_H_DESC;
3140 def HSUB_S_W : HSUB_S_W_ENC, HSUB_S_W_DESC;
3141 def HSUB_S_D : HSUB_S_D_ENC, HSUB_S_D_DESC;
3142
3143 def HSUB_U_H : HSUB_U_H_ENC, HSUB_U_H_DESC;
3144 def HSUB_U_W : HSUB_U_W_ENC, HSUB_U_W_DESC;
3145 def HSUB_U_D : HSUB_U_D_ENC, HSUB_U_D_DESC;
3146
3147 def ILVEV_B : ILVEV_B_ENC, ILVEV_B_DESC;
3148 def ILVEV_H : ILVEV_H_ENC, ILVEV_H_DESC;
3149 def ILVEV_W : ILVEV_W_ENC, ILVEV_W_DESC;
3150 def ILVEV_D : ILVEV_D_ENC, ILVEV_D_DESC;
3151
3152 def ILVL_B : ILVL_B_ENC, ILVL_B_DESC;
3153 def ILVL_H : ILVL_H_ENC, ILVL_H_DESC;
3154 def ILVL_W : ILVL_W_ENC, ILVL_W_DESC;
3155 def ILVL_D : ILVL_D_ENC, ILVL_D_DESC;
3156
3157 def ILVOD_B : ILVOD_B_ENC, ILVOD_B_DESC;
3158 def ILVOD_H : ILVOD_H_ENC, ILVOD_H_DESC;
3159 def ILVOD_W : ILVOD_W_ENC, ILVOD_W_DESC;
3160 def ILVOD_D : ILVOD_D_ENC, ILVOD_D_DESC;
3161
3162 def ILVR_B : ILVR_B_ENC, ILVR_B_DESC;
3163 def ILVR_H : ILVR_H_ENC, ILVR_H_DESC;
3164 def ILVR_W : ILVR_W_ENC, ILVR_W_DESC;
3165 def ILVR_D : ILVR_D_ENC, ILVR_D_DESC;
3166
3167 def INSERT_B : INSERT_B_ENC, INSERT_B_DESC;
3168 def INSERT_H : INSERT_H_ENC, INSERT_H_DESC;
3169 def INSERT_W : INSERT_W_ENC, INSERT_W_DESC;
3170 def INSERT_D : INSERT_D_ENC, INSERT_D_DESC;
3171
3172 // INSERT_FW_PSEUDO defined after INSVE_W
3173 // INSERT_FD_PSEUDO defined after INSVE_D
3174
3175 def INSVE_B : INSVE_B_ENC, INSVE_B_DESC;
3176 def INSVE_H : INSVE_H_ENC, INSVE_H_DESC;
3177 def INSVE_W : INSVE_W_ENC, INSVE_W_DESC;
3178 def INSVE_D : INSVE_D_ENC, INSVE_D_DESC;
3179
3180 def INSERT_FW_PSEUDO : INSERT_FW_PSEUDO_DESC;
3181 def INSERT_FD_PSEUDO : INSERT_FD_PSEUDO_DESC;
3182
3183 def LD_B: LD_B_ENC, LD_B_DESC;
3184 def LD_H: LD_H_ENC, LD_H_DESC;
3185 def LD_W: LD_W_ENC, LD_W_DESC;
3186 def LD_D: LD_D_ENC, LD_D_DESC;
3187
3188 def LDI_B : LDI_B_ENC, LDI_B_DESC;
3189 def LDI_H : LDI_H_ENC, LDI_H_DESC;
3190 def LDI_W : LDI_W_ENC, LDI_W_DESC;
3191 def LDI_D : LDI_D_ENC, LDI_D_DESC;
3192
3193 def LSA : LSA_ENC, LSA_DESC;
3194 def DLSA : DLSA_ENC, DLSA_DESC;
3195
3196 def MADD_Q_H : MADD_Q_H_ENC, MADD_Q_H_DESC;
3197 def MADD_Q_W : MADD_Q_W_ENC, MADD_Q_W_DESC;
3198
3199 def MADDR_Q_H : MADDR_Q_H_ENC, MADDR_Q_H_DESC;
3200 def MADDR_Q_W : MADDR_Q_W_ENC, MADDR_Q_W_DESC;
3201
3202 def MADDV_B : MADDV_B_ENC, MADDV_B_DESC;
3203 def MADDV_H : MADDV_H_ENC, MADDV_H_DESC;
3204 def MADDV_W : MADDV_W_ENC, MADDV_W_DESC;
3205 def MADDV_D : MADDV_D_ENC, MADDV_D_DESC;
3206
3207 def MAX_A_B : MAX_A_B_ENC, MAX_A_B_DESC;
3208 def MAX_A_H : MAX_A_H_ENC, MAX_A_H_DESC;
3209 def MAX_A_W : MAX_A_W_ENC, MAX_A_W_DESC;
3210 def MAX_A_D : MAX_A_D_ENC, MAX_A_D_DESC;
3211
3212 def MAX_S_B : MAX_S_B_ENC, MAX_S_B_DESC;
3213 def MAX_S_H : MAX_S_H_ENC, MAX_S_H_DESC;
3214 def MAX_S_W : MAX_S_W_ENC, MAX_S_W_DESC;
3215 def MAX_S_D : MAX_S_D_ENC, MAX_S_D_DESC;
3216
3217 def MAX_U_B : MAX_U_B_ENC, MAX_U_B_DESC;
3218 def MAX_U_H : MAX_U_H_ENC, MAX_U_H_DESC;
3219 def MAX_U_W : MAX_U_W_ENC, MAX_U_W_DESC;
3220 def MAX_U_D : MAX_U_D_ENC, MAX_U_D_DESC;
3221
3222 def MAXI_S_B : MAXI_S_B_ENC, MAXI_S_B_DESC;
3223 def MAXI_S_H : MAXI_S_H_ENC, MAXI_S_H_DESC;
3224 def MAXI_S_W : MAXI_S_W_ENC, MAXI_S_W_DESC;
3225 def MAXI_S_D : MAXI_S_D_ENC, MAXI_S_D_DESC;
3226
3227 def MAXI_U_B : MAXI_U_B_ENC, MAXI_U_B_DESC;
3228 def MAXI_U_H : MAXI_U_H_ENC, MAXI_U_H_DESC;
3229 def MAXI_U_W : MAXI_U_W_ENC, MAXI_U_W_DESC;
3230 def MAXI_U_D : MAXI_U_D_ENC, MAXI_U_D_DESC;
3231
3232 def MIN_A_B : MIN_A_B_ENC, MIN_A_B_DESC;
3233 def MIN_A_H : MIN_A_H_ENC, MIN_A_H_DESC;
3234 def MIN_A_W : MIN_A_W_ENC, MIN_A_W_DESC;
3235 def MIN_A_D : MIN_A_D_ENC, MIN_A_D_DESC;
3236
3237 def MIN_S_B : MIN_S_B_ENC, MIN_S_B_DESC;
3238 def MIN_S_H : MIN_S_H_ENC, MIN_S_H_DESC;
3239 def MIN_S_W : MIN_S_W_ENC, MIN_S_W_DESC;
3240 def MIN_S_D : MIN_S_D_ENC, MIN_S_D_DESC;
3241
3242 def MIN_U_B : MIN_U_B_ENC, MIN_U_B_DESC;
3243 def MIN_U_H : MIN_U_H_ENC, MIN_U_H_DESC;
3244 def MIN_U_W : MIN_U_W_ENC, MIN_U_W_DESC;
3245 def MIN_U_D : MIN_U_D_ENC, MIN_U_D_DESC;
3246
3247 def MINI_S_B : MINI_S_B_ENC, MINI_S_B_DESC;
3248 def MINI_S_H : MINI_S_H_ENC, MINI_S_H_DESC;
3249 def MINI_S_W : MINI_S_W_ENC, MINI_S_W_DESC;
3250 def MINI_S_D : MINI_S_D_ENC, MINI_S_D_DESC;
3251
3252 def MINI_U_B : MINI_U_B_ENC, MINI_U_B_DESC;
3253 def MINI_U_H : MINI_U_H_ENC, MINI_U_H_DESC;
3254 def MINI_U_W : MINI_U_W_ENC, MINI_U_W_DESC;
3255 def MINI_U_D : MINI_U_D_ENC, MINI_U_D_DESC;
3256
3257 def MOD_S_B : MOD_S_B_ENC, MOD_S_B_DESC;
3258 def MOD_S_H : MOD_S_H_ENC, MOD_S_H_DESC;
3259 def MOD_S_W : MOD_S_W_ENC, MOD_S_W_DESC;
3260 def MOD_S_D : MOD_S_D_ENC, MOD_S_D_DESC;
3261
3262 def MOD_U_B : MOD_U_B_ENC, MOD_U_B_DESC;
3263 def MOD_U_H : MOD_U_H_ENC, MOD_U_H_DESC;
3264 def MOD_U_W : MOD_U_W_ENC, MOD_U_W_DESC;
3265 def MOD_U_D : MOD_U_D_ENC, MOD_U_D_DESC;
3266
3267 def MOVE_V : MOVE_V_ENC, MOVE_V_DESC;
3268
3269 def MSUB_Q_H : MSUB_Q_H_ENC, MSUB_Q_H_DESC;
3270 def MSUB_Q_W : MSUB_Q_W_ENC, MSUB_Q_W_DESC;
3271
3272 def MSUBR_Q_H : MSUBR_Q_H_ENC, MSUBR_Q_H_DESC;
3273 def MSUBR_Q_W : MSUBR_Q_W_ENC, MSUBR_Q_W_DESC;
3274
3275 def MSUBV_B : MSUBV_B_ENC, MSUBV_B_DESC;
3276 def MSUBV_H : MSUBV_H_ENC, MSUBV_H_DESC;
3277 def MSUBV_W : MSUBV_W_ENC, MSUBV_W_DESC;
3278 def MSUBV_D : MSUBV_D_ENC, MSUBV_D_DESC;
3279
3280 def MUL_Q_H : MUL_Q_H_ENC, MUL_Q_H_DESC;
3281 def MUL_Q_W : MUL_Q_W_ENC, MUL_Q_W_DESC;
3282
3283 def MULR_Q_H : MULR_Q_H_ENC, MULR_Q_H_DESC;
3284 def MULR_Q_W : MULR_Q_W_ENC, MULR_Q_W_DESC;
3285
3286 def MULV_B : MULV_B_ENC, MULV_B_DESC;
3287 def MULV_H : MULV_H_ENC, MULV_H_DESC;
3288 def MULV_W : MULV_W_ENC, MULV_W_DESC;
3289 def MULV_D : MULV_D_ENC, MULV_D_DESC;
3290
3291 def NLOC_B : NLOC_B_ENC, NLOC_B_DESC;
3292 def NLOC_H : NLOC_H_ENC, NLOC_H_DESC;
3293 def NLOC_W : NLOC_W_ENC, NLOC_W_DESC;
3294 def NLOC_D : NLOC_D_ENC, NLOC_D_DESC;
3295
3296 def NLZC_B : NLZC_B_ENC, NLZC_B_DESC;
3297 def NLZC_H : NLZC_H_ENC, NLZC_H_DESC;
3298 def NLZC_W : NLZC_W_ENC, NLZC_W_DESC;
3299 def NLZC_D : NLZC_D_ENC, NLZC_D_DESC;
3300
3301 def NOR_V : NOR_V_ENC, NOR_V_DESC;
3302 def NOR_V_H_PSEUDO : NOR_V_H_PSEUDO_DESC,
3303                      PseudoInstExpansion<(NOR_V MSA128BOpnd:$wd,
3304                                                 MSA128BOpnd:$ws,
3305                                                 MSA128BOpnd:$wt)>;
3306 def NOR_V_W_PSEUDO : NOR_V_W_PSEUDO_DESC,
3307                      PseudoInstExpansion<(NOR_V MSA128BOpnd:$wd,
3308                                                 MSA128BOpnd:$ws,
3309                                                 MSA128BOpnd:$wt)>;
3310 def NOR_V_D_PSEUDO : NOR_V_D_PSEUDO_DESC,
3311                      PseudoInstExpansion<(NOR_V MSA128BOpnd:$wd,
3312                                                 MSA128BOpnd:$ws,
3313                                                 MSA128BOpnd:$wt)>;
3314
3315 def NORI_B : NORI_B_ENC, NORI_B_DESC;
3316
3317 def OR_V : OR_V_ENC, OR_V_DESC;
3318 def OR_V_H_PSEUDO : OR_V_H_PSEUDO_DESC,
3319                     PseudoInstExpansion<(OR_V MSA128BOpnd:$wd,
3320                                               MSA128BOpnd:$ws,
3321                                               MSA128BOpnd:$wt)>;
3322 def OR_V_W_PSEUDO : OR_V_W_PSEUDO_DESC,
3323                     PseudoInstExpansion<(OR_V MSA128BOpnd:$wd,
3324                                               MSA128BOpnd:$ws,
3325                                               MSA128BOpnd:$wt)>;
3326 def OR_V_D_PSEUDO : OR_V_D_PSEUDO_DESC,
3327                     PseudoInstExpansion<(OR_V MSA128BOpnd:$wd,
3328                                               MSA128BOpnd:$ws,
3329                                               MSA128BOpnd:$wt)>;
3330
3331 def ORI_B : ORI_B_ENC, ORI_B_DESC;
3332
3333 def PCKEV_B : PCKEV_B_ENC, PCKEV_B_DESC;
3334 def PCKEV_H : PCKEV_H_ENC, PCKEV_H_DESC;
3335 def PCKEV_W : PCKEV_W_ENC, PCKEV_W_DESC;
3336 def PCKEV_D : PCKEV_D_ENC, PCKEV_D_DESC;
3337
3338 def PCKOD_B : PCKOD_B_ENC, PCKOD_B_DESC;
3339 def PCKOD_H : PCKOD_H_ENC, PCKOD_H_DESC;
3340 def PCKOD_W : PCKOD_W_ENC, PCKOD_W_DESC;
3341 def PCKOD_D : PCKOD_D_ENC, PCKOD_D_DESC;
3342
3343 def PCNT_B : PCNT_B_ENC, PCNT_B_DESC;
3344 def PCNT_H : PCNT_H_ENC, PCNT_H_DESC;
3345 def PCNT_W : PCNT_W_ENC, PCNT_W_DESC;
3346 def PCNT_D : PCNT_D_ENC, PCNT_D_DESC;
3347
3348 def SAT_S_B : SAT_S_B_ENC, SAT_S_B_DESC;
3349 def SAT_S_H : SAT_S_H_ENC, SAT_S_H_DESC;
3350 def SAT_S_W : SAT_S_W_ENC, SAT_S_W_DESC;
3351 def SAT_S_D : SAT_S_D_ENC, SAT_S_D_DESC;
3352
3353 def SAT_U_B : SAT_U_B_ENC, SAT_U_B_DESC;
3354 def SAT_U_H : SAT_U_H_ENC, SAT_U_H_DESC;
3355 def SAT_U_W : SAT_U_W_ENC, SAT_U_W_DESC;
3356 def SAT_U_D : SAT_U_D_ENC, SAT_U_D_DESC;
3357
3358 def SHF_B : SHF_B_ENC, SHF_B_DESC;
3359 def SHF_H : SHF_H_ENC, SHF_H_DESC;
3360 def SHF_W : SHF_W_ENC, SHF_W_DESC;
3361
3362 def SLD_B : SLD_B_ENC, SLD_B_DESC;
3363 def SLD_H : SLD_H_ENC, SLD_H_DESC;
3364 def SLD_W : SLD_W_ENC, SLD_W_DESC;
3365 def SLD_D : SLD_D_ENC, SLD_D_DESC;
3366
3367 def SLDI_B : SLDI_B_ENC, SLDI_B_DESC;
3368 def SLDI_H : SLDI_H_ENC, SLDI_H_DESC;
3369 def SLDI_W : SLDI_W_ENC, SLDI_W_DESC;
3370 def SLDI_D : SLDI_D_ENC, SLDI_D_DESC;
3371
3372 def SLL_B : SLL_B_ENC, SLL_B_DESC;
3373 def SLL_H : SLL_H_ENC, SLL_H_DESC;
3374 def SLL_W : SLL_W_ENC, SLL_W_DESC;
3375 def SLL_D : SLL_D_ENC, SLL_D_DESC;
3376
3377 def SLLI_B : SLLI_B_ENC, SLLI_B_DESC;
3378 def SLLI_H : SLLI_H_ENC, SLLI_H_DESC;
3379 def SLLI_W : SLLI_W_ENC, SLLI_W_DESC;
3380 def SLLI_D : SLLI_D_ENC, SLLI_D_DESC;
3381
3382 def SPLAT_B : SPLAT_B_ENC, SPLAT_B_DESC;
3383 def SPLAT_H : SPLAT_H_ENC, SPLAT_H_DESC;
3384 def SPLAT_W : SPLAT_W_ENC, SPLAT_W_DESC;
3385 def SPLAT_D : SPLAT_D_ENC, SPLAT_D_DESC;
3386
3387 def SPLATI_B : SPLATI_B_ENC, SPLATI_B_DESC;
3388 def SPLATI_H : SPLATI_H_ENC, SPLATI_H_DESC;
3389 def SPLATI_W : SPLATI_W_ENC, SPLATI_W_DESC;
3390 def SPLATI_D : SPLATI_D_ENC, SPLATI_D_DESC;
3391
3392 def SRA_B : SRA_B_ENC, SRA_B_DESC;
3393 def SRA_H : SRA_H_ENC, SRA_H_DESC;
3394 def SRA_W : SRA_W_ENC, SRA_W_DESC;
3395 def SRA_D : SRA_D_ENC, SRA_D_DESC;
3396
3397 def SRAI_B : SRAI_B_ENC, SRAI_B_DESC;
3398 def SRAI_H : SRAI_H_ENC, SRAI_H_DESC;
3399 def SRAI_W : SRAI_W_ENC, SRAI_W_DESC;
3400 def SRAI_D : SRAI_D_ENC, SRAI_D_DESC;
3401
3402 def SRAR_B : SRAR_B_ENC, SRAR_B_DESC;
3403 def SRAR_H : SRAR_H_ENC, SRAR_H_DESC;
3404 def SRAR_W : SRAR_W_ENC, SRAR_W_DESC;
3405 def SRAR_D : SRAR_D_ENC, SRAR_D_DESC;
3406
3407 def SRARI_B : SRARI_B_ENC, SRARI_B_DESC;
3408 def SRARI_H : SRARI_H_ENC, SRARI_H_DESC;
3409 def SRARI_W : SRARI_W_ENC, SRARI_W_DESC;
3410 def SRARI_D : SRARI_D_ENC, SRARI_D_DESC;
3411
3412 def SRL_B : SRL_B_ENC, SRL_B_DESC;
3413 def SRL_H : SRL_H_ENC, SRL_H_DESC;
3414 def SRL_W : SRL_W_ENC, SRL_W_DESC;
3415 def SRL_D : SRL_D_ENC, SRL_D_DESC;
3416
3417 def SRLI_B : SRLI_B_ENC, SRLI_B_DESC;
3418 def SRLI_H : SRLI_H_ENC, SRLI_H_DESC;
3419 def SRLI_W : SRLI_W_ENC, SRLI_W_DESC;
3420 def SRLI_D : SRLI_D_ENC, SRLI_D_DESC;
3421
3422 def SRLR_B : SRLR_B_ENC, SRLR_B_DESC;
3423 def SRLR_H : SRLR_H_ENC, SRLR_H_DESC;
3424 def SRLR_W : SRLR_W_ENC, SRLR_W_DESC;
3425 def SRLR_D : SRLR_D_ENC, SRLR_D_DESC;
3426
3427 def SRLRI_B : SRLRI_B_ENC, SRLRI_B_DESC;
3428 def SRLRI_H : SRLRI_H_ENC, SRLRI_H_DESC;
3429 def SRLRI_W : SRLRI_W_ENC, SRLRI_W_DESC;
3430 def SRLRI_D : SRLRI_D_ENC, SRLRI_D_DESC;
3431
3432 def ST_B: ST_B_ENC, ST_B_DESC;
3433 def ST_H: ST_H_ENC, ST_H_DESC;
3434 def ST_W: ST_W_ENC, ST_W_DESC;
3435 def ST_D: ST_D_ENC, ST_D_DESC;
3436
3437 def SUBS_S_B : SUBS_S_B_ENC, SUBS_S_B_DESC;
3438 def SUBS_S_H : SUBS_S_H_ENC, SUBS_S_H_DESC;
3439 def SUBS_S_W : SUBS_S_W_ENC, SUBS_S_W_DESC;
3440 def SUBS_S_D : SUBS_S_D_ENC, SUBS_S_D_DESC;
3441
3442 def SUBS_U_B : SUBS_U_B_ENC, SUBS_U_B_DESC;
3443 def SUBS_U_H : SUBS_U_H_ENC, SUBS_U_H_DESC;
3444 def SUBS_U_W : SUBS_U_W_ENC, SUBS_U_W_DESC;
3445 def SUBS_U_D : SUBS_U_D_ENC, SUBS_U_D_DESC;
3446
3447 def SUBSUS_U_B : SUBSUS_U_B_ENC, SUBSUS_U_B_DESC;
3448 def SUBSUS_U_H : SUBSUS_U_H_ENC, SUBSUS_U_H_DESC;
3449 def SUBSUS_U_W : SUBSUS_U_W_ENC, SUBSUS_U_W_DESC;
3450 def SUBSUS_U_D : SUBSUS_U_D_ENC, SUBSUS_U_D_DESC;
3451
3452 def SUBSUU_S_B : SUBSUU_S_B_ENC, SUBSUU_S_B_DESC;
3453 def SUBSUU_S_H : SUBSUU_S_H_ENC, SUBSUU_S_H_DESC;
3454 def SUBSUU_S_W : SUBSUU_S_W_ENC, SUBSUU_S_W_DESC;
3455 def SUBSUU_S_D : SUBSUU_S_D_ENC, SUBSUU_S_D_DESC;
3456
3457 def SUBV_B : SUBV_B_ENC, SUBV_B_DESC;
3458 def SUBV_H : SUBV_H_ENC, SUBV_H_DESC;
3459 def SUBV_W : SUBV_W_ENC, SUBV_W_DESC;
3460 def SUBV_D : SUBV_D_ENC, SUBV_D_DESC;
3461
3462 def SUBVI_B : SUBVI_B_ENC, SUBVI_B_DESC;
3463 def SUBVI_H : SUBVI_H_ENC, SUBVI_H_DESC;
3464 def SUBVI_W : SUBVI_W_ENC, SUBVI_W_DESC;
3465 def SUBVI_D : SUBVI_D_ENC, SUBVI_D_DESC;
3466
3467 def VSHF_B : VSHF_B_ENC, VSHF_B_DESC;
3468 def VSHF_H : VSHF_H_ENC, VSHF_H_DESC;
3469 def VSHF_W : VSHF_W_ENC, VSHF_W_DESC;
3470 def VSHF_D : VSHF_D_ENC, VSHF_D_DESC;
3471
3472 def XOR_V : XOR_V_ENC, XOR_V_DESC;
3473 def XOR_V_H_PSEUDO : XOR_V_H_PSEUDO_DESC,
3474                      PseudoInstExpansion<(XOR_V MSA128BOpnd:$wd,
3475                                                 MSA128BOpnd:$ws,
3476                                                 MSA128BOpnd:$wt)>;
3477 def XOR_V_W_PSEUDO : XOR_V_W_PSEUDO_DESC,
3478                      PseudoInstExpansion<(XOR_V MSA128BOpnd:$wd,
3479                                                 MSA128BOpnd:$ws,
3480                                                 MSA128BOpnd:$wt)>;
3481 def XOR_V_D_PSEUDO : XOR_V_D_PSEUDO_DESC,
3482                      PseudoInstExpansion<(XOR_V MSA128BOpnd:$wd,
3483                                                 MSA128BOpnd:$ws,
3484                                                 MSA128BOpnd:$wt)>;
3485
3486 def XORI_B : XORI_B_ENC, XORI_B_DESC;
3487
3488 // Patterns.
3489 class MSAPat<dag pattern, dag result, list<Predicate> pred = [HasMSA]> :
3490   Pat<pattern, result>, Requires<pred>;
3491
3492 def : MSAPat<(extractelt (v4i32 MSA128W:$ws), immZExt4:$idx),
3493              (COPY_S_W MSA128W:$ws, immZExt4:$idx)>;
3494
3495 def : MSAPat<(v8f16 (load addrimm10:$addr)), (LD_H addrimm10:$addr)>;
3496 def : MSAPat<(v4f32 (load addrimm10:$addr)), (LD_W addrimm10:$addr)>;
3497 def : MSAPat<(v2f64 (load addrimm10:$addr)), (LD_D addrimm10:$addr)>;
3498
3499 def ST_FH : MSAPat<(store (v8f16 MSA128H:$ws), addrimm10:$addr),
3500                    (ST_H MSA128H:$ws, addrimm10:$addr)>;
3501 def ST_FW : MSAPat<(store (v4f32 MSA128W:$ws), addrimm10:$addr),
3502                    (ST_W MSA128W:$ws, addrimm10:$addr)>;
3503 def ST_FD : MSAPat<(store (v2f64 MSA128D:$ws), addrimm10:$addr),
3504                    (ST_D MSA128D:$ws, addrimm10:$addr)>;
3505
3506 class MSA_FABS_PSEUDO_DESC_BASE<RegisterOperand ROWD,
3507                                 RegisterOperand ROWS = ROWD,
3508                                 InstrItinClass itin = NoItinerary> :
3509   MSAPseudo<(outs ROWD:$wd),
3510             (ins ROWS:$ws),
3511             [(set ROWD:$wd, (fabs ROWS:$ws))]> {
3512   InstrItinClass Itinerary = itin;
3513 }
3514 def FABS_W : MSA_FABS_PSEUDO_DESC_BASE<MSA128WOpnd>,
3515              PseudoInstExpansion<(FMAX_A_W MSA128WOpnd:$wd, MSA128WOpnd:$ws,
3516                                            MSA128WOpnd:$ws)>;
3517 def FABS_D : MSA_FABS_PSEUDO_DESC_BASE<MSA128DOpnd>,
3518              PseudoInstExpansion<(FMAX_A_D MSA128DOpnd:$wd, MSA128DOpnd:$ws,
3519                                            MSA128DOpnd:$ws)>;
3520
3521 class MSABitconvertPat<ValueType DstVT, ValueType SrcVT,
3522                        RegisterClass DstRC, list<Predicate> preds = [HasMSA]> :
3523    MSAPat<(DstVT (bitconvert SrcVT:$src)),
3524           (COPY_TO_REGCLASS SrcVT:$src, DstRC), preds>;
3525
3526 // These are endian-independent because the element size doesnt change
3527 def : MSABitconvertPat<v8i16, v8f16, MSA128H>;
3528 def : MSABitconvertPat<v4i32, v4f32, MSA128W>;
3529 def : MSABitconvertPat<v2i64, v2f64, MSA128D>;
3530 def : MSABitconvertPat<v8f16, v8i16, MSA128H>;
3531 def : MSABitconvertPat<v4f32, v4i32, MSA128W>;
3532 def : MSABitconvertPat<v2f64, v2i64, MSA128D>;
3533
3534 // Little endian bitcasts are always no-ops
3535 def : MSABitconvertPat<v16i8, v8i16, MSA128B, [HasMSA, IsLE]>;
3536 def : MSABitconvertPat<v16i8, v4i32, MSA128B, [HasMSA, IsLE]>;
3537 def : MSABitconvertPat<v16i8, v2i64, MSA128B, [HasMSA, IsLE]>;
3538 def : MSABitconvertPat<v16i8, v8f16, MSA128B, [HasMSA, IsLE]>;
3539 def : MSABitconvertPat<v16i8, v4f32, MSA128B, [HasMSA, IsLE]>;
3540 def : MSABitconvertPat<v16i8, v2f64, MSA128B, [HasMSA, IsLE]>;
3541
3542 def : MSABitconvertPat<v8i16, v16i8, MSA128H, [HasMSA, IsLE]>;
3543 def : MSABitconvertPat<v8i16, v4i32, MSA128H, [HasMSA, IsLE]>;
3544 def : MSABitconvertPat<v8i16, v2i64, MSA128H, [HasMSA, IsLE]>;
3545 def : MSABitconvertPat<v8i16, v4f32, MSA128H, [HasMSA, IsLE]>;
3546 def : MSABitconvertPat<v8i16, v2f64, MSA128H, [HasMSA, IsLE]>;
3547
3548 def : MSABitconvertPat<v4i32, v16i8, MSA128W, [HasMSA, IsLE]>;
3549 def : MSABitconvertPat<v4i32, v8i16, MSA128W, [HasMSA, IsLE]>;
3550 def : MSABitconvertPat<v4i32, v2i64, MSA128W, [HasMSA, IsLE]>;
3551 def : MSABitconvertPat<v4i32, v8f16, MSA128W, [HasMSA, IsLE]>;
3552 def : MSABitconvertPat<v4i32, v2f64, MSA128W, [HasMSA, IsLE]>;
3553
3554 def : MSABitconvertPat<v2i64, v16i8, MSA128D, [HasMSA, IsLE]>;
3555 def : MSABitconvertPat<v2i64, v8i16, MSA128D, [HasMSA, IsLE]>;
3556 def : MSABitconvertPat<v2i64, v4i32, MSA128D, [HasMSA, IsLE]>;
3557 def : MSABitconvertPat<v2i64, v8f16, MSA128D, [HasMSA, IsLE]>;
3558 def : MSABitconvertPat<v2i64, v4f32, MSA128D, [HasMSA, IsLE]>;
3559
3560 def : MSABitconvertPat<v4f32, v16i8, MSA128W, [HasMSA, IsLE]>;
3561 def : MSABitconvertPat<v4f32, v8i16, MSA128W, [HasMSA, IsLE]>;
3562 def : MSABitconvertPat<v4f32, v2i64, MSA128W, [HasMSA, IsLE]>;
3563 def : MSABitconvertPat<v4f32, v8f16, MSA128W, [HasMSA, IsLE]>;
3564 def : MSABitconvertPat<v4f32, v2f64, MSA128W, [HasMSA, IsLE]>;
3565
3566 def : MSABitconvertPat<v2f64, v16i8, MSA128D, [HasMSA, IsLE]>;
3567 def : MSABitconvertPat<v2f64, v8i16, MSA128D, [HasMSA, IsLE]>;
3568 def : MSABitconvertPat<v2f64, v4i32, MSA128D, [HasMSA, IsLE]>;
3569 def : MSABitconvertPat<v2f64, v8f16, MSA128D, [HasMSA, IsLE]>;
3570 def : MSABitconvertPat<v2f64, v4f32, MSA128D, [HasMSA, IsLE]>;
3571
3572 // Big endian bitcasts expand to shuffle instructions.
3573 // This is because bitcast is defined to be a store/load sequence and the
3574 // vector store/load instructions are mixed-endian with respect to the vector
3575 // as a whole (little endian with respect to element order, but big endian
3576 // elements).
3577
3578 class MSABitconvertReverseQuartersPat<ValueType DstVT, ValueType SrcVT,
3579                                       RegisterClass DstRC, MSAInst Insn,
3580                                       RegisterClass ViaRC> :
3581   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3582          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 27),
3583                            DstRC),
3584          [HasMSA, IsBE]>;
3585
3586 class MSABitconvertReverseHalvesPat<ValueType DstVT, ValueType SrcVT,
3587                                     RegisterClass DstRC, MSAInst Insn,
3588                                     RegisterClass ViaRC> :
3589   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3590          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 177),
3591                            DstRC),
3592          [HasMSA, IsBE]>;
3593
3594 class MSABitconvertReverseBInHPat<ValueType DstVT, ValueType SrcVT,
3595                                   RegisterClass DstRC> :
3596   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3597
3598 class MSABitconvertReverseBInWPat<ValueType DstVT, ValueType SrcVT,
3599                                   RegisterClass DstRC> :
3600   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3601
3602 class MSABitconvertReverseBInDPat<ValueType DstVT, ValueType SrcVT,
3603                                   RegisterClass DstRC> :
3604   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3605          (COPY_TO_REGCLASS
3606            (SHF_W
3607              (COPY_TO_REGCLASS
3608                (SHF_B (COPY_TO_REGCLASS SrcVT:$src, MSA128B), 27),
3609                MSA128W), 177),
3610            DstRC),
3611          [HasMSA, IsBE]>;
3612
3613 class MSABitconvertReverseHInWPat<ValueType DstVT, ValueType SrcVT,
3614                                   RegisterClass DstRC> :
3615   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3616
3617 class MSABitconvertReverseHInDPat<ValueType DstVT, ValueType SrcVT,
3618                                   RegisterClass DstRC> :
3619   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3620
3621 class MSABitconvertReverseWInDPat<ValueType DstVT, ValueType SrcVT,
3622                                   RegisterClass DstRC> :
3623   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_W, MSA128W>;
3624
3625 def : MSABitconvertReverseBInHPat<v8i16, v16i8, MSA128H>;
3626 def : MSABitconvertReverseBInHPat<v8f16, v16i8, MSA128H>;
3627 def : MSABitconvertReverseBInWPat<v4i32, v16i8, MSA128W>;
3628 def : MSABitconvertReverseBInWPat<v4f32, v16i8, MSA128W>;
3629 def : MSABitconvertReverseBInDPat<v2i64, v16i8, MSA128D>;
3630 def : MSABitconvertReverseBInDPat<v2f64, v16i8, MSA128D>;
3631
3632 def : MSABitconvertReverseBInHPat<v16i8, v8i16, MSA128B>;
3633 def : MSABitconvertReverseHInWPat<v4i32, v8i16, MSA128W>;
3634 def : MSABitconvertReverseHInWPat<v4f32, v8i16, MSA128W>;
3635 def : MSABitconvertReverseHInDPat<v2i64, v8i16, MSA128D>;
3636 def : MSABitconvertReverseHInDPat<v2f64, v8i16, MSA128D>;
3637
3638 def : MSABitconvertReverseBInHPat<v16i8, v8f16, MSA128B>;
3639 def : MSABitconvertReverseHInWPat<v4i32, v8f16, MSA128W>;
3640 def : MSABitconvertReverseHInWPat<v4f32, v8f16, MSA128W>;
3641 def : MSABitconvertReverseHInDPat<v2i64, v8f16, MSA128D>;
3642 def : MSABitconvertReverseHInDPat<v2f64, v8f16, MSA128D>;
3643
3644 def : MSABitconvertReverseBInWPat<v16i8, v4i32, MSA128B>;
3645 def : MSABitconvertReverseHInWPat<v8i16, v4i32, MSA128H>;
3646 def : MSABitconvertReverseHInWPat<v8f16, v4i32, MSA128H>;
3647 def : MSABitconvertReverseWInDPat<v2i64, v4i32, MSA128D>;
3648 def : MSABitconvertReverseWInDPat<v2f64, v4i32, MSA128D>;
3649
3650 def : MSABitconvertReverseBInWPat<v16i8, v4f32, MSA128B>;
3651 def : MSABitconvertReverseHInWPat<v8i16, v4f32, MSA128H>;
3652 def : MSABitconvertReverseHInWPat<v8f16, v4f32, MSA128H>;
3653 def : MSABitconvertReverseWInDPat<v2i64, v4f32, MSA128D>;
3654 def : MSABitconvertReverseWInDPat<v2f64, v4f32, MSA128D>;
3655
3656 def : MSABitconvertReverseBInDPat<v16i8, v2i64, MSA128B>;
3657 def : MSABitconvertReverseHInDPat<v8i16, v2i64, MSA128H>;
3658 def : MSABitconvertReverseHInDPat<v8f16, v2i64, MSA128H>;
3659 def : MSABitconvertReverseWInDPat<v4i32, v2i64, MSA128W>;
3660 def : MSABitconvertReverseWInDPat<v4f32, v2i64, MSA128W>;
3661
3662 def : MSABitconvertReverseBInDPat<v16i8, v2f64, MSA128B>;
3663 def : MSABitconvertReverseHInDPat<v8i16, v2f64, MSA128H>;
3664 def : MSABitconvertReverseHInDPat<v8f16, v2f64, MSA128H>;
3665 def : MSABitconvertReverseWInDPat<v4i32, v2f64, MSA128W>;
3666 def : MSABitconvertReverseWInDPat<v4f32, v2f64, MSA128W>;
3667
3668 // Pseudos used to implement BNZ.df, and BZ.df
3669
3670 class MSA_CBRANCH_PSEUDO_DESC_BASE<SDPatternOperator OpNode, ValueType TyNode,
3671                                    RegisterClass RCWS,
3672                                    InstrItinClass itin = NoItinerary> :
3673   MipsPseudo<(outs GPR32:$dst),
3674              (ins RCWS:$ws),
3675              [(set GPR32:$dst, (OpNode (TyNode RCWS:$ws)))]> {
3676   bit usesCustomInserter = 1;
3677 }
3678
3679 def SNZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v16i8,
3680                                                 MSA128B, NoItinerary>;
3681 def SNZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v8i16,
3682                                                 MSA128H, NoItinerary>;
3683 def SNZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v4i32,
3684                                                 MSA128W, NoItinerary>;
3685 def SNZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v2i64,
3686                                                 MSA128D, NoItinerary>;
3687 def SNZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyNonZero, v16i8,
3688                                                 MSA128B, NoItinerary>;
3689
3690 def SZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v16i8,
3691                                                MSA128B, NoItinerary>;
3692 def SZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v8i16,
3693                                                MSA128H, NoItinerary>;
3694 def SZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v4i32,
3695                                                MSA128W, NoItinerary>;
3696 def SZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v2i64,
3697                                                MSA128D, NoItinerary>;
3698 def SZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyZero, v16i8,
3699                                                MSA128B, NoItinerary>;