[mips][msa] Added cfcmsa, and ctcmsa
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrFormats.td
1 //===- MipsMSAInstrFormats.td - Mips Instruction Formats ---*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 def HasMSA : Predicate<"Subtarget.hasMSA()">,
11              AssemblerPredicate<"FeatureMSA">;
12
13 class MSAInst : MipsInst<(outs), (ins), "", [], NoItinerary, FrmOther> {
14   let Predicates = [HasMSA];
15   let Inst{31-26} = 0b011110;
16 }
17
18 class PseudoMSA<dag outs, dag ins, list<dag> pattern,
19                 InstrItinClass itin = IIPseudo>:
20   MipsPseudo<outs, ins, pattern, itin> {
21   let Predicates = [HasMSA];
22 }
23
24 class MSA_BIT_B_FMT<bits<3> major, bits<6> minor>: MSAInst {
25   let Inst{25-23} = major;
26   let Inst{22-19} = 0b1110;
27   let Inst{5-0} = minor;
28 }
29
30 class MSA_BIT_H_FMT<bits<3> major, bits<6> minor>: MSAInst {
31   let Inst{25-23} = major;
32   let Inst{22-20} = 0b110;
33   let Inst{5-0} = minor;
34 }
35
36 class MSA_BIT_W_FMT<bits<3> major, bits<6> minor>: MSAInst {
37   let Inst{25-23} = major;
38   let Inst{22-21} = 0b10;
39   let Inst{5-0} = minor;
40 }
41
42 class MSA_BIT_D_FMT<bits<3> major, bits<6> minor>: MSAInst {
43   let Inst{25-23} = major;
44   let Inst{22} = 0b0;
45   let Inst{5-0} = minor;
46 }
47
48 class MSA_2R_FMT<bits<8> major, bits<2> df, bits<6> minor>: MSAInst {
49   let Inst{25-18} = major;
50   let Inst{17-16} = df;
51   let Inst{5-0} = minor;
52 }
53
54 class MSA_2RF_FMT<bits<9> major, bits<1> df, bits<6> minor>: MSAInst {
55   let Inst{25-17} = major;
56   let Inst{16} = df;
57   let Inst{5-0} = minor;
58 }
59
60 class MSA_3R_FMT<bits<3> major, bits<2> df, bits<6> minor>: MSAInst {
61   let Inst{25-23} = major;
62   let Inst{22-21} = df;
63   let Inst{5-0} = minor;
64 }
65
66 class MSA_3RF_FMT<bits<4> major, bits<1> df, bits<6> minor>: MSAInst {
67   let Inst{25-22} = major;
68   let Inst{21} = df;
69   let Inst{5-0} = minor;
70 }
71
72 class MSA_ELM_FMT<bits<10> major, bits<6> minor>: MSAInst {
73   let Inst{25-16} = major;
74   let Inst{5-0} = minor;
75 }
76
77 class MSA_ELM_B_FMT<bits<4> major, bits<6> minor>: MSAInst {
78   let Inst{25-22} = major;
79   let Inst{21-20} = 0b00;
80   let Inst{5-0} = minor;
81 }
82
83 class MSA_ELM_H_FMT<bits<4> major, bits<6> minor>: MSAInst {
84   let Inst{25-22} = major;
85   let Inst{21-19} = 0b100;
86   let Inst{5-0} = minor;
87 }
88
89 class MSA_ELM_W_FMT<bits<4> major, bits<6> minor>: MSAInst {
90   let Inst{25-22} = major;
91   let Inst{21-18} = 0b1100;
92   let Inst{5-0} = minor;
93 }
94
95 class MSA_ELM_D_FMT<bits<4> major, bits<6> minor>: MSAInst {
96   let Inst{25-22} = major;
97   let Inst{21-17} = 0b11100;
98   let Inst{5-0} = minor;
99 }
100
101 class MSA_I5_FMT<bits<3> major, bits<2> df, bits<6> minor>: MSAInst {
102   let Inst{25-23} = major;
103   let Inst{22-21} = df;
104   let Inst{5-0} = minor;
105 }
106
107 class MSA_I8_FMT<bits<2> major, bits<6> minor>: MSAInst {
108   let Inst{25-24} = major;
109   let Inst{5-0} = minor;
110 }
111
112 class MSA_I10_FMT<bits<3> major, bits<2> df, bits<6> minor>: MSAInst {
113   let Inst{25-23} = major;
114   let Inst{22-21} = df;
115   let Inst{5-0} = minor;
116 }
117
118 class MSA_VEC_FMT<bits<5> major, bits<6> minor>: MSAInst {
119   let Inst{25-21} = major;
120   let Inst{5-0} = minor;
121 }