Apply the same pattern used in 'and' lowering for 'or'
[oota-llvm.git] / lib / Target / Mips / MipsISelLowering.h
1 //===-- MipsISelLowering.h - Mips DAG Lowering Interface --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that Mips uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef MipsISELLOWERING_H
16 #define MipsISELLOWERING_H
17
18 #include "llvm/CodeGen/SelectionDAG.h"
19 #include "llvm/Target/TargetLowering.h"
20 #include "Mips.h"
21 #include "MipsSubtarget.h"
22
23 namespace llvm {
24   namespace MipsISD {
25     enum NodeType {
26       // Start the numbering from where ISD NodeType finishes.
27       FIRST_NUMBER = ISD::BUILTIN_OP_END+Mips::INSTRUCTION_LIST_END,
28
29       // Jump and link (call)
30       JmpLink,
31
32       // Get the Higher 16 bits from a 32-bit immediate
33       // No relation with Mips Hi register
34       Hi, 
35
36       // Get the Lower 16 bits from a 32-bit immediate
37       // No relation with Mips Lo register
38       Lo, 
39
40       // Handle gp_rel (small data/bss sections) relocation.
41       GPRel,
42
43       // Select CC Pseudo Instruction
44       SelectCC,
45
46       // Floating Point Select CC Pseudo Instruction
47       FPSelectCC,
48
49       // Floating Point Branch Conditional
50       FPBrcond,
51
52       // Floating Point Compare
53       FPCmp,
54
55       // Return 
56       Ret
57     };
58   }
59
60   //===--------------------------------------------------------------------===//
61   // TargetLowering Implementation
62   //===--------------------------------------------------------------------===//
63   class MipsTargetLowering : public TargetLowering 
64   {
65     // FrameIndex for return slot.
66     int ReturnAddrIndex;
67   public:
68
69     explicit MipsTargetLowering(MipsTargetMachine &TM);
70
71     /// LowerOperation - Provide custom lowering hooks for some operations.
72     virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG);
73
74     /// getTargetNodeName - This method returns the name of a target specific 
75     //  DAG node.
76     virtual const char *getTargetNodeName(unsigned Opcode) const;
77
78     /// getSetCCResultType - get the ISD::SETCC result ValueType
79     MVT getSetCCResultType(const SDValue &) const;
80
81   private:
82     // Subtarget Info
83     const MipsSubtarget *Subtarget;
84
85     // Lower Operand helpers
86     SDValue LowerCCCArguments(SDValue Op, SelectionDAG &DAG);
87     SDValue LowerCCCCallTo(SDValue Op, SelectionDAG &DAG, unsigned CC);
88     SDNode *LowerCallResult(SDValue Chain, SDValue InFlag, SDNode*TheCall,
89                             unsigned CallingConv, SelectionDAG &DAG);
90     bool IsGlobalInSmallSection(GlobalValue *GV); 
91     bool IsInSmallSection(unsigned Size); 
92
93     // Lower Operand specifics
94     SDValue LowerANDOR(SDValue Op, SelectionDAG &DAG);
95     SDValue LowerBRCOND(SDValue Op, SelectionDAG &DAG);
96     SDValue LowerCALL(SDValue Op, SelectionDAG &DAG);
97     SDValue LowerConstantPool(SDValue Op, SelectionDAG &DAG);
98     SDValue LowerFORMAL_ARGUMENTS(SDValue Op, SelectionDAG &DAG);
99     SDValue LowerGlobalAddress(SDValue Op, SelectionDAG &DAG);
100     SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG);
101     SDValue LowerJumpTable(SDValue Op, SelectionDAG &DAG);
102     SDValue LowerRET(SDValue Op, SelectionDAG &DAG);
103     SDValue LowerSELECT_CC(SDValue Op, SelectionDAG &DAG);
104     SDValue LowerSELECT(SDValue Op, SelectionDAG &DAG);
105     SDValue LowerSETCC(SDValue Op, SelectionDAG &DAG);
106
107     virtual MachineBasicBlock *EmitInstrWithCustomInserter(MachineInstr *MI,
108                                                         MachineBasicBlock *MBB);
109
110     // Inline asm support
111     ConstraintType getConstraintType(const std::string &Constraint) const;
112
113     std::pair<unsigned, const TargetRegisterClass*> 
114               getRegForInlineAsmConstraint(const std::string &Constraint,
115               MVT VT) const;
116
117     std::vector<unsigned>
118     getRegClassForInlineAsmConstraint(const std::string &Constraint,
119               MVT VT) const;
120   };
121 }
122
123 #endif // MipsISELLOWERING_H