Rename SDOperand to SDValue.
[oota-llvm.git] / lib / Target / IA64 / IA64InstrInfo.cpp
1 //===- IA64InstrInfo.cpp - IA64 Instruction Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the IA64 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "IA64InstrInfo.h"
15 #include "IA64.h"
16 #include "IA64InstrBuilder.h"
17 #include "llvm/CodeGen/MachineInstrBuilder.h"
18 #include "IA64GenInstrInfo.inc"
19 using namespace llvm;
20
21 IA64InstrInfo::IA64InstrInfo()
22   : TargetInstrInfoImpl(IA64Insts, sizeof(IA64Insts)/sizeof(IA64Insts[0])),
23     RI(*this) {
24 }
25
26
27 bool IA64InstrInfo::isMoveInstr(const MachineInstr& MI,
28                                unsigned& sourceReg,
29                                unsigned& destReg) const {
30   unsigned oc = MI.getOpcode();
31   if (oc == IA64::MOV || oc == IA64::FMOV) {
32   // TODO: this doesn't detect predicate moves
33      assert(MI.getNumOperands() >= 2 &&
34              /* MI.getOperand(0).isRegister() &&
35              MI.getOperand(1).isRegister() && */
36              "invalid register-register move instruction");
37      if( MI.getOperand(0).isRegister() &&
38          MI.getOperand(1).isRegister() ) {
39        // if both operands of the MOV/FMOV are registers, then
40        // yes, this is a move instruction
41        sourceReg = MI.getOperand(1).getReg();
42        destReg = MI.getOperand(0).getReg();
43        return true;
44      }
45   }
46   return false; // we don't consider e.g. %regN = MOV <FrameIndex #x> a
47                 // move instruction
48 }
49
50 unsigned
51 IA64InstrInfo::InsertBranch(MachineBasicBlock &MBB,MachineBasicBlock *TBB,
52                             MachineBasicBlock *FBB,
53                             const std::vector<MachineOperand> &Cond)const {
54   // Can only insert uncond branches so far.
55   assert(Cond.empty() && !FBB && TBB && "Can only handle uncond branches!");
56   BuildMI(&MBB, get(IA64::BRL_NOTCALL)).addMBB(TBB);
57   return 1;
58 }
59
60 void IA64InstrInfo::copyRegToReg(MachineBasicBlock &MBB,
61                                    MachineBasicBlock::iterator MI,
62                                    unsigned DestReg, unsigned SrcReg,
63                                    const TargetRegisterClass *DestRC,
64                                    const TargetRegisterClass *SrcRC) const {
65   if (DestRC != SrcRC) {
66     cerr << "Not yet supported!";
67     abort();
68   }
69
70   if(DestRC == IA64::PRRegisterClass ) // if a bool, we use pseudocode
71     // (SrcReg) DestReg = cmp.eq.unc(r0, r0)
72     BuildMI(MBB, MI, get(IA64::PCMPEQUNC), DestReg)
73       .addReg(IA64::r0).addReg(IA64::r0).addReg(SrcReg);
74   else // otherwise, MOV works (for both gen. regs and FP regs)
75     BuildMI(MBB, MI, get(IA64::MOV), DestReg).addReg(SrcReg);
76 }
77
78 void IA64InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
79                                            MachineBasicBlock::iterator MI,
80                                            unsigned SrcReg, bool isKill,
81                                            int FrameIdx,
82                                            const TargetRegisterClass *RC) const{
83
84   if (RC == IA64::FPRegisterClass) {
85     BuildMI(MBB, MI, get(IA64::STF_SPILL)).addFrameIndex(FrameIdx)
86       .addReg(SrcReg, false, false, isKill);
87   } else if (RC == IA64::GRRegisterClass) {
88     BuildMI(MBB, MI, get(IA64::ST8)).addFrameIndex(FrameIdx)
89       .addReg(SrcReg, false, false, isKill);
90   } else if (RC == IA64::PRRegisterClass) {
91     /* we use IA64::r2 as a temporary register for doing this hackery. */
92     // first we load 0:
93     BuildMI(MBB, MI, get(IA64::MOV), IA64::r2).addReg(IA64::r0);
94     // then conditionally add 1:
95     BuildMI(MBB, MI, get(IA64::CADDIMM22), IA64::r2).addReg(IA64::r2)
96       .addImm(1).addReg(SrcReg, false, false, isKill);
97     // and then store it to the stack
98     BuildMI(MBB, MI, get(IA64::ST8)).addFrameIndex(FrameIdx).addReg(IA64::r2);
99   } else assert(0 &&
100       "sorry, I don't know how to store this sort of reg in the stack\n");
101 }
102
103 void IA64InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
104                                       bool isKill,
105                                       SmallVectorImpl<MachineOperand> &Addr,
106                                       const TargetRegisterClass *RC,
107                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
108   unsigned Opc = 0;
109   if (RC == IA64::FPRegisterClass) {
110     Opc = IA64::STF8;
111   } else if (RC == IA64::GRRegisterClass) {
112     Opc = IA64::ST8;
113   } else if (RC == IA64::PRRegisterClass) {
114     Opc = IA64::ST1;
115   } else {
116     assert(0 &&
117       "sorry, I don't know how to store this sort of reg\n");
118   }
119
120   MachineInstrBuilder MIB = BuildMI(MF, get(Opc));
121   for (unsigned i = 0, e = Addr.size(); i != e; ++i) {
122     MachineOperand &MO = Addr[i];
123     if (MO.isRegister())
124       MIB.addReg(MO.getReg());
125     else if (MO.isImmediate())
126       MIB.addImm(MO.getImm());
127     else
128       MIB.addFrameIndex(MO.getIndex());
129   }
130   MIB.addReg(SrcReg, false, false, isKill);
131   NewMIs.push_back(MIB);
132   return;
133
134 }
135
136 void IA64InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
137                                             MachineBasicBlock::iterator MI,
138                                             unsigned DestReg, int FrameIdx,
139                                             const TargetRegisterClass *RC)const{
140
141   if (RC == IA64::FPRegisterClass) {
142     BuildMI(MBB, MI, get(IA64::LDF_FILL), DestReg).addFrameIndex(FrameIdx);
143   } else if (RC == IA64::GRRegisterClass) {
144     BuildMI(MBB, MI, get(IA64::LD8), DestReg).addFrameIndex(FrameIdx);
145  } else if (RC == IA64::PRRegisterClass) {
146    // first we load a byte from the stack into r2, our 'predicate hackery'
147    // scratch reg
148    BuildMI(MBB, MI, get(IA64::LD8), IA64::r2).addFrameIndex(FrameIdx);
149    // then we compare it to zero. If it _is_ zero, compare-not-equal to
150    // r0 gives us 0, which is what we want, so that's nice.
151    BuildMI(MBB, MI, get(IA64::CMPNE), DestReg).addReg(IA64::r2).addReg(IA64::r0);
152  } else assert(0 &&
153      "sorry, I don't know how to load this sort of reg from the stack\n");
154 }
155
156 void IA64InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
157                                        SmallVectorImpl<MachineOperand> &Addr,
158                                        const TargetRegisterClass *RC,
159                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
160   unsigned Opc = 0;
161   if (RC == IA64::FPRegisterClass) {
162     Opc = IA64::LDF8;
163   } else if (RC == IA64::GRRegisterClass) {
164     Opc = IA64::LD8;
165   } else if (RC == IA64::PRRegisterClass) {
166     Opc = IA64::LD1;
167   } else {
168     assert(0 &&
169       "sorry, I don't know how to store this sort of reg\n");
170   }
171
172   MachineInstrBuilder MIB = BuildMI(MF, get(Opc), DestReg);
173   for (unsigned i = 0, e = Addr.size(); i != e; ++i) {
174     MachineOperand &MO = Addr[i];
175     if (MO.isRegister())
176       MIB.addReg(MO.getReg());
177     else if (MO.isImmediate())
178       MIB.addImm(MO.getImm());
179     else
180       MIB.addFrameIndex(MO.getIndex());
181   }
182   NewMIs.push_back(MIB);
183   return;
184 }