[Hexagon] Updating mux_ir/ri/ii/rr with encoding bits
[oota-llvm.git] / lib / Target / Hexagon / HexagonMCInstLower.cpp
1 //===- HexagonMCInstLower.cpp - Convert Hexagon MachineInstr to an MCInst -===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains code to lower Hexagon MachineInstrs to their corresponding
11 // MCInst records.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "Hexagon.h"
16 #include "HexagonAsmPrinter.h"
17 #include "HexagonMachineFunctionInfo.h"
18 #include "MCTargetDesc/HexagonMCInst.h"
19 #include "llvm/CodeGen/MachineBasicBlock.h"
20 #include "llvm/IR/Constants.h"
21 #include "llvm/IR/Mangler.h"
22 #include "llvm/MC/MCExpr.h"
23 #include "llvm/MC/MCInst.h"
24
25 using namespace llvm;
26
27 static MCOperand GetSymbolRef(const MachineOperand& MO, const MCSymbol* Symbol,
28                               HexagonAsmPrinter& Printer) {
29   MCContext &MC = Printer.OutContext;
30   const MCExpr *ME;
31
32   ME = MCSymbolRefExpr::Create(Symbol, MCSymbolRefExpr::VK_None, MC);
33
34   if (!MO.isJTI() && MO.getOffset())
35     ME = MCBinaryExpr::CreateAdd(ME, MCConstantExpr::Create(MO.getOffset(), MC),
36                                  MC);
37
38   return (MCOperand::CreateExpr(ME));
39 }
40
41 // Create an MCInst from a MachineInstr
42 void llvm::HexagonLowerToMC(const MachineInstr* MI, HexagonMCInst& MCI,
43                             HexagonAsmPrinter& AP) {
44   MCI.setOpcode(MI->getOpcode());
45
46   for (unsigned i = 0, e = MI->getNumOperands(); i < e; i++) {
47     const MachineOperand &MO = MI->getOperand(i);
48     MCOperand MCO;
49
50     switch (MO.getType()) {
51     default:
52       MI->dump();
53       llvm_unreachable("unknown operand type");
54     case MachineOperand::MO_Register:
55       // Ignore all implicit register operands.
56       if (MO.isImplicit()) continue;
57       MCO = MCOperand::CreateReg(MO.getReg());
58       break;
59     case MachineOperand::MO_FPImmediate: {
60       APFloat Val = MO.getFPImm()->getValueAPF();
61       // FP immediates are used only when setting GPRs, so they may be dealt
62       // with like regular immediates from this point on.
63       MCO = MCOperand::CreateImm(*Val.bitcastToAPInt().getRawData());
64       break;
65     }
66     case MachineOperand::MO_Immediate:
67       MCO = MCOperand::CreateImm(MO.getImm());
68       break;
69     case MachineOperand::MO_MachineBasicBlock:
70       MCO = MCOperand::CreateExpr
71               (MCSymbolRefExpr::Create(MO.getMBB()->getSymbol(),
72                AP.OutContext));
73       break;
74     case MachineOperand::MO_GlobalAddress:
75       MCO = GetSymbolRef(MO, AP.getSymbol(MO.getGlobal()), AP);
76       break;
77     case MachineOperand::MO_ExternalSymbol:
78       MCO = GetSymbolRef(MO, AP.GetExternalSymbolSymbol(MO.getSymbolName()),
79                          AP);
80       break;
81     case MachineOperand::MO_JumpTableIndex:
82       MCO = GetSymbolRef(MO, AP.GetJTISymbol(MO.getIndex()), AP);
83       break;
84     case MachineOperand::MO_ConstantPoolIndex:
85       MCO = GetSymbolRef(MO, AP.GetCPISymbol(MO.getIndex()), AP);
86       break;
87     case MachineOperand::MO_BlockAddress:
88       MCO = GetSymbolRef(MO, AP.GetBlockAddressSymbol(MO.getBlockAddress()),AP);
89       break;
90     }
91
92     MCI.addOperand(MCO);
93   }
94 }