[Hexagon] Adding missing vector multiply instruction encodings. Converting multiply...
[oota-llvm.git] / lib / Target / Hexagon / HexagonInstrInfo.td
1 //==- HexagonInstrInfo.td - Target Description for Hexagon -*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the Hexagon instructions in TableGen format.
11 //
12 //===----------------------------------------------------------------------===//
13
14 include "HexagonInstrFormats.td"
15 include "HexagonOperands.td"
16
17 // Pattern fragment that combines the value type and the register class
18 // into a single parameter.
19 // The pat frags in the definitions below need to have a named register,
20 // otherwise i32 will be assumed regardless of the register class. The
21 // name of the register does not matter.
22 def I1  : PatLeaf<(i1 PredRegs:$R)>;
23 def I32 : PatLeaf<(i32 IntRegs:$R)>;
24 def I64 : PatLeaf<(i64 DoubleRegs:$R)>;
25 def F32 : PatLeaf<(f32 IntRegs:$R)>;
26 def F64 : PatLeaf<(f64 DoubleRegs:$R)>;
27
28 // Pattern fragments to extract the low and high subregisters from a
29 // 64-bit value.
30 def LoReg: OutPatFrag<(ops node:$Rs),
31                       (EXTRACT_SUBREG (i64 $Rs), subreg_loreg)>;
32 def HiReg: OutPatFrag<(ops node:$Rs),
33                       (EXTRACT_SUBREG (i64 $Rs), subreg_hireg)>;
34
35 // SDNode for converting immediate C to C-1.
36 def DEC_CONST_SIGNED : SDNodeXForm<imm, [{
37    // Return the byte immediate const-1 as an SDNode.
38    int32_t imm = N->getSExtValue();
39    return XformSToSM1Imm(imm);
40 }]>;
41
42 // SDNode for converting immediate C to C-2.
43 def DEC2_CONST_SIGNED : SDNodeXForm<imm, [{
44    // Return the byte immediate const-2 as an SDNode.
45    int32_t imm = N->getSExtValue();
46    return XformSToSM2Imm(imm);
47 }]>;
48
49 // SDNode for converting immediate C to C-3.
50 def DEC3_CONST_SIGNED : SDNodeXForm<imm, [{
51    // Return the byte immediate const-3 as an SDNode.
52    int32_t imm = N->getSExtValue();
53    return XformSToSM3Imm(imm);
54 }]>;
55
56 // SDNode for converting immediate C to C-1.
57 def DEC_CONST_UNSIGNED : SDNodeXForm<imm, [{
58    // Return the byte immediate const-1 as an SDNode.
59    uint32_t imm = N->getZExtValue();
60    return XformUToUM1Imm(imm);
61 }]>;
62
63 //===----------------------------------------------------------------------===//
64
65 //===----------------------------------------------------------------------===//
66 // Compare
67 //===----------------------------------------------------------------------===//
68 let hasSideEffects = 0, isCompare = 1, InputType = "imm", isExtendable = 1,
69     opExtendable = 2 in
70 class T_CMP <string mnemonic, bits<2> MajOp, bit isNot, Operand ImmOp>
71   : ALU32Inst <(outs PredRegs:$dst),
72                (ins IntRegs:$src1, ImmOp:$src2),
73   "$dst = "#!if(isNot, "!","")#mnemonic#"($src1, #$src2)",
74   [], "",ALU32_2op_tc_2early_SLOT0123 >, ImmRegRel {
75     bits<2> dst;
76     bits<5> src1;
77     bits<10> src2;
78     let CextOpcode = mnemonic;
79     let opExtentBits  = !if(!eq(mnemonic, "cmp.gtu"), 9, 10);
80     let isExtentSigned = !if(!eq(mnemonic, "cmp.gtu"), 0, 1);
81
82     let IClass = 0b0111;
83
84     let Inst{27-24} = 0b0101;
85     let Inst{23-22} = MajOp;
86     let Inst{21}    = !if(!eq(mnemonic, "cmp.gtu"), 0, src2{9});
87     let Inst{20-16} = src1;
88     let Inst{13-5}  = src2{8-0};
89     let Inst{4}     = isNot;
90     let Inst{3-2}   = 0b00;
91     let Inst{1-0}   = dst;
92   }
93
94 let isCodeGenOnly = 0 in {
95 def C2_cmpeqi   : T_CMP <"cmp.eq",  0b00, 0, s10Ext>;
96 def C2_cmpgti   : T_CMP <"cmp.gt",  0b01, 0, s10Ext>;
97 def C2_cmpgtui  : T_CMP <"cmp.gtu", 0b10, 0, u9Ext>;
98 }
99
100 class T_CMP_pat <InstHexagon MI, PatFrag OpNode, PatLeaf ImmPred>
101   : Pat<(i1 (OpNode (i32 IntRegs:$src1), ImmPred:$src2)),
102         (MI IntRegs:$src1, ImmPred:$src2)>;
103
104 def : T_CMP_pat <C2_cmpeqi,  seteq,  s10ImmPred>;
105 def : T_CMP_pat <C2_cmpgti,  setgt,  s10ImmPred>;
106 def : T_CMP_pat <C2_cmpgtui, setugt, u9ImmPred>;
107
108 //===----------------------------------------------------------------------===//
109 // ALU32/ALU +
110 //===----------------------------------------------------------------------===//
111 def SDTHexagonI64I32I32 : SDTypeProfile<1, 2,
112   [SDTCisVT<0, i64>, SDTCisVT<1, i32>, SDTCisSameAs<1, 2>]>;
113
114 def HexagonCOMBINE : SDNode<"HexagonISD::COMBINE", SDTHexagonI64I32I32>;
115
116 let hasSideEffects = 0, hasNewValue = 1, InputType = "reg" in
117 class T_ALU32_3op<string mnemonic, bits<3> MajOp, bits<3> MinOp, bit OpsRev,
118                   bit IsComm>
119   : ALU32_rr<(outs IntRegs:$Rd), (ins IntRegs:$Rs, IntRegs:$Rt),
120              "$Rd = "#mnemonic#"($Rs, $Rt)",
121              [], "", ALU32_3op_tc_1_SLOT0123>, ImmRegRel, PredRel {
122   let isCommutable = IsComm;
123   let BaseOpcode = mnemonic#_rr;
124   let CextOpcode = mnemonic;
125
126   bits<5> Rs;
127   bits<5> Rt;
128   bits<5> Rd;
129
130   let IClass = 0b1111;
131   let Inst{27} = 0b0;
132   let Inst{26-24} = MajOp;
133   let Inst{23-21} = MinOp;
134   let Inst{20-16} = !if(OpsRev,Rt,Rs);
135   let Inst{12-8} = !if(OpsRev,Rs,Rt);
136   let Inst{4-0} = Rd;
137 }
138
139 let hasSideEffects = 0, hasNewValue = 1 in
140 class T_ALU32_3op_pred<string mnemonic, bits<3> MajOp, bits<3> MinOp,
141                        bit OpsRev, bit PredNot, bit PredNew>
142   : ALU32_rr<(outs IntRegs:$Rd), (ins PredRegs:$Pu, IntRegs:$Rs, IntRegs:$Rt),
143              "if ("#!if(PredNot,"!","")#"$Pu"#!if(PredNew,".new","")#") "#
144              "$Rd = "#mnemonic#"($Rs, $Rt)",
145              [], "", ALU32_3op_tc_1_SLOT0123>, ImmRegRel, PredNewRel {
146   let isPredicated = 1;
147   let isPredicatedFalse = PredNot;
148   let isPredicatedNew = PredNew;
149   let BaseOpcode = mnemonic#_rr;
150   let CextOpcode = mnemonic;
151
152   bits<2> Pu;
153   bits<5> Rs;
154   bits<5> Rt;
155   bits<5> Rd;
156
157   let IClass = 0b1111;
158   let Inst{27} = 0b1;
159   let Inst{26-24} = MajOp;
160   let Inst{23-21} = MinOp;
161   let Inst{20-16} = !if(OpsRev,Rt,Rs);
162   let Inst{13} = PredNew;
163   let Inst{12-8} = !if(OpsRev,Rs,Rt);
164   let Inst{7} = PredNot;
165   let Inst{6-5} = Pu;
166   let Inst{4-0} = Rd;
167 }
168
169 class T_ALU32_combineh<string Op1, string Op2, bits<3> MajOp, bits<3> MinOp,
170                       bit OpsRev>
171   : T_ALU32_3op<"", MajOp, MinOp, OpsRev, 0> {
172   let AsmString = "$Rd = combine($Rs"#Op1#", $Rt"#Op2#")";
173 }
174
175 let isCodeGenOnly = 0 in {
176 def A2_combine_hh : T_ALU32_combineh<".h", ".h", 0b011, 0b100, 1>;
177 def A2_combine_hl : T_ALU32_combineh<".h", ".l", 0b011, 0b101, 1>;
178 def A2_combine_lh : T_ALU32_combineh<".l", ".h", 0b011, 0b110, 1>;
179 def A2_combine_ll : T_ALU32_combineh<".l", ".l", 0b011, 0b111, 1>;
180 }
181
182 class T_ALU32_3op_sfx<string mnemonic, string suffix, bits<3> MajOp,
183                       bits<3> MinOp, bit OpsRev, bit IsComm>
184   : T_ALU32_3op<"", MajOp, MinOp, OpsRev, IsComm> {
185   let AsmString = "$Rd = "#mnemonic#"($Rs, $Rt)"#suffix;
186 }
187
188 let isCodeGenOnly = 0 in {
189 def A2_svaddh   : T_ALU32_3op<"vaddh",   0b110, 0b000, 0, 1>;
190 def A2_svsubh   : T_ALU32_3op<"vsubh",   0b110, 0b100, 1, 0>;
191 }
192
193 let Defs = [USR_OVF], Itinerary = ALU32_3op_tc_2_SLOT0123, 
194     isCodeGenOnly = 0 in {
195   def A2_svaddhs  : T_ALU32_3op_sfx<"vaddh",  ":sat", 0b110, 0b001, 0, 1>;
196   def A2_addsat   : T_ALU32_3op_sfx<"add",    ":sat", 0b110, 0b010, 0, 1>;
197   def A2_svadduhs : T_ALU32_3op_sfx<"vadduh", ":sat", 0b110, 0b011, 0, 1>;
198   def A2_svsubhs  : T_ALU32_3op_sfx<"vsubh",  ":sat", 0b110, 0b101, 1, 0>;
199   def A2_subsat   : T_ALU32_3op_sfx<"sub",    ":sat", 0b110, 0b110, 1, 0>;
200   def A2_svsubuhs : T_ALU32_3op_sfx<"vsubuh", ":sat", 0b110, 0b111, 1, 0>;
201 }
202
203 let Itinerary = ALU32_3op_tc_2_SLOT0123, isCodeGenOnly = 0 in
204 def A2_svavghs  : T_ALU32_3op_sfx<"vavgh",  ":rnd", 0b111, 0b001, 0, 1>;
205
206 let isCodeGenOnly = 0 in {
207 def A2_svavgh   : T_ALU32_3op<"vavgh",   0b111, 0b000, 0, 1>;
208 def A2_svnavgh  : T_ALU32_3op<"vnavgh",  0b111, 0b011, 1, 0>;
209 }
210
211 multiclass T_ALU32_3op_p<string mnemonic, bits<3> MajOp, bits<3> MinOp,
212                          bit OpsRev> {
213   def t    : T_ALU32_3op_pred<mnemonic, MajOp, MinOp, OpsRev, 0, 0>;
214   def f    : T_ALU32_3op_pred<mnemonic, MajOp, MinOp, OpsRev, 1, 0>;
215   def tnew : T_ALU32_3op_pred<mnemonic, MajOp, MinOp, OpsRev, 0, 1>;
216   def fnew : T_ALU32_3op_pred<mnemonic, MajOp, MinOp, OpsRev, 1, 1>;
217 }
218
219 multiclass T_ALU32_3op_A2<string mnemonic, bits<3> MajOp, bits<3> MinOp,
220                           bit OpsRev, bit IsComm> {
221   let isPredicable = 1 in
222   def  A2_#NAME  : T_ALU32_3op  <mnemonic, MajOp, MinOp, OpsRev, IsComm>;
223   defm A2_p#NAME : T_ALU32_3op_p<mnemonic, MajOp, MinOp, OpsRev>;
224 }
225
226 let isCodeGenOnly = 0 in {
227 defm add : T_ALU32_3op_A2<"add", 0b011, 0b000, 0, 1>;
228 defm and : T_ALU32_3op_A2<"and", 0b001, 0b000, 0, 1>;
229 defm or  : T_ALU32_3op_A2<"or",  0b001, 0b001, 0, 1>;
230 defm sub : T_ALU32_3op_A2<"sub", 0b011, 0b001, 1, 0>;
231 defm xor : T_ALU32_3op_A2<"xor", 0b001, 0b011, 0, 1>;
232 }
233
234 // Pats for instruction selection.
235 class BinOp32_pat<SDNode Op, InstHexagon MI, ValueType ResT>
236   : Pat<(ResT (Op (i32 IntRegs:$Rs), (i32 IntRegs:$Rt))),
237         (ResT (MI IntRegs:$Rs, IntRegs:$Rt))>;
238
239 def: BinOp32_pat<add, A2_add, i32>;
240 def: BinOp32_pat<and, A2_and, i32>;
241 def: BinOp32_pat<or,  A2_or,  i32>;
242 def: BinOp32_pat<sub, A2_sub, i32>;
243 def: BinOp32_pat<xor, A2_xor, i32>;
244
245 // A few special cases producing register pairs:
246 let OutOperandList = (outs DoubleRegs:$Rd), hasNewValue = 0,
247     isCodeGenOnly = 0 in {
248   def S2_packhl    : T_ALU32_3op  <"packhl",  0b101, 0b100, 0, 0>;
249
250   let isPredicable = 1 in
251     def A2_combinew  : T_ALU32_3op  <"combine", 0b101, 0b000, 0, 0>;
252
253   // Conditional combinew uses "newt/f" instead of "t/fnew".
254   def C2_ccombinewt    : T_ALU32_3op_pred<"combine", 0b101, 0b000, 0, 0, 0>;
255   def C2_ccombinewf    : T_ALU32_3op_pred<"combine", 0b101, 0b000, 0, 1, 0>;
256   def C2_ccombinewnewt : T_ALU32_3op_pred<"combine", 0b101, 0b000, 0, 0, 1>;
257   def C2_ccombinewnewf : T_ALU32_3op_pred<"combine", 0b101, 0b000, 0, 1, 1>;
258 }
259
260 let hasSideEffects = 0, hasNewValue = 1, isCompare = 1, InputType = "reg"  in
261 class T_ALU32_3op_cmp<string mnemonic, bits<2> MinOp, bit IsNeg, bit IsComm>
262   : ALU32_rr<(outs PredRegs:$Pd), (ins IntRegs:$Rs, IntRegs:$Rt),
263              "$Pd = "#mnemonic#"($Rs, $Rt)",
264              [], "", ALU32_3op_tc_1_SLOT0123>, ImmRegRel {
265   let CextOpcode = mnemonic;
266   let isCommutable = IsComm;
267   bits<5> Rs;
268   bits<5> Rt;
269   bits<2> Pd;
270
271   let IClass = 0b1111;
272   let Inst{27-24} = 0b0010;
273   let Inst{22-21} = MinOp;
274   let Inst{20-16} = Rs;
275   let Inst{12-8} = Rt;
276   let Inst{4} = IsNeg;
277   let Inst{3-2} = 0b00;
278   let Inst{1-0} = Pd;
279 }
280
281 let Itinerary = ALU32_3op_tc_2early_SLOT0123, isCodeGenOnly = 0 in {
282   def C2_cmpeq   : T_ALU32_3op_cmp< "cmp.eq",  0b00, 0, 1>;
283   def C2_cmpgt   : T_ALU32_3op_cmp< "cmp.gt",  0b10, 0, 0>;
284   def C2_cmpgtu  : T_ALU32_3op_cmp< "cmp.gtu", 0b11, 0, 0>;
285 }
286
287 // Patfrag to convert the usual comparison patfrags (e.g. setlt) to ones
288 // that reverse the order of the operands.
289 class RevCmp<PatFrag F> : PatFrag<(ops node:$rhs, node:$lhs), F.Fragment>;
290
291 // Pats for compares. They use PatFrags as operands, not SDNodes,
292 // since seteq/setgt/etc. are defined as ParFrags.
293 class T_cmp32_rr_pat<InstHexagon MI, PatFrag Op, ValueType VT>
294   : Pat<(VT (Op (i32 IntRegs:$Rs), (i32 IntRegs:$Rt))),
295         (VT (MI IntRegs:$Rs, IntRegs:$Rt))>;
296
297 def: T_cmp32_rr_pat<C2_cmpeq,  seteq, i1>;
298 def: T_cmp32_rr_pat<C2_cmpgt,  setgt, i1>;
299 def: T_cmp32_rr_pat<C2_cmpgtu, setugt, i1>;
300
301 def: T_cmp32_rr_pat<C2_cmpgt,  RevCmp<setlt>,  i1>;
302 def: T_cmp32_rr_pat<C2_cmpgtu, RevCmp<setult>, i1>;
303
304 let CextOpcode = "MUX", InputType = "reg", hasNewValue = 1,
305   isCodeGenOnly = 0 in
306 def C2_mux: ALU32_rr<(outs IntRegs:$Rd),
307                      (ins PredRegs:$Pu, IntRegs:$Rs, IntRegs:$Rt),
308       "$Rd = mux($Pu, $Rs, $Rt)", [], "", ALU32_3op_tc_1_SLOT0123>, ImmRegRel {
309   bits<5> Rd;
310   bits<2> Pu;
311   bits<5> Rs;
312   bits<5> Rt;
313
314   let CextOpcode = "mux";
315   let InputType = "reg";
316   let hasSideEffects = 0;
317   let IClass = 0b1111;
318
319   let Inst{27-24} = 0b0100;
320   let Inst{20-16} = Rs;
321   let Inst{12-8} = Rt;
322   let Inst{6-5} = Pu;
323   let Inst{4-0} = Rd;
324 }
325
326 def: Pat<(i32 (select (i1 PredRegs:$Pu), (i32 IntRegs:$Rs), (i32 IntRegs:$Rt))),
327          (C2_mux PredRegs:$Pu, IntRegs:$Rs, IntRegs:$Rt)>;
328
329 // Combines the two immediates into a double register.
330 // Increase complexity to make it greater than any complexity of a combine
331 // that involves a register.
332
333 let isReMaterializable = 1, isMoveImm = 1, isAsCheapAsAMove = 1,
334     isExtentSigned = 1, isExtendable = 1, opExtentBits = 8, opExtendable = 1,
335     AddedComplexity = 75, isCodeGenOnly = 0 in
336 def A2_combineii: ALU32Inst <(outs DoubleRegs:$Rdd), (ins s8Ext:$s8, s8Imm:$S8),
337   "$Rdd = combine(#$s8, #$S8)",
338   [(set (i64 DoubleRegs:$Rdd),
339         (i64 (HexagonCOMBINE(i32 s8ExtPred:$s8), (i32 s8ImmPred:$S8))))]> {
340     bits<5> Rdd;
341     bits<8> s8;
342     bits<8> S8;
343
344     let IClass = 0b0111;
345     let Inst{27-23} = 0b11000;
346     let Inst{22-16} = S8{7-1};
347     let Inst{13}    = S8{0};
348     let Inst{12-5}  = s8;
349     let Inst{4-0}   = Rdd;
350   }
351
352 //===----------------------------------------------------------------------===//
353 // Template class for predicated ADD of a reg and an Immediate value.
354 //===----------------------------------------------------------------------===//
355 let hasNewValue = 1, hasSideEffects = 0 in
356 class T_Addri_Pred <bit PredNot, bit PredNew>
357   : ALU32_ri <(outs IntRegs:$Rd),
358               (ins PredRegs:$Pu, IntRegs:$Rs, s8Ext:$s8),
359   !if(PredNot, "if (!$Pu", "if ($Pu")#!if(PredNew,".new) $Rd = ",
360   ") $Rd = ")#"add($Rs, #$s8)"> {
361     bits<5> Rd;
362     bits<2> Pu;
363     bits<5> Rs;
364     bits<8> s8;
365
366     let isPredicatedNew = PredNew;
367     let IClass = 0b0111;
368
369     let Inst{27-24} = 0b0100;
370     let Inst{23}    = PredNot;
371     let Inst{22-21} = Pu;
372     let Inst{20-16} = Rs;
373     let Inst{13}    = PredNew;
374     let Inst{12-5}  = s8;
375     let Inst{4-0}   = Rd;
376   }
377
378 //===----------------------------------------------------------------------===//
379 // A2_addi: Add a signed immediate to a register.
380 //===----------------------------------------------------------------------===//
381 let hasNewValue = 1, hasSideEffects = 0 in
382 class T_Addri <Operand immOp, list<dag> pattern = [] >
383   : ALU32_ri <(outs IntRegs:$Rd),
384               (ins IntRegs:$Rs, immOp:$s16),
385   "$Rd = add($Rs, #$s16)", pattern,
386   //[(set (i32 IntRegs:$Rd), (add (i32 IntRegs:$Rs), (s16ExtPred:$s16)))],
387   "", ALU32_ADDI_tc_1_SLOT0123> {
388     bits<5> Rd;
389     bits<5> Rs;
390     bits<16> s16;
391
392     let IClass = 0b1011;
393
394     let Inst{27-21} = s16{15-9};
395     let Inst{20-16} = Rs;
396     let Inst{13-5}  = s16{8-0};
397     let Inst{4-0}   = Rd;
398   }
399
400 //===----------------------------------------------------------------------===//
401 // Multiclass for ADD of a register and an immediate value.
402 //===----------------------------------------------------------------------===//
403 multiclass Addri_Pred<string mnemonic, bit PredNot> {
404   let isPredicatedFalse = PredNot in {
405     def _c#NAME : T_Addri_Pred<PredNot, 0>;
406     // Predicate new
407     def _cdn#NAME : T_Addri_Pred<PredNot, 1>;
408   }
409 }
410
411 let isExtendable = 1, InputType = "imm" in
412 multiclass Addri_base<string mnemonic, SDNode OpNode> {
413   let CextOpcode = mnemonic, BaseOpcode = mnemonic#_ri in {
414     let opExtendable = 2, isExtentSigned = 1, opExtentBits = 16,
415     isPredicable = 1 in
416     def NAME : T_Addri< s16Ext, // Rd=add(Rs,#s16)
417                         [(set (i32 IntRegs:$Rd),
418                               (add IntRegs:$Rs, s16ExtPred:$s16))]>;
419
420     let opExtendable = 3, isExtentSigned = 1, opExtentBits = 8,
421     hasSideEffects = 0, isPredicated = 1 in {
422       defm Pt : Addri_Pred<mnemonic, 0>;
423       defm NotPt : Addri_Pred<mnemonic, 1>;
424     }
425   }
426 }
427
428 let isCodeGenOnly = 0 in
429 defm ADD_ri : Addri_base<"add", add>, ImmRegRel, PredNewRel;
430
431 //===----------------------------------------------------------------------===//
432 // Template class used for the following ALU32 instructions.
433 // Rd=and(Rs,#s10)
434 // Rd=or(Rs,#s10)
435 //===----------------------------------------------------------------------===//
436 let isExtendable = 1, opExtendable = 2, isExtentSigned = 1, opExtentBits = 10,
437 InputType = "imm", hasNewValue = 1 in
438 class T_ALU32ri_logical <string mnemonic, SDNode OpNode, bits<2> MinOp>
439   : ALU32_ri <(outs IntRegs:$Rd),
440               (ins IntRegs:$Rs, s10Ext:$s10),
441   "$Rd = "#mnemonic#"($Rs, #$s10)" ,
442   [(set (i32 IntRegs:$Rd), (OpNode (i32 IntRegs:$Rs), s10ExtPred:$s10))]> {
443     bits<5> Rd;
444     bits<5> Rs;
445     bits<10> s10;
446     let CextOpcode = mnemonic;
447
448     let IClass = 0b0111;
449
450     let Inst{27-24} = 0b0110;
451     let Inst{23-22} = MinOp;
452     let Inst{21}    = s10{9};
453     let Inst{20-16} = Rs;
454     let Inst{13-5}  = s10{8-0};
455     let Inst{4-0}   = Rd;
456   }
457
458 let isCodeGenOnly = 0 in {
459 def OR_ri  : T_ALU32ri_logical<"or", or, 0b10>, ImmRegRel;
460 def AND_ri : T_ALU32ri_logical<"and", and, 0b00>, ImmRegRel;
461 }
462
463 // Subtract register from immediate
464 // Rd32=sub(#s10,Rs32)
465 let isExtendable = 1, opExtendable = 1, isExtentSigned = 1, opExtentBits = 10,
466 CextOpcode = "sub", InputType = "imm", hasNewValue = 1, isCodeGenOnly = 0 in
467 def SUB_ri: ALU32_ri <(outs IntRegs:$Rd), (ins s10Ext:$s10, IntRegs:$Rs),
468   "$Rd = sub(#$s10, $Rs)" ,
469   [(set IntRegs:$Rd, (sub s10ExtPred:$s10, IntRegs:$Rs))] > ,
470   ImmRegRel {
471     bits<5> Rd;
472     bits<10> s10;
473     bits<5> Rs;
474
475     let IClass = 0b0111;
476
477     let Inst{27-22} = 0b011001;
478     let Inst{21}    = s10{9};
479     let Inst{20-16} = Rs;
480     let Inst{13-5}  = s10{8-0};
481     let Inst{4-0}   = Rd;
482   }
483
484 // Nop.
485 let hasSideEffects = 0, isCodeGenOnly = 0 in
486 def A2_nop: ALU32Inst <(outs), (ins), "nop" > {
487   let IClass = 0b0111;
488   let Inst{27-24} = 0b1111;
489 }
490 // Rd = not(Rs) gets mapped to Rd=sub(#-1, Rs).
491 def : Pat<(not (i32 IntRegs:$src1)),
492           (SUB_ri -1, (i32 IntRegs:$src1))>;
493
494 let hasSideEffects = 0, hasNewValue = 1 in
495 class T_tfr16<bit isHi>
496   : ALU32Inst <(outs IntRegs:$Rx), (ins IntRegs:$src1, u16Imm:$u16),
497   "$Rx"#!if(isHi, ".h", ".l")#" = #$u16",
498   [], "$src1 = $Rx" > {
499     bits<5> Rx;
500     bits<16> u16;
501
502     let IClass = 0b0111;
503     let Inst{27-26} = 0b00;
504     let Inst{25-24} = !if(isHi, 0b10, 0b01);
505     let Inst{23-22} = u16{15-14};
506     let Inst{21}    = 0b1;
507     let Inst{20-16} = Rx;
508     let Inst{13-0}  = u16{13-0};
509   }
510
511 let isCodeGenOnly = 0 in {
512 def A2_tfril: T_tfr16<0>;
513 def A2_tfrih: T_tfr16<1>;
514 }
515
516 // Conditional transfer is an alias to conditional "Rd = add(Rs, #0)".
517 let isPredicated = 1, hasNewValue = 1, opNewValue = 0 in
518 class T_tfr_pred<bit isPredNot, bit isPredNew>
519   : ALU32Inst<(outs IntRegs:$dst),
520               (ins PredRegs:$src1, IntRegs:$src2),
521               "if ("#!if(isPredNot, "!", "")#
522               "$src1"#!if(isPredNew, ".new", "")#
523               ") $dst = $src2"> {
524     bits<5> dst;
525     bits<2> src1;
526     bits<5> src2;
527
528     let isPredicatedFalse = isPredNot;
529     let isPredicatedNew = isPredNew;
530     let IClass = 0b0111;
531
532     let Inst{27-24} = 0b0100;
533     let Inst{23} = isPredNot;
534     let Inst{13} = isPredNew;
535     let Inst{12-5} = 0;
536     let Inst{4-0} = dst;
537     let Inst{22-21} = src1;
538     let Inst{20-16} = src2;
539   }
540
541 let isPredicable = 1 in
542 class T_tfr : ALU32Inst<(outs IntRegs:$dst), (ins IntRegs:$src),
543               "$dst = $src"> {
544     bits<5> dst;
545     bits<5> src;
546
547     let IClass = 0b0111;
548
549     let Inst{27-21} = 0b0000011;
550     let Inst{20-16} = src;
551     let Inst{13}    = 0b0;
552     let Inst{4-0}   = dst;
553   }
554
555 let InputType = "reg", hasNewValue = 1, hasSideEffects = 0 in
556 multiclass tfr_base<string CextOp> {
557   let CextOpcode = CextOp, BaseOpcode = CextOp in {
558     def NAME : T_tfr;
559
560     // Predicate
561     def t : T_tfr_pred<0, 0>;
562     def f : T_tfr_pred<1, 0>;
563     // Predicate new
564     def tnew : T_tfr_pred<0, 1>;
565     def fnew : T_tfr_pred<1, 1>;
566   }
567 }
568
569 // Assembler mapped to C2_ccombinew[t|f|newt|newf].
570 // Please don't add bits to this instruction as it'll be converted into
571 // 'combine' before object code emission.
572 let isPredicated = 1 in
573 class T_tfrp_pred<bit PredNot, bit PredNew>
574   : ALU32_rr <(outs DoubleRegs:$dst),
575               (ins PredRegs:$src1, DoubleRegs:$src2),
576   "if ("#!if(PredNot, "!", "")#"$src1"
577         #!if(PredNew, ".new", "")#") $dst = $src2" > {
578     let isPredicatedFalse = PredNot;
579     let isPredicatedNew = PredNew;
580   }
581
582 // Assembler mapped to A2_combinew.
583 // Please don't add bits to this instruction as it'll be converted into
584 // 'combine' before object code emission.
585 class T_tfrp : ALU32Inst <(outs DoubleRegs:$dst),
586                (ins DoubleRegs:$src),
587     "$dst = $src">;
588
589 let hasSideEffects = 0 in
590 multiclass TFR64_base<string BaseName> {
591   let BaseOpcode = BaseName in {
592     let isPredicable = 1 in
593     def NAME : T_tfrp;
594     // Predicate
595     def t : T_tfrp_pred <0, 0>;
596     def f : T_tfrp_pred <1, 0>;
597     // Predicate new
598     def tnew : T_tfrp_pred <0, 1>;
599     def fnew : T_tfrp_pred <1, 1>;
600   }
601 }
602
603 let InputType = "imm", isExtendable = 1, isExtentSigned = 1, opExtentBits = 12,
604     isMoveImm = 1, opExtendable = 2, BaseOpcode = "TFRI", CextOpcode = "TFR",
605     hasSideEffects = 0, isPredicated = 1, hasNewValue = 1 in
606 class T_TFRI_Pred<bit PredNot, bit PredNew>
607   : ALU32_ri<(outs IntRegs:$Rd), (ins PredRegs:$Pu, s12Ext:$s12),
608     "if ("#!if(PredNot,"!","")#"$Pu"#!if(PredNew,".new","")#") $Rd = #$s12",
609     [], "", ALU32_2op_tc_1_SLOT0123>, ImmRegRel, PredNewRel {
610   let isPredicatedFalse = PredNot;
611   let isPredicatedNew = PredNew;
612
613   bits<5> Rd;
614   bits<2> Pu;
615   bits<12> s12;
616
617   let IClass = 0b0111;
618   let Inst{27-24} = 0b1110;
619   let Inst{23} = PredNot;
620   let Inst{22-21} = Pu;
621   let Inst{20} = 0b0;
622   let Inst{19-16,12-5} = s12;
623   let Inst{13} = PredNew;
624   let Inst{4-0} = Rd;
625 }
626
627 let isCodeGenOnly = 0 in {
628 def C2_cmoveit    : T_TFRI_Pred<0, 0>;
629 def C2_cmoveif    : T_TFRI_Pred<1, 0>;
630 def C2_cmovenewit : T_TFRI_Pred<0, 1>;
631 def C2_cmovenewif : T_TFRI_Pred<1, 1>;
632 }
633
634 let InputType = "imm", isExtendable = 1, isExtentSigned = 1,
635     CextOpcode = "TFR", BaseOpcode = "TFRI", hasNewValue = 1, opNewValue = 0,
636     isAsCheapAsAMove = 1 , opExtendable = 1, opExtentBits = 16, isMoveImm = 1,
637     isPredicated = 0, isPredicable = 1, isReMaterializable = 1,
638     isCodeGenOnly = 0 in
639 def A2_tfrsi : ALU32Inst<(outs IntRegs:$Rd), (ins s16Ext:$s16), "$Rd = #$s16",
640     [(set (i32 IntRegs:$Rd), s16ExtPred:$s16)], "", ALU32_2op_tc_1_SLOT0123>,
641     ImmRegRel, PredRel {
642   bits<5> Rd;
643   bits<16> s16;
644
645   let IClass = 0b0111;
646   let Inst{27-24} = 0b1000;
647   let Inst{23-22,20-16,13-5} = s16;
648   let Inst{4-0} = Rd;
649 }
650
651 let isCodeGenOnly = 0 in
652 defm A2_tfr  : tfr_base<"TFR">, ImmRegRel, PredNewRel;
653 defm A2_tfrp : TFR64_base<"TFR64">, PredNewRel;
654
655 // Assembler mapped
656 let isReMaterializable = 1, isMoveImm = 1, isAsCheapAsAMove = 1 in
657 def A2_tfrpi : ALU64_rr<(outs DoubleRegs:$dst), (ins s8Imm64:$src1),
658                       "$dst = #$src1",
659                       [(set (i64 DoubleRegs:$dst), s8Imm64Pred:$src1)]>;
660
661 // TODO: see if this instruction can be deleted..
662 let isExtendable = 1, opExtendable = 1, opExtentBits = 6 in
663 def TFRI64_V4 : ALU64_rr<(outs DoubleRegs:$dst), (ins u6Ext:$src1),
664                          "$dst = #$src1">;
665
666 //===----------------------------------------------------------------------===//
667 // ALU32/ALU -
668 //===----------------------------------------------------------------------===//
669
670
671 //===----------------------------------------------------------------------===//
672 // ALU32/PERM +
673 //===----------------------------------------------------------------------===//
674 // Scalar mux register immediate.
675 let hasSideEffects = 0, isExtentSigned = 1, CextOpcode = "MUX",
676     InputType = "imm", hasNewValue = 1, isExtendable = 1, opExtentBits = 8 in
677 class T_MUX1 <bit MajOp, dag ins, string AsmStr>
678       : ALU32Inst <(outs IntRegs:$Rd), ins, AsmStr>, ImmRegRel {
679   bits<5> Rd;
680   bits<2> Pu;
681   bits<8> s8;
682   bits<5> Rs;
683
684   let IClass = 0b0111;
685   let Inst{27-24} = 0b0011;
686   let Inst{23} = MajOp;
687   let Inst{22-21} = Pu;
688   let Inst{20-16} = Rs;
689   let Inst{13}    = 0b0;
690   let Inst{12-5}  = s8;
691   let Inst{4-0}   = Rd;
692 }
693
694 let opExtendable = 2, isCodeGenOnly = 0 in
695 def C2_muxri : T_MUX1<0b1, (ins PredRegs:$Pu, s8Ext:$s8, IntRegs:$Rs),
696                            "$Rd = mux($Pu, #$s8, $Rs)">;
697
698 let opExtendable = 3, isCodeGenOnly = 0 in
699 def C2_muxir : T_MUX1<0b0, (ins PredRegs:$Pu, IntRegs:$Rs, s8Ext:$s8),
700                            "$Rd = mux($Pu, $Rs, #$s8)">;
701
702 def : Pat<(i32 (select I1:$Pu, s8ExtPred:$s8, I32:$Rs)),
703           (C2_muxri I1:$Pu, s8ExtPred:$s8, I32:$Rs)>;
704
705 def : Pat<(i32 (select I1:$Pu, I32:$Rs, s8ExtPred:$s8)),
706           (C2_muxir I1:$Pu, I32:$Rs, s8ExtPred:$s8)>;
707
708 // C2_muxii: Scalar mux immediates.
709 let isExtentSigned = 1, hasNewValue = 1, isExtendable = 1,
710     opExtentBits = 8, opExtendable = 2, isCodeGenOnly = 0 in
711 def C2_muxii: ALU32Inst <(outs IntRegs:$Rd),
712                          (ins PredRegs:$Pu, s8Ext:$s8, s8Imm:$S8),
713   "$Rd = mux($Pu, #$s8, #$S8)" ,
714   [(set (i32 IntRegs:$Rd),
715         (i32 (select I1:$Pu, s8ExtPred:$s8, s8ImmPred:$S8)))] > {
716     bits<5> Rd;
717     bits<2> Pu;
718     bits<8> s8;
719     bits<8> S8;
720
721     let IClass = 0b0111;
722
723     let Inst{27-25} = 0b101;
724     let Inst{24-23} = Pu;
725     let Inst{22-16} = S8{7-1};
726     let Inst{13}    = S8{0};
727     let Inst{12-5}  = s8;
728     let Inst{4-0}   = Rd;
729   }
730
731 //===----------------------------------------------------------------------===//
732 // template class for non-predicated alu32_2op instructions
733 // - aslh, asrh, sxtb, sxth, zxth
734 //===----------------------------------------------------------------------===//
735 let hasNewValue = 1, opNewValue = 0 in
736 class T_ALU32_2op <string mnemonic, bits<3> minOp> :
737     ALU32Inst < (outs IntRegs:$Rd), (ins IntRegs:$Rs),
738     "$Rd = "#mnemonic#"($Rs)", [] > {
739   bits<5> Rd;
740   bits<5> Rs;
741
742   let IClass = 0b0111;
743
744   let Inst{27-24} = 0b0000;
745   let Inst{23-21} = minOp;
746   let Inst{13} = 0b0;
747   let Inst{4-0} = Rd;
748   let Inst{20-16} = Rs;
749 }
750
751 //===----------------------------------------------------------------------===//
752 // template class for predicated alu32_2op instructions
753 // - aslh, asrh, sxtb, sxth, zxtb, zxth
754 //===----------------------------------------------------------------------===//
755 let hasSideEffects = 0, validSubTargets = HasV4SubT,
756     hasNewValue = 1, opNewValue = 0 in
757 class T_ALU32_2op_Pred <string mnemonic, bits<3> minOp, bit isPredNot, 
758     bit isPredNew > :
759     ALU32Inst <(outs IntRegs:$Rd), (ins PredRegs:$Pu, IntRegs:$Rs),
760     !if(isPredNot, "if (!$Pu", "if ($Pu")
761     #!if(isPredNew, ".new) ",") ")#"$Rd = "#mnemonic#"($Rs)"> {
762   bits<5> Rd;
763   bits<2> Pu;
764   bits<5> Rs;
765
766   let IClass = 0b0111;
767
768   let Inst{27-24} = 0b0000;
769   let Inst{23-21} = minOp;
770   let Inst{13} = 0b1;
771   let Inst{11} = isPredNot;
772   let Inst{10} = isPredNew;
773   let Inst{4-0} = Rd;
774   let Inst{9-8} = Pu;
775   let Inst{20-16} = Rs;
776 }
777
778 multiclass ALU32_2op_Pred<string mnemonic, bits<3> minOp, bit PredNot> {
779   let isPredicatedFalse = PredNot in {
780     def NAME : T_ALU32_2op_Pred<mnemonic, minOp, PredNot, 0>;
781
782     // Predicate new
783     let isPredicatedNew = 1 in
784     def NAME#new : T_ALU32_2op_Pred<mnemonic, minOp, PredNot, 1>;
785   }
786 }
787
788 multiclass ALU32_2op_base<string mnemonic, bits<3> minOp> {
789   let BaseOpcode = mnemonic in {
790     let isPredicable = 1, hasSideEffects = 0 in
791     def A2_#NAME : T_ALU32_2op<mnemonic, minOp>;
792
793     let validSubTargets = HasV4SubT, isPredicated = 1, hasSideEffects = 0 in {
794       defm A4_p#NAME#t : ALU32_2op_Pred<mnemonic, minOp, 0>;
795       defm A4_p#NAME#f : ALU32_2op_Pred<mnemonic, minOp, 1>;
796     }
797   }
798 }
799
800 let isCodeGenOnly = 0 in {
801 defm aslh : ALU32_2op_base<"aslh", 0b000>, PredNewRel;
802 defm asrh : ALU32_2op_base<"asrh", 0b001>, PredNewRel;
803 defm sxtb : ALU32_2op_base<"sxtb", 0b101>, PredNewRel;
804 defm sxth : ALU32_2op_base<"sxth", 0b111>, PredNewRel;
805 defm zxth : ALU32_2op_base<"zxth", 0b110>, PredNewRel;
806 }
807
808 // Rd=zxtb(Rs): assembler mapped to Rd=and(Rs,#255).
809 // Compiler would want to generate 'zxtb' instead of 'and' becuase 'zxtb' has
810 // predicated forms while 'and' doesn't. Since integrated assembler can't
811 // handle 'mapped' instructions, we need to encode 'zxtb' same as 'and' where
812 // immediate operand is set to '255'.
813
814 let hasNewValue = 1, opNewValue = 0 in
815 class T_ZXTB: ALU32Inst < (outs IntRegs:$Rd), (ins IntRegs:$Rs),
816   "$Rd = zxtb($Rs)", [] > { // Rd = and(Rs,255)
817     bits<5> Rd;
818     bits<5> Rs;
819     bits<10> s10 = 255;
820
821     let IClass = 0b0111;
822
823     let Inst{27-22} = 0b011000;
824     let Inst{4-0} = Rd;
825     let Inst{20-16} = Rs;
826     let Inst{21} = s10{9};
827     let Inst{13-5} = s10{8-0};
828 }
829
830 //Rd=zxtb(Rs): assembler mapped to "Rd=and(Rs,#255)
831 multiclass ZXTB_base <string mnemonic, bits<3> minOp> {
832   let BaseOpcode = mnemonic in {
833     let isPredicable = 1, hasSideEffects = 0 in
834     def A2_#NAME : T_ZXTB;
835
836     let validSubTargets = HasV4SubT, isPredicated = 1, hasSideEffects = 0 in {
837       defm A4_p#NAME#t : ALU32_2op_Pred<mnemonic, minOp, 0>;
838       defm A4_p#NAME#f : ALU32_2op_Pred<mnemonic, minOp, 1>;
839     }
840   }
841 }
842
843 let isCodeGenOnly=0 in
844 defm zxtb : ZXTB_base<"zxtb",0b100>, PredNewRel;
845
846 def: Pat<(shl I32:$src1, (i32 16)),   (A2_aslh I32:$src1)>;
847 def: Pat<(sra I32:$src1, (i32 16)),   (A2_asrh I32:$src1)>;
848 def: Pat<(sext_inreg I32:$src1, i8),  (A2_sxtb I32:$src1)>;
849 def: Pat<(sext_inreg I32:$src1, i16), (A2_sxth I32:$src1)>;
850
851 //===----------------------------------------------------------------------===//
852 // Template class for vector add and avg
853 //===----------------------------------------------------------------------===//
854
855 class T_VectALU_64 <string opc, bits<3> majOp, bits<3> minOp,
856                    bit isSat, bit isRnd, bit isCrnd, bit SwapOps >
857   : ALU64_rr < (outs DoubleRegs:$Rdd),
858                 (ins DoubleRegs:$Rss, DoubleRegs:$Rtt),
859   "$Rdd = "#opc#"($Rss, $Rtt)"#!if(isRnd, ":rnd", "")
860                              #!if(isCrnd,":crnd","")
861                              #!if(isSat, ":sat", ""),
862   [], "", ALU64_tc_2_SLOT23 > {
863     bits<5> Rdd;
864     bits<5> Rss;
865     bits<5> Rtt;
866
867     let IClass = 0b1101;
868
869     let Inst{27-24} = 0b0011;
870     let Inst{23-21} = majOp;
871     let Inst{20-16} = !if (SwapOps, Rtt, Rss);
872     let Inst{12-8} = !if (SwapOps, Rss, Rtt);
873     let Inst{7-5} = minOp;
874     let Inst{4-0} = Rdd;
875   }
876
877 // ALU64 - Vector add
878 // Rdd=vadd[u][bhw](Rss,Rtt)
879 let Itinerary = ALU64_tc_1_SLOT23, isCodeGenOnly = 0 in {
880   def A2_vaddub  : T_VectALU_64 < "vaddub", 0b000, 0b000, 0, 0, 0, 0>;
881   def A2_vaddh   : T_VectALU_64 < "vaddh",  0b000, 0b010, 0, 0, 0, 0>;
882   def A2_vaddw   : T_VectALU_64 < "vaddw",  0b000, 0b101, 0, 0, 0, 0>;
883 }
884
885 // Rdd=vadd[u][bhw](Rss,Rtt):sat
886 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
887   def A2_vaddubs : T_VectALU_64 < "vaddub", 0b000, 0b001, 1, 0, 0, 0>;
888   def A2_vaddhs  : T_VectALU_64 < "vaddh",  0b000, 0b011, 1, 0, 0, 0>;
889   def A2_vadduhs : T_VectALU_64 < "vadduh", 0b000, 0b100, 1, 0, 0, 0>;
890   def A2_vaddws  : T_VectALU_64 < "vaddw",  0b000, 0b110, 1, 0, 0, 0>;
891 }
892
893 // ALU64 - Vector average
894 // Rdd=vavg[u][bhw](Rss,Rtt)
895 let Itinerary = ALU64_tc_1_SLOT23, isCodeGenOnly = 0 in {
896   def A2_vavgub : T_VectALU_64 < "vavgub", 0b010, 0b000, 0, 0, 0, 0>;
897   def A2_vavgh  : T_VectALU_64 < "vavgh",  0b010, 0b010, 0, 0, 0, 0>;
898   def A2_vavguh : T_VectALU_64 < "vavguh", 0b010, 0b101, 0, 0, 0, 0>;
899   def A2_vavgw  : T_VectALU_64 < "vavgw",  0b011, 0b000, 0, 0, 0, 0>;
900   def A2_vavguw : T_VectALU_64 < "vavguw", 0b011, 0b011, 0, 0, 0, 0>;
901 }
902
903 // Rdd=vavg[u][bhw](Rss,Rtt)[:rnd|:crnd]
904 let isCodeGenOnly = 0 in {
905 def A2_vavgubr : T_VectALU_64 < "vavgub", 0b010, 0b001, 0, 1, 0, 0>;
906 def A2_vavghr  : T_VectALU_64 < "vavgh",  0b010, 0b011, 0, 1, 0, 0>;
907 def A2_vavghcr : T_VectALU_64 < "vavgh",  0b010, 0b100, 0, 0, 1, 0>;
908 def A2_vavguhr : T_VectALU_64 < "vavguh", 0b010, 0b110, 0, 1, 0, 0>;
909 }
910
911 let isCodeGenOnly = 0 in {
912 def A2_vavgwr  : T_VectALU_64 < "vavgw",  0b011, 0b001, 0, 1, 0, 0>;
913 def A2_vavgwcr : T_VectALU_64 < "vavgw",  0b011, 0b010, 0, 0, 1, 0>;
914 def A2_vavguwr : T_VectALU_64 < "vavguw", 0b011, 0b100, 0, 1, 0, 0>;
915 }
916
917 // Rdd=vnavg[bh](Rss,Rtt)
918 let Itinerary = ALU64_tc_1_SLOT23, isCodeGenOnly = 0 in {
919   def A2_vnavgh   : T_VectALU_64 < "vnavgh", 0b100, 0b000, 0, 0, 0, 1>;
920   def A2_vnavgw   : T_VectALU_64 < "vnavgw", 0b100, 0b011, 0, 0, 0, 1>;
921 }
922
923 // Rdd=vnavg[bh](Rss,Rtt)[:rnd|:crnd]:sat
924 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
925   def A2_vnavghr  : T_VectALU_64 < "vnavgh", 0b100, 0b001, 1, 1, 0, 1>;
926   def A2_vnavghcr : T_VectALU_64 < "vnavgh", 0b100, 0b010, 1, 0, 1, 1>;
927   def A2_vnavgwr  : T_VectALU_64 < "vnavgw", 0b100, 0b100, 1, 1, 0, 1>;
928   def A2_vnavgwcr : T_VectALU_64 < "vnavgw", 0b100, 0b110, 1, 0, 1, 1>;
929 }
930
931 // Rdd=vsub[u][bh](Rss,Rtt)
932 let Itinerary = ALU64_tc_1_SLOT23, isCodeGenOnly = 0 in {
933   def A2_vsubub  : T_VectALU_64 < "vsubub", 0b001, 0b000, 0, 0, 0, 1>;
934   def A2_vsubh   : T_VectALU_64 < "vsubh",  0b001, 0b010, 0, 0, 0, 1>;
935   def A2_vsubw   : T_VectALU_64 < "vsubw",  0b001, 0b101, 0, 0, 0, 1>;
936 }
937
938 // Rdd=vsub[u][bh](Rss,Rtt):sat
939 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
940   def A2_vsububs : T_VectALU_64 < "vsubub", 0b001, 0b001, 1, 0, 0, 1>;
941   def A2_vsubhs  : T_VectALU_64 < "vsubh",  0b001, 0b011, 1, 0, 0, 1>;
942   def A2_vsubuhs : T_VectALU_64 < "vsubuh", 0b001, 0b100, 1, 0, 0, 1>;
943   def A2_vsubws  : T_VectALU_64 < "vsubw",  0b001, 0b110, 1, 0, 0, 1>;
944 }
945
946 // Rdd=vmax[u][bhw](Rss,Rtt)
947 let isCodeGenOnly = 0 in {
948 def A2_vmaxb  : T_VectALU_64 < "vmaxb",  0b110, 0b110, 0, 0, 0, 1>;
949 def A2_vmaxub : T_VectALU_64 < "vmaxub", 0b110, 0b000, 0, 0, 0, 1>;
950 def A2_vmaxh  : T_VectALU_64 < "vmaxh",  0b110, 0b001, 0, 0, 0, 1>;
951 def A2_vmaxuh : T_VectALU_64 < "vmaxuh", 0b110, 0b010, 0, 0, 0, 1>;
952 def A2_vmaxw  : T_VectALU_64 < "vmaxw",  0b110, 0b011, 0, 0, 0, 1>;
953 def A2_vmaxuw : T_VectALU_64 < "vmaxuw", 0b101, 0b101, 0, 0, 0, 1>;
954 }
955
956 // Rdd=vmin[u][bhw](Rss,Rtt)
957 let isCodeGenOnly = 0 in {
958 def A2_vminb  : T_VectALU_64 < "vminb",  0b110, 0b111, 0, 0, 0, 1>;
959 def A2_vminub : T_VectALU_64 < "vminub", 0b101, 0b000, 0, 0, 0, 1>;
960 def A2_vminh  : T_VectALU_64 < "vminh",  0b101, 0b001, 0, 0, 0, 1>;
961 def A2_vminuh : T_VectALU_64 < "vminuh", 0b101, 0b010, 0, 0, 0, 1>;
962 def A2_vminw  : T_VectALU_64 < "vminw",  0b101, 0b011, 0, 0, 0, 1>;
963 def A2_vminuw : T_VectALU_64 < "vminuw", 0b101, 0b100, 0, 0, 0, 1>;
964 }
965
966 //===----------------------------------------------------------------------===//
967 // Template class for vector compare
968 //===----------------------------------------------------------------------===//
969 let hasSideEffects = 0 in
970 class T_vcmp <string Str, bits<4> minOp>
971   : ALU64_rr <(outs PredRegs:$Pd),
972               (ins DoubleRegs:$Rss, DoubleRegs:$Rtt),
973   "$Pd = "#Str#"($Rss, $Rtt)", [],
974   "", ALU64_tc_2early_SLOT23> {
975     bits<2> Pd;
976     bits<5> Rss;
977     bits<5> Rtt;
978
979     let IClass = 0b1101;
980
981     let Inst{27-23} = 0b00100;
982     let Inst{13} = minOp{3};
983     let Inst{7-5} = minOp{2-0};
984     let Inst{1-0} = Pd;
985     let Inst{20-16} = Rss;
986     let Inst{12-8} = Rtt;
987   }
988
989 class T_vcmp_pat<InstHexagon MI, PatFrag Op, ValueType T>
990   : Pat<(i1 (Op (T DoubleRegs:$Rss), (T DoubleRegs:$Rtt))),
991         (i1 (MI DoubleRegs:$Rss, DoubleRegs:$Rtt))>;
992
993 // Vector compare bytes
994 let isCodeGenOnly = 0 in {
995 def A2_vcmpbeq  : T_vcmp <"vcmpb.eq",  0b0110>;
996 def A2_vcmpbgtu : T_vcmp <"vcmpb.gtu", 0b0111>;
997 }
998
999 // Vector compare halfwords
1000 let isCodeGenOnly = 0 in {
1001 def A2_vcmpheq  : T_vcmp <"vcmph.eq",  0b0011>;
1002 def A2_vcmphgt  : T_vcmp <"vcmph.gt",  0b0100>;
1003 def A2_vcmphgtu : T_vcmp <"vcmph.gtu", 0b0101>;
1004 }
1005
1006 // Vector compare words
1007 let isCodeGenOnly = 0 in {
1008 def A2_vcmpweq  : T_vcmp <"vcmpw.eq",  0b0000>;
1009 def A2_vcmpwgt  : T_vcmp <"vcmpw.gt",  0b0001>;
1010 def A2_vcmpwgtu : T_vcmp <"vcmpw.gtu", 0b0010>;
1011 }
1012
1013 def: T_vcmp_pat<A2_vcmpbeq,  seteq,  v8i8>;
1014 def: T_vcmp_pat<A2_vcmpbgtu, setugt, v8i8>;
1015 def: T_vcmp_pat<A2_vcmpheq,  seteq,  v4i16>;
1016 def: T_vcmp_pat<A2_vcmphgt,  setgt,  v4i16>;
1017 def: T_vcmp_pat<A2_vcmphgtu, setugt, v4i16>;
1018 def: T_vcmp_pat<A2_vcmpweq,  seteq,  v2i32>;
1019 def: T_vcmp_pat<A2_vcmpwgt,  setgt,  v2i32>;
1020 def: T_vcmp_pat<A2_vcmpwgtu, setugt, v2i32>;
1021
1022 //===----------------------------------------------------------------------===//
1023 // ALU32/PERM -
1024 //===----------------------------------------------------------------------===//
1025
1026
1027 //===----------------------------------------------------------------------===//
1028 // ALU32/PRED +
1029 //===----------------------------------------------------------------------===//
1030
1031 //===----------------------------------------------------------------------===//
1032 // ALU32/PRED -
1033 //===----------------------------------------------------------------------===//
1034
1035
1036 //===----------------------------------------------------------------------===//
1037 // ALU64/ALU +
1038 //===----------------------------------------------------------------------===//// Add.
1039 //===----------------------------------------------------------------------===//
1040 // Template Class
1041 // Add/Subtract halfword
1042 // Rd=add(Rt.L,Rs.[HL])[:sat]
1043 // Rd=sub(Rt.L,Rs.[HL])[:sat]
1044 // Rd=add(Rt.[LH],Rs.[HL])[:sat][:<16]
1045 // Rd=sub(Rt.[LH],Rs.[HL])[:sat][:<16]
1046 //===----------------------------------------------------------------------===//
1047
1048 let  hasNewValue = 1, opNewValue = 0 in
1049 class T_XTYPE_ADD_SUB <bits<2> LHbits, bit isSat, bit hasShift, bit isSub>
1050   : ALU64Inst <(outs IntRegs:$Rd), (ins IntRegs:$Rt, IntRegs:$Rs),
1051   "$Rd = "#!if(isSub,"sub","add")#"($Rt."
1052           #!if(hasShift, !if(LHbits{1},"h","l"),"l") #", $Rs."
1053           #!if(hasShift, !if(LHbits{0},"h)","l)"), !if(LHbits{1},"h)","l)"))
1054           #!if(isSat,":sat","")
1055           #!if(hasShift,":<<16",""), [], "", ALU64_tc_1_SLOT23> {
1056     bits<5> Rd;
1057     bits<5> Rt;
1058     bits<5> Rs;
1059     let IClass = 0b1101;
1060
1061     let Inst{27-23} = 0b01010;
1062     let Inst{22} = hasShift;
1063     let Inst{21} = isSub;
1064     let Inst{7} = isSat;
1065     let Inst{6-5} = LHbits;
1066     let Inst{4-0} = Rd;
1067     let Inst{12-8} = Rt;
1068     let Inst{20-16} = Rs;
1069   }
1070
1071 //Rd=sub(Rt.L,Rs.[LH])
1072 let isCodeGenOnly = 0 in {
1073 def A2_subh_l16_ll : T_XTYPE_ADD_SUB <0b00, 0, 0, 1>;
1074 def A2_subh_l16_hl : T_XTYPE_ADD_SUB <0b10, 0, 0, 1>;
1075 }
1076
1077 let isCodeGenOnly = 0 in {
1078 //Rd=add(Rt.L,Rs.[LH])
1079 def A2_addh_l16_ll : T_XTYPE_ADD_SUB <0b00, 0, 0, 0>;
1080 def A2_addh_l16_hl : T_XTYPE_ADD_SUB <0b10, 0, 0, 0>;
1081 }
1082
1083 let Itinerary = ALU64_tc_2_SLOT23, Defs = [USR_OVF], isCodeGenOnly = 0 in {
1084   //Rd=sub(Rt.L,Rs.[LH]):sat
1085   def A2_subh_l16_sat_ll : T_XTYPE_ADD_SUB <0b00, 1, 0, 1>;
1086   def A2_subh_l16_sat_hl : T_XTYPE_ADD_SUB <0b10, 1, 0, 1>;
1087
1088   //Rd=add(Rt.L,Rs.[LH]):sat
1089   def A2_addh_l16_sat_ll : T_XTYPE_ADD_SUB <0b00, 1, 0, 0>;
1090   def A2_addh_l16_sat_hl : T_XTYPE_ADD_SUB <0b10, 1, 0, 0>;
1091 }
1092
1093 //Rd=sub(Rt.[LH],Rs.[LH]):<<16
1094 let isCodeGenOnly = 0 in {
1095 def A2_subh_h16_ll : T_XTYPE_ADD_SUB <0b00, 0, 1, 1>;
1096 def A2_subh_h16_lh : T_XTYPE_ADD_SUB <0b01, 0, 1, 1>;
1097 def A2_subh_h16_hl : T_XTYPE_ADD_SUB <0b10, 0, 1, 1>;
1098 def A2_subh_h16_hh : T_XTYPE_ADD_SUB <0b11, 0, 1, 1>;
1099 }
1100
1101 //Rd=add(Rt.[LH],Rs.[LH]):<<16
1102 let isCodeGenOnly = 0 in {
1103 def A2_addh_h16_ll : T_XTYPE_ADD_SUB <0b00, 0, 1, 0>;
1104 def A2_addh_h16_lh : T_XTYPE_ADD_SUB <0b01, 0, 1, 0>;
1105 def A2_addh_h16_hl : T_XTYPE_ADD_SUB <0b10, 0, 1, 0>;
1106 def A2_addh_h16_hh : T_XTYPE_ADD_SUB <0b11, 0, 1, 0>;
1107 }
1108
1109 let Itinerary = ALU64_tc_2_SLOT23, Defs = [USR_OVF], isCodeGenOnly = 0 in {
1110   //Rd=sub(Rt.[LH],Rs.[LH]):sat:<<16
1111   def A2_subh_h16_sat_ll : T_XTYPE_ADD_SUB <0b00, 1, 1, 1>;
1112   def A2_subh_h16_sat_lh : T_XTYPE_ADD_SUB <0b01, 1, 1, 1>;
1113   def A2_subh_h16_sat_hl : T_XTYPE_ADD_SUB <0b10, 1, 1, 1>;
1114   def A2_subh_h16_sat_hh : T_XTYPE_ADD_SUB <0b11, 1, 1, 1>;
1115
1116   //Rd=add(Rt.[LH],Rs.[LH]):sat:<<16
1117   def A2_addh_h16_sat_ll : T_XTYPE_ADD_SUB <0b00, 1, 1, 0>;
1118   def A2_addh_h16_sat_lh : T_XTYPE_ADD_SUB <0b01, 1, 1, 0>;
1119   def A2_addh_h16_sat_hl : T_XTYPE_ADD_SUB <0b10, 1, 1, 0>;
1120   def A2_addh_h16_sat_hh : T_XTYPE_ADD_SUB <0b11, 1, 1, 0>;
1121 }
1122
1123 // Add halfword.
1124 def: Pat<(sext_inreg (add I32:$src1, I32:$src2), i16),
1125          (A2_addh_l16_ll I32:$src1, I32:$src2)>;
1126
1127 def: Pat<(sra (add (shl I32:$src1, (i32 16)), I32:$src2), (i32 16)),
1128          (A2_addh_l16_hl I32:$src1, I32:$src2)>;
1129
1130 def: Pat<(shl (add I32:$src1, I32:$src2), (i32 16)),
1131          (A2_addh_h16_ll I32:$src1, I32:$src2)>;
1132
1133 // Subtract halfword.
1134 def: Pat<(sext_inreg (sub I32:$src1, I32:$src2), i16),
1135          (A2_subh_l16_ll I32:$src1, I32:$src2)>;
1136
1137 def: Pat<(shl (sub I32:$src1, I32:$src2), (i32 16)),
1138          (A2_subh_h16_ll I32:$src1, I32:$src2)>;
1139
1140 let hasSideEffects = 0, hasNewValue = 1, isCodeGenOnly = 0 in
1141 def S2_parityp: ALU64Inst<(outs IntRegs:$Rd),
1142       (ins DoubleRegs:$Rs, DoubleRegs:$Rt),
1143       "$Rd = parity($Rs, $Rt)", [], "", ALU64_tc_2_SLOT23> {
1144   bits<5> Rd;
1145   bits<5> Rs;
1146   bits<5> Rt;
1147
1148   let IClass = 0b1101;
1149   let Inst{27-24} = 0b0000;
1150   let Inst{20-16} = Rs;
1151   let Inst{12-8} = Rt;
1152   let Inst{4-0} = Rd;
1153 }
1154
1155 let hasNewValue = 1, opNewValue = 0, hasSideEffects = 0 in
1156 class T_XTYPE_MIN_MAX < bit isMax, bit isUnsigned >
1157   : ALU64Inst < (outs IntRegs:$Rd), (ins IntRegs:$Rt, IntRegs:$Rs),
1158   "$Rd = "#!if(isMax,"max","min")#!if(isUnsigned,"u","")
1159           #"($Rt, $Rs)", [], "", ALU64_tc_2_SLOT23> {
1160     bits<5> Rd;
1161     bits<5> Rt;
1162     bits<5> Rs;
1163
1164     let IClass = 0b1101;
1165
1166     let Inst{27-23} = 0b01011;
1167     let Inst{22-21} = !if(isMax, 0b10, 0b01);
1168     let Inst{7} = isUnsigned;
1169     let Inst{4-0} = Rd;
1170     let Inst{12-8} = !if(isMax, Rs, Rt);
1171     let Inst{20-16} = !if(isMax, Rt, Rs);
1172   }
1173
1174 let isCodeGenOnly = 0 in {
1175 def A2_min  : T_XTYPE_MIN_MAX < 0, 0 >;
1176 def A2_minu : T_XTYPE_MIN_MAX < 0, 1 >;
1177 def A2_max  : T_XTYPE_MIN_MAX < 1, 0 >;
1178 def A2_maxu : T_XTYPE_MIN_MAX < 1, 1 >;
1179 }
1180
1181 // Here, depending on  the operand being selected, we'll either generate a
1182 // min or max instruction.
1183 // Ex:
1184 // (a>b)?a:b --> max(a,b) => Here check performed is '>' and the value selected
1185 // is the larger of two. So, the corresponding HexagonInst is passed in 'Inst'.
1186 // (a>b)?b:a --> min(a,b) => Here check performed is '>' but the smaller value
1187 // is selected and the corresponding HexagonInst is passed in 'SwapInst'.
1188
1189 multiclass T_MinMax_pats <PatFrag Op, RegisterClass RC, ValueType VT,
1190                           InstHexagon Inst, InstHexagon SwapInst> {
1191   def: Pat<(select (i1 (Op (VT RC:$src1), (VT RC:$src2))),
1192                    (VT RC:$src1), (VT RC:$src2)),
1193            (Inst RC:$src1, RC:$src2)>;
1194   def: Pat<(select (i1 (Op (VT RC:$src1), (VT RC:$src2))),
1195                    (VT RC:$src2), (VT RC:$src1)),
1196            (SwapInst RC:$src1, RC:$src2)>;
1197 }
1198
1199
1200 multiclass MinMax_pats <PatFrag Op, InstHexagon Inst, InstHexagon SwapInst> {
1201   defm: T_MinMax_pats<Op, IntRegs, i32, Inst, SwapInst>;
1202
1203   def: Pat<(sext_inreg (i32 (select (i1 (Op (i32 PositiveHalfWord:$src1),
1204                                             (i32 PositiveHalfWord:$src2))),
1205                                     (i32 PositiveHalfWord:$src1),
1206                                     (i32 PositiveHalfWord:$src2))), i16),
1207            (Inst IntRegs:$src1, IntRegs:$src2)>;
1208
1209   def: Pat<(sext_inreg (i32 (select (i1 (Op (i32 PositiveHalfWord:$src1),
1210                                             (i32 PositiveHalfWord:$src2))),
1211                                     (i32 PositiveHalfWord:$src2),
1212                                     (i32 PositiveHalfWord:$src1))), i16),
1213            (SwapInst IntRegs:$src1, IntRegs:$src2)>;
1214 }
1215
1216 let AddedComplexity = 200 in {
1217   defm: MinMax_pats<setge,  A2_max,  A2_min>;
1218   defm: MinMax_pats<setgt,  A2_max,  A2_min>;
1219   defm: MinMax_pats<setle,  A2_min,  A2_max>;
1220   defm: MinMax_pats<setlt,  A2_min,  A2_max>;
1221   defm: MinMax_pats<setuge, A2_maxu, A2_minu>;
1222   defm: MinMax_pats<setugt, A2_maxu, A2_minu>;
1223   defm: MinMax_pats<setule, A2_minu, A2_maxu>;
1224   defm: MinMax_pats<setult, A2_minu, A2_maxu>;
1225 }
1226
1227 class T_cmp64_rr<string mnemonic, bits<3> MinOp, bit IsComm>
1228   : ALU64_rr<(outs PredRegs:$Pd), (ins DoubleRegs:$Rs, DoubleRegs:$Rt),
1229              "$Pd = "#mnemonic#"($Rs, $Rt)", [], "", ALU64_tc_2early_SLOT23> {
1230   let isCompare = 1;
1231   let isCommutable = IsComm;
1232   let hasSideEffects = 0;
1233
1234   bits<2> Pd;
1235   bits<5> Rs;
1236   bits<5> Rt;
1237
1238   let IClass = 0b1101;
1239   let Inst{27-21} = 0b0010100;
1240   let Inst{20-16} = Rs;
1241   let Inst{12-8} = Rt;
1242   let Inst{7-5} = MinOp;
1243   let Inst{1-0} = Pd;
1244 }
1245
1246 let isCodeGenOnly = 0 in {
1247 def C2_cmpeqp  : T_cmp64_rr<"cmp.eq",  0b000, 1>;
1248 def C2_cmpgtp  : T_cmp64_rr<"cmp.gt",  0b010, 0>;
1249 def C2_cmpgtup : T_cmp64_rr<"cmp.gtu", 0b100, 0>;
1250 }
1251
1252 class T_cmp64_rr_pat<InstHexagon MI, PatFrag CmpOp>
1253   : Pat<(i1 (CmpOp (i64 DoubleRegs:$Rs), (i64 DoubleRegs:$Rt))),
1254         (i1 (MI DoubleRegs:$Rs, DoubleRegs:$Rt))>;
1255
1256 def: T_cmp64_rr_pat<C2_cmpeqp,  seteq>;
1257 def: T_cmp64_rr_pat<C2_cmpgtp,  setgt>;
1258 def: T_cmp64_rr_pat<C2_cmpgtup, setugt>;
1259 def: T_cmp64_rr_pat<C2_cmpgtp,  RevCmp<setlt>>;
1260 def: T_cmp64_rr_pat<C2_cmpgtup, RevCmp<setult>>;
1261
1262 let isCodeGenOnly = 0 in
1263 def C2_vmux : ALU64_rr<(outs DoubleRegs:$Rd),
1264       (ins PredRegs:$Pu, DoubleRegs:$Rs, DoubleRegs:$Rt),
1265       "$Rd = vmux($Pu, $Rs, $Rt)", [], "", ALU64_tc_1_SLOT23> {
1266   let hasSideEffects = 0;
1267
1268   bits<5> Rd;
1269   bits<2> Pu;
1270   bits<5> Rs;
1271   bits<5> Rt;
1272
1273   let IClass = 0b1101;
1274   let Inst{27-24} = 0b0001;
1275   let Inst{20-16} = Rs;
1276   let Inst{12-8} = Rt;
1277   let Inst{6-5} = Pu;
1278   let Inst{4-0} = Rd;
1279 }
1280
1281 class T_ALU64_rr<string mnemonic, string suffix, bits<4> RegType,
1282                  bits<3> MajOp, bits<3> MinOp, bit OpsRev, bit IsComm,
1283                  string Op2Pfx>
1284   : ALU64_rr<(outs DoubleRegs:$Rd), (ins DoubleRegs:$Rs, DoubleRegs:$Rt),
1285              "$Rd = " #mnemonic# "($Rs, " #Op2Pfx# "$Rt)" #suffix, [],
1286              "", ALU64_tc_1_SLOT23> {
1287   let hasSideEffects = 0;
1288   let isCommutable = IsComm;
1289
1290   bits<5> Rs;
1291   bits<5> Rt;
1292   bits<5> Rd;
1293
1294   let IClass = 0b1101;
1295   let Inst{27-24} = RegType;
1296   let Inst{23-21} = MajOp;
1297   let Inst{20-16} = !if (OpsRev,Rt,Rs);
1298   let Inst{12-8} = !if (OpsRev,Rs,Rt);
1299   let Inst{7-5} = MinOp;
1300   let Inst{4-0} = Rd;
1301 }
1302
1303 class T_ALU64_arith<string mnemonic, bits<3> MajOp, bits<3> MinOp, bit IsSat,
1304                     bit OpsRev, bit IsComm>
1305   : T_ALU64_rr<mnemonic, !if(IsSat,":sat",""), 0b0011, MajOp, MinOp, OpsRev,
1306                IsComm, "">;
1307
1308 let isCodeGenOnly = 0 in {
1309 def A2_addp : T_ALU64_arith<"add", 0b000, 0b111, 0, 0, 1>;
1310 def A2_subp : T_ALU64_arith<"sub", 0b001, 0b111, 0, 1, 0>;
1311 }
1312
1313 def: Pat<(i64 (add I64:$Rs, I64:$Rt)), (A2_addp I64:$Rs, I64:$Rt)>;
1314 def: Pat<(i64 (sub I64:$Rs, I64:$Rt)), (A2_subp I64:$Rs, I64:$Rt)>;
1315
1316 class T_ALU64_logical<string mnemonic, bits<3> MinOp, bit OpsRev, bit IsComm,
1317                       bit IsNeg>
1318   : T_ALU64_rr<mnemonic, "", 0b0011, 0b111, MinOp, OpsRev, IsComm,
1319                !if(IsNeg,"~","")>;
1320
1321 let isCodeGenOnly = 0 in {
1322 def A2_andp : T_ALU64_logical<"and", 0b000, 0, 1, 0>;
1323 def A2_orp  : T_ALU64_logical<"or",  0b010, 0, 1, 0>;
1324 def A2_xorp : T_ALU64_logical<"xor", 0b100, 0, 1, 0>;
1325 }
1326
1327 def: Pat<(i64 (and I64:$Rs, I64:$Rt)), (A2_andp I64:$Rs, I64:$Rt)>;
1328 def: Pat<(i64 (or  I64:$Rs, I64:$Rt)), (A2_orp  I64:$Rs, I64:$Rt)>;
1329 def: Pat<(i64 (xor I64:$Rs, I64:$Rt)), (A2_xorp I64:$Rs, I64:$Rt)>;
1330
1331 //===----------------------------------------------------------------------===//
1332 // ALU64/ALU -
1333 //===----------------------------------------------------------------------===//
1334
1335 //===----------------------------------------------------------------------===//
1336 // ALU64/BIT +
1337 //===----------------------------------------------------------------------===//
1338 //
1339 //===----------------------------------------------------------------------===//
1340 // ALU64/BIT -
1341 //===----------------------------------------------------------------------===//
1342
1343 //===----------------------------------------------------------------------===//
1344 // ALU64/PERM +
1345 //===----------------------------------------------------------------------===//
1346 //
1347 //===----------------------------------------------------------------------===//
1348 // ALU64/PERM -
1349 //===----------------------------------------------------------------------===//
1350
1351 //===----------------------------------------------------------------------===//
1352 // CR +
1353 //===----------------------------------------------------------------------===//
1354 // Logical reductions on predicates.
1355
1356 // Looping instructions.
1357
1358 // Pipelined looping instructions.
1359
1360 // Logical operations on predicates.
1361 let hasSideEffects = 0 in
1362 class T_LOGICAL_1OP<string MnOp, bits<2> OpBits>
1363     : CRInst<(outs PredRegs:$Pd), (ins PredRegs:$Ps),
1364              "$Pd = " # MnOp # "($Ps)", [], "", CR_tc_2early_SLOT23> {
1365   bits<2> Pd;
1366   bits<2> Ps;
1367
1368   let IClass = 0b0110;
1369   let Inst{27-23} = 0b10111;
1370   let Inst{22-21} = OpBits;
1371   let Inst{20} = 0b0;
1372   let Inst{17-16} = Ps;
1373   let Inst{13} = 0b0;
1374   let Inst{1-0} = Pd;
1375 }
1376
1377 let isCodeGenOnly = 0 in {
1378 def C2_any8 : T_LOGICAL_1OP<"any8", 0b00>;
1379 def C2_all8 : T_LOGICAL_1OP<"all8", 0b01>;
1380 def C2_not  : T_LOGICAL_1OP<"not",  0b10>;
1381 }
1382
1383 def: Pat<(i1 (not (i1 PredRegs:$Ps))),
1384          (C2_not PredRegs:$Ps)>;
1385
1386 let hasSideEffects = 0 in
1387 class T_LOGICAL_2OP<string MnOp, bits<3> OpBits, bit IsNeg, bit Rev>
1388     : CRInst<(outs PredRegs:$Pd), (ins PredRegs:$Ps, PredRegs:$Pt),
1389              "$Pd = " # MnOp # "($Ps, " # !if (IsNeg,"!","") # "$Pt)",
1390              [], "", CR_tc_2early_SLOT23> {
1391   bits<2> Pd;
1392   bits<2> Ps;
1393   bits<2> Pt;
1394
1395   let IClass = 0b0110;
1396   let Inst{27-24} = 0b1011;
1397   let Inst{23-21} = OpBits;
1398   let Inst{20} = 0b0;
1399   let Inst{17-16} = !if(Rev,Pt,Ps);  // Rs and Rt are reversed for some
1400   let Inst{13} = 0b0;                // instructions.
1401   let Inst{9-8} = !if(Rev,Ps,Pt);
1402   let Inst{1-0} = Pd;
1403 }
1404
1405 let isCodeGenOnly = 0 in {
1406 def C2_and  : T_LOGICAL_2OP<"and", 0b000, 0, 1>;
1407 def C2_or   : T_LOGICAL_2OP<"or",  0b001, 0, 1>;
1408 def C2_xor  : T_LOGICAL_2OP<"xor", 0b010, 0, 0>;
1409 def C2_andn : T_LOGICAL_2OP<"and", 0b011, 1, 1>;
1410 def C2_orn  : T_LOGICAL_2OP<"or",  0b111, 1, 1>;
1411 }
1412
1413 def: Pat<(i1 (and I1:$Ps, I1:$Pt)),       (C2_and  I1:$Ps, I1:$Pt)>;
1414 def: Pat<(i1 (or  I1:$Ps, I1:$Pt)),       (C2_or   I1:$Ps, I1:$Pt)>;
1415 def: Pat<(i1 (xor I1:$Ps, I1:$Pt)),       (C2_xor  I1:$Ps, I1:$Pt)>;
1416 def: Pat<(i1 (and I1:$Ps, (not I1:$Pt))), (C2_andn I1:$Ps, I1:$Pt)>;
1417 def: Pat<(i1 (or  I1:$Ps, (not I1:$Pt))), (C2_orn  I1:$Ps, I1:$Pt)>;
1418
1419 let hasSideEffects = 0, hasNewValue = 1, isCodeGenOnly = 0 in
1420 def C2_vitpack : SInst<(outs IntRegs:$Rd), (ins PredRegs:$Ps, PredRegs:$Pt),
1421       "$Rd = vitpack($Ps, $Pt)", [], "", S_2op_tc_1_SLOT23> {
1422   bits<5> Rd;
1423   bits<2> Ps;
1424   bits<2> Pt;
1425
1426   let IClass = 0b1000;
1427   let Inst{27-24} = 0b1001;
1428   let Inst{22-21} = 0b00;
1429   let Inst{17-16} = Ps;
1430   let Inst{9-8} = Pt;
1431   let Inst{4-0} = Rd;
1432 }
1433
1434 let hasSideEffects = 0, isCodeGenOnly = 0 in
1435 def C2_mask : SInst<(outs DoubleRegs:$Rd), (ins PredRegs:$Pt),
1436       "$Rd = mask($Pt)", [], "", S_2op_tc_1_SLOT23> {
1437   bits<5> Rd;
1438   bits<2> Pt;
1439
1440   let IClass = 0b1000;
1441   let Inst{27-24} = 0b0110;
1442   let Inst{9-8} = Pt;
1443   let Inst{4-0} = Rd;
1444 }
1445
1446 // User control register transfer.
1447 //===----------------------------------------------------------------------===//
1448 // CR -
1449 //===----------------------------------------------------------------------===//
1450
1451 //===----------------------------------------------------------------------===//
1452 // JR +
1453 //===----------------------------------------------------------------------===//
1454
1455 def retflag : SDNode<"HexagonISD::RET_FLAG", SDTNone,
1456                                [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
1457 def eh_return: SDNode<"HexagonISD::EH_RETURN", SDTNone, [SDNPHasChain]>;
1458
1459 def SDHexagonBR_JT: SDTypeProfile<0, 1, [SDTCisVT<0, i32>]>;
1460 def HexagonBR_JT: SDNode<"HexagonISD::BR_JT", SDHexagonBR_JT, [SDNPHasChain]>;
1461
1462 class CondStr<string CReg, bit True, bit New> {
1463   string S = "if (" # !if(True,"","!") # CReg # !if(New,".new","") # ") ";
1464 }
1465 class JumpOpcStr<string Mnemonic, bit New, bit Taken> {
1466   string S = Mnemonic # !if(New, !if(Taken,":t",":nt"), "");
1467 }
1468
1469 let isBranch = 1, isBarrier = 1, Defs = [PC], hasSideEffects = 0,
1470     isPredicable = 1,
1471     isExtendable = 1, opExtendable = 0, isExtentSigned = 1,
1472     opExtentBits = 24, opExtentAlign = 2, InputType = "imm" in
1473 class T_JMP<string ExtStr>
1474   : JInst<(outs), (ins brtarget:$dst),
1475       "jump " # ExtStr # "$dst",
1476       [], "", J_tc_2early_SLOT23> {
1477     bits<24> dst;
1478     let IClass = 0b0101;
1479
1480     let Inst{27-25} = 0b100;
1481     let Inst{24-16} = dst{23-15};
1482     let Inst{13-1} = dst{14-2};
1483 }
1484
1485 let isBranch = 1, Defs = [PC], hasSideEffects = 0, isPredicated = 1,
1486     isExtendable = 1, opExtendable = 1, isExtentSigned = 1,
1487     opExtentBits = 17, opExtentAlign = 2, InputType = "imm" in
1488 class T_JMP_c<bit PredNot, bit isPredNew, bit isTak, string ExtStr>
1489   : JInst<(outs), (ins PredRegs:$src, brtarget:$dst),
1490       CondStr<"$src", !if(PredNot,0,1), isPredNew>.S #
1491         JumpOpcStr<"jump", isPredNew, isTak>.S # " " #
1492         ExtStr # "$dst",
1493       [], "", J_tc_2early_SLOT23>, ImmRegRel {
1494     let isTaken = isTak;
1495     let isPredicatedFalse = PredNot;
1496     let isPredicatedNew = isPredNew;
1497     bits<2> src;
1498     bits<17> dst;
1499
1500     let IClass = 0b0101;
1501
1502     let Inst{27-24} = 0b1100;
1503     let Inst{21} = PredNot;
1504     let Inst{12} = !if(isPredNew, isTak, zero);
1505     let Inst{11} = isPredNew;
1506     let Inst{9-8} = src;
1507     let Inst{23-22} = dst{16-15};
1508     let Inst{20-16} = dst{14-10};
1509     let Inst{13} = dst{9};
1510     let Inst{7-1} = dst{8-2};
1511   }
1512
1513 multiclass JMP_Pred<bit PredNot, string ExtStr> {
1514   def NAME : T_JMP_c<PredNot, 0, 0, ExtStr>;
1515   // Predicate new
1516   def NAME#newpt : T_JMP_c<PredNot, 1, 1, ExtStr>; // taken
1517   def NAME#new   : T_JMP_c<PredNot, 1, 0, ExtStr>; // not taken
1518 }
1519
1520 multiclass JMP_base<string BaseOp, string ExtStr> {
1521   let BaseOpcode = BaseOp in {
1522     def NAME : T_JMP<ExtStr>;
1523     defm t : JMP_Pred<0, ExtStr>;
1524     defm f : JMP_Pred<1, ExtStr>;
1525   }
1526 }
1527
1528 // Jumps to address stored in a register, JUMPR_MISC
1529 // if ([[!]P[.new]]) jumpr[:t/nt] Rs
1530 let isBranch = 1, isIndirectBranch = 1, isBarrier = 1, Defs = [PC],
1531     isPredicable = 1, hasSideEffects = 0, InputType = "reg" in
1532 class T_JMPr
1533   : JRInst<(outs), (ins IntRegs:$dst),
1534       "jumpr $dst", [], "", J_tc_2early_SLOT2> {
1535     bits<5> dst;
1536
1537     let IClass = 0b0101;
1538     let Inst{27-21} = 0b0010100;
1539     let Inst{20-16} = dst;
1540 }
1541
1542 let isBranch = 1, isIndirectBranch = 1, Defs = [PC], isPredicated = 1,
1543     hasSideEffects = 0, InputType = "reg" in
1544 class T_JMPr_c <bit PredNot, bit isPredNew, bit isTak>
1545   : JRInst <(outs), (ins PredRegs:$src, IntRegs:$dst),
1546       CondStr<"$src", !if(PredNot,0,1), isPredNew>.S #
1547         JumpOpcStr<"jumpr", isPredNew, isTak>.S # " $dst", [],
1548       "", J_tc_2early_SLOT2> {
1549
1550     let isTaken = isTak;
1551     let isPredicatedFalse = PredNot;
1552     let isPredicatedNew = isPredNew;
1553     bits<2> src;
1554     bits<5> dst;
1555
1556     let IClass = 0b0101;
1557
1558     let Inst{27-22} = 0b001101;
1559     let Inst{21} = PredNot;
1560     let Inst{20-16} = dst;
1561     let Inst{12} = !if(isPredNew, isTak, zero);
1562     let Inst{11} = isPredNew;
1563     let Inst{9-8} = src;
1564 }
1565
1566 multiclass JMPR_Pred<bit PredNot> {
1567   def NAME: T_JMPr_c<PredNot, 0, 0>;
1568   // Predicate new
1569   def NAME#newpt  : T_JMPr_c<PredNot, 1, 1>; // taken
1570   def NAME#new    : T_JMPr_c<PredNot, 1, 0>; // not taken
1571 }
1572
1573 multiclass JMPR_base<string BaseOp> {
1574   let BaseOpcode = BaseOp in {
1575     def NAME : T_JMPr;
1576     defm t : JMPR_Pred<0>;
1577     defm f : JMPR_Pred<1>;
1578   }
1579 }
1580
1581 let isCall = 1, hasSideEffects = 1 in
1582 class JUMPR_MISC_CALLR<bit isPred, bit isPredNot,
1583                dag InputDag = (ins IntRegs:$Rs)>
1584   : JRInst<(outs), InputDag,
1585       !if(isPred, !if(isPredNot, "if (!$Pu) callr $Rs",
1586                                  "if ($Pu) callr $Rs"),
1587                                  "callr $Rs"),
1588       [], "", J_tc_2early_SLOT2> {
1589     bits<5> Rs;
1590     bits<2> Pu;
1591     let isPredicated = isPred;
1592     let isPredicatedFalse = isPredNot;
1593
1594     let IClass = 0b0101;
1595     let Inst{27-25} = 0b000;
1596     let Inst{24-23} = !if (isPred, 0b10, 0b01);
1597     let Inst{22} = 0;
1598     let Inst{21} = isPredNot;
1599     let Inst{9-8} = !if (isPred, Pu, 0b00);
1600     let Inst{20-16} = Rs;
1601
1602   }
1603
1604 let Defs = VolatileV3.Regs, isCodeGenOnly = 0 in {
1605   def J2_callrt : JUMPR_MISC_CALLR<1, 0, (ins PredRegs:$Pu, IntRegs:$Rs)>;
1606   def J2_callrf : JUMPR_MISC_CALLR<1, 1, (ins PredRegs:$Pu, IntRegs:$Rs)>;
1607 }
1608
1609 let isTerminator = 1, hasSideEffects = 0, isCodeGenOnly = 0 in {
1610   defm J2_jump : JMP_base<"JMP", "">, PredNewRel;
1611
1612   // Deal with explicit assembly
1613   //  - never extened a jump #,  always extend a jump ##
1614   let isAsmParserOnly = 1 in {
1615     defm J2_jump_ext   : JMP_base<"JMP", "##">;
1616     defm J2_jump_noext : JMP_base<"JMP", "#">;
1617   }
1618
1619   defm J2_jumpr : JMPR_base<"JMPr">, PredNewRel;
1620
1621   let isReturn = 1, isCodeGenOnly = 1 in
1622   defm JMPret : JMPR_base<"JMPret">, PredNewRel;
1623 }
1624
1625 def: Pat<(br bb:$dst),
1626          (J2_jump brtarget:$dst)>;
1627 def: Pat<(retflag),
1628          (JMPret (i32 R31))>;
1629 def: Pat<(brcond (i1 PredRegs:$src1), bb:$offset),
1630          (J2_jumpt PredRegs:$src1, bb:$offset)>;
1631
1632 // A return through builtin_eh_return.
1633 let isReturn = 1, isTerminator = 1, isBarrier = 1, hasSideEffects = 0,
1634     isCodeGenOnly = 1, Defs = [PC], Uses = [R28], isPredicable = 0 in
1635 def EH_RETURN_JMPR : T_JMPr;
1636
1637 def: Pat<(eh_return),
1638          (EH_RETURN_JMPR (i32 R31))>;
1639 def: Pat<(HexagonBR_JT (i32 IntRegs:$dst)),
1640          (J2_jumpr IntRegs:$dst)>;
1641 def: Pat<(brind (i32 IntRegs:$dst)),
1642          (J2_jumpr IntRegs:$dst)>;
1643
1644 //===----------------------------------------------------------------------===//
1645 // JR -
1646 //===----------------------------------------------------------------------===//
1647
1648 //===----------------------------------------------------------------------===//
1649 // LD +
1650 //===----------------------------------------------------------------------===//
1651 let isExtendable = 1, opExtendable = 2, isExtentSigned = 1, AddedComplexity = 20 in
1652 class T_load_io <string mnemonic, RegisterClass RC, bits<4> MajOp,
1653                  Operand ImmOp>
1654   : LDInst<(outs RC:$dst), (ins IntRegs:$src1, ImmOp:$offset),
1655   "$dst = "#mnemonic#"($src1 + #$offset)", []>, AddrModeRel {
1656     bits<4> name;
1657     bits<5> dst;
1658     bits<5> src1;
1659     bits<14> offset;
1660     bits<11> offsetBits;
1661
1662     string ImmOpStr = !cast<string>(ImmOp);
1663     let offsetBits = !if (!eq(ImmOpStr, "s11_3Ext"), offset{13-3},
1664                      !if (!eq(ImmOpStr, "s11_2Ext"), offset{12-2},
1665                      !if (!eq(ImmOpStr, "s11_1Ext"), offset{11-1},
1666                                       /* s11_0Ext */ offset{10-0})));
1667     let opExtentBits = !if (!eq(ImmOpStr, "s11_3Ext"), 14,
1668                        !if (!eq(ImmOpStr, "s11_2Ext"), 13,
1669                        !if (!eq(ImmOpStr, "s11_1Ext"), 12,
1670                                         /* s11_0Ext */ 11)));
1671     let hasNewValue = !if (!eq(ImmOpStr, "s11_3Ext"), 0, 1);
1672
1673     let IClass = 0b1001;
1674
1675     let Inst{27}    = 0b0;
1676     let Inst{26-25} = offsetBits{10-9};
1677     let Inst{24-21} = MajOp;
1678     let Inst{20-16} = src1;
1679     let Inst{13-5}  = offsetBits{8-0};
1680     let Inst{4-0}   = dst;
1681   }
1682
1683 let opExtendable = 3, isExtentSigned = 0, isPredicated = 1 in
1684 class T_pload_io <string mnemonic, RegisterClass RC, bits<4>MajOp,
1685                   Operand ImmOp, bit isNot, bit isPredNew>
1686   : LDInst<(outs RC:$dst),
1687            (ins PredRegs:$src1, IntRegs:$src2, ImmOp:$offset),
1688   "if ("#!if(isNot, "!$src1", "$src1")
1689        #!if(isPredNew, ".new", "")
1690        #") $dst = "#mnemonic#"($src2 + #$offset)",
1691   [],"", V2LDST_tc_ld_SLOT01> , AddrModeRel {
1692     bits<5> dst;
1693     bits<2> src1;
1694     bits<5> src2;
1695     bits<9> offset;
1696     bits<6> offsetBits;
1697     string ImmOpStr = !cast<string>(ImmOp);
1698
1699     let offsetBits = !if (!eq(ImmOpStr, "u6_3Ext"), offset{8-3},
1700                      !if (!eq(ImmOpStr, "u6_2Ext"), offset{7-2},
1701                      !if (!eq(ImmOpStr, "u6_1Ext"), offset{6-1},
1702                                       /* u6_0Ext */ offset{5-0})));
1703     let opExtentBits = !if (!eq(ImmOpStr, "u6_3Ext"), 9,
1704                        !if (!eq(ImmOpStr, "u6_2Ext"), 8,
1705                        !if (!eq(ImmOpStr, "u6_1Ext"), 7,
1706                                         /* u6_0Ext */ 6)));
1707     let hasNewValue = !if (!eq(ImmOpStr, "u6_3Ext"), 0, 1);
1708     let isPredicatedNew = isPredNew;
1709     let isPredicatedFalse = isNot;
1710
1711     let IClass = 0b0100;
1712
1713     let Inst{27}    = 0b0;
1714     let Inst{27}    = 0b0;
1715     let Inst{26}    = isNot;
1716     let Inst{25}    = isPredNew;
1717     let Inst{24-21} = MajOp;
1718     let Inst{20-16} = src2;
1719     let Inst{13}    = 0b0;
1720     let Inst{12-11} = src1;
1721     let Inst{10-5}  = offsetBits;
1722     let Inst{4-0}   = dst;
1723   }
1724
1725 let isExtendable = 1, hasSideEffects = 0, addrMode = BaseImmOffset in
1726 multiclass LD_Idxd<string mnemonic, string CextOp, RegisterClass RC,
1727                    Operand ImmOp, Operand predImmOp, bits<4>MajOp> {
1728   let CextOpcode = CextOp, BaseOpcode = CextOp#_indexed in {
1729     let isPredicable = 1 in
1730     def L2_#NAME#_io : T_load_io <mnemonic, RC, MajOp, ImmOp>;
1731
1732     // Predicated
1733     def L2_p#NAME#t_io : T_pload_io <mnemonic, RC, MajOp, predImmOp, 0, 0>;
1734     def L2_p#NAME#f_io : T_pload_io <mnemonic, RC, MajOp, predImmOp, 1, 0>;
1735
1736     // Predicated new
1737     def L2_p#NAME#tnew_io : T_pload_io <mnemonic, RC, MajOp, predImmOp, 0, 1>;
1738     def L2_p#NAME#fnew_io : T_pload_io <mnemonic, RC, MajOp, predImmOp, 1, 1>;
1739   }
1740 }
1741
1742 let accessSize = ByteAccess, isCodeGenOnly = 0 in {
1743   defm loadrb:  LD_Idxd <"memb", "LDrib", IntRegs, s11_0Ext, u6_0Ext, 0b1000>;
1744   defm loadrub: LD_Idxd <"memub", "LDriub", IntRegs, s11_0Ext, u6_0Ext, 0b1001>;
1745 }
1746
1747 let accessSize = HalfWordAccess, opExtentAlign = 1, isCodeGenOnly = 0 in {
1748   defm loadrh:  LD_Idxd <"memh", "LDrih", IntRegs, s11_1Ext, u6_1Ext, 0b1010>;
1749   defm loadruh: LD_Idxd <"memuh", "LDriuh", IntRegs, s11_1Ext, u6_1Ext, 0b1011>;
1750 }
1751
1752 let accessSize = WordAccess, opExtentAlign = 2, isCodeGenOnly = 0 in
1753 defm loadri: LD_Idxd <"memw", "LDriw", IntRegs, s11_2Ext, u6_2Ext, 0b1100>;
1754
1755 let accessSize = DoubleWordAccess, opExtentAlign = 3, isCodeGenOnly = 0 in
1756 defm loadrd: LD_Idxd <"memd", "LDrid", DoubleRegs, s11_3Ext, u6_3Ext, 0b1110>;
1757
1758 let accessSize = HalfWordAccess, opExtentAlign = 1, isCodeGenOnly = 0 in {
1759   def L2_loadbsw2_io:   T_load_io<"membh",  IntRegs, 0b0001, s11_1Ext>;
1760   def L2_loadbzw2_io:   T_load_io<"memubh", IntRegs, 0b0011, s11_1Ext>;
1761 }
1762
1763 let accessSize = WordAccess, opExtentAlign = 2, isCodeGenOnly = 0 in {
1764   def L2_loadbzw4_io: T_load_io<"memubh", DoubleRegs, 0b0101, s11_2Ext>;
1765   def L2_loadbsw4_io: T_load_io<"membh",  DoubleRegs, 0b0111, s11_2Ext>;
1766 }
1767
1768 // Patterns to select load-indexed (i.e. load from base+offset).
1769 multiclass Loadx_pat<PatFrag Load, ValueType VT, PatLeaf ImmPred,
1770                      InstHexagon MI> {
1771   def: Pat<(VT (Load AddrFI:$fi)), (VT (MI AddrFI:$fi, 0))>;
1772   def: Pat<(VT (Load (add (i32 IntRegs:$Rs), ImmPred:$Off))),
1773            (VT (MI IntRegs:$Rs, imm:$Off))>;
1774   def: Pat<(VT (Load (i32 IntRegs:$Rs))), (VT (MI IntRegs:$Rs, 0))>;
1775 }
1776
1777 let AddedComplexity = 20 in {
1778   defm: Loadx_pat<load,           i32, s11_2ExtPred, L2_loadri_io>;
1779   defm: Loadx_pat<load,           i64, s11_3ExtPred, L2_loadrd_io>;
1780   defm: Loadx_pat<atomic_load_8 , i32, s11_0ExtPred, L2_loadrub_io>;
1781   defm: Loadx_pat<atomic_load_16, i32, s11_1ExtPred, L2_loadruh_io>;
1782   defm: Loadx_pat<atomic_load_32, i32, s11_2ExtPred, L2_loadri_io>;
1783   defm: Loadx_pat<atomic_load_64, i64, s11_3ExtPred, L2_loadrd_io>;
1784
1785   defm: Loadx_pat<extloadi1,      i32, s11_0ExtPred, L2_loadrub_io>;
1786   defm: Loadx_pat<extloadi8,      i32, s11_0ExtPred, L2_loadrub_io>;
1787   defm: Loadx_pat<extloadi16,     i32, s11_1ExtPred, L2_loadruh_io>;
1788   defm: Loadx_pat<sextloadi8,     i32, s11_0ExtPred, L2_loadrb_io>;
1789   defm: Loadx_pat<sextloadi16,    i32, s11_1ExtPred, L2_loadrh_io>;
1790   defm: Loadx_pat<zextloadi1,     i32, s11_0ExtPred, L2_loadrub_io>;
1791   defm: Loadx_pat<zextloadi8,     i32, s11_0ExtPred, L2_loadrub_io>;
1792   defm: Loadx_pat<zextloadi16,    i32, s11_1ExtPred, L2_loadruh_io>;
1793   // No sextloadi1.
1794 }
1795
1796 // Sign-extending loads of i1 need to replicate the lowest bit throughout
1797 // the 32-bit value. Since the loaded value can only be 0 or 1, 0-v should
1798 // do the trick.
1799 let AddedComplexity = 20 in
1800 def: Pat<(i32 (sextloadi1 (i32 IntRegs:$Rs))),
1801          (SUB_ri 0, (L2_loadrub_io IntRegs:$Rs, 0))>;
1802
1803 //===----------------------------------------------------------------------===//
1804 // Post increment load
1805 //===----------------------------------------------------------------------===//
1806 //===----------------------------------------------------------------------===//
1807 // Template class for non-predicated post increment loads with immediate offset.
1808 //===----------------------------------------------------------------------===//
1809 let hasSideEffects = 0, addrMode = PostInc in
1810 class T_load_pi <string mnemonic, RegisterClass RC, Operand ImmOp,
1811                      bits<4> MajOp >
1812   : LDInstPI <(outs RC:$dst, IntRegs:$dst2),
1813   (ins IntRegs:$src1, ImmOp:$offset),
1814   "$dst = "#mnemonic#"($src1++#$offset)" ,
1815   [],
1816   "$src1 = $dst2" > ,
1817   PredNewRel {
1818     bits<5> dst;
1819     bits<5> src1;
1820     bits<7> offset;
1821     bits<4> offsetBits;
1822
1823     string ImmOpStr = !cast<string>(ImmOp);
1824     let offsetBits = !if (!eq(ImmOpStr, "s4_3Imm"), offset{6-3},
1825                      !if (!eq(ImmOpStr, "s4_2Imm"), offset{5-2},
1826                      !if (!eq(ImmOpStr, "s4_1Imm"), offset{4-1},
1827                                       /* s4_0Imm */ offset{3-0})));
1828     let hasNewValue = !if (!eq(ImmOpStr, "s4_3Imm"), 0, 1);
1829
1830     let IClass = 0b1001;
1831
1832     let Inst{27-25} = 0b101;
1833     let Inst{24-21} = MajOp;
1834     let Inst{20-16} = src1;
1835     let Inst{13-12} = 0b00;
1836     let Inst{8-5} = offsetBits;
1837     let Inst{4-0}   = dst;
1838   }
1839
1840 //===----------------------------------------------------------------------===//
1841 // Template class for predicated post increment loads with immediate offset.
1842 //===----------------------------------------------------------------------===//
1843 let isPredicated = 1, hasSideEffects = 0, addrMode = PostInc in
1844 class T_pload_pi <string mnemonic, RegisterClass RC, Operand ImmOp,
1845                           bits<4> MajOp, bit isPredNot, bit isPredNew >
1846   : LDInst <(outs RC:$dst, IntRegs:$dst2),
1847             (ins PredRegs:$src1, IntRegs:$src2, ImmOp:$offset),
1848   !if(isPredNot, "if (!$src1", "if ($src1")#!if(isPredNew, ".new) ",
1849   ") ")#"$dst = "#mnemonic#"($src2++#$offset)",
1850   [] ,
1851   "$src2 = $dst2" > ,
1852   PredNewRel {
1853     bits<5> dst;
1854     bits<2> src1;
1855     bits<5> src2;
1856     bits<7> offset;
1857     bits<4> offsetBits;
1858
1859     let isPredicatedNew = isPredNew;
1860     let isPredicatedFalse = isPredNot;
1861
1862     string ImmOpStr = !cast<string>(ImmOp);
1863     let offsetBits = !if (!eq(ImmOpStr, "s4_3Imm"), offset{6-3},
1864                      !if (!eq(ImmOpStr, "s4_2Imm"), offset{5-2},
1865                      !if (!eq(ImmOpStr, "s4_1Imm"), offset{4-1},
1866                                       /* s4_0Imm */ offset{3-0})));
1867     let hasNewValue = !if (!eq(ImmOpStr, "s4_3Imm"), 0, 1);
1868
1869     let IClass = 0b1001;
1870
1871     let Inst{27-25} = 0b101;
1872     let Inst{24-21} = MajOp;
1873     let Inst{20-16} = src2;
1874     let Inst{13} = 0b1;
1875     let Inst{12} = isPredNew;
1876     let Inst{11} = isPredNot;
1877     let Inst{10-9} = src1;
1878     let Inst{8-5}  = offsetBits;
1879     let Inst{4-0}  = dst;
1880   }
1881
1882 //===----------------------------------------------------------------------===//
1883 // Multiclass for post increment loads with immediate offset.
1884 //===----------------------------------------------------------------------===//
1885
1886 multiclass LD_PostInc <string mnemonic, string BaseOp, RegisterClass RC,
1887                        Operand ImmOp, bits<4> MajOp> {
1888   let BaseOpcode = "POST_"#BaseOp in {
1889     let isPredicable = 1 in
1890     def L2_#NAME#_pi : T_load_pi < mnemonic, RC, ImmOp, MajOp>;
1891
1892     // Predicated
1893     def L2_p#NAME#t_pi : T_pload_pi < mnemonic, RC, ImmOp, MajOp, 0, 0>;
1894     def L2_p#NAME#f_pi : T_pload_pi < mnemonic, RC, ImmOp, MajOp, 1, 0>;
1895
1896     // Predicated new
1897     def L2_p#NAME#tnew_pi : T_pload_pi < mnemonic, RC, ImmOp, MajOp, 0, 1>;
1898     def L2_p#NAME#fnew_pi : T_pload_pi < mnemonic, RC, ImmOp, MajOp, 1, 1>;
1899   }
1900 }
1901
1902 // post increment byte loads with immediate offset
1903 let accessSize = ByteAccess, isCodeGenOnly = 0 in {
1904   defm loadrb  : LD_PostInc <"memb",  "LDrib", IntRegs, s4_0Imm, 0b1000>;
1905   defm loadrub : LD_PostInc <"memub", "LDriub", IntRegs, s4_0Imm, 0b1001>;
1906 }
1907
1908 // post increment halfword loads with immediate offset
1909 let accessSize = HalfWordAccess, opExtentAlign = 1, isCodeGenOnly = 0 in {
1910   defm loadrh  : LD_PostInc <"memh",  "LDrih", IntRegs, s4_1Imm, 0b1010>;
1911   defm loadruh : LD_PostInc <"memuh", "LDriuh", IntRegs, s4_1Imm, 0b1011>;
1912 }
1913
1914 // post increment word loads with immediate offset
1915 let accessSize = WordAccess, opExtentAlign = 2, isCodeGenOnly = 0 in
1916 defm loadri : LD_PostInc <"memw", "LDriw", IntRegs, s4_2Imm, 0b1100>;
1917
1918 // post increment doubleword loads with immediate offset
1919 let accessSize = DoubleWordAccess, opExtentAlign = 3, isCodeGenOnly = 0 in
1920 defm loadrd : LD_PostInc <"memd", "LDrid", DoubleRegs, s4_3Imm, 0b1110>;
1921
1922 // Rd=memb[u]h(Rx++#s4:1)
1923 // Rdd=memb[u]h(Rx++#s4:2)
1924 let accessSize = HalfWordAccess, opExtentAlign = 1, isCodeGenOnly = 0 in {
1925   def L2_loadbsw2_pi   : T_load_pi <"membh", IntRegs, s4_1Imm, 0b0001>;
1926   def L2_loadbzw2_pi   : T_load_pi <"memubh", IntRegs, s4_1Imm, 0b0011>;
1927 }
1928 let accessSize = WordAccess, opExtentAlign = 2, hasNewValue = 0,
1929     isCodeGenOnly = 0 in {
1930   def L2_loadbsw4_pi   : T_load_pi <"membh", DoubleRegs, s4_2Imm, 0b0111>;
1931   def L2_loadbzw4_pi   : T_load_pi <"memubh", DoubleRegs, s4_2Imm, 0b0101>;
1932 }
1933
1934 //===----------------------------------------------------------------------===//
1935 // Template class for post increment loads with register offset.
1936 //===----------------------------------------------------------------------===//
1937 let hasSideEffects = 0, addrMode = PostInc in
1938 class T_load_pr <string mnemonic, RegisterClass RC, bits<4> MajOp,
1939                        MemAccessSize AccessSz>
1940   : LDInstPI <(outs RC:$dst, IntRegs:$_dst_),
1941               (ins IntRegs:$src1, ModRegs:$src2),
1942   "$dst = "#mnemonic#"($src1++$src2)" ,
1943   [], "$src1 = $_dst_" > {
1944     bits<5> dst;
1945     bits<5> src1;
1946     bits<1> src2;
1947
1948     let accessSize = AccessSz;
1949     let IClass = 0b1001;
1950
1951     let Inst{27-25} = 0b110;
1952     let Inst{24-21} = MajOp;
1953     let Inst{20-16} = src1;
1954     let Inst{13}    = src2;
1955     let Inst{12}    = 0b0;
1956     let Inst{7}     = 0b0;
1957     let Inst{4-0}   = dst;
1958   }
1959
1960 let hasNewValue = 1, isCodeGenOnly = 0 in {
1961   def L2_loadrb_pr  : T_load_pr <"memb",  IntRegs, 0b1000, ByteAccess>;
1962   def L2_loadrub_pr : T_load_pr <"memub", IntRegs, 0b1001, ByteAccess>;
1963   def L2_loadrh_pr  : T_load_pr <"memh",  IntRegs, 0b1010, HalfWordAccess>;
1964   def L2_loadruh_pr : T_load_pr <"memuh", IntRegs, 0b1011, HalfWordAccess>;
1965   def L2_loadri_pr  : T_load_pr <"memw",  IntRegs, 0b1100, WordAccess>;
1966
1967   def L2_loadbzw2_pr : T_load_pr <"memubh", IntRegs, 0b0011, HalfWordAccess>;
1968 }
1969
1970 let isCodeGenOnly = 0 in {
1971 def L2_loadrd_pr   : T_load_pr <"memd", DoubleRegs, 0b1110, DoubleWordAccess>;
1972 def L2_loadbzw4_pr : T_load_pr <"memubh", DoubleRegs, 0b0101, WordAccess>;
1973 }
1974
1975 // Load predicate.
1976 let isExtendable = 1, opExtendable = 2, isExtentSigned = 1, opExtentBits = 13,
1977 isPseudo = 1, Defs = [R10,R11,D5], hasSideEffects = 0 in
1978 def LDriw_pred : LDInst2<(outs PredRegs:$dst),
1979             (ins MEMri:$addr),
1980             "Error; should not emit",
1981             []>;
1982
1983 let Defs = [R29, R30, R31], Uses = [R30], hasSideEffects = 0, isCodeGenOnly = 0 in
1984   def L2_deallocframe : LDInst<(outs), (ins),
1985                      "deallocframe",
1986                      []> {
1987     let IClass = 0b1001;
1988
1989     let Inst{27-16} = 0b000000011110;
1990     let Inst{13} = 0b0;
1991     let Inst{4-0} = 0b11110;
1992 }
1993
1994 // Load / Post increment circular addressing mode.
1995 let Uses = [CS], hasSideEffects = 0, hasNewValue = 1, opNewValue = 0 in
1996 class T_load_pcr<string mnemonic, RegisterClass RC, bits<4> MajOp>
1997   : LDInst <(outs RC:$dst, IntRegs:$_dst_),
1998             (ins IntRegs:$Rz, ModRegs:$Mu),
1999   "$dst = "#mnemonic#"($Rz ++ I:circ($Mu))", [],
2000   "$Rz = $_dst_" > {
2001     bits<5> dst;
2002     bits<5> Rz;
2003     bit Mu;
2004
2005     let IClass = 0b1001;
2006
2007     let Inst{27-25} = 0b100;
2008     let Inst{24-21} = MajOp;
2009     let Inst{20-16} = Rz;
2010     let Inst{13} = Mu;
2011     let Inst{12} = 0b0;
2012     let Inst{9} = 0b1;
2013     let Inst{7} = 0b0;
2014     let Inst{4-0} = dst;
2015  }
2016
2017 let accessSize = ByteAccess, isCodeGenOnly = 0 in {
2018   def L2_loadrb_pcr  : T_load_pcr <"memb",  IntRegs, 0b1000>;
2019   def L2_loadrub_pcr : T_load_pcr <"memub", IntRegs, 0b1001>;
2020 }
2021
2022 let accessSize = HalfWordAccess, isCodeGenOnly = 0 in {
2023   def L2_loadrh_pcr   : T_load_pcr <"memh",   IntRegs, 0b1010>;
2024   def L2_loadruh_pcr  : T_load_pcr <"memuh",  IntRegs, 0b1011>;
2025   def L2_loadbsw2_pcr : T_load_pcr <"membh",  IntRegs, 0b0001>;
2026   def L2_loadbzw2_pcr : T_load_pcr <"memubh", IntRegs, 0b0011>;
2027 }
2028
2029 let accessSize = WordAccess, isCodeGenOnly = 0 in {
2030   def  L2_loadri_pcr  : T_load_pcr <"memw", IntRegs, 0b1100>;
2031   let hasNewValue = 0 in {
2032     def L2_loadbzw4_pcr : T_load_pcr <"memubh", DoubleRegs, 0b0101>;
2033     def L2_loadbsw4_pcr : T_load_pcr <"membh",  DoubleRegs, 0b0111>;
2034   }
2035 }
2036
2037 let accessSize = DoubleWordAccess, isCodeGenOnly = 0 in
2038 def L2_loadrd_pcr  : T_load_pcr <"memd", DoubleRegs, 0b1110>;
2039
2040 //===----------------------------------------------------------------------===//
2041 // Circular loads with immediate offset.
2042 //===----------------------------------------------------------------------===//
2043 let Uses = [CS], mayLoad = 1, hasSideEffects = 0, hasNewValue = 1 in
2044 class T_load_pci <string mnemonic, RegisterClass RC,
2045                   Operand ImmOp, bits<4> MajOp>
2046   : LDInstPI<(outs RC:$dst, IntRegs:$_dst_),
2047              (ins IntRegs:$Rz, ImmOp:$offset, ModRegs:$Mu),
2048   "$dst = "#mnemonic#"($Rz ++ #$offset:circ($Mu))", [],
2049   "$Rz = $_dst_"> {
2050     bits<5> dst;
2051     bits<5> Rz;
2052     bits<1> Mu;
2053     bits<7> offset;
2054     bits<4> offsetBits;
2055
2056     string ImmOpStr = !cast<string>(ImmOp);
2057     let offsetBits = !if (!eq(ImmOpStr, "s4_3Imm"), offset{6-3},
2058                      !if (!eq(ImmOpStr, "s4_2Imm"), offset{5-2},
2059                      !if (!eq(ImmOpStr, "s4_1Imm"), offset{4-1},
2060                                       /* s4_0Imm */ offset{3-0})));
2061     let IClass      = 0b1001;
2062     let Inst{27-25} = 0b100;
2063     let Inst{24-21} = MajOp;
2064     let Inst{20-16} = Rz;
2065     let Inst{13}    = Mu;
2066     let Inst{12}    = 0b0;
2067     let Inst{9}     = 0b0;
2068     let Inst{8-5}   = offsetBits;
2069     let Inst{4-0}   = dst;
2070   }
2071
2072 // Byte variants of circ load
2073 let accessSize = ByteAccess, isCodeGenOnly = 0 in {
2074   def L2_loadrb_pci  : T_load_pci <"memb",  IntRegs, s4_0Imm, 0b1000>;
2075   def L2_loadrub_pci : T_load_pci <"memub", IntRegs, s4_0Imm, 0b1001>;
2076 }
2077
2078 // Half word variants of circ load
2079 let accessSize = HalfWordAccess, isCodeGenOnly = 0 in {
2080   def L2_loadrh_pci   : T_load_pci <"memh",   IntRegs, s4_1Imm, 0b1010>;
2081   def L2_loadruh_pci  : T_load_pci <"memuh",  IntRegs, s4_1Imm, 0b1011>;
2082   def L2_loadbzw2_pci : T_load_pci <"memubh", IntRegs, s4_1Imm, 0b0011>;
2083   def L2_loadbsw2_pci : T_load_pci <"membh",  IntRegs, s4_1Imm, 0b0001>;
2084 }
2085
2086 // Word variants of circ load
2087 let accessSize = WordAccess, isCodeGenOnly = 0 in
2088 def L2_loadri_pci   : T_load_pci <"memw",   IntRegs,    s4_2Imm, 0b1100>;
2089
2090 let accessSize = WordAccess, hasNewValue = 0, isCodeGenOnly = 0 in {
2091   def L2_loadbzw4_pci : T_load_pci <"memubh", DoubleRegs, s4_2Imm, 0b0101>;
2092   def L2_loadbsw4_pci : T_load_pci <"membh",  DoubleRegs, s4_2Imm, 0b0111>;
2093 }
2094
2095 let accessSize = DoubleWordAccess, hasNewValue = 0, isCodeGenOnly = 0 in
2096 def L2_loadrd_pci : T_load_pci <"memd", DoubleRegs, s4_3Imm, 0b1110>;
2097
2098 // L[24]_load[wd]_locked: Load word/double with lock.
2099 let isSoloAX = 1 in
2100 class T_load_locked <string mnemonic, RegisterClass RC>
2101   : LD0Inst <(outs RC:$dst),
2102              (ins IntRegs:$src),
2103     "$dst = "#mnemonic#"($src)"> {
2104     bits<5> dst;
2105     bits<5> src;
2106     let IClass = 0b1001;
2107     let Inst{27-21} = 0b0010000;
2108     let Inst{20-16} = src;
2109     let Inst{13-12} = !if (!eq(mnemonic, "memd_locked"), 0b01, 0b00);
2110     let Inst{4-0} = dst;
2111 }
2112 let hasNewValue = 1, accessSize = WordAccess, opNewValue = 0, isCodeGenOnly = 0 in
2113   def L2_loadw_locked : T_load_locked <"memw_locked", IntRegs>;
2114 let accessSize = DoubleWordAccess, isCodeGenOnly = 0 in
2115   def L4_loadd_locked : T_load_locked <"memd_locked", DoubleRegs>;
2116
2117 // S[24]_store[wd]_locked: Store word/double conditionally.
2118 let isSoloAX = 1, isPredicateLate = 1 in
2119 class T_store_locked <string mnemonic, RegisterClass RC>
2120   : ST0Inst <(outs PredRegs:$Pd), (ins IntRegs:$Rs, RC:$Rt),
2121     mnemonic#"($Rs, $Pd) = $Rt"> {
2122     bits<2> Pd;
2123     bits<5> Rs;
2124     bits<5> Rt;
2125
2126     let IClass = 0b1010;
2127     let Inst{27-23} = 0b00001;
2128     let Inst{22} = !if (!eq(mnemonic, "memw_locked"), 0b0, 0b1);
2129     let Inst{21} = 0b1;
2130     let Inst{20-16} = Rs;
2131     let Inst{12-8} = Rt;
2132     let Inst{1-0} = Pd;
2133 }
2134
2135 let accessSize = WordAccess, isCodeGenOnly = 0 in
2136 def S2_storew_locked : T_store_locked <"memw_locked", IntRegs>;
2137
2138 let accessSize = DoubleWordAccess, isCodeGenOnly = 0 in
2139 def S4_stored_locked : T_store_locked <"memd_locked", DoubleRegs>;
2140
2141 //===----------------------------------------------------------------------===//
2142 // Bit-reversed loads with auto-increment register
2143 //===----------------------------------------------------------------------===//
2144 let hasSideEffects = 0 in
2145 class T_load_pbr<string mnemonic, RegisterClass RC,
2146                             MemAccessSize addrSize, bits<4> majOp>
2147   : LDInst
2148     <(outs RC:$dst, IntRegs:$_dst_),
2149      (ins IntRegs:$Rz, ModRegs:$Mu),
2150      "$dst = "#mnemonic#"($Rz ++ $Mu:brev)" ,
2151       [] , "$Rz = $_dst_" > {
2152
2153       let accessSize = addrSize;
2154
2155       bits<5> dst;
2156       bits<5> Rz;
2157       bits<1> Mu;
2158
2159       let IClass = 0b1001;
2160
2161       let Inst{27-25} = 0b111;
2162       let Inst{24-21} = majOp;
2163       let Inst{20-16} = Rz;
2164       let Inst{13} = Mu;
2165       let Inst{12} = 0b0;
2166       let Inst{7} = 0b0;
2167       let Inst{4-0} = dst;
2168   }
2169
2170 let hasNewValue =1, opNewValue = 0, isCodeGenOnly = 0 in {
2171   def L2_loadrb_pbr   : T_load_pbr <"memb",  IntRegs, ByteAccess, 0b1000>;
2172   def L2_loadrub_pbr  : T_load_pbr <"memub", IntRegs, ByteAccess, 0b1001>;
2173   def L2_loadrh_pbr   : T_load_pbr <"memh",  IntRegs, HalfWordAccess, 0b1010>;
2174   def L2_loadruh_pbr  : T_load_pbr <"memuh", IntRegs, HalfWordAccess, 0b1011>;
2175   def L2_loadbsw2_pbr : T_load_pbr <"membh", IntRegs, HalfWordAccess, 0b0001>;
2176   def L2_loadbzw2_pbr : T_load_pbr <"memubh", IntRegs, HalfWordAccess, 0b0011>;
2177   def L2_loadri_pbr : T_load_pbr <"memw", IntRegs, WordAccess, 0b1100>;
2178 }
2179
2180 let isCodeGenOnly = 0 in {
2181 def L2_loadbzw4_pbr : T_load_pbr <"memubh", DoubleRegs, WordAccess, 0b0101>;
2182 def L2_loadbsw4_pbr : T_load_pbr <"membh",  DoubleRegs, WordAccess, 0b0111>;
2183 def L2_loadrd_pbr : T_load_pbr <"memd", DoubleRegs, DoubleWordAccess, 0b1110>;
2184 }
2185
2186 //===----------------------------------------------------------------------===//
2187 // LD -
2188 //===----------------------------------------------------------------------===//
2189
2190 //===----------------------------------------------------------------------===//
2191 // MTYPE/ALU +
2192 //===----------------------------------------------------------------------===//
2193 //===----------------------------------------------------------------------===//
2194 // MTYPE/ALU -
2195 //===----------------------------------------------------------------------===//
2196
2197 //===----------------------------------------------------------------------===//
2198 // MTYPE/COMPLEX +
2199 //===----------------------------------------------------------------------===//
2200 //===----------------------------------------------------------------------===//
2201 // MTYPE/COMPLEX -
2202 //===----------------------------------------------------------------------===//
2203
2204 //===----------------------------------------------------------------------===//
2205 // MTYPE/MPYH +
2206 //===----------------------------------------------------------------------===//
2207
2208 //===----------------------------------------------------------------------===//
2209 // Template Class
2210 // MPYS / Multipy signed/unsigned halfwords
2211 //Rd=mpy[u](Rs.[H|L],Rt.[H|L])[:<<1][:rnd][:sat]
2212 //===----------------------------------------------------------------------===//
2213
2214 let hasNewValue = 1, opNewValue = 0 in
2215 class T_M2_mpy < bits<2> LHbits, bit isSat, bit isRnd,
2216                  bit hasShift, bit isUnsigned>
2217   : MInst < (outs IntRegs:$Rd), (ins IntRegs:$Rs, IntRegs:$Rt),
2218   "$Rd = "#!if(isUnsigned,"mpyu","mpy")#"($Rs."#!if(LHbits{1},"h","l")
2219                                        #", $Rt."#!if(LHbits{0},"h)","l)")
2220                                        #!if(hasShift,":<<1","")
2221                                        #!if(isRnd,":rnd","")
2222                                        #!if(isSat,":sat",""),
2223   [], "", M_tc_3x_SLOT23 > {
2224     bits<5> Rd;
2225     bits<5> Rs;
2226     bits<5> Rt;
2227
2228     let IClass = 0b1110;
2229
2230     let Inst{27-24} = 0b1100;
2231     let Inst{23} = hasShift;
2232     let Inst{22} = isUnsigned;
2233     let Inst{21} = isRnd;
2234     let Inst{7} = isSat;
2235     let Inst{6-5} = LHbits;
2236     let Inst{4-0} = Rd;
2237     let Inst{20-16} = Rs;
2238     let Inst{12-8} = Rt;
2239   }
2240
2241 //Rd=mpy(Rs.[H|L],Rt.[H|L])[:<<1]
2242 let isCodeGenOnly = 0 in {
2243 def M2_mpy_ll_s1: T_M2_mpy<0b00, 0, 0, 1, 0>;
2244 def M2_mpy_ll_s0: T_M2_mpy<0b00, 0, 0, 0, 0>;
2245 def M2_mpy_lh_s1: T_M2_mpy<0b01, 0, 0, 1, 0>;
2246 def M2_mpy_lh_s0: T_M2_mpy<0b01, 0, 0, 0, 0>;
2247 def M2_mpy_hl_s1: T_M2_mpy<0b10, 0, 0, 1, 0>;
2248 def M2_mpy_hl_s0: T_M2_mpy<0b10, 0, 0, 0, 0>;
2249 def M2_mpy_hh_s1: T_M2_mpy<0b11, 0, 0, 1, 0>;
2250 def M2_mpy_hh_s0: T_M2_mpy<0b11, 0, 0, 0, 0>;
2251 }
2252
2253 //Rd=mpyu(Rs.[H|L],Rt.[H|L])[:<<1]
2254 let isCodeGenOnly = 0 in {
2255 def M2_mpyu_ll_s1: T_M2_mpy<0b00, 0, 0, 1, 1>;
2256 def M2_mpyu_ll_s0: T_M2_mpy<0b00, 0, 0, 0, 1>;
2257 def M2_mpyu_lh_s1: T_M2_mpy<0b01, 0, 0, 1, 1>;
2258 def M2_mpyu_lh_s0: T_M2_mpy<0b01, 0, 0, 0, 1>;
2259 def M2_mpyu_hl_s1: T_M2_mpy<0b10, 0, 0, 1, 1>;
2260 def M2_mpyu_hl_s0: T_M2_mpy<0b10, 0, 0, 0, 1>;
2261 def M2_mpyu_hh_s1: T_M2_mpy<0b11, 0, 0, 1, 1>;
2262 def M2_mpyu_hh_s0: T_M2_mpy<0b11, 0, 0, 0, 1>;
2263 }
2264
2265 //Rd=mpy(Rs.[H|L],Rt.[H|L])[:<<1]:rnd
2266 let isCodeGenOnly = 0 in {
2267 def M2_mpy_rnd_ll_s1: T_M2_mpy <0b00, 0, 1, 1, 0>;
2268 def M2_mpy_rnd_ll_s0: T_M2_mpy <0b00, 0, 1, 0, 0>;
2269 def M2_mpy_rnd_lh_s1: T_M2_mpy <0b01, 0, 1, 1, 0>;
2270 def M2_mpy_rnd_lh_s0: T_M2_mpy <0b01, 0, 1, 0, 0>;
2271 def M2_mpy_rnd_hl_s1: T_M2_mpy <0b10, 0, 1, 1, 0>;
2272 def M2_mpy_rnd_hl_s0: T_M2_mpy <0b10, 0, 1, 0, 0>;
2273 def M2_mpy_rnd_hh_s1: T_M2_mpy <0b11, 0, 1, 1, 0>;
2274 def M2_mpy_rnd_hh_s0: T_M2_mpy <0b11, 0, 1, 0, 0>;
2275 }
2276
2277 //Rd=mpy(Rs.[H|L],Rt.[H|L])[:<<1][:sat]
2278 //Rd=mpy(Rs.[H|L],Rt.[H|L])[:<<1][:rnd][:sat]
2279 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
2280   def M2_mpy_sat_ll_s1: T_M2_mpy <0b00, 1, 0, 1, 0>;
2281   def M2_mpy_sat_ll_s0: T_M2_mpy <0b00, 1, 0, 0, 0>;
2282   def M2_mpy_sat_lh_s1: T_M2_mpy <0b01, 1, 0, 1, 0>;
2283   def M2_mpy_sat_lh_s0: T_M2_mpy <0b01, 1, 0, 0, 0>;
2284   def M2_mpy_sat_hl_s1: T_M2_mpy <0b10, 1, 0, 1, 0>;
2285   def M2_mpy_sat_hl_s0: T_M2_mpy <0b10, 1, 0, 0, 0>;
2286   def M2_mpy_sat_hh_s1: T_M2_mpy <0b11, 1, 0, 1, 0>;
2287   def M2_mpy_sat_hh_s0: T_M2_mpy <0b11, 1, 0, 0, 0>;
2288
2289   def M2_mpy_sat_rnd_ll_s1: T_M2_mpy <0b00, 1, 1, 1, 0>;
2290   def M2_mpy_sat_rnd_ll_s0: T_M2_mpy <0b00, 1, 1, 0, 0>;
2291   def M2_mpy_sat_rnd_lh_s1: T_M2_mpy <0b01, 1, 1, 1, 0>;
2292   def M2_mpy_sat_rnd_lh_s0: T_M2_mpy <0b01, 1, 1, 0, 0>;
2293   def M2_mpy_sat_rnd_hl_s1: T_M2_mpy <0b10, 1, 1, 1, 0>;
2294   def M2_mpy_sat_rnd_hl_s0: T_M2_mpy <0b10, 1, 1, 0, 0>;
2295   def M2_mpy_sat_rnd_hh_s1: T_M2_mpy <0b11, 1, 1, 1, 0>;
2296   def M2_mpy_sat_rnd_hh_s0: T_M2_mpy <0b11, 1, 1, 0, 0>;
2297 }
2298
2299 //===----------------------------------------------------------------------===//
2300 // Template Class
2301 // MPYS / Multipy signed/unsigned halfwords and add/subtract the
2302 // result from the accumulator.
2303 //Rx [-+]= mpy[u](Rs.[H|L],Rt.[H|L])[:<<1][:sat]
2304 //===----------------------------------------------------------------------===//
2305
2306 let hasNewValue = 1, opNewValue = 0 in
2307 class T_M2_mpy_acc < bits<2> LHbits, bit isSat, bit isNac,
2308                  bit hasShift, bit isUnsigned >
2309   : MInst_acc<(outs IntRegs:$Rx), (ins IntRegs:$dst2, IntRegs:$Rs, IntRegs:$Rt),
2310   "$Rx "#!if(isNac,"-= ","+= ")#!if(isUnsigned,"mpyu","mpy")
2311                               #"($Rs."#!if(LHbits{1},"h","l")
2312                               #", $Rt."#!if(LHbits{0},"h)","l)")
2313                               #!if(hasShift,":<<1","")
2314                               #!if(isSat,":sat",""),
2315   [], "$dst2 = $Rx", M_tc_3x_SLOT23 > {
2316     bits<5> Rx;
2317     bits<5> Rs;
2318     bits<5> Rt;
2319
2320     let IClass = 0b1110;
2321     let Inst{27-24} = 0b1110;
2322     let Inst{23} = hasShift;
2323     let Inst{22} = isUnsigned;
2324     let Inst{21} = isNac;
2325     let Inst{7} = isSat;
2326     let Inst{6-5} = LHbits;
2327     let Inst{4-0} = Rx;
2328     let Inst{20-16} = Rs;
2329     let Inst{12-8} = Rt;
2330   }
2331
2332 //Rx += mpy(Rs.[H|L],Rt.[H|L])[:<<1]
2333 let isCodeGenOnly = 0 in {
2334 def M2_mpy_acc_ll_s1: T_M2_mpy_acc <0b00, 0, 0, 1, 0>;
2335 def M2_mpy_acc_ll_s0: T_M2_mpy_acc <0b00, 0, 0, 0, 0>;
2336 def M2_mpy_acc_lh_s1: T_M2_mpy_acc <0b01, 0, 0, 1, 0>;
2337 def M2_mpy_acc_lh_s0: T_M2_mpy_acc <0b01, 0, 0, 0, 0>;
2338 def M2_mpy_acc_hl_s1: T_M2_mpy_acc <0b10, 0, 0, 1, 0>;
2339 def M2_mpy_acc_hl_s0: T_M2_mpy_acc <0b10, 0, 0, 0, 0>;
2340 def M2_mpy_acc_hh_s1: T_M2_mpy_acc <0b11, 0, 0, 1, 0>;
2341 def M2_mpy_acc_hh_s0: T_M2_mpy_acc <0b11, 0, 0, 0, 0>;
2342 }
2343
2344 //Rx += mpyu(Rs.[H|L],Rt.[H|L])[:<<1]
2345 let isCodeGenOnly = 0 in {
2346 def M2_mpyu_acc_ll_s1: T_M2_mpy_acc <0b00, 0, 0, 1, 1>;
2347 def M2_mpyu_acc_ll_s0: T_M2_mpy_acc <0b00, 0, 0, 0, 1>;
2348 def M2_mpyu_acc_lh_s1: T_M2_mpy_acc <0b01, 0, 0, 1, 1>;
2349 def M2_mpyu_acc_lh_s0: T_M2_mpy_acc <0b01, 0, 0, 0, 1>;
2350 def M2_mpyu_acc_hl_s1: T_M2_mpy_acc <0b10, 0, 0, 1, 1>;
2351 def M2_mpyu_acc_hl_s0: T_M2_mpy_acc <0b10, 0, 0, 0, 1>;
2352 def M2_mpyu_acc_hh_s1: T_M2_mpy_acc <0b11, 0, 0, 1, 1>;
2353 def M2_mpyu_acc_hh_s0: T_M2_mpy_acc <0b11, 0, 0, 0, 1>;
2354 }
2355
2356 //Rx -= mpy(Rs.[H|L],Rt.[H|L])[:<<1]
2357 let isCodeGenOnly = 0 in {
2358 def M2_mpy_nac_ll_s1: T_M2_mpy_acc <0b00, 0, 1, 1, 0>;
2359 def M2_mpy_nac_ll_s0: T_M2_mpy_acc <0b00, 0, 1, 0, 0>;
2360 def M2_mpy_nac_lh_s1: T_M2_mpy_acc <0b01, 0, 1, 1, 0>;
2361 def M2_mpy_nac_lh_s0: T_M2_mpy_acc <0b01, 0, 1, 0, 0>;
2362 def M2_mpy_nac_hl_s1: T_M2_mpy_acc <0b10, 0, 1, 1, 0>;
2363 def M2_mpy_nac_hl_s0: T_M2_mpy_acc <0b10, 0, 1, 0, 0>;
2364 def M2_mpy_nac_hh_s1: T_M2_mpy_acc <0b11, 0, 1, 1, 0>;
2365 def M2_mpy_nac_hh_s0: T_M2_mpy_acc <0b11, 0, 1, 0, 0>;
2366 }
2367
2368 //Rx -= mpyu(Rs.[H|L],Rt.[H|L])[:<<1]
2369 let isCodeGenOnly = 0 in {
2370 def M2_mpyu_nac_ll_s1: T_M2_mpy_acc <0b00, 0, 1, 1, 1>;
2371 def M2_mpyu_nac_ll_s0: T_M2_mpy_acc <0b00, 0, 1, 0, 1>;
2372 def M2_mpyu_nac_lh_s1: T_M2_mpy_acc <0b01, 0, 1, 1, 1>;
2373 def M2_mpyu_nac_lh_s0: T_M2_mpy_acc <0b01, 0, 1, 0, 1>;
2374 def M2_mpyu_nac_hl_s1: T_M2_mpy_acc <0b10, 0, 1, 1, 1>;
2375 def M2_mpyu_nac_hl_s0: T_M2_mpy_acc <0b10, 0, 1, 0, 1>;
2376 def M2_mpyu_nac_hh_s1: T_M2_mpy_acc <0b11, 0, 1, 1, 1>;
2377 def M2_mpyu_nac_hh_s0: T_M2_mpy_acc <0b11, 0, 1, 0, 1>;
2378 }
2379
2380 //Rx += mpy(Rs.[H|L],Rt.[H|L])[:<<1]:sat
2381 let isCodeGenOnly = 0 in {
2382 def M2_mpy_acc_sat_ll_s1: T_M2_mpy_acc <0b00, 1, 0, 1, 0>;
2383 def M2_mpy_acc_sat_ll_s0: T_M2_mpy_acc <0b00, 1, 0, 0, 0>;
2384 def M2_mpy_acc_sat_lh_s1: T_M2_mpy_acc <0b01, 1, 0, 1, 0>;
2385 def M2_mpy_acc_sat_lh_s0: T_M2_mpy_acc <0b01, 1, 0, 0, 0>;
2386 def M2_mpy_acc_sat_hl_s1: T_M2_mpy_acc <0b10, 1, 0, 1, 0>;
2387 def M2_mpy_acc_sat_hl_s0: T_M2_mpy_acc <0b10, 1, 0, 0, 0>;
2388 def M2_mpy_acc_sat_hh_s1: T_M2_mpy_acc <0b11, 1, 0, 1, 0>;
2389 def M2_mpy_acc_sat_hh_s0: T_M2_mpy_acc <0b11, 1, 0, 0, 0>;
2390 }
2391
2392 //Rx -= mpy(Rs.[H|L],Rt.[H|L])[:<<1]:sat
2393 let isCodeGenOnly = 0 in {
2394 def M2_mpy_nac_sat_ll_s1: T_M2_mpy_acc <0b00, 1, 1, 1, 0>;
2395 def M2_mpy_nac_sat_ll_s0: T_M2_mpy_acc <0b00, 1, 1, 0, 0>;
2396 def M2_mpy_nac_sat_lh_s1: T_M2_mpy_acc <0b01, 1, 1, 1, 0>;
2397 def M2_mpy_nac_sat_lh_s0: T_M2_mpy_acc <0b01, 1, 1, 0, 0>;
2398 def M2_mpy_nac_sat_hl_s1: T_M2_mpy_acc <0b10, 1, 1, 1, 0>;
2399 def M2_mpy_nac_sat_hl_s0: T_M2_mpy_acc <0b10, 1, 1, 0, 0>;
2400 def M2_mpy_nac_sat_hh_s1: T_M2_mpy_acc <0b11, 1, 1, 1, 0>;
2401 def M2_mpy_nac_sat_hh_s0: T_M2_mpy_acc <0b11, 1, 1, 0, 0>;
2402 }
2403
2404 //===----------------------------------------------------------------------===//
2405 // Template Class
2406 // MPYS / Multipy signed/unsigned halfwords and add/subtract the
2407 // result from the 64-bit destination register.
2408 //Rxx [-+]= mpy[u](Rs.[H|L],Rt.[H|L])[:<<1][:sat]
2409 //===----------------------------------------------------------------------===//
2410
2411 class T_M2_mpyd_acc < bits<2> LHbits, bit isNac, bit hasShift, bit isUnsigned>
2412   : MInst_acc<(outs DoubleRegs:$Rxx),
2413               (ins DoubleRegs:$dst2, IntRegs:$Rs, IntRegs:$Rt),
2414   "$Rxx "#!if(isNac,"-= ","+= ")#!if(isUnsigned,"mpyu","mpy")
2415                                 #"($Rs."#!if(LHbits{1},"h","l")
2416                                 #", $Rt."#!if(LHbits{0},"h)","l)")
2417                                 #!if(hasShift,":<<1",""),
2418   [], "$dst2 = $Rxx", M_tc_3x_SLOT23 > {
2419     bits<5> Rxx;
2420     bits<5> Rs;
2421     bits<5> Rt;
2422
2423     let IClass = 0b1110;
2424
2425     let Inst{27-24} = 0b0110;
2426     let Inst{23} = hasShift;
2427     let Inst{22} = isUnsigned;
2428     let Inst{21} = isNac;
2429     let Inst{7} = 0;
2430     let Inst{6-5} = LHbits;
2431     let Inst{4-0} = Rxx;
2432     let Inst{20-16} = Rs;
2433     let Inst{12-8} = Rt;
2434   }
2435
2436 let isCodeGenOnly = 0 in {
2437 def M2_mpyd_acc_hh_s0: T_M2_mpyd_acc <0b11, 0, 0, 0>;
2438 def M2_mpyd_acc_hl_s0: T_M2_mpyd_acc <0b10, 0, 0, 0>;
2439 def M2_mpyd_acc_lh_s0: T_M2_mpyd_acc <0b01, 0, 0, 0>;
2440 def M2_mpyd_acc_ll_s0: T_M2_mpyd_acc <0b00, 0, 0, 0>;
2441
2442 def M2_mpyd_acc_hh_s1: T_M2_mpyd_acc <0b11, 0, 1, 0>;
2443 def M2_mpyd_acc_hl_s1: T_M2_mpyd_acc <0b10, 0, 1, 0>;
2444 def M2_mpyd_acc_lh_s1: T_M2_mpyd_acc <0b01, 0, 1, 0>;
2445 def M2_mpyd_acc_ll_s1: T_M2_mpyd_acc <0b00, 0, 1, 0>;
2446
2447 def M2_mpyd_nac_hh_s0: T_M2_mpyd_acc <0b11, 1, 0, 0>;
2448 def M2_mpyd_nac_hl_s0: T_M2_mpyd_acc <0b10, 1, 0, 0>;
2449 def M2_mpyd_nac_lh_s0: T_M2_mpyd_acc <0b01, 1, 0, 0>;
2450 def M2_mpyd_nac_ll_s0: T_M2_mpyd_acc <0b00, 1, 0, 0>;
2451
2452 def M2_mpyd_nac_hh_s1: T_M2_mpyd_acc <0b11, 1, 1, 0>;
2453 def M2_mpyd_nac_hl_s1: T_M2_mpyd_acc <0b10, 1, 1, 0>;
2454 def M2_mpyd_nac_lh_s1: T_M2_mpyd_acc <0b01, 1, 1, 0>;
2455 def M2_mpyd_nac_ll_s1: T_M2_mpyd_acc <0b00, 1, 1, 0>;
2456
2457 def M2_mpyud_acc_hh_s0: T_M2_mpyd_acc <0b11, 0, 0, 1>;
2458 def M2_mpyud_acc_hl_s0: T_M2_mpyd_acc <0b10, 0, 0, 1>;
2459 def M2_mpyud_acc_lh_s0: T_M2_mpyd_acc <0b01, 0, 0, 1>;
2460 def M2_mpyud_acc_ll_s0: T_M2_mpyd_acc <0b00, 0, 0, 1>;
2461
2462 def M2_mpyud_acc_hh_s1: T_M2_mpyd_acc <0b11, 0, 1, 1>;
2463 def M2_mpyud_acc_hl_s1: T_M2_mpyd_acc <0b10, 0, 1, 1>;
2464 def M2_mpyud_acc_lh_s1: T_M2_mpyd_acc <0b01, 0, 1, 1>;
2465 def M2_mpyud_acc_ll_s1: T_M2_mpyd_acc <0b00, 0, 1, 1>;
2466
2467 def M2_mpyud_nac_hh_s0: T_M2_mpyd_acc <0b11, 1, 0, 1>;
2468 def M2_mpyud_nac_hl_s0: T_M2_mpyd_acc <0b10, 1, 0, 1>;
2469 def M2_mpyud_nac_lh_s0: T_M2_mpyd_acc <0b01, 1, 0, 1>;
2470 def M2_mpyud_nac_ll_s0: T_M2_mpyd_acc <0b00, 1, 0, 1>;
2471
2472 def M2_mpyud_nac_hh_s1: T_M2_mpyd_acc <0b11, 1, 1, 1>;
2473 def M2_mpyud_nac_hl_s1: T_M2_mpyd_acc <0b10, 1, 1, 1>;
2474 def M2_mpyud_nac_lh_s1: T_M2_mpyd_acc <0b01, 1, 1, 1>;
2475 def M2_mpyud_nac_ll_s1: T_M2_mpyd_acc <0b00, 1, 1, 1>;
2476 }
2477
2478 //===----------------------------------------------------------------------===//
2479 // Template Class -- Vector Multipy
2480 // Used for complex multiply real or imaginary, dual multiply and even halfwords
2481 //===----------------------------------------------------------------------===//
2482 class T_M2_vmpy < string opc, bits<3> MajOp, bits<3> MinOp, bit hasShift,
2483                   bit isRnd, bit isSat >
2484   : MInst <(outs DoubleRegs:$Rdd), (ins DoubleRegs:$Rss, DoubleRegs:$Rtt),
2485   "$Rdd = "#opc#"($Rss, $Rtt)"#!if(hasShift,":<<1","")
2486                               #!if(isRnd,":rnd","")
2487                               #!if(isSat,":sat",""),
2488   [] > {
2489     bits<5> Rdd;
2490     bits<5> Rss;
2491     bits<5> Rtt;
2492
2493     let IClass = 0b1110;
2494
2495     let Inst{27-24} = 0b1000;
2496     let Inst{23-21} = MajOp;
2497     let Inst{7-5} = MinOp;
2498     let Inst{4-0} = Rdd;
2499     let Inst{20-16} = Rss;
2500     let Inst{12-8} = Rtt;
2501   }
2502
2503 // Vector complex multiply imaginary: Rdd=vcmpyi(Rss,Rtt)[:<<1]:sat
2504 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
2505 def M2_vcmpy_s1_sat_i: T_M2_vmpy <"vcmpyi", 0b110, 0b110, 1, 0, 1>;
2506 def M2_vcmpy_s0_sat_i: T_M2_vmpy <"vcmpyi", 0b010, 0b110, 0, 0, 1>;
2507 }
2508
2509 // Vector complex multiply real: Rdd=vcmpyr(Rss,Rtt)[:<<1]:sat
2510 let isCodeGenOnly = 0 in {
2511 def M2_vcmpy_s1_sat_r: T_M2_vmpy <"vcmpyr", 0b101, 0b110, 1, 0, 1>;
2512 def M2_vcmpy_s0_sat_r: T_M2_vmpy <"vcmpyr", 0b001, 0b110, 0, 0, 1>;
2513 }
2514
2515 // Vector dual multiply: Rdd=vdmpy(Rss,Rtt)[:<<1]:sat
2516 let isCodeGenOnly = 0 in {
2517 def M2_vdmpys_s1: T_M2_vmpy <"vdmpy", 0b100, 0b100, 1, 0, 1>;
2518 def M2_vdmpys_s0: T_M2_vmpy <"vdmpy", 0b000, 0b100, 0, 0, 1>;
2519 }
2520
2521 // Vector multiply even halfwords: Rdd=vmpyeh(Rss,Rtt)[:<<1]:sat
2522 let isCodeGenOnly = 0 in {
2523 def M2_vmpy2es_s1: T_M2_vmpy <"vmpyeh", 0b100, 0b110, 1, 0, 1>;
2524 def M2_vmpy2es_s0: T_M2_vmpy <"vmpyeh", 0b000, 0b110, 0, 0, 1>;
2525 }
2526
2527 //Rdd=vmpywoh(Rss,Rtt)[:<<1][:rnd]:sat
2528 let isCodeGenOnly = 0 in {
2529 def M2_mmpyh_s0:  T_M2_vmpy <"vmpywoh", 0b000, 0b111, 0, 0, 1>;
2530 def M2_mmpyh_s1:  T_M2_vmpy <"vmpywoh", 0b100, 0b111, 1, 0, 1>;
2531 def M2_mmpyh_rs0: T_M2_vmpy <"vmpywoh", 0b001, 0b111, 0, 1, 1>;
2532 def M2_mmpyh_rs1: T_M2_vmpy <"vmpywoh", 0b101, 0b111, 1, 1, 1>;
2533 }
2534
2535 //Rdd=vmpyweh(Rss,Rtt)[:<<1][:rnd]:sat
2536 let isCodeGenOnly = 0 in {
2537 def M2_mmpyl_s0:  T_M2_vmpy <"vmpyweh", 0b000, 0b101, 0, 0, 1>;
2538 def M2_mmpyl_s1:  T_M2_vmpy <"vmpyweh", 0b100, 0b101, 1, 0, 1>;
2539 def M2_mmpyl_rs0: T_M2_vmpy <"vmpyweh", 0b001, 0b101, 0, 1, 1>;
2540 def M2_mmpyl_rs1: T_M2_vmpy <"vmpyweh", 0b101, 0b101, 1, 1, 1>;
2541 }
2542
2543 //Rdd=vmpywouh(Rss,Rtt)[:<<1][:rnd]:sat
2544 let isCodeGenOnly = 0 in {
2545 def M2_mmpyuh_s0:  T_M2_vmpy <"vmpywouh", 0b010, 0b111, 0, 0, 1>;
2546 def M2_mmpyuh_s1:  T_M2_vmpy <"vmpywouh", 0b110, 0b111, 1, 0, 1>;
2547 def M2_mmpyuh_rs0: T_M2_vmpy <"vmpywouh", 0b011, 0b111, 0, 1, 1>;
2548 def M2_mmpyuh_rs1: T_M2_vmpy <"vmpywouh", 0b111, 0b111, 1, 1, 1>;
2549 }
2550
2551 //Rdd=vmpyweuh(Rss,Rtt)[:<<1][:rnd]:sat
2552 let isCodeGenOnly = 0 in {
2553 def M2_mmpyul_s0:  T_M2_vmpy <"vmpyweuh", 0b010, 0b101, 0, 0, 1>;
2554 def M2_mmpyul_s1:  T_M2_vmpy <"vmpyweuh", 0b110, 0b101, 1, 0, 1>;
2555 def M2_mmpyul_rs0: T_M2_vmpy <"vmpyweuh", 0b011, 0b101, 0, 1, 1>;
2556 def M2_mmpyul_rs1: T_M2_vmpy <"vmpyweuh", 0b111, 0b101, 1, 1, 1>;
2557 }
2558
2559 let hasNewValue = 1, opNewValue = 0 in
2560 class T_MType_mpy <string mnemonic, bits<4> RegTyBits, RegisterClass RC,
2561                    bits<3> MajOp, bits<3> MinOp, bit isSat = 0, bit isRnd = 0,
2562                    string op2Suffix = "", bit isRaw = 0, bit isHi = 0 >
2563   : MInst <(outs IntRegs:$dst), (ins RC:$src1, RC:$src2),
2564   "$dst = "#mnemonic
2565            #"($src1, $src2"#op2Suffix#")"
2566            #!if(MajOp{2}, ":<<1", "")
2567            #!if(isRnd, ":rnd", "")
2568            #!if(isSat, ":sat", "")
2569            #!if(isRaw, !if(isHi, ":raw:hi", ":raw:lo"), ""), [] > {
2570     bits<5> dst;
2571     bits<5> src1;
2572     bits<5> src2;
2573
2574     let IClass = 0b1110;
2575
2576     let Inst{27-24} = RegTyBits;
2577     let Inst{23-21} = MajOp;
2578     let Inst{20-16} = src1;
2579     let Inst{13}    = 0b0;
2580     let Inst{12-8}  = src2;
2581     let Inst{7-5}   = MinOp;
2582     let Inst{4-0}   = dst;
2583   }
2584
2585 class T_MType_vrcmpy <string mnemonic, bits<3> MajOp, bits<3> MinOp, bit isHi>
2586   : T_MType_mpy <mnemonic, 0b1001, DoubleRegs, MajOp, MinOp, 1, 1, "", 1, isHi>;
2587
2588 class T_MType_dd  <string mnemonic, bits<3> MajOp, bits<3> MinOp,
2589                    bit isSat = 0, bit isRnd = 0 >
2590   : T_MType_mpy <mnemonic, 0b1001, DoubleRegs, MajOp, MinOp, isSat, isRnd>;
2591
2592 class T_MType_rr1  <string mnemonic, bits<3> MajOp, bits<3> MinOp,
2593                     bit isSat = 0, bit isRnd = 0 >
2594   : T_MType_mpy<mnemonic, 0b1101, IntRegs, MajOp, MinOp, isSat, isRnd>;
2595
2596 class T_MType_rr2 <string mnemonic, bits<3> MajOp, bits<3> MinOp,
2597                    bit isSat = 0, bit isRnd = 0, string op2str = "" >
2598   : T_MType_mpy<mnemonic, 0b1101, IntRegs, MajOp, MinOp, isSat, isRnd, op2str>;
2599
2600 let isCodeGenOnly = 0 in {
2601 def M2_vradduh    : T_MType_dd <"vradduh", 0b000, 0b001, 0, 0>;
2602 def M2_vdmpyrs_s0 : T_MType_dd <"vdmpy",   0b000, 0b000, 1, 1>;
2603 def M2_vdmpyrs_s1 : T_MType_dd <"vdmpy",   0b100, 0b000, 1, 1>;
2604 }
2605
2606 let CextOpcode = "mpyi", InputType = "reg", isCodeGenOnly = 0 in
2607 def M2_mpyi    : T_MType_rr1 <"mpyi", 0b000, 0b000>, ImmRegRel;
2608
2609 let isCodeGenOnly = 0 in {
2610 def M2_mpy_up  : T_MType_rr1 <"mpy",  0b000, 0b001>;
2611 def M2_mpyu_up : T_MType_rr1 <"mpyu", 0b010, 0b001>;
2612 }
2613
2614 let isCodeGenOnly = 0 in
2615 def M2_dpmpyss_rnd_s0 : T_MType_rr1 <"mpy", 0b001, 0b001, 0, 1>;
2616
2617 let isCodeGenOnly = 0 in {
2618 def M2_vmpy2s_s0pack : T_MType_rr1 <"vmpyh", 0b001, 0b111, 1, 1>;
2619 def M2_vmpy2s_s1pack : T_MType_rr1 <"vmpyh", 0b101, 0b111, 1, 1>;
2620 }
2621
2622 let isCodeGenOnly = 0 in {
2623 def M2_hmmpyh_rs1 : T_MType_rr2 <"mpy", 0b101, 0b100, 1, 1, ".h">;
2624 def M2_hmmpyl_rs1 : T_MType_rr2 <"mpy", 0b111, 0b100, 1, 1, ".l">;
2625 }
2626
2627 let isCodeGenOnly = 0 in {
2628 def M2_cmpyrs_s0  : T_MType_rr2 <"cmpy", 0b001, 0b110, 1, 1>;
2629 def M2_cmpyrs_s1  : T_MType_rr2 <"cmpy", 0b101, 0b110, 1, 1>;
2630 def M2_cmpyrsc_s0 : T_MType_rr2 <"cmpy", 0b011, 0b110, 1, 1, "*">;
2631 def M2_cmpyrsc_s1 : T_MType_rr2 <"cmpy", 0b111, 0b110, 1, 1, "*">;
2632 }
2633
2634 // V4 Instructions
2635 let isCodeGenOnly = 0 in {
2636 def M2_vraddh : T_MType_dd <"vraddh", 0b001, 0b111, 0>;
2637 def M2_mpysu_up : T_MType_rr1 <"mpysu", 0b011, 0b001, 0>;
2638 def M2_mpy_up_s1 : T_MType_rr1 <"mpy", 0b101, 0b010, 0>;
2639 def M2_mpy_up_s1_sat : T_MType_rr1 <"mpy", 0b111, 0b000, 1>;
2640
2641 def M2_hmmpyh_s1 : T_MType_rr2 <"mpy", 0b101, 0b000, 1, 0, ".h">;
2642 def M2_hmmpyl_s1 : T_MType_rr2 <"mpy", 0b101, 0b001, 1, 0, ".l">;
2643 }
2644
2645 def: Pat<(i32 (mul   I32:$src1, I32:$src2)), (M2_mpyi    I32:$src1, I32:$src2)>;
2646 def: Pat<(i32 (mulhs I32:$src1, I32:$src2)), (M2_mpy_up  I32:$src1, I32:$src2)>;
2647 def: Pat<(i32 (mulhu I32:$src1, I32:$src2)), (M2_mpyu_up I32:$src1, I32:$src2)>;
2648
2649 let hasNewValue = 1, opNewValue = 0 in
2650 class T_MType_mpy_ri <bit isNeg, Operand ImmOp, list<dag> pattern>
2651   : MInst < (outs IntRegs:$Rd), (ins IntRegs:$Rs, ImmOp:$u8),
2652   "$Rd ="#!if(isNeg, "- ", "+ ")#"mpyi($Rs, #$u8)" ,
2653    pattern, "", M_tc_3x_SLOT23> {
2654     bits<5> Rd;
2655     bits<5> Rs;
2656     bits<8> u8;
2657
2658     let IClass = 0b1110;
2659
2660     let Inst{27-24} = 0b0000;
2661     let Inst{23} = isNeg;
2662     let Inst{13} = 0b0;
2663     let Inst{4-0} = Rd;
2664     let Inst{20-16} = Rs;
2665     let Inst{12-5} = u8;
2666   }
2667
2668 let isExtendable = 1, opExtentBits = 8, opExtendable = 2, isCodeGenOnly = 0 in
2669 def M2_mpysip : T_MType_mpy_ri <0, u8Ext,
2670                 [(set (i32 IntRegs:$Rd), (mul IntRegs:$Rs, u8ExtPred:$u8))]>;
2671
2672 let isCodeGenOnly = 0 in
2673 def M2_mpysin :  T_MType_mpy_ri <1, u8Imm,
2674                 [(set (i32 IntRegs:$Rd), (ineg (mul IntRegs:$Rs,
2675                                                     u8ImmPred:$u8)))]>;
2676
2677 // Assember mapped to M2_mpyi
2678 let isAsmParserOnly = 1 in
2679 def M2_mpyui : MInst<(outs IntRegs:$dst),
2680                      (ins IntRegs:$src1, IntRegs:$src2),
2681   "$dst = mpyui($src1, $src2)">;
2682
2683 // Rd=mpyi(Rs,#m9)
2684 // s9 is NOT the same as m9 - but it works.. so far.
2685 // Assembler maps to either Rd=+mpyi(Rs,#u8) or Rd=-mpyi(Rs,#u8)
2686 // depending on the value of m9. See Arch Spec.
2687 let isExtendable = 1, opExtendable = 2, isExtentSigned = 1, opExtentBits = 9,
2688     CextOpcode = "mpyi", InputType = "imm", hasNewValue = 1 in
2689 def M2_mpysmi : MInst<(outs IntRegs:$dst), (ins IntRegs:$src1, s9Ext:$src2),
2690     "$dst = mpyi($src1, #$src2)",
2691     [(set (i32 IntRegs:$dst), (mul (i32 IntRegs:$src1),
2692                                    s9ExtPred:$src2))]>, ImmRegRel;
2693
2694 let hasNewValue = 1, isExtendable = 1,  opExtentBits = 8, opExtendable = 3,
2695     InputType = "imm" in
2696 class T_MType_acc_ri <string mnemonic, bits<3> MajOp, Operand ImmOp,
2697                       list<dag> pattern = []>
2698  : MInst < (outs IntRegs:$dst), (ins IntRegs:$src1, IntRegs:$src2, ImmOp:$src3),
2699   "$dst "#mnemonic#"($src2, #$src3)",
2700   pattern, "$src1 = $dst", M_tc_2_SLOT23> {
2701     bits<5> dst;
2702     bits<5> src2;
2703     bits<8> src3;
2704
2705     let IClass = 0b1110;
2706
2707     let Inst{27-26} = 0b00;
2708     let Inst{25-23} = MajOp;
2709     let Inst{20-16} = src2;
2710     let Inst{13} = 0b0;
2711     let Inst{12-5} = src3;
2712     let Inst{4-0} = dst;
2713   }
2714
2715 let InputType = "reg", hasNewValue = 1 in
2716 class T_MType_acc_rr <string mnemonic, bits<3> MajOp, bits<3> MinOp,
2717                       bit isSwap = 0, list<dag> pattern = [], bit hasNot = 0,
2718                       bit isSat = 0, bit isShift = 0>
2719   : MInst < (outs IntRegs:$dst),
2720             (ins IntRegs:$src1, IntRegs:$src2, IntRegs:$src3),
2721   "$dst "#mnemonic#"($src2, "#!if(hasNot, "~$src3)","$src3)")
2722                           #!if(isShift, ":<<1", "")
2723                           #!if(isSat, ":sat", ""),
2724   pattern, "$src1 = $dst", M_tc_2_SLOT23 > {
2725     bits<5> dst;
2726     bits<5> src2;
2727     bits<5> src3;
2728
2729     let IClass = 0b1110;
2730
2731     let Inst{27-24} = 0b1111;
2732     let Inst{23-21} = MajOp;
2733     let Inst{20-16} = !if(isSwap, src3, src2);
2734     let Inst{13} = 0b0;
2735     let Inst{12-8} = !if(isSwap, src2, src3);
2736     let Inst{7-5} = MinOp;
2737     let Inst{4-0} = dst;
2738   }
2739
2740 let CextOpcode = "MPYI_acc", Itinerary = M_tc_3x_SLOT23, isCodeGenOnly = 0 in {
2741   def M2_macsip : T_MType_acc_ri <"+= mpyi", 0b010, u8Ext,
2742                   [(set (i32 IntRegs:$dst),
2743                         (add (mul IntRegs:$src2, u8ExtPred:$src3),
2744                              IntRegs:$src1))]>, ImmRegRel;
2745
2746   def M2_maci   : T_MType_acc_rr <"+= mpyi", 0b000, 0b000, 0,
2747                  [(set (i32 IntRegs:$dst),
2748                        (add (mul IntRegs:$src2, IntRegs:$src3),
2749                             IntRegs:$src1))]>, ImmRegRel;
2750 }
2751
2752 let CextOpcode = "ADD_acc", isCodeGenOnly = 0 in {
2753   let isExtentSigned = 1 in
2754   def M2_accii : T_MType_acc_ri <"+= add", 0b100, s8Ext,
2755                  [(set (i32 IntRegs:$dst),
2756                        (add (add (i32 IntRegs:$src2), s8_16ExtPred:$src3),
2757                             (i32 IntRegs:$src1)))]>, ImmRegRel;
2758
2759   def M2_acci  : T_MType_acc_rr <"+= add",  0b000, 0b001, 0,
2760                  [(set (i32 IntRegs:$dst),
2761                        (add (add (i32 IntRegs:$src2), (i32 IntRegs:$src3)),
2762                             (i32 IntRegs:$src1)))]>, ImmRegRel;
2763 }
2764
2765 let CextOpcode = "SUB_acc", isCodeGenOnly = 0 in {
2766   let isExtentSigned = 1 in
2767   def M2_naccii : T_MType_acc_ri <"-= add", 0b101, s8Ext>, ImmRegRel;
2768
2769   def M2_nacci  : T_MType_acc_rr <"-= add",  0b100, 0b001, 0>, ImmRegRel;
2770 }
2771
2772 let Itinerary = M_tc_3x_SLOT23, isCodeGenOnly = 0 in
2773 def M2_macsin : T_MType_acc_ri <"-= mpyi", 0b011, u8Ext>;
2774
2775 let isCodeGenOnly = 0 in {
2776 def M2_xor_xacc : T_MType_acc_rr < "^= xor", 0b100, 0b011, 0>;
2777 def M2_subacc : T_MType_acc_rr <"+= sub",  0b000, 0b011, 1>;
2778 }
2779
2780 class T_MType_acc_pat1 <InstHexagon MI, SDNode firstOp, SDNode secOp,
2781                         PatLeaf ImmPred>
2782   : Pat <(secOp IntRegs:$src1, (firstOp IntRegs:$src2, ImmPred:$src3)),
2783          (MI IntRegs:$src1, IntRegs:$src2, ImmPred:$src3)>;
2784
2785 class T_MType_acc_pat2 <InstHexagon MI, SDNode firstOp, SDNode secOp>
2786   : Pat <(i32 (secOp IntRegs:$src1, (firstOp IntRegs:$src2, IntRegs:$src3))),
2787          (MI IntRegs:$src1, IntRegs:$src2, IntRegs:$src3)>;
2788
2789 def : T_MType_acc_pat2 <M2_xor_xacc, xor, xor>;
2790 def : T_MType_acc_pat1 <M2_macsin, mul, sub, u8ExtPred>;
2791
2792 def : T_MType_acc_pat1 <M2_naccii, add, sub, s8_16ExtPred>;
2793 def : T_MType_acc_pat2 <M2_nacci, add, sub>;
2794
2795 //===----------------------------------------------------------------------===//
2796 // Template Class -- XType Vector Instructions
2797 //===----------------------------------------------------------------------===//
2798 class T_XTYPE_Vect < string opc, bits<3> MajOp, bits<3> MinOp, bit isConj >
2799   : MInst <(outs DoubleRegs:$Rdd), (ins DoubleRegs:$Rss, DoubleRegs:$Rtt),
2800   "$Rdd = "#opc#"($Rss, $Rtt"#!if(isConj,"*)",")"),
2801   [] > {
2802     bits<5> Rdd;
2803     bits<5> Rss;
2804     bits<5> Rtt;
2805
2806     let IClass = 0b1110;
2807
2808     let Inst{27-24} = 0b1000;
2809     let Inst{23-21} = MajOp;
2810     let Inst{7-5} = MinOp;
2811     let Inst{4-0} = Rdd;
2812     let Inst{20-16} = Rss;
2813     let Inst{12-8} = Rtt;
2814   }
2815
2816 class T_XTYPE_Vect_acc < string opc, bits<3> MajOp, bits<3> MinOp, bit isConj >
2817   : MInst <(outs DoubleRegs:$Rdd),
2818            (ins DoubleRegs:$dst2, DoubleRegs:$Rss, DoubleRegs:$Rtt),
2819   "$Rdd += "#opc#"($Rss, $Rtt"#!if(isConj,"*)",")"),
2820   [], "$dst2 = $Rdd",M_tc_3x_SLOT23 > {
2821     bits<5> Rdd;
2822     bits<5> Rss;
2823     bits<5> Rtt;
2824
2825     let IClass = 0b1110;
2826
2827     let Inst{27-24} = 0b1010;
2828     let Inst{23-21} = MajOp;
2829     let Inst{7-5} = MinOp;
2830     let Inst{4-0} = Rdd;
2831     let Inst{20-16} = Rss;
2832     let Inst{12-8} = Rtt;
2833   }
2834
2835 class T_XTYPE_Vect_diff < bits<3> MajOp, string opc >
2836   : MInst <(outs DoubleRegs:$Rdd), (ins DoubleRegs:$Rtt, DoubleRegs:$Rss),
2837   "$Rdd = "#opc#"($Rtt, $Rss)",
2838   [], "",M_tc_2_SLOT23 > {
2839     bits<5> Rdd;
2840     bits<5> Rss;
2841     bits<5> Rtt;
2842
2843     let IClass = 0b1110;
2844
2845     let Inst{27-24} = 0b1000;
2846     let Inst{23-21} = MajOp;
2847     let Inst{7-5} = 0b000;
2848     let Inst{4-0} = Rdd;
2849     let Inst{20-16} = Rss;
2850     let Inst{12-8} = Rtt;
2851   }
2852
2853 // Vector reduce add unsigned bytes: Rdd32=vrmpybu(Rss32,Rtt32)
2854 let isCodeGenOnly = 0 in {
2855 def A2_vraddub: T_XTYPE_Vect <"vraddub", 0b010, 0b001, 0>;
2856 def A2_vraddub_acc: T_XTYPE_Vect_acc <"vraddub", 0b010, 0b001, 0>;
2857 }
2858
2859 // Vector sum of absolute differences unsigned bytes: Rdd=vrsadub(Rss,Rtt)
2860 let isCodeGenOnly = 0 in {
2861 def A2_vrsadub: T_XTYPE_Vect <"vrsadub", 0b010, 0b010, 0>;
2862 def A2_vrsadub_acc: T_XTYPE_Vect_acc <"vrsadub", 0b010, 0b010, 0>;
2863 }
2864
2865 // Vector absolute difference words: Rdd=vabsdiffw(Rtt,Rss)
2866 let isCodeGenOnly = 0 in
2867 def M2_vabsdiffw: T_XTYPE_Vect_diff<0b001, "vabsdiffw">;
2868
2869 // Vector absolute difference: Rdd=vabsdiffh(Rtt,Rss)
2870 let isCodeGenOnly = 0 in
2871 def M2_vabsdiffh: T_XTYPE_Vect_diff<0b011, "vabsdiffh">;
2872
2873 // Vector reduce complex multiply real or imaginary:
2874 // Rdd[+]=vrcmpy[ir](Rss,Rtt[*])
2875 let isCodeGenOnly = 0 in {
2876 def M2_vrcmpyi_s0:  T_XTYPE_Vect <"vrcmpyi", 0b000, 0b000, 0>;
2877 def M2_vrcmpyi_s0c: T_XTYPE_Vect <"vrcmpyi", 0b010, 0b000, 1>;
2878 def M2_vrcmaci_s0:  T_XTYPE_Vect_acc <"vrcmpyi", 0b000, 0b000, 0>;
2879 def M2_vrcmaci_s0c: T_XTYPE_Vect_acc <"vrcmpyi", 0b010, 0b000, 1>;
2880 }
2881
2882 let isCodeGenOnly = 0 in {
2883 def M2_vrcmpyr_s0:  T_XTYPE_Vect <"vrcmpyr", 0b000, 0b001, 0>;
2884 def M2_vrcmpyr_s0c: T_XTYPE_Vect <"vrcmpyr", 0b011, 0b001, 1>;
2885 def M2_vrcmacr_s0:  T_XTYPE_Vect_acc <"vrcmpyr", 0b000, 0b001, 0>;
2886 def M2_vrcmacr_s0c: T_XTYPE_Vect_acc <"vrcmpyr", 0b011, 0b001, 1>;
2887 }
2888 // Vector reduce halfwords:
2889 // Rdd[+]=vrmpyh(Rss,Rtt)
2890 let isCodeGenOnly = 0 in {
2891 def M2_vrmpy_s0: T_XTYPE_Vect <"vrmpyh", 0b000, 0b010, 0>;
2892 def M2_vrmac_s0: T_XTYPE_Vect_acc <"vrmpyh", 0b000, 0b010, 0>;
2893 }
2894
2895 //===----------------------------------------------------------------------===//
2896 // Template Class -- Vector Multipy with accumulation.
2897 // Used for complex multiply real or imaginary, dual multiply and even halfwords
2898 //===----------------------------------------------------------------------===//
2899 let Defs = [USR_OVF] in
2900 class T_M2_vmpy_acc_sat < string opc, bits<3> MajOp, bits<3> MinOp,
2901                           bit hasShift, bit isRnd >
2902   : MInst <(outs DoubleRegs:$Rxx),
2903            (ins DoubleRegs:$dst2, DoubleRegs:$Rss, DoubleRegs:$Rtt),
2904   "$Rxx += "#opc#"($Rss, $Rtt)"#!if(hasShift,":<<1","")
2905                                #!if(isRnd,":rnd","")#":sat",
2906   [], "$dst2 = $Rxx",M_tc_3x_SLOT23 > {
2907     bits<5> Rxx;
2908     bits<5> Rss;
2909     bits<5> Rtt;
2910
2911     let IClass = 0b1110;
2912
2913     let Inst{27-24} = 0b1010;
2914     let Inst{23-21} = MajOp;
2915     let Inst{7-5} = MinOp;
2916     let Inst{4-0} = Rxx;
2917     let Inst{20-16} = Rss;
2918     let Inst{12-8} = Rtt;
2919   }
2920
2921 class T_M2_vmpy_acc < string opc, bits<3> MajOp, bits<3> MinOp,
2922                       bit hasShift, bit isRnd >
2923   : MInst <(outs DoubleRegs:$Rxx),
2924            (ins DoubleRegs:$dst2, DoubleRegs:$Rss, DoubleRegs:$Rtt),
2925   "$Rxx += "#opc#"($Rss, $Rtt)"#!if(hasShift,":<<1","")
2926                                #!if(isRnd,":rnd",""),
2927   [], "$dst2 = $Rxx",M_tc_3x_SLOT23 > {
2928     bits<5> Rxx;
2929     bits<5> Rss;
2930     bits<5> Rtt;
2931
2932     let IClass = 0b1110;
2933
2934     let Inst{27-24} = 0b1010;
2935     let Inst{23-21} = MajOp;
2936     let Inst{7-5} = MinOp;
2937     let Inst{4-0} = Rxx;
2938     let Inst{20-16} = Rss;
2939     let Inst{12-8} = Rtt;
2940   }
2941
2942 // Vector multiply word by signed half with accumulation
2943 // Rxx+=vmpyw[eo]h(Rss,Rtt)[:<<1][:rnd]:sat
2944 let isCodeGenOnly = 0 in {
2945 def M2_mmacls_s1:  T_M2_vmpy_acc_sat <"vmpyweh", 0b100, 0b101, 1, 0>;
2946 def M2_mmacls_s0:  T_M2_vmpy_acc_sat <"vmpyweh", 0b000, 0b101, 0, 0>;
2947 def M2_mmacls_rs1: T_M2_vmpy_acc_sat <"vmpyweh", 0b101, 0b101, 1, 1>;
2948 def M2_mmacls_rs0: T_M2_vmpy_acc_sat <"vmpyweh", 0b001, 0b101, 0, 1>;
2949 }
2950
2951 let isCodeGenOnly = 0 in {
2952 def M2_mmachs_s1:  T_M2_vmpy_acc_sat <"vmpywoh", 0b100, 0b111, 1, 0>;
2953 def M2_mmachs_s0:  T_M2_vmpy_acc_sat <"vmpywoh", 0b000, 0b111, 0, 0>;
2954 def M2_mmachs_rs1: T_M2_vmpy_acc_sat <"vmpywoh", 0b101, 0b111, 1, 1>;
2955 def M2_mmachs_rs0: T_M2_vmpy_acc_sat <"vmpywoh", 0b001, 0b111, 0, 1>;
2956 }
2957
2958 // Vector multiply word by unsigned half with accumulation
2959 // Rxx+=vmpyw[eo]uh(Rss,Rtt)[:<<1][:rnd]:sat
2960 let isCodeGenOnly = 0 in {
2961 def M2_mmaculs_s1:  T_M2_vmpy_acc_sat <"vmpyweuh", 0b110, 0b101, 1, 0>;
2962 def M2_mmaculs_s0:  T_M2_vmpy_acc_sat <"vmpyweuh", 0b010, 0b101, 0, 0>;
2963 def M2_mmaculs_rs1: T_M2_vmpy_acc_sat <"vmpyweuh", 0b111, 0b101, 1, 1>;
2964 def M2_mmaculs_rs0: T_M2_vmpy_acc_sat <"vmpyweuh", 0b011, 0b101, 0, 1>;
2965 }
2966
2967 let isCodeGenOnly = 0 in {
2968 def M2_mmacuhs_s1:  T_M2_vmpy_acc_sat <"vmpywouh", 0b110, 0b111, 1, 0>;
2969 def M2_mmacuhs_s0:  T_M2_vmpy_acc_sat <"vmpywouh", 0b010, 0b111, 0, 0>;
2970 def M2_mmacuhs_rs1: T_M2_vmpy_acc_sat <"vmpywouh", 0b111, 0b111, 1, 1>;
2971 def M2_mmacuhs_rs0: T_M2_vmpy_acc_sat <"vmpywouh", 0b011, 0b111, 0, 1>;
2972 }
2973
2974 // Vector multiply even halfwords with accumulation
2975 // Rxx+=vmpyeh(Rss,Rtt)[:<<1][:sat]
2976 let isCodeGenOnly = 0 in {
2977 def M2_vmac2es:    T_M2_vmpy_acc     <"vmpyeh", 0b001, 0b010, 0, 0>;
2978 def M2_vmac2es_s1: T_M2_vmpy_acc_sat <"vmpyeh", 0b100, 0b110, 1, 0>;
2979 def M2_vmac2es_s0: T_M2_vmpy_acc_sat <"vmpyeh", 0b000, 0b110, 0, 0>;
2980 }
2981
2982 // Vector dual multiply with accumulation
2983 // Rxx+=vdmpy(Rss,Rtt)[:sat]
2984 let isCodeGenOnly = 0 in {
2985 def M2_vdmacs_s1: T_M2_vmpy_acc_sat <"vdmpy", 0b100, 0b100, 1, 0>;
2986 def M2_vdmacs_s0: T_M2_vmpy_acc_sat <"vdmpy", 0b000, 0b100, 0, 0>;
2987 }
2988
2989 // Vector complex multiply real or imaginary with accumulation
2990 // Rxx+=vcmpy[ir](Rss,Rtt):sat
2991 let isCodeGenOnly = 0 in {
2992 def M2_vcmac_s0_sat_r: T_M2_vmpy_acc_sat <"vcmpyr", 0b001, 0b100, 0, 0>;
2993 def M2_vcmac_s0_sat_i: T_M2_vmpy_acc_sat <"vcmpyi", 0b010, 0b100, 0, 0>;
2994 }
2995
2996 //===----------------------------------------------------------------------===//
2997 // Template Class -- Multiply signed/unsigned halfwords with and without
2998 // saturation and rounding
2999 //===----------------------------------------------------------------------===//
3000 class T_M2_mpyd < bits<2> LHbits, bit isRnd, bit hasShift, bit isUnsigned >
3001   : MInst < (outs DoubleRegs:$Rdd), (ins IntRegs:$Rs, IntRegs:$Rt),
3002   "$Rdd = "#!if(isUnsigned,"mpyu","mpy")#"($Rs."#!if(LHbits{1},"h","l")
3003                                        #", $Rt."#!if(LHbits{0},"h)","l)")
3004                                        #!if(hasShift,":<<1","")
3005                                        #!if(isRnd,":rnd",""),
3006   [] > {
3007     bits<5> Rdd;
3008     bits<5> Rs;
3009     bits<5> Rt;
3010
3011     let IClass = 0b1110;
3012
3013     let Inst{27-24} = 0b0100;
3014     let Inst{23} = hasShift;
3015     let Inst{22} = isUnsigned;
3016     let Inst{21} = isRnd;
3017     let Inst{6-5} = LHbits;
3018     let Inst{4-0} = Rdd;
3019     let Inst{20-16} = Rs;
3020     let Inst{12-8} = Rt;
3021 }
3022
3023 let isCodeGenOnly = 0 in {
3024 def M2_mpyd_hh_s0: T_M2_mpyd<0b11, 0, 0, 0>;
3025 def M2_mpyd_hl_s0: T_M2_mpyd<0b10, 0, 0, 0>;
3026 def M2_mpyd_lh_s0: T_M2_mpyd<0b01, 0, 0, 0>;
3027 def M2_mpyd_ll_s0: T_M2_mpyd<0b00, 0, 0, 0>;
3028
3029 def M2_mpyd_hh_s1: T_M2_mpyd<0b11, 0, 1, 0>;
3030 def M2_mpyd_hl_s1: T_M2_mpyd<0b10, 0, 1, 0>;
3031 def M2_mpyd_lh_s1: T_M2_mpyd<0b01, 0, 1, 0>;
3032 def M2_mpyd_ll_s1: T_M2_mpyd<0b00, 0, 1, 0>;
3033
3034 def M2_mpyd_rnd_hh_s0: T_M2_mpyd<0b11, 1, 0, 0>;
3035 def M2_mpyd_rnd_hl_s0: T_M2_mpyd<0b10, 1, 0, 0>;
3036 def M2_mpyd_rnd_lh_s0: T_M2_mpyd<0b01, 1, 0, 0>;
3037 def M2_mpyd_rnd_ll_s0: T_M2_mpyd<0b00, 1, 0, 0>;
3038
3039 def M2_mpyd_rnd_hh_s1: T_M2_mpyd<0b11, 1, 1, 0>;
3040 def M2_mpyd_rnd_hl_s1: T_M2_mpyd<0b10, 1, 1, 0>;
3041 def M2_mpyd_rnd_lh_s1: T_M2_mpyd<0b01, 1, 1, 0>;
3042 def M2_mpyd_rnd_ll_s1: T_M2_mpyd<0b00, 1, 1, 0>;
3043
3044 //Rdd=mpyu(Rs.[HL],Rt.[HL])[:<<1]
3045 def M2_mpyud_hh_s0: T_M2_mpyd<0b11, 0, 0, 1>;
3046 def M2_mpyud_hl_s0: T_M2_mpyd<0b10, 0, 0, 1>;
3047 def M2_mpyud_lh_s0: T_M2_mpyd<0b01, 0, 0, 1>;
3048 def M2_mpyud_ll_s0: T_M2_mpyd<0b00, 0, 0, 1>;
3049
3050 def M2_mpyud_hh_s1: T_M2_mpyd<0b11, 0, 1, 1>;
3051 def M2_mpyud_hl_s1: T_M2_mpyd<0b10, 0, 1, 1>;
3052 def M2_mpyud_lh_s1: T_M2_mpyd<0b01, 0, 1, 1>;
3053 def M2_mpyud_ll_s1: T_M2_mpyd<0b00, 0, 1, 1>;
3054 }
3055 //===----------------------------------------------------------------------===//
3056 // Template Class for xtype mpy:
3057 // Vector multiply
3058 // Complex multiply
3059 // multiply 32X32 and use full result
3060 //===----------------------------------------------------------------------===//
3061 let hasSideEffects = 0 in
3062 class T_XTYPE_mpy64 <string mnemonic, bits<3> MajOp, bits<3> MinOp,
3063                      bit isSat, bit hasShift, bit isConj>
3064    : MInst <(outs DoubleRegs:$Rdd),
3065             (ins IntRegs:$Rs, IntRegs:$Rt),
3066   "$Rdd = "#mnemonic#"($Rs, $Rt"#!if(isConj,"*)",")")
3067                                 #!if(hasShift,":<<1","")
3068                                 #!if(isSat,":sat",""),
3069   [] > {
3070     bits<5> Rdd;
3071     bits<5> Rs;
3072     bits<5> Rt;
3073
3074     let IClass = 0b1110;
3075
3076     let Inst{27-24} = 0b0101;
3077     let Inst{23-21} = MajOp;
3078     let Inst{20-16} = Rs;
3079     let Inst{12-8} = Rt;
3080     let Inst{7-5} = MinOp;
3081     let Inst{4-0} = Rdd;
3082   }
3083
3084 //===----------------------------------------------------------------------===//
3085 // Template Class for xtype mpy with accumulation into 64-bit:
3086 // Vector multiply
3087 // Complex multiply
3088 // multiply 32X32 and use full result
3089 //===----------------------------------------------------------------------===//
3090 class T_XTYPE_mpy64_acc <string op1, string op2, bits<3> MajOp, bits<3> MinOp,
3091                          bit isSat, bit hasShift, bit isConj>
3092   : MInst <(outs DoubleRegs:$Rxx),
3093            (ins DoubleRegs:$dst2, IntRegs:$Rs, IntRegs:$Rt),
3094   "$Rxx "#op2#"= "#op1#"($Rs, $Rt"#!if(isConj,"*)",")")
3095                                    #!if(hasShift,":<<1","")
3096                                    #!if(isSat,":sat",""),
3097
3098   [] , "$dst2 = $Rxx" > {
3099     bits<5> Rxx;
3100     bits<5> Rs;
3101     bits<5> Rt;
3102
3103     let IClass = 0b1110;
3104
3105     let Inst{27-24} = 0b0111;
3106     let Inst{23-21} = MajOp;
3107     let Inst{20-16} = Rs;
3108     let Inst{12-8} = Rt;
3109     let Inst{7-5} = MinOp;
3110     let Inst{4-0} = Rxx;
3111   }
3112
3113 // MPY - Multiply and use full result
3114 // Rdd = mpy[u](Rs,Rt)
3115 let isCodeGenOnly = 0 in {
3116 def M2_dpmpyss_s0 : T_XTYPE_mpy64 < "mpy", 0b000, 0b000, 0, 0, 0>;
3117 def M2_dpmpyuu_s0 : T_XTYPE_mpy64 < "mpyu", 0b010, 0b000, 0, 0, 0>;
3118
3119 // Rxx[+-]= mpy[u](Rs,Rt)
3120 def M2_dpmpyss_acc_s0 : T_XTYPE_mpy64_acc < "mpy",  "+", 0b000, 0b000, 0, 0, 0>;
3121 def M2_dpmpyss_nac_s0 : T_XTYPE_mpy64_acc < "mpy",  "-", 0b001, 0b000, 0, 0, 0>;
3122 def M2_dpmpyuu_acc_s0 : T_XTYPE_mpy64_acc < "mpyu", "+", 0b010, 0b000, 0, 0, 0>;
3123 def M2_dpmpyuu_nac_s0 : T_XTYPE_mpy64_acc < "mpyu", "-", 0b011, 0b000, 0, 0, 0>;
3124 }
3125 // Complex multiply real or imaginary
3126 // Rxx=cmpy[ir](Rs,Rt)
3127 let isCodeGenOnly = 0 in {
3128 def M2_cmpyi_s0 : T_XTYPE_mpy64 < "cmpyi", 0b000, 0b001, 0, 0, 0>;
3129 def M2_cmpyr_s0 : T_XTYPE_mpy64 < "cmpyr", 0b000, 0b010, 0, 0, 0>;
3130 }
3131
3132 // Rxx+=cmpy[ir](Rs,Rt)
3133 let isCodeGenOnly = 0 in {
3134 def M2_cmaci_s0 : T_XTYPE_mpy64_acc < "cmpyi", "+", 0b000, 0b001, 0, 0, 0>;
3135 def M2_cmacr_s0 : T_XTYPE_mpy64_acc < "cmpyr", "+", 0b000, 0b010, 0, 0, 0>;
3136 }
3137
3138 // Complex multiply
3139 // Rdd=cmpy(Rs,Rt)[:<<]:sat
3140 let isCodeGenOnly = 0 in {
3141 def M2_cmpys_s0 : T_XTYPE_mpy64 < "cmpy", 0b000, 0b110, 1, 0, 0>;
3142 def M2_cmpys_s1 : T_XTYPE_mpy64 < "cmpy", 0b100, 0b110, 1, 1, 0>;
3143 }
3144
3145 // Rdd=cmpy(Rs,Rt*)[:<<]:sat
3146 let isCodeGenOnly = 0 in {
3147 def M2_cmpysc_s0 : T_XTYPE_mpy64 < "cmpy", 0b010, 0b110, 1, 0, 1>;
3148 def M2_cmpysc_s1 : T_XTYPE_mpy64 < "cmpy", 0b110, 0b110, 1, 1, 1>;
3149 }
3150
3151 // Rxx[-+]=cmpy(Rs,Rt)[:<<1]:sat
3152 let isCodeGenOnly = 0 in {
3153 def M2_cmacs_s0  : T_XTYPE_mpy64_acc < "cmpy", "+", 0b000, 0b110, 1, 0, 0>;
3154 def M2_cnacs_s0  : T_XTYPE_mpy64_acc < "cmpy", "-", 0b000, 0b111, 1, 0, 0>;
3155 def M2_cmacs_s1  : T_XTYPE_mpy64_acc < "cmpy", "+", 0b100, 0b110, 1, 1, 0>;
3156 def M2_cnacs_s1  : T_XTYPE_mpy64_acc < "cmpy", "-", 0b100, 0b111, 1, 1, 0>;
3157 }
3158
3159 // Rxx[-+]=cmpy(Rs,Rt*)[:<<1]:sat
3160 let isCodeGenOnly = 0 in {
3161 def M2_cmacsc_s0 : T_XTYPE_mpy64_acc < "cmpy", "+", 0b010, 0b110, 1, 0, 1>;
3162 def M2_cnacsc_s0 : T_XTYPE_mpy64_acc < "cmpy", "-", 0b010, 0b111, 1, 0, 1>;
3163 def M2_cmacsc_s1 : T_XTYPE_mpy64_acc < "cmpy", "+", 0b110, 0b110, 1, 1, 1>;
3164 def M2_cnacsc_s1 : T_XTYPE_mpy64_acc < "cmpy", "-", 0b110, 0b111, 1, 1, 1>;
3165 }
3166 // Vector multiply halfwords
3167 // Rdd=vmpyh(Rs,Rt)[:<<]:sat
3168 //let Defs = [USR_OVF] in {
3169 let isCodeGenOnly = 0 in {
3170   def M2_vmpy2s_s1 : T_XTYPE_mpy64 < "vmpyh", 0b100, 0b101, 1, 1, 0>;
3171   def M2_vmpy2s_s0 : T_XTYPE_mpy64 < "vmpyh", 0b000, 0b101, 1, 0, 0>;
3172  }
3173 //}
3174
3175 // Rxx+=vmpyh(Rs,Rt)[:<<1][:sat]
3176 let isCodeGenOnly = 0 in {
3177 def M2_vmac2     : T_XTYPE_mpy64_acc < "vmpyh", "+", 0b001, 0b001, 0, 0, 0>;
3178 def M2_vmac2s_s1 : T_XTYPE_mpy64_acc < "vmpyh", "+", 0b100, 0b101, 1, 1, 0>;
3179 def M2_vmac2s_s0 : T_XTYPE_mpy64_acc < "vmpyh", "+", 0b000, 0b101, 1, 0, 0>;
3180 }
3181
3182 def: Pat<(i64 (mul (i64 (anyext (i32 IntRegs:$src1))),
3183                    (i64 (anyext (i32 IntRegs:$src2))))),
3184          (M2_dpmpyuu_s0 IntRegs:$src1, IntRegs:$src2)>;
3185
3186 def: Pat<(i64 (mul (i64 (sext (i32 IntRegs:$src1))),
3187                    (i64 (sext (i32 IntRegs:$src2))))),
3188          (M2_dpmpyss_s0 IntRegs:$src1, IntRegs:$src2)>;
3189
3190 def: Pat<(i64 (mul (is_sext_i32:$src1),
3191                    (is_sext_i32:$src2))),
3192          (M2_dpmpyss_s0 (LoReg DoubleRegs:$src1), (LoReg DoubleRegs:$src2))>;
3193
3194 // Multiply and accumulate, use full result.
3195 // Rxx[+-]=mpy(Rs,Rt)
3196
3197 def: Pat<(i64 (add (i64 DoubleRegs:$src1),
3198                    (mul (i64 (sext (i32 IntRegs:$src2))),
3199                         (i64 (sext (i32 IntRegs:$src3)))))),
3200          (M2_dpmpyss_acc_s0 DoubleRegs:$src1, IntRegs:$src2, IntRegs:$src3)>;
3201
3202 def: Pat<(i64 (sub (i64 DoubleRegs:$src1),
3203                    (mul (i64 (sext (i32 IntRegs:$src2))),
3204                         (i64 (sext (i32 IntRegs:$src3)))))),
3205          (M2_dpmpyss_nac_s0 DoubleRegs:$src1, IntRegs:$src2, IntRegs:$src3)>;
3206
3207 def: Pat<(i64 (add (i64 DoubleRegs:$src1),
3208                    (mul (i64 (anyext (i32 IntRegs:$src2))),
3209                         (i64 (anyext (i32 IntRegs:$src3)))))),
3210          (M2_dpmpyuu_acc_s0 DoubleRegs:$src1, IntRegs:$src2, IntRegs:$src3)>;
3211
3212 def: Pat<(i64 (add (i64 DoubleRegs:$src1),
3213                    (mul (i64 (zext (i32 IntRegs:$src2))),
3214                         (i64 (zext (i32 IntRegs:$src3)))))),
3215          (M2_dpmpyuu_acc_s0 DoubleRegs:$src1, IntRegs:$src2, IntRegs:$src3)>;
3216
3217 def: Pat<(i64 (sub (i64 DoubleRegs:$src1),
3218                    (mul (i64 (anyext (i32 IntRegs:$src2))),
3219                         (i64 (anyext (i32 IntRegs:$src3)))))),
3220          (M2_dpmpyuu_nac_s0 DoubleRegs:$src1, IntRegs:$src2, IntRegs:$src3)>;
3221
3222 def: Pat<(i64 (sub (i64 DoubleRegs:$src1),
3223                    (mul (i64 (zext (i32 IntRegs:$src2))),
3224                         (i64 (zext (i32 IntRegs:$src3)))))),
3225          (M2_dpmpyuu_nac_s0 DoubleRegs:$src1, IntRegs:$src2, IntRegs:$src3)>;
3226
3227 //===----------------------------------------------------------------------===//
3228 // MTYPE/MPYH -
3229 //===----------------------------------------------------------------------===//
3230
3231 //===----------------------------------------------------------------------===//
3232 // MTYPE/MPYS +
3233 //===----------------------------------------------------------------------===//
3234 //===----------------------------------------------------------------------===//
3235 // MTYPE/MPYS -
3236 //===----------------------------------------------------------------------===//
3237
3238 //===----------------------------------------------------------------------===//
3239 // MTYPE/VB +
3240 //===----------------------------------------------------------------------===//
3241 //===----------------------------------------------------------------------===//
3242 // MTYPE/VB -
3243 //===----------------------------------------------------------------------===//
3244
3245 //===----------------------------------------------------------------------===//
3246 // MTYPE/VH  +
3247 //===----------------------------------------------------------------------===//
3248 //===----------------------------------------------------------------------===//
3249 // MTYPE/VH  -
3250 //===----------------------------------------------------------------------===//
3251
3252 //===----------------------------------------------------------------------===//
3253 // ST +
3254 //===----------------------------------------------------------------------===//
3255 ///
3256 // Store doubleword.
3257 //===----------------------------------------------------------------------===//
3258 // Template class for non-predicated post increment stores with immediate offset
3259 //===----------------------------------------------------------------------===//
3260 let isPredicable = 1, hasSideEffects = 0, addrMode = PostInc in
3261 class T_store_pi <string mnemonic, RegisterClass RC, Operand ImmOp,
3262                  bits<4> MajOp, bit isHalf >
3263   : STInst <(outs IntRegs:$_dst_),
3264             (ins IntRegs:$src1, ImmOp:$offset, RC:$src2),
3265   mnemonic#"($src1++#$offset) = $src2"#!if(isHalf, ".h", ""),
3266   [], "$src1 = $_dst_" >,
3267   AddrModeRel {
3268     bits<5> src1;
3269     bits<5> src2;
3270     bits<7> offset;
3271     bits<4> offsetBits;
3272
3273     string ImmOpStr = !cast<string>(ImmOp);
3274     let offsetBits = !if (!eq(ImmOpStr, "s4_3Imm"), offset{6-3},
3275                      !if (!eq(ImmOpStr, "s4_2Imm"), offset{5-2},
3276                      !if (!eq(ImmOpStr, "s4_1Imm"), offset{4-1},
3277                                       /* s4_0Imm */ offset{3-0})));
3278     let isNVStorable = !if (!eq(ImmOpStr, "s4_3Imm"), 0, 1);
3279
3280     let IClass = 0b1010;
3281
3282     let Inst{27-25} = 0b101;
3283     let Inst{24-21} = MajOp;
3284     let Inst{20-16} = src1;
3285     let Inst{13}    = 0b0;
3286     let Inst{12-8}  = src2;
3287     let Inst{7}     = 0b0;
3288     let Inst{6-3}   = offsetBits;
3289     let Inst{1}     = 0b0;
3290   }
3291
3292 //===----------------------------------------------------------------------===//
3293 // Template class for predicated post increment stores with immediate offset
3294 //===----------------------------------------------------------------------===//
3295 let isPredicated = 1, hasSideEffects = 0, addrMode = PostInc in
3296 class T_pstore_pi <string mnemonic, RegisterClass RC, Operand ImmOp,
3297                       bits<4> MajOp, bit isHalf, bit isPredNot, bit isPredNew >
3298   : STInst <(outs IntRegs:$_dst_),
3299             (ins PredRegs:$src1, IntRegs:$src2, ImmOp:$offset, RC:$src3),
3300   !if(isPredNot, "if (!$src1", "if ($src1")#!if(isPredNew, ".new) ",
3301   ") ")#mnemonic#"($src2++#$offset) = $src3"#!if(isHalf, ".h", ""),
3302   [], "$src2 = $_dst_" >,
3303   AddrModeRel {
3304     bits<2> src1;
3305     bits<5> src2;
3306     bits<7> offset;
3307     bits<5> src3;
3308     bits<4> offsetBits;
3309
3310     string ImmOpStr = !cast<string>(ImmOp);
3311     let offsetBits = !if (!eq(ImmOpStr, "s4_3Imm"), offset{6-3},
3312                      !if (!eq(ImmOpStr, "s4_2Imm"), offset{5-2},
3313                      !if (!eq(ImmOpStr, "s4_1Imm"), offset{4-1},
3314                                       /* s4_0Imm */ offset{3-0})));
3315
3316     let isNVStorable = !if (!eq(ImmOpStr, "s4_3Imm"), 0, 1);
3317     let isPredicatedNew = isPredNew;
3318     let isPredicatedFalse = isPredNot;
3319
3320     let IClass = 0b1010;
3321
3322     let Inst{27-25} = 0b101;
3323     let Inst{24-21} = MajOp;
3324     let Inst{20-16} = src2;
3325     let Inst{13} = 0b1;
3326     let Inst{12-8} = src3;
3327     let Inst{7} = isPredNew;
3328     let Inst{6-3} = offsetBits;
3329     let Inst{2} = isPredNot;
3330     let Inst{1-0} = src1;
3331   }
3332
3333 multiclass ST_PostInc<string mnemonic, string BaseOp, RegisterClass RC,
3334                       Operand ImmOp, bits<4> MajOp, bit isHalf = 0 > {
3335
3336   let BaseOpcode = "POST_"#BaseOp in {
3337     def S2_#NAME#_pi : T_store_pi <mnemonic, RC, ImmOp, MajOp, isHalf>;
3338
3339     // Predicated
3340     def S2_p#NAME#t_pi : T_pstore_pi <mnemonic, RC, ImmOp, MajOp, isHalf, 0, 0>;
3341     def S2_p#NAME#f_pi : T_pstore_pi <mnemonic, RC, ImmOp, MajOp, isHalf, 1, 0>;
3342
3343     // Predicated new
3344     def S2_p#NAME#tnew_pi : T_pstore_pi <mnemonic, RC, ImmOp, MajOp,
3345                                           isHalf, 0, 1>;
3346     def S2_p#NAME#fnew_pi : T_pstore_pi <mnemonic, RC, ImmOp, MajOp,
3347                                           isHalf, 1, 1>;
3348   }
3349 }
3350
3351 let accessSize = ByteAccess, isCodeGenOnly = 0 in
3352 defm storerb: ST_PostInc <"memb", "STrib", IntRegs, s4_0Imm, 0b1000>;
3353
3354 let accessSize = HalfWordAccess, isCodeGenOnly = 0 in
3355 defm storerh: ST_PostInc <"memh", "STrih", IntRegs, s4_1Imm, 0b1010>;
3356
3357 let accessSize = WordAccess, isCodeGenOnly = 0 in
3358 defm storeri: ST_PostInc <"memw", "STriw", IntRegs, s4_2Imm, 0b1100>;
3359
3360 let accessSize = DoubleWordAccess, isCodeGenOnly = 0 in
3361 defm storerd: ST_PostInc <"memd", "STrid", DoubleRegs, s4_3Imm, 0b1110>;
3362
3363 let accessSize = HalfWordAccess, isNVStorable = 0, isCodeGenOnly = 0 in
3364 defm storerf: ST_PostInc <"memh", "STrih_H", IntRegs, s4_1Imm, 0b1011, 1>;
3365
3366 // Patterns for generating stores, where the address takes different forms:
3367 // - frameindex,,
3368 // - base + offset,
3369 // - simple (base address without offset).
3370 // These would usually be used together (via Storex_pat defined below), but
3371 // in some cases one may want to apply different properties (such as
3372 // AddedComplexity) to the individual patterns.
3373 class Storex_fi_pat<PatFrag Store, PatFrag Value, InstHexagon MI>
3374   : Pat<(Store Value:$Rs, AddrFI:$fi), (MI AddrFI:$fi, 0, Value:$Rs)>;
3375 class Storex_add_pat<PatFrag Store, PatFrag Value, PatFrag ImmPred,
3376                      InstHexagon MI>
3377   : Pat<(Store Value:$Rt, (add (i32 IntRegs:$Rs), ImmPred:$Off)),
3378         (MI IntRegs:$Rs, imm:$Off, Value:$Rt)>;
3379
3380 multiclass Storex_pat<PatFrag Store, PatFrag Value, PatLeaf ImmPred,
3381                       InstHexagon MI> {
3382   def: Storex_fi_pat  <Store, Value, MI>;
3383   def: Storex_add_pat <Store, Value, ImmPred, MI>;
3384 }
3385
3386 def : Pat<(post_truncsti8 (i32 IntRegs:$src1), IntRegs:$src2,
3387                            s4_3ImmPred:$offset),
3388           (S2_storerb_pi IntRegs:$src2, s4_0ImmPred:$offset, IntRegs:$src1)>;
3389
3390 def : Pat<(post_truncsti16 (i32 IntRegs:$src1), IntRegs:$src2,
3391                             s4_3ImmPred:$offset),
3392           (S2_storerh_pi IntRegs:$src2, s4_1ImmPred:$offset, IntRegs:$src1)>;
3393
3394 def : Pat<(post_store (i32 IntRegs:$src1), IntRegs:$src2, s4_2ImmPred:$offset),
3395           (S2_storeri_pi IntRegs:$src2, s4_1ImmPred:$offset, IntRegs:$src1)>;
3396
3397 def : Pat<(post_store (i64 DoubleRegs:$src1), IntRegs:$src2,
3398                        s4_3ImmPred:$offset),
3399           (S2_storerd_pi IntRegs:$src2, s4_3ImmPred:$offset, DoubleRegs:$src1)>;
3400
3401 //===----------------------------------------------------------------------===//
3402 // Template class for post increment stores with register offset.
3403 //===----------------------------------------------------------------------===//
3404 let isNVStorable = 1 in
3405 class T_store_pr <string mnemonic, RegisterClass RC, bits<3> MajOp,
3406                      MemAccessSize AccessSz, bit isHalf = 0>
3407   : STInst <(outs IntRegs:$_dst_),
3408             (ins IntRegs:$src1, ModRegs:$src2, RC:$src3),
3409   mnemonic#"($src1++$src2) = $src3"#!if(isHalf, ".h", ""),
3410   [], "$src1 = $_dst_" > {
3411     bits<5> src1;
3412     bits<1> src2;
3413     bits<5> src3;
3414     let accessSize = AccessSz;
3415
3416     let IClass = 0b1010;
3417
3418     let Inst{27-24} = 0b1101;
3419     let Inst{23-21} = MajOp;
3420     let Inst{20-16} = src1;
3421     let Inst{13} = src2;
3422     let Inst{12-8} = src3;
3423     let Inst{7} = 0b0;
3424   }
3425
3426 let isCodeGenOnly = 0 in {
3427 def S2_storerb_pr : T_store_pr<"memb", IntRegs, 0b000, ByteAccess>;
3428 def S2_storerh_pr : T_store_pr<"memh", IntRegs, 0b010, HalfWordAccess>;
3429 def S2_storeri_pr : T_store_pr<"memw", IntRegs, 0b100, WordAccess>;
3430 def S2_storerd_pr : T_store_pr<"memd", DoubleRegs, 0b110, DoubleWordAccess>;
3431
3432 def S2_storerf_pr : T_store_pr<"memh", IntRegs, 0b011, HalfWordAccess, 1>;
3433 }
3434 let opExtendable = 1, isExtentSigned = 1, isPredicable = 1 in
3435 class T_store_io <string mnemonic, RegisterClass RC, Operand ImmOp,
3436                  bits<3>MajOp, bit isH = 0>
3437   : STInst <(outs),
3438             (ins IntRegs:$src1, ImmOp:$src2, RC:$src3),
3439   mnemonic#"($src1+#$src2) = $src3"#!if(isH,".h","")>,
3440   AddrModeRel, ImmRegRel {
3441     bits<5> src1;
3442     bits<14> src2; // Actual address offset
3443     bits<5> src3;
3444     bits<11> offsetBits; // Represents offset encoding
3445
3446     string ImmOpStr = !cast<string>(ImmOp);
3447
3448     let opExtentBits = !if (!eq(ImmOpStr, "s11_3Ext"), 14,
3449                        !if (!eq(ImmOpStr, "s11_2Ext"), 13,
3450                        !if (!eq(ImmOpStr, "s11_1Ext"), 12,
3451                                         /* s11_0Ext */ 11)));
3452     let offsetBits = !if (!eq(ImmOpStr, "s11_3Ext"), src2{13-3},
3453                      !if (!eq(ImmOpStr, "s11_2Ext"), src2{12-2},
3454                      !if (!eq(ImmOpStr, "s11_1Ext"), src2{11-1},
3455                                       /* s11_0Ext */ src2{10-0})));
3456     let IClass = 0b1010;
3457
3458     let Inst{27} = 0b0;
3459     let Inst{26-25} = offsetBits{10-9};
3460     let Inst{24} = 0b1;
3461     let Inst{23-21} = MajOp;
3462     let Inst{20-16} = src1;
3463     let Inst{13} = offsetBits{8};
3464     let Inst{12-8} = src3;
3465     let Inst{7-0} = offsetBits{7-0};
3466   }
3467
3468 let opExtendable = 2, isPredicated = 1 in
3469 class T_pstore_io <string mnemonic, RegisterClass RC, Operand ImmOp,
3470                    bits<3>MajOp, bit PredNot, bit isPredNew, bit isH = 0>
3471   : STInst <(outs),
3472             (ins PredRegs:$src1, IntRegs:$src2, ImmOp:$src3, RC:$src4),
3473   !if(PredNot, "if (!$src1", "if ($src1")#!if(isPredNew, ".new) ",
3474   ") ")#mnemonic#"($src2+#$src3) = $src4"#!if(isH,".h",""),
3475   [],"",V2LDST_tc_st_SLOT01 >,
3476    AddrModeRel, ImmRegRel {
3477     bits<2> src1;
3478     bits<5> src2;
3479     bits<9> src3; // Actual address offset
3480     bits<5> src4;
3481     bits<6> offsetBits; // Represents offset encoding
3482
3483     let isPredicatedNew = isPredNew;
3484     let isPredicatedFalse = PredNot;
3485
3486     string ImmOpStr = !cast<string>(ImmOp);
3487     let opExtentBits = !if (!eq(ImmOpStr, "u6_3Ext"), 9,
3488                        !if (!eq(ImmOpStr, "u6_2Ext"), 8,
3489                        !if (!eq(ImmOpStr, "u6_1Ext"), 7,
3490                                         /* u6_0Ext */ 6)));
3491     let offsetBits = !if (!eq(ImmOpStr, "u6_3Ext"), src3{8-3},
3492                      !if (!eq(ImmOpStr, "u6_2Ext"), src3{7-2},
3493                      !if (!eq(ImmOpStr, "u6_1Ext"), src3{6-1},
3494                                       /* u6_0Ext */ src3{5-0})));
3495      let IClass = 0b0100;
3496
3497     let Inst{27} = 0b0;
3498     let Inst{26} = PredNot;
3499     let Inst{25} = isPredNew;
3500     let Inst{24} = 0b0;
3501     let Inst{23-21} = MajOp;
3502     let Inst{20-16} = src2;
3503     let Inst{13} = offsetBits{5};
3504     let Inst{12-8} = src4;
3505     let Inst{7-3} = offsetBits{4-0};
3506     let Inst{1-0} = src1;
3507   }
3508
3509 let isExtendable = 1, isNVStorable = 1, hasSideEffects = 0 in
3510 multiclass ST_Idxd<string mnemonic, string CextOp, RegisterClass RC,
3511                  Operand ImmOp, Operand predImmOp, bits<3> MajOp, bit isH = 0> {
3512   let CextOpcode = CextOp, BaseOpcode = CextOp#_indexed in {
3513     def S2_#NAME#_io : T_store_io <mnemonic, RC, ImmOp, MajOp, isH>;
3514
3515     // Predicated
3516     def S2_p#NAME#t_io : T_pstore_io<mnemonic, RC, predImmOp, MajOp, 0, 0, isH>;
3517     def S2_p#NAME#f_io : T_pstore_io<mnemonic, RC, predImmOp, MajOp, 1, 0, isH>;
3518
3519     // Predicated new
3520     def S4_p#NAME#tnew_io : T_pstore_io <mnemonic, RC, predImmOp,
3521                                          MajOp, 0, 1, isH>;
3522     def S4_p#NAME#fnew_io : T_pstore_io <mnemonic, RC, predImmOp,
3523                                          MajOp, 1, 1, isH>;
3524   }
3525 }
3526
3527 let addrMode = BaseImmOffset, InputType = "imm", isCodeGenOnly = 0 in {
3528   let accessSize = ByteAccess in
3529     defm storerb: ST_Idxd < "memb", "STrib", IntRegs, s11_0Ext, u6_0Ext, 0b000>;
3530
3531   let accessSize = HalfWordAccess, opExtentAlign = 1 in
3532     defm storerh: ST_Idxd < "memh", "STrih", IntRegs, s11_1Ext, u6_1Ext, 0b010>;
3533
3534   let accessSize = WordAccess, opExtentAlign = 2 in
3535     defm storeri: ST_Idxd < "memw", "STriw", IntRegs, s11_2Ext, u6_2Ext, 0b100>;
3536
3537   let accessSize = DoubleWordAccess, isNVStorable = 0, opExtentAlign = 3 in
3538     defm storerd: ST_Idxd < "memd", "STrid", DoubleRegs, s11_3Ext,
3539                             u6_3Ext, 0b110>;
3540
3541   let accessSize = HalfWordAccess, opExtentAlign = 1 in
3542     defm storerf: ST_Idxd < "memh", "STrif", IntRegs, s11_1Ext,
3543                             u6_1Ext, 0b011, 1>;
3544 }
3545
3546 class Storex_simple_pat<PatFrag Store, PatFrag Value, InstHexagon MI>
3547   : Pat<(Store Value:$Rt, (i32 IntRegs:$Rs)),
3548         (MI IntRegs:$Rs, 0, Value:$Rt)>;
3549                 
3550 // Regular stores in the DAG have two operands: value and address.
3551 // Atomic stores also have two, but they are reversed: address, value.
3552 // To use atomic stores with the patterns, they need to have their operands
3553 // swapped. This relies on the knowledge that the F.Fragment uses names
3554 // "ptr" and "val".
3555 class SwapSt<PatFrag F>
3556   : PatFrag<(ops node:$val, node:$ptr), F.Fragment>;
3557
3558 def: Storex_simple_pat<SwapSt<atomic_store_8>,  I32, S2_storerb_io>;
3559 def: Storex_simple_pat<SwapSt<atomic_store_16>, I32, S2_storerh_io>;
3560 def: Storex_simple_pat<SwapSt<atomic_store_32>, I32, S2_storeri_io>;
3561 def: Storex_simple_pat<SwapSt<atomic_store_64>, I64, S2_storerd_io>;
3562
3563 def : Pat<(truncstorei8 (i32 IntRegs:$src1), ADDRriS11_0:$addr),
3564           (S2_storerb_io AddrFI:$addr, 0, (i32 IntRegs:$src1))>;
3565
3566 def : Pat<(truncstorei16 (i32 IntRegs:$src1), ADDRriS11_1:$addr),
3567           (S2_storerh_io AddrFI:$addr, 0, (i32 IntRegs:$src1))>;
3568
3569 def : Pat<(store (i32 IntRegs:$src1), ADDRriS11_2:$addr),
3570           (S2_storeri_io AddrFI:$addr, 0, (i32 IntRegs:$src1))>;
3571
3572 def : Pat<(store (i64 DoubleRegs:$src1), ADDRriS11_3:$addr),
3573           (S2_storerd_io AddrFI:$addr, 0, (i64 DoubleRegs:$src1))>;
3574
3575
3576 let AddedComplexity = 10 in {
3577 def : Pat<(truncstorei8 (i32 IntRegs:$src1), (add IntRegs:$src2,
3578                                                   s11_0ExtPred:$offset)),
3579           (S2_storerb_io IntRegs:$src2, s11_0ImmPred:$offset,
3580                          (i32 IntRegs:$src1))>;
3581
3582 def : Pat<(truncstorei16 (i32 IntRegs:$src1), (add IntRegs:$src2,
3583                                                    s11_1ExtPred:$offset)),
3584           (S2_storerh_io IntRegs:$src2, s11_1ImmPred:$offset,
3585                          (i32 IntRegs:$src1))>;
3586
3587 def : Pat<(store (i32 IntRegs:$src1), (add IntRegs:$src2,
3588                                            s11_2ExtPred:$offset)),
3589           (S2_storeri_io IntRegs:$src2, s11_2ImmPred:$offset,
3590                          (i32 IntRegs:$src1))>;
3591
3592 def : Pat<(store (i64 DoubleRegs:$src1), (add IntRegs:$src2,
3593                                               s11_3ExtPred:$offset)),
3594           (S2_storerd_io IntRegs:$src2, s11_3ImmPred:$offset,
3595                          (i64 DoubleRegs:$src1))>;
3596 }
3597
3598 // memh(Rx++#s4:1)=Rt.H
3599
3600 // Store predicate.
3601 let isExtendable = 1, opExtendable = 1, isExtentSigned = 1, opExtentBits = 13,
3602     isCodeGenOnly = 1, isPseudo = 1, hasSideEffects = 0 in
3603 def STriw_pred : STInst<(outs),
3604       (ins IntRegs:$addr, s11_2Ext:$off, PredRegs:$src1),
3605       ".error \"should not emit\"", []>;
3606
3607 // S2_allocframe: Allocate stack frame.
3608 let Defs = [R29, R30], Uses = [R29, R31, R30],
3609     hasSideEffects = 0, accessSize = DoubleWordAccess, isCodeGenOnly = 0 in
3610 def S2_allocframe: ST0Inst <
3611   (outs), (ins u11_3Imm:$u11_3),
3612   "allocframe(#$u11_3)" > {
3613     bits<14> u11_3;
3614
3615     let IClass = 0b1010;
3616     let Inst{27-16} = 0b000010011101;
3617     let Inst{13-11} = 0b000;
3618     let Inst{10-0} = u11_3{13-3};
3619   }
3620
3621 // S2_storer[bhwdf]_pci: Store byte/half/word/double.
3622 // S2_storer[bhwdf]_pci -> S2_storerbnew_pci
3623 let Uses = [CS], isNVStorable = 1 in
3624 class T_store_pci <string mnemonic, RegisterClass RC,
3625                          Operand Imm, bits<4>MajOp,
3626                          MemAccessSize AlignSize, string RegSrc = "Rt">
3627   : STInst <(outs IntRegs:$_dst_),
3628   (ins IntRegs:$Rz, Imm:$offset, ModRegs:$Mu, RC:$Rt),
3629   #mnemonic#"($Rz ++ #$offset:circ($Mu)) = $"#RegSrc#"",
3630   [] ,
3631   "$Rz = $_dst_" > {
3632     bits<5> Rz;
3633     bits<7> offset;
3634     bits<1> Mu;
3635     bits<5> Rt;
3636     let accessSize = AlignSize;
3637
3638     let IClass = 0b1010;
3639     let Inst{27-25} = 0b100;
3640     let Inst{24-21} = MajOp;
3641     let Inst{20-16} = Rz;
3642     let Inst{13} = Mu;
3643     let Inst{12-8} = Rt;
3644     let Inst{7} = 0b0;
3645     let Inst{6-3} =
3646       !if (!eq(!cast<string>(AlignSize), "DoubleWordAccess"), offset{6-3},
3647       !if (!eq(!cast<string>(AlignSize), "WordAccess"),       offset{5-2},
3648       !if (!eq(!cast<string>(AlignSize), "HalfWordAccess"),   offset{4-1},
3649                                        /* ByteAccess */       offset{3-0})));
3650     let Inst{1} = 0b0;
3651   }
3652
3653 let isCodeGenOnly = 0 in {
3654 def S2_storerb_pci : T_store_pci<"memb", IntRegs, s4_0Imm, 0b1000,
3655                                         ByteAccess>;
3656 def S2_storerh_pci : T_store_pci<"memh", IntRegs, s4_1Imm, 0b1010,
3657                                         HalfWordAccess>;
3658 def S2_storerf_pci : T_store_pci<"memh", IntRegs, s4_1Imm, 0b1011,
3659                                         HalfWordAccess, "Rt.h">;
3660 def S2_storeri_pci : T_store_pci<"memw", IntRegs, s4_2Imm, 0b1100,
3661                                         WordAccess>;
3662 def S2_storerd_pci : T_store_pci<"memd", DoubleRegs, s4_3Imm, 0b1110,
3663                                         DoubleWordAccess>;
3664 }
3665
3666 let Uses = [CS], isNewValue = 1, mayStore = 1, isNVStore = 1, opNewValue = 4 in
3667 class T_storenew_pci <string mnemonic, Operand Imm,
3668                              bits<2>MajOp, MemAccessSize AlignSize>
3669   : NVInst < (outs IntRegs:$_dst_),
3670   (ins IntRegs:$Rz, Imm:$offset, ModRegs:$Mu, IntRegs:$Nt),
3671   #mnemonic#"($Rz ++ #$offset:circ($Mu)) = $Nt.new",
3672   [],
3673   "$Rz = $_dst_"> {
3674     bits<5> Rz;
3675     bits<6> offset;
3676     bits<1> Mu;
3677     bits<3> Nt;
3678
3679     let accessSize = AlignSize;
3680
3681     let IClass = 0b1010;
3682     let Inst{27-21} = 0b1001101;
3683     let Inst{20-16} = Rz;
3684     let Inst{13} = Mu;
3685     let Inst{12-11} = MajOp;
3686     let Inst{10-8} = Nt;
3687     let Inst{7} = 0b0;
3688     let Inst{6-3} =
3689       !if (!eq(!cast<string>(AlignSize), "WordAccess"),     offset{5-2},
3690       !if (!eq(!cast<string>(AlignSize), "HalfWordAccess"), offset{4-1},
3691                                        /* ByteAccess */     offset{3-0}));
3692     let Inst{1} = 0b0;
3693   }
3694 let isCodeGenOnly = 0 in {
3695 def S2_storerbnew_pci : T_storenew_pci <"memb", s4_0Imm, 0b00, ByteAccess>;
3696 def S2_storerhnew_pci : T_storenew_pci <"memh", s4_1Imm, 0b01, HalfWordAccess>;
3697 def S2_storerinew_pci : T_storenew_pci <"memw", s4_2Imm, 0b10, WordAccess>;
3698 }
3699
3700 //===----------------------------------------------------------------------===//
3701 // Circular stores with auto-increment register
3702 //===----------------------------------------------------------------------===//
3703 let Uses = [CS], isNVStorable = 1, isCodeGenOnly = 0 in
3704 class T_store_pcr <string mnemonic, RegisterClass RC, bits<4>MajOp,
3705                                MemAccessSize AlignSize, string RegSrc = "Rt">
3706   : STInst <(outs IntRegs:$_dst_),
3707   (ins IntRegs:$Rz, ModRegs:$Mu, RC:$Rt),
3708   #mnemonic#"($Rz ++ I:circ($Mu)) = $"#RegSrc#"",
3709   [],
3710   "$Rz = $_dst_" > {
3711     bits<5> Rz;
3712     bits<1> Mu;
3713     bits<5> Rt;
3714
3715     let accessSize = AlignSize;
3716
3717     let IClass = 0b1010;
3718     let Inst{27-25} = 0b100;
3719     let Inst{24-21} = MajOp;
3720     let Inst{20-16} = Rz;
3721     let Inst{13} = Mu;
3722     let Inst{12-8} = Rt;
3723     let Inst{7} = 0b0;
3724     let Inst{1} = 0b1;
3725   }
3726
3727 let isCodeGenOnly = 0 in {
3728 def S2_storerb_pcr : T_store_pcr<"memb", IntRegs, 0b1000, ByteAccess>;
3729 def S2_storerh_pcr : T_store_pcr<"memh", IntRegs, 0b1010, HalfWordAccess>;
3730 def S2_storeri_pcr : T_store_pcr<"memw", IntRegs, 0b1100, WordAccess>;
3731 def S2_storerd_pcr : T_store_pcr<"memd", DoubleRegs, 0b1110, DoubleWordAccess>;
3732 def S2_storerf_pcr : T_store_pcr<"memh", IntRegs, 0b1011,
3733                                  HalfWordAccess, "Rt.h">;
3734 }
3735
3736 //===----------------------------------------------------------------------===//
3737 // Circular .new stores with auto-increment register
3738 //===----------------------------------------------------------------------===//
3739 let Uses = [CS], isNewValue = 1, mayStore = 1, isNVStore = 1, opNewValue = 3 in
3740 class T_storenew_pcr <string mnemonic, bits<2>MajOp,
3741                                    MemAccessSize AlignSize>
3742   : NVInst <(outs IntRegs:$_dst_),
3743   (ins IntRegs:$Rz, ModRegs:$Mu, IntRegs:$Nt),
3744   #mnemonic#"($Rz ++ I:circ($Mu)) = $Nt.new" ,
3745   [] ,
3746   "$Rz = $_dst_"> {
3747     bits<5> Rz;
3748     bits<1> Mu;
3749     bits<3> Nt;
3750
3751     let accessSize = AlignSize;
3752
3753     let IClass = 0b1010;
3754     let Inst{27-21} = 0b1001101;
3755     let Inst{20-16} = Rz;
3756     let Inst{13} = Mu;
3757     let Inst{12-11} = MajOp;
3758     let Inst{10-8} = Nt;
3759     let Inst{7} = 0b0;
3760     let Inst{1} = 0b1;
3761   }
3762
3763 let isCodeGenOnly = 0 in {
3764 def S2_storerbnew_pcr : T_storenew_pcr <"memb", 0b00, ByteAccess>;
3765 def S2_storerhnew_pcr : T_storenew_pcr <"memh", 0b01, HalfWordAccess>;
3766 def S2_storerinew_pcr : T_storenew_pcr <"memw", 0b10, WordAccess>;
3767 }
3768
3769 //===----------------------------------------------------------------------===//
3770 // Bit-reversed stores with auto-increment register
3771 //===----------------------------------------------------------------------===//
3772 let hasSideEffects = 0 in
3773 class T_store_pbr<string mnemonic, RegisterClass RC,
3774                             MemAccessSize addrSize, bits<3> majOp,
3775                             bit isHalf = 0>
3776   : STInst
3777     <(outs IntRegs:$_dst_),
3778      (ins IntRegs:$Rz, ModRegs:$Mu, RC:$src),
3779      #mnemonic#"($Rz ++ $Mu:brev) = $src"#!if (!eq(isHalf, 1), ".h", ""),
3780      [], "$Rz = $_dst_" > {
3781
3782       let accessSize = addrSize;
3783
3784       bits<5> Rz;
3785       bits<1> Mu;
3786       bits<5> src;
3787
3788       let IClass = 0b1010;
3789
3790       let Inst{27-24} = 0b1111;
3791       let Inst{23-21} = majOp;
3792       let Inst{7} = 0b0;
3793       let Inst{20-16} = Rz;
3794       let Inst{13} = Mu;
3795       let Inst{12-8} = src;
3796     }
3797
3798 let isNVStorable = 1, isCodeGenOnly = 0 in {
3799   let BaseOpcode = "S2_storerb_pbr" in
3800   def S2_storerb_pbr : T_store_pbr<"memb", IntRegs, ByteAccess,
3801                                              0b000>, NewValueRel;
3802   let BaseOpcode = "S2_storerh_pbr" in
3803   def S2_storerh_pbr : T_store_pbr<"memh", IntRegs, HalfWordAccess,
3804                                              0b010>, NewValueRel;
3805   let BaseOpcode = "S2_storeri_pbr" in
3806   def S2_storeri_pbr : T_store_pbr<"memw", IntRegs, WordAccess,
3807                                              0b100>, NewValueRel;
3808 }
3809 let isCodeGenOnly = 0 in {
3810 def S2_storerf_pbr : T_store_pbr<"memh", IntRegs, HalfWordAccess, 0b011, 1>;
3811 def S2_storerd_pbr : T_store_pbr<"memd", DoubleRegs, DoubleWordAccess, 0b110>;
3812 }
3813
3814 //===----------------------------------------------------------------------===//
3815 // Bit-reversed .new stores with auto-increment register
3816 //===----------------------------------------------------------------------===//
3817 let isNewValue = 1, mayStore = 1, isNVStore = 1, opNewValue = 3,
3818     hasSideEffects = 0 in
3819 class T_storenew_pbr<string mnemonic, MemAccessSize addrSize, bits<2> majOp>
3820   : NVInst <(outs IntRegs:$_dst_),
3821             (ins IntRegs:$Rz, ModRegs:$Mu, IntRegs:$Nt),
3822      #mnemonic#"($Rz ++ $Mu:brev) = $Nt.new", [],
3823      "$Rz = $_dst_">, NewValueRel {
3824     let accessSize = addrSize;
3825     bits<5> Rz;
3826     bits<1> Mu;
3827     bits<3> Nt;
3828
3829     let IClass = 0b1010;
3830
3831     let Inst{27-21} = 0b1111101;
3832     let Inst{12-11} = majOp;
3833     let Inst{7} = 0b0;
3834     let Inst{20-16} = Rz;
3835     let Inst{13} = Mu;
3836     let Inst{10-8} = Nt;
3837   }
3838
3839 let BaseOpcode = "S2_storerb_pbr", isCodeGenOnly = 0 in
3840 def S2_storerbnew_pbr : T_storenew_pbr<"memb", ByteAccess, 0b00>;
3841
3842 let BaseOpcode = "S2_storerh_pbr", isCodeGenOnly = 0 in
3843 def S2_storerhnew_pbr : T_storenew_pbr<"memh", HalfWordAccess, 0b01>;
3844
3845 let BaseOpcode = "S2_storeri_pbr", isCodeGenOnly = 0 in
3846 def S2_storerinew_pbr : T_storenew_pbr<"memw", WordAccess, 0b10>;
3847
3848 //===----------------------------------------------------------------------===//
3849 // ST -
3850 //===----------------------------------------------------------------------===//
3851
3852 //===----------------------------------------------------------------------===//
3853 // STYPE/ALU +
3854 //===----------------------------------------------------------------------===//
3855 // Logical NOT.
3856 def NOT_rr64 : ALU64_rr<(outs DoubleRegs:$dst), (ins DoubleRegs:$src1),
3857                "$dst = not($src1)",
3858                [(set (i64 DoubleRegs:$dst), (not (i64 DoubleRegs:$src1)))]>;
3859
3860
3861 //===----------------------------------------------------------------------===//
3862 // STYPE/ALU -
3863 //===----------------------------------------------------------------------===//
3864
3865 let hasSideEffects = 0 in
3866 class T_S2op_1 <string mnemonic, bits<4> RegTyBits, RegisterClass RCOut,
3867                 RegisterClass RCIn, bits<2> MajOp, bits<3> MinOp, bit isSat>
3868   : SInst <(outs RCOut:$dst), (ins RCIn:$src),
3869   "$dst = "#mnemonic#"($src)"#!if(isSat, ":sat", ""),
3870   [], "", S_2op_tc_1_SLOT23 > {
3871     bits<5> dst;
3872     bits<5> src;
3873
3874     let IClass = 0b1000;
3875
3876     let Inst{27-24} = RegTyBits;
3877     let Inst{23-22} = MajOp;
3878     let Inst{21} = 0b0;
3879     let Inst{20-16} = src;
3880     let Inst{7-5} = MinOp;
3881     let Inst{4-0} = dst;
3882   }
3883
3884 class T_S2op_1_di <string mnemonic, bits<2> MajOp, bits<3> MinOp>
3885   : T_S2op_1 <mnemonic, 0b0100, DoubleRegs, IntRegs, MajOp, MinOp, 0>;
3886
3887 let hasNewValue = 1 in
3888 class T_S2op_1_id <string mnemonic, bits<2> MajOp, bits<3> MinOp, bit isSat = 0>
3889   : T_S2op_1 <mnemonic, 0b1000, IntRegs, DoubleRegs, MajOp, MinOp, isSat>;
3890
3891 let hasNewValue = 1 in
3892 class T_S2op_1_ii <string mnemonic, bits<2> MajOp, bits<3> MinOp, bit isSat = 0>
3893   : T_S2op_1 <mnemonic, 0b1100, IntRegs, IntRegs, MajOp, MinOp, isSat>;
3894
3895 // Vector sign/zero extend
3896 let isReMaterializable = 1, isAsCheapAsAMove = 1, isCodeGenOnly = 0 in {
3897   def S2_vsxtbh : T_S2op_1_di <"vsxtbh", 0b00, 0b000>;
3898   def S2_vsxthw : T_S2op_1_di <"vsxthw", 0b00, 0b100>;
3899   def S2_vzxtbh : T_S2op_1_di <"vzxtbh", 0b00, 0b010>;
3900   def S2_vzxthw : T_S2op_1_di <"vzxthw", 0b00, 0b110>;
3901 }
3902
3903 // Vector splat bytes/halfwords
3904 let isReMaterializable = 1, isAsCheapAsAMove = 1, isCodeGenOnly = 0 in {
3905   def S2_vsplatrb : T_S2op_1_ii <"vsplatb", 0b01, 0b111>;
3906   def S2_vsplatrh : T_S2op_1_di <"vsplath", 0b01, 0b010>;
3907 }
3908
3909 // Sign extend word to doubleword
3910 let isCodeGenOnly = 0 in
3911 def A2_sxtw   : T_S2op_1_di <"sxtw", 0b01, 0b000>;
3912
3913 def: Pat <(i64 (sext I32:$src)), (A2_sxtw I32:$src)>;
3914
3915 // Vector saturate and pack
3916 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
3917   def S2_svsathb  : T_S2op_1_ii <"vsathb", 0b10, 0b000>;
3918   def S2_svsathub : T_S2op_1_ii <"vsathub", 0b10, 0b010>;
3919   def S2_vsathb   : T_S2op_1_id <"vsathb", 0b00, 0b110>;
3920   def S2_vsathub  : T_S2op_1_id <"vsathub", 0b00, 0b000>;
3921   def S2_vsatwh   : T_S2op_1_id <"vsatwh", 0b00, 0b010>;
3922   def S2_vsatwuh  : T_S2op_1_id <"vsatwuh", 0b00, 0b100>;
3923 }
3924
3925 // Vector truncate
3926 let isCodeGenOnly = 0 in {
3927 def S2_vtrunohb : T_S2op_1_id <"vtrunohb", 0b10, 0b000>;
3928 def S2_vtrunehb : T_S2op_1_id <"vtrunehb", 0b10, 0b010>;
3929 }
3930
3931 // Swizzle the bytes of a word
3932 let isCodeGenOnly = 0 in
3933 def A2_swiz : T_S2op_1_ii <"swiz", 0b10, 0b111>;
3934
3935 // Saturate
3936 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
3937   def A2_sat   : T_S2op_1_id <"sat", 0b11, 0b000>;
3938   def A2_satb  : T_S2op_1_ii <"satb", 0b11, 0b111>;
3939   def A2_satub : T_S2op_1_ii <"satub", 0b11, 0b110>;
3940   def A2_sath  : T_S2op_1_ii <"sath", 0b11, 0b100>;
3941   def A2_satuh : T_S2op_1_ii <"satuh", 0b11, 0b101>;
3942   def A2_roundsat : T_S2op_1_id <"round", 0b11, 0b001, 0b1>;
3943 }
3944
3945 let Itinerary = S_2op_tc_2_SLOT23, isCodeGenOnly = 0 in {
3946   // Vector round and pack
3947   def S2_vrndpackwh   : T_S2op_1_id <"vrndwh", 0b10, 0b100>;
3948
3949   let Defs = [USR_OVF] in
3950   def S2_vrndpackwhs  : T_S2op_1_id <"vrndwh", 0b10, 0b110, 1>;
3951
3952   // Bit reverse
3953   def S2_brev : T_S2op_1_ii <"brev", 0b01, 0b110>;
3954
3955   // Absolute value word
3956   def A2_abs    : T_S2op_1_ii <"abs", 0b10, 0b100>;
3957
3958   let Defs = [USR_OVF] in
3959   def A2_abssat : T_S2op_1_ii <"abs", 0b10, 0b101, 1>;
3960
3961   // Negate with saturation
3962   let Defs = [USR_OVF] in
3963   def A2_negsat : T_S2op_1_ii <"neg", 0b10, 0b110, 1>;
3964 }
3965
3966 def: Pat<(i32 (select (i1 (setlt (i32 IntRegs:$src), 0)),
3967                       (i32 (sub 0, (i32 IntRegs:$src))),
3968                       (i32 IntRegs:$src))),
3969          (A2_abs IntRegs:$src)>;
3970
3971 let AddedComplexity = 50 in
3972 def: Pat<(i32 (xor (add (sra (i32 IntRegs:$src), (i32 31)),
3973                         (i32 IntRegs:$src)),
3974                    (sra (i32 IntRegs:$src), (i32 31)))),
3975          (A2_abs IntRegs:$src)>;
3976
3977 class T_S2op_2 <string mnemonic, bits<4> RegTyBits, RegisterClass RCOut,
3978                 RegisterClass RCIn, bits<3> MajOp, bits<3> MinOp,
3979                 bit isSat, bit isRnd, list<dag> pattern = []>
3980   : SInst <(outs RCOut:$dst),
3981   (ins RCIn:$src, u5Imm:$u5),
3982   "$dst = "#mnemonic#"($src, #$u5)"#!if(isSat, ":sat", "")
3983                                    #!if(isRnd, ":rnd", ""),
3984   pattern, "", S_2op_tc_2_SLOT23> {
3985     bits<5> dst;
3986     bits<5> src;
3987     bits<5> u5;
3988
3989     let IClass = 0b1000;
3990
3991     let Inst{27-24} = RegTyBits;
3992     let Inst{23-21} = MajOp;
3993     let Inst{20-16} = src;
3994     let Inst{13} = 0b0;
3995     let Inst{12-8} = u5;
3996     let Inst{7-5} = MinOp;
3997     let Inst{4-0} = dst;
3998   }
3999
4000 class T_S2op_2_di <string mnemonic, bits<3> MajOp, bits<3> MinOp>
4001   : T_S2op_2 <mnemonic, 0b1000, DoubleRegs, IntRegs, MajOp, MinOp, 0, 0>;
4002
4003 let hasNewValue = 1 in
4004 class T_S2op_2_id <string mnemonic, bits<3> MajOp, bits<3> MinOp>
4005   : T_S2op_2 <mnemonic, 0b1000, IntRegs, DoubleRegs, MajOp, MinOp, 0, 0>;
4006   
4007 let hasNewValue = 1 in
4008 class T_S2op_2_ii <string mnemonic, bits<3> MajOp, bits<3> MinOp,
4009                    bit isSat = 0, bit isRnd = 0, list<dag> pattern = []>
4010   : T_S2op_2 <mnemonic, 0b1100, IntRegs, IntRegs, MajOp, MinOp,
4011               isSat, isRnd, pattern>;
4012
4013 class T_S2op_shift <string mnemonic, bits<3> MajOp, bits<3> MinOp, SDNode OpNd>
4014   : T_S2op_2_ii <mnemonic, MajOp, MinOp, 0, 0,
4015     [(set (i32 IntRegs:$dst), (OpNd (i32 IntRegs:$src),
4016                                     (u5ImmPred:$u5)))]>;
4017
4018 // Vector arithmetic shift right by immediate with truncate and pack
4019 let isCodeGenOnly = 0 in
4020 def S2_asr_i_svw_trun : T_S2op_2_id <"vasrw", 0b110, 0b010>;
4021
4022 // Arithmetic/logical shift right/left by immediate
4023 let Itinerary = S_2op_tc_1_SLOT23, isCodeGenOnly = 0 in {
4024   def S2_asr_i_r : T_S2op_shift <"asr", 0b000, 0b000, sra>;
4025   def S2_lsr_i_r : T_S2op_shift <"lsr", 0b000, 0b001, srl>;
4026   def S2_asl_i_r : T_S2op_shift <"asl", 0b000, 0b010, shl>;
4027 }
4028
4029 // Shift left by immediate with saturation
4030 let Defs = [USR_OVF], isCodeGenOnly = 0 in
4031 def S2_asl_i_r_sat : T_S2op_2_ii <"asl", 0b010, 0b010, 1>;
4032
4033 // Shift right with round
4034 let isCodeGenOnly = 0 in
4035 def S2_asr_i_r_rnd : T_S2op_2_ii <"asr", 0b010, 0b000, 0, 1>;
4036
4037 def S2_asr_i_r_rnd_goodsyntax
4038   : SInst <(outs IntRegs:$dst), (ins  IntRegs:$src, u5Imm:$u5),
4039   "$dst = asrrnd($src, #$u5)",
4040   [], "", S_2op_tc_1_SLOT23>;
4041
4042 def: Pat<(i32 (sra (i32 (add (i32 (sra I32:$src1, u5ImmPred:$src2)),
4043                              (i32 1))),
4044                    (i32 1))),
4045          (S2_asr_i_r_rnd IntRegs:$src1, u5ImmPred:$src2)>;
4046
4047 class T_S2op_3<string opc, bits<2>MajOp, bits<3>minOp, bits<1> sat = 0>
4048   : SInst<(outs DoubleRegs:$Rdd), (ins DoubleRegs:$Rss),
4049            "$Rdd = "#opc#"($Rss)"#!if(!eq(sat, 1),":sat","")> {
4050   bits<5> Rss;
4051   bits<5> Rdd;
4052   let IClass = 0b1000;
4053   let Inst{27-24} = 0;
4054   let Inst{23-22} = MajOp;
4055   let Inst{20-16} = Rss;
4056   let Inst{7-5} = minOp;
4057   let Inst{4-0} = Rdd;
4058 }
4059
4060 let isCodeGenOnly = 0 in {
4061 def A2_absp : T_S2op_3 <"abs", 0b10, 0b110>;
4062 def A2_negp : T_S2op_3 <"neg", 0b10, 0b101>;
4063 def A2_notp : T_S2op_3 <"not", 0b10, 0b100>;
4064 }
4065
4066 // Innterleave/deinterleave
4067 let isCodeGenOnly = 0 in {
4068 def S2_interleave   : T_S2op_3 <"interleave",   0b11, 0b101>;
4069 def S2_deinterleave : T_S2op_3 <"deinterleave", 0b11, 0b100>;
4070 }
4071
4072 // Vector Complex conjugate
4073 let isCodeGenOnly = 0 in
4074 def A2_vconj : T_S2op_3 <"vconj", 0b10, 0b111, 1>;
4075
4076 // Vector saturate without pack
4077 let isCodeGenOnly = 0 in {
4078 def S2_vsathb_nopack  : T_S2op_3 <"vsathb",  0b00, 0b111>;
4079 def S2_vsathub_nopack : T_S2op_3 <"vsathub", 0b00, 0b100>;
4080 def S2_vsatwh_nopack  : T_S2op_3 <"vsatwh",  0b00, 0b110>;
4081 def S2_vsatwuh_nopack : T_S2op_3 <"vsatwuh", 0b00, 0b101>;
4082 }
4083
4084 // Vector absolute value halfwords with and without saturation
4085 // Rdd64=vabsh(Rss64)[:sat]
4086 let isCodeGenOnly = 0 in {
4087 def A2_vabsh    : T_S2op_3 <"vabsh", 0b01, 0b100>;
4088 def A2_vabshsat : T_S2op_3 <"vabsh", 0b01, 0b101, 1>;
4089 }
4090
4091 // Vector absolute value words with and without saturation
4092 let isCodeGenOnly = 0 in {
4093 def A2_vabsw    : T_S2op_3 <"vabsw", 0b01, 0b110>;
4094 def A2_vabswsat : T_S2op_3 <"vabsw", 0b01, 0b111, 1>;
4095 }
4096
4097 //===----------------------------------------------------------------------===//
4098 // STYPE/BIT +
4099 //===----------------------------------------------------------------------===//
4100 // Bit count
4101
4102 let hasSideEffects = 0, hasNewValue = 1 in
4103 class T_COUNT_LEADING<string MnOp, bits<3> MajOp, bits<3> MinOp, bit Is32,
4104                 dag Out, dag Inp>
4105     : SInst<Out, Inp, "$Rd = "#MnOp#"($Rs)", [], "", S_2op_tc_1_SLOT23> {
4106   bits<5> Rs;
4107   bits<5> Rd;
4108   let IClass = 0b1000;
4109   let Inst{27} = 0b1;
4110   let Inst{26} = Is32;
4111   let Inst{25-24} = 0b00;
4112   let Inst{23-21} = MajOp;
4113   let Inst{20-16} = Rs;
4114   let Inst{7-5} = MinOp;
4115   let Inst{4-0} = Rd;
4116 }
4117
4118 class T_COUNT_LEADING_32<string MnOp, bits<3> MajOp, bits<3> MinOp>
4119     : T_COUNT_LEADING<MnOp, MajOp, MinOp, 0b1,
4120                       (outs IntRegs:$Rd), (ins IntRegs:$Rs)>;
4121
4122 class T_COUNT_LEADING_64<string MnOp, bits<3> MajOp, bits<3> MinOp>
4123     : T_COUNT_LEADING<MnOp, MajOp, MinOp, 0b0,
4124                       (outs IntRegs:$Rd), (ins DoubleRegs:$Rs)>;
4125
4126 let isCodeGenOnly = 0 in {
4127 def S2_cl0     : T_COUNT_LEADING_32<"cl0",     0b000, 0b101>;
4128 def S2_cl1     : T_COUNT_LEADING_32<"cl1",     0b000, 0b110>;
4129 def S2_ct0     : T_COUNT_LEADING_32<"ct0",     0b010, 0b100>;
4130 def S2_ct1     : T_COUNT_LEADING_32<"ct1",     0b010, 0b101>;
4131 def S2_cl0p    : T_COUNT_LEADING_64<"cl0",     0b010, 0b010>;
4132 def S2_cl1p    : T_COUNT_LEADING_64<"cl1",     0b010, 0b100>;
4133 def S2_clb     : T_COUNT_LEADING_32<"clb",     0b000, 0b100>;
4134 def S2_clbp    : T_COUNT_LEADING_64<"clb",     0b010, 0b000>;
4135 def S2_clbnorm : T_COUNT_LEADING_32<"normamt", 0b000, 0b111>;
4136 }
4137
4138 def: Pat<(i32 (ctlz I32:$Rs)),                (S2_cl0 I32:$Rs)>;
4139 def: Pat<(i32 (ctlz (not I32:$Rs))),          (S2_cl1 I32:$Rs)>;
4140 def: Pat<(i32 (cttz I32:$Rs)),                (S2_ct0 I32:$Rs)>;
4141 def: Pat<(i32 (cttz (not I32:$Rs))),          (S2_ct1 I32:$Rs)>;
4142 def: Pat<(i32 (trunc (ctlz I64:$Rss))),       (S2_cl0p I64:$Rss)>;
4143 def: Pat<(i32 (trunc (ctlz (not I64:$Rss)))), (S2_cl1p I64:$Rss)>;
4144
4145 // Bit set/clear/toggle
4146
4147 let hasSideEffects = 0, hasNewValue = 1 in
4148 class T_SCT_BIT_IMM<string MnOp, bits<3> MinOp>
4149     : SInst<(outs IntRegs:$Rd), (ins IntRegs:$Rs, u5Imm:$u5),
4150             "$Rd = "#MnOp#"($Rs, #$u5)", [], "", S_2op_tc_1_SLOT23> {
4151   bits<5> Rd;
4152   bits<5> Rs;
4153   bits<5> u5;
4154   let IClass = 0b1000;
4155   let Inst{27-21} = 0b1100110;
4156   let Inst{20-16} = Rs;
4157   let Inst{13} = 0b0;
4158   let Inst{12-8} = u5;
4159   let Inst{7-5} = MinOp;
4160   let Inst{4-0} = Rd;
4161 }
4162
4163 let hasSideEffects = 0, hasNewValue = 1 in
4164 class T_SCT_BIT_REG<string MnOp, bits<2> MinOp>
4165     : SInst<(outs IntRegs:$Rd), (ins IntRegs:$Rs, IntRegs:$Rt),
4166             "$Rd = "#MnOp#"($Rs, $Rt)", [], "", S_3op_tc_1_SLOT23> {
4167   bits<5> Rd;
4168   bits<5> Rs;
4169   bits<5> Rt;
4170   let IClass = 0b1100;
4171   let Inst{27-22} = 0b011010;
4172   let Inst{20-16} = Rs;
4173   let Inst{12-8} = Rt;
4174   let Inst{7-6} = MinOp;
4175   let Inst{4-0} = Rd;
4176 }
4177
4178 let isCodeGenOnly = 0 in {
4179 def S2_clrbit_i    : T_SCT_BIT_IMM<"clrbit",    0b001>;
4180 def S2_setbit_i    : T_SCT_BIT_IMM<"setbit",    0b000>;
4181 def S2_togglebit_i : T_SCT_BIT_IMM<"togglebit", 0b010>;
4182 def S2_clrbit_r    : T_SCT_BIT_REG<"clrbit",    0b01>;
4183 def S2_setbit_r    : T_SCT_BIT_REG<"setbit",    0b00>;
4184 def S2_togglebit_r : T_SCT_BIT_REG<"togglebit", 0b10>;
4185 }
4186
4187 def: Pat<(i32 (and (i32 IntRegs:$Rs), (not (shl 1, u5ImmPred:$u5)))),
4188          (S2_clrbit_i IntRegs:$Rs, u5ImmPred:$u5)>;
4189 def: Pat<(i32 (or (i32 IntRegs:$Rs), (shl 1, u5ImmPred:$u5))),
4190          (S2_setbit_i IntRegs:$Rs, u5ImmPred:$u5)>;
4191 def: Pat<(i32 (xor (i32 IntRegs:$Rs), (shl 1, u5ImmPred:$u5))),
4192          (S2_togglebit_i IntRegs:$Rs, u5ImmPred:$u5)>;
4193 def: Pat<(i32 (and (i32 IntRegs:$Rs), (not (shl 1, (i32 IntRegs:$Rt))))),
4194          (S2_clrbit_r IntRegs:$Rs, IntRegs:$Rt)>;
4195 def: Pat<(i32 (or (i32 IntRegs:$Rs), (shl 1, (i32 IntRegs:$Rt)))),
4196          (S2_setbit_r IntRegs:$Rs, IntRegs:$Rt)>;
4197 def: Pat<(i32 (xor (i32 IntRegs:$Rs), (shl 1, (i32 IntRegs:$Rt)))),
4198          (S2_togglebit_r IntRegs:$Rs, IntRegs:$Rt)>;
4199
4200 // Bit test
4201
4202 let hasSideEffects = 0 in
4203 class T_TEST_BIT_IMM<string MnOp, bits<3> MajOp>
4204     : SInst<(outs PredRegs:$Pd), (ins IntRegs:$Rs, u5Imm:$u5),
4205             "$Pd = "#MnOp#"($Rs, #$u5)",
4206             [], "", S_2op_tc_2early_SLOT23> {
4207   bits<2> Pd;
4208   bits<5> Rs;
4209   bits<5> u5;
4210   let IClass = 0b1000;
4211   let Inst{27-24} = 0b0101;
4212   let Inst{23-21} = MajOp;
4213   let Inst{20-16} = Rs;
4214   let Inst{13} = 0;
4215   let Inst{12-8} = u5;
4216   let Inst{1-0} = Pd;
4217 }
4218
4219 let hasSideEffects = 0 in
4220 class T_TEST_BIT_REG<string MnOp, bit IsNeg>
4221     : SInst<(outs PredRegs:$Pd), (ins IntRegs:$Rs, IntRegs:$Rt),
4222             "$Pd = "#MnOp#"($Rs, $Rt)",
4223             [], "", S_3op_tc_2early_SLOT23> {
4224   bits<2> Pd;
4225   bits<5> Rs;
4226   bits<5> Rt;
4227   let IClass = 0b1100;
4228   let Inst{27-22} = 0b011100;
4229   let Inst{21} = IsNeg;
4230   let Inst{20-16} = Rs;
4231   let Inst{12-8} = Rt;
4232   let Inst{1-0} = Pd;
4233 }
4234
4235 let isCodeGenOnly = 0 in {
4236 def S2_tstbit_i : T_TEST_BIT_IMM<"tstbit", 0b000>;
4237 def S2_tstbit_r : T_TEST_BIT_REG<"tstbit", 0>;
4238 }
4239
4240 let AddedComplexity = 20 in { // Complexity greater than cmp reg-imm.
4241   def: Pat<(i1 (setne (and (shl 1, u5ImmPred:$u5), (i32 IntRegs:$Rs)), 0)),
4242            (S2_tstbit_i IntRegs:$Rs, u5ImmPred:$u5)>;
4243   def: Pat<(i1 (setne (and (shl 1, (i32 IntRegs:$Rt)), (i32 IntRegs:$Rs)), 0)),
4244            (S2_tstbit_r IntRegs:$Rs, IntRegs:$Rt)>;
4245   def: Pat<(i1 (trunc (i32 IntRegs:$Rs))),
4246            (S2_tstbit_i IntRegs:$Rs, 0)>;
4247   def: Pat<(i1 (trunc (i64 DoubleRegs:$Rs))),
4248            (S2_tstbit_i (LoReg DoubleRegs:$Rs), 0)>;
4249 }
4250 let hasSideEffects = 0 in
4251 class T_TEST_BITS_IMM<string MnOp, bits<2> MajOp, bit IsNeg>
4252     : SInst<(outs PredRegs:$Pd), (ins IntRegs:$Rs, u6Imm:$u6),
4253             "$Pd = "#MnOp#"($Rs, #$u6)",
4254             [], "", S_2op_tc_2early_SLOT23> {
4255   bits<2> Pd;
4256   bits<5> Rs;
4257   bits<6> u6;
4258   let IClass = 0b1000;
4259   let Inst{27-24} = 0b0101;
4260   let Inst{23-22} = MajOp;
4261   let Inst{21} = IsNeg;
4262   let Inst{20-16} = Rs;
4263   let Inst{13-8} = u6;
4264   let Inst{1-0} = Pd;
4265 }
4266
4267 let hasSideEffects = 0 in
4268 class T_TEST_BITS_REG<string MnOp, bits<2> MajOp, bit IsNeg>
4269     : SInst<(outs PredRegs:$Pd), (ins IntRegs:$Rs, IntRegs:$Rt),
4270             "$Pd = "#MnOp#"($Rs, $Rt)",
4271             [], "", S_3op_tc_2early_SLOT23> {
4272   bits<2> Pd;
4273   bits<5> Rs;
4274   bits<5> Rt;
4275   let IClass = 0b1100;
4276   let Inst{27-24} = 0b0111;
4277   let Inst{23-22} = MajOp;
4278   let Inst{21} = IsNeg;
4279   let Inst{20-16} = Rs;
4280   let Inst{12-8} = Rt;
4281   let Inst{1-0} = Pd;
4282 }
4283
4284 let isCodeGenOnly = 0 in {
4285 def C2_bitsclri : T_TEST_BITS_IMM<"bitsclr", 0b10, 0>;
4286 def C2_bitsclr  : T_TEST_BITS_REG<"bitsclr", 0b10, 0>;
4287 def C2_bitsset  : T_TEST_BITS_REG<"bitsset", 0b01, 0>;
4288 }
4289
4290 let AddedComplexity = 20 in { // Complexity greater than compare reg-imm.
4291   def: Pat<(i1 (seteq (and (i32 IntRegs:$Rs), u6ImmPred:$u6), 0)),
4292            (C2_bitsclri IntRegs:$Rs, u6ImmPred:$u6)>;
4293   def: Pat<(i1 (seteq (and (i32 IntRegs:$Rs), (i32 IntRegs:$Rt)), 0)),
4294            (C2_bitsclr IntRegs:$Rs, IntRegs:$Rt)>;
4295 }
4296
4297 let AddedComplexity = 10 in   // Complexity greater than compare reg-reg.
4298 def: Pat<(i1 (seteq (and (i32 IntRegs:$Rs), (i32 IntRegs:$Rt)), IntRegs:$Rt)),
4299          (C2_bitsset IntRegs:$Rs, IntRegs:$Rt)>;
4300
4301 //===----------------------------------------------------------------------===//
4302 // STYPE/BIT -
4303 //===----------------------------------------------------------------------===//
4304
4305 //===----------------------------------------------------------------------===//
4306 // STYPE/COMPLEX +
4307 //===----------------------------------------------------------------------===//
4308 //===----------------------------------------------------------------------===//
4309 // STYPE/COMPLEX -
4310 //===----------------------------------------------------------------------===//
4311
4312 //===----------------------------------------------------------------------===//
4313 // XTYPE/PERM +
4314 //===----------------------------------------------------------------------===//
4315
4316 //===----------------------------------------------------------------------===//
4317 // XTYPE/PERM -
4318 //===----------------------------------------------------------------------===//
4319
4320 //===----------------------------------------------------------------------===//
4321 // STYPE/PRED +
4322 //===----------------------------------------------------------------------===//
4323
4324 // Predicate transfer.
4325 let hasSideEffects = 0, hasNewValue = 1, isCodeGenOnly = 0 in
4326 def C2_tfrpr : SInst<(outs IntRegs:$Rd), (ins PredRegs:$Ps),
4327       "$Rd = $Ps", [], "", S_2op_tc_1_SLOT23> {
4328   bits<5> Rd;
4329   bits<2> Ps;
4330
4331   let IClass = 0b1000;
4332   let Inst{27-24} = 0b1001;
4333   let Inst{22} = 0b1;
4334   let Inst{17-16} = Ps;
4335   let Inst{4-0} = Rd;
4336 }
4337
4338 // Transfer general register to predicate.
4339 let hasSideEffects = 0, isCodeGenOnly = 0 in
4340 def C2_tfrrp: SInst<(outs PredRegs:$Pd), (ins IntRegs:$Rs),
4341       "$Pd = $Rs", [], "", S_2op_tc_2early_SLOT23> {
4342   bits<2> Pd;
4343   bits<5> Rs;
4344
4345   let IClass = 0b1000;
4346   let Inst{27-21} = 0b0101010;
4347   let Inst{20-16} = Rs;
4348   let Inst{1-0} = Pd;
4349 }
4350
4351
4352 //===----------------------------------------------------------------------===//
4353 // STYPE/PRED -
4354 //===----------------------------------------------------------------------===//
4355
4356 //===----------------------------------------------------------------------===//
4357 // STYPE/SHIFT +
4358 //===----------------------------------------------------------------------===//
4359 class S_2OpInstImm<string Mnemonic, bits<3>MajOp, bits<3>MinOp,
4360                    Operand Imm, list<dag> pattern = [], bit isRnd = 0>
4361   : SInst<(outs DoubleRegs:$dst), (ins DoubleRegs:$src1, Imm:$src2),
4362            "$dst = "#Mnemonic#"($src1, #$src2)"#!if(isRnd, ":rnd", ""),
4363            pattern> {
4364   bits<5> src1;
4365   bits<5> dst;
4366   let IClass = 0b1000;
4367   let Inst{27-24} = 0;
4368   let Inst{23-21} = MajOp;
4369   let Inst{20-16} = src1;
4370   let Inst{7-5} = MinOp;
4371   let Inst{4-0} = dst;
4372 }
4373
4374 class S_2OpInstImmI6<string Mnemonic, SDNode OpNode, bits<3>MinOp>
4375   : S_2OpInstImm<Mnemonic, 0b000, MinOp, u6Imm,
4376   [(set (i64 DoubleRegs:$dst), (OpNode (i64 DoubleRegs:$src1),
4377                                         u6ImmPred:$src2))]> {
4378   bits<6> src2;
4379   let Inst{13-8} = src2;
4380 }
4381
4382 // Shift by immediate.
4383 let isCodeGenOnly = 0 in {
4384 def S2_asr_i_p : S_2OpInstImmI6<"asr", sra, 0b000>;
4385 def S2_asl_i_p : S_2OpInstImmI6<"asl", shl, 0b010>;
4386 def S2_lsr_i_p : S_2OpInstImmI6<"lsr", srl, 0b001>;
4387 }
4388
4389 // Shift left by small amount and add.
4390 let AddedComplexity = 100, hasNewValue = 1, hasSideEffects = 0,
4391     isCodeGenOnly = 0 in
4392 def S2_addasl_rrri: SInst <(outs IntRegs:$Rd),
4393                            (ins IntRegs:$Rt, IntRegs:$Rs, u3Imm:$u3),
4394   "$Rd = addasl($Rt, $Rs, #$u3)" ,
4395   [(set (i32 IntRegs:$Rd), (add (i32 IntRegs:$Rt),
4396                                 (shl (i32 IntRegs:$Rs), u3ImmPred:$u3)))],
4397   "", S_3op_tc_2_SLOT23> {
4398     bits<5> Rd;
4399     bits<5> Rt;
4400     bits<5> Rs;
4401     bits<3> u3;
4402
4403     let IClass = 0b1100;
4404
4405     let Inst{27-21} = 0b0100000;
4406     let Inst{20-16} = Rs;
4407     let Inst{13}    = 0b0;
4408     let Inst{12-8}  = Rt;
4409     let Inst{7-5}   = u3;
4410     let Inst{4-0}   = Rd;
4411   }
4412
4413 //===----------------------------------------------------------------------===//
4414 // STYPE/SHIFT -
4415 //===----------------------------------------------------------------------===//
4416
4417 //===----------------------------------------------------------------------===//
4418 // STYPE/VH +
4419 //===----------------------------------------------------------------------===//
4420 //===----------------------------------------------------------------------===//
4421 // STYPE/VH -
4422 //===----------------------------------------------------------------------===//
4423
4424 //===----------------------------------------------------------------------===//
4425 // STYPE/VW +
4426 //===----------------------------------------------------------------------===//
4427 //===----------------------------------------------------------------------===//
4428 // STYPE/VW -
4429 //===----------------------------------------------------------------------===//
4430
4431 //===----------------------------------------------------------------------===//
4432 // SYSTEM/SUPER +
4433 //===----------------------------------------------------------------------===//
4434
4435 //===----------------------------------------------------------------------===//
4436 // SYSTEM/USER +
4437 //===----------------------------------------------------------------------===//
4438 def HexagonBARRIER: SDNode<"HexagonISD::BARRIER", SDTNone, [SDNPHasChain]>;
4439
4440 let hasSideEffects = 1, isSoloAX = 1, isCodeGenOnly = 0 in
4441 def BARRIER : SYSInst<(outs), (ins),
4442                      "barrier",
4443                      [(HexagonBARRIER)],"",ST_tc_st_SLOT0> {
4444   let Inst{31-28} = 0b1010;
4445   let Inst{27-21} = 0b1000000;
4446 }
4447
4448 //===----------------------------------------------------------------------===//
4449 // SYSTEM/SUPER -
4450 //===----------------------------------------------------------------------===//
4451 //===----------------------------------------------------------------------===//
4452 // CRUSER - Type.
4453 //===----------------------------------------------------------------------===//
4454 // HW loop
4455 let isExtendable = 1, isExtentSigned = 1, opExtentBits = 9, opExtentAlign = 2,
4456     opExtendable = 0, hasSideEffects = 0 in
4457 class LOOP_iBase<string mnemonic, Operand brOp, bit mustExtend = 0>
4458          : CRInst<(outs), (ins brOp:$offset, u10Imm:$src2),
4459            #mnemonic#"($offset, #$src2)",
4460            [], "" , CR_tc_3x_SLOT3> {
4461     bits<9> offset;
4462     bits<10> src2;
4463
4464     let IClass = 0b0110;
4465
4466     let Inst{27-22} = 0b100100;
4467     let Inst{21} = !if (!eq(mnemonic, "loop0"), 0b0, 0b1);
4468     let Inst{20-16} = src2{9-5};
4469     let Inst{12-8} = offset{8-4};
4470     let Inst{7-5} = src2{4-2};
4471     let Inst{4-3} = offset{3-2};
4472     let Inst{1-0} = src2{1-0};
4473 }
4474
4475 let isExtendable = 1, isExtentSigned = 1, opExtentBits = 9, opExtentAlign = 2,
4476     opExtendable = 0, hasSideEffects = 0 in
4477 class LOOP_rBase<string mnemonic, Operand brOp, bit mustExtend = 0>
4478          : CRInst<(outs), (ins brOp:$offset, IntRegs:$src2),
4479            #mnemonic#"($offset, $src2)",
4480            [], "" ,CR_tc_3x_SLOT3> {
4481     bits<9> offset;
4482     bits<5> src2;
4483
4484     let IClass = 0b0110;
4485
4486     let Inst{27-22} = 0b000000;
4487     let Inst{21} = !if (!eq(mnemonic, "loop0"), 0b0, 0b1);
4488     let Inst{20-16} = src2;
4489     let Inst{12-8} = offset{8-4};
4490     let Inst{4-3} = offset{3-2};
4491   }
4492
4493 multiclass LOOP_ri<string mnemonic> {
4494   def i : LOOP_iBase<mnemonic, brtarget>;
4495   def r : LOOP_rBase<mnemonic, brtarget>;
4496 }
4497
4498
4499 let Defs = [SA0, LC0, USR], isCodeGenOnly = 0 in
4500 defm J2_loop0 : LOOP_ri<"loop0">;
4501
4502 // Interestingly only loop0's appear to set usr.lpcfg
4503 let Defs = [SA1, LC1], isCodeGenOnly = 0 in
4504 defm J2_loop1 : LOOP_ri<"loop1">;
4505
4506 let isBranch = 1, isTerminator = 1, hasSideEffects = 0,
4507     Defs = [PC, LC0], Uses = [SA0, LC0] in {
4508 def ENDLOOP0 : Endloop<(outs), (ins brtarget:$offset),
4509                        ":endloop0",
4510                        []>;
4511 }
4512
4513 let isBranch = 1, isTerminator = 1, hasSideEffects = 0,
4514     Defs = [PC, LC1], Uses = [SA1, LC1] in {
4515 def ENDLOOP1 : Endloop<(outs), (ins brtarget:$offset),
4516                        ":endloop1",
4517                        []>;
4518 }
4519
4520 // Pipelined loop instructions, sp[123]loop0
4521 let Defs = [LC0, SA0, P3, USR], hasSideEffects = 0,
4522     isExtentSigned = 1, isExtendable = 1, opExtentBits = 9, opExtentAlign = 2,
4523     opExtendable = 0, isPredicateLate = 1 in
4524 class SPLOOP_iBase<string SP, bits<2> op>
4525   : CRInst <(outs), (ins brtarget:$r7_2, u10Imm:$U10),
4526   "p3 = sp"#SP#"loop0($r7_2, #$U10)" > {
4527     bits<9> r7_2;
4528     bits<10> U10;
4529
4530     let IClass = 0b0110;
4531
4532     let Inst{22-21} = op;
4533     let Inst{27-23} = 0b10011;
4534     let Inst{20-16} = U10{9-5};
4535     let Inst{12-8} = r7_2{8-4};
4536     let Inst{7-5} = U10{4-2};
4537     let Inst{4-3} = r7_2{3-2};
4538     let Inst{1-0} = U10{1-0};
4539   }
4540
4541 let Defs = [LC0, SA0, P3, USR], hasSideEffects = 0,
4542     isExtentSigned = 1, isExtendable = 1, opExtentBits = 9, opExtentAlign = 2,
4543     opExtendable = 0, isPredicateLate = 1 in
4544 class SPLOOP_rBase<string SP, bits<2> op>
4545   : CRInst <(outs), (ins brtarget:$r7_2, IntRegs:$Rs),
4546   "p3 = sp"#SP#"loop0($r7_2, $Rs)" > {
4547     bits<9> r7_2;
4548     bits<5> Rs;
4549
4550     let IClass = 0b0110;
4551
4552     let Inst{22-21} = op;
4553     let Inst{27-23} = 0b00001;
4554     let Inst{20-16} = Rs;
4555     let Inst{12-8} = r7_2{8-4};
4556     let Inst{4-3} = r7_2{3-2};
4557   }
4558
4559 multiclass SPLOOP_ri<string mnemonic, bits<2> op> {
4560   def i : SPLOOP_iBase<mnemonic, op>;
4561   def r : SPLOOP_rBase<mnemonic, op>;
4562 }
4563
4564 let isCodeGenOnly = 0 in {
4565 defm J2_ploop1s : SPLOOP_ri<"1", 0b01>;
4566 defm J2_ploop2s : SPLOOP_ri<"2", 0b10>;
4567 defm J2_ploop3s : SPLOOP_ri<"3", 0b11>;
4568 }
4569
4570
4571 // if (Rs[!>=<]=#0) jump:[t/nt]
4572 let Defs = [PC], isPredicated = 1, isBranch = 1, hasSideEffects = 0,
4573     hasSideEffects = 0 in
4574 class J2_jump_0_Base<string compare, bit isTak, bits<2> op>
4575   : CRInst <(outs), (ins IntRegs:$Rs, brtarget:$r13_2),
4576   "if ($Rs"#compare#"#0) jump"#!if(isTak, ":t", ":nt")#" $r13_2" > {
4577     bits<5> Rs;
4578     bits<15> r13_2;
4579
4580     let IClass = 0b0110;
4581
4582     let Inst{27-24} = 0b0001;
4583     let Inst{23-22} = op;
4584     let Inst{12} = isTak;
4585     let Inst{21} = r13_2{14};
4586     let Inst{20-16} = Rs;
4587     let Inst{11-1} = r13_2{12-2};
4588     let Inst{13} = r13_2{13};
4589   }
4590
4591 multiclass J2_jump_compare_0<string compare, bits<2> op> {
4592   def NAME    : J2_jump_0_Base<compare, 0, op>;
4593   def NAME#pt : J2_jump_0_Base<compare, 1, op>;
4594 }
4595 let isCodeGenOnly = 0 in {
4596 defm J2_jumprz    : J2_jump_compare_0<"!=", 0b00>;
4597 defm J2_jumprgtez : J2_jump_compare_0<">=", 0b01>;
4598 defm J2_jumprnz   : J2_jump_compare_0<"==", 0b10>;
4599 defm J2_jumprltez : J2_jump_compare_0<"<=", 0b11>;
4600 }
4601
4602 // Transfer to/from Control/GPR Guest/GPR
4603 let hasSideEffects = 0 in
4604 class TFR_CR_RS_base<RegisterClass CTRC, RegisterClass RC, bit isDouble>
4605   : CRInst <(outs CTRC:$dst), (ins RC:$src),
4606   "$dst = $src", [], "", CR_tc_3x_SLOT3> {
4607     bits<5> dst;
4608     bits<5> src;
4609
4610     let IClass = 0b0110;
4611
4612     let Inst{27-25} = 0b001;
4613     let Inst{24} = isDouble;
4614     let Inst{23-21} = 0b001;
4615     let Inst{20-16} = src;
4616     let Inst{4-0} = dst;
4617   }
4618 let isCodeGenOnly = 0 in
4619 def A2_tfrrcr : TFR_CR_RS_base<CtrRegs, IntRegs, 0b0>;
4620 def : InstAlias<"m0 = $Rs", (A2_tfrrcr C6, IntRegs:$Rs)>;
4621 def : InstAlias<"m1 = $Rs", (A2_tfrrcr C7, IntRegs:$Rs)>;
4622
4623 let hasSideEffects = 0 in
4624 class TFR_RD_CR_base<RegisterClass RC, RegisterClass CTRC, bit isSingle>
4625   : CRInst <(outs RC:$dst), (ins CTRC:$src),
4626   "$dst = $src", [], "", CR_tc_3x_SLOT3> {
4627     bits<5> dst;
4628     bits<5> src;
4629
4630     let IClass = 0b0110;
4631
4632     let Inst{27-26} = 0b10;
4633     let Inst{25} = isSingle;
4634     let Inst{24-21} = 0b0000;
4635     let Inst{20-16} = src;
4636     let Inst{4-0} = dst;
4637   }
4638
4639 let hasNewValue = 1, opNewValue = 0, isCodeGenOnly = 0 in
4640 def A2_tfrcrr : TFR_RD_CR_base<IntRegs, CtrRegs, 1>;
4641 def : InstAlias<"$Rd = m0", (A2_tfrcrr IntRegs:$Rd, C6)>;
4642 def : InstAlias<"$Rd = m1", (A2_tfrcrr IntRegs:$Rd, C7)>;
4643
4644 // Y4_trace: Send value to etm trace.
4645 let isSoloAX = 1, hasSideEffects = 0, isCodeGenOnly = 0 in
4646 def Y4_trace: CRInst <(outs), (ins IntRegs:$Rs),
4647   "trace($Rs)"> {
4648     bits<5> Rs;
4649
4650     let IClass = 0b0110;
4651     let Inst{27-21} = 0b0010010;
4652     let Inst{20-16} = Rs;
4653   }
4654
4655 let AddedComplexity = 100, isPredicated = 1 in
4656 def TFR_condset_ri : ALU32_rr<(outs IntRegs:$dst),
4657             (ins PredRegs:$src1, IntRegs:$src2, s12Imm:$src3),
4658             "Error; should not emit",
4659             [(set (i32 IntRegs:$dst),
4660              (i32 (select (i1 PredRegs:$src1), (i32 IntRegs:$src2),
4661                           s12ImmPred:$src3)))]>;
4662
4663 let AddedComplexity = 100, isPredicated = 1 in
4664 def TFR_condset_ir : ALU32_rr<(outs IntRegs:$dst),
4665             (ins PredRegs:$src1, s12Imm:$src2, IntRegs:$src3),
4666             "Error; should not emit",
4667             [(set (i32 IntRegs:$dst),
4668              (i32 (select (i1 PredRegs:$src1), s12ImmPred:$src2,
4669                           (i32 IntRegs:$src3))))]>;
4670
4671 let AddedComplexity = 100, isPredicated = 1 in
4672 def TFR_condset_ii : ALU32_rr<(outs IntRegs:$dst),
4673                               (ins PredRegs:$src1, s12Imm:$src2, s12Imm:$src3),
4674                      "Error; should not emit",
4675                      [(set (i32 IntRegs:$dst),
4676                            (i32 (select (i1 PredRegs:$src1), s12ImmPred:$src2,
4677                                         s12ImmPred:$src3)))]>;
4678
4679 // Generate frameindex addresses.
4680 let isReMaterializable = 1 in
4681 def TFR_FI : ALU32_ri<(outs IntRegs:$dst), (ins FrameIndex:$src1),
4682              "$dst = add($src1)",
4683              [(set (i32 IntRegs:$dst), ADDRri:$src1)]>;
4684
4685 // Support for generating global address.
4686 // Taken from X86InstrInfo.td.
4687 def SDTHexagonCONST32 : SDTypeProfile<1, 1, [SDTCisVT<0, i32>,
4688                                              SDTCisVT<1, i32>,
4689                                              SDTCisPtrTy<0>]>;
4690 def HexagonCONST32    : SDNode<"HexagonISD::CONST32",        SDTHexagonCONST32>;
4691 def HexagonCONST32_GP : SDNode<"HexagonISD::CONST32_GP",     SDTHexagonCONST32>;
4692
4693 // HI/LO Instructions
4694 let isReMaterializable = 1, isMoveImm = 1, hasSideEffects = 0 in
4695 def LO : ALU32_ri<(outs IntRegs:$dst), (ins globaladdress:$global),
4696                   "$dst.l = #LO($global)",
4697                   []>;
4698
4699 let isReMaterializable = 1, isMoveImm = 1, hasSideEffects = 0 in
4700 def HI : ALU32_ri<(outs IntRegs:$dst), (ins globaladdress:$global),
4701                   "$dst.h = #HI($global)",
4702                   []>;
4703
4704 let isReMaterializable = 1, isMoveImm = 1, hasSideEffects = 0 in
4705 def LOi : ALU32_ri<(outs IntRegs:$dst), (ins i32imm:$imm_value),
4706                   "$dst.l = #LO($imm_value)",
4707                   []>;
4708
4709
4710 let isReMaterializable = 1, isMoveImm = 1, hasSideEffects = 0 in
4711 def HIi : ALU32_ri<(outs IntRegs:$dst), (ins i32imm:$imm_value),
4712                   "$dst.h = #HI($imm_value)",
4713                   []>;
4714
4715 let isReMaterializable = 1, isMoveImm = 1, hasSideEffects = 0 in
4716 def LO_jt : ALU32_ri<(outs IntRegs:$dst), (ins jumptablebase:$jt),
4717                   "$dst.l = #LO($jt)",
4718                   []>;
4719
4720 let isReMaterializable = 1, isMoveImm = 1, hasSideEffects = 0 in
4721 def HI_jt : ALU32_ri<(outs IntRegs:$dst), (ins jumptablebase:$jt),
4722                   "$dst.h = #HI($jt)",
4723                   []>;
4724
4725
4726 let isReMaterializable = 1, isMoveImm = 1, hasSideEffects = 0 in
4727 def LO_label : ALU32_ri<(outs IntRegs:$dst), (ins bblabel:$label),
4728                   "$dst.l = #LO($label)",
4729                   []>;
4730
4731 let isReMaterializable = 1, isMoveImm = 1 , hasSideEffects = 0 in
4732 def HI_label : ALU32_ri<(outs IntRegs:$dst), (ins bblabel:$label),
4733                   "$dst.h = #HI($label)",
4734                   []>;
4735
4736 // This pattern is incorrect. When we add small data, we should change
4737 // this pattern to use memw(#foo).
4738 // This is for sdata.
4739 let isMoveImm = 1 in
4740 def CONST32 : LDInst<(outs IntRegs:$dst), (ins globaladdress:$global),
4741               "$dst = CONST32(#$global)",
4742               [(set (i32 IntRegs:$dst),
4743                     (load (HexagonCONST32 tglobaltlsaddr:$global)))]>;
4744
4745 // This is for non-sdata.
4746 let isReMaterializable = 1, isMoveImm = 1 in
4747 def CONST32_set : LDInst2<(outs IntRegs:$dst), (ins globaladdress:$global),
4748                   "$dst = CONST32(#$global)",
4749                   [(set (i32 IntRegs:$dst),
4750                         (HexagonCONST32 tglobaladdr:$global))]>;
4751
4752 let isReMaterializable = 1, isMoveImm = 1 in
4753 def CONST32_set_jt : LDInst2<(outs IntRegs:$dst), (ins jumptablebase:$jt),
4754                      "$dst = CONST32(#$jt)",
4755                      [(set (i32 IntRegs:$dst),
4756                            (HexagonCONST32 tjumptable:$jt))]>;
4757
4758 let isReMaterializable = 1, isMoveImm = 1 in
4759 def CONST32GP_set : LDInst2<(outs IntRegs:$dst), (ins globaladdress:$global),
4760                     "$dst = CONST32(#$global)",
4761                     [(set (i32 IntRegs:$dst),
4762                           (HexagonCONST32_GP tglobaladdr:$global))]>;
4763
4764 let isReMaterializable = 1, isMoveImm = 1 in
4765 def CONST32_Int_Real : LDInst2<(outs IntRegs:$dst), (ins i32imm:$global),
4766                        "$dst = CONST32(#$global)",
4767                        [(set (i32 IntRegs:$dst), imm:$global) ]>;
4768
4769 // Map BlockAddress lowering to CONST32_Int_Real
4770 def : Pat<(HexagonCONST32_GP tblockaddress:$addr),
4771           (CONST32_Int_Real tblockaddress:$addr)>;
4772
4773 let isReMaterializable = 1, isMoveImm = 1 in
4774 def CONST32_Label : LDInst2<(outs IntRegs:$dst), (ins bblabel:$label),
4775                     "$dst = CONST32($label)",
4776                     [(set (i32 IntRegs:$dst), (HexagonCONST32 bbl:$label))]>;
4777
4778 let isReMaterializable = 1, isMoveImm = 1 in
4779 def CONST64_Int_Real : LDInst2<(outs DoubleRegs:$dst), (ins i64imm:$global),
4780                        "$dst = CONST64(#$global)",
4781                        [(set (i64 DoubleRegs:$dst), imm:$global) ]>;
4782
4783 def TFR_PdFalse : SInst<(outs PredRegs:$dst), (ins),
4784                   "$dst = xor($dst, $dst)",
4785                   [(set (i1 PredRegs:$dst), 0)]>;
4786
4787 // Pseudo instructions.
4788 def SDT_SPCallSeqStart : SDCallSeqStart<[ SDTCisVT<0, i32> ]>;
4789 def SDT_SPCallSeqEnd   : SDCallSeqEnd<[ SDTCisVT<0, i32>,
4790                                         SDTCisVT<1, i32> ]>;
4791
4792 def callseq_start : SDNode<"ISD::CALLSEQ_START", SDT_SPCallSeqStart,
4793                     [SDNPHasChain, SDNPOutGlue]>;
4794 def callseq_end   : SDNode<"ISD::CALLSEQ_END",   SDT_SPCallSeqEnd,
4795                     [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
4796
4797 def SDT_SPCall  : SDTypeProfile<0, 1, [SDTCisVT<0, i32>]>;
4798
4799 // For tailcalls a HexagonTCRet SDNode has 3 SDNode Properties - a chain,
4800 // Optional Flag and Variable Arguments.
4801 // Its 1 Operand has pointer type.
4802 def HexagonTCRet    : SDNode<"HexagonISD::TC_RETURN", SDT_SPCall,
4803                      [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
4804
4805 let Defs = [R29, R30], Uses = [R31, R30, R29] in {
4806  def ADJCALLSTACKDOWN : Pseudo<(outs), (ins i32imm:$amt),
4807                         "Should never be emitted",
4808                         [(callseq_start timm:$amt)]>;
4809 }
4810
4811 let Defs = [R29, R30, R31], Uses = [R29] in {
4812  def ADJCALLSTACKUP : Pseudo<(outs), (ins i32imm:$amt1, i32imm:$amt2),
4813                       "Should never be emitted",
4814                       [(callseq_end timm:$amt1, timm:$amt2)]>;
4815 }
4816 // Call subroutine.
4817 let isCall = 1, hasSideEffects = 0,
4818   Defs = [D0, D1, D2, D3, D4, D5, D6, D7, D8, D9, D10,
4819           R22, R23, R28, R31, P0, P1, P2, P3, LC0, LC1, SA0, SA1] in {
4820   def CALL : JInst<(outs), (ins calltarget:$dst),
4821              "call $dst", []>;
4822 }
4823
4824 // Call subroutine indirectly.
4825 let Defs = VolatileV3.Regs, isCodeGenOnly = 0 in
4826 def J2_callr : JUMPR_MISC_CALLR<0, 1>;
4827
4828 // Indirect tail-call.
4829 let isCodeGenOnly = 1, isCall = 1, isReturn = 1  in
4830 def TCRETURNR : T_JMPr;
4831
4832 // Direct tail-calls.
4833 let isCall = 1, isReturn = 1, isBarrier = 1, isPredicable = 0,
4834 isTerminator = 1, isCodeGenOnly = 1 in {
4835   def TCRETURNtg   : JInst<(outs), (ins calltarget:$dst), "jump $dst",
4836       [], "", J_tc_2early_SLOT23>;
4837   def TCRETURNtext : JInst<(outs), (ins calltarget:$dst), "jump $dst",
4838       [], "", J_tc_2early_SLOT23>;
4839 }
4840
4841 //Tail calls.
4842 def : Pat<(HexagonTCRet tglobaladdr:$dst),
4843       (TCRETURNtg tglobaladdr:$dst)>;
4844 def : Pat<(HexagonTCRet texternalsym:$dst),
4845       (TCRETURNtext texternalsym:$dst)>;
4846 def : Pat<(HexagonTCRet (i32 IntRegs:$dst)),
4847       (TCRETURNR (i32 IntRegs:$dst))>;
4848
4849 // Map from r0 = and(r1, 65535) to r0 = zxth(r1)
4850 def : Pat <(and (i32 IntRegs:$src1), 65535),
4851       (A2_zxth (i32 IntRegs:$src1))>;
4852
4853 // Map from r0 = and(r1, 255) to r0 = zxtb(r1).
4854 def : Pat <(and (i32 IntRegs:$src1), 255),
4855       (A2_zxtb (i32 IntRegs:$src1))>;
4856
4857 // Map Add(p1, true) to p1 = not(p1).
4858 //     Add(p1, false) should never be produced,
4859 //     if it does, it got to be mapped to NOOP.
4860 def : Pat <(add (i1 PredRegs:$src1), -1),
4861       (C2_not (i1 PredRegs:$src1))>;
4862
4863 // Map from p0 = pnot(p0); r0 = mux(p0, #i, #j) => r0 = mux(p0, #j, #i).
4864 def : Pat <(select (not (i1 PredRegs:$src1)), s8ImmPred:$src2, s8ImmPred:$src3),
4865       (i32 (TFR_condset_ii (i1 PredRegs:$src1), s8ImmPred:$src3,
4866                            s8ImmPred:$src2))>;
4867
4868 // Map from p0 = pnot(p0); r0 = select(p0, #i, r1)
4869 // => r0 = TFR_condset_ri(p0, r1, #i)
4870 def : Pat <(select (not (i1 PredRegs:$src1)), s12ImmPred:$src2,
4871                    (i32 IntRegs:$src3)),
4872       (i32 (TFR_condset_ri (i1 PredRegs:$src1), (i32 IntRegs:$src3),
4873                            s12ImmPred:$src2))>;
4874
4875 // Map from p0 = pnot(p0); r0 = mux(p0, r1, #i)
4876 // => r0 = TFR_condset_ir(p0, #i, r1)
4877 def : Pat <(select (not (i1 PredRegs:$src1)), IntRegs:$src2, s12ImmPred:$src3),
4878       (i32 (TFR_condset_ir (i1 PredRegs:$src1), s12ImmPred:$src3,
4879                            (i32 IntRegs:$src2)))>;
4880
4881 // Map from p0 = pnot(p0); if (p0) jump => if (!p0) jump.
4882 def : Pat <(brcond (not (i1 PredRegs:$src1)), bb:$offset),
4883       (J2_jumpf (i1 PredRegs:$src1), bb:$offset)>;
4884
4885 // Map from p2 = pnot(p2); p1 = and(p0, p2) => p1 = and(p0, !p2).
4886 def : Pat <(and (i1 PredRegs:$src1), (not (i1 PredRegs:$src2))),
4887       (i1 (C2_andn (i1 PredRegs:$src1), (i1 PredRegs:$src2)))>;
4888
4889
4890 let AddedComplexity = 100 in
4891 def : Pat <(i64 (zextloadi1 (HexagonCONST32 tglobaladdr:$global))),
4892       (i64 (A2_combinew (A2_tfrsi 0),
4893                        (L2_loadrub_io (CONST32_set tglobaladdr:$global), 0)))>,
4894       Requires<[NoV4T]>;
4895
4896 // Map from i1 loads to 32 bits. This assumes that the i1* is byte aligned.
4897 let AddedComplexity = 10 in
4898 def : Pat <(i32 (zextloadi1 ADDRriS11_0:$addr)),
4899       (i32 (A2_and (i32 (L2_loadrb_io AddrFI:$addr, 0)), (A2_tfrsi 0x1)))>;
4900
4901 // Map from Rdd = sign_extend_inreg(Rss, i32) -> Rdd = A2_sxtw(Rss.lo).
4902 def : Pat <(i64 (sext_inreg (i64 DoubleRegs:$src1), i32)),
4903       (i64 (A2_sxtw (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1), subreg_loreg))))>;
4904
4905 // Map from Rdd = sign_extend_inreg(Rss, i16) -> Rdd = A2_sxtw(SXTH(Rss.lo)).
4906 def : Pat <(i64 (sext_inreg (i64 DoubleRegs:$src1), i16)),
4907       (i64 (A2_sxtw (i32 (A2_sxth (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1),
4908                                                  subreg_loreg))))))>;
4909
4910 // Map from Rdd = sign_extend_inreg(Rss, i8) -> Rdd = A2_sxtw(SXTB(Rss.lo)).
4911 def : Pat <(i64 (sext_inreg (i64 DoubleRegs:$src1), i8)),
4912       (i64 (A2_sxtw (i32 (A2_sxtb (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1),
4913                                                  subreg_loreg))))))>;
4914
4915 // We want to prevent emitting pnot's as much as possible.
4916 // Map brcond with an unsupported setcc to a J2_jumpf.
4917 def : Pat <(brcond (i1 (setne (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
4918                         bb:$offset),
4919       (J2_jumpf (C2_cmpeq (i32 IntRegs:$src1), (i32 IntRegs:$src2)),
4920                 bb:$offset)>;
4921
4922 def : Pat <(brcond (i1 (setne (i32 IntRegs:$src1), s10ImmPred:$src2)),
4923                         bb:$offset),
4924       (J2_jumpf (C2_cmpeqi (i32 IntRegs:$src1), s10ImmPred:$src2), bb:$offset)>;
4925
4926 def : Pat <(brcond (i1 (setne (i1 PredRegs:$src1), (i1 -1))), bb:$offset),
4927       (J2_jumpf (i1 PredRegs:$src1), bb:$offset)>;
4928
4929 def : Pat <(brcond (i1 (setne (i1 PredRegs:$src1), (i1 0))), bb:$offset),
4930       (J2_jumpt (i1 PredRegs:$src1), bb:$offset)>;
4931
4932 // cmp.lt(Rs, Imm) -> !cmp.ge(Rs, Imm) -> !cmp.gt(Rs, Imm-1)
4933 def : Pat <(brcond (i1 (setlt (i32 IntRegs:$src1), s8ImmPred:$src2)),
4934                         bb:$offset),
4935       (J2_jumpf (C2_cmpgti (i32 IntRegs:$src1),
4936                 (DEC_CONST_SIGNED s8ImmPred:$src2)), bb:$offset)>;
4937
4938 // cmp.lt(r0, r1) -> cmp.gt(r1, r0)
4939 def : Pat <(brcond (i1 (setlt (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
4940                         bb:$offset),
4941       (J2_jumpt (C2_cmpgt (i32 IntRegs:$src2), (i32 IntRegs:$src1)), bb:$offset)>;
4942
4943 def : Pat <(brcond (i1 (setuge (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
4944                    bb:$offset),
4945       (J2_jumpf (C2_cmpgtup (i64 DoubleRegs:$src2), (i64 DoubleRegs:$src1)),
4946                    bb:$offset)>;
4947
4948 def : Pat <(brcond (i1 (setule (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
4949                         bb:$offset),
4950       (J2_jumpf (C2_cmpgtu (i32 IntRegs:$src1), (i32 IntRegs:$src2)),
4951                 bb:$offset)>;
4952
4953 def : Pat <(brcond (i1 (setule (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
4954                    bb:$offset),
4955       (J2_jumpf (C2_cmpgtup (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2)),
4956                 bb:$offset)>;
4957
4958 // Map from a 64-bit select to an emulated 64-bit mux.
4959 // Hexagon does not support 64-bit MUXes; so emulate with combines.
4960 def : Pat <(select (i1 PredRegs:$src1), (i64 DoubleRegs:$src2),
4961                    (i64 DoubleRegs:$src3)),
4962       (i64 (A2_combinew (i32 (C2_mux (i1 PredRegs:$src1),
4963                                     (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2),
4964                                                          subreg_hireg)),
4965                                     (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src3),
4966                                                          subreg_hireg)))),
4967                        (i32 (C2_mux (i1 PredRegs:$src1),
4968                                     (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2),
4969                                                          subreg_loreg)),
4970                                     (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src3),
4971                                                          subreg_loreg))))))>;
4972
4973 // Map from a 1-bit select to logical ops.
4974 // From LegalizeDAG.cpp: (B1 ? B2 : B3) <=> (B1 & B2)|(!B1&B3).
4975 def : Pat <(select (i1 PredRegs:$src1), (i1 PredRegs:$src2),
4976                    (i1 PredRegs:$src3)),
4977       (C2_or (C2_and (i1 PredRegs:$src1), (i1 PredRegs:$src2)),
4978              (C2_and (C2_not (i1 PredRegs:$src1)), (i1 PredRegs:$src3)))>;
4979
4980 // Map Pd = load(addr) -> Rs = load(addr); Pd = Rs.
4981 def : Pat<(i1 (load ADDRriS11_2:$addr)),
4982       (i1 (C2_tfrrp (i32 (L2_loadrb_io AddrFI:$addr, 0))))>;
4983
4984 // Map for truncating from 64 immediates to 32 bit immediates.
4985 def : Pat<(i32 (trunc (i64 DoubleRegs:$src))),
4986       (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src), subreg_loreg))>;
4987
4988 // Map for truncating from i64 immediates to i1 bit immediates.
4989 def :  Pat<(i1 (trunc (i64 DoubleRegs:$src))),
4990        (i1 (C2_tfrrp (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src),
4991                                           subreg_loreg))))>;
4992
4993 // Map memb(Rs) = Rdd -> memb(Rs) = Rt.
4994 def : Pat<(truncstorei8 (i64 DoubleRegs:$src), ADDRriS11_0:$addr),
4995       (S2_storerb_io AddrFI:$addr, 0, (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src),
4996                                                      subreg_loreg)))>;
4997
4998 // Map memh(Rs) = Rdd -> memh(Rs) = Rt.
4999 def : Pat<(truncstorei16 (i64 DoubleRegs:$src), ADDRriS11_0:$addr),
5000       (S2_storerh_io AddrFI:$addr, 0, (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src),
5001                                                      subreg_loreg)))>;
5002 // Map memw(Rs) = Rdd -> memw(Rs) = Rt
5003 def : Pat<(truncstorei32 (i64  DoubleRegs:$src), ADDRriS11_0:$addr),
5004       (S2_storeri_io AddrFI:$addr, 0, (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src),
5005                                                      subreg_loreg)))>;
5006
5007 // Map memw(Rs) = Rdd -> memw(Rs) = Rt.
5008 def : Pat<(truncstorei32 (i64 DoubleRegs:$src), ADDRriS11_0:$addr),
5009       (S2_storeri_io AddrFI:$addr, 0, (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src),
5010                                                      subreg_loreg)))>;
5011
5012 // Map from i1 = constant<-1>; memw(addr) = i1 -> r0 = 1; memw(addr) = r0.
5013 def : Pat<(store (i1 -1), ADDRriS11_2:$addr),
5014       (S2_storerb_io AddrFI:$addr, 0, (A2_tfrsi 1))>;
5015
5016
5017 // Map from i1 = constant<-1>; store i1 -> r0 = 1; store r0.
5018 def : Pat<(store (i1 -1), ADDRriS11_2:$addr),
5019       (S2_storerb_io AddrFI:$addr, 0, (A2_tfrsi 1))>;
5020
5021 // Map from memb(Rs) = Pd -> Rt = mux(Pd, #0, #1); store Rt.
5022 def : Pat<(store (i1 PredRegs:$src1), ADDRriS11_2:$addr),
5023       (S2_storerb_io AddrFI:$addr, 0, (i32 (C2_muxii (i1 PredRegs:$src1), 1, 0)) )>;
5024
5025 // Map Rdd = anyext(Rs) -> Rdd = A2_sxtw(Rs).
5026 // Hexagon_TODO: We can probably use combine but that will cost 2 instructions.
5027 // Better way to do this?
5028 def : Pat<(i64 (anyext (i32 IntRegs:$src1))),
5029       (i64 (A2_sxtw (i32 IntRegs:$src1)))>;
5030
5031 // Map cmple -> cmpgt.
5032 // rs <= rt -> !(rs > rt).
5033 def : Pat<(i1 (setle (i32 IntRegs:$src1), s10ExtPred:$src2)),
5034       (i1 (C2_not (C2_cmpgti (i32 IntRegs:$src1), s10ExtPred:$src2)))>;
5035
5036 // rs <= rt -> !(rs > rt).
5037 def : Pat<(i1 (setle (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
5038       (i1 (C2_not (C2_cmpgt (i32 IntRegs:$src1), (i32 IntRegs:$src2))))>;
5039
5040 // Rss <= Rtt -> !(Rss > Rtt).
5041 def : Pat<(i1 (setle (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
5042       (i1 (C2_not (C2_cmpgtp (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))))>;
5043
5044 // Map cmpne -> cmpeq.
5045 // Hexagon_TODO: We should improve on this.
5046 // rs != rt -> !(rs == rt).
5047 def : Pat <(i1 (setne (i32 IntRegs:$src1), s10ExtPred:$src2)),
5048       (i1 (C2_not(i1 (C2_cmpeqi (i32 IntRegs:$src1), s10ExtPred:$src2))))>;
5049
5050 // Map cmpne(Rs) -> !cmpeqe(Rs).
5051 // rs != rt -> !(rs == rt).
5052 def : Pat <(i1 (setne (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
5053       (i1 (C2_not (i1 (C2_cmpeq (i32 IntRegs:$src1), (i32 IntRegs:$src2)))))>;
5054
5055 // Convert setne back to xor for hexagon since we compute w/ pred registers.
5056 def : Pat <(i1 (setne (i1 PredRegs:$src1), (i1 PredRegs:$src2))),
5057       (i1 (C2_xor (i1 PredRegs:$src1), (i1 PredRegs:$src2)))>;
5058
5059 // Map cmpne(Rss) -> !cmpew(Rss).
5060 // rs != rt -> !(rs == rt).
5061 def : Pat <(i1 (setne (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
5062       (i1 (C2_not (i1 (C2_cmpeqp (i64 DoubleRegs:$src1),
5063                                      (i64 DoubleRegs:$src2)))))>;
5064
5065 // Map cmpge(Rs, Rt) -> !(cmpgt(Rs, Rt).
5066 // rs >= rt -> !(rt > rs).
5067 def : Pat <(i1 (setge (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
5068       (i1 (C2_not (i1 (C2_cmpgt (i32 IntRegs:$src2), (i32 IntRegs:$src1)))))>;
5069
5070 // cmpge(Rs, Imm) -> cmpgt(Rs, Imm-1)
5071 def : Pat <(i1 (setge (i32 IntRegs:$src1), s8ExtPred:$src2)),
5072       (i1 (C2_cmpgti (i32 IntRegs:$src1), (DEC_CONST_SIGNED s8ExtPred:$src2)))>;
5073
5074 // Map cmpge(Rss, Rtt) -> !cmpgt(Rtt, Rss).
5075 // rss >= rtt -> !(rtt > rss).
5076 def : Pat <(i1 (setge (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
5077       (i1 (C2_not (i1 (C2_cmpgtp (i64 DoubleRegs:$src2),
5078                                 (i64 DoubleRegs:$src1)))))>;
5079
5080 // Map cmplt(Rs, Imm) -> !cmpge(Rs, Imm).
5081 // !cmpge(Rs, Imm) -> !cmpgt(Rs, Imm-1).
5082 // rs < rt -> !(rs >= rt).
5083 def : Pat <(i1 (setlt (i32 IntRegs:$src1), s8ExtPred:$src2)),
5084       (i1 (C2_not (C2_cmpgti (i32 IntRegs:$src1), (DEC_CONST_SIGNED s8ExtPred:$src2))))>;
5085
5086 // Map cmplt(Rs, Rt) -> cmpgt(Rt, Rs).
5087 // rs < rt -> rt > rs.
5088 // We can let assembler map it, or we can do in the compiler itself.
5089 def : Pat <(i1 (setlt (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
5090       (i1 (C2_cmpgt (i32 IntRegs:$src2), (i32 IntRegs:$src1)))>;
5091
5092 // Map cmplt(Rss, Rtt) -> cmpgt(Rtt, Rss).
5093 // rss < rtt -> (rtt > rss).
5094 def : Pat <(i1 (setlt (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
5095       (i1 (C2_cmpgtp (i64 DoubleRegs:$src2), (i64 DoubleRegs:$src1)))>;
5096
5097 // Map from cmpltu(Rs, Rd) -> cmpgtu(Rd, Rs)
5098 // rs < rt -> rt > rs.
5099 // We can let assembler map it, or we can do in the compiler itself.
5100 def : Pat <(i1 (setult (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
5101       (i1 (C2_cmpgtu (i32 IntRegs:$src2), (i32 IntRegs:$src1)))>;
5102
5103 // Map from cmpltu(Rss, Rdd) -> cmpgtu(Rdd, Rss).
5104 // rs < rt -> rt > rs.
5105 def : Pat <(i1 (setult (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
5106       (i1 (C2_cmpgtup (i64 DoubleRegs:$src2), (i64 DoubleRegs:$src1)))>;
5107
5108 // Generate cmpgeu(Rs, #0) -> cmpeq(Rs, Rs)
5109 def : Pat <(i1 (setuge (i32 IntRegs:$src1), 0)),
5110       (i1 (C2_cmpeq (i32 IntRegs:$src1), (i32 IntRegs:$src1)))>;
5111
5112 // Generate cmpgeu(Rs, #u8) -> cmpgtu(Rs, #u8 -1)
5113 def : Pat <(i1 (setuge (i32 IntRegs:$src1), u8ExtPred:$src2)),
5114       (i1 (C2_cmpgtui (i32 IntRegs:$src1), (DEC_CONST_UNSIGNED u8ExtPred:$src2)))>;
5115
5116 // Generate cmpgtu(Rs, #u9)
5117 def : Pat <(i1 (setugt (i32 IntRegs:$src1), u9ExtPred:$src2)),
5118       (i1 (C2_cmpgtui (i32 IntRegs:$src1), u9ExtPred:$src2))>;
5119
5120 // Map from Rs >= Rt -> !(Rt > Rs).
5121 // rs >= rt -> !(rt > rs).
5122 def : Pat <(i1 (setuge (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
5123       (i1 (C2_not (C2_cmpgtu (i32 IntRegs:$src2), (i32 IntRegs:$src1))))>;
5124
5125 // Map from Rs >= Rt -> !(Rt > Rs).
5126 // rs >= rt -> !(rt > rs).
5127 def : Pat <(i1 (setuge (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
5128       (i1 (C2_not (C2_cmpgtup (i64 DoubleRegs:$src2), (i64 DoubleRegs:$src1))))>;
5129
5130 // Map from cmpleu(Rs, Rt) -> !cmpgtu(Rs, Rt).
5131 // Map from (Rs <= Rt) -> !(Rs > Rt).
5132 def : Pat <(i1 (setule (i32 IntRegs:$src1), (i32 IntRegs:$src2))),
5133       (i1 (C2_not (C2_cmpgtu (i32 IntRegs:$src1), (i32 IntRegs:$src2))))>;
5134
5135 // Map from cmpleu(Rss, Rtt) -> !cmpgtu(Rss, Rtt-1).
5136 // Map from (Rs <= Rt) -> !(Rs > Rt).
5137 def : Pat <(i1 (setule (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))),
5138       (i1 (C2_not (C2_cmpgtup (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2))))>;
5139
5140 // Sign extends.
5141 // i1 -> i32
5142 def : Pat <(i32 (sext (i1 PredRegs:$src1))),
5143       (i32 (C2_muxii (i1 PredRegs:$src1), -1, 0))>;
5144
5145 // i1 -> i64
5146 def : Pat <(i64 (sext (i1 PredRegs:$src1))),
5147       (i64 (A2_combinew (A2_tfrsi -1), (C2_muxii (i1 PredRegs:$src1), -1, 0)))>;
5148
5149 // Convert sign-extended load back to load and sign extend.
5150 // i8 -> i64
5151 def:  Pat <(i64 (sextloadi8 ADDRriS11_0:$src1)),
5152       (i64 (A2_sxtw (L2_loadrb_io AddrFI:$src1, 0)))>;
5153
5154 // Convert any-extended load back to load and sign extend.
5155 // i8 -> i64
5156 def:  Pat <(i64 (extloadi8 ADDRriS11_0:$src1)),
5157       (i64 (A2_sxtw (L2_loadrb_io AddrFI:$src1, 0)))>;
5158
5159 // Convert sign-extended load back to load and sign extend.
5160 // i16 -> i64
5161 def:  Pat <(i64 (sextloadi16 ADDRriS11_1:$src1)),
5162       (i64 (A2_sxtw (L2_loadrh_io AddrFI:$src1, 0)))>;
5163
5164 // Convert sign-extended load back to load and sign extend.
5165 // i32 -> i64
5166 def:  Pat <(i64 (sextloadi32 ADDRriS11_2:$src1)),
5167       (i64 (A2_sxtw (L2_loadri_io AddrFI:$src1, 0)))>;
5168
5169
5170 // Zero extends.
5171 // i1 -> i32
5172 def : Pat <(i32 (zext (i1 PredRegs:$src1))),
5173       (i32 (C2_muxii (i1 PredRegs:$src1), 1, 0))>;
5174
5175 // i1 -> i64
5176 def : Pat <(i64 (zext (i1 PredRegs:$src1))),
5177       (i64 (A2_combinew (A2_tfrsi 0), (C2_muxii (i1 PredRegs:$src1), 1, 0)))>,
5178       Requires<[NoV4T]>;
5179
5180 // i32 -> i64
5181 def : Pat <(i64 (zext (i32 IntRegs:$src1))),
5182       (i64 (A2_combinew (A2_tfrsi 0), (i32 IntRegs:$src1)))>,
5183       Requires<[NoV4T]>;
5184
5185 // i8 -> i64
5186 def:  Pat <(i64 (zextloadi8 ADDRriS11_0:$src1)),
5187       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadrub_io AddrFI:$src1, 0)))>,
5188       Requires<[NoV4T]>;
5189
5190 let AddedComplexity = 20 in
5191 def:  Pat <(i64 (zextloadi8 (add (i32 IntRegs:$src1),
5192                                 s11_0ExtPred:$offset))),
5193       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadrub_io IntRegs:$src1,
5194                                   s11_0ExtPred:$offset)))>,
5195       Requires<[NoV4T]>;
5196
5197 // i1 -> i64
5198 def:  Pat <(i64 (zextloadi1 ADDRriS11_0:$src1)),
5199       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadrub_io AddrFI:$src1, 0)))>,
5200       Requires<[NoV4T]>;
5201
5202 let AddedComplexity = 20 in
5203 def:  Pat <(i64 (zextloadi1 (add (i32 IntRegs:$src1),
5204                                 s11_0ExtPred:$offset))),
5205       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadrub_io IntRegs:$src1,
5206                                   s11_0ExtPred:$offset)))>,
5207       Requires<[NoV4T]>;
5208
5209 // i16 -> i64
5210 def:  Pat <(i64 (zextloadi16 ADDRriS11_1:$src1)),
5211       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadruh_io AddrFI:$src1, 0)))>,
5212       Requires<[NoV4T]>;
5213
5214 let AddedComplexity = 20 in
5215 def:  Pat <(i64 (zextloadi16 (add (i32 IntRegs:$src1),
5216                                   s11_1ExtPred:$offset))),
5217       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadruh_io IntRegs:$src1,
5218                                   s11_1ExtPred:$offset)))>,
5219       Requires<[NoV4T]>;
5220
5221 // i32 -> i64
5222 def:  Pat <(i64 (zextloadi32 ADDRriS11_2:$src1)),
5223       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadri_io AddrFI:$src1, 0)))>,
5224       Requires<[NoV4T]>;
5225
5226 let AddedComplexity = 100 in
5227 def:  Pat <(i64 (zextloadi32 (i32 (add IntRegs:$src1, s11_2ExtPred:$offset)))),
5228       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadri_io IntRegs:$src1,
5229                                   s11_2ExtPred:$offset)))>,
5230       Requires<[NoV4T]>;
5231
5232 let AddedComplexity = 10 in
5233 def:  Pat <(i32 (zextloadi1 ADDRriS11_0:$src1)),
5234       (i32 (L2_loadri_io AddrFI:$src1, 0))>;
5235
5236 // Map from Rs = Pd to Pd = mux(Pd, #1, #0)
5237 def : Pat <(i32 (zext (i1 PredRegs:$src1))),
5238       (i32 (C2_muxii (i1 PredRegs:$src1), 1, 0))>;
5239
5240 // Map from Rs = Pd to Pd = mux(Pd, #1, #0)
5241 def : Pat <(i32 (anyext (i1 PredRegs:$src1))),
5242       (i32 (C2_muxii (i1 PredRegs:$src1), 1, 0))>;
5243
5244 // Map from Rss = Pd to Rdd = A2_sxtw (mux(Pd, #1, #0))
5245 def : Pat <(i64 (anyext (i1 PredRegs:$src1))),
5246       (i64 (A2_sxtw (i32 (C2_muxii (i1 PredRegs:$src1), 1, 0))))>;
5247
5248
5249 let AddedComplexity = 100 in
5250 def: Pat<(i64 (or (i64 (shl (i64 DoubleRegs:$srcHigh),
5251                            (i32 32))),
5252                (i64 (zextloadi32 (i32 (add IntRegs:$src2,
5253                                          s11_2ExtPred:$offset2)))))),
5254         (i64 (A2_combinew (EXTRACT_SUBREG (i64 DoubleRegs:$srcHigh), subreg_loreg),
5255                         (L2_loadri_io IntRegs:$src2,
5256                                        s11_2ExtPred:$offset2)))>;
5257
5258 def: Pat<(i64 (or (i64 (shl (i64 DoubleRegs:$srcHigh),
5259                            (i32 32))),
5260                (i64 (zextloadi32 ADDRriS11_2:$srcLow)))),
5261         (i64 (A2_combinew (EXTRACT_SUBREG (i64 DoubleRegs:$srcHigh), subreg_loreg),
5262                         (L2_loadri_io AddrFI:$srcLow, 0)))>;
5263
5264 def: Pat<(i64 (or (i64 (shl (i64 DoubleRegs:$srcHigh),
5265                            (i32 32))),
5266                (i64 (zext (i32 IntRegs:$srcLow))))),
5267         (i64 (A2_combinew (EXTRACT_SUBREG (i64 DoubleRegs:$srcHigh), subreg_loreg),
5268                         IntRegs:$srcLow))>;
5269
5270 let AddedComplexity = 100 in
5271 def: Pat<(i64 (or (i64 (shl (i64 DoubleRegs:$srcHigh),
5272                            (i32 32))),
5273                (i64 (zextloadi32 (i32 (add IntRegs:$src2,
5274                                          s11_2ExtPred:$offset2)))))),
5275         (i64 (A2_combinew (EXTRACT_SUBREG (i64 DoubleRegs:$srcHigh), subreg_loreg),
5276                         (L2_loadri_io IntRegs:$src2,
5277                                        s11_2ExtPred:$offset2)))>;
5278
5279 def: Pat<(i64 (or (i64 (shl (i64 DoubleRegs:$srcHigh),
5280                            (i32 32))),
5281                (i64 (zextloadi32 ADDRriS11_2:$srcLow)))),
5282         (i64 (A2_combinew (EXTRACT_SUBREG (i64 DoubleRegs:$srcHigh), subreg_loreg),
5283                         (L2_loadri_io AddrFI:$srcLow, 0)))>;
5284
5285 def: Pat<(i64 (or (i64 (shl (i64 DoubleRegs:$srcHigh),
5286                            (i32 32))),
5287                (i64 (zext (i32 IntRegs:$srcLow))))),
5288         (i64 (A2_combinew (EXTRACT_SUBREG (i64 DoubleRegs:$srcHigh), subreg_loreg),
5289                         IntRegs:$srcLow))>;
5290
5291 // Any extended 64-bit load.
5292 // anyext i32 -> i64
5293 def:  Pat <(i64 (extloadi32 ADDRriS11_2:$src1)),
5294       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadri_io AddrFI:$src1, 0)))>,
5295       Requires<[NoV4T]>;
5296
5297 // When there is an offset we should prefer the pattern below over the pattern above.
5298 // The complexity of the above is 13 (gleaned from HexagonGenDAGIsel.inc)
5299 // So this complexity below is comfortably higher to allow for choosing the below.
5300 // If this is not done then we generate addresses such as
5301 // ********************************************
5302 //        r1 = add (r0, #4)
5303 //        r1 = memw(r1 + #0)
5304 //  instead of
5305 //        r1 = memw(r0 + #4)
5306 // ********************************************
5307 let AddedComplexity = 100 in
5308 def:  Pat <(i64 (extloadi32 (i32 (add IntRegs:$src1, s11_2ExtPred:$offset)))),
5309       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadri_io IntRegs:$src1,
5310                                   s11_2ExtPred:$offset)))>,
5311       Requires<[NoV4T]>;
5312
5313 // anyext i16 -> i64.
5314 def:  Pat <(i64 (extloadi16 ADDRriS11_2:$src1)),
5315       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadrh_io AddrFI:$src1, 0)))>,
5316       Requires<[NoV4T]>;
5317
5318 let AddedComplexity = 20 in
5319 def:  Pat <(i64 (extloadi16 (add (i32 IntRegs:$src1),
5320                                   s11_1ExtPred:$offset))),
5321       (i64 (A2_combinew (A2_tfrsi 0), (L2_loadrh_io IntRegs:$src1,
5322                                   s11_1ExtPred:$offset)))>,
5323       Requires<[NoV4T]>;
5324
5325 // Map from Rdd = zxtw(Rs) -> Rdd = combine(0, Rs).
5326 def : Pat<(i64 (zext (i32 IntRegs:$src1))),
5327       (i64 (A2_combinew (A2_tfrsi 0), (i32 IntRegs:$src1)))>,
5328       Requires<[NoV4T]>;
5329
5330 // Multiply 64-bit unsigned and use upper result.
5331 def : Pat <(mulhu (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2)),
5332       (i64
5333        (M2_dpmpyuu_acc_s0
5334         (i64
5335          (A2_combinew
5336           (A2_tfrsi 0),
5337            (i32
5338             (EXTRACT_SUBREG
5339              (i64
5340               (S2_lsr_i_p
5341                (i64
5342                 (M2_dpmpyuu_acc_s0
5343                  (i64
5344                   (M2_dpmpyuu_acc_s0
5345                    (i64
5346                     (A2_combinew (A2_tfrsi 0),
5347                      (i32
5348                       (EXTRACT_SUBREG
5349                        (i64
5350                         (S2_lsr_i_p
5351                          (i64
5352                           (M2_dpmpyuu_s0 
5353                             (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1),
5354                                                        subreg_loreg)),
5355                                   (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2),
5356                                                        subreg_loreg)))), 32)),
5357                        subreg_loreg)))),
5358                   (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1), subreg_hireg)),
5359                   (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2), subreg_loreg)))),
5360                  (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1), subreg_loreg)),
5361                  (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2), subreg_hireg)))),
5362                32)), subreg_loreg)))),
5363         (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1), subreg_hireg)),
5364         (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2), subreg_hireg))))>;
5365
5366 // Multiply 64-bit signed and use upper result.
5367 def : Pat <(mulhs (i64 DoubleRegs:$src1), (i64 DoubleRegs:$src2)),
5368       (i64
5369        (M2_dpmpyss_acc_s0
5370         (i64
5371          (A2_combinew (A2_tfrsi 0),
5372           (i32
5373            (EXTRACT_SUBREG
5374             (i64
5375              (S2_lsr_i_p
5376               (i64
5377                (M2_dpmpyss_acc_s0
5378                 (i64
5379                  (M2_dpmpyss_acc_s0
5380                   (i64
5381                    (A2_combinew (A2_tfrsi 0),
5382                     (i32
5383                      (EXTRACT_SUBREG
5384                       (i64
5385                        (S2_lsr_i_p
5386                         (i64
5387                          (M2_dpmpyuu_s0 
5388                            (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1),
5389                                                       subreg_loreg)),
5390                                  (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2),
5391                                                       subreg_loreg)))), 32)),
5392                       subreg_loreg)))),
5393                   (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1), subreg_hireg)),
5394                   (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2), subreg_loreg)))),
5395                 (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1), subreg_loreg)),
5396                 (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2), subreg_hireg)))),
5397               32)), subreg_loreg)))),
5398         (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src1), subreg_hireg)),
5399         (i32 (EXTRACT_SUBREG (i64 DoubleRegs:$src2), subreg_hireg))))>;
5400
5401 // Hexagon specific ISD nodes.
5402 //def SDTHexagonADJDYNALLOC : SDTypeProfile<1, 2, [SDTCisSameAs<0, 1>]>;
5403 def SDTHexagonADJDYNALLOC : SDTypeProfile<1, 2,
5404                                   [SDTCisVT<0, i32>, SDTCisVT<1, i32>]>;
5405 def Hexagon_ADJDYNALLOC : SDNode<"HexagonISD::ADJDYNALLOC",
5406                                   SDTHexagonADJDYNALLOC>;
5407 // Needed to tag these instructions for stack layout.
5408 let usesCustomInserter = 1 in
5409 def ADJDYNALLOC : ALU32_ri<(outs IntRegs:$dst), (ins IntRegs:$src1,
5410                                                      s16Imm:$src2),
5411                   "$dst = add($src1, #$src2)",
5412                   [(set (i32 IntRegs:$dst),
5413                         (Hexagon_ADJDYNALLOC (i32 IntRegs:$src1),
5414                                              s16ImmPred:$src2))]>;
5415
5416 def SDTHexagonARGEXTEND : SDTypeProfile<1, 1, [SDTCisVT<0, i32>]>;
5417 def Hexagon_ARGEXTEND : SDNode<"HexagonISD::ARGEXTEND", SDTHexagonARGEXTEND>;
5418 def ARGEXTEND : ALU32_rr <(outs IntRegs:$dst), (ins IntRegs:$src1),
5419                 "$dst = $src1",
5420                 [(set (i32 IntRegs:$dst),
5421                       (Hexagon_ARGEXTEND (i32 IntRegs:$src1)))]>;
5422
5423 let AddedComplexity = 100 in
5424 def : Pat<(i32 (sext_inreg (Hexagon_ARGEXTEND (i32 IntRegs:$src1)), i16)),
5425       (COPY (i32 IntRegs:$src1))>;
5426
5427 def HexagonWrapperJT: SDNode<"HexagonISD::WrapperJT", SDTIntUnaryOp>;
5428
5429 def : Pat<(HexagonWrapperJT tjumptable:$dst),
5430           (i32 (CONST32_set_jt tjumptable:$dst))>;
5431
5432 // XTYPE/SHIFT
5433 //
5434 //===----------------------------------------------------------------------===//
5435 // Template Class
5436 // Shift by immediate/register and accumulate/logical
5437 //===----------------------------------------------------------------------===//
5438
5439 // Rx[+-&|]=asr(Rs,#u5)
5440 // Rx[+-&|^]=lsr(Rs,#u5)
5441 // Rx[+-&|^]=asl(Rs,#u5)
5442
5443 let hasNewValue = 1, opNewValue = 0 in
5444 class T_shift_imm_acc_r <string opc1, string opc2, SDNode OpNode1,
5445                          SDNode OpNode2, bits<3> majOp, bits<2> minOp>
5446   : SInst_acc<(outs IntRegs:$Rx),
5447               (ins IntRegs:$src1, IntRegs:$Rs, u5Imm:$u5),
5448   "$Rx "#opc2#opc1#"($Rs, #$u5)",
5449   [(set (i32 IntRegs:$Rx),
5450          (OpNode2 (i32 IntRegs:$src1),
5451                   (OpNode1 (i32 IntRegs:$Rs), u5ImmPred:$u5)))],
5452   "$src1 = $Rx", S_2op_tc_2_SLOT23> {
5453     bits<5> Rx;
5454     bits<5> Rs;
5455     bits<5> u5;
5456
5457     let IClass = 0b1000;
5458
5459     let Inst{27-24} = 0b1110;
5460     let Inst{23-22} = majOp{2-1};
5461     let Inst{13} = 0b0;
5462     let Inst{7} = majOp{0};
5463     let Inst{6-5} = minOp;
5464     let Inst{4-0} = Rx;
5465     let Inst{20-16} = Rs;
5466     let Inst{12-8} = u5;
5467   }
5468
5469 // Rx[+-&|]=asr(Rs,Rt)
5470 // Rx[+-&|^]=lsr(Rs,Rt)
5471 // Rx[+-&|^]=asl(Rs,Rt)
5472
5473 let hasNewValue = 1, opNewValue = 0 in
5474 class T_shift_reg_acc_r <string opc1, string opc2, SDNode OpNode1,
5475                          SDNode OpNode2, bits<2> majOp, bits<2> minOp>
5476   : SInst_acc<(outs IntRegs:$Rx),
5477               (ins IntRegs:$src1, IntRegs:$Rs, IntRegs:$Rt),
5478   "$Rx "#opc2#opc1#"($Rs, $Rt)",
5479   [(set (i32 IntRegs:$Rx),
5480          (OpNode2 (i32 IntRegs:$src1),
5481                   (OpNode1 (i32 IntRegs:$Rs), (i32 IntRegs:$Rt))))],
5482   "$src1 = $Rx", S_3op_tc_2_SLOT23 > {
5483     bits<5> Rx;
5484     bits<5> Rs;
5485     bits<5> Rt;
5486
5487     let IClass = 0b1100;
5488
5489     let Inst{27-24} = 0b1100;
5490     let Inst{23-22} = majOp;
5491     let Inst{7-6} = minOp;
5492     let Inst{4-0} = Rx;
5493     let Inst{20-16} = Rs;
5494     let Inst{12-8} = Rt;
5495   }
5496
5497 // Rxx[+-&|]=asr(Rss,#u6)
5498 // Rxx[+-&|^]=lsr(Rss,#u6)
5499 // Rxx[+-&|^]=asl(Rss,#u6)
5500
5501 class T_shift_imm_acc_p <string opc1, string opc2, SDNode OpNode1,
5502                          SDNode OpNode2, bits<3> majOp, bits<2> minOp>
5503   : SInst_acc<(outs DoubleRegs:$Rxx),
5504               (ins DoubleRegs:$src1, DoubleRegs:$Rss, u6Imm:$u6),
5505   "$Rxx "#opc2#opc1#"($Rss, #$u6)",
5506   [(set (i64 DoubleRegs:$Rxx),
5507         (OpNode2 (i64 DoubleRegs:$src1),
5508                  (OpNode1 (i64 DoubleRegs:$Rss), u6ImmPred:$u6)))],
5509   "$src1 = $Rxx", S_2op_tc_2_SLOT23> {
5510     bits<5> Rxx;
5511     bits<5> Rss;
5512     bits<6> u6;
5513
5514     let IClass = 0b1000;
5515
5516     let Inst{27-24} = 0b0010;
5517     let Inst{23-22} = majOp{2-1};
5518     let Inst{7} = majOp{0};
5519     let Inst{6-5} = minOp;
5520     let Inst{4-0} = Rxx;
5521     let Inst{20-16} = Rss;
5522     let Inst{13-8} = u6;
5523   }
5524
5525
5526 // Rxx[+-&|]=asr(Rss,Rt)
5527 // Rxx[+-&|^]=lsr(Rss,Rt)
5528 // Rxx[+-&|^]=asl(Rss,Rt)
5529 // Rxx[+-&|^]=lsl(Rss,Rt)
5530
5531 class T_shift_reg_acc_p <string opc1, string opc2, SDNode OpNode1,
5532                          SDNode OpNode2, bits<3> majOp, bits<2> minOp>
5533   : SInst_acc<(outs DoubleRegs:$Rxx),
5534               (ins DoubleRegs:$src1, DoubleRegs:$Rss, IntRegs:$Rt),
5535   "$Rxx "#opc2#opc1#"($Rss, $Rt)",
5536   [(set (i64 DoubleRegs:$Rxx),
5537         (OpNode2 (i64 DoubleRegs:$src1),
5538                  (OpNode1 (i64 DoubleRegs:$Rss), (i32 IntRegs:$Rt))))],
5539   "$src1 = $Rxx", S_3op_tc_2_SLOT23> {
5540     bits<5> Rxx;
5541     bits<5> Rss;
5542     bits<5> Rt;
5543
5544     let IClass = 0b1100;
5545
5546     let Inst{27-24} = 0b1011;
5547     let Inst{23-21} = majOp;
5548     let Inst{20-16} = Rss;
5549     let Inst{12-8} = Rt;
5550     let Inst{7-6} = minOp;
5551     let Inst{4-0} = Rxx;
5552   }
5553
5554 //===----------------------------------------------------------------------===//
5555 // Multi-class for the shift instructions with logical/arithmetic operators.
5556 //===----------------------------------------------------------------------===//
5557
5558 multiclass xtype_imm_base<string OpcStr1, string OpcStr2, SDNode OpNode1,
5559                          SDNode OpNode2, bits<3> majOp, bits<2> minOp > {
5560   def _i_r#NAME : T_shift_imm_acc_r< OpcStr1, OpcStr2, OpNode1,
5561                                      OpNode2, majOp, minOp >;
5562   def _i_p#NAME : T_shift_imm_acc_p< OpcStr1, OpcStr2, OpNode1,
5563                                      OpNode2, majOp, minOp >;
5564 }
5565
5566 multiclass xtype_imm_acc<string opc1, SDNode OpNode, bits<2>minOp> {
5567   let AddedComplexity = 100 in
5568   defm _acc  : xtype_imm_base< opc1, "+= ", OpNode, add, 0b001, minOp>;
5569
5570   defm _nac  : xtype_imm_base< opc1, "-= ", OpNode, sub, 0b000, minOp>;
5571   defm _and  : xtype_imm_base< opc1, "&= ", OpNode, and, 0b010, minOp>;
5572   defm _or   : xtype_imm_base< opc1, "|= ", OpNode,  or, 0b011, minOp>;
5573 }
5574
5575 multiclass xtype_xor_imm_acc<string opc1, SDNode OpNode, bits<2>minOp> {
5576 let AddedComplexity = 100 in
5577   defm _xacc  : xtype_imm_base< opc1, "^= ", OpNode, xor, 0b100, minOp>;
5578 }
5579
5580 let isCodeGenOnly = 0 in {
5581 defm S2_asr : xtype_imm_acc<"asr", sra, 0b00>;
5582
5583 defm S2_lsr : xtype_imm_acc<"lsr", srl, 0b01>,
5584               xtype_xor_imm_acc<"lsr", srl, 0b01>;
5585
5586 defm S2_asl : xtype_imm_acc<"asl", shl, 0b10>,
5587               xtype_xor_imm_acc<"asl", shl, 0b10>;
5588 }
5589
5590 multiclass xtype_reg_acc_r<string opc1, SDNode OpNode, bits<2>minOp> {
5591   let AddedComplexity = 100 in
5592   def _acc : T_shift_reg_acc_r <opc1, "+= ", OpNode, add, 0b11, minOp>;
5593
5594   def _nac : T_shift_reg_acc_r <opc1, "-= ", OpNode, sub, 0b10, minOp>;
5595   def _and : T_shift_reg_acc_r <opc1, "&= ", OpNode, and, 0b01, minOp>;
5596   def _or  : T_shift_reg_acc_r <opc1, "|= ", OpNode,  or, 0b00, minOp>;
5597 }
5598
5599 multiclass xtype_reg_acc_p<string opc1, SDNode OpNode, bits<2>minOp> {
5600   let AddedComplexity = 100 in
5601   def _acc : T_shift_reg_acc_p <opc1, "+= ", OpNode, add, 0b110, minOp>;
5602
5603   def _nac : T_shift_reg_acc_p <opc1, "-= ", OpNode, sub, 0b100, minOp>;
5604   def _and : T_shift_reg_acc_p <opc1, "&= ", OpNode, and, 0b010, minOp>;
5605   def _or  : T_shift_reg_acc_p <opc1, "|= ", OpNode,  or, 0b000, minOp>;
5606   def _xor : T_shift_reg_acc_p <opc1, "^= ", OpNode, xor, 0b011, minOp>;
5607 }
5608
5609 multiclass xtype_reg_acc<string OpcStr, SDNode OpNode, bits<2> minOp > {
5610   defm _r_r : xtype_reg_acc_r <OpcStr, OpNode, minOp>;
5611   defm _r_p : xtype_reg_acc_p <OpcStr, OpNode, minOp>;
5612 }
5613
5614 let isCodeGenOnly = 0 in {
5615 defm S2_asl : xtype_reg_acc<"asl", shl, 0b10>;
5616 defm S2_asr : xtype_reg_acc<"asr", sra, 0b00>;
5617 defm S2_lsr : xtype_reg_acc<"lsr", srl, 0b01>;
5618 defm S2_lsl : xtype_reg_acc<"lsl", shl, 0b11>;
5619 }
5620
5621 //===----------------------------------------------------------------------===//
5622 let hasSideEffects = 0 in
5623 class T_S3op_1 <string mnemonic, RegisterClass RC, bits<2> MajOp, bits<3> MinOp,
5624                 bit SwapOps, bit isSat = 0, bit isRnd = 0, bit hasShift = 0>
5625   : SInst <(outs RC:$dst),
5626            (ins DoubleRegs:$src1, DoubleRegs:$src2),
5627   "$dst = "#mnemonic#"($src1, $src2)"#!if(isRnd, ":rnd", "")
5628                                      #!if(hasShift,":>>1","")
5629                                      #!if(isSat, ":sat", ""),
5630   [], "", S_3op_tc_2_SLOT23 > {
5631     bits<5> dst;
5632     bits<5> src1;
5633     bits<5> src2;
5634
5635     let IClass = 0b1100;
5636
5637     let Inst{27-24} = 0b0001;
5638     let Inst{23-22} = MajOp;
5639     let Inst{20-16} = !if (SwapOps, src2, src1);
5640     let Inst{12-8}  = !if (SwapOps, src1, src2);
5641     let Inst{7-5}   = MinOp;
5642     let Inst{4-0}   = dst;
5643   }
5644
5645 class T_S3op_64 <string mnemonic, bits<2> MajOp, bits<3> MinOp, bit SwapOps,
5646                  bit isSat = 0, bit isRnd = 0, bit hasShift = 0 >
5647   : T_S3op_1 <mnemonic, DoubleRegs, MajOp, MinOp, SwapOps,
5648               isSat, isRnd, hasShift>;
5649
5650 let Itinerary = S_3op_tc_1_SLOT23, isCodeGenOnly = 0 in {
5651   def S2_shuffeb : T_S3op_64 < "shuffeb", 0b00, 0b010, 0>;
5652   def S2_shuffeh : T_S3op_64 < "shuffeh", 0b00, 0b110, 0>;
5653   def S2_shuffob : T_S3op_64 < "shuffob", 0b00, 0b100, 1>;
5654   def S2_shuffoh : T_S3op_64 < "shuffoh", 0b10, 0b000, 1>;
5655
5656   def S2_vtrunewh : T_S3op_64 < "vtrunewh", 0b10, 0b010, 0>;
5657   def S2_vtrunowh : T_S3op_64 < "vtrunowh", 0b10, 0b100, 0>;
5658 }
5659
5660 let isCodeGenOnly = 0 in
5661 def S2_lfsp : T_S3op_64 < "lfs", 0b10, 0b110, 0>;
5662
5663 let hasSideEffects = 0 in
5664 class T_S3op_2 <string mnemonic, bits<3> MajOp, bit SwapOps>
5665   : SInst < (outs DoubleRegs:$Rdd),
5666             (ins DoubleRegs:$Rss, DoubleRegs:$Rtt, PredRegs:$Pu),
5667   "$Rdd = "#mnemonic#"($Rss, $Rtt, $Pu)",
5668   [], "", S_3op_tc_1_SLOT23 > {
5669     bits<5> Rdd;
5670     bits<5> Rss;
5671     bits<5> Rtt;
5672     bits<2> Pu;
5673
5674     let IClass = 0b1100;
5675
5676     let Inst{27-24} = 0b0010;
5677     let Inst{23-21} = MajOp;
5678     let Inst{20-16} = !if (SwapOps, Rtt, Rss);
5679     let Inst{12-8} = !if (SwapOps, Rss, Rtt);
5680     let Inst{6-5} = Pu;
5681     let Inst{4-0} = Rdd;
5682   }
5683
5684 let isCodeGenOnly = 0 in {
5685 def S2_valignrb  : T_S3op_2 < "valignb",  0b000, 1>;
5686 def S2_vsplicerb : T_S3op_2 < "vspliceb", 0b100, 0>;
5687 }
5688
5689 //===----------------------------------------------------------------------===//
5690 // Template class used by vector shift, vector rotate, vector neg,
5691 // 32-bit shift, 64-bit shifts, etc.
5692 //===----------------------------------------------------------------------===//
5693
5694 let hasSideEffects = 0 in
5695 class T_S3op_3 <string mnemonic, RegisterClass RC, bits<2> MajOp,
5696                  bits<2> MinOp, bit isSat = 0, list<dag> pattern = [] >
5697   : SInst <(outs RC:$dst),
5698            (ins RC:$src1, IntRegs:$src2),
5699   "$dst = "#mnemonic#"($src1, $src2)"#!if(isSat, ":sat", ""),
5700   pattern, "", S_3op_tc_1_SLOT23> {
5701     bits<5> dst;
5702     bits<5> src1;
5703     bits<5> src2;
5704
5705     let IClass = 0b1100;
5706
5707     let Inst{27-24} = !if(!eq(!cast<string>(RC), "IntRegs"), 0b0110, 0b0011);
5708     let Inst{23-22} = MajOp;
5709     let Inst{20-16} = src1;
5710     let Inst{12-8} = src2;
5711     let Inst{7-6} = MinOp;
5712     let Inst{4-0} = dst;
5713   }
5714
5715 let hasNewValue = 1 in
5716 class T_S3op_shift32 <string mnemonic, SDNode OpNode, bits<2> MinOp>
5717   : T_S3op_3 <mnemonic, IntRegs, 0b01, MinOp, 0,
5718     [(set (i32 IntRegs:$dst), (OpNode (i32 IntRegs:$src1),
5719                                       (i32 IntRegs:$src2)))]>;
5720
5721 let hasNewValue = 1, Itinerary = S_3op_tc_2_SLOT23 in
5722 class T_S3op_shift32_Sat <string mnemonic, bits<2> MinOp>
5723   : T_S3op_3 <mnemonic, IntRegs, 0b00, MinOp, 1, []>;
5724
5725
5726 class T_S3op_shift64 <string mnemonic, SDNode OpNode, bits<2> MinOp>
5727   : T_S3op_3 <mnemonic, DoubleRegs, 0b10, MinOp, 0,
5728     [(set (i64 DoubleRegs:$dst), (OpNode (i64 DoubleRegs:$src1),
5729                                          (i32 IntRegs:$src2)))]>;
5730
5731
5732 class T_S3op_shiftVect <string mnemonic, bits<2> MajOp, bits<2> MinOp>
5733   : T_S3op_3 <mnemonic, DoubleRegs, MajOp, MinOp, 0, []>;
5734
5735
5736 // Shift by register
5737 // Rdd=[asr|lsr|asl|lsl](Rss,Rt)
5738
5739 let isCodeGenOnly = 0 in {
5740 def S2_asr_r_p : T_S3op_shift64 < "asr", sra, 0b00>;
5741 def S2_lsr_r_p : T_S3op_shift64 < "lsr", srl, 0b01>;
5742 def S2_asl_r_p : T_S3op_shift64 < "asl", shl, 0b10>;
5743 def S2_lsl_r_p : T_S3op_shift64 < "lsl", shl, 0b11>;
5744 }
5745
5746 // Rd=[asr|lsr|asl|lsl](Rs,Rt)
5747
5748 let isCodeGenOnly = 0 in {
5749 def S2_asr_r_r : T_S3op_shift32<"asr", sra, 0b00>;
5750 def S2_lsr_r_r : T_S3op_shift32<"lsr", srl, 0b01>;
5751 def S2_asl_r_r : T_S3op_shift32<"asl", shl, 0b10>;
5752 def S2_lsl_r_r : T_S3op_shift32<"lsl", shl, 0b11>;
5753 }
5754
5755 // Shift by register with saturation
5756 // Rd=asr(Rs,Rt):sat
5757 // Rd=asl(Rs,Rt):sat
5758
5759 let Defs = [USR_OVF], isCodeGenOnly = 0 in {
5760   def S2_asr_r_r_sat : T_S3op_shift32_Sat<"asr", 0b00>;
5761   def S2_asl_r_r_sat : T_S3op_shift32_Sat<"asl", 0b10>;
5762 }
5763
5764 let hasNewValue = 1, hasSideEffects = 0 in
5765 class T_S3op_8 <string opc, bits<3> MinOp, bit isSat, bit isRnd, bit hasShift, bit hasSplat = 0>
5766   : SInst < (outs IntRegs:$Rd),
5767             (ins DoubleRegs:$Rss, IntRegs:$Rt),
5768   "$Rd = "#opc#"($Rss, $Rt"#!if(hasSplat, "*", "")#")"
5769                            #!if(hasShift, ":<<1", "")
5770                            #!if(isRnd, ":rnd", "")
5771                            #!if(isSat, ":sat", ""),
5772   [], "", S_3op_tc_1_SLOT23 > {
5773     bits<5> Rd;
5774     bits<5> Rss;
5775     bits<5> Rt;
5776
5777     let IClass = 0b1100;
5778
5779     let Inst{27-24} = 0b0101;
5780     let Inst{20-16} = Rss;
5781     let Inst{12-8}  = Rt;
5782     let Inst{7-5}   = MinOp;
5783     let Inst{4-0}   = Rd;
5784   }
5785
5786 let isCodeGenOnly = 0 in
5787 def S2_asr_r_svw_trun : T_S3op_8<"vasrw", 0b010, 0, 0, 0>;
5788
5789 let Defs = [USR_OVF], Itinerary = S_3op_tc_2_SLOT23, isCodeGenOnly = 0 in
5790 def S2_vcrotate : T_S3op_shiftVect < "vcrotate", 0b11, 0b00>;
5791
5792 let hasSideEffects = 0 in
5793 class T_S3op_7 <string mnemonic, bit MajOp >
5794   : SInst <(outs DoubleRegs:$Rdd),
5795            (ins DoubleRegs:$Rss, DoubleRegs:$Rtt, u3Imm:$u3),
5796   "$Rdd = "#mnemonic#"($Rss, $Rtt, #$u3)" ,
5797   [], "", S_3op_tc_1_SLOT23 > {
5798     bits<5> Rdd;
5799     bits<5> Rss;
5800     bits<5> Rtt;
5801     bits<3> u3;
5802
5803     let IClass = 0b1100;
5804
5805     let Inst{27-24} = 0b0000;
5806     let Inst{23}    = MajOp;
5807     let Inst{20-16} = !if(MajOp, Rss, Rtt);
5808     let Inst{12-8}  =  !if(MajOp, Rtt, Rss);
5809     let Inst{7-5}   = u3;
5810     let Inst{4-0}   = Rdd;
5811   }
5812
5813 let isCodeGenOnly = 0 in {
5814 def S2_valignib  : T_S3op_7 < "valignb", 0>;
5815 def S2_vspliceib : T_S3op_7 < "vspliceb", 1>;
5816 }
5817
5818 //===----------------------------------------------------------------------===//
5819 // Template class for 'insert bitfield' instructions
5820 //===----------------------------------------------------------------------===//
5821 let hasSideEffects = 0 in
5822 class T_S3op_insert <string mnemonic, RegisterClass RC>
5823   : SInst <(outs RC:$dst),
5824            (ins RC:$src1, RC:$src2, DoubleRegs:$src3),
5825   "$dst = "#mnemonic#"($src2, $src3)" ,
5826   [], "$src1 = $dst", S_3op_tc_1_SLOT23 > {
5827     bits<5> dst;
5828     bits<5> src2;
5829     bits<5> src3;
5830
5831     let IClass = 0b1100;
5832
5833     let Inst{27-26} = 0b10;
5834     let Inst{25-24} = !if(!eq(!cast<string>(RC), "IntRegs"), 0b00, 0b10);
5835     let Inst{23}    = 0b0;
5836     let Inst{20-16} = src2;
5837     let Inst{12-8}  = src3;
5838     let Inst{4-0}   = dst;
5839   }
5840
5841 let hasSideEffects = 0 in
5842 class T_S2op_insert <bits<4> RegTyBits, RegisterClass RC, Operand ImmOp>
5843   : SInst <(outs RC:$dst), (ins RC:$dst2, RC:$src1, ImmOp:$src2, ImmOp:$src3),
5844   "$dst = insert($src1, #$src2, #$src3)",
5845   [], "$dst2 = $dst", S_2op_tc_2_SLOT23> {
5846     bits<5> dst;
5847     bits<5> src1;
5848     bits<6> src2;
5849     bits<6> src3;
5850     bit bit23;
5851     bit bit13;
5852     string ImmOpStr = !cast<string>(ImmOp);
5853
5854     let bit23 = !if (!eq(ImmOpStr, "u6Imm"), src3{5}, 0);
5855     let bit13 = !if (!eq(ImmOpStr, "u6Imm"), src2{5}, 0);
5856
5857     let IClass = 0b1000;
5858
5859     let Inst{27-24} = RegTyBits;
5860     let Inst{23}    = bit23;
5861     let Inst{22-21} = src3{4-3};
5862     let Inst{20-16} = src1;
5863     let Inst{13}    = bit13;
5864     let Inst{12-8}  = src2{4-0};
5865     let Inst{7-5}   = src3{2-0};
5866     let Inst{4-0}   = dst;
5867   }
5868
5869 // Rx=insert(Rs,Rtt)
5870 // Rx=insert(Rs,#u5,#U5)
5871 let hasNewValue = 1, isCodeGenOnly = 0 in {
5872   def S2_insert_rp : T_S3op_insert <"insert", IntRegs>;
5873   def S2_insert    : T_S2op_insert <0b1111, IntRegs, u5Imm>;
5874 }
5875
5876 // Rxx=insert(Rss,Rtt)
5877 // Rxx=insert(Rss,#u6,#U6)
5878 let isCodeGenOnly = 0 in {
5879 def S2_insertp_rp : T_S3op_insert<"insert", DoubleRegs>;
5880 def S2_insertp    : T_S2op_insert <0b0011, DoubleRegs, u6Imm>;
5881 }
5882
5883 //===----------------------------------------------------------------------===//
5884 // Template class for 'extract bitfield' instructions
5885 //===----------------------------------------------------------------------===//
5886 let hasNewValue = 1, hasSideEffects = 0 in
5887 class T_S3op_extract <string mnemonic, bits<2> MinOp>
5888   : SInst <(outs IntRegs:$Rd), (ins IntRegs:$Rs, DoubleRegs:$Rtt),
5889   "$Rd = "#mnemonic#"($Rs, $Rtt)",
5890   [], "", S_3op_tc_2_SLOT23 > {
5891     bits<5> Rd;
5892     bits<5> Rs;
5893     bits<5> Rtt;
5894
5895     let IClass = 0b1100;
5896
5897     let Inst{27-22} = 0b100100;
5898     let Inst{20-16} = Rs;
5899     let Inst{12-8}  = Rtt;
5900     let Inst{7-6}   = MinOp;
5901     let Inst{4-0}   = Rd;
5902   }
5903
5904 let hasSideEffects = 0 in
5905 class T_S2op_extract <string mnemonic, bits<4> RegTyBits,
5906                       RegisterClass RC, Operand ImmOp>
5907   : SInst <(outs RC:$dst), (ins RC:$src1, ImmOp:$src2, ImmOp:$src3),
5908   "$dst = "#mnemonic#"($src1, #$src2, #$src3)",
5909   [], "", S_2op_tc_2_SLOT23> {
5910     bits<5> dst;
5911     bits<5> src1;
5912     bits<6> src2;
5913     bits<6> src3;
5914     bit bit23;
5915     bit bit13;
5916     string ImmOpStr = !cast<string>(ImmOp);
5917
5918     let bit23 = !if (!eq(ImmOpStr, "u6Imm"), src3{5},
5919                 !if (!eq(mnemonic, "extractu"), 0, 1));
5920
5921     let bit13 = !if (!eq(ImmOpStr, "u6Imm"), src2{5}, 0);
5922
5923     let IClass = 0b1000;
5924
5925     let Inst{27-24} = RegTyBits;
5926     let Inst{23}    = bit23;
5927     let Inst{22-21} = src3{4-3};
5928     let Inst{20-16} = src1;
5929     let Inst{13}    = bit13;
5930     let Inst{12-8}  = src2{4-0};
5931     let Inst{7-5}   = src3{2-0};
5932     let Inst{4-0}   = dst;
5933   }
5934
5935 // Extract bitfield
5936
5937 // Rdd=extractu(Rss,Rtt)
5938 // Rdd=extractu(Rss,#u6,#U6)
5939 let isCodeGenOnly = 0 in {
5940 def S2_extractup_rp : T_S3op_64 < "extractu", 0b00, 0b000, 0>;
5941 def S2_extractup    : T_S2op_extract <"extractu", 0b0001, DoubleRegs, u6Imm>;
5942 }
5943
5944 // Rd=extractu(Rs,Rtt)
5945 // Rd=extractu(Rs,#u5,#U5)
5946 let hasNewValue = 1, isCodeGenOnly = 0 in {
5947   def S2_extractu_rp : T_S3op_extract<"extractu", 0b00>;
5948   def S2_extractu    : T_S2op_extract <"extractu", 0b1101, IntRegs, u5Imm>;
5949 }
5950
5951 //===----------------------------------------------------------------------===//
5952 // :raw for of tableindx[bdhw] insns
5953 //===----------------------------------------------------------------------===//
5954
5955 let hasSideEffects = 0, hasNewValue = 1, opNewValue = 0 in
5956 class tableidxRaw<string OpStr, bits<2>MinOp>
5957   : SInst <(outs IntRegs:$Rx),
5958            (ins IntRegs:$_dst_, IntRegs:$Rs, u4Imm:$u4, s6Imm:$S6),
5959            "$Rx = "#OpStr#"($Rs, #$u4, #$S6):raw",
5960     [], "$Rx = $_dst_" > {
5961     bits<5> Rx;
5962     bits<5> Rs;
5963     bits<4> u4;
5964     bits<6> S6;
5965
5966     let IClass = 0b1000;
5967
5968     let Inst{27-24} = 0b0111;
5969     let Inst{23-22} = MinOp;
5970     let Inst{21}    = u4{3};
5971     let Inst{20-16} = Rs;
5972     let Inst{13-8}  = S6;
5973     let Inst{7-5}   = u4{2-0};
5974     let Inst{4-0}   = Rx;
5975   }
5976
5977 let isCodeGenOnly = 0 in {
5978 def S2_tableidxb : tableidxRaw<"tableidxb", 0b00>;
5979 def S2_tableidxh : tableidxRaw<"tableidxh", 0b01>;
5980 def S2_tableidxw : tableidxRaw<"tableidxw", 0b10>;
5981 def S2_tableidxd : tableidxRaw<"tableidxd", 0b11>;
5982 }
5983
5984 // Change the sign of the immediate for Rd=-mpyi(Rs,#u8)
5985 def : Pat <(mul (i32 IntRegs:$src1), (ineg n8ImmPred:$src2)),
5986       (i32 (M2_mpysin (i32 IntRegs:$src1), u8ImmPred:$src2))>;
5987
5988 //===----------------------------------------------------------------------===//
5989 // V3 Instructions +
5990 //===----------------------------------------------------------------------===//
5991
5992 include "HexagonInstrInfoV3.td"
5993
5994 //===----------------------------------------------------------------------===//
5995 // V3 Instructions -
5996 //===----------------------------------------------------------------------===//
5997
5998 //===----------------------------------------------------------------------===//
5999 // V4 Instructions +
6000 //===----------------------------------------------------------------------===//
6001
6002 include "HexagonInstrInfoV4.td"
6003
6004 //===----------------------------------------------------------------------===//
6005 // V4 Instructions -
6006 //===----------------------------------------------------------------------===//
6007
6008 //===----------------------------------------------------------------------===//
6009 // V5 Instructions +
6010 //===----------------------------------------------------------------------===//
6011
6012 include "HexagonInstrInfoV5.td"
6013
6014 //===----------------------------------------------------------------------===//
6015 // V5 Instructions -
6016 //===----------------------------------------------------------------------===//
6017
6018 //===----------------------------------------------------------------------===//
6019 // ALU32/64/Vector +
6020 //===----------------------------------------------------------------------===///
6021
6022 include "HexagonInstrInfoVector.td"