eliminate use of getNode that takes vector<SDOperand>. Wrap a really long line.
[oota-llvm.git] / lib / Target / Alpha / AlphaISelLowering.cpp
1 //===-- AlphaISelLowering.cpp - Alpha DAG Lowering Implementation ---------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Andrew Lenharth and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the AlphaISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "AlphaISelLowering.h"
15 #include "AlphaTargetMachine.h"
16 #include "llvm/CodeGen/MachineFrameInfo.h"
17 #include "llvm/CodeGen/MachineFunction.h"
18 #include "llvm/CodeGen/MachineInstrBuilder.h"
19 #include "llvm/CodeGen/SelectionDAG.h"
20 #include "llvm/CodeGen/SSARegMap.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/Module.h"
24 #include "llvm/Support/CommandLine.h"
25 #include <iostream>
26
27 using namespace llvm;
28
29 /// AddLiveIn - This helper function adds the specified physical register to the
30 /// MachineFunction as a live in value.  It also creates a corresponding virtual
31 /// register for it.
32 static unsigned AddLiveIn(MachineFunction &MF, unsigned PReg,
33                           TargetRegisterClass *RC) {
34   assert(RC->contains(PReg) && "Not the correct regclass!");
35   unsigned VReg = MF.getSSARegMap()->createVirtualRegister(RC);
36   MF.addLiveIn(PReg, VReg);
37   return VReg;
38 }
39
40 AlphaTargetLowering::AlphaTargetLowering(TargetMachine &TM) : TargetLowering(TM) {
41   // Set up the TargetLowering object.
42   //I am having problems with shr n ubyte 1
43   setShiftAmountType(MVT::i64);
44   setSetCCResultType(MVT::i64);
45   setSetCCResultContents(ZeroOrOneSetCCResult);
46   
47   addRegisterClass(MVT::i64, Alpha::GPRCRegisterClass);
48   addRegisterClass(MVT::f64, Alpha::F8RCRegisterClass);
49   addRegisterClass(MVT::f32, Alpha::F4RCRegisterClass);
50   
51   setOperationAction(ISD::BRIND,        MVT::i64,   Expand);
52   setOperationAction(ISD::BR_CC,        MVT::Other, Expand);
53   setOperationAction(ISD::SELECT_CC,    MVT::Other, Expand);
54   
55   setOperationAction(ISD::EXTLOAD, MVT::i1,  Promote);
56   setOperationAction(ISD::EXTLOAD, MVT::f32, Expand);
57   
58   setOperationAction(ISD::ZEXTLOAD, MVT::i1,  Promote);
59   setOperationAction(ISD::ZEXTLOAD, MVT::i32, Expand);
60   
61   setOperationAction(ISD::SEXTLOAD, MVT::i1,  Promote);
62   setOperationAction(ISD::SEXTLOAD, MVT::i8,  Expand);
63   setOperationAction(ISD::SEXTLOAD, MVT::i16, Expand);
64   
65   setOperationAction(ISD::TRUNCSTORE, MVT::i1, Promote);
66
67   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
68
69   setOperationAction(ISD::FREM, MVT::f32, Expand);
70   setOperationAction(ISD::FREM, MVT::f64, Expand);
71   
72   setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
73   setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
74   setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
75   setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
76
77   if (!TM.getSubtarget<AlphaSubtarget>().hasCT()) {
78     setOperationAction(ISD::CTPOP    , MVT::i64  , Expand);
79     setOperationAction(ISD::CTTZ     , MVT::i64  , Expand);
80     setOperationAction(ISD::CTLZ     , MVT::i64  , Expand);
81   }
82   setOperationAction(ISD::BSWAP    , MVT::i64, Expand);
83   setOperationAction(ISD::ROTL     , MVT::i64, Expand);
84   setOperationAction(ISD::ROTR     , MVT::i64, Expand);
85   
86   setOperationAction(ISD::SREM     , MVT::i64, Custom);
87   setOperationAction(ISD::UREM     , MVT::i64, Custom);
88   setOperationAction(ISD::SDIV     , MVT::i64, Custom);
89   setOperationAction(ISD::UDIV     , MVT::i64, Custom);
90
91   setOperationAction(ISD::MEMMOVE  , MVT::Other, Expand);
92   setOperationAction(ISD::MEMSET   , MVT::Other, Expand);
93   setOperationAction(ISD::MEMCPY   , MVT::Other, Expand);
94   
95   // We don't support sin/cos/sqrt
96   setOperationAction(ISD::FSIN , MVT::f64, Expand);
97   setOperationAction(ISD::FCOS , MVT::f64, Expand);
98   setOperationAction(ISD::FSIN , MVT::f32, Expand);
99   setOperationAction(ISD::FCOS , MVT::f32, Expand);
100
101   setOperationAction(ISD::FSQRT, MVT::f64, Expand);
102   setOperationAction(ISD::FSQRT, MVT::f32, Expand);
103   
104   setOperationAction(ISD::SETCC, MVT::f32, Promote);
105
106   // We don't have line number support yet.
107   setOperationAction(ISD::LOCATION, MVT::Other, Expand);
108   setOperationAction(ISD::DEBUG_LOC, MVT::Other, Expand);
109   setOperationAction(ISD::DEBUG_LABEL, MVT::Other, Expand);
110
111   // Not implemented yet.
112   setOperationAction(ISD::STACKSAVE, MVT::Other, Expand); 
113   setOperationAction(ISD::STACKRESTORE, MVT::Other, Expand);
114   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
115
116   // We want to legalize GlobalAddress and ConstantPool and
117   // ExternalSymbols nodes into the appropriate instructions to
118   // materialize the address.
119   setOperationAction(ISD::GlobalAddress,  MVT::i64, Custom);
120   setOperationAction(ISD::ConstantPool,   MVT::i64, Custom);
121   setOperationAction(ISD::ExternalSymbol, MVT::i64, Custom);
122
123   setOperationAction(ISD::VASTART, MVT::Other, Custom);
124   setOperationAction(ISD::VAEND,   MVT::Other, Expand);
125   setOperationAction(ISD::VACOPY,  MVT::Other, Custom);
126   setOperationAction(ISD::VAARG,   MVT::Other, Custom);
127   setOperationAction(ISD::VAARG,   MVT::i32,   Custom);
128
129   setOperationAction(ISD::RET,     MVT::Other, Custom);
130
131   setStackPointerRegisterToSaveRestore(Alpha::R30);
132
133   setOperationAction(ISD::ConstantFP, MVT::f64, Expand);
134   setOperationAction(ISD::ConstantFP, MVT::f32, Expand);
135   addLegalFPImmediate(+0.0); //F31
136   addLegalFPImmediate(-0.0); //-F31
137
138   computeRegisterProperties();
139
140   useITOF = TM.getSubtarget<AlphaSubtarget>().hasF2I();
141 }
142
143 const char *AlphaTargetLowering::getTargetNodeName(unsigned Opcode) const {
144   switch (Opcode) {
145   default: return 0;
146   case AlphaISD::ITOFT_: return "Alpha::ITOFT_";
147   case AlphaISD::FTOIT_: return "Alpha::FTOIT_";
148   case AlphaISD::CVTQT_: return "Alpha::CVTQT_";
149   case AlphaISD::CVTQS_: return "Alpha::CVTQS_";
150   case AlphaISD::CVTTQ_: return "Alpha::CVTTQ_";
151   case AlphaISD::GPRelHi: return "Alpha::GPRelHi";
152   case AlphaISD::GPRelLo: return "Alpha::GPRelLo";
153   case AlphaISD::RelLit: return "Alpha::RelLit";
154   case AlphaISD::GlobalBaseReg: return "Alpha::GlobalBaseReg";
155   case AlphaISD::GlobalRetAddr: return "Alpha::GlobalRetAddr";
156   case AlphaISD::CALL:   return "Alpha::CALL";
157   case AlphaISD::DivCall: return "Alpha::DivCall";
158   case AlphaISD::RET_FLAG: return "Alpha::RET_FLAG";
159   }
160 }
161
162 //http://www.cs.arizona.edu/computer.help/policy/DIGITAL_unix/
163 //AA-PY8AC-TET1_html/callCH3.html#BLOCK21
164
165 //For now, just use variable size stack frame format
166
167 //In a standard call, the first six items are passed in registers $16
168 //- $21 and/or registers $f16 - $f21. (See Section 4.1.2 for details
169 //of argument-to-register correspondence.) The remaining items are
170 //collected in a memory argument list that is a naturally aligned
171 //array of quadwords. In a standard call, this list, if present, must
172 //be passed at 0(SP).
173 //7 ... n         0(SP) ... (n-7)*8(SP)
174
175 // //#define FP    $15
176 // //#define RA    $26
177 // //#define PV    $27
178 // //#define GP    $29
179 // //#define SP    $30
180
181 static SDOperand LowerFORMAL_ARGUMENTS(SDOperand Op, SelectionDAG &DAG,
182                                        int &VarArgsBase,
183                                        int &VarArgsOffset,
184                                        unsigned int &GP,
185                                        unsigned int &RA) {
186   MachineFunction &MF = DAG.getMachineFunction();
187   MachineFrameInfo *MFI = MF.getFrameInfo();
188   SSARegMap *RegMap = MF.getSSARegMap();
189   std::vector<SDOperand> ArgValues;
190   SDOperand Root = Op.getOperand(0);
191
192   GP = AddLiveIn(MF, Alpha::R29, &Alpha::GPRCRegClass);
193   RA = AddLiveIn(MF, Alpha::R26, &Alpha::GPRCRegClass);
194
195   unsigned args_int[] = {
196     Alpha::R16, Alpha::R17, Alpha::R18, Alpha::R19, Alpha::R20, Alpha::R21};
197   unsigned args_float[] = {
198     Alpha::F16, Alpha::F17, Alpha::F18, Alpha::F19, Alpha::F20, Alpha::F21};
199   
200   for (unsigned ArgNo = 0, e = Op.Val->getNumValues()-1; ArgNo != e; ++ArgNo) {
201     SDOperand argt;
202     MVT::ValueType ObjectVT = Op.getValue(ArgNo).getValueType();
203     SDOperand ArgVal;
204
205     if (ArgNo  < 6) {
206       unsigned Vreg;
207       switch (ObjectVT) {
208       default:
209         std::cerr << "Unknown Type " << ObjectVT << "\n";
210         abort();
211       case MVT::f64:
212         args_float[ArgNo] = AddLiveIn(MF, args_float[ArgNo], 
213                                       &Alpha::F8RCRegClass);
214         ArgVal = DAG.getCopyFromReg(Root, args_float[ArgNo], ObjectVT);
215         break;
216       case MVT::f32:
217         args_float[ArgNo] = AddLiveIn(MF, args_float[ArgNo], 
218                                       &Alpha::F4RCRegClass);
219         ArgVal = DAG.getCopyFromReg(Root, args_float[ArgNo], ObjectVT);
220         break;
221       case MVT::i64:
222         args_int[ArgNo] = AddLiveIn(MF, args_int[ArgNo], 
223                                     &Alpha::GPRCRegClass);
224         ArgVal = DAG.getCopyFromReg(Root, args_int[ArgNo], MVT::i64);
225         break;
226       }
227     } else { //more args
228       // Create the frame index object for this incoming parameter...
229       int FI = MFI->CreateFixedObject(8, 8 * (ArgNo - 6));
230
231       // Create the SelectionDAG nodes corresponding to a load
232       //from this parameter
233       SDOperand FIN = DAG.getFrameIndex(FI, MVT::i64);
234       ArgVal = DAG.getLoad(ObjectVT, Root, FIN, DAG.getSrcValue(NULL));
235     }
236     ArgValues.push_back(ArgVal);
237   }
238
239   // If the functions takes variable number of arguments, copy all regs to stack
240   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getValue() != 0;
241   if (isVarArg) {
242     VarArgsOffset = (Op.Val->getNumValues()-1) * 8;
243     std::vector<SDOperand> LS;
244     for (int i = 0; i < 6; ++i) {
245       if (MRegisterInfo::isPhysicalRegister(args_int[i]))
246         args_int[i] = AddLiveIn(MF, args_int[i], &Alpha::GPRCRegClass);
247       SDOperand argt = DAG.getCopyFromReg(Root, args_int[i], MVT::i64);
248       int FI = MFI->CreateFixedObject(8, -8 * (6 - i));
249       if (i == 0) VarArgsBase = FI;
250       SDOperand SDFI = DAG.getFrameIndex(FI, MVT::i64);
251       LS.push_back(DAG.getNode(ISD::STORE, MVT::Other, Root, argt,
252                                SDFI, DAG.getSrcValue(NULL)));
253
254       if (MRegisterInfo::isPhysicalRegister(args_float[i]))
255         args_float[i] = AddLiveIn(MF, args_float[i], &Alpha::F8RCRegClass);
256       argt = DAG.getCopyFromReg(Root, args_float[i], MVT::f64);
257       FI = MFI->CreateFixedObject(8, - 8 * (12 - i));
258       SDFI = DAG.getFrameIndex(FI, MVT::i64);
259       LS.push_back(DAG.getNode(ISD::STORE, MVT::Other, Root, argt,
260                                SDFI, DAG.getSrcValue(NULL)));
261     }
262
263     //Set up a token factor with all the stack traffic
264     Root = DAG.getNode(ISD::TokenFactor, MVT::Other, LS);
265   }
266
267   ArgValues.push_back(Root);
268
269   // Return the new list of results.
270   std::vector<MVT::ValueType> RetVT(Op.Val->value_begin(),
271                                     Op.Val->value_end());
272   return DAG.getNode(ISD::MERGE_VALUES, RetVT, &ArgValues[0], ArgValues.size());
273 }
274
275 static SDOperand LowerRET(SDOperand Op, SelectionDAG &DAG, unsigned int RA) {
276   SDOperand Copy = DAG.getCopyToReg(Op.getOperand(0), Alpha::R26, 
277                                     DAG.getNode(AlphaISD::GlobalRetAddr, 
278                                     MVT::i64),
279                                     SDOperand());
280   switch (Op.getNumOperands()) {
281   default:
282     assert(0 && "Do not know how to return this many arguments!");
283     abort();
284   case 1: 
285     break;
286     //return SDOperand(); // ret void is legal
287   case 3: {
288     MVT::ValueType ArgVT = Op.getOperand(1).getValueType();
289     unsigned ArgReg;
290     if (MVT::isInteger(ArgVT))
291       ArgReg = Alpha::R0;
292     else {
293       assert(MVT::isFloatingPoint(ArgVT));
294       ArgReg = Alpha::F0;
295     }
296     Copy = DAG.getCopyToReg(Copy, ArgReg, Op.getOperand(1), Copy.getValue(1));
297     if(DAG.getMachineFunction().liveout_empty())
298       DAG.getMachineFunction().addLiveOut(ArgReg);
299     break;
300   }
301   }
302   return DAG.getNode(AlphaISD::RET_FLAG, MVT::Other, Copy, Copy.getValue(1));
303 }
304
305 std::pair<SDOperand, SDOperand>
306 AlphaTargetLowering::LowerCallTo(SDOperand Chain,
307                                  const Type *RetTy, bool isVarArg,
308                                  unsigned CallingConv, bool isTailCall,
309                                  SDOperand Callee, ArgListTy &Args,
310                                  SelectionDAG &DAG) {
311   int NumBytes = 0;
312   if (Args.size() > 6)
313     NumBytes = (Args.size() - 6) * 8;
314
315   Chain = DAG.getCALLSEQ_START(Chain,
316                                DAG.getConstant(NumBytes, getPointerTy()));
317   std::vector<SDOperand> args_to_use;
318   for (unsigned i = 0, e = Args.size(); i != e; ++i)
319   {
320     switch (getValueType(Args[i].second)) {
321     default: assert(0 && "Unexpected ValueType for argument!");
322     case MVT::i1:
323     case MVT::i8:
324     case MVT::i16:
325     case MVT::i32:
326       // Promote the integer to 64 bits.  If the input type is signed use a
327       // sign extend, otherwise use a zero extend.
328       if (Args[i].second->isSigned())
329         Args[i].first = DAG.getNode(ISD::SIGN_EXTEND, MVT::i64, Args[i].first);
330       else
331         Args[i].first = DAG.getNode(ISD::ZERO_EXTEND, MVT::i64, Args[i].first);
332       break;
333     case MVT::i64:
334     case MVT::f64:
335     case MVT::f32:
336       break;
337     }
338     args_to_use.push_back(Args[i].first);
339   }
340
341   std::vector<MVT::ValueType> RetVals;
342   MVT::ValueType RetTyVT = getValueType(RetTy);
343   MVT::ValueType ActualRetTyVT = RetTyVT;
344   if (RetTyVT >= MVT::i1 && RetTyVT <= MVT::i32)
345     ActualRetTyVT = MVT::i64;
346
347   if (RetTyVT != MVT::isVoid)
348     RetVals.push_back(ActualRetTyVT);
349   RetVals.push_back(MVT::Other);
350
351   std::vector<SDOperand> Ops;
352   Ops.push_back(Chain);
353   Ops.push_back(Callee);
354   Ops.insert(Ops.end(), args_to_use.begin(), args_to_use.end());
355   SDOperand TheCall = DAG.getNode(AlphaISD::CALL, RetVals, &Ops[0], Ops.size());
356   Chain = TheCall.getValue(RetTyVT != MVT::isVoid);
357   Chain = DAG.getNode(ISD::CALLSEQ_END, MVT::Other, Chain,
358                       DAG.getConstant(NumBytes, getPointerTy()));
359   SDOperand RetVal = TheCall;
360
361   if (RetTyVT != ActualRetTyVT) {
362     RetVal = DAG.getNode(RetTy->isSigned() ? ISD::AssertSext : ISD::AssertZext,
363                          MVT::i64, RetVal, DAG.getValueType(RetTyVT));
364     RetVal = DAG.getNode(ISD::TRUNCATE, RetTyVT, RetVal);
365   }
366
367   return std::make_pair(RetVal, Chain);
368 }
369
370 void AlphaTargetLowering::restoreGP(MachineBasicBlock* BB)
371 {
372   BuildMI(BB, Alpha::BIS, 2, Alpha::R29).addReg(GP).addReg(GP);
373 }
374 void AlphaTargetLowering::restoreRA(MachineBasicBlock* BB)
375 {
376   BuildMI(BB, Alpha::BIS, 2, Alpha::R26).addReg(RA).addReg(RA);
377 }
378
379 static int getUID()
380 {
381   static int id = 0;
382   return ++id;
383 }
384
385 /// LowerOperation - Provide custom lowering hooks for some operations.
386 ///
387 SDOperand AlphaTargetLowering::LowerOperation(SDOperand Op, SelectionDAG &DAG) {
388   switch (Op.getOpcode()) {
389   default: assert(0 && "Wasn't expecting to be able to lower this!");
390   case ISD::FORMAL_ARGUMENTS: return LowerFORMAL_ARGUMENTS(Op, DAG, 
391                                                            VarArgsBase,
392                                                            VarArgsOffset,
393                                                            GP, RA);
394   case ISD::RET: return LowerRET(Op,DAG, getVRegRA());
395   case ISD::SINT_TO_FP: {
396     assert(MVT::i64 == Op.getOperand(0).getValueType() && 
397            "Unhandled SINT_TO_FP type in custom expander!");
398     SDOperand LD;
399     bool isDouble = MVT::f64 == Op.getValueType();
400     if (useITOF) {
401       LD = DAG.getNode(AlphaISD::ITOFT_, MVT::f64, Op.getOperand(0));
402     } else {
403       int FrameIdx =
404         DAG.getMachineFunction().getFrameInfo()->CreateStackObject(8, 8);
405       SDOperand FI = DAG.getFrameIndex(FrameIdx, MVT::i64);
406       SDOperand ST = DAG.getNode(ISD::STORE, MVT::Other, DAG.getEntryNode(),
407                                  Op.getOperand(0), FI, DAG.getSrcValue(0));
408       LD = DAG.getLoad(MVT::f64, ST, FI, DAG.getSrcValue(0));
409       }
410     SDOperand FP = DAG.getNode(isDouble?AlphaISD::CVTQT_:AlphaISD::CVTQS_,
411                                isDouble?MVT::f64:MVT::f32, LD);
412     return FP;
413   }
414   case ISD::FP_TO_SINT: {
415     bool isDouble = MVT::f64 == Op.getOperand(0).getValueType();
416     SDOperand src = Op.getOperand(0);
417
418     if (!isDouble) //Promote
419       src = DAG.getNode(ISD::FP_EXTEND, MVT::f64, src);
420     
421     src = DAG.getNode(AlphaISD::CVTTQ_, MVT::f64, src);
422
423     if (useITOF) {
424       return DAG.getNode(AlphaISD::FTOIT_, MVT::i64, src);
425     } else {
426       int FrameIdx =
427         DAG.getMachineFunction().getFrameInfo()->CreateStackObject(8, 8);
428       SDOperand FI = DAG.getFrameIndex(FrameIdx, MVT::i64);
429       SDOperand ST = DAG.getNode(ISD::STORE, MVT::Other, DAG.getEntryNode(),
430                                  src, FI, DAG.getSrcValue(0));
431       return DAG.getLoad(MVT::i64, ST, FI, DAG.getSrcValue(0));
432       }
433   }
434   case ISD::ConstantPool: {
435     ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
436     Constant *C = CP->get();
437     SDOperand CPI = DAG.getTargetConstantPool(C, MVT::i64, CP->getAlignment());
438     
439     SDOperand Hi = DAG.getNode(AlphaISD::GPRelHi,  MVT::i64, CPI,
440                                DAG.getNode(AlphaISD::GlobalBaseReg, MVT::i64));
441     SDOperand Lo = DAG.getNode(AlphaISD::GPRelLo, MVT::i64, CPI, Hi);
442     return Lo;
443   }
444   case ISD::GlobalAddress: {
445     GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
446     GlobalValue *GV = GSDN->getGlobal();
447     SDOperand GA = DAG.getTargetGlobalAddress(GV, MVT::i64, GSDN->getOffset());
448
449     //    if (!GV->hasWeakLinkage() && !GV->isExternal() && !GV->hasLinkOnceLinkage()) {
450     if (GV->hasInternalLinkage()) {
451       SDOperand Hi = DAG.getNode(AlphaISD::GPRelHi,  MVT::i64, GA,
452                                  DAG.getNode(AlphaISD::GlobalBaseReg, MVT::i64));
453       SDOperand Lo = DAG.getNode(AlphaISD::GPRelLo, MVT::i64, GA, Hi);
454       return Lo;
455     } else
456       return DAG.getNode(AlphaISD::RelLit, MVT::i64, GA, DAG.getNode(AlphaISD::GlobalBaseReg, MVT::i64));
457   }
458   case ISD::ExternalSymbol: {
459     return DAG.getNode(AlphaISD::RelLit, MVT::i64, 
460                        DAG.getTargetExternalSymbol(cast<ExternalSymbolSDNode>(Op)->getSymbol(), MVT::i64),
461                        DAG.getNode(AlphaISD::GlobalBaseReg, MVT::i64));
462   }
463
464   case ISD::UREM:
465   case ISD::SREM:
466     //Expand only on constant case
467     if (Op.getOperand(1).getOpcode() == ISD::Constant) {
468       MVT::ValueType VT = Op.Val->getValueType(0);
469       unsigned Opc = Op.Val->getOpcode() == ISD::UREM ? ISD::UDIV : ISD::SDIV;
470       SDOperand Tmp1 = Op.Val->getOpcode() == ISD::UREM ?
471         BuildUDIV(Op.Val, DAG, NULL) :
472         BuildSDIV(Op.Val, DAG, NULL);
473       Tmp1 = DAG.getNode(ISD::MUL, VT, Tmp1, Op.getOperand(1));
474       Tmp1 = DAG.getNode(ISD::SUB, VT, Op.getOperand(0), Tmp1);
475       return Tmp1;
476     }
477     //fall through
478   case ISD::SDIV:
479   case ISD::UDIV:
480     if (MVT::isInteger(Op.getValueType())) {
481       if (Op.getOperand(1).getOpcode() == ISD::Constant)
482         return Op.getOpcode() == ISD::SDIV ? BuildSDIV(Op.Val, DAG, NULL) 
483           : BuildUDIV(Op.Val, DAG, NULL);
484       const char* opstr = 0;
485       switch(Op.getOpcode()) {
486       case ISD::UREM: opstr = "__remqu"; break;
487       case ISD::SREM: opstr = "__remq";  break;
488       case ISD::UDIV: opstr = "__divqu"; break;
489       case ISD::SDIV: opstr = "__divq";  break;
490       }
491       SDOperand Tmp1 = Op.getOperand(0),
492         Tmp2 = Op.getOperand(1),
493         Addr = DAG.getExternalSymbol(opstr, MVT::i64);
494       return DAG.getNode(AlphaISD::DivCall, MVT::i64, Addr, Tmp1, Tmp2);
495     }
496     break;
497
498   case ISD::VAARG: {
499     SDOperand Chain = Op.getOperand(0);
500     SDOperand VAListP = Op.getOperand(1);
501     SDOperand VAListS = Op.getOperand(2);
502     
503     SDOperand Base = DAG.getLoad(MVT::i64, Chain, VAListP, VAListS);
504     SDOperand Tmp = DAG.getNode(ISD::ADD, MVT::i64, VAListP,
505                                 DAG.getConstant(8, MVT::i64));
506     SDOperand Offset = DAG.getExtLoad(ISD::SEXTLOAD, MVT::i64, Base.getValue(1),
507                                       Tmp, DAG.getSrcValue(0), MVT::i32);
508     SDOperand DataPtr = DAG.getNode(ISD::ADD, MVT::i64, Base, Offset);
509     if (MVT::isFloatingPoint(Op.getValueType()))
510     {
511       //if fp && Offset < 6*8, then subtract 6*8 from DataPtr
512       SDOperand FPDataPtr = DAG.getNode(ISD::SUB, MVT::i64, DataPtr,
513                                         DAG.getConstant(8*6, MVT::i64));
514       SDOperand CC = DAG.getSetCC(MVT::i64, Offset,
515                                   DAG.getConstant(8*6, MVT::i64), ISD::SETLT);
516       DataPtr = DAG.getNode(ISD::SELECT, MVT::i64, CC, FPDataPtr, DataPtr);
517     }
518
519     SDOperand NewOffset = DAG.getNode(ISD::ADD, MVT::i64, Offset,
520                                       DAG.getConstant(8, MVT::i64));
521     SDOperand Update = DAG.getNode(ISD::TRUNCSTORE, MVT::Other,
522                                    Offset.getValue(1), NewOffset,
523                                    Tmp, DAG.getSrcValue(0),
524                                    DAG.getValueType(MVT::i32));
525     
526     SDOperand Result;
527     if (Op.getValueType() == MVT::i32)
528       Result = DAG.getExtLoad(ISD::SEXTLOAD, MVT::i64, Update, DataPtr,
529                               DAG.getSrcValue(0), MVT::i32);
530     else
531       Result = DAG.getLoad(Op.getValueType(), Update, DataPtr, 
532                            DAG.getSrcValue(0));
533     return Result;
534   }
535   case ISD::VACOPY: {
536     SDOperand Chain = Op.getOperand(0);
537     SDOperand DestP = Op.getOperand(1);
538     SDOperand SrcP = Op.getOperand(2);
539     SDOperand DestS = Op.getOperand(3);
540     SDOperand SrcS = Op.getOperand(4);
541     
542     SDOperand Val = DAG.getLoad(getPointerTy(), Chain, SrcP, SrcS);
543     SDOperand Result = DAG.getNode(ISD::STORE, MVT::Other, Val.getValue(1), Val,
544                                    DestP, DestS);
545     SDOperand NP = DAG.getNode(ISD::ADD, MVT::i64, SrcP, 
546                                DAG.getConstant(8, MVT::i64));
547     Val = DAG.getExtLoad(ISD::SEXTLOAD, MVT::i64, Result, NP,
548                          DAG.getSrcValue(0), MVT::i32);
549     SDOperand NPD = DAG.getNode(ISD::ADD, MVT::i64, DestP,
550                                 DAG.getConstant(8, MVT::i64));
551     return DAG.getNode(ISD::TRUNCSTORE, MVT::Other, Val.getValue(1),
552                        Val, NPD, DAG.getSrcValue(0),DAG.getValueType(MVT::i32));
553   }
554   case ISD::VASTART: {
555     SDOperand Chain = Op.getOperand(0);
556     SDOperand VAListP = Op.getOperand(1);
557     SDOperand VAListS = Op.getOperand(2);
558     
559     // vastart stores the address of the VarArgsBase and VarArgsOffset
560     SDOperand FR  = DAG.getFrameIndex(VarArgsBase, MVT::i64);
561     SDOperand S1  = DAG.getNode(ISD::STORE, MVT::Other, Chain, FR, VAListP,
562                                 VAListS);
563     SDOperand SA2 = DAG.getNode(ISD::ADD, MVT::i64, VAListP,
564                                 DAG.getConstant(8, MVT::i64));
565     return DAG.getNode(ISD::TRUNCSTORE, MVT::Other, S1,
566                        DAG.getConstant(VarArgsOffset, MVT::i64), SA2,
567                        DAG.getSrcValue(0), DAG.getValueType(MVT::i32));
568   }
569   }
570
571   return SDOperand();
572 }
573
574 SDOperand AlphaTargetLowering::CustomPromoteOperation(SDOperand Op, 
575                                                       SelectionDAG &DAG) {
576   assert(Op.getValueType() == MVT::i32 && 
577          Op.getOpcode() == ISD::VAARG &&
578          "Unknown node to custom promote!");
579   
580   // The code in LowerOperation already handles i32 vaarg
581   return LowerOperation(Op, DAG);
582 }
583
584
585 //Inline Asm
586
587 /// getConstraintType - Given a constraint letter, return the type of
588 /// constraint it is for this target.
589 AlphaTargetLowering::ConstraintType 
590 AlphaTargetLowering::getConstraintType(char ConstraintLetter) const {
591   switch (ConstraintLetter) {
592   default: break;
593   case 'f':
594   case 'r':
595     return C_RegisterClass;
596   }  
597   return TargetLowering::getConstraintType(ConstraintLetter);
598 }
599
600 std::vector<unsigned> AlphaTargetLowering::
601 getRegClassForInlineAsmConstraint(const std::string &Constraint,
602                                   MVT::ValueType VT) const {
603   if (Constraint.size() == 1) {
604     switch (Constraint[0]) {
605     default: break;  // Unknown constriant letter
606     case 'f': 
607       return make_vector<unsigned>(Alpha::F0 , Alpha::F1 , Alpha::F2 ,
608                                    Alpha::F3 , Alpha::F4 , Alpha::F5 , 
609                                    Alpha::F6 , Alpha::F7 , Alpha::F8 , 
610                                    Alpha::F9 , Alpha::F10, Alpha::F11, 
611                                    Alpha::F12, Alpha::F13, Alpha::F14, 
612                                    Alpha::F15, Alpha::F16, Alpha::F17, 
613                                    Alpha::F18, Alpha::F19, Alpha::F20, 
614                                    Alpha::F21, Alpha::F22, Alpha::F23, 
615                                    Alpha::F24, Alpha::F25, Alpha::F26, 
616                                    Alpha::F27, Alpha::F28, Alpha::F29, 
617                                    Alpha::F30, Alpha::F31, 0);
618     case 'r': 
619       return make_vector<unsigned>(Alpha::R0 , Alpha::R1 , Alpha::R2 , 
620                                    Alpha::R3 , Alpha::R4 , Alpha::R5 , 
621                                    Alpha::R6 , Alpha::R7 , Alpha::R8 , 
622                                    Alpha::R9 , Alpha::R10, Alpha::R11, 
623                                    Alpha::R12, Alpha::R13, Alpha::R14, 
624                                    Alpha::R15, Alpha::R16, Alpha::R17, 
625                                    Alpha::R18, Alpha::R19, Alpha::R20, 
626                                    Alpha::R21, Alpha::R22, Alpha::R23, 
627                                    Alpha::R24, Alpha::R25, Alpha::R26, 
628                                    Alpha::R27, Alpha::R28, Alpha::R29, 
629                                    Alpha::R30, Alpha::R31, 0);
630  
631     }
632   }
633   
634   return std::vector<unsigned>();
635 }