Prefer cheap registers for busy live ranges.
[oota-llvm.git] / lib / Target / ARM / ARMRegisterInfo.td
1 //===- ARMRegisterInfo.td - ARM Register defs --------------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 //===----------------------------------------------------------------------===//
11 //  Declarations that describe the ARM register file
12 //===----------------------------------------------------------------------===//
13
14 // Registers are identified with 4-bit ID numbers.
15 class ARMReg<bits<4> num, string n, list<Register> subregs = []> : Register<n> {
16   field bits<4> Num;
17   let Namespace = "ARM";
18   let SubRegs = subregs;
19 }
20
21 class ARMFReg<bits<6> num, string n> : Register<n> {
22   field bits<6> Num;
23   let Namespace = "ARM";
24 }
25
26 // Subregister indices.
27 let Namespace = "ARM" in {
28 // Note: Code depends on these having consecutive numbers.
29 def ssub_0  : SubRegIndex;
30 def ssub_1  : SubRegIndex;
31 def ssub_2  : SubRegIndex; // In a Q reg.
32 def ssub_3  : SubRegIndex;
33 def ssub_4  : SubRegIndex; // In a QQ reg.
34 def ssub_5  : SubRegIndex;
35 def ssub_6  : SubRegIndex;
36 def ssub_7  : SubRegIndex;
37 def ssub_8  : SubRegIndex; // In a QQQQ reg.
38 def ssub_9  : SubRegIndex;
39 def ssub_10 : SubRegIndex;
40 def ssub_11 : SubRegIndex;
41 def ssub_12 : SubRegIndex;
42 def ssub_13 : SubRegIndex;
43 def ssub_14 : SubRegIndex;
44 def ssub_15 : SubRegIndex;
45
46 def dsub_0 : SubRegIndex;
47 def dsub_1 : SubRegIndex;
48 def dsub_2 : SubRegIndex;
49 def dsub_3 : SubRegIndex;
50 def dsub_4 : SubRegIndex;
51 def dsub_5 : SubRegIndex;
52 def dsub_6 : SubRegIndex;
53 def dsub_7 : SubRegIndex;
54
55 def qsub_0 : SubRegIndex;
56 def qsub_1 : SubRegIndex;
57 def qsub_2 : SubRegIndex;
58 def qsub_3 : SubRegIndex;
59
60 def qqsub_0 : SubRegIndex;
61 def qqsub_1 : SubRegIndex;
62 }
63
64 // Integer registers
65 def R0  : ARMReg< 0, "r0">,  DwarfRegNum<[0]>;
66 def R1  : ARMReg< 1, "r1">,  DwarfRegNum<[1]>;
67 def R2  : ARMReg< 2, "r2">,  DwarfRegNum<[2]>;
68 def R3  : ARMReg< 3, "r3">,  DwarfRegNum<[3]>;
69 def R4  : ARMReg< 4, "r4">,  DwarfRegNum<[4]>;
70 def R5  : ARMReg< 5, "r5">,  DwarfRegNum<[5]>;
71 def R6  : ARMReg< 6, "r6">,  DwarfRegNum<[6]>;
72 def R7  : ARMReg< 7, "r7">,  DwarfRegNum<[7]>;
73 // These require 32-bit instructions.
74 let CostPerUse = 1 in {
75 def R8  : ARMReg< 8, "r8">,  DwarfRegNum<[8]>;
76 def R9  : ARMReg< 9, "r9">,  DwarfRegNum<[9]>;
77 def R10 : ARMReg<10, "r10">, DwarfRegNum<[10]>;
78 def R11 : ARMReg<11, "r11">, DwarfRegNum<[11]>;
79 def R12 : ARMReg<12, "r12">, DwarfRegNum<[12]>;
80 def SP  : ARMReg<13, "sp">,  DwarfRegNum<[13]>;
81 def LR  : ARMReg<14, "lr">,  DwarfRegNum<[14]>;
82 def PC  : ARMReg<15, "pc">,  DwarfRegNum<[15]>;
83 }
84
85 // Float registers
86 def S0  : ARMFReg< 0, "s0">;  def S1  : ARMFReg< 1, "s1">;
87 def S2  : ARMFReg< 2, "s2">;  def S3  : ARMFReg< 3, "s3">;
88 def S4  : ARMFReg< 4, "s4">;  def S5  : ARMFReg< 5, "s5">;
89 def S6  : ARMFReg< 6, "s6">;  def S7  : ARMFReg< 7, "s7">;
90 def S8  : ARMFReg< 8, "s8">;  def S9  : ARMFReg< 9, "s9">;
91 def S10 : ARMFReg<10, "s10">; def S11 : ARMFReg<11, "s11">;
92 def S12 : ARMFReg<12, "s12">; def S13 : ARMFReg<13, "s13">;
93 def S14 : ARMFReg<14, "s14">; def S15 : ARMFReg<15, "s15">;
94 def S16 : ARMFReg<16, "s16">; def S17 : ARMFReg<17, "s17">;
95 def S18 : ARMFReg<18, "s18">; def S19 : ARMFReg<19, "s19">;
96 def S20 : ARMFReg<20, "s20">; def S21 : ARMFReg<21, "s21">;
97 def S22 : ARMFReg<22, "s22">; def S23 : ARMFReg<23, "s23">;
98 def S24 : ARMFReg<24, "s24">; def S25 : ARMFReg<25, "s25">;
99 def S26 : ARMFReg<26, "s26">; def S27 : ARMFReg<27, "s27">;
100 def S28 : ARMFReg<28, "s28">; def S29 : ARMFReg<29, "s29">;
101 def S30 : ARMFReg<30, "s30">; def S31 : ARMFReg<31, "s31">;
102
103 // Aliases of the F* registers used to hold 64-bit fp values (doubles)
104 let SubRegIndices = [ssub_0, ssub_1] in {
105 def D0  : ARMReg< 0,  "d0", [S0,   S1]>;
106 def D1  : ARMReg< 1,  "d1", [S2,   S3]>;
107 def D2  : ARMReg< 2,  "d2", [S4,   S5]>;
108 def D3  : ARMReg< 3,  "d3", [S6,   S7]>;
109 def D4  : ARMReg< 4,  "d4", [S8,   S9]>;
110 def D5  : ARMReg< 5,  "d5", [S10, S11]>;
111 def D6  : ARMReg< 6,  "d6", [S12, S13]>;
112 def D7  : ARMReg< 7,  "d7", [S14, S15]>;
113 def D8  : ARMReg< 8,  "d8", [S16, S17]>;
114 def D9  : ARMReg< 9,  "d9", [S18, S19]>;
115 def D10 : ARMReg<10, "d10", [S20, S21]>;
116 def D11 : ARMReg<11, "d11", [S22, S23]>;
117 def D12 : ARMReg<12, "d12", [S24, S25]>;
118 def D13 : ARMReg<13, "d13", [S26, S27]>;
119 def D14 : ARMReg<14, "d14", [S28, S29]>;
120 def D15 : ARMReg<15, "d15", [S30, S31]>;
121 }
122
123 // VFP3 defines 16 additional double registers
124 def D16 : ARMFReg<16, "d16">; def D17 : ARMFReg<17, "d17">;
125 def D18 : ARMFReg<18, "d18">; def D19 : ARMFReg<19, "d19">;
126 def D20 : ARMFReg<20, "d20">; def D21 : ARMFReg<21, "d21">;
127 def D22 : ARMFReg<22, "d22">; def D23 : ARMFReg<23, "d23">;
128 def D24 : ARMFReg<24, "d24">; def D25 : ARMFReg<25, "d25">;
129 def D26 : ARMFReg<26, "d26">; def D27 : ARMFReg<27, "d27">;
130 def D28 : ARMFReg<28, "d28">; def D29 : ARMFReg<29, "d29">;
131 def D30 : ARMFReg<30, "d30">; def D31 : ARMFReg<31, "d31">;
132
133 // Advanced SIMD (NEON) defines 16 quad-word aliases
134 let SubRegIndices = [dsub_0, dsub_1],
135  CompositeIndices = [(ssub_2 dsub_1, ssub_0),
136                      (ssub_3 dsub_1, ssub_1)] in {
137 def Q0  : ARMReg< 0,  "q0", [D0,   D1]>;
138 def Q1  : ARMReg< 1,  "q1", [D2,   D3]>;
139 def Q2  : ARMReg< 2,  "q2", [D4,   D5]>;
140 def Q3  : ARMReg< 3,  "q3", [D6,   D7]>;
141 def Q4  : ARMReg< 4,  "q4", [D8,   D9]>;
142 def Q5  : ARMReg< 5,  "q5", [D10, D11]>;
143 def Q6  : ARMReg< 6,  "q6", [D12, D13]>;
144 def Q7  : ARMReg< 7,  "q7", [D14, D15]>;
145 }
146 let SubRegIndices = [dsub_0, dsub_1] in {
147 def Q8  : ARMReg< 8,  "q8", [D16, D17]>;
148 def Q9  : ARMReg< 9,  "q9", [D18, D19]>;
149 def Q10 : ARMReg<10, "q10", [D20, D21]>;
150 def Q11 : ARMReg<11, "q11", [D22, D23]>;
151 def Q12 : ARMReg<12, "q12", [D24, D25]>;
152 def Q13 : ARMReg<13, "q13", [D26, D27]>;
153 def Q14 : ARMReg<14, "q14", [D28, D29]>;
154 def Q15 : ARMReg<15, "q15", [D30, D31]>;
155 }
156
157 // Pseudo 256-bit registers to represent pairs of Q registers. These should
158 // never be present in the emitted code.
159 // These are used for NEON load / store instructions, e.g., vld4, vst3.
160 // NOTE: It's possible to define more QQ registers since technically the
161 // starting D register number doesn't have to be multiple of 4, e.g.,
162 // D1, D2, D3, D4 would be a legal quad, but that would make the subregister
163 // stuff very messy.
164 let SubRegIndices = [qsub_0, qsub_1] in {
165 let CompositeIndices = [(dsub_2 qsub_1, dsub_0), (dsub_3 qsub_1, dsub_1),
166                         (ssub_4 qsub_1, ssub_0), (ssub_5 qsub_1, ssub_1),
167                         (ssub_6 qsub_1, ssub_2), (ssub_7 qsub_1, ssub_3)] in {
168 def QQ0 : ARMReg<0, "qq0", [Q0,  Q1]>;
169 def QQ1 : ARMReg<1, "qq1", [Q2,  Q3]>;
170 def QQ2 : ARMReg<2, "qq2", [Q4,  Q5]>;
171 def QQ3 : ARMReg<3, "qq3", [Q6,  Q7]>;
172 }
173 let CompositeIndices = [(dsub_2 qsub_1, dsub_0), (dsub_3 qsub_1, dsub_1)] in {
174 def QQ4 : ARMReg<4, "qq4", [Q8,  Q9]>;
175 def QQ5 : ARMReg<5, "qq5", [Q10, Q11]>;
176 def QQ6 : ARMReg<6, "qq6", [Q12, Q13]>;
177 def QQ7 : ARMReg<7, "qq7", [Q14, Q15]>;
178 }
179 }
180
181 // Pseudo 512-bit registers to represent four consecutive Q registers.
182 let SubRegIndices = [qqsub_0, qqsub_1] in {
183 let CompositeIndices = [(qsub_2  qqsub_1, qsub_0), (qsub_3  qqsub_1, qsub_1),
184                         (dsub_4  qqsub_1, dsub_0), (dsub_5  qqsub_1, dsub_1),
185                         (dsub_6  qqsub_1, dsub_2), (dsub_7  qqsub_1, dsub_3),
186                         (ssub_8  qqsub_1, ssub_0), (ssub_9  qqsub_1, ssub_1),
187                         (ssub_10 qqsub_1, ssub_2), (ssub_11 qqsub_1, ssub_3),
188                         (ssub_12 qqsub_1, ssub_4), (ssub_13 qqsub_1, ssub_5),
189                         (ssub_14 qqsub_1, ssub_6), (ssub_15 qqsub_1, ssub_7)] in
190 {
191 def QQQQ0 : ARMReg<0, "qqqq0", [QQ0, QQ1]>;
192 def QQQQ1 : ARMReg<1, "qqqq1", [QQ2, QQ3]>;
193 }
194 let CompositeIndices = [(qsub_2 qqsub_1, qsub_0), (qsub_3 qqsub_1, qsub_1),
195                         (dsub_4 qqsub_1, dsub_0), (dsub_5 qqsub_1, dsub_1),
196                         (dsub_6 qqsub_1, dsub_2), (dsub_7 qqsub_1, dsub_3)] in {
197 def QQQQ2 : ARMReg<2, "qqqq2", [QQ4, QQ5]>;
198 def QQQQ3 : ARMReg<3, "qqqq3", [QQ6, QQ7]>;
199 }
200 }
201
202 // Current Program Status Register.
203 def CPSR    : ARMReg<0, "cpsr">;
204 def FPSCR   : ARMReg<1, "fpscr">;
205 def ITSTATE : ARMReg<2, "itstate">;
206
207 // Special Registers - only available in privileged mode.
208 def FPSID   : ARMReg<0, "fpsid">;
209 def FPEXC   : ARMReg<8, "fpexc">;
210
211 // Register classes.
212 //
213 // pc  == Program Counter
214 // lr  == Link Register
215 // sp  == Stack Pointer
216 // r12 == ip (scratch)
217 // r7  == Frame Pointer (thumb-style backtraces)
218 // r9  == May be reserved as Thread Register
219 // r11 == Frame Pointer (arm-style backtraces)
220 // r10 == Stack Limit
221 //
222 def GPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R4, R5, R6,
223                                            R7, R8, R9, R10, R11, R12,
224                                            SP, LR, PC]> {
225   let MethodProtos = [{
226     iterator allocation_order_begin(const MachineFunction &MF) const;
227     iterator allocation_order_end(const MachineFunction &MF) const;
228   }];
229   let MethodBodies = [{
230     static const unsigned ARM_GPR_AO[] = {
231       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
232       ARM::R12,ARM::LR,
233       ARM::R4, ARM::R5, ARM::R6, ARM::R7,
234       ARM::R8, ARM::R9, ARM::R10, ARM::R11 };
235
236     // For Thumb1 mode, we don't want to allocate hi regs at all, as we
237     // don't know how to spill them. If we make our prologue/epilogue code
238     // smarter at some point, we can go back to using the above allocation
239     // orders for the Thumb1 instructions that know how to use hi regs.
240     static const unsigned THUMB_GPR_AO[] = {
241       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
242       ARM::R4, ARM::R5, ARM::R6, ARM::R7 };
243
244     GPRClass::iterator
245     GPRClass::allocation_order_begin(const MachineFunction &MF) const {
246       const TargetMachine &TM = MF.getTarget();
247       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
248       if (Subtarget.isThumb1Only())
249         return THUMB_GPR_AO;
250       return ARM_GPR_AO;
251     }
252
253     GPRClass::iterator
254     GPRClass::allocation_order_end(const MachineFunction &MF) const {
255       const TargetMachine &TM = MF.getTarget();
256       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
257       if (Subtarget.isThumb1Only())
258         return THUMB_GPR_AO + (sizeof(THUMB_GPR_AO)/sizeof(unsigned));
259       return ARM_GPR_AO + (sizeof(ARM_GPR_AO)/sizeof(unsigned));
260     }
261   }];
262 }
263
264 // restricted GPR register class. Many Thumb2 instructions allow the full
265 // register range for operands, but have undefined behaviours when PC
266 // or SP (R13 or R15) are used. The ARM ISA refers to these operands
267 // via the BadReg() pseudo-code description.
268 def rGPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R4, R5, R6,
269                                             R7, R8, R9, R10, R11, R12, LR]> {
270   let MethodProtos = [{
271     iterator allocation_order_begin(const MachineFunction &MF) const;
272     iterator allocation_order_end(const MachineFunction &MF) const;
273   }];
274   let MethodBodies = [{
275     static const unsigned ARM_rGPR_AO[] = {
276       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
277       ARM::R12,ARM::LR,
278       ARM::R4, ARM::R5, ARM::R6, ARM::R7,
279       ARM::R8, ARM::R9, ARM::R10,
280       ARM::R11 };
281
282     // For Thumb1 mode, we don't want to allocate hi regs at all, as we
283     // don't know how to spill them. If we make our prologue/epilogue code
284     // smarter at some point, we can go back to using the above allocation
285     // orders for the Thumb1 instructions that know how to use hi regs.
286     static const unsigned THUMB_rGPR_AO[] = {
287       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
288       ARM::R4, ARM::R5, ARM::R6, ARM::R7 };
289
290     rGPRClass::iterator
291     rGPRClass::allocation_order_begin(const MachineFunction &MF) const {
292       const TargetMachine &TM = MF.getTarget();
293       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
294       if (Subtarget.isThumb1Only())
295         return THUMB_rGPR_AO;
296       return ARM_rGPR_AO;
297     }
298
299     rGPRClass::iterator
300     rGPRClass::allocation_order_end(const MachineFunction &MF) const {
301       const TargetMachine &TM = MF.getTarget();
302       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
303
304       if (Subtarget.isThumb1Only())
305         return THUMB_rGPR_AO + (sizeof(THUMB_rGPR_AO)/sizeof(unsigned));
306       return ARM_rGPR_AO + (sizeof(ARM_rGPR_AO)/sizeof(unsigned));
307     }
308   }];
309 }
310
311 // Thumb registers are R0-R7 normally. Some instructions can still use
312 // the general GPR register class above (MOV, e.g.)
313 def tGPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R4, R5, R6, R7]> {}
314
315 // For tail calls, we can't use callee-saved registers, as they are restored
316 // to the saved value before the tail call, which would clobber a call address.
317 // Note, getMinimalPhysRegClass(R0) returns tGPR because of the names of
318 // this class and the preceding one(!)  This is what we want.
319 def tcGPR : RegisterClass<"ARM", [i32], 32, [R0, R1, R2, R3, R9, R12]> {
320   let MethodProtos = [{
321     iterator allocation_order_begin(const MachineFunction &MF) const;
322     iterator allocation_order_end(const MachineFunction &MF) const;
323   }];
324   let MethodBodies = [{
325     // R9 is available.
326     static const unsigned ARM_GPR_R9_TC[] = {
327       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
328       ARM::R9, ARM::R12 };
329     // R9 is not available.
330     static const unsigned ARM_GPR_NOR9_TC[] = {
331       ARM::R0, ARM::R1, ARM::R2, ARM::R3,
332       ARM::R12 };
333
334     // For Thumb1 mode, we don't want to allocate hi regs at all, as we
335     // don't know how to spill them. If we make our prologue/epilogue code
336     // smarter at some point, we can go back to using the above allocation
337     // orders for the Thumb1 instructions that know how to use hi regs.
338     static const unsigned THUMB_GPR_AO_TC[] = {
339       ARM::R0, ARM::R1, ARM::R2, ARM::R3 };
340
341     tcGPRClass::iterator
342     tcGPRClass::allocation_order_begin(const MachineFunction &MF) const {
343       const TargetMachine &TM = MF.getTarget();
344       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
345       if (Subtarget.isThumb1Only())
346         return THUMB_GPR_AO_TC;
347       return Subtarget.isTargetDarwin() ? ARM_GPR_R9_TC : ARM_GPR_NOR9_TC;
348     }
349
350     tcGPRClass::iterator
351     tcGPRClass::allocation_order_end(const MachineFunction &MF) const {
352       const TargetMachine &TM = MF.getTarget();
353       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
354
355       if (Subtarget.isThumb1Only())
356         return THUMB_GPR_AO_TC + (sizeof(THUMB_GPR_AO_TC)/sizeof(unsigned));
357
358       return Subtarget.isTargetDarwin() ?
359         ARM_GPR_R9_TC + (sizeof(ARM_GPR_R9_TC)/sizeof(unsigned)) :
360         ARM_GPR_NOR9_TC + (sizeof(ARM_GPR_NOR9_TC)/sizeof(unsigned));
361     }
362   }];
363 }
364
365
366 // Scalar single precision floating point register class..
367 def SPR : RegisterClass<"ARM", [f32], 32, [S0, S1, S2, S3, S4, S5, S6, S7, S8,
368   S9, S10, S11, S12, S13, S14, S15, S16, S17, S18, S19, S20, S21, S22,
369   S23, S24, S25, S26, S27, S28, S29, S30, S31]>;
370
371 // Subset of SPR which can be used as a source of NEON scalars for 16-bit
372 // operations
373 def SPR_8 : RegisterClass<"ARM", [f32], 32,
374                           [S0, S1,  S2,  S3,  S4,  S5,  S6,  S7,
375                            S8, S9, S10, S11, S12, S13, S14, S15]>;
376
377 // Scalar double precision floating point / generic 64-bit vector register
378 // class.
379 // ARM requires only word alignment for double. It's more performant if it
380 // is double-word alignment though.
381 def DPR : RegisterClass<"ARM", [f64, v8i8, v4i16, v2i32, v1i64, v2f32], 64,
382                         [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
383                          D8,  D9,  D10, D11, D12, D13, D14, D15,
384                          D16, D17, D18, D19, D20, D21, D22, D23,
385                          D24, D25, D26, D27, D28, D29, D30, D31]> {
386   let MethodProtos = [{
387     iterator allocation_order_begin(const MachineFunction &MF) const;
388     iterator allocation_order_end(const MachineFunction &MF) const;
389   }];
390   let MethodBodies = [{
391     // VFP2 / VFPv3-D16
392     static const unsigned ARM_DPR_VFP2[] = {
393       ARM::D0,  ARM::D1,  ARM::D2,  ARM::D3,
394       ARM::D4,  ARM::D5,  ARM::D6,  ARM::D7,
395       ARM::D8,  ARM::D9,  ARM::D10, ARM::D11,
396       ARM::D12, ARM::D13, ARM::D14, ARM::D15 };
397     // VFP3: D8-D15 are callee saved and should be allocated last.
398     // Save other low registers for use as DPR_VFP2 and DPR_8 classes.
399     static const unsigned ARM_DPR_VFP3[] = {
400       ARM::D16, ARM::D17, ARM::D18, ARM::D19,
401       ARM::D20, ARM::D21, ARM::D22, ARM::D23,
402       ARM::D24, ARM::D25, ARM::D26, ARM::D27,
403       ARM::D28, ARM::D29, ARM::D30, ARM::D31,
404       ARM::D0,  ARM::D1,  ARM::D2,  ARM::D3,
405       ARM::D4,  ARM::D5,  ARM::D6,  ARM::D7,
406       ARM::D8,  ARM::D9,  ARM::D10, ARM::D11,
407       ARM::D12, ARM::D13, ARM::D14, ARM::D15 };
408
409     DPRClass::iterator
410     DPRClass::allocation_order_begin(const MachineFunction &MF) const {
411       const TargetMachine &TM = MF.getTarget();
412       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
413       if (Subtarget.hasVFP3() && !Subtarget.hasD16())
414         return ARM_DPR_VFP3;
415       return ARM_DPR_VFP2;
416     }
417
418     DPRClass::iterator
419     DPRClass::allocation_order_end(const MachineFunction &MF) const {
420       const TargetMachine &TM = MF.getTarget();
421       const ARMSubtarget &Subtarget = TM.getSubtarget<ARMSubtarget>();
422       if (Subtarget.hasVFP3() && !Subtarget.hasD16())
423         return ARM_DPR_VFP3 + (sizeof(ARM_DPR_VFP3)/sizeof(unsigned));
424       else
425         return ARM_DPR_VFP2 + (sizeof(ARM_DPR_VFP2)/sizeof(unsigned));
426     }
427   }];
428 }
429
430 // Subset of DPR that are accessible with VFP2 (and so that also have
431 // 32-bit SPR subregs).
432 def DPR_VFP2 : RegisterClass<"ARM", [f64, v8i8, v4i16, v2i32, v1i64, v2f32], 64,
433                              [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7,
434                               D8,  D9,  D10, D11, D12, D13, D14, D15]> {
435   let SubRegClasses = [(SPR ssub_0, ssub_1)];
436 }
437
438 // Subset of DPR which can be used as a source of NEON scalars for 16-bit
439 // operations
440 def DPR_8 : RegisterClass<"ARM", [f64, v8i8, v4i16, v2i32, v1i64, v2f32], 64,
441                           [D0,  D1,  D2,  D3,  D4,  D5,  D6,  D7]> {
442   let SubRegClasses = [(SPR_8 ssub_0, ssub_1)];
443 }
444
445 // Generic 128-bit vector register class.
446 def QPR : RegisterClass<"ARM", [v16i8, v8i16, v4i32, v2i64, v4f32, v2f64], 128,
447                         [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7,
448                          Q8,  Q9,  Q10, Q11, Q12, Q13, Q14, Q15]> {
449   let SubRegClasses = [(DPR dsub_0, dsub_1)];
450   let MethodProtos = [{
451     iterator allocation_order_begin(const MachineFunction &MF) const;
452     iterator allocation_order_end(const MachineFunction &MF) const;
453   }];
454   let MethodBodies = [{
455     // Q4-Q7 are callee saved and should be allocated last.
456     // Save other low registers for use as QPR_VFP2 and QPR_8 classes.
457     static const unsigned ARM_QPR[] = {
458       ARM::Q8,  ARM::Q9,  ARM::Q10, ARM::Q11,
459       ARM::Q12, ARM::Q13, ARM::Q14, ARM::Q15,
460       ARM::Q0,  ARM::Q1,  ARM::Q2,  ARM::Q3,
461       ARM::Q4,  ARM::Q5,  ARM::Q6,  ARM::Q7 };
462
463     QPRClass::iterator
464     QPRClass::allocation_order_begin(const MachineFunction &MF) const {
465       return ARM_QPR;
466     }
467
468     QPRClass::iterator
469     QPRClass::allocation_order_end(const MachineFunction &MF) const {
470       return ARM_QPR + (sizeof(ARM_QPR)/sizeof(unsigned));
471     }
472   }];
473 }
474
475 // Subset of QPR that have 32-bit SPR subregs.
476 def QPR_VFP2 : RegisterClass<"ARM", [v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
477                              128,
478                              [Q0,  Q1,  Q2,  Q3,  Q4,  Q5,  Q6,  Q7]> {
479   let SubRegClasses = [(SPR      ssub_0, ssub_1, ssub_2, ssub_3),
480                        (DPR_VFP2 dsub_0, dsub_1)];
481 }
482
483 // Subset of QPR that have DPR_8 and SPR_8 subregs.
484 def QPR_8 : RegisterClass<"ARM", [v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
485                            128,
486                            [Q0,  Q1,  Q2,  Q3]> {
487   let SubRegClasses = [(SPR_8 ssub_0, ssub_1, ssub_2, ssub_3),
488                        (DPR_8 dsub_0, dsub_1)];
489 }
490
491 // Pseudo 256-bit vector register class to model pairs of Q registers
492 // (4 consecutive D registers).
493 def QQPR : RegisterClass<"ARM", [v4i64],
494                          256,
495                          [QQ0, QQ1, QQ2, QQ3, QQ4, QQ5, QQ6, QQ7]> {
496   let SubRegClasses = [(DPR dsub_0, dsub_1, dsub_2, dsub_3),
497                        (QPR qsub_0, qsub_1)];
498   let MethodProtos = [{
499     iterator allocation_order_begin(const MachineFunction &MF) const;
500     iterator allocation_order_end(const MachineFunction &MF) const;
501   }];
502   let MethodBodies = [{
503     // QQ2-QQ3 are callee saved and should be allocated last.
504     // Save other low registers for use as QPR_VFP2 and QPR_8 classes.
505     static const unsigned ARM_QQPR[] = {
506       ARM::QQ4, ARM::QQ5, ARM::QQ6, ARM::QQ7,
507       ARM::QQ0, ARM::QQ1, ARM::QQ2, ARM::QQ3 };
508
509     QQPRClass::iterator
510     QQPRClass::allocation_order_begin(const MachineFunction &MF) const {
511       return ARM_QQPR;
512     }
513
514     QQPRClass::iterator
515     QQPRClass::allocation_order_end(const MachineFunction &MF) const {
516       return ARM_QQPR + (sizeof(ARM_QQPR)/sizeof(unsigned));
517     }
518   }];
519 }
520
521 // Subset of QQPR that have 32-bit SPR subregs.
522 def QQPR_VFP2 : RegisterClass<"ARM", [v4i64],
523                               256,
524                               [QQ0, QQ1, QQ2, QQ3]> {
525   let SubRegClasses = [(SPR      ssub_0, ssub_1, ssub_2, ssub_3),
526                        (DPR_VFP2 dsub_0, dsub_1, dsub_2, dsub_3),
527                        (QPR_VFP2 qsub_0, qsub_1)];
528
529 }
530
531 // Pseudo 512-bit vector register class to model 4 consecutive Q registers
532 // (8 consecutive D registers).
533 def QQQQPR : RegisterClass<"ARM", [v8i64],
534                          256,
535                          [QQQQ0, QQQQ1, QQQQ2, QQQQ3]> {
536   let SubRegClasses = [(DPR dsub_0, dsub_1, dsub_2, dsub_3,
537                             dsub_4, dsub_5, dsub_6, dsub_7),
538                        (QPR qsub_0, qsub_1, qsub_2, qsub_3)];
539   let MethodProtos = [{
540     iterator allocation_order_begin(const MachineFunction &MF) const;
541     iterator allocation_order_end(const MachineFunction &MF) const;
542   }];
543   let MethodBodies = [{
544     // QQQQ1 is callee saved and should be allocated last.
545     // Save QQQQ0 for use as QPR_VFP2 and QPR_8 classes.
546     static const unsigned ARM_QQQQPR[] = {
547       ARM::QQQQ2, ARM::QQQQ3, ARM::QQQQ0, ARM::QQQQ1 };
548
549     QQQQPRClass::iterator
550     QQQQPRClass::allocation_order_begin(const MachineFunction &MF) const {
551       return ARM_QQQQPR;
552     }
553
554     QQQQPRClass::iterator
555     QQQQPRClass::allocation_order_end(const MachineFunction &MF) const {
556       return ARM_QQQQPR + (sizeof(ARM_QQQQPR)/sizeof(unsigned));
557     }
558   }];
559 }
560
561 // Condition code registers.
562 def CCR : RegisterClass<"ARM", [i32], 32, [CPSR]>;