Re-apply 72756 with fixes. One of those was introduced by we changed MachineInstrBuil...
[oota-llvm.git] / lib / Target / ARM / ARMLoadStoreOptimizer.cpp
1 //===-- ARMLoadStoreOptimizer.cpp - ARM load / store opt. pass ----*- C++ -*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains a pass that performs load / store related peephole
11 // optimizations. This pass should be run after register allocation.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "arm-ldst-opt"
16 #include "ARM.h"
17 #include "ARMAddressingModes.h"
18 #include "ARMMachineFunctionInfo.h"
19 #include "ARMRegisterInfo.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/ADT/SmallVector.h"
22 #include "llvm/ADT/Statistic.h"
23 #include "llvm/CodeGen/MachineBasicBlock.h"
24 #include "llvm/CodeGen/MachineFunctionPass.h"
25 #include "llvm/CodeGen/MachineInstr.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/RegisterScavenging.h"
28 #include "llvm/Support/Compiler.h"
29 #include "llvm/Target/TargetRegisterInfo.h"
30 #include "llvm/Target/TargetInstrInfo.h"
31 #include "llvm/Target/TargetMachine.h"
32 using namespace llvm;
33
34 STATISTIC(NumLDMGened , "Number of ldm instructions generated");
35 STATISTIC(NumSTMGened , "Number of stm instructions generated");
36 STATISTIC(NumFLDMGened, "Number of fldm instructions generated");
37 STATISTIC(NumFSTMGened, "Number of fstm instructions generated");
38
39 namespace {
40   struct VISIBILITY_HIDDEN ARMLoadStoreOpt : public MachineFunctionPass {
41     static char ID;
42     ARMLoadStoreOpt() : MachineFunctionPass(&ID) {}
43
44     const TargetInstrInfo *TII;
45     const TargetRegisterInfo *TRI;
46     ARMFunctionInfo *AFI;
47     RegScavenger *RS;
48
49     virtual bool runOnMachineFunction(MachineFunction &Fn);
50
51     virtual const char *getPassName() const {
52       return "ARM load / store optimization pass";
53     }
54
55   private:
56     struct MemOpQueueEntry {
57       int Offset;
58       unsigned Position;
59       MachineBasicBlock::iterator MBBI;
60       bool Merged;
61       MemOpQueueEntry(int o, int p, MachineBasicBlock::iterator i)
62         : Offset(o), Position(p), MBBI(i), Merged(false) {};
63     };
64     typedef SmallVector<MemOpQueueEntry,8> MemOpQueue;
65     typedef MemOpQueue::iterator MemOpQueueIter;
66
67     SmallVector<MachineBasicBlock::iterator, 4>
68     MergeLDR_STR(MachineBasicBlock &MBB, unsigned SIndex, unsigned Base,
69                  int Opcode, unsigned Size,
70                  ARMCC::CondCodes Pred, unsigned PredReg,
71                  unsigned Scratch, MemOpQueue &MemOps);
72
73     void AdvanceRS(MachineBasicBlock &MBB, MemOpQueue &MemOps);
74     bool LoadStoreMultipleOpti(MachineBasicBlock &MBB);
75     bool MergeReturnIntoLDM(MachineBasicBlock &MBB);
76   };
77   char ARMLoadStoreOpt::ID = 0;
78 }
79
80 /// createARMLoadStoreOptimizationPass - returns an instance of the load / store
81 /// optimization pass.
82 FunctionPass *llvm::createARMLoadStoreOptimizationPass() {
83   return new ARMLoadStoreOpt();
84 }
85
86 static int getLoadStoreMultipleOpcode(int Opcode) {
87   switch (Opcode) {
88   case ARM::LDR:
89     NumLDMGened++;
90     return ARM::LDM;
91   case ARM::STR:
92     NumSTMGened++;
93     return ARM::STM;
94   case ARM::FLDS:
95     NumFLDMGened++;
96     return ARM::FLDMS;
97   case ARM::FSTS:
98     NumFSTMGened++;
99     return ARM::FSTMS;
100   case ARM::FLDD:
101     NumFLDMGened++;
102     return ARM::FLDMD;
103   case ARM::FSTD:
104     NumFSTMGened++;
105     return ARM::FSTMD;
106   default: abort();
107   }
108   return 0;
109 }
110
111 /// mergeOps - Create and insert a LDM or STM with Base as base register and
112 /// registers in Regs as the register operands that would be loaded / stored.
113 /// It returns true if the transformation is done. 
114 static bool mergeOps(MachineBasicBlock &MBB, MachineBasicBlock::iterator MBBI,
115                      int Offset, unsigned Base, bool BaseKill, int Opcode,
116                      ARMCC::CondCodes Pred, unsigned PredReg, unsigned Scratch,
117                      SmallVector<std::pair<unsigned, bool>, 8> &Regs,
118                      const TargetInstrInfo *TII) {
119   // FIXME would it be better to take a DL from one of the loads arbitrarily?
120   DebugLoc dl = DebugLoc::getUnknownLoc();
121   // Only a single register to load / store. Don't bother.
122   unsigned NumRegs = Regs.size();
123   if (NumRegs <= 1)
124     return false;
125
126   ARM_AM::AMSubMode Mode = ARM_AM::ia;
127   bool isAM4 = Opcode == ARM::LDR || Opcode == ARM::STR;
128   if (isAM4 && Offset == 4)
129     Mode = ARM_AM::ib;
130   else if (isAM4 && Offset == -4 * (int)NumRegs + 4)
131     Mode = ARM_AM::da;
132   else if (isAM4 && Offset == -4 * (int)NumRegs)
133     Mode = ARM_AM::db;
134   else if (Offset != 0) {
135     // If starting offset isn't zero, insert a MI to materialize a new base.
136     // But only do so if it is cost effective, i.e. merging more than two
137     // loads / stores.
138     if (NumRegs <= 2)
139       return false;
140
141     unsigned NewBase;
142     if (Opcode == ARM::LDR)
143       // If it is a load, then just use one of the destination register to
144       // use as the new base.
145       NewBase = Regs[NumRegs-1].first;
146     else {
147       // Use the scratch register to use as a new base.
148       NewBase = Scratch;
149       if (NewBase == 0)
150         return false;
151     }
152     int BaseOpc = ARM::ADDri;
153     if (Offset < 0) {
154       BaseOpc = ARM::SUBri;
155       Offset = - Offset;
156     }
157     int ImmedOffset = ARM_AM::getSOImmVal(Offset);
158     if (ImmedOffset == -1)
159       return false;  // Probably not worth it then.
160
161     BuildMI(MBB, MBBI, dl, TII->get(BaseOpc), NewBase)
162       .addReg(Base, getKillRegState(BaseKill)).addImm(ImmedOffset)
163       .addImm(Pred).addReg(PredReg).addReg(0);
164     Base = NewBase;
165     BaseKill = true;  // New base is always killed right its use.
166   }
167
168   bool isDPR = Opcode == ARM::FLDD || Opcode == ARM::FSTD;
169   bool isDef = Opcode == ARM::LDR || Opcode == ARM::FLDS || Opcode == ARM::FLDD;
170   Opcode = getLoadStoreMultipleOpcode(Opcode);
171   MachineInstrBuilder MIB = (isAM4)
172     ? BuildMI(MBB, MBBI, dl, TII->get(Opcode))
173         .addReg(Base, getKillRegState(BaseKill))
174         .addImm(ARM_AM::getAM4ModeImm(Mode)).addImm(Pred).addReg(PredReg)
175     : BuildMI(MBB, MBBI, dl, TII->get(Opcode))
176         .addReg(Base, getKillRegState(BaseKill))
177         .addImm(ARM_AM::getAM5Opc(Mode, false, isDPR ? NumRegs<<1 : NumRegs))
178         .addImm(Pred).addReg(PredReg);
179   for (unsigned i = 0; i != NumRegs; ++i)
180     MIB = MIB.addReg(Regs[i].first, getDefRegState(isDef)
181                      | getKillRegState(Regs[i].second));
182
183   return true;
184 }
185
186 /// MergeLDR_STR - Merge a number of load / store instructions into one or more
187 /// load / store multiple instructions.
188 SmallVector<MachineBasicBlock::iterator, 4>
189 ARMLoadStoreOpt::MergeLDR_STR(MachineBasicBlock &MBB, unsigned SIndex,
190                               unsigned Base, int Opcode, unsigned Size,
191                               ARMCC::CondCodes Pred, unsigned PredReg,
192                               unsigned Scratch, MemOpQueue &MemOps) {
193   SmallVector<MachineBasicBlock::iterator, 4> Merges;
194   bool isAM4 = Opcode == ARM::LDR || Opcode == ARM::STR;
195   int Offset = MemOps[SIndex].Offset;
196   int SOffset = Offset;
197   unsigned Pos = MemOps[SIndex].Position;
198   MachineBasicBlock::iterator Loc = MemOps[SIndex].MBBI;
199   unsigned PReg = MemOps[SIndex].MBBI->getOperand(0).getReg();
200   unsigned PRegNum = ARMRegisterInfo::getRegisterNumbering(PReg);
201   bool isKill = MemOps[SIndex].MBBI->getOperand(0).isKill();
202
203   SmallVector<std::pair<unsigned,bool>, 8> Regs;
204   Regs.push_back(std::make_pair(PReg, isKill));
205   for (unsigned i = SIndex+1, e = MemOps.size(); i != e; ++i) {
206     int NewOffset = MemOps[i].Offset;
207     unsigned Reg = MemOps[i].MBBI->getOperand(0).getReg();
208     unsigned RegNum = ARMRegisterInfo::getRegisterNumbering(Reg);
209     isKill = MemOps[i].MBBI->getOperand(0).isKill();
210     // AM4 - register numbers in ascending order.
211     // AM5 - consecutive register numbers in ascending order.
212     if (NewOffset == Offset + (int)Size &&
213         ((isAM4 && RegNum > PRegNum) || RegNum == PRegNum+1)) {
214       Offset += Size;
215       Regs.push_back(std::make_pair(Reg, isKill));
216       PRegNum = RegNum;
217     } else {
218       // Can't merge this in. Try merge the earlier ones first.
219       if (mergeOps(MBB, ++Loc, SOffset, Base, false, Opcode, Pred, PredReg,
220                    Scratch, Regs, TII)) {
221         Merges.push_back(prior(Loc));
222         for (unsigned j = SIndex; j < i; ++j) {
223           MBB.erase(MemOps[j].MBBI);
224           MemOps[j].Merged = true;
225         }
226       }
227       SmallVector<MachineBasicBlock::iterator, 4> Merges2 =
228         MergeLDR_STR(MBB, i, Base, Opcode, Size, Pred, PredReg, Scratch,MemOps);
229       Merges.append(Merges2.begin(), Merges2.end());
230       return Merges;
231     }
232
233     if (MemOps[i].Position > Pos) {
234       Pos = MemOps[i].Position;
235       Loc = MemOps[i].MBBI;
236     }
237   }
238
239   bool BaseKill = Loc->findRegisterUseOperandIdx(Base, true) != -1;
240   if (mergeOps(MBB, ++Loc, SOffset, Base, BaseKill, Opcode, Pred, PredReg,
241                Scratch, Regs, TII)) {
242     Merges.push_back(prior(Loc));
243     for (unsigned i = SIndex, e = MemOps.size(); i != e; ++i) {
244       MBB.erase(MemOps[i].MBBI);
245       MemOps[i].Merged = true;
246     }
247   }
248
249   return Merges;
250 }
251
252 /// getInstrPredicate - If instruction is predicated, returns its predicate
253 /// condition, otherwise returns AL. It also returns the condition code
254 /// register by reference.
255 static ARMCC::CondCodes getInstrPredicate(MachineInstr *MI, unsigned &PredReg) {
256   int PIdx = MI->findFirstPredOperandIdx();
257   if (PIdx == -1) {
258     PredReg = 0;
259     return ARMCC::AL;
260   }
261
262   PredReg = MI->getOperand(PIdx+1).getReg();
263   return (ARMCC::CondCodes)MI->getOperand(PIdx).getImm();
264 }
265
266 static inline bool isMatchingDecrement(MachineInstr *MI, unsigned Base,
267                                        unsigned Bytes, ARMCC::CondCodes Pred,
268                                        unsigned PredReg) {
269   unsigned MyPredReg = 0;
270   return (MI && MI->getOpcode() == ARM::SUBri &&
271           MI->getOperand(0).getReg() == Base &&
272           MI->getOperand(1).getReg() == Base &&
273           ARM_AM::getAM2Offset(MI->getOperand(2).getImm()) == Bytes &&
274           getInstrPredicate(MI, MyPredReg) == Pred &&
275           MyPredReg == PredReg);
276 }
277
278 static inline bool isMatchingIncrement(MachineInstr *MI, unsigned Base,
279                                        unsigned Bytes, ARMCC::CondCodes Pred,
280                                        unsigned PredReg) {
281   unsigned MyPredReg = 0;
282   return (MI && MI->getOpcode() == ARM::ADDri &&
283           MI->getOperand(0).getReg() == Base &&
284           MI->getOperand(1).getReg() == Base &&
285           ARM_AM::getAM2Offset(MI->getOperand(2).getImm()) == Bytes &&
286           getInstrPredicate(MI, MyPredReg) == Pred &&
287           MyPredReg == PredReg);
288 }
289
290 static inline unsigned getLSMultipleTransferSize(MachineInstr *MI) {
291   switch (MI->getOpcode()) {
292   default: return 0;
293   case ARM::LDR:
294   case ARM::STR:
295   case ARM::FLDS:
296   case ARM::FSTS:
297     return 4;
298   case ARM::FLDD:
299   case ARM::FSTD:
300     return 8;
301   case ARM::LDM:
302   case ARM::STM:
303     return (MI->getNumOperands() - 4) * 4;
304   case ARM::FLDMS:
305   case ARM::FSTMS:
306   case ARM::FLDMD:
307   case ARM::FSTMD:
308     return ARM_AM::getAM5Offset(MI->getOperand(1).getImm()) * 4;
309   }
310 }
311
312 /// mergeBaseUpdateLSMultiple - Fold proceeding/trailing inc/dec of base
313 /// register into the LDM/STM/FLDM{D|S}/FSTM{D|S} op when possible:
314 ///
315 /// stmia rn, <ra, rb, rc>
316 /// rn := rn + 4 * 3;
317 /// =>
318 /// stmia rn!, <ra, rb, rc>
319 ///
320 /// rn := rn - 4 * 3;
321 /// ldmia rn, <ra, rb, rc>
322 /// =>
323 /// ldmdb rn!, <ra, rb, rc>
324 static bool mergeBaseUpdateLSMultiple(MachineBasicBlock &MBB,
325                                       MachineBasicBlock::iterator MBBI,
326                                       bool &Advance,
327                                       MachineBasicBlock::iterator &I) {
328   MachineInstr *MI = MBBI;
329   unsigned Base = MI->getOperand(0).getReg();
330   unsigned Bytes = getLSMultipleTransferSize(MI);
331   unsigned PredReg = 0;
332   ARMCC::CondCodes Pred = getInstrPredicate(MI, PredReg);
333   int Opcode = MI->getOpcode();
334   bool isAM4 = Opcode == ARM::LDM || Opcode == ARM::STM;
335
336   if (isAM4) {
337     if (ARM_AM::getAM4WBFlag(MI->getOperand(1).getImm()))
338       return false;
339
340     // Can't use the updating AM4 sub-mode if the base register is also a dest
341     // register. e.g. ldmdb r0!, {r0, r1, r2}. The behavior is undefined.
342     for (unsigned i = 3, e = MI->getNumOperands(); i != e; ++i) {
343       if (MI->getOperand(i).getReg() == Base)
344         return false;
345     }
346
347     ARM_AM::AMSubMode Mode = ARM_AM::getAM4SubMode(MI->getOperand(1).getImm());
348     if (MBBI != MBB.begin()) {
349       MachineBasicBlock::iterator PrevMBBI = prior(MBBI);
350       if (Mode == ARM_AM::ia &&
351           isMatchingDecrement(PrevMBBI, Base, Bytes, Pred, PredReg)) {
352         MI->getOperand(1).setImm(ARM_AM::getAM4ModeImm(ARM_AM::db, true));
353         MBB.erase(PrevMBBI);
354         return true;
355       } else if (Mode == ARM_AM::ib &&
356                  isMatchingDecrement(PrevMBBI, Base, Bytes, Pred, PredReg)) {
357         MI->getOperand(1).setImm(ARM_AM::getAM4ModeImm(ARM_AM::da, true));
358         MBB.erase(PrevMBBI);
359         return true;
360       }
361     }
362
363     if (MBBI != MBB.end()) {
364       MachineBasicBlock::iterator NextMBBI = next(MBBI);
365       if ((Mode == ARM_AM::ia || Mode == ARM_AM::ib) &&
366           isMatchingIncrement(NextMBBI, Base, Bytes, Pred, PredReg)) {
367         MI->getOperand(1).setImm(ARM_AM::getAM4ModeImm(Mode, true));
368         if (NextMBBI == I) {
369           Advance = true;
370           ++I;
371         }
372         MBB.erase(NextMBBI);
373         return true;
374       } else if ((Mode == ARM_AM::da || Mode == ARM_AM::db) &&
375                  isMatchingDecrement(NextMBBI, Base, Bytes, Pred, PredReg)) {
376         MI->getOperand(1).setImm(ARM_AM::getAM4ModeImm(Mode, true));
377         if (NextMBBI == I) {
378           Advance = true;
379           ++I;
380         }
381         MBB.erase(NextMBBI);
382         return true;
383       }
384     }
385   } else {
386     // FLDM{D|S}, FSTM{D|S} addressing mode 5 ops.
387     if (ARM_AM::getAM5WBFlag(MI->getOperand(1).getImm()))
388       return false;
389
390     ARM_AM::AMSubMode Mode = ARM_AM::getAM5SubMode(MI->getOperand(1).getImm());
391     unsigned Offset = ARM_AM::getAM5Offset(MI->getOperand(1).getImm());
392     if (MBBI != MBB.begin()) {
393       MachineBasicBlock::iterator PrevMBBI = prior(MBBI);
394       if (Mode == ARM_AM::ia &&
395           isMatchingDecrement(PrevMBBI, Base, Bytes, Pred, PredReg)) {
396         MI->getOperand(1).setImm(ARM_AM::getAM5Opc(ARM_AM::db, true, Offset));
397         MBB.erase(PrevMBBI);
398         return true;
399       }
400     }
401
402     if (MBBI != MBB.end()) {
403       MachineBasicBlock::iterator NextMBBI = next(MBBI);
404       if (Mode == ARM_AM::ia &&
405           isMatchingIncrement(NextMBBI, Base, Bytes, Pred, PredReg)) {
406         MI->getOperand(1).setImm(ARM_AM::getAM5Opc(ARM_AM::ia, true, Offset));
407         if (NextMBBI == I) {
408           Advance = true;
409           ++I;
410         }
411         MBB.erase(NextMBBI);
412       }
413       return true;
414     }
415   }
416
417   return false;
418 }
419
420 static unsigned getPreIndexedLoadStoreOpcode(unsigned Opc) {
421   switch (Opc) {
422   case ARM::LDR: return ARM::LDR_PRE;
423   case ARM::STR: return ARM::STR_PRE;
424   case ARM::FLDS: return ARM::FLDMS;
425   case ARM::FLDD: return ARM::FLDMD;
426   case ARM::FSTS: return ARM::FSTMS;
427   case ARM::FSTD: return ARM::FSTMD;
428   default: abort();
429   }
430   return 0;
431 }
432
433 static unsigned getPostIndexedLoadStoreOpcode(unsigned Opc) {
434   switch (Opc) {
435   case ARM::LDR: return ARM::LDR_POST;
436   case ARM::STR: return ARM::STR_POST;
437   case ARM::FLDS: return ARM::FLDMS;
438   case ARM::FLDD: return ARM::FLDMD;
439   case ARM::FSTS: return ARM::FSTMS;
440   case ARM::FSTD: return ARM::FSTMD;
441   default: abort();
442   }
443   return 0;
444 }
445
446 /// mergeBaseUpdateLoadStore - Fold proceeding/trailing inc/dec of base
447 /// register into the LDR/STR/FLD{D|S}/FST{D|S} op when possible:
448 static bool mergeBaseUpdateLoadStore(MachineBasicBlock &MBB,
449                                      MachineBasicBlock::iterator MBBI,
450                                      const TargetInstrInfo *TII,
451                                      bool &Advance,
452                                      MachineBasicBlock::iterator &I) {
453   MachineInstr *MI = MBBI;
454   unsigned Base = MI->getOperand(1).getReg();
455   bool BaseKill = MI->getOperand(1).isKill();
456   unsigned Bytes = getLSMultipleTransferSize(MI);
457   int Opcode = MI->getOpcode();
458   DebugLoc dl = MI->getDebugLoc();
459   bool isAM2 = Opcode == ARM::LDR || Opcode == ARM::STR;
460   if ((isAM2 && ARM_AM::getAM2Offset(MI->getOperand(3).getImm()) != 0) ||
461       (!isAM2 && ARM_AM::getAM5Offset(MI->getOperand(2).getImm()) != 0))
462     return false;
463
464   bool isLd = Opcode == ARM::LDR || Opcode == ARM::FLDS || Opcode == ARM::FLDD;
465   // Can't do the merge if the destination register is the same as the would-be
466   // writeback register.
467   if (isLd && MI->getOperand(0).getReg() == Base)
468     return false;
469
470   unsigned PredReg = 0;
471   ARMCC::CondCodes Pred = getInstrPredicate(MI, PredReg);
472   bool DoMerge = false;
473   ARM_AM::AddrOpc AddSub = ARM_AM::add;
474   unsigned NewOpc = 0;
475   if (MBBI != MBB.begin()) {
476     MachineBasicBlock::iterator PrevMBBI = prior(MBBI);
477     if (isMatchingDecrement(PrevMBBI, Base, Bytes, Pred, PredReg)) {
478       DoMerge = true;
479       AddSub = ARM_AM::sub;
480       NewOpc = getPreIndexedLoadStoreOpcode(Opcode);
481     } else if (isAM2 && isMatchingIncrement(PrevMBBI, Base, Bytes,
482                                             Pred, PredReg)) {
483       DoMerge = true;
484       NewOpc = getPreIndexedLoadStoreOpcode(Opcode);
485     }
486     if (DoMerge)
487       MBB.erase(PrevMBBI);
488   }
489
490   if (!DoMerge && MBBI != MBB.end()) {
491     MachineBasicBlock::iterator NextMBBI = next(MBBI);
492     if (isAM2 && isMatchingDecrement(NextMBBI, Base, Bytes, Pred, PredReg)) {
493       DoMerge = true;
494       AddSub = ARM_AM::sub;
495       NewOpc = getPostIndexedLoadStoreOpcode(Opcode);
496     } else if (isMatchingIncrement(NextMBBI, Base, Bytes, Pred, PredReg)) {
497       DoMerge = true;
498       NewOpc = getPostIndexedLoadStoreOpcode(Opcode);
499     }
500     if (DoMerge) {
501       if (NextMBBI == I) {
502         Advance = true;
503         ++I;
504       }
505       MBB.erase(NextMBBI);
506     }
507   }
508
509   if (!DoMerge)
510     return false;
511
512   bool isDPR = NewOpc == ARM::FLDMD || NewOpc == ARM::FSTMD;
513   unsigned Offset = isAM2 ? ARM_AM::getAM2Opc(AddSub, Bytes, ARM_AM::no_shift)
514     : ARM_AM::getAM5Opc((AddSub == ARM_AM::sub) ? ARM_AM::db : ARM_AM::ia,
515                         true, isDPR ? 2 : 1);
516   if (isLd) {
517     if (isAM2)
518       // LDR_PRE, LDR_POST;
519       BuildMI(MBB, MBBI, dl, TII->get(NewOpc), MI->getOperand(0).getReg())
520         .addReg(Base, RegState::Define)
521         .addReg(Base).addReg(0).addImm(Offset).addImm(Pred).addReg(PredReg);
522     else
523       // FLDMS, FLDMD
524       BuildMI(MBB, MBBI, dl, TII->get(NewOpc))
525         .addReg(Base, getKillRegState(BaseKill))
526         .addImm(Offset).addImm(Pred).addReg(PredReg)
527         .addReg(MI->getOperand(0).getReg(), RegState::Define);
528   } else {
529     MachineOperand &MO = MI->getOperand(0);
530     if (isAM2)
531       // STR_PRE, STR_POST;
532       BuildMI(MBB, MBBI, dl, TII->get(NewOpc), Base)
533         .addReg(MO.getReg(), getKillRegState(MO.isKill()))
534         .addReg(Base).addReg(0).addImm(Offset).addImm(Pred).addReg(PredReg);
535     else
536       // FSTMS, FSTMD
537       BuildMI(MBB, MBBI, dl, TII->get(NewOpc)).addReg(Base).addImm(Offset)
538         .addImm(Pred).addReg(PredReg)
539         .addReg(MO.getReg(), getKillRegState(MO.isKill()));
540   }
541   MBB.erase(MBBI);
542
543   return true;
544 }
545
546 /// isMemoryOp - Returns true if instruction is a memory operations (that this
547 /// pass is capable of operating on).
548 static bool isMemoryOp(MachineInstr *MI) {
549   int Opcode = MI->getOpcode();
550   switch (Opcode) {
551   default: break;
552   case ARM::LDR:
553   case ARM::STR:
554     return MI->getOperand(1).isReg() && MI->getOperand(2).getReg() == 0;
555   case ARM::FLDS:
556   case ARM::FSTS:
557     return MI->getOperand(1).isReg();
558   case ARM::FLDD:
559   case ARM::FSTD:
560     return MI->getOperand(1).isReg();
561   }
562   return false;
563 }
564
565 /// AdvanceRS - Advance register scavenger to just before the earliest memory
566 /// op that is being merged.
567 void ARMLoadStoreOpt::AdvanceRS(MachineBasicBlock &MBB, MemOpQueue &MemOps) {
568   MachineBasicBlock::iterator Loc = MemOps[0].MBBI;
569   unsigned Position = MemOps[0].Position;
570   for (unsigned i = 1, e = MemOps.size(); i != e; ++i) {
571     if (MemOps[i].Position < Position) {
572       Position = MemOps[i].Position;
573       Loc = MemOps[i].MBBI;
574     }
575   }
576
577   if (Loc != MBB.begin())
578     RS->forward(prior(Loc));
579 }
580
581 /// LoadStoreMultipleOpti - An optimization pass to turn multiple LDR / STR
582 /// ops of the same base and incrementing offset into LDM / STM ops.
583 bool ARMLoadStoreOpt::LoadStoreMultipleOpti(MachineBasicBlock &MBB) {
584   unsigned NumMerges = 0;
585   unsigned NumMemOps = 0;
586   MemOpQueue MemOps;
587   unsigned CurrBase = 0;
588   int CurrOpc = -1;
589   unsigned CurrSize = 0;
590   ARMCC::CondCodes CurrPred = ARMCC::AL;
591   unsigned CurrPredReg = 0;
592   unsigned Position = 0;
593
594   RS->enterBasicBlock(&MBB);
595   MachineBasicBlock::iterator MBBI = MBB.begin(), E = MBB.end();
596   while (MBBI != E) {
597     bool Advance  = false;
598     bool TryMerge = false;
599     bool Clobber  = false;
600
601     bool isMemOp = isMemoryOp(MBBI);
602     if (isMemOp) {
603       int Opcode = MBBI->getOpcode();
604       bool isAM2 = Opcode == ARM::LDR || Opcode == ARM::STR;
605       unsigned Size = getLSMultipleTransferSize(MBBI);
606       unsigned Base = MBBI->getOperand(1).getReg();
607       unsigned PredReg = 0;
608       ARMCC::CondCodes Pred = getInstrPredicate(MBBI, PredReg);
609       unsigned NumOperands = MBBI->getDesc().getNumOperands();
610       unsigned OffField = MBBI->getOperand(NumOperands-3).getImm();
611       int Offset = isAM2
612         ? ARM_AM::getAM2Offset(OffField) : ARM_AM::getAM5Offset(OffField) * 4;
613       if (isAM2) {
614         if (ARM_AM::getAM2Op(OffField) == ARM_AM::sub)
615           Offset = -Offset;
616       } else {
617         if (ARM_AM::getAM5Op(OffField) == ARM_AM::sub)
618           Offset = -Offset;
619       }
620       // Watch out for:
621       // r4 := ldr [r5]
622       // r5 := ldr [r5, #4]
623       // r6 := ldr [r5, #8]
624       //
625       // The second ldr has effectively broken the chain even though it
626       // looks like the later ldr(s) use the same base register. Try to
627       // merge the ldr's so far, including this one. But don't try to
628       // combine the following ldr(s).
629       Clobber = (Opcode == ARM::LDR && Base == MBBI->getOperand(0).getReg());
630       if (CurrBase == 0 && !Clobber) {
631         // Start of a new chain.
632         CurrBase = Base;
633         CurrOpc  = Opcode;
634         CurrSize = Size;
635         CurrPred = Pred;
636         CurrPredReg = PredReg;
637         MemOps.push_back(MemOpQueueEntry(Offset, Position, MBBI));
638         NumMemOps++;
639         Advance = true;
640       } else {
641         if (Clobber) {
642           TryMerge = true;
643           Advance = true;
644         }
645
646         if (CurrOpc == Opcode && CurrBase == Base && CurrPred == Pred) {
647           // No need to match PredReg.
648           // Continue adding to the queue.
649           if (Offset > MemOps.back().Offset) {
650             MemOps.push_back(MemOpQueueEntry(Offset, Position, MBBI));
651             NumMemOps++;
652             Advance = true;
653           } else {
654             for (MemOpQueueIter I = MemOps.begin(), E = MemOps.end();
655                  I != E; ++I) {
656               if (Offset < I->Offset) {
657                 MemOps.insert(I, MemOpQueueEntry(Offset, Position, MBBI));
658                 NumMemOps++;
659                 Advance = true;
660                 break;
661               } else if (Offset == I->Offset) {
662                 // Collision! This can't be merged!
663                 break;
664               }
665             }
666           }
667         }
668       }
669     }
670
671     if (Advance) {
672       ++Position;
673       ++MBBI;
674     } else
675       TryMerge = true;
676
677     if (TryMerge) {
678       if (NumMemOps > 1) {
679         // Try to find a free register to use as a new base in case it's needed.
680         // First advance to the instruction just before the start of the chain.
681         AdvanceRS(MBB, MemOps);
682         // Find a scratch register. Make sure it's a call clobbered register or
683         // a spilled callee-saved register.
684         unsigned Scratch = RS->FindUnusedReg(&ARM::GPRRegClass, true);
685         if (!Scratch)
686           Scratch = RS->FindUnusedReg(&ARM::GPRRegClass,
687                                       AFI->getSpilledCSRegisters());
688         // Process the load / store instructions.
689         RS->forward(prior(MBBI));
690
691         // Merge ops.
692         SmallVector<MachineBasicBlock::iterator,4> MBBII =
693           MergeLDR_STR(MBB, 0, CurrBase, CurrOpc, CurrSize,
694                        CurrPred, CurrPredReg, Scratch, MemOps);
695
696         // Try folding preceeding/trailing base inc/dec into the generated
697         // LDM/STM ops.
698         for (unsigned i = 0, e = MBBII.size(); i < e; ++i)
699           if (mergeBaseUpdateLSMultiple(MBB, MBBII[i], Advance, MBBI))
700             ++NumMerges;
701         NumMerges += MBBII.size();
702
703         // Try folding preceeding/trailing base inc/dec into those load/store
704         // that were not merged to form LDM/STM ops.
705         for (unsigned i = 0; i != NumMemOps; ++i)
706           if (!MemOps[i].Merged)
707             if (mergeBaseUpdateLoadStore(MBB, MemOps[i].MBBI, TII,Advance,MBBI))
708               ++NumMerges;
709
710         // RS may be pointing to an instruction that's deleted. 
711         RS->skipTo(prior(MBBI));
712       } else if (NumMemOps == 1) {
713         // Try folding preceeding/trailing base inc/dec into the single
714         // load/store.
715         if (mergeBaseUpdateLoadStore(MBB, MemOps[0].MBBI, TII, Advance, MBBI)) {
716           ++NumMerges;
717           RS->forward(prior(MBBI));
718         }
719       }
720
721       CurrBase = 0;
722       CurrOpc = -1;
723       CurrSize = 0;
724       CurrPred = ARMCC::AL;
725       CurrPredReg = 0;
726       if (NumMemOps) {
727         MemOps.clear();
728         NumMemOps = 0;
729       }
730
731       // If iterator hasn't been advanced and this is not a memory op, skip it.
732       // It can't start a new chain anyway.
733       if (!Advance && !isMemOp && MBBI != E) {
734         ++Position;
735         ++MBBI;
736       }
737     }
738   }
739   return NumMerges > 0;
740 }
741
742 /// MergeReturnIntoLDM - If this is a exit BB, try merging the return op
743 /// (bx lr) into the preceeding stack restore so it directly restore the value
744 /// of LR into pc.
745 ///   ldmfd sp!, {r7, lr}
746 ///   bx lr
747 /// =>
748 ///   ldmfd sp!, {r7, pc}
749 bool ARMLoadStoreOpt::MergeReturnIntoLDM(MachineBasicBlock &MBB) {
750   if (MBB.empty()) return false;
751
752   MachineBasicBlock::iterator MBBI = prior(MBB.end());
753   if (MBBI->getOpcode() == ARM::BX_RET && MBBI != MBB.begin()) {
754     MachineInstr *PrevMI = prior(MBBI);
755     if (PrevMI->getOpcode() == ARM::LDM) {
756       MachineOperand &MO = PrevMI->getOperand(PrevMI->getNumOperands()-1);
757       if (MO.getReg() == ARM::LR) {
758         PrevMI->setDesc(TII->get(ARM::LDM_RET));
759         MO.setReg(ARM::PC);
760         MBB.erase(MBBI);
761         return true;
762       }
763     }
764   }
765   return false;
766 }
767
768 bool ARMLoadStoreOpt::runOnMachineFunction(MachineFunction &Fn) {
769   const TargetMachine &TM = Fn.getTarget();
770   AFI = Fn.getInfo<ARMFunctionInfo>();
771   TII = TM.getInstrInfo();
772   TRI = TM.getRegisterInfo();
773   RS = new RegScavenger();
774
775   bool Modified = false;
776   for (MachineFunction::iterator MFI = Fn.begin(), E = Fn.end(); MFI != E;
777        ++MFI) {
778     MachineBasicBlock &MBB = *MFI;
779     Modified |= LoadStoreMultipleOpti(MBB);
780     Modified |= MergeReturnIntoLDM(MBB);
781   }
782
783   delete RS;
784   return Modified;
785 }