Clean up formatting.
[oota-llvm.git] / lib / Target / ARM / ARMInstrInfo.td
1 //===- ARMInstrInfo.td - Target Description for ARM Target -*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the ARM instructions in TableGen format.
11 //
12 //===----------------------------------------------------------------------===//
13
14 //===----------------------------------------------------------------------===//
15 // ARM specific DAG Nodes.
16 //
17
18 // Type profiles.
19 def SDT_ARMCallSeqStart : SDCallSeqStart<[ SDTCisVT<0, i32> ]>;
20 def SDT_ARMCallSeqEnd   : SDCallSeqEnd<[ SDTCisVT<0, i32>, SDTCisVT<1, i32> ]>;
21 def SDT_ARMStructByVal : SDTypeProfile<0, 4,
22                                        [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
23                                         SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
24
25 def SDT_ARMSaveCallPC : SDTypeProfile<0, 1, []>;
26
27 def SDT_ARMcall    : SDTypeProfile<0, -1, [SDTCisPtrTy<0>]>;
28
29 def SDT_ARMCMov    : SDTypeProfile<1, 3,
30                                    [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
31                                     SDTCisVT<3, i32>]>;
32
33 def SDT_ARMBrcond  : SDTypeProfile<0, 2,
34                                    [SDTCisVT<0, OtherVT>, SDTCisVT<1, i32>]>;
35
36 def SDT_ARMBrJT    : SDTypeProfile<0, 3,
37                                   [SDTCisPtrTy<0>, SDTCisVT<1, i32>,
38                                    SDTCisVT<2, i32>]>;
39
40 def SDT_ARMBr2JT   : SDTypeProfile<0, 4,
41                                   [SDTCisPtrTy<0>, SDTCisVT<1, i32>,
42                                    SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
43
44 def SDT_ARMBCC_i64 : SDTypeProfile<0, 6,
45                                   [SDTCisVT<0, i32>,
46                                    SDTCisVT<1, i32>, SDTCisVT<2, i32>,
47                                    SDTCisVT<3, i32>, SDTCisVT<4, i32>,
48                                    SDTCisVT<5, OtherVT>]>;
49
50 def SDT_ARMAnd     : SDTypeProfile<1, 2,
51                                    [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
52                                     SDTCisVT<2, i32>]>;
53
54 def SDT_ARMCmp     : SDTypeProfile<0, 2, [SDTCisSameAs<0, 1>]>;
55
56 def SDT_ARMPICAdd  : SDTypeProfile<1, 2, [SDTCisSameAs<0, 1>,
57                                           SDTCisPtrTy<1>, SDTCisVT<2, i32>]>;
58
59 def SDT_ARMThreadPointer : SDTypeProfile<1, 0, [SDTCisPtrTy<0>]>;
60 def SDT_ARMEH_SJLJ_Setjmp : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisPtrTy<1>,
61                                                  SDTCisInt<2>]>;
62 def SDT_ARMEH_SJLJ_Longjmp: SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisInt<1>]>;
63
64 def SDT_ARMMEMBARRIER     : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
65
66 def SDT_ARMPREFETCH : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisSameAs<1, 2>,
67                                            SDTCisInt<1>]>;
68
69 def SDT_ARMTCRET : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
70
71 def SDT_ARMBFI : SDTypeProfile<1, 3, [SDTCisVT<0, i32>, SDTCisVT<1, i32>,
72                                       SDTCisVT<2, i32>, SDTCisVT<3, i32>]>;
73
74 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
75                                             [SDTCisSameAs<0, 2>,
76                                              SDTCisSameAs<0, 3>,
77                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
78
79 // SDTBinaryArithWithFlagsInOut - RES1, CPSR = op LHS, RHS, CPSR
80 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
81                                             [SDTCisSameAs<0, 2>,
82                                              SDTCisSameAs<0, 3>,
83                                              SDTCisInt<0>,
84                                              SDTCisVT<1, i32>,
85                                              SDTCisVT<4, i32>]>;
86 // Node definitions.
87 def ARMWrapper       : SDNode<"ARMISD::Wrapper",     SDTIntUnaryOp>;
88 def ARMWrapperDYN    : SDNode<"ARMISD::WrapperDYN",  SDTIntUnaryOp>;
89 def ARMWrapperPIC    : SDNode<"ARMISD::WrapperPIC",  SDTIntUnaryOp>;
90 def ARMWrapperJT     : SDNode<"ARMISD::WrapperJT",   SDTIntBinOp>;
91
92 def ARMcallseq_start : SDNode<"ISD::CALLSEQ_START", SDT_ARMCallSeqStart,
93                               [SDNPHasChain, SDNPOutGlue]>;
94 def ARMcallseq_end   : SDNode<"ISD::CALLSEQ_END",   SDT_ARMCallSeqEnd,
95                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
96 def ARMcopystructbyval : SDNode<"ARMISD::COPY_STRUCT_BYVAL" ,
97                                 SDT_ARMStructByVal,
98                                 [SDNPHasChain, SDNPInGlue, SDNPOutGlue,
99                                  SDNPMayStore, SDNPMayLoad]>;
100
101 def ARMcall          : SDNode<"ARMISD::CALL", SDT_ARMcall,
102                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
103                                SDNPVariadic]>;
104 def ARMcall_pred    : SDNode<"ARMISD::CALL_PRED", SDT_ARMcall,
105                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
106                                SDNPVariadic]>;
107 def ARMcall_nolink   : SDNode<"ARMISD::CALL_NOLINK", SDT_ARMcall,
108                               [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue,
109                                SDNPVariadic]>;
110
111 def ARMretflag       : SDNode<"ARMISD::RET_FLAG", SDTNone,
112                               [SDNPHasChain, SDNPOptInGlue]>;
113
114 def ARMcmov          : SDNode<"ARMISD::CMOV", SDT_ARMCMov,
115                               [SDNPInGlue]>;
116
117 def ARMbrcond        : SDNode<"ARMISD::BRCOND", SDT_ARMBrcond,
118                               [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
119
120 def ARMbrjt          : SDNode<"ARMISD::BR_JT", SDT_ARMBrJT,
121                               [SDNPHasChain]>;
122 def ARMbr2jt         : SDNode<"ARMISD::BR2_JT", SDT_ARMBr2JT,
123                               [SDNPHasChain]>;
124
125 def ARMBcci64        : SDNode<"ARMISD::BCC_i64", SDT_ARMBCC_i64,
126                               [SDNPHasChain]>;
127
128 def ARMcmp           : SDNode<"ARMISD::CMP", SDT_ARMCmp,
129                               [SDNPOutGlue]>;
130
131 def ARMcmn           : SDNode<"ARMISD::CMN", SDT_ARMCmp,
132                               [SDNPOutGlue]>;
133
134 def ARMcmpZ          : SDNode<"ARMISD::CMPZ", SDT_ARMCmp,
135                               [SDNPOutGlue, SDNPCommutative]>;
136
137 def ARMpic_add       : SDNode<"ARMISD::PIC_ADD", SDT_ARMPICAdd>;
138
139 def ARMsrl_flag      : SDNode<"ARMISD::SRL_FLAG", SDTIntUnaryOp, [SDNPOutGlue]>;
140 def ARMsra_flag      : SDNode<"ARMISD::SRA_FLAG", SDTIntUnaryOp, [SDNPOutGlue]>;
141 def ARMrrx           : SDNode<"ARMISD::RRX"     , SDTIntUnaryOp, [SDNPInGlue ]>;
142
143 def ARMaddc          : SDNode<"ARMISD::ADDC",  SDTBinaryArithWithFlags,
144                               [SDNPCommutative]>;
145 def ARMsubc          : SDNode<"ARMISD::SUBC",  SDTBinaryArithWithFlags>;
146 def ARMadde          : SDNode<"ARMISD::ADDE",  SDTBinaryArithWithFlagsInOut>;
147 def ARMsube          : SDNode<"ARMISD::SUBE",  SDTBinaryArithWithFlagsInOut>;
148
149 def ARMthread_pointer: SDNode<"ARMISD::THREAD_POINTER", SDT_ARMThreadPointer>;
150 def ARMeh_sjlj_setjmp: SDNode<"ARMISD::EH_SJLJ_SETJMP",
151                                SDT_ARMEH_SJLJ_Setjmp, [SDNPHasChain]>;
152 def ARMeh_sjlj_longjmp: SDNode<"ARMISD::EH_SJLJ_LONGJMP",
153                                SDT_ARMEH_SJLJ_Longjmp, [SDNPHasChain]>;
154
155 def ARMMemBarrier     : SDNode<"ARMISD::MEMBARRIER", SDT_ARMMEMBARRIER,
156                                [SDNPHasChain]>;
157 def ARMMemBarrierMCR  : SDNode<"ARMISD::MEMBARRIER_MCR", SDT_ARMMEMBARRIER,
158                                [SDNPHasChain]>;
159 def ARMPreload        : SDNode<"ARMISD::PRELOAD", SDT_ARMPREFETCH,
160                                [SDNPHasChain, SDNPMayLoad, SDNPMayStore]>;
161
162 def ARMrbit          : SDNode<"ARMISD::RBIT", SDTIntUnaryOp>;
163
164 def ARMtcret         : SDNode<"ARMISD::TC_RETURN", SDT_ARMTCRET,
165                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
166
167
168 def ARMbfi           : SDNode<"ARMISD::BFI", SDT_ARMBFI>;
169
170 //===----------------------------------------------------------------------===//
171 // ARM Instruction Predicate Definitions.
172 //
173 def HasV4T           : Predicate<"Subtarget->hasV4TOps()">,
174                                  AssemblerPredicate<"HasV4TOps", "armv4t">;
175 def NoV4T            : Predicate<"!Subtarget->hasV4TOps()">;
176 def HasV5T           : Predicate<"Subtarget->hasV5TOps()">;
177 def HasV5TE          : Predicate<"Subtarget->hasV5TEOps()">,
178                                  AssemblerPredicate<"HasV5TEOps", "armv5te">;
179 def HasV6            : Predicate<"Subtarget->hasV6Ops()">,
180                                  AssemblerPredicate<"HasV6Ops", "armv6">;
181 def NoV6             : Predicate<"!Subtarget->hasV6Ops()">;
182 def HasV6T2          : Predicate<"Subtarget->hasV6T2Ops()">,
183                                  AssemblerPredicate<"HasV6T2Ops", "armv6t2">;
184 def NoV6T2           : Predicate<"!Subtarget->hasV6T2Ops()">;
185 def HasV7            : Predicate<"Subtarget->hasV7Ops()">,
186                                  AssemblerPredicate<"HasV7Ops", "armv7">;
187 def NoVFP            : Predicate<"!Subtarget->hasVFP2()">;
188 def HasVFP2          : Predicate<"Subtarget->hasVFP2()">,
189                                  AssemblerPredicate<"FeatureVFP2", "VFP2">;
190 def HasVFP3          : Predicate<"Subtarget->hasVFP3()">,
191                                  AssemblerPredicate<"FeatureVFP3", "VFP3">;
192 def HasVFP4          : Predicate<"Subtarget->hasVFP4()">,
193                                  AssemblerPredicate<"FeatureVFP4", "VFP4">;
194 def HasNEON          : Predicate<"Subtarget->hasNEON()">,
195                                  AssemblerPredicate<"FeatureNEON", "NEON">;
196 def HasFP16          : Predicate<"Subtarget->hasFP16()">,
197                                  AssemblerPredicate<"FeatureFP16","half-float">;
198 def HasDivide        : Predicate<"Subtarget->hasDivide()">,
199                                  AssemblerPredicate<"FeatureHWDiv", "divide">;
200 def HasT2ExtractPack : Predicate<"Subtarget->hasT2ExtractPack()">,
201                                  AssemblerPredicate<"FeatureT2XtPk",
202                                                      "pack/extract">;
203 def HasThumb2DSP     : Predicate<"Subtarget->hasThumb2DSP()">,
204                                  AssemblerPredicate<"FeatureDSPThumb2",
205                                                     "thumb2-dsp">;
206 def HasDB            : Predicate<"Subtarget->hasDataBarrier()">,
207                                  AssemblerPredicate<"FeatureDB",
208                                                     "data-barriers">;
209 def HasMP            : Predicate<"Subtarget->hasMPExtension()">,
210                                  AssemblerPredicate<"FeatureMP",
211                                                     "mp-extensions">;
212 def UseNEONForFP     : Predicate<"Subtarget->useNEONForSinglePrecisionFP()">;
213 def DontUseNEONForFP : Predicate<"!Subtarget->useNEONForSinglePrecisionFP()">;
214 def IsThumb          : Predicate<"Subtarget->isThumb()">,
215                                  AssemblerPredicate<"ModeThumb", "thumb">;
216 def IsThumb1Only     : Predicate<"Subtarget->isThumb1Only()">;
217 def IsThumb2         : Predicate<"Subtarget->isThumb2()">,
218                                  AssemblerPredicate<"ModeThumb,FeatureThumb2",
219                                                     "thumb2">;
220 def IsMClass         : Predicate<"Subtarget->isMClass()">,
221                                  AssemblerPredicate<"FeatureMClass", "armv7m">;
222 def IsARClass        : Predicate<"!Subtarget->isMClass()">,
223                                  AssemblerPredicate<"!FeatureMClass",
224                                                     "armv7a/r">;
225 def IsARM            : Predicate<"!Subtarget->isThumb()">,
226                                  AssemblerPredicate<"!ModeThumb", "arm-mode">;
227 def IsIOS            : Predicate<"Subtarget->isTargetIOS()">;
228 def IsNotIOS         : Predicate<"!Subtarget->isTargetIOS()">;
229 def IsNaCl           : Predicate<"Subtarget->isTargetNaCl()">;
230
231 // FIXME: Eventually this will be just "hasV6T2Ops".
232 def UseMovt          : Predicate<"Subtarget->useMovt()">;
233 def DontUseMovt      : Predicate<"!Subtarget->useMovt()">;
234 def UseFPVMLx        : Predicate<"Subtarget->useFPVMLx()">;
235
236 // Prefer fused MAC for fp mul + add over fp VMLA / VMLS if they are available.
237 // But only select them if more precision in FP computation is allowed.
238 // Do not use them for Darwin platforms.
239 def UseFusedMAC      : Predicate<"(TM.Options.AllowFPOpFusion =="
240                                  " FPOpFusion::Fast) && "
241                                  "!Subtarget->isTargetDarwin()">;
242 def DontUseFusedMAC  : Predicate<"!Subtarget->hasVFP4() || "
243                                  "Subtarget->isTargetDarwin()">;
244
245 //===----------------------------------------------------------------------===//
246 // ARM Flag Definitions.
247
248 class RegConstraint<string C> {
249   string Constraints = C;
250 }
251
252 //===----------------------------------------------------------------------===//
253 //  ARM specific transformation functions and pattern fragments.
254 //
255
256 // imm_neg_XFORM - Return a imm value packed into the format described for
257 // imm_neg defs below.
258 def imm_neg_XFORM : SDNodeXForm<imm, [{
259   return CurDAG->getTargetConstant(-(int)N->getZExtValue(), MVT::i32);
260 }]>;
261
262 // so_imm_not_XFORM - Return a so_imm value packed into the format described for
263 // so_imm_not def below.
264 def so_imm_not_XFORM : SDNodeXForm<imm, [{
265   return CurDAG->getTargetConstant(~(int)N->getZExtValue(), MVT::i32);
266 }]>;
267
268 /// imm16_31 predicate - True if the 32-bit immediate is in the range [16,31].
269 def imm16_31 : ImmLeaf<i32, [{
270   return (int32_t)Imm >= 16 && (int32_t)Imm < 32;
271 }]>;
272
273 def so_imm_neg_asmoperand : AsmOperandClass { let Name = "ARMSOImmNeg"; }
274 def so_imm_neg : Operand<i32>, PatLeaf<(imm), [{
275     int64_t Value = -(int)N->getZExtValue();
276     return Value && ARM_AM::getSOImmVal(Value) != -1;
277   }], imm_neg_XFORM> {
278   let ParserMatchClass = so_imm_neg_asmoperand;
279 }
280
281 // Note: this pattern doesn't require an encoder method and such, as it's
282 // only used on aliases (Pat<> and InstAlias<>). The actual encoding
283 // is handled by the destination instructions, which use so_imm.
284 def so_imm_not_asmoperand : AsmOperandClass { let Name = "ARMSOImmNot"; }
285 def so_imm_not : Operand<i32>, PatLeaf<(imm), [{
286     return ARM_AM::getSOImmVal(~(uint32_t)N->getZExtValue()) != -1;
287   }], so_imm_not_XFORM> {
288   let ParserMatchClass = so_imm_not_asmoperand;
289 }
290
291 // sext_16_node predicate - True if the SDNode is sign-extended 16 or more bits.
292 def sext_16_node : PatLeaf<(i32 GPR:$a), [{
293   return CurDAG->ComputeNumSignBits(SDValue(N,0)) >= 17;
294 }]>;
295
296 /// Split a 32-bit immediate into two 16 bit parts.
297 def hi16 : SDNodeXForm<imm, [{
298   return CurDAG->getTargetConstant((uint32_t)N->getZExtValue() >> 16, MVT::i32);
299 }]>;
300
301 def lo16AllZero : PatLeaf<(i32 imm), [{
302   // Returns true if all low 16-bits are 0.
303   return (((uint32_t)N->getZExtValue()) & 0xFFFFUL) == 0;
304 }], hi16>;
305
306 class BinOpWithFlagFrag<dag res> :
307       PatFrag<(ops node:$LHS, node:$RHS, node:$FLAG), res>;
308 class BinOpFrag<dag res> : PatFrag<(ops node:$LHS, node:$RHS), res>;
309 class UnOpFrag <dag res> : PatFrag<(ops node:$Src), res>;
310
311 // An 'and' node with a single use.
312 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
313   return N->hasOneUse();
314 }]>;
315
316 // An 'xor' node with a single use.
317 def xor_su : PatFrag<(ops node:$lhs, node:$rhs), (xor node:$lhs, node:$rhs), [{
318   return N->hasOneUse();
319 }]>;
320
321 // An 'fmul' node with a single use.
322 def fmul_su : PatFrag<(ops node:$lhs, node:$rhs), (fmul node:$lhs, node:$rhs),[{
323   return N->hasOneUse();
324 }]>;
325
326 // An 'fadd' node which checks for single non-hazardous use.
327 def fadd_mlx : PatFrag<(ops node:$lhs, node:$rhs),(fadd node:$lhs, node:$rhs),[{
328   return hasNoVMLxHazardUse(N);
329 }]>;
330
331 // An 'fsub' node which checks for single non-hazardous use.
332 def fsub_mlx : PatFrag<(ops node:$lhs, node:$rhs),(fsub node:$lhs, node:$rhs),[{
333   return hasNoVMLxHazardUse(N);
334 }]>;
335
336 //===----------------------------------------------------------------------===//
337 // Operand Definitions.
338 //
339
340 // Immediate operands with a shared generic asm render method.
341 class ImmAsmOperand : AsmOperandClass { let RenderMethod = "addImmOperands"; }
342
343 // Branch target.
344 // FIXME: rename brtarget to t2_brtarget
345 def brtarget : Operand<OtherVT> {
346   let EncoderMethod = "getBranchTargetOpValue";
347   let OperandType = "OPERAND_PCREL";
348   let DecoderMethod = "DecodeT2BROperand";
349 }
350
351 // FIXME: get rid of this one?
352 def uncondbrtarget : Operand<OtherVT> {
353   let EncoderMethod = "getUnconditionalBranchTargetOpValue";
354   let OperandType = "OPERAND_PCREL";
355 }
356
357 // Branch target for ARM. Handles conditional/unconditional
358 def br_target : Operand<OtherVT> {
359   let EncoderMethod = "getARMBranchTargetOpValue";
360   let OperandType = "OPERAND_PCREL";
361 }
362
363 // Call target.
364 // FIXME: rename bltarget to t2_bl_target?
365 def bltarget : Operand<i32> {
366   // Encoded the same as branch targets.
367   let EncoderMethod = "getBranchTargetOpValue";
368   let OperandType = "OPERAND_PCREL";
369 }
370
371 // Call target for ARM. Handles conditional/unconditional
372 // FIXME: rename bl_target to t2_bltarget?
373 def bl_target : Operand<i32> {
374   let EncoderMethod = "getARMBLTargetOpValue";
375   let OperandType = "OPERAND_PCREL";
376 }
377
378 def blx_target : Operand<i32> {
379   let EncoderMethod = "getARMBLXTargetOpValue";
380   let OperandType = "OPERAND_PCREL";
381 }
382
383 // A list of registers separated by comma. Used by load/store multiple.
384 def RegListAsmOperand : AsmOperandClass { let Name = "RegList"; }
385 def reglist : Operand<i32> {
386   let EncoderMethod = "getRegisterListOpValue";
387   let ParserMatchClass = RegListAsmOperand;
388   let PrintMethod = "printRegisterList";
389   let DecoderMethod = "DecodeRegListOperand";
390 }
391
392 def DPRRegListAsmOperand : AsmOperandClass { let Name = "DPRRegList"; }
393 def dpr_reglist : Operand<i32> {
394   let EncoderMethod = "getRegisterListOpValue";
395   let ParserMatchClass = DPRRegListAsmOperand;
396   let PrintMethod = "printRegisterList";
397   let DecoderMethod = "DecodeDPRRegListOperand";
398 }
399
400 def SPRRegListAsmOperand : AsmOperandClass { let Name = "SPRRegList"; }
401 def spr_reglist : Operand<i32> {
402   let EncoderMethod = "getRegisterListOpValue";
403   let ParserMatchClass = SPRRegListAsmOperand;
404   let PrintMethod = "printRegisterList";
405   let DecoderMethod = "DecodeSPRRegListOperand";
406 }
407
408 // An operand for the CONSTPOOL_ENTRY pseudo-instruction.
409 def cpinst_operand : Operand<i32> {
410   let PrintMethod = "printCPInstOperand";
411 }
412
413 // Local PC labels.
414 def pclabel : Operand<i32> {
415   let PrintMethod = "printPCLabel";
416 }
417
418 // ADR instruction labels.
419 def adrlabel : Operand<i32> {
420   let EncoderMethod = "getAdrLabelOpValue";
421 }
422
423 def neon_vcvt_imm32 : Operand<i32> {
424   let EncoderMethod = "getNEONVcvtImm32OpValue";
425   let DecoderMethod = "DecodeVCVTImmOperand";
426 }
427
428 // rot_imm: An integer that encodes a rotate amount. Must be 8, 16, or 24.
429 def rot_imm_XFORM: SDNodeXForm<imm, [{
430   switch (N->getZExtValue()){
431   default: assert(0);
432   case 0:  return CurDAG->getTargetConstant(0, MVT::i32);
433   case 8:  return CurDAG->getTargetConstant(1, MVT::i32);
434   case 16: return CurDAG->getTargetConstant(2, MVT::i32);
435   case 24: return CurDAG->getTargetConstant(3, MVT::i32);
436   }
437 }]>;
438 def RotImmAsmOperand : AsmOperandClass {
439   let Name = "RotImm";
440   let ParserMethod = "parseRotImm";
441 }
442 def rot_imm : Operand<i32>, PatLeaf<(i32 imm), [{
443     int32_t v = N->getZExtValue();
444     return v == 8 || v == 16 || v == 24; }],
445     rot_imm_XFORM> {
446   let PrintMethod = "printRotImmOperand";
447   let ParserMatchClass = RotImmAsmOperand;
448 }
449
450 // shift_imm: An integer that encodes a shift amount and the type of shift
451 // (asr or lsl). The 6-bit immediate encodes as:
452 //    {5}     0 ==> lsl
453 //            1     asr
454 //    {4-0}   imm5 shift amount.
455 //            asr #32 encoded as imm5 == 0.
456 def ShifterImmAsmOperand : AsmOperandClass {
457   let Name = "ShifterImm";
458   let ParserMethod = "parseShifterImm";
459 }
460 def shift_imm : Operand<i32> {
461   let PrintMethod = "printShiftImmOperand";
462   let ParserMatchClass = ShifterImmAsmOperand;
463 }
464
465 // shifter_operand operands: so_reg_reg, so_reg_imm, and so_imm.
466 def ShiftedRegAsmOperand : AsmOperandClass { let Name = "RegShiftedReg"; }
467 def so_reg_reg : Operand<i32>,  // reg reg imm
468                  ComplexPattern<i32, 3, "SelectRegShifterOperand",
469                                 [shl, srl, sra, rotr]> {
470   let EncoderMethod = "getSORegRegOpValue";
471   let PrintMethod = "printSORegRegOperand";
472   let DecoderMethod = "DecodeSORegRegOperand";
473   let ParserMatchClass = ShiftedRegAsmOperand;
474   let MIOperandInfo = (ops GPRnopc, GPRnopc, i32imm);
475 }
476
477 def ShiftedImmAsmOperand : AsmOperandClass { let Name = "RegShiftedImm"; }
478 def so_reg_imm : Operand<i32>, // reg imm
479                  ComplexPattern<i32, 2, "SelectImmShifterOperand",
480                                 [shl, srl, sra, rotr]> {
481   let EncoderMethod = "getSORegImmOpValue";
482   let PrintMethod = "printSORegImmOperand";
483   let DecoderMethod = "DecodeSORegImmOperand";
484   let ParserMatchClass = ShiftedImmAsmOperand;
485   let MIOperandInfo = (ops GPR, i32imm);
486 }
487
488 // FIXME: Does this need to be distinct from so_reg?
489 def shift_so_reg_reg : Operand<i32>,    // reg reg imm
490                    ComplexPattern<i32, 3, "SelectShiftRegShifterOperand",
491                                   [shl,srl,sra,rotr]> {
492   let EncoderMethod = "getSORegRegOpValue";
493   let PrintMethod = "printSORegRegOperand";
494   let DecoderMethod = "DecodeSORegRegOperand";
495   let ParserMatchClass = ShiftedRegAsmOperand;
496   let MIOperandInfo = (ops GPR, GPR, i32imm);
497 }
498
499 // FIXME: Does this need to be distinct from so_reg?
500 def shift_so_reg_imm : Operand<i32>,    // reg reg imm
501                    ComplexPattern<i32, 2, "SelectShiftImmShifterOperand",
502                                   [shl,srl,sra,rotr]> {
503   let EncoderMethod = "getSORegImmOpValue";
504   let PrintMethod = "printSORegImmOperand";
505   let DecoderMethod = "DecodeSORegImmOperand";
506   let ParserMatchClass = ShiftedImmAsmOperand;
507   let MIOperandInfo = (ops GPR, i32imm);
508 }
509
510
511 // so_imm - Match a 32-bit shifter_operand immediate operand, which is an
512 // 8-bit immediate rotated by an arbitrary number of bits.
513 def SOImmAsmOperand: ImmAsmOperand { let Name = "ARMSOImm"; }
514 def so_imm : Operand<i32>, ImmLeaf<i32, [{
515     return ARM_AM::getSOImmVal(Imm) != -1;
516   }]> {
517   let EncoderMethod = "getSOImmOpValue";
518   let ParserMatchClass = SOImmAsmOperand;
519   let DecoderMethod = "DecodeSOImmOperand";
520 }
521
522 // Break so_imm's up into two pieces.  This handles immediates with up to 16
523 // bits set in them.  This uses so_imm2part to match and so_imm2part_[12] to
524 // get the first/second pieces.
525 def so_imm2part : PatLeaf<(imm), [{
526       return ARM_AM::isSOImmTwoPartVal((unsigned)N->getZExtValue());
527 }]>;
528
529 /// arm_i32imm - True for +V6T2, or true only if so_imm2part is true.
530 ///
531 def arm_i32imm : PatLeaf<(imm), [{
532   if (Subtarget->hasV6T2Ops())
533     return true;
534   return ARM_AM::isSOImmTwoPartVal((unsigned)N->getZExtValue());
535 }]>;
536
537 /// imm0_1 predicate - Immediate in the range [0,1].
538 def Imm0_1AsmOperand: ImmAsmOperand { let Name = "Imm0_1"; }
539 def imm0_1 : Operand<i32> { let ParserMatchClass = Imm0_1AsmOperand; }
540
541 /// imm0_3 predicate - Immediate in the range [0,3].
542 def Imm0_3AsmOperand: ImmAsmOperand { let Name = "Imm0_3"; }
543 def imm0_3 : Operand<i32> { let ParserMatchClass = Imm0_3AsmOperand; }
544
545 /// imm0_7 predicate - Immediate in the range [0,7].
546 def Imm0_7AsmOperand: ImmAsmOperand { let Name = "Imm0_7"; }
547 def imm0_7 : Operand<i32>, ImmLeaf<i32, [{
548   return Imm >= 0 && Imm < 8;
549 }]> {
550   let ParserMatchClass = Imm0_7AsmOperand;
551 }
552
553 /// imm8 predicate - Immediate is exactly 8.
554 def Imm8AsmOperand: ImmAsmOperand { let Name = "Imm8"; }
555 def imm8 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 8; }]> {
556   let ParserMatchClass = Imm8AsmOperand;
557 }
558
559 /// imm16 predicate - Immediate is exactly 16.
560 def Imm16AsmOperand: ImmAsmOperand { let Name = "Imm16"; }
561 def imm16 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 16; }]> {
562   let ParserMatchClass = Imm16AsmOperand;
563 }
564
565 /// imm32 predicate - Immediate is exactly 32.
566 def Imm32AsmOperand: ImmAsmOperand { let Name = "Imm32"; }
567 def imm32 : Operand<i32>, ImmLeaf<i32, [{ return Imm == 32; }]> {
568   let ParserMatchClass = Imm32AsmOperand;
569 }
570
571 /// imm1_7 predicate - Immediate in the range [1,7].
572 def Imm1_7AsmOperand: ImmAsmOperand { let Name = "Imm1_7"; }
573 def imm1_7 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 8; }]> {
574   let ParserMatchClass = Imm1_7AsmOperand;
575 }
576
577 /// imm1_15 predicate - Immediate in the range [1,15].
578 def Imm1_15AsmOperand: ImmAsmOperand { let Name = "Imm1_15"; }
579 def imm1_15 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 16; }]> {
580   let ParserMatchClass = Imm1_15AsmOperand;
581 }
582
583 /// imm1_31 predicate - Immediate in the range [1,31].
584 def Imm1_31AsmOperand: ImmAsmOperand { let Name = "Imm1_31"; }
585 def imm1_31 : Operand<i32>, ImmLeaf<i32, [{ return Imm > 0 && Imm < 32; }]> {
586   let ParserMatchClass = Imm1_31AsmOperand;
587 }
588
589 /// imm0_15 predicate - Immediate in the range [0,15].
590 def Imm0_15AsmOperand: ImmAsmOperand {
591   let Name = "Imm0_15";
592   let DiagnosticType = "ImmRange0_15";
593 }
594 def imm0_15 : Operand<i32>, ImmLeaf<i32, [{
595   return Imm >= 0 && Imm < 16;
596 }]> {
597   let ParserMatchClass = Imm0_15AsmOperand;
598 }
599
600 /// imm0_31 predicate - True if the 32-bit immediate is in the range [0,31].
601 def Imm0_31AsmOperand: ImmAsmOperand { let Name = "Imm0_31"; }
602 def imm0_31 : Operand<i32>, ImmLeaf<i32, [{
603   return Imm >= 0 && Imm < 32;
604 }]> {
605   let ParserMatchClass = Imm0_31AsmOperand;
606 }
607
608 /// imm0_32 predicate - True if the 32-bit immediate is in the range [0,32].
609 def Imm0_32AsmOperand: ImmAsmOperand { let Name = "Imm0_32"; }
610 def imm0_32 : Operand<i32>, ImmLeaf<i32, [{
611   return Imm >= 0 && Imm < 32;
612 }]> {
613   let ParserMatchClass = Imm0_32AsmOperand;
614 }
615
616 /// imm0_63 predicate - True if the 32-bit immediate is in the range [0,63].
617 def Imm0_63AsmOperand: ImmAsmOperand { let Name = "Imm0_63"; }
618 def imm0_63 : Operand<i32>, ImmLeaf<i32, [{
619   return Imm >= 0 && Imm < 64;
620 }]> {
621   let ParserMatchClass = Imm0_63AsmOperand;
622 }
623
624 /// imm0_255 predicate - Immediate in the range [0,255].
625 def Imm0_255AsmOperand : ImmAsmOperand { let Name = "Imm0_255"; }
626 def imm0_255 : Operand<i32>, ImmLeaf<i32, [{ return Imm >= 0 && Imm < 256; }]> {
627   let ParserMatchClass = Imm0_255AsmOperand;
628 }
629
630 /// imm0_65535 - An immediate is in the range [0.65535].
631 def Imm0_65535AsmOperand: ImmAsmOperand { let Name = "Imm0_65535"; }
632 def imm0_65535 : Operand<i32>, ImmLeaf<i32, [{
633   return Imm >= 0 && Imm < 65536;
634 }]> {
635   let ParserMatchClass = Imm0_65535AsmOperand;
636 }
637
638 // imm0_65535_neg - An immediate whose negative value is in the range [0.65535].
639 def imm0_65535_neg : Operand<i32>, ImmLeaf<i32, [{
640   return -Imm >= 0 && -Imm < 65536;
641 }]>;
642
643 // imm0_65535_expr - For movt/movw - 16-bit immediate that can also reference
644 // a relocatable expression.
645 //
646 // FIXME: This really needs a Thumb version separate from the ARM version.
647 // While the range is the same, and can thus use the same match class,
648 // the encoding is different so it should have a different encoder method.
649 def Imm0_65535ExprAsmOperand: ImmAsmOperand { let Name = "Imm0_65535Expr"; }
650 def imm0_65535_expr : Operand<i32> {
651   let EncoderMethod = "getHiLo16ImmOpValue";
652   let ParserMatchClass = Imm0_65535ExprAsmOperand;
653 }
654
655 /// imm24b - True if the 32-bit immediate is encodable in 24 bits.
656 def Imm24bitAsmOperand: ImmAsmOperand { let Name = "Imm24bit"; }
657 def imm24b : Operand<i32>, ImmLeaf<i32, [{
658   return Imm >= 0 && Imm <= 0xffffff;
659 }]> {
660   let ParserMatchClass = Imm24bitAsmOperand;
661 }
662
663
664 /// bf_inv_mask_imm predicate - An AND mask to clear an arbitrary width bitfield
665 /// e.g., 0xf000ffff
666 def BitfieldAsmOperand : AsmOperandClass {
667   let Name = "Bitfield";
668   let ParserMethod = "parseBitfield";
669 }
670
671 def bf_inv_mask_imm : Operand<i32>,
672                       PatLeaf<(imm), [{
673   return ARM::isBitFieldInvertedMask(N->getZExtValue());
674 }] > {
675   let EncoderMethod = "getBitfieldInvertedMaskOpValue";
676   let PrintMethod = "printBitfieldInvMaskImmOperand";
677   let DecoderMethod = "DecodeBitfieldMaskOperand";
678   let ParserMatchClass = BitfieldAsmOperand;
679 }
680
681 def imm1_32_XFORM: SDNodeXForm<imm, [{
682   return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, MVT::i32);
683 }]>;
684 def Imm1_32AsmOperand: AsmOperandClass { let Name = "Imm1_32"; }
685 def imm1_32 : Operand<i32>, PatLeaf<(imm), [{
686    uint64_t Imm = N->getZExtValue();
687    return Imm > 0 && Imm <= 32;
688  }],
689     imm1_32_XFORM> {
690   let PrintMethod = "printImmPlusOneOperand";
691   let ParserMatchClass = Imm1_32AsmOperand;
692 }
693
694 def imm1_16_XFORM: SDNodeXForm<imm, [{
695   return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, MVT::i32);
696 }]>;
697 def Imm1_16AsmOperand: AsmOperandClass { let Name = "Imm1_16"; }
698 def imm1_16 : Operand<i32>, PatLeaf<(imm), [{ return Imm > 0 && Imm <= 16; }],
699     imm1_16_XFORM> {
700   let PrintMethod = "printImmPlusOneOperand";
701   let ParserMatchClass = Imm1_16AsmOperand;
702 }
703
704 // Define ARM specific addressing modes.
705 // addrmode_imm12 := reg +/- imm12
706 //
707 def MemImm12OffsetAsmOperand : AsmOperandClass { let Name = "MemImm12Offset"; }
708 def addrmode_imm12 : Operand<i32>,
709                      ComplexPattern<i32, 2, "SelectAddrModeImm12", []> {
710   // 12-bit immediate operand. Note that instructions using this encode
711   // #0 and #-0 differently. We flag #-0 as the magic value INT32_MIN. All other
712   // immediate values are as normal.
713
714   let EncoderMethod = "getAddrModeImm12OpValue";
715   let PrintMethod = "printAddrModeImm12Operand";
716   let DecoderMethod = "DecodeAddrModeImm12Operand";
717   let ParserMatchClass = MemImm12OffsetAsmOperand;
718   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
719 }
720 // ldst_so_reg := reg +/- reg shop imm
721 //
722 def MemRegOffsetAsmOperand : AsmOperandClass { let Name = "MemRegOffset"; }
723 def ldst_so_reg : Operand<i32>,
724                   ComplexPattern<i32, 3, "SelectLdStSOReg", []> {
725   let EncoderMethod = "getLdStSORegOpValue";
726   // FIXME: Simplify the printer
727   let PrintMethod = "printAddrMode2Operand";
728   let DecoderMethod = "DecodeSORegMemOperand";
729   let ParserMatchClass = MemRegOffsetAsmOperand;
730   let MIOperandInfo = (ops GPR:$base, GPRnopc:$offsreg, i32imm:$shift);
731 }
732
733 // postidx_imm8 := +/- [0,255]
734 //
735 // 9 bit value:
736 //  {8}       1 is imm8 is non-negative. 0 otherwise.
737 //  {7-0}     [0,255] imm8 value.
738 def PostIdxImm8AsmOperand : AsmOperandClass { let Name = "PostIdxImm8"; }
739 def postidx_imm8 : Operand<i32> {
740   let PrintMethod = "printPostIdxImm8Operand";
741   let ParserMatchClass = PostIdxImm8AsmOperand;
742   let MIOperandInfo = (ops i32imm);
743 }
744
745 // postidx_imm8s4 := +/- [0,1020]
746 //
747 // 9 bit value:
748 //  {8}       1 is imm8 is non-negative. 0 otherwise.
749 //  {7-0}     [0,255] imm8 value, scaled by 4.
750 def PostIdxImm8s4AsmOperand : AsmOperandClass { let Name = "PostIdxImm8s4"; }
751 def postidx_imm8s4 : Operand<i32> {
752   let PrintMethod = "printPostIdxImm8s4Operand";
753   let ParserMatchClass = PostIdxImm8s4AsmOperand;
754   let MIOperandInfo = (ops i32imm);
755 }
756
757
758 // postidx_reg := +/- reg
759 //
760 def PostIdxRegAsmOperand : AsmOperandClass {
761   let Name = "PostIdxReg";
762   let ParserMethod = "parsePostIdxReg";
763 }
764 def postidx_reg : Operand<i32> {
765   let EncoderMethod = "getPostIdxRegOpValue";
766   let DecoderMethod = "DecodePostIdxReg";
767   let PrintMethod = "printPostIdxRegOperand";
768   let ParserMatchClass = PostIdxRegAsmOperand;
769   let MIOperandInfo = (ops GPRnopc, i32imm);
770 }
771
772
773 // addrmode2 := reg +/- imm12
774 //           := reg +/- reg shop imm
775 //
776 // FIXME: addrmode2 should be refactored the rest of the way to always
777 // use explicit imm vs. reg versions above (addrmode_imm12 and ldst_so_reg).
778 def AddrMode2AsmOperand : AsmOperandClass { let Name = "AddrMode2"; }
779 def addrmode2 : Operand<i32>,
780                 ComplexPattern<i32, 3, "SelectAddrMode2", []> {
781   let EncoderMethod = "getAddrMode2OpValue";
782   let PrintMethod = "printAddrMode2Operand";
783   let ParserMatchClass = AddrMode2AsmOperand;
784   let MIOperandInfo = (ops GPR:$base, GPR:$offsreg, i32imm:$offsimm);
785 }
786
787 def PostIdxRegShiftedAsmOperand : AsmOperandClass {
788   let Name = "PostIdxRegShifted";
789   let ParserMethod = "parsePostIdxReg";
790 }
791 def am2offset_reg : Operand<i32>,
792                 ComplexPattern<i32, 2, "SelectAddrMode2OffsetReg",
793                 [], [SDNPWantRoot]> {
794   let EncoderMethod = "getAddrMode2OffsetOpValue";
795   let PrintMethod = "printAddrMode2OffsetOperand";
796   // When using this for assembly, it's always as a post-index offset.
797   let ParserMatchClass = PostIdxRegShiftedAsmOperand;
798   let MIOperandInfo = (ops GPRnopc, i32imm);
799 }
800
801 // FIXME: am2offset_imm should only need the immediate, not the GPR. Having
802 // the GPR is purely vestigal at this point.
803 def AM2OffsetImmAsmOperand : AsmOperandClass { let Name = "AM2OffsetImm"; }
804 def am2offset_imm : Operand<i32>,
805                 ComplexPattern<i32, 2, "SelectAddrMode2OffsetImm",
806                 [], [SDNPWantRoot]> {
807   let EncoderMethod = "getAddrMode2OffsetOpValue";
808   let PrintMethod = "printAddrMode2OffsetOperand";
809   let ParserMatchClass = AM2OffsetImmAsmOperand;
810   let MIOperandInfo = (ops GPRnopc, i32imm);
811 }
812
813
814 // addrmode3 := reg +/- reg
815 // addrmode3 := reg +/- imm8
816 //
817 // FIXME: split into imm vs. reg versions.
818 def AddrMode3AsmOperand : AsmOperandClass { let Name = "AddrMode3"; }
819 def addrmode3 : Operand<i32>,
820                 ComplexPattern<i32, 3, "SelectAddrMode3", []> {
821   let EncoderMethod = "getAddrMode3OpValue";
822   let PrintMethod = "printAddrMode3Operand";
823   let ParserMatchClass = AddrMode3AsmOperand;
824   let MIOperandInfo = (ops GPR:$base, GPR:$offsreg, i32imm:$offsimm);
825 }
826
827 // FIXME: split into imm vs. reg versions.
828 // FIXME: parser method to handle +/- register.
829 def AM3OffsetAsmOperand : AsmOperandClass {
830   let Name = "AM3Offset";
831   let ParserMethod = "parseAM3Offset";
832 }
833 def am3offset : Operand<i32>,
834                 ComplexPattern<i32, 2, "SelectAddrMode3Offset",
835                                [], [SDNPWantRoot]> {
836   let EncoderMethod = "getAddrMode3OffsetOpValue";
837   let PrintMethod = "printAddrMode3OffsetOperand";
838   let ParserMatchClass = AM3OffsetAsmOperand;
839   let MIOperandInfo = (ops GPR, i32imm);
840 }
841
842 // ldstm_mode := {ia, ib, da, db}
843 //
844 def ldstm_mode : OptionalDefOperand<OtherVT, (ops i32), (ops (i32 1))> {
845   let EncoderMethod = "getLdStmModeOpValue";
846   let PrintMethod = "printLdStmModeOperand";
847 }
848
849 // addrmode5 := reg +/- imm8*4
850 //
851 def AddrMode5AsmOperand : AsmOperandClass { let Name = "AddrMode5"; }
852 def addrmode5 : Operand<i32>,
853                 ComplexPattern<i32, 2, "SelectAddrMode5", []> {
854   let PrintMethod = "printAddrMode5Operand";
855   let EncoderMethod = "getAddrMode5OpValue";
856   let DecoderMethod = "DecodeAddrMode5Operand";
857   let ParserMatchClass = AddrMode5AsmOperand;
858   let MIOperandInfo = (ops GPR:$base, i32imm);
859 }
860
861 // addrmode6 := reg with optional alignment
862 //
863 def AddrMode6AsmOperand : AsmOperandClass { let Name = "AlignedMemory"; }
864 def addrmode6 : Operand<i32>,
865                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
866   let PrintMethod = "printAddrMode6Operand";
867   let MIOperandInfo = (ops GPR:$addr, i32imm:$align);
868   let EncoderMethod = "getAddrMode6AddressOpValue";
869   let DecoderMethod = "DecodeAddrMode6Operand";
870   let ParserMatchClass = AddrMode6AsmOperand;
871 }
872
873 def am6offset : Operand<i32>,
874                 ComplexPattern<i32, 1, "SelectAddrMode6Offset",
875                                [], [SDNPWantRoot]> {
876   let PrintMethod = "printAddrMode6OffsetOperand";
877   let MIOperandInfo = (ops GPR);
878   let EncoderMethod = "getAddrMode6OffsetOpValue";
879   let DecoderMethod = "DecodeGPRRegisterClass";
880 }
881
882 // Special version of addrmode6 to handle alignment encoding for VST1/VLD1
883 // (single element from one lane) for size 32.
884 def addrmode6oneL32 : Operand<i32>,
885                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
886   let PrintMethod = "printAddrMode6Operand";
887   let MIOperandInfo = (ops GPR:$addr, i32imm);
888   let EncoderMethod = "getAddrMode6OneLane32AddressOpValue";
889 }
890
891 // Special version of addrmode6 to handle alignment encoding for VLD-dup
892 // instructions, specifically VLD4-dup.
893 def addrmode6dup : Operand<i32>,
894                 ComplexPattern<i32, 2, "SelectAddrMode6", [], [SDNPWantParent]>{
895   let PrintMethod = "printAddrMode6Operand";
896   let MIOperandInfo = (ops GPR:$addr, i32imm);
897   let EncoderMethod = "getAddrMode6DupAddressOpValue";
898   // FIXME: This is close, but not quite right. The alignment specifier is
899   // different.
900   let ParserMatchClass = AddrMode6AsmOperand;
901 }
902
903 // addrmodepc := pc + reg
904 //
905 def addrmodepc : Operand<i32>,
906                  ComplexPattern<i32, 2, "SelectAddrModePC", []> {
907   let PrintMethod = "printAddrModePCOperand";
908   let MIOperandInfo = (ops GPR, i32imm);
909 }
910
911 // addr_offset_none := reg
912 //
913 def MemNoOffsetAsmOperand : AsmOperandClass { let Name = "MemNoOffset"; }
914 def addr_offset_none : Operand<i32>,
915                        ComplexPattern<i32, 1, "SelectAddrOffsetNone", []> {
916   let PrintMethod = "printAddrMode7Operand";
917   let DecoderMethod = "DecodeAddrMode7Operand";
918   let ParserMatchClass = MemNoOffsetAsmOperand;
919   let MIOperandInfo = (ops GPR:$base);
920 }
921
922 def nohash_imm : Operand<i32> {
923   let PrintMethod = "printNoHashImmediate";
924 }
925
926 def CoprocNumAsmOperand : AsmOperandClass {
927   let Name = "CoprocNum";
928   let ParserMethod = "parseCoprocNumOperand";
929 }
930 def p_imm : Operand<i32> {
931   let PrintMethod = "printPImmediate";
932   let ParserMatchClass = CoprocNumAsmOperand;
933   let DecoderMethod = "DecodeCoprocessor";
934 }
935
936 def pf_imm : Operand<i32> {
937   let PrintMethod = "printPImmediate";
938   let ParserMatchClass = CoprocNumAsmOperand;
939 }
940
941 def CoprocRegAsmOperand : AsmOperandClass {
942   let Name = "CoprocReg";
943   let ParserMethod = "parseCoprocRegOperand";
944 }
945 def c_imm : Operand<i32> {
946   let PrintMethod = "printCImmediate";
947   let ParserMatchClass = CoprocRegAsmOperand;
948 }
949 def CoprocOptionAsmOperand : AsmOperandClass {
950   let Name = "CoprocOption";
951   let ParserMethod = "parseCoprocOptionOperand";
952 }
953 def coproc_option_imm : Operand<i32> {
954   let PrintMethod = "printCoprocOptionImm";
955   let ParserMatchClass = CoprocOptionAsmOperand;
956 }
957
958 //===----------------------------------------------------------------------===//
959
960 include "ARMInstrFormats.td"
961
962 //===----------------------------------------------------------------------===//
963 // Multiclass helpers...
964 //
965
966 /// AsI1_bin_irs - Defines a set of (op r, {so_imm|r|so_reg}) patterns for a
967 /// binop that produces a value.
968 let TwoOperandAliasConstraint = "$Rn = $Rd" in
969 multiclass AsI1_bin_irs<bits<4> opcod, string opc,
970                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
971                         PatFrag opnode, string baseOpc, bit Commutable = 0> {
972   // The register-immediate version is re-materializable. This is useful
973   // in particular for taking the address of a local.
974   let isReMaterializable = 1 in {
975   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm), DPFrm,
976                iii, opc, "\t$Rd, $Rn, $imm",
977                [(set GPR:$Rd, (opnode GPR:$Rn, so_imm:$imm))]> {
978     bits<4> Rd;
979     bits<4> Rn;
980     bits<12> imm;
981     let Inst{25} = 1;
982     let Inst{19-16} = Rn;
983     let Inst{15-12} = Rd;
984     let Inst{11-0} = imm;
985   }
986   }
987   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm,
988                iir, opc, "\t$Rd, $Rn, $Rm",
989                [(set GPR:$Rd, (opnode GPR:$Rn, GPR:$Rm))]> {
990     bits<4> Rd;
991     bits<4> Rn;
992     bits<4> Rm;
993     let Inst{25} = 0;
994     let isCommutable = Commutable;
995     let Inst{19-16} = Rn;
996     let Inst{15-12} = Rd;
997     let Inst{11-4} = 0b00000000;
998     let Inst{3-0} = Rm;
999   }
1000
1001   def rsi : AsI1<opcod, (outs GPR:$Rd),
1002                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm,
1003                iis, opc, "\t$Rd, $Rn, $shift",
1004                [(set GPR:$Rd, (opnode GPR:$Rn, so_reg_imm:$shift))]> {
1005     bits<4> Rd;
1006     bits<4> Rn;
1007     bits<12> shift;
1008     let Inst{25} = 0;
1009     let Inst{19-16} = Rn;
1010     let Inst{15-12} = Rd;
1011     let Inst{11-5} = shift{11-5};
1012     let Inst{4} = 0;
1013     let Inst{3-0} = shift{3-0};
1014   }
1015
1016   def rsr : AsI1<opcod, (outs GPR:$Rd),
1017                (ins GPR:$Rn, so_reg_reg:$shift), DPSoRegRegFrm,
1018                iis, opc, "\t$Rd, $Rn, $shift",
1019                [(set GPR:$Rd, (opnode GPR:$Rn, so_reg_reg:$shift))]> {
1020     bits<4> Rd;
1021     bits<4> Rn;
1022     bits<12> shift;
1023     let Inst{25} = 0;
1024     let Inst{19-16} = Rn;
1025     let Inst{15-12} = Rd;
1026     let Inst{11-8} = shift{11-8};
1027     let Inst{7} = 0;
1028     let Inst{6-5} = shift{6-5};
1029     let Inst{4} = 1;
1030     let Inst{3-0} = shift{3-0};
1031   }
1032 }
1033
1034 /// AsI1_rbin_irs - Same as AsI1_bin_irs except the order of operands are
1035 /// reversed.  The 'rr' form is only defined for the disassembler; for codegen
1036 /// it is equivalent to the AsI1_bin_irs counterpart.
1037 let TwoOperandAliasConstraint = "$Rn = $Rd" in
1038 multiclass AsI1_rbin_irs<bits<4> opcod, string opc,
1039                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
1040                         PatFrag opnode, string baseOpc, bit Commutable = 0> {
1041   // The register-immediate version is re-materializable. This is useful
1042   // in particular for taking the address of a local.
1043   let isReMaterializable = 1 in {
1044   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm), DPFrm,
1045                iii, opc, "\t$Rd, $Rn, $imm",
1046                [(set GPR:$Rd, (opnode so_imm:$imm, GPR:$Rn))]> {
1047     bits<4> Rd;
1048     bits<4> Rn;
1049     bits<12> imm;
1050     let Inst{25} = 1;
1051     let Inst{19-16} = Rn;
1052     let Inst{15-12} = Rd;
1053     let Inst{11-0} = imm;
1054   }
1055   }
1056   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm,
1057                iir, opc, "\t$Rd, $Rn, $Rm",
1058                [/* pattern left blank */]> {
1059     bits<4> Rd;
1060     bits<4> Rn;
1061     bits<4> Rm;
1062     let Inst{11-4} = 0b00000000;
1063     let Inst{25} = 0;
1064     let Inst{3-0} = Rm;
1065     let Inst{15-12} = Rd;
1066     let Inst{19-16} = Rn;
1067   }
1068
1069   def rsi : AsI1<opcod, (outs GPR:$Rd),
1070                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm,
1071                iis, opc, "\t$Rd, $Rn, $shift",
1072                [(set GPR:$Rd, (opnode so_reg_imm:$shift, GPR:$Rn))]> {
1073     bits<4> Rd;
1074     bits<4> Rn;
1075     bits<12> shift;
1076     let Inst{25} = 0;
1077     let Inst{19-16} = Rn;
1078     let Inst{15-12} = Rd;
1079     let Inst{11-5} = shift{11-5};
1080     let Inst{4} = 0;
1081     let Inst{3-0} = shift{3-0};
1082   }
1083
1084   def rsr : AsI1<opcod, (outs GPR:$Rd),
1085                (ins GPR:$Rn, so_reg_reg:$shift), DPSoRegRegFrm,
1086                iis, opc, "\t$Rd, $Rn, $shift",
1087                [(set GPR:$Rd, (opnode so_reg_reg:$shift, GPR:$Rn))]> {
1088     bits<4> Rd;
1089     bits<4> Rn;
1090     bits<12> shift;
1091     let Inst{25} = 0;
1092     let Inst{19-16} = Rn;
1093     let Inst{15-12} = Rd;
1094     let Inst{11-8} = shift{11-8};
1095     let Inst{7} = 0;
1096     let Inst{6-5} = shift{6-5};
1097     let Inst{4} = 1;
1098     let Inst{3-0} = shift{3-0};
1099   }
1100 }
1101
1102 /// AsI1_bin_s_irs - Same as AsI1_bin_irs except it sets the 's' bit by default.
1103 ///
1104 /// These opcodes will be converted to the real non-S opcodes by
1105 /// AdjustInstrPostInstrSelection after giving them an optional CPSR operand.
1106 let hasPostISelHook = 1, Defs = [CPSR] in {
1107 multiclass AsI1_bin_s_irs<InstrItinClass iii, InstrItinClass iir,
1108                           InstrItinClass iis, PatFrag opnode,
1109                           bit Commutable = 0> {
1110   def ri : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm, pred:$p),
1111                          4, iii,
1112                          [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_imm:$imm))]>;
1113
1114   def rr : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, pred:$p),
1115                          4, iir,
1116                          [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, GPR:$Rm))]> {
1117     let isCommutable = Commutable;
1118   }
1119   def rsi : ARMPseudoInst<(outs GPR:$Rd),
1120                           (ins GPR:$Rn, so_reg_imm:$shift, pred:$p),
1121                           4, iis,
1122                           [(set GPR:$Rd, CPSR, (opnode GPR:$Rn,
1123                                                 so_reg_imm:$shift))]>;
1124
1125   def rsr : ARMPseudoInst<(outs GPR:$Rd),
1126                           (ins GPR:$Rn, so_reg_reg:$shift, pred:$p),
1127                           4, iis,
1128                           [(set GPR:$Rd, CPSR, (opnode GPR:$Rn,
1129                                                 so_reg_reg:$shift))]>;
1130 }
1131 }
1132
1133 /// AsI1_rbin_s_is - Same as AsI1_bin_s_irs, except selection DAG
1134 /// operands are reversed.
1135 let hasPostISelHook = 1, Defs = [CPSR] in {
1136 multiclass AsI1_rbin_s_is<InstrItinClass iii, InstrItinClass iir,
1137                           InstrItinClass iis, PatFrag opnode,
1138                           bit Commutable = 0> {
1139   def ri : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm, pred:$p),
1140                          4, iii,
1141                          [(set GPR:$Rd, CPSR, (opnode so_imm:$imm, GPR:$Rn))]>;
1142
1143   def rsi : ARMPseudoInst<(outs GPR:$Rd),
1144                           (ins GPR:$Rn, so_reg_imm:$shift, pred:$p),
1145                           4, iis,
1146                           [(set GPR:$Rd, CPSR, (opnode so_reg_imm:$shift,
1147                                              GPR:$Rn))]>;
1148
1149   def rsr : ARMPseudoInst<(outs GPR:$Rd),
1150                           (ins GPR:$Rn, so_reg_reg:$shift, pred:$p),
1151                           4, iis,
1152                           [(set GPR:$Rd, CPSR, (opnode so_reg_reg:$shift,
1153                                              GPR:$Rn))]>;
1154 }
1155 }
1156
1157 /// AI1_cmp_irs - Defines a set of (op r, {so_imm|r|so_reg}) cmp / test
1158 /// patterns. Similar to AsI1_bin_irs except the instruction does not produce
1159 /// a explicit result, only implicitly set CPSR.
1160 let isCompare = 1, Defs = [CPSR] in {
1161 multiclass AI1_cmp_irs<bits<4> opcod, string opc,
1162                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
1163                        PatFrag opnode, bit Commutable = 0> {
1164   def ri : AI1<opcod, (outs), (ins GPR:$Rn, so_imm:$imm), DPFrm, iii,
1165                opc, "\t$Rn, $imm",
1166                [(opnode GPR:$Rn, so_imm:$imm)]> {
1167     bits<4> Rn;
1168     bits<12> imm;
1169     let Inst{25} = 1;
1170     let Inst{20} = 1;
1171     let Inst{19-16} = Rn;
1172     let Inst{15-12} = 0b0000;
1173     let Inst{11-0} = imm;
1174
1175     let Unpredictable{15-12} = 0b1111;
1176   }
1177   def rr : AI1<opcod, (outs), (ins GPR:$Rn, GPR:$Rm), DPFrm, iir,
1178                opc, "\t$Rn, $Rm",
1179                [(opnode GPR:$Rn, GPR:$Rm)]> {
1180     bits<4> Rn;
1181     bits<4> Rm;
1182     let isCommutable = Commutable;
1183     let Inst{25} = 0;
1184     let Inst{20} = 1;
1185     let Inst{19-16} = Rn;
1186     let Inst{15-12} = 0b0000;
1187     let Inst{11-4} = 0b00000000;
1188     let Inst{3-0} = Rm;
1189
1190     let Unpredictable{15-12} = 0b1111;
1191   }
1192   def rsi : AI1<opcod, (outs),
1193                (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm, iis,
1194                opc, "\t$Rn, $shift",
1195                [(opnode GPR:$Rn, so_reg_imm:$shift)]> {
1196     bits<4> Rn;
1197     bits<12> shift;
1198     let Inst{25} = 0;
1199     let Inst{20} = 1;
1200     let Inst{19-16} = Rn;
1201     let Inst{15-12} = 0b0000;
1202     let Inst{11-5} = shift{11-5};
1203     let Inst{4} = 0;
1204     let Inst{3-0} = shift{3-0};
1205
1206     let Unpredictable{15-12} = 0b1111;
1207   }
1208   def rsr : AI1<opcod, (outs),
1209                (ins GPRnopc:$Rn, so_reg_reg:$shift), DPSoRegRegFrm, iis,
1210                opc, "\t$Rn, $shift",
1211                [(opnode GPRnopc:$Rn, so_reg_reg:$shift)]> {
1212     bits<4> Rn;
1213     bits<12> shift;
1214     let Inst{25} = 0;
1215     let Inst{20} = 1;
1216     let Inst{19-16} = Rn;
1217     let Inst{15-12} = 0b0000;
1218     let Inst{11-8} = shift{11-8};
1219     let Inst{7} = 0;
1220     let Inst{6-5} = shift{6-5};
1221     let Inst{4} = 1;
1222     let Inst{3-0} = shift{3-0};
1223
1224     let Unpredictable{15-12} = 0b1111;
1225   }
1226
1227 }
1228 }
1229
1230 /// AI_ext_rrot - A unary operation with two forms: one whose operand is a
1231 /// register and one whose operand is a register rotated by 8/16/24.
1232 /// FIXME: Remove the 'r' variant. Its rot_imm is zero.
1233 class AI_ext_rrot<bits<8> opcod, string opc, PatFrag opnode>
1234   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPRnopc:$Rm, rot_imm:$rot),
1235           IIC_iEXTr, opc, "\t$Rd, $Rm$rot",
1236           [(set GPRnopc:$Rd, (opnode (rotr GPRnopc:$Rm, rot_imm:$rot)))]>,
1237        Requires<[IsARM, HasV6]> {
1238   bits<4> Rd;
1239   bits<4> Rm;
1240   bits<2> rot;
1241   let Inst{19-16} = 0b1111;
1242   let Inst{15-12} = Rd;
1243   let Inst{11-10} = rot;
1244   let Inst{3-0}   = Rm;
1245 }
1246
1247 class AI_ext_rrot_np<bits<8> opcod, string opc>
1248   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPRnopc:$Rm, rot_imm:$rot),
1249           IIC_iEXTr, opc, "\t$Rd, $Rm$rot", []>,
1250        Requires<[IsARM, HasV6]> {
1251   bits<2> rot;
1252   let Inst{19-16} = 0b1111;
1253   let Inst{11-10} = rot;
1254 }
1255
1256 /// AI_exta_rrot - A binary operation with two forms: one whose operand is a
1257 /// register and one whose operand is a register rotated by 8/16/24.
1258 class AI_exta_rrot<bits<8> opcod, string opc, PatFrag opnode>
1259   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPR:$Rn, GPRnopc:$Rm, rot_imm:$rot),
1260           IIC_iEXTAr, opc, "\t$Rd, $Rn, $Rm$rot",
1261           [(set GPRnopc:$Rd, (opnode GPR:$Rn,
1262                                      (rotr GPRnopc:$Rm, rot_imm:$rot)))]>,
1263         Requires<[IsARM, HasV6]> {
1264   bits<4> Rd;
1265   bits<4> Rm;
1266   bits<4> Rn;
1267   bits<2> rot;
1268   let Inst{19-16} = Rn;
1269   let Inst{15-12} = Rd;
1270   let Inst{11-10} = rot;
1271   let Inst{9-4}   = 0b000111;
1272   let Inst{3-0}   = Rm;
1273 }
1274
1275 class AI_exta_rrot_np<bits<8> opcod, string opc>
1276   : AExtI<opcod, (outs GPRnopc:$Rd), (ins GPR:$Rn, GPRnopc:$Rm, rot_imm:$rot),
1277           IIC_iEXTAr, opc, "\t$Rd, $Rn, $Rm$rot", []>,
1278        Requires<[IsARM, HasV6]> {
1279   bits<4> Rn;
1280   bits<2> rot;
1281   let Inst{19-16} = Rn;
1282   let Inst{11-10} = rot;
1283 }
1284
1285 /// AI1_adde_sube_irs - Define instructions and patterns for adde and sube.
1286 let TwoOperandAliasConstraint = "$Rn = $Rd" in
1287 multiclass AI1_adde_sube_irs<bits<4> opcod, string opc, PatFrag opnode,
1288                              string baseOpc, bit Commutable = 0> {
1289   let hasPostISelHook = 1, Defs = [CPSR], Uses = [CPSR] in {
1290   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm),
1291                 DPFrm, IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
1292                [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_imm:$imm, CPSR))]>,
1293                Requires<[IsARM]> {
1294     bits<4> Rd;
1295     bits<4> Rn;
1296     bits<12> imm;
1297     let Inst{25} = 1;
1298     let Inst{15-12} = Rd;
1299     let Inst{19-16} = Rn;
1300     let Inst{11-0} = imm;
1301   }
1302   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1303                 DPFrm, IIC_iALUr, opc, "\t$Rd, $Rn, $Rm",
1304                [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, GPR:$Rm, CPSR))]>,
1305                Requires<[IsARM]> {
1306     bits<4> Rd;
1307     bits<4> Rn;
1308     bits<4> Rm;
1309     let Inst{11-4} = 0b00000000;
1310     let Inst{25} = 0;
1311     let isCommutable = Commutable;
1312     let Inst{3-0} = Rm;
1313     let Inst{15-12} = Rd;
1314     let Inst{19-16} = Rn;
1315   }
1316   def rsi : AsI1<opcod, (outs GPR:$Rd),
1317                 (ins GPR:$Rn, so_reg_imm:$shift),
1318                 DPSoRegImmFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1319               [(set GPR:$Rd, CPSR, (opnode GPR:$Rn, so_reg_imm:$shift, CPSR))]>,
1320                Requires<[IsARM]> {
1321     bits<4> Rd;
1322     bits<4> Rn;
1323     bits<12> shift;
1324     let Inst{25} = 0;
1325     let Inst{19-16} = Rn;
1326     let Inst{15-12} = Rd;
1327     let Inst{11-5} = shift{11-5};
1328     let Inst{4} = 0;
1329     let Inst{3-0} = shift{3-0};
1330   }
1331   def rsr : AsI1<opcod, (outs GPRnopc:$Rd),
1332                 (ins GPRnopc:$Rn, so_reg_reg:$shift),
1333                 DPSoRegRegFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1334               [(set GPRnopc:$Rd, CPSR,
1335                     (opnode GPRnopc:$Rn, so_reg_reg:$shift, CPSR))]>,
1336                Requires<[IsARM]> {
1337     bits<4> Rd;
1338     bits<4> Rn;
1339     bits<12> shift;
1340     let Inst{25} = 0;
1341     let Inst{19-16} = Rn;
1342     let Inst{15-12} = Rd;
1343     let Inst{11-8} = shift{11-8};
1344     let Inst{7} = 0;
1345     let Inst{6-5} = shift{6-5};
1346     let Inst{4} = 1;
1347     let Inst{3-0} = shift{3-0};
1348   }
1349   }
1350 }
1351
1352 /// AI1_rsc_irs - Define instructions and patterns for rsc
1353 let TwoOperandAliasConstraint = "$Rn = $Rd" in
1354 multiclass AI1_rsc_irs<bits<4> opcod, string opc, PatFrag opnode,
1355                        string baseOpc> {
1356   let hasPostISelHook = 1, Defs = [CPSR], Uses = [CPSR] in {
1357   def ri : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_imm:$imm),
1358                 DPFrm, IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
1359                [(set GPR:$Rd, CPSR, (opnode so_imm:$imm, GPR:$Rn, CPSR))]>,
1360                Requires<[IsARM]> {
1361     bits<4> Rd;
1362     bits<4> Rn;
1363     bits<12> imm;
1364     let Inst{25} = 1;
1365     let Inst{15-12} = Rd;
1366     let Inst{19-16} = Rn;
1367     let Inst{11-0} = imm;
1368   }
1369   def rr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1370                 DPFrm, IIC_iALUr, opc, "\t$Rd, $Rn, $Rm",
1371                [/* pattern left blank */]> {
1372     bits<4> Rd;
1373     bits<4> Rn;
1374     bits<4> Rm;
1375     let Inst{11-4} = 0b00000000;
1376     let Inst{25} = 0;
1377     let Inst{3-0} = Rm;
1378     let Inst{15-12} = Rd;
1379     let Inst{19-16} = Rn;
1380   }
1381   def rsi : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_reg_imm:$shift),
1382                 DPSoRegImmFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1383               [(set GPR:$Rd, CPSR, (opnode so_reg_imm:$shift, GPR:$Rn, CPSR))]>,
1384                Requires<[IsARM]> {
1385     bits<4> Rd;
1386     bits<4> Rn;
1387     bits<12> shift;
1388     let Inst{25} = 0;
1389     let Inst{19-16} = Rn;
1390     let Inst{15-12} = Rd;
1391     let Inst{11-5} = shift{11-5};
1392     let Inst{4} = 0;
1393     let Inst{3-0} = shift{3-0};
1394   }
1395   def rsr : AsI1<opcod, (outs GPR:$Rd), (ins GPR:$Rn, so_reg_reg:$shift),
1396                 DPSoRegRegFrm, IIC_iALUsr, opc, "\t$Rd, $Rn, $shift",
1397               [(set GPR:$Rd, CPSR, (opnode so_reg_reg:$shift, GPR:$Rn, CPSR))]>,
1398                Requires<[IsARM]> {
1399     bits<4> Rd;
1400     bits<4> Rn;
1401     bits<12> shift;
1402     let Inst{25} = 0;
1403     let Inst{19-16} = Rn;
1404     let Inst{15-12} = Rd;
1405     let Inst{11-8} = shift{11-8};
1406     let Inst{7} = 0;
1407     let Inst{6-5} = shift{6-5};
1408     let Inst{4} = 1;
1409     let Inst{3-0} = shift{3-0};
1410   }
1411   }
1412 }
1413
1414 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1415 multiclass AI_ldr1<bit isByte, string opc, InstrItinClass iii,
1416            InstrItinClass iir, PatFrag opnode> {
1417   // Note: We use the complex addrmode_imm12 rather than just an input
1418   // GPR and a constrained immediate so that we can use this to match
1419   // frame index references and avoid matching constant pool references.
1420   def i12: AI2ldst<0b010, 1, isByte, (outs GPR:$Rt), (ins addrmode_imm12:$addr),
1421                    AddrMode_i12, LdFrm, iii, opc, "\t$Rt, $addr",
1422                   [(set GPR:$Rt, (opnode addrmode_imm12:$addr))]> {
1423     bits<4>  Rt;
1424     bits<17> addr;
1425     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1426     let Inst{19-16} = addr{16-13};  // Rn
1427     let Inst{15-12} = Rt;
1428     let Inst{11-0}  = addr{11-0};   // imm12
1429   }
1430   def rs : AI2ldst<0b011, 1, isByte, (outs GPR:$Rt), (ins ldst_so_reg:$shift),
1431                   AddrModeNone, LdFrm, iir, opc, "\t$Rt, $shift",
1432                  [(set GPR:$Rt, (opnode ldst_so_reg:$shift))]> {
1433     bits<4>  Rt;
1434     bits<17> shift;
1435     let shift{4}    = 0;            // Inst{4} = 0
1436     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1437     let Inst{19-16} = shift{16-13}; // Rn
1438     let Inst{15-12} = Rt;
1439     let Inst{11-0}  = shift{11-0};
1440   }
1441 }
1442 }
1443
1444 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1445 multiclass AI_ldr1nopc<bit isByte, string opc, InstrItinClass iii,
1446            InstrItinClass iir, PatFrag opnode> {
1447   // Note: We use the complex addrmode_imm12 rather than just an input
1448   // GPR and a constrained immediate so that we can use this to match
1449   // frame index references and avoid matching constant pool references.
1450   def i12: AI2ldst<0b010, 1, isByte, (outs GPRnopc:$Rt),
1451                    (ins addrmode_imm12:$addr),
1452                    AddrMode_i12, LdFrm, iii, opc, "\t$Rt, $addr",
1453                    [(set GPRnopc:$Rt, (opnode addrmode_imm12:$addr))]> {
1454     bits<4>  Rt;
1455     bits<17> addr;
1456     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1457     let Inst{19-16} = addr{16-13};  // Rn
1458     let Inst{15-12} = Rt;
1459     let Inst{11-0}  = addr{11-0};   // imm12
1460   }
1461   def rs : AI2ldst<0b011, 1, isByte, (outs GPRnopc:$Rt),
1462                    (ins ldst_so_reg:$shift),
1463                    AddrModeNone, LdFrm, iir, opc, "\t$Rt, $shift",
1464                    [(set GPRnopc:$Rt, (opnode ldst_so_reg:$shift))]> {
1465     bits<4>  Rt;
1466     bits<17> shift;
1467     let shift{4}    = 0;            // Inst{4} = 0
1468     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1469     let Inst{19-16} = shift{16-13}; // Rn
1470     let Inst{15-12} = Rt;
1471     let Inst{11-0}  = shift{11-0};
1472   }
1473 }
1474 }
1475
1476
1477 multiclass AI_str1<bit isByte, string opc, InstrItinClass iii,
1478            InstrItinClass iir, PatFrag opnode> {
1479   // Note: We use the complex addrmode_imm12 rather than just an input
1480   // GPR and a constrained immediate so that we can use this to match
1481   // frame index references and avoid matching constant pool references.
1482   def i12 : AI2ldst<0b010, 0, isByte, (outs),
1483                    (ins GPR:$Rt, addrmode_imm12:$addr),
1484                    AddrMode_i12, StFrm, iii, opc, "\t$Rt, $addr",
1485                   [(opnode GPR:$Rt, addrmode_imm12:$addr)]> {
1486     bits<4> Rt;
1487     bits<17> addr;
1488     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1489     let Inst{19-16} = addr{16-13};  // Rn
1490     let Inst{15-12} = Rt;
1491     let Inst{11-0}  = addr{11-0};   // imm12
1492   }
1493   def rs : AI2ldst<0b011, 0, isByte, (outs), (ins GPR:$Rt, ldst_so_reg:$shift),
1494                   AddrModeNone, StFrm, iir, opc, "\t$Rt, $shift",
1495                  [(opnode GPR:$Rt, ldst_so_reg:$shift)]> {
1496     bits<4> Rt;
1497     bits<17> shift;
1498     let shift{4}    = 0;            // Inst{4} = 0
1499     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1500     let Inst{19-16} = shift{16-13}; // Rn
1501     let Inst{15-12} = Rt;
1502     let Inst{11-0}  = shift{11-0};
1503   }
1504 }
1505
1506 multiclass AI_str1nopc<bit isByte, string opc, InstrItinClass iii,
1507            InstrItinClass iir, PatFrag opnode> {
1508   // Note: We use the complex addrmode_imm12 rather than just an input
1509   // GPR and a constrained immediate so that we can use this to match
1510   // frame index references and avoid matching constant pool references.
1511   def i12 : AI2ldst<0b010, 0, isByte, (outs),
1512                    (ins GPRnopc:$Rt, addrmode_imm12:$addr),
1513                    AddrMode_i12, StFrm, iii, opc, "\t$Rt, $addr",
1514                   [(opnode GPRnopc:$Rt, addrmode_imm12:$addr)]> {
1515     bits<4> Rt;
1516     bits<17> addr;
1517     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
1518     let Inst{19-16} = addr{16-13};  // Rn
1519     let Inst{15-12} = Rt;
1520     let Inst{11-0}  = addr{11-0};   // imm12
1521   }
1522   def rs : AI2ldst<0b011, 0, isByte, (outs),
1523                    (ins GPRnopc:$Rt, ldst_so_reg:$shift),
1524                    AddrModeNone, StFrm, iir, opc, "\t$Rt, $shift",
1525                    [(opnode GPRnopc:$Rt, ldst_so_reg:$shift)]> {
1526     bits<4> Rt;
1527     bits<17> shift;
1528     let shift{4}    = 0;            // Inst{4} = 0
1529     let Inst{23}    = shift{12};    // U (add = ('U' == 1))
1530     let Inst{19-16} = shift{16-13}; // Rn
1531     let Inst{15-12} = Rt;
1532     let Inst{11-0}  = shift{11-0};
1533   }
1534 }
1535
1536
1537 //===----------------------------------------------------------------------===//
1538 // Instructions
1539 //===----------------------------------------------------------------------===//
1540
1541 //===----------------------------------------------------------------------===//
1542 //  Miscellaneous Instructions.
1543 //
1544
1545 /// CONSTPOOL_ENTRY - This instruction represents a floating constant pool in
1546 /// the function.  The first operand is the ID# for this instruction, the second
1547 /// is the index into the MachineConstantPool that this is, the third is the
1548 /// size in bytes of this constant pool entry.
1549 let neverHasSideEffects = 1, isNotDuplicable = 1 in
1550 def CONSTPOOL_ENTRY :
1551 PseudoInst<(outs), (ins cpinst_operand:$instid, cpinst_operand:$cpidx,
1552                     i32imm:$size), NoItinerary, []>;
1553
1554 // FIXME: Marking these as hasSideEffects is necessary to prevent machine DCE
1555 // from removing one half of the matched pairs. That breaks PEI, which assumes
1556 // these will always be in pairs, and asserts if it finds otherwise. Better way?
1557 let Defs = [SP], Uses = [SP], hasSideEffects = 1 in {
1558 def ADJCALLSTACKUP :
1559 PseudoInst<(outs), (ins i32imm:$amt1, i32imm:$amt2, pred:$p), NoItinerary,
1560            [(ARMcallseq_end timm:$amt1, timm:$amt2)]>;
1561
1562 def ADJCALLSTACKDOWN :
1563 PseudoInst<(outs), (ins i32imm:$amt, pred:$p), NoItinerary,
1564            [(ARMcallseq_start timm:$amt)]>;
1565 }
1566
1567 // Atomic pseudo-insts which will be lowered to ldrexd/strexd loops.
1568 // (These pseudos use a hand-written selection code).
1569 let usesCustomInserter = 1, Defs = [CPSR], mayLoad = 1, mayStore = 1 in {
1570 def ATOMOR6432   : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1571                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1572                               NoItinerary, []>;
1573 def ATOMXOR6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1574                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1575                               NoItinerary, []>;
1576 def ATOMADD6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1577                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1578                               NoItinerary, []>;
1579 def ATOMSUB6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1580                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1581                               NoItinerary, []>;
1582 def ATOMNAND6432 : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1583                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1584                               NoItinerary, []>;
1585 def ATOMAND6432  : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1586                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1587                               NoItinerary, []>;
1588 def ATOMSWAP6432 : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1589                               (ins GPR:$addr, GPR:$src1, GPR:$src2),
1590                               NoItinerary, []>;
1591 def ATOMCMPXCHG6432 : PseudoInst<(outs GPR:$dst1, GPR:$dst2),
1592                                  (ins GPR:$addr, GPR:$cmp1, GPR:$cmp2,
1593                                       GPR:$set1, GPR:$set2),
1594                                  NoItinerary, []>;
1595 }
1596
1597 def HINT : AI<(outs), (ins imm0_255:$imm), MiscFrm, NoItinerary,
1598               "hint", "\t$imm", []>, Requires<[IsARM, HasV6]> {
1599   bits<8> imm;
1600   let Inst{27-8} = 0b00110010000011110000;
1601   let Inst{7-0} = imm;
1602 }
1603
1604 def : InstAlias<"nop$p", (HINT 0, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1605 def : InstAlias<"yield$p", (HINT 1, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1606 def : InstAlias<"wfe$p", (HINT 2, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1607 def : InstAlias<"wfi$p", (HINT 3, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1608 def : InstAlias<"sev$p", (HINT 4, pred:$p)>, Requires<[IsARM, HasV6T2]>;
1609
1610 def SEL : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm), DPFrm, NoItinerary, "sel",
1611              "\t$Rd, $Rn, $Rm", []>, Requires<[IsARM, HasV6]> {
1612   bits<4> Rd;
1613   bits<4> Rn;
1614   bits<4> Rm;
1615   let Inst{3-0} = Rm;
1616   let Inst{15-12} = Rd;
1617   let Inst{19-16} = Rn;
1618   let Inst{27-20} = 0b01101000;
1619   let Inst{7-4} = 0b1011;
1620   let Inst{11-8} = 0b1111;
1621   let Unpredictable{11-8} = 0b1111;
1622 }
1623
1624 // The 16-bit operand $val can be used by a debugger to store more information
1625 // about the breakpoint.
1626 def BKPT : AI<(outs), (ins imm0_65535:$val), MiscFrm, NoItinerary,
1627               "bkpt", "\t$val", []>, Requires<[IsARM]> {
1628   bits<16> val;
1629   let Inst{3-0} = val{3-0};
1630   let Inst{19-8} = val{15-4};
1631   let Inst{27-20} = 0b00010010;
1632   let Inst{7-4} = 0b0111;
1633 }
1634
1635 // Change Processor State
1636 // FIXME: We should use InstAlias to handle the optional operands.
1637 class CPS<dag iops, string asm_ops>
1638   : AXI<(outs), iops, MiscFrm, NoItinerary, !strconcat("cps", asm_ops),
1639         []>, Requires<[IsARM]> {
1640   bits<2> imod;
1641   bits<3> iflags;
1642   bits<5> mode;
1643   bit M;
1644
1645   let Inst{31-28} = 0b1111;
1646   let Inst{27-20} = 0b00010000;
1647   let Inst{19-18} = imod;
1648   let Inst{17}    = M; // Enabled if mode is set;
1649   let Inst{16-9}  = 0b00000000;
1650   let Inst{8-6}   = iflags;
1651   let Inst{5}     = 0;
1652   let Inst{4-0}   = mode;
1653 }
1654
1655 let DecoderMethod = "DecodeCPSInstruction" in {
1656 let M = 1 in
1657   def CPS3p : CPS<(ins imod_op:$imod, iflags_op:$iflags, imm0_31:$mode),
1658                   "$imod\t$iflags, $mode">;
1659 let mode = 0, M = 0 in
1660   def CPS2p : CPS<(ins imod_op:$imod, iflags_op:$iflags), "$imod\t$iflags">;
1661
1662 let imod = 0, iflags = 0, M = 1 in
1663   def CPS1p : CPS<(ins imm0_31:$mode), "\t$mode">;
1664 }
1665
1666 // Preload signals the memory system of possible future data/instruction access.
1667 multiclass APreLoad<bits<1> read, bits<1> data, string opc> {
1668
1669   def i12 : AXI<(outs), (ins addrmode_imm12:$addr), MiscFrm, IIC_Preload,
1670                 !strconcat(opc, "\t$addr"),
1671                 [(ARMPreload addrmode_imm12:$addr, (i32 read), (i32 data))]> {
1672     bits<4> Rt;
1673     bits<17> addr;
1674     let Inst{31-26} = 0b111101;
1675     let Inst{25} = 0; // 0 for immediate form
1676     let Inst{24} = data;
1677     let Inst{23} = addr{12};        // U (add = ('U' == 1))
1678     let Inst{22} = read;
1679     let Inst{21-20} = 0b01;
1680     let Inst{19-16} = addr{16-13};  // Rn
1681     let Inst{15-12} = 0b1111;
1682     let Inst{11-0}  = addr{11-0};   // imm12
1683   }
1684
1685   def rs : AXI<(outs), (ins ldst_so_reg:$shift), MiscFrm, IIC_Preload,
1686                !strconcat(opc, "\t$shift"),
1687                [(ARMPreload ldst_so_reg:$shift, (i32 read), (i32 data))]> {
1688     bits<17> shift;
1689     let Inst{31-26} = 0b111101;
1690     let Inst{25} = 1; // 1 for register form
1691     let Inst{24} = data;
1692     let Inst{23} = shift{12};    // U (add = ('U' == 1))
1693     let Inst{22} = read;
1694     let Inst{21-20} = 0b01;
1695     let Inst{19-16} = shift{16-13}; // Rn
1696     let Inst{15-12} = 0b1111;
1697     let Inst{11-0}  = shift{11-0};
1698     let Inst{4} = 0;
1699   }
1700 }
1701
1702 defm PLD  : APreLoad<1, 1, "pld">,  Requires<[IsARM]>;
1703 defm PLDW : APreLoad<0, 1, "pldw">, Requires<[IsARM,HasV7,HasMP]>;
1704 defm PLI  : APreLoad<1, 0, "pli">,  Requires<[IsARM,HasV7]>;
1705
1706 def SETEND : AXI<(outs), (ins setend_op:$end), MiscFrm, NoItinerary,
1707                  "setend\t$end", []>, Requires<[IsARM]> {
1708   bits<1> end;
1709   let Inst{31-10} = 0b1111000100000001000000;
1710   let Inst{9} = end;
1711   let Inst{8-0} = 0;
1712 }
1713
1714 def DBG : AI<(outs), (ins imm0_15:$opt), MiscFrm, NoItinerary, "dbg", "\t$opt",
1715              []>, Requires<[IsARM, HasV7]> {
1716   bits<4> opt;
1717   let Inst{27-4} = 0b001100100000111100001111;
1718   let Inst{3-0} = opt;
1719 }
1720
1721 // A5.4 Permanently UNDEFINED instructions.
1722 let isBarrier = 1, isTerminator = 1 in
1723 def TRAP : AXI<(outs), (ins), MiscFrm, NoItinerary,
1724                "trap", [(trap)]>,
1725            Requires<[IsARM]> {
1726   let Inst = 0xe7ffdefe;
1727 }
1728
1729 // Address computation and loads and stores in PIC mode.
1730 let isNotDuplicable = 1 in {
1731 def PICADD  : ARMPseudoInst<(outs GPR:$dst), (ins GPR:$a, pclabel:$cp, pred:$p),
1732                             4, IIC_iALUr,
1733                             [(set GPR:$dst, (ARMpic_add GPR:$a, imm:$cp))]>;
1734
1735 let AddedComplexity = 10 in {
1736 def PICLDR  : ARMPseudoInst<(outs GPR:$dst), (ins addrmodepc:$addr, pred:$p),
1737                             4, IIC_iLoad_r,
1738                             [(set GPR:$dst, (load addrmodepc:$addr))]>;
1739
1740 def PICLDRH : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1741                             4, IIC_iLoad_bh_r,
1742                             [(set GPR:$Rt, (zextloadi16 addrmodepc:$addr))]>;
1743
1744 def PICLDRB : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1745                             4, IIC_iLoad_bh_r,
1746                             [(set GPR:$Rt, (zextloadi8 addrmodepc:$addr))]>;
1747
1748 def PICLDRSH : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1749                             4, IIC_iLoad_bh_r,
1750                             [(set GPR:$Rt, (sextloadi16 addrmodepc:$addr))]>;
1751
1752 def PICLDRSB : ARMPseudoInst<(outs GPR:$Rt), (ins addrmodepc:$addr, pred:$p),
1753                             4, IIC_iLoad_bh_r,
1754                             [(set GPR:$Rt, (sextloadi8 addrmodepc:$addr))]>;
1755 }
1756 let AddedComplexity = 10 in {
1757 def PICSTR  : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
1758       4, IIC_iStore_r, [(store GPR:$src, addrmodepc:$addr)]>;
1759
1760 def PICSTRH : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
1761       4, IIC_iStore_bh_r, [(truncstorei16 GPR:$src,
1762                                                    addrmodepc:$addr)]>;
1763
1764 def PICSTRB : ARMPseudoInst<(outs), (ins GPR:$src, addrmodepc:$addr, pred:$p),
1765       4, IIC_iStore_bh_r, [(truncstorei8 GPR:$src, addrmodepc:$addr)]>;
1766 }
1767 } // isNotDuplicable = 1
1768
1769
1770 // LEApcrel - Load a pc-relative address into a register without offending the
1771 // assembler.
1772 let neverHasSideEffects = 1, isReMaterializable = 1 in
1773 // The 'adr' mnemonic encodes differently if the label is before or after
1774 // the instruction. The {24-21} opcode bits are set by the fixup, as we don't
1775 // know until then which form of the instruction will be used.
1776 def ADR : AI1<{0,?,?,0}, (outs GPR:$Rd), (ins adrlabel:$label),
1777                  MiscFrm, IIC_iALUi, "adr", "\t$Rd, $label", []> {
1778   bits<4> Rd;
1779   bits<14> label;
1780   let Inst{27-25} = 0b001;
1781   let Inst{24} = 0;
1782   let Inst{23-22} = label{13-12};
1783   let Inst{21} = 0;
1784   let Inst{20} = 0;
1785   let Inst{19-16} = 0b1111;
1786   let Inst{15-12} = Rd;
1787   let Inst{11-0} = label{11-0};
1788 }
1789 def LEApcrel : ARMPseudoInst<(outs GPR:$Rd), (ins i32imm:$label, pred:$p),
1790                     4, IIC_iALUi, []>;
1791
1792 def LEApcrelJT : ARMPseudoInst<(outs GPR:$Rd),
1793                       (ins i32imm:$label, nohash_imm:$id, pred:$p),
1794                       4, IIC_iALUi, []>;
1795
1796 //===----------------------------------------------------------------------===//
1797 //  Control Flow Instructions.
1798 //
1799
1800 let isReturn = 1, isTerminator = 1, isBarrier = 1 in {
1801   // ARMV4T and above
1802   def BX_RET : AI<(outs), (ins), BrMiscFrm, IIC_Br,
1803                   "bx", "\tlr", [(ARMretflag)]>,
1804                Requires<[IsARM, HasV4T]> {
1805     let Inst{27-0}  = 0b0001001011111111111100011110;
1806   }
1807
1808   // ARMV4 only
1809   def MOVPCLR : AI<(outs), (ins), BrMiscFrm, IIC_Br,
1810                   "mov", "\tpc, lr", [(ARMretflag)]>,
1811                Requires<[IsARM, NoV4T]> {
1812     let Inst{27-0} = 0b0001101000001111000000001110;
1813   }
1814 }
1815
1816 // Indirect branches
1817 let isBranch = 1, isTerminator = 1, isBarrier = 1, isIndirectBranch = 1 in {
1818   // ARMV4T and above
1819   def BX : AXI<(outs), (ins GPR:$dst), BrMiscFrm, IIC_Br, "bx\t$dst",
1820                   [(brind GPR:$dst)]>,
1821               Requires<[IsARM, HasV4T]> {
1822     bits<4> dst;
1823     let Inst{31-4} = 0b1110000100101111111111110001;
1824     let Inst{3-0}  = dst;
1825   }
1826
1827   def BX_pred : AI<(outs), (ins GPR:$dst), BrMiscFrm, IIC_Br,
1828                   "bx", "\t$dst", [/* pattern left blank */]>,
1829               Requires<[IsARM, HasV4T]> {
1830     bits<4> dst;
1831     let Inst{27-4} = 0b000100101111111111110001;
1832     let Inst{3-0}  = dst;
1833   }
1834 }
1835
1836 // SP is marked as a use to prevent stack-pointer assignments that appear
1837 // immediately before calls from potentially appearing dead.
1838 let isCall = 1,
1839   // FIXME:  Do we really need a non-predicated version? If so, it should
1840   // at least be a pseudo instruction expanding to the predicated version
1841   // at MC lowering time.
1842   Defs = [LR], Uses = [SP] in {
1843   def BL  : ABXI<0b1011, (outs), (ins bl_target:$func),
1844                 IIC_Br, "bl\t$func",
1845                 [(ARMcall tglobaladdr:$func)]>,
1846             Requires<[IsARM]> {
1847     let Inst{31-28} = 0b1110;
1848     bits<24> func;
1849     let Inst{23-0} = func;
1850     let DecoderMethod = "DecodeBranchImmInstruction";
1851   }
1852
1853   def BL_pred : ABI<0b1011, (outs), (ins bl_target:$func),
1854                    IIC_Br, "bl", "\t$func",
1855                    [(ARMcall_pred tglobaladdr:$func)]>,
1856                 Requires<[IsARM]> {
1857     bits<24> func;
1858     let Inst{23-0} = func;
1859     let DecoderMethod = "DecodeBranchImmInstruction";
1860   }
1861
1862   // ARMv5T and above
1863   def BLX : AXI<(outs), (ins GPR:$func), BrMiscFrm,
1864                 IIC_Br, "blx\t$func",
1865                 [(ARMcall GPR:$func)]>,
1866             Requires<[IsARM, HasV5T]> {
1867     bits<4> func;
1868     let Inst{31-4} = 0b1110000100101111111111110011;
1869     let Inst{3-0}  = func;
1870   }
1871
1872   def BLX_pred : AI<(outs), (ins GPR:$func), BrMiscFrm,
1873                     IIC_Br, "blx", "\t$func",
1874                     [(ARMcall_pred GPR:$func)]>,
1875                  Requires<[IsARM, HasV5T]> {
1876     bits<4> func;
1877     let Inst{27-4} = 0b000100101111111111110011;
1878     let Inst{3-0}  = func;
1879   }
1880
1881   // ARMv4T
1882   // Note: Restrict $func to the tGPR regclass to prevent it being in LR.
1883   def BX_CALL : ARMPseudoInst<(outs), (ins tGPR:$func),
1884                    8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
1885                    Requires<[IsARM, HasV4T]>;
1886
1887   // ARMv4
1888   def BMOVPCRX_CALL : ARMPseudoInst<(outs), (ins tGPR:$func),
1889                    8, IIC_Br, [(ARMcall_nolink tGPR:$func)]>,
1890                    Requires<[IsARM, NoV4T]>;
1891
1892   // mov lr, pc; b if callee is marked noreturn to avoid confusing the
1893   // return stack predictor.
1894   def BMOVPCB_CALL : ARMPseudoInst<(outs), (ins bl_target:$func),
1895                                8, IIC_Br, [(ARMcall_nolink tglobaladdr:$func)]>,
1896                       Requires<[IsARM]>;
1897 }
1898
1899 let isBranch = 1, isTerminator = 1 in {
1900   // FIXME: should be able to write a pattern for ARMBrcond, but can't use
1901   // a two-value operand where a dag node expects two operands. :(
1902   def Bcc : ABI<0b1010, (outs), (ins br_target:$target),
1903                IIC_Br, "b", "\t$target",
1904                [/*(ARMbrcond bb:$target, imm:$cc, CCR:$ccr)*/]> {
1905     bits<24> target;
1906     let Inst{23-0} = target;
1907     let DecoderMethod = "DecodeBranchImmInstruction";
1908   }
1909
1910   let isBarrier = 1 in {
1911     // B is "predicable" since it's just a Bcc with an 'always' condition.
1912     let isPredicable = 1 in
1913     // FIXME: We shouldn't need this pseudo at all. Just using Bcc directly
1914     // should be sufficient.
1915     // FIXME: Is B really a Barrier? That doesn't seem right.
1916     def B : ARMPseudoExpand<(outs), (ins br_target:$target), 4, IIC_Br,
1917                 [(br bb:$target)], (Bcc br_target:$target, (ops 14, zero_reg))>;
1918
1919     let isNotDuplicable = 1, isIndirectBranch = 1 in {
1920     def BR_JTr : ARMPseudoInst<(outs),
1921                       (ins GPR:$target, i32imm:$jt, i32imm:$id),
1922                       0, IIC_Br,
1923                       [(ARMbrjt GPR:$target, tjumptable:$jt, imm:$id)]>;
1924     // FIXME: This shouldn't use the generic "addrmode2," but rather be split
1925     // into i12 and rs suffixed versions.
1926     def BR_JTm : ARMPseudoInst<(outs),
1927                      (ins addrmode2:$target, i32imm:$jt, i32imm:$id),
1928                      0, IIC_Br,
1929                      [(ARMbrjt (i32 (load addrmode2:$target)), tjumptable:$jt,
1930                        imm:$id)]>;
1931     def BR_JTadd : ARMPseudoInst<(outs),
1932                    (ins GPR:$target, GPR:$idx, i32imm:$jt, i32imm:$id),
1933                    0, IIC_Br,
1934                    [(ARMbrjt (add GPR:$target, GPR:$idx), tjumptable:$jt,
1935                      imm:$id)]>;
1936     } // isNotDuplicable = 1, isIndirectBranch = 1
1937   } // isBarrier = 1
1938
1939 }
1940
1941 // BLX (immediate)
1942 def BLXi : AXI<(outs), (ins blx_target:$target), BrMiscFrm, NoItinerary,
1943                "blx\t$target", []>,
1944            Requires<[IsARM, HasV5T]> {
1945   let Inst{31-25} = 0b1111101;
1946   bits<25> target;
1947   let Inst{23-0} = target{24-1};
1948   let Inst{24} = target{0};
1949 }
1950
1951 // Branch and Exchange Jazelle
1952 def BXJ : ABI<0b0001, (outs), (ins GPR:$func), NoItinerary, "bxj", "\t$func",
1953               [/* pattern left blank */]> {
1954   bits<4> func;
1955   let Inst{23-20} = 0b0010;
1956   let Inst{19-8} = 0xfff;
1957   let Inst{7-4} = 0b0010;
1958   let Inst{3-0} = func;
1959 }
1960
1961 // Tail calls.
1962
1963 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1, Uses = [SP] in {
1964   def TCRETURNdi : PseudoInst<(outs), (ins i32imm:$dst), IIC_Br, []>;
1965
1966   def TCRETURNri : PseudoInst<(outs), (ins tcGPR:$dst), IIC_Br, []>;
1967
1968   def TAILJMPd : ARMPseudoExpand<(outs), (ins br_target:$dst),
1969                                  4, IIC_Br, [],
1970                                  (Bcc br_target:$dst, (ops 14, zero_reg))>,
1971                                  Requires<[IsARM]>;
1972
1973   def TAILJMPr : ARMPseudoExpand<(outs), (ins tcGPR:$dst),
1974                                  4, IIC_Br, [],
1975                                  (BX GPR:$dst)>,
1976                                  Requires<[IsARM]>;
1977 }
1978
1979 // Secure Monitor Call is a system instruction.
1980 def SMC : ABI<0b0001, (outs), (ins imm0_15:$opt), NoItinerary, "smc", "\t$opt",
1981               []> {
1982   bits<4> opt;
1983   let Inst{23-4} = 0b01100000000000000111;
1984   let Inst{3-0} = opt;
1985 }
1986
1987 // Supervisor Call (Software Interrupt)
1988 let isCall = 1, Uses = [SP] in {
1989 def SVC : ABI<0b1111, (outs), (ins imm24b:$svc), IIC_Br, "svc", "\t$svc", []> {
1990   bits<24> svc;
1991   let Inst{23-0} = svc;
1992 }
1993 }
1994
1995 // Store Return State
1996 class SRSI<bit wb, string asm>
1997   : XI<(outs), (ins imm0_31:$mode), AddrModeNone, 4, IndexModeNone, BrFrm,
1998        NoItinerary, asm, "", []> {
1999   bits<5> mode;
2000   let Inst{31-28} = 0b1111;
2001   let Inst{27-25} = 0b100;
2002   let Inst{22} = 1;
2003   let Inst{21} = wb;
2004   let Inst{20} = 0;
2005   let Inst{19-16} = 0b1101;  // SP
2006   let Inst{15-5} = 0b00000101000;
2007   let Inst{4-0} = mode;
2008 }
2009
2010 def SRSDA : SRSI<0, "srsda\tsp, $mode"> {
2011   let Inst{24-23} = 0;
2012 }
2013 def SRSDA_UPD : SRSI<1, "srsda\tsp!, $mode"> {
2014   let Inst{24-23} = 0;
2015 }
2016 def SRSDB : SRSI<0, "srsdb\tsp, $mode"> {
2017   let Inst{24-23} = 0b10;
2018 }
2019 def SRSDB_UPD : SRSI<1, "srsdb\tsp!, $mode"> {
2020   let Inst{24-23} = 0b10;
2021 }
2022 def SRSIA : SRSI<0, "srsia\tsp, $mode"> {
2023   let Inst{24-23} = 0b01;
2024 }
2025 def SRSIA_UPD : SRSI<1, "srsia\tsp!, $mode"> {
2026   let Inst{24-23} = 0b01;
2027 }
2028 def SRSIB : SRSI<0, "srsib\tsp, $mode"> {
2029   let Inst{24-23} = 0b11;
2030 }
2031 def SRSIB_UPD : SRSI<1, "srsib\tsp!, $mode"> {
2032   let Inst{24-23} = 0b11;
2033 }
2034
2035 // Return From Exception
2036 class RFEI<bit wb, string asm>
2037   : XI<(outs), (ins GPR:$Rn), AddrModeNone, 4, IndexModeNone, BrFrm,
2038        NoItinerary, asm, "", []> {
2039   bits<4> Rn;
2040   let Inst{31-28} = 0b1111;
2041   let Inst{27-25} = 0b100;
2042   let Inst{22} = 0;
2043   let Inst{21} = wb;
2044   let Inst{20} = 1;
2045   let Inst{19-16} = Rn;
2046   let Inst{15-0} = 0xa00;
2047 }
2048
2049 def RFEDA : RFEI<0, "rfeda\t$Rn"> {
2050   let Inst{24-23} = 0;
2051 }
2052 def RFEDA_UPD : RFEI<1, "rfeda\t$Rn!"> {
2053   let Inst{24-23} = 0;
2054 }
2055 def RFEDB : RFEI<0, "rfedb\t$Rn"> {
2056   let Inst{24-23} = 0b10;
2057 }
2058 def RFEDB_UPD : RFEI<1, "rfedb\t$Rn!"> {
2059   let Inst{24-23} = 0b10;
2060 }
2061 def RFEIA : RFEI<0, "rfeia\t$Rn"> {
2062   let Inst{24-23} = 0b01;
2063 }
2064 def RFEIA_UPD : RFEI<1, "rfeia\t$Rn!"> {
2065   let Inst{24-23} = 0b01;
2066 }
2067 def RFEIB : RFEI<0, "rfeib\t$Rn"> {
2068   let Inst{24-23} = 0b11;
2069 }
2070 def RFEIB_UPD : RFEI<1, "rfeib\t$Rn!"> {
2071   let Inst{24-23} = 0b11;
2072 }
2073
2074 //===----------------------------------------------------------------------===//
2075 //  Load / Store Instructions.
2076 //
2077
2078 // Load
2079
2080
2081 defm LDR  : AI_ldr1<0, "ldr", IIC_iLoad_r, IIC_iLoad_si,
2082                     UnOpFrag<(load node:$Src)>>;
2083 defm LDRB : AI_ldr1nopc<1, "ldrb", IIC_iLoad_bh_r, IIC_iLoad_bh_si,
2084                     UnOpFrag<(zextloadi8 node:$Src)>>;
2085 defm STR  : AI_str1<0, "str", IIC_iStore_r, IIC_iStore_si,
2086                    BinOpFrag<(store node:$LHS, node:$RHS)>>;
2087 defm STRB : AI_str1nopc<1, "strb", IIC_iStore_bh_r, IIC_iStore_bh_si,
2088                    BinOpFrag<(truncstorei8 node:$LHS, node:$RHS)>>;
2089
2090 // Special LDR for loads from non-pc-relative constpools.
2091 let canFoldAsLoad = 1, mayLoad = 1, neverHasSideEffects = 1,
2092     isReMaterializable = 1, isCodeGenOnly = 1 in
2093 def LDRcp : AI2ldst<0b010, 1, 0, (outs GPR:$Rt), (ins addrmode_imm12:$addr),
2094                  AddrMode_i12, LdFrm, IIC_iLoad_r, "ldr", "\t$Rt, $addr",
2095                  []> {
2096   bits<4> Rt;
2097   bits<17> addr;
2098   let Inst{23}    = addr{12};     // U (add = ('U' == 1))
2099   let Inst{19-16} = 0b1111;
2100   let Inst{15-12} = Rt;
2101   let Inst{11-0}  = addr{11-0};   // imm12
2102 }
2103
2104 // Loads with zero extension
2105 def LDRH  : AI3ld<0b1011, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2106                   IIC_iLoad_bh_r, "ldrh", "\t$Rt, $addr",
2107                   [(set GPR:$Rt, (zextloadi16 addrmode3:$addr))]>;
2108
2109 // Loads with sign extension
2110 def LDRSH : AI3ld<0b1111, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2111                    IIC_iLoad_bh_r, "ldrsh", "\t$Rt, $addr",
2112                    [(set GPR:$Rt, (sextloadi16 addrmode3:$addr))]>;
2113
2114 def LDRSB : AI3ld<0b1101, 1, (outs GPR:$Rt), (ins addrmode3:$addr), LdMiscFrm,
2115                    IIC_iLoad_bh_r, "ldrsb", "\t$Rt, $addr",
2116                    [(set GPR:$Rt, (sextloadi8 addrmode3:$addr))]>;
2117
2118 let mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1 in {
2119 // Load doubleword
2120 def LDRD : AI3ld<0b1101, 0, (outs GPR:$Rd, GPR:$dst2),
2121                  (ins addrmode3:$addr), LdMiscFrm,
2122                  IIC_iLoad_d_r, "ldrd", "\t$Rd, $dst2, $addr",
2123                  []>, Requires<[IsARM, HasV5TE]>;
2124 }
2125
2126 // Indexed loads
2127 multiclass AI2_ldridx<bit isByte, string opc,
2128                       InstrItinClass iii, InstrItinClass iir> {
2129   def _PRE_IMM  : AI2ldstidx<1, isByte, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2130                       (ins addrmode_imm12:$addr), IndexModePre, LdFrm, iii,
2131                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2132     bits<17> addr;
2133     let Inst{25} = 0;
2134     let Inst{23} = addr{12};
2135     let Inst{19-16} = addr{16-13};
2136     let Inst{11-0} = addr{11-0};
2137     let DecoderMethod = "DecodeLDRPreImm";
2138     let AsmMatchConverter = "cvtLdWriteBackRegAddrModeImm12";
2139   }
2140
2141   def _PRE_REG  : AI2ldstidx<1, isByte, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2142                       (ins ldst_so_reg:$addr), IndexModePre, LdFrm, iir,
2143                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2144     bits<17> addr;
2145     let Inst{25} = 1;
2146     let Inst{23} = addr{12};
2147     let Inst{19-16} = addr{16-13};
2148     let Inst{11-0} = addr{11-0};
2149     let Inst{4} = 0;
2150     let DecoderMethod = "DecodeLDRPreReg";
2151     let AsmMatchConverter = "cvtLdWriteBackRegAddrMode2";
2152   }
2153
2154   def _POST_REG : AI2ldstidx<1, isByte, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2155                        (ins addr_offset_none:$addr, am2offset_reg:$offset),
2156                        IndexModePost, LdFrm, iir,
2157                        opc, "\t$Rt, $addr, $offset",
2158                        "$addr.base = $Rn_wb", []> {
2159      // {12}     isAdd
2160      // {11-0}   imm12/Rm
2161      bits<14> offset;
2162      bits<4> addr;
2163      let Inst{25} = 1;
2164      let Inst{23} = offset{12};
2165      let Inst{19-16} = addr;
2166      let Inst{11-0} = offset{11-0};
2167
2168     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2169    }
2170
2171    def _POST_IMM : AI2ldstidx<1, isByte, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2172                        (ins addr_offset_none:$addr, am2offset_imm:$offset),
2173                       IndexModePost, LdFrm, iii,
2174                       opc, "\t$Rt, $addr, $offset",
2175                       "$addr.base = $Rn_wb", []> {
2176     // {12}     isAdd
2177     // {11-0}   imm12/Rm
2178     bits<14> offset;
2179     bits<4> addr;
2180     let Inst{25} = 0;
2181     let Inst{23} = offset{12};
2182     let Inst{19-16} = addr;
2183     let Inst{11-0} = offset{11-0};
2184
2185     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2186   }
2187
2188 }
2189
2190 let mayLoad = 1, neverHasSideEffects = 1 in {
2191 // FIXME: for LDR_PRE_REG etc. the itineray should be either IIC_iLoad_ru or
2192 // IIC_iLoad_siu depending on whether it the offset register is shifted.
2193 defm LDR  : AI2_ldridx<0, "ldr", IIC_iLoad_iu, IIC_iLoad_ru>;
2194 defm LDRB : AI2_ldridx<1, "ldrb", IIC_iLoad_bh_iu, IIC_iLoad_bh_ru>;
2195 }
2196
2197 multiclass AI3_ldridx<bits<4> op, string opc, InstrItinClass itin> {
2198   def _PRE  : AI3ldstidx<op, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
2199                         (ins addrmode3:$addr), IndexModePre,
2200                         LdMiscFrm, itin,
2201                         opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2202     bits<14> addr;
2203     let Inst{23}    = addr{8};      // U bit
2204     let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2205     let Inst{19-16} = addr{12-9};   // Rn
2206     let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2207     let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2208     let AsmMatchConverter = "cvtLdWriteBackRegAddrMode3";
2209     let DecoderMethod = "DecodeAddrMode3Instruction";
2210   }
2211   def _POST : AI3ldstidx<op, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2212                         (ins addr_offset_none:$addr, am3offset:$offset),
2213                         IndexModePost, LdMiscFrm, itin,
2214                         opc, "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb",
2215                         []> {
2216     bits<10> offset;
2217     bits<4> addr;
2218     let Inst{23}    = offset{8};      // U bit
2219     let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2220     let Inst{19-16} = addr;
2221     let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2222     let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2223     let DecoderMethod = "DecodeAddrMode3Instruction";
2224   }
2225 }
2226
2227 let mayLoad = 1, neverHasSideEffects = 1 in {
2228 defm LDRH  : AI3_ldridx<0b1011, "ldrh", IIC_iLoad_bh_ru>;
2229 defm LDRSH : AI3_ldridx<0b1111, "ldrsh", IIC_iLoad_bh_ru>;
2230 defm LDRSB : AI3_ldridx<0b1101, "ldrsb", IIC_iLoad_bh_ru>;
2231 let hasExtraDefRegAllocReq = 1 in {
2232 def LDRD_PRE : AI3ldstidx<0b1101, 0, 1, (outs GPR:$Rt, GPR:$Rt2, GPR:$Rn_wb),
2233                           (ins addrmode3:$addr), IndexModePre,
2234                           LdMiscFrm, IIC_iLoad_d_ru,
2235                           "ldrd", "\t$Rt, $Rt2, $addr!",
2236                           "$addr.base = $Rn_wb", []> {
2237   bits<14> addr;
2238   let Inst{23}    = addr{8};      // U bit
2239   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2240   let Inst{19-16} = addr{12-9};   // Rn
2241   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2242   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2243   let DecoderMethod = "DecodeAddrMode3Instruction";
2244   let AsmMatchConverter = "cvtLdrdPre";
2245 }
2246 def LDRD_POST: AI3ldstidx<0b1101, 0, 0, (outs GPR:$Rt, GPR:$Rt2, GPR:$Rn_wb),
2247                           (ins addr_offset_none:$addr, am3offset:$offset),
2248                           IndexModePost, LdMiscFrm, IIC_iLoad_d_ru,
2249                           "ldrd", "\t$Rt, $Rt2, $addr, $offset",
2250                           "$addr.base = $Rn_wb", []> {
2251   bits<10> offset;
2252   bits<4> addr;
2253   let Inst{23}    = offset{8};      // U bit
2254   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2255   let Inst{19-16} = addr;
2256   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2257   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2258   let DecoderMethod = "DecodeAddrMode3Instruction";
2259 }
2260 } // hasExtraDefRegAllocReq = 1
2261 } // mayLoad = 1, neverHasSideEffects = 1
2262
2263 // LDRT, LDRBT, LDRSBT, LDRHT, LDRSHT.
2264 let mayLoad = 1, neverHasSideEffects = 1 in {
2265 def LDRT_POST_REG : AI2ldstidx<1, 0, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2266                     (ins addr_offset_none:$addr, am2offset_reg:$offset),
2267                     IndexModePost, LdFrm, IIC_iLoad_ru,
2268                     "ldrt", "\t$Rt, $addr, $offset",
2269                     "$addr.base = $Rn_wb", []> {
2270   // {12}     isAdd
2271   // {11-0}   imm12/Rm
2272   bits<14> offset;
2273   bits<4> addr;
2274   let Inst{25} = 1;
2275   let Inst{23} = offset{12};
2276   let Inst{21} = 1; // overwrite
2277   let Inst{19-16} = addr;
2278   let Inst{11-5} = offset{11-5};
2279   let Inst{4} = 0;
2280   let Inst{3-0} = offset{3-0};
2281   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2282 }
2283
2284 def LDRT_POST_IMM : AI2ldstidx<1, 0, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2285                     (ins addr_offset_none:$addr, am2offset_imm:$offset),
2286                    IndexModePost, LdFrm, IIC_iLoad_ru,
2287                    "ldrt", "\t$Rt, $addr, $offset",
2288                    "$addr.base = $Rn_wb", []> {
2289   // {12}     isAdd
2290   // {11-0}   imm12/Rm
2291   bits<14> offset;
2292   bits<4> addr;
2293   let Inst{25} = 0;
2294   let Inst{23} = offset{12};
2295   let Inst{21} = 1; // overwrite
2296   let Inst{19-16} = addr;
2297   let Inst{11-0} = offset{11-0};
2298   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2299 }
2300
2301 def LDRBT_POST_REG : AI2ldstidx<1, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2302                      (ins addr_offset_none:$addr, am2offset_reg:$offset),
2303                      IndexModePost, LdFrm, IIC_iLoad_bh_ru,
2304                      "ldrbt", "\t$Rt, $addr, $offset",
2305                      "$addr.base = $Rn_wb", []> {
2306   // {12}     isAdd
2307   // {11-0}   imm12/Rm
2308   bits<14> offset;
2309   bits<4> addr;
2310   let Inst{25} = 1;
2311   let Inst{23} = offset{12};
2312   let Inst{21} = 1; // overwrite
2313   let Inst{19-16} = addr;
2314   let Inst{11-5} = offset{11-5};
2315   let Inst{4} = 0;
2316   let Inst{3-0} = offset{3-0};
2317   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2318 }
2319
2320 def LDRBT_POST_IMM : AI2ldstidx<1, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
2321                      (ins addr_offset_none:$addr, am2offset_imm:$offset),
2322                     IndexModePost, LdFrm, IIC_iLoad_bh_ru,
2323                     "ldrbt", "\t$Rt, $addr, $offset",
2324                     "$addr.base = $Rn_wb", []> {
2325   // {12}     isAdd
2326   // {11-0}   imm12/Rm
2327   bits<14> offset;
2328   bits<4> addr;
2329   let Inst{25} = 0;
2330   let Inst{23} = offset{12};
2331   let Inst{21} = 1; // overwrite
2332   let Inst{19-16} = addr;
2333   let Inst{11-0} = offset{11-0};
2334   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2335 }
2336
2337 multiclass AI3ldrT<bits<4> op, string opc> {
2338   def i : AI3ldstidxT<op, 1, (outs GPR:$Rt, GPR:$base_wb),
2339                       (ins addr_offset_none:$addr, postidx_imm8:$offset),
2340                       IndexModePost, LdMiscFrm, IIC_iLoad_bh_ru, opc,
2341                       "\t$Rt, $addr, $offset", "$addr.base = $base_wb", []> {
2342     bits<9> offset;
2343     let Inst{23} = offset{8};
2344     let Inst{22} = 1;
2345     let Inst{11-8} = offset{7-4};
2346     let Inst{3-0} = offset{3-0};
2347     let AsmMatchConverter = "cvtLdExtTWriteBackImm";
2348   }
2349   def r : AI3ldstidxT<op, 1, (outs GPRnopc:$Rt, GPRnopc:$base_wb),
2350                       (ins addr_offset_none:$addr, postidx_reg:$Rm),
2351                       IndexModePost, LdMiscFrm, IIC_iLoad_bh_ru, opc,
2352                       "\t$Rt, $addr, $Rm", "$addr.base = $base_wb", []> {
2353     bits<5> Rm;
2354     let Inst{23} = Rm{4};
2355     let Inst{22} = 0;
2356     let Inst{11-8} = 0;
2357     let Unpredictable{11-8} = 0b1111;
2358     let Inst{3-0} = Rm{3-0};
2359     let AsmMatchConverter = "cvtLdExtTWriteBackReg";
2360     let DecoderMethod = "DecodeLDR";
2361   }
2362 }
2363
2364 defm LDRSBT : AI3ldrT<0b1101, "ldrsbt">;
2365 defm LDRHT  : AI3ldrT<0b1011, "ldrht">;
2366 defm LDRSHT : AI3ldrT<0b1111, "ldrsht">;
2367 }
2368
2369 // Store
2370
2371 // Stores with truncate
2372 def STRH : AI3str<0b1011, (outs), (ins GPR:$Rt, addrmode3:$addr), StMiscFrm,
2373                IIC_iStore_bh_r, "strh", "\t$Rt, $addr",
2374                [(truncstorei16 GPR:$Rt, addrmode3:$addr)]>;
2375
2376 // Store doubleword
2377 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in
2378 def STRD : AI3str<0b1111, (outs), (ins GPR:$Rt, GPR:$src2, addrmode3:$addr),
2379                StMiscFrm, IIC_iStore_d_r,
2380                "strd", "\t$Rt, $src2, $addr", []>,
2381            Requires<[IsARM, HasV5TE]> {
2382   let Inst{21} = 0;
2383 }
2384
2385 // Indexed stores
2386 multiclass AI2_stridx<bit isByte, string opc,
2387                       InstrItinClass iii, InstrItinClass iir> {
2388   def _PRE_IMM : AI2ldstidx<0, isByte, 1, (outs GPR:$Rn_wb),
2389                             (ins GPR:$Rt, addrmode_imm12:$addr), IndexModePre,
2390                             StFrm, iii,
2391                             opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2392     bits<17> addr;
2393     let Inst{25} = 0;
2394     let Inst{23}    = addr{12};     // U (add = ('U' == 1))
2395     let Inst{19-16} = addr{16-13};  // Rn
2396     let Inst{11-0}  = addr{11-0};   // imm12
2397     let AsmMatchConverter = "cvtStWriteBackRegAddrModeImm12";
2398     let DecoderMethod = "DecodeSTRPreImm";
2399   }
2400
2401   def _PRE_REG  : AI2ldstidx<0, isByte, 1, (outs GPR:$Rn_wb),
2402                       (ins GPR:$Rt, ldst_so_reg:$addr),
2403                       IndexModePre, StFrm, iir,
2404                       opc, "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2405     bits<17> addr;
2406     let Inst{25} = 1;
2407     let Inst{23}    = addr{12};    // U (add = ('U' == 1))
2408     let Inst{19-16} = addr{16-13}; // Rn
2409     let Inst{11-0}  = addr{11-0};
2410     let Inst{4}     = 0;           // Inst{4} = 0
2411     let AsmMatchConverter = "cvtStWriteBackRegAddrMode2";
2412     let DecoderMethod = "DecodeSTRPreReg";
2413   }
2414   def _POST_REG : AI2ldstidx<0, isByte, 0, (outs GPR:$Rn_wb),
2415                 (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2416                 IndexModePost, StFrm, iir,
2417                 opc, "\t$Rt, $addr, $offset",
2418                 "$addr.base = $Rn_wb", []> {
2419      // {12}     isAdd
2420      // {11-0}   imm12/Rm
2421      bits<14> offset;
2422      bits<4> addr;
2423      let Inst{25} = 1;
2424      let Inst{23} = offset{12};
2425      let Inst{19-16} = addr;
2426      let Inst{11-0} = offset{11-0};
2427      let Inst{4} = 0;
2428
2429     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2430    }
2431
2432    def _POST_IMM : AI2ldstidx<0, isByte, 0, (outs GPR:$Rn_wb),
2433                 (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2434                 IndexModePost, StFrm, iii,
2435                 opc, "\t$Rt, $addr, $offset",
2436                 "$addr.base = $Rn_wb", []> {
2437     // {12}     isAdd
2438     // {11-0}   imm12/Rm
2439     bits<14> offset;
2440     bits<4> addr;
2441     let Inst{25} = 0;
2442     let Inst{23} = offset{12};
2443     let Inst{19-16} = addr;
2444     let Inst{11-0} = offset{11-0};
2445
2446     let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2447   }
2448 }
2449
2450 let mayStore = 1, neverHasSideEffects = 1 in {
2451 // FIXME: for STR_PRE_REG etc. the itineray should be either IIC_iStore_ru or
2452 // IIC_iStore_siu depending on whether it the offset register is shifted.
2453 defm STR  : AI2_stridx<0, "str", IIC_iStore_iu, IIC_iStore_ru>;
2454 defm STRB : AI2_stridx<1, "strb", IIC_iStore_bh_iu, IIC_iStore_bh_ru>;
2455 }
2456
2457 def : ARMPat<(post_store GPR:$Rt, addr_offset_none:$addr,
2458                          am2offset_reg:$offset),
2459              (STR_POST_REG GPR:$Rt, addr_offset_none:$addr,
2460                            am2offset_reg:$offset)>;
2461 def : ARMPat<(post_store GPR:$Rt, addr_offset_none:$addr,
2462                          am2offset_imm:$offset),
2463              (STR_POST_IMM GPR:$Rt, addr_offset_none:$addr,
2464                            am2offset_imm:$offset)>;
2465 def : ARMPat<(post_truncsti8 GPR:$Rt, addr_offset_none:$addr,
2466                              am2offset_reg:$offset),
2467              (STRB_POST_REG GPR:$Rt, addr_offset_none:$addr,
2468                             am2offset_reg:$offset)>;
2469 def : ARMPat<(post_truncsti8 GPR:$Rt, addr_offset_none:$addr,
2470                              am2offset_imm:$offset),
2471              (STRB_POST_IMM GPR:$Rt, addr_offset_none:$addr,
2472                             am2offset_imm:$offset)>;
2473
2474 // Pseudo-instructions for pattern matching the pre-indexed stores. We can't
2475 // put the patterns on the instruction definitions directly as ISel wants
2476 // the address base and offset to be separate operands, not a single
2477 // complex operand like we represent the instructions themselves. The
2478 // pseudos map between the two.
2479 let usesCustomInserter = 1,
2480     Constraints = "$Rn = $Rn_wb,@earlyclobber $Rn_wb" in {
2481 def STRi_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2482                (ins GPR:$Rt, GPR:$Rn, am2offset_imm:$offset, pred:$p),
2483                4, IIC_iStore_ru,
2484             [(set GPR:$Rn_wb,
2485                   (pre_store GPR:$Rt, GPR:$Rn, am2offset_imm:$offset))]>;
2486 def STRr_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2487                (ins GPR:$Rt, GPR:$Rn, am2offset_reg:$offset, pred:$p),
2488                4, IIC_iStore_ru,
2489             [(set GPR:$Rn_wb,
2490                   (pre_store GPR:$Rt, GPR:$Rn, am2offset_reg:$offset))]>;
2491 def STRBi_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2492                (ins GPR:$Rt, GPR:$Rn, am2offset_imm:$offset, pred:$p),
2493                4, IIC_iStore_ru,
2494             [(set GPR:$Rn_wb,
2495                   (pre_truncsti8 GPR:$Rt, GPR:$Rn, am2offset_imm:$offset))]>;
2496 def STRBr_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2497                (ins GPR:$Rt, GPR:$Rn, am2offset_reg:$offset, pred:$p),
2498                4, IIC_iStore_ru,
2499             [(set GPR:$Rn_wb,
2500                   (pre_truncsti8 GPR:$Rt, GPR:$Rn, am2offset_reg:$offset))]>;
2501 def STRH_preidx: ARMPseudoInst<(outs GPR:$Rn_wb),
2502                (ins GPR:$Rt, GPR:$Rn, am3offset:$offset, pred:$p),
2503                4, IIC_iStore_ru,
2504             [(set GPR:$Rn_wb,
2505                   (pre_truncsti16 GPR:$Rt, GPR:$Rn, am3offset:$offset))]>;
2506 }
2507
2508
2509
2510 def STRH_PRE  : AI3ldstidx<0b1011, 0, 1, (outs GPR:$Rn_wb),
2511                            (ins GPR:$Rt, addrmode3:$addr), IndexModePre,
2512                            StMiscFrm, IIC_iStore_bh_ru,
2513                            "strh", "\t$Rt, $addr!", "$addr.base = $Rn_wb", []> {
2514   bits<14> addr;
2515   let Inst{23}    = addr{8};      // U bit
2516   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2517   let Inst{19-16} = addr{12-9};   // Rn
2518   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2519   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2520   let AsmMatchConverter = "cvtStWriteBackRegAddrMode3";
2521   let DecoderMethod = "DecodeAddrMode3Instruction";
2522 }
2523
2524 def STRH_POST : AI3ldstidx<0b1011, 0, 0, (outs GPR:$Rn_wb),
2525                        (ins GPR:$Rt, addr_offset_none:$addr, am3offset:$offset),
2526                        IndexModePost, StMiscFrm, IIC_iStore_bh_ru,
2527                        "strh", "\t$Rt, $addr, $offset", "$addr.base = $Rn_wb",
2528                    [(set GPR:$Rn_wb, (post_truncsti16 GPR:$Rt,
2529                                                       addr_offset_none:$addr,
2530                                                       am3offset:$offset))]> {
2531   bits<10> offset;
2532   bits<4> addr;
2533   let Inst{23}    = offset{8};      // U bit
2534   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2535   let Inst{19-16} = addr;
2536   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2537   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2538   let DecoderMethod = "DecodeAddrMode3Instruction";
2539 }
2540
2541 let mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in {
2542 def STRD_PRE : AI3ldstidx<0b1111, 0, 1, (outs GPR:$Rn_wb),
2543                           (ins GPR:$Rt, GPR:$Rt2, addrmode3:$addr),
2544                           IndexModePre, StMiscFrm, IIC_iStore_d_ru,
2545                           "strd", "\t$Rt, $Rt2, $addr!",
2546                           "$addr.base = $Rn_wb", []> {
2547   bits<14> addr;
2548   let Inst{23}    = addr{8};      // U bit
2549   let Inst{22}    = addr{13};     // 1 == imm8, 0 == Rm
2550   let Inst{19-16} = addr{12-9};   // Rn
2551   let Inst{11-8}  = addr{7-4};    // imm7_4/zero
2552   let Inst{3-0}   = addr{3-0};    // imm3_0/Rm
2553   let DecoderMethod = "DecodeAddrMode3Instruction";
2554   let AsmMatchConverter = "cvtStrdPre";
2555 }
2556
2557 def STRD_POST: AI3ldstidx<0b1111, 0, 0, (outs GPR:$Rn_wb),
2558                           (ins GPR:$Rt, GPR:$Rt2, addr_offset_none:$addr,
2559                                am3offset:$offset),
2560                           IndexModePost, StMiscFrm, IIC_iStore_d_ru,
2561                           "strd", "\t$Rt, $Rt2, $addr, $offset",
2562                           "$addr.base = $Rn_wb", []> {
2563   bits<10> offset;
2564   bits<4> addr;
2565   let Inst{23}    = offset{8};      // U bit
2566   let Inst{22}    = offset{9};      // 1 == imm8, 0 == Rm
2567   let Inst{19-16} = addr;
2568   let Inst{11-8}  = offset{7-4};    // imm7_4/zero
2569   let Inst{3-0}   = offset{3-0};    // imm3_0/Rm
2570   let DecoderMethod = "DecodeAddrMode3Instruction";
2571 }
2572 } // mayStore = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1
2573
2574 // STRT, STRBT, and STRHT
2575
2576 def STRBT_POST_REG : AI2ldstidx<0, 1, 0, (outs GPR:$Rn_wb),
2577                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2578                    IndexModePost, StFrm, IIC_iStore_bh_ru,
2579                    "strbt", "\t$Rt, $addr, $offset",
2580                    "$addr.base = $Rn_wb", []> {
2581   // {12}     isAdd
2582   // {11-0}   imm12/Rm
2583   bits<14> offset;
2584   bits<4> addr;
2585   let Inst{25} = 1;
2586   let Inst{23} = offset{12};
2587   let Inst{21} = 1; // overwrite
2588   let Inst{19-16} = addr;
2589   let Inst{11-5} = offset{11-5};
2590   let Inst{4} = 0;
2591   let Inst{3-0} = offset{3-0};
2592   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2593 }
2594
2595 def STRBT_POST_IMM : AI2ldstidx<0, 1, 0, (outs GPR:$Rn_wb),
2596                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2597                    IndexModePost, StFrm, IIC_iStore_bh_ru,
2598                    "strbt", "\t$Rt, $addr, $offset",
2599                    "$addr.base = $Rn_wb", []> {
2600   // {12}     isAdd
2601   // {11-0}   imm12/Rm
2602   bits<14> offset;
2603   bits<4> addr;
2604   let Inst{25} = 0;
2605   let Inst{23} = offset{12};
2606   let Inst{21} = 1; // overwrite
2607   let Inst{19-16} = addr;
2608   let Inst{11-0} = offset{11-0};
2609   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2610 }
2611
2612 let mayStore = 1, neverHasSideEffects = 1 in {
2613 def STRT_POST_REG : AI2ldstidx<0, 0, 0, (outs GPR:$Rn_wb),
2614                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_reg:$offset),
2615                    IndexModePost, StFrm, IIC_iStore_ru,
2616                    "strt", "\t$Rt, $addr, $offset",
2617                    "$addr.base = $Rn_wb", []> {
2618   // {12}     isAdd
2619   // {11-0}   imm12/Rm
2620   bits<14> offset;
2621   bits<4> addr;
2622   let Inst{25} = 1;
2623   let Inst{23} = offset{12};
2624   let Inst{21} = 1; // overwrite
2625   let Inst{19-16} = addr;
2626   let Inst{11-5} = offset{11-5};
2627   let Inst{4} = 0;
2628   let Inst{3-0} = offset{3-0};
2629   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2630 }
2631
2632 def STRT_POST_IMM : AI2ldstidx<0, 0, 0, (outs GPR:$Rn_wb),
2633                    (ins GPR:$Rt, addr_offset_none:$addr, am2offset_imm:$offset),
2634                    IndexModePost, StFrm, IIC_iStore_ru,
2635                    "strt", "\t$Rt, $addr, $offset",
2636                    "$addr.base = $Rn_wb", []> {
2637   // {12}     isAdd
2638   // {11-0}   imm12/Rm
2639   bits<14> offset;
2640   bits<4> addr;
2641   let Inst{25} = 0;
2642   let Inst{23} = offset{12};
2643   let Inst{21} = 1; // overwrite
2644   let Inst{19-16} = addr;
2645   let Inst{11-0} = offset{11-0};
2646   let DecoderMethod = "DecodeAddrMode2IdxInstruction";
2647 }
2648 }
2649
2650
2651 multiclass AI3strT<bits<4> op, string opc> {
2652   def i : AI3ldstidxT<op, 0, (outs GPR:$base_wb),
2653                     (ins GPR:$Rt, addr_offset_none:$addr, postidx_imm8:$offset),
2654                     IndexModePost, StMiscFrm, IIC_iStore_bh_ru, opc,
2655                     "\t$Rt, $addr, $offset", "$addr.base = $base_wb", []> {
2656     bits<9> offset;
2657     let Inst{23} = offset{8};
2658     let Inst{22} = 1;
2659     let Inst{11-8} = offset{7-4};
2660     let Inst{3-0} = offset{3-0};
2661     let AsmMatchConverter = "cvtStExtTWriteBackImm";
2662   }
2663   def r : AI3ldstidxT<op, 0, (outs GPR:$base_wb),
2664                       (ins GPR:$Rt, addr_offset_none:$addr, postidx_reg:$Rm),
2665                       IndexModePost, StMiscFrm, IIC_iStore_bh_ru, opc,
2666                       "\t$Rt, $addr, $Rm", "$addr.base = $base_wb", []> {
2667     bits<5> Rm;
2668     let Inst{23} = Rm{4};
2669     let Inst{22} = 0;
2670     let Inst{11-8} = 0;
2671     let Inst{3-0} = Rm{3-0};
2672     let AsmMatchConverter = "cvtStExtTWriteBackReg";
2673   }
2674 }
2675
2676
2677 defm STRHT : AI3strT<0b1011, "strht">;
2678
2679
2680 //===----------------------------------------------------------------------===//
2681 //  Load / store multiple Instructions.
2682 //
2683
2684 multiclass arm_ldst_mult<string asm, string sfx, bit L_bit, bit P_bit, Format f,
2685                          InstrItinClass itin, InstrItinClass itin_upd> {
2686   // IA is the default, so no need for an explicit suffix on the
2687   // mnemonic here. Without it is the canonical spelling.
2688   def IA :
2689     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2690          IndexModeNone, f, itin,
2691          !strconcat(asm, "${p}\t$Rn, $regs", sfx), "", []> {
2692     let Inst{24-23} = 0b01;       // Increment After
2693     let Inst{22}    = P_bit;
2694     let Inst{21}    = 0;          // No writeback
2695     let Inst{20}    = L_bit;
2696   }
2697   def IA_UPD :
2698     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2699          IndexModeUpd, f, itin_upd,
2700          !strconcat(asm, "${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2701     let Inst{24-23} = 0b01;       // Increment After
2702     let Inst{22}    = P_bit;
2703     let Inst{21}    = 1;          // Writeback
2704     let Inst{20}    = L_bit;
2705
2706     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2707   }
2708   def DA :
2709     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2710          IndexModeNone, f, itin,
2711          !strconcat(asm, "da${p}\t$Rn, $regs", sfx), "", []> {
2712     let Inst{24-23} = 0b00;       // Decrement After
2713     let Inst{22}    = P_bit;
2714     let Inst{21}    = 0;          // No writeback
2715     let Inst{20}    = L_bit;
2716   }
2717   def DA_UPD :
2718     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2719          IndexModeUpd, f, itin_upd,
2720          !strconcat(asm, "da${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2721     let Inst{24-23} = 0b00;       // Decrement After
2722     let Inst{22}    = P_bit;
2723     let Inst{21}    = 1;          // Writeback
2724     let Inst{20}    = L_bit;
2725
2726     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2727   }
2728   def DB :
2729     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2730          IndexModeNone, f, itin,
2731          !strconcat(asm, "db${p}\t$Rn, $regs", sfx), "", []> {
2732     let Inst{24-23} = 0b10;       // Decrement Before
2733     let Inst{22}    = P_bit;
2734     let Inst{21}    = 0;          // No writeback
2735     let Inst{20}    = L_bit;
2736   }
2737   def DB_UPD :
2738     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2739          IndexModeUpd, f, itin_upd,
2740          !strconcat(asm, "db${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2741     let Inst{24-23} = 0b10;       // Decrement Before
2742     let Inst{22}    = P_bit;
2743     let Inst{21}    = 1;          // Writeback
2744     let Inst{20}    = L_bit;
2745
2746     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2747   }
2748   def IB :
2749     AXI4<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2750          IndexModeNone, f, itin,
2751          !strconcat(asm, "ib${p}\t$Rn, $regs", sfx), "", []> {
2752     let Inst{24-23} = 0b11;       // Increment Before
2753     let Inst{22}    = P_bit;
2754     let Inst{21}    = 0;          // No writeback
2755     let Inst{20}    = L_bit;
2756   }
2757   def IB_UPD :
2758     AXI4<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
2759          IndexModeUpd, f, itin_upd,
2760          !strconcat(asm, "ib${p}\t$Rn!, $regs", sfx), "$Rn = $wb", []> {
2761     let Inst{24-23} = 0b11;       // Increment Before
2762     let Inst{22}    = P_bit;
2763     let Inst{21}    = 1;          // Writeback
2764     let Inst{20}    = L_bit;
2765
2766     let DecoderMethod = "DecodeMemMultipleWritebackInstruction";
2767   }
2768 }
2769
2770 let neverHasSideEffects = 1 in {
2771
2772 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
2773 defm LDM : arm_ldst_mult<"ldm", "", 1, 0, LdStMulFrm, IIC_iLoad_m,
2774                          IIC_iLoad_mu>;
2775
2776 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
2777 defm STM : arm_ldst_mult<"stm", "", 0, 0, LdStMulFrm, IIC_iStore_m,
2778                          IIC_iStore_mu>;
2779
2780 } // neverHasSideEffects
2781
2782 // FIXME: remove when we have a way to marking a MI with these properties.
2783 // FIXME: Should pc be an implicit operand like PICADD, etc?
2784 let isReturn = 1, isTerminator = 1, isBarrier = 1, mayLoad = 1,
2785     hasExtraDefRegAllocReq = 1, isCodeGenOnly = 1 in
2786 def LDMIA_RET : ARMPseudoExpand<(outs GPR:$wb), (ins GPR:$Rn, pred:$p,
2787                                                  reglist:$regs, variable_ops),
2788                      4, IIC_iLoad_mBr, [],
2789                      (LDMIA_UPD GPR:$wb, GPR:$Rn, pred:$p, reglist:$regs)>,
2790       RegConstraint<"$Rn = $wb">;
2791
2792 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
2793 defm sysLDM : arm_ldst_mult<"ldm", " ^", 1, 1, LdStMulFrm, IIC_iLoad_m,
2794                                IIC_iLoad_mu>;
2795
2796 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
2797 defm sysSTM : arm_ldst_mult<"stm", " ^", 0, 1, LdStMulFrm, IIC_iStore_m,
2798                                IIC_iStore_mu>;
2799
2800
2801
2802 //===----------------------------------------------------------------------===//
2803 //  Move Instructions.
2804 //
2805
2806 let neverHasSideEffects = 1 in
2807 def MOVr : AsI1<0b1101, (outs GPR:$Rd), (ins GPR:$Rm), DPFrm, IIC_iMOVr,
2808                 "mov", "\t$Rd, $Rm", []>, UnaryDP {
2809   bits<4> Rd;
2810   bits<4> Rm;
2811
2812   let Inst{19-16} = 0b0000;
2813   let Inst{11-4} = 0b00000000;
2814   let Inst{25} = 0;
2815   let Inst{3-0} = Rm;
2816   let Inst{15-12} = Rd;
2817 }
2818
2819 def : ARMInstAlias<"movs${p} $Rd, $Rm",
2820                    (MOVr GPR:$Rd, GPR:$Rm, pred:$p, CPSR)>;
2821
2822 // A version for the smaller set of tail call registers.
2823 let neverHasSideEffects = 1 in
2824 def MOVr_TC : AsI1<0b1101, (outs tcGPR:$Rd), (ins tcGPR:$Rm), DPFrm,
2825                 IIC_iMOVr, "mov", "\t$Rd, $Rm", []>, UnaryDP {
2826   bits<4> Rd;
2827   bits<4> Rm;
2828
2829   let Inst{11-4} = 0b00000000;
2830   let Inst{25} = 0;
2831   let Inst{3-0} = Rm;
2832   let Inst{15-12} = Rd;
2833 }
2834
2835 def MOVsr : AsI1<0b1101, (outs GPRnopc:$Rd), (ins shift_so_reg_reg:$src),
2836                 DPSoRegRegFrm, IIC_iMOVsr,
2837                 "mov", "\t$Rd, $src",
2838                 [(set GPRnopc:$Rd, shift_so_reg_reg:$src)]>, UnaryDP {
2839   bits<4> Rd;
2840   bits<12> src;
2841   let Inst{15-12} = Rd;
2842   let Inst{19-16} = 0b0000;
2843   let Inst{11-8} = src{11-8};
2844   let Inst{7} = 0;
2845   let Inst{6-5} = src{6-5};
2846   let Inst{4} = 1;
2847   let Inst{3-0} = src{3-0};
2848   let Inst{25} = 0;
2849 }
2850
2851 def MOVsi : AsI1<0b1101, (outs GPR:$Rd), (ins shift_so_reg_imm:$src),
2852                 DPSoRegImmFrm, IIC_iMOVsr,
2853                 "mov", "\t$Rd, $src", [(set GPR:$Rd, shift_so_reg_imm:$src)]>,
2854                 UnaryDP {
2855   bits<4> Rd;
2856   bits<12> src;
2857   let Inst{15-12} = Rd;
2858   let Inst{19-16} = 0b0000;
2859   let Inst{11-5} = src{11-5};
2860   let Inst{4} = 0;
2861   let Inst{3-0} = src{3-0};
2862   let Inst{25} = 0;
2863 }
2864
2865 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
2866 def MOVi : AsI1<0b1101, (outs GPR:$Rd), (ins so_imm:$imm), DPFrm, IIC_iMOVi,
2867                 "mov", "\t$Rd, $imm", [(set GPR:$Rd, so_imm:$imm)]>, UnaryDP {
2868   bits<4> Rd;
2869   bits<12> imm;
2870   let Inst{25} = 1;
2871   let Inst{15-12} = Rd;
2872   let Inst{19-16} = 0b0000;
2873   let Inst{11-0} = imm;
2874 }
2875
2876 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
2877 def MOVi16 : AI1<0b1000, (outs GPR:$Rd), (ins imm0_65535_expr:$imm),
2878                  DPFrm, IIC_iMOVi,
2879                  "movw", "\t$Rd, $imm",
2880                  [(set GPR:$Rd, imm0_65535:$imm)]>,
2881                  Requires<[IsARM, HasV6T2]>, UnaryDP {
2882   bits<4> Rd;
2883   bits<16> imm;
2884   let Inst{15-12} = Rd;
2885   let Inst{11-0}  = imm{11-0};
2886   let Inst{19-16} = imm{15-12};
2887   let Inst{20} = 0;
2888   let Inst{25} = 1;
2889   let DecoderMethod = "DecodeArmMOVTWInstruction";
2890 }
2891
2892 def : InstAlias<"mov${p} $Rd, $imm",
2893                 (MOVi16 GPR:$Rd, imm0_65535_expr:$imm, pred:$p)>,
2894         Requires<[IsARM]>;
2895
2896 def MOVi16_ga_pcrel : PseudoInst<(outs GPR:$Rd),
2897                                 (ins i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
2898
2899 let Constraints = "$src = $Rd" in {
2900 def MOVTi16 : AI1<0b1010, (outs GPRnopc:$Rd),
2901                   (ins GPR:$src, imm0_65535_expr:$imm),
2902                   DPFrm, IIC_iMOVi,
2903                   "movt", "\t$Rd, $imm",
2904                   [(set GPRnopc:$Rd,
2905                         (or (and GPR:$src, 0xffff),
2906                             lo16AllZero:$imm))]>, UnaryDP,
2907                   Requires<[IsARM, HasV6T2]> {
2908   bits<4> Rd;
2909   bits<16> imm;
2910   let Inst{15-12} = Rd;
2911   let Inst{11-0}  = imm{11-0};
2912   let Inst{19-16} = imm{15-12};
2913   let Inst{20} = 0;
2914   let Inst{25} = 1;
2915   let DecoderMethod = "DecodeArmMOVTWInstruction";
2916 }
2917
2918 def MOVTi16_ga_pcrel : PseudoInst<(outs GPR:$Rd),
2919                       (ins GPR:$src, i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
2920
2921 } // Constraints
2922
2923 def : ARMPat<(or GPR:$src, 0xffff0000), (MOVTi16 GPR:$src, 0xffff)>,
2924       Requires<[IsARM, HasV6T2]>;
2925
2926 let Uses = [CPSR] in
2927 def RRX: PseudoInst<(outs GPR:$Rd), (ins GPR:$Rm), IIC_iMOVsi,
2928                     [(set GPR:$Rd, (ARMrrx GPR:$Rm))]>, UnaryDP,
2929                     Requires<[IsARM]>;
2930
2931 // These aren't really mov instructions, but we have to define them this way
2932 // due to flag operands.
2933
2934 let Defs = [CPSR] in {
2935 def MOVsrl_flag : PseudoInst<(outs GPR:$dst), (ins GPR:$src), IIC_iMOVsi,
2936                       [(set GPR:$dst, (ARMsrl_flag GPR:$src))]>, UnaryDP,
2937                       Requires<[IsARM]>;
2938 def MOVsra_flag : PseudoInst<(outs GPR:$dst), (ins GPR:$src), IIC_iMOVsi,
2939                       [(set GPR:$dst, (ARMsra_flag GPR:$src))]>, UnaryDP,
2940                       Requires<[IsARM]>;
2941 }
2942
2943 //===----------------------------------------------------------------------===//
2944 //  Extend Instructions.
2945 //
2946
2947 // Sign extenders
2948
2949 def SXTB  : AI_ext_rrot<0b01101010,
2950                          "sxtb", UnOpFrag<(sext_inreg node:$Src, i8)>>;
2951 def SXTH  : AI_ext_rrot<0b01101011,
2952                          "sxth", UnOpFrag<(sext_inreg node:$Src, i16)>>;
2953
2954 def SXTAB : AI_exta_rrot<0b01101010,
2955                "sxtab", BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS, i8))>>;
2956 def SXTAH : AI_exta_rrot<0b01101011,
2957                "sxtah", BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS,i16))>>;
2958
2959 def SXTB16  : AI_ext_rrot_np<0b01101000, "sxtb16">;
2960
2961 def SXTAB16 : AI_exta_rrot_np<0b01101000, "sxtab16">;
2962
2963 // Zero extenders
2964
2965 let AddedComplexity = 16 in {
2966 def UXTB   : AI_ext_rrot<0b01101110,
2967                           "uxtb"  , UnOpFrag<(and node:$Src, 0x000000FF)>>;
2968 def UXTH   : AI_ext_rrot<0b01101111,
2969                           "uxth"  , UnOpFrag<(and node:$Src, 0x0000FFFF)>>;
2970 def UXTB16 : AI_ext_rrot<0b01101100,
2971                           "uxtb16", UnOpFrag<(and node:$Src, 0x00FF00FF)>>;
2972
2973 // FIXME: This pattern incorrectly assumes the shl operator is a rotate.
2974 //        The transformation should probably be done as a combiner action
2975 //        instead so we can include a check for masking back in the upper
2976 //        eight bits of the source into the lower eight bits of the result.
2977 //def : ARMV6Pat<(and (shl GPR:$Src, (i32 8)), 0xFF00FF),
2978 //               (UXTB16r_rot GPR:$Src, 3)>;
2979 def : ARMV6Pat<(and (srl GPR:$Src, (i32 8)), 0xFF00FF),
2980                (UXTB16 GPR:$Src, 1)>;
2981
2982 def UXTAB : AI_exta_rrot<0b01101110, "uxtab",
2983                         BinOpFrag<(add node:$LHS, (and node:$RHS, 0x00FF))>>;
2984 def UXTAH : AI_exta_rrot<0b01101111, "uxtah",
2985                         BinOpFrag<(add node:$LHS, (and node:$RHS, 0xFFFF))>>;
2986 }
2987
2988 // This isn't safe in general, the add is two 16-bit units, not a 32-bit add.
2989 def UXTAB16 : AI_exta_rrot_np<0b01101100, "uxtab16">;
2990
2991
2992 def SBFX  : I<(outs GPRnopc:$Rd),
2993               (ins GPRnopc:$Rn, imm0_31:$lsb, imm1_32:$width),
2994                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
2995                "sbfx", "\t$Rd, $Rn, $lsb, $width", "", []>,
2996                Requires<[IsARM, HasV6T2]> {
2997   bits<4> Rd;
2998   bits<4> Rn;
2999   bits<5> lsb;
3000   bits<5> width;
3001   let Inst{27-21} = 0b0111101;
3002   let Inst{6-4}   = 0b101;
3003   let Inst{20-16} = width;
3004   let Inst{15-12} = Rd;
3005   let Inst{11-7}  = lsb;
3006   let Inst{3-0}   = Rn;
3007 }
3008
3009 def UBFX  : I<(outs GPR:$Rd),
3010               (ins GPR:$Rn, imm0_31:$lsb, imm1_32:$width),
3011                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3012                "ubfx", "\t$Rd, $Rn, $lsb, $width", "", []>,
3013                Requires<[IsARM, HasV6T2]> {
3014   bits<4> Rd;
3015   bits<4> Rn;
3016   bits<5> lsb;
3017   bits<5> width;
3018   let Inst{27-21} = 0b0111111;
3019   let Inst{6-4}   = 0b101;
3020   let Inst{20-16} = width;
3021   let Inst{15-12} = Rd;
3022   let Inst{11-7}  = lsb;
3023   let Inst{3-0}   = Rn;
3024 }
3025
3026 //===----------------------------------------------------------------------===//
3027 //  Arithmetic Instructions.
3028 //
3029
3030 defm ADD  : AsI1_bin_irs<0b0100, "add",
3031                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3032                          BinOpFrag<(add  node:$LHS, node:$RHS)>, "ADD", 1>;
3033 defm SUB  : AsI1_bin_irs<0b0010, "sub",
3034                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3035                          BinOpFrag<(sub  node:$LHS, node:$RHS)>, "SUB">;
3036
3037 // ADD and SUB with 's' bit set.
3038 //
3039 // Currently, ADDS/SUBS are pseudo opcodes that exist only in the
3040 // selection DAG. They are "lowered" to real ADD/SUB opcodes by
3041 // AdjustInstrPostInstrSelection where we determine whether or not to
3042 // set the "s" bit based on CPSR liveness.
3043 //
3044 // FIXME: Eliminate ADDS/SUBS pseudo opcodes after adding tablegen
3045 // support for an optional CPSR definition that corresponds to the DAG
3046 // node's second value. We can then eliminate the implicit def of CPSR.
3047 defm ADDS : AsI1_bin_s_irs<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3048                            BinOpFrag<(ARMaddc node:$LHS, node:$RHS)>, 1>;
3049 defm SUBS : AsI1_bin_s_irs<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3050                            BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
3051
3052 defm ADC : AI1_adde_sube_irs<0b0101, "adc",
3053                   BinOpWithFlagFrag<(ARMadde node:$LHS, node:$RHS, node:$FLAG)>,
3054                           "ADC", 1>;
3055 defm SBC : AI1_adde_sube_irs<0b0110, "sbc",
3056                   BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>,
3057                           "SBC">;
3058
3059 defm RSB  : AsI1_rbin_irs <0b0011, "rsb",
3060                          IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3061                          BinOpFrag<(sub node:$LHS, node:$RHS)>, "RSB">;
3062
3063 // FIXME: Eliminate them if we can write def : Pat patterns which defines
3064 // CPSR and the implicit def of CPSR is not needed.
3065 defm RSBS : AsI1_rbin_s_is<IIC_iALUi, IIC_iALUr, IIC_iALUsr,
3066                            BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
3067
3068 defm RSC : AI1_rsc_irs<0b0111, "rsc",
3069                   BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>,
3070                        "RSC">;
3071
3072 // (sub X, imm) gets canonicalized to (add X, -imm).  Match this form.
3073 // The assume-no-carry-in form uses the negation of the input since add/sub
3074 // assume opposite meanings of the carry flag (i.e., carry == !borrow).
3075 // See the definition of AddWithCarry() in the ARM ARM A2.2.1 for the gory
3076 // details.
3077 def : ARMPat<(add     GPR:$src, so_imm_neg:$imm),
3078              (SUBri   GPR:$src, so_imm_neg:$imm)>;
3079 def : ARMPat<(ARMaddc GPR:$src, so_imm_neg:$imm),
3080              (SUBSri  GPR:$src, so_imm_neg:$imm)>;
3081
3082 def : ARMPat<(add     GPR:$src, imm0_65535_neg:$imm),
3083              (SUBrr   GPR:$src, (MOVi16 (imm_neg_XFORM imm:$imm)))>;
3084 def : ARMPat<(ARMaddc GPR:$src, imm0_65535_neg:$imm),
3085              (SUBSrr  GPR:$src, (MOVi16 (imm_neg_XFORM imm:$imm)))>;
3086
3087 // The with-carry-in form matches bitwise not instead of the negation.
3088 // Effectively, the inverse interpretation of the carry flag already accounts
3089 // for part of the negation.
3090 def : ARMPat<(ARMadde GPR:$src, so_imm_not:$imm, CPSR),
3091              (SBCri   GPR:$src, so_imm_not:$imm)>;
3092
3093 // Note: These are implemented in C++ code, because they have to generate
3094 // ADD/SUBrs instructions, which use a complex pattern that a xform function
3095 // cannot produce.
3096 // (mul X, 2^n+1) -> (add (X << n), X)
3097 // (mul X, 2^n-1) -> (rsb X, (X << n))
3098
3099 // ARM Arithmetic Instruction
3100 // GPR:$dst = GPR:$a op GPR:$b
3101 class AAI<bits<8> op27_20, bits<8> op11_4, string opc,
3102           list<dag> pattern = [],
3103           dag iops = (ins GPRnopc:$Rn, GPRnopc:$Rm),
3104           string asm = "\t$Rd, $Rn, $Rm">
3105   : AI<(outs GPRnopc:$Rd), iops, DPFrm, IIC_iALUr, opc, asm, pattern> {
3106   bits<4> Rn;
3107   bits<4> Rd;
3108   bits<4> Rm;
3109   let Inst{27-20} = op27_20;
3110   let Inst{11-4} = op11_4;
3111   let Inst{19-16} = Rn;
3112   let Inst{15-12} = Rd;
3113   let Inst{3-0}   = Rm;
3114
3115   let Unpredictable{11-8} = 0b1111;
3116 }
3117
3118 // Saturating add/subtract
3119
3120 def QADD    : AAI<0b00010000, 0b00000101, "qadd",
3121                   [(set GPRnopc:$Rd, (int_arm_qadd GPRnopc:$Rm, GPRnopc:$Rn))],
3122                   (ins GPRnopc:$Rm, GPRnopc:$Rn), "\t$Rd, $Rm, $Rn">;
3123 def QSUB    : AAI<0b00010010, 0b00000101, "qsub",
3124                   [(set GPRnopc:$Rd, (int_arm_qsub GPRnopc:$Rm, GPRnopc:$Rn))],
3125                   (ins GPRnopc:$Rm, GPRnopc:$Rn), "\t$Rd, $Rm, $Rn">;
3126 def QDADD   : AAI<0b00010100, 0b00000101, "qdadd", [],
3127                   (ins GPRnopc:$Rm, GPRnopc:$Rn),
3128                   "\t$Rd, $Rm, $Rn">;
3129 def QDSUB   : AAI<0b00010110, 0b00000101, "qdsub", [],
3130                   (ins GPRnopc:$Rm, GPRnopc:$Rn),
3131                   "\t$Rd, $Rm, $Rn">;
3132
3133 def QADD16  : AAI<0b01100010, 0b11110001, "qadd16">;
3134 def QADD8   : AAI<0b01100010, 0b11111001, "qadd8">;
3135 def QASX    : AAI<0b01100010, 0b11110011, "qasx">;
3136 def QSAX    : AAI<0b01100010, 0b11110101, "qsax">;
3137 def QSUB16  : AAI<0b01100010, 0b11110111, "qsub16">;
3138 def QSUB8   : AAI<0b01100010, 0b11111111, "qsub8">;
3139 def UQADD16 : AAI<0b01100110, 0b11110001, "uqadd16">;
3140 def UQADD8  : AAI<0b01100110, 0b11111001, "uqadd8">;
3141 def UQASX   : AAI<0b01100110, 0b11110011, "uqasx">;
3142 def UQSAX   : AAI<0b01100110, 0b11110101, "uqsax">;
3143 def UQSUB16 : AAI<0b01100110, 0b11110111, "uqsub16">;
3144 def UQSUB8  : AAI<0b01100110, 0b11111111, "uqsub8">;
3145
3146 // Signed/Unsigned add/subtract
3147
3148 def SASX   : AAI<0b01100001, 0b11110011, "sasx">;
3149 def SADD16 : AAI<0b01100001, 0b11110001, "sadd16">;
3150 def SADD8  : AAI<0b01100001, 0b11111001, "sadd8">;
3151 def SSAX   : AAI<0b01100001, 0b11110101, "ssax">;
3152 def SSUB16 : AAI<0b01100001, 0b11110111, "ssub16">;
3153 def SSUB8  : AAI<0b01100001, 0b11111111, "ssub8">;
3154 def UASX   : AAI<0b01100101, 0b11110011, "uasx">;
3155 def UADD16 : AAI<0b01100101, 0b11110001, "uadd16">;
3156 def UADD8  : AAI<0b01100101, 0b11111001, "uadd8">;
3157 def USAX   : AAI<0b01100101, 0b11110101, "usax">;
3158 def USUB16 : AAI<0b01100101, 0b11110111, "usub16">;
3159 def USUB8  : AAI<0b01100101, 0b11111111, "usub8">;
3160
3161 // Signed/Unsigned halving add/subtract
3162
3163 def SHASX   : AAI<0b01100011, 0b11110011, "shasx">;
3164 def SHADD16 : AAI<0b01100011, 0b11110001, "shadd16">;
3165 def SHADD8  : AAI<0b01100011, 0b11111001, "shadd8">;
3166 def SHSAX   : AAI<0b01100011, 0b11110101, "shsax">;
3167 def SHSUB16 : AAI<0b01100011, 0b11110111, "shsub16">;
3168 def SHSUB8  : AAI<0b01100011, 0b11111111, "shsub8">;
3169 def UHASX   : AAI<0b01100111, 0b11110011, "uhasx">;
3170 def UHADD16 : AAI<0b01100111, 0b11110001, "uhadd16">;
3171 def UHADD8  : AAI<0b01100111, 0b11111001, "uhadd8">;
3172 def UHSAX   : AAI<0b01100111, 0b11110101, "uhsax">;
3173 def UHSUB16 : AAI<0b01100111, 0b11110111, "uhsub16">;
3174 def UHSUB8  : AAI<0b01100111, 0b11111111, "uhsub8">;
3175
3176 // Unsigned Sum of Absolute Differences [and Accumulate].
3177
3178 def USAD8  : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3179                 MulFrm /* for convenience */, NoItinerary, "usad8",
3180                 "\t$Rd, $Rn, $Rm", []>,
3181              Requires<[IsARM, HasV6]> {
3182   bits<4> Rd;
3183   bits<4> Rn;
3184   bits<4> Rm;
3185   let Inst{27-20} = 0b01111000;
3186   let Inst{15-12} = 0b1111;
3187   let Inst{7-4} = 0b0001;
3188   let Inst{19-16} = Rd;
3189   let Inst{11-8} = Rm;
3190   let Inst{3-0} = Rn;
3191 }
3192 def USADA8 : AI<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3193                 MulFrm /* for convenience */, NoItinerary, "usada8",
3194                 "\t$Rd, $Rn, $Rm, $Ra", []>,
3195              Requires<[IsARM, HasV6]> {
3196   bits<4> Rd;
3197   bits<4> Rn;
3198   bits<4> Rm;
3199   bits<4> Ra;
3200   let Inst{27-20} = 0b01111000;
3201   let Inst{7-4} = 0b0001;
3202   let Inst{19-16} = Rd;
3203   let Inst{15-12} = Ra;
3204   let Inst{11-8} = Rm;
3205   let Inst{3-0} = Rn;
3206 }
3207
3208 // Signed/Unsigned saturate
3209
3210 def SSAT : AI<(outs GPRnopc:$Rd),
3211               (ins imm1_32:$sat_imm, GPRnopc:$Rn, shift_imm:$sh),
3212               SatFrm, NoItinerary, "ssat", "\t$Rd, $sat_imm, $Rn$sh", []> {
3213   bits<4> Rd;
3214   bits<5> sat_imm;
3215   bits<4> Rn;
3216   bits<8> sh;
3217   let Inst{27-21} = 0b0110101;
3218   let Inst{5-4} = 0b01;
3219   let Inst{20-16} = sat_imm;
3220   let Inst{15-12} = Rd;
3221   let Inst{11-7} = sh{4-0};
3222   let Inst{6} = sh{5};
3223   let Inst{3-0} = Rn;
3224 }
3225
3226 def SSAT16 : AI<(outs GPRnopc:$Rd),
3227                 (ins imm1_16:$sat_imm, GPRnopc:$Rn), SatFrm,
3228                 NoItinerary, "ssat16", "\t$Rd, $sat_imm, $Rn", []> {
3229   bits<4> Rd;
3230   bits<4> sat_imm;
3231   bits<4> Rn;
3232   let Inst{27-20} = 0b01101010;
3233   let Inst{11-4} = 0b11110011;
3234   let Inst{15-12} = Rd;
3235   let Inst{19-16} = sat_imm;
3236   let Inst{3-0} = Rn;
3237 }
3238
3239 def USAT : AI<(outs GPRnopc:$Rd),
3240               (ins imm0_31:$sat_imm, GPRnopc:$Rn, shift_imm:$sh),
3241               SatFrm, NoItinerary, "usat", "\t$Rd, $sat_imm, $Rn$sh", []> {
3242   bits<4> Rd;
3243   bits<5> sat_imm;
3244   bits<4> Rn;
3245   bits<8> sh;
3246   let Inst{27-21} = 0b0110111;
3247   let Inst{5-4} = 0b01;
3248   let Inst{15-12} = Rd;
3249   let Inst{11-7} = sh{4-0};
3250   let Inst{6} = sh{5};
3251   let Inst{20-16} = sat_imm;
3252   let Inst{3-0} = Rn;
3253 }
3254
3255 def USAT16 : AI<(outs GPRnopc:$Rd),
3256                 (ins imm0_15:$sat_imm, GPRnopc:$Rn), SatFrm,
3257                 NoItinerary, "usat16", "\t$Rd, $sat_imm, $Rn", []> {
3258   bits<4> Rd;
3259   bits<4> sat_imm;
3260   bits<4> Rn;
3261   let Inst{27-20} = 0b01101110;
3262   let Inst{11-4} = 0b11110011;
3263   let Inst{15-12} = Rd;
3264   let Inst{19-16} = sat_imm;
3265   let Inst{3-0} = Rn;
3266 }
3267
3268 def : ARMV6Pat<(int_arm_ssat GPRnopc:$a, imm:$pos),
3269                (SSAT imm:$pos, GPRnopc:$a, 0)>;
3270 def : ARMV6Pat<(int_arm_usat GPRnopc:$a, imm:$pos),
3271                (USAT imm:$pos, GPRnopc:$a, 0)>;
3272
3273 //===----------------------------------------------------------------------===//
3274 //  Bitwise Instructions.
3275 //
3276
3277 defm AND   : AsI1_bin_irs<0b0000, "and",
3278                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3279                           BinOpFrag<(and node:$LHS, node:$RHS)>, "AND", 1>;
3280 defm ORR   : AsI1_bin_irs<0b1100, "orr",
3281                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3282                           BinOpFrag<(or  node:$LHS, node:$RHS)>, "ORR", 1>;
3283 defm EOR   : AsI1_bin_irs<0b0001, "eor",
3284                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3285                           BinOpFrag<(xor node:$LHS, node:$RHS)>, "EOR", 1>;
3286 defm BIC   : AsI1_bin_irs<0b1110, "bic",
3287                           IIC_iBITi, IIC_iBITr, IIC_iBITsr,
3288                           BinOpFrag<(and node:$LHS, (not node:$RHS))>, "BIC">;
3289
3290 // FIXME: bf_inv_mask_imm should be two operands, the lsb and the msb, just
3291 // like in the actual instruction encoding. The complexity of mapping the mask
3292 // to the lsb/msb pair should be handled by ISel, not encapsulated in the
3293 // instruction description.
3294 def BFC    : I<(outs GPR:$Rd), (ins GPR:$src, bf_inv_mask_imm:$imm),
3295                AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3296                "bfc", "\t$Rd, $imm", "$src = $Rd",
3297                [(set GPR:$Rd, (and GPR:$src, bf_inv_mask_imm:$imm))]>,
3298                Requires<[IsARM, HasV6T2]> {
3299   bits<4> Rd;
3300   bits<10> imm;
3301   let Inst{27-21} = 0b0111110;
3302   let Inst{6-0}   = 0b0011111;
3303   let Inst{15-12} = Rd;
3304   let Inst{11-7}  = imm{4-0}; // lsb
3305   let Inst{20-16} = imm{9-5}; // msb
3306 }
3307
3308 // A8.6.18  BFI - Bitfield insert (Encoding A1)
3309 def BFI:I<(outs GPRnopc:$Rd), (ins GPRnopc:$src, GPR:$Rn, bf_inv_mask_imm:$imm),
3310           AddrMode1, 4, IndexModeNone, DPFrm, IIC_iUNAsi,
3311           "bfi", "\t$Rd, $Rn, $imm", "$src = $Rd",
3312           [(set GPRnopc:$Rd, (ARMbfi GPRnopc:$src, GPR:$Rn,
3313                            bf_inv_mask_imm:$imm))]>,
3314           Requires<[IsARM, HasV6T2]> {
3315   bits<4> Rd;
3316   bits<4> Rn;
3317   bits<10> imm;
3318   let Inst{27-21} = 0b0111110;
3319   let Inst{6-4}   = 0b001; // Rn: Inst{3-0} != 15
3320   let Inst{15-12} = Rd;
3321   let Inst{11-7}  = imm{4-0}; // lsb
3322   let Inst{20-16} = imm{9-5}; // width
3323   let Inst{3-0}   = Rn;
3324 }
3325
3326 def  MVNr  : AsI1<0b1111, (outs GPR:$Rd), (ins GPR:$Rm), DPFrm, IIC_iMVNr,
3327                   "mvn", "\t$Rd, $Rm",
3328                   [(set GPR:$Rd, (not GPR:$Rm))]>, UnaryDP {
3329   bits<4> Rd;
3330   bits<4> Rm;
3331   let Inst{25} = 0;
3332   let Inst{19-16} = 0b0000;
3333   let Inst{11-4} = 0b00000000;
3334   let Inst{15-12} = Rd;
3335   let Inst{3-0} = Rm;
3336 }
3337 def  MVNsi  : AsI1<0b1111, (outs GPR:$Rd), (ins so_reg_imm:$shift),
3338                   DPSoRegImmFrm, IIC_iMVNsr, "mvn", "\t$Rd, $shift",
3339                   [(set GPR:$Rd, (not so_reg_imm:$shift))]>, UnaryDP {
3340   bits<4> Rd;
3341   bits<12> shift;
3342   let Inst{25} = 0;
3343   let Inst{19-16} = 0b0000;
3344   let Inst{15-12} = Rd;
3345   let Inst{11-5} = shift{11-5};
3346   let Inst{4} = 0;
3347   let Inst{3-0} = shift{3-0};
3348 }
3349 def  MVNsr  : AsI1<0b1111, (outs GPR:$Rd), (ins so_reg_reg:$shift),
3350                   DPSoRegRegFrm, IIC_iMVNsr, "mvn", "\t$Rd, $shift",
3351                   [(set GPR:$Rd, (not so_reg_reg:$shift))]>, UnaryDP {
3352   bits<4> Rd;
3353   bits<12> shift;
3354   let Inst{25} = 0;
3355   let Inst{19-16} = 0b0000;
3356   let Inst{15-12} = Rd;
3357   let Inst{11-8} = shift{11-8};
3358   let Inst{7} = 0;
3359   let Inst{6-5} = shift{6-5};
3360   let Inst{4} = 1;
3361   let Inst{3-0} = shift{3-0};
3362 }
3363 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
3364 def  MVNi  : AsI1<0b1111, (outs GPR:$Rd), (ins so_imm:$imm), DPFrm,
3365                   IIC_iMVNi, "mvn", "\t$Rd, $imm",
3366                   [(set GPR:$Rd, so_imm_not:$imm)]>,UnaryDP {
3367   bits<4> Rd;
3368   bits<12> imm;
3369   let Inst{25} = 1;
3370   let Inst{19-16} = 0b0000;
3371   let Inst{15-12} = Rd;
3372   let Inst{11-0} = imm;
3373 }
3374
3375 def : ARMPat<(and   GPR:$src, so_imm_not:$imm),
3376              (BICri GPR:$src, so_imm_not:$imm)>;
3377
3378 //===----------------------------------------------------------------------===//
3379 //  Multiply Instructions.
3380 //
3381 class AsMul1I32<bits<7> opcod, dag oops, dag iops, InstrItinClass itin,
3382              string opc, string asm, list<dag> pattern>
3383   : AsMul1I<opcod, oops, iops, itin, opc, asm, pattern> {
3384   bits<4> Rd;
3385   bits<4> Rm;
3386   bits<4> Rn;
3387   let Inst{19-16} = Rd;
3388   let Inst{11-8}  = Rm;
3389   let Inst{3-0}   = Rn;
3390 }
3391 class AsMul1I64<bits<7> opcod, dag oops, dag iops, InstrItinClass itin,
3392              string opc, string asm, list<dag> pattern>
3393   : AsMul1I<opcod, oops, iops, itin, opc, asm, pattern> {
3394   bits<4> RdLo;
3395   bits<4> RdHi;
3396   bits<4> Rm;
3397   bits<4> Rn;
3398   let Inst{19-16} = RdHi;
3399   let Inst{15-12} = RdLo;
3400   let Inst{11-8}  = Rm;
3401   let Inst{3-0}   = Rn;
3402 }
3403
3404 // FIXME: The v5 pseudos are only necessary for the additional Constraint
3405 //        property. Remove them when it's possible to add those properties
3406 //        on an individual MachineInstr, not just an instruction description.
3407 let isCommutable = 1, TwoOperandAliasConstraint = "$Rn = $Rd" in {
3408 def MUL : AsMul1I32<0b0000000, (outs GPRnopc:$Rd),
3409                     (ins GPRnopc:$Rn, GPRnopc:$Rm),
3410                     IIC_iMUL32, "mul", "\t$Rd, $Rn, $Rm",
3411                   [(set GPRnopc:$Rd, (mul GPRnopc:$Rn, GPRnopc:$Rm))]>,
3412                   Requires<[IsARM, HasV6]> {
3413   let Inst{15-12} = 0b0000;
3414   let Unpredictable{15-12} = 0b1111;
3415 }
3416
3417 let Constraints = "@earlyclobber $Rd" in
3418 def MULv5: ARMPseudoExpand<(outs GPRnopc:$Rd), (ins GPRnopc:$Rn, GPRnopc:$Rm,
3419                                                     pred:$p, cc_out:$s),
3420                            4, IIC_iMUL32,
3421                [(set GPRnopc:$Rd, (mul GPRnopc:$Rn, GPRnopc:$Rm))],
3422                (MUL GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p, cc_out:$s)>,
3423                Requires<[IsARM, NoV6]>;
3424 }
3425
3426 def MLA  : AsMul1I32<0b0000001, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3427                      IIC_iMAC32, "mla", "\t$Rd, $Rn, $Rm, $Ra",
3428                    [(set GPR:$Rd, (add (mul GPR:$Rn, GPR:$Rm), GPR:$Ra))]>,
3429                    Requires<[IsARM, HasV6]> {
3430   bits<4> Ra;
3431   let Inst{15-12} = Ra;
3432 }
3433
3434 let Constraints = "@earlyclobber $Rd" in
3435 def MLAv5: ARMPseudoExpand<(outs GPR:$Rd),
3436                            (ins GPR:$Rn, GPR:$Rm, GPR:$Ra, pred:$p, cc_out:$s),
3437                            4, IIC_iMAC32,
3438                         [(set GPR:$Rd, (add (mul GPR:$Rn, GPR:$Rm), GPR:$Ra))],
3439                   (MLA GPR:$Rd, GPR:$Rn, GPR:$Rm, GPR:$Ra, pred:$p, cc_out:$s)>,
3440                         Requires<[IsARM, NoV6]>;
3441
3442 def MLS  : AMul1I<0b0000011, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3443                    IIC_iMAC32, "mls", "\t$Rd, $Rn, $Rm, $Ra",
3444                    [(set GPR:$Rd, (sub GPR:$Ra, (mul GPR:$Rn, GPR:$Rm)))]>,
3445                    Requires<[IsARM, HasV6T2]> {
3446   bits<4> Rd;
3447   bits<4> Rm;
3448   bits<4> Rn;
3449   bits<4> Ra;
3450   let Inst{19-16} = Rd;
3451   let Inst{15-12} = Ra;
3452   let Inst{11-8}  = Rm;
3453   let Inst{3-0}   = Rn;
3454 }
3455
3456 // Extra precision multiplies with low / high results
3457 let neverHasSideEffects = 1 in {
3458 let isCommutable = 1 in {
3459 def SMULL : AsMul1I64<0b0000110, (outs GPR:$RdLo, GPR:$RdHi),
3460                                  (ins GPR:$Rn, GPR:$Rm), IIC_iMUL64,
3461                     "smull", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3462                     Requires<[IsARM, HasV6]>;
3463
3464 def UMULL : AsMul1I64<0b0000100, (outs GPR:$RdLo, GPR:$RdHi),
3465                                  (ins GPR:$Rn, GPR:$Rm), IIC_iMUL64,
3466                     "umull", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3467                     Requires<[IsARM, HasV6]>;
3468
3469 let Constraints = "@earlyclobber $RdLo,@earlyclobber $RdHi" in {
3470 def SMULLv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3471                             (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3472                             4, IIC_iMUL64, [],
3473           (SMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3474                            Requires<[IsARM, NoV6]>;
3475
3476 def UMULLv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3477                             (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3478                             4, IIC_iMUL64, [],
3479           (UMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3480                            Requires<[IsARM, NoV6]>;
3481 }
3482 }
3483
3484 // Multiply + accumulate
3485 def SMLAL : AsMul1I64<0b0000111, (outs GPR:$RdLo, GPR:$RdHi),
3486                                (ins GPR:$Rn, GPR:$Rm), IIC_iMAC64,
3487                     "smlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3488                     Requires<[IsARM, HasV6]>;
3489 def UMLAL : AsMul1I64<0b0000101, (outs GPR:$RdLo, GPR:$RdHi),
3490                                (ins GPR:$Rn, GPR:$Rm), IIC_iMAC64,
3491                     "umlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3492                     Requires<[IsARM, HasV6]>;
3493
3494 def UMAAL : AMul1I <0b0000010, (outs GPR:$RdLo, GPR:$RdHi),
3495                                (ins GPR:$Rn, GPR:$Rm), IIC_iMAC64,
3496                     "umaal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3497                     Requires<[IsARM, HasV6]> {
3498   bits<4> RdLo;
3499   bits<4> RdHi;
3500   bits<4> Rm;
3501   bits<4> Rn;
3502   let Inst{19-16} = RdHi;
3503   let Inst{15-12} = RdLo;
3504   let Inst{11-8}  = Rm;
3505   let Inst{3-0}   = Rn;
3506 }
3507
3508 let Constraints = "@earlyclobber $RdLo,@earlyclobber $RdHi" in {
3509 def SMLALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3510                               (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3511                               4, IIC_iMAC64, [],
3512           (SMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3513                            Requires<[IsARM, NoV6]>;
3514 def UMLALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3515                               (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
3516                               4, IIC_iMAC64, [],
3517           (UMLAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
3518                            Requires<[IsARM, NoV6]>;
3519 def UMAALv5 : ARMPseudoExpand<(outs GPR:$RdLo, GPR:$RdHi),
3520                               (ins GPR:$Rn, GPR:$Rm, pred:$p),
3521                               4, IIC_iMAC64, [],
3522           (UMAAL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p)>,
3523                            Requires<[IsARM, NoV6]>;
3524 }
3525
3526 } // neverHasSideEffects
3527
3528 // Most significant word multiply
3529 def SMMUL : AMul2I <0b0111010, 0b0001, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3530                IIC_iMUL32, "smmul", "\t$Rd, $Rn, $Rm",
3531                [(set GPR:$Rd, (mulhs GPR:$Rn, GPR:$Rm))]>,
3532             Requires<[IsARM, HasV6]> {
3533   let Inst{15-12} = 0b1111;
3534 }
3535
3536 def SMMULR : AMul2I <0b0111010, 0b0011, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3537                IIC_iMUL32, "smmulr", "\t$Rd, $Rn, $Rm", []>,
3538             Requires<[IsARM, HasV6]> {
3539   let Inst{15-12} = 0b1111;
3540 }
3541
3542 def SMMLA : AMul2Ia <0b0111010, 0b0001, (outs GPR:$Rd),
3543                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3544                IIC_iMAC32, "smmla", "\t$Rd, $Rn, $Rm, $Ra",
3545                [(set GPR:$Rd, (add (mulhs GPR:$Rn, GPR:$Rm), GPR:$Ra))]>,
3546             Requires<[IsARM, HasV6]>;
3547
3548 def SMMLAR : AMul2Ia <0b0111010, 0b0011, (outs GPR:$Rd),
3549                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3550                IIC_iMAC32, "smmlar", "\t$Rd, $Rn, $Rm, $Ra", []>,
3551             Requires<[IsARM, HasV6]>;
3552
3553 def SMMLS : AMul2Ia <0b0111010, 0b1101, (outs GPR:$Rd),
3554                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3555                IIC_iMAC32, "smmls", "\t$Rd, $Rn, $Rm, $Ra", []>,
3556             Requires<[IsARM, HasV6]>;
3557
3558 def SMMLSR : AMul2Ia <0b0111010, 0b1111, (outs GPR:$Rd),
3559                (ins GPR:$Rn, GPR:$Rm, GPR:$Ra),
3560                IIC_iMAC32, "smmlsr", "\t$Rd, $Rn, $Rm, $Ra", []>,
3561             Requires<[IsARM, HasV6]>;
3562
3563 multiclass AI_smul<string opc, PatFrag opnode> {
3564   def BB : AMulxyI<0b0001011, 0b00, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3565               IIC_iMUL16, !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm",
3566               [(set GPR:$Rd, (opnode (sext_inreg GPR:$Rn, i16),
3567                                       (sext_inreg GPR:$Rm, i16)))]>,
3568            Requires<[IsARM, HasV5TE]>;
3569
3570   def BT : AMulxyI<0b0001011, 0b10, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3571               IIC_iMUL16, !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm",
3572               [(set GPR:$Rd, (opnode (sext_inreg GPR:$Rn, i16),
3573                                       (sra GPR:$Rm, (i32 16))))]>,
3574            Requires<[IsARM, HasV5TE]>;
3575
3576   def TB : AMulxyI<0b0001011, 0b01, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3577               IIC_iMUL16, !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm",
3578               [(set GPR:$Rd, (opnode (sra GPR:$Rn, (i32 16)),
3579                                       (sext_inreg GPR:$Rm, i16)))]>,
3580            Requires<[IsARM, HasV5TE]>;
3581
3582   def TT : AMulxyI<0b0001011, 0b11, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3583               IIC_iMUL16, !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm",
3584               [(set GPR:$Rd, (opnode (sra GPR:$Rn, (i32 16)),
3585                                       (sra GPR:$Rm, (i32 16))))]>,
3586             Requires<[IsARM, HasV5TE]>;
3587
3588   def WB : AMulxyI<0b0001001, 0b01, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3589               IIC_iMUL16, !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm",
3590               [(set GPR:$Rd, (sra (opnode GPR:$Rn,
3591                                     (sext_inreg GPR:$Rm, i16)), (i32 16)))]>,
3592            Requires<[IsARM, HasV5TE]>;
3593
3594   def WT : AMulxyI<0b0001001, 0b11, (outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
3595               IIC_iMUL16, !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm",
3596               [(set GPR:$Rd, (sra (opnode GPR:$Rn,
3597                                     (sra GPR:$Rm, (i32 16))), (i32 16)))]>,
3598             Requires<[IsARM, HasV5TE]>;
3599 }
3600
3601
3602 multiclass AI_smla<string opc, PatFrag opnode> {
3603   let DecoderMethod = "DecodeSMLAInstruction" in {
3604   def BB : AMulxyIa<0b0001000, 0b00, (outs GPRnopc:$Rd),
3605               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3606               IIC_iMAC16, !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm, $Ra",
3607               [(set GPRnopc:$Rd, (add GPR:$Ra,
3608                                (opnode (sext_inreg GPRnopc:$Rn, i16),
3609                                        (sext_inreg GPRnopc:$Rm, i16))))]>,
3610            Requires<[IsARM, HasV5TE]>;
3611
3612   def BT : AMulxyIa<0b0001000, 0b10, (outs GPRnopc:$Rd),
3613               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3614               IIC_iMAC16, !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm, $Ra",
3615               [(set GPRnopc:$Rd,
3616                     (add GPR:$Ra, (opnode (sext_inreg GPRnopc:$Rn, i16),
3617                                           (sra GPRnopc:$Rm, (i32 16)))))]>,
3618            Requires<[IsARM, HasV5TE]>;
3619
3620   def TB : AMulxyIa<0b0001000, 0b01, (outs GPRnopc:$Rd),
3621               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3622               IIC_iMAC16, !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm, $Ra",
3623               [(set GPRnopc:$Rd,
3624                     (add GPR:$Ra, (opnode (sra GPRnopc:$Rn, (i32 16)),
3625                                           (sext_inreg GPRnopc:$Rm, i16))))]>,
3626            Requires<[IsARM, HasV5TE]>;
3627
3628   def TT : AMulxyIa<0b0001000, 0b11, (outs GPRnopc:$Rd),
3629               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3630               IIC_iMAC16, !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm, $Ra",
3631              [(set GPRnopc:$Rd,
3632                    (add GPR:$Ra, (opnode (sra GPRnopc:$Rn, (i32 16)),
3633                                          (sra GPRnopc:$Rm, (i32 16)))))]>,
3634             Requires<[IsARM, HasV5TE]>;
3635
3636   def WB : AMulxyIa<0b0001001, 0b00, (outs GPRnopc:$Rd),
3637               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3638               IIC_iMAC16, !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm, $Ra",
3639               [(set GPRnopc:$Rd,
3640                     (add GPR:$Ra, (sra (opnode GPRnopc:$Rn,
3641                                   (sext_inreg GPRnopc:$Rm, i16)), (i32 16))))]>,
3642            Requires<[IsARM, HasV5TE]>;
3643
3644   def WT : AMulxyIa<0b0001001, 0b10, (outs GPRnopc:$Rd),
3645               (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3646               IIC_iMAC16, !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm, $Ra",
3647               [(set GPRnopc:$Rd,
3648                  (add GPR:$Ra, (sra (opnode GPRnopc:$Rn,
3649                                     (sra GPRnopc:$Rm, (i32 16))), (i32 16))))]>,
3650             Requires<[IsARM, HasV5TE]>;
3651   }
3652 }
3653
3654 defm SMUL : AI_smul<"smul", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
3655 defm SMLA : AI_smla<"smla", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
3656
3657 // Halfword multiply accumulate long: SMLAL<x><y>.
3658 def SMLALBB : AMulxyI64<0b0001010, 0b00, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3659                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3660                       IIC_iMAC64, "smlalbb", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3661               Requires<[IsARM, HasV5TE]>;
3662
3663 def SMLALBT : AMulxyI64<0b0001010, 0b10, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3664                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3665                       IIC_iMAC64, "smlalbt", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3666               Requires<[IsARM, HasV5TE]>;
3667
3668 def SMLALTB : AMulxyI64<0b0001010, 0b01, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3669                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3670                       IIC_iMAC64, "smlaltb", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3671               Requires<[IsARM, HasV5TE]>;
3672
3673 def SMLALTT : AMulxyI64<0b0001010, 0b11, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3674                       (ins GPRnopc:$Rn, GPRnopc:$Rm),
3675                       IIC_iMAC64, "smlaltt", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
3676               Requires<[IsARM, HasV5TE]>;
3677
3678 // Helper class for AI_smld.
3679 class AMulDualIbase<bit long, bit sub, bit swap, dag oops, dag iops,
3680                     InstrItinClass itin, string opc, string asm>
3681   : AI<oops, iops, MulFrm, itin, opc, asm, []>, Requires<[IsARM, HasV6]> {
3682   bits<4> Rn;
3683   bits<4> Rm;
3684   let Inst{27-23} = 0b01110;
3685   let Inst{22}    = long;
3686   let Inst{21-20} = 0b00;
3687   let Inst{11-8}  = Rm;
3688   let Inst{7}     = 0;
3689   let Inst{6}     = sub;
3690   let Inst{5}     = swap;
3691   let Inst{4}     = 1;
3692   let Inst{3-0}   = Rn;
3693 }
3694 class AMulDualI<bit long, bit sub, bit swap, dag oops, dag iops,
3695                 InstrItinClass itin, string opc, string asm>
3696   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
3697   bits<4> Rd;
3698   let Inst{15-12} = 0b1111;
3699   let Inst{19-16} = Rd;
3700 }
3701 class AMulDualIa<bit long, bit sub, bit swap, dag oops, dag iops,
3702                 InstrItinClass itin, string opc, string asm>
3703   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
3704   bits<4> Ra;
3705   bits<4> Rd;
3706   let Inst{19-16} = Rd;
3707   let Inst{15-12} = Ra;
3708 }
3709 class AMulDualI64<bit long, bit sub, bit swap, dag oops, dag iops,
3710                   InstrItinClass itin, string opc, string asm>
3711   : AMulDualIbase<long, sub, swap, oops, iops, itin, opc, asm> {
3712   bits<4> RdLo;
3713   bits<4> RdHi;
3714   let Inst{19-16} = RdHi;
3715   let Inst{15-12} = RdLo;
3716 }
3717
3718 multiclass AI_smld<bit sub, string opc> {
3719
3720   def D : AMulDualIa<0, sub, 0, (outs GPRnopc:$Rd),
3721                   (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3722                   NoItinerary, !strconcat(opc, "d"), "\t$Rd, $Rn, $Rm, $Ra">;
3723
3724   def DX: AMulDualIa<0, sub, 1, (outs GPRnopc:$Rd),
3725                   (ins GPRnopc:$Rn, GPRnopc:$Rm, GPR:$Ra),
3726                   NoItinerary, !strconcat(opc, "dx"), "\t$Rd, $Rn, $Rm, $Ra">;
3727
3728   def LD: AMulDualI64<1, sub, 0, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3729                   (ins GPRnopc:$Rn, GPRnopc:$Rm), NoItinerary,
3730                   !strconcat(opc, "ld"), "\t$RdLo, $RdHi, $Rn, $Rm">;
3731
3732   def LDX : AMulDualI64<1, sub, 1, (outs GPRnopc:$RdLo, GPRnopc:$RdHi),
3733                   (ins GPRnopc:$Rn, GPRnopc:$Rm), NoItinerary,
3734                   !strconcat(opc, "ldx"),"\t$RdLo, $RdHi, $Rn, $Rm">;
3735
3736 }
3737
3738 defm SMLA : AI_smld<0, "smla">;
3739 defm SMLS : AI_smld<1, "smls">;
3740
3741 multiclass AI_sdml<bit sub, string opc> {
3742
3743   def D:AMulDualI<0, sub, 0, (outs GPRnopc:$Rd), (ins GPRnopc:$Rn, GPRnopc:$Rm),
3744                   NoItinerary, !strconcat(opc, "d"), "\t$Rd, $Rn, $Rm">;
3745   def DX:AMulDualI<0, sub, 1, (outs GPRnopc:$Rd),(ins GPRnopc:$Rn, GPRnopc:$Rm),
3746                   NoItinerary, !strconcat(opc, "dx"), "\t$Rd, $Rn, $Rm">;
3747 }
3748
3749 defm SMUA : AI_sdml<0, "smua">;
3750 defm SMUS : AI_sdml<1, "smus">;
3751
3752 //===----------------------------------------------------------------------===//
3753 //  Misc. Arithmetic Instructions.
3754 //
3755
3756 def CLZ  : AMiscA1I<0b000010110, 0b0001, (outs GPR:$Rd), (ins GPR:$Rm),
3757               IIC_iUNAr, "clz", "\t$Rd, $Rm",
3758               [(set GPR:$Rd, (ctlz GPR:$Rm))]>, Requires<[IsARM, HasV5T]>;
3759
3760 def RBIT : AMiscA1I<0b01101111, 0b0011, (outs GPR:$Rd), (ins GPR:$Rm),
3761               IIC_iUNAr, "rbit", "\t$Rd, $Rm",
3762               [(set GPR:$Rd, (ARMrbit GPR:$Rm))]>,
3763            Requires<[IsARM, HasV6T2]>;
3764
3765 def REV  : AMiscA1I<0b01101011, 0b0011, (outs GPR:$Rd), (ins GPR:$Rm),
3766               IIC_iUNAr, "rev", "\t$Rd, $Rm",
3767               [(set GPR:$Rd, (bswap GPR:$Rm))]>, Requires<[IsARM, HasV6]>;
3768
3769 let AddedComplexity = 5 in
3770 def REV16 : AMiscA1I<0b01101011, 0b1011, (outs GPR:$Rd), (ins GPR:$Rm),
3771                IIC_iUNAr, "rev16", "\t$Rd, $Rm",
3772                [(set GPR:$Rd, (rotr (bswap GPR:$Rm), (i32 16)))]>,
3773                Requires<[IsARM, HasV6]>;
3774
3775 let AddedComplexity = 5 in
3776 def REVSH : AMiscA1I<0b01101111, 0b1011, (outs GPR:$Rd), (ins GPR:$Rm),
3777                IIC_iUNAr, "revsh", "\t$Rd, $Rm",
3778                [(set GPR:$Rd, (sra (bswap GPR:$Rm), (i32 16)))]>,
3779                Requires<[IsARM, HasV6]>;
3780
3781 def : ARMV6Pat<(or (sra (shl GPR:$Rm, (i32 24)), (i32 16)),
3782                    (and (srl GPR:$Rm, (i32 8)), 0xFF)),
3783                (REVSH GPR:$Rm)>;
3784
3785 def PKHBT : APKHI<0b01101000, 0, (outs GPRnopc:$Rd),
3786                               (ins GPRnopc:$Rn, GPRnopc:$Rm, pkh_lsl_amt:$sh),
3787                IIC_iALUsi, "pkhbt", "\t$Rd, $Rn, $Rm$sh",
3788                [(set GPRnopc:$Rd, (or (and GPRnopc:$Rn, 0xFFFF),
3789                                       (and (shl GPRnopc:$Rm, pkh_lsl_amt:$sh),
3790                                            0xFFFF0000)))]>,
3791                Requires<[IsARM, HasV6]>;
3792
3793 // Alternate cases for PKHBT where identities eliminate some nodes.
3794 def : ARMV6Pat<(or (and GPRnopc:$Rn, 0xFFFF), (and GPRnopc:$Rm, 0xFFFF0000)),
3795                (PKHBT GPRnopc:$Rn, GPRnopc:$Rm, 0)>;
3796 def : ARMV6Pat<(or (and GPRnopc:$Rn, 0xFFFF), (shl GPRnopc:$Rm, imm16_31:$sh)),
3797                (PKHBT GPRnopc:$Rn, GPRnopc:$Rm, imm16_31:$sh)>;
3798
3799 // Note: Shifts of 1-15 bits will be transformed to srl instead of sra and
3800 // will match the pattern below.
3801 def PKHTB : APKHI<0b01101000, 1, (outs GPRnopc:$Rd),
3802                               (ins GPRnopc:$Rn, GPRnopc:$Rm, pkh_asr_amt:$sh),
3803                IIC_iBITsi, "pkhtb", "\t$Rd, $Rn, $Rm$sh",
3804                [(set GPRnopc:$Rd, (or (and GPRnopc:$Rn, 0xFFFF0000),
3805                                       (and (sra GPRnopc:$Rm, pkh_asr_amt:$sh),
3806                                            0xFFFF)))]>,
3807                Requires<[IsARM, HasV6]>;
3808
3809 // Alternate cases for PKHTB where identities eliminate some nodes.  Note that
3810 // a shift amount of 0 is *not legal* here, it is PKHBT instead.
3811 def : ARMV6Pat<(or (and GPRnopc:$src1, 0xFFFF0000),
3812                    (srl GPRnopc:$src2, imm16_31:$sh)),
3813                (PKHTB GPRnopc:$src1, GPRnopc:$src2, imm16_31:$sh)>;
3814 def : ARMV6Pat<(or (and GPRnopc:$src1, 0xFFFF0000),
3815                    (and (srl GPRnopc:$src2, imm1_15:$sh), 0xFFFF)),
3816                (PKHTB GPRnopc:$src1, GPRnopc:$src2, imm1_15:$sh)>;
3817
3818 //===----------------------------------------------------------------------===//
3819 //  Comparison Instructions...
3820 //
3821
3822 defm CMP  : AI1_cmp_irs<0b1010, "cmp",
3823                         IIC_iCMPi, IIC_iCMPr, IIC_iCMPsr,
3824                         BinOpFrag<(ARMcmp node:$LHS, node:$RHS)>>;
3825
3826 // ARMcmpZ can re-use the above instruction definitions.
3827 def : ARMPat<(ARMcmpZ GPR:$src, so_imm:$imm),
3828              (CMPri   GPR:$src, so_imm:$imm)>;
3829 def : ARMPat<(ARMcmpZ GPR:$src, GPR:$rhs),
3830              (CMPrr   GPR:$src, GPR:$rhs)>;
3831 def : ARMPat<(ARMcmpZ GPR:$src, so_reg_imm:$rhs),
3832              (CMPrsi   GPR:$src, so_reg_imm:$rhs)>;
3833 def : ARMPat<(ARMcmpZ GPR:$src, so_reg_reg:$rhs),
3834              (CMPrsr   GPR:$src, so_reg_reg:$rhs)>;
3835
3836 // CMN register-integer
3837 let isCompare = 1, Defs = [CPSR] in {
3838 def CMNri : AI1<0b1011, (outs), (ins GPR:$Rn, so_imm:$imm), DPFrm, IIC_iCMPi,
3839                 "cmn", "\t$Rn, $imm",
3840                 [(ARMcmn GPR:$Rn, so_imm:$imm)]> {
3841   bits<4> Rn;
3842   bits<12> imm;
3843   let Inst{25} = 1;
3844   let Inst{20} = 1;
3845   let Inst{19-16} = Rn;
3846   let Inst{15-12} = 0b0000;
3847   let Inst{11-0} = imm;
3848
3849   let Unpredictable{15-12} = 0b1111;
3850 }
3851
3852 // CMN register-register/shift
3853 def CMNzrr : AI1<0b1011, (outs), (ins GPR:$Rn, GPR:$Rm), DPFrm, IIC_iCMPr,
3854                  "cmn", "\t$Rn, $Rm",
3855                  [(BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>
3856                    GPR:$Rn, GPR:$Rm)]> {
3857   bits<4> Rn;
3858   bits<4> Rm;
3859   let isCommutable = 1;
3860   let Inst{25} = 0;
3861   let Inst{20} = 1;
3862   let Inst{19-16} = Rn;
3863   let Inst{15-12} = 0b0000;
3864   let Inst{11-4} = 0b00000000;
3865   let Inst{3-0} = Rm;
3866
3867   let Unpredictable{15-12} = 0b1111;
3868 }
3869
3870 def CMNzrsi : AI1<0b1011, (outs),
3871                   (ins GPR:$Rn, so_reg_imm:$shift), DPSoRegImmFrm, IIC_iCMPsr,
3872                   "cmn", "\t$Rn, $shift",
3873                   [(BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>
3874                     GPR:$Rn, so_reg_imm:$shift)]> {
3875   bits<4> Rn;
3876   bits<12> shift;
3877   let Inst{25} = 0;
3878   let Inst{20} = 1;
3879   let Inst{19-16} = Rn;
3880   let Inst{15-12} = 0b0000;
3881   let Inst{11-5} = shift{11-5};
3882   let Inst{4} = 0;
3883   let Inst{3-0} = shift{3-0};
3884
3885   let Unpredictable{15-12} = 0b1111;
3886 }
3887
3888 def CMNzrsr : AI1<0b1011, (outs),
3889                   (ins GPRnopc:$Rn, so_reg_reg:$shift), DPSoRegRegFrm, IIC_iCMPsr,
3890                   "cmn", "\t$Rn, $shift",
3891                   [(BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>
3892                     GPRnopc:$Rn, so_reg_reg:$shift)]> {
3893   bits<4> Rn;
3894   bits<12> shift;
3895   let Inst{25} = 0;
3896   let Inst{20} = 1;
3897   let Inst{19-16} = Rn;
3898   let Inst{15-12} = 0b0000;
3899   let Inst{11-8} = shift{11-8};
3900   let Inst{7} = 0;
3901   let Inst{6-5} = shift{6-5};
3902   let Inst{4} = 1;
3903   let Inst{3-0} = shift{3-0};
3904
3905   let Unpredictable{15-12} = 0b1111;
3906 }
3907
3908 }
3909
3910 def : ARMPat<(ARMcmp  GPR:$src, so_imm_neg:$imm),
3911              (CMNri   GPR:$src, so_imm_neg:$imm)>;
3912
3913 def : ARMPat<(ARMcmpZ GPR:$src, so_imm_neg:$imm),
3914              (CMNri   GPR:$src, so_imm_neg:$imm)>;
3915
3916 // Note that TST/TEQ don't set all the same flags that CMP does!
3917 defm TST  : AI1_cmp_irs<0b1000, "tst",
3918                         IIC_iTSTi, IIC_iTSTr, IIC_iTSTsr,
3919                       BinOpFrag<(ARMcmpZ (and_su node:$LHS, node:$RHS), 0)>, 1>;
3920 defm TEQ  : AI1_cmp_irs<0b1001, "teq",
3921                         IIC_iTSTi, IIC_iTSTr, IIC_iTSTsr,
3922                       BinOpFrag<(ARMcmpZ (xor_su node:$LHS, node:$RHS), 0)>, 1>;
3923
3924 // Pseudo i64 compares for some floating point compares.
3925 let usesCustomInserter = 1, isBranch = 1, isTerminator = 1,
3926     Defs = [CPSR] in {
3927 def BCCi64 : PseudoInst<(outs),
3928     (ins i32imm:$cc, GPR:$lhs1, GPR:$lhs2, GPR:$rhs1, GPR:$rhs2, brtarget:$dst),
3929      IIC_Br,
3930     [(ARMBcci64 imm:$cc, GPR:$lhs1, GPR:$lhs2, GPR:$rhs1, GPR:$rhs2, bb:$dst)]>;
3931
3932 def BCCZi64 : PseudoInst<(outs),
3933      (ins i32imm:$cc, GPR:$lhs1, GPR:$lhs2, brtarget:$dst), IIC_Br,
3934     [(ARMBcci64 imm:$cc, GPR:$lhs1, GPR:$lhs2, 0, 0, bb:$dst)]>;
3935 } // usesCustomInserter
3936
3937
3938 // Conditional moves
3939 // FIXME: should be able to write a pattern for ARMcmov, but can't use
3940 // a two-value operand where a dag node expects two operands. :(
3941 let neverHasSideEffects = 1 in {
3942
3943 let isCommutable = 1 in
3944 def MOVCCr : ARMPseudoInst<(outs GPR:$Rd), (ins GPR:$false, GPR:$Rm, pred:$p),
3945                            4, IIC_iCMOVr,
3946   [/*(set GPR:$Rd, (ARMcmov GPR:$false, GPR:$Rm, imm:$cc, CCR:$ccr))*/]>,
3947       RegConstraint<"$false = $Rd">;
3948
3949 def MOVCCsi : ARMPseudoInst<(outs GPR:$Rd),
3950                            (ins GPR:$false, so_reg_imm:$shift, pred:$p),
3951                            4, IIC_iCMOVsr,
3952   [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_reg_imm:$shift,
3953                             imm:$cc, CCR:$ccr))*/]>,
3954       RegConstraint<"$false = $Rd">;
3955 def MOVCCsr : ARMPseudoInst<(outs GPR:$Rd),
3956                            (ins GPR:$false, so_reg_reg:$shift, pred:$p),
3957                            4, IIC_iCMOVsr,
3958   [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_reg_reg:$shift,
3959                             imm:$cc, CCR:$ccr))*/]>,
3960       RegConstraint<"$false = $Rd">;
3961
3962
3963 let isMoveImm = 1 in
3964 def MOVCCi16 : ARMPseudoInst<(outs GPR:$Rd),
3965                              (ins GPR:$false, imm0_65535_expr:$imm, pred:$p),
3966                              4, IIC_iMOVi,
3967                              []>,
3968       RegConstraint<"$false = $Rd">, Requires<[IsARM, HasV6T2]>;
3969
3970 let isMoveImm = 1 in
3971 def MOVCCi : ARMPseudoInst<(outs GPR:$Rd),
3972                            (ins GPR:$false, so_imm:$imm, pred:$p),
3973                            4, IIC_iCMOVi,
3974    [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_imm:$imm, imm:$cc, CCR:$ccr))*/]>,
3975       RegConstraint<"$false = $Rd">;
3976
3977 // Two instruction predicate mov immediate.
3978 let isMoveImm = 1 in
3979 def MOVCCi32imm : ARMPseudoInst<(outs GPR:$Rd),
3980                                 (ins GPR:$false, i32imm:$src, pred:$p),
3981                   8, IIC_iCMOVix2, []>, RegConstraint<"$false = $Rd">;
3982
3983 let isMoveImm = 1 in
3984 def MVNCCi : ARMPseudoInst<(outs GPR:$Rd),
3985                            (ins GPR:$false, so_imm:$imm, pred:$p),
3986                            4, IIC_iCMOVi,
3987  [/*(set GPR:$Rd, (ARMcmov GPR:$false, so_imm_not:$imm, imm:$cc, CCR:$ccr))*/]>,
3988                 RegConstraint<"$false = $Rd">;
3989
3990 // Conditional instructions
3991 multiclass AsI1_bincc_irs<Instruction iri, Instruction irr, Instruction irsi,
3992                           Instruction irsr,
3993                           InstrItinClass iii, InstrItinClass iir,
3994                           InstrItinClass iis> {
3995   def ri  : ARMPseudoExpand<(outs GPR:$Rd),
3996                             (ins GPR:$Rn, so_imm:$imm, pred:$p, cc_out:$s),
3997                             4, iii, [],
3998                        (iri GPR:$Rd, GPR:$Rn, so_imm:$imm, pred:$p, cc_out:$s)>,
3999                             RegConstraint<"$Rn = $Rd">;
4000   def rr  : ARMPseudoExpand<(outs GPR:$Rd),
4001                             (ins GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s),
4002                             4, iir, [],
4003                            (irr GPR:$Rd, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
4004                             RegConstraint<"$Rn = $Rd">;
4005   def rsi : ARMPseudoExpand<(outs GPR:$Rd),
4006                            (ins GPR:$Rn, so_reg_imm:$shift, pred:$p, cc_out:$s),
4007                             4, iis, [],
4008                 (irsi GPR:$Rd, GPR:$Rn, so_reg_imm:$shift, pred:$p, cc_out:$s)>,
4009                             RegConstraint<"$Rn = $Rd">;
4010   def rsr : ARMPseudoExpand<(outs GPRnopc:$Rd),
4011                        (ins GPRnopc:$Rn, so_reg_reg:$shift, pred:$p, cc_out:$s),
4012                             4, iis, [],
4013                 (irsr GPR:$Rd, GPR:$Rn, so_reg_reg:$shift, pred:$p, cc_out:$s)>,
4014                             RegConstraint<"$Rn = $Rd">;
4015 }
4016
4017 defm ANDCC : AsI1_bincc_irs<ANDri, ANDrr, ANDrsi, ANDrsr,
4018                             IIC_iBITi, IIC_iBITr, IIC_iBITsr>;
4019 defm ORRCC : AsI1_bincc_irs<ORRri, ORRrr, ORRrsi, ORRrsr,
4020                             IIC_iBITi, IIC_iBITr, IIC_iBITsr>;
4021 defm EORCC : AsI1_bincc_irs<EORri, EORrr, EORrsi, EORrsr,
4022                             IIC_iBITi, IIC_iBITr, IIC_iBITsr>;
4023
4024 } // neverHasSideEffects
4025
4026
4027 //===----------------------------------------------------------------------===//
4028 // Atomic operations intrinsics
4029 //
4030
4031 def MemBarrierOptOperand : AsmOperandClass {
4032   let Name = "MemBarrierOpt";
4033   let ParserMethod = "parseMemBarrierOptOperand";
4034 }
4035 def memb_opt : Operand<i32> {
4036   let PrintMethod = "printMemBOption";
4037   let ParserMatchClass = MemBarrierOptOperand;
4038   let DecoderMethod = "DecodeMemBarrierOption";
4039 }
4040
4041 // memory barriers protect the atomic sequences
4042 let hasSideEffects = 1 in {
4043 def DMB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4044                 "dmb", "\t$opt", [(ARMMemBarrier (i32 imm:$opt))]>,
4045                 Requires<[IsARM, HasDB]> {
4046   bits<4> opt;
4047   let Inst{31-4} = 0xf57ff05;
4048   let Inst{3-0} = opt;
4049 }
4050 }
4051
4052 def DSB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4053                 "dsb", "\t$opt", []>,
4054                 Requires<[IsARM, HasDB]> {
4055   bits<4> opt;
4056   let Inst{31-4} = 0xf57ff04;
4057   let Inst{3-0} = opt;
4058 }
4059
4060 // ISB has only full system option
4061 def ISB : AInoP<(outs), (ins memb_opt:$opt), MiscFrm, NoItinerary,
4062                 "isb", "\t$opt", []>,
4063                 Requires<[IsARM, HasDB]> {
4064   bits<4> opt;
4065   let Inst{31-4} = 0xf57ff06;
4066   let Inst{3-0} = opt;
4067 }
4068
4069 // Pseudo instruction that combines movs + predicated rsbmi
4070 // to implement integer ABS
4071 let usesCustomInserter = 1, Defs = [CPSR] in
4072 def ABS : ARMPseudoInst<(outs GPR:$dst), (ins GPR:$src), 8, NoItinerary, []>;
4073
4074 let usesCustomInserter = 1 in {
4075   let Defs = [CPSR] in {
4076     def ATOMIC_LOAD_ADD_I8 : PseudoInst<
4077       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4078       [(set GPR:$dst, (atomic_load_add_8 GPR:$ptr, GPR:$incr))]>;
4079     def ATOMIC_LOAD_SUB_I8 : PseudoInst<
4080       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4081       [(set GPR:$dst, (atomic_load_sub_8 GPR:$ptr, GPR:$incr))]>;
4082     def ATOMIC_LOAD_AND_I8 : PseudoInst<
4083       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4084       [(set GPR:$dst, (atomic_load_and_8 GPR:$ptr, GPR:$incr))]>;
4085     def ATOMIC_LOAD_OR_I8 : PseudoInst<
4086       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4087       [(set GPR:$dst, (atomic_load_or_8 GPR:$ptr, GPR:$incr))]>;
4088     def ATOMIC_LOAD_XOR_I8 : PseudoInst<
4089       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4090       [(set GPR:$dst, (atomic_load_xor_8 GPR:$ptr, GPR:$incr))]>;
4091     def ATOMIC_LOAD_NAND_I8 : PseudoInst<
4092       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4093       [(set GPR:$dst, (atomic_load_nand_8 GPR:$ptr, GPR:$incr))]>;
4094     def ATOMIC_LOAD_MIN_I8 : PseudoInst<
4095       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4096       [(set GPR:$dst, (atomic_load_min_8 GPR:$ptr, GPR:$val))]>;
4097     def ATOMIC_LOAD_MAX_I8 : PseudoInst<
4098       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4099       [(set GPR:$dst, (atomic_load_max_8 GPR:$ptr, GPR:$val))]>;
4100     def ATOMIC_LOAD_UMIN_I8 : PseudoInst<
4101       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4102       [(set GPR:$dst, (atomic_load_umin_8 GPR:$ptr, GPR:$val))]>;
4103     def ATOMIC_LOAD_UMAX_I8 : PseudoInst<
4104       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4105       [(set GPR:$dst, (atomic_load_umax_8 GPR:$ptr, GPR:$val))]>;
4106     def ATOMIC_LOAD_ADD_I16 : PseudoInst<
4107       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4108       [(set GPR:$dst, (atomic_load_add_16 GPR:$ptr, GPR:$incr))]>;
4109     def ATOMIC_LOAD_SUB_I16 : PseudoInst<
4110       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4111       [(set GPR:$dst, (atomic_load_sub_16 GPR:$ptr, GPR:$incr))]>;
4112     def ATOMIC_LOAD_AND_I16 : PseudoInst<
4113       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4114       [(set GPR:$dst, (atomic_load_and_16 GPR:$ptr, GPR:$incr))]>;
4115     def ATOMIC_LOAD_OR_I16 : PseudoInst<
4116       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4117       [(set GPR:$dst, (atomic_load_or_16 GPR:$ptr, GPR:$incr))]>;
4118     def ATOMIC_LOAD_XOR_I16 : PseudoInst<
4119       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4120       [(set GPR:$dst, (atomic_load_xor_16 GPR:$ptr, GPR:$incr))]>;
4121     def ATOMIC_LOAD_NAND_I16 : PseudoInst<
4122       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4123       [(set GPR:$dst, (atomic_load_nand_16 GPR:$ptr, GPR:$incr))]>;
4124     def ATOMIC_LOAD_MIN_I16 : PseudoInst<
4125       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4126       [(set GPR:$dst, (atomic_load_min_16 GPR:$ptr, GPR:$val))]>;
4127     def ATOMIC_LOAD_MAX_I16 : PseudoInst<
4128       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4129       [(set GPR:$dst, (atomic_load_max_16 GPR:$ptr, GPR:$val))]>;
4130     def ATOMIC_LOAD_UMIN_I16 : PseudoInst<
4131       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4132       [(set GPR:$dst, (atomic_load_umin_16 GPR:$ptr, GPR:$val))]>;
4133     def ATOMIC_LOAD_UMAX_I16 : PseudoInst<
4134       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4135       [(set GPR:$dst, (atomic_load_umax_16 GPR:$ptr, GPR:$val))]>;
4136     def ATOMIC_LOAD_ADD_I32 : PseudoInst<
4137       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4138       [(set GPR:$dst, (atomic_load_add_32 GPR:$ptr, GPR:$incr))]>;
4139     def ATOMIC_LOAD_SUB_I32 : PseudoInst<
4140       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4141       [(set GPR:$dst, (atomic_load_sub_32 GPR:$ptr, GPR:$incr))]>;
4142     def ATOMIC_LOAD_AND_I32 : PseudoInst<
4143       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4144       [(set GPR:$dst, (atomic_load_and_32 GPR:$ptr, GPR:$incr))]>;
4145     def ATOMIC_LOAD_OR_I32 : PseudoInst<
4146       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4147       [(set GPR:$dst, (atomic_load_or_32 GPR:$ptr, GPR:$incr))]>;
4148     def ATOMIC_LOAD_XOR_I32 : PseudoInst<
4149       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4150       [(set GPR:$dst, (atomic_load_xor_32 GPR:$ptr, GPR:$incr))]>;
4151     def ATOMIC_LOAD_NAND_I32 : PseudoInst<
4152       (outs GPR:$dst), (ins GPR:$ptr, GPR:$incr), NoItinerary,
4153       [(set GPR:$dst, (atomic_load_nand_32 GPR:$ptr, GPR:$incr))]>;
4154     def ATOMIC_LOAD_MIN_I32 : PseudoInst<
4155       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4156       [(set GPR:$dst, (atomic_load_min_32 GPR:$ptr, GPR:$val))]>;
4157     def ATOMIC_LOAD_MAX_I32 : PseudoInst<
4158       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4159       [(set GPR:$dst, (atomic_load_max_32 GPR:$ptr, GPR:$val))]>;
4160     def ATOMIC_LOAD_UMIN_I32 : PseudoInst<
4161       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4162       [(set GPR:$dst, (atomic_load_umin_32 GPR:$ptr, GPR:$val))]>;
4163     def ATOMIC_LOAD_UMAX_I32 : PseudoInst<
4164       (outs GPR:$dst), (ins GPR:$ptr, GPR:$val), NoItinerary,
4165       [(set GPR:$dst, (atomic_load_umax_32 GPR:$ptr, GPR:$val))]>;
4166
4167     def ATOMIC_SWAP_I8 : PseudoInst<
4168       (outs GPR:$dst), (ins GPR:$ptr, GPR:$new), NoItinerary,
4169       [(set GPR:$dst, (atomic_swap_8 GPR:$ptr, GPR:$new))]>;
4170     def ATOMIC_SWAP_I16 : PseudoInst<
4171       (outs GPR:$dst), (ins GPR:$ptr, GPR:$new), NoItinerary,
4172       [(set GPR:$dst, (atomic_swap_16 GPR:$ptr, GPR:$new))]>;
4173     def ATOMIC_SWAP_I32 : PseudoInst<
4174       (outs GPR:$dst), (ins GPR:$ptr, GPR:$new), NoItinerary,
4175       [(set GPR:$dst, (atomic_swap_32 GPR:$ptr, GPR:$new))]>;
4176
4177     def ATOMIC_CMP_SWAP_I8 : PseudoInst<
4178       (outs GPR:$dst), (ins GPR:$ptr, GPR:$old, GPR:$new), NoItinerary,
4179       [(set GPR:$dst, (atomic_cmp_swap_8 GPR:$ptr, GPR:$old, GPR:$new))]>;
4180     def ATOMIC_CMP_SWAP_I16 : PseudoInst<
4181       (outs GPR:$dst), (ins GPR:$ptr, GPR:$old, GPR:$new), NoItinerary,
4182       [(set GPR:$dst, (atomic_cmp_swap_16 GPR:$ptr, GPR:$old, GPR:$new))]>;
4183     def ATOMIC_CMP_SWAP_I32 : PseudoInst<
4184       (outs GPR:$dst), (ins GPR:$ptr, GPR:$old, GPR:$new), NoItinerary,
4185       [(set GPR:$dst, (atomic_cmp_swap_32 GPR:$ptr, GPR:$old, GPR:$new))]>;
4186 }
4187 }
4188
4189 let usesCustomInserter = 1 in {
4190     def COPY_STRUCT_BYVAL_I32 : PseudoInst<
4191       (outs), (ins GPR:$dst, GPR:$src, i32imm:$size, i32imm:$alignment),
4192       NoItinerary,
4193       [(ARMcopystructbyval GPR:$dst, GPR:$src, imm:$size, imm:$alignment)]>;
4194 }
4195
4196 let mayLoad = 1 in {
4197 def LDREXB : AIldrex<0b10, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4198                      NoItinerary,
4199                     "ldrexb", "\t$Rt, $addr", []>;
4200 def LDREXH : AIldrex<0b11, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4201                      NoItinerary, "ldrexh", "\t$Rt, $addr", []>;
4202 def LDREX  : AIldrex<0b00, (outs GPR:$Rt), (ins addr_offset_none:$addr),
4203                      NoItinerary, "ldrex", "\t$Rt, $addr", []>;
4204 let hasExtraDefRegAllocReq = 1 in
4205 def LDREXD: AIldrex<0b01, (outs GPR:$Rt, GPR:$Rt2),(ins addr_offset_none:$addr),
4206                       NoItinerary, "ldrexd", "\t$Rt, $Rt2, $addr", []> {
4207   let DecoderMethod = "DecodeDoubleRegLoad";
4208 }
4209 }
4210
4211 let mayStore = 1, Constraints = "@earlyclobber $Rd" in {
4212 def STREXB: AIstrex<0b10, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4213                     NoItinerary, "strexb", "\t$Rd, $Rt, $addr", []>;
4214 def STREXH: AIstrex<0b11, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4215                     NoItinerary, "strexh", "\t$Rd, $Rt, $addr", []>;
4216 def STREX : AIstrex<0b00, (outs GPR:$Rd), (ins GPR:$Rt, addr_offset_none:$addr),
4217                     NoItinerary, "strex", "\t$Rd, $Rt, $addr", []>;
4218 let hasExtraSrcRegAllocReq = 1 in
4219 def STREXD : AIstrex<0b01, (outs GPR:$Rd),
4220                     (ins GPR:$Rt, GPR:$Rt2, addr_offset_none:$addr),
4221                     NoItinerary, "strexd", "\t$Rd, $Rt, $Rt2, $addr", []> {
4222   let DecoderMethod = "DecodeDoubleRegStore";
4223 }
4224 }
4225
4226
4227 def CLREX : AXI<(outs), (ins), MiscFrm, NoItinerary, "clrex", []>,
4228             Requires<[IsARM, HasV7]>  {
4229   let Inst{31-0} = 0b11110101011111111111000000011111;
4230 }
4231
4232 // SWP/SWPB are deprecated in V6/V7.
4233 let mayLoad = 1, mayStore = 1 in {
4234 def SWP : AIswp<0, (outs GPRnopc:$Rt),
4235                 (ins GPRnopc:$Rt2, addr_offset_none:$addr), "swp", []>;
4236 def SWPB: AIswp<1, (outs GPRnopc:$Rt),
4237                 (ins GPRnopc:$Rt2, addr_offset_none:$addr), "swpb", []>;
4238 }
4239
4240 //===----------------------------------------------------------------------===//
4241 // Coprocessor Instructions.
4242 //
4243
4244 def CDP : ABI<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4245             c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
4246             NoItinerary, "cdp", "\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
4247             [(int_arm_cdp imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
4248                           imm:$CRm, imm:$opc2)]> {
4249   bits<4> opc1;
4250   bits<4> CRn;
4251   bits<4> CRd;
4252   bits<4> cop;
4253   bits<3> opc2;
4254   bits<4> CRm;
4255
4256   let Inst{3-0}   = CRm;
4257   let Inst{4}     = 0;
4258   let Inst{7-5}   = opc2;
4259   let Inst{11-8}  = cop;
4260   let Inst{15-12} = CRd;
4261   let Inst{19-16} = CRn;
4262   let Inst{23-20} = opc1;
4263 }
4264
4265 def CDP2 : ABXI<0b1110, (outs), (ins pf_imm:$cop, imm0_15:$opc1,
4266                c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
4267                NoItinerary, "cdp2\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
4268                [(int_arm_cdp2 imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
4269                               imm:$CRm, imm:$opc2)]> {
4270   let Inst{31-28} = 0b1111;
4271   bits<4> opc1;
4272   bits<4> CRn;
4273   bits<4> CRd;
4274   bits<4> cop;
4275   bits<3> opc2;
4276   bits<4> CRm;
4277
4278   let Inst{3-0}   = CRm;
4279   let Inst{4}     = 0;
4280   let Inst{7-5}   = opc2;
4281   let Inst{11-8}  = cop;
4282   let Inst{15-12} = CRd;
4283   let Inst{19-16} = CRn;
4284   let Inst{23-20} = opc1;
4285 }
4286
4287 class ACI<dag oops, dag iops, string opc, string asm,
4288           IndexMode im = IndexModeNone>
4289   : I<oops, iops, AddrModeNone, 4, im, BrFrm, NoItinerary,
4290       opc, asm, "", []> {
4291   let Inst{27-25} = 0b110;
4292 }
4293 class ACInoP<dag oops, dag iops, string opc, string asm,
4294           IndexMode im = IndexModeNone>
4295   : InoP<oops, iops, AddrModeNone, 4, im, BrFrm, NoItinerary,
4296          opc, asm, "", []> {
4297   let Inst{31-28} = 0b1111;
4298   let Inst{27-25} = 0b110;
4299 }
4300 multiclass LdStCop<bit load, bit Dbit, string asm> {
4301   def _OFFSET : ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4302                     asm, "\t$cop, $CRd, $addr"> {
4303     bits<13> addr;
4304     bits<4> cop;
4305     bits<4> CRd;
4306     let Inst{24} = 1; // P = 1
4307     let Inst{23} = addr{8};
4308     let Inst{22} = Dbit;
4309     let Inst{21} = 0; // W = 0
4310     let Inst{20} = load;
4311     let Inst{19-16} = addr{12-9};
4312     let Inst{15-12} = CRd;
4313     let Inst{11-8} = cop;
4314     let Inst{7-0} = addr{7-0};
4315     let DecoderMethod = "DecodeCopMemInstruction";
4316   }
4317   def _PRE : ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4318                  asm, "\t$cop, $CRd, $addr!", IndexModePre> {
4319     bits<13> addr;
4320     bits<4> cop;
4321     bits<4> CRd;
4322     let Inst{24} = 1; // P = 1
4323     let Inst{23} = addr{8};
4324     let Inst{22} = Dbit;
4325     let Inst{21} = 1; // W = 1
4326     let Inst{20} = load;
4327     let Inst{19-16} = addr{12-9};
4328     let Inst{15-12} = CRd;
4329     let Inst{11-8} = cop;
4330     let Inst{7-0} = addr{7-0};
4331     let DecoderMethod = "DecodeCopMemInstruction";
4332   }
4333   def _POST: ACI<(outs), (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4334                               postidx_imm8s4:$offset),
4335                  asm, "\t$cop, $CRd, $addr, $offset", IndexModePost> {
4336     bits<9> offset;
4337     bits<4> addr;
4338     bits<4> cop;
4339     bits<4> CRd;
4340     let Inst{24} = 0; // P = 0
4341     let Inst{23} = offset{8};
4342     let Inst{22} = Dbit;
4343     let Inst{21} = 1; // W = 1
4344     let Inst{20} = load;
4345     let Inst{19-16} = addr;
4346     let Inst{15-12} = CRd;
4347     let Inst{11-8} = cop;
4348     let Inst{7-0} = offset{7-0};
4349     let DecoderMethod = "DecodeCopMemInstruction";
4350   }
4351   def _OPTION : ACI<(outs),
4352                     (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4353                          coproc_option_imm:$option),
4354       asm, "\t$cop, $CRd, $addr, $option"> {
4355     bits<8> option;
4356     bits<4> addr;
4357     bits<4> cop;
4358     bits<4> CRd;
4359     let Inst{24} = 0; // P = 0
4360     let Inst{23} = 1; // U = 1
4361     let Inst{22} = Dbit;
4362     let Inst{21} = 0; // W = 0
4363     let Inst{20} = load;
4364     let Inst{19-16} = addr;
4365     let Inst{15-12} = CRd;
4366     let Inst{11-8} = cop;
4367     let Inst{7-0} = option;
4368     let DecoderMethod = "DecodeCopMemInstruction";
4369   }
4370 }
4371 multiclass LdSt2Cop<bit load, bit Dbit, string asm> {
4372   def _OFFSET : ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4373                        asm, "\t$cop, $CRd, $addr"> {
4374     bits<13> addr;
4375     bits<4> cop;
4376     bits<4> CRd;
4377     let Inst{24} = 1; // P = 1
4378     let Inst{23} = addr{8};
4379     let Inst{22} = Dbit;
4380     let Inst{21} = 0; // W = 0
4381     let Inst{20} = load;
4382     let Inst{19-16} = addr{12-9};
4383     let Inst{15-12} = CRd;
4384     let Inst{11-8} = cop;
4385     let Inst{7-0} = addr{7-0};
4386     let DecoderMethod = "DecodeCopMemInstruction";
4387   }
4388   def _PRE : ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addrmode5:$addr),
4389                     asm, "\t$cop, $CRd, $addr!", IndexModePre> {
4390     bits<13> addr;
4391     bits<4> cop;
4392     bits<4> CRd;
4393     let Inst{24} = 1; // P = 1
4394     let Inst{23} = addr{8};
4395     let Inst{22} = Dbit;
4396     let Inst{21} = 1; // W = 1
4397     let Inst{20} = load;
4398     let Inst{19-16} = addr{12-9};
4399     let Inst{15-12} = CRd;
4400     let Inst{11-8} = cop;
4401     let Inst{7-0} = addr{7-0};
4402     let DecoderMethod = "DecodeCopMemInstruction";
4403   }
4404   def _POST: ACInoP<(outs), (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4405                                  postidx_imm8s4:$offset),
4406                  asm, "\t$cop, $CRd, $addr, $offset", IndexModePost> {
4407     bits<9> offset;
4408     bits<4> addr;
4409     bits<4> cop;
4410     bits<4> CRd;
4411     let Inst{24} = 0; // P = 0
4412     let Inst{23} = offset{8};
4413     let Inst{22} = Dbit;
4414     let Inst{21} = 1; // W = 1
4415     let Inst{20} = load;
4416     let Inst{19-16} = addr;
4417     let Inst{15-12} = CRd;
4418     let Inst{11-8} = cop;
4419     let Inst{7-0} = offset{7-0};
4420     let DecoderMethod = "DecodeCopMemInstruction";
4421   }
4422   def _OPTION : ACInoP<(outs),
4423                        (ins p_imm:$cop, c_imm:$CRd, addr_offset_none:$addr,
4424                             coproc_option_imm:$option),
4425       asm, "\t$cop, $CRd, $addr, $option"> {
4426     bits<8> option;
4427     bits<4> addr;
4428     bits<4> cop;
4429     bits<4> CRd;
4430     let Inst{24} = 0; // P = 0
4431     let Inst{23} = 1; // U = 1
4432     let Inst{22} = Dbit;
4433     let Inst{21} = 0; // W = 0
4434     let Inst{20} = load;
4435     let Inst{19-16} = addr;
4436     let Inst{15-12} = CRd;
4437     let Inst{11-8} = cop;
4438     let Inst{7-0} = option;
4439     let DecoderMethod = "DecodeCopMemInstruction";
4440   }
4441 }
4442
4443 defm LDC   : LdStCop <1, 0, "ldc">;
4444 defm LDCL  : LdStCop <1, 1, "ldcl">;
4445 defm STC   : LdStCop <0, 0, "stc">;
4446 defm STCL  : LdStCop <0, 1, "stcl">;
4447 defm LDC2  : LdSt2Cop<1, 0, "ldc2">;
4448 defm LDC2L : LdSt2Cop<1, 1, "ldc2l">;
4449 defm STC2  : LdSt2Cop<0, 0, "stc2">;
4450 defm STC2L : LdSt2Cop<0, 1, "stc2l">;
4451
4452 //===----------------------------------------------------------------------===//
4453 // Move between coprocessor and ARM core register.
4454 //
4455
4456 class MovRCopro<string opc, bit direction, dag oops, dag iops,
4457                 list<dag> pattern>
4458   : ABI<0b1110, oops, iops, NoItinerary, opc,
4459         "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2", pattern> {
4460   let Inst{20} = direction;
4461   let Inst{4} = 1;
4462
4463   bits<4> Rt;
4464   bits<4> cop;
4465   bits<3> opc1;
4466   bits<3> opc2;
4467   bits<4> CRm;
4468   bits<4> CRn;
4469
4470   let Inst{15-12} = Rt;
4471   let Inst{11-8}  = cop;
4472   let Inst{23-21} = opc1;
4473   let Inst{7-5}   = opc2;
4474   let Inst{3-0}   = CRm;
4475   let Inst{19-16} = CRn;
4476 }
4477
4478 def MCR : MovRCopro<"mcr", 0 /* from ARM core register to coprocessor */,
4479                     (outs),
4480                     (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4481                          c_imm:$CRm, imm0_7:$opc2),
4482                     [(int_arm_mcr imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
4483                                   imm:$CRm, imm:$opc2)]>;
4484 def : ARMInstAlias<"mcr${p} $cop, $opc1, $Rt, $CRn, $CRm",
4485                    (MCR p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4486                         c_imm:$CRm, 0, pred:$p)>;
4487 def MRC : MovRCopro<"mrc", 1 /* from coprocessor to ARM core register */,
4488                     (outs GPR:$Rt),
4489                     (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn, c_imm:$CRm,
4490                          imm0_7:$opc2), []>;
4491 def : ARMInstAlias<"mrc${p} $cop, $opc1, $Rt, $CRn, $CRm",
4492                    (MRC GPR:$Rt, p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
4493                         c_imm:$CRm, 0, pred:$p)>;
4494
4495 def : ARMPat<(int_arm_mrc imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
4496              (MRC imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
4497
4498 class MovRCopro2<string opc, bit direction, dag oops, dag iops,
4499                  list<dag> pattern>
4500   : ABXI<0b1110, oops, iops, NoItinerary,
4501          !strconcat(opc, "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2"), pattern> {
4502   let Inst{31-28} = 0b1111;
4503   let Inst{20} = direction;
4504   let Inst{4} = 1;
4505
4506   bits<4> Rt;
4507   bits<4> cop;
4508   bits<3> opc1;
4509   bits<3> opc2;
4510   bits<4> CRm;
4511   bits<4> CRn;
4512
4513   let Inst{15-12} = Rt;
4514   let Inst{11-8}  = cop;
4515   let Inst{23-21} = opc1;
4516   let Inst{7-5}   = opc2;
4517   let Inst{3-0}   = CRm;
4518   let Inst{19-16} = CRn;
4519 }
4520
4521 def MCR2 : MovRCopro2<"mcr2", 0 /* from ARM core register to coprocessor */,
4522                       (outs),
4523                       (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4524                            c_imm:$CRm, imm0_7:$opc2),
4525                       [(int_arm_mcr2 imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
4526                                      imm:$CRm, imm:$opc2)]>;
4527 def : ARMInstAlias<"mcr2$ $cop, $opc1, $Rt, $CRn, $CRm",
4528                    (MCR2 p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
4529                          c_imm:$CRm, 0)>;
4530 def MRC2 : MovRCopro2<"mrc2", 1 /* from coprocessor to ARM core register */,
4531                       (outs GPR:$Rt),
4532                       (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn, c_imm:$CRm,
4533                            imm0_7:$opc2), []>;
4534 def : ARMInstAlias<"mrc2$ $cop, $opc1, $Rt, $CRn, $CRm",
4535                    (MRC2 GPR:$Rt, p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
4536                          c_imm:$CRm, 0)>;
4537
4538 def : ARMV5TPat<(int_arm_mrc2 imm:$cop, imm:$opc1, imm:$CRn,
4539                               imm:$CRm, imm:$opc2),
4540                 (MRC2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
4541
4542 class MovRRCopro<string opc, bit direction, list<dag> pattern = []>
4543   : ABI<0b1100, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4544         GPRnopc:$Rt, GPRnopc:$Rt2, c_imm:$CRm),
4545         NoItinerary, opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm", pattern> {
4546   let Inst{23-21} = 0b010;
4547   let Inst{20} = direction;
4548
4549   bits<4> Rt;
4550   bits<4> Rt2;
4551   bits<4> cop;
4552   bits<4> opc1;
4553   bits<4> CRm;
4554
4555   let Inst{15-12} = Rt;
4556   let Inst{19-16} = Rt2;
4557   let Inst{11-8}  = cop;
4558   let Inst{7-4}   = opc1;
4559   let Inst{3-0}   = CRm;
4560 }
4561
4562 def MCRR : MovRRCopro<"mcrr", 0 /* from ARM core register to coprocessor */,
4563                       [(int_arm_mcrr imm:$cop, imm:$opc1, GPRnopc:$Rt,
4564                                      GPRnopc:$Rt2, imm:$CRm)]>;
4565 def MRRC : MovRRCopro<"mrrc", 1 /* from coprocessor to ARM core register */>;
4566
4567 class MovRRCopro2<string opc, bit direction, list<dag> pattern = []>
4568   : ABXI<0b1100, (outs), (ins p_imm:$cop, imm0_15:$opc1,
4569          GPRnopc:$Rt, GPRnopc:$Rt2, c_imm:$CRm), NoItinerary,
4570          !strconcat(opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm"), pattern> {
4571   let Inst{31-28} = 0b1111;
4572   let Inst{23-21} = 0b010;
4573   let Inst{20} = direction;
4574
4575   bits<4> Rt;
4576   bits<4> Rt2;
4577   bits<4> cop;
4578   bits<4> opc1;
4579   bits<4> CRm;
4580
4581   let Inst{15-12} = Rt;
4582   let Inst{19-16} = Rt2;
4583   let Inst{11-8}  = cop;
4584   let Inst{7-4}   = opc1;
4585   let Inst{3-0}   = CRm;
4586
4587   let DecoderMethod = "DecodeMRRC2";
4588 }
4589
4590 def MCRR2 : MovRRCopro2<"mcrr2", 0 /* from ARM core register to coprocessor */,
4591                         [(int_arm_mcrr2 imm:$cop, imm:$opc1, GPRnopc:$Rt,
4592                                         GPRnopc:$Rt2, imm:$CRm)]>;
4593 def MRRC2 : MovRRCopro2<"mrrc2", 1 /* from coprocessor to ARM core register */>;
4594
4595 //===----------------------------------------------------------------------===//
4596 // Move between special register and ARM core register
4597 //
4598
4599 // Move to ARM core register from Special Register
4600 def MRS : ABI<0b0001, (outs GPRnopc:$Rd), (ins), NoItinerary,
4601               "mrs", "\t$Rd, apsr", []> {
4602   bits<4> Rd;
4603   let Inst{23-16} = 0b00001111;
4604   let Unpredictable{19-17} = 0b111;
4605
4606   let Inst{15-12} = Rd;
4607
4608   let Inst{11-0} = 0b000000000000;
4609   let Unpredictable{11-0} = 0b110100001111;
4610 }
4611
4612 def : InstAlias<"mrs${p} $Rd, cpsr", (MRS GPRnopc:$Rd, pred:$p)>,
4613          Requires<[IsARM]>;
4614
4615 // The MRSsys instruction is the MRS instruction from the ARM ARM,
4616 // section B9.3.9, with the R bit set to 1.
4617 def MRSsys : ABI<0b0001, (outs GPRnopc:$Rd), (ins), NoItinerary,
4618                  "mrs", "\t$Rd, spsr", []> {
4619   bits<4> Rd;
4620   let Inst{23-16} = 0b01001111;
4621   let Unpredictable{19-16} = 0b1111;
4622
4623   let Inst{15-12} = Rd;
4624
4625   let Inst{11-0} = 0b000000000000;
4626   let Unpredictable{11-0} = 0b110100001111;
4627 }
4628
4629 // Move from ARM core register to Special Register
4630 //
4631 // No need to have both system and application versions, the encodings are the
4632 // same and the assembly parser has no way to distinguish between them. The mask
4633 // operand contains the special register (R Bit) in bit 4 and bits 3-0 contains
4634 // the mask with the fields to be accessed in the special register.
4635 def MSR : ABI<0b0001, (outs), (ins msr_mask:$mask, GPR:$Rn), NoItinerary,
4636               "msr", "\t$mask, $Rn", []> {
4637   bits<5> mask;
4638   bits<4> Rn;
4639
4640   let Inst{23} = 0;
4641   let Inst{22} = mask{4}; // R bit
4642   let Inst{21-20} = 0b10;
4643   let Inst{19-16} = mask{3-0};
4644   let Inst{15-12} = 0b1111;
4645   let Inst{11-4} = 0b00000000;
4646   let Inst{3-0} = Rn;
4647 }
4648
4649 def MSRi : ABI<0b0011, (outs), (ins msr_mask:$mask,  so_imm:$a), NoItinerary,
4650                "msr", "\t$mask, $a", []> {
4651   bits<5> mask;
4652   bits<12> a;
4653
4654   let Inst{23} = 0;
4655   let Inst{22} = mask{4}; // R bit
4656   let Inst{21-20} = 0b10;
4657   let Inst{19-16} = mask{3-0};
4658   let Inst{15-12} = 0b1111;
4659   let Inst{11-0} = a;
4660 }
4661
4662 //===----------------------------------------------------------------------===//
4663 // TLS Instructions
4664 //
4665
4666 // __aeabi_read_tp preserves the registers r1-r3.
4667 // This is a pseudo inst so that we can get the encoding right,
4668 // complete with fixup for the aeabi_read_tp function.
4669 let isCall = 1,
4670   Defs = [R0, R12, LR, CPSR], Uses = [SP] in {
4671   def TPsoft : PseudoInst<(outs), (ins), IIC_Br,
4672                [(set R0, ARMthread_pointer)]>;
4673 }
4674
4675 //===----------------------------------------------------------------------===//
4676 // SJLJ Exception handling intrinsics
4677 //   eh_sjlj_setjmp() is an instruction sequence to store the return
4678 //   address and save #0 in R0 for the non-longjmp case.
4679 //   Since by its nature we may be coming from some other function to get
4680 //   here, and we're using the stack frame for the containing function to
4681 //   save/restore registers, we can't keep anything live in regs across
4682 //   the eh_sjlj_setjmp(), else it will almost certainly have been tromped upon
4683 //   when we get here from a longjmp(). We force everything out of registers
4684 //   except for our own input by listing the relevant registers in Defs. By
4685 //   doing so, we also cause the prologue/epilogue code to actively preserve
4686 //   all of the callee-saved resgisters, which is exactly what we want.
4687 //   A constant value is passed in $val, and we use the location as a scratch.
4688 //
4689 // These are pseudo-instructions and are lowered to individual MC-insts, so
4690 // no encoding information is necessary.
4691 let Defs =
4692   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
4693     Q0, Q1, Q2, Q3, Q4, Q5, Q6, Q7, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15 ],
4694   hasSideEffects = 1, isBarrier = 1, usesCustomInserter = 1 in {
4695   def Int_eh_sjlj_setjmp : PseudoInst<(outs), (ins GPR:$src, GPR:$val),
4696                                NoItinerary,
4697                          [(set R0, (ARMeh_sjlj_setjmp GPR:$src, GPR:$val))]>,
4698                            Requires<[IsARM, HasVFP2]>;
4699 }
4700
4701 let Defs =
4702   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
4703   hasSideEffects = 1, isBarrier = 1, usesCustomInserter = 1 in {
4704   def Int_eh_sjlj_setjmp_nofp : PseudoInst<(outs), (ins GPR:$src, GPR:$val),
4705                                    NoItinerary,
4706                          [(set R0, (ARMeh_sjlj_setjmp GPR:$src, GPR:$val))]>,
4707                                 Requires<[IsARM, NoVFP]>;
4708 }
4709
4710 // FIXME: Non-IOS version(s)
4711 let isBarrier = 1, hasSideEffects = 1, isTerminator = 1,
4712     Defs = [ R7, LR, SP ] in {
4713 def Int_eh_sjlj_longjmp : PseudoInst<(outs), (ins GPR:$src, GPR:$scratch),
4714                              NoItinerary,
4715                          [(ARMeh_sjlj_longjmp GPR:$src, GPR:$scratch)]>,
4716                                 Requires<[IsARM, IsIOS]>;
4717 }
4718
4719 // eh.sjlj.dispatchsetup pseudo-instructions.
4720 // These pseudos are used for both ARM and Thumb2. Any differences are
4721 // handled when the pseudo is expanded (which happens before any passes
4722 // that need the instruction size).
4723 let Defs =
4724   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
4725     Q0, Q1, Q2, Q3, Q4, Q5, Q6, Q7, Q8, Q9, Q10, Q11, Q12, Q13, Q14, Q15 ],
4726   isBarrier = 1 in
4727 def Int_eh_sjlj_dispatchsetup : PseudoInst<(outs), (ins), NoItinerary, []>;
4728
4729 let Defs =
4730   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
4731   isBarrier = 1 in
4732 def Int_eh_sjlj_dispatchsetup_nofp : PseudoInst<(outs), (ins), NoItinerary, []>;
4733
4734
4735 //===----------------------------------------------------------------------===//
4736 // Non-Instruction Patterns
4737 //
4738
4739 // ARMv4 indirect branch using (MOVr PC, dst)
4740 let isBranch = 1, isTerminator = 1, isBarrier = 1, isIndirectBranch = 1 in
4741   def MOVPCRX : ARMPseudoExpand<(outs), (ins GPR:$dst),
4742                     4, IIC_Br, [(brind GPR:$dst)],
4743                     (MOVr PC, GPR:$dst, (ops 14, zero_reg), zero_reg)>,
4744                   Requires<[IsARM, NoV4T]>;
4745
4746 // Large immediate handling.
4747
4748 // 32-bit immediate using two piece so_imms or movw + movt.
4749 // This is a single pseudo instruction, the benefit is that it can be remat'd
4750 // as a single unit instead of having to handle reg inputs.
4751 // FIXME: Remove this when we can do generalized remat.
4752 let isReMaterializable = 1, isMoveImm = 1 in
4753 def MOVi32imm : PseudoInst<(outs GPR:$dst), (ins i32imm:$src), IIC_iMOVix2,
4754                            [(set GPR:$dst, (arm_i32imm:$src))]>,
4755                            Requires<[IsARM]>;
4756
4757 // Pseudo instruction that combines movw + movt + add pc (if PIC).
4758 // It also makes it possible to rematerialize the instructions.
4759 // FIXME: Remove this when we can do generalized remat and when machine licm
4760 // can properly the instructions.
4761 let isReMaterializable = 1 in {
4762 def MOV_ga_pcrel : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
4763                               IIC_iMOVix2addpc,
4764                         [(set GPR:$dst, (ARMWrapperPIC tglobaladdr:$addr))]>,
4765                         Requires<[IsARM, UseMovt]>;
4766
4767 def MOV_ga_dyn : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
4768                              IIC_iMOVix2,
4769                         [(set GPR:$dst, (ARMWrapperDYN tglobaladdr:$addr))]>,
4770                         Requires<[IsARM, UseMovt]>;
4771
4772 let AddedComplexity = 10 in
4773 def MOV_ga_pcrel_ldr : PseudoInst<(outs GPR:$dst), (ins i32imm:$addr),
4774                                 IIC_iMOVix2ld,
4775                     [(set GPR:$dst, (load (ARMWrapperPIC tglobaladdr:$addr)))]>,
4776                     Requires<[IsARM, UseMovt]>;
4777 } // isReMaterializable
4778
4779 // ConstantPool, GlobalAddress, and JumpTable
4780 def : ARMPat<(ARMWrapper  tglobaladdr :$dst), (LEApcrel tglobaladdr :$dst)>,
4781             Requires<[IsARM, DontUseMovt]>;
4782 def : ARMPat<(ARMWrapper  tconstpool  :$dst), (LEApcrel tconstpool  :$dst)>;
4783 def : ARMPat<(ARMWrapper  tglobaladdr :$dst), (MOVi32imm tglobaladdr :$dst)>,
4784             Requires<[IsARM, UseMovt]>;
4785 def : ARMPat<(ARMWrapperJT tjumptable:$dst, imm:$id),
4786              (LEApcrelJT tjumptable:$dst, imm:$id)>;
4787
4788 // TODO: add,sub,and, 3-instr forms?
4789
4790 // Tail calls. These patterns also apply to Thumb mode.
4791 def : Pat<(ARMtcret tcGPR:$dst), (TCRETURNri tcGPR:$dst)>;
4792 def : Pat<(ARMtcret (i32 tglobaladdr:$dst)), (TCRETURNdi texternalsym:$dst)>;
4793 def : Pat<(ARMtcret (i32 texternalsym:$dst)), (TCRETURNdi texternalsym:$dst)>;
4794
4795 // Direct calls
4796 def : ARMPat<(ARMcall texternalsym:$func), (BL texternalsym:$func)>;
4797 def : ARMPat<(ARMcall_nolink texternalsym:$func),
4798              (BMOVPCB_CALL texternalsym:$func)>;
4799
4800 // zextload i1 -> zextload i8
4801 def : ARMPat<(zextloadi1 addrmode_imm12:$addr), (LDRBi12 addrmode_imm12:$addr)>;
4802 def : ARMPat<(zextloadi1 ldst_so_reg:$addr),    (LDRBrs ldst_so_reg:$addr)>;
4803
4804 // extload -> zextload
4805 def : ARMPat<(extloadi1 addrmode_imm12:$addr),  (LDRBi12 addrmode_imm12:$addr)>;
4806 def : ARMPat<(extloadi1 ldst_so_reg:$addr),     (LDRBrs ldst_so_reg:$addr)>;
4807 def : ARMPat<(extloadi8 addrmode_imm12:$addr),  (LDRBi12 addrmode_imm12:$addr)>;
4808 def : ARMPat<(extloadi8 ldst_so_reg:$addr),     (LDRBrs ldst_so_reg:$addr)>;
4809
4810 def : ARMPat<(extloadi16 addrmode3:$addr),  (LDRH addrmode3:$addr)>;
4811
4812 def : ARMPat<(extloadi8  addrmodepc:$addr), (PICLDRB addrmodepc:$addr)>;
4813 def : ARMPat<(extloadi16 addrmodepc:$addr), (PICLDRH addrmodepc:$addr)>;
4814
4815 // smul* and smla*
4816 def : ARMV5TEPat<(mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4817                       (sra (shl GPR:$b, (i32 16)), (i32 16))),
4818                  (SMULBB GPR:$a, GPR:$b)>;
4819 def : ARMV5TEPat<(mul sext_16_node:$a, sext_16_node:$b),
4820                  (SMULBB GPR:$a, GPR:$b)>;
4821 def : ARMV5TEPat<(mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4822                       (sra GPR:$b, (i32 16))),
4823                  (SMULBT GPR:$a, GPR:$b)>;
4824 def : ARMV5TEPat<(mul sext_16_node:$a, (sra GPR:$b, (i32 16))),
4825                  (SMULBT GPR:$a, GPR:$b)>;
4826 def : ARMV5TEPat<(mul (sra GPR:$a, (i32 16)),
4827                       (sra (shl GPR:$b, (i32 16)), (i32 16))),
4828                  (SMULTB GPR:$a, GPR:$b)>;
4829 def : ARMV5TEPat<(mul (sra GPR:$a, (i32 16)), sext_16_node:$b),
4830                 (SMULTB GPR:$a, GPR:$b)>;
4831 def : ARMV5TEPat<(sra (mul GPR:$a, (sra (shl GPR:$b, (i32 16)), (i32 16))),
4832                       (i32 16)),
4833                  (SMULWB GPR:$a, GPR:$b)>;
4834 def : ARMV5TEPat<(sra (mul GPR:$a, sext_16_node:$b), (i32 16)),
4835                  (SMULWB GPR:$a, GPR:$b)>;
4836
4837 def : ARMV5TEPat<(add GPR:$acc,
4838                       (mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4839                            (sra (shl GPR:$b, (i32 16)), (i32 16)))),
4840                  (SMLABB GPR:$a, GPR:$b, GPR:$acc)>;
4841 def : ARMV5TEPat<(add GPR:$acc,
4842                       (mul sext_16_node:$a, sext_16_node:$b)),
4843                  (SMLABB GPR:$a, GPR:$b, GPR:$acc)>;
4844 def : ARMV5TEPat<(add GPR:$acc,
4845                       (mul (sra (shl GPR:$a, (i32 16)), (i32 16)),
4846                            (sra GPR:$b, (i32 16)))),
4847                  (SMLABT GPR:$a, GPR:$b, GPR:$acc)>;
4848 def : ARMV5TEPat<(add GPR:$acc,
4849                       (mul sext_16_node:$a, (sra GPR:$b, (i32 16)))),
4850                  (SMLABT GPR:$a, GPR:$b, GPR:$acc)>;
4851 def : ARMV5TEPat<(add GPR:$acc,
4852                       (mul (sra GPR:$a, (i32 16)),
4853                            (sra (shl GPR:$b, (i32 16)), (i32 16)))),
4854                  (SMLATB GPR:$a, GPR:$b, GPR:$acc)>;
4855 def : ARMV5TEPat<(add GPR:$acc,
4856                       (mul (sra GPR:$a, (i32 16)), sext_16_node:$b)),
4857                  (SMLATB GPR:$a, GPR:$b, GPR:$acc)>;
4858 def : ARMV5TEPat<(add GPR:$acc,
4859                       (sra (mul GPR:$a, (sra (shl GPR:$b, (i32 16)), (i32 16))),
4860                            (i32 16))),
4861                  (SMLAWB GPR:$a, GPR:$b, GPR:$acc)>;
4862 def : ARMV5TEPat<(add GPR:$acc,
4863                       (sra (mul GPR:$a, sext_16_node:$b), (i32 16))),
4864                  (SMLAWB GPR:$a, GPR:$b, GPR:$acc)>;
4865
4866
4867 // Pre-v7 uses MCR for synchronization barriers.
4868 def : ARMPat<(ARMMemBarrierMCR GPR:$zero), (MCR 15, 0, GPR:$zero, 7, 10, 5)>,
4869          Requires<[IsARM, HasV6]>;
4870
4871 // SXT/UXT with no rotate
4872 let AddedComplexity = 16 in {
4873 def : ARMV6Pat<(and GPR:$Src, 0x000000FF), (UXTB GPR:$Src, 0)>;
4874 def : ARMV6Pat<(and GPR:$Src, 0x0000FFFF), (UXTH GPR:$Src, 0)>;
4875 def : ARMV6Pat<(and GPR:$Src, 0x00FF00FF), (UXTB16 GPR:$Src, 0)>;
4876 def : ARMV6Pat<(add GPR:$Rn, (and GPR:$Rm, 0x00FF)),
4877                (UXTAB GPR:$Rn, GPR:$Rm, 0)>;
4878 def : ARMV6Pat<(add GPR:$Rn, (and GPR:$Rm, 0xFFFF)),
4879                (UXTAH GPR:$Rn, GPR:$Rm, 0)>;
4880 }
4881
4882 def : ARMV6Pat<(sext_inreg GPR:$Src, i8),  (SXTB GPR:$Src, 0)>;
4883 def : ARMV6Pat<(sext_inreg GPR:$Src, i16), (SXTH GPR:$Src, 0)>;
4884
4885 def : ARMV6Pat<(add GPR:$Rn, (sext_inreg GPRnopc:$Rm, i8)),
4886                (SXTAB GPR:$Rn, GPRnopc:$Rm, 0)>;
4887 def : ARMV6Pat<(add GPR:$Rn, (sext_inreg GPRnopc:$Rm, i16)),
4888                (SXTAH GPR:$Rn, GPRnopc:$Rm, 0)>;
4889
4890 // Atomic load/store patterns
4891 def : ARMPat<(atomic_load_8 ldst_so_reg:$src),
4892              (LDRBrs ldst_so_reg:$src)>;
4893 def : ARMPat<(atomic_load_8 addrmode_imm12:$src),
4894              (LDRBi12 addrmode_imm12:$src)>;
4895 def : ARMPat<(atomic_load_16 addrmode3:$src),
4896              (LDRH addrmode3:$src)>;
4897 def : ARMPat<(atomic_load_32 ldst_so_reg:$src),
4898              (LDRrs ldst_so_reg:$src)>;
4899 def : ARMPat<(atomic_load_32 addrmode_imm12:$src),
4900              (LDRi12 addrmode_imm12:$src)>;
4901 def : ARMPat<(atomic_store_8 ldst_so_reg:$ptr, GPR:$val),
4902              (STRBrs GPR:$val, ldst_so_reg:$ptr)>;
4903 def : ARMPat<(atomic_store_8 addrmode_imm12:$ptr, GPR:$val),
4904              (STRBi12 GPR:$val, addrmode_imm12:$ptr)>;
4905 def : ARMPat<(atomic_store_16 addrmode3:$ptr, GPR:$val),
4906              (STRH GPR:$val, addrmode3:$ptr)>;
4907 def : ARMPat<(atomic_store_32 ldst_so_reg:$ptr, GPR:$val),
4908              (STRrs GPR:$val, ldst_so_reg:$ptr)>;
4909 def : ARMPat<(atomic_store_32 addrmode_imm12:$ptr, GPR:$val),
4910              (STRi12 GPR:$val, addrmode_imm12:$ptr)>;
4911
4912
4913 //===----------------------------------------------------------------------===//
4914 // Thumb Support
4915 //
4916
4917 include "ARMInstrThumb.td"
4918
4919 //===----------------------------------------------------------------------===//
4920 // Thumb2 Support
4921 //
4922
4923 include "ARMInstrThumb2.td"
4924
4925 //===----------------------------------------------------------------------===//
4926 // Floating Point Support
4927 //
4928
4929 include "ARMInstrVFP.td"
4930
4931 //===----------------------------------------------------------------------===//
4932 // Advanced SIMD (NEON) Support
4933 //
4934
4935 include "ARMInstrNEON.td"
4936
4937 //===----------------------------------------------------------------------===//
4938 // Assembler aliases
4939 //
4940
4941 // Memory barriers
4942 def : InstAlias<"dmb", (DMB 0xf)>, Requires<[IsARM, HasDB]>;
4943 def : InstAlias<"dsb", (DSB 0xf)>, Requires<[IsARM, HasDB]>;
4944 def : InstAlias<"isb", (ISB 0xf)>, Requires<[IsARM, HasDB]>;
4945
4946 // System instructions
4947 def : MnemonicAlias<"swi", "svc">;
4948
4949 // Load / Store Multiple
4950 def : MnemonicAlias<"ldmfd", "ldm">;
4951 def : MnemonicAlias<"ldmia", "ldm">;
4952 def : MnemonicAlias<"ldmea", "ldmdb">;
4953 def : MnemonicAlias<"stmfd", "stmdb">;
4954 def : MnemonicAlias<"stmia", "stm">;
4955 def : MnemonicAlias<"stmea", "stm">;
4956
4957 // PKHBT/PKHTB with default shift amount. PKHTB is equivalent to PKHBT when the
4958 // shift amount is zero (i.e., unspecified).
4959 def : InstAlias<"pkhbt${p} $Rd, $Rn, $Rm",
4960                 (PKHBT GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, 0, pred:$p)>,
4961         Requires<[IsARM, HasV6]>;
4962 def : InstAlias<"pkhtb${p} $Rd, $Rn, $Rm",
4963                 (PKHBT GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, 0, pred:$p)>,
4964         Requires<[IsARM, HasV6]>;
4965
4966 // PUSH/POP aliases for STM/LDM
4967 def : ARMInstAlias<"push${p} $regs", (STMDB_UPD SP, pred:$p, reglist:$regs)>;
4968 def : ARMInstAlias<"pop${p} $regs", (LDMIA_UPD SP, pred:$p, reglist:$regs)>;
4969
4970 // SSAT/USAT optional shift operand.
4971 def : ARMInstAlias<"ssat${p} $Rd, $sat_imm, $Rn",
4972                 (SSAT GPRnopc:$Rd, imm1_32:$sat_imm, GPRnopc:$Rn, 0, pred:$p)>;
4973 def : ARMInstAlias<"usat${p} $Rd, $sat_imm, $Rn",
4974                 (USAT GPRnopc:$Rd, imm0_31:$sat_imm, GPRnopc:$Rn, 0, pred:$p)>;
4975
4976
4977 // Extend instruction optional rotate operand.
4978 def : ARMInstAlias<"sxtab${p} $Rd, $Rn, $Rm",
4979                 (SXTAB GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
4980 def : ARMInstAlias<"sxtah${p} $Rd, $Rn, $Rm",
4981                 (SXTAH GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
4982 def : ARMInstAlias<"sxtab16${p} $Rd, $Rn, $Rm",
4983                 (SXTAB16 GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
4984 def : ARMInstAlias<"sxtb${p} $Rd, $Rm",
4985                 (SXTB GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
4986 def : ARMInstAlias<"sxtb16${p} $Rd, $Rm",
4987                 (SXTB16 GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
4988 def : ARMInstAlias<"sxth${p} $Rd, $Rm",
4989                 (SXTH GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
4990
4991 def : ARMInstAlias<"uxtab${p} $Rd, $Rn, $Rm",
4992                 (UXTAB GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
4993 def : ARMInstAlias<"uxtah${p} $Rd, $Rn, $Rm",
4994                 (UXTAH GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
4995 def : ARMInstAlias<"uxtab16${p} $Rd, $Rn, $Rm",
4996                 (UXTAB16 GPRnopc:$Rd, GPR:$Rn, GPRnopc:$Rm, 0, pred:$p)>;
4997 def : ARMInstAlias<"uxtb${p} $Rd, $Rm",
4998                 (UXTB GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
4999 def : ARMInstAlias<"uxtb16${p} $Rd, $Rm",
5000                 (UXTB16 GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5001 def : ARMInstAlias<"uxth${p} $Rd, $Rm",
5002                 (UXTH GPRnopc:$Rd, GPRnopc:$Rm, 0, pred:$p)>;
5003
5004
5005 // RFE aliases
5006 def : MnemonicAlias<"rfefa", "rfeda">;
5007 def : MnemonicAlias<"rfeea", "rfedb">;
5008 def : MnemonicAlias<"rfefd", "rfeia">;
5009 def : MnemonicAlias<"rfeed", "rfeib">;
5010 def : MnemonicAlias<"rfe", "rfeia">;
5011
5012 // SRS aliases
5013 def : MnemonicAlias<"srsfa", "srsda">;
5014 def : MnemonicAlias<"srsea", "srsdb">;
5015 def : MnemonicAlias<"srsfd", "srsia">;
5016 def : MnemonicAlias<"srsed", "srsib">;
5017 def : MnemonicAlias<"srs", "srsia">;
5018
5019 // QSAX == QSUBADDX
5020 def : MnemonicAlias<"qsubaddx", "qsax">;
5021 // SASX == SADDSUBX
5022 def : MnemonicAlias<"saddsubx", "sasx">;
5023 // SHASX == SHADDSUBX
5024 def : MnemonicAlias<"shaddsubx", "shasx">;
5025 // SHSAX == SHSUBADDX
5026 def : MnemonicAlias<"shsubaddx", "shsax">;
5027 // SSAX == SSUBADDX
5028 def : MnemonicAlias<"ssubaddx", "ssax">;
5029 // UASX == UADDSUBX
5030 def : MnemonicAlias<"uaddsubx", "uasx">;
5031 // UHASX == UHADDSUBX
5032 def : MnemonicAlias<"uhaddsubx", "uhasx">;
5033 // UHSAX == UHSUBADDX
5034 def : MnemonicAlias<"uhsubaddx", "uhsax">;
5035 // UQASX == UQADDSUBX
5036 def : MnemonicAlias<"uqaddsubx", "uqasx">;
5037 // UQSAX == UQSUBADDX
5038 def : MnemonicAlias<"uqsubaddx", "uqsax">;
5039 // USAX == USUBADDX
5040 def : MnemonicAlias<"usubaddx", "usax">;
5041
5042 // "mov Rd, so_imm_not" can be handled via "mvn" in assembly, just like
5043 // for isel.
5044 def : ARMInstAlias<"mov${s}${p} $Rd, $imm",
5045                    (MVNi rGPR:$Rd, so_imm_not:$imm, pred:$p, cc_out:$s)>;
5046 def : ARMInstAlias<"mvn${s}${p} $Rd, $imm",
5047                    (MOVi rGPR:$Rd, so_imm_not:$imm, pred:$p, cc_out:$s)>;
5048 // Same for AND <--> BIC
5049 def : ARMInstAlias<"bic${s}${p} $Rd, $Rn, $imm",
5050                    (ANDri rGPR:$Rd, rGPR:$Rn, so_imm_not:$imm,
5051                           pred:$p, cc_out:$s)>;
5052 def : ARMInstAlias<"bic${s}${p} $Rdn, $imm",
5053                    (ANDri rGPR:$Rdn, rGPR:$Rdn, so_imm_not:$imm,
5054                           pred:$p, cc_out:$s)>;
5055 def : ARMInstAlias<"and${s}${p} $Rd, $Rn, $imm",
5056                    (BICri rGPR:$Rd, rGPR:$Rn, so_imm_not:$imm,
5057                           pred:$p, cc_out:$s)>;
5058 def : ARMInstAlias<"and${s}${p} $Rdn, $imm",
5059                    (BICri rGPR:$Rdn, rGPR:$Rdn, so_imm_not:$imm,
5060                           pred:$p, cc_out:$s)>;
5061
5062 // Likewise, "add Rd, so_imm_neg" -> sub
5063 def : ARMInstAlias<"add${s}${p} $Rd, $Rn, $imm",
5064                  (SUBri GPR:$Rd, GPR:$Rn, so_imm_neg:$imm, pred:$p, cc_out:$s)>;
5065 def : ARMInstAlias<"add${s}${p} $Rd, $imm",
5066                  (SUBri GPR:$Rd, GPR:$Rd, so_imm_neg:$imm, pred:$p, cc_out:$s)>;
5067 // Same for CMP <--> CMN via so_imm_neg
5068 def : ARMInstAlias<"cmp${p} $Rd, $imm",
5069                    (CMNri rGPR:$Rd, so_imm_neg:$imm, pred:$p)>;
5070 def : ARMInstAlias<"cmn${p} $Rd, $imm",
5071                    (CMPri rGPR:$Rd, so_imm_neg:$imm, pred:$p)>;
5072
5073 // The shifter forms of the MOV instruction are aliased to the ASR, LSL,
5074 // LSR, ROR, and RRX instructions.
5075 // FIXME: We need C++ parser hooks to map the alias to the MOV
5076 //        encoding. It seems we should be able to do that sort of thing
5077 //        in tblgen, but it could get ugly.
5078 let TwoOperandAliasConstraint = "$Rm = $Rd" in {
5079 def ASRi : ARMAsmPseudo<"asr${s}${p} $Rd, $Rm, $imm",
5080                         (ins GPR:$Rd, GPR:$Rm, imm0_32:$imm, pred:$p,
5081                              cc_out:$s)>;
5082 def LSRi : ARMAsmPseudo<"lsr${s}${p} $Rd, $Rm, $imm",
5083                         (ins GPR:$Rd, GPR:$Rm, imm0_32:$imm, pred:$p,
5084                              cc_out:$s)>;
5085 def LSLi : ARMAsmPseudo<"lsl${s}${p} $Rd, $Rm, $imm",
5086                         (ins GPR:$Rd, GPR:$Rm, imm0_31:$imm, pred:$p,
5087                              cc_out:$s)>;
5088 def RORi : ARMAsmPseudo<"ror${s}${p} $Rd, $Rm, $imm",
5089                         (ins GPR:$Rd, GPR:$Rm, imm0_31:$imm, pred:$p,
5090                              cc_out:$s)>;
5091 }
5092 def RRXi : ARMAsmPseudo<"rrx${s}${p} $Rd, $Rm",
5093                         (ins GPRnopc:$Rd, GPRnopc:$Rm, pred:$p, cc_out:$s)>;
5094 let TwoOperandAliasConstraint = "$Rn = $Rd" in {
5095 def ASRr : ARMAsmPseudo<"asr${s}${p} $Rd, $Rn, $Rm",
5096                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5097                              cc_out:$s)>;
5098 def LSRr : ARMAsmPseudo<"lsr${s}${p} $Rd, $Rn, $Rm",
5099                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5100                              cc_out:$s)>;
5101 def LSLr : ARMAsmPseudo<"lsl${s}${p} $Rd, $Rn, $Rm",
5102                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5103                              cc_out:$s)>;
5104 def RORr : ARMAsmPseudo<"ror${s}${p} $Rd, $Rn, $Rm",
5105                         (ins GPRnopc:$Rd, GPRnopc:$Rn, GPRnopc:$Rm, pred:$p,
5106                              cc_out:$s)>;
5107 }
5108
5109 // "neg" is and alias for "rsb rd, rn, #0"
5110 def : ARMInstAlias<"neg${s}${p} $Rd, $Rm",
5111                    (RSBri GPR:$Rd, GPR:$Rm, 0, pred:$p, cc_out:$s)>;
5112
5113 // Pre-v6, 'mov r0, r0' was used as a NOP encoding.
5114 def : InstAlias<"nop${p}", (MOVr R0, R0, pred:$p, zero_reg)>,
5115          Requires<[IsARM, NoV6]>;
5116
5117 // UMULL/SMULL are available on all arches, but the instruction definitions
5118 // need difference constraints pre-v6. Use these aliases for the assembly
5119 // parsing on pre-v6.
5120 def : InstAlias<"smull${s}${p} $RdLo, $RdHi, $Rn, $Rm",
5121             (SMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
5122          Requires<[IsARM, NoV6]>;
5123 def : InstAlias<"umull${s}${p} $RdLo, $RdHi, $Rn, $Rm",
5124             (UMULL GPR:$RdLo, GPR:$RdHi, GPR:$Rn, GPR:$Rm, pred:$p, cc_out:$s)>,
5125          Requires<[IsARM, NoV6]>;
5126
5127 // 'it' blocks in ARM mode just validate the predicates. The IT itself
5128 // is discarded.
5129 def ITasm : ARMAsmPseudo<"it$mask $cc", (ins it_pred:$cc, it_mask:$mask)>;