Fix PR5367. QPR_8 is the super regclass of DPR_8 and SPR_8.
[oota-llvm.git] / lib / Target / ARM / ARMBaseRegisterInfo.cpp
1 //===- ARMBaseRegisterInfo.cpp - ARM Register Information -------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the base ARM implementation of TargetRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "ARM.h"
15 #include "ARMAddressingModes.h"
16 #include "ARMBaseInstrInfo.h"
17 #include "ARMBaseRegisterInfo.h"
18 #include "ARMInstrInfo.h"
19 #include "ARMMachineFunctionInfo.h"
20 #include "ARMSubtarget.h"
21 #include "llvm/Constants.h"
22 #include "llvm/DerivedTypes.h"
23 #include "llvm/Function.h"
24 #include "llvm/LLVMContext.h"
25 #include "llvm/CodeGen/MachineConstantPool.h"
26 #include "llvm/CodeGen/MachineFrameInfo.h"
27 #include "llvm/CodeGen/MachineFunction.h"
28 #include "llvm/CodeGen/MachineInstrBuilder.h"
29 #include "llvm/CodeGen/MachineLocation.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/CodeGen/RegisterScavenging.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include "llvm/Target/TargetFrameInfo.h"
36 #include "llvm/Target/TargetMachine.h"
37 #include "llvm/Target/TargetOptions.h"
38 #include "llvm/ADT/BitVector.h"
39 #include "llvm/ADT/SmallVector.h"
40 #include "llvm/Support/CommandLine.h"
41 using namespace llvm;
42
43 static cl::opt<bool>
44 ReuseFrameIndexVals("arm-reuse-frame-index-vals", cl::Hidden, cl::init(true),
45           cl::desc("Reuse repeated frame index values"));
46
47 static cl::opt<bool>
48 ARMDynamicStackAlign("arm-dynamic-stack-alignment", cl::Hidden, cl::init(false),
49           cl::desc("Dynamically re-align the stack as needed"));
50
51 unsigned ARMBaseRegisterInfo::getRegisterNumbering(unsigned RegEnum,
52                                                    bool *isSPVFP) {
53   if (isSPVFP)
54     *isSPVFP = false;
55
56   using namespace ARM;
57   switch (RegEnum) {
58   default:
59     llvm_unreachable("Unknown ARM register!");
60   case R0:  case D0:  case Q0:  return 0;
61   case R1:  case D1:  case Q1:  return 1;
62   case R2:  case D2:  case Q2:  return 2;
63   case R3:  case D3:  case Q3:  return 3;
64   case R4:  case D4:  case Q4:  return 4;
65   case R5:  case D5:  case Q5:  return 5;
66   case R6:  case D6:  case Q6:  return 6;
67   case R7:  case D7:  case Q7:  return 7;
68   case R8:  case D8:  case Q8:  return 8;
69   case R9:  case D9:  case Q9:  return 9;
70   case R10: case D10: case Q10: return 10;
71   case R11: case D11: case Q11: return 11;
72   case R12: case D12: case Q12: return 12;
73   case SP:  case D13: case Q13: return 13;
74   case LR:  case D14: case Q14: return 14;
75   case PC:  case D15: case Q15: return 15;
76
77   case D16: return 16;
78   case D17: return 17;
79   case D18: return 18;
80   case D19: return 19;
81   case D20: return 20;
82   case D21: return 21;
83   case D22: return 22;
84   case D23: return 23;
85   case D24: return 24;
86   case D25: return 25;
87   case D26: return 27;
88   case D27: return 27;
89   case D28: return 28;
90   case D29: return 29;
91   case D30: return 30;
92   case D31: return 31;
93
94   case S0: case S1: case S2: case S3:
95   case S4: case S5: case S6: case S7:
96   case S8: case S9: case S10: case S11:
97   case S12: case S13: case S14: case S15:
98   case S16: case S17: case S18: case S19:
99   case S20: case S21: case S22: case S23:
100   case S24: case S25: case S26: case S27:
101   case S28: case S29: case S30: case S31: {
102     if (isSPVFP)
103       *isSPVFP = true;
104     switch (RegEnum) {
105     default: return 0; // Avoid compile time warning.
106     case S0: return 0;
107     case S1: return 1;
108     case S2: return 2;
109     case S3: return 3;
110     case S4: return 4;
111     case S5: return 5;
112     case S6: return 6;
113     case S7: return 7;
114     case S8: return 8;
115     case S9: return 9;
116     case S10: return 10;
117     case S11: return 11;
118     case S12: return 12;
119     case S13: return 13;
120     case S14: return 14;
121     case S15: return 15;
122     case S16: return 16;
123     case S17: return 17;
124     case S18: return 18;
125     case S19: return 19;
126     case S20: return 20;
127     case S21: return 21;
128     case S22: return 22;
129     case S23: return 23;
130     case S24: return 24;
131     case S25: return 25;
132     case S26: return 26;
133     case S27: return 27;
134     case S28: return 28;
135     case S29: return 29;
136     case S30: return 30;
137     case S31: return 31;
138     }
139   }
140   }
141 }
142
143 ARMBaseRegisterInfo::ARMBaseRegisterInfo(const ARMBaseInstrInfo &tii,
144                                          const ARMSubtarget &sti)
145   : ARMGenRegisterInfo(ARM::ADJCALLSTACKDOWN, ARM::ADJCALLSTACKUP),
146     TII(tii), STI(sti),
147     FramePtr((STI.isTargetDarwin() || STI.isThumb()) ? ARM::R7 : ARM::R11) {
148 }
149
150 const unsigned*
151 ARMBaseRegisterInfo::getCalleeSavedRegs(const MachineFunction *MF) const {
152   static const unsigned CalleeSavedRegs[] = {
153     ARM::LR, ARM::R11, ARM::R10, ARM::R9, ARM::R8,
154     ARM::R7, ARM::R6,  ARM::R5,  ARM::R4,
155
156     ARM::D15, ARM::D14, ARM::D13, ARM::D12,
157     ARM::D11, ARM::D10, ARM::D9,  ARM::D8,
158     0
159   };
160
161   static const unsigned DarwinCalleeSavedRegs[] = {
162     // Darwin ABI deviates from ARM standard ABI. R9 is not a callee-saved
163     // register.
164     ARM::LR,  ARM::R7,  ARM::R6, ARM::R5, ARM::R4,
165     ARM::R11, ARM::R10, ARM::R8,
166
167     ARM::D15, ARM::D14, ARM::D13, ARM::D12,
168     ARM::D11, ARM::D10, ARM::D9,  ARM::D8,
169     0
170   };
171   return STI.isTargetDarwin() ? DarwinCalleeSavedRegs : CalleeSavedRegs;
172 }
173
174 const TargetRegisterClass* const *
175 ARMBaseRegisterInfo::getCalleeSavedRegClasses(const MachineFunction *MF) const {
176   static const TargetRegisterClass * const CalleeSavedRegClasses[] = {
177     &ARM::GPRRegClass, &ARM::GPRRegClass, &ARM::GPRRegClass,
178     &ARM::GPRRegClass, &ARM::GPRRegClass, &ARM::GPRRegClass,
179     &ARM::GPRRegClass, &ARM::GPRRegClass, &ARM::GPRRegClass,
180
181     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
182     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
183     0
184   };
185
186   static const TargetRegisterClass * const ThumbCalleeSavedRegClasses[] = {
187     &ARM::GPRRegClass, &ARM::GPRRegClass, &ARM::GPRRegClass,
188     &ARM::GPRRegClass, &ARM::GPRRegClass, &ARM::tGPRRegClass,
189     &ARM::tGPRRegClass,&ARM::tGPRRegClass,&ARM::tGPRRegClass,
190
191     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
192     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
193     0
194   };
195
196   static const TargetRegisterClass * const DarwinCalleeSavedRegClasses[] = {
197     &ARM::GPRRegClass, &ARM::GPRRegClass, &ARM::GPRRegClass,
198     &ARM::GPRRegClass, &ARM::GPRRegClass, &ARM::GPRRegClass,
199     &ARM::GPRRegClass, &ARM::GPRRegClass,
200
201     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
202     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
203     0
204   };
205
206   static const TargetRegisterClass * const DarwinThumbCalleeSavedRegClasses[] ={
207     &ARM::GPRRegClass,  &ARM::tGPRRegClass, &ARM::tGPRRegClass,
208     &ARM::tGPRRegClass, &ARM::tGPRRegClass, &ARM::GPRRegClass,
209     &ARM::GPRRegClass,  &ARM::GPRRegClass,
210
211     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
212     &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass, &ARM::DPRRegClass,
213     0
214   };
215
216   if (STI.isThumb1Only()) {
217     return STI.isTargetDarwin()
218       ? DarwinThumbCalleeSavedRegClasses : ThumbCalleeSavedRegClasses;
219   }
220   return STI.isTargetDarwin()
221     ? DarwinCalleeSavedRegClasses : CalleeSavedRegClasses;
222 }
223
224 BitVector ARMBaseRegisterInfo::getReservedRegs(const MachineFunction &MF) const {
225   // FIXME: avoid re-calculating this everytime.
226   BitVector Reserved(getNumRegs());
227   Reserved.set(ARM::SP);
228   Reserved.set(ARM::PC);
229   if (STI.isTargetDarwin() || hasFP(MF))
230     Reserved.set(FramePtr);
231   // Some targets reserve R9.
232   if (STI.isR9Reserved())
233     Reserved.set(ARM::R9);
234   return Reserved;
235 }
236
237 bool ARMBaseRegisterInfo::isReservedReg(const MachineFunction &MF,
238                                         unsigned Reg) const {
239   switch (Reg) {
240   default: break;
241   case ARM::SP:
242   case ARM::PC:
243     return true;
244   case ARM::R7:
245   case ARM::R11:
246     if (FramePtr == Reg && (STI.isTargetDarwin() || hasFP(MF)))
247       return true;
248     break;
249   case ARM::R9:
250     return STI.isR9Reserved();
251   }
252
253   return false;
254 }
255
256 const TargetRegisterClass *
257 ARMBaseRegisterInfo::getMatchingSuperRegClass(const TargetRegisterClass *A,
258                                               const TargetRegisterClass *B,
259                                               unsigned SubIdx) const {
260   switch (SubIdx) {
261   default: return 0;
262   case 1:
263   case 2:
264   case 3:
265   case 4:
266     // S sub-registers.
267     if (A->getSize() == 8) {
268       if (B == &ARM::SPR_8RegClass)
269         return &ARM::DPR_8RegClass;
270       assert(B == &ARM::SPRRegClass && "Expecting SPR register class!");
271       if (A == &ARM::DPR_8RegClass)
272         return A;
273       return &ARM::DPR_VFP2RegClass;
274     }
275
276     assert(A->getSize() == 16 && "Expecting a Q register class!");
277     if (B == &ARM::SPR_8RegClass)
278       return &ARM::QPR_8RegClass;
279     return &ARM::QPR_VFP2RegClass;
280   case 5:
281   case 6:
282     // D sub-registers.
283     if (B == &ARM::DPR_VFP2RegClass)
284       return &ARM::QPR_VFP2RegClass;
285     if (B == &ARM::DPR_8RegClass)
286       return &ARM::QPR_8RegClass;
287     return A;
288   }
289   return 0;
290 }
291
292 const TargetRegisterClass *
293 ARMBaseRegisterInfo::getPointerRegClass(unsigned Kind) const {
294   return ARM::GPRRegisterClass;
295 }
296
297 /// getAllocationOrder - Returns the register allocation order for a specified
298 /// register class in the form of a pair of TargetRegisterClass iterators.
299 std::pair<TargetRegisterClass::iterator,TargetRegisterClass::iterator>
300 ARMBaseRegisterInfo::getAllocationOrder(const TargetRegisterClass *RC,
301                                         unsigned HintType, unsigned HintReg,
302                                         const MachineFunction &MF) const {
303   // Alternative register allocation orders when favoring even / odd registers
304   // of register pairs.
305
306   // No FP, R9 is available.
307   static const unsigned GPREven1[] = {
308     ARM::R0, ARM::R2, ARM::R4, ARM::R6, ARM::R8, ARM::R10,
309     ARM::R1, ARM::R3, ARM::R12,ARM::LR, ARM::R5, ARM::R7,
310     ARM::R9, ARM::R11
311   };
312   static const unsigned GPROdd1[] = {
313     ARM::R1, ARM::R3, ARM::R5, ARM::R7, ARM::R9, ARM::R11,
314     ARM::R0, ARM::R2, ARM::R12,ARM::LR, ARM::R4, ARM::R6,
315     ARM::R8, ARM::R10
316   };
317
318   // FP is R7, R9 is available.
319   static const unsigned GPREven2[] = {
320     ARM::R0, ARM::R2, ARM::R4,          ARM::R8, ARM::R10,
321     ARM::R1, ARM::R3, ARM::R12,ARM::LR, ARM::R5, ARM::R6,
322     ARM::R9, ARM::R11
323   };
324   static const unsigned GPROdd2[] = {
325     ARM::R1, ARM::R3, ARM::R5,          ARM::R9, ARM::R11,
326     ARM::R0, ARM::R2, ARM::R12,ARM::LR, ARM::R4, ARM::R6,
327     ARM::R8, ARM::R10
328   };
329
330   // FP is R11, R9 is available.
331   static const unsigned GPREven3[] = {
332     ARM::R0, ARM::R2, ARM::R4, ARM::R6, ARM::R8,
333     ARM::R1, ARM::R3, ARM::R10,ARM::R12,ARM::LR, ARM::R5, ARM::R7,
334     ARM::R9
335   };
336   static const unsigned GPROdd3[] = {
337     ARM::R1, ARM::R3, ARM::R5, ARM::R6, ARM::R9,
338     ARM::R0, ARM::R2, ARM::R10,ARM::R12,ARM::LR, ARM::R4, ARM::R7,
339     ARM::R8
340   };
341
342   // No FP, R9 is not available.
343   static const unsigned GPREven4[] = {
344     ARM::R0, ARM::R2, ARM::R4, ARM::R6,          ARM::R10,
345     ARM::R1, ARM::R3, ARM::R12,ARM::LR, ARM::R5, ARM::R7, ARM::R8,
346     ARM::R11
347   };
348   static const unsigned GPROdd4[] = {
349     ARM::R1, ARM::R3, ARM::R5, ARM::R7,          ARM::R11,
350     ARM::R0, ARM::R2, ARM::R12,ARM::LR, ARM::R4, ARM::R6, ARM::R8,
351     ARM::R10
352   };
353
354   // FP is R7, R9 is not available.
355   static const unsigned GPREven5[] = {
356     ARM::R0, ARM::R2, ARM::R4,                   ARM::R10,
357     ARM::R1, ARM::R3, ARM::R12,ARM::LR, ARM::R5, ARM::R6, ARM::R8,
358     ARM::R11
359   };
360   static const unsigned GPROdd5[] = {
361     ARM::R1, ARM::R3, ARM::R5,                   ARM::R11,
362     ARM::R0, ARM::R2, ARM::R12,ARM::LR, ARM::R4, ARM::R6, ARM::R8,
363     ARM::R10
364   };
365
366   // FP is R11, R9 is not available.
367   static const unsigned GPREven6[] = {
368     ARM::R0, ARM::R2, ARM::R4, ARM::R6,
369     ARM::R1, ARM::R3, ARM::R10,ARM::R12,ARM::LR, ARM::R5, ARM::R7, ARM::R8
370   };
371   static const unsigned GPROdd6[] = {
372     ARM::R1, ARM::R3, ARM::R5, ARM::R7,
373     ARM::R0, ARM::R2, ARM::R10,ARM::R12,ARM::LR, ARM::R4, ARM::R6, ARM::R8
374   };
375
376
377   if (HintType == ARMRI::RegPairEven) {
378     if (isPhysicalRegister(HintReg) && getRegisterPairEven(HintReg, MF) == 0)
379       // It's no longer possible to fulfill this hint. Return the default
380       // allocation order.
381       return std::make_pair(RC->allocation_order_begin(MF),
382                             RC->allocation_order_end(MF));
383
384     if (!STI.isTargetDarwin() && !hasFP(MF)) {
385       if (!STI.isR9Reserved())
386         return std::make_pair(GPREven1,
387                               GPREven1 + (sizeof(GPREven1)/sizeof(unsigned)));
388       else
389         return std::make_pair(GPREven4,
390                               GPREven4 + (sizeof(GPREven4)/sizeof(unsigned)));
391     } else if (FramePtr == ARM::R7) {
392       if (!STI.isR9Reserved())
393         return std::make_pair(GPREven2,
394                               GPREven2 + (sizeof(GPREven2)/sizeof(unsigned)));
395       else
396         return std::make_pair(GPREven5,
397                               GPREven5 + (sizeof(GPREven5)/sizeof(unsigned)));
398     } else { // FramePtr == ARM::R11
399       if (!STI.isR9Reserved())
400         return std::make_pair(GPREven3,
401                               GPREven3 + (sizeof(GPREven3)/sizeof(unsigned)));
402       else
403         return std::make_pair(GPREven6,
404                               GPREven6 + (sizeof(GPREven6)/sizeof(unsigned)));
405     }
406   } else if (HintType == ARMRI::RegPairOdd) {
407     if (isPhysicalRegister(HintReg) && getRegisterPairOdd(HintReg, MF) == 0)
408       // It's no longer possible to fulfill this hint. Return the default
409       // allocation order.
410       return std::make_pair(RC->allocation_order_begin(MF),
411                             RC->allocation_order_end(MF));
412
413     if (!STI.isTargetDarwin() && !hasFP(MF)) {
414       if (!STI.isR9Reserved())
415         return std::make_pair(GPROdd1,
416                               GPROdd1 + (sizeof(GPROdd1)/sizeof(unsigned)));
417       else
418         return std::make_pair(GPROdd4,
419                               GPROdd4 + (sizeof(GPROdd4)/sizeof(unsigned)));
420     } else if (FramePtr == ARM::R7) {
421       if (!STI.isR9Reserved())
422         return std::make_pair(GPROdd2,
423                               GPROdd2 + (sizeof(GPROdd2)/sizeof(unsigned)));
424       else
425         return std::make_pair(GPROdd5,
426                               GPROdd5 + (sizeof(GPROdd5)/sizeof(unsigned)));
427     } else { // FramePtr == ARM::R11
428       if (!STI.isR9Reserved())
429         return std::make_pair(GPROdd3,
430                               GPROdd3 + (sizeof(GPROdd3)/sizeof(unsigned)));
431       else
432         return std::make_pair(GPROdd6,
433                               GPROdd6 + (sizeof(GPROdd6)/sizeof(unsigned)));
434     }
435   }
436   return std::make_pair(RC->allocation_order_begin(MF),
437                         RC->allocation_order_end(MF));
438 }
439
440 /// ResolveRegAllocHint - Resolves the specified register allocation hint
441 /// to a physical register. Returns the physical register if it is successful.
442 unsigned
443 ARMBaseRegisterInfo::ResolveRegAllocHint(unsigned Type, unsigned Reg,
444                                          const MachineFunction &MF) const {
445   if (Reg == 0 || !isPhysicalRegister(Reg))
446     return 0;
447   if (Type == 0)
448     return Reg;
449   else if (Type == (unsigned)ARMRI::RegPairOdd)
450     // Odd register.
451     return getRegisterPairOdd(Reg, MF);
452   else if (Type == (unsigned)ARMRI::RegPairEven)
453     // Even register.
454     return getRegisterPairEven(Reg, MF);
455   return 0;
456 }
457
458 void
459 ARMBaseRegisterInfo::UpdateRegAllocHint(unsigned Reg, unsigned NewReg,
460                                         MachineFunction &MF) const {
461   MachineRegisterInfo *MRI = &MF.getRegInfo();
462   std::pair<unsigned, unsigned> Hint = MRI->getRegAllocationHint(Reg);
463   if ((Hint.first == (unsigned)ARMRI::RegPairOdd ||
464        Hint.first == (unsigned)ARMRI::RegPairEven) &&
465       Hint.second && TargetRegisterInfo::isVirtualRegister(Hint.second)) {
466     // If 'Reg' is one of the even / odd register pair and it's now changed
467     // (e.g. coalesced) into a different register. The other register of the
468     // pair allocation hint must be updated to reflect the relationship
469     // change.
470     unsigned OtherReg = Hint.second;
471     Hint = MRI->getRegAllocationHint(OtherReg);
472     if (Hint.second == Reg)
473       // Make sure the pair has not already divorced.
474       MRI->setRegAllocationHint(OtherReg, Hint.first, NewReg);
475   }
476 }
477
478 static unsigned calculateMaxStackAlignment(const MachineFrameInfo *FFI) {
479   unsigned MaxAlign = 0;
480
481   for (int i = FFI->getObjectIndexBegin(),
482          e = FFI->getObjectIndexEnd(); i != e; ++i) {
483     if (FFI->isDeadObjectIndex(i))
484       continue;
485
486     unsigned Align = FFI->getObjectAlignment(i);
487     MaxAlign = std::max(MaxAlign, Align);
488   }
489
490   return MaxAlign;
491 }
492
493 /// hasFP - Return true if the specified function should have a dedicated frame
494 /// pointer register.  This is true if the function has variable sized allocas
495 /// or if frame pointer elimination is disabled.
496 ///
497 bool ARMBaseRegisterInfo::hasFP(const MachineFunction &MF) const {
498   const MachineFrameInfo *MFI = MF.getFrameInfo();
499   return (NoFramePointerElim ||
500           needsStackRealignment(MF) ||
501           MFI->hasVarSizedObjects() ||
502           MFI->isFrameAddressTaken());
503 }
504
505 bool ARMBaseRegisterInfo::
506 needsStackRealignment(const MachineFunction &MF) const {
507   // Only do this for ARM if explicitly enabled
508   // FIXME: Once it's passing all the tests, enable by default
509   if (!ARMDynamicStackAlign)
510     return false;
511
512   const MachineFrameInfo *MFI = MF.getFrameInfo();
513   const ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
514   unsigned StackAlign = MF.getTarget().getFrameInfo()->getStackAlignment();
515   return (RealignStack &&
516           !AFI->isThumb1OnlyFunction() &&
517           (MFI->getMaxAlignment() > StackAlign) &&
518           !MFI->hasVarSizedObjects());
519 }
520
521 bool ARMBaseRegisterInfo::cannotEliminateFrame(const MachineFunction &MF) const {
522   const MachineFrameInfo *MFI = MF.getFrameInfo();
523   if (NoFramePointerElim && MFI->hasCalls())
524     return true;
525   return MFI->hasVarSizedObjects() || MFI->isFrameAddressTaken();
526 }
527
528 /// estimateStackSize - Estimate and return the size of the frame.
529 static unsigned estimateStackSize(MachineFunction &MF, MachineFrameInfo *MFI) {
530   const MachineFrameInfo *FFI = MF.getFrameInfo();
531   int Offset = 0;
532   for (int i = FFI->getObjectIndexBegin(); i != 0; ++i) {
533     int FixedOff = -FFI->getObjectOffset(i);
534     if (FixedOff > Offset) Offset = FixedOff;
535   }
536   for (unsigned i = 0, e = FFI->getObjectIndexEnd(); i != e; ++i) {
537     if (FFI->isDeadObjectIndex(i))
538       continue;
539     Offset += FFI->getObjectSize(i);
540     unsigned Align = FFI->getObjectAlignment(i);
541     // Adjust to alignment boundary
542     Offset = (Offset+Align-1)/Align*Align;
543   }
544   return (unsigned)Offset;
545 }
546
547 /// estimateRSStackSizeLimit - Look at each instruction that references stack
548 /// frames and return the stack size limit beyond which some of these
549 /// instructions will require scratch register during their expansion later.
550 unsigned
551 ARMBaseRegisterInfo::estimateRSStackSizeLimit(MachineFunction &MF) const {
552   unsigned Limit = (1 << 12) - 1;
553   for (MachineFunction::iterator BB = MF.begin(),E = MF.end(); BB != E; ++BB) {
554     for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end();
555          I != E; ++I) {
556       for (unsigned i = 0, e = I->getNumOperands(); i != e; ++i) {
557         if (!I->getOperand(i).isFI()) continue;
558
559         const TargetInstrDesc &Desc = TII.get(I->getOpcode());
560         unsigned AddrMode = (Desc.TSFlags & ARMII::AddrModeMask);
561         if (AddrMode == ARMII::AddrMode3 ||
562             AddrMode == ARMII::AddrModeT2_i8)
563           return (1 << 8) - 1;
564
565         if (AddrMode == ARMII::AddrMode5 ||
566             AddrMode == ARMII::AddrModeT2_i8s4)
567           Limit = std::min(Limit, ((1U << 8) - 1) * 4);
568
569         if (AddrMode == ARMII::AddrModeT2_i12 && hasFP(MF))
570           // When the stack offset is negative, we will end up using
571           // the i8 instructions instead.
572           return (1 << 8) - 1;
573         break; // At most one FI per instruction
574       }
575     }
576   }
577
578   return Limit;
579 }
580
581 void
582 ARMBaseRegisterInfo::processFunctionBeforeCalleeSavedScan(MachineFunction &MF,
583                                                           RegScavenger *RS) const {
584   // This tells PEI to spill the FP as if it is any other callee-save register
585   // to take advantage the eliminateFrameIndex machinery. This also ensures it
586   // is spilled in the order specified by getCalleeSavedRegs() to make it easier
587   // to combine multiple loads / stores.
588   bool CanEliminateFrame = true;
589   bool CS1Spilled = false;
590   bool LRSpilled = false;
591   unsigned NumGPRSpills = 0;
592   SmallVector<unsigned, 4> UnspilledCS1GPRs;
593   SmallVector<unsigned, 4> UnspilledCS2GPRs;
594   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
595
596   MachineFrameInfo *MFI = MF.getFrameInfo();
597
598   // Calculate and set max stack object alignment early, so we can decide
599   // whether we will need stack realignment (and thus FP).
600   if (ARMDynamicStackAlign) {
601     unsigned MaxAlign = std::max(MFI->getMaxAlignment(),
602                                  calculateMaxStackAlignment(MFI));
603     MFI->setMaxAlignment(MaxAlign);
604   }
605
606   // Don't spill FP if the frame can be eliminated. This is determined
607   // by scanning the callee-save registers to see if any is used.
608   const unsigned *CSRegs = getCalleeSavedRegs();
609   const TargetRegisterClass* const *CSRegClasses = getCalleeSavedRegClasses();
610   for (unsigned i = 0; CSRegs[i]; ++i) {
611     unsigned Reg = CSRegs[i];
612     bool Spilled = false;
613     if (MF.getRegInfo().isPhysRegUsed(Reg)) {
614       AFI->setCSRegisterIsSpilled(Reg);
615       Spilled = true;
616       CanEliminateFrame = false;
617     } else {
618       // Check alias registers too.
619       for (const unsigned *Aliases = getAliasSet(Reg); *Aliases; ++Aliases) {
620         if (MF.getRegInfo().isPhysRegUsed(*Aliases)) {
621           Spilled = true;
622           CanEliminateFrame = false;
623         }
624       }
625     }
626
627     if (CSRegClasses[i] == ARM::GPRRegisterClass ||
628         CSRegClasses[i] == ARM::tGPRRegisterClass) {
629       if (Spilled) {
630         NumGPRSpills++;
631
632         if (!STI.isTargetDarwin()) {
633           if (Reg == ARM::LR)
634             LRSpilled = true;
635           CS1Spilled = true;
636           continue;
637         }
638
639         // Keep track if LR and any of R4, R5, R6, and R7 is spilled.
640         switch (Reg) {
641         case ARM::LR:
642           LRSpilled = true;
643           // Fallthrough
644         case ARM::R4:
645         case ARM::R5:
646         case ARM::R6:
647         case ARM::R7:
648           CS1Spilled = true;
649           break;
650         default:
651           break;
652         }
653       } else {
654         if (!STI.isTargetDarwin()) {
655           UnspilledCS1GPRs.push_back(Reg);
656           continue;
657         }
658
659         switch (Reg) {
660         case ARM::R4:
661         case ARM::R5:
662         case ARM::R6:
663         case ARM::R7:
664         case ARM::LR:
665           UnspilledCS1GPRs.push_back(Reg);
666           break;
667         default:
668           UnspilledCS2GPRs.push_back(Reg);
669           break;
670         }
671       }
672     }
673   }
674
675   bool ForceLRSpill = false;
676   if (!LRSpilled && AFI->isThumb1OnlyFunction()) {
677     unsigned FnSize = TII.GetFunctionSizeInBytes(MF);
678     // Force LR to be spilled if the Thumb function size is > 2048. This enables
679     // use of BL to implement far jump. If it turns out that it's not needed
680     // then the branch fix up path will undo it.
681     if (FnSize >= (1 << 11)) {
682       CanEliminateFrame = false;
683       ForceLRSpill = true;
684     }
685   }
686
687   bool ExtraCSSpill = false;
688   if (!CanEliminateFrame || cannotEliminateFrame(MF)) {
689     AFI->setHasStackFrame(true);
690
691     // If LR is not spilled, but at least one of R4, R5, R6, and R7 is spilled.
692     // Spill LR as well so we can fold BX_RET to the registers restore (LDM).
693     if (!LRSpilled && CS1Spilled) {
694       MF.getRegInfo().setPhysRegUsed(ARM::LR);
695       AFI->setCSRegisterIsSpilled(ARM::LR);
696       NumGPRSpills++;
697       UnspilledCS1GPRs.erase(std::find(UnspilledCS1GPRs.begin(),
698                                     UnspilledCS1GPRs.end(), (unsigned)ARM::LR));
699       ForceLRSpill = false;
700       ExtraCSSpill = true;
701     }
702
703     // Darwin ABI requires FP to point to the stack slot that contains the
704     // previous FP.
705     if (STI.isTargetDarwin() || hasFP(MF)) {
706       MF.getRegInfo().setPhysRegUsed(FramePtr);
707       NumGPRSpills++;
708     }
709
710     // If stack and double are 8-byte aligned and we are spilling an odd number
711     // of GPRs. Spill one extra callee save GPR so we won't have to pad between
712     // the integer and double callee save areas.
713     unsigned TargetAlign = MF.getTarget().getFrameInfo()->getStackAlignment();
714     if (TargetAlign == 8 && (NumGPRSpills & 1)) {
715       if (CS1Spilled && !UnspilledCS1GPRs.empty()) {
716         for (unsigned i = 0, e = UnspilledCS1GPRs.size(); i != e; ++i) {
717           unsigned Reg = UnspilledCS1GPRs[i];
718           // Don't spill high register if the function is thumb1
719           if (!AFI->isThumb1OnlyFunction() ||
720               isARMLowRegister(Reg) || Reg == ARM::LR) {
721             MF.getRegInfo().setPhysRegUsed(Reg);
722             AFI->setCSRegisterIsSpilled(Reg);
723             if (!isReservedReg(MF, Reg))
724               ExtraCSSpill = true;
725             break;
726           }
727         }
728       } else if (!UnspilledCS2GPRs.empty() &&
729                  !AFI->isThumb1OnlyFunction()) {
730         unsigned Reg = UnspilledCS2GPRs.front();
731         MF.getRegInfo().setPhysRegUsed(Reg);
732         AFI->setCSRegisterIsSpilled(Reg);
733         if (!isReservedReg(MF, Reg))
734           ExtraCSSpill = true;
735       }
736     }
737
738     // Estimate if we might need to scavenge a register at some point in order
739     // to materialize a stack offset. If so, either spill one additional
740     // callee-saved register or reserve a special spill slot to facilitate
741     // register scavenging. Thumb1 needs a spill slot for stack pointer
742     // adjustments also, even when the frame itself is small.
743     if (RS && !ExtraCSSpill) {
744       MachineFrameInfo  *MFI = MF.getFrameInfo();
745       // If any of the stack slot references may be out of range of an
746       // immediate offset, make sure a register (or a spill slot) is
747       // available for the register scavenger. Note that if we're indexing
748       // off the frame pointer, the effective stack size is 4 bytes larger
749       // since the FP points to the stack slot of the previous FP.
750       if (estimateStackSize(MF, MFI) + (hasFP(MF) ? 4 : 0)
751           >= estimateRSStackSizeLimit(MF)) {
752         // If any non-reserved CS register isn't spilled, just spill one or two
753         // extra. That should take care of it!
754         unsigned NumExtras = TargetAlign / 4;
755         SmallVector<unsigned, 2> Extras;
756         while (NumExtras && !UnspilledCS1GPRs.empty()) {
757           unsigned Reg = UnspilledCS1GPRs.back();
758           UnspilledCS1GPRs.pop_back();
759           if (!isReservedReg(MF, Reg)) {
760             Extras.push_back(Reg);
761             NumExtras--;
762           }
763         }
764         // For non-Thumb1 functions, also check for hi-reg CS registers
765         if (!AFI->isThumb1OnlyFunction()) {
766           while (NumExtras && !UnspilledCS2GPRs.empty()) {
767             unsigned Reg = UnspilledCS2GPRs.back();
768             UnspilledCS2GPRs.pop_back();
769             if (!isReservedReg(MF, Reg)) {
770               Extras.push_back(Reg);
771               NumExtras--;
772             }
773           }
774         }
775         if (Extras.size() && NumExtras == 0) {
776           for (unsigned i = 0, e = Extras.size(); i != e; ++i) {
777             MF.getRegInfo().setPhysRegUsed(Extras[i]);
778             AFI->setCSRegisterIsSpilled(Extras[i]);
779           }
780         } else if (!AFI->isThumb1OnlyFunction()) {
781           // note: Thumb1 functions spill to R12, not the stack.
782           // Reserve a slot closest to SP or frame pointer.
783           const TargetRegisterClass *RC = ARM::GPRRegisterClass;
784           RS->setScavengingFrameIndex(MFI->CreateStackObject(RC->getSize(),
785                                                            RC->getAlignment()));
786         }
787       }
788     }
789   }
790
791   if (ForceLRSpill) {
792     MF.getRegInfo().setPhysRegUsed(ARM::LR);
793     AFI->setCSRegisterIsSpilled(ARM::LR);
794     AFI->setLRIsSpilledForFarJump(true);
795   }
796 }
797
798 unsigned ARMBaseRegisterInfo::getRARegister() const {
799   return ARM::LR;
800 }
801
802 unsigned ARMBaseRegisterInfo::getFrameRegister(MachineFunction &MF) const {
803   if (STI.isTargetDarwin() || hasFP(MF))
804     return FramePtr;
805   return ARM::SP;
806 }
807
808 unsigned ARMBaseRegisterInfo::getEHExceptionRegister() const {
809   llvm_unreachable("What is the exception register");
810   return 0;
811 }
812
813 unsigned ARMBaseRegisterInfo::getEHHandlerRegister() const {
814   llvm_unreachable("What is the exception handler register");
815   return 0;
816 }
817
818 int ARMBaseRegisterInfo::getDwarfRegNum(unsigned RegNum, bool isEH) const {
819   return ARMGenRegisterInfo::getDwarfRegNumFull(RegNum, 0);
820 }
821
822 unsigned ARMBaseRegisterInfo::getRegisterPairEven(unsigned Reg,
823                                                const MachineFunction &MF) const {
824   switch (Reg) {
825   default: break;
826   // Return 0 if either register of the pair is a special register.
827   // So no R12, etc.
828   case ARM::R1:
829     return ARM::R0;
830   case ARM::R3:
831     return ARM::R2;
832   case ARM::R5:
833     return ARM::R4;
834   case ARM::R7:
835     return isReservedReg(MF, ARM::R7)  ? 0 : ARM::R6;
836   case ARM::R9:
837     return isReservedReg(MF, ARM::R9)  ? 0 :ARM::R8;
838   case ARM::R11:
839     return isReservedReg(MF, ARM::R11) ? 0 : ARM::R10;
840
841   case ARM::S1:
842     return ARM::S0;
843   case ARM::S3:
844     return ARM::S2;
845   case ARM::S5:
846     return ARM::S4;
847   case ARM::S7:
848     return ARM::S6;
849   case ARM::S9:
850     return ARM::S8;
851   case ARM::S11:
852     return ARM::S10;
853   case ARM::S13:
854     return ARM::S12;
855   case ARM::S15:
856     return ARM::S14;
857   case ARM::S17:
858     return ARM::S16;
859   case ARM::S19:
860     return ARM::S18;
861   case ARM::S21:
862     return ARM::S20;
863   case ARM::S23:
864     return ARM::S22;
865   case ARM::S25:
866     return ARM::S24;
867   case ARM::S27:
868     return ARM::S26;
869   case ARM::S29:
870     return ARM::S28;
871   case ARM::S31:
872     return ARM::S30;
873
874   case ARM::D1:
875     return ARM::D0;
876   case ARM::D3:
877     return ARM::D2;
878   case ARM::D5:
879     return ARM::D4;
880   case ARM::D7:
881     return ARM::D6;
882   case ARM::D9:
883     return ARM::D8;
884   case ARM::D11:
885     return ARM::D10;
886   case ARM::D13:
887     return ARM::D12;
888   case ARM::D15:
889     return ARM::D14;
890   case ARM::D17:
891     return ARM::D16;
892   case ARM::D19:
893     return ARM::D18;
894   case ARM::D21:
895     return ARM::D20;
896   case ARM::D23:
897     return ARM::D22;
898   case ARM::D25:
899     return ARM::D24;
900   case ARM::D27:
901     return ARM::D26;
902   case ARM::D29:
903     return ARM::D28;
904   case ARM::D31:
905     return ARM::D30;
906   }
907
908   return 0;
909 }
910
911 unsigned ARMBaseRegisterInfo::getRegisterPairOdd(unsigned Reg,
912                                              const MachineFunction &MF) const {
913   switch (Reg) {
914   default: break;
915   // Return 0 if either register of the pair is a special register.
916   // So no R12, etc.
917   case ARM::R0:
918     return ARM::R1;
919   case ARM::R2:
920     return ARM::R3;
921   case ARM::R4:
922     return ARM::R5;
923   case ARM::R6:
924     return isReservedReg(MF, ARM::R7)  ? 0 : ARM::R7;
925   case ARM::R8:
926     return isReservedReg(MF, ARM::R9)  ? 0 :ARM::R9;
927   case ARM::R10:
928     return isReservedReg(MF, ARM::R11) ? 0 : ARM::R11;
929
930   case ARM::S0:
931     return ARM::S1;
932   case ARM::S2:
933     return ARM::S3;
934   case ARM::S4:
935     return ARM::S5;
936   case ARM::S6:
937     return ARM::S7;
938   case ARM::S8:
939     return ARM::S9;
940   case ARM::S10:
941     return ARM::S11;
942   case ARM::S12:
943     return ARM::S13;
944   case ARM::S14:
945     return ARM::S15;
946   case ARM::S16:
947     return ARM::S17;
948   case ARM::S18:
949     return ARM::S19;
950   case ARM::S20:
951     return ARM::S21;
952   case ARM::S22:
953     return ARM::S23;
954   case ARM::S24:
955     return ARM::S25;
956   case ARM::S26:
957     return ARM::S27;
958   case ARM::S28:
959     return ARM::S29;
960   case ARM::S30:
961     return ARM::S31;
962
963   case ARM::D0:
964     return ARM::D1;
965   case ARM::D2:
966     return ARM::D3;
967   case ARM::D4:
968     return ARM::D5;
969   case ARM::D6:
970     return ARM::D7;
971   case ARM::D8:
972     return ARM::D9;
973   case ARM::D10:
974     return ARM::D11;
975   case ARM::D12:
976     return ARM::D13;
977   case ARM::D14:
978     return ARM::D15;
979   case ARM::D16:
980     return ARM::D17;
981   case ARM::D18:
982     return ARM::D19;
983   case ARM::D20:
984     return ARM::D21;
985   case ARM::D22:
986     return ARM::D23;
987   case ARM::D24:
988     return ARM::D25;
989   case ARM::D26:
990     return ARM::D27;
991   case ARM::D28:
992     return ARM::D29;
993   case ARM::D30:
994     return ARM::D31;
995   }
996
997   return 0;
998 }
999
1000 /// emitLoadConstPool - Emits a load from constpool to materialize the
1001 /// specified immediate.
1002 void ARMBaseRegisterInfo::
1003 emitLoadConstPool(MachineBasicBlock &MBB,
1004                   MachineBasicBlock::iterator &MBBI,
1005                   DebugLoc dl,
1006                   unsigned DestReg, unsigned SubIdx, int Val,
1007                   ARMCC::CondCodes Pred,
1008                   unsigned PredReg) const {
1009   MachineFunction &MF = *MBB.getParent();
1010   MachineConstantPool *ConstantPool = MF.getConstantPool();
1011   Constant *C =
1012         ConstantInt::get(Type::getInt32Ty(MF.getFunction()->getContext()), Val);
1013   unsigned Idx = ConstantPool->getConstantPoolIndex(C, 4);
1014
1015   BuildMI(MBB, MBBI, dl, TII.get(ARM::LDRcp))
1016     .addReg(DestReg, getDefRegState(true), SubIdx)
1017     .addConstantPoolIndex(Idx)
1018     .addReg(0).addImm(0).addImm(Pred).addReg(PredReg);
1019 }
1020
1021 bool ARMBaseRegisterInfo::
1022 requiresRegisterScavenging(const MachineFunction &MF) const {
1023   return true;
1024 }
1025
1026 bool ARMBaseRegisterInfo::
1027 requiresFrameIndexScavenging(const MachineFunction &MF) const {
1028   return true;
1029 }
1030
1031 // hasReservedCallFrame - Under normal circumstances, when a frame pointer is
1032 // not required, we reserve argument space for call sites in the function
1033 // immediately on entry to the current function. This eliminates the need for
1034 // add/sub sp brackets around call sites. Returns true if the call frame is
1035 // included as part of the stack frame.
1036 bool ARMBaseRegisterInfo::
1037 hasReservedCallFrame(MachineFunction &MF) const {
1038   const MachineFrameInfo *FFI = MF.getFrameInfo();
1039   unsigned CFSize = FFI->getMaxCallFrameSize();
1040   // It's not always a good idea to include the call frame as part of the
1041   // stack frame. ARM (especially Thumb) has small immediate offset to
1042   // address the stack frame. So a large call frame can cause poor codegen
1043   // and may even makes it impossible to scavenge a register.
1044   if (CFSize >= ((1 << 12) - 1) / 2)  // Half of imm12
1045     return false;
1046
1047   return !MF.getFrameInfo()->hasVarSizedObjects();
1048 }
1049
1050 static void
1051 emitSPUpdate(bool isARM,
1052              MachineBasicBlock &MBB, MachineBasicBlock::iterator &MBBI,
1053              DebugLoc dl, const ARMBaseInstrInfo &TII,
1054              int NumBytes,
1055              ARMCC::CondCodes Pred = ARMCC::AL, unsigned PredReg = 0) {
1056   if (isARM)
1057     emitARMRegPlusImmediate(MBB, MBBI, dl, ARM::SP, ARM::SP, NumBytes,
1058                             Pred, PredReg, TII);
1059   else
1060     emitT2RegPlusImmediate(MBB, MBBI, dl, ARM::SP, ARM::SP, NumBytes,
1061                            Pred, PredReg, TII);
1062 }
1063
1064
1065 void ARMBaseRegisterInfo::
1066 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
1067                               MachineBasicBlock::iterator I) const {
1068   if (!hasReservedCallFrame(MF)) {
1069     // If we have alloca, convert as follows:
1070     // ADJCALLSTACKDOWN -> sub, sp, sp, amount
1071     // ADJCALLSTACKUP   -> add, sp, sp, amount
1072     MachineInstr *Old = I;
1073     DebugLoc dl = Old->getDebugLoc();
1074     unsigned Amount = Old->getOperand(0).getImm();
1075     if (Amount != 0) {
1076       // We need to keep the stack aligned properly.  To do this, we round the
1077       // amount of space needed for the outgoing arguments up to the next
1078       // alignment boundary.
1079       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
1080       Amount = (Amount+Align-1)/Align*Align;
1081
1082       ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1083       assert(!AFI->isThumb1OnlyFunction() &&
1084              "This eliminateCallFramePseudoInstr does not suppor Thumb1!");
1085       bool isARM = !AFI->isThumbFunction();
1086
1087       // Replace the pseudo instruction with a new instruction...
1088       unsigned Opc = Old->getOpcode();
1089       ARMCC::CondCodes Pred = (ARMCC::CondCodes)Old->getOperand(1).getImm();
1090       // FIXME: Thumb2 version of ADJCALLSTACKUP and ADJCALLSTACKDOWN?
1091       if (Opc == ARM::ADJCALLSTACKDOWN || Opc == ARM::tADJCALLSTACKDOWN) {
1092         // Note: PredReg is operand 2 for ADJCALLSTACKDOWN.
1093         unsigned PredReg = Old->getOperand(2).getReg();
1094         emitSPUpdate(isARM, MBB, I, dl, TII, -Amount, Pred, PredReg);
1095       } else {
1096         // Note: PredReg is operand 3 for ADJCALLSTACKUP.
1097         unsigned PredReg = Old->getOperand(3).getReg();
1098         assert(Opc == ARM::ADJCALLSTACKUP || Opc == ARM::tADJCALLSTACKUP);
1099         emitSPUpdate(isARM, MBB, I, dl, TII, Amount, Pred, PredReg);
1100       }
1101     }
1102   }
1103   MBB.erase(I);
1104 }
1105
1106 unsigned
1107 ARMBaseRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
1108                                          int SPAdj, int *Value,
1109                                          RegScavenger *RS) const {
1110   unsigned i = 0;
1111   MachineInstr &MI = *II;
1112   MachineBasicBlock &MBB = *MI.getParent();
1113   MachineFunction &MF = *MBB.getParent();
1114   const MachineFrameInfo *MFI = MF.getFrameInfo();
1115   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1116   assert(!AFI->isThumb1OnlyFunction() &&
1117          "This eliminateFrameIndex does not support Thumb1!");
1118
1119   while (!MI.getOperand(i).isFI()) {
1120     ++i;
1121     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
1122   }
1123
1124   unsigned FrameReg = ARM::SP;
1125   int FrameIndex = MI.getOperand(i).getIndex();
1126   int Offset = MFI->getObjectOffset(FrameIndex) + MFI->getStackSize() + SPAdj;
1127   bool isFixed = MFI->isFixedObjectIndex(FrameIndex);
1128
1129   // When doing dynamic stack realignment, all of these need to change(?)
1130   if (AFI->isGPRCalleeSavedArea1Frame(FrameIndex))
1131     Offset -= AFI->getGPRCalleeSavedArea1Offset();
1132   else if (AFI->isGPRCalleeSavedArea2Frame(FrameIndex))
1133     Offset -= AFI->getGPRCalleeSavedArea2Offset();
1134   else if (AFI->isDPRCalleeSavedAreaFrame(FrameIndex))
1135     Offset -= AFI->getDPRCalleeSavedAreaOffset();
1136   else if (needsStackRealignment(MF)) {
1137     // When dynamically realigning the stack, use the frame pointer for
1138     // parameters, and the stack pointer for locals.
1139     assert (hasFP(MF) && "dynamic stack realignment without a FP!");
1140     if (isFixed) {
1141       FrameReg = getFrameRegister(MF);
1142       Offset -= AFI->getFramePtrSpillOffset();
1143       // When referencing from the frame pointer, stack pointer adjustments
1144       // don't matter.
1145       SPAdj = 0;
1146     }
1147   } else if (hasFP(MF) && AFI->hasStackFrame()) {
1148     assert(SPAdj == 0 && "Unexpected stack offset!");
1149     if (isFixed || MFI->hasVarSizedObjects()) {
1150       // Use frame pointer to reference fixed objects unless this is a
1151       // frameless function.
1152       FrameReg = getFrameRegister(MF);
1153       Offset -= AFI->getFramePtrSpillOffset();
1154     } else if (AFI->isThumb2Function()) {
1155       // In Thumb2 mode, the negative offset is very limited.
1156       int FPOffset = Offset - AFI->getFramePtrSpillOffset();
1157       if (FPOffset >= -255 && FPOffset < 0) {
1158         FrameReg = getFrameRegister(MF);
1159         Offset = FPOffset;
1160       }
1161     }
1162   }
1163
1164   // Modify MI as necessary to handle as much of 'Offset' as possible
1165   bool Done = false;
1166   if (!AFI->isThumbFunction())
1167     Done = rewriteARMFrameIndex(MI, i, FrameReg, Offset, TII);
1168   else {
1169     assert(AFI->isThumb2Function());
1170     Done = rewriteT2FrameIndex(MI, i, FrameReg, Offset, TII);
1171   }
1172   if (Done)
1173     return 0;
1174
1175   // If we get here, the immediate doesn't fit into the instruction.  We folded
1176   // as much as possible above, handle the rest, providing a register that is
1177   // SP+LargeImm.
1178   assert((Offset ||
1179           (MI.getDesc().TSFlags & ARMII::AddrModeMask) == ARMII::AddrMode4) &&
1180          "This code isn't needed if offset already handled!");
1181
1182   unsigned ScratchReg = 0;
1183   int PIdx = MI.findFirstPredOperandIdx();
1184   ARMCC::CondCodes Pred = (PIdx == -1)
1185     ? ARMCC::AL : (ARMCC::CondCodes)MI.getOperand(PIdx).getImm();
1186   unsigned PredReg = (PIdx == -1) ? 0 : MI.getOperand(PIdx+1).getReg();
1187   if (Offset == 0)
1188     // Must be addrmode4.
1189     MI.getOperand(i).ChangeToRegister(FrameReg, false, false, false);
1190   else {
1191     ScratchReg = MF.getRegInfo().createVirtualRegister(ARM::GPRRegisterClass);
1192     if (Value) *Value = Offset;
1193     if (!AFI->isThumbFunction())
1194       emitARMRegPlusImmediate(MBB, II, MI.getDebugLoc(), ScratchReg, FrameReg,
1195                               Offset, Pred, PredReg, TII);
1196     else {
1197       assert(AFI->isThumb2Function());
1198       emitT2RegPlusImmediate(MBB, II, MI.getDebugLoc(), ScratchReg, FrameReg,
1199                              Offset, Pred, PredReg, TII);
1200     }
1201     MI.getOperand(i).ChangeToRegister(ScratchReg, false, false, true);
1202     if (!ReuseFrameIndexVals)
1203       ScratchReg = 0;
1204   }
1205   return ScratchReg;
1206 }
1207
1208 /// Move iterator pass the next bunch of callee save load / store ops for
1209 /// the particular spill area (1: integer area 1, 2: integer area 2,
1210 /// 3: fp area, 0: don't care).
1211 static void movePastCSLoadStoreOps(MachineBasicBlock &MBB,
1212                                    MachineBasicBlock::iterator &MBBI,
1213                                    int Opc1, int Opc2, unsigned Area,
1214                                    const ARMSubtarget &STI) {
1215   while (MBBI != MBB.end() &&
1216          ((MBBI->getOpcode() == Opc1) || (MBBI->getOpcode() == Opc2)) &&
1217          MBBI->getOperand(1).isFI()) {
1218     if (Area != 0) {
1219       bool Done = false;
1220       unsigned Category = 0;
1221       switch (MBBI->getOperand(0).getReg()) {
1222       case ARM::R4:  case ARM::R5:  case ARM::R6: case ARM::R7:
1223       case ARM::LR:
1224         Category = 1;
1225         break;
1226       case ARM::R8:  case ARM::R9:  case ARM::R10: case ARM::R11:
1227         Category = STI.isTargetDarwin() ? 2 : 1;
1228         break;
1229       case ARM::D8:  case ARM::D9:  case ARM::D10: case ARM::D11:
1230       case ARM::D12: case ARM::D13: case ARM::D14: case ARM::D15:
1231         Category = 3;
1232         break;
1233       default:
1234         Done = true;
1235         break;
1236       }
1237       if (Done || Category != Area)
1238         break;
1239     }
1240
1241     ++MBBI;
1242   }
1243 }
1244
1245 void ARMBaseRegisterInfo::
1246 emitPrologue(MachineFunction &MF) const {
1247   MachineBasicBlock &MBB = MF.front();
1248   MachineBasicBlock::iterator MBBI = MBB.begin();
1249   MachineFrameInfo  *MFI = MF.getFrameInfo();
1250   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1251   assert(!AFI->isThumb1OnlyFunction() &&
1252          "This emitPrologue does not suppor Thumb1!");
1253   bool isARM = !AFI->isThumbFunction();
1254   unsigned VARegSaveSize = AFI->getVarArgsRegSaveSize();
1255   unsigned NumBytes = MFI->getStackSize();
1256   const std::vector<CalleeSavedInfo> &CSI = MFI->getCalleeSavedInfo();
1257   DebugLoc dl = (MBBI != MBB.end() ?
1258                  MBBI->getDebugLoc() : DebugLoc::getUnknownLoc());
1259
1260   // Determine the sizes of each callee-save spill areas and record which frame
1261   // belongs to which callee-save spill areas.
1262   unsigned GPRCS1Size = 0, GPRCS2Size = 0, DPRCSSize = 0;
1263   int FramePtrSpillFI = 0;
1264
1265   // Allocate the vararg register save area. This is not counted in NumBytes.
1266   if (VARegSaveSize)
1267     emitSPUpdate(isARM, MBB, MBBI, dl, TII, -VARegSaveSize);
1268
1269   if (!AFI->hasStackFrame()) {
1270     if (NumBytes != 0)
1271       emitSPUpdate(isARM, MBB, MBBI, dl, TII, -NumBytes);
1272     return;
1273   }
1274
1275   for (unsigned i = 0, e = CSI.size(); i != e; ++i) {
1276     unsigned Reg = CSI[i].getReg();
1277     int FI = CSI[i].getFrameIdx();
1278     switch (Reg) {
1279     case ARM::R4:
1280     case ARM::R5:
1281     case ARM::R6:
1282     case ARM::R7:
1283     case ARM::LR:
1284       if (Reg == FramePtr)
1285         FramePtrSpillFI = FI;
1286       AFI->addGPRCalleeSavedArea1Frame(FI);
1287       GPRCS1Size += 4;
1288       break;
1289     case ARM::R8:
1290     case ARM::R9:
1291     case ARM::R10:
1292     case ARM::R11:
1293       if (Reg == FramePtr)
1294         FramePtrSpillFI = FI;
1295       if (STI.isTargetDarwin()) {
1296         AFI->addGPRCalleeSavedArea2Frame(FI);
1297         GPRCS2Size += 4;
1298       } else {
1299         AFI->addGPRCalleeSavedArea1Frame(FI);
1300         GPRCS1Size += 4;
1301       }
1302       break;
1303     default:
1304       AFI->addDPRCalleeSavedAreaFrame(FI);
1305       DPRCSSize += 8;
1306     }
1307   }
1308
1309   // Build the new SUBri to adjust SP for integer callee-save spill area 1.
1310   emitSPUpdate(isARM, MBB, MBBI, dl, TII, -GPRCS1Size);
1311   movePastCSLoadStoreOps(MBB, MBBI, ARM::STR, ARM::t2STRi12, 1, STI);
1312
1313   // Set FP to point to the stack slot that contains the previous FP.
1314   // For Darwin, FP is R7, which has now been stored in spill area 1.
1315   // Otherwise, if this is not Darwin, all the callee-saved registers go
1316   // into spill area 1, including the FP in R11.  In either case, it is
1317   // now safe to emit this assignment.
1318   if (STI.isTargetDarwin() || hasFP(MF)) {
1319     unsigned ADDriOpc = !AFI->isThumbFunction() ? ARM::ADDri : ARM::t2ADDri;
1320     MachineInstrBuilder MIB =
1321       BuildMI(MBB, MBBI, dl, TII.get(ADDriOpc), FramePtr)
1322       .addFrameIndex(FramePtrSpillFI).addImm(0);
1323     AddDefaultCC(AddDefaultPred(MIB));
1324   }
1325
1326   // Build the new SUBri to adjust SP for integer callee-save spill area 2.
1327   emitSPUpdate(isARM, MBB, MBBI, dl, TII, -GPRCS2Size);
1328
1329   // Build the new SUBri to adjust SP for FP callee-save spill area.
1330   movePastCSLoadStoreOps(MBB, MBBI, ARM::STR, ARM::t2STRi12, 2, STI);
1331   emitSPUpdate(isARM, MBB, MBBI, dl, TII, -DPRCSSize);
1332
1333   // Determine starting offsets of spill areas.
1334   unsigned DPRCSOffset  = NumBytes - (GPRCS1Size + GPRCS2Size + DPRCSSize);
1335   unsigned GPRCS2Offset = DPRCSOffset + DPRCSSize;
1336   unsigned GPRCS1Offset = GPRCS2Offset + GPRCS2Size;
1337   AFI->setFramePtrSpillOffset(MFI->getObjectOffset(FramePtrSpillFI) + NumBytes);
1338   AFI->setGPRCalleeSavedArea1Offset(GPRCS1Offset);
1339   AFI->setGPRCalleeSavedArea2Offset(GPRCS2Offset);
1340   AFI->setDPRCalleeSavedAreaOffset(DPRCSOffset);
1341
1342   NumBytes = DPRCSOffset;
1343   if (NumBytes) {
1344     // Insert it after all the callee-save spills.
1345     movePastCSLoadStoreOps(MBB, MBBI, ARM::FSTD, 0, 3, STI);
1346     emitSPUpdate(isARM, MBB, MBBI, dl, TII, -NumBytes);
1347   }
1348
1349   if (STI.isTargetELF() && hasFP(MF)) {
1350     MFI->setOffsetAdjustment(MFI->getOffsetAdjustment() -
1351                              AFI->getFramePtrSpillOffset());
1352   }
1353
1354   AFI->setGPRCalleeSavedArea1Size(GPRCS1Size);
1355   AFI->setGPRCalleeSavedArea2Size(GPRCS2Size);
1356   AFI->setDPRCalleeSavedAreaSize(DPRCSSize);
1357
1358   // If we need dynamic stack realignment, do it here.
1359   if (needsStackRealignment(MF)) {
1360     unsigned Opc;
1361     unsigned MaxAlign = MFI->getMaxAlignment();
1362     assert (!AFI->isThumb1OnlyFunction());
1363     Opc = AFI->isThumbFunction() ? ARM::t2BICri : ARM::BICri;
1364
1365     AddDefaultCC(AddDefaultPred(BuildMI(MBB, MBBI, dl, TII.get(Opc), ARM::SP)
1366                                   .addReg(ARM::SP, RegState::Kill)
1367                                   .addImm(MaxAlign-1)));
1368   }
1369 }
1370
1371 static bool isCalleeSavedRegister(unsigned Reg, const unsigned *CSRegs) {
1372   for (unsigned i = 0; CSRegs[i]; ++i)
1373     if (Reg == CSRegs[i])
1374       return true;
1375   return false;
1376 }
1377
1378 static bool isCSRestore(MachineInstr *MI,
1379                         const ARMBaseInstrInfo &TII,
1380                         const unsigned *CSRegs) {
1381   return ((MI->getOpcode() == (int)ARM::FLDD ||
1382            MI->getOpcode() == (int)ARM::LDR ||
1383            MI->getOpcode() == (int)ARM::t2LDRi12) &&
1384           MI->getOperand(1).isFI() &&
1385           isCalleeSavedRegister(MI->getOperand(0).getReg(), CSRegs));
1386 }
1387
1388 void ARMBaseRegisterInfo::
1389 emitEpilogue(MachineFunction &MF, MachineBasicBlock &MBB) const {
1390   MachineBasicBlock::iterator MBBI = prior(MBB.end());
1391   assert(MBBI->getDesc().isReturn() &&
1392          "Can only insert epilog into returning blocks");
1393   DebugLoc dl = MBBI->getDebugLoc();
1394   MachineFrameInfo *MFI = MF.getFrameInfo();
1395   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1396   assert(!AFI->isThumb1OnlyFunction() &&
1397          "This emitEpilogue does not suppor Thumb1!");
1398   bool isARM = !AFI->isThumbFunction();
1399
1400   unsigned VARegSaveSize = AFI->getVarArgsRegSaveSize();
1401   int NumBytes = (int)MFI->getStackSize();
1402
1403   if (!AFI->hasStackFrame()) {
1404     if (NumBytes != 0)
1405       emitSPUpdate(isARM, MBB, MBBI, dl, TII, NumBytes);
1406   } else {
1407     // Unwind MBBI to point to first LDR / FLDD.
1408     const unsigned *CSRegs = getCalleeSavedRegs();
1409     if (MBBI != MBB.begin()) {
1410       do
1411         --MBBI;
1412       while (MBBI != MBB.begin() && isCSRestore(MBBI, TII, CSRegs));
1413       if (!isCSRestore(MBBI, TII, CSRegs))
1414         ++MBBI;
1415     }
1416
1417     // Move SP to start of FP callee save spill area.
1418     NumBytes -= (AFI->getGPRCalleeSavedArea1Size() +
1419                  AFI->getGPRCalleeSavedArea2Size() +
1420                  AFI->getDPRCalleeSavedAreaSize());
1421
1422     // Darwin ABI requires FP to point to the stack slot that contains the
1423     // previous FP.
1424     bool HasFP = hasFP(MF);
1425     if ((STI.isTargetDarwin() && NumBytes) || HasFP) {
1426       NumBytes = AFI->getFramePtrSpillOffset() - NumBytes;
1427       // Reset SP based on frame pointer only if the stack frame extends beyond
1428       // frame pointer stack slot or target is ELF and the function has FP.
1429       if (HasFP ||
1430           AFI->getGPRCalleeSavedArea2Size() ||
1431           AFI->getDPRCalleeSavedAreaSize()  ||
1432           AFI->getDPRCalleeSavedAreaOffset()) {
1433         if (NumBytes) {
1434           if (isARM)
1435             emitARMRegPlusImmediate(MBB, MBBI, dl, ARM::SP, FramePtr, -NumBytes,
1436                                     ARMCC::AL, 0, TII);
1437           else
1438             emitT2RegPlusImmediate(MBB, MBBI, dl, ARM::SP, FramePtr, -NumBytes,
1439                                     ARMCC::AL, 0, TII);
1440         } else {
1441           // Thumb2 or ARM.
1442           if (isARM)
1443             BuildMI(MBB, MBBI, dl, TII.get(ARM::MOVr), ARM::SP)
1444               .addReg(FramePtr)
1445               .addImm((unsigned)ARMCC::AL).addReg(0).addReg(0);
1446           else
1447             BuildMI(MBB, MBBI, dl, TII.get(ARM::tMOVgpr2gpr), ARM::SP)
1448               .addReg(FramePtr);
1449         }
1450       }
1451     } else if (NumBytes)
1452       emitSPUpdate(isARM, MBB, MBBI, dl, TII, NumBytes);
1453
1454     // Move SP to start of integer callee save spill area 2.
1455     movePastCSLoadStoreOps(MBB, MBBI, ARM::FLDD, 0, 3, STI);
1456     emitSPUpdate(isARM, MBB, MBBI, dl, TII, AFI->getDPRCalleeSavedAreaSize());
1457
1458     // Move SP to start of integer callee save spill area 1.
1459     movePastCSLoadStoreOps(MBB, MBBI, ARM::LDR, ARM::t2LDRi12, 2, STI);
1460     emitSPUpdate(isARM, MBB, MBBI, dl, TII, AFI->getGPRCalleeSavedArea2Size());
1461
1462     // Move SP to SP upon entry to the function.
1463     movePastCSLoadStoreOps(MBB, MBBI, ARM::LDR, ARM::t2LDRi12, 1, STI);
1464     emitSPUpdate(isARM, MBB, MBBI, dl, TII, AFI->getGPRCalleeSavedArea1Size());
1465   }
1466
1467   if (VARegSaveSize)
1468     emitSPUpdate(isARM, MBB, MBBI, dl, TII, VARegSaveSize);
1469 }
1470
1471 #include "ARMGenRegisterInfo.inc"