Create a machine basic block in the constant pool and retrieve the symbol for an...
[oota-llvm.git] / lib / Target / ARM / ARMAsmPrinter.cpp
1 //===-- ARMAsmPrinter.cpp - Print machine code to an ARM .s file ----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains a printer that converts from our internal representation
11 // of machine-dependent LLVM code to GAS-format ARM assembly language.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "asm-printer"
16 #include "ARM.h"
17 #include "ARMAsmPrinter.h"
18 #include "ARMBuildAttrs.h"
19 #include "ARMBaseRegisterInfo.h"
20 #include "ARMConstantPoolValue.h"
21 #include "ARMMachineFunctionInfo.h"
22 #include "ARMTargetMachine.h"
23 #include "ARMTargetObjectFile.h"
24 #include "InstPrinter/ARMInstPrinter.h"
25 #include "MCTargetDesc/ARMAddressingModes.h"
26 #include "MCTargetDesc/ARMMCExpr.h"
27 #include "llvm/Analysis/DebugInfo.h"
28 #include "llvm/Constants.h"
29 #include "llvm/Module.h"
30 #include "llvm/Type.h"
31 #include "llvm/Assembly/Writer.h"
32 #include "llvm/CodeGen/MachineModuleInfoImpls.h"
33 #include "llvm/CodeGen/MachineFunctionPass.h"
34 #include "llvm/CodeGen/MachineJumpTableInfo.h"
35 #include "llvm/MC/MCAsmInfo.h"
36 #include "llvm/MC/MCAssembler.h"
37 #include "llvm/MC/MCContext.h"
38 #include "llvm/MC/MCExpr.h"
39 #include "llvm/MC/MCInst.h"
40 #include "llvm/MC/MCSectionMachO.h"
41 #include "llvm/MC/MCObjectStreamer.h"
42 #include "llvm/MC/MCStreamer.h"
43 #include "llvm/MC/MCSymbol.h"
44 #include "llvm/Target/Mangler.h"
45 #include "llvm/Target/TargetData.h"
46 #include "llvm/Target/TargetMachine.h"
47 #include "llvm/Target/TargetOptions.h"
48 #include "llvm/ADT/SmallPtrSet.h"
49 #include "llvm/ADT/SmallString.h"
50 #include "llvm/ADT/StringExtras.h"
51 #include "llvm/Support/CommandLine.h"
52 #include "llvm/Support/Debug.h"
53 #include "llvm/Support/ErrorHandling.h"
54 #include "llvm/Support/TargetRegistry.h"
55 #include "llvm/Support/raw_ostream.h"
56 #include <cctype>
57 using namespace llvm;
58
59 namespace {
60
61   // Per section and per symbol attributes are not supported.
62   // To implement them we would need the ability to delay this emission
63   // until the assembly file is fully parsed/generated as only then do we
64   // know the symbol and section numbers.
65   class AttributeEmitter {
66   public:
67     virtual void MaybeSwitchVendor(StringRef Vendor) = 0;
68     virtual void EmitAttribute(unsigned Attribute, unsigned Value) = 0;
69     virtual void EmitTextAttribute(unsigned Attribute, StringRef String) = 0;
70     virtual void Finish() = 0;
71     virtual ~AttributeEmitter() {}
72   };
73
74   class AsmAttributeEmitter : public AttributeEmitter {
75     MCStreamer &Streamer;
76
77   public:
78     AsmAttributeEmitter(MCStreamer &Streamer_) : Streamer(Streamer_) {}
79     void MaybeSwitchVendor(StringRef Vendor) { }
80
81     void EmitAttribute(unsigned Attribute, unsigned Value) {
82       Streamer.EmitRawText("\t.eabi_attribute " +
83                            Twine(Attribute) + ", " + Twine(Value));
84     }
85
86     void EmitTextAttribute(unsigned Attribute, StringRef String) {
87       switch (Attribute) {
88       case ARMBuildAttrs::CPU_name:
89         Streamer.EmitRawText(StringRef("\t.cpu ") + LowercaseString(String));
90         break;
91       /* GAS requires .fpu to be emitted regardless of EABI attribute */
92       case ARMBuildAttrs::Advanced_SIMD_arch:
93       case ARMBuildAttrs::VFP_arch:
94         Streamer.EmitRawText(StringRef("\t.fpu ") + LowercaseString(String));
95         break;
96       default: assert(0 && "Unsupported Text attribute in ASM Mode"); break;
97       }
98     }
99     void Finish() { }
100   };
101
102   class ObjectAttributeEmitter : public AttributeEmitter {
103     // This structure holds all attributes, accounting for
104     // their string/numeric value, so we can later emmit them
105     // in declaration order, keeping all in the same vector
106     struct AttributeItemType {
107       enum {
108         HiddenAttribute = 0,
109         NumericAttribute,
110         TextAttribute
111       } Type;
112       unsigned Tag;
113       unsigned IntValue;
114       StringRef StringValue;
115     } AttributeItem;
116
117     MCObjectStreamer &Streamer;
118     StringRef CurrentVendor;
119     SmallVector<AttributeItemType, 64> Contents;
120
121     // Account for the ULEB/String size of each item,
122     // not just the number of items
123     size_t ContentsSize;
124     // FIXME: this should be in a more generic place, but
125     // getULEBSize() is in MCAsmInfo and will be moved to MCDwarf
126     size_t getULEBSize(int Value) {
127       size_t Size = 0;
128       do {
129         Value >>= 7;
130         Size += sizeof(int8_t); // Is this really necessary?
131       } while (Value);
132       return Size;
133     }
134
135   public:
136     ObjectAttributeEmitter(MCObjectStreamer &Streamer_) :
137       Streamer(Streamer_), CurrentVendor(""), ContentsSize(0) { }
138
139     void MaybeSwitchVendor(StringRef Vendor) {
140       assert(!Vendor.empty() && "Vendor cannot be empty.");
141
142       if (CurrentVendor.empty())
143         CurrentVendor = Vendor;
144       else if (CurrentVendor == Vendor)
145         return;
146       else
147         Finish();
148
149       CurrentVendor = Vendor;
150
151       assert(Contents.size() == 0);
152     }
153
154     void EmitAttribute(unsigned Attribute, unsigned Value) {
155       AttributeItemType attr = {
156         AttributeItemType::NumericAttribute,
157         Attribute,
158         Value,
159         StringRef("")
160       };
161       ContentsSize += getULEBSize(Attribute);
162       ContentsSize += getULEBSize(Value);
163       Contents.push_back(attr);
164     }
165
166     void EmitTextAttribute(unsigned Attribute, StringRef String) {
167       AttributeItemType attr = {
168         AttributeItemType::TextAttribute,
169         Attribute,
170         0,
171         String
172       };
173       ContentsSize += getULEBSize(Attribute);
174       // String + \0
175       ContentsSize += String.size()+1;
176
177       Contents.push_back(attr);
178     }
179
180     void Finish() {
181       // Vendor size + Vendor name + '\0'
182       const size_t VendorHeaderSize = 4 + CurrentVendor.size() + 1;
183
184       // Tag + Tag Size
185       const size_t TagHeaderSize = 1 + 4;
186
187       Streamer.EmitIntValue(VendorHeaderSize + TagHeaderSize + ContentsSize, 4);
188       Streamer.EmitBytes(CurrentVendor, 0);
189       Streamer.EmitIntValue(0, 1); // '\0'
190
191       Streamer.EmitIntValue(ARMBuildAttrs::File, 1);
192       Streamer.EmitIntValue(TagHeaderSize + ContentsSize, 4);
193
194       // Size should have been accounted for already, now
195       // emit each field as its type (ULEB or String)
196       for (unsigned int i=0; i<Contents.size(); ++i) {
197         AttributeItemType item = Contents[i];
198         Streamer.EmitULEB128IntValue(item.Tag, 0);
199         switch (item.Type) {
200         case AttributeItemType::NumericAttribute:
201           Streamer.EmitULEB128IntValue(item.IntValue, 0);
202           break;
203         case AttributeItemType::TextAttribute:
204           Streamer.EmitBytes(UppercaseString(item.StringValue), 0);
205           Streamer.EmitIntValue(0, 1); // '\0'
206           break;
207         default:
208           assert(0 && "Invalid attribute type");
209         }
210       }
211
212       Contents.clear();
213     }
214   };
215
216 } // end of anonymous namespace
217
218 MachineLocation ARMAsmPrinter::
219 getDebugValueLocation(const MachineInstr *MI) const {
220   MachineLocation Location;
221   assert(MI->getNumOperands() == 4 && "Invalid no. of machine operands!");
222   // Frame address.  Currently handles register +- offset only.
223   if (MI->getOperand(0).isReg() && MI->getOperand(1).isImm())
224     Location.set(MI->getOperand(0).getReg(), MI->getOperand(1).getImm());
225   else {
226     DEBUG(dbgs() << "DBG_VALUE instruction ignored! " << *MI << "\n");
227   }
228   return Location;
229 }
230
231 /// EmitDwarfRegOp - Emit dwarf register operation.
232 void ARMAsmPrinter::EmitDwarfRegOp(const MachineLocation &MLoc) const {
233   const TargetRegisterInfo *RI = TM.getRegisterInfo();
234   if (RI->getDwarfRegNum(MLoc.getReg(), false) != -1)
235     AsmPrinter::EmitDwarfRegOp(MLoc);
236   else {
237     unsigned Reg = MLoc.getReg();
238     if (Reg >= ARM::S0 && Reg <= ARM::S31) {
239       assert(ARM::S0 + 31 == ARM::S31 && "Unexpected ARM S register numbering");
240       // S registers are described as bit-pieces of a register
241       // S[2x] = DW_OP_regx(256 + (x>>1)) DW_OP_bit_piece(32, 0)
242       // S[2x+1] = DW_OP_regx(256 + (x>>1)) DW_OP_bit_piece(32, 32)
243
244       unsigned SReg = Reg - ARM::S0;
245       bool odd = SReg & 0x1;
246       unsigned Rx = 256 + (SReg >> 1);
247
248       OutStreamer.AddComment("DW_OP_regx for S register");
249       EmitInt8(dwarf::DW_OP_regx);
250
251       OutStreamer.AddComment(Twine(SReg));
252       EmitULEB128(Rx);
253
254       if (odd) {
255         OutStreamer.AddComment("DW_OP_bit_piece 32 32");
256         EmitInt8(dwarf::DW_OP_bit_piece);
257         EmitULEB128(32);
258         EmitULEB128(32);
259       } else {
260         OutStreamer.AddComment("DW_OP_bit_piece 32 0");
261         EmitInt8(dwarf::DW_OP_bit_piece);
262         EmitULEB128(32);
263         EmitULEB128(0);
264       }
265     } else if (Reg >= ARM::Q0 && Reg <= ARM::Q15) {
266       assert(ARM::Q0 + 15 == ARM::Q15 && "Unexpected ARM Q register numbering");
267       // Q registers Q0-Q15 are described by composing two D registers together.
268       // Qx = DW_OP_regx(256+2x) DW_OP_piece(8) DW_OP_regx(256+2x+1)
269       // DW_OP_piece(8)
270
271       unsigned QReg = Reg - ARM::Q0;
272       unsigned D1 = 256 + 2 * QReg;
273       unsigned D2 = D1 + 1;
274
275       OutStreamer.AddComment("DW_OP_regx for Q register: D1");
276       EmitInt8(dwarf::DW_OP_regx);
277       EmitULEB128(D1);
278       OutStreamer.AddComment("DW_OP_piece 8");
279       EmitInt8(dwarf::DW_OP_piece);
280       EmitULEB128(8);
281
282       OutStreamer.AddComment("DW_OP_regx for Q register: D2");
283       EmitInt8(dwarf::DW_OP_regx);
284       EmitULEB128(D2);
285       OutStreamer.AddComment("DW_OP_piece 8");
286       EmitInt8(dwarf::DW_OP_piece);
287       EmitULEB128(8);
288     }
289   }
290 }
291
292 void ARMAsmPrinter::EmitFunctionEntryLabel() {
293   if (AFI->isThumbFunction()) {
294     OutStreamer.EmitAssemblerFlag(MCAF_Code16);
295     OutStreamer.EmitThumbFunc(CurrentFnSym);
296   }
297
298   OutStreamer.EmitLabel(CurrentFnSym);
299 }
300
301 /// runOnMachineFunction - This uses the EmitInstruction()
302 /// method to print assembly for each instruction.
303 ///
304 bool ARMAsmPrinter::runOnMachineFunction(MachineFunction &MF) {
305   AFI = MF.getInfo<ARMFunctionInfo>();
306   MCP = MF.getConstantPool();
307
308   return AsmPrinter::runOnMachineFunction(MF);
309 }
310
311 void ARMAsmPrinter::printOperand(const MachineInstr *MI, int OpNum,
312                                  raw_ostream &O, const char *Modifier) {
313   const MachineOperand &MO = MI->getOperand(OpNum);
314   unsigned TF = MO.getTargetFlags();
315
316   switch (MO.getType()) {
317   default:
318     assert(0 && "<unknown operand type>");
319   case MachineOperand::MO_Register: {
320     unsigned Reg = MO.getReg();
321     assert(TargetRegisterInfo::isPhysicalRegister(Reg));
322     assert(!MO.getSubReg() && "Subregs should be eliminated!");
323     O << ARMInstPrinter::getRegisterName(Reg);
324     break;
325   }
326   case MachineOperand::MO_Immediate: {
327     int64_t Imm = MO.getImm();
328     O << '#';
329     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
330         (TF == ARMII::MO_LO16))
331       O << ":lower16:";
332     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
333              (TF == ARMII::MO_HI16))
334       O << ":upper16:";
335     O << Imm;
336     break;
337   }
338   case MachineOperand::MO_MachineBasicBlock:
339     O << *MO.getMBB()->getSymbol();
340     return;
341   case MachineOperand::MO_GlobalAddress: {
342     const GlobalValue *GV = MO.getGlobal();
343     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
344         (TF & ARMII::MO_LO16))
345       O << ":lower16:";
346     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
347              (TF & ARMII::MO_HI16))
348       O << ":upper16:";
349     O << *Mang->getSymbol(GV);
350
351     printOffset(MO.getOffset(), O);
352     if (TF == ARMII::MO_PLT)
353       O << "(PLT)";
354     break;
355   }
356   case MachineOperand::MO_ExternalSymbol: {
357     O << *GetExternalSymbolSymbol(MO.getSymbolName());
358     if (TF == ARMII::MO_PLT)
359       O << "(PLT)";
360     break;
361   }
362   case MachineOperand::MO_ConstantPoolIndex:
363     O << *GetCPISymbol(MO.getIndex());
364     break;
365   case MachineOperand::MO_JumpTableIndex:
366     O << *GetJTISymbol(MO.getIndex());
367     break;
368   }
369 }
370
371 //===--------------------------------------------------------------------===//
372
373 MCSymbol *ARMAsmPrinter::
374 GetARMSetPICJumpTableLabel2(unsigned uid, unsigned uid2,
375                             const MachineBasicBlock *MBB) const {
376   SmallString<60> Name;
377   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix()
378     << getFunctionNumber() << '_' << uid << '_' << uid2
379     << "_set_" << MBB->getNumber();
380   return OutContext.GetOrCreateSymbol(Name.str());
381 }
382
383 MCSymbol *ARMAsmPrinter::
384 GetARMJTIPICJumpTableLabel2(unsigned uid, unsigned uid2) const {
385   SmallString<60> Name;
386   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "JTI"
387     << getFunctionNumber() << '_' << uid << '_' << uid2;
388   return OutContext.GetOrCreateSymbol(Name.str());
389 }
390
391
392 MCSymbol *ARMAsmPrinter::GetARMSJLJEHLabel(void) const {
393   SmallString<60> Name;
394   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "SJLJEH"
395     << getFunctionNumber();
396   return OutContext.GetOrCreateSymbol(Name.str());
397 }
398
399 bool ARMAsmPrinter::PrintAsmOperand(const MachineInstr *MI, unsigned OpNum,
400                                     unsigned AsmVariant, const char *ExtraCode,
401                                     raw_ostream &O) {
402   // Does this asm operand have a single letter operand modifier?
403   if (ExtraCode && ExtraCode[0]) {
404     if (ExtraCode[1] != 0) return true; // Unknown modifier.
405
406     switch (ExtraCode[0]) {
407     default: return true;  // Unknown modifier.
408     case 'a': // Print as a memory address.
409       if (MI->getOperand(OpNum).isReg()) {
410         O << "["
411           << ARMInstPrinter::getRegisterName(MI->getOperand(OpNum).getReg())
412           << "]";
413         return false;
414       }
415       // Fallthrough
416     case 'c': // Don't print "#" before an immediate operand.
417       if (!MI->getOperand(OpNum).isImm())
418         return true;
419       O << MI->getOperand(OpNum).getImm();
420       return false;
421     case 'P': // Print a VFP double precision register.
422     case 'q': // Print a NEON quad precision register.
423       printOperand(MI, OpNum, O);
424       return false;
425     case 'y': // Print a VFP single precision register as indexed double.
426       // This uses the ordering of the alias table to get the first 'd' register
427       // that overlaps the 's' register. Also, s0 is an odd register, hence the
428       // odd modulus check below.
429       if (MI->getOperand(OpNum).isReg()) {
430         unsigned Reg = MI->getOperand(OpNum).getReg();
431         const TargetRegisterInfo *TRI = MF->getTarget().getRegisterInfo();
432         O << ARMInstPrinter::getRegisterName(TRI->getAliasSet(Reg)[0]) <<
433         (((Reg % 2) == 1) ? "[0]" : "[1]");
434         return false;
435       }
436       return true;
437     case 'B': // Bitwise inverse of integer or symbol without a preceding #.
438       if (!MI->getOperand(OpNum).isImm())
439         return true;
440       O << ~(MI->getOperand(OpNum).getImm());
441       return false;
442     case 'L': // The low 16 bits of an immediate constant.
443       if (!MI->getOperand(OpNum).isImm())
444         return true;
445       O << (MI->getOperand(OpNum).getImm() & 0xffff);
446       return false;
447     case 'M': { // A register range suitable for LDM/STM.
448       if (!MI->getOperand(OpNum).isReg())
449         return true;
450       const MachineOperand &MO = MI->getOperand(OpNum);
451       unsigned RegBegin = MO.getReg();
452       // This takes advantage of the 2 operand-ness of ldm/stm and that we've
453       // already got the operands in registers that are operands to the
454       // inline asm statement.
455
456       O << "{" << ARMInstPrinter::getRegisterName(RegBegin);
457
458       // FIXME: The register allocator not only may not have given us the
459       // registers in sequence, but may not be in ascending registers. This
460       // will require changes in the register allocator that'll need to be
461       // propagated down here if the operands change.
462       unsigned RegOps = OpNum + 1;
463       while (MI->getOperand(RegOps).isReg()) {
464         O << ", "
465           << ARMInstPrinter::getRegisterName(MI->getOperand(RegOps).getReg());
466         RegOps++;
467       }
468
469       O << "}";
470
471       return false;
472     }
473     case 'R': // The most significant register of a pair.
474     case 'Q': { // The least significant register of a pair.
475       if (OpNum == 0)
476         return true;
477       const MachineOperand &FlagsOP = MI->getOperand(OpNum - 1);
478       if (!FlagsOP.isImm())
479         return true;
480       unsigned Flags = FlagsOP.getImm();
481       unsigned NumVals = InlineAsm::getNumOperandRegisters(Flags);
482       if (NumVals != 2)
483         return true;
484       unsigned RegOp = ExtraCode[0] == 'Q' ? OpNum : OpNum + 1;
485       if (RegOp >= MI->getNumOperands())
486         return true;
487       const MachineOperand &MO = MI->getOperand(RegOp);
488       if (!MO.isReg())
489         return true;
490       unsigned Reg = MO.getReg();
491       O << ARMInstPrinter::getRegisterName(Reg);
492       return false;
493     }
494
495     // These modifiers are not yet supported.
496     case 'p': // The high single-precision register of a VFP double-precision
497               // register.
498     case 'e': // The low doubleword register of a NEON quad register.
499     case 'f': // The high doubleword register of a NEON quad register.
500     case 'h': // A range of VFP/NEON registers suitable for VLD1/VST1.
501     case 'H': // The highest-numbered register of a pair.
502       return true;
503     }
504   }
505
506   printOperand(MI, OpNum, O);
507   return false;
508 }
509
510 bool ARMAsmPrinter::PrintAsmMemoryOperand(const MachineInstr *MI,
511                                           unsigned OpNum, unsigned AsmVariant,
512                                           const char *ExtraCode,
513                                           raw_ostream &O) {
514   // Does this asm operand have a single letter operand modifier?
515   if (ExtraCode && ExtraCode[0]) {
516     if (ExtraCode[1] != 0) return true; // Unknown modifier.
517
518     switch (ExtraCode[0]) {
519       case 'A': // A memory operand for a VLD1/VST1 instruction.
520       default: return true;  // Unknown modifier.
521       case 'm': // The base register of a memory operand.
522         if (!MI->getOperand(OpNum).isReg())
523           return true;
524         O << ARMInstPrinter::getRegisterName(MI->getOperand(OpNum).getReg());
525         return false;
526     }
527   }
528
529   const MachineOperand &MO = MI->getOperand(OpNum);
530   assert(MO.isReg() && "unexpected inline asm memory operand");
531   O << "[" << ARMInstPrinter::getRegisterName(MO.getReg()) << "]";
532   return false;
533 }
534
535 void ARMAsmPrinter::EmitStartOfAsmFile(Module &M) {
536   if (Subtarget->isTargetDarwin()) {
537     Reloc::Model RelocM = TM.getRelocationModel();
538     if (RelocM == Reloc::PIC_ || RelocM == Reloc::DynamicNoPIC) {
539       // Declare all the text sections up front (before the DWARF sections
540       // emitted by AsmPrinter::doInitialization) so the assembler will keep
541       // them together at the beginning of the object file.  This helps
542       // avoid out-of-range branches that are due a fundamental limitation of
543       // the way symbol offsets are encoded with the current Darwin ARM
544       // relocations.
545       const TargetLoweringObjectFileMachO &TLOFMacho =
546         static_cast<const TargetLoweringObjectFileMachO &>(
547           getObjFileLowering());
548       OutStreamer.SwitchSection(TLOFMacho.getTextSection());
549       OutStreamer.SwitchSection(TLOFMacho.getTextCoalSection());
550       OutStreamer.SwitchSection(TLOFMacho.getConstTextCoalSection());
551       if (RelocM == Reloc::DynamicNoPIC) {
552         const MCSection *sect =
553           OutContext.getMachOSection("__TEXT", "__symbol_stub4",
554                                      MCSectionMachO::S_SYMBOL_STUBS,
555                                      12, SectionKind::getText());
556         OutStreamer.SwitchSection(sect);
557       } else {
558         const MCSection *sect =
559           OutContext.getMachOSection("__TEXT", "__picsymbolstub4",
560                                      MCSectionMachO::S_SYMBOL_STUBS,
561                                      16, SectionKind::getText());
562         OutStreamer.SwitchSection(sect);
563       }
564       const MCSection *StaticInitSect =
565         OutContext.getMachOSection("__TEXT", "__StaticInit",
566                                    MCSectionMachO::S_REGULAR |
567                                    MCSectionMachO::S_ATTR_PURE_INSTRUCTIONS,
568                                    SectionKind::getText());
569       OutStreamer.SwitchSection(StaticInitSect);
570     }
571   }
572
573   // Use unified assembler syntax.
574   OutStreamer.EmitAssemblerFlag(MCAF_SyntaxUnified);
575
576   // Emit ARM Build Attributes
577   if (Subtarget->isTargetELF()) {
578
579     emitAttributes();
580   }
581 }
582
583
584 void ARMAsmPrinter::EmitEndOfAsmFile(Module &M) {
585   if (Subtarget->isTargetDarwin()) {
586     // All darwin targets use mach-o.
587     const TargetLoweringObjectFileMachO &TLOFMacho =
588       static_cast<const TargetLoweringObjectFileMachO &>(getObjFileLowering());
589     MachineModuleInfoMachO &MMIMacho =
590       MMI->getObjFileInfo<MachineModuleInfoMachO>();
591
592     // Output non-lazy-pointers for external and common global variables.
593     MachineModuleInfoMachO::SymbolListTy Stubs = MMIMacho.GetGVStubList();
594
595     if (!Stubs.empty()) {
596       // Switch with ".non_lazy_symbol_pointer" directive.
597       OutStreamer.SwitchSection(TLOFMacho.getNonLazySymbolPointerSection());
598       EmitAlignment(2);
599       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
600         // L_foo$stub:
601         OutStreamer.EmitLabel(Stubs[i].first);
602         //   .indirect_symbol _foo
603         MachineModuleInfoImpl::StubValueTy &MCSym = Stubs[i].second;
604         OutStreamer.EmitSymbolAttribute(MCSym.getPointer(),MCSA_IndirectSymbol);
605
606         if (MCSym.getInt())
607           // External to current translation unit.
608           OutStreamer.EmitIntValue(0, 4/*size*/, 0/*addrspace*/);
609         else
610           // Internal to current translation unit.
611           //
612           // When we place the LSDA into the TEXT section, the type info
613           // pointers need to be indirect and pc-rel. We accomplish this by
614           // using NLPs; however, sometimes the types are local to the file.
615           // We need to fill in the value for the NLP in those cases.
616           OutStreamer.EmitValue(MCSymbolRefExpr::Create(MCSym.getPointer(),
617                                                         OutContext),
618                                 4/*size*/, 0/*addrspace*/);
619       }
620
621       Stubs.clear();
622       OutStreamer.AddBlankLine();
623     }
624
625     Stubs = MMIMacho.GetHiddenGVStubList();
626     if (!Stubs.empty()) {
627       OutStreamer.SwitchSection(getObjFileLowering().getDataSection());
628       EmitAlignment(2);
629       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
630         // L_foo$stub:
631         OutStreamer.EmitLabel(Stubs[i].first);
632         //   .long _foo
633         OutStreamer.EmitValue(MCSymbolRefExpr::
634                               Create(Stubs[i].second.getPointer(),
635                                      OutContext),
636                               4/*size*/, 0/*addrspace*/);
637       }
638
639       Stubs.clear();
640       OutStreamer.AddBlankLine();
641     }
642
643     // Funny Darwin hack: This flag tells the linker that no global symbols
644     // contain code that falls through to other global symbols (e.g. the obvious
645     // implementation of multiple entry points).  If this doesn't occur, the
646     // linker can safely perform dead code stripping.  Since LLVM never
647     // generates code that does this, it is always safe to set.
648     OutStreamer.EmitAssemblerFlag(MCAF_SubsectionsViaSymbols);
649   }
650 }
651
652 //===----------------------------------------------------------------------===//
653 // Helper routines for EmitStartOfAsmFile() and EmitEndOfAsmFile()
654 // FIXME:
655 // The following seem like one-off assembler flags, but they actually need
656 // to appear in the .ARM.attributes section in ELF.
657 // Instead of subclassing the MCELFStreamer, we do the work here.
658
659 void ARMAsmPrinter::emitAttributes() {
660
661   emitARMAttributeSection();
662
663   /* GAS expect .fpu to be emitted, regardless of VFP build attribute */
664   bool emitFPU = false;
665   AttributeEmitter *AttrEmitter;
666   if (OutStreamer.hasRawTextSupport()) {
667     AttrEmitter = new AsmAttributeEmitter(OutStreamer);
668     emitFPU = true;
669   } else {
670     MCObjectStreamer &O = static_cast<MCObjectStreamer&>(OutStreamer);
671     AttrEmitter = new ObjectAttributeEmitter(O);
672   }
673
674   AttrEmitter->MaybeSwitchVendor("aeabi");
675
676   std::string CPUString = Subtarget->getCPUString();
677
678   if (CPUString == "cortex-a8" ||
679       Subtarget->isCortexA8()) {
680     AttrEmitter->EmitTextAttribute(ARMBuildAttrs::CPU_name, "cortex-a8");
681     AttrEmitter->EmitAttribute(ARMBuildAttrs::CPU_arch, ARMBuildAttrs::v7);
682     AttrEmitter->EmitAttribute(ARMBuildAttrs::CPU_arch_profile,
683                                ARMBuildAttrs::ApplicationProfile);
684     AttrEmitter->EmitAttribute(ARMBuildAttrs::ARM_ISA_use,
685                                ARMBuildAttrs::Allowed);
686     AttrEmitter->EmitAttribute(ARMBuildAttrs::THUMB_ISA_use,
687                                ARMBuildAttrs::AllowThumb32);
688     // Fixme: figure out when this is emitted.
689     //AttrEmitter->EmitAttribute(ARMBuildAttrs::WMMX_arch,
690     //                           ARMBuildAttrs::AllowWMMXv1);
691     //
692
693     /// ADD additional Else-cases here!
694   } else if (CPUString == "xscale") {
695     AttrEmitter->EmitAttribute(ARMBuildAttrs::CPU_arch, ARMBuildAttrs::v5TEJ);
696     AttrEmitter->EmitAttribute(ARMBuildAttrs::ARM_ISA_use,
697                                ARMBuildAttrs::Allowed);
698     AttrEmitter->EmitAttribute(ARMBuildAttrs::THUMB_ISA_use,
699                                ARMBuildAttrs::Allowed);
700   } else if (CPUString == "generic") {
701     // FIXME: Why these defaults?
702     AttrEmitter->EmitAttribute(ARMBuildAttrs::CPU_arch, ARMBuildAttrs::v4T);
703     AttrEmitter->EmitAttribute(ARMBuildAttrs::ARM_ISA_use,
704                                ARMBuildAttrs::Allowed);
705     AttrEmitter->EmitAttribute(ARMBuildAttrs::THUMB_ISA_use,
706                                ARMBuildAttrs::Allowed);
707   }
708
709   if (Subtarget->hasNEON() && emitFPU) {
710     /* NEON is not exactly a VFP architecture, but GAS emit one of
711      * neon/vfpv3/vfpv2 for .fpu parameters */
712     AttrEmitter->EmitTextAttribute(ARMBuildAttrs::Advanced_SIMD_arch, "neon");
713     /* If emitted for NEON, omit from VFP below, since you can have both
714      * NEON and VFP in build attributes but only one .fpu */
715     emitFPU = false;
716   }
717
718   /* VFPv3 + .fpu */
719   if (Subtarget->hasVFP3()) {
720     AttrEmitter->EmitAttribute(ARMBuildAttrs::VFP_arch,
721                                ARMBuildAttrs::AllowFPv3A);
722     if (emitFPU)
723       AttrEmitter->EmitTextAttribute(ARMBuildAttrs::VFP_arch, "vfpv3");
724
725   /* VFPv2 + .fpu */
726   } else if (Subtarget->hasVFP2()) {
727     AttrEmitter->EmitAttribute(ARMBuildAttrs::VFP_arch,
728                                ARMBuildAttrs::AllowFPv2);
729     if (emitFPU)
730       AttrEmitter->EmitTextAttribute(ARMBuildAttrs::VFP_arch, "vfpv2");
731   }
732
733   /* TODO: ARMBuildAttrs::Allowed is not completely accurate,
734    * since NEON can have 1 (allowed) or 2 (MAC operations) */
735   if (Subtarget->hasNEON()) {
736     AttrEmitter->EmitAttribute(ARMBuildAttrs::Advanced_SIMD_arch,
737                                ARMBuildAttrs::Allowed);
738   }
739
740   // Signal various FP modes.
741   if (!UnsafeFPMath) {
742     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_denormal,
743                                ARMBuildAttrs::Allowed);
744     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_exceptions,
745                                ARMBuildAttrs::Allowed);
746   }
747
748   if (NoInfsFPMath && NoNaNsFPMath)
749     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model,
750                                ARMBuildAttrs::Allowed);
751   else
752     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model,
753                                ARMBuildAttrs::AllowIEE754);
754
755   // FIXME: add more flags to ARMBuildAttrs.h
756   // 8-bytes alignment stuff.
757   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_needed, 1);
758   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_preserved, 1);
759
760   // Hard float.  Use both S and D registers and conform to AAPCS-VFP.
761   if (Subtarget->isAAPCS_ABI() && FloatABIType == FloatABI::Hard) {
762     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_HardFP_use, 3);
763     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_VFP_args, 1);
764   }
765   // FIXME: Should we signal R9 usage?
766
767   if (Subtarget->hasDivide())
768     AttrEmitter->EmitAttribute(ARMBuildAttrs::DIV_use, 1);
769
770   AttrEmitter->Finish();
771   delete AttrEmitter;
772 }
773
774 void ARMAsmPrinter::emitARMAttributeSection() {
775   // <format-version>
776   // [ <section-length> "vendor-name"
777   // [ <file-tag> <size> <attribute>*
778   //   | <section-tag> <size> <section-number>* 0 <attribute>*
779   //   | <symbol-tag> <size> <symbol-number>* 0 <attribute>*
780   //   ]+
781   // ]*
782
783   if (OutStreamer.hasRawTextSupport())
784     return;
785
786   const ARMElfTargetObjectFile &TLOFELF =
787     static_cast<const ARMElfTargetObjectFile &>
788     (getObjFileLowering());
789
790   OutStreamer.SwitchSection(TLOFELF.getAttributesSection());
791
792   // Format version
793   OutStreamer.EmitIntValue(0x41, 1);
794 }
795
796 //===----------------------------------------------------------------------===//
797
798 static MCSymbol *getPICLabel(const char *Prefix, unsigned FunctionNumber,
799                              unsigned LabelId, MCContext &Ctx) {
800
801   MCSymbol *Label = Ctx.GetOrCreateSymbol(Twine(Prefix)
802                        + "PC" + Twine(FunctionNumber) + "_" + Twine(LabelId));
803   return Label;
804 }
805
806 static MCSymbolRefExpr::VariantKind
807 getModifierVariantKind(ARMCP::ARMCPModifier Modifier) {
808   switch (Modifier) {
809   default: llvm_unreachable("Unknown modifier!");
810   case ARMCP::no_modifier: return MCSymbolRefExpr::VK_None;
811   case ARMCP::TLSGD:       return MCSymbolRefExpr::VK_ARM_TLSGD;
812   case ARMCP::TPOFF:       return MCSymbolRefExpr::VK_ARM_TPOFF;
813   case ARMCP::GOTTPOFF:    return MCSymbolRefExpr::VK_ARM_GOTTPOFF;
814   case ARMCP::GOT:         return MCSymbolRefExpr::VK_ARM_GOT;
815   case ARMCP::GOTOFF:      return MCSymbolRefExpr::VK_ARM_GOTOFF;
816   }
817   return MCSymbolRefExpr::VK_None;
818 }
819
820 MCSymbol *ARMAsmPrinter::GetARMGVSymbol(const GlobalValue *GV) {
821   bool isIndirect = Subtarget->isTargetDarwin() &&
822     Subtarget->GVIsIndirectSymbol(GV, TM.getRelocationModel());
823   if (!isIndirect)
824     return Mang->getSymbol(GV);
825
826   // FIXME: Remove this when Darwin transition to @GOT like syntax.
827   MCSymbol *MCSym = GetSymbolWithGlobalValueBase(GV, "$non_lazy_ptr");
828   MachineModuleInfoMachO &MMIMachO =
829     MMI->getObjFileInfo<MachineModuleInfoMachO>();
830   MachineModuleInfoImpl::StubValueTy &StubSym =
831     GV->hasHiddenVisibility() ? MMIMachO.getHiddenGVStubEntry(MCSym) :
832     MMIMachO.getGVStubEntry(MCSym);
833   if (StubSym.getPointer() == 0)
834     StubSym = MachineModuleInfoImpl::
835       StubValueTy(Mang->getSymbol(GV), !GV->hasInternalLinkage());
836   return MCSym;
837 }
838
839 void ARMAsmPrinter::
840 EmitMachineConstantPoolValue(MachineConstantPoolValue *MCPV) {
841   int Size = TM.getTargetData()->getTypeAllocSize(MCPV->getType());
842
843   ARMConstantPoolValue *ACPV = static_cast<ARMConstantPoolValue*>(MCPV);
844
845   MCSymbol *MCSym;
846   if (ACPV->isLSDA()) {
847     SmallString<128> Str;
848     raw_svector_ostream OS(Str);
849     OS << MAI->getPrivateGlobalPrefix() << "_LSDA_" << getFunctionNumber();
850     MCSym = OutContext.GetOrCreateSymbol(OS.str());
851   } else if (ACPV->isBlockAddress()) {
852     MCSym = GetBlockAddressSymbol(ACPV->getBlockAddress());
853   } else if (ACPV->isGlobalValue()) {
854     const GlobalValue *GV = ACPV->getGV();
855     MCSym = GetARMGVSymbol(GV);
856   } else if (ACPV->isMachineBasicBlock()) {
857     const MachineBasicBlock *MBB = ACPV->getMBB();
858     MCSym = MBB->getSymbol();
859   } else {
860     assert(ACPV->isExtSymbol() && "unrecognized constant pool value");
861     MCSym = GetExternalSymbolSymbol(ACPV->getSymbol());
862   }
863
864   // Create an MCSymbol for the reference.
865   const MCExpr *Expr =
866     MCSymbolRefExpr::Create(MCSym, getModifierVariantKind(ACPV->getModifier()),
867                             OutContext);
868
869   if (ACPV->getPCAdjustment()) {
870     MCSymbol *PCLabel = getPICLabel(MAI->getPrivateGlobalPrefix(),
871                                     getFunctionNumber(),
872                                     ACPV->getLabelId(),
873                                     OutContext);
874     const MCExpr *PCRelExpr = MCSymbolRefExpr::Create(PCLabel, OutContext);
875     PCRelExpr =
876       MCBinaryExpr::CreateAdd(PCRelExpr,
877                               MCConstantExpr::Create(ACPV->getPCAdjustment(),
878                                                      OutContext),
879                               OutContext);
880     if (ACPV->mustAddCurrentAddress()) {
881       // We want "(<expr> - .)", but MC doesn't have a concept of the '.'
882       // label, so just emit a local label end reference that instead.
883       MCSymbol *DotSym = OutContext.CreateTempSymbol();
884       OutStreamer.EmitLabel(DotSym);
885       const MCExpr *DotExpr = MCSymbolRefExpr::Create(DotSym, OutContext);
886       PCRelExpr = MCBinaryExpr::CreateSub(PCRelExpr, DotExpr, OutContext);
887     }
888     Expr = MCBinaryExpr::CreateSub(Expr, PCRelExpr, OutContext);
889   }
890   OutStreamer.EmitValue(Expr, Size);
891 }
892
893 void ARMAsmPrinter::EmitJumpTable(const MachineInstr *MI) {
894   unsigned Opcode = MI->getOpcode();
895   int OpNum = 1;
896   if (Opcode == ARM::BR_JTadd)
897     OpNum = 2;
898   else if (Opcode == ARM::BR_JTm)
899     OpNum = 3;
900
901   const MachineOperand &MO1 = MI->getOperand(OpNum);
902   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
903   unsigned JTI = MO1.getIndex();
904
905   // Emit a label for the jump table.
906   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
907   OutStreamer.EmitLabel(JTISymbol);
908
909   // Emit each entry of the table.
910   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
911   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
912   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
913
914   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
915     MachineBasicBlock *MBB = JTBBs[i];
916     // Construct an MCExpr for the entry. We want a value of the form:
917     // (BasicBlockAddr - TableBeginAddr)
918     //
919     // For example, a table with entries jumping to basic blocks BB0 and BB1
920     // would look like:
921     // LJTI_0_0:
922     //    .word (LBB0 - LJTI_0_0)
923     //    .word (LBB1 - LJTI_0_0)
924     const MCExpr *Expr = MCSymbolRefExpr::Create(MBB->getSymbol(), OutContext);
925
926     if (TM.getRelocationModel() == Reloc::PIC_)
927       Expr = MCBinaryExpr::CreateSub(Expr, MCSymbolRefExpr::Create(JTISymbol,
928                                                                    OutContext),
929                                      OutContext);
930     // If we're generating a table of Thumb addresses in static relocation
931     // model, we need to add one to keep interworking correctly.
932     else if (AFI->isThumbFunction())
933       Expr = MCBinaryExpr::CreateAdd(Expr, MCConstantExpr::Create(1,OutContext),
934                                      OutContext);
935     OutStreamer.EmitValue(Expr, 4);
936   }
937 }
938
939 void ARMAsmPrinter::EmitJump2Table(const MachineInstr *MI) {
940   unsigned Opcode = MI->getOpcode();
941   int OpNum = (Opcode == ARM::t2BR_JT) ? 2 : 1;
942   const MachineOperand &MO1 = MI->getOperand(OpNum);
943   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
944   unsigned JTI = MO1.getIndex();
945
946   // Emit a label for the jump table.
947   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
948   OutStreamer.EmitLabel(JTISymbol);
949
950   // Emit each entry of the table.
951   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
952   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
953   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
954   unsigned OffsetWidth = 4;
955   if (MI->getOpcode() == ARM::t2TBB_JT)
956     OffsetWidth = 1;
957   else if (MI->getOpcode() == ARM::t2TBH_JT)
958     OffsetWidth = 2;
959
960   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
961     MachineBasicBlock *MBB = JTBBs[i];
962     const MCExpr *MBBSymbolExpr = MCSymbolRefExpr::Create(MBB->getSymbol(),
963                                                       OutContext);
964     // If this isn't a TBB or TBH, the entries are direct branch instructions.
965     if (OffsetWidth == 4) {
966       MCInst BrInst;
967       BrInst.setOpcode(ARM::t2B);
968       BrInst.addOperand(MCOperand::CreateExpr(MBBSymbolExpr));
969       BrInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
970       BrInst.addOperand(MCOperand::CreateReg(0));
971       OutStreamer.EmitInstruction(BrInst);
972       continue;
973     }
974     // Otherwise it's an offset from the dispatch instruction. Construct an
975     // MCExpr for the entry. We want a value of the form:
976     // (BasicBlockAddr - TableBeginAddr) / 2
977     //
978     // For example, a TBB table with entries jumping to basic blocks BB0 and BB1
979     // would look like:
980     // LJTI_0_0:
981     //    .byte (LBB0 - LJTI_0_0) / 2
982     //    .byte (LBB1 - LJTI_0_0) / 2
983     const MCExpr *Expr =
984       MCBinaryExpr::CreateSub(MBBSymbolExpr,
985                               MCSymbolRefExpr::Create(JTISymbol, OutContext),
986                               OutContext);
987     Expr = MCBinaryExpr::CreateDiv(Expr, MCConstantExpr::Create(2, OutContext),
988                                    OutContext);
989     OutStreamer.EmitValue(Expr, OffsetWidth);
990   }
991 }
992
993 void ARMAsmPrinter::PrintDebugValueComment(const MachineInstr *MI,
994                                            raw_ostream &OS) {
995   unsigned NOps = MI->getNumOperands();
996   assert(NOps==4);
997   OS << '\t' << MAI->getCommentString() << "DEBUG_VALUE: ";
998   // cast away const; DIetc do not take const operands for some reason.
999   DIVariable V(const_cast<MDNode *>(MI->getOperand(NOps-1).getMetadata()));
1000   OS << V.getName();
1001   OS << " <- ";
1002   // Frame address.  Currently handles register +- offset only.
1003   assert(MI->getOperand(0).isReg() && MI->getOperand(1).isImm());
1004   OS << '['; printOperand(MI, 0, OS); OS << '+'; printOperand(MI, 1, OS);
1005   OS << ']';
1006   OS << "+";
1007   printOperand(MI, NOps-2, OS);
1008 }
1009
1010 static void populateADROperands(MCInst &Inst, unsigned Dest,
1011                                 const MCSymbol *Label,
1012                                 unsigned pred, unsigned ccreg,
1013                                 MCContext &Ctx) {
1014   const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(Label, Ctx);
1015   Inst.addOperand(MCOperand::CreateReg(Dest));
1016   Inst.addOperand(MCOperand::CreateExpr(SymbolExpr));
1017   // Add predicate operands.
1018   Inst.addOperand(MCOperand::CreateImm(pred));
1019   Inst.addOperand(MCOperand::CreateReg(ccreg));
1020 }
1021
1022 void ARMAsmPrinter::EmitPatchedInstruction(const MachineInstr *MI,
1023                                            unsigned Opcode) {
1024   MCInst TmpInst;
1025
1026   // Emit the instruction as usual, just patch the opcode.
1027   LowerARMMachineInstrToMCInst(MI, TmpInst, *this);
1028   TmpInst.setOpcode(Opcode);
1029   OutStreamer.EmitInstruction(TmpInst);
1030 }
1031
1032 void ARMAsmPrinter::EmitUnwindingInstruction(const MachineInstr *MI) {
1033   assert(MI->getFlag(MachineInstr::FrameSetup) &&
1034       "Only instruction which are involved into frame setup code are allowed");
1035
1036   const MachineFunction &MF = *MI->getParent()->getParent();
1037   const TargetRegisterInfo *RegInfo = MF.getTarget().getRegisterInfo();
1038   const ARMFunctionInfo &AFI = *MF.getInfo<ARMFunctionInfo>();
1039
1040   unsigned FramePtr = RegInfo->getFrameRegister(MF);
1041   unsigned Opc = MI->getOpcode();
1042   unsigned SrcReg, DstReg;
1043
1044   if (Opc == ARM::tPUSH || Opc == ARM::tLDRpci) {
1045     // Two special cases:
1046     // 1) tPUSH does not have src/dst regs.
1047     // 2) for Thumb1 code we sometimes materialize the constant via constpool
1048     // load. Yes, this is pretty fragile, but for now I don't see better
1049     // way... :(
1050     SrcReg = DstReg = ARM::SP;
1051   } else {
1052     SrcReg = MI->getOperand(1).getReg();
1053     DstReg = MI->getOperand(0).getReg();
1054   }
1055
1056   // Try to figure out the unwinding opcode out of src / dst regs.
1057   if (MI->getDesc().mayStore()) {
1058     // Register saves.
1059     assert(DstReg == ARM::SP &&
1060            "Only stack pointer as a destination reg is supported");
1061
1062     SmallVector<unsigned, 4> RegList;
1063     // Skip src & dst reg, and pred ops.
1064     unsigned StartOp = 2 + 2;
1065     // Use all the operands.
1066     unsigned NumOffset = 0;
1067
1068     switch (Opc) {
1069     default:
1070       MI->dump();
1071       assert(0 && "Unsupported opcode for unwinding information");
1072     case ARM::tPUSH:
1073       // Special case here: no src & dst reg, but two extra imp ops.
1074       StartOp = 2; NumOffset = 2;
1075     case ARM::STMDB_UPD:
1076     case ARM::t2STMDB_UPD:
1077     case ARM::VSTMDDB_UPD:
1078       assert(SrcReg == ARM::SP &&
1079              "Only stack pointer as a source reg is supported");
1080       for (unsigned i = StartOp, NumOps = MI->getNumOperands() - NumOffset;
1081            i != NumOps; ++i)
1082         RegList.push_back(MI->getOperand(i).getReg());
1083       break;
1084     case ARM::STR_PRE_IMM:
1085     case ARM::STR_PRE_REG:
1086       assert(MI->getOperand(2).getReg() == ARM::SP &&
1087              "Only stack pointer as a source reg is supported");
1088       RegList.push_back(SrcReg);
1089       break;
1090     }
1091     OutStreamer.EmitRegSave(RegList, Opc == ARM::VSTMDDB_UPD);
1092   } else {
1093     // Changes of stack / frame pointer.
1094     if (SrcReg == ARM::SP) {
1095       int64_t Offset = 0;
1096       switch (Opc) {
1097       default:
1098         MI->dump();
1099         assert(0 && "Unsupported opcode for unwinding information");
1100       case ARM::MOVr:
1101         Offset = 0;
1102         break;
1103       case ARM::ADDri:
1104         Offset = -MI->getOperand(2).getImm();
1105         break;
1106       case ARM::SUBri:
1107         Offset = MI->getOperand(2).getImm();
1108         break;
1109       case ARM::tSUBspi:
1110         Offset = MI->getOperand(2).getImm()*4;
1111         break;
1112       case ARM::tADDspi:
1113       case ARM::tADDrSPi:
1114         Offset = -MI->getOperand(2).getImm()*4;
1115         break;
1116       case ARM::tLDRpci: {
1117         // Grab the constpool index and check, whether it corresponds to
1118         // original or cloned constpool entry.
1119         unsigned CPI = MI->getOperand(1).getIndex();
1120         const MachineConstantPool *MCP = MF.getConstantPool();
1121         if (CPI >= MCP->getConstants().size())
1122           CPI = AFI.getOriginalCPIdx(CPI);
1123         assert(CPI != -1U && "Invalid constpool index");
1124
1125         // Derive the actual offset.
1126         const MachineConstantPoolEntry &CPE = MCP->getConstants()[CPI];
1127         assert(!CPE.isMachineConstantPoolEntry() && "Invalid constpool entry");
1128         // FIXME: Check for user, it should be "add" instruction!
1129         Offset = -cast<ConstantInt>(CPE.Val.ConstVal)->getSExtValue();
1130         break;
1131       }
1132       }
1133
1134       if (DstReg == FramePtr && FramePtr != ARM::SP)
1135         // Set-up of the frame pointer. Positive values correspond to "add"
1136         // instruction.
1137         OutStreamer.EmitSetFP(FramePtr, ARM::SP, -Offset);
1138       else if (DstReg == ARM::SP) {
1139         // Change of SP by an offset. Positive values correspond to "sub"
1140         // instruction.
1141         OutStreamer.EmitPad(Offset);
1142       } else {
1143         MI->dump();
1144         assert(0 && "Unsupported opcode for unwinding information");
1145       }
1146     } else if (DstReg == ARM::SP) {
1147       // FIXME: .movsp goes here
1148       MI->dump();
1149       assert(0 && "Unsupported opcode for unwinding information");
1150     }
1151     else {
1152       MI->dump();
1153       assert(0 && "Unsupported opcode for unwinding information");
1154     }
1155   }
1156 }
1157
1158 extern cl::opt<bool> EnableARMEHABI;
1159
1160 // Simple pseudo-instructions have their lowering (with expansion to real
1161 // instructions) auto-generated.
1162 #include "ARMGenMCPseudoLowering.inc"
1163
1164 void ARMAsmPrinter::EmitInstruction(const MachineInstr *MI) {
1165   // Emit unwinding stuff for frame-related instructions
1166   if (EnableARMEHABI && MI->getFlag(MachineInstr::FrameSetup))
1167     EmitUnwindingInstruction(MI);
1168
1169   // Do any auto-generated pseudo lowerings.
1170   if (emitPseudoExpansionLowering(OutStreamer, MI))
1171     return;
1172
1173   assert(!convertAddSubFlagsOpcode(MI->getOpcode()) &&
1174          "Pseudo flag setting opcode should be expanded early");
1175
1176   // Check for manual lowerings.
1177   unsigned Opc = MI->getOpcode();
1178   switch (Opc) {
1179   case ARM::t2MOVi32imm: assert(0 && "Should be lowered by thumb2it pass");
1180   case ARM::DBG_VALUE: {
1181     if (isVerbose() && OutStreamer.hasRawTextSupport()) {
1182       SmallString<128> TmpStr;
1183       raw_svector_ostream OS(TmpStr);
1184       PrintDebugValueComment(MI, OS);
1185       OutStreamer.EmitRawText(StringRef(OS.str()));
1186     }
1187     return;
1188   }
1189   case ARM::LEApcrel:
1190   case ARM::tLEApcrel:
1191   case ARM::t2LEApcrel: {
1192     // FIXME: Need to also handle globals and externals
1193     MCInst TmpInst;
1194     TmpInst.setOpcode(MI->getOpcode() == ARM::t2LEApcrel ? ARM::t2ADR
1195                       : (MI->getOpcode() == ARM::tLEApcrel ? ARM::tADR
1196                          : ARM::ADR));
1197     populateADROperands(TmpInst, MI->getOperand(0).getReg(),
1198                         GetCPISymbol(MI->getOperand(1).getIndex()),
1199                         MI->getOperand(2).getImm(), MI->getOperand(3).getReg(),
1200                         OutContext);
1201     OutStreamer.EmitInstruction(TmpInst);
1202     return;
1203   }
1204   case ARM::LEApcrelJT:
1205   case ARM::tLEApcrelJT:
1206   case ARM::t2LEApcrelJT: {
1207     MCInst TmpInst;
1208     TmpInst.setOpcode(MI->getOpcode() == ARM::t2LEApcrelJT ? ARM::t2ADR
1209                       : (MI->getOpcode() == ARM::tLEApcrelJT ? ARM::tADR
1210                          : ARM::ADR));
1211     populateADROperands(TmpInst, MI->getOperand(0).getReg(),
1212                       GetARMJTIPICJumpTableLabel2(MI->getOperand(1).getIndex(),
1213                                                   MI->getOperand(2).getImm()),
1214                       MI->getOperand(3).getImm(), MI->getOperand(4).getReg(),
1215                       OutContext);
1216     OutStreamer.EmitInstruction(TmpInst);
1217     return;
1218   }
1219   // Darwin call instructions are just normal call instructions with different
1220   // clobber semantics (they clobber R9).
1221   case ARM::BXr9_CALL:
1222   case ARM::BX_CALL: {
1223     {
1224       MCInst TmpInst;
1225       TmpInst.setOpcode(ARM::MOVr);
1226       TmpInst.addOperand(MCOperand::CreateReg(ARM::LR));
1227       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1228       // Add predicate operands.
1229       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1230       TmpInst.addOperand(MCOperand::CreateReg(0));
1231       // Add 's' bit operand (always reg0 for this)
1232       TmpInst.addOperand(MCOperand::CreateReg(0));
1233       OutStreamer.EmitInstruction(TmpInst);
1234     }
1235     {
1236       MCInst TmpInst;
1237       TmpInst.setOpcode(ARM::BX);
1238       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1239       OutStreamer.EmitInstruction(TmpInst);
1240     }
1241     return;
1242   }
1243   case ARM::tBXr9_CALL:
1244   case ARM::tBX_CALL: {
1245     {
1246       MCInst TmpInst;
1247       TmpInst.setOpcode(ARM::tMOVr);
1248       TmpInst.addOperand(MCOperand::CreateReg(ARM::LR));
1249       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1250       // Add predicate operands.
1251       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1252       TmpInst.addOperand(MCOperand::CreateReg(0));
1253       OutStreamer.EmitInstruction(TmpInst);
1254     }
1255     {
1256       MCInst TmpInst;
1257       TmpInst.setOpcode(ARM::tBX);
1258       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1259       // Add predicate operands.
1260       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1261       TmpInst.addOperand(MCOperand::CreateReg(0));
1262       OutStreamer.EmitInstruction(TmpInst);
1263     }
1264     return;
1265   }
1266   case ARM::BMOVPCRXr9_CALL:
1267   case ARM::BMOVPCRX_CALL: {
1268     {
1269       MCInst TmpInst;
1270       TmpInst.setOpcode(ARM::MOVr);
1271       TmpInst.addOperand(MCOperand::CreateReg(ARM::LR));
1272       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1273       // Add predicate operands.
1274       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1275       TmpInst.addOperand(MCOperand::CreateReg(0));
1276       // Add 's' bit operand (always reg0 for this)
1277       TmpInst.addOperand(MCOperand::CreateReg(0));
1278       OutStreamer.EmitInstruction(TmpInst);
1279     }
1280     {
1281       MCInst TmpInst;
1282       TmpInst.setOpcode(ARM::MOVr);
1283       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1284       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1285       // Add predicate operands.
1286       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1287       TmpInst.addOperand(MCOperand::CreateReg(0));
1288       // Add 's' bit operand (always reg0 for this)
1289       TmpInst.addOperand(MCOperand::CreateReg(0));
1290       OutStreamer.EmitInstruction(TmpInst);
1291     }
1292     return;
1293   }
1294   case ARM::MOVi16_ga_pcrel:
1295   case ARM::t2MOVi16_ga_pcrel: {
1296     MCInst TmpInst;
1297     TmpInst.setOpcode(Opc == ARM::MOVi16_ga_pcrel? ARM::MOVi16 : ARM::t2MOVi16);
1298     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1299
1300     unsigned TF = MI->getOperand(1).getTargetFlags();
1301     bool isPIC = TF == ARMII::MO_LO16_NONLAZY_PIC;
1302     const GlobalValue *GV = MI->getOperand(1).getGlobal();
1303     MCSymbol *GVSym = GetARMGVSymbol(GV);
1304     const MCExpr *GVSymExpr = MCSymbolRefExpr::Create(GVSym, OutContext);
1305     if (isPIC) {
1306       MCSymbol *LabelSym = getPICLabel(MAI->getPrivateGlobalPrefix(),
1307                                        getFunctionNumber(),
1308                                        MI->getOperand(2).getImm(), OutContext);
1309       const MCExpr *LabelSymExpr= MCSymbolRefExpr::Create(LabelSym, OutContext);
1310       unsigned PCAdj = (Opc == ARM::MOVi16_ga_pcrel) ? 8 : 4;
1311       const MCExpr *PCRelExpr =
1312         ARMMCExpr::CreateLower16(MCBinaryExpr::CreateSub(GVSymExpr,
1313                                   MCBinaryExpr::CreateAdd(LabelSymExpr,
1314                                       MCConstantExpr::Create(PCAdj, OutContext),
1315                                           OutContext), OutContext), OutContext);
1316       TmpInst.addOperand(MCOperand::CreateExpr(PCRelExpr));
1317     } else {
1318       const MCExpr *RefExpr= ARMMCExpr::CreateLower16(GVSymExpr, OutContext);
1319       TmpInst.addOperand(MCOperand::CreateExpr(RefExpr));
1320     }
1321
1322     // Add predicate operands.
1323     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1324     TmpInst.addOperand(MCOperand::CreateReg(0));
1325     // Add 's' bit operand (always reg0 for this)
1326     TmpInst.addOperand(MCOperand::CreateReg(0));
1327     OutStreamer.EmitInstruction(TmpInst);
1328     return;
1329   }
1330   case ARM::MOVTi16_ga_pcrel:
1331   case ARM::t2MOVTi16_ga_pcrel: {
1332     MCInst TmpInst;
1333     TmpInst.setOpcode(Opc == ARM::MOVTi16_ga_pcrel
1334                       ? ARM::MOVTi16 : ARM::t2MOVTi16);
1335     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1336     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1337
1338     unsigned TF = MI->getOperand(2).getTargetFlags();
1339     bool isPIC = TF == ARMII::MO_HI16_NONLAZY_PIC;
1340     const GlobalValue *GV = MI->getOperand(2).getGlobal();
1341     MCSymbol *GVSym = GetARMGVSymbol(GV);
1342     const MCExpr *GVSymExpr = MCSymbolRefExpr::Create(GVSym, OutContext);
1343     if (isPIC) {
1344       MCSymbol *LabelSym = getPICLabel(MAI->getPrivateGlobalPrefix(),
1345                                        getFunctionNumber(),
1346                                        MI->getOperand(3).getImm(), OutContext);
1347       const MCExpr *LabelSymExpr= MCSymbolRefExpr::Create(LabelSym, OutContext);
1348       unsigned PCAdj = (Opc == ARM::MOVTi16_ga_pcrel) ? 8 : 4;
1349       const MCExpr *PCRelExpr =
1350         ARMMCExpr::CreateUpper16(MCBinaryExpr::CreateSub(GVSymExpr,
1351                                    MCBinaryExpr::CreateAdd(LabelSymExpr,
1352                                       MCConstantExpr::Create(PCAdj, OutContext),
1353                                           OutContext), OutContext), OutContext);
1354       TmpInst.addOperand(MCOperand::CreateExpr(PCRelExpr));
1355     } else {
1356       const MCExpr *RefExpr= ARMMCExpr::CreateUpper16(GVSymExpr, OutContext);
1357       TmpInst.addOperand(MCOperand::CreateExpr(RefExpr));
1358     }
1359     // Add predicate operands.
1360     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1361     TmpInst.addOperand(MCOperand::CreateReg(0));
1362     // Add 's' bit operand (always reg0 for this)
1363     TmpInst.addOperand(MCOperand::CreateReg(0));
1364     OutStreamer.EmitInstruction(TmpInst);
1365     return;
1366   }
1367   case ARM::tPICADD: {
1368     // This is a pseudo op for a label + instruction sequence, which looks like:
1369     // LPC0:
1370     //     add r0, pc
1371     // This adds the address of LPC0 to r0.
1372
1373     // Emit the label.
1374     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
1375                           getFunctionNumber(), MI->getOperand(2).getImm(),
1376                           OutContext));
1377
1378     // Form and emit the add.
1379     MCInst AddInst;
1380     AddInst.setOpcode(ARM::tADDhirr);
1381     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1382     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1383     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
1384     // Add predicate operands.
1385     AddInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1386     AddInst.addOperand(MCOperand::CreateReg(0));
1387     OutStreamer.EmitInstruction(AddInst);
1388     return;
1389   }
1390   case ARM::PICADD: {
1391     // This is a pseudo op for a label + instruction sequence, which looks like:
1392     // LPC0:
1393     //     add r0, pc, r0
1394     // This adds the address of LPC0 to r0.
1395
1396     // Emit the label.
1397     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
1398                           getFunctionNumber(), MI->getOperand(2).getImm(),
1399                           OutContext));
1400
1401     // Form and emit the add.
1402     MCInst AddInst;
1403     AddInst.setOpcode(ARM::ADDrr);
1404     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1405     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
1406     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1407     // Add predicate operands.
1408     AddInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
1409     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
1410     // Add 's' bit operand (always reg0 for this)
1411     AddInst.addOperand(MCOperand::CreateReg(0));
1412     OutStreamer.EmitInstruction(AddInst);
1413     return;
1414   }
1415   case ARM::PICSTR:
1416   case ARM::PICSTRB:
1417   case ARM::PICSTRH:
1418   case ARM::PICLDR:
1419   case ARM::PICLDRB:
1420   case ARM::PICLDRH:
1421   case ARM::PICLDRSB:
1422   case ARM::PICLDRSH: {
1423     // This is a pseudo op for a label + instruction sequence, which looks like:
1424     // LPC0:
1425     //     OP r0, [pc, r0]
1426     // The LCP0 label is referenced by a constant pool entry in order to get
1427     // a PC-relative address at the ldr instruction.
1428
1429     // Emit the label.
1430     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
1431                           getFunctionNumber(), MI->getOperand(2).getImm(),
1432                           OutContext));
1433
1434     // Form and emit the load
1435     unsigned Opcode;
1436     switch (MI->getOpcode()) {
1437     default:
1438       llvm_unreachable("Unexpected opcode!");
1439     case ARM::PICSTR:   Opcode = ARM::STRrs; break;
1440     case ARM::PICSTRB:  Opcode = ARM::STRBrs; break;
1441     case ARM::PICSTRH:  Opcode = ARM::STRH; break;
1442     case ARM::PICLDR:   Opcode = ARM::LDRrs; break;
1443     case ARM::PICLDRB:  Opcode = ARM::LDRBrs; break;
1444     case ARM::PICLDRH:  Opcode = ARM::LDRH; break;
1445     case ARM::PICLDRSB: Opcode = ARM::LDRSB; break;
1446     case ARM::PICLDRSH: Opcode = ARM::LDRSH; break;
1447     }
1448     MCInst LdStInst;
1449     LdStInst.setOpcode(Opcode);
1450     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1451     LdStInst.addOperand(MCOperand::CreateReg(ARM::PC));
1452     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1453     LdStInst.addOperand(MCOperand::CreateImm(0));
1454     // Add predicate operands.
1455     LdStInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
1456     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
1457     OutStreamer.EmitInstruction(LdStInst);
1458
1459     return;
1460   }
1461   case ARM::CONSTPOOL_ENTRY: {
1462     /// CONSTPOOL_ENTRY - This instruction represents a floating constant pool
1463     /// in the function.  The first operand is the ID# for this instruction, the
1464     /// second is the index into the MachineConstantPool that this is, the third
1465     /// is the size in bytes of this constant pool entry.
1466     unsigned LabelId = (unsigned)MI->getOperand(0).getImm();
1467     unsigned CPIdx   = (unsigned)MI->getOperand(1).getIndex();
1468
1469     EmitAlignment(2);
1470     OutStreamer.EmitLabel(GetCPISymbol(LabelId));
1471
1472     const MachineConstantPoolEntry &MCPE = MCP->getConstants()[CPIdx];
1473     if (MCPE.isMachineConstantPoolEntry())
1474       EmitMachineConstantPoolValue(MCPE.Val.MachineCPVal);
1475     else
1476       EmitGlobalConstant(MCPE.Val.ConstVal);
1477
1478     return;
1479   }
1480   case ARM::t2BR_JT: {
1481     // Lower and emit the instruction itself, then the jump table following it.
1482     MCInst TmpInst;
1483     TmpInst.setOpcode(ARM::tMOVr);
1484     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1485     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1486     // Add predicate operands.
1487     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1488     TmpInst.addOperand(MCOperand::CreateReg(0));
1489     OutStreamer.EmitInstruction(TmpInst);
1490     // Output the data for the jump table itself
1491     EmitJump2Table(MI);
1492     return;
1493   }
1494   case ARM::t2TBB_JT: {
1495     // Lower and emit the instruction itself, then the jump table following it.
1496     MCInst TmpInst;
1497
1498     TmpInst.setOpcode(ARM::t2TBB);
1499     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1500     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1501     // Add predicate operands.
1502     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1503     TmpInst.addOperand(MCOperand::CreateReg(0));
1504     OutStreamer.EmitInstruction(TmpInst);
1505     // Output the data for the jump table itself
1506     EmitJump2Table(MI);
1507     // Make sure the next instruction is 2-byte aligned.
1508     EmitAlignment(1);
1509     return;
1510   }
1511   case ARM::t2TBH_JT: {
1512     // Lower and emit the instruction itself, then the jump table following it.
1513     MCInst TmpInst;
1514
1515     TmpInst.setOpcode(ARM::t2TBH);
1516     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1517     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1518     // Add predicate operands.
1519     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1520     TmpInst.addOperand(MCOperand::CreateReg(0));
1521     OutStreamer.EmitInstruction(TmpInst);
1522     // Output the data for the jump table itself
1523     EmitJump2Table(MI);
1524     return;
1525   }
1526   case ARM::tBR_JTr:
1527   case ARM::BR_JTr: {
1528     // Lower and emit the instruction itself, then the jump table following it.
1529     // mov pc, target
1530     MCInst TmpInst;
1531     unsigned Opc = MI->getOpcode() == ARM::BR_JTr ?
1532       ARM::MOVr : ARM::tMOVr;
1533     TmpInst.setOpcode(Opc);
1534     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1535     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1536     // Add predicate operands.
1537     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1538     TmpInst.addOperand(MCOperand::CreateReg(0));
1539     // Add 's' bit operand (always reg0 for this)
1540     if (Opc == ARM::MOVr)
1541       TmpInst.addOperand(MCOperand::CreateReg(0));
1542     OutStreamer.EmitInstruction(TmpInst);
1543
1544     // Make sure the Thumb jump table is 4-byte aligned.
1545     if (Opc == ARM::tMOVr)
1546       EmitAlignment(2);
1547
1548     // Output the data for the jump table itself
1549     EmitJumpTable(MI);
1550     return;
1551   }
1552   case ARM::BR_JTm: {
1553     // Lower and emit the instruction itself, then the jump table following it.
1554     // ldr pc, target
1555     MCInst TmpInst;
1556     if (MI->getOperand(1).getReg() == 0) {
1557       // literal offset
1558       TmpInst.setOpcode(ARM::LDRi12);
1559       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1560       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1561       TmpInst.addOperand(MCOperand::CreateImm(MI->getOperand(2).getImm()));
1562     } else {
1563       TmpInst.setOpcode(ARM::LDRrs);
1564       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1565       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1566       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1567       TmpInst.addOperand(MCOperand::CreateImm(0));
1568     }
1569     // Add predicate operands.
1570     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1571     TmpInst.addOperand(MCOperand::CreateReg(0));
1572     OutStreamer.EmitInstruction(TmpInst);
1573
1574     // Output the data for the jump table itself
1575     EmitJumpTable(MI);
1576     return;
1577   }
1578   case ARM::BR_JTadd: {
1579     // Lower and emit the instruction itself, then the jump table following it.
1580     // add pc, target, idx
1581     MCInst TmpInst;
1582     TmpInst.setOpcode(ARM::ADDrr);
1583     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1584     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1585     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1586     // Add predicate operands.
1587     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1588     TmpInst.addOperand(MCOperand::CreateReg(0));
1589     // Add 's' bit operand (always reg0 for this)
1590     TmpInst.addOperand(MCOperand::CreateReg(0));
1591     OutStreamer.EmitInstruction(TmpInst);
1592
1593     // Output the data for the jump table itself
1594     EmitJumpTable(MI);
1595     return;
1596   }
1597   case ARM::TRAP: {
1598     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1599     // FIXME: Remove this special case when they do.
1600     if (!Subtarget->isTargetDarwin()) {
1601       //.long 0xe7ffdefe @ trap
1602       uint32_t Val = 0xe7ffdefeUL;
1603       OutStreamer.AddComment("trap");
1604       OutStreamer.EmitIntValue(Val, 4);
1605       return;
1606     }
1607     break;
1608   }
1609   case ARM::tTRAP: {
1610     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1611     // FIXME: Remove this special case when they do.
1612     if (!Subtarget->isTargetDarwin()) {
1613       //.short 57086 @ trap
1614       uint16_t Val = 0xdefe;
1615       OutStreamer.AddComment("trap");
1616       OutStreamer.EmitIntValue(Val, 2);
1617       return;
1618     }
1619     break;
1620   }
1621   case ARM::t2Int_eh_sjlj_setjmp:
1622   case ARM::t2Int_eh_sjlj_setjmp_nofp:
1623   case ARM::tInt_eh_sjlj_setjmp: {
1624     // Two incoming args: GPR:$src, GPR:$val
1625     // mov $val, pc
1626     // adds $val, #7
1627     // str $val, [$src, #4]
1628     // movs r0, #0
1629     // b 1f
1630     // movs r0, #1
1631     // 1:
1632     unsigned SrcReg = MI->getOperand(0).getReg();
1633     unsigned ValReg = MI->getOperand(1).getReg();
1634     MCSymbol *Label = GetARMSJLJEHLabel();
1635     {
1636       MCInst TmpInst;
1637       TmpInst.setOpcode(ARM::tMOVr);
1638       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1639       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1640       // Predicate.
1641       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1642       TmpInst.addOperand(MCOperand::CreateReg(0));
1643       OutStreamer.AddComment("eh_setjmp begin");
1644       OutStreamer.EmitInstruction(TmpInst);
1645     }
1646     {
1647       MCInst TmpInst;
1648       TmpInst.setOpcode(ARM::tADDi3);
1649       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1650       // 's' bit operand
1651       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1652       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1653       TmpInst.addOperand(MCOperand::CreateImm(7));
1654       // Predicate.
1655       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1656       TmpInst.addOperand(MCOperand::CreateReg(0));
1657       OutStreamer.EmitInstruction(TmpInst);
1658     }
1659     {
1660       MCInst TmpInst;
1661       TmpInst.setOpcode(ARM::tSTRi);
1662       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1663       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1664       // The offset immediate is #4. The operand value is scaled by 4 for the
1665       // tSTR instruction.
1666       TmpInst.addOperand(MCOperand::CreateImm(1));
1667       // Predicate.
1668       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1669       TmpInst.addOperand(MCOperand::CreateReg(0));
1670       OutStreamer.EmitInstruction(TmpInst);
1671     }
1672     {
1673       MCInst TmpInst;
1674       TmpInst.setOpcode(ARM::tMOVi8);
1675       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1676       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1677       TmpInst.addOperand(MCOperand::CreateImm(0));
1678       // Predicate.
1679       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1680       TmpInst.addOperand(MCOperand::CreateReg(0));
1681       OutStreamer.EmitInstruction(TmpInst);
1682     }
1683     {
1684       const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(Label, OutContext);
1685       MCInst TmpInst;
1686       TmpInst.setOpcode(ARM::tB);
1687       TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
1688       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1689       TmpInst.addOperand(MCOperand::CreateReg(0));
1690       OutStreamer.EmitInstruction(TmpInst);
1691     }
1692     {
1693       MCInst TmpInst;
1694       TmpInst.setOpcode(ARM::tMOVi8);
1695       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1696       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1697       TmpInst.addOperand(MCOperand::CreateImm(1));
1698       // Predicate.
1699       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1700       TmpInst.addOperand(MCOperand::CreateReg(0));
1701       OutStreamer.AddComment("eh_setjmp end");
1702       OutStreamer.EmitInstruction(TmpInst);
1703     }
1704     OutStreamer.EmitLabel(Label);
1705     return;
1706   }
1707
1708   case ARM::Int_eh_sjlj_setjmp_nofp:
1709   case ARM::Int_eh_sjlj_setjmp: {
1710     // Two incoming args: GPR:$src, GPR:$val
1711     // add $val, pc, #8
1712     // str $val, [$src, #+4]
1713     // mov r0, #0
1714     // add pc, pc, #0
1715     // mov r0, #1
1716     unsigned SrcReg = MI->getOperand(0).getReg();
1717     unsigned ValReg = MI->getOperand(1).getReg();
1718
1719     {
1720       MCInst TmpInst;
1721       TmpInst.setOpcode(ARM::ADDri);
1722       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1723       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1724       TmpInst.addOperand(MCOperand::CreateImm(8));
1725       // Predicate.
1726       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1727       TmpInst.addOperand(MCOperand::CreateReg(0));
1728       // 's' bit operand (always reg0 for this).
1729       TmpInst.addOperand(MCOperand::CreateReg(0));
1730       OutStreamer.AddComment("eh_setjmp begin");
1731       OutStreamer.EmitInstruction(TmpInst);
1732     }
1733     {
1734       MCInst TmpInst;
1735       TmpInst.setOpcode(ARM::STRi12);
1736       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1737       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1738       TmpInst.addOperand(MCOperand::CreateImm(4));
1739       // Predicate.
1740       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1741       TmpInst.addOperand(MCOperand::CreateReg(0));
1742       OutStreamer.EmitInstruction(TmpInst);
1743     }
1744     {
1745       MCInst TmpInst;
1746       TmpInst.setOpcode(ARM::MOVi);
1747       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1748       TmpInst.addOperand(MCOperand::CreateImm(0));
1749       // Predicate.
1750       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1751       TmpInst.addOperand(MCOperand::CreateReg(0));
1752       // 's' bit operand (always reg0 for this).
1753       TmpInst.addOperand(MCOperand::CreateReg(0));
1754       OutStreamer.EmitInstruction(TmpInst);
1755     }
1756     {
1757       MCInst TmpInst;
1758       TmpInst.setOpcode(ARM::ADDri);
1759       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1760       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1761       TmpInst.addOperand(MCOperand::CreateImm(0));
1762       // Predicate.
1763       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1764       TmpInst.addOperand(MCOperand::CreateReg(0));
1765       // 's' bit operand (always reg0 for this).
1766       TmpInst.addOperand(MCOperand::CreateReg(0));
1767       OutStreamer.EmitInstruction(TmpInst);
1768     }
1769     {
1770       MCInst TmpInst;
1771       TmpInst.setOpcode(ARM::MOVi);
1772       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1773       TmpInst.addOperand(MCOperand::CreateImm(1));
1774       // Predicate.
1775       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1776       TmpInst.addOperand(MCOperand::CreateReg(0));
1777       // 's' bit operand (always reg0 for this).
1778       TmpInst.addOperand(MCOperand::CreateReg(0));
1779       OutStreamer.AddComment("eh_setjmp end");
1780       OutStreamer.EmitInstruction(TmpInst);
1781     }
1782     return;
1783   }
1784   case ARM::Int_eh_sjlj_longjmp: {
1785     // ldr sp, [$src, #8]
1786     // ldr $scratch, [$src, #4]
1787     // ldr r7, [$src]
1788     // bx $scratch
1789     unsigned SrcReg = MI->getOperand(0).getReg();
1790     unsigned ScratchReg = MI->getOperand(1).getReg();
1791     {
1792       MCInst TmpInst;
1793       TmpInst.setOpcode(ARM::LDRi12);
1794       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1795       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1796       TmpInst.addOperand(MCOperand::CreateImm(8));
1797       // Predicate.
1798       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1799       TmpInst.addOperand(MCOperand::CreateReg(0));
1800       OutStreamer.EmitInstruction(TmpInst);
1801     }
1802     {
1803       MCInst TmpInst;
1804       TmpInst.setOpcode(ARM::LDRi12);
1805       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1806       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1807       TmpInst.addOperand(MCOperand::CreateImm(4));
1808       // Predicate.
1809       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1810       TmpInst.addOperand(MCOperand::CreateReg(0));
1811       OutStreamer.EmitInstruction(TmpInst);
1812     }
1813     {
1814       MCInst TmpInst;
1815       TmpInst.setOpcode(ARM::LDRi12);
1816       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1817       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1818       TmpInst.addOperand(MCOperand::CreateImm(0));
1819       // Predicate.
1820       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1821       TmpInst.addOperand(MCOperand::CreateReg(0));
1822       OutStreamer.EmitInstruction(TmpInst);
1823     }
1824     {
1825       MCInst TmpInst;
1826       TmpInst.setOpcode(ARM::BX);
1827       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1828       // Predicate.
1829       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1830       TmpInst.addOperand(MCOperand::CreateReg(0));
1831       OutStreamer.EmitInstruction(TmpInst);
1832     }
1833     return;
1834   }
1835   case ARM::tInt_eh_sjlj_longjmp: {
1836     // ldr $scratch, [$src, #8]
1837     // mov sp, $scratch
1838     // ldr $scratch, [$src, #4]
1839     // ldr r7, [$src]
1840     // bx $scratch
1841     unsigned SrcReg = MI->getOperand(0).getReg();
1842     unsigned ScratchReg = MI->getOperand(1).getReg();
1843     {
1844       MCInst TmpInst;
1845       TmpInst.setOpcode(ARM::tLDRi);
1846       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1847       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1848       // The offset immediate is #8. The operand value is scaled by 4 for the
1849       // tLDR instruction.
1850       TmpInst.addOperand(MCOperand::CreateImm(2));
1851       // Predicate.
1852       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1853       TmpInst.addOperand(MCOperand::CreateReg(0));
1854       OutStreamer.EmitInstruction(TmpInst);
1855     }
1856     {
1857       MCInst TmpInst;
1858       TmpInst.setOpcode(ARM::tMOVr);
1859       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1860       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1861       // Predicate.
1862       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1863       TmpInst.addOperand(MCOperand::CreateReg(0));
1864       OutStreamer.EmitInstruction(TmpInst);
1865     }
1866     {
1867       MCInst TmpInst;
1868       TmpInst.setOpcode(ARM::tLDRi);
1869       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1870       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1871       TmpInst.addOperand(MCOperand::CreateImm(1));
1872       // Predicate.
1873       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1874       TmpInst.addOperand(MCOperand::CreateReg(0));
1875       OutStreamer.EmitInstruction(TmpInst);
1876     }
1877     {
1878       MCInst TmpInst;
1879       TmpInst.setOpcode(ARM::tLDRr);
1880       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1881       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1882       TmpInst.addOperand(MCOperand::CreateReg(0));
1883       // Predicate.
1884       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1885       TmpInst.addOperand(MCOperand::CreateReg(0));
1886       OutStreamer.EmitInstruction(TmpInst);
1887     }
1888     {
1889       MCInst TmpInst;
1890       TmpInst.setOpcode(ARM::tBX);
1891       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1892       // Predicate.
1893       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1894       TmpInst.addOperand(MCOperand::CreateReg(0));
1895       OutStreamer.EmitInstruction(TmpInst);
1896     }
1897     return;
1898   }
1899   }
1900
1901   MCInst TmpInst;
1902   LowerARMMachineInstrToMCInst(MI, TmpInst, *this);
1903
1904   OutStreamer.EmitInstruction(TmpInst);
1905 }
1906
1907 //===----------------------------------------------------------------------===//
1908 // Target Registry Stuff
1909 //===----------------------------------------------------------------------===//
1910
1911 // Force static initialization.
1912 extern "C" void LLVMInitializeARMAsmPrinter() {
1913   RegisterAsmPrinter<ARMAsmPrinter> X(TheARMTarget);
1914   RegisterAsmPrinter<ARMAsmPrinter> Y(TheThumbTarget);
1915 }
1916