Fix Thumb2 encoding of the S bit.
[oota-llvm.git] / lib / Target / ARM / ARMAsmPrinter.cpp
1 //===-- ARMAsmPrinter.cpp - Print machine code to an ARM .s file ----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains a printer that converts from our internal representation
11 // of machine-dependent LLVM code to GAS-format ARM assembly language.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "asm-printer"
16 #include "ARM.h"
17 #include "ARMBuildAttrs.h"
18 #include "ARMAddressingModes.h"
19 #include "ARMConstantPoolValue.h"
20 #include "InstPrinter/ARMInstPrinter.h"
21 #include "ARMAsmPrinter.h"
22 #include "ARMMachineFunctionInfo.h"
23 #include "ARMTargetMachine.h"
24 #include "ARMTargetObjectFile.h"
25 #include "llvm/Analysis/DebugInfo.h"
26 #include "llvm/Constants.h"
27 #include "llvm/Module.h"
28 #include "llvm/Type.h"
29 #include "llvm/Assembly/Writer.h"
30 #include "llvm/CodeGen/MachineModuleInfoImpls.h"
31 #include "llvm/CodeGen/MachineFunctionPass.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/MC/MCAsmInfo.h"
34 #include "llvm/MC/MCAssembler.h"
35 #include "llvm/MC/MCContext.h"
36 #include "llvm/MC/MCExpr.h"
37 #include "llvm/MC/MCInst.h"
38 #include "llvm/MC/MCSectionMachO.h"
39 #include "llvm/MC/MCObjectStreamer.h"
40 #include "llvm/MC/MCStreamer.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/Target/Mangler.h"
43 #include "llvm/Target/TargetData.h"
44 #include "llvm/Target/TargetMachine.h"
45 #include "llvm/Target/TargetOptions.h"
46 #include "llvm/Target/TargetRegistry.h"
47 #include "llvm/ADT/SmallPtrSet.h"
48 #include "llvm/ADT/SmallString.h"
49 #include "llvm/ADT/StringExtras.h"
50 #include "llvm/Support/CommandLine.h"
51 #include "llvm/Support/Debug.h"
52 #include "llvm/Support/ErrorHandling.h"
53 #include "llvm/Support/raw_ostream.h"
54 #include <cctype>
55 using namespace llvm;
56
57 namespace {
58
59   // Per section and per symbol attributes are not supported.
60   // To implement them we would need the ability to delay this emission
61   // until the assembly file is fully parsed/generated as only then do we
62   // know the symbol and section numbers.
63   class AttributeEmitter {
64   public:
65     virtual void MaybeSwitchVendor(StringRef Vendor) = 0;
66     virtual void EmitAttribute(unsigned Attribute, unsigned Value) = 0;
67     virtual void Finish() = 0;
68     virtual ~AttributeEmitter() {}
69   };
70
71   class AsmAttributeEmitter : public AttributeEmitter {
72     MCStreamer &Streamer;
73
74   public:
75     AsmAttributeEmitter(MCStreamer &Streamer_) : Streamer(Streamer_) {}
76     void MaybeSwitchVendor(StringRef Vendor) { }
77
78     void EmitAttribute(unsigned Attribute, unsigned Value) {
79       Streamer.EmitRawText("\t.eabi_attribute " +
80                            Twine(Attribute) + ", " + Twine(Value));
81     }
82
83     void Finish() { }
84   };
85
86   class ObjectAttributeEmitter : public AttributeEmitter {
87     MCObjectStreamer &Streamer;
88     StringRef CurrentVendor;
89     SmallString<64> Contents;
90
91   public:
92     ObjectAttributeEmitter(MCObjectStreamer &Streamer_) :
93       Streamer(Streamer_), CurrentVendor("") { }
94
95     void MaybeSwitchVendor(StringRef Vendor) {
96       assert(!Vendor.empty() && "Vendor cannot be empty.");
97
98       if (CurrentVendor.empty())
99         CurrentVendor = Vendor;
100       else if (CurrentVendor == Vendor)
101         return;
102       else
103         Finish();
104
105       CurrentVendor = Vendor;
106
107       assert(Contents.size() == 0);
108     }
109
110     void EmitAttribute(unsigned Attribute, unsigned Value) {
111       // FIXME: should be ULEB
112       Contents += Attribute;
113       Contents += Value;
114     }
115
116     void Finish() {
117       const size_t ContentsSize = Contents.size();
118
119       // Vendor size + Vendor name + '\0'
120       const size_t VendorHeaderSize = 4 + CurrentVendor.size() + 1;
121
122       // Tag + Tag Size
123       const size_t TagHeaderSize = 1 + 4;
124
125       Streamer.EmitIntValue(VendorHeaderSize + TagHeaderSize + ContentsSize, 4);
126       Streamer.EmitBytes(CurrentVendor, 0);
127       Streamer.EmitIntValue(0, 1); // '\0'
128
129       Streamer.EmitIntValue(ARMBuildAttrs::File, 1);
130       Streamer.EmitIntValue(TagHeaderSize + ContentsSize, 4);
131
132       Streamer.EmitBytes(Contents, 0);
133
134       Contents.clear();
135     }
136   };
137
138 } // end of anonymous namespace
139
140 MachineLocation ARMAsmPrinter::
141 getDebugValueLocation(const MachineInstr *MI) const {
142   MachineLocation Location;
143   assert(MI->getNumOperands() == 4 && "Invalid no. of machine operands!");
144   // Frame address.  Currently handles register +- offset only.
145   if (MI->getOperand(0).isReg() && MI->getOperand(1).isImm())
146     Location.set(MI->getOperand(0).getReg(), MI->getOperand(1).getImm());
147   else {
148     DEBUG(dbgs() << "DBG_VALUE instruction ignored! " << *MI << "\n");
149   }
150   return Location;
151 }
152
153 void ARMAsmPrinter::EmitFunctionEntryLabel() {
154   if (AFI->isThumbFunction()) {
155     OutStreamer.EmitAssemblerFlag(MCAF_Code16);
156     OutStreamer.EmitThumbFunc(Subtarget->isTargetDarwin()? CurrentFnSym : 0);
157   }
158
159   OutStreamer.EmitLabel(CurrentFnSym);
160 }
161
162 /// runOnMachineFunction - This uses the EmitInstruction()
163 /// method to print assembly for each instruction.
164 ///
165 bool ARMAsmPrinter::runOnMachineFunction(MachineFunction &MF) {
166   AFI = MF.getInfo<ARMFunctionInfo>();
167   MCP = MF.getConstantPool();
168
169   return AsmPrinter::runOnMachineFunction(MF);
170 }
171
172 void ARMAsmPrinter::printOperand(const MachineInstr *MI, int OpNum,
173                                  raw_ostream &O, const char *Modifier) {
174   const MachineOperand &MO = MI->getOperand(OpNum);
175   unsigned TF = MO.getTargetFlags();
176
177   switch (MO.getType()) {
178   default:
179     assert(0 && "<unknown operand type>");
180   case MachineOperand::MO_Register: {
181     unsigned Reg = MO.getReg();
182     assert(TargetRegisterInfo::isPhysicalRegister(Reg));
183     assert(!MO.getSubReg() && "Subregs should be eliminated!");
184     O << ARMInstPrinter::getRegisterName(Reg);
185     break;
186   }
187   case MachineOperand::MO_Immediate: {
188     int64_t Imm = MO.getImm();
189     O << '#';
190     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
191         (TF == ARMII::MO_LO16))
192       O << ":lower16:";
193     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
194              (TF == ARMII::MO_HI16))
195       O << ":upper16:";
196     O << Imm;
197     break;
198   }
199   case MachineOperand::MO_MachineBasicBlock:
200     O << *MO.getMBB()->getSymbol();
201     return;
202   case MachineOperand::MO_GlobalAddress: {
203     const GlobalValue *GV = MO.getGlobal();
204     if ((Modifier && strcmp(Modifier, "lo16") == 0) ||
205         (TF & ARMII::MO_LO16))
206       O << ":lower16:";
207     else if ((Modifier && strcmp(Modifier, "hi16") == 0) ||
208              (TF & ARMII::MO_HI16))
209       O << ":upper16:";
210     O << *Mang->getSymbol(GV);
211
212     printOffset(MO.getOffset(), O);
213     if (TF == ARMII::MO_PLT)
214       O << "(PLT)";
215     break;
216   }
217   case MachineOperand::MO_ExternalSymbol: {
218     O << *GetExternalSymbolSymbol(MO.getSymbolName());
219     if (TF == ARMII::MO_PLT)
220       O << "(PLT)";
221     break;
222   }
223   case MachineOperand::MO_ConstantPoolIndex:
224     O << *GetCPISymbol(MO.getIndex());
225     break;
226   case MachineOperand::MO_JumpTableIndex:
227     O << *GetJTISymbol(MO.getIndex());
228     break;
229   }
230 }
231
232 //===--------------------------------------------------------------------===//
233
234 MCSymbol *ARMAsmPrinter::
235 GetARMSetPICJumpTableLabel2(unsigned uid, unsigned uid2,
236                             const MachineBasicBlock *MBB) const {
237   SmallString<60> Name;
238   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix()
239     << getFunctionNumber() << '_' << uid << '_' << uid2
240     << "_set_" << MBB->getNumber();
241   return OutContext.GetOrCreateSymbol(Name.str());
242 }
243
244 MCSymbol *ARMAsmPrinter::
245 GetARMJTIPICJumpTableLabel2(unsigned uid, unsigned uid2) const {
246   SmallString<60> Name;
247   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "JTI"
248     << getFunctionNumber() << '_' << uid << '_' << uid2;
249   return OutContext.GetOrCreateSymbol(Name.str());
250 }
251
252
253 MCSymbol *ARMAsmPrinter::GetARMSJLJEHLabel(void) const {
254   SmallString<60> Name;
255   raw_svector_ostream(Name) << MAI->getPrivateGlobalPrefix() << "SJLJEH"
256     << getFunctionNumber();
257   return OutContext.GetOrCreateSymbol(Name.str());
258 }
259
260 bool ARMAsmPrinter::PrintAsmOperand(const MachineInstr *MI, unsigned OpNum,
261                                     unsigned AsmVariant, const char *ExtraCode,
262                                     raw_ostream &O) {
263   // Does this asm operand have a single letter operand modifier?
264   if (ExtraCode && ExtraCode[0]) {
265     if (ExtraCode[1] != 0) return true; // Unknown modifier.
266
267     switch (ExtraCode[0]) {
268     default: return true;  // Unknown modifier.
269     case 'a': // Print as a memory address.
270       if (MI->getOperand(OpNum).isReg()) {
271         O << "["
272           << ARMInstPrinter::getRegisterName(MI->getOperand(OpNum).getReg())
273           << "]";
274         return false;
275       }
276       // Fallthrough
277     case 'c': // Don't print "#" before an immediate operand.
278       if (!MI->getOperand(OpNum).isImm())
279         return true;
280       O << MI->getOperand(OpNum).getImm();
281       return false;
282     case 'P': // Print a VFP double precision register.
283     case 'q': // Print a NEON quad precision register.
284       printOperand(MI, OpNum, O);
285       return false;
286     case 'Q':
287     case 'R':
288     case 'H':
289       report_fatal_error("llvm does not support 'Q', 'R', and 'H' modifiers!");
290       return true;
291     }
292   }
293
294   printOperand(MI, OpNum, O);
295   return false;
296 }
297
298 bool ARMAsmPrinter::PrintAsmMemoryOperand(const MachineInstr *MI,
299                                           unsigned OpNum, unsigned AsmVariant,
300                                           const char *ExtraCode,
301                                           raw_ostream &O) {
302   if (ExtraCode && ExtraCode[0])
303     return true; // Unknown modifier.
304
305   const MachineOperand &MO = MI->getOperand(OpNum);
306   assert(MO.isReg() && "unexpected inline asm memory operand");
307   O << "[" << ARMInstPrinter::getRegisterName(MO.getReg()) << "]";
308   return false;
309 }
310
311 void ARMAsmPrinter::EmitStartOfAsmFile(Module &M) {
312   if (Subtarget->isTargetDarwin()) {
313     Reloc::Model RelocM = TM.getRelocationModel();
314     if (RelocM == Reloc::PIC_ || RelocM == Reloc::DynamicNoPIC) {
315       // Declare all the text sections up front (before the DWARF sections
316       // emitted by AsmPrinter::doInitialization) so the assembler will keep
317       // them together at the beginning of the object file.  This helps
318       // avoid out-of-range branches that are due a fundamental limitation of
319       // the way symbol offsets are encoded with the current Darwin ARM
320       // relocations.
321       const TargetLoweringObjectFileMachO &TLOFMacho =
322         static_cast<const TargetLoweringObjectFileMachO &>(
323           getObjFileLowering());
324       OutStreamer.SwitchSection(TLOFMacho.getTextSection());
325       OutStreamer.SwitchSection(TLOFMacho.getTextCoalSection());
326       OutStreamer.SwitchSection(TLOFMacho.getConstTextCoalSection());
327       if (RelocM == Reloc::DynamicNoPIC) {
328         const MCSection *sect =
329           OutContext.getMachOSection("__TEXT", "__symbol_stub4",
330                                      MCSectionMachO::S_SYMBOL_STUBS,
331                                      12, SectionKind::getText());
332         OutStreamer.SwitchSection(sect);
333       } else {
334         const MCSection *sect =
335           OutContext.getMachOSection("__TEXT", "__picsymbolstub4",
336                                      MCSectionMachO::S_SYMBOL_STUBS,
337                                      16, SectionKind::getText());
338         OutStreamer.SwitchSection(sect);
339       }
340       const MCSection *StaticInitSect =
341         OutContext.getMachOSection("__TEXT", "__StaticInit",
342                                    MCSectionMachO::S_REGULAR |
343                                    MCSectionMachO::S_ATTR_PURE_INSTRUCTIONS,
344                                    SectionKind::getText());
345       OutStreamer.SwitchSection(StaticInitSect);
346     }
347   }
348
349   // Use unified assembler syntax.
350   OutStreamer.EmitAssemblerFlag(MCAF_SyntaxUnified);
351
352   // Emit ARM Build Attributes
353   if (Subtarget->isTargetELF()) {
354
355     emitAttributes();
356   }
357 }
358
359
360 void ARMAsmPrinter::EmitEndOfAsmFile(Module &M) {
361   if (Subtarget->isTargetDarwin()) {
362     // All darwin targets use mach-o.
363     const TargetLoweringObjectFileMachO &TLOFMacho =
364       static_cast<const TargetLoweringObjectFileMachO &>(getObjFileLowering());
365     MachineModuleInfoMachO &MMIMacho =
366       MMI->getObjFileInfo<MachineModuleInfoMachO>();
367
368     // Output non-lazy-pointers for external and common global variables.
369     MachineModuleInfoMachO::SymbolListTy Stubs = MMIMacho.GetGVStubList();
370
371     if (!Stubs.empty()) {
372       // Switch with ".non_lazy_symbol_pointer" directive.
373       OutStreamer.SwitchSection(TLOFMacho.getNonLazySymbolPointerSection());
374       EmitAlignment(2);
375       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
376         // L_foo$stub:
377         OutStreamer.EmitLabel(Stubs[i].first);
378         //   .indirect_symbol _foo
379         MachineModuleInfoImpl::StubValueTy &MCSym = Stubs[i].second;
380         OutStreamer.EmitSymbolAttribute(MCSym.getPointer(),MCSA_IndirectSymbol);
381
382         if (MCSym.getInt())
383           // External to current translation unit.
384           OutStreamer.EmitIntValue(0, 4/*size*/, 0/*addrspace*/);
385         else
386           // Internal to current translation unit.
387           //
388           // When we place the LSDA into the TEXT section, the type info
389           // pointers need to be indirect and pc-rel. We accomplish this by
390           // using NLPs; however, sometimes the types are local to the file.
391           // We need to fill in the value for the NLP in those cases.
392           OutStreamer.EmitValue(MCSymbolRefExpr::Create(MCSym.getPointer(),
393                                                         OutContext),
394                                 4/*size*/, 0/*addrspace*/);
395       }
396
397       Stubs.clear();
398       OutStreamer.AddBlankLine();
399     }
400
401     Stubs = MMIMacho.GetHiddenGVStubList();
402     if (!Stubs.empty()) {
403       OutStreamer.SwitchSection(getObjFileLowering().getDataSection());
404       EmitAlignment(2);
405       for (unsigned i = 0, e = Stubs.size(); i != e; ++i) {
406         // L_foo$stub:
407         OutStreamer.EmitLabel(Stubs[i].first);
408         //   .long _foo
409         OutStreamer.EmitValue(MCSymbolRefExpr::
410                               Create(Stubs[i].second.getPointer(),
411                                      OutContext),
412                               4/*size*/, 0/*addrspace*/);
413       }
414
415       Stubs.clear();
416       OutStreamer.AddBlankLine();
417     }
418
419     // Funny Darwin hack: This flag tells the linker that no global symbols
420     // contain code that falls through to other global symbols (e.g. the obvious
421     // implementation of multiple entry points).  If this doesn't occur, the
422     // linker can safely perform dead code stripping.  Since LLVM never
423     // generates code that does this, it is always safe to set.
424     OutStreamer.EmitAssemblerFlag(MCAF_SubsectionsViaSymbols);
425   }
426 }
427
428 //===----------------------------------------------------------------------===//
429 // Helper routines for EmitStartOfAsmFile() and EmitEndOfAsmFile()
430 // FIXME:
431 // The following seem like one-off assembler flags, but they actually need
432 // to appear in the .ARM.attributes section in ELF.
433 // Instead of subclassing the MCELFStreamer, we do the work here.
434
435 void ARMAsmPrinter::emitAttributes() {
436
437   emitARMAttributeSection();
438
439   AttributeEmitter *AttrEmitter;
440   if (OutStreamer.hasRawTextSupport())
441     AttrEmitter = new AsmAttributeEmitter(OutStreamer);
442   else {
443     MCObjectStreamer &O = static_cast<MCObjectStreamer&>(OutStreamer);
444     AttrEmitter = new ObjectAttributeEmitter(O);
445   }
446
447   AttrEmitter->MaybeSwitchVendor("aeabi");
448
449   std::string CPUString = Subtarget->getCPUString();
450   if (OutStreamer.hasRawTextSupport()) {
451     if (CPUString != "generic")
452       OutStreamer.EmitRawText(StringRef("\t.cpu ") + CPUString);
453   } else {
454     assert(CPUString == "generic" && "Unsupported .cpu attribute for ELF/.o");
455     // FIXME: Why these defaults?
456     AttrEmitter->EmitAttribute(ARMBuildAttrs::CPU_arch, ARMBuildAttrs::v4T);
457     AttrEmitter->EmitAttribute(ARMBuildAttrs::ARM_ISA_use, 1);
458     AttrEmitter->EmitAttribute(ARMBuildAttrs::THUMB_ISA_use, 1);
459   }
460
461   // FIXME: Emit FPU type
462   if (Subtarget->hasVFP2())
463     AttrEmitter->EmitAttribute(ARMBuildAttrs::VFP_arch, 2);
464
465   // Signal various FP modes.
466   if (!UnsafeFPMath) {
467     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_denormal, 1);
468     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_exceptions, 1);
469   }
470
471   if (NoInfsFPMath && NoNaNsFPMath)
472     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model, 1);
473   else
474     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_FP_number_model, 3);
475
476   // 8-bytes alignment stuff.
477   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_needed, 1);
478   AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_align8_preserved, 1);
479
480   // Hard float.  Use both S and D registers and conform to AAPCS-VFP.
481   if (Subtarget->isAAPCS_ABI() && FloatABIType == FloatABI::Hard) {
482     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_HardFP_use, 3);
483     AttrEmitter->EmitAttribute(ARMBuildAttrs::ABI_VFP_args, 1);
484   }
485   // FIXME: Should we signal R9 usage?
486
487   AttrEmitter->EmitAttribute(ARMBuildAttrs::DIV_use, 1);
488
489   AttrEmitter->Finish();
490   delete AttrEmitter;
491 }
492
493 void ARMAsmPrinter::emitARMAttributeSection() {
494   // <format-version>
495   // [ <section-length> "vendor-name"
496   // [ <file-tag> <size> <attribute>*
497   //   | <section-tag> <size> <section-number>* 0 <attribute>*
498   //   | <symbol-tag> <size> <symbol-number>* 0 <attribute>*
499   //   ]+
500   // ]*
501
502   if (OutStreamer.hasRawTextSupport())
503     return;
504
505   const ARMElfTargetObjectFile &TLOFELF =
506     static_cast<const ARMElfTargetObjectFile &>
507     (getObjFileLowering());
508
509   OutStreamer.SwitchSection(TLOFELF.getAttributesSection());
510
511   // Format version
512   OutStreamer.EmitIntValue(0x41, 1);
513 }
514
515 //===----------------------------------------------------------------------===//
516
517 static MCSymbol *getPICLabel(const char *Prefix, unsigned FunctionNumber,
518                              unsigned LabelId, MCContext &Ctx) {
519
520   MCSymbol *Label = Ctx.GetOrCreateSymbol(Twine(Prefix)
521                        + "PC" + Twine(FunctionNumber) + "_" + Twine(LabelId));
522   return Label;
523 }
524
525 static MCSymbolRefExpr::VariantKind
526 getModifierVariantKind(ARMCP::ARMCPModifier Modifier) {
527   switch (Modifier) {
528   default: llvm_unreachable("Unknown modifier!");
529   case ARMCP::no_modifier: return MCSymbolRefExpr::VK_None;
530   case ARMCP::TLSGD:       return MCSymbolRefExpr::VK_ARM_TLSGD;
531   case ARMCP::TPOFF:       return MCSymbolRefExpr::VK_ARM_TPOFF;
532   case ARMCP::GOTTPOFF:    return MCSymbolRefExpr::VK_ARM_GOTTPOFF;
533   case ARMCP::GOT:         return MCSymbolRefExpr::VK_ARM_GOT;
534   case ARMCP::GOTOFF:      return MCSymbolRefExpr::VK_ARM_GOTOFF;
535   }
536   return MCSymbolRefExpr::VK_None;
537 }
538
539 void ARMAsmPrinter::
540 EmitMachineConstantPoolValue(MachineConstantPoolValue *MCPV) {
541   int Size = TM.getTargetData()->getTypeAllocSize(MCPV->getType());
542
543   ARMConstantPoolValue *ACPV = static_cast<ARMConstantPoolValue*>(MCPV);
544
545   MCSymbol *MCSym;
546   if (ACPV->isLSDA()) {
547     SmallString<128> Str;
548     raw_svector_ostream OS(Str);
549     OS << MAI->getPrivateGlobalPrefix() << "_LSDA_" << getFunctionNumber();
550     MCSym = OutContext.GetOrCreateSymbol(OS.str());
551   } else if (ACPV->isBlockAddress()) {
552     MCSym = GetBlockAddressSymbol(ACPV->getBlockAddress());
553   } else if (ACPV->isGlobalValue()) {
554     const GlobalValue *GV = ACPV->getGV();
555     bool isIndirect = Subtarget->isTargetDarwin() &&
556       Subtarget->GVIsIndirectSymbol(GV, TM.getRelocationModel());
557     if (!isIndirect)
558       MCSym = Mang->getSymbol(GV);
559     else {
560       // FIXME: Remove this when Darwin transition to @GOT like syntax.
561       MCSym = GetSymbolWithGlobalValueBase(GV, "$non_lazy_ptr");
562
563       MachineModuleInfoMachO &MMIMachO =
564         MMI->getObjFileInfo<MachineModuleInfoMachO>();
565       MachineModuleInfoImpl::StubValueTy &StubSym =
566         GV->hasHiddenVisibility() ? MMIMachO.getHiddenGVStubEntry(MCSym) :
567         MMIMachO.getGVStubEntry(MCSym);
568       if (StubSym.getPointer() == 0)
569         StubSym = MachineModuleInfoImpl::
570           StubValueTy(Mang->getSymbol(GV), !GV->hasInternalLinkage());
571     }
572   } else {
573     assert(ACPV->isExtSymbol() && "unrecognized constant pool value");
574     MCSym = GetExternalSymbolSymbol(ACPV->getSymbol());
575   }
576
577   // Create an MCSymbol for the reference.
578   const MCExpr *Expr =
579     MCSymbolRefExpr::Create(MCSym, getModifierVariantKind(ACPV->getModifier()),
580                             OutContext);
581
582   if (ACPV->getPCAdjustment()) {
583     MCSymbol *PCLabel = getPICLabel(MAI->getPrivateGlobalPrefix(),
584                                     getFunctionNumber(),
585                                     ACPV->getLabelId(),
586                                     OutContext);
587     const MCExpr *PCRelExpr = MCSymbolRefExpr::Create(PCLabel, OutContext);
588     PCRelExpr =
589       MCBinaryExpr::CreateAdd(PCRelExpr,
590                               MCConstantExpr::Create(ACPV->getPCAdjustment(),
591                                                      OutContext),
592                               OutContext);
593     if (ACPV->mustAddCurrentAddress()) {
594       // We want "(<expr> - .)", but MC doesn't have a concept of the '.'
595       // label, so just emit a local label end reference that instead.
596       MCSymbol *DotSym = OutContext.CreateTempSymbol();
597       OutStreamer.EmitLabel(DotSym);
598       const MCExpr *DotExpr = MCSymbolRefExpr::Create(DotSym, OutContext);
599       PCRelExpr = MCBinaryExpr::CreateSub(PCRelExpr, DotExpr, OutContext);
600     }
601     Expr = MCBinaryExpr::CreateSub(Expr, PCRelExpr, OutContext);
602   }
603   OutStreamer.EmitValue(Expr, Size);
604 }
605
606 void ARMAsmPrinter::EmitJumpTable(const MachineInstr *MI) {
607   unsigned Opcode = MI->getOpcode();
608   int OpNum = 1;
609   if (Opcode == ARM::BR_JTadd)
610     OpNum = 2;
611   else if (Opcode == ARM::BR_JTm)
612     OpNum = 3;
613
614   const MachineOperand &MO1 = MI->getOperand(OpNum);
615   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
616   unsigned JTI = MO1.getIndex();
617
618   // Emit a label for the jump table.
619   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
620   OutStreamer.EmitLabel(JTISymbol);
621
622   // Emit each entry of the table.
623   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
624   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
625   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
626
627   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
628     MachineBasicBlock *MBB = JTBBs[i];
629     // Construct an MCExpr for the entry. We want a value of the form:
630     // (BasicBlockAddr - TableBeginAddr)
631     //
632     // For example, a table with entries jumping to basic blocks BB0 and BB1
633     // would look like:
634     // LJTI_0_0:
635     //    .word (LBB0 - LJTI_0_0)
636     //    .word (LBB1 - LJTI_0_0)
637     const MCExpr *Expr = MCSymbolRefExpr::Create(MBB->getSymbol(), OutContext);
638
639     if (TM.getRelocationModel() == Reloc::PIC_)
640       Expr = MCBinaryExpr::CreateSub(Expr, MCSymbolRefExpr::Create(JTISymbol,
641                                                                    OutContext),
642                                      OutContext);
643     OutStreamer.EmitValue(Expr, 4);
644   }
645 }
646
647 void ARMAsmPrinter::EmitJump2Table(const MachineInstr *MI) {
648   unsigned Opcode = MI->getOpcode();
649   int OpNum = (Opcode == ARM::t2BR_JT) ? 2 : 1;
650   const MachineOperand &MO1 = MI->getOperand(OpNum);
651   const MachineOperand &MO2 = MI->getOperand(OpNum+1); // Unique Id
652   unsigned JTI = MO1.getIndex();
653
654   // Emit a label for the jump table.
655   MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, MO2.getImm());
656   OutStreamer.EmitLabel(JTISymbol);
657
658   // Emit each entry of the table.
659   const MachineJumpTableInfo *MJTI = MF->getJumpTableInfo();
660   const std::vector<MachineJumpTableEntry> &JT = MJTI->getJumpTables();
661   const std::vector<MachineBasicBlock*> &JTBBs = JT[JTI].MBBs;
662   unsigned OffsetWidth = 4;
663   if (MI->getOpcode() == ARM::t2TBB_JT)
664     OffsetWidth = 1;
665   else if (MI->getOpcode() == ARM::t2TBH_JT)
666     OffsetWidth = 2;
667
668   for (unsigned i = 0, e = JTBBs.size(); i != e; ++i) {
669     MachineBasicBlock *MBB = JTBBs[i];
670     const MCExpr *MBBSymbolExpr = MCSymbolRefExpr::Create(MBB->getSymbol(),
671                                                       OutContext);
672     // If this isn't a TBB or TBH, the entries are direct branch instructions.
673     if (OffsetWidth == 4) {
674       MCInst BrInst;
675       BrInst.setOpcode(ARM::t2B);
676       BrInst.addOperand(MCOperand::CreateExpr(MBBSymbolExpr));
677       OutStreamer.EmitInstruction(BrInst);
678       continue;
679     }
680     // Otherwise it's an offset from the dispatch instruction. Construct an
681     // MCExpr for the entry. We want a value of the form:
682     // (BasicBlockAddr - TableBeginAddr) / 2
683     //
684     // For example, a TBB table with entries jumping to basic blocks BB0 and BB1
685     // would look like:
686     // LJTI_0_0:
687     //    .byte (LBB0 - LJTI_0_0) / 2
688     //    .byte (LBB1 - LJTI_0_0) / 2
689     const MCExpr *Expr =
690       MCBinaryExpr::CreateSub(MBBSymbolExpr,
691                               MCSymbolRefExpr::Create(JTISymbol, OutContext),
692                               OutContext);
693     Expr = MCBinaryExpr::CreateDiv(Expr, MCConstantExpr::Create(2, OutContext),
694                                    OutContext);
695     OutStreamer.EmitValue(Expr, OffsetWidth);
696   }
697 }
698
699 void ARMAsmPrinter::PrintDebugValueComment(const MachineInstr *MI,
700                                            raw_ostream &OS) {
701   unsigned NOps = MI->getNumOperands();
702   assert(NOps==4);
703   OS << '\t' << MAI->getCommentString() << "DEBUG_VALUE: ";
704   // cast away const; DIetc do not take const operands for some reason.
705   DIVariable V(const_cast<MDNode *>(MI->getOperand(NOps-1).getMetadata()));
706   OS << V.getName();
707   OS << " <- ";
708   // Frame address.  Currently handles register +- offset only.
709   assert(MI->getOperand(0).isReg() && MI->getOperand(1).isImm());
710   OS << '['; printOperand(MI, 0, OS); OS << '+'; printOperand(MI, 1, OS);
711   OS << ']';
712   OS << "+";
713   printOperand(MI, NOps-2, OS);
714 }
715
716 void ARMAsmPrinter::EmitInstruction(const MachineInstr *MI) {
717   switch (MI->getOpcode()) {
718   default: break;
719   case ARM::t2MOVi32imm: assert(0 && "Should be lowered by thumb2it pass");
720   case ARM::DBG_VALUE: {
721     if (isVerbose() && OutStreamer.hasRawTextSupport()) {
722       SmallString<128> TmpStr;
723       raw_svector_ostream OS(TmpStr);
724       PrintDebugValueComment(MI, OS);
725       OutStreamer.EmitRawText(StringRef(OS.str()));
726     }
727     return;
728   }
729   case ARM::LEApcrel: {
730     // FIXME: Need to also handle globals and externals
731     assert (MI->getOperand(1).isCPI());
732     unsigned LabelId = MI->getOperand(1).getIndex();
733     MCSymbol *Sym = GetCPISymbol(LabelId);
734     const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(Sym, OutContext);
735     MCInst TmpInst;
736     TmpInst.setOpcode(ARM::ADR);
737     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
738     TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
739     // Add predicate operands.
740     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
741     TmpInst.addOperand(MCOperand::CreateReg(0));
742     OutStreamer.EmitInstruction(TmpInst);
743     return;
744   }
745   case ARM::LEApcrelJT: {
746     unsigned JTI = MI->getOperand(1).getIndex();
747     unsigned Id = MI->getOperand(2).getImm();
748     MCSymbol *JTISymbol = GetARMJTIPICJumpTableLabel2(JTI, Id);
749     const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(JTISymbol, OutContext);
750     MCInst TmpInst;
751     TmpInst.setOpcode(ARM::ADR);
752     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
753     TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
754     // Add predicate operands.
755     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
756     TmpInst.addOperand(MCOperand::CreateReg(0));
757     OutStreamer.EmitInstruction(TmpInst);
758     return;
759   }
760   case ARM::MOVPCRX: {
761     MCInst TmpInst;
762     TmpInst.setOpcode(ARM::MOVr);
763     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
764     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
765     // Add predicate operands.
766     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
767     TmpInst.addOperand(MCOperand::CreateReg(0));
768     // Add 's' bit operand (always reg0 for this)
769     TmpInst.addOperand(MCOperand::CreateReg(0));
770     OutStreamer.EmitInstruction(TmpInst);
771     return;
772   }
773   case ARM::BXr9_CALL:
774   case ARM::BX_CALL: {
775     {
776       MCInst TmpInst;
777       TmpInst.setOpcode(ARM::MOVr);
778       TmpInst.addOperand(MCOperand::CreateReg(ARM::LR));
779       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
780       // Add predicate operands.
781       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
782       TmpInst.addOperand(MCOperand::CreateReg(0));
783       // Add 's' bit operand (always reg0 for this)
784       TmpInst.addOperand(MCOperand::CreateReg(0));
785       OutStreamer.EmitInstruction(TmpInst);
786     }
787     {
788       MCInst TmpInst;
789       TmpInst.setOpcode(ARM::BX);
790       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
791       OutStreamer.EmitInstruction(TmpInst);
792     }
793     return;
794   }
795   case ARM::BMOVPCRXr9_CALL:
796   case ARM::BMOVPCRX_CALL: {
797     {
798       MCInst TmpInst;
799       TmpInst.setOpcode(ARM::MOVr);
800       TmpInst.addOperand(MCOperand::CreateReg(ARM::LR));
801       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
802       // Add predicate operands.
803       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
804       TmpInst.addOperand(MCOperand::CreateReg(0));
805       // Add 's' bit operand (always reg0 for this)
806       TmpInst.addOperand(MCOperand::CreateReg(0));
807       OutStreamer.EmitInstruction(TmpInst);
808     }
809     {
810       MCInst TmpInst;
811       TmpInst.setOpcode(ARM::MOVr);
812       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
813       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
814       // Add predicate operands.
815       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
816       TmpInst.addOperand(MCOperand::CreateReg(0));
817       // Add 's' bit operand (always reg0 for this)
818       TmpInst.addOperand(MCOperand::CreateReg(0));
819       OutStreamer.EmitInstruction(TmpInst);
820     }
821     return;
822   }
823   case ARM::tPICADD: {
824     // This is a pseudo op for a label + instruction sequence, which looks like:
825     // LPC0:
826     //     add r0, pc
827     // This adds the address of LPC0 to r0.
828
829     // Emit the label.
830     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
831                           getFunctionNumber(), MI->getOperand(2).getImm(),
832                           OutContext));
833
834     // Form and emit the add.
835     MCInst AddInst;
836     AddInst.setOpcode(ARM::tADDhirr);
837     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
838     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
839     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
840     // Add predicate operands.
841     AddInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
842     AddInst.addOperand(MCOperand::CreateReg(0));
843     OutStreamer.EmitInstruction(AddInst);
844     return;
845   }
846   case ARM::PICADD: {
847     // This is a pseudo op for a label + instruction sequence, which looks like:
848     // LPC0:
849     //     add r0, pc, r0
850     // This adds the address of LPC0 to r0.
851
852     // Emit the label.
853     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
854                           getFunctionNumber(), MI->getOperand(2).getImm(),
855                           OutContext));
856
857     // Form and emit the add.
858     MCInst AddInst;
859     AddInst.setOpcode(ARM::ADDrr);
860     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
861     AddInst.addOperand(MCOperand::CreateReg(ARM::PC));
862     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
863     // Add predicate operands.
864     AddInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
865     AddInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
866     // Add 's' bit operand (always reg0 for this)
867     AddInst.addOperand(MCOperand::CreateReg(0));
868     OutStreamer.EmitInstruction(AddInst);
869     return;
870   }
871   case ARM::PICSTR:
872   case ARM::PICSTRB:
873   case ARM::PICSTRH:
874   case ARM::PICLDR:
875   case ARM::PICLDRB:
876   case ARM::PICLDRH:
877   case ARM::PICLDRSB:
878   case ARM::PICLDRSH: {
879     // This is a pseudo op for a label + instruction sequence, which looks like:
880     // LPC0:
881     //     OP r0, [pc, r0]
882     // The LCP0 label is referenced by a constant pool entry in order to get
883     // a PC-relative address at the ldr instruction.
884
885     // Emit the label.
886     OutStreamer.EmitLabel(getPICLabel(MAI->getPrivateGlobalPrefix(),
887                           getFunctionNumber(), MI->getOperand(2).getImm(),
888                           OutContext));
889
890     // Form and emit the load
891     unsigned Opcode;
892     switch (MI->getOpcode()) {
893     default:
894       llvm_unreachable("Unexpected opcode!");
895     case ARM::PICSTR:   Opcode = ARM::STRrs; break;
896     case ARM::PICSTRB:  Opcode = ARM::STRBrs; break;
897     case ARM::PICSTRH:  Opcode = ARM::STRH; break;
898     case ARM::PICLDR:   Opcode = ARM::LDRrs; break;
899     case ARM::PICLDRB:  Opcode = ARM::LDRBrs; break;
900     case ARM::PICLDRH:  Opcode = ARM::LDRH; break;
901     case ARM::PICLDRSB: Opcode = ARM::LDRSB; break;
902     case ARM::PICLDRSH: Opcode = ARM::LDRSH; break;
903     }
904     MCInst LdStInst;
905     LdStInst.setOpcode(Opcode);
906     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
907     LdStInst.addOperand(MCOperand::CreateReg(ARM::PC));
908     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
909     LdStInst.addOperand(MCOperand::CreateImm(0));
910     // Add predicate operands.
911     LdStInst.addOperand(MCOperand::CreateImm(MI->getOperand(3).getImm()));
912     LdStInst.addOperand(MCOperand::CreateReg(MI->getOperand(4).getReg()));
913     OutStreamer.EmitInstruction(LdStInst);
914
915     return;
916   }
917   case ARM::CONSTPOOL_ENTRY: {
918     /// CONSTPOOL_ENTRY - This instruction represents a floating constant pool
919     /// in the function.  The first operand is the ID# for this instruction, the
920     /// second is the index into the MachineConstantPool that this is, the third
921     /// is the size in bytes of this constant pool entry.
922     unsigned LabelId = (unsigned)MI->getOperand(0).getImm();
923     unsigned CPIdx   = (unsigned)MI->getOperand(1).getIndex();
924
925     EmitAlignment(2);
926     OutStreamer.EmitLabel(GetCPISymbol(LabelId));
927
928     const MachineConstantPoolEntry &MCPE = MCP->getConstants()[CPIdx];
929     if (MCPE.isMachineConstantPoolEntry())
930       EmitMachineConstantPoolValue(MCPE.Val.MachineCPVal);
931     else
932       EmitGlobalConstant(MCPE.Val.ConstVal);
933
934     return;
935   }
936   case ARM::t2BR_JT: {
937     // Lower and emit the instruction itself, then the jump table following it.
938     MCInst TmpInst;
939     TmpInst.setOpcode(ARM::tMOVgpr2gpr);
940     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
941     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
942     // Add predicate operands.
943     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
944     TmpInst.addOperand(MCOperand::CreateReg(0));
945     OutStreamer.EmitInstruction(TmpInst);
946     // Output the data for the jump table itself
947     EmitJump2Table(MI);
948     return;
949   }
950   case ARM::t2TBB_JT: {
951     // Lower and emit the instruction itself, then the jump table following it.
952     MCInst TmpInst;
953
954     TmpInst.setOpcode(ARM::t2TBB);
955     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
956     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
957     // Add predicate operands.
958     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
959     TmpInst.addOperand(MCOperand::CreateReg(0));
960     OutStreamer.EmitInstruction(TmpInst);
961     // Output the data for the jump table itself
962     EmitJump2Table(MI);
963     // Make sure the next instruction is 2-byte aligned.
964     EmitAlignment(1);
965     return;
966   }
967   case ARM::t2TBH_JT: {
968     // Lower and emit the instruction itself, then the jump table following it.
969     MCInst TmpInst;
970
971     TmpInst.setOpcode(ARM::t2TBH);
972     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
973     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
974     // Add predicate operands.
975     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
976     TmpInst.addOperand(MCOperand::CreateReg(0));
977     OutStreamer.EmitInstruction(TmpInst);
978     // Output the data for the jump table itself
979     EmitJump2Table(MI);
980     return;
981   }
982   case ARM::tBR_JTr:
983   case ARM::BR_JTr: {
984     // Lower and emit the instruction itself, then the jump table following it.
985     // mov pc, target
986     MCInst TmpInst;
987     unsigned Opc = MI->getOpcode() == ARM::BR_JTr ?
988       ARM::MOVr : ARM::tMOVgpr2gpr;
989     TmpInst.setOpcode(Opc);
990     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
991     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
992     // Add predicate operands.
993     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
994     TmpInst.addOperand(MCOperand::CreateReg(0));
995     // Add 's' bit operand (always reg0 for this)
996     if (Opc == ARM::MOVr)
997       TmpInst.addOperand(MCOperand::CreateReg(0));
998     OutStreamer.EmitInstruction(TmpInst);
999
1000     // Make sure the Thumb jump table is 4-byte aligned.
1001     if (Opc == ARM::tMOVr)
1002       EmitAlignment(2);
1003
1004     // Output the data for the jump table itself
1005     EmitJumpTable(MI);
1006     return;
1007   }
1008   case ARM::BR_JTm: {
1009     // Lower and emit the instruction itself, then the jump table following it.
1010     // ldr pc, target
1011     MCInst TmpInst;
1012     if (MI->getOperand(1).getReg() == 0) {
1013       // literal offset
1014       TmpInst.setOpcode(ARM::LDRi12);
1015       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1016       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1017       TmpInst.addOperand(MCOperand::CreateImm(MI->getOperand(2).getImm()));
1018     } else {
1019       TmpInst.setOpcode(ARM::LDRrs);
1020       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1021       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1022       TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1023       TmpInst.addOperand(MCOperand::CreateImm(0));
1024     }
1025     // Add predicate operands.
1026     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1027     TmpInst.addOperand(MCOperand::CreateReg(0));
1028     OutStreamer.EmitInstruction(TmpInst);
1029
1030     // Output the data for the jump table itself
1031     EmitJumpTable(MI);
1032     return;
1033   }
1034   case ARM::BR_JTadd: {
1035     // Lower and emit the instruction itself, then the jump table following it.
1036     // add pc, target, idx
1037     MCInst TmpInst;
1038     TmpInst.setOpcode(ARM::ADDrr);
1039     TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1040     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1041     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1042     // Add predicate operands.
1043     TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1044     TmpInst.addOperand(MCOperand::CreateReg(0));
1045     // Add 's' bit operand (always reg0 for this)
1046     TmpInst.addOperand(MCOperand::CreateReg(0));
1047     OutStreamer.EmitInstruction(TmpInst);
1048
1049     // Output the data for the jump table itself
1050     EmitJumpTable(MI);
1051     return;
1052   }
1053   case ARM::TRAP: {
1054     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1055     // FIXME: Remove this special case when they do.
1056     if (!Subtarget->isTargetDarwin()) {
1057       //.long 0xe7ffdefe @ trap
1058       uint32_t Val = 0xe7ffdefeUL;
1059       OutStreamer.AddComment("trap");
1060       OutStreamer.EmitIntValue(Val, 4);
1061       return;
1062     }
1063     break;
1064   }
1065   case ARM::tTRAP: {
1066     // Non-Darwin binutils don't yet support the "trap" mnemonic.
1067     // FIXME: Remove this special case when they do.
1068     if (!Subtarget->isTargetDarwin()) {
1069       //.short 57086 @ trap
1070       uint16_t Val = 0xdefe;
1071       OutStreamer.AddComment("trap");
1072       OutStreamer.EmitIntValue(Val, 2);
1073       return;
1074     }
1075     break;
1076   }
1077   case ARM::t2Int_eh_sjlj_setjmp:
1078   case ARM::t2Int_eh_sjlj_setjmp_nofp:
1079   case ARM::tInt_eh_sjlj_setjmp: {
1080     // Two incoming args: GPR:$src, GPR:$val
1081     // mov $val, pc
1082     // adds $val, #7
1083     // str $val, [$src, #4]
1084     // movs r0, #0
1085     // b 1f
1086     // movs r0, #1
1087     // 1:
1088     unsigned SrcReg = MI->getOperand(0).getReg();
1089     unsigned ValReg = MI->getOperand(1).getReg();
1090     MCSymbol *Label = GetARMSJLJEHLabel();
1091     {
1092       MCInst TmpInst;
1093       TmpInst.setOpcode(ARM::tMOVgpr2tgpr);
1094       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1095       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1096       // 's' bit operand
1097       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1098       OutStreamer.AddComment("eh_setjmp begin");
1099       OutStreamer.EmitInstruction(TmpInst);
1100     }
1101     {
1102       MCInst TmpInst;
1103       TmpInst.setOpcode(ARM::tADDi3);
1104       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1105       // 's' bit operand
1106       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1107       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1108       TmpInst.addOperand(MCOperand::CreateImm(7));
1109       // Predicate.
1110       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1111       TmpInst.addOperand(MCOperand::CreateReg(0));
1112       OutStreamer.EmitInstruction(TmpInst);
1113     }
1114     {
1115       MCInst TmpInst;
1116       TmpInst.setOpcode(ARM::tSTR);
1117       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1118       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1119       // The offset immediate is #4. The operand value is scaled by 4 for the
1120       // tSTR instruction.
1121       TmpInst.addOperand(MCOperand::CreateImm(1));
1122       TmpInst.addOperand(MCOperand::CreateReg(0));
1123       // Predicate.
1124       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1125       TmpInst.addOperand(MCOperand::CreateReg(0));
1126       OutStreamer.EmitInstruction(TmpInst);
1127     }
1128     {
1129       MCInst TmpInst;
1130       TmpInst.setOpcode(ARM::tMOVi8);
1131       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1132       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1133       TmpInst.addOperand(MCOperand::CreateImm(0));
1134       // Predicate.
1135       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1136       TmpInst.addOperand(MCOperand::CreateReg(0));
1137       OutStreamer.EmitInstruction(TmpInst);
1138     }
1139     {
1140       const MCExpr *SymbolExpr = MCSymbolRefExpr::Create(Label, OutContext);
1141       MCInst TmpInst;
1142       TmpInst.setOpcode(ARM::tB);
1143       TmpInst.addOperand(MCOperand::CreateExpr(SymbolExpr));
1144       OutStreamer.EmitInstruction(TmpInst);
1145     }
1146     {
1147       MCInst TmpInst;
1148       TmpInst.setOpcode(ARM::tMOVi8);
1149       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1150       TmpInst.addOperand(MCOperand::CreateReg(ARM::CPSR));
1151       TmpInst.addOperand(MCOperand::CreateImm(1));
1152       // Predicate.
1153       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1154       TmpInst.addOperand(MCOperand::CreateReg(0));
1155       OutStreamer.AddComment("eh_setjmp end");
1156       OutStreamer.EmitInstruction(TmpInst);
1157     }
1158     OutStreamer.EmitLabel(Label);
1159     return;
1160   }
1161
1162   case ARM::Int_eh_sjlj_setjmp_nofp:
1163   case ARM::Int_eh_sjlj_setjmp: {
1164     // Two incoming args: GPR:$src, GPR:$val
1165     // add $val, pc, #8
1166     // str $val, [$src, #+4]
1167     // mov r0, #0
1168     // add pc, pc, #0
1169     // mov r0, #1
1170     unsigned SrcReg = MI->getOperand(0).getReg();
1171     unsigned ValReg = MI->getOperand(1).getReg();
1172
1173     {
1174       MCInst TmpInst;
1175       TmpInst.setOpcode(ARM::ADDri);
1176       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1177       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1178       TmpInst.addOperand(MCOperand::CreateImm(8));
1179       // Predicate.
1180       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1181       TmpInst.addOperand(MCOperand::CreateReg(0));
1182       // 's' bit operand (always reg0 for this).
1183       TmpInst.addOperand(MCOperand::CreateReg(0));
1184       OutStreamer.AddComment("eh_setjmp begin");
1185       OutStreamer.EmitInstruction(TmpInst);
1186     }
1187     {
1188       MCInst TmpInst;
1189       TmpInst.setOpcode(ARM::STRi12);
1190       TmpInst.addOperand(MCOperand::CreateReg(ValReg));
1191       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1192       TmpInst.addOperand(MCOperand::CreateImm(4));
1193       // Predicate.
1194       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1195       TmpInst.addOperand(MCOperand::CreateReg(0));
1196       OutStreamer.EmitInstruction(TmpInst);
1197     }
1198     {
1199       MCInst TmpInst;
1200       TmpInst.setOpcode(ARM::MOVi);
1201       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1202       TmpInst.addOperand(MCOperand::CreateImm(0));
1203       // Predicate.
1204       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1205       TmpInst.addOperand(MCOperand::CreateReg(0));
1206       // 's' bit operand (always reg0 for this).
1207       TmpInst.addOperand(MCOperand::CreateReg(0));
1208       OutStreamer.EmitInstruction(TmpInst);
1209     }
1210     {
1211       MCInst TmpInst;
1212       TmpInst.setOpcode(ARM::ADDri);
1213       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1214       TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1215       TmpInst.addOperand(MCOperand::CreateImm(0));
1216       // Predicate.
1217       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1218       TmpInst.addOperand(MCOperand::CreateReg(0));
1219       // 's' bit operand (always reg0 for this).
1220       TmpInst.addOperand(MCOperand::CreateReg(0));
1221       OutStreamer.EmitInstruction(TmpInst);
1222     }
1223     {
1224       MCInst TmpInst;
1225       TmpInst.setOpcode(ARM::MOVi);
1226       TmpInst.addOperand(MCOperand::CreateReg(ARM::R0));
1227       TmpInst.addOperand(MCOperand::CreateImm(1));
1228       // Predicate.
1229       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1230       TmpInst.addOperand(MCOperand::CreateReg(0));
1231       // 's' bit operand (always reg0 for this).
1232       TmpInst.addOperand(MCOperand::CreateReg(0));
1233       OutStreamer.AddComment("eh_setjmp end");
1234       OutStreamer.EmitInstruction(TmpInst);
1235     }
1236     return;
1237   }
1238   case ARM::Int_eh_sjlj_longjmp: {
1239     // ldr sp, [$src, #8]
1240     // ldr $scratch, [$src, #4]
1241     // ldr r7, [$src]
1242     // bx $scratch
1243     unsigned SrcReg = MI->getOperand(0).getReg();
1244     unsigned ScratchReg = MI->getOperand(1).getReg();
1245     {
1246       MCInst TmpInst;
1247       TmpInst.setOpcode(ARM::LDRi12);
1248       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1249       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1250       TmpInst.addOperand(MCOperand::CreateImm(8));
1251       // Predicate.
1252       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1253       TmpInst.addOperand(MCOperand::CreateReg(0));
1254       OutStreamer.EmitInstruction(TmpInst);
1255     }
1256     {
1257       MCInst TmpInst;
1258       TmpInst.setOpcode(ARM::LDRi12);
1259       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1260       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1261       TmpInst.addOperand(MCOperand::CreateImm(4));
1262       // Predicate.
1263       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1264       TmpInst.addOperand(MCOperand::CreateReg(0));
1265       OutStreamer.EmitInstruction(TmpInst);
1266     }
1267     {
1268       MCInst TmpInst;
1269       TmpInst.setOpcode(ARM::LDRi12);
1270       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1271       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1272       TmpInst.addOperand(MCOperand::CreateImm(0));
1273       // Predicate.
1274       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1275       TmpInst.addOperand(MCOperand::CreateReg(0));
1276       OutStreamer.EmitInstruction(TmpInst);
1277     }
1278     {
1279       MCInst TmpInst;
1280       TmpInst.setOpcode(ARM::BX);
1281       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1282       // Predicate.
1283       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1284       TmpInst.addOperand(MCOperand::CreateReg(0));
1285       OutStreamer.EmitInstruction(TmpInst);
1286     }
1287     return;
1288   }
1289   case ARM::tInt_eh_sjlj_longjmp: {
1290     // ldr $scratch, [$src, #8]
1291     // mov sp, $scratch
1292     // ldr $scratch, [$src, #4]
1293     // ldr r7, [$src]
1294     // bx $scratch
1295     unsigned SrcReg = MI->getOperand(0).getReg();
1296     unsigned ScratchReg = MI->getOperand(1).getReg();
1297     {
1298       MCInst TmpInst;
1299       TmpInst.setOpcode(ARM::tLDR);
1300       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1301       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1302       // The offset immediate is #8. The operand value is scaled by 4 for the
1303       // tSTR instruction.
1304       TmpInst.addOperand(MCOperand::CreateImm(2));
1305       TmpInst.addOperand(MCOperand::CreateReg(0));
1306       // Predicate.
1307       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1308       TmpInst.addOperand(MCOperand::CreateReg(0));
1309       OutStreamer.EmitInstruction(TmpInst);
1310     }
1311     {
1312       MCInst TmpInst;
1313       TmpInst.setOpcode(ARM::tMOVtgpr2gpr);
1314       TmpInst.addOperand(MCOperand::CreateReg(ARM::SP));
1315       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1316       // Predicate.
1317       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1318       TmpInst.addOperand(MCOperand::CreateReg(0));
1319       OutStreamer.EmitInstruction(TmpInst);
1320     }
1321     {
1322       MCInst TmpInst;
1323       TmpInst.setOpcode(ARM::tLDR);
1324       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1325       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1326       TmpInst.addOperand(MCOperand::CreateImm(1));
1327       TmpInst.addOperand(MCOperand::CreateReg(0));
1328       // Predicate.
1329       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1330       TmpInst.addOperand(MCOperand::CreateReg(0));
1331       OutStreamer.EmitInstruction(TmpInst);
1332     }
1333     {
1334       MCInst TmpInst;
1335       TmpInst.setOpcode(ARM::tLDR);
1336       TmpInst.addOperand(MCOperand::CreateReg(ARM::R7));
1337       TmpInst.addOperand(MCOperand::CreateReg(SrcReg));
1338       TmpInst.addOperand(MCOperand::CreateImm(0));
1339       TmpInst.addOperand(MCOperand::CreateReg(0));
1340       // Predicate.
1341       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1342       TmpInst.addOperand(MCOperand::CreateReg(0));
1343       OutStreamer.EmitInstruction(TmpInst);
1344     }
1345     {
1346       MCInst TmpInst;
1347       TmpInst.setOpcode(ARM::tBX_RET_vararg);
1348       TmpInst.addOperand(MCOperand::CreateReg(ScratchReg));
1349       // Predicate.
1350       TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
1351       TmpInst.addOperand(MCOperand::CreateReg(0));
1352       OutStreamer.EmitInstruction(TmpInst);
1353     }
1354     return;
1355   }
1356   }
1357
1358   MCInst TmpInst;
1359   LowerARMMachineInstrToMCInst(MI, TmpInst, *this);
1360   OutStreamer.EmitInstruction(TmpInst);
1361 }
1362
1363 //===----------------------------------------------------------------------===//
1364 // Target Registry Stuff
1365 //===----------------------------------------------------------------------===//
1366
1367 static MCInstPrinter *createARMMCInstPrinter(const Target &T,
1368                                              unsigned SyntaxVariant,
1369                                              const MCAsmInfo &MAI) {
1370   if (SyntaxVariant == 0)
1371     return new ARMInstPrinter(MAI);
1372   return 0;
1373 }
1374
1375 // Force static initialization.
1376 extern "C" void LLVMInitializeARMAsmPrinter() {
1377   RegisterAsmPrinter<ARMAsmPrinter> X(TheARMTarget);
1378   RegisterAsmPrinter<ARMAsmPrinter> Y(TheThumbTarget);
1379
1380   TargetRegistry::RegisterMCInstPrinter(TheARMTarget, createARMMCInstPrinter);
1381   TargetRegistry::RegisterMCInstPrinter(TheThumbTarget, createARMMCInstPrinter);
1382 }
1383