Correct partially defined variable
[oota-llvm.git] / lib / Target / AArch64 / AArch64ISelLowering.h
1 //==-- AArch64ISelLowering.h - AArch64 DAG Lowering Interface ----*- C++ -*-==//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that AArch64 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef LLVM_TARGET_AARCH64_ISELLOWERING_H
16 #define LLVM_TARGET_AARCH64_ISELLOWERING_H
17
18 #include "Utils/AArch64BaseInfo.h"
19 #include "llvm/CodeGen/CallingConvLower.h"
20 #include "llvm/CodeGen/SelectionDAG.h"
21 #include "llvm/Target/TargetLowering.h"
22
23
24 namespace llvm {
25 namespace AArch64ISD {
26   enum NodeType {
27     // Start the numbering from where ISD NodeType finishes.
28     FIRST_NUMBER = ISD::BUILTIN_OP_END,
29
30     // This is a conditional branch which also notes the flag needed
31     // (eq/sgt/...). A64 puts this information on the branches rather than
32     // compares as LLVM does.
33     BR_CC,
34
35     // A node to be selected to an actual call operation: either BL or BLR in
36     // the absence of tail calls.
37     Call,
38
39     // Indicates a floating-point immediate which fits into the format required
40     // by the FMOV instructions. First (and only) operand is the 8-bit encoded
41     // value of that immediate.
42     FPMOV,
43
44     // Corresponds directly to an EXTR instruction. Operands are an LHS an RHS
45     // and an LSB.
46     EXTR,
47
48     // Wraps a load from the GOT, which should always be performed with a 64-bit
49     // load instruction. This prevents the DAG combiner folding a truncate to
50     // form a smaller memory access.
51     GOTLoad,
52
53     // Performs a bitfield insert. Arguments are: the value being inserted into;
54     // the value being inserted; least significant bit changed; width of the
55     // field.
56     BFI,
57
58     // Simply a convenient node inserted during ISelLowering to represent
59     // procedure return. Will almost certainly be selected to "RET".
60     Ret,
61
62     /// Extracts a field of contiguous bits from the source and sign extends
63     /// them into a single register. Arguments are: source; immr; imms. Note
64     /// these are pre-encoded since DAG matching can't cope with combining LSB
65     /// and Width into these values itself.
66     SBFX,
67
68     /// This is an A64-ification of the standard LLVM SELECT_CC operation. The
69     /// main difference is that it only has the values and an A64 condition,
70     /// which will be produced by a setcc instruction.
71     SELECT_CC,
72
73     /// This serves most of the functions of the LLVM SETCC instruction, for two
74     /// purposes. First, it prevents optimisations from fiddling with the
75     /// compare after we've moved the CondCode information onto the SELECT_CC or
76     /// BR_CC instructions. Second, it gives a legal instruction for the actual
77     /// comparison.
78     ///
79     /// It keeps a record of the condition flags asked for because certain
80     /// instructions are only valid for a subset of condition codes.
81     SETCC,
82
83     // Designates a node which is a tail call: both a call and a return
84     // instruction as far as selction is concerned. It should be selected to an
85     // unconditional branch. Has the usual plethora of call operands, but: 1st
86     // is callee, 2nd is stack adjustment required immediately before branch.
87     TC_RETURN,
88
89     // Designates a call used to support the TLS descriptor ABI. The call itself
90     // will be indirect ("BLR xN") but a relocation-specifier (".tlsdesccall
91     // var") must be attached somehow during code generation. It takes two
92     // operands: the callee and the symbol to be relocated against.
93     TLSDESCCALL,
94
95     // Leaf node which will be lowered to an appropriate MRS to obtain the
96     // thread pointer: TPIDR_EL0.
97     THREAD_POINTER,
98
99     /// Extracts a field of contiguous bits from the source and zero extends
100     /// them into a single register. Arguments are: source; immr; imms. Note
101     /// these are pre-encoded since DAG matching can't cope with combining LSB
102     /// and Width into these values itself.
103     UBFX,
104
105     // Wraps an address which the ISelLowering phase has decided should be
106     // created using the large memory model style: i.e. a sequence of four
107     // movz/movk instructions.
108     WrapperLarge,
109
110     // Wraps an address which the ISelLowering phase has decided should be
111     // created using the small memory model style: i.e. adrp/add or
112     // adrp/mem-op. This exists to prevent bare TargetAddresses which may never
113     // get selected.
114     WrapperSmall,
115
116     // Vector bitwise select
117     NEON_BSL,
118
119     // Vector move immediate
120     NEON_MOVIMM,
121
122     // Vector Move Inverted Immediate
123     NEON_MVNIMM,
124
125     // Vector FP move immediate
126     NEON_FMOVIMM,
127
128     // Vector compare
129     NEON_CMP,
130
131     // Vector compare zero
132     NEON_CMPZ,
133
134     // Vector compare bitwise test
135     NEON_TST,
136
137     // Operation for the immediate in vector shift
138     NEON_DUPIMM
139   };
140 }
141
142
143 class AArch64Subtarget;
144 class AArch64TargetMachine;
145
146 class AArch64TargetLowering : public TargetLowering {
147 public:
148   explicit AArch64TargetLowering(AArch64TargetMachine &TM);
149
150   const char *getTargetNodeName(unsigned Opcode) const;
151
152   CCAssignFn *CCAssignFnForNode(CallingConv::ID CC) const;
153
154   SDValue LowerFormalArguments(SDValue Chain,
155                                CallingConv::ID CallConv, bool isVarArg,
156                                const SmallVectorImpl<ISD::InputArg> &Ins,
157                                SDLoc dl, SelectionDAG &DAG,
158                                SmallVectorImpl<SDValue> &InVals) const;
159
160   SDValue LowerReturn(SDValue Chain,
161                       CallingConv::ID CallConv, bool isVarArg,
162                       const SmallVectorImpl<ISD::OutputArg> &Outs,
163                       const SmallVectorImpl<SDValue> &OutVals,
164                       SDLoc dl, SelectionDAG &DAG) const;
165
166   SDValue LowerCall(CallLoweringInfo &CLI,
167                     SmallVectorImpl<SDValue> &InVals) const;
168
169   SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
170                           CallingConv::ID CallConv, bool IsVarArg,
171                           const SmallVectorImpl<ISD::InputArg> &Ins,
172                           SDLoc dl, SelectionDAG &DAG,
173                           SmallVectorImpl<SDValue> &InVals) const;
174
175   SDValue LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG,
176                             const AArch64Subtarget *ST) const;
177
178   void SaveVarArgRegisters(CCState &CCInfo, SelectionDAG &DAG, SDLoc DL,
179                            SDValue &Chain) const;
180
181   /// IsEligibleForTailCallOptimization - Check whether the call is eligible
182   /// for tail call optimization. Targets which want to do tail call
183   /// optimization should implement this function.
184   bool IsEligibleForTailCallOptimization(SDValue Callee,
185                                     CallingConv::ID CalleeCC,
186                                     bool IsVarArg,
187                                     bool IsCalleeStructRet,
188                                     bool IsCallerStructRet,
189                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
190                                     const SmallVectorImpl<SDValue> &OutVals,
191                                     const SmallVectorImpl<ISD::InputArg> &Ins,
192                                     SelectionDAG& DAG) const;
193
194   /// Finds the incoming stack arguments which overlap the given fixed stack
195   /// object and incorporates their load into the current chain. This prevents
196   /// an upcoming store from clobbering the stack argument before it's used.
197   SDValue addTokenForArgument(SDValue Chain, SelectionDAG &DAG,
198                               MachineFrameInfo *MFI, int ClobberedFI) const;
199
200   EVT getSetCCResultType(LLVMContext &Context, EVT VT) const;
201
202   bool DoesCalleeRestoreStack(CallingConv::ID CallCC, bool TailCallOpt) const;
203
204   bool IsTailCallConvention(CallingConv::ID CallCC) const;
205
206   SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
207
208   bool isLegalICmpImmediate(int64_t Val) const;
209   SDValue getSelectableIntSetCC(SDValue LHS, SDValue RHS, ISD::CondCode CC,
210                          SDValue &A64cc, SelectionDAG &DAG, SDLoc &dl) const;
211
212   virtual MachineBasicBlock *
213   EmitInstrWithCustomInserter(MachineInstr *MI, MachineBasicBlock *MBB) const;
214
215   MachineBasicBlock *
216   emitAtomicBinary(MachineInstr *MI, MachineBasicBlock *MBB,
217                    unsigned Size, unsigned Opcode) const;
218
219   MachineBasicBlock *
220   emitAtomicBinaryMinMax(MachineInstr *MI, MachineBasicBlock *BB,
221                          unsigned Size, unsigned CmpOp,
222                          A64CC::CondCodes Cond) const;
223   MachineBasicBlock *
224   emitAtomicCmpSwap(MachineInstr *MI, MachineBasicBlock *BB,
225                     unsigned Size) const;
226
227   MachineBasicBlock *
228   EmitF128CSEL(MachineInstr *MI, MachineBasicBlock *MBB) const;
229
230   SDValue LowerATOMIC_FENCE(SDValue Op, SelectionDAG &DAG) const;
231   SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) const;
232   SDValue LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const;
233   SDValue LowerBRCOND(SDValue Op, SelectionDAG &DAG) const;
234   SDValue LowerBR_CC(SDValue Op, SelectionDAG &DAG) const;
235   SDValue LowerF128ToCall(SDValue Op, SelectionDAG &DAG,
236                           RTLIB::Libcall Call) const;
237   SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) const;
238   SDValue LowerFP_ROUND(SDValue Op, SelectionDAG &DAG) const;
239   SDValue LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG, bool IsSigned) const;
240
241   SDValue LowerGlobalAddressELFSmall(SDValue Op, SelectionDAG &DAG) const;
242   SDValue LowerGlobalAddressELFLarge(SDValue Op, SelectionDAG &DAG) const;
243   SDValue LowerGlobalAddressELF(SDValue Op, SelectionDAG &DAG) const;
244
245   SDValue LowerTLSDescCall(SDValue SymAddr, SDValue DescAddr, SDLoc DL,
246                            SelectionDAG &DAG) const;
247   SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const;
248   SDValue LowerINT_TO_FP(SDValue Op, SelectionDAG &DAG, bool IsSigned) const;
249   SDValue LowerJumpTable(SDValue Op, SelectionDAG &DAG) const;
250   SDValue LowerSELECT(SDValue Op, SelectionDAG &DAG) const;
251   SDValue LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const;
252   SDValue LowerSETCC(SDValue Op, SelectionDAG &DAG) const;
253   SDValue LowerVACOPY(SDValue Op, SelectionDAG &DAG) const;
254   SDValue LowerVASTART(SDValue Op, SelectionDAG &DAG) const;
255
256   virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
257
258   /// isFMAFasterThanFMulAndFAdd - Return true if an FMA operation is faster
259   /// than a pair of fmul and fadd instructions. fmuladd intrinsics will be
260   /// expanded to FMAs when this method returns true, otherwise fmuladd is
261   /// expanded to fmul + fadd.
262   virtual bool isFMAFasterThanFMulAndFAdd(EVT VT) const;
263
264   ConstraintType getConstraintType(const std::string &Constraint) const;
265
266   ConstraintWeight getSingleConstraintMatchWeight(AsmOperandInfo &Info,
267                                                   const char *Constraint) const;
268   void LowerAsmOperandForConstraint(SDValue Op,
269                                     std::string &Constraint,
270                                     std::vector<SDValue> &Ops,
271                                     SelectionDAG &DAG) const;
272
273   std::pair<unsigned, const TargetRegisterClass*>
274   getRegForInlineAsmConstraint(const std::string &Constraint, MVT VT) const;
275 private:
276   const InstrItineraryData *Itins;
277
278   const AArch64Subtarget *getSubtarget() const {
279     return &getTargetMachine().getSubtarget<AArch64Subtarget>();
280   }
281 };
282 enum NeonModImmType {
283   Neon_Mov_Imm,
284   Neon_Mvn_Imm
285 };
286 } // namespace llvm
287
288 #endif // LLVM_TARGET_AARCH64_ISELLOWERING_H