Fix for test/CodeGen/PowerPC/2008-10-17-AsmMatchingOperands.ll crash.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuilder.cpp
1 //===-- SelectionDAGBuilder.cpp - Selection-DAG building ------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "SDNodeDbgValue.h"
16 #include "SelectionDAGBuilder.h"
17 #include "llvm/ADT/BitVector.h"
18 #include "llvm/ADT/SmallSet.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/Analysis/ConstantFolding.h"
21 #include "llvm/Constants.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/DerivedTypes.h"
24 #include "llvm/Function.h"
25 #include "llvm/GlobalVariable.h"
26 #include "llvm/InlineAsm.h"
27 #include "llvm/Instructions.h"
28 #include "llvm/Intrinsics.h"
29 #include "llvm/IntrinsicInst.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/Module.h"
32 #include "llvm/CodeGen/Analysis.h"
33 #include "llvm/CodeGen/FastISel.h"
34 #include "llvm/CodeGen/FunctionLoweringInfo.h"
35 #include "llvm/CodeGen/GCStrategy.h"
36 #include "llvm/CodeGen/GCMetadata.h"
37 #include "llvm/CodeGen/MachineFunction.h"
38 #include "llvm/CodeGen/MachineFrameInfo.h"
39 #include "llvm/CodeGen/MachineInstrBuilder.h"
40 #include "llvm/CodeGen/MachineJumpTableInfo.h"
41 #include "llvm/CodeGen/MachineModuleInfo.h"
42 #include "llvm/CodeGen/MachineRegisterInfo.h"
43 #include "llvm/CodeGen/PseudoSourceValue.h"
44 #include "llvm/CodeGen/SelectionDAG.h"
45 #include "llvm/Analysis/DebugInfo.h"
46 #include "llvm/Target/TargetRegisterInfo.h"
47 #include "llvm/Target/TargetData.h"
48 #include "llvm/Target/TargetFrameInfo.h"
49 #include "llvm/Target/TargetInstrInfo.h"
50 #include "llvm/Target/TargetIntrinsicInfo.h"
51 #include "llvm/Target/TargetLowering.h"
52 #include "llvm/Target/TargetOptions.h"
53 #include "llvm/Support/Compiler.h"
54 #include "llvm/Support/CommandLine.h"
55 #include "llvm/Support/Debug.h"
56 #include "llvm/Support/ErrorHandling.h"
57 #include "llvm/Support/MathExtras.h"
58 #include "llvm/Support/raw_ostream.h"
59 #include <algorithm>
60 using namespace llvm;
61
62 /// LimitFloatPrecision - Generate low-precision inline sequences for
63 /// some float libcalls (6, 8 or 12 bits).
64 static unsigned LimitFloatPrecision;
65
66 static cl::opt<unsigned, true>
67 LimitFPPrecision("limit-float-precision",
68                  cl::desc("Generate low-precision inline sequences "
69                           "for some float libcalls"),
70                  cl::location(LimitFloatPrecision),
71                  cl::init(0));
72
73 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, DebugLoc DL,
74                                       const SDValue *Parts, unsigned NumParts,
75                                       EVT PartVT, EVT ValueVT);
76   
77 /// getCopyFromParts - Create a value that contains the specified legal parts
78 /// combined into the value they represent.  If the parts combine to a type
79 /// larger then ValueVT then AssertOp can be used to specify whether the extra
80 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
81 /// (ISD::AssertSext).
82 static SDValue getCopyFromParts(SelectionDAG &DAG, DebugLoc DL,
83                                 const SDValue *Parts,
84                                 unsigned NumParts, EVT PartVT, EVT ValueVT,
85                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
86   if (ValueVT.isVector())
87     return getCopyFromPartsVector(DAG, DL, Parts, NumParts, PartVT, ValueVT);
88   
89   assert(NumParts > 0 && "No parts to assemble!");
90   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
91   SDValue Val = Parts[0];
92
93   if (NumParts > 1) {
94     // Assemble the value from multiple parts.
95     if (ValueVT.isInteger()) {
96       unsigned PartBits = PartVT.getSizeInBits();
97       unsigned ValueBits = ValueVT.getSizeInBits();
98
99       // Assemble the power of 2 part.
100       unsigned RoundParts = NumParts & (NumParts - 1) ?
101         1 << Log2_32(NumParts) : NumParts;
102       unsigned RoundBits = PartBits * RoundParts;
103       EVT RoundVT = RoundBits == ValueBits ?
104         ValueVT : EVT::getIntegerVT(*DAG.getContext(), RoundBits);
105       SDValue Lo, Hi;
106
107       EVT HalfVT = EVT::getIntegerVT(*DAG.getContext(), RoundBits/2);
108
109       if (RoundParts > 2) {
110         Lo = getCopyFromParts(DAG, DL, Parts, RoundParts / 2,
111                               PartVT, HalfVT);
112         Hi = getCopyFromParts(DAG, DL, Parts + RoundParts / 2,
113                               RoundParts / 2, PartVT, HalfVT);
114       } else {
115         Lo = DAG.getNode(ISD::BIT_CONVERT, DL, HalfVT, Parts[0]);
116         Hi = DAG.getNode(ISD::BIT_CONVERT, DL, HalfVT, Parts[1]);
117       }
118
119       if (TLI.isBigEndian())
120         std::swap(Lo, Hi);
121
122       Val = DAG.getNode(ISD::BUILD_PAIR, DL, RoundVT, Lo, Hi);
123
124       if (RoundParts < NumParts) {
125         // Assemble the trailing non-power-of-2 part.
126         unsigned OddParts = NumParts - RoundParts;
127         EVT OddVT = EVT::getIntegerVT(*DAG.getContext(), OddParts * PartBits);
128         Hi = getCopyFromParts(DAG, DL,
129                               Parts + RoundParts, OddParts, PartVT, OddVT);
130
131         // Combine the round and odd parts.
132         Lo = Val;
133         if (TLI.isBigEndian())
134           std::swap(Lo, Hi);
135         EVT TotalVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
136         Hi = DAG.getNode(ISD::ANY_EXTEND, DL, TotalVT, Hi);
137         Hi = DAG.getNode(ISD::SHL, DL, TotalVT, Hi,
138                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
139                                          TLI.getPointerTy()));
140         Lo = DAG.getNode(ISD::ZERO_EXTEND, DL, TotalVT, Lo);
141         Val = DAG.getNode(ISD::OR, DL, TotalVT, Lo, Hi);
142       }
143     } else if (PartVT.isFloatingPoint()) {
144       // FP split into multiple FP parts (for ppcf128)
145       assert(ValueVT == EVT(MVT::ppcf128) && PartVT == EVT(MVT::f64) &&
146              "Unexpected split");
147       SDValue Lo, Hi;
148       Lo = DAG.getNode(ISD::BIT_CONVERT, DL, EVT(MVT::f64), Parts[0]);
149       Hi = DAG.getNode(ISD::BIT_CONVERT, DL, EVT(MVT::f64), Parts[1]);
150       if (TLI.isBigEndian())
151         std::swap(Lo, Hi);
152       Val = DAG.getNode(ISD::BUILD_PAIR, DL, ValueVT, Lo, Hi);
153     } else {
154       // FP split into integer parts (soft fp)
155       assert(ValueVT.isFloatingPoint() && PartVT.isInteger() &&
156              !PartVT.isVector() && "Unexpected split");
157       EVT IntVT = EVT::getIntegerVT(*DAG.getContext(), ValueVT.getSizeInBits());
158       Val = getCopyFromParts(DAG, DL, Parts, NumParts, PartVT, IntVT);
159     }
160   }
161
162   // There is now one part, held in Val.  Correct it to match ValueVT.
163   PartVT = Val.getValueType();
164
165   if (PartVT == ValueVT)
166     return Val;
167
168   if (PartVT.isInteger() && ValueVT.isInteger()) {
169     if (ValueVT.bitsLT(PartVT)) {
170       // For a truncate, see if we have any information to
171       // indicate whether the truncated bits will always be
172       // zero or sign-extension.
173       if (AssertOp != ISD::DELETED_NODE)
174         Val = DAG.getNode(AssertOp, DL, PartVT, Val,
175                           DAG.getValueType(ValueVT));
176       return DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
177     }
178     return DAG.getNode(ISD::ANY_EXTEND, DL, ValueVT, Val);
179   }
180
181   if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
182     // FP_ROUND's are always exact here.
183     if (ValueVT.bitsLT(Val.getValueType()))
184       return DAG.getNode(ISD::FP_ROUND, DL, ValueVT, Val,
185                          DAG.getIntPtrConstant(1));
186
187     return DAG.getNode(ISD::FP_EXTEND, DL, ValueVT, Val);
188   }
189
190   if (PartVT.getSizeInBits() == ValueVT.getSizeInBits())
191     return DAG.getNode(ISD::BIT_CONVERT, DL, ValueVT, Val);
192
193   llvm_unreachable("Unknown mismatch!");
194   return SDValue();
195 }
196
197 /// getCopyFromParts - Create a value that contains the specified legal parts
198 /// combined into the value they represent.  If the parts combine to a type
199 /// larger then ValueVT then AssertOp can be used to specify whether the extra
200 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
201 /// (ISD::AssertSext).
202 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, DebugLoc DL,
203                                       const SDValue *Parts, unsigned NumParts,
204                                       EVT PartVT, EVT ValueVT) {
205   assert(ValueVT.isVector() && "Not a vector value");
206   assert(NumParts > 0 && "No parts to assemble!");
207   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
208   SDValue Val = Parts[0];
209   
210   // Handle a multi-element vector.
211   if (NumParts > 1) {
212     EVT IntermediateVT, RegisterVT;
213     unsigned NumIntermediates;
214     unsigned NumRegs =
215     TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT, IntermediateVT,
216                                NumIntermediates, RegisterVT);
217     assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
218     NumParts = NumRegs; // Silence a compiler warning.
219     assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
220     assert(RegisterVT == Parts[0].getValueType() &&
221            "Part type doesn't match part!");
222     
223     // Assemble the parts into intermediate operands.
224     SmallVector<SDValue, 8> Ops(NumIntermediates);
225     if (NumIntermediates == NumParts) {
226       // If the register was not expanded, truncate or copy the value,
227       // as appropriate.
228       for (unsigned i = 0; i != NumParts; ++i)
229         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i], 1,
230                                   PartVT, IntermediateVT);
231     } else if (NumParts > 0) {
232       // If the intermediate type was expanded, build the intermediate
233       // operands from the parts.
234       assert(NumParts % NumIntermediates == 0 &&
235              "Must expand into a divisible number of parts!");
236       unsigned Factor = NumParts / NumIntermediates;
237       for (unsigned i = 0; i != NumIntermediates; ++i)
238         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i * Factor], Factor,
239                                   PartVT, IntermediateVT);
240     }
241     
242     // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the
243     // intermediate operands.
244     Val = DAG.getNode(IntermediateVT.isVector() ?
245                       ISD::CONCAT_VECTORS : ISD::BUILD_VECTOR, DL,
246                       ValueVT, &Ops[0], NumIntermediates);
247   }
248   
249   // There is now one part, held in Val.  Correct it to match ValueVT.
250   PartVT = Val.getValueType();
251   
252   if (PartVT == ValueVT)
253     return Val;
254   
255   if (PartVT.isVector()) {
256     // If the element type of the source/dest vectors are the same, but the
257     // parts vector has more elements than the value vector, then we have a
258     // vector widening case (e.g. <2 x float> -> <4 x float>).  Extract the
259     // elements we want.
260     if (PartVT.getVectorElementType() == ValueVT.getVectorElementType()) {
261       assert(PartVT.getVectorNumElements() > ValueVT.getVectorNumElements() &&
262              "Cannot narrow, it would be a lossy transformation");
263       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, ValueVT, Val,
264                          DAG.getIntPtrConstant(0));
265     }                                      
266     
267     // Vector/Vector bitcast.
268     return DAG.getNode(ISD::BIT_CONVERT, DL, ValueVT, Val);
269   }
270   
271   assert(ValueVT.getVectorElementType() == PartVT &&
272          ValueVT.getVectorNumElements() == 1 &&
273          "Only trivial scalar-to-vector conversions should get here!");
274   return DAG.getNode(ISD::BUILD_VECTOR, DL, ValueVT, Val);
275 }
276
277
278
279
280 static void getCopyToPartsVector(SelectionDAG &DAG, DebugLoc dl,
281                                  SDValue Val, SDValue *Parts, unsigned NumParts,
282                                  EVT PartVT);
283   
284 /// getCopyToParts - Create a series of nodes that contain the specified value
285 /// split into legal parts.  If the parts contain more bits than Val, then, for
286 /// integers, ExtendKind can be used to specify how to generate the extra bits.
287 static void getCopyToParts(SelectionDAG &DAG, DebugLoc DL,
288                            SDValue Val, SDValue *Parts, unsigned NumParts,
289                            EVT PartVT,
290                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
291   EVT ValueVT = Val.getValueType();
292   
293   // Handle the vector case separately.
294   if (ValueVT.isVector())
295     return getCopyToPartsVector(DAG, DL, Val, Parts, NumParts, PartVT);
296   
297   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
298   unsigned PartBits = PartVT.getSizeInBits();
299   unsigned OrigNumParts = NumParts;
300   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
301
302   if (NumParts == 0)
303     return;
304
305   assert(!ValueVT.isVector() && "Vector case handled elsewhere");
306   if (PartVT == ValueVT) {
307     assert(NumParts == 1 && "No-op copy with multiple parts!");
308     Parts[0] = Val;
309     return;
310   }
311
312   if (NumParts * PartBits > ValueVT.getSizeInBits()) {
313     // If the parts cover more bits than the value has, promote the value.
314     if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
315       assert(NumParts == 1 && "Do not know what to promote to!");
316       Val = DAG.getNode(ISD::FP_EXTEND, DL, PartVT, Val);
317     } else {
318       assert(PartVT.isInteger() && ValueVT.isInteger() &&
319              "Unknown mismatch!");             
320       ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
321       Val = DAG.getNode(ExtendKind, DL, ValueVT, Val);
322     }
323   } else if (PartBits == ValueVT.getSizeInBits()) {
324     // Different types of the same size.
325     assert(NumParts == 1 && PartVT != ValueVT);
326     Val = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Val);
327   } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
328     // If the parts cover less bits than value has, truncate the value.
329     assert(PartVT.isInteger() && ValueVT.isInteger() &&
330            "Unknown mismatch!");
331     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
332     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
333   }
334
335   // The value may have changed - recompute ValueVT.
336   ValueVT = Val.getValueType();
337   assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
338          "Failed to tile the value with PartVT!");
339
340   if (NumParts == 1) {
341     assert(PartVT == ValueVT && "Type conversion failed!");
342     Parts[0] = Val;
343     return;
344   }
345
346   // Expand the value into multiple parts.
347   if (NumParts & (NumParts - 1)) {
348     // The number of parts is not a power of 2.  Split off and copy the tail.
349     assert(PartVT.isInteger() && ValueVT.isInteger() &&
350            "Do not know what to expand to!");
351     unsigned RoundParts = 1 << Log2_32(NumParts);
352     unsigned RoundBits = RoundParts * PartBits;
353     unsigned OddParts = NumParts - RoundParts;
354     SDValue OddVal = DAG.getNode(ISD::SRL, DL, ValueVT, Val,
355                                  DAG.getIntPtrConstant(RoundBits));
356     getCopyToParts(DAG, DL, OddVal, Parts + RoundParts, OddParts, PartVT);
357
358     if (TLI.isBigEndian())
359       // The odd parts were reversed by getCopyToParts - unreverse them.
360       std::reverse(Parts + RoundParts, Parts + NumParts);
361
362     NumParts = RoundParts;
363     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
364     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
365   }
366
367   // The number of parts is a power of 2.  Repeatedly bisect the value using
368   // EXTRACT_ELEMENT.
369   Parts[0] = DAG.getNode(ISD::BIT_CONVERT, DL,
370                          EVT::getIntegerVT(*DAG.getContext(),
371                                            ValueVT.getSizeInBits()),
372                          Val);
373
374   for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
375     for (unsigned i = 0; i < NumParts; i += StepSize) {
376       unsigned ThisBits = StepSize * PartBits / 2;
377       EVT ThisVT = EVT::getIntegerVT(*DAG.getContext(), ThisBits);
378       SDValue &Part0 = Parts[i];
379       SDValue &Part1 = Parts[i+StepSize/2];
380
381       Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
382                           ThisVT, Part0, DAG.getIntPtrConstant(1));
383       Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
384                           ThisVT, Part0, DAG.getIntPtrConstant(0));
385
386       if (ThisBits == PartBits && ThisVT != PartVT) {
387         Part0 = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Part0);
388         Part1 = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Part1);
389       }
390     }
391   }
392
393   if (TLI.isBigEndian())
394     std::reverse(Parts, Parts + OrigNumParts);
395 }
396
397
398 /// getCopyToPartsVector - Create a series of nodes that contain the specified
399 /// value split into legal parts.
400 static void getCopyToPartsVector(SelectionDAG &DAG, DebugLoc DL,
401                                  SDValue Val, SDValue *Parts, unsigned NumParts,
402                                  EVT PartVT) {
403   EVT ValueVT = Val.getValueType();
404   assert(ValueVT.isVector() && "Not a vector");
405   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
406   
407   if (NumParts == 1) {
408     if (PartVT == ValueVT) {
409       // Nothing to do.
410     } else if (PartVT.getSizeInBits() == ValueVT.getSizeInBits()) {
411       // Bitconvert vector->vector case.
412       Val = DAG.getNode(ISD::BIT_CONVERT, DL, PartVT, Val);
413     } else if (PartVT.isVector() &&
414                PartVT.getVectorElementType() == ValueVT.getVectorElementType()&&
415                PartVT.getVectorNumElements() > ValueVT.getVectorNumElements()) {
416       EVT ElementVT = PartVT.getVectorElementType();
417       // Vector widening case, e.g. <2 x float> -> <4 x float>.  Shuffle in
418       // undef elements.
419       SmallVector<SDValue, 16> Ops;
420       for (unsigned i = 0, e = ValueVT.getVectorNumElements(); i != e; ++i)
421         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
422                                   ElementVT, Val, DAG.getIntPtrConstant(i)));
423       
424       for (unsigned i = ValueVT.getVectorNumElements(),
425            e = PartVT.getVectorNumElements(); i != e; ++i)
426         Ops.push_back(DAG.getUNDEF(ElementVT));
427
428       Val = DAG.getNode(ISD::BUILD_VECTOR, DL, PartVT, &Ops[0], Ops.size());
429
430       // FIXME: Use CONCAT for 2x -> 4x.
431       
432       //SDValue UndefElts = DAG.getUNDEF(VectorTy);
433       //Val = DAG.getNode(ISD::CONCAT_VECTORS, DL, PartVT, Val, UndefElts);
434     } else {
435       // Vector -> scalar conversion.
436       assert(ValueVT.getVectorElementType() == PartVT &&
437              ValueVT.getVectorNumElements() == 1 &&
438              "Only trivial vector-to-scalar conversions should get here!");
439       Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
440                         PartVT, Val, DAG.getIntPtrConstant(0));
441     }
442     
443     Parts[0] = Val;
444     return;
445   }
446   
447   // Handle a multi-element vector.
448   EVT IntermediateVT, RegisterVT;
449   unsigned NumIntermediates;
450   unsigned NumRegs = TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT,
451                                                 IntermediateVT,
452                                                 NumIntermediates, RegisterVT);
453   unsigned NumElements = ValueVT.getVectorNumElements();
454   
455   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
456   NumParts = NumRegs; // Silence a compiler warning.
457   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
458   
459   // Split the vector into intermediate operands.
460   SmallVector<SDValue, 8> Ops(NumIntermediates);
461   for (unsigned i = 0; i != NumIntermediates; ++i) {
462     if (IntermediateVT.isVector())
463       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL,
464                            IntermediateVT, Val,
465                    DAG.getIntPtrConstant(i * (NumElements / NumIntermediates)));
466     else
467       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
468                            IntermediateVT, Val, DAG.getIntPtrConstant(i));
469   }
470   
471   // Split the intermediate operands into legal parts.
472   if (NumParts == NumIntermediates) {
473     // If the register was not expanded, promote or copy the value,
474     // as appropriate.
475     for (unsigned i = 0; i != NumParts; ++i)
476       getCopyToParts(DAG, DL, Ops[i], &Parts[i], 1, PartVT);
477   } else if (NumParts > 0) {
478     // If the intermediate type was expanded, split each the value into
479     // legal parts.
480     assert(NumParts % NumIntermediates == 0 &&
481            "Must expand into a divisible number of parts!");
482     unsigned Factor = NumParts / NumIntermediates;
483     for (unsigned i = 0; i != NumIntermediates; ++i)
484       getCopyToParts(DAG, DL, Ops[i], &Parts[i*Factor], Factor, PartVT);
485   }
486 }
487
488
489
490
491 namespace {
492   /// RegsForValue - This struct represents the registers (physical or virtual)
493   /// that a particular set of values is assigned, and the type information
494   /// about the value. The most common situation is to represent one value at a
495   /// time, but struct or array values are handled element-wise as multiple
496   /// values.  The splitting of aggregates is performed recursively, so that we
497   /// never have aggregate-typed registers. The values at this point do not
498   /// necessarily have legal types, so each value may require one or more
499   /// registers of some legal type.
500   ///
501   struct RegsForValue {
502     /// ValueVTs - The value types of the values, which may not be legal, and
503     /// may need be promoted or synthesized from one or more registers.
504     ///
505     SmallVector<EVT, 4> ValueVTs;
506
507     /// RegVTs - The value types of the registers. This is the same size as
508     /// ValueVTs and it records, for each value, what the type of the assigned
509     /// register or registers are. (Individual values are never synthesized
510     /// from more than one type of register.)
511     ///
512     /// With virtual registers, the contents of RegVTs is redundant with TLI's
513     /// getRegisterType member function, however when with physical registers
514     /// it is necessary to have a separate record of the types.
515     ///
516     SmallVector<EVT, 4> RegVTs;
517
518     /// Regs - This list holds the registers assigned to the values.
519     /// Each legal or promoted value requires one register, and each
520     /// expanded value requires multiple registers.
521     ///
522     SmallVector<unsigned, 4> Regs;
523
524     RegsForValue() {}
525
526     RegsForValue(const SmallVector<unsigned, 4> &regs,
527                  EVT regvt, EVT valuevt)
528       : ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
529
530     RegsForValue(LLVMContext &Context, const TargetLowering &tli,
531                  unsigned Reg, const Type *Ty) {
532       ComputeValueVTs(tli, Ty, ValueVTs);
533
534       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
535         EVT ValueVT = ValueVTs[Value];
536         unsigned NumRegs = tli.getNumRegisters(Context, ValueVT);
537         EVT RegisterVT = tli.getRegisterType(Context, ValueVT);
538         for (unsigned i = 0; i != NumRegs; ++i)
539           Regs.push_back(Reg + i);
540         RegVTs.push_back(RegisterVT);
541         Reg += NumRegs;
542       }
543     }
544
545     /// areValueTypesLegal - Return true if types of all the values are legal.
546     bool areValueTypesLegal(const TargetLowering &TLI) {
547       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
548         EVT RegisterVT = RegVTs[Value];
549         if (!TLI.isTypeLegal(RegisterVT))
550           return false;
551       }
552       return true;
553     }
554
555     /// append - Add the specified values to this one.
556     void append(const RegsForValue &RHS) {
557       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
558       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
559       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
560     }
561
562     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
563     /// this value and returns the result as a ValueVTs value.  This uses
564     /// Chain/Flag as the input and updates them for the output Chain/Flag.
565     /// If the Flag pointer is NULL, no flag is used.
566     SDValue getCopyFromRegs(SelectionDAG &DAG, FunctionLoweringInfo &FuncInfo,
567                             DebugLoc dl,
568                             SDValue &Chain, SDValue *Flag) const;
569
570     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
571     /// specified value into the registers specified by this object.  This uses
572     /// Chain/Flag as the input and updates them for the output Chain/Flag.
573     /// If the Flag pointer is NULL, no flag is used.
574     void getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
575                        SDValue &Chain, SDValue *Flag) const;
576
577     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
578     /// operand list.  This adds the code marker, matching input operand index
579     /// (if applicable), and includes the number of values added into it.
580     void AddInlineAsmOperands(unsigned Kind,
581                               bool HasMatching, unsigned MatchingIdx,
582                               SelectionDAG &DAG,
583                               std::vector<SDValue> &Ops) const;
584   };
585 }
586
587 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
588 /// this value and returns the result as a ValueVT value.  This uses
589 /// Chain/Flag as the input and updates them for the output Chain/Flag.
590 /// If the Flag pointer is NULL, no flag is used.
591 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
592                                       FunctionLoweringInfo &FuncInfo,
593                                       DebugLoc dl,
594                                       SDValue &Chain, SDValue *Flag) const {
595   // A Value with type {} or [0 x %t] needs no registers.
596   if (ValueVTs.empty())
597     return SDValue();
598
599   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
600
601   // Assemble the legal parts into the final values.
602   SmallVector<SDValue, 4> Values(ValueVTs.size());
603   SmallVector<SDValue, 8> Parts;
604   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
605     // Copy the legal parts from the registers.
606     EVT ValueVT = ValueVTs[Value];
607     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
608     EVT RegisterVT = RegVTs[Value];
609
610     Parts.resize(NumRegs);
611     for (unsigned i = 0; i != NumRegs; ++i) {
612       SDValue P;
613       if (Flag == 0) {
614         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
615       } else {
616         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
617         *Flag = P.getValue(2);
618       }
619
620       Chain = P.getValue(1);
621
622       // If the source register was virtual and if we know something about it,
623       // add an assert node.
624       if (TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) &&
625           RegisterVT.isInteger() && !RegisterVT.isVector()) {
626         unsigned SlotNo = Regs[Part+i]-TargetRegisterInfo::FirstVirtualRegister;
627         if (FuncInfo.LiveOutRegInfo.size() > SlotNo) {
628           const FunctionLoweringInfo::LiveOutInfo &LOI =
629             FuncInfo.LiveOutRegInfo[SlotNo];
630
631           unsigned RegSize = RegisterVT.getSizeInBits();
632           unsigned NumSignBits = LOI.NumSignBits;
633           unsigned NumZeroBits = LOI.KnownZero.countLeadingOnes();
634
635           // FIXME: We capture more information than the dag can represent.  For
636           // now, just use the tightest assertzext/assertsext possible.
637           bool isSExt = true;
638           EVT FromVT(MVT::Other);
639           if (NumSignBits == RegSize)
640             isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
641           else if (NumZeroBits >= RegSize-1)
642             isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
643           else if (NumSignBits > RegSize-8)
644             isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
645           else if (NumZeroBits >= RegSize-8)
646             isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
647           else if (NumSignBits > RegSize-16)
648             isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
649           else if (NumZeroBits >= RegSize-16)
650             isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
651           else if (NumSignBits > RegSize-32)
652             isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
653           else if (NumZeroBits >= RegSize-32)
654             isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
655
656           if (FromVT != MVT::Other)
657             P = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
658                             RegisterVT, P, DAG.getValueType(FromVT));
659         }
660       }
661
662       Parts[i] = P;
663     }
664
665     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(),
666                                      NumRegs, RegisterVT, ValueVT);
667     Part += NumRegs;
668     Parts.clear();
669   }
670
671   return DAG.getNode(ISD::MERGE_VALUES, dl,
672                      DAG.getVTList(&ValueVTs[0], ValueVTs.size()),
673                      &Values[0], ValueVTs.size());
674 }
675
676 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
677 /// specified value into the registers specified by this object.  This uses
678 /// Chain/Flag as the input and updates them for the output Chain/Flag.
679 /// If the Flag pointer is NULL, no flag is used.
680 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, DebugLoc dl,
681                                  SDValue &Chain, SDValue *Flag) const {
682   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
683
684   // Get the list of the values's legal parts.
685   unsigned NumRegs = Regs.size();
686   SmallVector<SDValue, 8> Parts(NumRegs);
687   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
688     EVT ValueVT = ValueVTs[Value];
689     unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
690     EVT RegisterVT = RegVTs[Value];
691
692     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
693                    &Parts[Part], NumParts, RegisterVT);
694     Part += NumParts;
695   }
696
697   // Copy the parts into the registers.
698   SmallVector<SDValue, 8> Chains(NumRegs);
699   for (unsigned i = 0; i != NumRegs; ++i) {
700     SDValue Part;
701     if (Flag == 0) {
702       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
703     } else {
704       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
705       *Flag = Part.getValue(1);
706     }
707
708     Chains[i] = Part.getValue(0);
709   }
710
711   if (NumRegs == 1 || Flag)
712     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
713     // flagged to it. That is the CopyToReg nodes and the user are considered
714     // a single scheduling unit. If we create a TokenFactor and return it as
715     // chain, then the TokenFactor is both a predecessor (operand) of the
716     // user as well as a successor (the TF operands are flagged to the user).
717     // c1, f1 = CopyToReg
718     // c2, f2 = CopyToReg
719     // c3     = TokenFactor c1, c2
720     // ...
721     //        = op c3, ..., f2
722     Chain = Chains[NumRegs-1];
723   else
724     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0], NumRegs);
725 }
726
727 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
728 /// operand list.  This adds the code marker and includes the number of
729 /// values added into it.
730 void RegsForValue::AddInlineAsmOperands(unsigned Code, bool HasMatching,
731                                         unsigned MatchingIdx,
732                                         SelectionDAG &DAG,
733                                         std::vector<SDValue> &Ops) const {
734   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
735
736   unsigned Flag = InlineAsm::getFlagWord(Code, Regs.size());
737   if (HasMatching)
738     Flag = InlineAsm::getFlagWordForMatchingOp(Flag, MatchingIdx);
739   SDValue Res = DAG.getTargetConstant(Flag, MVT::i32);
740   Ops.push_back(Res);
741
742   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
743     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVTs[Value]);
744     EVT RegisterVT = RegVTs[Value];
745     for (unsigned i = 0; i != NumRegs; ++i) {
746       assert(Reg < Regs.size() && "Mismatch in # registers expected");
747       Ops.push_back(DAG.getRegister(Regs[Reg++], RegisterVT));
748     }
749   }
750 }
751
752 void SelectionDAGBuilder::init(GCFunctionInfo *gfi, AliasAnalysis &aa) {
753   AA = &aa;
754   GFI = gfi;
755   TD = DAG.getTarget().getTargetData();
756 }
757
758 /// clear - Clear out the current SelectionDAG and the associated
759 /// state and prepare this SelectionDAGBuilder object to be used
760 /// for a new block. This doesn't clear out information about
761 /// additional blocks that are needed to complete switch lowering
762 /// or PHI node updating; that information is cleared out as it is
763 /// consumed.
764 void SelectionDAGBuilder::clear() {
765   NodeMap.clear();
766   UnusedArgNodeMap.clear();
767   PendingLoads.clear();
768   PendingExports.clear();
769   DanglingDebugInfoMap.clear();
770   CurDebugLoc = DebugLoc();
771   HasTailCall = false;
772 }
773
774 /// getRoot - Return the current virtual root of the Selection DAG,
775 /// flushing any PendingLoad items. This must be done before emitting
776 /// a store or any other node that may need to be ordered after any
777 /// prior load instructions.
778 ///
779 SDValue SelectionDAGBuilder::getRoot() {
780   if (PendingLoads.empty())
781     return DAG.getRoot();
782
783   if (PendingLoads.size() == 1) {
784     SDValue Root = PendingLoads[0];
785     DAG.setRoot(Root);
786     PendingLoads.clear();
787     return Root;
788   }
789
790   // Otherwise, we have to make a token factor node.
791   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
792                                &PendingLoads[0], PendingLoads.size());
793   PendingLoads.clear();
794   DAG.setRoot(Root);
795   return Root;
796 }
797
798 /// getControlRoot - Similar to getRoot, but instead of flushing all the
799 /// PendingLoad items, flush all the PendingExports items. It is necessary
800 /// to do this before emitting a terminator instruction.
801 ///
802 SDValue SelectionDAGBuilder::getControlRoot() {
803   SDValue Root = DAG.getRoot();
804
805   if (PendingExports.empty())
806     return Root;
807
808   // Turn all of the CopyToReg chains into one factored node.
809   if (Root.getOpcode() != ISD::EntryToken) {
810     unsigned i = 0, e = PendingExports.size();
811     for (; i != e; ++i) {
812       assert(PendingExports[i].getNode()->getNumOperands() > 1);
813       if (PendingExports[i].getNode()->getOperand(0) == Root)
814         break;  // Don't add the root if we already indirectly depend on it.
815     }
816
817     if (i == e)
818       PendingExports.push_back(Root);
819   }
820
821   Root = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
822                      &PendingExports[0],
823                      PendingExports.size());
824   PendingExports.clear();
825   DAG.setRoot(Root);
826   return Root;
827 }
828
829 void SelectionDAGBuilder::AssignOrderingToNode(const SDNode *Node) {
830   if (DAG.GetOrdering(Node) != 0) return; // Already has ordering.
831   DAG.AssignOrdering(Node, SDNodeOrder);
832
833   for (unsigned I = 0, E = Node->getNumOperands(); I != E; ++I)
834     AssignOrderingToNode(Node->getOperand(I).getNode());
835 }
836
837 void SelectionDAGBuilder::visit(const Instruction &I) {
838   // Set up outgoing PHI node register values before emitting the terminator.
839   if (isa<TerminatorInst>(&I))
840     HandlePHINodesInSuccessorBlocks(I.getParent());
841
842   CurDebugLoc = I.getDebugLoc();
843
844   visit(I.getOpcode(), I);
845
846   if (!isa<TerminatorInst>(&I) && !HasTailCall)
847     CopyToExportRegsIfNeeded(&I);
848
849   CurDebugLoc = DebugLoc();
850 }
851
852 void SelectionDAGBuilder::visitPHI(const PHINode &) {
853   llvm_unreachable("SelectionDAGBuilder shouldn't visit PHI nodes!");
854 }
855
856 void SelectionDAGBuilder::visit(unsigned Opcode, const User &I) {
857   // Note: this doesn't use InstVisitor, because it has to work with
858   // ConstantExpr's in addition to instructions.
859   switch (Opcode) {
860   default: llvm_unreachable("Unknown instruction type encountered!");
861     // Build the switch statement using the Instruction.def file.
862 #define HANDLE_INST(NUM, OPCODE, CLASS) \
863     case Instruction::OPCODE: visit##OPCODE((CLASS&)I); break;
864 #include "llvm/Instruction.def"
865   }
866
867   // Assign the ordering to the freshly created DAG nodes.
868   if (NodeMap.count(&I)) {
869     ++SDNodeOrder;
870     AssignOrderingToNode(getValue(&I).getNode());
871   }
872 }
873
874 // resolveDanglingDebugInfo - if we saw an earlier dbg_value referring to V,
875 // generate the debug data structures now that we've seen its definition.
876 void SelectionDAGBuilder::resolveDanglingDebugInfo(const Value *V,
877                                                    SDValue Val) {
878   DanglingDebugInfo &DDI = DanglingDebugInfoMap[V];
879   if (DDI.getDI()) {
880     const DbgValueInst *DI = DDI.getDI();
881     DebugLoc dl = DDI.getdl();
882     unsigned DbgSDNodeOrder = DDI.getSDNodeOrder();
883     MDNode *Variable = DI->getVariable();
884     uint64_t Offset = DI->getOffset();
885     SDDbgValue *SDV;
886     if (Val.getNode()) {
887       if (!EmitFuncArgumentDbgValue(V, Variable, Offset, Val)) {
888         SDV = DAG.getDbgValue(Variable, Val.getNode(),
889                               Val.getResNo(), Offset, dl, DbgSDNodeOrder);
890         DAG.AddDbgValue(SDV, Val.getNode(), false);
891       }
892     } else {
893       SDV = DAG.getDbgValue(Variable, UndefValue::get(V->getType()),
894                             Offset, dl, SDNodeOrder);
895       DAG.AddDbgValue(SDV, 0, false);
896     }
897     DanglingDebugInfoMap[V] = DanglingDebugInfo();
898   }
899 }
900
901 // getValue - Return an SDValue for the given Value.
902 SDValue SelectionDAGBuilder::getValue(const Value *V) {
903   // If we already have an SDValue for this value, use it. It's important
904   // to do this first, so that we don't create a CopyFromReg if we already
905   // have a regular SDValue.
906   SDValue &N = NodeMap[V];
907   if (N.getNode()) return N;
908
909   // If there's a virtual register allocated and initialized for this
910   // value, use it.
911   DenseMap<const Value *, unsigned>::iterator It = FuncInfo.ValueMap.find(V);
912   if (It != FuncInfo.ValueMap.end()) {
913     unsigned InReg = It->second;
914     RegsForValue RFV(*DAG.getContext(), TLI, InReg, V->getType());
915     SDValue Chain = DAG.getEntryNode();
916     return N = RFV.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(), Chain,NULL);
917   }
918
919   // Otherwise create a new SDValue and remember it.
920   SDValue Val = getValueImpl(V);
921   NodeMap[V] = Val;
922   resolveDanglingDebugInfo(V, Val);
923   return Val;
924 }
925
926 /// getNonRegisterValue - Return an SDValue for the given Value, but
927 /// don't look in FuncInfo.ValueMap for a virtual register.
928 SDValue SelectionDAGBuilder::getNonRegisterValue(const Value *V) {
929   // If we already have an SDValue for this value, use it.
930   SDValue &N = NodeMap[V];
931   if (N.getNode()) return N;
932
933   // Otherwise create a new SDValue and remember it.
934   SDValue Val = getValueImpl(V);
935   NodeMap[V] = Val;
936   resolveDanglingDebugInfo(V, Val);
937   return Val;
938 }
939
940 /// getValueImpl - Helper function for getValue and getNonRegisterValue.
941 /// Create an SDValue for the given value.
942 SDValue SelectionDAGBuilder::getValueImpl(const Value *V) {
943   if (const Constant *C = dyn_cast<Constant>(V)) {
944     EVT VT = TLI.getValueType(V->getType(), true);
945
946     if (const ConstantInt *CI = dyn_cast<ConstantInt>(C))
947       return DAG.getConstant(*CI, VT);
948
949     if (const GlobalValue *GV = dyn_cast<GlobalValue>(C))
950       return DAG.getGlobalAddress(GV, getCurDebugLoc(), VT);
951
952     if (isa<ConstantPointerNull>(C))
953       return DAG.getConstant(0, TLI.getPointerTy());
954
955     if (const ConstantFP *CFP = dyn_cast<ConstantFP>(C))
956       return DAG.getConstantFP(*CFP, VT);
957
958     if (isa<UndefValue>(C) && !V->getType()->isAggregateType())
959       return DAG.getUNDEF(VT);
960
961     if (const ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
962       visit(CE->getOpcode(), *CE);
963       SDValue N1 = NodeMap[V];
964       assert(N1.getNode() && "visit didn't populate the NodeMap!");
965       return N1;
966     }
967
968     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
969       SmallVector<SDValue, 4> Constants;
970       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
971            OI != OE; ++OI) {
972         SDNode *Val = getValue(*OI).getNode();
973         // If the operand is an empty aggregate, there are no values.
974         if (!Val) continue;
975         // Add each leaf value from the operand to the Constants list
976         // to form a flattened list of all the values.
977         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
978           Constants.push_back(SDValue(Val, i));
979       }
980
981       return DAG.getMergeValues(&Constants[0], Constants.size(),
982                                 getCurDebugLoc());
983     }
984
985     if (C->getType()->isStructTy() || C->getType()->isArrayTy()) {
986       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
987              "Unknown struct or array constant!");
988
989       SmallVector<EVT, 4> ValueVTs;
990       ComputeValueVTs(TLI, C->getType(), ValueVTs);
991       unsigned NumElts = ValueVTs.size();
992       if (NumElts == 0)
993         return SDValue(); // empty struct
994       SmallVector<SDValue, 4> Constants(NumElts);
995       for (unsigned i = 0; i != NumElts; ++i) {
996         EVT EltVT = ValueVTs[i];
997         if (isa<UndefValue>(C))
998           Constants[i] = DAG.getUNDEF(EltVT);
999         else if (EltVT.isFloatingPoint())
1000           Constants[i] = DAG.getConstantFP(0, EltVT);
1001         else
1002           Constants[i] = DAG.getConstant(0, EltVT);
1003       }
1004
1005       return DAG.getMergeValues(&Constants[0], NumElts,
1006                                 getCurDebugLoc());
1007     }
1008
1009     if (const BlockAddress *BA = dyn_cast<BlockAddress>(C))
1010       return DAG.getBlockAddress(BA, VT);
1011
1012     const VectorType *VecTy = cast<VectorType>(V->getType());
1013     unsigned NumElements = VecTy->getNumElements();
1014
1015     // Now that we know the number and type of the elements, get that number of
1016     // elements into the Ops array based on what kind of constant it is.
1017     SmallVector<SDValue, 16> Ops;
1018     if (const ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
1019       for (unsigned i = 0; i != NumElements; ++i)
1020         Ops.push_back(getValue(CP->getOperand(i)));
1021     } else {
1022       assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
1023       EVT EltVT = TLI.getValueType(VecTy->getElementType());
1024
1025       SDValue Op;
1026       if (EltVT.isFloatingPoint())
1027         Op = DAG.getConstantFP(0, EltVT);
1028       else
1029         Op = DAG.getConstant(0, EltVT);
1030       Ops.assign(NumElements, Op);
1031     }
1032
1033     // Create a BUILD_VECTOR node.
1034     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
1035                                     VT, &Ops[0], Ops.size());
1036   }
1037
1038   // If this is a static alloca, generate it as the frameindex instead of
1039   // computation.
1040   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
1041     DenseMap<const AllocaInst*, int>::iterator SI =
1042       FuncInfo.StaticAllocaMap.find(AI);
1043     if (SI != FuncInfo.StaticAllocaMap.end())
1044       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
1045   }
1046
1047   // If this is an instruction which fast-isel has deferred, select it now.
1048   if (const Instruction *Inst = dyn_cast<Instruction>(V)) {
1049     unsigned InReg = FuncInfo.InitializeRegForValue(Inst);
1050     RegsForValue RFV(*DAG.getContext(), TLI, InReg, Inst->getType());
1051     SDValue Chain = DAG.getEntryNode();
1052     return RFV.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(), Chain, NULL);
1053   }
1054
1055   llvm_unreachable("Can't get register for value!");
1056   return SDValue();
1057 }
1058
1059 void SelectionDAGBuilder::visitRet(const ReturnInst &I) {
1060   SDValue Chain = getControlRoot();
1061   SmallVector<ISD::OutputArg, 8> Outs;
1062   SmallVector<SDValue, 8> OutVals;
1063
1064   if (!FuncInfo.CanLowerReturn) {
1065     unsigned DemoteReg = FuncInfo.DemoteRegister;
1066     const Function *F = I.getParent()->getParent();
1067
1068     // Emit a store of the return value through the virtual register.
1069     // Leave Outs empty so that LowerReturn won't try to load return
1070     // registers the usual way.
1071     SmallVector<EVT, 1> PtrValueVTs;
1072     ComputeValueVTs(TLI, PointerType::getUnqual(F->getReturnType()),
1073                     PtrValueVTs);
1074
1075     SDValue RetPtr = DAG.getRegister(DemoteReg, PtrValueVTs[0]);
1076     SDValue RetOp = getValue(I.getOperand(0));
1077
1078     SmallVector<EVT, 4> ValueVTs;
1079     SmallVector<uint64_t, 4> Offsets;
1080     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs, &Offsets);
1081     unsigned NumValues = ValueVTs.size();
1082
1083     SmallVector<SDValue, 4> Chains(NumValues);
1084     for (unsigned i = 0; i != NumValues; ++i) {
1085       SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(),
1086                                 RetPtr.getValueType(), RetPtr,
1087                                 DAG.getIntPtrConstant(Offsets[i]));
1088       Chains[i] =
1089         DAG.getStore(Chain, getCurDebugLoc(),
1090                      SDValue(RetOp.getNode(), RetOp.getResNo() + i),
1091                      // FIXME: better loc info would be nice.
1092                      Add, MachinePointerInfo(), false, false, 0);
1093     }
1094
1095     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
1096                         MVT::Other, &Chains[0], NumValues);
1097   } else if (I.getNumOperands() != 0) {
1098     SmallVector<EVT, 4> ValueVTs;
1099     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs);
1100     unsigned NumValues = ValueVTs.size();
1101     if (NumValues) {
1102       SDValue RetOp = getValue(I.getOperand(0));
1103       for (unsigned j = 0, f = NumValues; j != f; ++j) {
1104         EVT VT = ValueVTs[j];
1105
1106         ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
1107
1108         const Function *F = I.getParent()->getParent();
1109         if (F->paramHasAttr(0, Attribute::SExt))
1110           ExtendKind = ISD::SIGN_EXTEND;
1111         else if (F->paramHasAttr(0, Attribute::ZExt))
1112           ExtendKind = ISD::ZERO_EXTEND;
1113
1114         // FIXME: C calling convention requires the return type to be promoted
1115         // to at least 32-bit. But this is not necessary for non-C calling
1116         // conventions. The frontend should mark functions whose return values
1117         // require promoting with signext or zeroext attributes.
1118         if (ExtendKind != ISD::ANY_EXTEND && VT.isInteger()) {
1119           EVT MinVT = TLI.getRegisterType(*DAG.getContext(), MVT::i32);
1120           if (VT.bitsLT(MinVT))
1121             VT = MinVT;
1122         }
1123
1124         unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), VT);
1125         EVT PartVT = TLI.getRegisterType(*DAG.getContext(), VT);
1126         SmallVector<SDValue, 4> Parts(NumParts);
1127         getCopyToParts(DAG, getCurDebugLoc(),
1128                        SDValue(RetOp.getNode(), RetOp.getResNo() + j),
1129                        &Parts[0], NumParts, PartVT, ExtendKind);
1130
1131         // 'inreg' on function refers to return value
1132         ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1133         if (F->paramHasAttr(0, Attribute::InReg))
1134           Flags.setInReg();
1135
1136         // Propagate extension type if any
1137         if (F->paramHasAttr(0, Attribute::SExt))
1138           Flags.setSExt();
1139         else if (F->paramHasAttr(0, Attribute::ZExt))
1140           Flags.setZExt();
1141
1142         for (unsigned i = 0; i < NumParts; ++i) {
1143           Outs.push_back(ISD::OutputArg(Flags, Parts[i].getValueType(),
1144                                         /*isfixed=*/true));
1145           OutVals.push_back(Parts[i]);
1146         }
1147       }
1148     }
1149   }
1150
1151   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
1152   CallingConv::ID CallConv =
1153     DAG.getMachineFunction().getFunction()->getCallingConv();
1154   Chain = TLI.LowerReturn(Chain, CallConv, isVarArg,
1155                           Outs, OutVals, getCurDebugLoc(), DAG);
1156
1157   // Verify that the target's LowerReturn behaved as expected.
1158   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
1159          "LowerReturn didn't return a valid chain!");
1160
1161   // Update the DAG with the new chain value resulting from return lowering.
1162   DAG.setRoot(Chain);
1163 }
1164
1165 /// CopyToExportRegsIfNeeded - If the given value has virtual registers
1166 /// created for it, emit nodes to copy the value into the virtual
1167 /// registers.
1168 void SelectionDAGBuilder::CopyToExportRegsIfNeeded(const Value *V) {
1169   DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
1170   if (VMI != FuncInfo.ValueMap.end()) {
1171     assert(!V->use_empty() && "Unused value assigned virtual registers!");
1172     CopyValueToVirtualRegister(V, VMI->second);
1173   }
1174 }
1175
1176 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1177 /// the current basic block, add it to ValueMap now so that we'll get a
1178 /// CopyTo/FromReg.
1179 void SelectionDAGBuilder::ExportFromCurrentBlock(const Value *V) {
1180   // No need to export constants.
1181   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1182
1183   // Already exported?
1184   if (FuncInfo.isExportedInst(V)) return;
1185
1186   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1187   CopyValueToVirtualRegister(V, Reg);
1188 }
1189
1190 bool SelectionDAGBuilder::isExportableFromCurrentBlock(const Value *V,
1191                                                      const BasicBlock *FromBB) {
1192   // The operands of the setcc have to be in this block.  We don't know
1193   // how to export them from some other block.
1194   if (const Instruction *VI = dyn_cast<Instruction>(V)) {
1195     // Can export from current BB.
1196     if (VI->getParent() == FromBB)
1197       return true;
1198
1199     // Is already exported, noop.
1200     return FuncInfo.isExportedInst(V);
1201   }
1202
1203   // If this is an argument, we can export it if the BB is the entry block or
1204   // if it is already exported.
1205   if (isa<Argument>(V)) {
1206     if (FromBB == &FromBB->getParent()->getEntryBlock())
1207       return true;
1208
1209     // Otherwise, can only export this if it is already exported.
1210     return FuncInfo.isExportedInst(V);
1211   }
1212
1213   // Otherwise, constants can always be exported.
1214   return true;
1215 }
1216
1217 static bool InBlock(const Value *V, const BasicBlock *BB) {
1218   if (const Instruction *I = dyn_cast<Instruction>(V))
1219     return I->getParent() == BB;
1220   return true;
1221 }
1222
1223 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1224 /// This function emits a branch and is used at the leaves of an OR or an
1225 /// AND operator tree.
1226 ///
1227 void
1228 SelectionDAGBuilder::EmitBranchForMergedCondition(const Value *Cond,
1229                                                   MachineBasicBlock *TBB,
1230                                                   MachineBasicBlock *FBB,
1231                                                   MachineBasicBlock *CurBB,
1232                                                   MachineBasicBlock *SwitchBB) {
1233   const BasicBlock *BB = CurBB->getBasicBlock();
1234
1235   // If the leaf of the tree is a comparison, merge the condition into
1236   // the caseblock.
1237   if (const CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1238     // The operands of the cmp have to be in this block.  We don't know
1239     // how to export them from some other block.  If this is the first block
1240     // of the sequence, no exporting is needed.
1241     if (CurBB == SwitchBB ||
1242         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1243          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1244       ISD::CondCode Condition;
1245       if (const ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1246         Condition = getICmpCondCode(IC->getPredicate());
1247       } else if (const FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1248         Condition = getFCmpCondCode(FC->getPredicate());
1249       } else {
1250         Condition = ISD::SETEQ; // silence warning.
1251         llvm_unreachable("Unknown compare instruction");
1252       }
1253
1254       CaseBlock CB(Condition, BOp->getOperand(0),
1255                    BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1256       SwitchCases.push_back(CB);
1257       return;
1258     }
1259   }
1260
1261   // Create a CaseBlock record representing this branch.
1262   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(*DAG.getContext()),
1263                NULL, TBB, FBB, CurBB);
1264   SwitchCases.push_back(CB);
1265 }
1266
1267 /// FindMergedConditions - If Cond is an expression like
1268 void SelectionDAGBuilder::FindMergedConditions(const Value *Cond,
1269                                                MachineBasicBlock *TBB,
1270                                                MachineBasicBlock *FBB,
1271                                                MachineBasicBlock *CurBB,
1272                                                MachineBasicBlock *SwitchBB,
1273                                                unsigned Opc) {
1274   // If this node is not part of the or/and tree, emit it as a branch.
1275   const Instruction *BOp = dyn_cast<Instruction>(Cond);
1276   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1277       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1278       BOp->getParent() != CurBB->getBasicBlock() ||
1279       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1280       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1281     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB, SwitchBB);
1282     return;
1283   }
1284
1285   //  Create TmpBB after CurBB.
1286   MachineFunction::iterator BBI = CurBB;
1287   MachineFunction &MF = DAG.getMachineFunction();
1288   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1289   CurBB->getParent()->insert(++BBI, TmpBB);
1290
1291   if (Opc == Instruction::Or) {
1292     // Codegen X | Y as:
1293     //   jmp_if_X TBB
1294     //   jmp TmpBB
1295     // TmpBB:
1296     //   jmp_if_Y TBB
1297     //   jmp FBB
1298     //
1299
1300     // Emit the LHS condition.
1301     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, SwitchBB, Opc);
1302
1303     // Emit the RHS condition into TmpBB.
1304     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc);
1305   } else {
1306     assert(Opc == Instruction::And && "Unknown merge op!");
1307     // Codegen X & Y as:
1308     //   jmp_if_X TmpBB
1309     //   jmp FBB
1310     // TmpBB:
1311     //   jmp_if_Y TBB
1312     //   jmp FBB
1313     //
1314     //  This requires creation of TmpBB after CurBB.
1315
1316     // Emit the LHS condition.
1317     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, SwitchBB, Opc);
1318
1319     // Emit the RHS condition into TmpBB.
1320     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc);
1321   }
1322 }
1323
1324 /// If the set of cases should be emitted as a series of branches, return true.
1325 /// If we should emit this as a bunch of and/or'd together conditions, return
1326 /// false.
1327 bool
1328 SelectionDAGBuilder::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases){
1329   if (Cases.size() != 2) return true;
1330
1331   // If this is two comparisons of the same values or'd or and'd together, they
1332   // will get folded into a single comparison, so don't emit two blocks.
1333   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1334        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1335       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1336        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1337     return false;
1338   }
1339
1340   // Handle: (X != null) | (Y != null) --> (X|Y) != 0
1341   // Handle: (X == null) & (Y == null) --> (X|Y) == 0
1342   if (Cases[0].CmpRHS == Cases[1].CmpRHS &&
1343       Cases[0].CC == Cases[1].CC &&
1344       isa<Constant>(Cases[0].CmpRHS) &&
1345       cast<Constant>(Cases[0].CmpRHS)->isNullValue()) {
1346     if (Cases[0].CC == ISD::SETEQ && Cases[0].TrueBB == Cases[1].ThisBB)
1347       return false;
1348     if (Cases[0].CC == ISD::SETNE && Cases[0].FalseBB == Cases[1].ThisBB)
1349       return false;
1350   }
1351   
1352   return true;
1353 }
1354
1355 void SelectionDAGBuilder::visitBr(const BranchInst &I) {
1356   MachineBasicBlock *BrMBB = FuncInfo.MBB;
1357
1358   // Update machine-CFG edges.
1359   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1360
1361   // Figure out which block is immediately after the current one.
1362   MachineBasicBlock *NextBlock = 0;
1363   MachineFunction::iterator BBI = BrMBB;
1364   if (++BBI != FuncInfo.MF->end())
1365     NextBlock = BBI;
1366
1367   if (I.isUnconditional()) {
1368     // Update machine-CFG edges.
1369     BrMBB->addSuccessor(Succ0MBB);
1370
1371     // If this is not a fall-through branch, emit the branch.
1372     if (Succ0MBB != NextBlock)
1373       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1374                               MVT::Other, getControlRoot(),
1375                               DAG.getBasicBlock(Succ0MBB)));
1376
1377     return;
1378   }
1379
1380   // If this condition is one of the special cases we handle, do special stuff
1381   // now.
1382   const Value *CondVal = I.getCondition();
1383   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1384
1385   // If this is a series of conditions that are or'd or and'd together, emit
1386   // this as a sequence of branches instead of setcc's with and/or operations.
1387   // For example, instead of something like:
1388   //     cmp A, B
1389   //     C = seteq
1390   //     cmp D, E
1391   //     F = setle
1392   //     or C, F
1393   //     jnz foo
1394   // Emit:
1395   //     cmp A, B
1396   //     je foo
1397   //     cmp D, E
1398   //     jle foo
1399   //
1400   if (const BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1401     if (BOp->hasOneUse() &&
1402         (BOp->getOpcode() == Instruction::And ||
1403          BOp->getOpcode() == Instruction::Or)) {
1404       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, BrMBB, BrMBB,
1405                            BOp->getOpcode());
1406       // If the compares in later blocks need to use values not currently
1407       // exported from this block, export them now.  This block should always
1408       // be the first entry.
1409       assert(SwitchCases[0].ThisBB == BrMBB && "Unexpected lowering!");
1410
1411       // Allow some cases to be rejected.
1412       if (ShouldEmitAsBranches(SwitchCases)) {
1413         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1414           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1415           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1416         }
1417
1418         // Emit the branch for this block.
1419         visitSwitchCase(SwitchCases[0], BrMBB);
1420         SwitchCases.erase(SwitchCases.begin());
1421         return;
1422       }
1423
1424       // Okay, we decided not to do this, remove any inserted MBB's and clear
1425       // SwitchCases.
1426       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1427         FuncInfo.MF->erase(SwitchCases[i].ThisBB);
1428
1429       SwitchCases.clear();
1430     }
1431   }
1432
1433   // Create a CaseBlock record representing this branch.
1434   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(*DAG.getContext()),
1435                NULL, Succ0MBB, Succ1MBB, BrMBB);
1436
1437   // Use visitSwitchCase to actually insert the fast branch sequence for this
1438   // cond branch.
1439   visitSwitchCase(CB, BrMBB);
1440 }
1441
1442 /// visitSwitchCase - Emits the necessary code to represent a single node in
1443 /// the binary search tree resulting from lowering a switch instruction.
1444 void SelectionDAGBuilder::visitSwitchCase(CaseBlock &CB,
1445                                           MachineBasicBlock *SwitchBB) {
1446   SDValue Cond;
1447   SDValue CondLHS = getValue(CB.CmpLHS);
1448   DebugLoc dl = getCurDebugLoc();
1449
1450   // Build the setcc now.
1451   if (CB.CmpMHS == NULL) {
1452     // Fold "(X == true)" to X and "(X == false)" to !X to
1453     // handle common cases produced by branch lowering.
1454     if (CB.CmpRHS == ConstantInt::getTrue(*DAG.getContext()) &&
1455         CB.CC == ISD::SETEQ)
1456       Cond = CondLHS;
1457     else if (CB.CmpRHS == ConstantInt::getFalse(*DAG.getContext()) &&
1458              CB.CC == ISD::SETEQ) {
1459       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1460       Cond = DAG.getNode(ISD::XOR, dl, CondLHS.getValueType(), CondLHS, True);
1461     } else
1462       Cond = DAG.getSetCC(dl, MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1463   } else {
1464     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1465
1466     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1467     const APInt& High  = cast<ConstantInt>(CB.CmpRHS)->getValue();
1468
1469     SDValue CmpOp = getValue(CB.CmpMHS);
1470     EVT VT = CmpOp.getValueType();
1471
1472     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1473       Cond = DAG.getSetCC(dl, MVT::i1, CmpOp, DAG.getConstant(High, VT),
1474                           ISD::SETLE);
1475     } else {
1476       SDValue SUB = DAG.getNode(ISD::SUB, dl,
1477                                 VT, CmpOp, DAG.getConstant(Low, VT));
1478       Cond = DAG.getSetCC(dl, MVT::i1, SUB,
1479                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1480     }
1481   }
1482
1483   // Update successor info
1484   SwitchBB->addSuccessor(CB.TrueBB);
1485   SwitchBB->addSuccessor(CB.FalseBB);
1486
1487   // Set NextBlock to be the MBB immediately after the current one, if any.
1488   // This is used to avoid emitting unnecessary branches to the next block.
1489   MachineBasicBlock *NextBlock = 0;
1490   MachineFunction::iterator BBI = SwitchBB;
1491   if (++BBI != FuncInfo.MF->end())
1492     NextBlock = BBI;
1493
1494   // If the lhs block is the next block, invert the condition so that we can
1495   // fall through to the lhs instead of the rhs block.
1496   if (CB.TrueBB == NextBlock) {
1497     std::swap(CB.TrueBB, CB.FalseBB);
1498     SDValue True = DAG.getConstant(1, Cond.getValueType());
1499     Cond = DAG.getNode(ISD::XOR, dl, Cond.getValueType(), Cond, True);
1500   }
1501
1502   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1503                                MVT::Other, getControlRoot(), Cond,
1504                                DAG.getBasicBlock(CB.TrueBB));
1505
1506   // Insert the false branch. Do this even if it's a fall through branch,
1507   // this makes it easier to do DAG optimizations which require inverting
1508   // the branch condition.
1509   BrCond = DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1510                        DAG.getBasicBlock(CB.FalseBB));
1511
1512   DAG.setRoot(BrCond);
1513 }
1514
1515 /// visitJumpTable - Emit JumpTable node in the current MBB
1516 void SelectionDAGBuilder::visitJumpTable(JumpTable &JT) {
1517   // Emit the code for the jump table
1518   assert(JT.Reg != -1U && "Should lower JT Header first!");
1519   EVT PTy = TLI.getPointerTy();
1520   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(),
1521                                      JT.Reg, PTy);
1522   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1523   SDValue BrJumpTable = DAG.getNode(ISD::BR_JT, getCurDebugLoc(),
1524                                     MVT::Other, Index.getValue(1),
1525                                     Table, Index);
1526   DAG.setRoot(BrJumpTable);
1527 }
1528
1529 /// visitJumpTableHeader - This function emits necessary code to produce index
1530 /// in the JumpTable from switch case.
1531 void SelectionDAGBuilder::visitJumpTableHeader(JumpTable &JT,
1532                                                JumpTableHeader &JTH,
1533                                                MachineBasicBlock *SwitchBB) {
1534   // Subtract the lowest switch case value from the value being switched on and
1535   // conditional branch to default mbb if the result is greater than the
1536   // difference between smallest and largest cases.
1537   SDValue SwitchOp = getValue(JTH.SValue);
1538   EVT VT = SwitchOp.getValueType();
1539   SDValue Sub = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1540                             DAG.getConstant(JTH.First, VT));
1541
1542   // The SDNode we just created, which holds the value being switched on minus
1543   // the smallest case value, needs to be copied to a virtual register so it
1544   // can be used as an index into the jump table in a subsequent basic block.
1545   // This value may be smaller or larger than the target's pointer type, and
1546   // therefore require extension or truncating.
1547   SwitchOp = DAG.getZExtOrTrunc(Sub, getCurDebugLoc(), TLI.getPointerTy());
1548
1549   unsigned JumpTableReg = FuncInfo.CreateReg(TLI.getPointerTy());
1550   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1551                                     JumpTableReg, SwitchOp);
1552   JT.Reg = JumpTableReg;
1553
1554   // Emit the range check for the jump table, and branch to the default block
1555   // for the switch statement if the value being switched on exceeds the largest
1556   // case in the switch.
1557   SDValue CMP = DAG.getSetCC(getCurDebugLoc(),
1558                              TLI.getSetCCResultType(Sub.getValueType()), Sub,
1559                              DAG.getConstant(JTH.Last-JTH.First,VT),
1560                              ISD::SETUGT);
1561
1562   // Set NextBlock to be the MBB immediately after the current one, if any.
1563   // This is used to avoid emitting unnecessary branches to the next block.
1564   MachineBasicBlock *NextBlock = 0;
1565   MachineFunction::iterator BBI = SwitchBB;
1566
1567   if (++BBI != FuncInfo.MF->end())
1568     NextBlock = BBI;
1569
1570   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1571                                MVT::Other, CopyTo, CMP,
1572                                DAG.getBasicBlock(JT.Default));
1573
1574   if (JT.MBB != NextBlock)
1575     BrCond = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrCond,
1576                          DAG.getBasicBlock(JT.MBB));
1577
1578   DAG.setRoot(BrCond);
1579 }
1580
1581 /// visitBitTestHeader - This function emits necessary code to produce value
1582 /// suitable for "bit tests"
1583 void SelectionDAGBuilder::visitBitTestHeader(BitTestBlock &B,
1584                                              MachineBasicBlock *SwitchBB) {
1585   // Subtract the minimum value
1586   SDValue SwitchOp = getValue(B.SValue);
1587   EVT VT = SwitchOp.getValueType();
1588   SDValue Sub = DAG.getNode(ISD::SUB, getCurDebugLoc(), VT, SwitchOp,
1589                             DAG.getConstant(B.First, VT));
1590
1591   // Check range
1592   SDValue RangeCmp = DAG.getSetCC(getCurDebugLoc(),
1593                                   TLI.getSetCCResultType(Sub.getValueType()),
1594                                   Sub, DAG.getConstant(B.Range, VT),
1595                                   ISD::SETUGT);
1596
1597   SDValue ShiftOp = DAG.getZExtOrTrunc(Sub, getCurDebugLoc(),
1598                                        TLI.getPointerTy());
1599
1600   B.Reg = FuncInfo.CreateReg(TLI.getPointerTy());
1601   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurDebugLoc(),
1602                                     B.Reg, ShiftOp);
1603
1604   // Set NextBlock to be the MBB immediately after the current one, if any.
1605   // This is used to avoid emitting unnecessary branches to the next block.
1606   MachineBasicBlock *NextBlock = 0;
1607   MachineFunction::iterator BBI = SwitchBB;
1608   if (++BBI != FuncInfo.MF->end())
1609     NextBlock = BBI;
1610
1611   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1612
1613   SwitchBB->addSuccessor(B.Default);
1614   SwitchBB->addSuccessor(MBB);
1615
1616   SDValue BrRange = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1617                                 MVT::Other, CopyTo, RangeCmp,
1618                                 DAG.getBasicBlock(B.Default));
1619
1620   if (MBB != NextBlock)
1621     BrRange = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, CopyTo,
1622                           DAG.getBasicBlock(MBB));
1623
1624   DAG.setRoot(BrRange);
1625 }
1626
1627 /// visitBitTestCase - this function produces one "bit test"
1628 void SelectionDAGBuilder::visitBitTestCase(MachineBasicBlock* NextMBB,
1629                                            unsigned Reg,
1630                                            BitTestCase &B,
1631                                            MachineBasicBlock *SwitchBB) {
1632   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), getCurDebugLoc(), Reg,
1633                                        TLI.getPointerTy());
1634   SDValue Cmp;
1635   if (CountPopulation_64(B.Mask) == 1) {
1636     // Testing for a single bit; just compare the shift count with what it
1637     // would need to be to shift a 1 bit in that position.
1638     Cmp = DAG.getSetCC(getCurDebugLoc(),
1639                        TLI.getSetCCResultType(ShiftOp.getValueType()),
1640                        ShiftOp,
1641                        DAG.getConstant(CountTrailingZeros_64(B.Mask),
1642                                        TLI.getPointerTy()),
1643                        ISD::SETEQ);
1644   } else {
1645     // Make desired shift
1646     SDValue SwitchVal = DAG.getNode(ISD::SHL, getCurDebugLoc(),
1647                                     TLI.getPointerTy(),
1648                                     DAG.getConstant(1, TLI.getPointerTy()),
1649                                     ShiftOp);
1650
1651     // Emit bit tests and jumps
1652     SDValue AndOp = DAG.getNode(ISD::AND, getCurDebugLoc(),
1653                                 TLI.getPointerTy(), SwitchVal,
1654                                 DAG.getConstant(B.Mask, TLI.getPointerTy()));
1655     Cmp = DAG.getSetCC(getCurDebugLoc(),
1656                        TLI.getSetCCResultType(AndOp.getValueType()),
1657                        AndOp, DAG.getConstant(0, TLI.getPointerTy()),
1658                        ISD::SETNE);
1659   }
1660
1661   SwitchBB->addSuccessor(B.TargetBB);
1662   SwitchBB->addSuccessor(NextMBB);
1663
1664   SDValue BrAnd = DAG.getNode(ISD::BRCOND, getCurDebugLoc(),
1665                               MVT::Other, getControlRoot(),
1666                               Cmp, DAG.getBasicBlock(B.TargetBB));
1667
1668   // Set NextBlock to be the MBB immediately after the current one, if any.
1669   // This is used to avoid emitting unnecessary branches to the next block.
1670   MachineBasicBlock *NextBlock = 0;
1671   MachineFunction::iterator BBI = SwitchBB;
1672   if (++BBI != FuncInfo.MF->end())
1673     NextBlock = BBI;
1674
1675   if (NextMBB != NextBlock)
1676     BrAnd = DAG.getNode(ISD::BR, getCurDebugLoc(), MVT::Other, BrAnd,
1677                         DAG.getBasicBlock(NextMBB));
1678
1679   DAG.setRoot(BrAnd);
1680 }
1681
1682 void SelectionDAGBuilder::visitInvoke(const InvokeInst &I) {
1683   MachineBasicBlock *InvokeMBB = FuncInfo.MBB;
1684
1685   // Retrieve successors.
1686   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1687   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1688
1689   const Value *Callee(I.getCalledValue());
1690   if (isa<InlineAsm>(Callee))
1691     visitInlineAsm(&I);
1692   else
1693     LowerCallTo(&I, getValue(Callee), false, LandingPad);
1694
1695   // If the value of the invoke is used outside of its defining block, make it
1696   // available as a virtual register.
1697   CopyToExportRegsIfNeeded(&I);
1698
1699   // Update successor info
1700   InvokeMBB->addSuccessor(Return);
1701   InvokeMBB->addSuccessor(LandingPad);
1702
1703   // Drop into normal successor.
1704   DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
1705                           MVT::Other, getControlRoot(),
1706                           DAG.getBasicBlock(Return)));
1707 }
1708
1709 void SelectionDAGBuilder::visitUnwind(const UnwindInst &I) {
1710 }
1711
1712 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1713 /// small case ranges).
1714 bool SelectionDAGBuilder::handleSmallSwitchRange(CaseRec& CR,
1715                                                  CaseRecVector& WorkList,
1716                                                  const Value* SV,
1717                                                  MachineBasicBlock *Default,
1718                                                  MachineBasicBlock *SwitchBB) {
1719   Case& BackCase  = *(CR.Range.second-1);
1720
1721   // Size is the number of Cases represented by this range.
1722   size_t Size = CR.Range.second - CR.Range.first;
1723   if (Size > 3)
1724     return false;
1725
1726   // Get the MachineFunction which holds the current MBB.  This is used when
1727   // inserting any additional MBBs necessary to represent the switch.
1728   MachineFunction *CurMF = FuncInfo.MF;
1729
1730   // Figure out which block is immediately after the current one.
1731   MachineBasicBlock *NextBlock = 0;
1732   MachineFunction::iterator BBI = CR.CaseBB;
1733
1734   if (++BBI != FuncInfo.MF->end())
1735     NextBlock = BBI;
1736
1737   // TODO: If any two of the cases has the same destination, and if one value
1738   // is the same as the other, but has one bit unset that the other has set,
1739   // use bit manipulation to do two compares at once.  For example:
1740   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1741
1742   // Rearrange the case blocks so that the last one falls through if possible.
1743   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1744     // The last case block won't fall through into 'NextBlock' if we emit the
1745     // branches in this order.  See if rearranging a case value would help.
1746     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1747       if (I->BB == NextBlock) {
1748         std::swap(*I, BackCase);
1749         break;
1750       }
1751     }
1752   }
1753
1754   // Create a CaseBlock record representing a conditional branch to
1755   // the Case's target mbb if the value being switched on SV is equal
1756   // to C.
1757   MachineBasicBlock *CurBlock = CR.CaseBB;
1758   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1759     MachineBasicBlock *FallThrough;
1760     if (I != E-1) {
1761       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
1762       CurMF->insert(BBI, FallThrough);
1763
1764       // Put SV in a virtual register to make it available from the new blocks.
1765       ExportFromCurrentBlock(SV);
1766     } else {
1767       // If the last case doesn't match, go to the default block.
1768       FallThrough = Default;
1769     }
1770
1771     const Value *RHS, *LHS, *MHS;
1772     ISD::CondCode CC;
1773     if (I->High == I->Low) {
1774       // This is just small small case range :) containing exactly 1 case
1775       CC = ISD::SETEQ;
1776       LHS = SV; RHS = I->High; MHS = NULL;
1777     } else {
1778       CC = ISD::SETLE;
1779       LHS = I->Low; MHS = SV; RHS = I->High;
1780     }
1781     CaseBlock CB(CC, LHS, RHS, MHS, I->BB, FallThrough, CurBlock);
1782
1783     // If emitting the first comparison, just call visitSwitchCase to emit the
1784     // code into the current block.  Otherwise, push the CaseBlock onto the
1785     // vector to be later processed by SDISel, and insert the node's MBB
1786     // before the next MBB.
1787     if (CurBlock == SwitchBB)
1788       visitSwitchCase(CB, SwitchBB);
1789     else
1790       SwitchCases.push_back(CB);
1791
1792     CurBlock = FallThrough;
1793   }
1794
1795   return true;
1796 }
1797
1798 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1799   return !DisableJumpTables &&
1800           (TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
1801            TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other));
1802 }
1803
1804 static APInt ComputeRange(const APInt &First, const APInt &Last) {
1805   APInt LastExt(Last), FirstExt(First);
1806   uint32_t BitWidth = std::max(Last.getBitWidth(), First.getBitWidth()) + 1;
1807   LastExt.sext(BitWidth); FirstExt.sext(BitWidth);
1808   return (LastExt - FirstExt + 1ULL);
1809 }
1810
1811 /// handleJTSwitchCase - Emit jumptable for current switch case range
1812 bool SelectionDAGBuilder::handleJTSwitchCase(CaseRec& CR,
1813                                              CaseRecVector& WorkList,
1814                                              const Value* SV,
1815                                              MachineBasicBlock* Default,
1816                                              MachineBasicBlock *SwitchBB) {
1817   Case& FrontCase = *CR.Range.first;
1818   Case& BackCase  = *(CR.Range.second-1);
1819
1820   const APInt &First = cast<ConstantInt>(FrontCase.Low)->getValue();
1821   const APInt &Last  = cast<ConstantInt>(BackCase.High)->getValue();
1822
1823   APInt TSize(First.getBitWidth(), 0);
1824   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1825        I!=E; ++I)
1826     TSize += I->size();
1827
1828   if (!areJTsAllowed(TLI) || TSize.ult(4))
1829     return false;
1830
1831   APInt Range = ComputeRange(First, Last);
1832   double Density = TSize.roundToDouble() / Range.roundToDouble();
1833   if (Density < 0.4)
1834     return false;
1835
1836   DEBUG(dbgs() << "Lowering jump table\n"
1837                << "First entry: " << First << ". Last entry: " << Last << '\n'
1838                << "Range: " << Range
1839                << "Size: " << TSize << ". Density: " << Density << "\n\n");
1840
1841   // Get the MachineFunction which holds the current MBB.  This is used when
1842   // inserting any additional MBBs necessary to represent the switch.
1843   MachineFunction *CurMF = FuncInfo.MF;
1844
1845   // Figure out which block is immediately after the current one.
1846   MachineFunction::iterator BBI = CR.CaseBB;
1847   ++BBI;
1848
1849   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1850
1851   // Create a new basic block to hold the code for loading the address
1852   // of the jump table, and jumping to it.  Update successor information;
1853   // we will either branch to the default case for the switch, or the jump
1854   // table.
1855   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1856   CurMF->insert(BBI, JumpTableBB);
1857   CR.CaseBB->addSuccessor(Default);
1858   CR.CaseBB->addSuccessor(JumpTableBB);
1859
1860   // Build a vector of destination BBs, corresponding to each target
1861   // of the jump table. If the value of the jump table slot corresponds to
1862   // a case statement, push the case's BB onto the vector, otherwise, push
1863   // the default BB.
1864   std::vector<MachineBasicBlock*> DestBBs;
1865   APInt TEI = First;
1866   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1867     const APInt &Low = cast<ConstantInt>(I->Low)->getValue();
1868     const APInt &High = cast<ConstantInt>(I->High)->getValue();
1869
1870     if (Low.sle(TEI) && TEI.sle(High)) {
1871       DestBBs.push_back(I->BB);
1872       if (TEI==High)
1873         ++I;
1874     } else {
1875       DestBBs.push_back(Default);
1876     }
1877   }
1878
1879   // Update successor info. Add one edge to each unique successor.
1880   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());
1881   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(),
1882          E = DestBBs.end(); I != E; ++I) {
1883     if (!SuccsHandled[(*I)->getNumber()]) {
1884       SuccsHandled[(*I)->getNumber()] = true;
1885       JumpTableBB->addSuccessor(*I);
1886     }
1887   }
1888
1889   // Create a jump table index for this jump table.
1890   unsigned JTEncoding = TLI.getJumpTableEncoding();
1891   unsigned JTI = CurMF->getOrCreateJumpTableInfo(JTEncoding)
1892                        ->createJumpTableIndex(DestBBs);
1893
1894   // Set the jump table information so that we can codegen it as a second
1895   // MachineBasicBlock
1896   JumpTable JT(-1U, JTI, JumpTableBB, Default);
1897   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == SwitchBB));
1898   if (CR.CaseBB == SwitchBB)
1899     visitJumpTableHeader(JT, JTH, SwitchBB);
1900
1901   JTCases.push_back(JumpTableBlock(JTH, JT));
1902
1903   return true;
1904 }
1905
1906 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1907 /// 2 subtrees.
1908 bool SelectionDAGBuilder::handleBTSplitSwitchCase(CaseRec& CR,
1909                                                   CaseRecVector& WorkList,
1910                                                   const Value* SV,
1911                                                   MachineBasicBlock *Default,
1912                                                   MachineBasicBlock *SwitchBB) {
1913   // Get the MachineFunction which holds the current MBB.  This is used when
1914   // inserting any additional MBBs necessary to represent the switch.
1915   MachineFunction *CurMF = FuncInfo.MF;
1916
1917   // Figure out which block is immediately after the current one.
1918   MachineFunction::iterator BBI = CR.CaseBB;
1919   ++BBI;
1920
1921   Case& FrontCase = *CR.Range.first;
1922   Case& BackCase  = *(CR.Range.second-1);
1923   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1924
1925   // Size is the number of Cases represented by this range.
1926   unsigned Size = CR.Range.second - CR.Range.first;
1927
1928   const APInt &First = cast<ConstantInt>(FrontCase.Low)->getValue();
1929   const APInt &Last  = cast<ConstantInt>(BackCase.High)->getValue();
1930   double FMetric = 0;
1931   CaseItr Pivot = CR.Range.first + Size/2;
1932
1933   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1934   // (heuristically) allow us to emit JumpTable's later.
1935   APInt TSize(First.getBitWidth(), 0);
1936   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1937        I!=E; ++I)
1938     TSize += I->size();
1939
1940   APInt LSize = FrontCase.size();
1941   APInt RSize = TSize-LSize;
1942   DEBUG(dbgs() << "Selecting best pivot: \n"
1943                << "First: " << First << ", Last: " << Last <<'\n'
1944                << "LSize: " << LSize << ", RSize: " << RSize << '\n');
1945   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1946        J!=E; ++I, ++J) {
1947     const APInt &LEnd = cast<ConstantInt>(I->High)->getValue();
1948     const APInt &RBegin = cast<ConstantInt>(J->Low)->getValue();
1949     APInt Range = ComputeRange(LEnd, RBegin);
1950     assert((Range - 2ULL).isNonNegative() &&
1951            "Invalid case distance");
1952     double LDensity = (double)LSize.roundToDouble() /
1953                            (LEnd - First + 1ULL).roundToDouble();
1954     double RDensity = (double)RSize.roundToDouble() /
1955                            (Last - RBegin + 1ULL).roundToDouble();
1956     double Metric = Range.logBase2()*(LDensity+RDensity);
1957     // Should always split in some non-trivial place
1958     DEBUG(dbgs() <<"=>Step\n"
1959                  << "LEnd: " << LEnd << ", RBegin: " << RBegin << '\n'
1960                  << "LDensity: " << LDensity
1961                  << ", RDensity: " << RDensity << '\n'
1962                  << "Metric: " << Metric << '\n');
1963     if (FMetric < Metric) {
1964       Pivot = J;
1965       FMetric = Metric;
1966       DEBUG(dbgs() << "Current metric set to: " << FMetric << '\n');
1967     }
1968
1969     LSize += J->size();
1970     RSize -= J->size();
1971   }
1972   if (areJTsAllowed(TLI)) {
1973     // If our case is dense we *really* should handle it earlier!
1974     assert((FMetric > 0) && "Should handle dense range earlier!");
1975   } else {
1976     Pivot = CR.Range.first + Size/2;
1977   }
1978
1979   CaseRange LHSR(CR.Range.first, Pivot);
1980   CaseRange RHSR(Pivot, CR.Range.second);
1981   Constant *C = Pivot->Low;
1982   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1983
1984   // We know that we branch to the LHS if the Value being switched on is
1985   // less than the Pivot value, C.  We use this to optimize our binary
1986   // tree a bit, by recognizing that if SV is greater than or equal to the
1987   // LHS's Case Value, and that Case Value is exactly one less than the
1988   // Pivot's Value, then we can branch directly to the LHS's Target,
1989   // rather than creating a leaf node for it.
1990   if ((LHSR.second - LHSR.first) == 1 &&
1991       LHSR.first->High == CR.GE &&
1992       cast<ConstantInt>(C)->getValue() ==
1993       (cast<ConstantInt>(CR.GE)->getValue() + 1LL)) {
1994     TrueBB = LHSR.first->BB;
1995   } else {
1996     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1997     CurMF->insert(BBI, TrueBB);
1998     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1999
2000     // Put SV in a virtual register to make it available from the new blocks.
2001     ExportFromCurrentBlock(SV);
2002   }
2003
2004   // Similar to the optimization above, if the Value being switched on is
2005   // known to be less than the Constant CR.LT, and the current Case Value
2006   // is CR.LT - 1, then we can branch directly to the target block for
2007   // the current Case Value, rather than emitting a RHS leaf node for it.
2008   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
2009       cast<ConstantInt>(RHSR.first->Low)->getValue() ==
2010       (cast<ConstantInt>(CR.LT)->getValue() - 1LL)) {
2011     FalseBB = RHSR.first->BB;
2012   } else {
2013     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2014     CurMF->insert(BBI, FalseBB);
2015     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
2016
2017     // Put SV in a virtual register to make it available from the new blocks.
2018     ExportFromCurrentBlock(SV);
2019   }
2020
2021   // Create a CaseBlock record representing a conditional branch to
2022   // the LHS node if the value being switched on SV is less than C.
2023   // Otherwise, branch to LHS.
2024   CaseBlock CB(ISD::SETLT, SV, C, NULL, TrueBB, FalseBB, CR.CaseBB);
2025
2026   if (CR.CaseBB == SwitchBB)
2027     visitSwitchCase(CB, SwitchBB);
2028   else
2029     SwitchCases.push_back(CB);
2030
2031   return true;
2032 }
2033
2034 /// handleBitTestsSwitchCase - if current case range has few destination and
2035 /// range span less, than machine word bitwidth, encode case range into series
2036 /// of masks and emit bit tests with these masks.
2037 bool SelectionDAGBuilder::handleBitTestsSwitchCase(CaseRec& CR,
2038                                                    CaseRecVector& WorkList,
2039                                                    const Value* SV,
2040                                                    MachineBasicBlock* Default,
2041                                                    MachineBasicBlock *SwitchBB){
2042   EVT PTy = TLI.getPointerTy();
2043   unsigned IntPtrBits = PTy.getSizeInBits();
2044
2045   Case& FrontCase = *CR.Range.first;
2046   Case& BackCase  = *(CR.Range.second-1);
2047
2048   // Get the MachineFunction which holds the current MBB.  This is used when
2049   // inserting any additional MBBs necessary to represent the switch.
2050   MachineFunction *CurMF = FuncInfo.MF;
2051
2052   // If target does not have legal shift left, do not emit bit tests at all.
2053   if (!TLI.isOperationLegal(ISD::SHL, TLI.getPointerTy()))
2054     return false;
2055
2056   size_t numCmps = 0;
2057   for (CaseItr I = CR.Range.first, E = CR.Range.second;
2058        I!=E; ++I) {
2059     // Single case counts one, case range - two.
2060     numCmps += (I->Low == I->High ? 1 : 2);
2061   }
2062
2063   // Count unique destinations
2064   SmallSet<MachineBasicBlock*, 4> Dests;
2065   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
2066     Dests.insert(I->BB);
2067     if (Dests.size() > 3)
2068       // Don't bother the code below, if there are too much unique destinations
2069       return false;
2070   }
2071   DEBUG(dbgs() << "Total number of unique destinations: "
2072         << Dests.size() << '\n'
2073         << "Total number of comparisons: " << numCmps << '\n');
2074
2075   // Compute span of values.
2076   const APInt& minValue = cast<ConstantInt>(FrontCase.Low)->getValue();
2077   const APInt& maxValue = cast<ConstantInt>(BackCase.High)->getValue();
2078   APInt cmpRange = maxValue - minValue;
2079
2080   DEBUG(dbgs() << "Compare range: " << cmpRange << '\n'
2081                << "Low bound: " << minValue << '\n'
2082                << "High bound: " << maxValue << '\n');
2083
2084   if (cmpRange.uge(IntPtrBits) ||
2085       (!(Dests.size() == 1 && numCmps >= 3) &&
2086        !(Dests.size() == 2 && numCmps >= 5) &&
2087        !(Dests.size() >= 3 && numCmps >= 6)))
2088     return false;
2089
2090   DEBUG(dbgs() << "Emitting bit tests\n");
2091   APInt lowBound = APInt::getNullValue(cmpRange.getBitWidth());
2092
2093   // Optimize the case where all the case values fit in a
2094   // word without having to subtract minValue. In this case,
2095   // we can optimize away the subtraction.
2096   if (minValue.isNonNegative() && maxValue.slt(IntPtrBits)) {
2097     cmpRange = maxValue;
2098   } else {
2099     lowBound = minValue;
2100   }
2101
2102   CaseBitsVector CasesBits;
2103   unsigned i, count = 0;
2104
2105   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
2106     MachineBasicBlock* Dest = I->BB;
2107     for (i = 0; i < count; ++i)
2108       if (Dest == CasesBits[i].BB)
2109         break;
2110
2111     if (i == count) {
2112       assert((count < 3) && "Too much destinations to test!");
2113       CasesBits.push_back(CaseBits(0, Dest, 0));
2114       count++;
2115     }
2116
2117     const APInt& lowValue = cast<ConstantInt>(I->Low)->getValue();
2118     const APInt& highValue = cast<ConstantInt>(I->High)->getValue();
2119
2120     uint64_t lo = (lowValue - lowBound).getZExtValue();
2121     uint64_t hi = (highValue - lowBound).getZExtValue();
2122
2123     for (uint64_t j = lo; j <= hi; j++) {
2124       CasesBits[i].Mask |=  1ULL << j;
2125       CasesBits[i].Bits++;
2126     }
2127
2128   }
2129   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
2130
2131   BitTestInfo BTC;
2132
2133   // Figure out which block is immediately after the current one.
2134   MachineFunction::iterator BBI = CR.CaseBB;
2135   ++BBI;
2136
2137   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2138
2139   DEBUG(dbgs() << "Cases:\n");
2140   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
2141     DEBUG(dbgs() << "Mask: " << CasesBits[i].Mask
2142                  << ", Bits: " << CasesBits[i].Bits
2143                  << ", BB: " << CasesBits[i].BB << '\n');
2144
2145     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2146     CurMF->insert(BBI, CaseBB);
2147     BTC.push_back(BitTestCase(CasesBits[i].Mask,
2148                               CaseBB,
2149                               CasesBits[i].BB));
2150
2151     // Put SV in a virtual register to make it available from the new blocks.
2152     ExportFromCurrentBlock(SV);
2153   }
2154
2155   BitTestBlock BTB(lowBound, cmpRange, SV,
2156                    -1U, (CR.CaseBB == SwitchBB),
2157                    CR.CaseBB, Default, BTC);
2158
2159   if (CR.CaseBB == SwitchBB)
2160     visitBitTestHeader(BTB, SwitchBB);
2161
2162   BitTestCases.push_back(BTB);
2163
2164   return true;
2165 }
2166
2167 /// Clusterify - Transform simple list of Cases into list of CaseRange's
2168 size_t SelectionDAGBuilder::Clusterify(CaseVector& Cases,
2169                                        const SwitchInst& SI) {
2170   size_t numCmps = 0;
2171
2172   // Start with "simple" cases
2173   for (size_t i = 1; i < SI.getNumSuccessors(); ++i) {
2174     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
2175     Cases.push_back(Case(SI.getSuccessorValue(i),
2176                          SI.getSuccessorValue(i),
2177                          SMBB));
2178   }
2179   std::sort(Cases.begin(), Cases.end(), CaseCmp());
2180
2181   // Merge case into clusters
2182   if (Cases.size() >= 2)
2183     // Must recompute end() each iteration because it may be
2184     // invalidated by erase if we hold on to it
2185     for (CaseItr I = Cases.begin(), J = ++(Cases.begin()); J != Cases.end(); ) {
2186       const APInt& nextValue = cast<ConstantInt>(J->Low)->getValue();
2187       const APInt& currentValue = cast<ConstantInt>(I->High)->getValue();
2188       MachineBasicBlock* nextBB = J->BB;
2189       MachineBasicBlock* currentBB = I->BB;
2190
2191       // If the two neighboring cases go to the same destination, merge them
2192       // into a single case.
2193       if ((nextValue - currentValue == 1) && (currentBB == nextBB)) {
2194         I->High = J->High;
2195         J = Cases.erase(J);
2196       } else {
2197         I = J++;
2198       }
2199     }
2200
2201   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
2202     if (I->Low != I->High)
2203       // A range counts double, since it requires two compares.
2204       ++numCmps;
2205   }
2206
2207   return numCmps;
2208 }
2209
2210 void SelectionDAGBuilder::visitSwitch(const SwitchInst &SI) {
2211   MachineBasicBlock *SwitchMBB = FuncInfo.MBB;
2212
2213   // Figure out which block is immediately after the current one.
2214   MachineBasicBlock *NextBlock = 0;
2215   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
2216
2217   // If there is only the default destination, branch to it if it is not the
2218   // next basic block.  Otherwise, just fall through.
2219   if (SI.getNumOperands() == 2) {
2220     // Update machine-CFG edges.
2221
2222     // If this is not a fall-through branch, emit the branch.
2223     SwitchMBB->addSuccessor(Default);
2224     if (Default != NextBlock)
2225       DAG.setRoot(DAG.getNode(ISD::BR, getCurDebugLoc(),
2226                               MVT::Other, getControlRoot(),
2227                               DAG.getBasicBlock(Default)));
2228
2229     return;
2230   }
2231
2232   // If there are any non-default case statements, create a vector of Cases
2233   // representing each one, and sort the vector so that we can efficiently
2234   // create a binary search tree from them.
2235   CaseVector Cases;
2236   size_t numCmps = Clusterify(Cases, SI);
2237   DEBUG(dbgs() << "Clusterify finished. Total clusters: " << Cases.size()
2238                << ". Total compares: " << numCmps << '\n');
2239   numCmps = 0;
2240
2241   // Get the Value to be switched on and default basic blocks, which will be
2242   // inserted into CaseBlock records, representing basic blocks in the binary
2243   // search tree.
2244   const Value *SV = SI.getOperand(0);
2245
2246   // Push the initial CaseRec onto the worklist
2247   CaseRecVector WorkList;
2248   WorkList.push_back(CaseRec(SwitchMBB,0,0,
2249                              CaseRange(Cases.begin(),Cases.end())));
2250
2251   while (!WorkList.empty()) {
2252     // Grab a record representing a case range to process off the worklist
2253     CaseRec CR = WorkList.back();
2254     WorkList.pop_back();
2255
2256     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2257       continue;
2258
2259     // If the range has few cases (two or less) emit a series of specific
2260     // tests.
2261     if (handleSmallSwitchRange(CR, WorkList, SV, Default, SwitchMBB))
2262       continue;
2263
2264     // If the switch has more than 5 blocks, and at least 40% dense, and the
2265     // target supports indirect branches, then emit a jump table rather than
2266     // lowering the switch to a binary tree of conditional branches.
2267     if (handleJTSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2268       continue;
2269
2270     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2271     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2272     handleBTSplitSwitchCase(CR, WorkList, SV, Default, SwitchMBB);
2273   }
2274 }
2275
2276 void SelectionDAGBuilder::visitIndirectBr(const IndirectBrInst &I) {
2277   MachineBasicBlock *IndirectBrMBB = FuncInfo.MBB;
2278
2279   // Update machine-CFG edges with unique successors.
2280   SmallVector<BasicBlock*, 32> succs;
2281   succs.reserve(I.getNumSuccessors());
2282   for (unsigned i = 0, e = I.getNumSuccessors(); i != e; ++i)
2283     succs.push_back(I.getSuccessor(i));
2284   array_pod_sort(succs.begin(), succs.end());
2285   succs.erase(std::unique(succs.begin(), succs.end()), succs.end());
2286   for (unsigned i = 0, e = succs.size(); i != e; ++i)
2287     IndirectBrMBB->addSuccessor(FuncInfo.MBBMap[succs[i]]);
2288
2289   DAG.setRoot(DAG.getNode(ISD::BRIND, getCurDebugLoc(),
2290                           MVT::Other, getControlRoot(),
2291                           getValue(I.getAddress())));
2292 }
2293
2294 void SelectionDAGBuilder::visitFSub(const User &I) {
2295   // -0.0 - X --> fneg
2296   const Type *Ty = I.getType();
2297   if (Ty->isVectorTy()) {
2298     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2299       const VectorType *DestTy = cast<VectorType>(I.getType());
2300       const Type *ElTy = DestTy->getElementType();
2301       unsigned VL = DestTy->getNumElements();
2302       std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2303       Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2304       if (CV == CNZ) {
2305         SDValue Op2 = getValue(I.getOperand(1));
2306         setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2307                                  Op2.getValueType(), Op2));
2308         return;
2309       }
2310     }
2311   }
2312
2313   if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2314     if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2315       SDValue Op2 = getValue(I.getOperand(1));
2316       setValue(&I, DAG.getNode(ISD::FNEG, getCurDebugLoc(),
2317                                Op2.getValueType(), Op2));
2318       return;
2319     }
2320
2321   visitBinary(I, ISD::FSUB);
2322 }
2323
2324 void SelectionDAGBuilder::visitBinary(const User &I, unsigned OpCode) {
2325   SDValue Op1 = getValue(I.getOperand(0));
2326   SDValue Op2 = getValue(I.getOperand(1));
2327   setValue(&I, DAG.getNode(OpCode, getCurDebugLoc(),
2328                            Op1.getValueType(), Op1, Op2));
2329 }
2330
2331 void SelectionDAGBuilder::visitShift(const User &I, unsigned Opcode) {
2332   SDValue Op1 = getValue(I.getOperand(0));
2333   SDValue Op2 = getValue(I.getOperand(1));
2334   if (!I.getType()->isVectorTy() &&
2335       Op2.getValueType() != TLI.getShiftAmountTy()) {
2336     // If the operand is smaller than the shift count type, promote it.
2337     EVT PTy = TLI.getPointerTy();
2338     EVT STy = TLI.getShiftAmountTy();
2339     if (STy.bitsGT(Op2.getValueType()))
2340       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(),
2341                         TLI.getShiftAmountTy(), Op2);
2342     // If the operand is larger than the shift count type but the shift
2343     // count type has enough bits to represent any shift value, truncate
2344     // it now. This is a common case and it exposes the truncate to
2345     // optimization early.
2346     else if (STy.getSizeInBits() >=
2347              Log2_32_Ceil(Op2.getValueType().getSizeInBits()))
2348       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2349                         TLI.getShiftAmountTy(), Op2);
2350     // Otherwise we'll need to temporarily settle for some other
2351     // convenient type; type legalization will make adjustments as
2352     // needed.
2353     else if (PTy.bitsLT(Op2.getValueType()))
2354       Op2 = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2355                         TLI.getPointerTy(), Op2);
2356     else if (PTy.bitsGT(Op2.getValueType()))
2357       Op2 = DAG.getNode(ISD::ANY_EXTEND, getCurDebugLoc(),
2358                         TLI.getPointerTy(), Op2);
2359   }
2360
2361   setValue(&I, DAG.getNode(Opcode, getCurDebugLoc(),
2362                            Op1.getValueType(), Op1, Op2));
2363 }
2364
2365 void SelectionDAGBuilder::visitICmp(const User &I) {
2366   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2367   if (const ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2368     predicate = IC->getPredicate();
2369   else if (const ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2370     predicate = ICmpInst::Predicate(IC->getPredicate());
2371   SDValue Op1 = getValue(I.getOperand(0));
2372   SDValue Op2 = getValue(I.getOperand(1));
2373   ISD::CondCode Opcode = getICmpCondCode(predicate);
2374
2375   EVT DestVT = TLI.getValueType(I.getType());
2376   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Opcode));
2377 }
2378
2379 void SelectionDAGBuilder::visitFCmp(const User &I) {
2380   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2381   if (const FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2382     predicate = FC->getPredicate();
2383   else if (const ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2384     predicate = FCmpInst::Predicate(FC->getPredicate());
2385   SDValue Op1 = getValue(I.getOperand(0));
2386   SDValue Op2 = getValue(I.getOperand(1));
2387   ISD::CondCode Condition = getFCmpCondCode(predicate);
2388   EVT DestVT = TLI.getValueType(I.getType());
2389   setValue(&I, DAG.getSetCC(getCurDebugLoc(), DestVT, Op1, Op2, Condition));
2390 }
2391
2392 void SelectionDAGBuilder::visitSelect(const User &I) {
2393   SmallVector<EVT, 4> ValueVTs;
2394   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2395   unsigned NumValues = ValueVTs.size();
2396   if (NumValues == 0) return;
2397
2398   SmallVector<SDValue, 4> Values(NumValues);
2399   SDValue Cond     = getValue(I.getOperand(0));
2400   SDValue TrueVal  = getValue(I.getOperand(1));
2401   SDValue FalseVal = getValue(I.getOperand(2));
2402
2403   for (unsigned i = 0; i != NumValues; ++i)
2404     Values[i] = DAG.getNode(ISD::SELECT, getCurDebugLoc(),
2405                           TrueVal.getNode()->getValueType(TrueVal.getResNo()+i),
2406                             Cond,
2407                             SDValue(TrueVal.getNode(),
2408                                     TrueVal.getResNo() + i),
2409                             SDValue(FalseVal.getNode(),
2410                                     FalseVal.getResNo() + i));
2411
2412   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2413                            DAG.getVTList(&ValueVTs[0], NumValues),
2414                            &Values[0], NumValues));
2415 }
2416
2417 void SelectionDAGBuilder::visitTrunc(const User &I) {
2418   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2419   SDValue N = getValue(I.getOperand(0));
2420   EVT DestVT = TLI.getValueType(I.getType());
2421   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), DestVT, N));
2422 }
2423
2424 void SelectionDAGBuilder::visitZExt(const User &I) {
2425   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2426   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2427   SDValue N = getValue(I.getOperand(0));
2428   EVT DestVT = TLI.getValueType(I.getType());
2429   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(), DestVT, N));
2430 }
2431
2432 void SelectionDAGBuilder::visitSExt(const User &I) {
2433   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2434   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2435   SDValue N = getValue(I.getOperand(0));
2436   EVT DestVT = TLI.getValueType(I.getType());
2437   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurDebugLoc(), DestVT, N));
2438 }
2439
2440 void SelectionDAGBuilder::visitFPTrunc(const User &I) {
2441   // FPTrunc is never a no-op cast, no need to check
2442   SDValue N = getValue(I.getOperand(0));
2443   EVT DestVT = TLI.getValueType(I.getType());
2444   setValue(&I, DAG.getNode(ISD::FP_ROUND, getCurDebugLoc(),
2445                            DestVT, N, DAG.getIntPtrConstant(0)));
2446 }
2447
2448 void SelectionDAGBuilder::visitFPExt(const User &I){
2449   // FPTrunc is never a no-op cast, no need to check
2450   SDValue N = getValue(I.getOperand(0));
2451   EVT DestVT = TLI.getValueType(I.getType());
2452   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurDebugLoc(), DestVT, N));
2453 }
2454
2455 void SelectionDAGBuilder::visitFPToUI(const User &I) {
2456   // FPToUI is never a no-op cast, no need to check
2457   SDValue N = getValue(I.getOperand(0));
2458   EVT DestVT = TLI.getValueType(I.getType());
2459   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurDebugLoc(), DestVT, N));
2460 }
2461
2462 void SelectionDAGBuilder::visitFPToSI(const User &I) {
2463   // FPToSI is never a no-op cast, no need to check
2464   SDValue N = getValue(I.getOperand(0));
2465   EVT DestVT = TLI.getValueType(I.getType());
2466   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurDebugLoc(), DestVT, N));
2467 }
2468
2469 void SelectionDAGBuilder::visitUIToFP(const User &I) {
2470   // UIToFP is never a no-op cast, no need to check
2471   SDValue N = getValue(I.getOperand(0));
2472   EVT DestVT = TLI.getValueType(I.getType());
2473   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurDebugLoc(), DestVT, N));
2474 }
2475
2476 void SelectionDAGBuilder::visitSIToFP(const User &I){
2477   // SIToFP is never a no-op cast, no need to check
2478   SDValue N = getValue(I.getOperand(0));
2479   EVT DestVT = TLI.getValueType(I.getType());
2480   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurDebugLoc(), DestVT, N));
2481 }
2482
2483 void SelectionDAGBuilder::visitPtrToInt(const User &I) {
2484   // What to do depends on the size of the integer and the size of the pointer.
2485   // We can either truncate, zero extend, or no-op, accordingly.
2486   SDValue N = getValue(I.getOperand(0));
2487   EVT DestVT = TLI.getValueType(I.getType());
2488   setValue(&I, DAG.getZExtOrTrunc(N, getCurDebugLoc(), DestVT));
2489 }
2490
2491 void SelectionDAGBuilder::visitIntToPtr(const User &I) {
2492   // What to do depends on the size of the integer and the size of the pointer.
2493   // We can either truncate, zero extend, or no-op, accordingly.
2494   SDValue N = getValue(I.getOperand(0));
2495   EVT DestVT = TLI.getValueType(I.getType());
2496   setValue(&I, DAG.getZExtOrTrunc(N, getCurDebugLoc(), DestVT));
2497 }
2498
2499 void SelectionDAGBuilder::visitBitCast(const User &I) {
2500   SDValue N = getValue(I.getOperand(0));
2501   EVT DestVT = TLI.getValueType(I.getType());
2502
2503   // BitCast assures us that source and destination are the same size so this is
2504   // either a BIT_CONVERT or a no-op.
2505   if (DestVT != N.getValueType())
2506     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
2507                              DestVT, N)); // convert types.
2508   else
2509     setValue(&I, N);            // noop cast.
2510 }
2511
2512 void SelectionDAGBuilder::visitInsertElement(const User &I) {
2513   SDValue InVec = getValue(I.getOperand(0));
2514   SDValue InVal = getValue(I.getOperand(1));
2515   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2516                               TLI.getPointerTy(),
2517                               getValue(I.getOperand(2)));
2518   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurDebugLoc(),
2519                            TLI.getValueType(I.getType()),
2520                            InVec, InVal, InIdx));
2521 }
2522
2523 void SelectionDAGBuilder::visitExtractElement(const User &I) {
2524   SDValue InVec = getValue(I.getOperand(0));
2525   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, getCurDebugLoc(),
2526                               TLI.getPointerTy(),
2527                               getValue(I.getOperand(1)));
2528   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2529                            TLI.getValueType(I.getType()), InVec, InIdx));
2530 }
2531
2532 // Utility for visitShuffleVector - Returns true if the mask is mask starting
2533 // from SIndx and increasing to the element length (undefs are allowed).
2534 static bool SequentialMask(SmallVectorImpl<int> &Mask, unsigned SIndx) {
2535   unsigned MaskNumElts = Mask.size();
2536   for (unsigned i = 0; i != MaskNumElts; ++i)
2537     if ((Mask[i] >= 0) && (Mask[i] != (int)(i + SIndx)))
2538       return false;
2539   return true;
2540 }
2541
2542 void SelectionDAGBuilder::visitShuffleVector(const User &I) {
2543   SmallVector<int, 8> Mask;
2544   SDValue Src1 = getValue(I.getOperand(0));
2545   SDValue Src2 = getValue(I.getOperand(1));
2546
2547   // Convert the ConstantVector mask operand into an array of ints, with -1
2548   // representing undef values.
2549   SmallVector<Constant*, 8> MaskElts;
2550   cast<Constant>(I.getOperand(2))->getVectorElements(MaskElts);
2551   unsigned MaskNumElts = MaskElts.size();
2552   for (unsigned i = 0; i != MaskNumElts; ++i) {
2553     if (isa<UndefValue>(MaskElts[i]))
2554       Mask.push_back(-1);
2555     else
2556       Mask.push_back(cast<ConstantInt>(MaskElts[i])->getSExtValue());
2557   }
2558
2559   EVT VT = TLI.getValueType(I.getType());
2560   EVT SrcVT = Src1.getValueType();
2561   unsigned SrcNumElts = SrcVT.getVectorNumElements();
2562
2563   if (SrcNumElts == MaskNumElts) {
2564     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2565                                       &Mask[0]));
2566     return;
2567   }
2568
2569   // Normalize the shuffle vector since mask and vector length don't match.
2570   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2571     // Mask is longer than the source vectors and is a multiple of the source
2572     // vectors.  We can use concatenate vector to make the mask and vectors
2573     // lengths match.
2574     if (SrcNumElts*2 == MaskNumElts && SequentialMask(Mask, 0)) {
2575       // The shuffle is concatenating two vectors together.
2576       setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurDebugLoc(),
2577                                VT, Src1, Src2));
2578       return;
2579     }
2580
2581     // Pad both vectors with undefs to make them the same length as the mask.
2582     unsigned NumConcat = MaskNumElts / SrcNumElts;
2583     bool Src1U = Src1.getOpcode() == ISD::UNDEF;
2584     bool Src2U = Src2.getOpcode() == ISD::UNDEF;
2585     SDValue UndefVal = DAG.getUNDEF(SrcVT);
2586
2587     SmallVector<SDValue, 8> MOps1(NumConcat, UndefVal);
2588     SmallVector<SDValue, 8> MOps2(NumConcat, UndefVal);
2589     MOps1[0] = Src1;
2590     MOps2[0] = Src2;
2591
2592     Src1 = Src1U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2593                                                   getCurDebugLoc(), VT,
2594                                                   &MOps1[0], NumConcat);
2595     Src2 = Src2U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
2596                                                   getCurDebugLoc(), VT,
2597                                                   &MOps2[0], NumConcat);
2598
2599     // Readjust mask for new input vector length.
2600     SmallVector<int, 8> MappedOps;
2601     for (unsigned i = 0; i != MaskNumElts; ++i) {
2602       int Idx = Mask[i];
2603       if (Idx < (int)SrcNumElts)
2604         MappedOps.push_back(Idx);
2605       else
2606         MappedOps.push_back(Idx + MaskNumElts - SrcNumElts);
2607     }
2608
2609     setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2610                                       &MappedOps[0]));
2611     return;
2612   }
2613
2614   if (SrcNumElts > MaskNumElts) {
2615     // Analyze the access pattern of the vector to see if we can extract
2616     // two subvectors and do the shuffle. The analysis is done by calculating
2617     // the range of elements the mask access on both vectors.
2618     int MinRange[2] = { SrcNumElts+1, SrcNumElts+1};
2619     int MaxRange[2] = {-1, -1};
2620
2621     for (unsigned i = 0; i != MaskNumElts; ++i) {
2622       int Idx = Mask[i];
2623       int Input = 0;
2624       if (Idx < 0)
2625         continue;
2626
2627       if (Idx >= (int)SrcNumElts) {
2628         Input = 1;
2629         Idx -= SrcNumElts;
2630       }
2631       if (Idx > MaxRange[Input])
2632         MaxRange[Input] = Idx;
2633       if (Idx < MinRange[Input])
2634         MinRange[Input] = Idx;
2635     }
2636
2637     // Check if the access is smaller than the vector size and can we find
2638     // a reasonable extract index.
2639     int RangeUse[2] = { 2, 2 };  // 0 = Unused, 1 = Extract, 2 = Can not
2640                                  // Extract.
2641     int StartIdx[2];  // StartIdx to extract from
2642     for (int Input=0; Input < 2; ++Input) {
2643       if (MinRange[Input] == (int)(SrcNumElts+1) && MaxRange[Input] == -1) {
2644         RangeUse[Input] = 0; // Unused
2645         StartIdx[Input] = 0;
2646       } else if (MaxRange[Input] - MinRange[Input] < (int)MaskNumElts) {
2647         // Fits within range but we should see if we can find a good
2648         // start index that is a multiple of the mask length.
2649         if (MaxRange[Input] < (int)MaskNumElts) {
2650           RangeUse[Input] = 1; // Extract from beginning of the vector
2651           StartIdx[Input] = 0;
2652         } else {
2653           StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2654           if (MaxRange[Input] - StartIdx[Input] < (int)MaskNumElts &&
2655               StartIdx[Input] + MaskNumElts < SrcNumElts)
2656             RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2657         }
2658       }
2659     }
2660
2661     if (RangeUse[0] == 0 && RangeUse[1] == 0) {
2662       setValue(&I, DAG.getUNDEF(VT)); // Vectors are not used.
2663       return;
2664     }
2665     else if (RangeUse[0] < 2 && RangeUse[1] < 2) {
2666       // Extract appropriate subvector and generate a vector shuffle
2667       for (int Input=0; Input < 2; ++Input) {
2668         SDValue &Src = Input == 0 ? Src1 : Src2;
2669         if (RangeUse[Input] == 0)
2670           Src = DAG.getUNDEF(VT);
2671         else
2672           Src = DAG.getNode(ISD::EXTRACT_SUBVECTOR, getCurDebugLoc(), VT,
2673                             Src, DAG.getIntPtrConstant(StartIdx[Input]));
2674       }
2675
2676       // Calculate new mask.
2677       SmallVector<int, 8> MappedOps;
2678       for (unsigned i = 0; i != MaskNumElts; ++i) {
2679         int Idx = Mask[i];
2680         if (Idx < 0)
2681           MappedOps.push_back(Idx);
2682         else if (Idx < (int)SrcNumElts)
2683           MappedOps.push_back(Idx - StartIdx[0]);
2684         else
2685           MappedOps.push_back(Idx - SrcNumElts - StartIdx[1] + MaskNumElts);
2686       }
2687
2688       setValue(&I, DAG.getVectorShuffle(VT, getCurDebugLoc(), Src1, Src2,
2689                                         &MappedOps[0]));
2690       return;
2691     }
2692   }
2693
2694   // We can't use either concat vectors or extract subvectors so fall back to
2695   // replacing the shuffle with extract and build vector.
2696   // to insert and build vector.
2697   EVT EltVT = VT.getVectorElementType();
2698   EVT PtrVT = TLI.getPointerTy();
2699   SmallVector<SDValue,8> Ops;
2700   for (unsigned i = 0; i != MaskNumElts; ++i) {
2701     if (Mask[i] < 0) {
2702       Ops.push_back(DAG.getUNDEF(EltVT));
2703     } else {
2704       int Idx = Mask[i];
2705       SDValue Res;
2706
2707       if (Idx < (int)SrcNumElts)
2708         Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2709                           EltVT, Src1, DAG.getConstant(Idx, PtrVT));
2710       else
2711         Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurDebugLoc(),
2712                           EltVT, Src2,
2713                           DAG.getConstant(Idx - SrcNumElts, PtrVT));
2714
2715       Ops.push_back(Res);
2716     }
2717   }
2718
2719   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, getCurDebugLoc(),
2720                            VT, &Ops[0], Ops.size()));
2721 }
2722
2723 void SelectionDAGBuilder::visitInsertValue(const InsertValueInst &I) {
2724   const Value *Op0 = I.getOperand(0);
2725   const Value *Op1 = I.getOperand(1);
2726   const Type *AggTy = I.getType();
2727   const Type *ValTy = Op1->getType();
2728   bool IntoUndef = isa<UndefValue>(Op0);
2729   bool FromUndef = isa<UndefValue>(Op1);
2730
2731   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2732                                             I.idx_begin(), I.idx_end());
2733
2734   SmallVector<EVT, 4> AggValueVTs;
2735   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2736   SmallVector<EVT, 4> ValValueVTs;
2737   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2738
2739   unsigned NumAggValues = AggValueVTs.size();
2740   unsigned NumValValues = ValValueVTs.size();
2741   SmallVector<SDValue, 4> Values(NumAggValues);
2742
2743   SDValue Agg = getValue(Op0);
2744   SDValue Val = getValue(Op1);
2745   unsigned i = 0;
2746   // Copy the beginning value(s) from the original aggregate.
2747   for (; i != LinearIndex; ++i)
2748     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2749                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2750   // Copy values from the inserted value(s).
2751   for (; i != LinearIndex + NumValValues; ++i)
2752     Values[i] = FromUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2753                 SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2754   // Copy remaining value(s) from the original aggregate.
2755   for (; i != NumAggValues; ++i)
2756     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
2757                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2758
2759   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2760                            DAG.getVTList(&AggValueVTs[0], NumAggValues),
2761                            &Values[0], NumAggValues));
2762 }
2763
2764 void SelectionDAGBuilder::visitExtractValue(const ExtractValueInst &I) {
2765   const Value *Op0 = I.getOperand(0);
2766   const Type *AggTy = Op0->getType();
2767   const Type *ValTy = I.getType();
2768   bool OutOfUndef = isa<UndefValue>(Op0);
2769
2770   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2771                                             I.idx_begin(), I.idx_end());
2772
2773   SmallVector<EVT, 4> ValValueVTs;
2774   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2775
2776   unsigned NumValValues = ValValueVTs.size();
2777   SmallVector<SDValue, 4> Values(NumValValues);
2778
2779   SDValue Agg = getValue(Op0);
2780   // Copy out the selected value(s).
2781   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2782     Values[i - LinearIndex] =
2783       OutOfUndef ?
2784         DAG.getUNDEF(Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2785         SDValue(Agg.getNode(), Agg.getResNo() + i);
2786
2787   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2788                            DAG.getVTList(&ValValueVTs[0], NumValValues),
2789                            &Values[0], NumValValues));
2790 }
2791
2792 void SelectionDAGBuilder::visitGetElementPtr(const User &I) {
2793   SDValue N = getValue(I.getOperand(0));
2794   const Type *Ty = I.getOperand(0)->getType();
2795
2796   for (GetElementPtrInst::const_op_iterator OI = I.op_begin()+1, E = I.op_end();
2797        OI != E; ++OI) {
2798     const Value *Idx = *OI;
2799     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2800       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2801       if (Field) {
2802         // N = N + Offset
2803         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2804         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2805                         DAG.getIntPtrConstant(Offset));
2806       }
2807
2808       Ty = StTy->getElementType(Field);
2809     } else {
2810       Ty = cast<SequentialType>(Ty)->getElementType();
2811
2812       // If this is a constant subscript, handle it quickly.
2813       if (const ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2814         if (CI->isZero()) continue;
2815         uint64_t Offs =
2816             TD->getTypeAllocSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2817         SDValue OffsVal;
2818         EVT PTy = TLI.getPointerTy();
2819         unsigned PtrBits = PTy.getSizeInBits();
2820         if (PtrBits < 64)
2821           OffsVal = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(),
2822                                 TLI.getPointerTy(),
2823                                 DAG.getConstant(Offs, MVT::i64));
2824         else
2825           OffsVal = DAG.getIntPtrConstant(Offs);
2826
2827         N = DAG.getNode(ISD::ADD, getCurDebugLoc(), N.getValueType(), N,
2828                         OffsVal);
2829         continue;
2830       }
2831
2832       // N = N + Idx * ElementSize;
2833       APInt ElementSize = APInt(TLI.getPointerTy().getSizeInBits(),
2834                                 TD->getTypeAllocSize(Ty));
2835       SDValue IdxN = getValue(Idx);
2836
2837       // If the index is smaller or larger than intptr_t, truncate or extend
2838       // it.
2839       IdxN = DAG.getSExtOrTrunc(IdxN, getCurDebugLoc(), N.getValueType());
2840
2841       // If this is a multiply by a power of two, turn it into a shl
2842       // immediately.  This is a very common case.
2843       if (ElementSize != 1) {
2844         if (ElementSize.isPowerOf2()) {
2845           unsigned Amt = ElementSize.logBase2();
2846           IdxN = DAG.getNode(ISD::SHL, getCurDebugLoc(),
2847                              N.getValueType(), IdxN,
2848                              DAG.getConstant(Amt, TLI.getPointerTy()));
2849         } else {
2850           SDValue Scale = DAG.getConstant(ElementSize, TLI.getPointerTy());
2851           IdxN = DAG.getNode(ISD::MUL, getCurDebugLoc(),
2852                              N.getValueType(), IdxN, Scale);
2853         }
2854       }
2855
2856       N = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2857                       N.getValueType(), N, IdxN);
2858     }
2859   }
2860
2861   setValue(&I, N);
2862 }
2863
2864 void SelectionDAGBuilder::visitAlloca(const AllocaInst &I) {
2865   // If this is a fixed sized alloca in the entry block of the function,
2866   // allocate it statically on the stack.
2867   if (FuncInfo.StaticAllocaMap.count(&I))
2868     return;   // getValue will auto-populate this.
2869
2870   const Type *Ty = I.getAllocatedType();
2871   uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
2872   unsigned Align =
2873     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2874              I.getAlignment());
2875
2876   SDValue AllocSize = getValue(I.getArraySize());
2877
2878   EVT IntPtr = TLI.getPointerTy();
2879   if (AllocSize.getValueType() != IntPtr)
2880     AllocSize = DAG.getZExtOrTrunc(AllocSize, getCurDebugLoc(), IntPtr);
2881
2882   AllocSize = DAG.getNode(ISD::MUL, getCurDebugLoc(), IntPtr,
2883                           AllocSize,
2884                           DAG.getConstant(TySize, IntPtr));
2885
2886   // Handle alignment.  If the requested alignment is less than or equal to
2887   // the stack alignment, ignore it.  If the size is greater than or equal to
2888   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2889   unsigned StackAlign = TM.getFrameInfo()->getStackAlignment();
2890   if (Align <= StackAlign)
2891     Align = 0;
2892
2893   // Round the size of the allocation up to the stack alignment size
2894   // by add SA-1 to the size.
2895   AllocSize = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2896                           AllocSize.getValueType(), AllocSize,
2897                           DAG.getIntPtrConstant(StackAlign-1));
2898
2899   // Mask out the low bits for alignment purposes.
2900   AllocSize = DAG.getNode(ISD::AND, getCurDebugLoc(),
2901                           AllocSize.getValueType(), AllocSize,
2902                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2903
2904   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
2905   SDVTList VTs = DAG.getVTList(AllocSize.getValueType(), MVT::Other);
2906   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, getCurDebugLoc(),
2907                             VTs, Ops, 3);
2908   setValue(&I, DSA);
2909   DAG.setRoot(DSA.getValue(1));
2910
2911   // Inform the Frame Information that we have just allocated a variable-sized
2912   // object.
2913   FuncInfo.MF->getFrameInfo()->CreateVariableSizedObject(Align ? Align : 1);
2914 }
2915
2916 void SelectionDAGBuilder::visitLoad(const LoadInst &I) {
2917   const Value *SV = I.getOperand(0);
2918   SDValue Ptr = getValue(SV);
2919
2920   const Type *Ty = I.getType();
2921
2922   bool isVolatile = I.isVolatile();
2923   bool isNonTemporal = I.getMetadata("nontemporal") != 0;
2924   unsigned Alignment = I.getAlignment();
2925
2926   SmallVector<EVT, 4> ValueVTs;
2927   SmallVector<uint64_t, 4> Offsets;
2928   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
2929   unsigned NumValues = ValueVTs.size();
2930   if (NumValues == 0)
2931     return;
2932
2933   SDValue Root;
2934   bool ConstantMemory = false;
2935   if (I.isVolatile())
2936     // Serialize volatile loads with other side effects.
2937     Root = getRoot();
2938   else if (AA->pointsToConstantMemory(SV)) {
2939     // Do not serialize (non-volatile) loads of constant memory with anything.
2940     Root = DAG.getEntryNode();
2941     ConstantMemory = true;
2942   } else {
2943     // Do not serialize non-volatile loads against each other.
2944     Root = DAG.getRoot();
2945   }
2946
2947   SmallVector<SDValue, 4> Values(NumValues);
2948   SmallVector<SDValue, 4> Chains(NumValues);
2949   EVT PtrVT = Ptr.getValueType();
2950   for (unsigned i = 0; i != NumValues; ++i) {
2951     SDValue A = DAG.getNode(ISD::ADD, getCurDebugLoc(),
2952                             PtrVT, Ptr,
2953                             DAG.getConstant(Offsets[i], PtrVT));
2954     SDValue L = DAG.getLoad(ValueVTs[i], getCurDebugLoc(), Root,
2955                             A, MachinePointerInfo(SV, Offsets[i]), isVolatile, 
2956                             isNonTemporal, Alignment);
2957
2958     Values[i] = L;
2959     Chains[i] = L.getValue(1);
2960   }
2961
2962   if (!ConstantMemory) {
2963     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
2964                                 MVT::Other, &Chains[0], NumValues);
2965     if (isVolatile)
2966       DAG.setRoot(Chain);
2967     else
2968       PendingLoads.push_back(Chain);
2969   }
2970
2971   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
2972                            DAG.getVTList(&ValueVTs[0], NumValues),
2973                            &Values[0], NumValues));
2974 }
2975
2976 void SelectionDAGBuilder::visitStore(const StoreInst &I) {
2977   const Value *SrcV = I.getOperand(0);
2978   const Value *PtrV = I.getOperand(1);
2979
2980   SmallVector<EVT, 4> ValueVTs;
2981   SmallVector<uint64_t, 4> Offsets;
2982   ComputeValueVTs(TLI, SrcV->getType(), ValueVTs, &Offsets);
2983   unsigned NumValues = ValueVTs.size();
2984   if (NumValues == 0)
2985     return;
2986
2987   // Get the lowered operands. Note that we do this after
2988   // checking if NumResults is zero, because with zero results
2989   // the operands won't have values in the map.
2990   SDValue Src = getValue(SrcV);
2991   SDValue Ptr = getValue(PtrV);
2992
2993   SDValue Root = getRoot();
2994   SmallVector<SDValue, 4> Chains(NumValues);
2995   EVT PtrVT = Ptr.getValueType();
2996   bool isVolatile = I.isVolatile();
2997   bool isNonTemporal = I.getMetadata("nontemporal") != 0;
2998   unsigned Alignment = I.getAlignment();
2999
3000   for (unsigned i = 0; i != NumValues; ++i) {
3001     SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(), PtrVT, Ptr,
3002                               DAG.getConstant(Offsets[i], PtrVT));
3003     Chains[i] = DAG.getStore(Root, getCurDebugLoc(),
3004                              SDValue(Src.getNode(), Src.getResNo() + i),
3005                              Add, MachinePointerInfo(PtrV, Offsets[i]),
3006                              isVolatile, isNonTemporal, Alignment);
3007   }
3008
3009   DAG.setRoot(DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
3010                           MVT::Other, &Chains[0], NumValues));
3011 }
3012
3013 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
3014 /// node.
3015 void SelectionDAGBuilder::visitTargetIntrinsic(const CallInst &I,
3016                                                unsigned Intrinsic) {
3017   bool HasChain = !I.doesNotAccessMemory();
3018   bool OnlyLoad = HasChain && I.onlyReadsMemory();
3019
3020   // Build the operand list.
3021   SmallVector<SDValue, 8> Ops;
3022   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
3023     if (OnlyLoad) {
3024       // We don't need to serialize loads against other loads.
3025       Ops.push_back(DAG.getRoot());
3026     } else {
3027       Ops.push_back(getRoot());
3028     }
3029   }
3030
3031   // Info is set by getTgtMemInstrinsic
3032   TargetLowering::IntrinsicInfo Info;
3033   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
3034
3035   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
3036   if (!IsTgtIntrinsic || Info.opc == ISD::INTRINSIC_VOID ||
3037       Info.opc == ISD::INTRINSIC_W_CHAIN)
3038     Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
3039
3040   // Add all operands of the call to the operand list.
3041   for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
3042     SDValue Op = getValue(I.getArgOperand(i));
3043     assert(TLI.isTypeLegal(Op.getValueType()) &&
3044            "Intrinsic uses a non-legal type?");
3045     Ops.push_back(Op);
3046   }
3047
3048   SmallVector<EVT, 4> ValueVTs;
3049   ComputeValueVTs(TLI, I.getType(), ValueVTs);
3050 #ifndef NDEBUG
3051   for (unsigned Val = 0, E = ValueVTs.size(); Val != E; ++Val) {
3052     assert(TLI.isTypeLegal(ValueVTs[Val]) &&
3053            "Intrinsic uses a non-legal type?");
3054   }
3055 #endif // NDEBUG
3056
3057   if (HasChain)
3058     ValueVTs.push_back(MVT::Other);
3059
3060   SDVTList VTs = DAG.getVTList(ValueVTs.data(), ValueVTs.size());
3061
3062   // Create the node.
3063   SDValue Result;
3064   if (IsTgtIntrinsic) {
3065     // This is target intrinsic that touches memory
3066     Result = DAG.getMemIntrinsicNode(Info.opc, getCurDebugLoc(),
3067                                      VTs, &Ops[0], Ops.size(),
3068                                      Info.memVT,
3069                                    MachinePointerInfo(Info.ptrVal, Info.offset),
3070                                      Info.align, Info.vol,
3071                                      Info.readMem, Info.writeMem);
3072   } else if (!HasChain) {
3073     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurDebugLoc(),
3074                          VTs, &Ops[0], Ops.size());
3075   } else if (!I.getType()->isVoidTy()) {
3076     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurDebugLoc(),
3077                          VTs, &Ops[0], Ops.size());
3078   } else {
3079     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurDebugLoc(),
3080                          VTs, &Ops[0], Ops.size());
3081   }
3082
3083   if (HasChain) {
3084     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
3085     if (OnlyLoad)
3086       PendingLoads.push_back(Chain);
3087     else
3088       DAG.setRoot(Chain);
3089   }
3090
3091   if (!I.getType()->isVoidTy()) {
3092     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
3093       EVT VT = TLI.getValueType(PTy);
3094       Result = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(), VT, Result);
3095     }
3096
3097     setValue(&I, Result);
3098   }
3099 }
3100
3101 /// GetSignificand - Get the significand and build it into a floating-point
3102 /// number with exponent of 1:
3103 ///
3104 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3105 ///
3106 /// where Op is the hexidecimal representation of floating point value.
3107 static SDValue
3108 GetSignificand(SelectionDAG &DAG, SDValue Op, DebugLoc dl) {
3109   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3110                            DAG.getConstant(0x007fffff, MVT::i32));
3111   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3112                            DAG.getConstant(0x3f800000, MVT::i32));
3113   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t2);
3114 }
3115
3116 /// GetExponent - Get the exponent:
3117 ///
3118 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3119 ///
3120 /// where Op is the hexidecimal representation of floating point value.
3121 static SDValue
3122 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3123             DebugLoc dl) {
3124   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3125                            DAG.getConstant(0x7f800000, MVT::i32));
3126   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3127                            DAG.getConstant(23, TLI.getPointerTy()));
3128   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3129                            DAG.getConstant(127, MVT::i32));
3130   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3131 }
3132
3133 /// getF32Constant - Get 32-bit floating point constant.
3134 static SDValue
3135 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
3136   return DAG.getConstantFP(APFloat(APInt(32, Flt)), MVT::f32);
3137 }
3138
3139 /// Inlined utility function to implement binary input atomic intrinsics for
3140 /// visitIntrinsicCall: I is a call instruction
3141 ///                     Op is the associated NodeType for I
3142 const char *
3143 SelectionDAGBuilder::implVisitBinaryAtomic(const CallInst& I,
3144                                            ISD::NodeType Op) {
3145   SDValue Root = getRoot();
3146   SDValue L =
3147     DAG.getAtomic(Op, getCurDebugLoc(),
3148                   getValue(I.getArgOperand(1)).getValueType().getSimpleVT(),
3149                   Root,
3150                   getValue(I.getArgOperand(0)),
3151                   getValue(I.getArgOperand(1)),
3152                   I.getArgOperand(0));
3153   setValue(&I, L);
3154   DAG.setRoot(L.getValue(1));
3155   return 0;
3156 }
3157
3158 // implVisitAluOverflow - Lower arithmetic overflow instrinsics.
3159 const char *
3160 SelectionDAGBuilder::implVisitAluOverflow(const CallInst &I, ISD::NodeType Op) {
3161   SDValue Op1 = getValue(I.getArgOperand(0));
3162   SDValue Op2 = getValue(I.getArgOperand(1));
3163
3164   SDVTList VTs = DAG.getVTList(Op1.getValueType(), MVT::i1);
3165   setValue(&I, DAG.getNode(Op, getCurDebugLoc(), VTs, Op1, Op2));
3166   return 0;
3167 }
3168
3169 /// visitExp - Lower an exp intrinsic. Handles the special sequences for
3170 /// limited-precision mode.
3171 void
3172 SelectionDAGBuilder::visitExp(const CallInst &I) {
3173   SDValue result;
3174   DebugLoc dl = getCurDebugLoc();
3175
3176   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3177       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3178     SDValue Op = getValue(I.getArgOperand(0));
3179
3180     // Put the exponent in the right bit position for later addition to the
3181     // final result:
3182     //
3183     //   #define LOG2OFe 1.4426950f
3184     //   IntegerPartOfX = ((int32_t)(X * LOG2OFe));
3185     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3186                              getF32Constant(DAG, 0x3fb8aa3b));
3187     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3188
3189     //   FractionalPartOfX = (X * LOG2OFe) - (float)IntegerPartOfX;
3190     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3191     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3192
3193     //   IntegerPartOfX <<= 23;
3194     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3195                                  DAG.getConstant(23, TLI.getPointerTy()));
3196
3197     if (LimitFloatPrecision <= 6) {
3198       // For floating-point precision of 6:
3199       //
3200       //   TwoToFractionalPartOfX =
3201       //     0.997535578f +
3202       //       (0.735607626f + 0.252464424f * x) * x;
3203       //
3204       // error 0.0144103317, which is 6 bits
3205       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3206                                getF32Constant(DAG, 0x3e814304));
3207       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3208                                getF32Constant(DAG, 0x3f3c50c8));
3209       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3210       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3211                                getF32Constant(DAG, 0x3f7f5e7e));
3212       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t5);
3213
3214       // Add the exponent into the result in integer domain.
3215       SDValue t6 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3216                                TwoToFracPartOfX, IntegerPartOfX);
3217
3218       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t6);
3219     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3220       // For floating-point precision of 12:
3221       //
3222       //   TwoToFractionalPartOfX =
3223       //     0.999892986f +
3224       //       (0.696457318f +
3225       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3226       //
3227       // 0.000107046256 error, which is 13 to 14 bits
3228       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3229                                getF32Constant(DAG, 0x3da235e3));
3230       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3231                                getF32Constant(DAG, 0x3e65b8f3));
3232       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3233       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3234                                getF32Constant(DAG, 0x3f324b07));
3235       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3236       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3237                                getF32Constant(DAG, 0x3f7ff8fd));
3238       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,MVT::i32, t7);
3239
3240       // Add the exponent into the result in integer domain.
3241       SDValue t8 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3242                                TwoToFracPartOfX, IntegerPartOfX);
3243
3244       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t8);
3245     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3246       // For floating-point precision of 18:
3247       //
3248       //   TwoToFractionalPartOfX =
3249       //     0.999999982f +
3250       //       (0.693148872f +
3251       //         (0.240227044f +
3252       //           (0.554906021e-1f +
3253       //             (0.961591928e-2f +
3254       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3255       //
3256       // error 2.47208000*10^(-7), which is better than 18 bits
3257       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3258                                getF32Constant(DAG, 0x3924b03e));
3259       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3260                                getF32Constant(DAG, 0x3ab24b87));
3261       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3262       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3263                                getF32Constant(DAG, 0x3c1d8c17));
3264       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3265       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3266                                getF32Constant(DAG, 0x3d634a1d));
3267       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3268       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3269                                getF32Constant(DAG, 0x3e75fe14));
3270       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3271       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3272                                 getF32Constant(DAG, 0x3f317234));
3273       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3274       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3275                                 getF32Constant(DAG, 0x3f800000));
3276       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, dl,
3277                                              MVT::i32, t13);
3278
3279       // Add the exponent into the result in integer domain.
3280       SDValue t14 = DAG.getNode(ISD::ADD, dl, MVT::i32,
3281                                 TwoToFracPartOfX, IntegerPartOfX);
3282
3283       result = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, t14);
3284     }
3285   } else {
3286     // No special expansion.
3287     result = DAG.getNode(ISD::FEXP, dl,
3288                          getValue(I.getArgOperand(0)).getValueType(),
3289                          getValue(I.getArgOperand(0)));
3290   }
3291
3292   setValue(&I, result);
3293 }
3294
3295 /// visitLog - Lower a log intrinsic. Handles the special sequences for
3296 /// limited-precision mode.
3297 void
3298 SelectionDAGBuilder::visitLog(const CallInst &I) {
3299   SDValue result;
3300   DebugLoc dl = getCurDebugLoc();
3301
3302   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3303       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3304     SDValue Op = getValue(I.getArgOperand(0));
3305     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3306
3307     // Scale the exponent by log(2) [0.69314718f].
3308     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3309     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3310                                         getF32Constant(DAG, 0x3f317218));
3311
3312     // Get the significand and build it into a floating-point number with
3313     // exponent of 1.
3314     SDValue X = GetSignificand(DAG, Op1, dl);
3315
3316     if (LimitFloatPrecision <= 6) {
3317       // For floating-point precision of 6:
3318       //
3319       //   LogofMantissa =
3320       //     -1.1609546f +
3321       //       (1.4034025f - 0.23903021f * x) * x;
3322       //
3323       // error 0.0034276066, which is better than 8 bits
3324       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3325                                getF32Constant(DAG, 0xbe74c456));
3326       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3327                                getF32Constant(DAG, 0x3fb3a2b1));
3328       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3329       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3330                                           getF32Constant(DAG, 0x3f949a29));
3331
3332       result = DAG.getNode(ISD::FADD, dl,
3333                            MVT::f32, LogOfExponent, LogOfMantissa);
3334     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3335       // For floating-point precision of 12:
3336       //
3337       //   LogOfMantissa =
3338       //     -1.7417939f +
3339       //       (2.8212026f +
3340       //         (-1.4699568f +
3341       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3342       //
3343       // error 0.000061011436, which is 14 bits
3344       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3345                                getF32Constant(DAG, 0xbd67b6d6));
3346       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3347                                getF32Constant(DAG, 0x3ee4f4b8));
3348       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3349       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3350                                getF32Constant(DAG, 0x3fbc278b));
3351       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3352       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3353                                getF32Constant(DAG, 0x40348e95));
3354       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3355       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3356                                           getF32Constant(DAG, 0x3fdef31a));
3357
3358       result = DAG.getNode(ISD::FADD, dl,
3359                            MVT::f32, LogOfExponent, LogOfMantissa);
3360     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3361       // For floating-point precision of 18:
3362       //
3363       //   LogOfMantissa =
3364       //     -2.1072184f +
3365       //       (4.2372794f +
3366       //         (-3.7029485f +
3367       //           (2.2781945f +
3368       //             (-0.87823314f +
3369       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3370       //
3371       // error 0.0000023660568, which is better than 18 bits
3372       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3373                                getF32Constant(DAG, 0xbc91e5ac));
3374       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3375                                getF32Constant(DAG, 0x3e4350aa));
3376       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3377       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3378                                getF32Constant(DAG, 0x3f60d3e3));
3379       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3380       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3381                                getF32Constant(DAG, 0x4011cdf0));
3382       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3383       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3384                                getF32Constant(DAG, 0x406cfd1c));
3385       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3386       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3387                                getF32Constant(DAG, 0x408797cb));
3388       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3389       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3390                                           getF32Constant(DAG, 0x4006dcab));
3391
3392       result = DAG.getNode(ISD::FADD, dl,
3393                            MVT::f32, LogOfExponent, LogOfMantissa);
3394     }
3395   } else {
3396     // No special expansion.
3397     result = DAG.getNode(ISD::FLOG, dl,
3398                          getValue(I.getArgOperand(0)).getValueType(),
3399                          getValue(I.getArgOperand(0)));
3400   }
3401
3402   setValue(&I, result);
3403 }
3404
3405 /// visitLog2 - Lower a log2 intrinsic. Handles the special sequences for
3406 /// limited-precision mode.
3407 void
3408 SelectionDAGBuilder::visitLog2(const CallInst &I) {
3409   SDValue result;
3410   DebugLoc dl = getCurDebugLoc();
3411
3412   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3413       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3414     SDValue Op = getValue(I.getArgOperand(0));
3415     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3416
3417     // Get the exponent.
3418     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
3419
3420     // Get the significand and build it into a floating-point number with
3421     // exponent of 1.
3422     SDValue X = GetSignificand(DAG, Op1, dl);
3423
3424     // Different possible minimax approximations of significand in
3425     // floating-point for various degrees of accuracy over [1,2].
3426     if (LimitFloatPrecision <= 6) {
3427       // For floating-point precision of 6:
3428       //
3429       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3430       //
3431       // error 0.0049451742, which is more than 7 bits
3432       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3433                                getF32Constant(DAG, 0xbeb08fe0));
3434       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3435                                getF32Constant(DAG, 0x40019463));
3436       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3437       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3438                                            getF32Constant(DAG, 0x3fd6633d));
3439
3440       result = DAG.getNode(ISD::FADD, dl,
3441                            MVT::f32, LogOfExponent, Log2ofMantissa);
3442     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3443       // For floating-point precision of 12:
3444       //
3445       //   Log2ofMantissa =
3446       //     -2.51285454f +
3447       //       (4.07009056f +
3448       //         (-2.12067489f +
3449       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3450       //
3451       // error 0.0000876136000, which is better than 13 bits
3452       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3453                                getF32Constant(DAG, 0xbda7262e));
3454       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3455                                getF32Constant(DAG, 0x3f25280b));
3456       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3457       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3458                                getF32Constant(DAG, 0x4007b923));
3459       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3460       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3461                                getF32Constant(DAG, 0x40823e2f));
3462       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3463       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3464                                            getF32Constant(DAG, 0x4020d29c));
3465
3466       result = DAG.getNode(ISD::FADD, dl,
3467                            MVT::f32, LogOfExponent, Log2ofMantissa);
3468     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3469       // For floating-point precision of 18:
3470       //
3471       //   Log2ofMantissa =
3472       //     -3.0400495f +
3473       //       (6.1129976f +
3474       //         (-5.3420409f +
3475       //           (3.2865683f +
3476       //             (-1.2669343f +
3477       //               (0.27515199f -
3478       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3479       //
3480       // error 0.0000018516, which is better than 18 bits
3481       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3482                                getF32Constant(DAG, 0xbcd2769e));
3483       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3484                                getF32Constant(DAG, 0x3e8ce0b9));
3485       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3486       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3487                                getF32Constant(DAG, 0x3fa22ae7));
3488       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3489       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3490                                getF32Constant(DAG, 0x40525723));
3491       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3492       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
3493                                getF32Constant(DAG, 0x40aaf200));
3494       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3495       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3496                                getF32Constant(DAG, 0x40c39dad));
3497       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3498       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
3499                                            getF32Constant(DAG, 0x4042902c));
3500
3501       result = DAG.getNode(ISD::FADD, dl,
3502                            MVT::f32, LogOfExponent, Log2ofMantissa);
3503     }
3504   } else {
3505     // No special expansion.
3506     result = DAG.getNode(ISD::FLOG2, dl,
3507                          getValue(I.getArgOperand(0)).getValueType(),
3508                          getValue(I.getArgOperand(0)));
3509   }
3510
3511   setValue(&I, result);
3512 }
3513
3514 /// visitLog10 - Lower a log10 intrinsic. Handles the special sequences for
3515 /// limited-precision mode.
3516 void
3517 SelectionDAGBuilder::visitLog10(const CallInst &I) {
3518   SDValue result;
3519   DebugLoc dl = getCurDebugLoc();
3520
3521   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3522       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3523     SDValue Op = getValue(I.getArgOperand(0));
3524     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
3525
3526     // Scale the exponent by log10(2) [0.30102999f].
3527     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
3528     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
3529                                         getF32Constant(DAG, 0x3e9a209a));
3530
3531     // Get the significand and build it into a floating-point number with
3532     // exponent of 1.
3533     SDValue X = GetSignificand(DAG, Op1, dl);
3534
3535     if (LimitFloatPrecision <= 6) {
3536       // For floating-point precision of 6:
3537       //
3538       //   Log10ofMantissa =
3539       //     -0.50419619f +
3540       //       (0.60948995f - 0.10380950f * x) * x;
3541       //
3542       // error 0.0014886165, which is 6 bits
3543       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3544                                getF32Constant(DAG, 0xbdd49a13));
3545       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
3546                                getF32Constant(DAG, 0x3f1c0789));
3547       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3548       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
3549                                             getF32Constant(DAG, 0x3f011300));
3550
3551       result = DAG.getNode(ISD::FADD, dl,
3552                            MVT::f32, LogOfExponent, Log10ofMantissa);
3553     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3554       // For floating-point precision of 12:
3555       //
3556       //   Log10ofMantissa =
3557       //     -0.64831180f +
3558       //       (0.91751397f +
3559       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3560       //
3561       // error 0.00019228036, which is better than 12 bits
3562       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3563                                getF32Constant(DAG, 0x3d431f31));
3564       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3565                                getF32Constant(DAG, 0x3ea21fb2));
3566       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3567       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3568                                getF32Constant(DAG, 0x3f6ae232));
3569       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3570       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3571                                             getF32Constant(DAG, 0x3f25f7c3));
3572
3573       result = DAG.getNode(ISD::FADD, dl,
3574                            MVT::f32, LogOfExponent, Log10ofMantissa);
3575     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3576       // For floating-point precision of 18:
3577       //
3578       //   Log10ofMantissa =
3579       //     -0.84299375f +
3580       //       (1.5327582f +
3581       //         (-1.0688956f +
3582       //           (0.49102474f +
3583       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3584       //
3585       // error 0.0000037995730, which is better than 18 bits
3586       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3587                                getF32Constant(DAG, 0x3c5d51ce));
3588       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
3589                                getF32Constant(DAG, 0x3e00685a));
3590       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
3591       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3592                                getF32Constant(DAG, 0x3efb6798));
3593       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3594       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
3595                                getF32Constant(DAG, 0x3f88d192));
3596       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3597       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3598                                getF32Constant(DAG, 0x3fc4316c));
3599       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3600       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
3601                                             getF32Constant(DAG, 0x3f57ce70));
3602
3603       result = DAG.getNode(ISD::FADD, dl,
3604                            MVT::f32, LogOfExponent, Log10ofMantissa);
3605     }
3606   } else {
3607     // No special expansion.
3608     result = DAG.getNode(ISD::FLOG10, dl,
3609                          getValue(I.getArgOperand(0)).getValueType(),
3610                          getValue(I.getArgOperand(0)));
3611   }
3612
3613   setValue(&I, result);
3614 }
3615
3616 /// visitExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3617 /// limited-precision mode.
3618 void
3619 SelectionDAGBuilder::visitExp2(const CallInst &I) {
3620   SDValue result;
3621   DebugLoc dl = getCurDebugLoc();
3622
3623   if (getValue(I.getArgOperand(0)).getValueType() == MVT::f32 &&
3624       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3625     SDValue Op = getValue(I.getArgOperand(0));
3626
3627     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, Op);
3628
3629     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3630     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3631     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, Op, t1);
3632
3633     //   IntegerPartOfX <<= 23;
3634     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3635                                  DAG.getConstant(23, TLI.getPointerTy()));
3636
3637     if (LimitFloatPrecision <= 6) {
3638       // For floating-point precision of 6:
3639       //
3640       //   TwoToFractionalPartOfX =
3641       //     0.997535578f +
3642       //       (0.735607626f + 0.252464424f * x) * x;
3643       //
3644       // error 0.0144103317, which is 6 bits
3645       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3646                                getF32Constant(DAG, 0x3e814304));
3647       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3648                                getF32Constant(DAG, 0x3f3c50c8));
3649       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3650       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3651                                getF32Constant(DAG, 0x3f7f5e7e));
3652       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3653       SDValue TwoToFractionalPartOfX =
3654         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3655
3656       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3657                            MVT::f32, TwoToFractionalPartOfX);
3658     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3659       // For floating-point precision of 12:
3660       //
3661       //   TwoToFractionalPartOfX =
3662       //     0.999892986f +
3663       //       (0.696457318f +
3664       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3665       //
3666       // error 0.000107046256, which is 13 to 14 bits
3667       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3668                                getF32Constant(DAG, 0x3da235e3));
3669       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3670                                getF32Constant(DAG, 0x3e65b8f3));
3671       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3672       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3673                                getF32Constant(DAG, 0x3f324b07));
3674       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3675       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3676                                getF32Constant(DAG, 0x3f7ff8fd));
3677       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3678       SDValue TwoToFractionalPartOfX =
3679         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3680
3681       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3682                            MVT::f32, TwoToFractionalPartOfX);
3683     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3684       // For floating-point precision of 18:
3685       //
3686       //   TwoToFractionalPartOfX =
3687       //     0.999999982f +
3688       //       (0.693148872f +
3689       //         (0.240227044f +
3690       //           (0.554906021e-1f +
3691       //             (0.961591928e-2f +
3692       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3693       // error 2.47208000*10^(-7), which is better than 18 bits
3694       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3695                                getF32Constant(DAG, 0x3924b03e));
3696       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3697                                getF32Constant(DAG, 0x3ab24b87));
3698       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3699       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3700                                getF32Constant(DAG, 0x3c1d8c17));
3701       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3702       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3703                                getF32Constant(DAG, 0x3d634a1d));
3704       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3705       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3706                                getF32Constant(DAG, 0x3e75fe14));
3707       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3708       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3709                                 getF32Constant(DAG, 0x3f317234));
3710       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3711       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3712                                 getF32Constant(DAG, 0x3f800000));
3713       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3714       SDValue TwoToFractionalPartOfX =
3715         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3716
3717       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3718                            MVT::f32, TwoToFractionalPartOfX);
3719     }
3720   } else {
3721     // No special expansion.
3722     result = DAG.getNode(ISD::FEXP2, dl,
3723                          getValue(I.getArgOperand(0)).getValueType(),
3724                          getValue(I.getArgOperand(0)));
3725   }
3726
3727   setValue(&I, result);
3728 }
3729
3730 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3731 /// limited-precision mode with x == 10.0f.
3732 void
3733 SelectionDAGBuilder::visitPow(const CallInst &I) {
3734   SDValue result;
3735   const Value *Val = I.getArgOperand(0);
3736   DebugLoc dl = getCurDebugLoc();
3737   bool IsExp10 = false;
3738
3739   if (getValue(Val).getValueType() == MVT::f32 &&
3740       getValue(I.getArgOperand(1)).getValueType() == MVT::f32 &&
3741       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3742     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(Val))) {
3743       if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
3744         APFloat Ten(10.0f);
3745         IsExp10 = CFP->getValueAPF().bitwiseIsEqual(Ten);
3746       }
3747     }
3748   }
3749
3750   if (IsExp10 && LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3751     SDValue Op = getValue(I.getArgOperand(1));
3752
3753     // Put the exponent in the right bit position for later addition to the
3754     // final result:
3755     //
3756     //   #define LOG2OF10 3.3219281f
3757     //   IntegerPartOfX = (int32_t)(x * LOG2OF10);
3758     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
3759                              getF32Constant(DAG, 0x40549a78));
3760     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3761
3762     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3763     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3764     SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3765
3766     //   IntegerPartOfX <<= 23;
3767     IntegerPartOfX = DAG.getNode(ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3768                                  DAG.getConstant(23, TLI.getPointerTy()));
3769
3770     if (LimitFloatPrecision <= 6) {
3771       // For floating-point precision of 6:
3772       //
3773       //   twoToFractionalPartOfX =
3774       //     0.997535578f +
3775       //       (0.735607626f + 0.252464424f * x) * x;
3776       //
3777       // error 0.0144103317, which is 6 bits
3778       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3779                                getF32Constant(DAG, 0x3e814304));
3780       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3781                                getF32Constant(DAG, 0x3f3c50c8));
3782       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3783       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3784                                getF32Constant(DAG, 0x3f7f5e7e));
3785       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t5);
3786       SDValue TwoToFractionalPartOfX =
3787         DAG.getNode(ISD::ADD, dl, MVT::i32, t6, IntegerPartOfX);
3788
3789       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3790                            MVT::f32, TwoToFractionalPartOfX);
3791     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3792       // For floating-point precision of 12:
3793       //
3794       //   TwoToFractionalPartOfX =
3795       //     0.999892986f +
3796       //       (0.696457318f +
3797       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3798       //
3799       // error 0.000107046256, which is 13 to 14 bits
3800       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3801                                getF32Constant(DAG, 0x3da235e3));
3802       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3803                                getF32Constant(DAG, 0x3e65b8f3));
3804       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3805       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3806                                getF32Constant(DAG, 0x3f324b07));
3807       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3808       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3809                                getF32Constant(DAG, 0x3f7ff8fd));
3810       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t7);
3811       SDValue TwoToFractionalPartOfX =
3812         DAG.getNode(ISD::ADD, dl, MVT::i32, t8, IntegerPartOfX);
3813
3814       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3815                            MVT::f32, TwoToFractionalPartOfX);
3816     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3817       // For floating-point precision of 18:
3818       //
3819       //   TwoToFractionalPartOfX =
3820       //     0.999999982f +
3821       //       (0.693148872f +
3822       //         (0.240227044f +
3823       //           (0.554906021e-1f +
3824       //             (0.961591928e-2f +
3825       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3826       // error 2.47208000*10^(-7), which is better than 18 bits
3827       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3828                                getF32Constant(DAG, 0x3924b03e));
3829       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3830                                getF32Constant(DAG, 0x3ab24b87));
3831       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3832       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3833                                getF32Constant(DAG, 0x3c1d8c17));
3834       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3835       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3836                                getF32Constant(DAG, 0x3d634a1d));
3837       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
3838       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
3839                                getF32Constant(DAG, 0x3e75fe14));
3840       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
3841       SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
3842                                 getF32Constant(DAG, 0x3f317234));
3843       SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
3844       SDValue t13 = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
3845                                 getF32Constant(DAG, 0x3f800000));
3846       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, t13);
3847       SDValue TwoToFractionalPartOfX =
3848         DAG.getNode(ISD::ADD, dl, MVT::i32, t14, IntegerPartOfX);
3849
3850       result = DAG.getNode(ISD::BIT_CONVERT, dl,
3851                            MVT::f32, TwoToFractionalPartOfX);
3852     }
3853   } else {
3854     // No special expansion.
3855     result = DAG.getNode(ISD::FPOW, dl,
3856                          getValue(I.getArgOperand(0)).getValueType(),
3857                          getValue(I.getArgOperand(0)),
3858                          getValue(I.getArgOperand(1)));
3859   }
3860
3861   setValue(&I, result);
3862 }
3863
3864
3865 /// ExpandPowI - Expand a llvm.powi intrinsic.
3866 static SDValue ExpandPowI(DebugLoc DL, SDValue LHS, SDValue RHS,
3867                           SelectionDAG &DAG) {
3868   // If RHS is a constant, we can expand this out to a multiplication tree,
3869   // otherwise we end up lowering to a call to __powidf2 (for example).  When
3870   // optimizing for size, we only want to do this if the expansion would produce
3871   // a small number of multiplies, otherwise we do the full expansion.
3872   if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3873     // Get the exponent as a positive value.
3874     unsigned Val = RHSC->getSExtValue();
3875     if ((int)Val < 0) Val = -Val;
3876
3877     // powi(x, 0) -> 1.0
3878     if (Val == 0)
3879       return DAG.getConstantFP(1.0, LHS.getValueType());
3880
3881     const Function *F = DAG.getMachineFunction().getFunction();
3882     if (!F->hasFnAttr(Attribute::OptimizeForSize) ||
3883         // If optimizing for size, don't insert too many multiplies.  This
3884         // inserts up to 5 multiplies.
3885         CountPopulation_32(Val)+Log2_32(Val) < 7) {
3886       // We use the simple binary decomposition method to generate the multiply
3887       // sequence.  There are more optimal ways to do this (for example,
3888       // powi(x,15) generates one more multiply than it should), but this has
3889       // the benefit of being both really simple and much better than a libcall.
3890       SDValue Res;  // Logically starts equal to 1.0
3891       SDValue CurSquare = LHS;
3892       while (Val) {
3893         if (Val & 1) {
3894           if (Res.getNode())
3895             Res = DAG.getNode(ISD::FMUL, DL,Res.getValueType(), Res, CurSquare);
3896           else
3897             Res = CurSquare;  // 1.0*CurSquare.
3898         }
3899
3900         CurSquare = DAG.getNode(ISD::FMUL, DL, CurSquare.getValueType(),
3901                                 CurSquare, CurSquare);
3902         Val >>= 1;
3903       }
3904
3905       // If the original was negative, invert the result, producing 1/(x*x*x).
3906       if (RHSC->getSExtValue() < 0)
3907         Res = DAG.getNode(ISD::FDIV, DL, LHS.getValueType(),
3908                           DAG.getConstantFP(1.0, LHS.getValueType()), Res);
3909       return Res;
3910     }
3911   }
3912
3913   // Otherwise, expand to a libcall.
3914   return DAG.getNode(ISD::FPOWI, DL, LHS.getValueType(), LHS, RHS);
3915 }
3916
3917 /// EmitFuncArgumentDbgValue - If the DbgValueInst is a dbg_value of a function
3918 /// argument, create the corresponding DBG_VALUE machine instruction for it now.
3919 /// At the end of instruction selection, they will be inserted to the entry BB.
3920 bool
3921 SelectionDAGBuilder::EmitFuncArgumentDbgValue(const Value *V, MDNode *Variable,
3922                                               int64_t Offset, 
3923                                               const SDValue &N) {
3924   const Argument *Arg = dyn_cast<Argument>(V);
3925   if (!Arg)
3926     return false;
3927
3928   MachineFunction &MF = DAG.getMachineFunction();
3929   // Ignore inlined function arguments here.
3930   DIVariable DV(Variable);
3931   if (DV.isInlinedFnArgument(MF.getFunction()))
3932     return false;
3933
3934   MachineBasicBlock *MBB = FuncInfo.MBB;
3935   if (MBB != &MF.front())
3936     return false;
3937
3938   unsigned Reg = 0;
3939   if (Arg->hasByValAttr()) {
3940     // Byval arguments' frame index is recorded during argument lowering.
3941     // Use this info directly.
3942     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
3943     Reg = TRI->getFrameRegister(MF);
3944     Offset = FuncInfo.getByValArgumentFrameIndex(Arg);
3945   }
3946
3947   if (N.getNode() && N.getOpcode() == ISD::CopyFromReg) {
3948     Reg = cast<RegisterSDNode>(N.getOperand(1))->getReg();
3949     if (Reg && TargetRegisterInfo::isVirtualRegister(Reg)) {
3950       MachineRegisterInfo &RegInfo = MF.getRegInfo();
3951       unsigned PR = RegInfo.getLiveInPhysReg(Reg);
3952       if (PR)
3953         Reg = PR;
3954     }
3955   }
3956
3957   if (!Reg) {
3958     DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
3959     if (VMI == FuncInfo.ValueMap.end())
3960       return false;
3961     Reg = VMI->second;
3962   }
3963
3964   const TargetInstrInfo *TII = DAG.getTarget().getInstrInfo();
3965   MachineInstrBuilder MIB = BuildMI(MF, getCurDebugLoc(),
3966                                     TII->get(TargetOpcode::DBG_VALUE))
3967     .addReg(Reg, RegState::Debug).addImm(Offset).addMetadata(Variable);
3968   FuncInfo.ArgDbgValues.push_back(&*MIB);
3969   return true;
3970 }
3971
3972 // VisualStudio defines setjmp as _setjmp
3973 #if defined(_MSC_VER) && defined(setjmp) && \
3974                          !defined(setjmp_undefined_for_msvc)
3975 #  pragma push_macro("setjmp")
3976 #  undef setjmp
3977 #  define setjmp_undefined_for_msvc
3978 #endif
3979
3980 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
3981 /// we want to emit this as a call to a named external function, return the name
3982 /// otherwise lower it and return null.
3983 const char *
3984 SelectionDAGBuilder::visitIntrinsicCall(const CallInst &I, unsigned Intrinsic) {
3985   DebugLoc dl = getCurDebugLoc();
3986   SDValue Res;
3987
3988   switch (Intrinsic) {
3989   default:
3990     // By default, turn this into a target intrinsic node.
3991     visitTargetIntrinsic(I, Intrinsic);
3992     return 0;
3993   case Intrinsic::vastart:  visitVAStart(I); return 0;
3994   case Intrinsic::vaend:    visitVAEnd(I); return 0;
3995   case Intrinsic::vacopy:   visitVACopy(I); return 0;
3996   case Intrinsic::returnaddress:
3997     setValue(&I, DAG.getNode(ISD::RETURNADDR, dl, TLI.getPointerTy(),
3998                              getValue(I.getArgOperand(0))));
3999     return 0;
4000   case Intrinsic::frameaddress:
4001     setValue(&I, DAG.getNode(ISD::FRAMEADDR, dl, TLI.getPointerTy(),
4002                              getValue(I.getArgOperand(0))));
4003     return 0;
4004   case Intrinsic::setjmp:
4005     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
4006   case Intrinsic::longjmp:
4007     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
4008   case Intrinsic::memcpy: {
4009     // Assert for address < 256 since we support only user defined address
4010     // spaces.
4011     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4012            < 256 &&
4013            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4014            < 256 &&
4015            "Unknown address space");
4016     SDValue Op1 = getValue(I.getArgOperand(0));
4017     SDValue Op2 = getValue(I.getArgOperand(1));
4018     SDValue Op3 = getValue(I.getArgOperand(2));
4019     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4020     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4021     DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, isVol, false,
4022                               MachinePointerInfo(I.getArgOperand(0)),
4023                               MachinePointerInfo(I.getArgOperand(1))));
4024     return 0;
4025   }
4026   case Intrinsic::memset: {
4027     // Assert for address < 256 since we support only user defined address
4028     // spaces.
4029     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4030            < 256 &&
4031            "Unknown address space");
4032     SDValue Op1 = getValue(I.getArgOperand(0));
4033     SDValue Op2 = getValue(I.getArgOperand(1));
4034     SDValue Op3 = getValue(I.getArgOperand(2));
4035     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4036     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4037     DAG.setRoot(DAG.getMemset(getRoot(), dl, Op1, Op2, Op3, Align, isVol,
4038                               MachinePointerInfo(I.getArgOperand(0))));
4039     return 0;
4040   }
4041   case Intrinsic::memmove: {
4042     // Assert for address < 256 since we support only user defined address
4043     // spaces.
4044     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4045            < 256 &&
4046            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4047            < 256 &&
4048            "Unknown address space");
4049     SDValue Op1 = getValue(I.getArgOperand(0));
4050     SDValue Op2 = getValue(I.getArgOperand(1));
4051     SDValue Op3 = getValue(I.getArgOperand(2));
4052     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4053     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4054
4055     // If the source and destination are known to not be aliases, we can
4056     // lower memmove as memcpy.
4057     uint64_t Size = -1ULL;
4058     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op3))
4059       Size = C->getZExtValue();
4060     if (AA->alias(I.getArgOperand(0), Size, I.getArgOperand(1), Size) ==
4061         AliasAnalysis::NoAlias) {
4062       DAG.setRoot(DAG.getMemcpy(getRoot(), dl, Op1, Op2, Op3, Align, isVol, 
4063                                 false, MachinePointerInfo(I.getArgOperand(0)),
4064                                 MachinePointerInfo(I.getArgOperand(1))));
4065       return 0;
4066     }
4067
4068     DAG.setRoot(DAG.getMemmove(getRoot(), dl, Op1, Op2, Op3, Align, isVol,
4069                                MachinePointerInfo(I.getArgOperand(0)),
4070                                MachinePointerInfo(I.getArgOperand(1))));
4071     return 0;
4072   }
4073   case Intrinsic::dbg_declare: {
4074     const DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
4075     MDNode *Variable = DI.getVariable();
4076     const Value *Address = DI.getAddress();
4077     if (!Address || !DIVariable(DI.getVariable()).Verify())
4078       return 0;
4079
4080     // Build an entry in DbgOrdering.  Debug info input nodes get an SDNodeOrder
4081     // but do not always have a corresponding SDNode built.  The SDNodeOrder
4082     // absolute, but not relative, values are different depending on whether
4083     // debug info exists.
4084     ++SDNodeOrder;
4085
4086     // Check if address has undef value.
4087     if (isa<UndefValue>(Address) ||
4088         (Address->use_empty() && !isa<Argument>(Address))) {
4089       SDDbgValue*SDV = 
4090         DAG.getDbgValue(Variable, UndefValue::get(Address->getType()),
4091                         0, dl, SDNodeOrder);
4092       DAG.AddDbgValue(SDV, 0, false);
4093       return 0;
4094     }
4095
4096     SDValue &N = NodeMap[Address];
4097     if (!N.getNode() && isa<Argument>(Address))
4098       // Check unused arguments map.
4099       N = UnusedArgNodeMap[Address];
4100     SDDbgValue *SDV;
4101     if (N.getNode()) {
4102       // Parameters are handled specially.
4103       bool isParameter = 
4104         DIVariable(Variable).getTag() == dwarf::DW_TAG_arg_variable;
4105       if (const BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
4106         Address = BCI->getOperand(0);
4107       const AllocaInst *AI = dyn_cast<AllocaInst>(Address);
4108
4109       if (isParameter && !AI) {
4110         FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(N.getNode());
4111         if (FINode)
4112           // Byval parameter.  We have a frame index at this point.
4113           SDV = DAG.getDbgValue(Variable, FINode->getIndex(),
4114                                 0, dl, SDNodeOrder);
4115         else
4116           // Can't do anything with other non-AI cases yet.  This might be a
4117           // parameter of a callee function that got inlined, for example.
4118           return 0;
4119       } else if (AI)
4120         SDV = DAG.getDbgValue(Variable, N.getNode(), N.getResNo(),
4121                               0, dl, SDNodeOrder);
4122       else
4123         // Can't do anything with other non-AI cases yet.
4124         return 0;
4125       DAG.AddDbgValue(SDV, N.getNode(), isParameter);
4126     } else {
4127       // If Address is an arugment then try to emits its dbg value using
4128       // virtual register info from the FuncInfo.ValueMap. 
4129       if (!EmitFuncArgumentDbgValue(Address, Variable, 0, N)) {
4130         // If variable is pinned by a alloca in dominating bb then
4131         // use StaticAllocaMap.
4132         if (const AllocaInst *AI = dyn_cast<AllocaInst>(Address)) {
4133           if (AI->getParent() != DI.getParent()) {
4134             DenseMap<const AllocaInst*, int>::iterator SI =
4135               FuncInfo.StaticAllocaMap.find(AI);
4136             if (SI != FuncInfo.StaticAllocaMap.end()) {
4137               SDV = DAG.getDbgValue(Variable, SI->second,
4138                                     0, dl, SDNodeOrder);
4139               DAG.AddDbgValue(SDV, 0, false);
4140               return 0;
4141             }
4142           }
4143         }
4144         // Otherwise add undef to help track missing debug info.
4145         SDV = DAG.getDbgValue(Variable, UndefValue::get(Address->getType()),
4146                               0, dl, SDNodeOrder);
4147         DAG.AddDbgValue(SDV, 0, false);
4148       }
4149     }
4150     return 0;
4151   }
4152   case Intrinsic::dbg_value: {
4153     const DbgValueInst &DI = cast<DbgValueInst>(I);
4154     if (!DIVariable(DI.getVariable()).Verify())
4155       return 0;
4156
4157     MDNode *Variable = DI.getVariable();
4158     uint64_t Offset = DI.getOffset();
4159     const Value *V = DI.getValue();
4160     if (!V)
4161       return 0;
4162
4163     // Build an entry in DbgOrdering.  Debug info input nodes get an SDNodeOrder
4164     // but do not always have a corresponding SDNode built.  The SDNodeOrder
4165     // absolute, but not relative, values are different depending on whether
4166     // debug info exists.
4167     ++SDNodeOrder;
4168     SDDbgValue *SDV;
4169     if (isa<ConstantInt>(V) || isa<ConstantFP>(V)) {
4170       SDV = DAG.getDbgValue(Variable, V, Offset, dl, SDNodeOrder);
4171       DAG.AddDbgValue(SDV, 0, false);
4172     } else {
4173       // Do not use getValue() in here; we don't want to generate code at
4174       // this point if it hasn't been done yet.
4175       SDValue N = NodeMap[V];
4176       if (!N.getNode() && isa<Argument>(V))
4177         // Check unused arguments map.
4178         N = UnusedArgNodeMap[V];
4179       if (N.getNode()) {
4180         if (!EmitFuncArgumentDbgValue(V, Variable, Offset, N)) {
4181           SDV = DAG.getDbgValue(Variable, N.getNode(),
4182                                 N.getResNo(), Offset, dl, SDNodeOrder);
4183           DAG.AddDbgValue(SDV, N.getNode(), false);
4184         }
4185       } else if (isa<PHINode>(V) && !V->use_empty() ) {
4186         // Do not call getValue(V) yet, as we don't want to generate code.
4187         // Remember it for later.
4188         DanglingDebugInfo DDI(&DI, dl, SDNodeOrder);
4189         DanglingDebugInfoMap[V] = DDI;
4190       } else {
4191         // We may expand this to cover more cases.  One case where we have no
4192         // data available is an unreferenced parameter; we need this fallback.
4193         SDV = DAG.getDbgValue(Variable, UndefValue::get(V->getType()),
4194                               Offset, dl, SDNodeOrder);
4195         DAG.AddDbgValue(SDV, 0, false);
4196       }
4197     }
4198
4199     // Build a debug info table entry.
4200     if (const BitCastInst *BCI = dyn_cast<BitCastInst>(V))
4201       V = BCI->getOperand(0);
4202     const AllocaInst *AI = dyn_cast<AllocaInst>(V);
4203     // Don't handle byval struct arguments or VLAs, for example.
4204     if (!AI)
4205       return 0;
4206     DenseMap<const AllocaInst*, int>::iterator SI =
4207       FuncInfo.StaticAllocaMap.find(AI);
4208     if (SI == FuncInfo.StaticAllocaMap.end())
4209       return 0; // VLAs.
4210     int FI = SI->second;
4211     
4212     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4213     if (!DI.getDebugLoc().isUnknown() && MMI.hasDebugInfo())
4214       MMI.setVariableDbgInfo(Variable, FI, DI.getDebugLoc());
4215     return 0;
4216   }
4217   case Intrinsic::eh_exception: {
4218     // Insert the EXCEPTIONADDR instruction.
4219     assert(FuncInfo.MBB->isLandingPad() &&
4220            "Call to eh.exception not in landing pad!");
4221     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
4222     SDValue Ops[1];
4223     Ops[0] = DAG.getRoot();
4224     SDValue Op = DAG.getNode(ISD::EXCEPTIONADDR, dl, VTs, Ops, 1);
4225     setValue(&I, Op);
4226     DAG.setRoot(Op.getValue(1));
4227     return 0;
4228   }
4229
4230   case Intrinsic::eh_selector: {
4231     MachineBasicBlock *CallMBB = FuncInfo.MBB;
4232     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4233     if (CallMBB->isLandingPad())
4234       AddCatchInfo(I, &MMI, CallMBB);
4235     else {
4236 #ifndef NDEBUG
4237       FuncInfo.CatchInfoLost.insert(&I);
4238 #endif
4239       // FIXME: Mark exception selector register as live in.  Hack for PR1508.
4240       unsigned Reg = TLI.getExceptionSelectorRegister();
4241       if (Reg) FuncInfo.MBB->addLiveIn(Reg);
4242     }
4243
4244     // Insert the EHSELECTION instruction.
4245     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
4246     SDValue Ops[2];
4247     Ops[0] = getValue(I.getArgOperand(0));
4248     Ops[1] = getRoot();
4249     SDValue Op = DAG.getNode(ISD::EHSELECTION, dl, VTs, Ops, 2);
4250     DAG.setRoot(Op.getValue(1));
4251     setValue(&I, DAG.getSExtOrTrunc(Op, dl, MVT::i32));
4252     return 0;
4253   }
4254
4255   case Intrinsic::eh_typeid_for: {
4256     // Find the type id for the given typeinfo.
4257     GlobalVariable *GV = ExtractTypeInfo(I.getArgOperand(0));
4258     unsigned TypeID = DAG.getMachineFunction().getMMI().getTypeIDFor(GV);
4259     Res = DAG.getConstant(TypeID, MVT::i32);
4260     setValue(&I, Res);
4261     return 0;
4262   }
4263
4264   case Intrinsic::eh_return_i32:
4265   case Intrinsic::eh_return_i64:
4266     DAG.getMachineFunction().getMMI().setCallsEHReturn(true);
4267     DAG.setRoot(DAG.getNode(ISD::EH_RETURN, dl,
4268                             MVT::Other,
4269                             getControlRoot(),
4270                             getValue(I.getArgOperand(0)),
4271                             getValue(I.getArgOperand(1))));
4272     return 0;
4273   case Intrinsic::eh_unwind_init:
4274     DAG.getMachineFunction().getMMI().setCallsUnwindInit(true);
4275     return 0;
4276   case Intrinsic::eh_dwarf_cfa: {
4277     SDValue CfaArg = DAG.getSExtOrTrunc(getValue(I.getArgOperand(0)), dl,
4278                                         TLI.getPointerTy());
4279     SDValue Offset = DAG.getNode(ISD::ADD, dl,
4280                                  TLI.getPointerTy(),
4281                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, dl,
4282                                              TLI.getPointerTy()),
4283                                  CfaArg);
4284     SDValue FA = DAG.getNode(ISD::FRAMEADDR, dl,
4285                              TLI.getPointerTy(),
4286                              DAG.getConstant(0, TLI.getPointerTy()));
4287     setValue(&I, DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
4288                              FA, Offset));
4289     return 0;
4290   }
4291   case Intrinsic::eh_sjlj_callsite: {
4292     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4293     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(0));
4294     assert(CI && "Non-constant call site value in eh.sjlj.callsite!");
4295     assert(MMI.getCurrentCallSite() == 0 && "Overlapping call sites!");
4296
4297     MMI.setCurrentCallSite(CI->getZExtValue());
4298     return 0;
4299   }
4300   case Intrinsic::eh_sjlj_setjmp: {
4301     setValue(&I, DAG.getNode(ISD::EH_SJLJ_SETJMP, dl, MVT::i32, getRoot(),
4302                              getValue(I.getArgOperand(0))));
4303     return 0;
4304   }
4305   case Intrinsic::eh_sjlj_longjmp: {
4306     DAG.setRoot(DAG.getNode(ISD::EH_SJLJ_LONGJMP, dl, MVT::Other,
4307                             getRoot(),
4308                             getValue(I.getArgOperand(0))));
4309     return 0;
4310   }
4311
4312   case Intrinsic::convertff:
4313   case Intrinsic::convertfsi:
4314   case Intrinsic::convertfui:
4315   case Intrinsic::convertsif:
4316   case Intrinsic::convertuif:
4317   case Intrinsic::convertss:
4318   case Intrinsic::convertsu:
4319   case Intrinsic::convertus:
4320   case Intrinsic::convertuu: {
4321     ISD::CvtCode Code = ISD::CVT_INVALID;
4322     switch (Intrinsic) {
4323     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4324     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4325     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4326     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4327     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4328     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4329     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4330     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4331     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4332     }
4333     EVT DestVT = TLI.getValueType(I.getType());
4334     const Value *Op1 = I.getArgOperand(0);
4335     Res = DAG.getConvertRndSat(DestVT, getCurDebugLoc(), getValue(Op1),
4336                                DAG.getValueType(DestVT),
4337                                DAG.getValueType(getValue(Op1).getValueType()),
4338                                getValue(I.getArgOperand(1)),
4339                                getValue(I.getArgOperand(2)),
4340                                Code);
4341     setValue(&I, Res);
4342     return 0;
4343   }
4344   case Intrinsic::sqrt:
4345     setValue(&I, DAG.getNode(ISD::FSQRT, dl,
4346                              getValue(I.getArgOperand(0)).getValueType(),
4347                              getValue(I.getArgOperand(0))));
4348     return 0;
4349   case Intrinsic::powi:
4350     setValue(&I, ExpandPowI(dl, getValue(I.getArgOperand(0)),
4351                             getValue(I.getArgOperand(1)), DAG));
4352     return 0;
4353   case Intrinsic::sin:
4354     setValue(&I, DAG.getNode(ISD::FSIN, dl,
4355                              getValue(I.getArgOperand(0)).getValueType(),
4356                              getValue(I.getArgOperand(0))));
4357     return 0;
4358   case Intrinsic::cos:
4359     setValue(&I, DAG.getNode(ISD::FCOS, dl,
4360                              getValue(I.getArgOperand(0)).getValueType(),
4361                              getValue(I.getArgOperand(0))));
4362     return 0;
4363   case Intrinsic::log:
4364     visitLog(I);
4365     return 0;
4366   case Intrinsic::log2:
4367     visitLog2(I);
4368     return 0;
4369   case Intrinsic::log10:
4370     visitLog10(I);
4371     return 0;
4372   case Intrinsic::exp:
4373     visitExp(I);
4374     return 0;
4375   case Intrinsic::exp2:
4376     visitExp2(I);
4377     return 0;
4378   case Intrinsic::pow:
4379     visitPow(I);
4380     return 0;
4381   case Intrinsic::convert_to_fp16:
4382     setValue(&I, DAG.getNode(ISD::FP32_TO_FP16, dl,
4383                              MVT::i16, getValue(I.getArgOperand(0))));
4384     return 0;
4385   case Intrinsic::convert_from_fp16:
4386     setValue(&I, DAG.getNode(ISD::FP16_TO_FP32, dl,
4387                              MVT::f32, getValue(I.getArgOperand(0))));
4388     return 0;
4389   case Intrinsic::pcmarker: {
4390     SDValue Tmp = getValue(I.getArgOperand(0));
4391     DAG.setRoot(DAG.getNode(ISD::PCMARKER, dl, MVT::Other, getRoot(), Tmp));
4392     return 0;
4393   }
4394   case Intrinsic::readcyclecounter: {
4395     SDValue Op = getRoot();
4396     Res = DAG.getNode(ISD::READCYCLECOUNTER, dl,
4397                       DAG.getVTList(MVT::i64, MVT::Other),
4398                       &Op, 1);
4399     setValue(&I, Res);
4400     DAG.setRoot(Res.getValue(1));
4401     return 0;
4402   }
4403   case Intrinsic::bswap:
4404     setValue(&I, DAG.getNode(ISD::BSWAP, dl,
4405                              getValue(I.getArgOperand(0)).getValueType(),
4406                              getValue(I.getArgOperand(0))));
4407     return 0;
4408   case Intrinsic::cttz: {
4409     SDValue Arg = getValue(I.getArgOperand(0));
4410     EVT Ty = Arg.getValueType();
4411     setValue(&I, DAG.getNode(ISD::CTTZ, dl, Ty, Arg));
4412     return 0;
4413   }
4414   case Intrinsic::ctlz: {
4415     SDValue Arg = getValue(I.getArgOperand(0));
4416     EVT Ty = Arg.getValueType();
4417     setValue(&I, DAG.getNode(ISD::CTLZ, dl, Ty, Arg));
4418     return 0;
4419   }
4420   case Intrinsic::ctpop: {
4421     SDValue Arg = getValue(I.getArgOperand(0));
4422     EVT Ty = Arg.getValueType();
4423     setValue(&I, DAG.getNode(ISD::CTPOP, dl, Ty, Arg));
4424     return 0;
4425   }
4426   case Intrinsic::stacksave: {
4427     SDValue Op = getRoot();
4428     Res = DAG.getNode(ISD::STACKSAVE, dl,
4429                       DAG.getVTList(TLI.getPointerTy(), MVT::Other), &Op, 1);
4430     setValue(&I, Res);
4431     DAG.setRoot(Res.getValue(1));
4432     return 0;
4433   }
4434   case Intrinsic::stackrestore: {
4435     Res = getValue(I.getArgOperand(0));
4436     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, dl, MVT::Other, getRoot(), Res));
4437     return 0;
4438   }
4439   case Intrinsic::stackprotector: {
4440     // Emit code into the DAG to store the stack guard onto the stack.
4441     MachineFunction &MF = DAG.getMachineFunction();
4442     MachineFrameInfo *MFI = MF.getFrameInfo();
4443     EVT PtrTy = TLI.getPointerTy();
4444
4445     SDValue Src = getValue(I.getArgOperand(0));   // The guard's value.
4446     AllocaInst *Slot = cast<AllocaInst>(I.getArgOperand(1));
4447
4448     int FI = FuncInfo.StaticAllocaMap[Slot];
4449     MFI->setStackProtectorIndex(FI);
4450
4451     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4452
4453     // Store the stack protector onto the stack.
4454     Res = DAG.getStore(getRoot(), getCurDebugLoc(), Src, FIN,
4455                        MachinePointerInfo::getFixedStack(FI),
4456                        true, false, 0);
4457     setValue(&I, Res);
4458     DAG.setRoot(Res);
4459     return 0;
4460   }
4461   case Intrinsic::objectsize: {
4462     // If we don't know by now, we're never going to know.
4463     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(1));
4464
4465     assert(CI && "Non-constant type in __builtin_object_size?");
4466
4467     SDValue Arg = getValue(I.getCalledValue());
4468     EVT Ty = Arg.getValueType();
4469
4470     if (CI->isZero())
4471       Res = DAG.getConstant(-1ULL, Ty);
4472     else
4473       Res = DAG.getConstant(0, Ty);
4474
4475     setValue(&I, Res);
4476     return 0;
4477   }
4478   case Intrinsic::var_annotation:
4479     // Discard annotate attributes
4480     return 0;
4481
4482   case Intrinsic::init_trampoline: {
4483     const Function *F = cast<Function>(I.getArgOperand(1)->stripPointerCasts());
4484
4485     SDValue Ops[6];
4486     Ops[0] = getRoot();
4487     Ops[1] = getValue(I.getArgOperand(0));
4488     Ops[2] = getValue(I.getArgOperand(1));
4489     Ops[3] = getValue(I.getArgOperand(2));
4490     Ops[4] = DAG.getSrcValue(I.getArgOperand(0));
4491     Ops[5] = DAG.getSrcValue(F);
4492
4493     Res = DAG.getNode(ISD::TRAMPOLINE, dl,
4494                       DAG.getVTList(TLI.getPointerTy(), MVT::Other),
4495                       Ops, 6);
4496
4497     setValue(&I, Res);
4498     DAG.setRoot(Res.getValue(1));
4499     return 0;
4500   }
4501   case Intrinsic::gcroot:
4502     if (GFI) {
4503       const Value *Alloca = I.getArgOperand(0);
4504       const Constant *TypeMap = cast<Constant>(I.getArgOperand(1));
4505
4506       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4507       GFI->addStackRoot(FI->getIndex(), TypeMap);
4508     }
4509     return 0;
4510   case Intrinsic::gcread:
4511   case Intrinsic::gcwrite:
4512     llvm_unreachable("GC failed to lower gcread/gcwrite intrinsics!");
4513     return 0;
4514   case Intrinsic::flt_rounds:
4515     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, dl, MVT::i32));
4516     return 0;
4517   case Intrinsic::trap:
4518     DAG.setRoot(DAG.getNode(ISD::TRAP, dl,MVT::Other, getRoot()));
4519     return 0;
4520   case Intrinsic::uadd_with_overflow:
4521     return implVisitAluOverflow(I, ISD::UADDO);
4522   case Intrinsic::sadd_with_overflow:
4523     return implVisitAluOverflow(I, ISD::SADDO);
4524   case Intrinsic::usub_with_overflow:
4525     return implVisitAluOverflow(I, ISD::USUBO);
4526   case Intrinsic::ssub_with_overflow:
4527     return implVisitAluOverflow(I, ISD::SSUBO);
4528   case Intrinsic::umul_with_overflow:
4529     return implVisitAluOverflow(I, ISD::UMULO);
4530   case Intrinsic::smul_with_overflow:
4531     return implVisitAluOverflow(I, ISD::SMULO);
4532
4533   case Intrinsic::prefetch: {
4534     SDValue Ops[4];
4535     Ops[0] = getRoot();
4536     Ops[1] = getValue(I.getArgOperand(0));
4537     Ops[2] = getValue(I.getArgOperand(1));
4538     Ops[3] = getValue(I.getArgOperand(2));
4539     DAG.setRoot(DAG.getNode(ISD::PREFETCH, dl, MVT::Other, &Ops[0], 4));
4540     return 0;
4541   }
4542
4543   case Intrinsic::memory_barrier: {
4544     SDValue Ops[6];
4545     Ops[0] = getRoot();
4546     for (int x = 1; x < 6; ++x)
4547       Ops[x] = getValue(I.getArgOperand(x - 1));
4548
4549     DAG.setRoot(DAG.getNode(ISD::MEMBARRIER, dl, MVT::Other, &Ops[0], 6));
4550     return 0;
4551   }
4552   case Intrinsic::atomic_cmp_swap: {
4553     SDValue Root = getRoot();
4554     SDValue L =
4555       DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, getCurDebugLoc(),
4556                     getValue(I.getArgOperand(1)).getValueType().getSimpleVT(),
4557                     Root,
4558                     getValue(I.getArgOperand(0)),
4559                     getValue(I.getArgOperand(1)),
4560                     getValue(I.getArgOperand(2)),
4561                     MachinePointerInfo(I.getArgOperand(0)));
4562     setValue(&I, L);
4563     DAG.setRoot(L.getValue(1));
4564     return 0;
4565   }
4566   case Intrinsic::atomic_load_add:
4567     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD);
4568   case Intrinsic::atomic_load_sub:
4569     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB);
4570   case Intrinsic::atomic_load_or:
4571     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR);
4572   case Intrinsic::atomic_load_xor:
4573     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR);
4574   case Intrinsic::atomic_load_and:
4575     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND);
4576   case Intrinsic::atomic_load_nand:
4577     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND);
4578   case Intrinsic::atomic_load_max:
4579     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX);
4580   case Intrinsic::atomic_load_min:
4581     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN);
4582   case Intrinsic::atomic_load_umin:
4583     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN);
4584   case Intrinsic::atomic_load_umax:
4585     return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX);
4586   case Intrinsic::atomic_swap:
4587     return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP);
4588
4589   case Intrinsic::invariant_start:
4590   case Intrinsic::lifetime_start:
4591     // Discard region information.
4592     setValue(&I, DAG.getUNDEF(TLI.getPointerTy()));
4593     return 0;
4594   case Intrinsic::invariant_end:
4595   case Intrinsic::lifetime_end:
4596     // Discard region information.
4597     return 0;
4598   }
4599 }
4600
4601 void SelectionDAGBuilder::LowerCallTo(ImmutableCallSite CS, SDValue Callee,
4602                                       bool isTailCall,
4603                                       MachineBasicBlock *LandingPad) {
4604   const PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
4605   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
4606   const Type *RetTy = FTy->getReturnType();
4607   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4608   MCSymbol *BeginLabel = 0;
4609
4610   TargetLowering::ArgListTy Args;
4611   TargetLowering::ArgListEntry Entry;
4612   Args.reserve(CS.arg_size());
4613
4614   // Check whether the function can return without sret-demotion.
4615   SmallVector<ISD::OutputArg, 4> Outs;
4616   SmallVector<uint64_t, 4> Offsets;
4617   GetReturnInfo(RetTy, CS.getAttributes().getRetAttributes(),
4618                 Outs, TLI, &Offsets);
4619
4620   bool CanLowerReturn = TLI.CanLowerReturn(CS.getCallingConv(),
4621                         FTy->isVarArg(), Outs, FTy->getContext());
4622
4623   SDValue DemoteStackSlot;
4624   int DemoteStackIdx = -100;
4625
4626   if (!CanLowerReturn) {
4627     uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(
4628                       FTy->getReturnType());
4629     unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(
4630                       FTy->getReturnType());
4631     MachineFunction &MF = DAG.getMachineFunction();
4632     DemoteStackIdx = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
4633     const Type *StackSlotPtrType = PointerType::getUnqual(FTy->getReturnType());
4634
4635     DemoteStackSlot = DAG.getFrameIndex(DemoteStackIdx, TLI.getPointerTy());
4636     Entry.Node = DemoteStackSlot;
4637     Entry.Ty = StackSlotPtrType;
4638     Entry.isSExt = false;
4639     Entry.isZExt = false;
4640     Entry.isInReg = false;
4641     Entry.isSRet = true;
4642     Entry.isNest = false;
4643     Entry.isByVal = false;
4644     Entry.Alignment = Align;
4645     Args.push_back(Entry);
4646     RetTy = Type::getVoidTy(FTy->getContext());
4647   }
4648
4649   for (ImmutableCallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
4650        i != e; ++i) {
4651     SDValue ArgNode = getValue(*i);
4652     Entry.Node = ArgNode; Entry.Ty = (*i)->getType();
4653
4654     unsigned attrInd = i - CS.arg_begin() + 1;
4655     Entry.isSExt  = CS.paramHasAttr(attrInd, Attribute::SExt);
4656     Entry.isZExt  = CS.paramHasAttr(attrInd, Attribute::ZExt);
4657     Entry.isInReg = CS.paramHasAttr(attrInd, Attribute::InReg);
4658     Entry.isSRet  = CS.paramHasAttr(attrInd, Attribute::StructRet);
4659     Entry.isNest  = CS.paramHasAttr(attrInd, Attribute::Nest);
4660     Entry.isByVal = CS.paramHasAttr(attrInd, Attribute::ByVal);
4661     Entry.Alignment = CS.getParamAlignment(attrInd);
4662     Args.push_back(Entry);
4663   }
4664
4665   if (LandingPad) {
4666     // Insert a label before the invoke call to mark the try range.  This can be
4667     // used to detect deletion of the invoke via the MachineModuleInfo.
4668     BeginLabel = MMI.getContext().CreateTempSymbol();
4669
4670     // For SjLj, keep track of which landing pads go with which invokes
4671     // so as to maintain the ordering of pads in the LSDA.
4672     unsigned CallSiteIndex = MMI.getCurrentCallSite();
4673     if (CallSiteIndex) {
4674       MMI.setCallSiteBeginLabel(BeginLabel, CallSiteIndex);
4675       // Now that the call site is handled, stop tracking it.
4676       MMI.setCurrentCallSite(0);
4677     }
4678
4679     // Both PendingLoads and PendingExports must be flushed here;
4680     // this call might not return.
4681     (void)getRoot();
4682     DAG.setRoot(DAG.getEHLabel(getCurDebugLoc(), getControlRoot(), BeginLabel));
4683   }
4684
4685   // Check if target-independent constraints permit a tail call here.
4686   // Target-dependent constraints are checked within TLI.LowerCallTo.
4687   if (isTailCall &&
4688       !isInTailCallPosition(CS, CS.getAttributes().getRetAttributes(), TLI))
4689     isTailCall = false;
4690
4691   // If there's a possibility that fast-isel has already selected some amount
4692   // of the current basic block, don't emit a tail call.
4693   if (isTailCall && EnableFastISel)
4694     isTailCall = false;
4695
4696   std::pair<SDValue,SDValue> Result =
4697     TLI.LowerCallTo(getRoot(), RetTy,
4698                     CS.paramHasAttr(0, Attribute::SExt),
4699                     CS.paramHasAttr(0, Attribute::ZExt), FTy->isVarArg(),
4700                     CS.paramHasAttr(0, Attribute::InReg), FTy->getNumParams(),
4701                     CS.getCallingConv(),
4702                     isTailCall,
4703                     !CS.getInstruction()->use_empty(),
4704                     Callee, Args, DAG, getCurDebugLoc());
4705   assert((isTailCall || Result.second.getNode()) &&
4706          "Non-null chain expected with non-tail call!");
4707   assert((Result.second.getNode() || !Result.first.getNode()) &&
4708          "Null value expected with tail call!");
4709   if (Result.first.getNode()) {
4710     setValue(CS.getInstruction(), Result.first);
4711   } else if (!CanLowerReturn && Result.second.getNode()) {
4712     // The instruction result is the result of loading from the
4713     // hidden sret parameter.
4714     SmallVector<EVT, 1> PVTs;
4715     const Type *PtrRetTy = PointerType::getUnqual(FTy->getReturnType());
4716
4717     ComputeValueVTs(TLI, PtrRetTy, PVTs);
4718     assert(PVTs.size() == 1 && "Pointers should fit in one register");
4719     EVT PtrVT = PVTs[0];
4720     unsigned NumValues = Outs.size();
4721     SmallVector<SDValue, 4> Values(NumValues);
4722     SmallVector<SDValue, 4> Chains(NumValues);
4723
4724     for (unsigned i = 0; i < NumValues; ++i) {
4725       SDValue Add = DAG.getNode(ISD::ADD, getCurDebugLoc(), PtrVT,
4726                                 DemoteStackSlot,
4727                                 DAG.getConstant(Offsets[i], PtrVT));
4728       SDValue L = DAG.getLoad(Outs[i].VT, getCurDebugLoc(), Result.second,
4729                               Add,
4730                   MachinePointerInfo::getFixedStack(DemoteStackIdx, Offsets[i]),
4731                               false, false, 1);
4732       Values[i] = L;
4733       Chains[i] = L.getValue(1);
4734     }
4735
4736     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(),
4737                                 MVT::Other, &Chains[0], NumValues);
4738     PendingLoads.push_back(Chain);
4739     
4740     // Collect the legal value parts into potentially illegal values
4741     // that correspond to the original function's return values.
4742     SmallVector<EVT, 4> RetTys;
4743     RetTy = FTy->getReturnType();
4744     ComputeValueVTs(TLI, RetTy, RetTys);
4745     ISD::NodeType AssertOp = ISD::DELETED_NODE;
4746     SmallVector<SDValue, 4> ReturnValues;
4747     unsigned CurReg = 0;
4748     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
4749       EVT VT = RetTys[I];
4750       EVT RegisterVT = TLI.getRegisterType(RetTy->getContext(), VT);
4751       unsigned NumRegs = TLI.getNumRegisters(RetTy->getContext(), VT);
4752   
4753       SDValue ReturnValue =
4754         getCopyFromParts(DAG, getCurDebugLoc(), &Values[CurReg], NumRegs,
4755                          RegisterVT, VT, AssertOp);
4756       ReturnValues.push_back(ReturnValue);
4757       CurReg += NumRegs;
4758     }
4759
4760     setValue(CS.getInstruction(),
4761              DAG.getNode(ISD::MERGE_VALUES, getCurDebugLoc(),
4762                          DAG.getVTList(&RetTys[0], RetTys.size()),
4763                          &ReturnValues[0], ReturnValues.size()));
4764
4765   }
4766
4767   // As a special case, a null chain means that a tail call has been emitted and
4768   // the DAG root is already updated.
4769   if (Result.second.getNode())
4770     DAG.setRoot(Result.second);
4771   else
4772     HasTailCall = true;
4773
4774   if (LandingPad) {
4775     // Insert a label at the end of the invoke call to mark the try range.  This
4776     // can be used to detect deletion of the invoke via the MachineModuleInfo.
4777     MCSymbol *EndLabel = MMI.getContext().CreateTempSymbol();
4778     DAG.setRoot(DAG.getEHLabel(getCurDebugLoc(), getRoot(), EndLabel));
4779
4780     // Inform MachineModuleInfo of range.
4781     MMI.addInvoke(LandingPad, BeginLabel, EndLabel);
4782   }
4783 }
4784
4785 /// IsOnlyUsedInZeroEqualityComparison - Return true if it only matters that the
4786 /// value is equal or not-equal to zero.
4787 static bool IsOnlyUsedInZeroEqualityComparison(const Value *V) {
4788   for (Value::const_use_iterator UI = V->use_begin(), E = V->use_end();
4789        UI != E; ++UI) {
4790     if (const ICmpInst *IC = dyn_cast<ICmpInst>(*UI))
4791       if (IC->isEquality())
4792         if (const Constant *C = dyn_cast<Constant>(IC->getOperand(1)))
4793           if (C->isNullValue())
4794             continue;
4795     // Unknown instruction.
4796     return false;
4797   }
4798   return true;
4799 }
4800
4801 static SDValue getMemCmpLoad(const Value *PtrVal, MVT LoadVT,
4802                              const Type *LoadTy,
4803                              SelectionDAGBuilder &Builder) {
4804
4805   // Check to see if this load can be trivially constant folded, e.g. if the
4806   // input is from a string literal.
4807   if (const Constant *LoadInput = dyn_cast<Constant>(PtrVal)) {
4808     // Cast pointer to the type we really want to load.
4809     LoadInput = ConstantExpr::getBitCast(const_cast<Constant *>(LoadInput),
4810                                          PointerType::getUnqual(LoadTy));
4811
4812     if (const Constant *LoadCst =
4813           ConstantFoldLoadFromConstPtr(const_cast<Constant *>(LoadInput),
4814                                        Builder.TD))
4815       return Builder.getValue(LoadCst);
4816   }
4817
4818   // Otherwise, we have to emit the load.  If the pointer is to unfoldable but
4819   // still constant memory, the input chain can be the entry node.
4820   SDValue Root;
4821   bool ConstantMemory = false;
4822
4823   // Do not serialize (non-volatile) loads of constant memory with anything.
4824   if (Builder.AA->pointsToConstantMemory(PtrVal)) {
4825     Root = Builder.DAG.getEntryNode();
4826     ConstantMemory = true;
4827   } else {
4828     // Do not serialize non-volatile loads against each other.
4829     Root = Builder.DAG.getRoot();
4830   }
4831
4832   SDValue Ptr = Builder.getValue(PtrVal);
4833   SDValue LoadVal = Builder.DAG.getLoad(LoadVT, Builder.getCurDebugLoc(), Root,
4834                                         Ptr, MachinePointerInfo(PtrVal),
4835                                         false /*volatile*/,
4836                                         false /*nontemporal*/, 1 /* align=1 */);
4837
4838   if (!ConstantMemory)
4839     Builder.PendingLoads.push_back(LoadVal.getValue(1));
4840   return LoadVal;
4841 }
4842
4843
4844 /// visitMemCmpCall - See if we can lower a call to memcmp in an optimized form.
4845 /// If so, return true and lower it, otherwise return false and it will be
4846 /// lowered like a normal call.
4847 bool SelectionDAGBuilder::visitMemCmpCall(const CallInst &I) {
4848   // Verify that the prototype makes sense.  int memcmp(void*,void*,size_t)
4849   if (I.getNumArgOperands() != 3)
4850     return false;
4851
4852   const Value *LHS = I.getArgOperand(0), *RHS = I.getArgOperand(1);
4853   if (!LHS->getType()->isPointerTy() || !RHS->getType()->isPointerTy() ||
4854       !I.getArgOperand(2)->getType()->isIntegerTy() ||
4855       !I.getType()->isIntegerTy())
4856     return false;
4857
4858   const ConstantInt *Size = dyn_cast<ConstantInt>(I.getArgOperand(2));
4859
4860   // memcmp(S1,S2,2) != 0 -> (*(short*)LHS != *(short*)RHS)  != 0
4861   // memcmp(S1,S2,4) != 0 -> (*(int*)LHS != *(int*)RHS)  != 0
4862   if (Size && IsOnlyUsedInZeroEqualityComparison(&I)) {
4863     bool ActuallyDoIt = true;
4864     MVT LoadVT;
4865     const Type *LoadTy;
4866     switch (Size->getZExtValue()) {
4867     default:
4868       LoadVT = MVT::Other;
4869       LoadTy = 0;
4870       ActuallyDoIt = false;
4871       break;
4872     case 2:
4873       LoadVT = MVT::i16;
4874       LoadTy = Type::getInt16Ty(Size->getContext());
4875       break;
4876     case 4:
4877       LoadVT = MVT::i32;
4878       LoadTy = Type::getInt32Ty(Size->getContext());
4879       break;
4880     case 8:
4881       LoadVT = MVT::i64;
4882       LoadTy = Type::getInt64Ty(Size->getContext());
4883       break;
4884         /*
4885     case 16:
4886       LoadVT = MVT::v4i32;
4887       LoadTy = Type::getInt32Ty(Size->getContext());
4888       LoadTy = VectorType::get(LoadTy, 4);
4889       break;
4890          */
4891     }
4892
4893     // This turns into unaligned loads.  We only do this if the target natively
4894     // supports the MVT we'll be loading or if it is small enough (<= 4) that
4895     // we'll only produce a small number of byte loads.
4896
4897     // Require that we can find a legal MVT, and only do this if the target
4898     // supports unaligned loads of that type.  Expanding into byte loads would
4899     // bloat the code.
4900     if (ActuallyDoIt && Size->getZExtValue() > 4) {
4901       // TODO: Handle 5 byte compare as 4-byte + 1 byte.
4902       // TODO: Handle 8 byte compare on x86-32 as two 32-bit loads.
4903       if (!TLI.isTypeLegal(LoadVT) ||!TLI.allowsUnalignedMemoryAccesses(LoadVT))
4904         ActuallyDoIt = false;
4905     }
4906
4907     if (ActuallyDoIt) {
4908       SDValue LHSVal = getMemCmpLoad(LHS, LoadVT, LoadTy, *this);
4909       SDValue RHSVal = getMemCmpLoad(RHS, LoadVT, LoadTy, *this);
4910
4911       SDValue Res = DAG.getSetCC(getCurDebugLoc(), MVT::i1, LHSVal, RHSVal,
4912                                  ISD::SETNE);
4913       EVT CallVT = TLI.getValueType(I.getType(), true);
4914       setValue(&I, DAG.getZExtOrTrunc(Res, getCurDebugLoc(), CallVT));
4915       return true;
4916     }
4917   }
4918
4919
4920   return false;
4921 }
4922
4923
4924 void SelectionDAGBuilder::visitCall(const CallInst &I) {
4925   // Handle inline assembly differently.
4926   if (isa<InlineAsm>(I.getCalledValue())) {
4927     visitInlineAsm(&I);
4928     return;
4929   }
4930   
4931   const char *RenameFn = 0;
4932   if (Function *F = I.getCalledFunction()) {
4933     if (F->isDeclaration()) {
4934       if (const TargetIntrinsicInfo *II = TM.getIntrinsicInfo()) {
4935         if (unsigned IID = II->getIntrinsicID(F)) {
4936           RenameFn = visitIntrinsicCall(I, IID);
4937           if (!RenameFn)
4938             return;
4939         }
4940       }
4941       if (unsigned IID = F->getIntrinsicID()) {
4942         RenameFn = visitIntrinsicCall(I, IID);
4943         if (!RenameFn)
4944           return;
4945       }
4946     }
4947
4948     // Check for well-known libc/libm calls.  If the function is internal, it
4949     // can't be a library call.
4950     if (!F->hasLocalLinkage() && F->hasName()) {
4951       StringRef Name = F->getName();
4952       if (Name == "copysign" || Name == "copysignf" || Name == "copysignl") {
4953         if (I.getNumArgOperands() == 2 &&   // Basic sanity checks.
4954             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
4955             I.getType() == I.getArgOperand(0)->getType() &&
4956             I.getType() == I.getArgOperand(1)->getType()) {
4957           SDValue LHS = getValue(I.getArgOperand(0));
4958           SDValue RHS = getValue(I.getArgOperand(1));
4959           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurDebugLoc(),
4960                                    LHS.getValueType(), LHS, RHS));
4961           return;
4962         }
4963       } else if (Name == "fabs" || Name == "fabsf" || Name == "fabsl") {
4964         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
4965             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
4966             I.getType() == I.getArgOperand(0)->getType()) {
4967           SDValue Tmp = getValue(I.getArgOperand(0));
4968           setValue(&I, DAG.getNode(ISD::FABS, getCurDebugLoc(),
4969                                    Tmp.getValueType(), Tmp));
4970           return;
4971         }
4972       } else if (Name == "sin" || Name == "sinf" || Name == "sinl") {
4973         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
4974             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
4975             I.getType() == I.getArgOperand(0)->getType() &&
4976             I.onlyReadsMemory()) {
4977           SDValue Tmp = getValue(I.getArgOperand(0));
4978           setValue(&I, DAG.getNode(ISD::FSIN, getCurDebugLoc(),
4979                                    Tmp.getValueType(), Tmp));
4980           return;
4981         }
4982       } else if (Name == "cos" || Name == "cosf" || Name == "cosl") {
4983         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
4984             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
4985             I.getType() == I.getArgOperand(0)->getType() &&
4986             I.onlyReadsMemory()) {
4987           SDValue Tmp = getValue(I.getArgOperand(0));
4988           setValue(&I, DAG.getNode(ISD::FCOS, getCurDebugLoc(),
4989                                    Tmp.getValueType(), Tmp));
4990           return;
4991         }
4992       } else if (Name == "sqrt" || Name == "sqrtf" || Name == "sqrtl") {
4993         if (I.getNumArgOperands() == 1 &&   // Basic sanity checks.
4994             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
4995             I.getType() == I.getArgOperand(0)->getType() &&
4996             I.onlyReadsMemory()) {
4997           SDValue Tmp = getValue(I.getArgOperand(0));
4998           setValue(&I, DAG.getNode(ISD::FSQRT, getCurDebugLoc(),
4999                                    Tmp.getValueType(), Tmp));
5000           return;
5001         }
5002       } else if (Name == "memcmp") {
5003         if (visitMemCmpCall(I))
5004           return;
5005       }
5006     }
5007   }
5008   
5009   SDValue Callee;
5010   if (!RenameFn)
5011     Callee = getValue(I.getCalledValue());
5012   else
5013     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
5014
5015   // Check if we can potentially perform a tail call. More detailed checking is
5016   // be done within LowerCallTo, after more information about the call is known.
5017   LowerCallTo(&I, Callee, I.isTailCall());
5018 }
5019
5020 namespace llvm {
5021
5022 /// AsmOperandInfo - This contains information for each constraint that we are
5023 /// lowering.
5024 class LLVM_LIBRARY_VISIBILITY SDISelAsmOperandInfo :
5025     public TargetLowering::AsmOperandInfo {
5026 public:
5027   /// CallOperand - If this is the result output operand or a clobber
5028   /// this is null, otherwise it is the incoming operand to the CallInst.
5029   /// This gets modified as the asm is processed.
5030   SDValue CallOperand;
5031
5032   /// AssignedRegs - If this is a register or register class operand, this
5033   /// contains the set of register corresponding to the operand.
5034   RegsForValue AssignedRegs;
5035
5036   explicit SDISelAsmOperandInfo(const TargetLowering::AsmOperandInfo &info)
5037     : TargetLowering::AsmOperandInfo(info), CallOperand(0,0) {
5038   }
5039
5040   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
5041   /// busy in OutputRegs/InputRegs.
5042   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
5043                          std::set<unsigned> &OutputRegs,
5044                          std::set<unsigned> &InputRegs,
5045                          const TargetRegisterInfo &TRI) const {
5046     if (isOutReg) {
5047       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
5048         MarkRegAndAliases(AssignedRegs.Regs[i], OutputRegs, TRI);
5049     }
5050     if (isInReg) {
5051       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
5052         MarkRegAndAliases(AssignedRegs.Regs[i], InputRegs, TRI);
5053     }
5054   }
5055
5056   /// getCallOperandValEVT - Return the EVT of the Value* that this operand
5057   /// corresponds to.  If there is no Value* for this operand, it returns
5058   /// MVT::Other.
5059   EVT getCallOperandValEVT(LLVMContext &Context,
5060                            const TargetLowering &TLI,
5061                            const TargetData *TD) const {
5062     if (CallOperandVal == 0) return MVT::Other;
5063
5064     if (isa<BasicBlock>(CallOperandVal))
5065       return TLI.getPointerTy();
5066
5067     const llvm::Type *OpTy = CallOperandVal->getType();
5068
5069     // If this is an indirect operand, the operand is a pointer to the
5070     // accessed type.
5071     if (isIndirect) {
5072       const llvm::PointerType *PtrTy = dyn_cast<PointerType>(OpTy);
5073       if (!PtrTy)
5074         report_fatal_error("Indirect operand for inline asm not a pointer!");
5075       OpTy = PtrTy->getElementType();
5076     }
5077
5078     // If OpTy is not a single value, it may be a struct/union that we
5079     // can tile with integers.
5080     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
5081       unsigned BitSize = TD->getTypeSizeInBits(OpTy);
5082       switch (BitSize) {
5083       default: break;
5084       case 1:
5085       case 8:
5086       case 16:
5087       case 32:
5088       case 64:
5089       case 128:
5090         OpTy = IntegerType::get(Context, BitSize);
5091         break;
5092       }
5093     }
5094
5095     return TLI.getValueType(OpTy, true);
5096   }
5097   
5098 private:
5099   /// MarkRegAndAliases - Mark the specified register and all aliases in the
5100   /// specified set.
5101   static void MarkRegAndAliases(unsigned Reg, std::set<unsigned> &Regs,
5102                                 const TargetRegisterInfo &TRI) {
5103     assert(TargetRegisterInfo::isPhysicalRegister(Reg) && "Isn't a physreg");
5104     Regs.insert(Reg);
5105     if (const unsigned *Aliases = TRI.getAliasSet(Reg))
5106       for (; *Aliases; ++Aliases)
5107         Regs.insert(*Aliases);
5108   }
5109 };
5110
5111 } // end llvm namespace.
5112
5113 /// isAllocatableRegister - If the specified register is safe to allocate,
5114 /// i.e. it isn't a stack pointer or some other special register, return the
5115 /// register class for the register.  Otherwise, return null.
5116 static const TargetRegisterClass *
5117 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
5118                       const TargetLowering &TLI,
5119                       const TargetRegisterInfo *TRI) {
5120   EVT FoundVT = MVT::Other;
5121   const TargetRegisterClass *FoundRC = 0;
5122   for (TargetRegisterInfo::regclass_iterator RCI = TRI->regclass_begin(),
5123        E = TRI->regclass_end(); RCI != E; ++RCI) {
5124     EVT ThisVT = MVT::Other;
5125
5126     const TargetRegisterClass *RC = *RCI;
5127     // If none of the value types for this register class are valid, we
5128     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
5129     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
5130          I != E; ++I) {
5131       if (TLI.isTypeLegal(*I)) {
5132         // If we have already found this register in a different register class,
5133         // choose the one with the largest VT specified.  For example, on
5134         // PowerPC, we favor f64 register classes over f32.
5135         if (FoundVT == MVT::Other || FoundVT.bitsLT(*I)) {
5136           ThisVT = *I;
5137           break;
5138         }
5139       }
5140     }
5141
5142     if (ThisVT == MVT::Other) continue;
5143
5144     // NOTE: This isn't ideal.  In particular, this might allocate the
5145     // frame pointer in functions that need it (due to them not being taken
5146     // out of allocation, because a variable sized allocation hasn't been seen
5147     // yet).  This is a slight code pessimization, but should still work.
5148     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
5149          E = RC->allocation_order_end(MF); I != E; ++I)
5150       if (*I == Reg) {
5151         // We found a matching register class.  Keep looking at others in case
5152         // we find one with larger registers that this physreg is also in.
5153         FoundRC = RC;
5154         FoundVT = ThisVT;
5155         break;
5156       }
5157   }
5158   return FoundRC;
5159 }
5160
5161 /// GetRegistersForValue - Assign registers (virtual or physical) for the
5162 /// specified operand.  We prefer to assign virtual registers, to allow the
5163 /// register allocator to handle the assignment process.  However, if the asm
5164 /// uses features that we can't model on machineinstrs, we have SDISel do the
5165 /// allocation.  This produces generally horrible, but correct, code.
5166 ///
5167 ///   OpInfo describes the operand.
5168 ///   Input and OutputRegs are the set of already allocated physical registers.
5169 ///
5170 void SelectionDAGBuilder::
5171 GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
5172                      std::set<unsigned> &OutputRegs,
5173                      std::set<unsigned> &InputRegs) {
5174   LLVMContext &Context = FuncInfo.Fn->getContext();
5175
5176   // Compute whether this value requires an input register, an output register,
5177   // or both.
5178   bool isOutReg = false;
5179   bool isInReg = false;
5180   switch (OpInfo.Type) {
5181   case InlineAsm::isOutput:
5182     isOutReg = true;
5183
5184     // If there is an input constraint that matches this, we need to reserve
5185     // the input register so no other inputs allocate to it.
5186     isInReg = OpInfo.hasMatchingInput();
5187     break;
5188   case InlineAsm::isInput:
5189     isInReg = true;
5190     isOutReg = false;
5191     break;
5192   case InlineAsm::isClobber:
5193     isOutReg = true;
5194     isInReg = true;
5195     break;
5196   }
5197
5198
5199   MachineFunction &MF = DAG.getMachineFunction();
5200   SmallVector<unsigned, 4> Regs;
5201
5202   // If this is a constraint for a single physreg, or a constraint for a
5203   // register class, find it.
5204   std::pair<unsigned, const TargetRegisterClass*> PhysReg =
5205     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
5206                                      OpInfo.ConstraintVT);
5207
5208   unsigned NumRegs = 1;
5209   if (OpInfo.ConstraintVT != MVT::Other) {
5210     // If this is a FP input in an integer register (or visa versa) insert a bit
5211     // cast of the input value.  More generally, handle any case where the input
5212     // value disagrees with the register class we plan to stick this in.
5213     if (OpInfo.Type == InlineAsm::isInput &&
5214         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
5215       // Try to convert to the first EVT that the reg class contains.  If the
5216       // types are identical size, use a bitcast to convert (e.g. two differing
5217       // vector types).
5218       EVT RegVT = *PhysReg.second->vt_begin();
5219       if (RegVT.getSizeInBits() == OpInfo.ConstraintVT.getSizeInBits()) {
5220         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5221                                          RegVT, OpInfo.CallOperand);
5222         OpInfo.ConstraintVT = RegVT;
5223       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
5224         // If the input is a FP value and we want it in FP registers, do a
5225         // bitcast to the corresponding integer type.  This turns an f64 value
5226         // into i64, which can be passed with two i32 values on a 32-bit
5227         // machine.
5228         RegVT = EVT::getIntegerVT(Context,
5229                                   OpInfo.ConstraintVT.getSizeInBits());
5230         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5231                                          RegVT, OpInfo.CallOperand);
5232         OpInfo.ConstraintVT = RegVT;
5233       }
5234     }
5235
5236     NumRegs = TLI.getNumRegisters(Context, OpInfo.ConstraintVT);
5237   }
5238
5239   EVT RegVT;
5240   EVT ValueVT = OpInfo.ConstraintVT;
5241
5242   // If this is a constraint for a specific physical register, like {r17},
5243   // assign it now.
5244   if (unsigned AssignedReg = PhysReg.first) {
5245     const TargetRegisterClass *RC = PhysReg.second;
5246     if (OpInfo.ConstraintVT == MVT::Other)
5247       ValueVT = *RC->vt_begin();
5248
5249     // Get the actual register value type.  This is important, because the user
5250     // may have asked for (e.g.) the AX register in i32 type.  We need to
5251     // remember that AX is actually i16 to get the right extension.
5252     RegVT = *RC->vt_begin();
5253
5254     // This is a explicit reference to a physical register.
5255     Regs.push_back(AssignedReg);
5256
5257     // If this is an expanded reference, add the rest of the regs to Regs.
5258     if (NumRegs != 1) {
5259       TargetRegisterClass::iterator I = RC->begin();
5260       for (; *I != AssignedReg; ++I)
5261         assert(I != RC->end() && "Didn't find reg!");
5262
5263       // Already added the first reg.
5264       --NumRegs; ++I;
5265       for (; NumRegs; --NumRegs, ++I) {
5266         assert(I != RC->end() && "Ran out of registers to allocate!");
5267         Regs.push_back(*I);
5268       }
5269     }
5270
5271     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5272     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
5273     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
5274     return;
5275   }
5276
5277   // Otherwise, if this was a reference to an LLVM register class, create vregs
5278   // for this reference.
5279   if (const TargetRegisterClass *RC = PhysReg.second) {
5280     RegVT = *RC->vt_begin();
5281     if (OpInfo.ConstraintVT == MVT::Other)
5282       ValueVT = RegVT;
5283
5284     // Create the appropriate number of virtual registers.
5285     MachineRegisterInfo &RegInfo = MF.getRegInfo();
5286     for (; NumRegs; --NumRegs)
5287       Regs.push_back(RegInfo.createVirtualRegister(RC));
5288
5289     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
5290     return;
5291   }
5292
5293   // This is a reference to a register class that doesn't directly correspond
5294   // to an LLVM register class.  Allocate NumRegs consecutive, available,
5295   // registers from the class.
5296   std::vector<unsigned> RegClassRegs
5297     = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
5298                                             OpInfo.ConstraintVT);
5299
5300   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
5301   unsigned NumAllocated = 0;
5302   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
5303     unsigned Reg = RegClassRegs[i];
5304     // See if this register is available.
5305     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
5306         (isInReg  && InputRegs.count(Reg))) {    // Already used.
5307       // Make sure we find consecutive registers.
5308       NumAllocated = 0;
5309       continue;
5310     }
5311
5312     // Check to see if this register is allocatable (i.e. don't give out the
5313     // stack pointer).
5314     const TargetRegisterClass *RC = isAllocatableRegister(Reg, MF, TLI, TRI);
5315     if (!RC) {        // Couldn't allocate this register.
5316       // Reset NumAllocated to make sure we return consecutive registers.
5317       NumAllocated = 0;
5318       continue;
5319     }
5320
5321     // Okay, this register is good, we can use it.
5322     ++NumAllocated;
5323
5324     // If we allocated enough consecutive registers, succeed.
5325     if (NumAllocated == NumRegs) {
5326       unsigned RegStart = (i-NumAllocated)+1;
5327       unsigned RegEnd   = i+1;
5328       // Mark all of the allocated registers used.
5329       for (unsigned i = RegStart; i != RegEnd; ++i)
5330         Regs.push_back(RegClassRegs[i]);
5331
5332       OpInfo.AssignedRegs = RegsForValue(Regs, *RC->vt_begin(),
5333                                          OpInfo.ConstraintVT);
5334       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
5335       return;
5336     }
5337   }
5338
5339   // Otherwise, we couldn't allocate enough registers for this.
5340 }
5341
5342 /// visitInlineAsm - Handle a call to an InlineAsm object.
5343 ///
5344 void SelectionDAGBuilder::visitInlineAsm(ImmutableCallSite CS) {
5345   const InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
5346
5347   /// ConstraintOperands - Information about all of the constraints.
5348   std::vector<SDISelAsmOperandInfo> ConstraintOperands;
5349
5350   std::set<unsigned> OutputRegs, InputRegs;
5351
5352   std::vector<TargetLowering::AsmOperandInfo> TargetConstraints = TLI.ParseConstraints(CS);
5353   bool hasMemory = false;
5354   
5355   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
5356   unsigned ResNo = 0;   // ResNo - The result number of the next output.
5357   for (unsigned i = 0, e = TargetConstraints.size(); i != e; ++i) {
5358     ConstraintOperands.push_back(SDISelAsmOperandInfo(TargetConstraints[i]));
5359     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
5360     
5361     EVT OpVT = MVT::Other;
5362
5363     // Compute the value type for each operand.
5364     switch (OpInfo.Type) {
5365     case InlineAsm::isOutput:
5366       // Indirect outputs just consume an argument.
5367       if (OpInfo.isIndirect) {
5368         OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5369         break;
5370       }
5371
5372       // The return value of the call is this value.  As such, there is no
5373       // corresponding argument.
5374       assert(!CS.getType()->isVoidTy() &&
5375              "Bad inline asm!");
5376       if (const StructType *STy = dyn_cast<StructType>(CS.getType())) {
5377         OpVT = TLI.getValueType(STy->getElementType(ResNo));
5378       } else {
5379         assert(ResNo == 0 && "Asm only has one result!");
5380         OpVT = TLI.getValueType(CS.getType());
5381       }
5382       ++ResNo;
5383       break;
5384     case InlineAsm::isInput:
5385       OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
5386       break;
5387     case InlineAsm::isClobber:
5388       // Nothing to do.
5389       break;
5390     }
5391
5392     // If this is an input or an indirect output, process the call argument.
5393     // BasicBlocks are labels, currently appearing only in asm's.
5394     if (OpInfo.CallOperandVal) {
5395       // Strip bitcasts, if any.  This mostly comes up for functions.
5396       OpInfo.CallOperandVal = OpInfo.CallOperandVal->stripPointerCasts();
5397
5398       if (const BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5399         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5400       } else {
5401         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5402       }
5403
5404       OpVT = OpInfo.getCallOperandValEVT(*DAG.getContext(), TLI, TD);
5405     }
5406
5407     OpInfo.ConstraintVT = OpVT;
5408     
5409     // Indirect operand accesses access memory.
5410     if (OpInfo.isIndirect)
5411       hasMemory = true;
5412     else {
5413       for (unsigned j = 0, ee = OpInfo.Codes.size(); j != ee; ++j) {
5414         TargetLowering::ConstraintType CType = TLI.getConstraintType(OpInfo.Codes[j]);
5415         if (CType == TargetLowering::C_Memory) {
5416           hasMemory = true;
5417           break;
5418         }
5419       }
5420     }
5421   }
5422
5423   SDValue Chain, Flag;
5424
5425   // We won't need to flush pending loads if this asm doesn't touch
5426   // memory and is nonvolatile.
5427   if (hasMemory || IA->hasSideEffects())
5428     Chain = getRoot();
5429   else
5430     Chain = DAG.getRoot();
5431
5432   // Second pass over the constraints: compute which constraint option to use
5433   // and assign registers to constraints that want a specific physreg.
5434   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5435     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5436
5437     // If this is an output operand with a matching input operand, look up the
5438     // matching input. If their types mismatch, e.g. one is an integer, the
5439     // other is floating point, or their sizes are different, flag it as an
5440     // error.
5441     if (OpInfo.hasMatchingInput()) {
5442       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5443       
5444       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5445         if ((OpInfo.ConstraintVT.isInteger() !=
5446              Input.ConstraintVT.isInteger()) ||
5447             (OpInfo.ConstraintVT.getSizeInBits() !=
5448              Input.ConstraintVT.getSizeInBits())) {
5449           report_fatal_error("Unsupported asm: input constraint"
5450                              " with a matching output constraint of"
5451                              " incompatible type!");
5452         }
5453         Input.ConstraintVT = OpInfo.ConstraintVT;
5454       }
5455     }
5456
5457     // Compute the constraint code and ConstraintType to use.
5458     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, &DAG);
5459
5460     // If this is a memory input, and if the operand is not indirect, do what we
5461     // need to to provide an address for the memory input.
5462     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5463         !OpInfo.isIndirect) {
5464       assert((OpInfo.isMultipleAlternative || (OpInfo.Type == InlineAsm::isInput)) &&
5465              "Can only indirectify direct input operands!");
5466
5467       // Memory operands really want the address of the value.  If we don't have
5468       // an indirect input, put it in the constpool if we can, otherwise spill
5469       // it to a stack slot.
5470
5471       // If the operand is a float, integer, or vector constant, spill to a
5472       // constant pool entry to get its address.
5473       const Value *OpVal = OpInfo.CallOperandVal;
5474       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5475           isa<ConstantVector>(OpVal)) {
5476         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5477                                                  TLI.getPointerTy());
5478       } else {
5479         // Otherwise, create a stack slot and emit a store to it before the
5480         // asm.
5481         const Type *Ty = OpVal->getType();
5482         uint64_t TySize = TLI.getTargetData()->getTypeAllocSize(Ty);
5483         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
5484         MachineFunction &MF = DAG.getMachineFunction();
5485         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
5486         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5487         Chain = DAG.getStore(Chain, getCurDebugLoc(),
5488                              OpInfo.CallOperand, StackSlot,
5489                              MachinePointerInfo::getFixedStack(SSFI),
5490                              false, false, 0);
5491         OpInfo.CallOperand = StackSlot;
5492       }
5493
5494       // There is no longer a Value* corresponding to this operand.
5495       OpInfo.CallOperandVal = 0;
5496
5497       // It is now an indirect operand.
5498       OpInfo.isIndirect = true;
5499     }
5500
5501     // If this constraint is for a specific register, allocate it before
5502     // anything else.
5503     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5504       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5505   }
5506
5507   // Second pass - Loop over all of the operands, assigning virtual or physregs
5508   // to register class operands.
5509   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5510     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5511
5512     // C_Register operands have already been allocated, Other/Memory don't need
5513     // to be.
5514     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5515       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5516   }
5517
5518   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5519   std::vector<SDValue> AsmNodeOperands;
5520   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5521   AsmNodeOperands.push_back(
5522           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(),
5523                                       TLI.getPointerTy()));
5524
5525   // If we have a !srcloc metadata node associated with it, we want to attach
5526   // this to the ultimately generated inline asm machineinstr.  To do this, we
5527   // pass in the third operand as this (potentially null) inline asm MDNode.
5528   const MDNode *SrcLoc = CS.getInstruction()->getMetadata("srcloc");
5529   AsmNodeOperands.push_back(DAG.getMDNode(SrcLoc));
5530
5531   // Remember the AlignStack bit as operand 3.
5532   AsmNodeOperands.push_back(DAG.getTargetConstant(IA->isAlignStack() ? 1 : 0,
5533                                             MVT::i1));
5534
5535   // Loop over all of the inputs, copying the operand values into the
5536   // appropriate registers and processing the output regs.
5537   RegsForValue RetValRegs;
5538
5539   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
5540   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
5541
5542   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5543     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5544
5545     switch (OpInfo.Type) {
5546     case InlineAsm::isOutput: {
5547       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
5548           OpInfo.ConstraintType != TargetLowering::C_Register) {
5549         // Memory output, or 'other' output (e.g. 'X' constraint).
5550         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
5551
5552         // Add information to the INLINEASM node to know about this output.
5553         unsigned OpFlags = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
5554         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlags,
5555                                                         TLI.getPointerTy()));
5556         AsmNodeOperands.push_back(OpInfo.CallOperand);
5557         break;
5558       }
5559
5560       // Otherwise, this is a register or register class output.
5561
5562       // Copy the output from the appropriate register.  Find a register that
5563       // we can use.
5564       if (OpInfo.AssignedRegs.Regs.empty())
5565         report_fatal_error("Couldn't allocate output reg for constraint '" +
5566                            Twine(OpInfo.ConstraintCode) + "'!");
5567
5568       // If this is an indirect operand, store through the pointer after the
5569       // asm.
5570       if (OpInfo.isIndirect) {
5571         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
5572                                                       OpInfo.CallOperandVal));
5573       } else {
5574         // This is the result value of the call.
5575         assert(!CS.getType()->isVoidTy() && "Bad inline asm!");
5576         // Concatenate this output onto the outputs list.
5577         RetValRegs.append(OpInfo.AssignedRegs);
5578       }
5579
5580       // Add information to the INLINEASM node to know that this register is
5581       // set.
5582       OpInfo.AssignedRegs.AddInlineAsmOperands(OpInfo.isEarlyClobber ?
5583                                            InlineAsm::Kind_RegDefEarlyClobber :
5584                                                InlineAsm::Kind_RegDef,
5585                                                false,
5586                                                0,
5587                                                DAG,
5588                                                AsmNodeOperands);
5589       break;
5590     }
5591     case InlineAsm::isInput: {
5592       SDValue InOperandVal = OpInfo.CallOperand;
5593
5594       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
5595         // If this is required to match an output register we have already set,
5596         // just use its register.
5597         unsigned OperandNo = OpInfo.getMatchedOperand();
5598
5599         // Scan until we find the definition we already emitted of this operand.
5600         // When we find it, create a RegsForValue operand.
5601         unsigned CurOp = InlineAsm::Op_FirstOperand;
5602         for (; OperandNo; --OperandNo) {
5603           // Advance to the next operand.
5604           unsigned OpFlag =
5605             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5606           assert((InlineAsm::isRegDefKind(OpFlag) ||
5607                   InlineAsm::isRegDefEarlyClobberKind(OpFlag) ||
5608                   InlineAsm::isMemKind(OpFlag)) && "Skipped past definitions?");
5609           CurOp += InlineAsm::getNumOperandRegisters(OpFlag)+1;
5610         }
5611
5612         unsigned OpFlag =
5613           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5614         if (InlineAsm::isRegDefKind(OpFlag) ||
5615             InlineAsm::isRegDefEarlyClobberKind(OpFlag)) {
5616           // Add (OpFlag&0xffff)>>3 registers to MatchedRegs.
5617           if (OpInfo.isIndirect) {
5618             // This happens on gcc/testsuite/gcc.dg/pr8788-1.c
5619             LLVMContext &Ctx = *DAG.getContext();
5620             Ctx.emitError(CS.getInstruction(),  "inline asm not supported yet:"
5621                           " don't know how to handle tied "
5622                           "indirect register inputs");
5623           }
5624           
5625           RegsForValue MatchedRegs;
5626           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
5627           EVT RegVT = AsmNodeOperands[CurOp+1].getValueType();
5628           MatchedRegs.RegVTs.push_back(RegVT);
5629           MachineRegisterInfo &RegInfo = DAG.getMachineFunction().getRegInfo();
5630           for (unsigned i = 0, e = InlineAsm::getNumOperandRegisters(OpFlag);
5631                i != e; ++i)
5632             MatchedRegs.Regs.push_back
5633               (RegInfo.createVirtualRegister(TLI.getRegClassFor(RegVT)));
5634
5635           // Use the produced MatchedRegs object to
5636           MatchedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5637                                     Chain, &Flag);
5638           MatchedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse,
5639                                            true, OpInfo.getMatchedOperand(),
5640                                            DAG, AsmNodeOperands);
5641           break;
5642         }
5643         
5644         assert(InlineAsm::isMemKind(OpFlag) && "Unknown matching constraint!");
5645         assert(InlineAsm::getNumOperandRegisters(OpFlag) == 1 &&
5646                "Unexpected number of operands");
5647         // Add information to the INLINEASM node to know about this input.
5648         // See InlineAsm.h isUseOperandTiedToDef.
5649         OpFlag = InlineAsm::getFlagWordForMatchingOp(OpFlag,
5650                                                     OpInfo.getMatchedOperand());
5651         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlag,
5652                                                         TLI.getPointerTy()));
5653         AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
5654         break;
5655       }
5656
5657       // Treat indirect 'X' constraint as memory.
5658       if (OpInfo.ConstraintType == TargetLowering::C_Other && 
5659           OpInfo.isIndirect) 
5660         OpInfo.ConstraintType = TargetLowering::C_Memory;
5661
5662       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
5663         std::vector<SDValue> Ops;
5664         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
5665                                          Ops, DAG);
5666         if (Ops.empty())
5667           report_fatal_error("Invalid operand for inline asm constraint '" +
5668                              Twine(OpInfo.ConstraintCode) + "'!");
5669
5670         // Add information to the INLINEASM node to know about this input.
5671         unsigned ResOpType =
5672           InlineAsm::getFlagWord(InlineAsm::Kind_Imm, Ops.size());
5673         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5674                                                         TLI.getPointerTy()));
5675         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
5676         break;
5677       }
5678       
5679       if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
5680         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
5681         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
5682                "Memory operands expect pointer values");
5683
5684         // Add information to the INLINEASM node to know about this input.
5685         unsigned ResOpType = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
5686         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5687                                                         TLI.getPointerTy()));
5688         AsmNodeOperands.push_back(InOperandVal);
5689         break;
5690       }
5691
5692       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
5693               OpInfo.ConstraintType == TargetLowering::C_Register) &&
5694              "Unknown constraint type!");
5695       assert(!OpInfo.isIndirect &&
5696              "Don't know how to handle indirect register inputs yet!");
5697
5698       // Copy the input into the appropriate registers.
5699       if (OpInfo.AssignedRegs.Regs.empty() ||
5700           !OpInfo.AssignedRegs.areValueTypesLegal(TLI))
5701         report_fatal_error("Couldn't allocate input reg for constraint '" +
5702                            Twine(OpInfo.ConstraintCode) + "'!");
5703
5704       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, getCurDebugLoc(),
5705                                         Chain, &Flag);
5706
5707       OpInfo.AssignedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse, false, 0,
5708                                                DAG, AsmNodeOperands);
5709       break;
5710     }
5711     case InlineAsm::isClobber: {
5712       // Add the clobbered value to the operand list, so that the register
5713       // allocator is aware that the physreg got clobbered.
5714       if (!OpInfo.AssignedRegs.Regs.empty())
5715         OpInfo.AssignedRegs.AddInlineAsmOperands(
5716                                             InlineAsm::Kind_RegDefEarlyClobber,
5717                                                  false, 0, DAG,
5718                                                  AsmNodeOperands);
5719       break;
5720     }
5721     }
5722   }
5723
5724   // Finish up input operands.  Set the input chain and add the flag last.
5725   AsmNodeOperands[InlineAsm::Op_InputChain] = Chain;
5726   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
5727
5728   Chain = DAG.getNode(ISD::INLINEASM, getCurDebugLoc(),
5729                       DAG.getVTList(MVT::Other, MVT::Flag),
5730                       &AsmNodeOperands[0], AsmNodeOperands.size());
5731   Flag = Chain.getValue(1);
5732
5733   // If this asm returns a register value, copy the result from that register
5734   // and set it as the value of the call.
5735   if (!RetValRegs.Regs.empty()) {
5736     SDValue Val = RetValRegs.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(),
5737                                              Chain, &Flag);
5738
5739     // FIXME: Why don't we do this for inline asms with MRVs?
5740     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
5741       EVT ResultType = TLI.getValueType(CS.getType());
5742
5743       // If any of the results of the inline asm is a vector, it may have the
5744       // wrong width/num elts.  This can happen for register classes that can
5745       // contain multiple different value types.  The preg or vreg allocated may
5746       // not have the same VT as was expected.  Convert it to the right type
5747       // with bit_convert.
5748       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
5749         Val = DAG.getNode(ISD::BIT_CONVERT, getCurDebugLoc(),
5750                           ResultType, Val);
5751
5752       } else if (ResultType != Val.getValueType() &&
5753                  ResultType.isInteger() && Val.getValueType().isInteger()) {
5754         // If a result value was tied to an input value, the computed result may
5755         // have a wider width than the expected result.  Extract the relevant
5756         // portion.
5757         Val = DAG.getNode(ISD::TRUNCATE, getCurDebugLoc(), ResultType, Val);
5758       }
5759
5760       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
5761     }
5762
5763     setValue(CS.getInstruction(), Val);
5764     // Don't need to use this as a chain in this case.
5765     if (!IA->hasSideEffects() && !hasMemory && IndirectStoresToEmit.empty())
5766       return;
5767   }
5768
5769   std::vector<std::pair<SDValue, const Value *> > StoresToEmit;
5770
5771   // Process indirect outputs, first output all of the flagged copies out of
5772   // physregs.
5773   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
5774     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
5775     const Value *Ptr = IndirectStoresToEmit[i].second;
5776     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, FuncInfo, getCurDebugLoc(),
5777                                              Chain, &Flag);
5778     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
5779   }
5780
5781   // Emit the non-flagged stores from the physregs.
5782   SmallVector<SDValue, 8> OutChains;
5783   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i) {
5784     SDValue Val = DAG.getStore(Chain, getCurDebugLoc(),
5785                                StoresToEmit[i].first,
5786                                getValue(StoresToEmit[i].second),
5787                                MachinePointerInfo(StoresToEmit[i].second),
5788                                false, false, 0);
5789     OutChains.push_back(Val);
5790   }
5791
5792   if (!OutChains.empty())
5793     Chain = DAG.getNode(ISD::TokenFactor, getCurDebugLoc(), MVT::Other,
5794                         &OutChains[0], OutChains.size());
5795
5796   DAG.setRoot(Chain);
5797 }
5798
5799 void SelectionDAGBuilder::visitVAStart(const CallInst &I) {
5800   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurDebugLoc(),
5801                           MVT::Other, getRoot(),
5802                           getValue(I.getArgOperand(0)),
5803                           DAG.getSrcValue(I.getArgOperand(0))));
5804 }
5805
5806 void SelectionDAGBuilder::visitVAArg(const VAArgInst &I) {
5807   const TargetData &TD = *TLI.getTargetData();
5808   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurDebugLoc(),
5809                            getRoot(), getValue(I.getOperand(0)),
5810                            DAG.getSrcValue(I.getOperand(0)),
5811                            TD.getABITypeAlignment(I.getType()));
5812   setValue(&I, V);
5813   DAG.setRoot(V.getValue(1));
5814 }
5815
5816 void SelectionDAGBuilder::visitVAEnd(const CallInst &I) {
5817   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurDebugLoc(),
5818                           MVT::Other, getRoot(),
5819                           getValue(I.getArgOperand(0)),
5820                           DAG.getSrcValue(I.getArgOperand(0))));
5821 }
5822
5823 void SelectionDAGBuilder::visitVACopy(const CallInst &I) {
5824   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurDebugLoc(),
5825                           MVT::Other, getRoot(),
5826                           getValue(I.getArgOperand(0)),
5827                           getValue(I.getArgOperand(1)),
5828                           DAG.getSrcValue(I.getArgOperand(0)),
5829                           DAG.getSrcValue(I.getArgOperand(1))));
5830 }
5831
5832 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
5833 /// implementation, which just calls LowerCall.
5834 /// FIXME: When all targets are
5835 /// migrated to using LowerCall, this hook should be integrated into SDISel.
5836 std::pair<SDValue, SDValue>
5837 TargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy,
5838                             bool RetSExt, bool RetZExt, bool isVarArg,
5839                             bool isInreg, unsigned NumFixedArgs,
5840                             CallingConv::ID CallConv, bool isTailCall,
5841                             bool isReturnValueUsed,
5842                             SDValue Callee,
5843                             ArgListTy &Args, SelectionDAG &DAG,
5844                             DebugLoc dl) const {
5845   // Handle all of the outgoing arguments.
5846   SmallVector<ISD::OutputArg, 32> Outs;
5847   SmallVector<SDValue, 32> OutVals;
5848   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
5849     SmallVector<EVT, 4> ValueVTs;
5850     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
5851     for (unsigned Value = 0, NumValues = ValueVTs.size();
5852          Value != NumValues; ++Value) {
5853       EVT VT = ValueVTs[Value];
5854       const Type *ArgTy = VT.getTypeForEVT(RetTy->getContext());
5855       SDValue Op = SDValue(Args[i].Node.getNode(),
5856                            Args[i].Node.getResNo() + Value);
5857       ISD::ArgFlagsTy Flags;
5858       unsigned OriginalAlignment =
5859         getTargetData()->getABITypeAlignment(ArgTy);
5860
5861       if (Args[i].isZExt)
5862         Flags.setZExt();
5863       if (Args[i].isSExt)
5864         Flags.setSExt();
5865       if (Args[i].isInReg)
5866         Flags.setInReg();
5867       if (Args[i].isSRet)
5868         Flags.setSRet();
5869       if (Args[i].isByVal) {
5870         Flags.setByVal();
5871         const PointerType *Ty = cast<PointerType>(Args[i].Ty);
5872         const Type *ElementTy = Ty->getElementType();
5873         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5874         unsigned FrameSize  = getTargetData()->getTypeAllocSize(ElementTy);
5875         // For ByVal, alignment should come from FE.  BE will guess if this
5876         // info is not there but there are cases it cannot get right.
5877         if (Args[i].Alignment)
5878           FrameAlign = Args[i].Alignment;
5879         Flags.setByValAlign(FrameAlign);
5880         Flags.setByValSize(FrameSize);
5881       }
5882       if (Args[i].isNest)
5883         Flags.setNest();
5884       Flags.setOrigAlign(OriginalAlignment);
5885
5886       EVT PartVT = getRegisterType(RetTy->getContext(), VT);
5887       unsigned NumParts = getNumRegisters(RetTy->getContext(), VT);
5888       SmallVector<SDValue, 4> Parts(NumParts);
5889       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
5890
5891       if (Args[i].isSExt)
5892         ExtendKind = ISD::SIGN_EXTEND;
5893       else if (Args[i].isZExt)
5894         ExtendKind = ISD::ZERO_EXTEND;
5895
5896       getCopyToParts(DAG, dl, Op, &Parts[0], NumParts,
5897                      PartVT, ExtendKind);
5898
5899       for (unsigned j = 0; j != NumParts; ++j) {
5900         // if it isn't first piece, alignment must be 1
5901         ISD::OutputArg MyFlags(Flags, Parts[j].getValueType(),
5902                                i < NumFixedArgs);
5903         if (NumParts > 1 && j == 0)
5904           MyFlags.Flags.setSplit();
5905         else if (j != 0)
5906           MyFlags.Flags.setOrigAlign(1);
5907
5908         Outs.push_back(MyFlags);
5909         OutVals.push_back(Parts[j]);
5910       }
5911     }
5912   }
5913
5914   // Handle the incoming return values from the call.
5915   SmallVector<ISD::InputArg, 32> Ins;
5916   SmallVector<EVT, 4> RetTys;
5917   ComputeValueVTs(*this, RetTy, RetTys);
5918   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5919     EVT VT = RetTys[I];
5920     EVT RegisterVT = getRegisterType(RetTy->getContext(), VT);
5921     unsigned NumRegs = getNumRegisters(RetTy->getContext(), VT);
5922     for (unsigned i = 0; i != NumRegs; ++i) {
5923       ISD::InputArg MyFlags;
5924       MyFlags.VT = RegisterVT;
5925       MyFlags.Used = isReturnValueUsed;
5926       if (RetSExt)
5927         MyFlags.Flags.setSExt();
5928       if (RetZExt)
5929         MyFlags.Flags.setZExt();
5930       if (isInreg)
5931         MyFlags.Flags.setInReg();
5932       Ins.push_back(MyFlags);
5933     }
5934   }
5935
5936   SmallVector<SDValue, 4> InVals;
5937   Chain = LowerCall(Chain, Callee, CallConv, isVarArg, isTailCall,
5938                     Outs, OutVals, Ins, dl, DAG, InVals);
5939
5940   // Verify that the target's LowerCall behaved as expected.
5941   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
5942          "LowerCall didn't return a valid chain!");
5943   assert((!isTailCall || InVals.empty()) &&
5944          "LowerCall emitted a return value for a tail call!");
5945   assert((isTailCall || InVals.size() == Ins.size()) &&
5946          "LowerCall didn't emit the correct number of values!");
5947
5948   // For a tail call, the return value is merely live-out and there aren't
5949   // any nodes in the DAG representing it. Return a special value to
5950   // indicate that a tail call has been emitted and no more Instructions
5951   // should be processed in the current block.
5952   if (isTailCall) {
5953     DAG.setRoot(Chain);
5954     return std::make_pair(SDValue(), SDValue());
5955   }
5956
5957   DEBUG(for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
5958           assert(InVals[i].getNode() &&
5959                  "LowerCall emitted a null value!");
5960           assert(Ins[i].VT == InVals[i].getValueType() &&
5961                  "LowerCall emitted a value with the wrong type!");
5962         });
5963
5964   // Collect the legal value parts into potentially illegal values
5965   // that correspond to the original function's return values.
5966   ISD::NodeType AssertOp = ISD::DELETED_NODE;
5967   if (RetSExt)
5968     AssertOp = ISD::AssertSext;
5969   else if (RetZExt)
5970     AssertOp = ISD::AssertZext;
5971   SmallVector<SDValue, 4> ReturnValues;
5972   unsigned CurReg = 0;
5973   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5974     EVT VT = RetTys[I];
5975     EVT RegisterVT = getRegisterType(RetTy->getContext(), VT);
5976     unsigned NumRegs = getNumRegisters(RetTy->getContext(), VT);
5977
5978     ReturnValues.push_back(getCopyFromParts(DAG, dl, &InVals[CurReg],
5979                                             NumRegs, RegisterVT, VT,
5980                                             AssertOp));
5981     CurReg += NumRegs;
5982   }
5983
5984   // For a function returning void, there is no return value. We can't create
5985   // such a node, so we just return a null return value in that case. In
5986   // that case, nothing will actualy look at the value.
5987   if (ReturnValues.empty())
5988     return std::make_pair(SDValue(), Chain);
5989
5990   SDValue Res = DAG.getNode(ISD::MERGE_VALUES, dl,
5991                             DAG.getVTList(&RetTys[0], RetTys.size()),
5992                             &ReturnValues[0], ReturnValues.size());
5993   return std::make_pair(Res, Chain);
5994 }
5995
5996 void TargetLowering::LowerOperationWrapper(SDNode *N,
5997                                            SmallVectorImpl<SDValue> &Results,
5998                                            SelectionDAG &DAG) const {
5999   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
6000   if (Res.getNode())
6001     Results.push_back(Res);
6002 }
6003
6004 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6005   llvm_unreachable("LowerOperation not implemented for this target!");
6006   return SDValue();
6007 }
6008
6009 void
6010 SelectionDAGBuilder::CopyValueToVirtualRegister(const Value *V, unsigned Reg) {
6011   SDValue Op = getNonRegisterValue(V);
6012   assert((Op.getOpcode() != ISD::CopyFromReg ||
6013           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
6014          "Copy from a reg to the same reg!");
6015   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
6016
6017   RegsForValue RFV(V->getContext(), TLI, Reg, V->getType());
6018   SDValue Chain = DAG.getEntryNode();
6019   RFV.getCopyToRegs(Op, DAG, getCurDebugLoc(), Chain, 0);
6020   PendingExports.push_back(Chain);
6021 }
6022
6023 #include "llvm/CodeGen/SelectionDAGISel.h"
6024
6025 void SelectionDAGISel::LowerArguments(const BasicBlock *LLVMBB) {
6026   // If this is the entry block, emit arguments.
6027   const Function &F = *LLVMBB->getParent();
6028   SelectionDAG &DAG = SDB->DAG;
6029   DebugLoc dl = SDB->getCurDebugLoc();
6030   const TargetData *TD = TLI.getTargetData();
6031   SmallVector<ISD::InputArg, 16> Ins;
6032
6033   // Check whether the function can return without sret-demotion.
6034   SmallVector<ISD::OutputArg, 4> Outs;
6035   GetReturnInfo(F.getReturnType(), F.getAttributes().getRetAttributes(),
6036                 Outs, TLI);
6037
6038   if (!FuncInfo->CanLowerReturn) {
6039     // Put in an sret pointer parameter before all the other parameters.
6040     SmallVector<EVT, 1> ValueVTs;
6041     ComputeValueVTs(TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
6042
6043     // NOTE: Assuming that a pointer will never break down to more than one VT
6044     // or one register.
6045     ISD::ArgFlagsTy Flags;
6046     Flags.setSRet();
6047     EVT RegisterVT = TLI.getRegisterType(*DAG.getContext(), ValueVTs[0]);
6048     ISD::InputArg RetArg(Flags, RegisterVT, true);
6049     Ins.push_back(RetArg);
6050   }
6051
6052   // Set up the incoming argument description vector.
6053   unsigned Idx = 1;
6054   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end();
6055        I != E; ++I, ++Idx) {
6056     SmallVector<EVT, 4> ValueVTs;
6057     ComputeValueVTs(TLI, I->getType(), ValueVTs);
6058     bool isArgValueUsed = !I->use_empty();
6059     for (unsigned Value = 0, NumValues = ValueVTs.size();
6060          Value != NumValues; ++Value) {
6061       EVT VT = ValueVTs[Value];
6062       const Type *ArgTy = VT.getTypeForEVT(*DAG.getContext());
6063       ISD::ArgFlagsTy Flags;
6064       unsigned OriginalAlignment =
6065         TD->getABITypeAlignment(ArgTy);
6066
6067       if (F.paramHasAttr(Idx, Attribute::ZExt))
6068         Flags.setZExt();
6069       if (F.paramHasAttr(Idx, Attribute::SExt))
6070         Flags.setSExt();
6071       if (F.paramHasAttr(Idx, Attribute::InReg))
6072         Flags.setInReg();
6073       if (F.paramHasAttr(Idx, Attribute::StructRet))
6074         Flags.setSRet();
6075       if (F.paramHasAttr(Idx, Attribute::ByVal)) {
6076         Flags.setByVal();
6077         const PointerType *Ty = cast<PointerType>(I->getType());
6078         const Type *ElementTy = Ty->getElementType();
6079         unsigned FrameAlign = TLI.getByValTypeAlignment(ElementTy);
6080         unsigned FrameSize  = TD->getTypeAllocSize(ElementTy);
6081         // For ByVal, alignment should be passed from FE.  BE will guess if
6082         // this info is not there but there are cases it cannot get right.
6083         if (F.getParamAlignment(Idx))
6084           FrameAlign = F.getParamAlignment(Idx);
6085         Flags.setByValAlign(FrameAlign);
6086         Flags.setByValSize(FrameSize);
6087       }
6088       if (F.paramHasAttr(Idx, Attribute::Nest))
6089         Flags.setNest();
6090       Flags.setOrigAlign(OriginalAlignment);
6091
6092       EVT RegisterVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6093       unsigned NumRegs = TLI.getNumRegisters(*CurDAG->getContext(), VT);
6094       for (unsigned i = 0; i != NumRegs; ++i) {
6095         ISD::InputArg MyFlags(Flags, RegisterVT, isArgValueUsed);
6096         if (NumRegs > 1 && i == 0)
6097           MyFlags.Flags.setSplit();
6098         // if it isn't first piece, alignment must be 1
6099         else if (i > 0)
6100           MyFlags.Flags.setOrigAlign(1);
6101         Ins.push_back(MyFlags);
6102       }
6103     }
6104   }
6105
6106   // Call the target to set up the argument values.
6107   SmallVector<SDValue, 8> InVals;
6108   SDValue NewRoot = TLI.LowerFormalArguments(DAG.getRoot(), F.getCallingConv(),
6109                                              F.isVarArg(), Ins,
6110                                              dl, DAG, InVals);
6111
6112   // Verify that the target's LowerFormalArguments behaved as expected.
6113   assert(NewRoot.getNode() && NewRoot.getValueType() == MVT::Other &&
6114          "LowerFormalArguments didn't return a valid chain!");
6115   assert(InVals.size() == Ins.size() &&
6116          "LowerFormalArguments didn't emit the correct number of values!");
6117   DEBUG({
6118       for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
6119         assert(InVals[i].getNode() &&
6120                "LowerFormalArguments emitted a null value!");
6121         assert(Ins[i].VT == InVals[i].getValueType() &&
6122                "LowerFormalArguments emitted a value with the wrong type!");
6123       }
6124     });
6125
6126   // Update the DAG with the new chain value resulting from argument lowering.
6127   DAG.setRoot(NewRoot);
6128
6129   // Set up the argument values.
6130   unsigned i = 0;
6131   Idx = 1;
6132   if (!FuncInfo->CanLowerReturn) {
6133     // Create a virtual register for the sret pointer, and put in a copy
6134     // from the sret argument into it.
6135     SmallVector<EVT, 1> ValueVTs;
6136     ComputeValueVTs(TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
6137     EVT VT = ValueVTs[0];
6138     EVT RegVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6139     ISD::NodeType AssertOp = ISD::DELETED_NODE;
6140     SDValue ArgValue = getCopyFromParts(DAG, dl, &InVals[0], 1,
6141                                         RegVT, VT, AssertOp);
6142
6143     MachineFunction& MF = SDB->DAG.getMachineFunction();
6144     MachineRegisterInfo& RegInfo = MF.getRegInfo();
6145     unsigned SRetReg = RegInfo.createVirtualRegister(TLI.getRegClassFor(RegVT));
6146     FuncInfo->DemoteRegister = SRetReg;
6147     NewRoot = SDB->DAG.getCopyToReg(NewRoot, SDB->getCurDebugLoc(),
6148                                     SRetReg, ArgValue);
6149     DAG.setRoot(NewRoot);
6150
6151     // i indexes lowered arguments.  Bump it past the hidden sret argument.
6152     // Idx indexes LLVM arguments.  Don't touch it.
6153     ++i;
6154   }
6155
6156   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
6157       ++I, ++Idx) {
6158     SmallVector<SDValue, 4> ArgValues;
6159     SmallVector<EVT, 4> ValueVTs;
6160     ComputeValueVTs(TLI, I->getType(), ValueVTs);
6161     unsigned NumValues = ValueVTs.size();
6162
6163     // If this argument is unused then remember its value. It is used to generate
6164     // debugging information.
6165     if (I->use_empty() && NumValues)
6166       SDB->setUnusedArgValue(I, InVals[i]);
6167
6168     for (unsigned Value = 0; Value != NumValues; ++Value) {
6169       EVT VT = ValueVTs[Value];
6170       EVT PartVT = TLI.getRegisterType(*CurDAG->getContext(), VT);
6171       unsigned NumParts = TLI.getNumRegisters(*CurDAG->getContext(), VT);
6172
6173       if (!I->use_empty()) {
6174         ISD::NodeType AssertOp = ISD::DELETED_NODE;
6175         if (F.paramHasAttr(Idx, Attribute::SExt))
6176           AssertOp = ISD::AssertSext;
6177         else if (F.paramHasAttr(Idx, Attribute::ZExt))
6178           AssertOp = ISD::AssertZext;
6179
6180         ArgValues.push_back(getCopyFromParts(DAG, dl, &InVals[i],
6181                                              NumParts, PartVT, VT,
6182                                              AssertOp));
6183       }
6184
6185       i += NumParts;
6186     }
6187
6188     // Note down frame index for byval arguments.
6189     if (I->hasByValAttr() && !ArgValues.empty())
6190       if (FrameIndexSDNode *FI = 
6191           dyn_cast<FrameIndexSDNode>(ArgValues[0].getNode()))
6192         FuncInfo->setByValArgumentFrameIndex(I, FI->getIndex());
6193
6194     if (!I->use_empty()) {
6195       SDValue Res;
6196       if (!ArgValues.empty())
6197         Res = DAG.getMergeValues(&ArgValues[0], NumValues,
6198                                  SDB->getCurDebugLoc());
6199       SDB->setValue(I, Res);
6200
6201       // If this argument is live outside of the entry block, insert a copy from
6202       // whereever we got it to the vreg that other BB's will reference it as.
6203       SDB->CopyToExportRegsIfNeeded(I);
6204     }
6205   }
6206
6207   assert(i == InVals.size() && "Argument register count mismatch!");
6208
6209   // Finally, if the target has anything special to do, allow it to do so.
6210   // FIXME: this should insert code into the DAG!
6211   EmitFunctionEntryCode();
6212 }
6213
6214 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
6215 /// ensure constants are generated when needed.  Remember the virtual registers
6216 /// that need to be added to the Machine PHI nodes as input.  We cannot just
6217 /// directly add them, because expansion might result in multiple MBB's for one
6218 /// BB.  As such, the start of the BB might correspond to a different MBB than
6219 /// the end.
6220 ///
6221 void
6222 SelectionDAGBuilder::HandlePHINodesInSuccessorBlocks(const BasicBlock *LLVMBB) {
6223   const TerminatorInst *TI = LLVMBB->getTerminator();
6224
6225   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
6226
6227   // Check successor nodes' PHI nodes that expect a constant to be available
6228   // from this block.
6229   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
6230     const BasicBlock *SuccBB = TI->getSuccessor(succ);
6231     if (!isa<PHINode>(SuccBB->begin())) continue;
6232     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
6233
6234     // If this terminator has multiple identical successors (common for
6235     // switches), only handle each succ once.
6236     if (!SuccsHandled.insert(SuccMBB)) continue;
6237
6238     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
6239
6240     // At this point we know that there is a 1-1 correspondence between LLVM PHI
6241     // nodes and Machine PHI nodes, but the incoming operands have not been
6242     // emitted yet.
6243     for (BasicBlock::const_iterator I = SuccBB->begin();
6244          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
6245       // Ignore dead phi's.
6246       if (PN->use_empty()) continue;
6247
6248       unsigned Reg;
6249       const Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
6250
6251       if (const Constant *C = dyn_cast<Constant>(PHIOp)) {
6252         unsigned &RegOut = ConstantsOut[C];
6253         if (RegOut == 0) {
6254           RegOut = FuncInfo.CreateRegs(C->getType());
6255           CopyValueToVirtualRegister(C, RegOut);
6256         }
6257         Reg = RegOut;
6258       } else {
6259         DenseMap<const Value *, unsigned>::iterator I =
6260           FuncInfo.ValueMap.find(PHIOp);
6261         if (I != FuncInfo.ValueMap.end())
6262           Reg = I->second;
6263         else {
6264           assert(isa<AllocaInst>(PHIOp) &&
6265                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
6266                  "Didn't codegen value into a register!??");
6267           Reg = FuncInfo.CreateRegs(PHIOp->getType());
6268           CopyValueToVirtualRegister(PHIOp, Reg);
6269         }
6270       }
6271
6272       // Remember that this register needs to added to the machine PHI node as
6273       // the input for this MBB.
6274       SmallVector<EVT, 4> ValueVTs;
6275       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
6276       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
6277         EVT VT = ValueVTs[vti];
6278         unsigned NumRegisters = TLI.getNumRegisters(*DAG.getContext(), VT);
6279         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
6280           FuncInfo.PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
6281         Reg += NumRegisters;
6282       }
6283     }
6284   }
6285   ConstantsOut.clear();
6286 }