- Make lowering of "add with overflow" customizable by back-ends.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuild.cpp
1 //===-- SelectionDAGBuild.cpp - Selection-DAG building --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "SelectionDAGBuild.h"
16 #include "llvm/ADT/BitVector.h"
17 #include "llvm/ADT/SmallSet.h"
18 #include "llvm/Analysis/AliasAnalysis.h"
19 #include "llvm/Constants.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/InlineAsm.h"
25 #include "llvm/Instructions.h"
26 #include "llvm/Intrinsics.h"
27 #include "llvm/IntrinsicInst.h"
28 #include "llvm/Module.h"
29 #include "llvm/CodeGen/FastISel.h"
30 #include "llvm/CodeGen/GCStrategy.h"
31 #include "llvm/CodeGen/GCMetadata.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineFrameInfo.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/CodeGen/PseudoSourceValue.h"
39 #include "llvm/CodeGen/SelectionDAG.h"
40 #include "llvm/Target/TargetRegisterInfo.h"
41 #include "llvm/Target/TargetData.h"
42 #include "llvm/Target/TargetFrameInfo.h"
43 #include "llvm/Target/TargetInstrInfo.h"
44 #include "llvm/Target/TargetLowering.h"
45 #include "llvm/Target/TargetMachine.h"
46 #include "llvm/Target/TargetOptions.h"
47 #include "llvm/Support/Compiler.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/MathExtras.h"
50 #include <algorithm>
51 using namespace llvm;
52
53 /// LimitFloatPrecision - Generate low-precision inline sequences for
54 /// some float libcalls (6, 8 or 12 bits).
55 static unsigned LimitFloatPrecision;
56
57 static cl::opt<unsigned, true>
58 LimitFPPrecision("limit-float-precision",
59                  cl::desc("Generate low-precision inline sequences "
60                           "for some float libcalls"),
61                  cl::location(LimitFloatPrecision),
62                  cl::init(0));
63
64 /// ComputeLinearIndex - Given an LLVM IR aggregate type and a sequence
65 /// insertvalue or extractvalue indices that identify a member, return
66 /// the linearized index of the start of the member.
67 ///
68 static unsigned ComputeLinearIndex(const TargetLowering &TLI, const Type *Ty,
69                                    const unsigned *Indices,
70                                    const unsigned *IndicesEnd,
71                                    unsigned CurIndex = 0) {
72   // Base case: We're done.
73   if (Indices && Indices == IndicesEnd)
74     return CurIndex;
75
76   // Given a struct type, recursively traverse the elements.
77   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
78     for (StructType::element_iterator EB = STy->element_begin(),
79                                       EI = EB,
80                                       EE = STy->element_end();
81         EI != EE; ++EI) {
82       if (Indices && *Indices == unsigned(EI - EB))
83         return ComputeLinearIndex(TLI, *EI, Indices+1, IndicesEnd, CurIndex);
84       CurIndex = ComputeLinearIndex(TLI, *EI, 0, 0, CurIndex);
85     }
86   }
87   // Given an array type, recursively traverse the elements.
88   else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
89     const Type *EltTy = ATy->getElementType();
90     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i) {
91       if (Indices && *Indices == i)
92         return ComputeLinearIndex(TLI, EltTy, Indices+1, IndicesEnd, CurIndex);
93       CurIndex = ComputeLinearIndex(TLI, EltTy, 0, 0, CurIndex);
94     }
95   }
96   // We haven't found the type we're looking for, so keep searching.
97   return CurIndex + 1;
98 }
99
100 /// ComputeValueVTs - Given an LLVM IR type, compute a sequence of
101 /// MVTs that represent all the individual underlying
102 /// non-aggregate types that comprise it.
103 ///
104 /// If Offsets is non-null, it points to a vector to be filled in
105 /// with the in-memory offsets of each of the individual values.
106 ///
107 static void ComputeValueVTs(const TargetLowering &TLI, const Type *Ty,
108                             SmallVectorImpl<MVT> &ValueVTs,
109                             SmallVectorImpl<uint64_t> *Offsets = 0,
110                             uint64_t StartingOffset = 0) {
111   // Given a struct type, recursively traverse the elements.
112   if (const StructType *STy = dyn_cast<StructType>(Ty)) {
113     const StructLayout *SL = TLI.getTargetData()->getStructLayout(STy);
114     for (StructType::element_iterator EB = STy->element_begin(),
115                                       EI = EB,
116                                       EE = STy->element_end();
117          EI != EE; ++EI)
118       ComputeValueVTs(TLI, *EI, ValueVTs, Offsets,
119                       StartingOffset + SL->getElementOffset(EI - EB));
120     return;
121   }
122   // Given an array type, recursively traverse the elements.
123   if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
124     const Type *EltTy = ATy->getElementType();
125     uint64_t EltSize = TLI.getTargetData()->getABITypeSize(EltTy);
126     for (unsigned i = 0, e = ATy->getNumElements(); i != e; ++i)
127       ComputeValueVTs(TLI, EltTy, ValueVTs, Offsets,
128                       StartingOffset + i * EltSize);
129     return;
130   }
131   // Base case: we can get an MVT for this LLVM IR type.
132   ValueVTs.push_back(TLI.getValueType(Ty));
133   if (Offsets)
134     Offsets->push_back(StartingOffset);
135 }
136
137 namespace llvm {
138   /// RegsForValue - This struct represents the registers (physical or virtual)
139   /// that a particular set of values is assigned, and the type information about
140   /// the value. The most common situation is to represent one value at a time,
141   /// but struct or array values are handled element-wise as multiple values.
142   /// The splitting of aggregates is performed recursively, so that we never
143   /// have aggregate-typed registers. The values at this point do not necessarily
144   /// have legal types, so each value may require one or more registers of some
145   /// legal type.
146   /// 
147   struct VISIBILITY_HIDDEN RegsForValue {
148     /// TLI - The TargetLowering object.
149     ///
150     const TargetLowering *TLI;
151
152     /// ValueVTs - The value types of the values, which may not be legal, and
153     /// may need be promoted or synthesized from one or more registers.
154     ///
155     SmallVector<MVT, 4> ValueVTs;
156     
157     /// RegVTs - The value types of the registers. This is the same size as
158     /// ValueVTs and it records, for each value, what the type of the assigned
159     /// register or registers are. (Individual values are never synthesized
160     /// from more than one type of register.)
161     ///
162     /// With virtual registers, the contents of RegVTs is redundant with TLI's
163     /// getRegisterType member function, however when with physical registers
164     /// it is necessary to have a separate record of the types.
165     ///
166     SmallVector<MVT, 4> RegVTs;
167     
168     /// Regs - This list holds the registers assigned to the values.
169     /// Each legal or promoted value requires one register, and each
170     /// expanded value requires multiple registers.
171     ///
172     SmallVector<unsigned, 4> Regs;
173     
174     RegsForValue() : TLI(0) {}
175     
176     RegsForValue(const TargetLowering &tli,
177                  const SmallVector<unsigned, 4> &regs, 
178                  MVT regvt, MVT valuevt)
179       : TLI(&tli),  ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
180     RegsForValue(const TargetLowering &tli,
181                  const SmallVector<unsigned, 4> &regs, 
182                  const SmallVector<MVT, 4> &regvts,
183                  const SmallVector<MVT, 4> &valuevts)
184       : TLI(&tli), ValueVTs(valuevts), RegVTs(regvts), Regs(regs) {}
185     RegsForValue(const TargetLowering &tli,
186                  unsigned Reg, const Type *Ty) : TLI(&tli) {
187       ComputeValueVTs(tli, Ty, ValueVTs);
188
189       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
190         MVT ValueVT = ValueVTs[Value];
191         unsigned NumRegs = TLI->getNumRegisters(ValueVT);
192         MVT RegisterVT = TLI->getRegisterType(ValueVT);
193         for (unsigned i = 0; i != NumRegs; ++i)
194           Regs.push_back(Reg + i);
195         RegVTs.push_back(RegisterVT);
196         Reg += NumRegs;
197       }
198     }
199     
200     /// append - Add the specified values to this one.
201     void append(const RegsForValue &RHS) {
202       TLI = RHS.TLI;
203       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
204       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
205       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
206     }
207     
208     
209     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
210     /// this value and returns the result as a ValueVTs value.  This uses 
211     /// Chain/Flag as the input and updates them for the output Chain/Flag.
212     /// If the Flag pointer is NULL, no flag is used.
213     SDValue getCopyFromRegs(SelectionDAG &DAG,
214                               SDValue &Chain, SDValue *Flag) const;
215
216     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
217     /// specified value into the registers specified by this object.  This uses 
218     /// Chain/Flag as the input and updates them for the output Chain/Flag.
219     /// If the Flag pointer is NULL, no flag is used.
220     void getCopyToRegs(SDValue Val, SelectionDAG &DAG,
221                        SDValue &Chain, SDValue *Flag) const;
222     
223     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
224     /// operand list.  This adds the code marker and includes the number of 
225     /// values added into it.
226     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
227                               std::vector<SDValue> &Ops) const;
228   };
229 }
230
231 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
232 /// PHI nodes or outside of the basic block that defines it, or used by a 
233 /// switch or atomic instruction, which may expand to multiple basic blocks.
234 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
235   if (isa<PHINode>(I)) return true;
236   BasicBlock *BB = I->getParent();
237   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
238     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
239         // FIXME: Remove switchinst special case.
240         isa<SwitchInst>(*UI))
241       return true;
242   return false;
243 }
244
245 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
246 /// entry block, return true.  This includes arguments used by switches, since
247 /// the switch may expand into multiple basic blocks.
248 static bool isOnlyUsedInEntryBlock(Argument *A, bool EnableFastISel) {
249   // With FastISel active, we may be splitting blocks, so force creation
250   // of virtual registers for all non-dead arguments.
251   // Don't force virtual registers for byval arguments though, because
252   // fast-isel can't handle those in all cases.
253   if (EnableFastISel && !A->hasByValAttr())
254     return A->use_empty();
255
256   BasicBlock *Entry = A->getParent()->begin();
257   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
258     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
259       return false;  // Use not in entry block.
260   return true;
261 }
262
263 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli)
264   : TLI(tli) {
265 }
266
267 void FunctionLoweringInfo::set(Function &fn, MachineFunction &mf,
268                                bool EnableFastISel) {
269   Fn = &fn;
270   MF = &mf;
271   RegInfo = &MF->getRegInfo();
272
273   // Create a vreg for each argument register that is not dead and is used
274   // outside of the entry block for the function.
275   for (Function::arg_iterator AI = Fn->arg_begin(), E = Fn->arg_end();
276        AI != E; ++AI)
277     if (!isOnlyUsedInEntryBlock(AI, EnableFastISel))
278       InitializeRegForValue(AI);
279
280   // Initialize the mapping of values to registers.  This is only set up for
281   // instruction values that are used outside of the block that defines
282   // them.
283   Function::iterator BB = Fn->begin(), EB = Fn->end();
284   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
285     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
286       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
287         const Type *Ty = AI->getAllocatedType();
288         uint64_t TySize = TLI.getTargetData()->getABITypeSize(Ty);
289         unsigned Align = 
290           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
291                    AI->getAlignment());
292
293         TySize *= CUI->getZExtValue();   // Get total allocated size.
294         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
295         StaticAllocaMap[AI] =
296           MF->getFrameInfo()->CreateStackObject(TySize, Align);
297       }
298
299   for (; BB != EB; ++BB)
300     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
301       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
302         if (!isa<AllocaInst>(I) ||
303             !StaticAllocaMap.count(cast<AllocaInst>(I)))
304           InitializeRegForValue(I);
305
306   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
307   // also creates the initial PHI MachineInstrs, though none of the input
308   // operands are populated.
309   for (BB = Fn->begin(), EB = Fn->end(); BB != EB; ++BB) {
310     MachineBasicBlock *MBB = mf.CreateMachineBasicBlock(BB);
311     MBBMap[BB] = MBB;
312     MF->push_back(MBB);
313
314     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
315     // appropriate.
316     PHINode *PN;
317     for (BasicBlock::iterator I = BB->begin();(PN = dyn_cast<PHINode>(I)); ++I){
318       if (PN->use_empty()) continue;
319       
320       unsigned PHIReg = ValueMap[PN];
321       assert(PHIReg && "PHI node does not have an assigned virtual register!");
322
323       SmallVector<MVT, 4> ValueVTs;
324       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
325       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
326         MVT VT = ValueVTs[vti];
327         unsigned NumRegisters = TLI.getNumRegisters(VT);
328         const TargetInstrInfo *TII = MF->getTarget().getInstrInfo();
329         for (unsigned i = 0; i != NumRegisters; ++i)
330           BuildMI(MBB, TII->get(TargetInstrInfo::PHI), PHIReg+i);
331         PHIReg += NumRegisters;
332       }
333     }
334   }
335 }
336
337 unsigned FunctionLoweringInfo::MakeReg(MVT VT) {
338   return RegInfo->createVirtualRegister(TLI.getRegClassFor(VT));
339 }
340
341 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
342 /// the correctly promoted or expanded types.  Assign these registers
343 /// consecutive vreg numbers and return the first assigned number.
344 ///
345 /// In the case that the given value has struct or array type, this function
346 /// will assign registers for each member or element.
347 ///
348 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
349   SmallVector<MVT, 4> ValueVTs;
350   ComputeValueVTs(TLI, V->getType(), ValueVTs);
351
352   unsigned FirstReg = 0;
353   for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
354     MVT ValueVT = ValueVTs[Value];
355     MVT RegisterVT = TLI.getRegisterType(ValueVT);
356
357     unsigned NumRegs = TLI.getNumRegisters(ValueVT);
358     for (unsigned i = 0; i != NumRegs; ++i) {
359       unsigned R = MakeReg(RegisterVT);
360       if (!FirstReg) FirstReg = R;
361     }
362   }
363   return FirstReg;
364 }
365
366 /// getCopyFromParts - Create a value that contains the specified legal parts
367 /// combined into the value they represent.  If the parts combine to a type
368 /// larger then ValueVT then AssertOp can be used to specify whether the extra
369 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
370 /// (ISD::AssertSext).
371 static SDValue getCopyFromParts(SelectionDAG &DAG,
372                                   const SDValue *Parts,
373                                   unsigned NumParts,
374                                   MVT PartVT,
375                                   MVT ValueVT,
376                                   ISD::NodeType AssertOp = ISD::DELETED_NODE) {
377   assert(NumParts > 0 && "No parts to assemble!");
378   TargetLowering &TLI = DAG.getTargetLoweringInfo();
379   SDValue Val = Parts[0];
380
381   if (NumParts > 1) {
382     // Assemble the value from multiple parts.
383     if (!ValueVT.isVector()) {
384       unsigned PartBits = PartVT.getSizeInBits();
385       unsigned ValueBits = ValueVT.getSizeInBits();
386
387       // Assemble the power of 2 part.
388       unsigned RoundParts = NumParts & (NumParts - 1) ?
389         1 << Log2_32(NumParts) : NumParts;
390       unsigned RoundBits = PartBits * RoundParts;
391       MVT RoundVT = RoundBits == ValueBits ?
392         ValueVT : MVT::getIntegerVT(RoundBits);
393       SDValue Lo, Hi;
394
395       MVT HalfVT = ValueVT.isInteger() ?
396         MVT::getIntegerVT(RoundBits/2) :
397         MVT::getFloatingPointVT(RoundBits/2);
398
399       if (RoundParts > 2) {
400         Lo = getCopyFromParts(DAG, Parts, RoundParts/2, PartVT, HalfVT);
401         Hi = getCopyFromParts(DAG, Parts+RoundParts/2, RoundParts/2,
402                               PartVT, HalfVT);
403       } else {
404         Lo = DAG.getNode(ISD::BIT_CONVERT, HalfVT, Parts[0]);
405         Hi = DAG.getNode(ISD::BIT_CONVERT, HalfVT, Parts[1]);
406       }
407       if (TLI.isBigEndian())
408         std::swap(Lo, Hi);
409       Val = DAG.getNode(ISD::BUILD_PAIR, RoundVT, Lo, Hi);
410
411       if (RoundParts < NumParts) {
412         // Assemble the trailing non-power-of-2 part.
413         unsigned OddParts = NumParts - RoundParts;
414         MVT OddVT = MVT::getIntegerVT(OddParts * PartBits);
415         Hi = getCopyFromParts(DAG, Parts+RoundParts, OddParts, PartVT, OddVT);
416
417         // Combine the round and odd parts.
418         Lo = Val;
419         if (TLI.isBigEndian())
420           std::swap(Lo, Hi);
421         MVT TotalVT = MVT::getIntegerVT(NumParts * PartBits);
422         Hi = DAG.getNode(ISD::ANY_EXTEND, TotalVT, Hi);
423         Hi = DAG.getNode(ISD::SHL, TotalVT, Hi,
424                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
425                                          TLI.getShiftAmountTy()));
426         Lo = DAG.getNode(ISD::ZERO_EXTEND, TotalVT, Lo);
427         Val = DAG.getNode(ISD::OR, TotalVT, Lo, Hi);
428       }
429     } else {
430       // Handle a multi-element vector.
431       MVT IntermediateVT, RegisterVT;
432       unsigned NumIntermediates;
433       unsigned NumRegs =
434         TLI.getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
435                                    RegisterVT);
436       assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
437       NumParts = NumRegs; // Silence a compiler warning.
438       assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
439       assert(RegisterVT == Parts[0].getValueType() &&
440              "Part type doesn't match part!");
441
442       // Assemble the parts into intermediate operands.
443       SmallVector<SDValue, 8> Ops(NumIntermediates);
444       if (NumIntermediates == NumParts) {
445         // If the register was not expanded, truncate or copy the value,
446         // as appropriate.
447         for (unsigned i = 0; i != NumParts; ++i)
448           Ops[i] = getCopyFromParts(DAG, &Parts[i], 1,
449                                     PartVT, IntermediateVT);
450       } else if (NumParts > 0) {
451         // If the intermediate type was expanded, build the intermediate operands
452         // from the parts.
453         assert(NumParts % NumIntermediates == 0 &&
454                "Must expand into a divisible number of parts!");
455         unsigned Factor = NumParts / NumIntermediates;
456         for (unsigned i = 0; i != NumIntermediates; ++i)
457           Ops[i] = getCopyFromParts(DAG, &Parts[i * Factor], Factor,
458                                     PartVT, IntermediateVT);
459       }
460
461       // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the intermediate
462       // operands.
463       Val = DAG.getNode(IntermediateVT.isVector() ?
464                         ISD::CONCAT_VECTORS : ISD::BUILD_VECTOR,
465                         ValueVT, &Ops[0], NumIntermediates);
466     }
467   }
468
469   // There is now one part, held in Val.  Correct it to match ValueVT.
470   PartVT = Val.getValueType();
471
472   if (PartVT == ValueVT)
473     return Val;
474
475   if (PartVT.isVector()) {
476     assert(ValueVT.isVector() && "Unknown vector conversion!");
477     return DAG.getNode(ISD::BIT_CONVERT, ValueVT, Val);
478   }
479
480   if (ValueVT.isVector()) {
481     assert(ValueVT.getVectorElementType() == PartVT &&
482            ValueVT.getVectorNumElements() == 1 &&
483            "Only trivial scalar-to-vector conversions should get here!");
484     return DAG.getNode(ISD::BUILD_VECTOR, ValueVT, Val);
485   }
486
487   if (PartVT.isInteger() &&
488       ValueVT.isInteger()) {
489     if (ValueVT.bitsLT(PartVT)) {
490       // For a truncate, see if we have any information to
491       // indicate whether the truncated bits will always be
492       // zero or sign-extension.
493       if (AssertOp != ISD::DELETED_NODE)
494         Val = DAG.getNode(AssertOp, PartVT, Val,
495                           DAG.getValueType(ValueVT));
496       return DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
497     } else {
498       return DAG.getNode(ISD::ANY_EXTEND, ValueVT, Val);
499     }
500   }
501
502   if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
503     if (ValueVT.bitsLT(Val.getValueType()))
504       // FP_ROUND's are always exact here.
505       return DAG.getNode(ISD::FP_ROUND, ValueVT, Val,
506                          DAG.getIntPtrConstant(1));
507     return DAG.getNode(ISD::FP_EXTEND, ValueVT, Val);
508   }
509
510   if (PartVT.getSizeInBits() == ValueVT.getSizeInBits())
511     return DAG.getNode(ISD::BIT_CONVERT, ValueVT, Val);
512
513   assert(0 && "Unknown mismatch!");
514   return SDValue();
515 }
516
517 /// getCopyToParts - Create a series of nodes that contain the specified value
518 /// split into legal parts.  If the parts contain more bits than Val, then, for
519 /// integers, ExtendKind can be used to specify how to generate the extra bits.
520 static void getCopyToParts(SelectionDAG &DAG, SDValue Val,
521                            SDValue *Parts, unsigned NumParts, MVT PartVT,
522                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
523   TargetLowering &TLI = DAG.getTargetLoweringInfo();
524   MVT PtrVT = TLI.getPointerTy();
525   MVT ValueVT = Val.getValueType();
526   unsigned PartBits = PartVT.getSizeInBits();
527   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
528
529   if (!NumParts)
530     return;
531
532   if (!ValueVT.isVector()) {
533     if (PartVT == ValueVT) {
534       assert(NumParts == 1 && "No-op copy with multiple parts!");
535       Parts[0] = Val;
536       return;
537     }
538
539     if (NumParts * PartBits > ValueVT.getSizeInBits()) {
540       // If the parts cover more bits than the value has, promote the value.
541       if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
542         assert(NumParts == 1 && "Do not know what to promote to!");
543         Val = DAG.getNode(ISD::FP_EXTEND, PartVT, Val);
544       } else if (PartVT.isInteger() && ValueVT.isInteger()) {
545         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
546         Val = DAG.getNode(ExtendKind, ValueVT, Val);
547       } else {
548         assert(0 && "Unknown mismatch!");
549       }
550     } else if (PartBits == ValueVT.getSizeInBits()) {
551       // Different types of the same size.
552       assert(NumParts == 1 && PartVT != ValueVT);
553       Val = DAG.getNode(ISD::BIT_CONVERT, PartVT, Val);
554     } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
555       // If the parts cover less bits than value has, truncate the value.
556       if (PartVT.isInteger() && ValueVT.isInteger()) {
557         ValueVT = MVT::getIntegerVT(NumParts * PartBits);
558         Val = DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
559       } else {
560         assert(0 && "Unknown mismatch!");
561       }
562     }
563
564     // The value may have changed - recompute ValueVT.
565     ValueVT = Val.getValueType();
566     assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
567            "Failed to tile the value with PartVT!");
568
569     if (NumParts == 1) {
570       assert(PartVT == ValueVT && "Type conversion failed!");
571       Parts[0] = Val;
572       return;
573     }
574
575     // Expand the value into multiple parts.
576     if (NumParts & (NumParts - 1)) {
577       // The number of parts is not a power of 2.  Split off and copy the tail.
578       assert(PartVT.isInteger() && ValueVT.isInteger() &&
579              "Do not know what to expand to!");
580       unsigned RoundParts = 1 << Log2_32(NumParts);
581       unsigned RoundBits = RoundParts * PartBits;
582       unsigned OddParts = NumParts - RoundParts;
583       SDValue OddVal = DAG.getNode(ISD::SRL, ValueVT, Val,
584                                      DAG.getConstant(RoundBits,
585                                                      TLI.getShiftAmountTy()));
586       getCopyToParts(DAG, OddVal, Parts + RoundParts, OddParts, PartVT);
587       if (TLI.isBigEndian())
588         // The odd parts were reversed by getCopyToParts - unreverse them.
589         std::reverse(Parts + RoundParts, Parts + NumParts);
590       NumParts = RoundParts;
591       ValueVT = MVT::getIntegerVT(NumParts * PartBits);
592       Val = DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
593     }
594
595     // The number of parts is a power of 2.  Repeatedly bisect the value using
596     // EXTRACT_ELEMENT.
597     Parts[0] = DAG.getNode(ISD::BIT_CONVERT,
598                            MVT::getIntegerVT(ValueVT.getSizeInBits()),
599                            Val);
600     for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
601       for (unsigned i = 0; i < NumParts; i += StepSize) {
602         unsigned ThisBits = StepSize * PartBits / 2;
603         MVT ThisVT = MVT::getIntegerVT (ThisBits);
604         SDValue &Part0 = Parts[i];
605         SDValue &Part1 = Parts[i+StepSize/2];
606
607         Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, ThisVT, Part0,
608                             DAG.getConstant(1, PtrVT));
609         Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, ThisVT, Part0,
610                             DAG.getConstant(0, PtrVT));
611
612         if (ThisBits == PartBits && ThisVT != PartVT) {
613           Part0 = DAG.getNode(ISD::BIT_CONVERT, PartVT, Part0);
614           Part1 = DAG.getNode(ISD::BIT_CONVERT, PartVT, Part1);
615         }
616       }
617     }
618
619     if (TLI.isBigEndian())
620       std::reverse(Parts, Parts + NumParts);
621
622     return;
623   }
624
625   // Vector ValueVT.
626   if (NumParts == 1) {
627     if (PartVT != ValueVT) {
628       if (PartVT.isVector()) {
629         Val = DAG.getNode(ISD::BIT_CONVERT, PartVT, Val);
630       } else {
631         assert(ValueVT.getVectorElementType() == PartVT &&
632                ValueVT.getVectorNumElements() == 1 &&
633                "Only trivial vector-to-scalar conversions should get here!");
634         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, PartVT, Val,
635                           DAG.getConstant(0, PtrVT));
636       }
637     }
638
639     Parts[0] = Val;
640     return;
641   }
642
643   // Handle a multi-element vector.
644   MVT IntermediateVT, RegisterVT;
645   unsigned NumIntermediates;
646   unsigned NumRegs =
647     DAG.getTargetLoweringInfo()
648       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
649                               RegisterVT);
650   unsigned NumElements = ValueVT.getVectorNumElements();
651
652   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
653   NumParts = NumRegs; // Silence a compiler warning.
654   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
655
656   // Split the vector into intermediate operands.
657   SmallVector<SDValue, 8> Ops(NumIntermediates);
658   for (unsigned i = 0; i != NumIntermediates; ++i)
659     if (IntermediateVT.isVector())
660       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR,
661                            IntermediateVT, Val,
662                            DAG.getConstant(i * (NumElements / NumIntermediates),
663                                            PtrVT));
664     else
665       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
666                            IntermediateVT, Val, 
667                            DAG.getConstant(i, PtrVT));
668
669   // Split the intermediate operands into legal parts.
670   if (NumParts == NumIntermediates) {
671     // If the register was not expanded, promote or copy the value,
672     // as appropriate.
673     for (unsigned i = 0; i != NumParts; ++i)
674       getCopyToParts(DAG, Ops[i], &Parts[i], 1, PartVT);
675   } else if (NumParts > 0) {
676     // If the intermediate type was expanded, split each the value into
677     // legal parts.
678     assert(NumParts % NumIntermediates == 0 &&
679            "Must expand into a divisible number of parts!");
680     unsigned Factor = NumParts / NumIntermediates;
681     for (unsigned i = 0; i != NumIntermediates; ++i)
682       getCopyToParts(DAG, Ops[i], &Parts[i * Factor], Factor, PartVT);
683   }
684 }
685
686
687 void SelectionDAGLowering::init(GCFunctionInfo *gfi, AliasAnalysis &aa) {
688   AA = &aa;
689   GFI = gfi;
690   TD = DAG.getTarget().getTargetData();
691 }
692
693 /// clear - Clear out the curret SelectionDAG and the associated
694 /// state and prepare this SelectionDAGLowering object to be used
695 /// for a new block. This doesn't clear out information about
696 /// additional blocks that are needed to complete switch lowering
697 /// or PHI node updating; that information is cleared out as it is
698 /// consumed.
699 void SelectionDAGLowering::clear() {
700   NodeMap.clear();
701   PendingLoads.clear();
702   PendingExports.clear();
703   DAG.clear();
704 }
705
706 /// getRoot - Return the current virtual root of the Selection DAG,
707 /// flushing any PendingLoad items. This must be done before emitting
708 /// a store or any other node that may need to be ordered after any
709 /// prior load instructions.
710 ///
711 SDValue SelectionDAGLowering::getRoot() {
712   if (PendingLoads.empty())
713     return DAG.getRoot();
714
715   if (PendingLoads.size() == 1) {
716     SDValue Root = PendingLoads[0];
717     DAG.setRoot(Root);
718     PendingLoads.clear();
719     return Root;
720   }
721
722   // Otherwise, we have to make a token factor node.
723   SDValue Root = DAG.getNode(ISD::TokenFactor, MVT::Other,
724                                &PendingLoads[0], PendingLoads.size());
725   PendingLoads.clear();
726   DAG.setRoot(Root);
727   return Root;
728 }
729
730 /// getControlRoot - Similar to getRoot, but instead of flushing all the
731 /// PendingLoad items, flush all the PendingExports items. It is necessary
732 /// to do this before emitting a terminator instruction.
733 ///
734 SDValue SelectionDAGLowering::getControlRoot() {
735   SDValue Root = DAG.getRoot();
736
737   if (PendingExports.empty())
738     return Root;
739
740   // Turn all of the CopyToReg chains into one factored node.
741   if (Root.getOpcode() != ISD::EntryToken) {
742     unsigned i = 0, e = PendingExports.size();
743     for (; i != e; ++i) {
744       assert(PendingExports[i].getNode()->getNumOperands() > 1);
745       if (PendingExports[i].getNode()->getOperand(0) == Root)
746         break;  // Don't add the root if we already indirectly depend on it.
747     }
748
749     if (i == e)
750       PendingExports.push_back(Root);
751   }
752
753   Root = DAG.getNode(ISD::TokenFactor, MVT::Other,
754                      &PendingExports[0],
755                      PendingExports.size());
756   PendingExports.clear();
757   DAG.setRoot(Root);
758   return Root;
759 }
760
761 void SelectionDAGLowering::visit(Instruction &I) {
762   visit(I.getOpcode(), I);
763 }
764
765 void SelectionDAGLowering::visit(unsigned Opcode, User &I) {
766   // Note: this doesn't use InstVisitor, because it has to work with
767   // ConstantExpr's in addition to instructions.
768   switch (Opcode) {
769   default: assert(0 && "Unknown instruction type encountered!");
770            abort();
771     // Build the switch statement using the Instruction.def file.
772 #define HANDLE_INST(NUM, OPCODE, CLASS) \
773   case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
774 #include "llvm/Instruction.def"
775   }
776
777
778 void SelectionDAGLowering::visitAdd(User &I) {
779   if (I.getType()->isFPOrFPVector())
780     visitBinary(I, ISD::FADD);
781   else
782     visitBinary(I, ISD::ADD);
783 }
784
785 void SelectionDAGLowering::visitMul(User &I) {
786   if (I.getType()->isFPOrFPVector())
787     visitBinary(I, ISD::FMUL);
788   else
789     visitBinary(I, ISD::MUL);
790 }
791
792 SDValue SelectionDAGLowering::getValue(const Value *V) {
793   SDValue &N = NodeMap[V];
794   if (N.getNode()) return N;
795   
796   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
797     MVT VT = TLI.getValueType(V->getType(), true);
798     
799     if (ConstantInt *CI = dyn_cast<ConstantInt>(C))
800       return N = DAG.getConstant(*CI, VT);
801
802     if (GlobalValue *GV = dyn_cast<GlobalValue>(C))
803       return N = DAG.getGlobalAddress(GV, VT);
804     
805     if (isa<ConstantPointerNull>(C))
806       return N = DAG.getConstant(0, TLI.getPointerTy());
807     
808     if (ConstantFP *CFP = dyn_cast<ConstantFP>(C))
809       return N = DAG.getConstantFP(*CFP, VT);
810     
811     if (isa<UndefValue>(C) && !isa<VectorType>(V->getType()) &&
812         !V->getType()->isAggregateType())
813       return N = DAG.getNode(ISD::UNDEF, VT);
814
815     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
816       visit(CE->getOpcode(), *CE);
817       SDValue N1 = NodeMap[V];
818       assert(N1.getNode() && "visit didn't populate the ValueMap!");
819       return N1;
820     }
821     
822     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
823       SmallVector<SDValue, 4> Constants;
824       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
825            OI != OE; ++OI) {
826         SDNode *Val = getValue(*OI).getNode();
827         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
828           Constants.push_back(SDValue(Val, i));
829       }
830       return DAG.getMergeValues(&Constants[0], Constants.size());
831     }
832
833     if (isa<StructType>(C->getType()) || isa<ArrayType>(C->getType())) {
834       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
835              "Unknown struct or array constant!");
836
837       SmallVector<MVT, 4> ValueVTs;
838       ComputeValueVTs(TLI, C->getType(), ValueVTs);
839       unsigned NumElts = ValueVTs.size();
840       if (NumElts == 0)
841         return SDValue(); // empty struct
842       SmallVector<SDValue, 4> Constants(NumElts);
843       for (unsigned i = 0; i != NumElts; ++i) {
844         MVT EltVT = ValueVTs[i];
845         if (isa<UndefValue>(C))
846           Constants[i] = DAG.getNode(ISD::UNDEF, EltVT);
847         else if (EltVT.isFloatingPoint())
848           Constants[i] = DAG.getConstantFP(0, EltVT);
849         else
850           Constants[i] = DAG.getConstant(0, EltVT);
851       }
852       return DAG.getMergeValues(&Constants[0], NumElts);
853     }
854
855     const VectorType *VecTy = cast<VectorType>(V->getType());
856     unsigned NumElements = VecTy->getNumElements();
857     
858     // Now that we know the number and type of the elements, get that number of
859     // elements into the Ops array based on what kind of constant it is.
860     SmallVector<SDValue, 16> Ops;
861     if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
862       for (unsigned i = 0; i != NumElements; ++i)
863         Ops.push_back(getValue(CP->getOperand(i)));
864     } else {
865       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
866              "Unknown vector constant!");
867       MVT EltVT = TLI.getValueType(VecTy->getElementType());
868
869       SDValue Op;
870       if (isa<UndefValue>(C))
871         Op = DAG.getNode(ISD::UNDEF, EltVT);
872       else if (EltVT.isFloatingPoint())
873         Op = DAG.getConstantFP(0, EltVT);
874       else
875         Op = DAG.getConstant(0, EltVT);
876       Ops.assign(NumElements, Op);
877     }
878     
879     // Create a BUILD_VECTOR node.
880     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, VT, &Ops[0], Ops.size());
881   }
882       
883   // If this is a static alloca, generate it as the frameindex instead of
884   // computation.
885   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
886     DenseMap<const AllocaInst*, int>::iterator SI =
887       FuncInfo.StaticAllocaMap.find(AI);
888     if (SI != FuncInfo.StaticAllocaMap.end())
889       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
890   }
891       
892   unsigned InReg = FuncInfo.ValueMap[V];
893   assert(InReg && "Value not in map!");
894   
895   RegsForValue RFV(TLI, InReg, V->getType());
896   SDValue Chain = DAG.getEntryNode();
897   return RFV.getCopyFromRegs(DAG, Chain, NULL);
898 }
899
900
901 void SelectionDAGLowering::visitRet(ReturnInst &I) {
902   if (I.getNumOperands() == 0) {
903     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getControlRoot()));
904     return;
905   }
906   
907   SmallVector<SDValue, 8> NewValues;
908   NewValues.push_back(getControlRoot());
909   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {  
910     SmallVector<MVT, 4> ValueVTs;
911     ComputeValueVTs(TLI, I.getOperand(i)->getType(), ValueVTs);
912     unsigned NumValues = ValueVTs.size();
913     if (NumValues == 0) continue;
914
915     SDValue RetOp = getValue(I.getOperand(i));
916     for (unsigned j = 0, f = NumValues; j != f; ++j) {
917       MVT VT = ValueVTs[j];
918
919       // FIXME: C calling convention requires the return type to be promoted to
920       // at least 32-bit. But this is not necessary for non-C calling
921       // conventions.
922       if (VT.isInteger()) {
923         MVT MinVT = TLI.getRegisterType(MVT::i32);
924         if (VT.bitsLT(MinVT))
925           VT = MinVT;
926       }
927
928       unsigned NumParts = TLI.getNumRegisters(VT);
929       MVT PartVT = TLI.getRegisterType(VT);
930       SmallVector<SDValue, 4> Parts(NumParts);
931       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
932   
933       const Function *F = I.getParent()->getParent();
934       if (F->paramHasAttr(0, Attribute::SExt))
935         ExtendKind = ISD::SIGN_EXTEND;
936       else if (F->paramHasAttr(0, Attribute::ZExt))
937         ExtendKind = ISD::ZERO_EXTEND;
938
939       getCopyToParts(DAG, SDValue(RetOp.getNode(), RetOp.getResNo() + j),
940                      &Parts[0], NumParts, PartVT, ExtendKind);
941
942       // 'inreg' on function refers to return value
943       ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
944       if (F->paramHasAttr(0, Attribute::InReg))
945         Flags.setInReg();
946       for (unsigned i = 0; i < NumParts; ++i) {
947         NewValues.push_back(Parts[i]);
948         NewValues.push_back(DAG.getArgFlags(Flags));
949       }
950     }
951   }
952   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other,
953                           &NewValues[0], NewValues.size()));
954 }
955
956 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
957 /// the current basic block, add it to ValueMap now so that we'll get a
958 /// CopyTo/FromReg.
959 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
960   // No need to export constants.
961   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
962   
963   // Already exported?
964   if (FuncInfo.isExportedInst(V)) return;
965
966   unsigned Reg = FuncInfo.InitializeRegForValue(V);
967   CopyValueToVirtualRegister(V, Reg);
968 }
969
970 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
971                                                     const BasicBlock *FromBB) {
972   // The operands of the setcc have to be in this block.  We don't know
973   // how to export them from some other block.
974   if (Instruction *VI = dyn_cast<Instruction>(V)) {
975     // Can export from current BB.
976     if (VI->getParent() == FromBB)
977       return true;
978     
979     // Is already exported, noop.
980     return FuncInfo.isExportedInst(V);
981   }
982   
983   // If this is an argument, we can export it if the BB is the entry block or
984   // if it is already exported.
985   if (isa<Argument>(V)) {
986     if (FromBB == &FromBB->getParent()->getEntryBlock())
987       return true;
988
989     // Otherwise, can only export this if it is already exported.
990     return FuncInfo.isExportedInst(V);
991   }
992   
993   // Otherwise, constants can always be exported.
994   return true;
995 }
996
997 static bool InBlock(const Value *V, const BasicBlock *BB) {
998   if (const Instruction *I = dyn_cast<Instruction>(V))
999     return I->getParent() == BB;
1000   return true;
1001 }
1002
1003 /// getFCmpCondCode - Return the ISD condition code corresponding to
1004 /// the given LLVM IR floating-point condition code.  This includes
1005 /// consideration of global floating-point math flags.
1006 ///
1007 static ISD::CondCode getFCmpCondCode(FCmpInst::Predicate Pred) {
1008   ISD::CondCode FPC, FOC;
1009   switch (Pred) {
1010   case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1011   case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1012   case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1013   case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1014   case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1015   case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1016   case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1017   case FCmpInst::FCMP_ORD:   FOC = FPC = ISD::SETO;   break;
1018   case FCmpInst::FCMP_UNO:   FOC = FPC = ISD::SETUO;  break;
1019   case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
1020   case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
1021   case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
1022   case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
1023   case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
1024   case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
1025   case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
1026   default:
1027     assert(0 && "Invalid FCmp predicate opcode!");
1028     FOC = FPC = ISD::SETFALSE;
1029     break;
1030   }
1031   if (FiniteOnlyFPMath())
1032     return FOC;
1033   else 
1034     return FPC;
1035 }
1036
1037 /// getICmpCondCode - Return the ISD condition code corresponding to
1038 /// the given LLVM IR integer condition code.
1039 ///
1040 static ISD::CondCode getICmpCondCode(ICmpInst::Predicate Pred) {
1041   switch (Pred) {
1042   case ICmpInst::ICMP_EQ:  return ISD::SETEQ;
1043   case ICmpInst::ICMP_NE:  return ISD::SETNE;
1044   case ICmpInst::ICMP_SLE: return ISD::SETLE;
1045   case ICmpInst::ICMP_ULE: return ISD::SETULE;
1046   case ICmpInst::ICMP_SGE: return ISD::SETGE;
1047   case ICmpInst::ICMP_UGE: return ISD::SETUGE;
1048   case ICmpInst::ICMP_SLT: return ISD::SETLT;
1049   case ICmpInst::ICMP_ULT: return ISD::SETULT;
1050   case ICmpInst::ICMP_SGT: return ISD::SETGT;
1051   case ICmpInst::ICMP_UGT: return ISD::SETUGT;
1052   default:
1053     assert(0 && "Invalid ICmp predicate opcode!");
1054     return ISD::SETNE;
1055   }
1056 }
1057
1058 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1059 /// This function emits a branch and is used at the leaves of an OR or an
1060 /// AND operator tree.
1061 ///
1062 void
1063 SelectionDAGLowering::EmitBranchForMergedCondition(Value *Cond,
1064                                                    MachineBasicBlock *TBB,
1065                                                    MachineBasicBlock *FBB,
1066                                                    MachineBasicBlock *CurBB) {
1067   const BasicBlock *BB = CurBB->getBasicBlock();
1068
1069   // If the leaf of the tree is a comparison, merge the condition into
1070   // the caseblock.
1071   if (CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1072     // The operands of the cmp have to be in this block.  We don't know
1073     // how to export them from some other block.  If this is the first block
1074     // of the sequence, no exporting is needed.
1075     if (CurBB == CurMBB ||
1076         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1077          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1078       ISD::CondCode Condition;
1079       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1080         Condition = getICmpCondCode(IC->getPredicate());
1081       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1082         Condition = getFCmpCondCode(FC->getPredicate());
1083       } else {
1084         Condition = ISD::SETEQ; // silence warning.
1085         assert(0 && "Unknown compare instruction");
1086       }
1087
1088       CaseBlock CB(Condition, BOp->getOperand(0),
1089                    BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1090       SwitchCases.push_back(CB);
1091       return;
1092     }
1093   }
1094
1095   // Create a CaseBlock record representing this branch.
1096   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(),
1097                NULL, TBB, FBB, CurBB);
1098   SwitchCases.push_back(CB);
1099 }
1100
1101 /// FindMergedConditions - If Cond is an expression like 
1102 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
1103                                                 MachineBasicBlock *TBB,
1104                                                 MachineBasicBlock *FBB,
1105                                                 MachineBasicBlock *CurBB,
1106                                                 unsigned Opc) {
1107   // If this node is not part of the or/and tree, emit it as a branch.
1108   Instruction *BOp = dyn_cast<Instruction>(Cond);
1109   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) || 
1110       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1111       BOp->getParent() != CurBB->getBasicBlock() ||
1112       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1113       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1114     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB);
1115     return;
1116   }
1117   
1118   //  Create TmpBB after CurBB.
1119   MachineFunction::iterator BBI = CurBB;
1120   MachineFunction &MF = DAG.getMachineFunction();
1121   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1122   CurBB->getParent()->insert(++BBI, TmpBB);
1123   
1124   if (Opc == Instruction::Or) {
1125     // Codegen X | Y as:
1126     //   jmp_if_X TBB
1127     //   jmp TmpBB
1128     // TmpBB:
1129     //   jmp_if_Y TBB
1130     //   jmp FBB
1131     //
1132   
1133     // Emit the LHS condition.
1134     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
1135   
1136     // Emit the RHS condition into TmpBB.
1137     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1138   } else {
1139     assert(Opc == Instruction::And && "Unknown merge op!");
1140     // Codegen X & Y as:
1141     //   jmp_if_X TmpBB
1142     //   jmp FBB
1143     // TmpBB:
1144     //   jmp_if_Y TBB
1145     //   jmp FBB
1146     //
1147     //  This requires creation of TmpBB after CurBB.
1148     
1149     // Emit the LHS condition.
1150     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
1151     
1152     // Emit the RHS condition into TmpBB.
1153     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1154   }
1155 }
1156
1157 /// If the set of cases should be emitted as a series of branches, return true.
1158 /// If we should emit this as a bunch of and/or'd together conditions, return
1159 /// false.
1160 bool 
1161 SelectionDAGLowering::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases){
1162   if (Cases.size() != 2) return true;
1163   
1164   // If this is two comparisons of the same values or'd or and'd together, they
1165   // will get folded into a single comparison, so don't emit two blocks.
1166   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1167        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1168       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1169        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1170     return false;
1171   }
1172   
1173   return true;
1174 }
1175
1176 void SelectionDAGLowering::visitBr(BranchInst &I) {
1177   // Update machine-CFG edges.
1178   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1179
1180   // Figure out which block is immediately after the current one.
1181   MachineBasicBlock *NextBlock = 0;
1182   MachineFunction::iterator BBI = CurMBB;
1183   if (++BBI != CurMBB->getParent()->end())
1184     NextBlock = BBI;
1185
1186   if (I.isUnconditional()) {
1187     // Update machine-CFG edges.
1188     CurMBB->addSuccessor(Succ0MBB);
1189     
1190     // If this is not a fall-through branch, emit the branch.
1191     if (Succ0MBB != NextBlock)
1192       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getControlRoot(),
1193                               DAG.getBasicBlock(Succ0MBB)));
1194     return;
1195   }
1196
1197   // If this condition is one of the special cases we handle, do special stuff
1198   // now.
1199   Value *CondVal = I.getCondition();
1200   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1201
1202   // If this is a series of conditions that are or'd or and'd together, emit
1203   // this as a sequence of branches instead of setcc's with and/or operations.
1204   // For example, instead of something like:
1205   //     cmp A, B
1206   //     C = seteq 
1207   //     cmp D, E
1208   //     F = setle 
1209   //     or C, F
1210   //     jnz foo
1211   // Emit:
1212   //     cmp A, B
1213   //     je foo
1214   //     cmp D, E
1215   //     jle foo
1216   //
1217   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1218     if (BOp->hasOneUse() && 
1219         (BOp->getOpcode() == Instruction::And ||
1220          BOp->getOpcode() == Instruction::Or)) {
1221       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1222       // If the compares in later blocks need to use values not currently
1223       // exported from this block, export them now.  This block should always
1224       // be the first entry.
1225       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1226       
1227       // Allow some cases to be rejected.
1228       if (ShouldEmitAsBranches(SwitchCases)) {
1229         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1230           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1231           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1232         }
1233         
1234         // Emit the branch for this block.
1235         visitSwitchCase(SwitchCases[0]);
1236         SwitchCases.erase(SwitchCases.begin());
1237         return;
1238       }
1239       
1240       // Okay, we decided not to do this, remove any inserted MBB's and clear
1241       // SwitchCases.
1242       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1243         CurMBB->getParent()->erase(SwitchCases[i].ThisBB);
1244       
1245       SwitchCases.clear();
1246     }
1247   }
1248   
1249   // Create a CaseBlock record representing this branch.
1250   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(),
1251                NULL, Succ0MBB, Succ1MBB, CurMBB);
1252   // Use visitSwitchCase to actually insert the fast branch sequence for this
1253   // cond branch.
1254   visitSwitchCase(CB);
1255 }
1256
1257 /// visitSwitchCase - Emits the necessary code to represent a single node in
1258 /// the binary search tree resulting from lowering a switch instruction.
1259 void SelectionDAGLowering::visitSwitchCase(CaseBlock &CB) {
1260   SDValue Cond;
1261   SDValue CondLHS = getValue(CB.CmpLHS);
1262   
1263   // Build the setcc now. 
1264   if (CB.CmpMHS == NULL) {
1265     // Fold "(X == true)" to X and "(X == false)" to !X to
1266     // handle common cases produced by branch lowering.
1267     if (CB.CmpRHS == ConstantInt::getTrue() && CB.CC == ISD::SETEQ)
1268       Cond = CondLHS;
1269     else if (CB.CmpRHS == ConstantInt::getFalse() && CB.CC == ISD::SETEQ) {
1270       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1271       Cond = DAG.getNode(ISD::XOR, CondLHS.getValueType(), CondLHS, True);
1272     } else
1273       Cond = DAG.getSetCC(MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1274   } else {
1275     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1276
1277     uint64_t Low = cast<ConstantInt>(CB.CmpLHS)->getSExtValue();
1278     uint64_t High  = cast<ConstantInt>(CB.CmpRHS)->getSExtValue();
1279
1280     SDValue CmpOp = getValue(CB.CmpMHS);
1281     MVT VT = CmpOp.getValueType();
1282
1283     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1284       Cond = DAG.getSetCC(MVT::i1, CmpOp, DAG.getConstant(High, VT), ISD::SETLE);
1285     } else {
1286       SDValue SUB = DAG.getNode(ISD::SUB, VT, CmpOp, DAG.getConstant(Low, VT));
1287       Cond = DAG.getSetCC(MVT::i1, SUB,
1288                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1289     }
1290   }
1291   
1292   // Update successor info
1293   CurMBB->addSuccessor(CB.TrueBB);
1294   CurMBB->addSuccessor(CB.FalseBB);
1295   
1296   // Set NextBlock to be the MBB immediately after the current one, if any.
1297   // This is used to avoid emitting unnecessary branches to the next block.
1298   MachineBasicBlock *NextBlock = 0;
1299   MachineFunction::iterator BBI = CurMBB;
1300   if (++BBI != CurMBB->getParent()->end())
1301     NextBlock = BBI;
1302   
1303   // If the lhs block is the next block, invert the condition so that we can
1304   // fall through to the lhs instead of the rhs block.
1305   if (CB.TrueBB == NextBlock) {
1306     std::swap(CB.TrueBB, CB.FalseBB);
1307     SDValue True = DAG.getConstant(1, Cond.getValueType());
1308     Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
1309   }
1310   SDValue BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, getControlRoot(), Cond,
1311                                  DAG.getBasicBlock(CB.TrueBB));
1312   
1313   // If the branch was constant folded, fix up the CFG.
1314   if (BrCond.getOpcode() == ISD::BR) {
1315     CurMBB->removeSuccessor(CB.FalseBB);
1316     DAG.setRoot(BrCond);
1317   } else {
1318     // Otherwise, go ahead and insert the false branch.
1319     if (BrCond == getControlRoot()) 
1320       CurMBB->removeSuccessor(CB.TrueBB);
1321     
1322     if (CB.FalseBB == NextBlock)
1323       DAG.setRoot(BrCond);
1324     else
1325       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1326                               DAG.getBasicBlock(CB.FalseBB)));
1327   }
1328 }
1329
1330 /// visitJumpTable - Emit JumpTable node in the current MBB
1331 void SelectionDAGLowering::visitJumpTable(JumpTable &JT) {
1332   // Emit the code for the jump table
1333   assert(JT.Reg != -1U && "Should lower JT Header first!");
1334   MVT PTy = TLI.getPointerTy();
1335   SDValue Index = DAG.getCopyFromReg(getControlRoot(), JT.Reg, PTy);
1336   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1337   DAG.setRoot(DAG.getNode(ISD::BR_JT, MVT::Other, Index.getValue(1),
1338                           Table, Index));
1339   return;
1340 }
1341
1342 /// visitJumpTableHeader - This function emits necessary code to produce index
1343 /// in the JumpTable from switch case.
1344 void SelectionDAGLowering::visitJumpTableHeader(JumpTable &JT,
1345                                                 JumpTableHeader &JTH) {
1346   // Subtract the lowest switch case value from the value being switched on
1347   // and conditional branch to default mbb if the result is greater than the
1348   // difference between smallest and largest cases.
1349   SDValue SwitchOp = getValue(JTH.SValue);
1350   MVT VT = SwitchOp.getValueType();
1351   SDValue SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1352                               DAG.getConstant(JTH.First, VT));
1353   
1354   // The SDNode we just created, which holds the value being switched on
1355   // minus the the smallest case value, needs to be copied to a virtual
1356   // register so it can be used as an index into the jump table in a 
1357   // subsequent basic block.  This value may be smaller or larger than the
1358   // target's pointer type, and therefore require extension or truncating.
1359   if (VT.bitsGT(TLI.getPointerTy()))
1360     SwitchOp = DAG.getNode(ISD::TRUNCATE, TLI.getPointerTy(), SUB);
1361   else
1362     SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(), SUB);
1363   
1364   unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1365   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), JumpTableReg, SwitchOp);
1366   JT.Reg = JumpTableReg;
1367
1368   // Emit the range check for the jump table, and branch to the default
1369   // block for the switch statement if the value being switched on exceeds
1370   // the largest case in the switch.
1371   SDValue CMP = DAG.getSetCC(TLI.getSetCCResultType(SUB), SUB,
1372                                DAG.getConstant(JTH.Last-JTH.First,VT),
1373                                ISD::SETUGT);
1374
1375   // Set NextBlock to be the MBB immediately after the current one, if any.
1376   // This is used to avoid emitting unnecessary branches to the next block.
1377   MachineBasicBlock *NextBlock = 0;
1378   MachineFunction::iterator BBI = CurMBB;
1379   if (++BBI != CurMBB->getParent()->end())
1380     NextBlock = BBI;
1381
1382   SDValue BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, CMP,
1383                                  DAG.getBasicBlock(JT.Default));
1384
1385   if (JT.MBB == NextBlock)
1386     DAG.setRoot(BrCond);
1387   else
1388     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1389                             DAG.getBasicBlock(JT.MBB)));
1390
1391   return;
1392 }
1393
1394 /// visitBitTestHeader - This function emits necessary code to produce value
1395 /// suitable for "bit tests"
1396 void SelectionDAGLowering::visitBitTestHeader(BitTestBlock &B) {
1397   // Subtract the minimum value
1398   SDValue SwitchOp = getValue(B.SValue);
1399   MVT VT = SwitchOp.getValueType();
1400   SDValue SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1401                               DAG.getConstant(B.First, VT));
1402
1403   // Check range
1404   SDValue RangeCmp = DAG.getSetCC(TLI.getSetCCResultType(SUB), SUB,
1405                                     DAG.getConstant(B.Range, VT),
1406                                     ISD::SETUGT);
1407
1408   SDValue ShiftOp;
1409   if (VT.bitsGT(TLI.getShiftAmountTy()))
1410     ShiftOp = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), SUB);
1411   else
1412     ShiftOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getShiftAmountTy(), SUB);
1413
1414   // Make desired shift
1415   SDValue SwitchVal = DAG.getNode(ISD::SHL, TLI.getPointerTy(),
1416                                     DAG.getConstant(1, TLI.getPointerTy()),
1417                                     ShiftOp);
1418
1419   unsigned SwitchReg = FuncInfo.MakeReg(TLI.getPointerTy());
1420   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), SwitchReg, SwitchVal);
1421   B.Reg = SwitchReg;
1422
1423   // Set NextBlock to be the MBB immediately after the current one, if any.
1424   // This is used to avoid emitting unnecessary branches to the next block.
1425   MachineBasicBlock *NextBlock = 0;
1426   MachineFunction::iterator BBI = CurMBB;
1427   if (++BBI != CurMBB->getParent()->end())
1428     NextBlock = BBI;
1429
1430   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1431
1432   CurMBB->addSuccessor(B.Default);
1433   CurMBB->addSuccessor(MBB);
1434
1435   SDValue BrRange = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, RangeCmp,
1436                                   DAG.getBasicBlock(B.Default));
1437   
1438   if (MBB == NextBlock)
1439     DAG.setRoot(BrRange);
1440   else
1441     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, CopyTo,
1442                             DAG.getBasicBlock(MBB)));
1443
1444   return;
1445 }
1446
1447 /// visitBitTestCase - this function produces one "bit test"
1448 void SelectionDAGLowering::visitBitTestCase(MachineBasicBlock* NextMBB,
1449                                             unsigned Reg,
1450                                             BitTestCase &B) {
1451   // Emit bit tests and jumps
1452   SDValue SwitchVal = DAG.getCopyFromReg(getControlRoot(), Reg, 
1453                                            TLI.getPointerTy());
1454   
1455   SDValue AndOp = DAG.getNode(ISD::AND, TLI.getPointerTy(), SwitchVal,
1456                                 DAG.getConstant(B.Mask, TLI.getPointerTy()));
1457   SDValue AndCmp = DAG.getSetCC(TLI.getSetCCResultType(AndOp), AndOp,
1458                                   DAG.getConstant(0, TLI.getPointerTy()),
1459                                   ISD::SETNE);
1460
1461   CurMBB->addSuccessor(B.TargetBB);
1462   CurMBB->addSuccessor(NextMBB);
1463   
1464   SDValue BrAnd = DAG.getNode(ISD::BRCOND, MVT::Other, getControlRoot(),
1465                                 AndCmp, DAG.getBasicBlock(B.TargetBB));
1466
1467   // Set NextBlock to be the MBB immediately after the current one, if any.
1468   // This is used to avoid emitting unnecessary branches to the next block.
1469   MachineBasicBlock *NextBlock = 0;
1470   MachineFunction::iterator BBI = CurMBB;
1471   if (++BBI != CurMBB->getParent()->end())
1472     NextBlock = BBI;
1473
1474   if (NextMBB == NextBlock)
1475     DAG.setRoot(BrAnd);
1476   else
1477     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrAnd,
1478                             DAG.getBasicBlock(NextMBB)));
1479
1480   return;
1481 }
1482
1483 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1484   // Retrieve successors.
1485   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1486   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1487
1488   if (isa<InlineAsm>(I.getCalledValue()))
1489     visitInlineAsm(&I);
1490   else
1491     LowerCallTo(&I, getValue(I.getOperand(0)), false, LandingPad);
1492
1493   // If the value of the invoke is used outside of its defining block, make it
1494   // available as a virtual register.
1495   if (!I.use_empty()) {
1496     DenseMap<const Value*, unsigned>::iterator VMI = FuncInfo.ValueMap.find(&I);
1497     if (VMI != FuncInfo.ValueMap.end())
1498       CopyValueToVirtualRegister(&I, VMI->second);
1499   }
1500
1501   // Update successor info
1502   CurMBB->addSuccessor(Return);
1503   CurMBB->addSuccessor(LandingPad);
1504
1505   // Drop into normal successor.
1506   DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getControlRoot(),
1507                           DAG.getBasicBlock(Return)));
1508 }
1509
1510 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1511 }
1512
1513 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1514 /// small case ranges).
1515 bool SelectionDAGLowering::handleSmallSwitchRange(CaseRec& CR,
1516                                                   CaseRecVector& WorkList,
1517                                                   Value* SV,
1518                                                   MachineBasicBlock* Default) {
1519   Case& BackCase  = *(CR.Range.second-1);
1520   
1521   // Size is the number of Cases represented by this range.
1522   unsigned Size = CR.Range.second - CR.Range.first;
1523   if (Size > 3)
1524     return false;  
1525   
1526   // Get the MachineFunction which holds the current MBB.  This is used when
1527   // inserting any additional MBBs necessary to represent the switch.
1528   MachineFunction *CurMF = CurMBB->getParent();  
1529
1530   // Figure out which block is immediately after the current one.
1531   MachineBasicBlock *NextBlock = 0;
1532   MachineFunction::iterator BBI = CR.CaseBB;
1533
1534   if (++BBI != CurMBB->getParent()->end())
1535     NextBlock = BBI;
1536
1537   // TODO: If any two of the cases has the same destination, and if one value
1538   // is the same as the other, but has one bit unset that the other has set,
1539   // use bit manipulation to do two compares at once.  For example:
1540   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1541     
1542   // Rearrange the case blocks so that the last one falls through if possible.
1543   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1544     // The last case block won't fall through into 'NextBlock' if we emit the
1545     // branches in this order.  See if rearranging a case value would help.
1546     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1547       if (I->BB == NextBlock) {
1548         std::swap(*I, BackCase);
1549         break;
1550       }
1551     }
1552   }
1553   
1554   // Create a CaseBlock record representing a conditional branch to
1555   // the Case's target mbb if the value being switched on SV is equal
1556   // to C.
1557   MachineBasicBlock *CurBlock = CR.CaseBB;
1558   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1559     MachineBasicBlock *FallThrough;
1560     if (I != E-1) {
1561       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
1562       CurMF->insert(BBI, FallThrough);
1563     } else {
1564       // If the last case doesn't match, go to the default block.
1565       FallThrough = Default;
1566     }
1567
1568     Value *RHS, *LHS, *MHS;
1569     ISD::CondCode CC;
1570     if (I->High == I->Low) {
1571       // This is just small small case range :) containing exactly 1 case
1572       CC = ISD::SETEQ;
1573       LHS = SV; RHS = I->High; MHS = NULL;
1574     } else {
1575       CC = ISD::SETLE;
1576       LHS = I->Low; MHS = SV; RHS = I->High;
1577     }
1578     CaseBlock CB(CC, LHS, RHS, MHS, I->BB, FallThrough, CurBlock);
1579     
1580     // If emitting the first comparison, just call visitSwitchCase to emit the
1581     // code into the current block.  Otherwise, push the CaseBlock onto the
1582     // vector to be later processed by SDISel, and insert the node's MBB
1583     // before the next MBB.
1584     if (CurBlock == CurMBB)
1585       visitSwitchCase(CB);
1586     else
1587       SwitchCases.push_back(CB);
1588     
1589     CurBlock = FallThrough;
1590   }
1591
1592   return true;
1593 }
1594
1595 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1596   return !DisableJumpTables &&
1597           (TLI.isOperationLegal(ISD::BR_JT, MVT::Other) ||
1598            TLI.isOperationLegal(ISD::BRIND, MVT::Other));
1599 }
1600   
1601 /// handleJTSwitchCase - Emit jumptable for current switch case range
1602 bool SelectionDAGLowering::handleJTSwitchCase(CaseRec& CR,
1603                                               CaseRecVector& WorkList,
1604                                               Value* SV,
1605                                               MachineBasicBlock* Default) {
1606   Case& FrontCase = *CR.Range.first;
1607   Case& BackCase  = *(CR.Range.second-1);
1608
1609   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1610   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1611
1612   uint64_t TSize = 0;
1613   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1614        I!=E; ++I)
1615     TSize += I->size();
1616
1617   if (!areJTsAllowed(TLI) || TSize <= 3)
1618     return false;
1619   
1620   double Density = (double)TSize / (double)((Last - First) + 1ULL);  
1621   if (Density < 0.4)
1622     return false;
1623
1624   DOUT << "Lowering jump table\n"
1625        << "First entry: " << First << ". Last entry: " << Last << "\n"
1626        << "Size: " << TSize << ". Density: " << Density << "\n\n";
1627
1628   // Get the MachineFunction which holds the current MBB.  This is used when
1629   // inserting any additional MBBs necessary to represent the switch.
1630   MachineFunction *CurMF = CurMBB->getParent();
1631
1632   // Figure out which block is immediately after the current one.
1633   MachineBasicBlock *NextBlock = 0;
1634   MachineFunction::iterator BBI = CR.CaseBB;
1635
1636   if (++BBI != CurMBB->getParent()->end())
1637     NextBlock = BBI;
1638
1639   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1640
1641   // Create a new basic block to hold the code for loading the address
1642   // of the jump table, and jumping to it.  Update successor information;
1643   // we will either branch to the default case for the switch, or the jump
1644   // table.
1645   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1646   CurMF->insert(BBI, JumpTableBB);
1647   CR.CaseBB->addSuccessor(Default);
1648   CR.CaseBB->addSuccessor(JumpTableBB);
1649                 
1650   // Build a vector of destination BBs, corresponding to each target
1651   // of the jump table. If the value of the jump table slot corresponds to
1652   // a case statement, push the case's BB onto the vector, otherwise, push
1653   // the default BB.
1654   std::vector<MachineBasicBlock*> DestBBs;
1655   int64_t TEI = First;
1656   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1657     int64_t Low = cast<ConstantInt>(I->Low)->getSExtValue();
1658     int64_t High = cast<ConstantInt>(I->High)->getSExtValue();
1659     
1660     if ((Low <= TEI) && (TEI <= High)) {
1661       DestBBs.push_back(I->BB);
1662       if (TEI==High)
1663         ++I;
1664     } else {
1665       DestBBs.push_back(Default);
1666     }
1667   }
1668   
1669   // Update successor info. Add one edge to each unique successor.
1670   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());  
1671   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(), 
1672          E = DestBBs.end(); I != E; ++I) {
1673     if (!SuccsHandled[(*I)->getNumber()]) {
1674       SuccsHandled[(*I)->getNumber()] = true;
1675       JumpTableBB->addSuccessor(*I);
1676     }
1677   }
1678       
1679   // Create a jump table index for this jump table, or return an existing
1680   // one.
1681   unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1682   
1683   // Set the jump table information so that we can codegen it as a second
1684   // MachineBasicBlock
1685   JumpTable JT(-1U, JTI, JumpTableBB, Default);
1686   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == CurMBB));
1687   if (CR.CaseBB == CurMBB)
1688     visitJumpTableHeader(JT, JTH);
1689         
1690   JTCases.push_back(JumpTableBlock(JTH, JT));
1691
1692   return true;
1693 }
1694
1695 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1696 /// 2 subtrees.
1697 bool SelectionDAGLowering::handleBTSplitSwitchCase(CaseRec& CR,
1698                                                    CaseRecVector& WorkList,
1699                                                    Value* SV,
1700                                                    MachineBasicBlock* Default) {
1701   // Get the MachineFunction which holds the current MBB.  This is used when
1702   // inserting any additional MBBs necessary to represent the switch.
1703   MachineFunction *CurMF = CurMBB->getParent();  
1704
1705   // Figure out which block is immediately after the current one.
1706   MachineBasicBlock *NextBlock = 0;
1707   MachineFunction::iterator BBI = CR.CaseBB;
1708
1709   if (++BBI != CurMBB->getParent()->end())
1710     NextBlock = BBI;
1711
1712   Case& FrontCase = *CR.Range.first;
1713   Case& BackCase  = *(CR.Range.second-1);
1714   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1715
1716   // Size is the number of Cases represented by this range.
1717   unsigned Size = CR.Range.second - CR.Range.first;
1718
1719   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1720   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1721   double FMetric = 0;
1722   CaseItr Pivot = CR.Range.first + Size/2;
1723
1724   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1725   // (heuristically) allow us to emit JumpTable's later.
1726   uint64_t TSize = 0;
1727   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1728        I!=E; ++I)
1729     TSize += I->size();
1730
1731   uint64_t LSize = FrontCase.size();
1732   uint64_t RSize = TSize-LSize;
1733   DOUT << "Selecting best pivot: \n"
1734        << "First: " << First << ", Last: " << Last <<"\n"
1735        << "LSize: " << LSize << ", RSize: " << RSize << "\n";
1736   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1737        J!=E; ++I, ++J) {
1738     int64_t LEnd = cast<ConstantInt>(I->High)->getSExtValue();
1739     int64_t RBegin = cast<ConstantInt>(J->Low)->getSExtValue();
1740     assert((RBegin-LEnd>=1) && "Invalid case distance");
1741     double LDensity = (double)LSize / (double)((LEnd - First) + 1ULL);
1742     double RDensity = (double)RSize / (double)((Last - RBegin) + 1ULL);
1743     double Metric = Log2_64(RBegin-LEnd)*(LDensity+RDensity);
1744     // Should always split in some non-trivial place
1745     DOUT <<"=>Step\n"
1746          << "LEnd: " << LEnd << ", RBegin: " << RBegin << "\n"
1747          << "LDensity: " << LDensity << ", RDensity: " << RDensity << "\n"
1748          << "Metric: " << Metric << "\n"; 
1749     if (FMetric < Metric) {
1750       Pivot = J;
1751       FMetric = Metric;
1752       DOUT << "Current metric set to: " << FMetric << "\n";
1753     }
1754
1755     LSize += J->size();
1756     RSize -= J->size();
1757   }
1758   if (areJTsAllowed(TLI)) {
1759     // If our case is dense we *really* should handle it earlier!
1760     assert((FMetric > 0) && "Should handle dense range earlier!");
1761   } else {
1762     Pivot = CR.Range.first + Size/2;
1763   }
1764   
1765   CaseRange LHSR(CR.Range.first, Pivot);
1766   CaseRange RHSR(Pivot, CR.Range.second);
1767   Constant *C = Pivot->Low;
1768   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1769       
1770   // We know that we branch to the LHS if the Value being switched on is
1771   // less than the Pivot value, C.  We use this to optimize our binary 
1772   // tree a bit, by recognizing that if SV is greater than or equal to the
1773   // LHS's Case Value, and that Case Value is exactly one less than the 
1774   // Pivot's Value, then we can branch directly to the LHS's Target,
1775   // rather than creating a leaf node for it.
1776   if ((LHSR.second - LHSR.first) == 1 &&
1777       LHSR.first->High == CR.GE &&
1778       cast<ConstantInt>(C)->getSExtValue() ==
1779       (cast<ConstantInt>(CR.GE)->getSExtValue() + 1LL)) {
1780     TrueBB = LHSR.first->BB;
1781   } else {
1782     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1783     CurMF->insert(BBI, TrueBB);
1784     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1785   }
1786   
1787   // Similar to the optimization above, if the Value being switched on is
1788   // known to be less than the Constant CR.LT, and the current Case Value
1789   // is CR.LT - 1, then we can branch directly to the target block for
1790   // the current Case Value, rather than emitting a RHS leaf node for it.
1791   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1792       cast<ConstantInt>(RHSR.first->Low)->getSExtValue() ==
1793       (cast<ConstantInt>(CR.LT)->getSExtValue() - 1LL)) {
1794     FalseBB = RHSR.first->BB;
1795   } else {
1796     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1797     CurMF->insert(BBI, FalseBB);
1798     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1799   }
1800
1801   // Create a CaseBlock record representing a conditional branch to
1802   // the LHS node if the value being switched on SV is less than C. 
1803   // Otherwise, branch to LHS.
1804   CaseBlock CB(ISD::SETLT, SV, C, NULL, TrueBB, FalseBB, CR.CaseBB);
1805
1806   if (CR.CaseBB == CurMBB)
1807     visitSwitchCase(CB);
1808   else
1809     SwitchCases.push_back(CB);
1810
1811   return true;
1812 }
1813
1814 /// handleBitTestsSwitchCase - if current case range has few destination and
1815 /// range span less, than machine word bitwidth, encode case range into series
1816 /// of masks and emit bit tests with these masks.
1817 bool SelectionDAGLowering::handleBitTestsSwitchCase(CaseRec& CR,
1818                                                     CaseRecVector& WorkList,
1819                                                     Value* SV,
1820                                                     MachineBasicBlock* Default){
1821   unsigned IntPtrBits = TLI.getPointerTy().getSizeInBits();
1822
1823   Case& FrontCase = *CR.Range.first;
1824   Case& BackCase  = *(CR.Range.second-1);
1825
1826   // Get the MachineFunction which holds the current MBB.  This is used when
1827   // inserting any additional MBBs necessary to represent the switch.
1828   MachineFunction *CurMF = CurMBB->getParent();  
1829
1830   unsigned numCmps = 0;
1831   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1832        I!=E; ++I) {
1833     // Single case counts one, case range - two.
1834     if (I->Low == I->High)
1835       numCmps +=1;
1836     else
1837       numCmps +=2;
1838   }
1839     
1840   // Count unique destinations
1841   SmallSet<MachineBasicBlock*, 4> Dests;
1842   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1843     Dests.insert(I->BB);
1844     if (Dests.size() > 3)
1845       // Don't bother the code below, if there are too much unique destinations
1846       return false;
1847   }
1848   DOUT << "Total number of unique destinations: " << Dests.size() << "\n"
1849        << "Total number of comparisons: " << numCmps << "\n";
1850   
1851   // Compute span of values.
1852   Constant* minValue = FrontCase.Low;
1853   Constant* maxValue = BackCase.High;
1854   uint64_t range = cast<ConstantInt>(maxValue)->getSExtValue() -
1855                    cast<ConstantInt>(minValue)->getSExtValue();
1856   DOUT << "Compare range: " << range << "\n"
1857        << "Low bound: " << cast<ConstantInt>(minValue)->getSExtValue() << "\n"
1858        << "High bound: " << cast<ConstantInt>(maxValue)->getSExtValue() << "\n";
1859   
1860   if (range>=IntPtrBits ||
1861       (!(Dests.size() == 1 && numCmps >= 3) &&
1862        !(Dests.size() == 2 && numCmps >= 5) &&
1863        !(Dests.size() >= 3 && numCmps >= 6)))
1864     return false;
1865   
1866   DOUT << "Emitting bit tests\n";
1867   int64_t lowBound = 0;
1868     
1869   // Optimize the case where all the case values fit in a
1870   // word without having to subtract minValue. In this case,
1871   // we can optimize away the subtraction.
1872   if (cast<ConstantInt>(minValue)->getSExtValue() >= 0 &&
1873       cast<ConstantInt>(maxValue)->getSExtValue() <  IntPtrBits) {
1874     range = cast<ConstantInt>(maxValue)->getSExtValue();
1875   } else {
1876     lowBound = cast<ConstantInt>(minValue)->getSExtValue();
1877   }
1878     
1879   CaseBitsVector CasesBits;
1880   unsigned i, count = 0;
1881
1882   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1883     MachineBasicBlock* Dest = I->BB;
1884     for (i = 0; i < count; ++i)
1885       if (Dest == CasesBits[i].BB)
1886         break;
1887     
1888     if (i == count) {
1889       assert((count < 3) && "Too much destinations to test!");
1890       CasesBits.push_back(CaseBits(0, Dest, 0));
1891       count++;
1892     }
1893     
1894     uint64_t lo = cast<ConstantInt>(I->Low)->getSExtValue() - lowBound;
1895     uint64_t hi = cast<ConstantInt>(I->High)->getSExtValue() - lowBound;
1896     
1897     for (uint64_t j = lo; j <= hi; j++) {
1898       CasesBits[i].Mask |=  1ULL << j;
1899       CasesBits[i].Bits++;
1900     }
1901       
1902   }
1903   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
1904   
1905   BitTestInfo BTC;
1906
1907   // Figure out which block is immediately after the current one.
1908   MachineFunction::iterator BBI = CR.CaseBB;
1909   ++BBI;
1910
1911   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1912
1913   DOUT << "Cases:\n";
1914   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
1915     DOUT << "Mask: " << CasesBits[i].Mask << ", Bits: " << CasesBits[i].Bits
1916          << ", BB: " << CasesBits[i].BB << "\n";
1917
1918     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
1919     CurMF->insert(BBI, CaseBB);
1920     BTC.push_back(BitTestCase(CasesBits[i].Mask,
1921                               CaseBB,
1922                               CasesBits[i].BB));
1923   }
1924   
1925   BitTestBlock BTB(lowBound, range, SV,
1926                    -1U, (CR.CaseBB == CurMBB),
1927                    CR.CaseBB, Default, BTC);
1928
1929   if (CR.CaseBB == CurMBB)
1930     visitBitTestHeader(BTB);
1931   
1932   BitTestCases.push_back(BTB);
1933
1934   return true;
1935 }
1936
1937
1938 /// Clusterify - Transform simple list of Cases into list of CaseRange's
1939 unsigned SelectionDAGLowering::Clusterify(CaseVector& Cases,
1940                                           const SwitchInst& SI) {
1941   unsigned numCmps = 0;
1942
1943   // Start with "simple" cases
1944   for (unsigned i = 1; i < SI.getNumSuccessors(); ++i) {
1945     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
1946     Cases.push_back(Case(SI.getSuccessorValue(i),
1947                          SI.getSuccessorValue(i),
1948                          SMBB));
1949   }
1950   std::sort(Cases.begin(), Cases.end(), CaseCmp());
1951
1952   // Merge case into clusters
1953   if (Cases.size()>=2)
1954     // Must recompute end() each iteration because it may be
1955     // invalidated by erase if we hold on to it
1956     for (CaseItr I=Cases.begin(), J=++(Cases.begin()); J!=Cases.end(); ) {
1957       int64_t nextValue = cast<ConstantInt>(J->Low)->getSExtValue();
1958       int64_t currentValue = cast<ConstantInt>(I->High)->getSExtValue();
1959       MachineBasicBlock* nextBB = J->BB;
1960       MachineBasicBlock* currentBB = I->BB;
1961
1962       // If the two neighboring cases go to the same destination, merge them
1963       // into a single case.
1964       if ((nextValue-currentValue==1) && (currentBB == nextBB)) {
1965         I->High = J->High;
1966         J = Cases.erase(J);
1967       } else {
1968         I = J++;
1969       }
1970     }
1971
1972   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
1973     if (I->Low != I->High)
1974       // A range counts double, since it requires two compares.
1975       ++numCmps;
1976   }
1977
1978   return numCmps;
1979 }
1980
1981 void SelectionDAGLowering::visitSwitch(SwitchInst &SI) {  
1982   // Figure out which block is immediately after the current one.
1983   MachineBasicBlock *NextBlock = 0;
1984   MachineFunction::iterator BBI = CurMBB;
1985
1986   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
1987
1988   // If there is only the default destination, branch to it if it is not the
1989   // next basic block.  Otherwise, just fall through.
1990   if (SI.getNumOperands() == 2) {
1991     // Update machine-CFG edges.
1992
1993     // If this is not a fall-through branch, emit the branch.
1994     CurMBB->addSuccessor(Default);
1995     if (Default != NextBlock)
1996       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getControlRoot(),
1997                               DAG.getBasicBlock(Default)));
1998     
1999     return;
2000   }
2001   
2002   // If there are any non-default case statements, create a vector of Cases
2003   // representing each one, and sort the vector so that we can efficiently
2004   // create a binary search tree from them.
2005   CaseVector Cases;
2006   unsigned numCmps = Clusterify(Cases, SI);
2007   DOUT << "Clusterify finished. Total clusters: " << Cases.size()
2008        << ". Total compares: " << numCmps << "\n";
2009
2010   // Get the Value to be switched on and default basic blocks, which will be
2011   // inserted into CaseBlock records, representing basic blocks in the binary
2012   // search tree.
2013   Value *SV = SI.getOperand(0);
2014
2015   // Push the initial CaseRec onto the worklist
2016   CaseRecVector WorkList;
2017   WorkList.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
2018
2019   while (!WorkList.empty()) {
2020     // Grab a record representing a case range to process off the worklist
2021     CaseRec CR = WorkList.back();
2022     WorkList.pop_back();
2023
2024     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default))
2025       continue;
2026     
2027     // If the range has few cases (two or less) emit a series of specific
2028     // tests.
2029     if (handleSmallSwitchRange(CR, WorkList, SV, Default))
2030       continue;
2031     
2032     // If the switch has more than 5 blocks, and at least 40% dense, and the 
2033     // target supports indirect branches, then emit a jump table rather than 
2034     // lowering the switch to a binary tree of conditional branches.
2035     if (handleJTSwitchCase(CR, WorkList, SV, Default))
2036       continue;
2037           
2038     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2039     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2040     handleBTSplitSwitchCase(CR, WorkList, SV, Default);
2041   }
2042 }
2043
2044
2045 void SelectionDAGLowering::visitSub(User &I) {
2046   // -0.0 - X --> fneg
2047   const Type *Ty = I.getType();
2048   if (isa<VectorType>(Ty)) {
2049     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2050       const VectorType *DestTy = cast<VectorType>(I.getType());
2051       const Type *ElTy = DestTy->getElementType();
2052       if (ElTy->isFloatingPoint()) {
2053         unsigned VL = DestTy->getNumElements();
2054         std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2055         Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2056         if (CV == CNZ) {
2057           SDValue Op2 = getValue(I.getOperand(1));
2058           setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
2059           return;
2060         }
2061       }
2062     }
2063   }
2064   if (Ty->isFloatingPoint()) {
2065     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2066       if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2067         SDValue Op2 = getValue(I.getOperand(1));
2068         setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
2069         return;
2070       }
2071   }
2072
2073   visitBinary(I, Ty->isFPOrFPVector() ? ISD::FSUB : ISD::SUB);
2074 }
2075
2076 void SelectionDAGLowering::visitBinary(User &I, unsigned OpCode) {
2077   SDValue Op1 = getValue(I.getOperand(0));
2078   SDValue Op2 = getValue(I.getOperand(1));
2079   
2080   setValue(&I, DAG.getNode(OpCode, Op1.getValueType(), Op1, Op2));
2081 }
2082
2083 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
2084   SDValue Op1 = getValue(I.getOperand(0));
2085   SDValue Op2 = getValue(I.getOperand(1));
2086   if (!isa<VectorType>(I.getType())) {
2087     if (TLI.getShiftAmountTy().bitsLT(Op2.getValueType()))
2088       Op2 = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), Op2);
2089     else if (TLI.getShiftAmountTy().bitsGT(Op2.getValueType()))
2090       Op2 = DAG.getNode(ISD::ANY_EXTEND, TLI.getShiftAmountTy(), Op2);
2091   }
2092   
2093   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
2094 }
2095
2096 void SelectionDAGLowering::visitICmp(User &I) {
2097   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2098   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2099     predicate = IC->getPredicate();
2100   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2101     predicate = ICmpInst::Predicate(IC->getPredicate());
2102   SDValue Op1 = getValue(I.getOperand(0));
2103   SDValue Op2 = getValue(I.getOperand(1));
2104   ISD::CondCode Opcode = getICmpCondCode(predicate);
2105   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Opcode));
2106 }
2107
2108 void SelectionDAGLowering::visitFCmp(User &I) {
2109   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2110   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2111     predicate = FC->getPredicate();
2112   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2113     predicate = FCmpInst::Predicate(FC->getPredicate());
2114   SDValue Op1 = getValue(I.getOperand(0));
2115   SDValue Op2 = getValue(I.getOperand(1));
2116   ISD::CondCode Condition = getFCmpCondCode(predicate);
2117   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Condition));
2118 }
2119
2120 void SelectionDAGLowering::visitVICmp(User &I) {
2121   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2122   if (VICmpInst *IC = dyn_cast<VICmpInst>(&I))
2123     predicate = IC->getPredicate();
2124   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2125     predicate = ICmpInst::Predicate(IC->getPredicate());
2126   SDValue Op1 = getValue(I.getOperand(0));
2127   SDValue Op2 = getValue(I.getOperand(1));
2128   ISD::CondCode Opcode = getICmpCondCode(predicate);
2129   setValue(&I, DAG.getVSetCC(Op1.getValueType(), Op1, Op2, Opcode));
2130 }
2131
2132 void SelectionDAGLowering::visitVFCmp(User &I) {
2133   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2134   if (VFCmpInst *FC = dyn_cast<VFCmpInst>(&I))
2135     predicate = FC->getPredicate();
2136   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2137     predicate = FCmpInst::Predicate(FC->getPredicate());
2138   SDValue Op1 = getValue(I.getOperand(0));
2139   SDValue Op2 = getValue(I.getOperand(1));
2140   ISD::CondCode Condition = getFCmpCondCode(predicate);
2141   MVT DestVT = TLI.getValueType(I.getType());
2142     
2143   setValue(&I, DAG.getVSetCC(DestVT, Op1, Op2, Condition));
2144 }
2145
2146 void SelectionDAGLowering::visitSelect(User &I) {
2147   SmallVector<MVT, 4> ValueVTs;
2148   ComputeValueVTs(TLI, I.getType(), ValueVTs);
2149   unsigned NumValues = ValueVTs.size();
2150   if (NumValues != 0) {
2151     SmallVector<SDValue, 4> Values(NumValues);
2152     SDValue Cond     = getValue(I.getOperand(0));
2153     SDValue TrueVal  = getValue(I.getOperand(1));
2154     SDValue FalseVal = getValue(I.getOperand(2));
2155
2156     for (unsigned i = 0; i != NumValues; ++i)
2157       Values[i] = DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
2158                               SDValue(TrueVal.getNode(), TrueVal.getResNo() + i),
2159                               SDValue(FalseVal.getNode(), FalseVal.getResNo() + i));
2160
2161     setValue(&I, DAG.getMergeValues(DAG.getVTList(&ValueVTs[0], NumValues),
2162                                     &Values[0], NumValues));
2163   }
2164 }
2165
2166
2167 void SelectionDAGLowering::visitTrunc(User &I) {
2168   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2169   SDValue N = getValue(I.getOperand(0));
2170   MVT DestVT = TLI.getValueType(I.getType());
2171   setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2172 }
2173
2174 void SelectionDAGLowering::visitZExt(User &I) {
2175   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2176   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2177   SDValue N = getValue(I.getOperand(0));
2178   MVT DestVT = TLI.getValueType(I.getType());
2179   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2180 }
2181
2182 void SelectionDAGLowering::visitSExt(User &I) {
2183   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2184   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2185   SDValue N = getValue(I.getOperand(0));
2186   MVT DestVT = TLI.getValueType(I.getType());
2187   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestVT, N));
2188 }
2189
2190 void SelectionDAGLowering::visitFPTrunc(User &I) {
2191   // FPTrunc is never a no-op cast, no need to check
2192   SDValue N = getValue(I.getOperand(0));
2193   MVT DestVT = TLI.getValueType(I.getType());
2194   setValue(&I, DAG.getNode(ISD::FP_ROUND, DestVT, N, DAG.getIntPtrConstant(0)));
2195 }
2196
2197 void SelectionDAGLowering::visitFPExt(User &I){ 
2198   // FPTrunc is never a no-op cast, no need to check
2199   SDValue N = getValue(I.getOperand(0));
2200   MVT DestVT = TLI.getValueType(I.getType());
2201   setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestVT, N));
2202 }
2203
2204 void SelectionDAGLowering::visitFPToUI(User &I) { 
2205   // FPToUI is never a no-op cast, no need to check
2206   SDValue N = getValue(I.getOperand(0));
2207   MVT DestVT = TLI.getValueType(I.getType());
2208   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestVT, N));
2209 }
2210
2211 void SelectionDAGLowering::visitFPToSI(User &I) {
2212   // FPToSI is never a no-op cast, no need to check
2213   SDValue N = getValue(I.getOperand(0));
2214   MVT DestVT = TLI.getValueType(I.getType());
2215   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestVT, N));
2216 }
2217
2218 void SelectionDAGLowering::visitUIToFP(User &I) { 
2219   // UIToFP is never a no-op cast, no need to check
2220   SDValue N = getValue(I.getOperand(0));
2221   MVT DestVT = TLI.getValueType(I.getType());
2222   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestVT, N));
2223 }
2224
2225 void SelectionDAGLowering::visitSIToFP(User &I){ 
2226   // SIToFP is never a no-op cast, no need to check
2227   SDValue N = getValue(I.getOperand(0));
2228   MVT DestVT = TLI.getValueType(I.getType());
2229   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestVT, N));
2230 }
2231
2232 void SelectionDAGLowering::visitPtrToInt(User &I) {
2233   // What to do depends on the size of the integer and the size of the pointer.
2234   // We can either truncate, zero extend, or no-op, accordingly.
2235   SDValue N = getValue(I.getOperand(0));
2236   MVT SrcVT = N.getValueType();
2237   MVT DestVT = TLI.getValueType(I.getType());
2238   SDValue Result;
2239   if (DestVT.bitsLT(SrcVT))
2240     Result = DAG.getNode(ISD::TRUNCATE, DestVT, N);
2241   else 
2242     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2243     Result = DAG.getNode(ISD::ZERO_EXTEND, DestVT, N);
2244   setValue(&I, Result);
2245 }
2246
2247 void SelectionDAGLowering::visitIntToPtr(User &I) {
2248   // What to do depends on the size of the integer and the size of the pointer.
2249   // We can either truncate, zero extend, or no-op, accordingly.
2250   SDValue N = getValue(I.getOperand(0));
2251   MVT SrcVT = N.getValueType();
2252   MVT DestVT = TLI.getValueType(I.getType());
2253   if (DestVT.bitsLT(SrcVT))
2254     setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2255   else 
2256     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2257     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2258 }
2259
2260 void SelectionDAGLowering::visitBitCast(User &I) { 
2261   SDValue N = getValue(I.getOperand(0));
2262   MVT DestVT = TLI.getValueType(I.getType());
2263
2264   // BitCast assures us that source and destination are the same size so this 
2265   // is either a BIT_CONVERT or a no-op.
2266   if (DestVT != N.getValueType())
2267     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, DestVT, N)); // convert types
2268   else
2269     setValue(&I, N); // noop cast.
2270 }
2271
2272 void SelectionDAGLowering::visitInsertElement(User &I) {
2273   SDValue InVec = getValue(I.getOperand(0));
2274   SDValue InVal = getValue(I.getOperand(1));
2275   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2276                                 getValue(I.getOperand(2)));
2277
2278   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT,
2279                            TLI.getValueType(I.getType()),
2280                            InVec, InVal, InIdx));
2281 }
2282
2283 void SelectionDAGLowering::visitExtractElement(User &I) {
2284   SDValue InVec = getValue(I.getOperand(0));
2285   SDValue InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2286                                 getValue(I.getOperand(1)));
2287   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
2288                            TLI.getValueType(I.getType()), InVec, InIdx));
2289 }
2290
2291
2292 // Utility for visitShuffleVector - Returns true if the mask is mask starting
2293 // from SIndx and increasing to the element length (undefs are allowed).
2294 static bool SequentialMask(SDValue Mask, unsigned SIndx) {
2295   unsigned MaskNumElts = Mask.getNumOperands();
2296   for (unsigned i = 0; i != MaskNumElts; ++i) {
2297     if (Mask.getOperand(i).getOpcode() != ISD::UNDEF) {
2298       unsigned Idx = cast<ConstantSDNode>(Mask.getOperand(i))->getZExtValue();
2299       if (Idx != i + SIndx)
2300         return false;
2301     }
2302   }
2303   return true;
2304 }
2305
2306 void SelectionDAGLowering::visitShuffleVector(User &I) {
2307   SDValue Src1 = getValue(I.getOperand(0));
2308   SDValue Src2 = getValue(I.getOperand(1));
2309   SDValue Mask = getValue(I.getOperand(2));
2310
2311   MVT VT = TLI.getValueType(I.getType());
2312   MVT SrcVT = Src1.getValueType();
2313   int MaskNumElts = Mask.getNumOperands();
2314   int SrcNumElts = SrcVT.getVectorNumElements();
2315
2316   if (SrcNumElts == MaskNumElts) {
2317     setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, VT, Src1, Src2, Mask));
2318     return;
2319   }
2320
2321   // Normalize the shuffle vector since mask and vector length don't match.
2322   MVT MaskEltVT = Mask.getValueType().getVectorElementType();
2323
2324   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
2325     // Mask is longer than the source vectors and is a multiple of the source
2326     // vectors.  We can use concatenate vector to make the mask and vectors
2327     // lengths match.
2328     if (SrcNumElts*2 == MaskNumElts && SequentialMask(Mask, 0)) {
2329       // The shuffle is concatenating two vectors together.
2330       setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, VT, Src1, Src2));
2331       return;
2332     }
2333
2334     // Pad both vectors with undefs to make them the same length as the mask.
2335     unsigned NumConcat = MaskNumElts / SrcNumElts;
2336     SDValue UndefVal = DAG.getNode(ISD::UNDEF, SrcVT);
2337
2338     SDValue* MOps1 = new SDValue[NumConcat];
2339     SDValue* MOps2 = new SDValue[NumConcat];
2340     MOps1[0] = Src1;
2341     MOps2[0] = Src2;
2342     for (unsigned i = 1; i != NumConcat; ++i) {
2343       MOps1[i] = UndefVal;
2344       MOps2[i] = UndefVal;
2345     }
2346     Src1 = DAG.getNode(ISD::CONCAT_VECTORS, VT, MOps1, NumConcat);
2347     Src2 = DAG.getNode(ISD::CONCAT_VECTORS, VT, MOps2, NumConcat);
2348
2349     delete [] MOps1;
2350     delete [] MOps2;
2351
2352     // Readjust mask for new input vector length.
2353     SmallVector<SDValue, 8> MappedOps;
2354     for (int i = 0; i != MaskNumElts; ++i) {
2355       if (Mask.getOperand(i).getOpcode() == ISD::UNDEF) {
2356         MappedOps.push_back(Mask.getOperand(i));
2357       } else {
2358         int Idx = cast<ConstantSDNode>(Mask.getOperand(i))->getZExtValue();
2359         if (Idx < SrcNumElts)
2360           MappedOps.push_back(DAG.getConstant(Idx, MaskEltVT));
2361         else
2362           MappedOps.push_back(DAG.getConstant(Idx + MaskNumElts - SrcNumElts,
2363                                               MaskEltVT));
2364       }
2365     }
2366     Mask = DAG.getNode(ISD::BUILD_VECTOR, Mask.getValueType(),
2367                        &MappedOps[0], MappedOps.size());
2368
2369     setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, VT, Src1, Src2, Mask));
2370     return;
2371   }
2372
2373   if (SrcNumElts > MaskNumElts) {
2374     // Resulting vector is shorter than the incoming vector.
2375     if (SrcNumElts == MaskNumElts && SequentialMask(Mask,0)) {
2376       // Shuffle extracts 1st vector.
2377       setValue(&I, Src1);
2378       return;
2379     }
2380
2381     if (SrcNumElts == MaskNumElts && SequentialMask(Mask,MaskNumElts)) {
2382       // Shuffle extracts 2nd vector.
2383       setValue(&I, Src2);
2384       return;
2385     }
2386
2387     // Analyze the access pattern of the vector to see if we can extract
2388     // two subvectors and do the shuffle. The analysis is done by calculating
2389     // the range of elements the mask access on both vectors.
2390     int MinRange[2] = { SrcNumElts+1, SrcNumElts+1};
2391     int MaxRange[2] = {-1, -1};
2392
2393     for (int i = 0; i != MaskNumElts; ++i) {
2394       SDValue Arg = Mask.getOperand(i);
2395       if (Arg.getOpcode() != ISD::UNDEF) {
2396         assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2397         int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2398         int Input = 0;
2399         if (Idx >= SrcNumElts) {
2400           Input = 1;
2401           Idx -= SrcNumElts;
2402         }
2403         if (Idx > MaxRange[Input])
2404           MaxRange[Input] = Idx;
2405         if (Idx < MinRange[Input])
2406           MinRange[Input] = Idx;
2407       }
2408     }
2409
2410     // Check if the access is smaller than the vector size and can we find
2411     // a reasonable extract index.
2412     int RangeUse[2] = { 2, 2 };  // 0 = Unused, 1 = Extract, 2 = Can not Extract.
2413     int StartIdx[2];  // StartIdx to extract from
2414     for (int Input=0; Input < 2; ++Input) {
2415       if (MinRange[Input] == SrcNumElts+1 && MaxRange[Input] == -1) {
2416         RangeUse[Input] = 0; // Unused
2417         StartIdx[Input] = 0;
2418       } else if (MaxRange[Input] - MinRange[Input] < MaskNumElts) {
2419         // Fits within range but we should see if we can find a good
2420         // start index that is a multiple of the mask length.
2421         if (MaxRange[Input] < MaskNumElts) {
2422           RangeUse[Input] = 1; // Extract from beginning of the vector
2423           StartIdx[Input] = 0;
2424         } else {
2425           StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
2426           if (MaxRange[Input] - StartIdx[Input] < MaskNumElts &&
2427               StartIdx[Input] + MaskNumElts < SrcNumElts) 
2428             RangeUse[Input] = 1; // Extract from a multiple of the mask length.
2429         }
2430       }
2431     }
2432
2433     if (RangeUse[0] == 0 && RangeUse[0] == 0) {
2434       setValue(&I, DAG.getNode(ISD::UNDEF, VT));  // Vectors are not used.
2435       return;
2436     }
2437     else if (RangeUse[0] < 2 && RangeUse[1] < 2) {
2438       // Extract appropriate subvector and generate a vector shuffle
2439       for (int Input=0; Input < 2; ++Input) {
2440         SDValue& Src = Input == 0 ? Src1 : Src2;
2441         if (RangeUse[Input] == 0) {
2442           Src = DAG.getNode(ISD::UNDEF, VT);
2443         } else {
2444           Src = DAG.getNode(ISD::EXTRACT_SUBVECTOR, VT, Src,
2445                             DAG.getIntPtrConstant(StartIdx[Input]));
2446         }
2447       }
2448       // Calculate new mask.
2449       SmallVector<SDValue, 8> MappedOps;
2450       for (int i = 0; i != MaskNumElts; ++i) {
2451         SDValue Arg = Mask.getOperand(i);
2452         if (Arg.getOpcode() == ISD::UNDEF) {
2453           MappedOps.push_back(Arg);
2454         } else {
2455           int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2456           if (Idx < SrcNumElts)
2457             MappedOps.push_back(DAG.getConstant(Idx - StartIdx[0], MaskEltVT));
2458           else {
2459             Idx = Idx - SrcNumElts - StartIdx[1] + MaskNumElts;
2460             MappedOps.push_back(DAG.getConstant(Idx, MaskEltVT));
2461           } 
2462         }
2463       }
2464       Mask = DAG.getNode(ISD::BUILD_VECTOR, Mask.getValueType(),
2465                          &MappedOps[0], MappedOps.size());
2466       setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE, VT, Src1, Src2, Mask));
2467       return;
2468     }
2469   }
2470
2471   // We can't use either concat vectors or extract subvectors so fall back to
2472   // replacing the shuffle with extract and build vector.
2473   // to insert and build vector.
2474   MVT EltVT = VT.getVectorElementType();
2475   MVT PtrVT = TLI.getPointerTy();
2476   SmallVector<SDValue,8> Ops;
2477   for (int i = 0; i != MaskNumElts; ++i) {
2478     SDValue Arg = Mask.getOperand(i);
2479     if (Arg.getOpcode() == ISD::UNDEF) {
2480       Ops.push_back(DAG.getNode(ISD::UNDEF, EltVT));
2481     } else {
2482       assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2483       int Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2484       if (Idx < SrcNumElts)
2485         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, EltVT, Src1,
2486                                   DAG.getConstant(Idx, PtrVT)));
2487       else
2488         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, EltVT, Src2,
2489                                   DAG.getConstant(Idx - SrcNumElts, PtrVT)));
2490     }
2491   }
2492   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, VT, &Ops[0], Ops.size()));
2493 }
2494
2495 void SelectionDAGLowering::visitInsertValue(InsertValueInst &I) {
2496   const Value *Op0 = I.getOperand(0);
2497   const Value *Op1 = I.getOperand(1);
2498   const Type *AggTy = I.getType();
2499   const Type *ValTy = Op1->getType();
2500   bool IntoUndef = isa<UndefValue>(Op0);
2501   bool FromUndef = isa<UndefValue>(Op1);
2502
2503   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2504                                             I.idx_begin(), I.idx_end());
2505
2506   SmallVector<MVT, 4> AggValueVTs;
2507   ComputeValueVTs(TLI, AggTy, AggValueVTs);
2508   SmallVector<MVT, 4> ValValueVTs;
2509   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2510
2511   unsigned NumAggValues = AggValueVTs.size();
2512   unsigned NumValValues = ValValueVTs.size();
2513   SmallVector<SDValue, 4> Values(NumAggValues);
2514
2515   SDValue Agg = getValue(Op0);
2516   SDValue Val = getValue(Op1);
2517   unsigned i = 0;
2518   // Copy the beginning value(s) from the original aggregate.
2519   for (; i != LinearIndex; ++i)
2520     Values[i] = IntoUndef ? DAG.getNode(ISD::UNDEF, AggValueVTs[i]) :
2521                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2522   // Copy values from the inserted value(s).
2523   for (; i != LinearIndex + NumValValues; ++i)
2524     Values[i] = FromUndef ? DAG.getNode(ISD::UNDEF, AggValueVTs[i]) :
2525                 SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
2526   // Copy remaining value(s) from the original aggregate.
2527   for (; i != NumAggValues; ++i)
2528     Values[i] = IntoUndef ? DAG.getNode(ISD::UNDEF, AggValueVTs[i]) :
2529                 SDValue(Agg.getNode(), Agg.getResNo() + i);
2530
2531   setValue(&I, DAG.getMergeValues(DAG.getVTList(&AggValueVTs[0], NumAggValues),
2532                                   &Values[0], NumAggValues));
2533 }
2534
2535 void SelectionDAGLowering::visitExtractValue(ExtractValueInst &I) {
2536   const Value *Op0 = I.getOperand(0);
2537   const Type *AggTy = Op0->getType();
2538   const Type *ValTy = I.getType();
2539   bool OutOfUndef = isa<UndefValue>(Op0);
2540
2541   unsigned LinearIndex = ComputeLinearIndex(TLI, AggTy,
2542                                             I.idx_begin(), I.idx_end());
2543
2544   SmallVector<MVT, 4> ValValueVTs;
2545   ComputeValueVTs(TLI, ValTy, ValValueVTs);
2546
2547   unsigned NumValValues = ValValueVTs.size();
2548   SmallVector<SDValue, 4> Values(NumValValues);
2549
2550   SDValue Agg = getValue(Op0);
2551   // Copy out the selected value(s).
2552   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
2553     Values[i - LinearIndex] =
2554       OutOfUndef ?
2555         DAG.getNode(ISD::UNDEF,
2556                     Agg.getNode()->getValueType(Agg.getResNo() + i)) :
2557         SDValue(Agg.getNode(), Agg.getResNo() + i);
2558
2559   setValue(&I, DAG.getMergeValues(DAG.getVTList(&ValValueVTs[0], NumValValues),
2560                                   &Values[0], NumValValues));
2561 }
2562
2563
2564 void SelectionDAGLowering::visitGetElementPtr(User &I) {
2565   SDValue N = getValue(I.getOperand(0));
2566   const Type *Ty = I.getOperand(0)->getType();
2567
2568   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
2569        OI != E; ++OI) {
2570     Value *Idx = *OI;
2571     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2572       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2573       if (Field) {
2574         // N = N + Offset
2575         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2576         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
2577                         DAG.getIntPtrConstant(Offset));
2578       }
2579       Ty = StTy->getElementType(Field);
2580     } else {
2581       Ty = cast<SequentialType>(Ty)->getElementType();
2582
2583       // If this is a constant subscript, handle it quickly.
2584       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2585         if (CI->getZExtValue() == 0) continue;
2586         uint64_t Offs = 
2587             TD->getABITypeSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2588         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
2589                         DAG.getIntPtrConstant(Offs));
2590         continue;
2591       }
2592       
2593       // N = N + Idx * ElementSize;
2594       uint64_t ElementSize = TD->getABITypeSize(Ty);
2595       SDValue IdxN = getValue(Idx);
2596
2597       // If the index is smaller or larger than intptr_t, truncate or extend
2598       // it.
2599       if (IdxN.getValueType().bitsLT(N.getValueType()))
2600         IdxN = DAG.getNode(ISD::SIGN_EXTEND, N.getValueType(), IdxN);
2601       else if (IdxN.getValueType().bitsGT(N.getValueType()))
2602         IdxN = DAG.getNode(ISD::TRUNCATE, N.getValueType(), IdxN);
2603
2604       // If this is a multiply by a power of two, turn it into a shl
2605       // immediately.  This is a very common case.
2606       if (ElementSize != 1) {
2607         if (isPowerOf2_64(ElementSize)) {
2608           unsigned Amt = Log2_64(ElementSize);
2609           IdxN = DAG.getNode(ISD::SHL, N.getValueType(), IdxN,
2610                              DAG.getConstant(Amt, TLI.getShiftAmountTy()));
2611         } else {
2612           SDValue Scale = DAG.getIntPtrConstant(ElementSize);
2613           IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
2614         }
2615       }
2616
2617       N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
2618     }
2619   }
2620   setValue(&I, N);
2621 }
2622
2623 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
2624   // If this is a fixed sized alloca in the entry block of the function,
2625   // allocate it statically on the stack.
2626   if (FuncInfo.StaticAllocaMap.count(&I))
2627     return;   // getValue will auto-populate this.
2628
2629   const Type *Ty = I.getAllocatedType();
2630   uint64_t TySize = TLI.getTargetData()->getABITypeSize(Ty);
2631   unsigned Align =
2632     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2633              I.getAlignment());
2634
2635   SDValue AllocSize = getValue(I.getArraySize());
2636   MVT IntPtr = TLI.getPointerTy();
2637   if (IntPtr.bitsLT(AllocSize.getValueType()))
2638     AllocSize = DAG.getNode(ISD::TRUNCATE, IntPtr, AllocSize);
2639   else if (IntPtr.bitsGT(AllocSize.getValueType()))
2640     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, AllocSize);
2641
2642   AllocSize = DAG.getNode(ISD::MUL, IntPtr, AllocSize,
2643                           DAG.getIntPtrConstant(TySize));
2644
2645   // Handle alignment.  If the requested alignment is less than or equal to
2646   // the stack alignment, ignore it.  If the size is greater than or equal to
2647   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2648   unsigned StackAlign =
2649     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
2650   if (Align <= StackAlign)
2651     Align = 0;
2652
2653   // Round the size of the allocation up to the stack alignment size
2654   // by add SA-1 to the size.
2655   AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
2656                           DAG.getIntPtrConstant(StackAlign-1));
2657   // Mask out the low bits for alignment purposes.
2658   AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
2659                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2660
2661   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
2662   const MVT *VTs = DAG.getNodeValueTypes(AllocSize.getValueType(),
2663                                                     MVT::Other);
2664   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, VTs, 2, Ops, 3);
2665   setValue(&I, DSA);
2666   DAG.setRoot(DSA.getValue(1));
2667
2668   // Inform the Frame Information that we have just allocated a variable-sized
2669   // object.
2670   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
2671 }
2672
2673 void SelectionDAGLowering::visitLoad(LoadInst &I) {
2674   const Value *SV = I.getOperand(0);
2675   SDValue Ptr = getValue(SV);
2676
2677   const Type *Ty = I.getType();
2678   bool isVolatile = I.isVolatile();
2679   unsigned Alignment = I.getAlignment();
2680
2681   SmallVector<MVT, 4> ValueVTs;
2682   SmallVector<uint64_t, 4> Offsets;
2683   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
2684   unsigned NumValues = ValueVTs.size();
2685   if (NumValues == 0)
2686     return;
2687
2688   SDValue Root;
2689   bool ConstantMemory = false;
2690   if (I.isVolatile())
2691     // Serialize volatile loads with other side effects.
2692     Root = getRoot();
2693   else if (AA->pointsToConstantMemory(SV)) {
2694     // Do not serialize (non-volatile) loads of constant memory with anything.
2695     Root = DAG.getEntryNode();
2696     ConstantMemory = true;
2697   } else {
2698     // Do not serialize non-volatile loads against each other.
2699     Root = DAG.getRoot();
2700   }
2701
2702   SmallVector<SDValue, 4> Values(NumValues);
2703   SmallVector<SDValue, 4> Chains(NumValues);
2704   MVT PtrVT = Ptr.getValueType();
2705   for (unsigned i = 0; i != NumValues; ++i) {
2706     SDValue L = DAG.getLoad(ValueVTs[i], Root,
2707                               DAG.getNode(ISD::ADD, PtrVT, Ptr,
2708                                           DAG.getConstant(Offsets[i], PtrVT)),
2709                               SV, Offsets[i],
2710                               isVolatile, Alignment);
2711     Values[i] = L;
2712     Chains[i] = L.getValue(1);
2713   }
2714   
2715   if (!ConstantMemory) {
2716     SDValue Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
2717                                   &Chains[0], NumValues);
2718     if (isVolatile)
2719       DAG.setRoot(Chain);
2720     else
2721       PendingLoads.push_back(Chain);
2722   }
2723
2724   setValue(&I, DAG.getMergeValues(DAG.getVTList(&ValueVTs[0], NumValues),
2725                                   &Values[0], NumValues));
2726 }
2727
2728
2729 void SelectionDAGLowering::visitStore(StoreInst &I) {
2730   Value *SrcV = I.getOperand(0);
2731   Value *PtrV = I.getOperand(1);
2732
2733   SmallVector<MVT, 4> ValueVTs;
2734   SmallVector<uint64_t, 4> Offsets;
2735   ComputeValueVTs(TLI, SrcV->getType(), ValueVTs, &Offsets);
2736   unsigned NumValues = ValueVTs.size();
2737   if (NumValues == 0)
2738     return;
2739
2740   // Get the lowered operands. Note that we do this after
2741   // checking if NumResults is zero, because with zero results
2742   // the operands won't have values in the map.
2743   SDValue Src = getValue(SrcV);
2744   SDValue Ptr = getValue(PtrV);
2745
2746   SDValue Root = getRoot();
2747   SmallVector<SDValue, 4> Chains(NumValues);
2748   MVT PtrVT = Ptr.getValueType();
2749   bool isVolatile = I.isVolatile();
2750   unsigned Alignment = I.getAlignment();
2751   for (unsigned i = 0; i != NumValues; ++i)
2752     Chains[i] = DAG.getStore(Root, SDValue(Src.getNode(), Src.getResNo() + i),
2753                              DAG.getNode(ISD::ADD, PtrVT, Ptr,
2754                                          DAG.getConstant(Offsets[i], PtrVT)),
2755                              PtrV, Offsets[i],
2756                              isVolatile, Alignment);
2757
2758   DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other, &Chains[0], NumValues));
2759 }
2760
2761 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
2762 /// node.
2763 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I, 
2764                                                 unsigned Intrinsic) {
2765   bool HasChain = !I.doesNotAccessMemory();
2766   bool OnlyLoad = HasChain && I.onlyReadsMemory();
2767
2768   // Build the operand list.
2769   SmallVector<SDValue, 8> Ops;
2770   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
2771     if (OnlyLoad) {
2772       // We don't need to serialize loads against other loads.
2773       Ops.push_back(DAG.getRoot());
2774     } else { 
2775       Ops.push_back(getRoot());
2776     }
2777   }
2778
2779   // Info is set by getTgtMemInstrinsic
2780   TargetLowering::IntrinsicInfo Info;
2781   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
2782
2783   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.  
2784   if (!IsTgtIntrinsic)
2785     Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
2786
2787   // Add all operands of the call to the operand list.
2788   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
2789     SDValue Op = getValue(I.getOperand(i));
2790     assert(TLI.isTypeLegal(Op.getValueType()) &&
2791            "Intrinsic uses a non-legal type?");
2792     Ops.push_back(Op);
2793   }
2794
2795   std::vector<MVT> VTs;
2796   if (I.getType() != Type::VoidTy) {
2797     MVT VT = TLI.getValueType(I.getType());
2798     if (VT.isVector()) {
2799       const VectorType *DestTy = cast<VectorType>(I.getType());
2800       MVT EltVT = TLI.getValueType(DestTy->getElementType());
2801       
2802       VT = MVT::getVectorVT(EltVT, DestTy->getNumElements());
2803       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
2804     }
2805     
2806     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
2807     VTs.push_back(VT);
2808   }
2809   if (HasChain)
2810     VTs.push_back(MVT::Other);
2811
2812   const MVT *VTList = DAG.getNodeValueTypes(VTs);
2813
2814   // Create the node.
2815   SDValue Result;
2816   if (IsTgtIntrinsic) {
2817     // This is target intrinsic that touches memory
2818     Result = DAG.getMemIntrinsicNode(Info.opc, VTList, VTs.size(),
2819                                      &Ops[0], Ops.size(),
2820                                      Info.memVT, Info.ptrVal, Info.offset,
2821                                      Info.align, Info.vol,
2822                                      Info.readMem, Info.writeMem);
2823   }
2824   else if (!HasChain)
2825     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, VTList, VTs.size(),
2826                          &Ops[0], Ops.size());
2827   else if (I.getType() != Type::VoidTy)
2828     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, VTList, VTs.size(),
2829                          &Ops[0], Ops.size());
2830   else
2831     Result = DAG.getNode(ISD::INTRINSIC_VOID, VTList, VTs.size(),
2832                          &Ops[0], Ops.size());
2833
2834   if (HasChain) {
2835     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
2836     if (OnlyLoad)
2837       PendingLoads.push_back(Chain);
2838     else
2839       DAG.setRoot(Chain);
2840   }
2841   if (I.getType() != Type::VoidTy) {
2842     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
2843       MVT VT = TLI.getValueType(PTy);
2844       Result = DAG.getNode(ISD::BIT_CONVERT, VT, Result);
2845     } 
2846     setValue(&I, Result);
2847   }
2848 }
2849
2850 /// ExtractTypeInfo - Returns the type info, possibly bitcast, encoded in V.
2851 static GlobalVariable *ExtractTypeInfo(Value *V) {
2852   V = V->stripPointerCasts();
2853   GlobalVariable *GV = dyn_cast<GlobalVariable>(V);
2854   assert ((GV || isa<ConstantPointerNull>(V)) &&
2855           "TypeInfo must be a global variable or NULL");
2856   return GV;
2857 }
2858
2859 namespace llvm {
2860
2861 /// AddCatchInfo - Extract the personality and type infos from an eh.selector
2862 /// call, and add them to the specified machine basic block.
2863 void AddCatchInfo(CallInst &I, MachineModuleInfo *MMI,
2864                   MachineBasicBlock *MBB) {
2865   // Inform the MachineModuleInfo of the personality for this landing pad.
2866   ConstantExpr *CE = cast<ConstantExpr>(I.getOperand(2));
2867   assert(CE->getOpcode() == Instruction::BitCast &&
2868          isa<Function>(CE->getOperand(0)) &&
2869          "Personality should be a function");
2870   MMI->addPersonality(MBB, cast<Function>(CE->getOperand(0)));
2871
2872   // Gather all the type infos for this landing pad and pass them along to
2873   // MachineModuleInfo.
2874   std::vector<GlobalVariable *> TyInfo;
2875   unsigned N = I.getNumOperands();
2876
2877   for (unsigned i = N - 1; i > 2; --i) {
2878     if (ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(i))) {
2879       unsigned FilterLength = CI->getZExtValue();
2880       unsigned FirstCatch = i + FilterLength + !FilterLength;
2881       assert (FirstCatch <= N && "Invalid filter length");
2882
2883       if (FirstCatch < N) {
2884         TyInfo.reserve(N - FirstCatch);
2885         for (unsigned j = FirstCatch; j < N; ++j)
2886           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2887         MMI->addCatchTypeInfo(MBB, TyInfo);
2888         TyInfo.clear();
2889       }
2890
2891       if (!FilterLength) {
2892         // Cleanup.
2893         MMI->addCleanup(MBB);
2894       } else {
2895         // Filter.
2896         TyInfo.reserve(FilterLength - 1);
2897         for (unsigned j = i + 1; j < FirstCatch; ++j)
2898           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2899         MMI->addFilterTypeInfo(MBB, TyInfo);
2900         TyInfo.clear();
2901       }
2902
2903       N = i;
2904     }
2905   }
2906
2907   if (N > 3) {
2908     TyInfo.reserve(N - 3);
2909     for (unsigned j = 3; j < N; ++j)
2910       TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2911     MMI->addCatchTypeInfo(MBB, TyInfo);
2912   }
2913 }
2914
2915 }
2916
2917 /// GetSignificand - Get the significand and build it into a floating-point
2918 /// number with exponent of 1:
2919 ///
2920 ///   Op = (Op & 0x007fffff) | 0x3f800000;
2921 ///
2922 /// where Op is the hexidecimal representation of floating point value.
2923 static SDValue
2924 GetSignificand(SelectionDAG &DAG, SDValue Op) {
2925     SDValue t1 = DAG.getNode(ISD::AND, MVT::i32, Op,
2926                              DAG.getConstant(0x007fffff, MVT::i32));
2927     SDValue t2 = DAG.getNode(ISD::OR, MVT::i32, t1,
2928                              DAG.getConstant(0x3f800000, MVT::i32));
2929     return DAG.getNode(ISD::BIT_CONVERT, MVT::f32, t2);
2930 }
2931
2932 /// GetExponent - Get the exponent:
2933 ///
2934 ///   (float)((Op1 >> 23) - 127);
2935 ///
2936 /// where Op is the hexidecimal representation of floating point value.
2937 static SDValue
2938 GetExponent(SelectionDAG &DAG, SDValue Op) {
2939     SDValue t1 = DAG.getNode(ISD::SRL, MVT::i32, Op,
2940                              DAG.getConstant(23, MVT::i32));
2941     SDValue t2 = DAG.getNode(ISD::SUB, MVT::i32, t1,
2942                              DAG.getConstant(127, MVT::i32));
2943     return DAG.getNode(ISD::UINT_TO_FP, MVT::f32, t2);
2944 }
2945
2946 /// getF32Constant - Get 32-bit floating point constant.
2947 static SDValue
2948 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
2949   return DAG.getConstantFP(APFloat(APInt(32, Flt)), MVT::f32);
2950 }
2951
2952 /// Inlined utility function to implement binary input atomic intrinsics for 
2953 /// visitIntrinsicCall: I is a call instruction
2954 ///                     Op is the associated NodeType for I
2955 const char *
2956 SelectionDAGLowering::implVisitBinaryAtomic(CallInst& I, ISD::NodeType Op) {
2957   SDValue Root = getRoot();   
2958   SDValue L = DAG.getAtomic(Op, Root, 
2959                               getValue(I.getOperand(1)), 
2960                               getValue(I.getOperand(2)),
2961                               I.getOperand(1));
2962   setValue(&I, L);
2963   DAG.setRoot(L.getValue(1));
2964   return 0;
2965 }
2966
2967 /// visitExp - Lower an exp intrinsic. Handles the special sequences for
2968 /// limited-precision mode.
2969 void
2970 SelectionDAGLowering::visitExp(CallInst &I) {
2971   SDValue result;
2972
2973   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
2974       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
2975     SDValue Op = getValue(I.getOperand(1));
2976
2977     // Put the exponent in the right bit position for later addition to the
2978     // final result:
2979     //
2980     //   #define LOG2OFe 1.4426950f
2981     //   IntegerPartOfX = ((int32_t)(X * LOG2OFe));
2982     SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, Op,
2983                              getF32Constant(DAG, 0x3fb8aa3b));
2984     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, MVT::i32, t0);
2985
2986     //   FractionalPartOfX = (X * LOG2OFe) - (float)IntegerPartOfX;
2987     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, MVT::f32, IntegerPartOfX);
2988     SDValue X = DAG.getNode(ISD::FSUB, MVT::f32, t0, t1);
2989
2990     //   IntegerPartOfX <<= 23;
2991     IntegerPartOfX = DAG.getNode(ISD::SHL, MVT::i32, IntegerPartOfX,
2992                                  DAG.getConstant(23, MVT::i32));
2993
2994     if (LimitFloatPrecision <= 6) {
2995       // For floating-point precision of 6:
2996       //
2997       //   TwoToFractionalPartOfX =
2998       //     0.997535578f +
2999       //       (0.735607626f + 0.252464424f * x) * x;
3000       //
3001       // error 0.0144103317, which is 6 bits
3002       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3003                                getF32Constant(DAG, 0x3e814304));
3004       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3005                                getF32Constant(DAG, 0x3f3c50c8));
3006       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3007       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4,
3008                                getF32Constant(DAG, 0x3f7f5e7e));
3009       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t5);
3010
3011       // Add the exponent into the result in integer domain.
3012       SDValue t6 = DAG.getNode(ISD::ADD, MVT::i32,
3013                                TwoToFracPartOfX, IntegerPartOfX);
3014
3015       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, t6);
3016     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3017       // For floating-point precision of 12:
3018       //
3019       //   TwoToFractionalPartOfX =
3020       //     0.999892986f +
3021       //       (0.696457318f +
3022       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3023       //
3024       // 0.000107046256 error, which is 13 to 14 bits
3025       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3026                                getF32Constant(DAG, 0x3da235e3));
3027       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3028                                getF32Constant(DAG, 0x3e65b8f3));
3029       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3030       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4,
3031                                getF32Constant(DAG, 0x3f324b07));
3032       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3033       SDValue t7 = DAG.getNode(ISD::FADD, MVT::f32, t6,
3034                                getF32Constant(DAG, 0x3f7ff8fd));
3035       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t7);
3036
3037       // Add the exponent into the result in integer domain.
3038       SDValue t8 = DAG.getNode(ISD::ADD, MVT::i32,
3039                                TwoToFracPartOfX, IntegerPartOfX);
3040
3041       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, t8);
3042     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3043       // For floating-point precision of 18:
3044       //
3045       //   TwoToFractionalPartOfX =
3046       //     0.999999982f +
3047       //       (0.693148872f +
3048       //         (0.240227044f +
3049       //           (0.554906021e-1f +
3050       //             (0.961591928e-2f +
3051       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3052       //
3053       // error 2.47208000*10^(-7), which is better than 18 bits
3054       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3055                                getF32Constant(DAG, 0x3924b03e));
3056       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3057                                getF32Constant(DAG, 0x3ab24b87));
3058       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3059       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4,
3060                                getF32Constant(DAG, 0x3c1d8c17));
3061       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3062       SDValue t7 = DAG.getNode(ISD::FADD, MVT::f32, t6,
3063                                getF32Constant(DAG, 0x3d634a1d));
3064       SDValue t8 = DAG.getNode(ISD::FMUL, MVT::f32, t7, X);
3065       SDValue t9 = DAG.getNode(ISD::FADD, MVT::f32, t8,
3066                                getF32Constant(DAG, 0x3e75fe14));
3067       SDValue t10 = DAG.getNode(ISD::FMUL, MVT::f32, t9, X);
3068       SDValue t11 = DAG.getNode(ISD::FADD, MVT::f32, t10,
3069                                 getF32Constant(DAG, 0x3f317234));
3070       SDValue t12 = DAG.getNode(ISD::FMUL, MVT::f32, t11, X);
3071       SDValue t13 = DAG.getNode(ISD::FADD, MVT::f32, t12,
3072                                 getF32Constant(DAG, 0x3f800000));
3073       SDValue TwoToFracPartOfX = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t13);
3074
3075       // Add the exponent into the result in integer domain.
3076       SDValue t14 = DAG.getNode(ISD::ADD, MVT::i32,
3077                                 TwoToFracPartOfX, IntegerPartOfX);
3078
3079       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, t14);
3080     }
3081   } else {
3082     // No special expansion.
3083     result = DAG.getNode(ISD::FEXP,
3084                          getValue(I.getOperand(1)).getValueType(),
3085                          getValue(I.getOperand(1)));
3086   }
3087
3088   setValue(&I, result);
3089 }
3090
3091 /// visitLog - Lower a log intrinsic. Handles the special sequences for
3092 /// limited-precision mode.
3093 void
3094 SelectionDAGLowering::visitLog(CallInst &I) {
3095   SDValue result;
3096
3097   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3098       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3099     SDValue Op = getValue(I.getOperand(1));
3100     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, Op);
3101
3102     // Scale the exponent by log(2) [0.69314718f].
3103     SDValue Exp = GetExponent(DAG, Op1);
3104     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, MVT::f32, Exp,
3105                                         getF32Constant(DAG, 0x3f317218));
3106
3107     // Get the significand and build it into a floating-point number with
3108     // exponent of 1.
3109     SDValue X = GetSignificand(DAG, Op1);
3110
3111     if (LimitFloatPrecision <= 6) {
3112       // For floating-point precision of 6:
3113       //
3114       //   LogofMantissa =
3115       //     -1.1609546f +
3116       //       (1.4034025f - 0.23903021f * x) * x;
3117       // 
3118       // error 0.0034276066, which is better than 8 bits
3119       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3120                                getF32Constant(DAG, 0xbe74c456));
3121       SDValue t1 = DAG.getNode(ISD::FADD, MVT::f32, t0,
3122                                getF32Constant(DAG, 0x3fb3a2b1));
3123       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3124       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t2,
3125                                           getF32Constant(DAG, 0x3f949a29));
3126
3127       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, LogOfMantissa);
3128     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3129       // For floating-point precision of 12:
3130       //
3131       //   LogOfMantissa =
3132       //     -1.7417939f +
3133       //       (2.8212026f +
3134       //         (-1.4699568f +
3135       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
3136       //
3137       // error 0.000061011436, which is 14 bits
3138       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3139                                getF32Constant(DAG, 0xbd67b6d6));
3140       SDValue t1 = DAG.getNode(ISD::FADD, MVT::f32, t0,
3141                                getF32Constant(DAG, 0x3ee4f4b8));
3142       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3143       SDValue t3 = DAG.getNode(ISD::FSUB, MVT::f32, t2,
3144                                getF32Constant(DAG, 0x3fbc278b));
3145       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3146       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4,
3147                                getF32Constant(DAG, 0x40348e95));
3148       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3149       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t6,
3150                                           getF32Constant(DAG, 0x3fdef31a));
3151
3152       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, LogOfMantissa);
3153     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3154       // For floating-point precision of 18:
3155       //
3156       //   LogOfMantissa =
3157       //     -2.1072184f +
3158       //       (4.2372794f +
3159       //         (-3.7029485f +
3160       //           (2.2781945f +
3161       //             (-0.87823314f +
3162       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
3163       //
3164       // error 0.0000023660568, which is better than 18 bits
3165       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3166                                getF32Constant(DAG, 0xbc91e5ac));
3167       SDValue t1 = DAG.getNode(ISD::FADD, MVT::f32, t0,
3168                                getF32Constant(DAG, 0x3e4350aa));
3169       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3170       SDValue t3 = DAG.getNode(ISD::FSUB, MVT::f32, t2,
3171                                getF32Constant(DAG, 0x3f60d3e3));
3172       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3173       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4,
3174                                getF32Constant(DAG, 0x4011cdf0));
3175       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3176       SDValue t7 = DAG.getNode(ISD::FSUB, MVT::f32, t6,
3177                                getF32Constant(DAG, 0x406cfd1c));
3178       SDValue t8 = DAG.getNode(ISD::FMUL, MVT::f32, t7, X);
3179       SDValue t9 = DAG.getNode(ISD::FADD, MVT::f32, t8,
3180                                getF32Constant(DAG, 0x408797cb));
3181       SDValue t10 = DAG.getNode(ISD::FMUL, MVT::f32, t9, X);
3182       SDValue LogOfMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t10,
3183                                           getF32Constant(DAG, 0x4006dcab));
3184
3185       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, LogOfMantissa);
3186     }
3187   } else {
3188     // No special expansion.
3189     result = DAG.getNode(ISD::FLOG,
3190                          getValue(I.getOperand(1)).getValueType(),
3191                          getValue(I.getOperand(1)));
3192   }
3193
3194   setValue(&I, result);
3195 }
3196
3197 /// visitLog2 - Lower a log2 intrinsic. Handles the special sequences for
3198 /// limited-precision mode.
3199 void
3200 SelectionDAGLowering::visitLog2(CallInst &I) {
3201   SDValue result;
3202
3203   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3204       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3205     SDValue Op = getValue(I.getOperand(1));
3206     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, Op);
3207
3208     // Get the exponent.
3209     SDValue LogOfExponent = GetExponent(DAG, Op1);
3210
3211     // Get the significand and build it into a floating-point number with
3212     // exponent of 1.
3213     SDValue X = GetSignificand(DAG, Op1);
3214     
3215     // Different possible minimax approximations of significand in
3216     // floating-point for various degrees of accuracy over [1,2].
3217     if (LimitFloatPrecision <= 6) {
3218       // For floating-point precision of 6:
3219       //
3220       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
3221       //
3222       // error 0.0049451742, which is more than 7 bits
3223       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3224                                getF32Constant(DAG, 0xbeb08fe0));
3225       SDValue t1 = DAG.getNode(ISD::FADD, MVT::f32, t0,
3226                                getF32Constant(DAG, 0x40019463));
3227       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3228       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t2,
3229                                            getF32Constant(DAG, 0x3fd6633d));
3230
3231       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, Log2ofMantissa);
3232     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3233       // For floating-point precision of 12:
3234       //
3235       //   Log2ofMantissa =
3236       //     -2.51285454f +
3237       //       (4.07009056f +
3238       //         (-2.12067489f +
3239       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
3240       //   
3241       // error 0.0000876136000, which is better than 13 bits
3242       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3243                                getF32Constant(DAG, 0xbda7262e));
3244       SDValue t1 = DAG.getNode(ISD::FADD, MVT::f32, t0,
3245                                getF32Constant(DAG, 0x3f25280b));
3246       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3247       SDValue t3 = DAG.getNode(ISD::FSUB, MVT::f32, t2,
3248                                getF32Constant(DAG, 0x4007b923));
3249       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3250       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4,
3251                                getF32Constant(DAG, 0x40823e2f));
3252       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3253       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t6,
3254                                            getF32Constant(DAG, 0x4020d29c));
3255
3256       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, Log2ofMantissa);
3257     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3258       // For floating-point precision of 18:
3259       //
3260       //   Log2ofMantissa =
3261       //     -3.0400495f +
3262       //       (6.1129976f +
3263       //         (-5.3420409f +
3264       //           (3.2865683f +
3265       //             (-1.2669343f +
3266       //               (0.27515199f -
3267       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
3268       //
3269       // error 0.0000018516, which is better than 18 bits
3270       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3271                                getF32Constant(DAG, 0xbcd2769e));
3272       SDValue t1 = DAG.getNode(ISD::FADD, MVT::f32, t0,
3273                                getF32Constant(DAG, 0x3e8ce0b9));
3274       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3275       SDValue t3 = DAG.getNode(ISD::FSUB, MVT::f32, t2,
3276                                getF32Constant(DAG, 0x3fa22ae7));
3277       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3278       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4,
3279                                getF32Constant(DAG, 0x40525723));
3280       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3281       SDValue t7 = DAG.getNode(ISD::FSUB, MVT::f32, t6,
3282                                getF32Constant(DAG, 0x40aaf200));
3283       SDValue t8 = DAG.getNode(ISD::FMUL, MVT::f32, t7, X);
3284       SDValue t9 = DAG.getNode(ISD::FADD, MVT::f32, t8,
3285                                getF32Constant(DAG, 0x40c39dad));
3286       SDValue t10 = DAG.getNode(ISD::FMUL, MVT::f32, t9, X);
3287       SDValue Log2ofMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t10,
3288                                            getF32Constant(DAG, 0x4042902c));
3289
3290       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, Log2ofMantissa);
3291     }
3292   } else {
3293     // No special expansion.
3294     result = DAG.getNode(ISD::FLOG2,
3295                          getValue(I.getOperand(1)).getValueType(),
3296                          getValue(I.getOperand(1)));
3297   }
3298
3299   setValue(&I, result);
3300 }
3301
3302 /// visitLog10 - Lower a log10 intrinsic. Handles the special sequences for
3303 /// limited-precision mode.
3304 void
3305 SelectionDAGLowering::visitLog10(CallInst &I) {
3306   SDValue result;
3307
3308   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3309       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3310     SDValue Op = getValue(I.getOperand(1));
3311     SDValue Op1 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, Op);
3312
3313     // Scale the exponent by log10(2) [0.30102999f].
3314     SDValue Exp = GetExponent(DAG, Op1);
3315     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, MVT::f32, Exp,
3316                                         getF32Constant(DAG, 0x3e9a209a));
3317
3318     // Get the significand and build it into a floating-point number with
3319     // exponent of 1.
3320     SDValue X = GetSignificand(DAG, Op1);
3321
3322     if (LimitFloatPrecision <= 6) {
3323       // For floating-point precision of 6:
3324       // 
3325       //   Log10ofMantissa =
3326       //     -0.50419619f +
3327       //       (0.60948995f - 0.10380950f * x) * x;
3328       //
3329       // error 0.0014886165, which is 6 bits
3330       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3331                                getF32Constant(DAG, 0xbdd49a13));
3332       SDValue t1 = DAG.getNode(ISD::FADD, MVT::f32, t0,
3333                                getF32Constant(DAG, 0x3f1c0789));
3334       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3335       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t2,
3336                                             getF32Constant(DAG, 0x3f011300));
3337
3338       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, Log10ofMantissa);
3339     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3340       // For floating-point precision of 12:
3341       //
3342       //   Log10ofMantissa =
3343       //     -0.64831180f +
3344       //       (0.91751397f +
3345       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
3346       //
3347       // error 0.00019228036, which is better than 12 bits
3348       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3349                                getF32Constant(DAG, 0x3d431f31));
3350       SDValue t1 = DAG.getNode(ISD::FSUB, MVT::f32, t0,
3351                                getF32Constant(DAG, 0x3ea21fb2));
3352       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3353       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3354                                getF32Constant(DAG, 0x3f6ae232));
3355       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3356       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t4,
3357                                             getF32Constant(DAG, 0x3f25f7c3));
3358
3359       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, Log10ofMantissa);
3360     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3361       // For floating-point precision of 18:
3362       //
3363       //   Log10ofMantissa =
3364       //     -0.84299375f +
3365       //       (1.5327582f +
3366       //         (-1.0688956f +
3367       //           (0.49102474f +
3368       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
3369       //
3370       // error 0.0000037995730, which is better than 18 bits
3371       SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3372                                getF32Constant(DAG, 0x3c5d51ce));
3373       SDValue t1 = DAG.getNode(ISD::FSUB, MVT::f32, t0,
3374                                getF32Constant(DAG, 0x3e00685a));
3375       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, t1, X);
3376       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3377                                getF32Constant(DAG, 0x3efb6798));
3378       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3379       SDValue t5 = DAG.getNode(ISD::FSUB, MVT::f32, t4,
3380                                getF32Constant(DAG, 0x3f88d192));
3381       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3382       SDValue t7 = DAG.getNode(ISD::FADD, MVT::f32, t6,
3383                                getF32Constant(DAG, 0x3fc4316c));
3384       SDValue t8 = DAG.getNode(ISD::FMUL, MVT::f32, t7, X);
3385       SDValue Log10ofMantissa = DAG.getNode(ISD::FSUB, MVT::f32, t8,
3386                                             getF32Constant(DAG, 0x3f57ce70));
3387
3388       result = DAG.getNode(ISD::FADD, MVT::f32, LogOfExponent, Log10ofMantissa);
3389     }
3390   } else {
3391     // No special expansion.
3392     result = DAG.getNode(ISD::FLOG10,
3393                          getValue(I.getOperand(1)).getValueType(),
3394                          getValue(I.getOperand(1)));
3395   }
3396
3397   setValue(&I, result);
3398 }
3399
3400 /// visitExp2 - Lower an exp2 intrinsic. Handles the special sequences for
3401 /// limited-precision mode.
3402 void
3403 SelectionDAGLowering::visitExp2(CallInst &I) {
3404   SDValue result;
3405
3406   if (getValue(I.getOperand(1)).getValueType() == MVT::f32 &&
3407       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3408     SDValue Op = getValue(I.getOperand(1));
3409
3410     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, MVT::i32, Op);
3411
3412     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3413     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, MVT::f32, IntegerPartOfX);
3414     SDValue X = DAG.getNode(ISD::FSUB, MVT::f32, Op, t1);
3415
3416     //   IntegerPartOfX <<= 23;
3417     IntegerPartOfX = DAG.getNode(ISD::SHL, MVT::i32, IntegerPartOfX,
3418                                  DAG.getConstant(23, MVT::i32));
3419
3420     if (LimitFloatPrecision <= 6) {
3421       // For floating-point precision of 6:
3422       // 
3423       //   TwoToFractionalPartOfX =
3424       //     0.997535578f +
3425       //       (0.735607626f + 0.252464424f * x) * x;
3426       //
3427       // error 0.0144103317, which is 6 bits
3428       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3429                                getF32Constant(DAG, 0x3e814304));
3430       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3431                                getF32Constant(DAG, 0x3f3c50c8));
3432       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3433       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4, 
3434                                getF32Constant(DAG, 0x3f7f5e7e));
3435       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t5);
3436       SDValue TwoToFractionalPartOfX =
3437         DAG.getNode(ISD::ADD, MVT::i32, t6, IntegerPartOfX);
3438
3439       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, TwoToFractionalPartOfX);
3440     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3441       // For floating-point precision of 12:
3442       //
3443       //   TwoToFractionalPartOfX =
3444       //     0.999892986f +
3445       //       (0.696457318f +
3446       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3447       //
3448       // error 0.000107046256, which is 13 to 14 bits
3449       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3450                                getF32Constant(DAG, 0x3da235e3));
3451       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3452                                getF32Constant(DAG, 0x3e65b8f3));
3453       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3454       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4, 
3455                                getF32Constant(DAG, 0x3f324b07));
3456       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3457       SDValue t7 = DAG.getNode(ISD::FADD, MVT::f32, t6,
3458                                getF32Constant(DAG, 0x3f7ff8fd));
3459       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t7);
3460       SDValue TwoToFractionalPartOfX =
3461         DAG.getNode(ISD::ADD, MVT::i32, t8, IntegerPartOfX);
3462
3463       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, TwoToFractionalPartOfX);
3464     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3465       // For floating-point precision of 18:
3466       //
3467       //   TwoToFractionalPartOfX =
3468       //     0.999999982f +
3469       //       (0.693148872f +
3470       //         (0.240227044f +
3471       //           (0.554906021e-1f +
3472       //             (0.961591928e-2f +
3473       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3474       // error 2.47208000*10^(-7), which is better than 18 bits
3475       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3476                                getF32Constant(DAG, 0x3924b03e));
3477       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3478                                getF32Constant(DAG, 0x3ab24b87));
3479       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3480       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4, 
3481                                getF32Constant(DAG, 0x3c1d8c17));
3482       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3483       SDValue t7 = DAG.getNode(ISD::FADD, MVT::f32, t6,
3484                                getF32Constant(DAG, 0x3d634a1d));
3485       SDValue t8 = DAG.getNode(ISD::FMUL, MVT::f32, t7, X);
3486       SDValue t9 = DAG.getNode(ISD::FADD, MVT::f32, t8,
3487                                getF32Constant(DAG, 0x3e75fe14));
3488       SDValue t10 = DAG.getNode(ISD::FMUL, MVT::f32, t9, X);
3489       SDValue t11 = DAG.getNode(ISD::FADD, MVT::f32, t10,
3490                                 getF32Constant(DAG, 0x3f317234));
3491       SDValue t12 = DAG.getNode(ISD::FMUL, MVT::f32, t11, X);
3492       SDValue t13 = DAG.getNode(ISD::FADD, MVT::f32, t12,
3493                                 getF32Constant(DAG, 0x3f800000));
3494       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t13);
3495       SDValue TwoToFractionalPartOfX =
3496         DAG.getNode(ISD::ADD, MVT::i32, t14, IntegerPartOfX);
3497
3498       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, TwoToFractionalPartOfX);
3499     }
3500   } else {
3501     // No special expansion.
3502     result = DAG.getNode(ISD::FEXP2,
3503                          getValue(I.getOperand(1)).getValueType(),
3504                          getValue(I.getOperand(1)));
3505   }
3506
3507   setValue(&I, result);
3508 }
3509
3510 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
3511 /// limited-precision mode with x == 10.0f.
3512 void
3513 SelectionDAGLowering::visitPow(CallInst &I) {
3514   SDValue result;
3515   Value *Val = I.getOperand(1);
3516   bool IsExp10 = false;
3517
3518   if (getValue(Val).getValueType() == MVT::f32 &&
3519       getValue(I.getOperand(2)).getValueType() == MVT::f32 &&
3520       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3521     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(Val))) {
3522       if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
3523         APFloat Ten(10.0f);
3524         IsExp10 = CFP->getValueAPF().bitwiseIsEqual(Ten);
3525       }
3526     }
3527   }
3528
3529   if (IsExp10 && LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
3530     SDValue Op = getValue(I.getOperand(2));
3531
3532     // Put the exponent in the right bit position for later addition to the
3533     // final result:
3534     //
3535     //   #define LOG2OF10 3.3219281f
3536     //   IntegerPartOfX = (int32_t)(x * LOG2OF10);
3537     SDValue t0 = DAG.getNode(ISD::FMUL, MVT::f32, Op,
3538                              getF32Constant(DAG, 0x40549a78));
3539     SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, MVT::i32, t0);
3540
3541     //   FractionalPartOfX = x - (float)IntegerPartOfX;
3542     SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, MVT::f32, IntegerPartOfX);
3543     SDValue X = DAG.getNode(ISD::FSUB, MVT::f32, t0, t1);
3544
3545     //   IntegerPartOfX <<= 23;
3546     IntegerPartOfX = DAG.getNode(ISD::SHL, MVT::i32, IntegerPartOfX,
3547                                  DAG.getConstant(23, MVT::i32));
3548
3549     if (LimitFloatPrecision <= 6) {
3550       // For floating-point precision of 6:
3551       // 
3552       //   twoToFractionalPartOfX =
3553       //     0.997535578f +
3554       //       (0.735607626f + 0.252464424f * x) * x;
3555       // 
3556       // error 0.0144103317, which is 6 bits
3557       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3558                                getF32Constant(DAG, 0x3e814304));
3559       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3560                                getF32Constant(DAG, 0x3f3c50c8));
3561       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3562       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4, 
3563                                getF32Constant(DAG, 0x3f7f5e7e));
3564       SDValue t6 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t5);
3565       SDValue TwoToFractionalPartOfX =
3566         DAG.getNode(ISD::ADD, MVT::i32, t6, IntegerPartOfX);
3567
3568       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, TwoToFractionalPartOfX);
3569     } else if (LimitFloatPrecision > 6 && LimitFloatPrecision <= 12) {
3570       // For floating-point precision of 12:
3571       //
3572       //   TwoToFractionalPartOfX =
3573       //     0.999892986f +
3574       //       (0.696457318f +
3575       //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3576       //
3577       // error 0.000107046256, which is 13 to 14 bits
3578       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3579                                getF32Constant(DAG, 0x3da235e3));
3580       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3581                                getF32Constant(DAG, 0x3e65b8f3));
3582       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3583       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4, 
3584                                getF32Constant(DAG, 0x3f324b07));
3585       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3586       SDValue t7 = DAG.getNode(ISD::FADD, MVT::f32, t6,
3587                                getF32Constant(DAG, 0x3f7ff8fd));
3588       SDValue t8 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t7);
3589       SDValue TwoToFractionalPartOfX =
3590         DAG.getNode(ISD::ADD, MVT::i32, t8, IntegerPartOfX);
3591
3592       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, TwoToFractionalPartOfX);
3593     } else { // LimitFloatPrecision > 12 && LimitFloatPrecision <= 18
3594       // For floating-point precision of 18:
3595       //
3596       //   TwoToFractionalPartOfX =
3597       //     0.999999982f +
3598       //       (0.693148872f +
3599       //         (0.240227044f +
3600       //           (0.554906021e-1f +
3601       //             (0.961591928e-2f +
3602       //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
3603       // error 2.47208000*10^(-7), which is better than 18 bits
3604       SDValue t2 = DAG.getNode(ISD::FMUL, MVT::f32, X,
3605                                getF32Constant(DAG, 0x3924b03e));
3606       SDValue t3 = DAG.getNode(ISD::FADD, MVT::f32, t2,
3607                                getF32Constant(DAG, 0x3ab24b87));
3608       SDValue t4 = DAG.getNode(ISD::FMUL, MVT::f32, t3, X);
3609       SDValue t5 = DAG.getNode(ISD::FADD, MVT::f32, t4, 
3610                                getF32Constant(DAG, 0x3c1d8c17));
3611       SDValue t6 = DAG.getNode(ISD::FMUL, MVT::f32, t5, X);
3612       SDValue t7 = DAG.getNode(ISD::FADD, MVT::f32, t6,
3613                                getF32Constant(DAG, 0x3d634a1d));
3614       SDValue t8 = DAG.getNode(ISD::FMUL, MVT::f32, t7, X);
3615       SDValue t9 = DAG.getNode(ISD::FADD, MVT::f32, t8,
3616                                getF32Constant(DAG, 0x3e75fe14));
3617       SDValue t10 = DAG.getNode(ISD::FMUL, MVT::f32, t9, X);
3618       SDValue t11 = DAG.getNode(ISD::FADD, MVT::f32, t10,
3619                                 getF32Constant(DAG, 0x3f317234));
3620       SDValue t12 = DAG.getNode(ISD::FMUL, MVT::f32, t11, X);
3621       SDValue t13 = DAG.getNode(ISD::FADD, MVT::f32, t12,
3622                                 getF32Constant(DAG, 0x3f800000));
3623       SDValue t14 = DAG.getNode(ISD::BIT_CONVERT, MVT::i32, t13);
3624       SDValue TwoToFractionalPartOfX =
3625         DAG.getNode(ISD::ADD, MVT::i32, t14, IntegerPartOfX);
3626
3627       result = DAG.getNode(ISD::BIT_CONVERT, MVT::f32, TwoToFractionalPartOfX);
3628     }
3629   } else {
3630     // No special expansion.
3631     result = DAG.getNode(ISD::FPOW,
3632                          getValue(I.getOperand(1)).getValueType(),
3633                          getValue(I.getOperand(1)),
3634                          getValue(I.getOperand(2)));
3635   }
3636
3637   setValue(&I, result);
3638 }
3639
3640 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
3641 /// we want to emit this as a call to a named external function, return the name
3642 /// otherwise lower it and return null.
3643 const char *
3644 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
3645   switch (Intrinsic) {
3646   default:
3647     // By default, turn this into a target intrinsic node.
3648     visitTargetIntrinsic(I, Intrinsic);
3649     return 0;
3650   case Intrinsic::vastart:  visitVAStart(I); return 0;
3651   case Intrinsic::vaend:    visitVAEnd(I); return 0;
3652   case Intrinsic::vacopy:   visitVACopy(I); return 0;
3653   case Intrinsic::returnaddress:
3654     setValue(&I, DAG.getNode(ISD::RETURNADDR, TLI.getPointerTy(),
3655                              getValue(I.getOperand(1))));
3656     return 0;
3657   case Intrinsic::frameaddress:
3658     setValue(&I, DAG.getNode(ISD::FRAMEADDR, TLI.getPointerTy(),
3659                              getValue(I.getOperand(1))));
3660     return 0;
3661   case Intrinsic::setjmp:
3662     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
3663     break;
3664   case Intrinsic::longjmp:
3665     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
3666     break;
3667   case Intrinsic::memcpy: {
3668     SDValue Op1 = getValue(I.getOperand(1));
3669     SDValue Op2 = getValue(I.getOperand(2));
3670     SDValue Op3 = getValue(I.getOperand(3));
3671     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3672     DAG.setRoot(DAG.getMemcpy(getRoot(), Op1, Op2, Op3, Align, false,
3673                               I.getOperand(1), 0, I.getOperand(2), 0));
3674     return 0;
3675   }
3676   case Intrinsic::memset: {
3677     SDValue Op1 = getValue(I.getOperand(1));
3678     SDValue Op2 = getValue(I.getOperand(2));
3679     SDValue Op3 = getValue(I.getOperand(3));
3680     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3681     DAG.setRoot(DAG.getMemset(getRoot(), Op1, Op2, Op3, Align,
3682                               I.getOperand(1), 0));
3683     return 0;
3684   }
3685   case Intrinsic::memmove: {
3686     SDValue Op1 = getValue(I.getOperand(1));
3687     SDValue Op2 = getValue(I.getOperand(2));
3688     SDValue Op3 = getValue(I.getOperand(3));
3689     unsigned Align = cast<ConstantInt>(I.getOperand(4))->getZExtValue();
3690
3691     // If the source and destination are known to not be aliases, we can
3692     // lower memmove as memcpy.
3693     uint64_t Size = -1ULL;
3694     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op3))
3695       Size = C->getZExtValue();
3696     if (AA->alias(I.getOperand(1), Size, I.getOperand(2), Size) ==
3697         AliasAnalysis::NoAlias) {
3698       DAG.setRoot(DAG.getMemcpy(getRoot(), Op1, Op2, Op3, Align, false,
3699                                 I.getOperand(1), 0, I.getOperand(2), 0));
3700       return 0;
3701     }
3702
3703     DAG.setRoot(DAG.getMemmove(getRoot(), Op1, Op2, Op3, Align,
3704                                I.getOperand(1), 0, I.getOperand(2), 0));
3705     return 0;
3706   }
3707   case Intrinsic::dbg_stoppoint: {
3708     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3709     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
3710     if (MMI && SPI.getContext() && MMI->Verify(SPI.getContext())) {
3711       DebugInfoDesc *DD = MMI->getDescFor(SPI.getContext());
3712       assert(DD && "Not a debug information descriptor");
3713       DAG.setRoot(DAG.getDbgStopPoint(getRoot(),
3714                                       SPI.getLine(),
3715                                       SPI.getColumn(),
3716                                       cast<CompileUnitDesc>(DD)));
3717     }
3718
3719     return 0;
3720   }
3721   case Intrinsic::dbg_region_start: {
3722     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3723     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
3724     if (MMI && RSI.getContext() && MMI->Verify(RSI.getContext())) {
3725       unsigned LabelID = MMI->RecordRegionStart(RSI.getContext());
3726       DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getRoot(), LabelID));
3727     }
3728
3729     return 0;
3730   }
3731   case Intrinsic::dbg_region_end: {
3732     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3733     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
3734     if (MMI && REI.getContext() && MMI->Verify(REI.getContext())) {
3735       unsigned LabelID = MMI->RecordRegionEnd(REI.getContext());
3736       DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getRoot(), LabelID));
3737     }
3738
3739     return 0;
3740   }
3741   case Intrinsic::dbg_func_start: {
3742     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3743     if (!MMI) return 0;
3744     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
3745     Value *SP = FSI.getSubprogram();
3746     if (SP && MMI->Verify(SP)) {
3747       // llvm.dbg.func.start implicitly defines a dbg_stoppoint which is
3748       // what (most?) gdb expects.
3749       DebugInfoDesc *DD = MMI->getDescFor(SP);
3750       assert(DD && "Not a debug information descriptor");
3751       SubprogramDesc *Subprogram = cast<SubprogramDesc>(DD);
3752       const CompileUnitDesc *CompileUnit = Subprogram->getFile();
3753       unsigned SrcFile = MMI->RecordSource(CompileUnit);
3754       // Record the source line but does not create a label for the normal
3755       // function start. It will be emitted at asm emission time. However,
3756       // create a label if this is a beginning of inlined function.
3757       unsigned LabelID = MMI->RecordSourceLine(Subprogram->getLine(), 0, SrcFile);
3758       if (MMI->getSourceLines().size() != 1)
3759         DAG.setRoot(DAG.getLabel(ISD::DBG_LABEL, getRoot(), LabelID));
3760     }
3761
3762     return 0;
3763   }
3764   case Intrinsic::dbg_declare: {
3765     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3766     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
3767     Value *Variable = DI.getVariable();
3768     if (MMI && Variable && MMI->Verify(Variable))
3769       DAG.setRoot(DAG.getNode(ISD::DECLARE, MVT::Other, getRoot(),
3770                               getValue(DI.getAddress()), getValue(Variable)));
3771     return 0;
3772   }
3773     
3774   case Intrinsic::eh_exception: {
3775     if (!CurMBB->isLandingPad()) {
3776       // FIXME: Mark exception register as live in.  Hack for PR1508.
3777       unsigned Reg = TLI.getExceptionAddressRegister();
3778       if (Reg) CurMBB->addLiveIn(Reg);
3779     }
3780     // Insert the EXCEPTIONADDR instruction.
3781     SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
3782     SDValue Ops[1];
3783     Ops[0] = DAG.getRoot();
3784     SDValue Op = DAG.getNode(ISD::EXCEPTIONADDR, VTs, Ops, 1);
3785     setValue(&I, Op);
3786     DAG.setRoot(Op.getValue(1));
3787     return 0;
3788   }
3789
3790   case Intrinsic::eh_selector_i32:
3791   case Intrinsic::eh_selector_i64: {
3792     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3793     MVT VT = (Intrinsic == Intrinsic::eh_selector_i32 ?
3794                          MVT::i32 : MVT::i64);
3795     
3796     if (MMI) {
3797       if (CurMBB->isLandingPad())
3798         AddCatchInfo(I, MMI, CurMBB);
3799       else {
3800 #ifndef NDEBUG
3801         FuncInfo.CatchInfoLost.insert(&I);
3802 #endif
3803         // FIXME: Mark exception selector register as live in.  Hack for PR1508.
3804         unsigned Reg = TLI.getExceptionSelectorRegister();
3805         if (Reg) CurMBB->addLiveIn(Reg);
3806       }
3807
3808       // Insert the EHSELECTION instruction.
3809       SDVTList VTs = DAG.getVTList(VT, MVT::Other);
3810       SDValue Ops[2];
3811       Ops[0] = getValue(I.getOperand(1));
3812       Ops[1] = getRoot();
3813       SDValue Op = DAG.getNode(ISD::EHSELECTION, VTs, Ops, 2);
3814       setValue(&I, Op);
3815       DAG.setRoot(Op.getValue(1));
3816     } else {
3817       setValue(&I, DAG.getConstant(0, VT));
3818     }
3819     
3820     return 0;
3821   }
3822
3823   case Intrinsic::eh_typeid_for_i32:
3824   case Intrinsic::eh_typeid_for_i64: {
3825     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
3826     MVT VT = (Intrinsic == Intrinsic::eh_typeid_for_i32 ?
3827                          MVT::i32 : MVT::i64);
3828
3829     if (MMI) {
3830       // Find the type id for the given typeinfo.
3831       GlobalVariable *GV = ExtractTypeInfo(I.getOperand(1));
3832
3833       unsigned TypeID = MMI->getTypeIDFor(GV);
3834       setValue(&I, DAG.getConstant(TypeID, VT));
3835     } else {
3836       // Return something different to eh_selector.
3837       setValue(&I, DAG.getConstant(1, VT));
3838     }
3839
3840     return 0;
3841   }
3842
3843   case Intrinsic::eh_return_i32:
3844   case Intrinsic::eh_return_i64:
3845     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
3846       MMI->setCallsEHReturn(true);
3847       DAG.setRoot(DAG.getNode(ISD::EH_RETURN,
3848                               MVT::Other,
3849                               getControlRoot(),
3850                               getValue(I.getOperand(1)),
3851                               getValue(I.getOperand(2))));
3852     } else {
3853       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
3854     }
3855
3856     return 0;
3857   case Intrinsic::eh_unwind_init:
3858     if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
3859       MMI->setCallsUnwindInit(true);
3860     }
3861
3862     return 0;
3863
3864   case Intrinsic::eh_dwarf_cfa: {
3865     MVT VT = getValue(I.getOperand(1)).getValueType();
3866     SDValue CfaArg;
3867     if (VT.bitsGT(TLI.getPointerTy()))
3868       CfaArg = DAG.getNode(ISD::TRUNCATE,
3869                            TLI.getPointerTy(), getValue(I.getOperand(1)));
3870     else
3871       CfaArg = DAG.getNode(ISD::SIGN_EXTEND,
3872                            TLI.getPointerTy(), getValue(I.getOperand(1)));
3873
3874     SDValue Offset = DAG.getNode(ISD::ADD,
3875                                  TLI.getPointerTy(),
3876                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET,
3877                                              TLI.getPointerTy()),
3878                                  CfaArg);
3879     setValue(&I, DAG.getNode(ISD::ADD,
3880                              TLI.getPointerTy(),
3881                              DAG.getNode(ISD::FRAMEADDR,
3882                                          TLI.getPointerTy(),
3883                                          DAG.getConstant(0,
3884                                                          TLI.getPointerTy())),
3885                              Offset));
3886     return 0;
3887   }
3888
3889   case Intrinsic::convertff:
3890   case Intrinsic::convertfsi:
3891   case Intrinsic::convertfui:
3892   case Intrinsic::convertsif:
3893   case Intrinsic::convertuif:
3894   case Intrinsic::convertss:
3895   case Intrinsic::convertsu:
3896   case Intrinsic::convertus:
3897   case Intrinsic::convertuu: {
3898     ISD::CvtCode Code = ISD::CVT_INVALID;
3899     switch (Intrinsic) {
3900     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
3901     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
3902     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
3903     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
3904     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
3905     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
3906     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
3907     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
3908     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
3909     }
3910     MVT DestVT = TLI.getValueType(I.getType());
3911     Value* Op1 = I.getOperand(1);
3912     setValue(&I, DAG.getConvertRndSat(DestVT, getValue(Op1),
3913                                 DAG.getValueType(DestVT),
3914                                 DAG.getValueType(getValue(Op1).getValueType()),
3915                                 getValue(I.getOperand(2)),
3916                                 getValue(I.getOperand(3)),
3917                                 Code));
3918     return 0;
3919   }
3920
3921   case Intrinsic::sqrt:
3922     setValue(&I, DAG.getNode(ISD::FSQRT,
3923                              getValue(I.getOperand(1)).getValueType(),
3924                              getValue(I.getOperand(1))));
3925     return 0;
3926   case Intrinsic::powi:
3927     setValue(&I, DAG.getNode(ISD::FPOWI,
3928                              getValue(I.getOperand(1)).getValueType(),
3929                              getValue(I.getOperand(1)),
3930                              getValue(I.getOperand(2))));
3931     return 0;
3932   case Intrinsic::sin:
3933     setValue(&I, DAG.getNode(ISD::FSIN,
3934                              getValue(I.getOperand(1)).getValueType(),
3935                              getValue(I.getOperand(1))));
3936     return 0;
3937   case Intrinsic::cos:
3938     setValue(&I, DAG.getNode(ISD::FCOS,
3939                              getValue(I.getOperand(1)).getValueType(),
3940                              getValue(I.getOperand(1))));
3941     return 0;
3942   case Intrinsic::log:
3943     visitLog(I);
3944     return 0;
3945   case Intrinsic::log2:
3946     visitLog2(I);
3947     return 0;
3948   case Intrinsic::log10:
3949     visitLog10(I);
3950     return 0;
3951   case Intrinsic::exp:
3952     visitExp(I);
3953     return 0;
3954   case Intrinsic::exp2:
3955     visitExp2(I);
3956     return 0;
3957   case Intrinsic::pow:
3958     visitPow(I);
3959     return 0;
3960   case Intrinsic::pcmarker: {
3961     SDValue Tmp = getValue(I.getOperand(1));
3962     DAG.setRoot(DAG.getNode(ISD::PCMARKER, MVT::Other, getRoot(), Tmp));
3963     return 0;
3964   }
3965   case Intrinsic::readcyclecounter: {
3966     SDValue Op = getRoot();
3967     SDValue Tmp = DAG.getNode(ISD::READCYCLECOUNTER,
3968                                 DAG.getNodeValueTypes(MVT::i64, MVT::Other), 2,
3969                                 &Op, 1);
3970     setValue(&I, Tmp);
3971     DAG.setRoot(Tmp.getValue(1));
3972     return 0;
3973   }
3974   case Intrinsic::part_select: {
3975     // Currently not implemented: just abort
3976     assert(0 && "part_select intrinsic not implemented");
3977     abort();
3978   }
3979   case Intrinsic::part_set: {
3980     // Currently not implemented: just abort
3981     assert(0 && "part_set intrinsic not implemented");
3982     abort();
3983   }
3984   case Intrinsic::bswap:
3985     setValue(&I, DAG.getNode(ISD::BSWAP,
3986                              getValue(I.getOperand(1)).getValueType(),
3987                              getValue(I.getOperand(1))));
3988     return 0;
3989   case Intrinsic::cttz: {
3990     SDValue Arg = getValue(I.getOperand(1));
3991     MVT Ty = Arg.getValueType();
3992     SDValue result = DAG.getNode(ISD::CTTZ, Ty, Arg);
3993     setValue(&I, result);
3994     return 0;
3995   }
3996   case Intrinsic::ctlz: {
3997     SDValue Arg = getValue(I.getOperand(1));
3998     MVT Ty = Arg.getValueType();
3999     SDValue result = DAG.getNode(ISD::CTLZ, Ty, Arg);
4000     setValue(&I, result);
4001     return 0;
4002   }
4003   case Intrinsic::ctpop: {
4004     SDValue Arg = getValue(I.getOperand(1));
4005     MVT Ty = Arg.getValueType();
4006     SDValue result = DAG.getNode(ISD::CTPOP, Ty, Arg);
4007     setValue(&I, result);
4008     return 0;
4009   }
4010   case Intrinsic::stacksave: {
4011     SDValue Op = getRoot();
4012     SDValue Tmp = DAG.getNode(ISD::STACKSAVE,
4013               DAG.getNodeValueTypes(TLI.getPointerTy(), MVT::Other), 2, &Op, 1);
4014     setValue(&I, Tmp);
4015     DAG.setRoot(Tmp.getValue(1));
4016     return 0;
4017   }
4018   case Intrinsic::stackrestore: {
4019     SDValue Tmp = getValue(I.getOperand(1));
4020     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, MVT::Other, getRoot(), Tmp));
4021     return 0;
4022   }
4023   case Intrinsic::stackprotector: {
4024     // Emit code into the DAG to store the stack guard onto the stack.
4025     MachineFunction &MF = DAG.getMachineFunction();
4026     MachineFrameInfo *MFI = MF.getFrameInfo();
4027     MVT PtrTy = TLI.getPointerTy();
4028
4029     SDValue Src = getValue(I.getOperand(1));   // The guard's value.
4030     AllocaInst *Slot = cast<AllocaInst>(I.getOperand(2));
4031
4032     int FI = FuncInfo.StaticAllocaMap[Slot];
4033     MFI->setStackProtectorIndex(FI);
4034
4035     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
4036
4037     // Store the stack protector onto the stack.
4038     SDValue Result = DAG.getStore(getRoot(), Src, FIN,
4039                                   PseudoSourceValue::getFixedStack(FI),
4040                                   0, true);
4041     setValue(&I, Result);
4042     DAG.setRoot(Result);
4043     return 0;
4044   }
4045   case Intrinsic::var_annotation:
4046     // Discard annotate attributes
4047     return 0;
4048
4049   case Intrinsic::init_trampoline: {
4050     const Function *F = cast<Function>(I.getOperand(2)->stripPointerCasts());
4051
4052     SDValue Ops[6];
4053     Ops[0] = getRoot();
4054     Ops[1] = getValue(I.getOperand(1));
4055     Ops[2] = getValue(I.getOperand(2));
4056     Ops[3] = getValue(I.getOperand(3));
4057     Ops[4] = DAG.getSrcValue(I.getOperand(1));
4058     Ops[5] = DAG.getSrcValue(F);
4059
4060     SDValue Tmp = DAG.getNode(ISD::TRAMPOLINE,
4061                                 DAG.getNodeValueTypes(TLI.getPointerTy(),
4062                                                       MVT::Other), 2,
4063                                 Ops, 6);
4064
4065     setValue(&I, Tmp);
4066     DAG.setRoot(Tmp.getValue(1));
4067     return 0;
4068   }
4069
4070   case Intrinsic::gcroot:
4071     if (GFI) {
4072       Value *Alloca = I.getOperand(1);
4073       Constant *TypeMap = cast<Constant>(I.getOperand(2));
4074       
4075       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
4076       GFI->addStackRoot(FI->getIndex(), TypeMap);
4077     }
4078     return 0;
4079
4080   case Intrinsic::gcread:
4081   case Intrinsic::gcwrite:
4082     assert(0 && "GC failed to lower gcread/gcwrite intrinsics!");
4083     return 0;
4084
4085   case Intrinsic::flt_rounds: {
4086     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, MVT::i32));
4087     return 0;
4088   }
4089
4090   case Intrinsic::trap: {
4091     DAG.setRoot(DAG.getNode(ISD::TRAP, MVT::Other, getRoot()));
4092     return 0;
4093   }
4094
4095   case Intrinsic::uadd_with_overflow:
4096   case Intrinsic::sadd_with_overflow: {
4097     SDValue Op1 = getValue(I.getOperand(1));
4098     SDValue Op2 = getValue(I.getOperand(2));
4099
4100     MVT ValueVTs[] = { Op1.getValueType(), MVT::i1 };
4101     SDValue Ops[] = { Op1, Op2 };
4102
4103     SDValue Result =
4104       DAG.getNode((Intrinsic == Intrinsic::sadd_with_overflow) ?
4105                     ISD::SADDO : ISD::UADDO,
4106                   DAG.getVTList(&ValueVTs[0], 2), &Ops[0], 2);
4107
4108     setValue(&I, Result);
4109     return 0;
4110   }
4111
4112   case Intrinsic::prefetch: {
4113     SDValue Ops[4];
4114     Ops[0] = getRoot();
4115     Ops[1] = getValue(I.getOperand(1));
4116     Ops[2] = getValue(I.getOperand(2));
4117     Ops[3] = getValue(I.getOperand(3));
4118     DAG.setRoot(DAG.getNode(ISD::PREFETCH, MVT::Other, &Ops[0], 4));
4119     return 0;
4120   }
4121   
4122   case Intrinsic::memory_barrier: {
4123     SDValue Ops[6];
4124     Ops[0] = getRoot();
4125     for (int x = 1; x < 6; ++x)
4126       Ops[x] = getValue(I.getOperand(x));
4127
4128     DAG.setRoot(DAG.getNode(ISD::MEMBARRIER, MVT::Other, &Ops[0], 6));
4129     return 0;
4130   }
4131   case Intrinsic::atomic_cmp_swap: {
4132     SDValue Root = getRoot();   
4133     SDValue L;
4134     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4135       case MVT::i8:
4136         L = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP_8, Root, 
4137                           getValue(I.getOperand(1)), 
4138                           getValue(I.getOperand(2)),
4139                           getValue(I.getOperand(3)),
4140                           I.getOperand(1));
4141         break;
4142       case MVT::i16:
4143         L = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP_16, Root, 
4144                           getValue(I.getOperand(1)), 
4145                           getValue(I.getOperand(2)),
4146                           getValue(I.getOperand(3)),
4147                           I.getOperand(1));
4148         break;
4149       case MVT::i32:
4150         L = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP_32, Root, 
4151                           getValue(I.getOperand(1)), 
4152                           getValue(I.getOperand(2)),
4153                           getValue(I.getOperand(3)),
4154                           I.getOperand(1));
4155         break;
4156       case MVT::i64:
4157         L = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP_64, Root, 
4158                           getValue(I.getOperand(1)), 
4159                           getValue(I.getOperand(2)),
4160                           getValue(I.getOperand(3)),
4161                           I.getOperand(1));
4162         break;
4163       default:
4164        assert(0 && "Invalid atomic type");
4165        abort();
4166     }
4167     setValue(&I, L);
4168     DAG.setRoot(L.getValue(1));
4169     return 0;
4170   }
4171   case Intrinsic::atomic_load_add:
4172     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4173       case MVT::i8:
4174         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD_8);
4175       case MVT::i16:
4176         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD_16);
4177       case MVT::i32:
4178         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD_32);
4179       case MVT::i64:
4180         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_ADD_64);
4181       default:
4182        assert(0 && "Invalid atomic type");
4183        abort();
4184     }
4185   case Intrinsic::atomic_load_sub:
4186     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4187       case MVT::i8:
4188         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB_8);
4189       case MVT::i16:
4190         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB_16);
4191       case MVT::i32:
4192         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB_32);
4193       case MVT::i64:
4194         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_SUB_64);
4195       default:
4196        assert(0 && "Invalid atomic type");
4197        abort();
4198     }
4199   case Intrinsic::atomic_load_or:
4200     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4201       case MVT::i8:
4202         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR_8);
4203       case MVT::i16:
4204         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR_16);
4205       case MVT::i32:
4206         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR_32);
4207       case MVT::i64:
4208         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_OR_64);
4209       default:
4210        assert(0 && "Invalid atomic type");
4211        abort();
4212     }
4213   case Intrinsic::atomic_load_xor:
4214     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4215       case MVT::i8:
4216         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR_8);
4217       case MVT::i16:
4218         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR_16);
4219       case MVT::i32:
4220         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR_32);
4221       case MVT::i64:
4222         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_XOR_64);
4223       default:
4224        assert(0 && "Invalid atomic type");
4225        abort();
4226     }
4227   case Intrinsic::atomic_load_and:
4228     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4229       case MVT::i8:
4230         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND_8);
4231       case MVT::i16:
4232         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND_16);
4233       case MVT::i32:
4234         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND_32);
4235       case MVT::i64:
4236         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_AND_64);
4237       default:
4238        assert(0 && "Invalid atomic type");
4239        abort();
4240     }
4241   case Intrinsic::atomic_load_nand:
4242     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4243       case MVT::i8:
4244         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND_8);
4245       case MVT::i16:
4246         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND_16);
4247       case MVT::i32:
4248         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND_32);
4249       case MVT::i64:
4250         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_NAND_64);
4251       default:
4252        assert(0 && "Invalid atomic type");
4253        abort();
4254     }
4255   case Intrinsic::atomic_load_max:
4256     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4257       case MVT::i8:
4258         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX_8);
4259       case MVT::i16:
4260         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX_16);
4261       case MVT::i32:
4262         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX_32);
4263       case MVT::i64:
4264         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MAX_64);
4265       default:
4266        assert(0 && "Invalid atomic type");
4267        abort();
4268     }
4269   case Intrinsic::atomic_load_min:
4270     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4271       case MVT::i8:
4272         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN_8);
4273       case MVT::i16:
4274         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN_16);
4275       case MVT::i32:
4276         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN_32);
4277       case MVT::i64:
4278         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_MIN_64);
4279       default:
4280        assert(0 && "Invalid atomic type");
4281        abort();
4282     }
4283   case Intrinsic::atomic_load_umin:
4284     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4285       case MVT::i8:
4286         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN_8);
4287       case MVT::i16:
4288         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN_16);
4289       case MVT::i32:
4290         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN_32);
4291       case MVT::i64:
4292         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMIN_64);
4293       default:
4294        assert(0 && "Invalid atomic type");
4295        abort();
4296     }
4297   case Intrinsic::atomic_load_umax:
4298     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4299       case MVT::i8:
4300         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX_8);
4301       case MVT::i16:
4302         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX_16);
4303       case MVT::i32:
4304         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX_32);
4305       case MVT::i64:
4306         return implVisitBinaryAtomic(I, ISD::ATOMIC_LOAD_UMAX_64);
4307       default:
4308        assert(0 && "Invalid atomic type");
4309        abort();
4310     }
4311   case Intrinsic::atomic_swap:
4312     switch (getValue(I.getOperand(2)).getValueType().getSimpleVT()) {
4313       case MVT::i8:
4314         return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP_8);
4315       case MVT::i16:
4316         return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP_16);
4317       case MVT::i32:
4318         return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP_32);
4319       case MVT::i64:
4320         return implVisitBinaryAtomic(I, ISD::ATOMIC_SWAP_64);
4321       default:
4322        assert(0 && "Invalid atomic type");
4323        abort();
4324     }
4325   }
4326 }
4327
4328
4329 void SelectionDAGLowering::LowerCallTo(CallSite CS, SDValue Callee,
4330                                        bool IsTailCall,
4331                                        MachineBasicBlock *LandingPad) {
4332   const PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
4333   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
4334   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4335   unsigned BeginLabel = 0, EndLabel = 0;
4336
4337   TargetLowering::ArgListTy Args;
4338   TargetLowering::ArgListEntry Entry;
4339   Args.reserve(CS.arg_size());
4340   for (CallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
4341        i != e; ++i) {
4342     SDValue ArgNode = getValue(*i);
4343     Entry.Node = ArgNode; Entry.Ty = (*i)->getType();
4344
4345     unsigned attrInd = i - CS.arg_begin() + 1;
4346     Entry.isSExt  = CS.paramHasAttr(attrInd, Attribute::SExt);
4347     Entry.isZExt  = CS.paramHasAttr(attrInd, Attribute::ZExt);
4348     Entry.isInReg = CS.paramHasAttr(attrInd, Attribute::InReg);
4349     Entry.isSRet  = CS.paramHasAttr(attrInd, Attribute::StructRet);
4350     Entry.isNest  = CS.paramHasAttr(attrInd, Attribute::Nest);
4351     Entry.isByVal = CS.paramHasAttr(attrInd, Attribute::ByVal);
4352     Entry.Alignment = CS.getParamAlignment(attrInd);
4353     Args.push_back(Entry);
4354   }
4355
4356   if (LandingPad && MMI) {
4357     // Insert a label before the invoke call to mark the try range.  This can be
4358     // used to detect deletion of the invoke via the MachineModuleInfo.
4359     BeginLabel = MMI->NextLabelID();
4360     // Both PendingLoads and PendingExports must be flushed here;
4361     // this call might not return.
4362     (void)getRoot();
4363     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getControlRoot(), BeginLabel));
4364   }
4365
4366   std::pair<SDValue,SDValue> Result =
4367     TLI.LowerCallTo(getRoot(), CS.getType(),
4368                     CS.paramHasAttr(0, Attribute::SExt),
4369                     CS.paramHasAttr(0, Attribute::ZExt), FTy->isVarArg(),
4370                     CS.paramHasAttr(0, Attribute::InReg),
4371                     CS.getCallingConv(),
4372                     IsTailCall && PerformTailCallOpt,
4373                     Callee, Args, DAG);
4374   if (CS.getType() != Type::VoidTy)
4375     setValue(CS.getInstruction(), Result.first);
4376   DAG.setRoot(Result.second);
4377
4378   if (LandingPad && MMI) {
4379     // Insert a label at the end of the invoke call to mark the try range.  This
4380     // can be used to detect deletion of the invoke via the MachineModuleInfo.
4381     EndLabel = MMI->NextLabelID();
4382     DAG.setRoot(DAG.getLabel(ISD::EH_LABEL, getRoot(), EndLabel));
4383
4384     // Inform MachineModuleInfo of range.
4385     MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
4386   }
4387 }
4388
4389
4390 void SelectionDAGLowering::visitCall(CallInst &I) {
4391   const char *RenameFn = 0;
4392   if (Function *F = I.getCalledFunction()) {
4393     if (F->isDeclaration()) {
4394       if (unsigned IID = F->getIntrinsicID()) {
4395         RenameFn = visitIntrinsicCall(I, IID);
4396         if (!RenameFn)
4397           return;
4398       }
4399     }
4400
4401     // Check for well-known libc/libm calls.  If the function is internal, it
4402     // can't be a library call.
4403     unsigned NameLen = F->getNameLen();
4404     if (!F->hasInternalLinkage() && NameLen) {
4405       const char *NameStr = F->getNameStart();
4406       if (NameStr[0] == 'c' &&
4407           ((NameLen == 8 && !strcmp(NameStr, "copysign")) ||
4408            (NameLen == 9 && !strcmp(NameStr, "copysignf")))) {
4409         if (I.getNumOperands() == 3 &&   // Basic sanity checks.
4410             I.getOperand(1)->getType()->isFloatingPoint() &&
4411             I.getType() == I.getOperand(1)->getType() &&
4412             I.getType() == I.getOperand(2)->getType()) {
4413           SDValue LHS = getValue(I.getOperand(1));
4414           SDValue RHS = getValue(I.getOperand(2));
4415           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, LHS.getValueType(),
4416                                    LHS, RHS));
4417           return;
4418         }
4419       } else if (NameStr[0] == 'f' &&
4420                  ((NameLen == 4 && !strcmp(NameStr, "fabs")) ||
4421                   (NameLen == 5 && !strcmp(NameStr, "fabsf")) ||
4422                   (NameLen == 5 && !strcmp(NameStr, "fabsl")))) {
4423         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4424             I.getOperand(1)->getType()->isFloatingPoint() &&
4425             I.getType() == I.getOperand(1)->getType()) {
4426           SDValue Tmp = getValue(I.getOperand(1));
4427           setValue(&I, DAG.getNode(ISD::FABS, Tmp.getValueType(), Tmp));
4428           return;
4429         }
4430       } else if (NameStr[0] == 's' && 
4431                  ((NameLen == 3 && !strcmp(NameStr, "sin")) ||
4432                   (NameLen == 4 && !strcmp(NameStr, "sinf")) ||
4433                   (NameLen == 4 && !strcmp(NameStr, "sinl")))) {
4434         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4435             I.getOperand(1)->getType()->isFloatingPoint() &&
4436             I.getType() == I.getOperand(1)->getType()) {
4437           SDValue Tmp = getValue(I.getOperand(1));
4438           setValue(&I, DAG.getNode(ISD::FSIN, Tmp.getValueType(), Tmp));
4439           return;
4440         }
4441       } else if (NameStr[0] == 'c' &&
4442                  ((NameLen == 3 && !strcmp(NameStr, "cos")) ||
4443                   (NameLen == 4 && !strcmp(NameStr, "cosf")) ||
4444                   (NameLen == 4 && !strcmp(NameStr, "cosl")))) {
4445         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
4446             I.getOperand(1)->getType()->isFloatingPoint() &&
4447             I.getType() == I.getOperand(1)->getType()) {
4448           SDValue Tmp = getValue(I.getOperand(1));
4449           setValue(&I, DAG.getNode(ISD::FCOS, Tmp.getValueType(), Tmp));
4450           return;
4451         }
4452       }
4453     }
4454   } else if (isa<InlineAsm>(I.getOperand(0))) {
4455     visitInlineAsm(&I);
4456     return;
4457   }
4458
4459   SDValue Callee;
4460   if (!RenameFn)
4461     Callee = getValue(I.getOperand(0));
4462   else
4463     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
4464
4465   LowerCallTo(&I, Callee, I.isTailCall());
4466 }
4467
4468
4469 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
4470 /// this value and returns the result as a ValueVT value.  This uses 
4471 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4472 /// If the Flag pointer is NULL, no flag is used.
4473 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG, 
4474                                       SDValue &Chain,
4475                                       SDValue *Flag) const {
4476   // Assemble the legal parts into the final values.
4477   SmallVector<SDValue, 4> Values(ValueVTs.size());
4478   SmallVector<SDValue, 8> Parts;
4479   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4480     // Copy the legal parts from the registers.
4481     MVT ValueVT = ValueVTs[Value];
4482     unsigned NumRegs = TLI->getNumRegisters(ValueVT);
4483     MVT RegisterVT = RegVTs[Value];
4484
4485     Parts.resize(NumRegs);
4486     for (unsigned i = 0; i != NumRegs; ++i) {
4487       SDValue P;
4488       if (Flag == 0)
4489         P = DAG.getCopyFromReg(Chain, Regs[Part+i], RegisterVT);
4490       else {
4491         P = DAG.getCopyFromReg(Chain, Regs[Part+i], RegisterVT, *Flag);
4492         *Flag = P.getValue(2);
4493       }
4494       Chain = P.getValue(1);
4495       
4496       // If the source register was virtual and if we know something about it,
4497       // add an assert node.
4498       if (TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) &&
4499           RegisterVT.isInteger() && !RegisterVT.isVector()) {
4500         unsigned SlotNo = Regs[Part+i]-TargetRegisterInfo::FirstVirtualRegister;
4501         FunctionLoweringInfo &FLI = DAG.getFunctionLoweringInfo();
4502         if (FLI.LiveOutRegInfo.size() > SlotNo) {
4503           FunctionLoweringInfo::LiveOutInfo &LOI = FLI.LiveOutRegInfo[SlotNo];
4504           
4505           unsigned RegSize = RegisterVT.getSizeInBits();
4506           unsigned NumSignBits = LOI.NumSignBits;
4507           unsigned NumZeroBits = LOI.KnownZero.countLeadingOnes();
4508           
4509           // FIXME: We capture more information than the dag can represent.  For
4510           // now, just use the tightest assertzext/assertsext possible.
4511           bool isSExt = true;
4512           MVT FromVT(MVT::Other);
4513           if (NumSignBits == RegSize)
4514             isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
4515           else if (NumZeroBits >= RegSize-1)
4516             isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
4517           else if (NumSignBits > RegSize-8)
4518             isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
4519           else if (NumZeroBits >= RegSize-9)
4520             isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
4521           else if (NumSignBits > RegSize-16)
4522             isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
4523           else if (NumZeroBits >= RegSize-17)
4524             isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
4525           else if (NumSignBits > RegSize-32)
4526             isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
4527           else if (NumZeroBits >= RegSize-33)
4528             isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
4529           
4530           if (FromVT != MVT::Other) {
4531             P = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext,
4532                             RegisterVT, P, DAG.getValueType(FromVT));
4533
4534           }
4535         }
4536       }
4537       
4538       Parts[i] = P;
4539     }
4540   
4541     Values[Value] = getCopyFromParts(DAG, Parts.begin(), NumRegs, RegisterVT,
4542                                      ValueVT);
4543     Part += NumRegs;
4544     Parts.clear();
4545   }
4546
4547   return DAG.getMergeValues(DAG.getVTList(&ValueVTs[0], ValueVTs.size()),
4548                             &Values[0], ValueVTs.size());
4549 }
4550
4551 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
4552 /// specified value into the registers specified by this object.  This uses 
4553 /// Chain/Flag as the input and updates them for the output Chain/Flag.
4554 /// If the Flag pointer is NULL, no flag is used.
4555 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG,
4556                                  SDValue &Chain, SDValue *Flag) const {
4557   // Get the list of the values's legal parts.
4558   unsigned NumRegs = Regs.size();
4559   SmallVector<SDValue, 8> Parts(NumRegs);
4560   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
4561     MVT ValueVT = ValueVTs[Value];
4562     unsigned NumParts = TLI->getNumRegisters(ValueVT);
4563     MVT RegisterVT = RegVTs[Value];
4564
4565     getCopyToParts(DAG, Val.getValue(Val.getResNo() + Value),
4566                    &Parts[Part], NumParts, RegisterVT);
4567     Part += NumParts;
4568   }
4569
4570   // Copy the parts into the registers.
4571   SmallVector<SDValue, 8> Chains(NumRegs);
4572   for (unsigned i = 0; i != NumRegs; ++i) {
4573     SDValue Part;
4574     if (Flag == 0)
4575       Part = DAG.getCopyToReg(Chain, Regs[i], Parts[i]);
4576     else {
4577       Part = DAG.getCopyToReg(Chain, Regs[i], Parts[i], *Flag);
4578       *Flag = Part.getValue(1);
4579     }
4580     Chains[i] = Part.getValue(0);
4581   }
4582   
4583   if (NumRegs == 1 || Flag)
4584     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is 
4585     // flagged to it. That is the CopyToReg nodes and the user are considered
4586     // a single scheduling unit. If we create a TokenFactor and return it as
4587     // chain, then the TokenFactor is both a predecessor (operand) of the
4588     // user as well as a successor (the TF operands are flagged to the user).
4589     // c1, f1 = CopyToReg
4590     // c2, f2 = CopyToReg
4591     // c3     = TokenFactor c1, c2
4592     // ...
4593     //        = op c3, ..., f2
4594     Chain = Chains[NumRegs-1];
4595   else
4596     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other, &Chains[0], NumRegs);
4597 }
4598
4599 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
4600 /// operand list.  This adds the code marker and includes the number of 
4601 /// values added into it.
4602 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
4603                                         std::vector<SDValue> &Ops) const {
4604   MVT IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
4605   Ops.push_back(DAG.getTargetConstant(Code | (Regs.size() << 3), IntPtrTy));
4606   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
4607     unsigned NumRegs = TLI->getNumRegisters(ValueVTs[Value]);
4608     MVT RegisterVT = RegVTs[Value];
4609     for (unsigned i = 0; i != NumRegs; ++i) {
4610       assert(Reg < Regs.size() && "Mismatch in # registers expected");
4611       Ops.push_back(DAG.getRegister(Regs[Reg++], RegisterVT));
4612     }
4613   }
4614 }
4615
4616 /// isAllocatableRegister - If the specified register is safe to allocate, 
4617 /// i.e. it isn't a stack pointer or some other special register, return the
4618 /// register class for the register.  Otherwise, return null.
4619 static const TargetRegisterClass *
4620 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
4621                       const TargetLowering &TLI,
4622                       const TargetRegisterInfo *TRI) {
4623   MVT FoundVT = MVT::Other;
4624   const TargetRegisterClass *FoundRC = 0;
4625   for (TargetRegisterInfo::regclass_iterator RCI = TRI->regclass_begin(),
4626        E = TRI->regclass_end(); RCI != E; ++RCI) {
4627     MVT ThisVT = MVT::Other;
4628
4629     const TargetRegisterClass *RC = *RCI;
4630     // If none of the the value types for this register class are valid, we 
4631     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
4632     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
4633          I != E; ++I) {
4634       if (TLI.isTypeLegal(*I)) {
4635         // If we have already found this register in a different register class,
4636         // choose the one with the largest VT specified.  For example, on
4637         // PowerPC, we favor f64 register classes over f32.
4638         if (FoundVT == MVT::Other || FoundVT.bitsLT(*I)) {
4639           ThisVT = *I;
4640           break;
4641         }
4642       }
4643     }
4644     
4645     if (ThisVT == MVT::Other) continue;
4646     
4647     // NOTE: This isn't ideal.  In particular, this might allocate the
4648     // frame pointer in functions that need it (due to them not being taken
4649     // out of allocation, because a variable sized allocation hasn't been seen
4650     // yet).  This is a slight code pessimization, but should still work.
4651     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
4652          E = RC->allocation_order_end(MF); I != E; ++I)
4653       if (*I == Reg) {
4654         // We found a matching register class.  Keep looking at others in case
4655         // we find one with larger registers that this physreg is also in.
4656         FoundRC = RC;
4657         FoundVT = ThisVT;
4658         break;
4659       }
4660   }
4661   return FoundRC;
4662 }    
4663
4664
4665 namespace llvm {
4666 /// AsmOperandInfo - This contains information for each constraint that we are
4667 /// lowering.
4668 struct VISIBILITY_HIDDEN SDISelAsmOperandInfo : 
4669     public TargetLowering::AsmOperandInfo {
4670   /// CallOperand - If this is the result output operand or a clobber
4671   /// this is null, otherwise it is the incoming operand to the CallInst.
4672   /// This gets modified as the asm is processed.
4673   SDValue CallOperand;
4674
4675   /// AssignedRegs - If this is a register or register class operand, this
4676   /// contains the set of register corresponding to the operand.
4677   RegsForValue AssignedRegs;
4678   
4679   explicit SDISelAsmOperandInfo(const InlineAsm::ConstraintInfo &info)
4680     : TargetLowering::AsmOperandInfo(info), CallOperand(0,0) {
4681   }
4682   
4683   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
4684   /// busy in OutputRegs/InputRegs.
4685   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
4686                          std::set<unsigned> &OutputRegs, 
4687                          std::set<unsigned> &InputRegs,
4688                          const TargetRegisterInfo &TRI) const {
4689     if (isOutReg) {
4690       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4691         MarkRegAndAliases(AssignedRegs.Regs[i], OutputRegs, TRI);
4692     }
4693     if (isInReg) {
4694       for (unsigned i = 0, e = AssignedRegs.Regs.size(); i != e; ++i)
4695         MarkRegAndAliases(AssignedRegs.Regs[i], InputRegs, TRI);
4696     }
4697   }
4698       
4699   /// getCallOperandValMVT - Return the MVT of the Value* that this operand
4700   /// corresponds to.  If there is no Value* for this operand, it returns
4701   /// MVT::Other.
4702   MVT getCallOperandValMVT(const TargetLowering &TLI,
4703                            const TargetData *TD) const {
4704     if (CallOperandVal == 0) return MVT::Other;
4705     
4706     if (isa<BasicBlock>(CallOperandVal))
4707       return TLI.getPointerTy();
4708     
4709     const llvm::Type *OpTy = CallOperandVal->getType();
4710     
4711     // If this is an indirect operand, the operand is a pointer to the
4712     // accessed type.
4713     if (isIndirect)
4714       OpTy = cast<PointerType>(OpTy)->getElementType();
4715     
4716     // If OpTy is not a single value, it may be a struct/union that we
4717     // can tile with integers.
4718     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
4719       unsigned BitSize = TD->getTypeSizeInBits(OpTy);
4720       switch (BitSize) {
4721       default: break;
4722       case 1:
4723       case 8:
4724       case 16:
4725       case 32:
4726       case 64:
4727       case 128:
4728         OpTy = IntegerType::get(BitSize);
4729         break;
4730       }
4731     }
4732     
4733     return TLI.getValueType(OpTy, true);
4734   }
4735   
4736 private:
4737   /// MarkRegAndAliases - Mark the specified register and all aliases in the
4738   /// specified set.
4739   static void MarkRegAndAliases(unsigned Reg, std::set<unsigned> &Regs, 
4740                                 const TargetRegisterInfo &TRI) {
4741     assert(TargetRegisterInfo::isPhysicalRegister(Reg) && "Isn't a physreg");
4742     Regs.insert(Reg);
4743     if (const unsigned *Aliases = TRI.getAliasSet(Reg))
4744       for (; *Aliases; ++Aliases)
4745         Regs.insert(*Aliases);
4746   }
4747 };
4748 } // end llvm namespace.
4749
4750
4751 /// GetRegistersForValue - Assign registers (virtual or physical) for the
4752 /// specified operand.  We prefer to assign virtual registers, to allow the
4753 /// register allocator handle the assignment process.  However, if the asm uses
4754 /// features that we can't model on machineinstrs, we have SDISel do the
4755 /// allocation.  This produces generally horrible, but correct, code.
4756 ///
4757 ///   OpInfo describes the operand.
4758 ///   Input and OutputRegs are the set of already allocated physical registers.
4759 ///
4760 void SelectionDAGLowering::
4761 GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
4762                      std::set<unsigned> &OutputRegs, 
4763                      std::set<unsigned> &InputRegs) {
4764   // Compute whether this value requires an input register, an output register,
4765   // or both.
4766   bool isOutReg = false;
4767   bool isInReg = false;
4768   switch (OpInfo.Type) {
4769   case InlineAsm::isOutput:
4770     isOutReg = true;
4771     
4772     // If there is an input constraint that matches this, we need to reserve 
4773     // the input register so no other inputs allocate to it.
4774     isInReg = OpInfo.hasMatchingInput();
4775     break;
4776   case InlineAsm::isInput:
4777     isInReg = true;
4778     isOutReg = false;
4779     break;
4780   case InlineAsm::isClobber:
4781     isOutReg = true;
4782     isInReg = true;
4783     break;
4784   }
4785   
4786   
4787   MachineFunction &MF = DAG.getMachineFunction();
4788   SmallVector<unsigned, 4> Regs;
4789   
4790   // If this is a constraint for a single physreg, or a constraint for a
4791   // register class, find it.
4792   std::pair<unsigned, const TargetRegisterClass*> PhysReg = 
4793     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
4794                                      OpInfo.ConstraintVT);
4795
4796   unsigned NumRegs = 1;
4797   if (OpInfo.ConstraintVT != MVT::Other) {
4798     // If this is a FP input in an integer register (or visa versa) insert a bit
4799     // cast of the input value.  More generally, handle any case where the input
4800     // value disagrees with the register class we plan to stick this in.
4801     if (OpInfo.Type == InlineAsm::isInput &&
4802         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
4803       // Try to convert to the first MVT that the reg class contains.  If the
4804       // types are identical size, use a bitcast to convert (e.g. two differing
4805       // vector types).
4806       MVT RegVT = *PhysReg.second->vt_begin();
4807       if (RegVT.getSizeInBits() == OpInfo.ConstraintVT.getSizeInBits()) {
4808         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, RegVT,
4809                                          OpInfo.CallOperand);
4810         OpInfo.ConstraintVT = RegVT;
4811       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
4812         // If the input is a FP value and we want it in FP registers, do a
4813         // bitcast to the corresponding integer type.  This turns an f64 value
4814         // into i64, which can be passed with two i32 values on a 32-bit
4815         // machine.
4816         RegVT = MVT::getIntegerVT(OpInfo.ConstraintVT.getSizeInBits());
4817         OpInfo.CallOperand = DAG.getNode(ISD::BIT_CONVERT, RegVT,
4818                                          OpInfo.CallOperand);
4819         OpInfo.ConstraintVT = RegVT;
4820       }
4821     }
4822     
4823     NumRegs = TLI.getNumRegisters(OpInfo.ConstraintVT);
4824   }
4825   
4826   MVT RegVT;
4827   MVT ValueVT = OpInfo.ConstraintVT;
4828
4829   // If this is a constraint for a specific physical register, like {r17},
4830   // assign it now.
4831   if (PhysReg.first) {
4832     if (OpInfo.ConstraintVT == MVT::Other)
4833       ValueVT = *PhysReg.second->vt_begin();
4834     
4835     // Get the actual register value type.  This is important, because the user
4836     // may have asked for (e.g.) the AX register in i32 type.  We need to
4837     // remember that AX is actually i16 to get the right extension.
4838     RegVT = *PhysReg.second->vt_begin();
4839     
4840     // This is a explicit reference to a physical register.
4841     Regs.push_back(PhysReg.first);
4842
4843     // If this is an expanded reference, add the rest of the regs to Regs.
4844     if (NumRegs != 1) {
4845       TargetRegisterClass::iterator I = PhysReg.second->begin();
4846       for (; *I != PhysReg.first; ++I)
4847         assert(I != PhysReg.second->end() && "Didn't find reg!"); 
4848       
4849       // Already added the first reg.
4850       --NumRegs; ++I;
4851       for (; NumRegs; --NumRegs, ++I) {
4852         assert(I != PhysReg.second->end() && "Ran out of registers to allocate!");
4853         Regs.push_back(*I);
4854       }
4855     }
4856     OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
4857     const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4858     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
4859     return;
4860   }
4861   
4862   // Otherwise, if this was a reference to an LLVM register class, create vregs
4863   // for this reference.
4864   std::vector<unsigned> RegClassRegs;
4865   const TargetRegisterClass *RC = PhysReg.second;
4866   if (RC) {
4867     // If this is a tied register, our regalloc doesn't know how to maintain 
4868     // the constraint, so we have to pick a register to pin the input/output to.
4869     // If it isn't a matched constraint, go ahead and create vreg and let the
4870     // regalloc do its thing.
4871     if (!OpInfo.hasMatchingInput()) {
4872       RegVT = *PhysReg.second->vt_begin();
4873       if (OpInfo.ConstraintVT == MVT::Other)
4874         ValueVT = RegVT;
4875
4876       // Create the appropriate number of virtual registers.
4877       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4878       for (; NumRegs; --NumRegs)
4879         Regs.push_back(RegInfo.createVirtualRegister(PhysReg.second));
4880       
4881       OpInfo.AssignedRegs = RegsForValue(TLI, Regs, RegVT, ValueVT);
4882       return;
4883     }
4884     
4885     // Otherwise, we can't allocate it.  Let the code below figure out how to
4886     // maintain these constraints.
4887     RegClassRegs.assign(PhysReg.second->begin(), PhysReg.second->end());
4888     
4889   } else {
4890     // This is a reference to a register class that doesn't directly correspond
4891     // to an LLVM register class.  Allocate NumRegs consecutive, available,
4892     // registers from the class.
4893     RegClassRegs = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
4894                                                          OpInfo.ConstraintVT);
4895   }
4896   
4897   const TargetRegisterInfo *TRI = DAG.getTarget().getRegisterInfo();
4898   unsigned NumAllocated = 0;
4899   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
4900     unsigned Reg = RegClassRegs[i];
4901     // See if this register is available.
4902     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
4903         (isInReg  && InputRegs.count(Reg))) {    // Already used.
4904       // Make sure we find consecutive registers.
4905       NumAllocated = 0;
4906       continue;
4907     }
4908     
4909     // Check to see if this register is allocatable (i.e. don't give out the
4910     // stack pointer).
4911     if (RC == 0) {
4912       RC = isAllocatableRegister(Reg, MF, TLI, TRI);
4913       if (!RC) {        // Couldn't allocate this register.
4914         // Reset NumAllocated to make sure we return consecutive registers.
4915         NumAllocated = 0;
4916         continue;
4917       }
4918     }
4919     
4920     // Okay, this register is good, we can use it.
4921     ++NumAllocated;
4922
4923     // If we allocated enough consecutive registers, succeed.
4924     if (NumAllocated == NumRegs) {
4925       unsigned RegStart = (i-NumAllocated)+1;
4926       unsigned RegEnd   = i+1;
4927       // Mark all of the allocated registers used.
4928       for (unsigned i = RegStart; i != RegEnd; ++i)
4929         Regs.push_back(RegClassRegs[i]);
4930       
4931       OpInfo.AssignedRegs = RegsForValue(TLI, Regs, *RC->vt_begin(), 
4932                                          OpInfo.ConstraintVT);
4933       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs, *TRI);
4934       return;
4935     }
4936   }
4937   
4938   // Otherwise, we couldn't allocate enough registers for this.
4939 }
4940
4941 /// hasInlineAsmMemConstraint - Return true if the inline asm instruction being
4942 /// processed uses a memory 'm' constraint.
4943 static bool
4944 hasInlineAsmMemConstraint(std::vector<InlineAsm::ConstraintInfo> &CInfos,
4945                           TargetLowering &TLI) {
4946   for (unsigned i = 0, e = CInfos.size(); i != e; ++i) {
4947     InlineAsm::ConstraintInfo &CI = CInfos[i];
4948     for (unsigned j = 0, ee = CI.Codes.size(); j != ee; ++j) {
4949       TargetLowering::ConstraintType CType = TLI.getConstraintType(CI.Codes[j]);
4950       if (CType == TargetLowering::C_Memory)
4951         return true;
4952     }
4953   }
4954
4955   return false;
4956 }
4957
4958 /// visitInlineAsm - Handle a call to an InlineAsm object.
4959 ///
4960 void SelectionDAGLowering::visitInlineAsm(CallSite CS) {
4961   InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
4962
4963   /// ConstraintOperands - Information about all of the constraints.
4964   std::vector<SDISelAsmOperandInfo> ConstraintOperands;
4965   
4966   SDValue Chain = getRoot();
4967   SDValue Flag;
4968   
4969   std::set<unsigned> OutputRegs, InputRegs;
4970
4971   // Do a prepass over the constraints, canonicalizing them, and building up the
4972   // ConstraintOperands list.
4973   std::vector<InlineAsm::ConstraintInfo>
4974     ConstraintInfos = IA->ParseConstraints();
4975
4976   bool hasMemory = hasInlineAsmMemConstraint(ConstraintInfos, TLI);
4977   
4978   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
4979   unsigned ResNo = 0;   // ResNo - The result number of the next output.
4980   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
4981     ConstraintOperands.push_back(SDISelAsmOperandInfo(ConstraintInfos[i]));
4982     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
4983     
4984     MVT OpVT = MVT::Other;
4985
4986     // Compute the value type for each operand.
4987     switch (OpInfo.Type) {
4988     case InlineAsm::isOutput:
4989       // Indirect outputs just consume an argument.
4990       if (OpInfo.isIndirect) {
4991         OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
4992         break;
4993       }
4994         
4995       // The return value of the call is this value.  As such, there is no
4996       // corresponding argument.
4997       assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
4998       if (const StructType *STy = dyn_cast<StructType>(CS.getType())) {
4999         OpVT = TLI.getValueType(STy->getElementType(ResNo));
5000       } else {
5001         assert(ResNo == 0 && "Asm only has one result!");
5002         OpVT = TLI.getValueType(CS.getType());
5003       }
5004       ++ResNo;
5005       break;
5006     case InlineAsm::isInput:
5007       OpInfo.CallOperandVal = CS.getArgument(ArgNo++);
5008       break;
5009     case InlineAsm::isClobber:
5010       // Nothing to do.
5011       break;
5012     }
5013
5014     // If this is an input or an indirect output, process the call argument.
5015     // BasicBlocks are labels, currently appearing only in asm's.
5016     if (OpInfo.CallOperandVal) {
5017       if (BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
5018         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
5019       } else {
5020         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
5021       }
5022       
5023       OpVT = OpInfo.getCallOperandValMVT(TLI, TD);
5024     }
5025     
5026     OpInfo.ConstraintVT = OpVT;
5027   }
5028   
5029   // Second pass over the constraints: compute which constraint option to use
5030   // and assign registers to constraints that want a specific physreg.
5031   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
5032     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5033     
5034     // If this is an output operand with a matching input operand, look up the
5035     // matching input.  It might have a different type (e.g. the output might be
5036     // i32 and the input i64) and we need to pick the larger width to ensure we
5037     // reserve the right number of registers.  
5038     if (OpInfo.hasMatchingInput()) {
5039       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
5040       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
5041         assert(OpInfo.ConstraintVT.isInteger() &&
5042                Input.ConstraintVT.isInteger() &&
5043                "Asm constraints must be the same or different sized integers");
5044         if (OpInfo.ConstraintVT.getSizeInBits() < 
5045             Input.ConstraintVT.getSizeInBits())
5046           OpInfo.ConstraintVT = Input.ConstraintVT;
5047         else
5048           Input.ConstraintVT = OpInfo.ConstraintVT;
5049       }
5050     }
5051     
5052     // Compute the constraint code and ConstraintType to use.
5053     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, hasMemory, &DAG);
5054
5055     // If this is a memory input, and if the operand is not indirect, do what we
5056     // need to to provide an address for the memory input.
5057     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
5058         !OpInfo.isIndirect) {
5059       assert(OpInfo.Type == InlineAsm::isInput &&
5060              "Can only indirectify direct input operands!");
5061       
5062       // Memory operands really want the address of the value.  If we don't have
5063       // an indirect input, put it in the constpool if we can, otherwise spill
5064       // it to a stack slot.
5065       
5066       // If the operand is a float, integer, or vector constant, spill to a
5067       // constant pool entry to get its address.
5068       Value *OpVal = OpInfo.CallOperandVal;
5069       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
5070           isa<ConstantVector>(OpVal)) {
5071         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
5072                                                  TLI.getPointerTy());
5073       } else {
5074         // Otherwise, create a stack slot and emit a store to it before the
5075         // asm.
5076         const Type *Ty = OpVal->getType();
5077         uint64_t TySize = TLI.getTargetData()->getABITypeSize(Ty);
5078         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
5079         MachineFunction &MF = DAG.getMachineFunction();
5080         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align);
5081         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
5082         Chain = DAG.getStore(Chain, OpInfo.CallOperand, StackSlot, NULL, 0);
5083         OpInfo.CallOperand = StackSlot;
5084       }
5085      
5086       // There is no longer a Value* corresponding to this operand.
5087       OpInfo.CallOperandVal = 0;
5088       // It is now an indirect operand.
5089       OpInfo.isIndirect = true;
5090     }
5091     
5092     // If this constraint is for a specific register, allocate it before
5093     // anything else.
5094     if (OpInfo.ConstraintType == TargetLowering::C_Register)
5095       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5096   }
5097   ConstraintInfos.clear();
5098   
5099   
5100   // Second pass - Loop over all of the operands, assigning virtual or physregs
5101   // to register class operands.
5102   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5103     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5104     
5105     // C_Register operands have already been allocated, Other/Memory don't need
5106     // to be.
5107     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
5108       GetRegistersForValue(OpInfo, OutputRegs, InputRegs);
5109   }    
5110   
5111   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
5112   std::vector<SDValue> AsmNodeOperands;
5113   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
5114   AsmNodeOperands.push_back(
5115           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(), MVT::Other));
5116   
5117   
5118   // Loop over all of the inputs, copying the operand values into the
5119   // appropriate registers and processing the output regs.
5120   RegsForValue RetValRegs;
5121  
5122   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
5123   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
5124   
5125   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
5126     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
5127
5128     switch (OpInfo.Type) {
5129     case InlineAsm::isOutput: {
5130       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
5131           OpInfo.ConstraintType != TargetLowering::C_Register) {
5132         // Memory output, or 'other' output (e.g. 'X' constraint).
5133         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
5134
5135         // Add information to the INLINEASM node to know about this output.
5136         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5137         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5138                                                         TLI.getPointerTy()));
5139         AsmNodeOperands.push_back(OpInfo.CallOperand);
5140         break;
5141       }
5142
5143       // Otherwise, this is a register or register class output.
5144
5145       // Copy the output from the appropriate register.  Find a register that
5146       // we can use.
5147       if (OpInfo.AssignedRegs.Regs.empty()) {
5148         cerr << "Couldn't allocate output reg for constraint '"
5149              << OpInfo.ConstraintCode << "'!\n";
5150         exit(1);
5151       }
5152
5153       // If this is an indirect operand, store through the pointer after the
5154       // asm.
5155       if (OpInfo.isIndirect) {
5156         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
5157                                                       OpInfo.CallOperandVal));
5158       } else {
5159         // This is the result value of the call.
5160         assert(CS.getType() != Type::VoidTy && "Bad inline asm!");
5161         // Concatenate this output onto the outputs list.
5162         RetValRegs.append(OpInfo.AssignedRegs);
5163       }
5164       
5165       // Add information to the INLINEASM node to know that this register is
5166       // set.
5167       OpInfo.AssignedRegs.AddInlineAsmOperands(OpInfo.isEarlyClobber ?
5168                                                6 /* EARLYCLOBBER REGDEF */ :
5169                                                2 /* REGDEF */ ,
5170                                                DAG, AsmNodeOperands);
5171       break;
5172     }
5173     case InlineAsm::isInput: {
5174       SDValue InOperandVal = OpInfo.CallOperand;
5175       
5176       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
5177         // If this is required to match an output register we have already set,
5178         // just use its register.
5179         unsigned OperandNo = OpInfo.getMatchedOperand();
5180         
5181         // Scan until we find the definition we already emitted of this operand.
5182         // When we find it, create a RegsForValue operand.
5183         unsigned CurOp = 2;  // The first operand.
5184         for (; OperandNo; --OperandNo) {
5185           // Advance to the next operand.
5186           unsigned NumOps = 
5187             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5188           assert(((NumOps & 7) == 2 /*REGDEF*/ ||
5189                   (NumOps & 7) == 6 /*EARLYCLOBBER REGDEF*/ ||
5190                   (NumOps & 7) == 4 /*MEM*/) &&
5191                  "Skipped past definitions?");
5192           CurOp += (NumOps>>3)+1;
5193         }
5194
5195         unsigned NumOps = 
5196           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
5197         if ((NumOps & 7) == 2 /*REGDEF*/ 
5198             || (NumOps & 7) == 6 /* EARLYCLOBBER REGDEF */) {
5199           // Add NumOps>>3 registers to MatchedRegs.
5200           RegsForValue MatchedRegs;
5201           MatchedRegs.TLI = &TLI;
5202           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
5203           MatchedRegs.RegVTs.push_back(AsmNodeOperands[CurOp+1].getValueType());
5204           for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
5205             unsigned Reg =
5206               cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
5207             MatchedRegs.Regs.push_back(Reg);
5208           }
5209         
5210           // Use the produced MatchedRegs object to 
5211           MatchedRegs.getCopyToRegs(InOperandVal, DAG, Chain, &Flag);
5212           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
5213           break;
5214         } else {
5215           assert(((NumOps & 7) == 4) && "Unknown matching constraint!");
5216           assert((NumOps >> 3) == 1 && "Unexpected number of operands"); 
5217           // Add information to the INLINEASM node to know about this input.
5218           AsmNodeOperands.push_back(DAG.getTargetConstant(NumOps,
5219                                                           TLI.getPointerTy()));
5220           AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
5221           break;
5222         }
5223       }
5224       
5225       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
5226         assert(!OpInfo.isIndirect && 
5227                "Don't know how to handle indirect other inputs yet!");
5228         
5229         std::vector<SDValue> Ops;
5230         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
5231                                          hasMemory, Ops, DAG);
5232         if (Ops.empty()) {
5233           cerr << "Invalid operand for inline asm constraint '"
5234                << OpInfo.ConstraintCode << "'!\n";
5235           exit(1);
5236         }
5237         
5238         // Add information to the INLINEASM node to know about this input.
5239         unsigned ResOpType = 3 /*IMM*/ | (Ops.size() << 3);
5240         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, 
5241                                                         TLI.getPointerTy()));
5242         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
5243         break;
5244       } else if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
5245         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
5246         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
5247                "Memory operands expect pointer values");
5248                
5249         // Add information to the INLINEASM node to know about this input.
5250         unsigned ResOpType = 4/*MEM*/ | (1<<3);
5251         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
5252                                                         TLI.getPointerTy()));
5253         AsmNodeOperands.push_back(InOperandVal);
5254         break;
5255       }
5256         
5257       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
5258               OpInfo.ConstraintType == TargetLowering::C_Register) &&
5259              "Unknown constraint type!");
5260       assert(!OpInfo.isIndirect && 
5261              "Don't know how to handle indirect register inputs yet!");
5262
5263       // Copy the input into the appropriate registers.
5264       if (OpInfo.AssignedRegs.Regs.empty()) {
5265         cerr << "Couldn't allocate output reg for constraint '"
5266              << OpInfo.ConstraintCode << "'!\n";
5267         exit(1);
5268       }
5269
5270       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, Chain, &Flag);
5271       
5272       OpInfo.AssignedRegs.AddInlineAsmOperands(1/*REGUSE*/,
5273                                                DAG, AsmNodeOperands);
5274       break;
5275     }
5276     case InlineAsm::isClobber: {
5277       // Add the clobbered value to the operand list, so that the register
5278       // allocator is aware that the physreg got clobbered.
5279       if (!OpInfo.AssignedRegs.Regs.empty())
5280         OpInfo.AssignedRegs.AddInlineAsmOperands(6 /* EARLYCLOBBER REGDEF */,
5281                                                  DAG, AsmNodeOperands);
5282       break;
5283     }
5284     }
5285   }
5286   
5287   // Finish up input operands.
5288   AsmNodeOperands[0] = Chain;
5289   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
5290   
5291   Chain = DAG.getNode(ISD::INLINEASM, 
5292                       DAG.getNodeValueTypes(MVT::Other, MVT::Flag), 2,
5293                       &AsmNodeOperands[0], AsmNodeOperands.size());
5294   Flag = Chain.getValue(1);
5295
5296   // If this asm returns a register value, copy the result from that register
5297   // and set it as the value of the call.
5298   if (!RetValRegs.Regs.empty()) {
5299     SDValue Val = RetValRegs.getCopyFromRegs(DAG, Chain, &Flag);
5300     
5301     // FIXME: Why don't we do this for inline asms with MRVs?
5302     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
5303       MVT ResultType = TLI.getValueType(CS.getType());
5304     
5305       // If any of the results of the inline asm is a vector, it may have the
5306       // wrong width/num elts.  This can happen for register classes that can
5307       // contain multiple different value types.  The preg or vreg allocated may
5308       // not have the same VT as was expected.  Convert it to the right type
5309       // with bit_convert.
5310       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
5311         Val = DAG.getNode(ISD::BIT_CONVERT, ResultType, Val);
5312
5313       } else if (ResultType != Val.getValueType() && 
5314                  ResultType.isInteger() && Val.getValueType().isInteger()) {
5315         // If a result value was tied to an input value, the computed result may
5316         // have a wider width than the expected result.  Extract the relevant
5317         // portion.
5318         Val = DAG.getNode(ISD::TRUNCATE, ResultType, Val);
5319       }
5320     
5321       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
5322     }
5323
5324     setValue(CS.getInstruction(), Val);
5325   }
5326   
5327   std::vector<std::pair<SDValue, Value*> > StoresToEmit;
5328   
5329   // Process indirect outputs, first output all of the flagged copies out of
5330   // physregs.
5331   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
5332     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
5333     Value *Ptr = IndirectStoresToEmit[i].second;
5334     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, Chain, &Flag);
5335     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
5336   }
5337   
5338   // Emit the non-flagged stores from the physregs.
5339   SmallVector<SDValue, 8> OutChains;
5340   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
5341     OutChains.push_back(DAG.getStore(Chain, StoresToEmit[i].first,
5342                                     getValue(StoresToEmit[i].second),
5343                                     StoresToEmit[i].second, 0));
5344   if (!OutChains.empty())
5345     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
5346                         &OutChains[0], OutChains.size());
5347   DAG.setRoot(Chain);
5348 }
5349
5350
5351 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
5352   SDValue Src = getValue(I.getOperand(0));
5353
5354   MVT IntPtr = TLI.getPointerTy();
5355
5356   if (IntPtr.bitsLT(Src.getValueType()))
5357     Src = DAG.getNode(ISD::TRUNCATE, IntPtr, Src);
5358   else if (IntPtr.bitsGT(Src.getValueType()))
5359     Src = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, Src);
5360
5361   // Scale the source by the type size.
5362   uint64_t ElementSize = TD->getABITypeSize(I.getType()->getElementType());
5363   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
5364                     Src, DAG.getIntPtrConstant(ElementSize));
5365
5366   TargetLowering::ArgListTy Args;
5367   TargetLowering::ArgListEntry Entry;
5368   Entry.Node = Src;
5369   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5370   Args.push_back(Entry);
5371
5372   std::pair<SDValue,SDValue> Result =
5373     TLI.LowerCallTo(getRoot(), I.getType(), false, false, false, false,
5374                     CallingConv::C, PerformTailCallOpt, 
5375                     DAG.getExternalSymbol("malloc", IntPtr),
5376                     Args, DAG);
5377   setValue(&I, Result.first);  // Pointers always fit in registers
5378   DAG.setRoot(Result.second);
5379 }
5380
5381 void SelectionDAGLowering::visitFree(FreeInst &I) {
5382   TargetLowering::ArgListTy Args;
5383   TargetLowering::ArgListEntry Entry;
5384   Entry.Node = getValue(I.getOperand(0));
5385   Entry.Ty = TLI.getTargetData()->getIntPtrType();
5386   Args.push_back(Entry);
5387   MVT IntPtr = TLI.getPointerTy();
5388   std::pair<SDValue,SDValue> Result =
5389     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, false, false,
5390                     CallingConv::C, PerformTailCallOpt,
5391                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
5392   DAG.setRoot(Result.second);
5393 }
5394
5395 void SelectionDAGLowering::visitVAStart(CallInst &I) {
5396   DAG.setRoot(DAG.getNode(ISD::VASTART, MVT::Other, getRoot(), 
5397                           getValue(I.getOperand(1)), 
5398                           DAG.getSrcValue(I.getOperand(1))));
5399 }
5400
5401 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
5402   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getRoot(),
5403                              getValue(I.getOperand(0)),
5404                              DAG.getSrcValue(I.getOperand(0)));
5405   setValue(&I, V);
5406   DAG.setRoot(V.getValue(1));
5407 }
5408
5409 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
5410   DAG.setRoot(DAG.getNode(ISD::VAEND, MVT::Other, getRoot(),
5411                           getValue(I.getOperand(1)), 
5412                           DAG.getSrcValue(I.getOperand(1))));
5413 }
5414
5415 void SelectionDAGLowering::visitVACopy(CallInst &I) {
5416   DAG.setRoot(DAG.getNode(ISD::VACOPY, MVT::Other, getRoot(), 
5417                           getValue(I.getOperand(1)), 
5418                           getValue(I.getOperand(2)),
5419                           DAG.getSrcValue(I.getOperand(1)),
5420                           DAG.getSrcValue(I.getOperand(2))));
5421 }
5422
5423 /// TargetLowering::LowerArguments - This is the default LowerArguments
5424 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
5425 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be 
5426 /// integrated into SDISel.
5427 void TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG,
5428                                     SmallVectorImpl<SDValue> &ArgValues) {
5429   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
5430   SmallVector<SDValue, 3+16> Ops;
5431   Ops.push_back(DAG.getRoot());
5432   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
5433   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
5434
5435   // Add one result value for each formal argument.
5436   SmallVector<MVT, 16> RetVals;
5437   unsigned j = 1;
5438   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
5439        I != E; ++I, ++j) {
5440     SmallVector<MVT, 4> ValueVTs;
5441     ComputeValueVTs(*this, I->getType(), ValueVTs);
5442     for (unsigned Value = 0, NumValues = ValueVTs.size();
5443          Value != NumValues; ++Value) {
5444       MVT VT = ValueVTs[Value];
5445       const Type *ArgTy = VT.getTypeForMVT();
5446       ISD::ArgFlagsTy Flags;
5447       unsigned OriginalAlignment =
5448         getTargetData()->getABITypeAlignment(ArgTy);
5449
5450       if (F.paramHasAttr(j, Attribute::ZExt))
5451         Flags.setZExt();
5452       if (F.paramHasAttr(j, Attribute::SExt))
5453         Flags.setSExt();
5454       if (F.paramHasAttr(j, Attribute::InReg))
5455         Flags.setInReg();
5456       if (F.paramHasAttr(j, Attribute::StructRet))
5457         Flags.setSRet();
5458       if (F.paramHasAttr(j, Attribute::ByVal)) {
5459         Flags.setByVal();
5460         const PointerType *Ty = cast<PointerType>(I->getType());
5461         const Type *ElementTy = Ty->getElementType();
5462         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5463         unsigned FrameSize  = getTargetData()->getABITypeSize(ElementTy);
5464         // For ByVal, alignment should be passed from FE.  BE will guess if
5465         // this info is not there but there are cases it cannot get right.
5466         if (F.getParamAlignment(j))
5467           FrameAlign = F.getParamAlignment(j);
5468         Flags.setByValAlign(FrameAlign);
5469         Flags.setByValSize(FrameSize);
5470       }
5471       if (F.paramHasAttr(j, Attribute::Nest))
5472         Flags.setNest();
5473       Flags.setOrigAlign(OriginalAlignment);
5474
5475       MVT RegisterVT = getRegisterType(VT);
5476       unsigned NumRegs = getNumRegisters(VT);
5477       for (unsigned i = 0; i != NumRegs; ++i) {
5478         RetVals.push_back(RegisterVT);
5479         ISD::ArgFlagsTy MyFlags = Flags;
5480         if (NumRegs > 1 && i == 0)
5481           MyFlags.setSplit();
5482         // if it isn't first piece, alignment must be 1
5483         else if (i > 0)
5484           MyFlags.setOrigAlign(1);
5485         Ops.push_back(DAG.getArgFlags(MyFlags));
5486       }
5487     }
5488   }
5489
5490   RetVals.push_back(MVT::Other);
5491   
5492   // Create the node.
5493   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS,
5494                                DAG.getVTList(&RetVals[0], RetVals.size()),
5495                                &Ops[0], Ops.size()).getNode();
5496   
5497   // Prelower FORMAL_ARGUMENTS.  This isn't required for functionality, but
5498   // allows exposing the loads that may be part of the argument access to the
5499   // first DAGCombiner pass.
5500   SDValue TmpRes = LowerOperation(SDValue(Result, 0), DAG);
5501   
5502   // The number of results should match up, except that the lowered one may have
5503   // an extra flag result.
5504   assert((Result->getNumValues() == TmpRes.getNode()->getNumValues() ||
5505           (Result->getNumValues()+1 == TmpRes.getNode()->getNumValues() &&
5506            TmpRes.getValue(Result->getNumValues()).getValueType() == MVT::Flag))
5507          && "Lowering produced unexpected number of results!");
5508
5509   // The FORMAL_ARGUMENTS node itself is likely no longer needed.
5510   if (Result != TmpRes.getNode() && Result->use_empty()) {
5511     HandleSDNode Dummy(DAG.getRoot());
5512     DAG.RemoveDeadNode(Result);
5513   }
5514
5515   Result = TmpRes.getNode();
5516   
5517   unsigned NumArgRegs = Result->getNumValues() - 1;
5518   DAG.setRoot(SDValue(Result, NumArgRegs));
5519
5520   // Set up the return result vector.
5521   unsigned i = 0;
5522   unsigned Idx = 1;
5523   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E; 
5524       ++I, ++Idx) {
5525     SmallVector<MVT, 4> ValueVTs;
5526     ComputeValueVTs(*this, I->getType(), ValueVTs);
5527     for (unsigned Value = 0, NumValues = ValueVTs.size();
5528          Value != NumValues; ++Value) {
5529       MVT VT = ValueVTs[Value];
5530       MVT PartVT = getRegisterType(VT);
5531
5532       unsigned NumParts = getNumRegisters(VT);
5533       SmallVector<SDValue, 4> Parts(NumParts);
5534       for (unsigned j = 0; j != NumParts; ++j)
5535         Parts[j] = SDValue(Result, i++);
5536
5537       ISD::NodeType AssertOp = ISD::DELETED_NODE;
5538       if (F.paramHasAttr(Idx, Attribute::SExt))
5539         AssertOp = ISD::AssertSext;
5540       else if (F.paramHasAttr(Idx, Attribute::ZExt))
5541         AssertOp = ISD::AssertZext;
5542
5543       ArgValues.push_back(getCopyFromParts(DAG, &Parts[0], NumParts, PartVT, VT,
5544                                            AssertOp));
5545     }
5546   }
5547   assert(i == NumArgRegs && "Argument register count mismatch!");
5548 }
5549
5550
5551 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
5552 /// implementation, which just inserts an ISD::CALL node, which is later custom
5553 /// lowered by the target to something concrete.  FIXME: When all targets are
5554 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
5555 std::pair<SDValue, SDValue>
5556 TargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy,
5557                             bool RetSExt, bool RetZExt, bool isVarArg,
5558                             bool isInreg,
5559                             unsigned CallingConv, bool isTailCall,
5560                             SDValue Callee,
5561                             ArgListTy &Args, SelectionDAG &DAG) {
5562   assert((!isTailCall || PerformTailCallOpt) &&
5563          "isTailCall set when tail-call optimizations are disabled!");
5564
5565   SmallVector<SDValue, 32> Ops;
5566   Ops.push_back(Chain);   // Op#0 - Chain
5567   Ops.push_back(Callee);
5568   
5569   // Handle all of the outgoing arguments.
5570   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
5571     SmallVector<MVT, 4> ValueVTs;
5572     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
5573     for (unsigned Value = 0, NumValues = ValueVTs.size();
5574          Value != NumValues; ++Value) {
5575       MVT VT = ValueVTs[Value];
5576       const Type *ArgTy = VT.getTypeForMVT();
5577       SDValue Op = SDValue(Args[i].Node.getNode(),
5578                            Args[i].Node.getResNo() + Value);
5579       ISD::ArgFlagsTy Flags;
5580       unsigned OriginalAlignment =
5581         getTargetData()->getABITypeAlignment(ArgTy);
5582
5583       if (Args[i].isZExt)
5584         Flags.setZExt();
5585       if (Args[i].isSExt)
5586         Flags.setSExt();
5587       if (Args[i].isInReg)
5588         Flags.setInReg();
5589       if (Args[i].isSRet)
5590         Flags.setSRet();
5591       if (Args[i].isByVal) {
5592         Flags.setByVal();
5593         const PointerType *Ty = cast<PointerType>(Args[i].Ty);
5594         const Type *ElementTy = Ty->getElementType();
5595         unsigned FrameAlign = getByValTypeAlignment(ElementTy);
5596         unsigned FrameSize  = getTargetData()->getABITypeSize(ElementTy);
5597         // For ByVal, alignment should come from FE.  BE will guess if this
5598         // info is not there but there are cases it cannot get right.
5599         if (Args[i].Alignment)
5600           FrameAlign = Args[i].Alignment;
5601         Flags.setByValAlign(FrameAlign);
5602         Flags.setByValSize(FrameSize);
5603       }
5604       if (Args[i].isNest)
5605         Flags.setNest();
5606       Flags.setOrigAlign(OriginalAlignment);
5607
5608       MVT PartVT = getRegisterType(VT);
5609       unsigned NumParts = getNumRegisters(VT);
5610       SmallVector<SDValue, 4> Parts(NumParts);
5611       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
5612
5613       if (Args[i].isSExt)
5614         ExtendKind = ISD::SIGN_EXTEND;
5615       else if (Args[i].isZExt)
5616         ExtendKind = ISD::ZERO_EXTEND;
5617
5618       getCopyToParts(DAG, Op, &Parts[0], NumParts, PartVT, ExtendKind);
5619
5620       for (unsigned i = 0; i != NumParts; ++i) {
5621         // if it isn't first piece, alignment must be 1
5622         ISD::ArgFlagsTy MyFlags = Flags;
5623         if (NumParts > 1 && i == 0)
5624           MyFlags.setSplit();
5625         else if (i != 0)
5626           MyFlags.setOrigAlign(1);
5627
5628         Ops.push_back(Parts[i]);
5629         Ops.push_back(DAG.getArgFlags(MyFlags));
5630       }
5631     }
5632   }
5633   
5634   // Figure out the result value types. We start by making a list of
5635   // the potentially illegal return value types.
5636   SmallVector<MVT, 4> LoweredRetTys;
5637   SmallVector<MVT, 4> RetTys;
5638   ComputeValueVTs(*this, RetTy, RetTys);
5639
5640   // Then we translate that to a list of legal types.
5641   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5642     MVT VT = RetTys[I];
5643     MVT RegisterVT = getRegisterType(VT);
5644     unsigned NumRegs = getNumRegisters(VT);
5645     for (unsigned i = 0; i != NumRegs; ++i)
5646       LoweredRetTys.push_back(RegisterVT);
5647   }
5648   
5649   LoweredRetTys.push_back(MVT::Other);  // Always has a chain.
5650   
5651   // Create the CALL node.
5652   SDValue Res = DAG.getCall(CallingConv, isVarArg, isTailCall, isInreg,
5653                             DAG.getVTList(&LoweredRetTys[0],
5654                                           LoweredRetTys.size()),
5655                             &Ops[0], Ops.size()
5656                             );
5657   Chain = Res.getValue(LoweredRetTys.size() - 1);
5658
5659   // Gather up the call result into a single value.
5660   if (RetTy != Type::VoidTy && !RetTys.empty()) {
5661     ISD::NodeType AssertOp = ISD::DELETED_NODE;
5662
5663     if (RetSExt)
5664       AssertOp = ISD::AssertSext;
5665     else if (RetZExt)
5666       AssertOp = ISD::AssertZext;
5667
5668     SmallVector<SDValue, 4> ReturnValues;
5669     unsigned RegNo = 0;
5670     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
5671       MVT VT = RetTys[I];
5672       MVT RegisterVT = getRegisterType(VT);
5673       unsigned NumRegs = getNumRegisters(VT);
5674       unsigned RegNoEnd = NumRegs + RegNo;
5675       SmallVector<SDValue, 4> Results;
5676       for (; RegNo != RegNoEnd; ++RegNo)
5677         Results.push_back(Res.getValue(RegNo));
5678       SDValue ReturnValue =
5679         getCopyFromParts(DAG, &Results[0], NumRegs, RegisterVT, VT,
5680                          AssertOp);
5681       ReturnValues.push_back(ReturnValue);
5682     }
5683     Res = DAG.getMergeValues(DAG.getVTList(&RetTys[0], RetTys.size()),
5684                              &ReturnValues[0], ReturnValues.size());
5685   }
5686
5687   return std::make_pair(Res, Chain);
5688 }
5689
5690 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
5691   assert(0 && "LowerOperation not implemented for this target!");
5692   abort();
5693   return SDValue();
5694 }
5695
5696
5697 void SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, unsigned Reg) {
5698   SDValue Op = getValue(V);
5699   assert((Op.getOpcode() != ISD::CopyFromReg ||
5700           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
5701          "Copy from a reg to the same reg!");
5702   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
5703
5704   RegsForValue RFV(TLI, Reg, V->getType());
5705   SDValue Chain = DAG.getEntryNode();
5706   RFV.getCopyToRegs(Op, DAG, Chain, 0);
5707   PendingExports.push_back(Chain);
5708 }
5709
5710 #include "llvm/CodeGen/SelectionDAGISel.h"
5711
5712 void SelectionDAGISel::
5713 LowerArguments(BasicBlock *LLVMBB) {
5714   // If this is the entry block, emit arguments.
5715   Function &F = *LLVMBB->getParent();
5716   SDValue OldRoot = SDL->DAG.getRoot();
5717   SmallVector<SDValue, 16> Args;
5718   TLI.LowerArguments(F, SDL->DAG, Args);
5719
5720   unsigned a = 0;
5721   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
5722        AI != E; ++AI) {
5723     SmallVector<MVT, 4> ValueVTs;
5724     ComputeValueVTs(TLI, AI->getType(), ValueVTs);
5725     unsigned NumValues = ValueVTs.size();
5726     if (!AI->use_empty()) {
5727       SDL->setValue(AI, SDL->DAG.getMergeValues(&Args[a], NumValues));
5728       // If this argument is live outside of the entry block, insert a copy from
5729       // whereever we got it to the vreg that other BB's will reference it as.
5730       DenseMap<const Value*, unsigned>::iterator VMI=FuncInfo->ValueMap.find(AI);
5731       if (VMI != FuncInfo->ValueMap.end()) {
5732         SDL->CopyValueToVirtualRegister(AI, VMI->second);
5733       }
5734     }
5735     a += NumValues;
5736   }
5737
5738   // Finally, if the target has anything special to do, allow it to do so.
5739   // FIXME: this should insert code into the DAG!
5740   EmitFunctionEntryCode(F, SDL->DAG.getMachineFunction());
5741 }
5742
5743 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
5744 /// ensure constants are generated when needed.  Remember the virtual registers
5745 /// that need to be added to the Machine PHI nodes as input.  We cannot just
5746 /// directly add them, because expansion might result in multiple MBB's for one
5747 /// BB.  As such, the start of the BB might correspond to a different MBB than
5748 /// the end.
5749 ///
5750 void
5751 SelectionDAGISel::HandlePHINodesInSuccessorBlocks(BasicBlock *LLVMBB) {
5752   TerminatorInst *TI = LLVMBB->getTerminator();
5753
5754   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5755
5756   // Check successor nodes' PHI nodes that expect a constant to be available
5757   // from this block.
5758   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
5759     BasicBlock *SuccBB = TI->getSuccessor(succ);
5760     if (!isa<PHINode>(SuccBB->begin())) continue;
5761     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
5762     
5763     // If this terminator has multiple identical successors (common for
5764     // switches), only handle each succ once.
5765     if (!SuccsHandled.insert(SuccMBB)) continue;
5766     
5767     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
5768     PHINode *PN;
5769
5770     // At this point we know that there is a 1-1 correspondence between LLVM PHI
5771     // nodes and Machine PHI nodes, but the incoming operands have not been
5772     // emitted yet.
5773     for (BasicBlock::iterator I = SuccBB->begin();
5774          (PN = dyn_cast<PHINode>(I)); ++I) {
5775       // Ignore dead phi's.
5776       if (PN->use_empty()) continue;
5777
5778       unsigned Reg;
5779       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
5780
5781       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
5782         unsigned &RegOut = SDL->ConstantsOut[C];
5783         if (RegOut == 0) {
5784           RegOut = FuncInfo->CreateRegForValue(C);
5785           SDL->CopyValueToVirtualRegister(C, RegOut);
5786         }
5787         Reg = RegOut;
5788       } else {
5789         Reg = FuncInfo->ValueMap[PHIOp];
5790         if (Reg == 0) {
5791           assert(isa<AllocaInst>(PHIOp) &&
5792                  FuncInfo->StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
5793                  "Didn't codegen value into a register!??");
5794           Reg = FuncInfo->CreateRegForValue(PHIOp);
5795           SDL->CopyValueToVirtualRegister(PHIOp, Reg);
5796         }
5797       }
5798
5799       // Remember that this register needs to added to the machine PHI node as
5800       // the input for this MBB.
5801       SmallVector<MVT, 4> ValueVTs;
5802       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
5803       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
5804         MVT VT = ValueVTs[vti];
5805         unsigned NumRegisters = TLI.getNumRegisters(VT);
5806         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
5807           SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
5808         Reg += NumRegisters;
5809       }
5810     }
5811   }
5812   SDL->ConstantsOut.clear();
5813 }
5814
5815 /// This is the Fast-ISel version of HandlePHINodesInSuccessorBlocks. It only
5816 /// supports legal types, and it emits MachineInstrs directly instead of
5817 /// creating SelectionDAG nodes.
5818 ///
5819 bool
5820 SelectionDAGISel::HandlePHINodesInSuccessorBlocksFast(BasicBlock *LLVMBB,
5821                                                       FastISel *F) {
5822   TerminatorInst *TI = LLVMBB->getTerminator();
5823
5824   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
5825   unsigned OrigNumPHINodesToUpdate = SDL->PHINodesToUpdate.size();
5826
5827   // Check successor nodes' PHI nodes that expect a constant to be available
5828   // from this block.
5829   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
5830     BasicBlock *SuccBB = TI->getSuccessor(succ);
5831     if (!isa<PHINode>(SuccBB->begin())) continue;
5832     MachineBasicBlock *SuccMBB = FuncInfo->MBBMap[SuccBB];
5833     
5834     // If this terminator has multiple identical successors (common for
5835     // switches), only handle each succ once.
5836     if (!SuccsHandled.insert(SuccMBB)) continue;
5837     
5838     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
5839     PHINode *PN;
5840
5841     // At this point we know that there is a 1-1 correspondence between LLVM PHI
5842     // nodes and Machine PHI nodes, but the incoming operands have not been
5843     // emitted yet.
5844     for (BasicBlock::iterator I = SuccBB->begin();
5845          (PN = dyn_cast<PHINode>(I)); ++I) {
5846       // Ignore dead phi's.
5847       if (PN->use_empty()) continue;
5848
5849       // Only handle legal types. Two interesting things to note here. First,
5850       // by bailing out early, we may leave behind some dead instructions,
5851       // since SelectionDAG's HandlePHINodesInSuccessorBlocks will insert its
5852       // own moves. Second, this check is necessary becuase FastISel doesn't
5853       // use CreateRegForValue to create registers, so it always creates
5854       // exactly one register for each non-void instruction.
5855       MVT VT = TLI.getValueType(PN->getType(), /*AllowUnknown=*/true);
5856       if (VT == MVT::Other || !TLI.isTypeLegal(VT)) {
5857         // Promote MVT::i1.
5858         if (VT == MVT::i1)
5859           VT = TLI.getTypeToTransformTo(VT);
5860         else {
5861           SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
5862           return false;
5863         }
5864       }
5865
5866       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
5867
5868       unsigned Reg = F->getRegForValue(PHIOp);
5869       if (Reg == 0) {
5870         SDL->PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
5871         return false;
5872       }
5873       SDL->PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg));
5874     }
5875   }
5876
5877   return true;
5878 }