PR5207: Change APInt methods trunc(), sext(), zext(), sextOrTrunc() and
[oota-llvm.git] / lib / CodeGen / SelectionDAG / LegalizeDAG.cpp
1 //===-- LegalizeDAG.cpp - Implement SelectionDAG::Legalize ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the SelectionDAG::Legalize method.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/Analysis/DebugInfo.h"
15 #include "llvm/CodeGen/Analysis.h"
16 #include "llvm/CodeGen/MachineFunction.h"
17 #include "llvm/CodeGen/MachineFrameInfo.h"
18 #include "llvm/CodeGen/MachineJumpTableInfo.h"
19 #include "llvm/CodeGen/MachineModuleInfo.h"
20 #include "llvm/CodeGen/PseudoSourceValue.h"
21 #include "llvm/CodeGen/SelectionDAG.h"
22 #include "llvm/Target/TargetFrameInfo.h"
23 #include "llvm/Target/TargetLowering.h"
24 #include "llvm/Target/TargetData.h"
25 #include "llvm/Target/TargetMachine.h"
26 #include "llvm/Target/TargetOptions.h"
27 #include "llvm/CallingConv.h"
28 #include "llvm/Constants.h"
29 #include "llvm/DerivedTypes.h"
30 #include "llvm/Function.h"
31 #include "llvm/GlobalVariable.h"
32 #include "llvm/LLVMContext.h"
33 #include "llvm/Support/CommandLine.h"
34 #include "llvm/Support/Debug.h"
35 #include "llvm/Support/ErrorHandling.h"
36 #include "llvm/Support/MathExtras.h"
37 #include "llvm/Support/raw_ostream.h"
38 #include "llvm/ADT/DenseMap.h"
39 #include "llvm/ADT/SmallVector.h"
40 #include "llvm/ADT/SmallPtrSet.h"
41 using namespace llvm;
42
43 //===----------------------------------------------------------------------===//
44 /// SelectionDAGLegalize - This takes an arbitrary SelectionDAG as input and
45 /// hacks on it until the target machine can handle it.  This involves
46 /// eliminating value sizes the machine cannot handle (promoting small sizes to
47 /// large sizes or splitting up large values into small values) as well as
48 /// eliminating operations the machine cannot handle.
49 ///
50 /// This code also does a small amount of optimization and recognition of idioms
51 /// as part of its processing.  For example, if a target does not support a
52 /// 'setcc' instruction efficiently, but does support 'brcc' instruction, this
53 /// will attempt merge setcc and brc instructions into brcc's.
54 ///
55 namespace {
56 class SelectionDAGLegalize {
57   const TargetMachine &TM;
58   const TargetLowering &TLI;
59   SelectionDAG &DAG;
60   CodeGenOpt::Level OptLevel;
61
62   // Libcall insertion helpers.
63
64   /// LastCALLSEQ_END - This keeps track of the CALLSEQ_END node that has been
65   /// legalized.  We use this to ensure that calls are properly serialized
66   /// against each other, including inserted libcalls.
67   SDValue LastCALLSEQ_END;
68
69   /// IsLegalizingCall - This member is used *only* for purposes of providing
70   /// helpful assertions that a libcall isn't created while another call is
71   /// being legalized (which could lead to non-serialized call sequences).
72   bool IsLegalizingCall;
73
74   enum LegalizeAction {
75     Legal,      // The target natively supports this operation.
76     Promote,    // This operation should be executed in a larger type.
77     Expand      // Try to expand this to other ops, otherwise use a libcall.
78   };
79
80   /// ValueTypeActions - This is a bitvector that contains two bits for each
81   /// value type, where the two bits correspond to the LegalizeAction enum.
82   /// This can be queried with "getTypeAction(VT)".
83   TargetLowering::ValueTypeActionImpl ValueTypeActions;
84
85   /// LegalizedNodes - For nodes that are of legal width, and that have more
86   /// than one use, this map indicates what regularized operand to use.  This
87   /// allows us to avoid legalizing the same thing more than once.
88   DenseMap<SDValue, SDValue> LegalizedNodes;
89
90   void AddLegalizedOperand(SDValue From, SDValue To) {
91     LegalizedNodes.insert(std::make_pair(From, To));
92     // If someone requests legalization of the new node, return itself.
93     if (From != To)
94       LegalizedNodes.insert(std::make_pair(To, To));
95   }
96
97 public:
98   SelectionDAGLegalize(SelectionDAG &DAG, CodeGenOpt::Level ol);
99
100   /// getTypeAction - Return how we should legalize values of this type, either
101   /// it is already legal or we need to expand it into multiple registers of
102   /// smaller integer type, or we need to promote it to a larger type.
103   LegalizeAction getTypeAction(EVT VT) const {
104     return (LegalizeAction)ValueTypeActions.getTypeAction(VT);
105   }
106
107   /// isTypeLegal - Return true if this type is legal on this target.
108   ///
109   bool isTypeLegal(EVT VT) const {
110     return getTypeAction(VT) == Legal;
111   }
112
113   void LegalizeDAG();
114
115 private:
116   /// LegalizeOp - We know that the specified value has a legal type.
117   /// Recursively ensure that the operands have legal types, then return the
118   /// result.
119   SDValue LegalizeOp(SDValue O);
120
121   SDValue OptimizeFloatStore(StoreSDNode *ST);
122
123   /// PerformInsertVectorEltInMemory - Some target cannot handle a variable
124   /// insertion index for the INSERT_VECTOR_ELT instruction.  In this case, it
125   /// is necessary to spill the vector being inserted into to memory, perform
126   /// the insert there, and then read the result back.
127   SDValue PerformInsertVectorEltInMemory(SDValue Vec, SDValue Val,
128                                          SDValue Idx, DebugLoc dl);
129   SDValue ExpandINSERT_VECTOR_ELT(SDValue Vec, SDValue Val,
130                                   SDValue Idx, DebugLoc dl);
131
132   /// ShuffleWithNarrowerEltType - Return a vector shuffle operation which
133   /// performs the same shuffe in terms of order or result bytes, but on a type
134   /// whose vector element type is narrower than the original shuffle type.
135   /// e.g. <v4i32> <0, 1, 0, 1> -> v8i16 <0, 1, 2, 3, 0, 1, 2, 3>
136   SDValue ShuffleWithNarrowerEltType(EVT NVT, EVT VT, DebugLoc dl,
137                                      SDValue N1, SDValue N2,
138                                      SmallVectorImpl<int> &Mask) const;
139
140   bool LegalizeAllNodesNotLeadingTo(SDNode *N, SDNode *Dest,
141                                     SmallPtrSet<SDNode*, 32> &NodesLeadingTo);
142
143   void LegalizeSetCCCondCode(EVT VT, SDValue &LHS, SDValue &RHS, SDValue &CC,
144                              DebugLoc dl);
145
146   SDValue ExpandLibCall(RTLIB::Libcall LC, SDNode *Node, bool isSigned);
147   std::pair<SDValue, SDValue> ExpandChainLibCall(RTLIB::Libcall LC,
148                                                  SDNode *Node, bool isSigned);
149   SDValue ExpandFPLibCall(SDNode *Node, RTLIB::Libcall Call_F32,
150                           RTLIB::Libcall Call_F64, RTLIB::Libcall Call_F80,
151                           RTLIB::Libcall Call_PPCF128);
152   SDValue ExpandIntLibCall(SDNode *Node, bool isSigned,
153                            RTLIB::Libcall Call_I8,
154                            RTLIB::Libcall Call_I16,
155                            RTLIB::Libcall Call_I32,
156                            RTLIB::Libcall Call_I64,
157                            RTLIB::Libcall Call_I128);
158
159   SDValue EmitStackConvert(SDValue SrcOp, EVT SlotVT, EVT DestVT, DebugLoc dl);
160   SDValue ExpandBUILD_VECTOR(SDNode *Node);
161   SDValue ExpandSCALAR_TO_VECTOR(SDNode *Node);
162   void ExpandDYNAMIC_STACKALLOC(SDNode *Node,
163                                 SmallVectorImpl<SDValue> &Results);
164   SDValue ExpandFCOPYSIGN(SDNode *Node);
165   SDValue ExpandLegalINT_TO_FP(bool isSigned, SDValue LegalOp, EVT DestVT,
166                                DebugLoc dl);
167   SDValue PromoteLegalINT_TO_FP(SDValue LegalOp, EVT DestVT, bool isSigned,
168                                 DebugLoc dl);
169   SDValue PromoteLegalFP_TO_INT(SDValue LegalOp, EVT DestVT, bool isSigned,
170                                 DebugLoc dl);
171
172   SDValue ExpandBSWAP(SDValue Op, DebugLoc dl);
173   SDValue ExpandBitCount(unsigned Opc, SDValue Op, DebugLoc dl);
174
175   SDValue ExpandExtractFromVectorThroughStack(SDValue Op);
176   SDValue ExpandVectorBuildThroughStack(SDNode* Node);
177
178   std::pair<SDValue, SDValue> ExpandAtomic(SDNode *Node);
179
180   void ExpandNode(SDNode *Node, SmallVectorImpl<SDValue> &Results);
181   void PromoteNode(SDNode *Node, SmallVectorImpl<SDValue> &Results);
182 };
183 }
184
185 /// ShuffleWithNarrowerEltType - Return a vector shuffle operation which
186 /// performs the same shuffe in terms of order or result bytes, but on a type
187 /// whose vector element type is narrower than the original shuffle type.
188 /// e.g. <v4i32> <0, 1, 0, 1> -> v8i16 <0, 1, 2, 3, 0, 1, 2, 3>
189 SDValue
190 SelectionDAGLegalize::ShuffleWithNarrowerEltType(EVT NVT, EVT VT,  DebugLoc dl,
191                                                  SDValue N1, SDValue N2,
192                                              SmallVectorImpl<int> &Mask) const {
193   unsigned NumMaskElts = VT.getVectorNumElements();
194   unsigned NumDestElts = NVT.getVectorNumElements();
195   unsigned NumEltsGrowth = NumDestElts / NumMaskElts;
196
197   assert(NumEltsGrowth && "Cannot promote to vector type with fewer elts!");
198
199   if (NumEltsGrowth == 1)
200     return DAG.getVectorShuffle(NVT, dl, N1, N2, &Mask[0]);
201
202   SmallVector<int, 8> NewMask;
203   for (unsigned i = 0; i != NumMaskElts; ++i) {
204     int Idx = Mask[i];
205     for (unsigned j = 0; j != NumEltsGrowth; ++j) {
206       if (Idx < 0)
207         NewMask.push_back(-1);
208       else
209         NewMask.push_back(Idx * NumEltsGrowth + j);
210     }
211   }
212   assert(NewMask.size() == NumDestElts && "Non-integer NumEltsGrowth?");
213   assert(TLI.isShuffleMaskLegal(NewMask, NVT) && "Shuffle not legal?");
214   return DAG.getVectorShuffle(NVT, dl, N1, N2, &NewMask[0]);
215 }
216
217 SelectionDAGLegalize::SelectionDAGLegalize(SelectionDAG &dag,
218                                            CodeGenOpt::Level ol)
219   : TM(dag.getTarget()), TLI(dag.getTargetLoweringInfo()),
220     DAG(dag), OptLevel(ol),
221     ValueTypeActions(TLI.getValueTypeActions()) {
222   assert(MVT::LAST_VALUETYPE <= MVT::MAX_ALLOWED_VALUETYPE &&
223          "Too many value types for ValueTypeActions to hold!");
224 }
225
226 void SelectionDAGLegalize::LegalizeDAG() {
227   LastCALLSEQ_END = DAG.getEntryNode();
228   IsLegalizingCall = false;
229
230   // The legalize process is inherently a bottom-up recursive process (users
231   // legalize their uses before themselves).  Given infinite stack space, we
232   // could just start legalizing on the root and traverse the whole graph.  In
233   // practice however, this causes us to run out of stack space on large basic
234   // blocks.  To avoid this problem, compute an ordering of the nodes where each
235   // node is only legalized after all of its operands are legalized.
236   DAG.AssignTopologicalOrder();
237   for (SelectionDAG::allnodes_iterator I = DAG.allnodes_begin(),
238        E = prior(DAG.allnodes_end()); I != llvm::next(E); ++I)
239     LegalizeOp(SDValue(I, 0));
240
241   // Finally, it's possible the root changed.  Get the new root.
242   SDValue OldRoot = DAG.getRoot();
243   assert(LegalizedNodes.count(OldRoot) && "Root didn't get legalized?");
244   DAG.setRoot(LegalizedNodes[OldRoot]);
245
246   LegalizedNodes.clear();
247
248   // Remove dead nodes now.
249   DAG.RemoveDeadNodes();
250 }
251
252
253 /// FindCallEndFromCallStart - Given a chained node that is part of a call
254 /// sequence, find the CALLSEQ_END node that terminates the call sequence.
255 static SDNode *FindCallEndFromCallStart(SDNode *Node) {
256   if (Node->getOpcode() == ISD::CALLSEQ_END)
257     return Node;
258   if (Node->use_empty())
259     return 0;   // No CallSeqEnd
260
261   // The chain is usually at the end.
262   SDValue TheChain(Node, Node->getNumValues()-1);
263   if (TheChain.getValueType() != MVT::Other) {
264     // Sometimes it's at the beginning.
265     TheChain = SDValue(Node, 0);
266     if (TheChain.getValueType() != MVT::Other) {
267       // Otherwise, hunt for it.
268       for (unsigned i = 1, e = Node->getNumValues(); i != e; ++i)
269         if (Node->getValueType(i) == MVT::Other) {
270           TheChain = SDValue(Node, i);
271           break;
272         }
273
274       // Otherwise, we walked into a node without a chain.
275       if (TheChain.getValueType() != MVT::Other)
276         return 0;
277     }
278   }
279
280   for (SDNode::use_iterator UI = Node->use_begin(),
281        E = Node->use_end(); UI != E; ++UI) {
282
283     // Make sure to only follow users of our token chain.
284     SDNode *User = *UI;
285     for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i)
286       if (User->getOperand(i) == TheChain)
287         if (SDNode *Result = FindCallEndFromCallStart(User))
288           return Result;
289   }
290   return 0;
291 }
292
293 /// FindCallStartFromCallEnd - Given a chained node that is part of a call
294 /// sequence, find the CALLSEQ_START node that initiates the call sequence.
295 static SDNode *FindCallStartFromCallEnd(SDNode *Node) {
296   assert(Node && "Didn't find callseq_start for a call??");
297   if (Node->getOpcode() == ISD::CALLSEQ_START) return Node;
298
299   assert(Node->getOperand(0).getValueType() == MVT::Other &&
300          "Node doesn't have a token chain argument!");
301   return FindCallStartFromCallEnd(Node->getOperand(0).getNode());
302 }
303
304 /// LegalizeAllNodesNotLeadingTo - Recursively walk the uses of N, looking to
305 /// see if any uses can reach Dest.  If no dest operands can get to dest,
306 /// legalize them, legalize ourself, and return false, otherwise, return true.
307 ///
308 /// Keep track of the nodes we fine that actually do lead to Dest in
309 /// NodesLeadingTo.  This avoids retraversing them exponential number of times.
310 ///
311 bool SelectionDAGLegalize::LegalizeAllNodesNotLeadingTo(SDNode *N, SDNode *Dest,
312                                      SmallPtrSet<SDNode*, 32> &NodesLeadingTo) {
313   if (N == Dest) return true;  // N certainly leads to Dest :)
314
315   // If we've already processed this node and it does lead to Dest, there is no
316   // need to reprocess it.
317   if (NodesLeadingTo.count(N)) return true;
318
319   // If the first result of this node has been already legalized, then it cannot
320   // reach N.
321   if (LegalizedNodes.count(SDValue(N, 0))) return false;
322
323   // Okay, this node has not already been legalized.  Check and legalize all
324   // operands.  If none lead to Dest, then we can legalize this node.
325   bool OperandsLeadToDest = false;
326   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
327     OperandsLeadToDest |=     // If an operand leads to Dest, so do we.
328       LegalizeAllNodesNotLeadingTo(N->getOperand(i).getNode(), Dest,
329                                    NodesLeadingTo);
330
331   if (OperandsLeadToDest) {
332     NodesLeadingTo.insert(N);
333     return true;
334   }
335
336   // Okay, this node looks safe, legalize it and return false.
337   LegalizeOp(SDValue(N, 0));
338   return false;
339 }
340
341 /// ExpandConstantFP - Expands the ConstantFP node to an integer constant or
342 /// a load from the constant pool.
343 static SDValue ExpandConstantFP(ConstantFPSDNode *CFP, bool UseCP,
344                                 SelectionDAG &DAG, const TargetLowering &TLI) {
345   bool Extend = false;
346   DebugLoc dl = CFP->getDebugLoc();
347
348   // If a FP immediate is precise when represented as a float and if the
349   // target can do an extending load from float to double, we put it into
350   // the constant pool as a float, even if it's is statically typed as a
351   // double.  This shrinks FP constants and canonicalizes them for targets where
352   // an FP extending load is the same cost as a normal load (such as on the x87
353   // fp stack or PPC FP unit).
354   EVT VT = CFP->getValueType(0);
355   ConstantFP *LLVMC = const_cast<ConstantFP*>(CFP->getConstantFPValue());
356   if (!UseCP) {
357     assert((VT == MVT::f64 || VT == MVT::f32) && "Invalid type expansion");
358     return DAG.getConstant(LLVMC->getValueAPF().bitcastToAPInt(),
359                            (VT == MVT::f64) ? MVT::i64 : MVT::i32);
360   }
361
362   EVT OrigVT = VT;
363   EVT SVT = VT;
364   while (SVT != MVT::f32) {
365     SVT = (MVT::SimpleValueType)(SVT.getSimpleVT().SimpleTy - 1);
366     if (ConstantFPSDNode::isValueValidForType(SVT, CFP->getValueAPF()) &&
367         // Only do this if the target has a native EXTLOAD instruction from
368         // smaller type.
369         TLI.isLoadExtLegal(ISD::EXTLOAD, SVT) &&
370         TLI.ShouldShrinkFPConstant(OrigVT)) {
371       const Type *SType = SVT.getTypeForEVT(*DAG.getContext());
372       LLVMC = cast<ConstantFP>(ConstantExpr::getFPTrunc(LLVMC, SType));
373       VT = SVT;
374       Extend = true;
375     }
376   }
377
378   SDValue CPIdx = DAG.getConstantPool(LLVMC, TLI.getPointerTy());
379   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
380   if (Extend)
381     return DAG.getExtLoad(ISD::EXTLOAD, OrigVT, dl,
382                           DAG.getEntryNode(),
383                           CPIdx, MachinePointerInfo::getConstantPool(),
384                           VT, false, false, Alignment);
385   return DAG.getLoad(OrigVT, dl, DAG.getEntryNode(), CPIdx,
386                      MachinePointerInfo::getConstantPool(), false, false,
387                      Alignment);
388 }
389
390 /// ExpandUnalignedStore - Expands an unaligned store to 2 half-size stores.
391 static
392 SDValue ExpandUnalignedStore(StoreSDNode *ST, SelectionDAG &DAG,
393                              const TargetLowering &TLI) {
394   SDValue Chain = ST->getChain();
395   SDValue Ptr = ST->getBasePtr();
396   SDValue Val = ST->getValue();
397   EVT VT = Val.getValueType();
398   int Alignment = ST->getAlignment();
399   DebugLoc dl = ST->getDebugLoc();
400   if (ST->getMemoryVT().isFloatingPoint() ||
401       ST->getMemoryVT().isVector()) {
402     EVT intVT = EVT::getIntegerVT(*DAG.getContext(), VT.getSizeInBits());
403     if (TLI.isTypeLegal(intVT)) {
404       // Expand to a bitconvert of the value to the integer type of the
405       // same size, then a (misaligned) int store.
406       // FIXME: Does not handle truncating floating point stores!
407       SDValue Result = DAG.getNode(ISD::BITCAST, dl, intVT, Val);
408       return DAG.getStore(Chain, dl, Result, Ptr, ST->getPointerInfo(),
409                           ST->isVolatile(), ST->isNonTemporal(), Alignment);
410     } else {
411       // Do a (aligned) store to a stack slot, then copy from the stack slot
412       // to the final destination using (unaligned) integer loads and stores.
413       EVT StoredVT = ST->getMemoryVT();
414       EVT RegVT =
415         TLI.getRegisterType(*DAG.getContext(),
416                             EVT::getIntegerVT(*DAG.getContext(),
417                                               StoredVT.getSizeInBits()));
418       unsigned StoredBytes = StoredVT.getSizeInBits() / 8;
419       unsigned RegBytes = RegVT.getSizeInBits() / 8;
420       unsigned NumRegs = (StoredBytes + RegBytes - 1) / RegBytes;
421
422       // Make sure the stack slot is also aligned for the register type.
423       SDValue StackPtr = DAG.CreateStackTemporary(StoredVT, RegVT);
424
425       // Perform the original store, only redirected to the stack slot.
426       SDValue Store = DAG.getTruncStore(Chain, dl,
427                                         Val, StackPtr, MachinePointerInfo(),
428                                         StoredVT, false, false, 0);
429       SDValue Increment = DAG.getConstant(RegBytes, TLI.getPointerTy());
430       SmallVector<SDValue, 8> Stores;
431       unsigned Offset = 0;
432
433       // Do all but one copies using the full register width.
434       for (unsigned i = 1; i < NumRegs; i++) {
435         // Load one integer register's worth from the stack slot.
436         SDValue Load = DAG.getLoad(RegVT, dl, Store, StackPtr,
437                                    MachinePointerInfo(),
438                                    false, false, 0);
439         // Store it to the final location.  Remember the store.
440         Stores.push_back(DAG.getStore(Load.getValue(1), dl, Load, Ptr,
441                                     ST->getPointerInfo().getWithOffset(Offset),
442                                       ST->isVolatile(), ST->isNonTemporal(),
443                                       MinAlign(ST->getAlignment(), Offset)));
444         // Increment the pointers.
445         Offset += RegBytes;
446         StackPtr = DAG.getNode(ISD::ADD, dl, StackPtr.getValueType(), StackPtr,
447                                Increment);
448         Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
449       }
450
451       // The last store may be partial.  Do a truncating store.  On big-endian
452       // machines this requires an extending load from the stack slot to ensure
453       // that the bits are in the right place.
454       EVT MemVT = EVT::getIntegerVT(*DAG.getContext(),
455                                     8 * (StoredBytes - Offset));
456
457       // Load from the stack slot.
458       SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, RegVT, dl, Store, StackPtr,
459                                     MachinePointerInfo(),
460                                     MemVT, false, false, 0);
461
462       Stores.push_back(DAG.getTruncStore(Load.getValue(1), dl, Load, Ptr,
463                                          ST->getPointerInfo()
464                                            .getWithOffset(Offset),
465                                          MemVT, ST->isVolatile(),
466                                          ST->isNonTemporal(),
467                                          MinAlign(ST->getAlignment(), Offset)));
468       // The order of the stores doesn't matter - say it with a TokenFactor.
469       return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Stores[0],
470                          Stores.size());
471     }
472   }
473   assert(ST->getMemoryVT().isInteger() &&
474          !ST->getMemoryVT().isVector() &&
475          "Unaligned store of unknown type.");
476   // Get the half-size VT
477   EVT NewStoredVT = ST->getMemoryVT().getHalfSizedIntegerVT(*DAG.getContext());
478   int NumBits = NewStoredVT.getSizeInBits();
479   int IncrementSize = NumBits / 8;
480
481   // Divide the stored value in two parts.
482   SDValue ShiftAmount = DAG.getConstant(NumBits, TLI.getShiftAmountTy());
483   SDValue Lo = Val;
484   SDValue Hi = DAG.getNode(ISD::SRL, dl, VT, Val, ShiftAmount);
485
486   // Store the two parts
487   SDValue Store1, Store2;
488   Store1 = DAG.getTruncStore(Chain, dl, TLI.isLittleEndian()?Lo:Hi, Ptr,
489                              ST->getPointerInfo(), NewStoredVT,
490                              ST->isVolatile(), ST->isNonTemporal(), Alignment);
491   Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr,
492                     DAG.getConstant(IncrementSize, TLI.getPointerTy()));
493   Alignment = MinAlign(Alignment, IncrementSize);
494   Store2 = DAG.getTruncStore(Chain, dl, TLI.isLittleEndian()?Hi:Lo, Ptr,
495                              ST->getPointerInfo().getWithOffset(IncrementSize),
496                              NewStoredVT, ST->isVolatile(), ST->isNonTemporal(),
497                              Alignment);
498
499   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Store1, Store2);
500 }
501
502 /// ExpandUnalignedLoad - Expands an unaligned load to 2 half-size loads.
503 static
504 SDValue ExpandUnalignedLoad(LoadSDNode *LD, SelectionDAG &DAG,
505                             const TargetLowering &TLI) {
506   SDValue Chain = LD->getChain();
507   SDValue Ptr = LD->getBasePtr();
508   EVT VT = LD->getValueType(0);
509   EVT LoadedVT = LD->getMemoryVT();
510   DebugLoc dl = LD->getDebugLoc();
511   if (VT.isFloatingPoint() || VT.isVector()) {
512     EVT intVT = EVT::getIntegerVT(*DAG.getContext(), LoadedVT.getSizeInBits());
513     if (TLI.isTypeLegal(intVT)) {
514       // Expand to a (misaligned) integer load of the same size,
515       // then bitconvert to floating point or vector.
516       SDValue newLoad = DAG.getLoad(intVT, dl, Chain, Ptr, LD->getPointerInfo(),
517                                     LD->isVolatile(),
518                                     LD->isNonTemporal(), LD->getAlignment());
519       SDValue Result = DAG.getNode(ISD::BITCAST, dl, LoadedVT, newLoad);
520       if (VT.isFloatingPoint() && LoadedVT != VT)
521         Result = DAG.getNode(ISD::FP_EXTEND, dl, VT, Result);
522
523       SDValue Ops[] = { Result, Chain };
524       return DAG.getMergeValues(Ops, 2, dl);
525     }
526
527     // Copy the value to a (aligned) stack slot using (unaligned) integer
528     // loads and stores, then do a (aligned) load from the stack slot.
529     EVT RegVT = TLI.getRegisterType(*DAG.getContext(), intVT);
530     unsigned LoadedBytes = LoadedVT.getSizeInBits() / 8;
531     unsigned RegBytes = RegVT.getSizeInBits() / 8;
532     unsigned NumRegs = (LoadedBytes + RegBytes - 1) / RegBytes;
533
534     // Make sure the stack slot is also aligned for the register type.
535     SDValue StackBase = DAG.CreateStackTemporary(LoadedVT, RegVT);
536
537     SDValue Increment = DAG.getConstant(RegBytes, TLI.getPointerTy());
538     SmallVector<SDValue, 8> Stores;
539     SDValue StackPtr = StackBase;
540     unsigned Offset = 0;
541
542     // Do all but one copies using the full register width.
543     for (unsigned i = 1; i < NumRegs; i++) {
544       // Load one integer register's worth from the original location.
545       SDValue Load = DAG.getLoad(RegVT, dl, Chain, Ptr,
546                                  LD->getPointerInfo().getWithOffset(Offset),
547                                  LD->isVolatile(), LD->isNonTemporal(),
548                                  MinAlign(LD->getAlignment(), Offset));
549       // Follow the load with a store to the stack slot.  Remember the store.
550       Stores.push_back(DAG.getStore(Load.getValue(1), dl, Load, StackPtr,
551                                     MachinePointerInfo(), false, false, 0));
552       // Increment the pointers.
553       Offset += RegBytes;
554       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
555       StackPtr = DAG.getNode(ISD::ADD, dl, StackPtr.getValueType(), StackPtr,
556                              Increment);
557     }
558
559     // The last copy may be partial.  Do an extending load.
560     EVT MemVT = EVT::getIntegerVT(*DAG.getContext(),
561                                   8 * (LoadedBytes - Offset));
562     SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, RegVT, dl, Chain, Ptr,
563                                   LD->getPointerInfo().getWithOffset(Offset),
564                                   MemVT, LD->isVolatile(),
565                                   LD->isNonTemporal(),
566                                   MinAlign(LD->getAlignment(), Offset));
567     // Follow the load with a store to the stack slot.  Remember the store.
568     // On big-endian machines this requires a truncating store to ensure
569     // that the bits end up in the right place.
570     Stores.push_back(DAG.getTruncStore(Load.getValue(1), dl, Load, StackPtr,
571                                        MachinePointerInfo(), MemVT,
572                                        false, false, 0));
573
574     // The order of the stores doesn't matter - say it with a TokenFactor.
575     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Stores[0],
576                              Stores.size());
577
578     // Finally, perform the original load only redirected to the stack slot.
579     Load = DAG.getExtLoad(LD->getExtensionType(), VT, dl, TF, StackBase,
580                           MachinePointerInfo(), LoadedVT, false, false, 0);
581
582     // Callers expect a MERGE_VALUES node.
583     SDValue Ops[] = { Load, TF };
584     return DAG.getMergeValues(Ops, 2, dl);
585   }
586   assert(LoadedVT.isInteger() && !LoadedVT.isVector() &&
587          "Unaligned load of unsupported type.");
588
589   // Compute the new VT that is half the size of the old one.  This is an
590   // integer MVT.
591   unsigned NumBits = LoadedVT.getSizeInBits();
592   EVT NewLoadedVT;
593   NewLoadedVT = EVT::getIntegerVT(*DAG.getContext(), NumBits/2);
594   NumBits >>= 1;
595
596   unsigned Alignment = LD->getAlignment();
597   unsigned IncrementSize = NumBits / 8;
598   ISD::LoadExtType HiExtType = LD->getExtensionType();
599
600   // If the original load is NON_EXTLOAD, the hi part load must be ZEXTLOAD.
601   if (HiExtType == ISD::NON_EXTLOAD)
602     HiExtType = ISD::ZEXTLOAD;
603
604   // Load the value in two parts
605   SDValue Lo, Hi;
606   if (TLI.isLittleEndian()) {
607     Lo = DAG.getExtLoad(ISD::ZEXTLOAD, VT, dl, Chain, Ptr, LD->getPointerInfo(),
608                         NewLoadedVT, LD->isVolatile(),
609                         LD->isNonTemporal(), Alignment);
610     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr,
611                       DAG.getConstant(IncrementSize, TLI.getPointerTy()));
612     Hi = DAG.getExtLoad(HiExtType, VT, dl, Chain, Ptr,
613                         LD->getPointerInfo().getWithOffset(IncrementSize),
614                         NewLoadedVT, LD->isVolatile(),
615                         LD->isNonTemporal(), MinAlign(Alignment,IncrementSize));
616   } else {
617     Hi = DAG.getExtLoad(HiExtType, VT, dl, Chain, Ptr, LD->getPointerInfo(),
618                         NewLoadedVT, LD->isVolatile(),
619                         LD->isNonTemporal(), Alignment);
620     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr,
621                       DAG.getConstant(IncrementSize, TLI.getPointerTy()));
622     Lo = DAG.getExtLoad(ISD::ZEXTLOAD, VT, dl, Chain, Ptr,
623                         LD->getPointerInfo().getWithOffset(IncrementSize),
624                         NewLoadedVT, LD->isVolatile(),
625                         LD->isNonTemporal(), MinAlign(Alignment,IncrementSize));
626   }
627
628   // aggregate the two parts
629   SDValue ShiftAmount = DAG.getConstant(NumBits, TLI.getShiftAmountTy());
630   SDValue Result = DAG.getNode(ISD::SHL, dl, VT, Hi, ShiftAmount);
631   Result = DAG.getNode(ISD::OR, dl, VT, Result, Lo);
632
633   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo.getValue(1),
634                              Hi.getValue(1));
635
636   SDValue Ops[] = { Result, TF };
637   return DAG.getMergeValues(Ops, 2, dl);
638 }
639
640 /// PerformInsertVectorEltInMemory - Some target cannot handle a variable
641 /// insertion index for the INSERT_VECTOR_ELT instruction.  In this case, it
642 /// is necessary to spill the vector being inserted into to memory, perform
643 /// the insert there, and then read the result back.
644 SDValue SelectionDAGLegalize::
645 PerformInsertVectorEltInMemory(SDValue Vec, SDValue Val, SDValue Idx,
646                                DebugLoc dl) {
647   SDValue Tmp1 = Vec;
648   SDValue Tmp2 = Val;
649   SDValue Tmp3 = Idx;
650
651   // If the target doesn't support this, we have to spill the input vector
652   // to a temporary stack slot, update the element, then reload it.  This is
653   // badness.  We could also load the value into a vector register (either
654   // with a "move to register" or "extload into register" instruction, then
655   // permute it into place, if the idx is a constant and if the idx is
656   // supported by the target.
657   EVT VT    = Tmp1.getValueType();
658   EVT EltVT = VT.getVectorElementType();
659   EVT IdxVT = Tmp3.getValueType();
660   EVT PtrVT = TLI.getPointerTy();
661   SDValue StackPtr = DAG.CreateStackTemporary(VT);
662
663   int SPFI = cast<FrameIndexSDNode>(StackPtr.getNode())->getIndex();
664
665   // Store the vector.
666   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, Tmp1, StackPtr,
667                             MachinePointerInfo::getFixedStack(SPFI),
668                             false, false, 0);
669
670   // Truncate or zero extend offset to target pointer type.
671   unsigned CastOpc = IdxVT.bitsGT(PtrVT) ? ISD::TRUNCATE : ISD::ZERO_EXTEND;
672   Tmp3 = DAG.getNode(CastOpc, dl, PtrVT, Tmp3);
673   // Add the offset to the index.
674   unsigned EltSize = EltVT.getSizeInBits()/8;
675   Tmp3 = DAG.getNode(ISD::MUL, dl, IdxVT, Tmp3,DAG.getConstant(EltSize, IdxVT));
676   SDValue StackPtr2 = DAG.getNode(ISD::ADD, dl, IdxVT, Tmp3, StackPtr);
677   // Store the scalar value.
678   Ch = DAG.getTruncStore(Ch, dl, Tmp2, StackPtr2, MachinePointerInfo(), EltVT,
679                          false, false, 0);
680   // Load the updated vector.
681   return DAG.getLoad(VT, dl, Ch, StackPtr,
682                      MachinePointerInfo::getFixedStack(SPFI), false, false, 0);
683 }
684
685
686 SDValue SelectionDAGLegalize::
687 ExpandINSERT_VECTOR_ELT(SDValue Vec, SDValue Val, SDValue Idx, DebugLoc dl) {
688   if (ConstantSDNode *InsertPos = dyn_cast<ConstantSDNode>(Idx)) {
689     // SCALAR_TO_VECTOR requires that the type of the value being inserted
690     // match the element type of the vector being created, except for
691     // integers in which case the inserted value can be over width.
692     EVT EltVT = Vec.getValueType().getVectorElementType();
693     if (Val.getValueType() == EltVT ||
694         (EltVT.isInteger() && Val.getValueType().bitsGE(EltVT))) {
695       SDValue ScVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
696                                   Vec.getValueType(), Val);
697
698       unsigned NumElts = Vec.getValueType().getVectorNumElements();
699       // We generate a shuffle of InVec and ScVec, so the shuffle mask
700       // should be 0,1,2,3,4,5... with the appropriate element replaced with
701       // elt 0 of the RHS.
702       SmallVector<int, 8> ShufOps;
703       for (unsigned i = 0; i != NumElts; ++i)
704         ShufOps.push_back(i != InsertPos->getZExtValue() ? i : NumElts);
705
706       return DAG.getVectorShuffle(Vec.getValueType(), dl, Vec, ScVec,
707                                   &ShufOps[0]);
708     }
709   }
710   return PerformInsertVectorEltInMemory(Vec, Val, Idx, dl);
711 }
712
713 SDValue SelectionDAGLegalize::OptimizeFloatStore(StoreSDNode* ST) {
714   // Turn 'store float 1.0, Ptr' -> 'store int 0x12345678, Ptr'
715   // FIXME: We shouldn't do this for TargetConstantFP's.
716   // FIXME: move this to the DAG Combiner!  Note that we can't regress due
717   // to phase ordering between legalized code and the dag combiner.  This
718   // probably means that we need to integrate dag combiner and legalizer
719   // together.
720   // We generally can't do this one for long doubles.
721   SDValue Tmp1 = ST->getChain();
722   SDValue Tmp2 = ST->getBasePtr();
723   SDValue Tmp3;
724   unsigned Alignment = ST->getAlignment();
725   bool isVolatile = ST->isVolatile();
726   bool isNonTemporal = ST->isNonTemporal();
727   DebugLoc dl = ST->getDebugLoc();
728   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(ST->getValue())) {
729     if (CFP->getValueType(0) == MVT::f32 &&
730         getTypeAction(MVT::i32) == Legal) {
731       Tmp3 = DAG.getConstant(CFP->getValueAPF().
732                                       bitcastToAPInt().zextOrTrunc(32),
733                               MVT::i32);
734       return DAG.getStore(Tmp1, dl, Tmp3, Tmp2, ST->getPointerInfo(),
735                           isVolatile, isNonTemporal, Alignment);
736     }
737
738     if (CFP->getValueType(0) == MVT::f64) {
739       // If this target supports 64-bit registers, do a single 64-bit store.
740       if (getTypeAction(MVT::i64) == Legal) {
741         Tmp3 = DAG.getConstant(CFP->getValueAPF().bitcastToAPInt().
742                                   zextOrTrunc(64), MVT::i64);
743         return DAG.getStore(Tmp1, dl, Tmp3, Tmp2, ST->getPointerInfo(),
744                             isVolatile, isNonTemporal, Alignment);
745       }
746
747       if (getTypeAction(MVT::i32) == Legal && !ST->isVolatile()) {
748         // Otherwise, if the target supports 32-bit registers, use 2 32-bit
749         // stores.  If the target supports neither 32- nor 64-bits, this
750         // xform is certainly not worth it.
751         const APInt &IntVal =CFP->getValueAPF().bitcastToAPInt();
752         SDValue Lo = DAG.getConstant(IntVal.trunc(32), MVT::i32);
753         SDValue Hi = DAG.getConstant(IntVal.lshr(32).trunc(32), MVT::i32);
754         if (TLI.isBigEndian()) std::swap(Lo, Hi);
755
756         Lo = DAG.getStore(Tmp1, dl, Lo, Tmp2, ST->getPointerInfo(), isVolatile,
757                           isNonTemporal, Alignment);
758         Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
759                             DAG.getIntPtrConstant(4));
760         Hi = DAG.getStore(Tmp1, dl, Hi, Tmp2,
761                           ST->getPointerInfo().getWithOffset(4),
762                           isVolatile, isNonTemporal, MinAlign(Alignment, 4U));
763
764         return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo, Hi);
765       }
766     }
767   }
768   return SDValue();
769 }
770
771 /// LegalizeOp - We know that the specified value has a legal type, and
772 /// that its operands are legal.  Now ensure that the operation itself
773 /// is legal, recursively ensuring that the operands' operations remain
774 /// legal.
775 SDValue SelectionDAGLegalize::LegalizeOp(SDValue Op) {
776   if (Op.getOpcode() == ISD::TargetConstant) // Allow illegal target nodes.
777     return Op;
778
779   SDNode *Node = Op.getNode();
780   DebugLoc dl = Node->getDebugLoc();
781
782   for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
783     assert(getTypeAction(Node->getValueType(i)) == Legal &&
784            "Unexpected illegal type!");
785
786   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i)
787     assert((isTypeLegal(Node->getOperand(i).getValueType()) ||
788             Node->getOperand(i).getOpcode() == ISD::TargetConstant) &&
789            "Unexpected illegal type!");
790
791   // Note that LegalizeOp may be reentered even from single-use nodes, which
792   // means that we always must cache transformed nodes.
793   DenseMap<SDValue, SDValue>::iterator I = LegalizedNodes.find(Op);
794   if (I != LegalizedNodes.end()) return I->second;
795
796   SDValue Tmp1, Tmp2, Tmp3, Tmp4;
797   SDValue Result = Op;
798   bool isCustom = false;
799
800   // Figure out the correct action; the way to query this varies by opcode
801   TargetLowering::LegalizeAction Action;
802   bool SimpleFinishLegalizing = true;
803   switch (Node->getOpcode()) {
804   case ISD::INTRINSIC_W_CHAIN:
805   case ISD::INTRINSIC_WO_CHAIN:
806   case ISD::INTRINSIC_VOID:
807   case ISD::VAARG:
808   case ISD::STACKSAVE:
809     Action = TLI.getOperationAction(Node->getOpcode(), MVT::Other);
810     break;
811   case ISD::SINT_TO_FP:
812   case ISD::UINT_TO_FP:
813   case ISD::EXTRACT_VECTOR_ELT:
814     Action = TLI.getOperationAction(Node->getOpcode(),
815                                     Node->getOperand(0).getValueType());
816     break;
817   case ISD::FP_ROUND_INREG:
818   case ISD::SIGN_EXTEND_INREG: {
819     EVT InnerType = cast<VTSDNode>(Node->getOperand(1))->getVT();
820     Action = TLI.getOperationAction(Node->getOpcode(), InnerType);
821     break;
822   }
823   case ISD::SELECT_CC:
824   case ISD::SETCC:
825   case ISD::BR_CC: {
826     unsigned CCOperand = Node->getOpcode() == ISD::SELECT_CC ? 4 :
827                          Node->getOpcode() == ISD::SETCC ? 2 : 1;
828     unsigned CompareOperand = Node->getOpcode() == ISD::BR_CC ? 2 : 0;
829     EVT OpVT = Node->getOperand(CompareOperand).getValueType();
830     ISD::CondCode CCCode =
831         cast<CondCodeSDNode>(Node->getOperand(CCOperand))->get();
832     Action = TLI.getCondCodeAction(CCCode, OpVT);
833     if (Action == TargetLowering::Legal) {
834       if (Node->getOpcode() == ISD::SELECT_CC)
835         Action = TLI.getOperationAction(Node->getOpcode(),
836                                         Node->getValueType(0));
837       else
838         Action = TLI.getOperationAction(Node->getOpcode(), OpVT);
839     }
840     break;
841   }
842   case ISD::LOAD:
843   case ISD::STORE:
844     // FIXME: Model these properly.  LOAD and STORE are complicated, and
845     // STORE expects the unlegalized operand in some cases.
846     SimpleFinishLegalizing = false;
847     break;
848   case ISD::CALLSEQ_START:
849   case ISD::CALLSEQ_END:
850     // FIXME: This shouldn't be necessary.  These nodes have special properties
851     // dealing with the recursive nature of legalization.  Removing this
852     // special case should be done as part of making LegalizeDAG non-recursive.
853     SimpleFinishLegalizing = false;
854     break;
855   case ISD::EXTRACT_ELEMENT:
856   case ISD::FLT_ROUNDS_:
857   case ISD::SADDO:
858   case ISD::SSUBO:
859   case ISD::UADDO:
860   case ISD::USUBO:
861   case ISD::SMULO:
862   case ISD::UMULO:
863   case ISD::FPOWI:
864   case ISD::MERGE_VALUES:
865   case ISD::EH_RETURN:
866   case ISD::FRAME_TO_ARGS_OFFSET:
867   case ISD::EH_SJLJ_SETJMP:
868   case ISD::EH_SJLJ_LONGJMP:
869   case ISD::EH_SJLJ_DISPATCHSETUP:
870     // These operations lie about being legal: when they claim to be legal,
871     // they should actually be expanded.
872     Action = TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0));
873     if (Action == TargetLowering::Legal)
874       Action = TargetLowering::Expand;
875     break;
876   case ISD::TRAMPOLINE:
877   case ISD::FRAMEADDR:
878   case ISD::RETURNADDR:
879     // These operations lie about being legal: when they claim to be legal,
880     // they should actually be custom-lowered.
881     Action = TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0));
882     if (Action == TargetLowering::Legal)
883       Action = TargetLowering::Custom;
884     break;
885   case ISD::BUILD_VECTOR:
886     // A weird case: legalization for BUILD_VECTOR never legalizes the
887     // operands!
888     // FIXME: This really sucks... changing it isn't semantically incorrect,
889     // but it massively pessimizes the code for floating-point BUILD_VECTORs
890     // because ConstantFP operands get legalized into constant pool loads
891     // before the BUILD_VECTOR code can see them.  It doesn't usually bite,
892     // though, because BUILD_VECTORS usually get lowered into other nodes
893     // which get legalized properly.
894     SimpleFinishLegalizing = false;
895     break;
896   default:
897     if (Node->getOpcode() >= ISD::BUILTIN_OP_END) {
898       Action = TargetLowering::Legal;
899     } else {
900       Action = TLI.getOperationAction(Node->getOpcode(), Node->getValueType(0));
901     }
902     break;
903   }
904
905   if (SimpleFinishLegalizing) {
906     SmallVector<SDValue, 8> Ops, ResultVals;
907     for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i)
908       Ops.push_back(LegalizeOp(Node->getOperand(i)));
909     switch (Node->getOpcode()) {
910     default: break;
911     case ISD::BR:
912     case ISD::BRIND:
913     case ISD::BR_JT:
914     case ISD::BR_CC:
915     case ISD::BRCOND:
916       // Branches tweak the chain to include LastCALLSEQ_END
917       Ops[0] = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ops[0],
918                             LastCALLSEQ_END);
919       Ops[0] = LegalizeOp(Ops[0]);
920       LastCALLSEQ_END = DAG.getEntryNode();
921       break;
922     case ISD::SHL:
923     case ISD::SRL:
924     case ISD::SRA:
925     case ISD::ROTL:
926     case ISD::ROTR:
927       // Legalizing shifts/rotates requires adjusting the shift amount
928       // to the appropriate width.
929       if (!Ops[1].getValueType().isVector())
930         Ops[1] = LegalizeOp(DAG.getShiftAmountOperand(Ops[1]));
931       break;
932     case ISD::SRL_PARTS:
933     case ISD::SRA_PARTS:
934     case ISD::SHL_PARTS:
935       // Legalizing shifts/rotates requires adjusting the shift amount
936       // to the appropriate width.
937       if (!Ops[2].getValueType().isVector())
938         Ops[2] = LegalizeOp(DAG.getShiftAmountOperand(Ops[2]));
939       break;
940     }
941
942     Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(), Ops.data(),
943                                             Ops.size()), 0);
944     switch (Action) {
945     case TargetLowering::Legal:
946       for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
947         ResultVals.push_back(Result.getValue(i));
948       break;
949     case TargetLowering::Custom:
950       // FIXME: The handling for custom lowering with multiple results is
951       // a complete mess.
952       Tmp1 = TLI.LowerOperation(Result, DAG);
953       if (Tmp1.getNode()) {
954         for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i) {
955           if (e == 1)
956             ResultVals.push_back(Tmp1);
957           else
958             ResultVals.push_back(Tmp1.getValue(i));
959         }
960         break;
961       }
962
963       // FALL THROUGH
964     case TargetLowering::Expand:
965       ExpandNode(Result.getNode(), ResultVals);
966       break;
967     case TargetLowering::Promote:
968       PromoteNode(Result.getNode(), ResultVals);
969       break;
970     }
971     if (!ResultVals.empty()) {
972       for (unsigned i = 0, e = ResultVals.size(); i != e; ++i) {
973         if (ResultVals[i] != SDValue(Node, i))
974           ResultVals[i] = LegalizeOp(ResultVals[i]);
975         AddLegalizedOperand(SDValue(Node, i), ResultVals[i]);
976       }
977       return ResultVals[Op.getResNo()];
978     }
979   }
980
981   switch (Node->getOpcode()) {
982   default:
983 #ifndef NDEBUG
984     dbgs() << "NODE: ";
985     Node->dump( &DAG);
986     dbgs() << "\n";
987 #endif
988     assert(0 && "Do not know how to legalize this operator!");
989
990   case ISD::BUILD_VECTOR:
991     switch (TLI.getOperationAction(ISD::BUILD_VECTOR, Node->getValueType(0))) {
992     default: assert(0 && "This action is not supported yet!");
993     case TargetLowering::Custom:
994       Tmp3 = TLI.LowerOperation(Result, DAG);
995       if (Tmp3.getNode()) {
996         Result = Tmp3;
997         break;
998       }
999       // FALLTHROUGH
1000     case TargetLowering::Expand:
1001       Result = ExpandBUILD_VECTOR(Result.getNode());
1002       break;
1003     }
1004     break;
1005   case ISD::CALLSEQ_START: {
1006     SDNode *CallEnd = FindCallEndFromCallStart(Node);
1007
1008     // Recursively Legalize all of the inputs of the call end that do not lead
1009     // to this call start.  This ensures that any libcalls that need be inserted
1010     // are inserted *before* the CALLSEQ_START.
1011     {SmallPtrSet<SDNode*, 32> NodesLeadingTo;
1012     for (unsigned i = 0, e = CallEnd->getNumOperands(); i != e; ++i)
1013       LegalizeAllNodesNotLeadingTo(CallEnd->getOperand(i).getNode(), Node,
1014                                    NodesLeadingTo);
1015     }
1016
1017     // Now that we have legalized all of the inputs (which may have inserted
1018     // libcalls), create the new CALLSEQ_START node.
1019     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1020
1021     // Merge in the last call to ensure that this call starts after the last
1022     // call ended.
1023     if (LastCALLSEQ_END.getOpcode() != ISD::EntryToken) {
1024       Tmp1 = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1025                          Tmp1, LastCALLSEQ_END);
1026       Tmp1 = LegalizeOp(Tmp1);
1027     }
1028
1029     // Do not try to legalize the target-specific arguments (#1+).
1030     if (Tmp1 != Node->getOperand(0)) {
1031       SmallVector<SDValue, 8> Ops(Node->op_begin(), Node->op_end());
1032       Ops[0] = Tmp1;
1033       Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(), &Ops[0],
1034                                               Ops.size()), Result.getResNo());
1035     }
1036
1037     // Remember that the CALLSEQ_START is legalized.
1038     AddLegalizedOperand(Op.getValue(0), Result);
1039     if (Node->getNumValues() == 2)    // If this has a flag result, remember it.
1040       AddLegalizedOperand(Op.getValue(1), Result.getValue(1));
1041
1042     // Now that the callseq_start and all of the non-call nodes above this call
1043     // sequence have been legalized, legalize the call itself.  During this
1044     // process, no libcalls can/will be inserted, guaranteeing that no calls
1045     // can overlap.
1046     assert(!IsLegalizingCall && "Inconsistent sequentialization of calls!");
1047     // Note that we are selecting this call!
1048     LastCALLSEQ_END = SDValue(CallEnd, 0);
1049     IsLegalizingCall = true;
1050
1051     // Legalize the call, starting from the CALLSEQ_END.
1052     LegalizeOp(LastCALLSEQ_END);
1053     assert(!IsLegalizingCall && "CALLSEQ_END should have cleared this!");
1054     return Result;
1055   }
1056   case ISD::CALLSEQ_END:
1057     // If the CALLSEQ_START node hasn't been legalized first, legalize it.  This
1058     // will cause this node to be legalized as well as handling libcalls right.
1059     if (LastCALLSEQ_END.getNode() != Node) {
1060       LegalizeOp(SDValue(FindCallStartFromCallEnd(Node), 0));
1061       DenseMap<SDValue, SDValue>::iterator I = LegalizedNodes.find(Op);
1062       assert(I != LegalizedNodes.end() &&
1063              "Legalizing the call start should have legalized this node!");
1064       return I->second;
1065     }
1066
1067     // Otherwise, the call start has been legalized and everything is going
1068     // according to plan.  Just legalize ourselves normally here.
1069     Tmp1 = LegalizeOp(Node->getOperand(0));  // Legalize the chain.
1070     // Do not try to legalize the target-specific arguments (#1+), except for
1071     // an optional flag input.
1072     if (Node->getOperand(Node->getNumOperands()-1).getValueType() != MVT::Flag){
1073       if (Tmp1 != Node->getOperand(0)) {
1074         SmallVector<SDValue, 8> Ops(Node->op_begin(), Node->op_end());
1075         Ops[0] = Tmp1;
1076         Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(),
1077                                                 &Ops[0], Ops.size()),
1078                          Result.getResNo());
1079       }
1080     } else {
1081       Tmp2 = LegalizeOp(Node->getOperand(Node->getNumOperands()-1));
1082       if (Tmp1 != Node->getOperand(0) ||
1083           Tmp2 != Node->getOperand(Node->getNumOperands()-1)) {
1084         SmallVector<SDValue, 8> Ops(Node->op_begin(), Node->op_end());
1085         Ops[0] = Tmp1;
1086         Ops.back() = Tmp2;
1087         Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(),
1088                                                 &Ops[0], Ops.size()),
1089                          Result.getResNo());
1090       }
1091     }
1092     assert(IsLegalizingCall && "Call sequence imbalance between start/end?");
1093     // This finishes up call legalization.
1094     IsLegalizingCall = false;
1095
1096     // If the CALLSEQ_END node has a flag, remember that we legalized it.
1097     AddLegalizedOperand(SDValue(Node, 0), Result.getValue(0));
1098     if (Node->getNumValues() == 2)
1099       AddLegalizedOperand(SDValue(Node, 1), Result.getValue(1));
1100     return Result.getValue(Op.getResNo());
1101   case ISD::LOAD: {
1102     LoadSDNode *LD = cast<LoadSDNode>(Node);
1103     Tmp1 = LegalizeOp(LD->getChain());   // Legalize the chain.
1104     Tmp2 = LegalizeOp(LD->getBasePtr()); // Legalize the base pointer.
1105
1106     ISD::LoadExtType ExtType = LD->getExtensionType();
1107     if (ExtType == ISD::NON_EXTLOAD) {
1108       EVT VT = Node->getValueType(0);
1109       Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(),
1110                                               Tmp1, Tmp2, LD->getOffset()),
1111                        Result.getResNo());
1112       Tmp3 = Result.getValue(0);
1113       Tmp4 = Result.getValue(1);
1114
1115       switch (TLI.getOperationAction(Node->getOpcode(), VT)) {
1116       default: assert(0 && "This action is not supported yet!");
1117       case TargetLowering::Legal:
1118         // If this is an unaligned load and the target doesn't support it,
1119         // expand it.
1120         if (!TLI.allowsUnalignedMemoryAccesses(LD->getMemoryVT())) {
1121           const Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
1122           unsigned ABIAlignment = TLI.getTargetData()->getABITypeAlignment(Ty);
1123           if (LD->getAlignment() < ABIAlignment){
1124             Result = ExpandUnalignedLoad(cast<LoadSDNode>(Result.getNode()),
1125                                          DAG, TLI);
1126             Tmp3 = Result.getOperand(0);
1127             Tmp4 = Result.getOperand(1);
1128             Tmp3 = LegalizeOp(Tmp3);
1129             Tmp4 = LegalizeOp(Tmp4);
1130           }
1131         }
1132         break;
1133       case TargetLowering::Custom:
1134         Tmp1 = TLI.LowerOperation(Tmp3, DAG);
1135         if (Tmp1.getNode()) {
1136           Tmp3 = LegalizeOp(Tmp1);
1137           Tmp4 = LegalizeOp(Tmp1.getValue(1));
1138         }
1139         break;
1140       case TargetLowering::Promote: {
1141         // Only promote a load of vector type to another.
1142         assert(VT.isVector() && "Cannot promote this load!");
1143         // Change base type to a different vector type.
1144         EVT NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), VT);
1145
1146         Tmp1 = DAG.getLoad(NVT, dl, Tmp1, Tmp2, LD->getPointerInfo(),
1147                            LD->isVolatile(), LD->isNonTemporal(),
1148                            LD->getAlignment());
1149         Tmp3 = LegalizeOp(DAG.getNode(ISD::BITCAST, dl, VT, Tmp1));
1150         Tmp4 = LegalizeOp(Tmp1.getValue(1));
1151         break;
1152       }
1153       }
1154       // Since loads produce two values, make sure to remember that we
1155       // legalized both of them.
1156       AddLegalizedOperand(SDValue(Node, 0), Tmp3);
1157       AddLegalizedOperand(SDValue(Node, 1), Tmp4);
1158       return Op.getResNo() ? Tmp4 : Tmp3;
1159     }
1160
1161     EVT SrcVT = LD->getMemoryVT();
1162     unsigned SrcWidth = SrcVT.getSizeInBits();
1163     unsigned Alignment = LD->getAlignment();
1164     bool isVolatile = LD->isVolatile();
1165     bool isNonTemporal = LD->isNonTemporal();
1166
1167     if (SrcWidth != SrcVT.getStoreSizeInBits() &&
1168         // Some targets pretend to have an i1 loading operation, and actually
1169         // load an i8.  This trick is correct for ZEXTLOAD because the top 7
1170         // bits are guaranteed to be zero; it helps the optimizers understand
1171         // that these bits are zero.  It is also useful for EXTLOAD, since it
1172         // tells the optimizers that those bits are undefined.  It would be
1173         // nice to have an effective generic way of getting these benefits...
1174         // Until such a way is found, don't insist on promoting i1 here.
1175         (SrcVT != MVT::i1 ||
1176          TLI.getLoadExtAction(ExtType, MVT::i1) == TargetLowering::Promote)) {
1177       // Promote to a byte-sized load if not loading an integral number of
1178       // bytes.  For example, promote EXTLOAD:i20 -> EXTLOAD:i24.
1179       unsigned NewWidth = SrcVT.getStoreSizeInBits();
1180       EVT NVT = EVT::getIntegerVT(*DAG.getContext(), NewWidth);
1181       SDValue Ch;
1182
1183       // The extra bits are guaranteed to be zero, since we stored them that
1184       // way.  A zext load from NVT thus automatically gives zext from SrcVT.
1185
1186       ISD::LoadExtType NewExtType =
1187         ExtType == ISD::ZEXTLOAD ? ISD::ZEXTLOAD : ISD::EXTLOAD;
1188
1189       Result = DAG.getExtLoad(NewExtType, Node->getValueType(0), dl,
1190                               Tmp1, Tmp2, LD->getPointerInfo(),
1191                               NVT, isVolatile, isNonTemporal, Alignment);
1192
1193       Ch = Result.getValue(1); // The chain.
1194
1195       if (ExtType == ISD::SEXTLOAD)
1196         // Having the top bits zero doesn't help when sign extending.
1197         Result = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl,
1198                              Result.getValueType(),
1199                              Result, DAG.getValueType(SrcVT));
1200       else if (ExtType == ISD::ZEXTLOAD || NVT == Result.getValueType())
1201         // All the top bits are guaranteed to be zero - inform the optimizers.
1202         Result = DAG.getNode(ISD::AssertZext, dl,
1203                              Result.getValueType(), Result,
1204                              DAG.getValueType(SrcVT));
1205
1206       Tmp1 = LegalizeOp(Result);
1207       Tmp2 = LegalizeOp(Ch);
1208     } else if (SrcWidth & (SrcWidth - 1)) {
1209       // If not loading a power-of-2 number of bits, expand as two loads.
1210       assert(!SrcVT.isVector() && "Unsupported extload!");
1211       unsigned RoundWidth = 1 << Log2_32(SrcWidth);
1212       assert(RoundWidth < SrcWidth);
1213       unsigned ExtraWidth = SrcWidth - RoundWidth;
1214       assert(ExtraWidth < RoundWidth);
1215       assert(!(RoundWidth % 8) && !(ExtraWidth % 8) &&
1216              "Load size not an integral number of bytes!");
1217       EVT RoundVT = EVT::getIntegerVT(*DAG.getContext(), RoundWidth);
1218       EVT ExtraVT = EVT::getIntegerVT(*DAG.getContext(), ExtraWidth);
1219       SDValue Lo, Hi, Ch;
1220       unsigned IncrementSize;
1221
1222       if (TLI.isLittleEndian()) {
1223         // EXTLOAD:i24 -> ZEXTLOAD:i16 | (shl EXTLOAD@+2:i8, 16)
1224         // Load the bottom RoundWidth bits.
1225         Lo = DAG.getExtLoad(ISD::ZEXTLOAD, Node->getValueType(0), dl,
1226                             Tmp1, Tmp2,
1227                             LD->getPointerInfo(), RoundVT, isVolatile,
1228                             isNonTemporal, Alignment);
1229
1230         // Load the remaining ExtraWidth bits.
1231         IncrementSize = RoundWidth / 8;
1232         Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1233                            DAG.getIntPtrConstant(IncrementSize));
1234         Hi = DAG.getExtLoad(ExtType, Node->getValueType(0), dl, Tmp1, Tmp2,
1235                             LD->getPointerInfo().getWithOffset(IncrementSize),
1236                             ExtraVT, isVolatile, isNonTemporal,
1237                             MinAlign(Alignment, IncrementSize));
1238
1239         // Build a factor node to remember that this load is independent of
1240         // the other one.
1241         Ch = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo.getValue(1),
1242                          Hi.getValue(1));
1243
1244         // Move the top bits to the right place.
1245         Hi = DAG.getNode(ISD::SHL, dl, Hi.getValueType(), Hi,
1246                          DAG.getConstant(RoundWidth, TLI.getShiftAmountTy()));
1247
1248         // Join the hi and lo parts.
1249         Result = DAG.getNode(ISD::OR, dl, Node->getValueType(0), Lo, Hi);
1250       } else {
1251         // Big endian - avoid unaligned loads.
1252         // EXTLOAD:i24 -> (shl EXTLOAD:i16, 8) | ZEXTLOAD@+2:i8
1253         // Load the top RoundWidth bits.
1254         Hi = DAG.getExtLoad(ExtType, Node->getValueType(0), dl, Tmp1, Tmp2,
1255                             LD->getPointerInfo(), RoundVT, isVolatile,
1256                             isNonTemporal, Alignment);
1257
1258         // Load the remaining ExtraWidth bits.
1259         IncrementSize = RoundWidth / 8;
1260         Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1261                            DAG.getIntPtrConstant(IncrementSize));
1262         Lo = DAG.getExtLoad(ISD::ZEXTLOAD,
1263                             Node->getValueType(0), dl, Tmp1, Tmp2,
1264                             LD->getPointerInfo().getWithOffset(IncrementSize),
1265                             ExtraVT, isVolatile, isNonTemporal,
1266                             MinAlign(Alignment, IncrementSize));
1267
1268         // Build a factor node to remember that this load is independent of
1269         // the other one.
1270         Ch = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo.getValue(1),
1271                          Hi.getValue(1));
1272
1273         // Move the top bits to the right place.
1274         Hi = DAG.getNode(ISD::SHL, dl, Hi.getValueType(), Hi,
1275                          DAG.getConstant(ExtraWidth, TLI.getShiftAmountTy()));
1276
1277         // Join the hi and lo parts.
1278         Result = DAG.getNode(ISD::OR, dl, Node->getValueType(0), Lo, Hi);
1279       }
1280
1281       Tmp1 = LegalizeOp(Result);
1282       Tmp2 = LegalizeOp(Ch);
1283     } else {
1284       switch (TLI.getLoadExtAction(ExtType, SrcVT)) {
1285       default: assert(0 && "This action is not supported yet!");
1286       case TargetLowering::Custom:
1287         isCustom = true;
1288         // FALLTHROUGH
1289       case TargetLowering::Legal:
1290         Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(),
1291                                                 Tmp1, Tmp2, LD->getOffset()),
1292                          Result.getResNo());
1293         Tmp1 = Result.getValue(0);
1294         Tmp2 = Result.getValue(1);
1295
1296         if (isCustom) {
1297           Tmp3 = TLI.LowerOperation(Result, DAG);
1298           if (Tmp3.getNode()) {
1299             Tmp1 = LegalizeOp(Tmp3);
1300             Tmp2 = LegalizeOp(Tmp3.getValue(1));
1301           }
1302         } else {
1303           // If this is an unaligned load and the target doesn't support it,
1304           // expand it.
1305           if (!TLI.allowsUnalignedMemoryAccesses(LD->getMemoryVT())) {
1306             const Type *Ty =
1307               LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
1308             unsigned ABIAlignment =
1309               TLI.getTargetData()->getABITypeAlignment(Ty);
1310             if (LD->getAlignment() < ABIAlignment){
1311               Result = ExpandUnalignedLoad(cast<LoadSDNode>(Result.getNode()),
1312                                            DAG, TLI);
1313               Tmp1 = Result.getOperand(0);
1314               Tmp2 = Result.getOperand(1);
1315               Tmp1 = LegalizeOp(Tmp1);
1316               Tmp2 = LegalizeOp(Tmp2);
1317             }
1318           }
1319         }
1320         break;
1321       case TargetLowering::Expand:
1322         if (!TLI.isLoadExtLegal(ISD::EXTLOAD, SrcVT) && isTypeLegal(SrcVT)) {
1323           SDValue Load = DAG.getLoad(SrcVT, dl, Tmp1, Tmp2,
1324                                      LD->getPointerInfo(),
1325                                      LD->isVolatile(), LD->isNonTemporal(),
1326                                      LD->getAlignment());
1327           unsigned ExtendOp;
1328           switch (ExtType) {
1329           case ISD::EXTLOAD:
1330             ExtendOp = (SrcVT.isFloatingPoint() ?
1331                         ISD::FP_EXTEND : ISD::ANY_EXTEND);
1332             break;
1333           case ISD::SEXTLOAD: ExtendOp = ISD::SIGN_EXTEND; break;
1334           case ISD::ZEXTLOAD: ExtendOp = ISD::ZERO_EXTEND; break;
1335           default: llvm_unreachable("Unexpected extend load type!");
1336           }
1337           Result = DAG.getNode(ExtendOp, dl, Node->getValueType(0), Load);
1338           Tmp1 = LegalizeOp(Result);  // Relegalize new nodes.
1339           Tmp2 = LegalizeOp(Load.getValue(1));
1340           break;
1341         }
1342         // FIXME: This does not work for vectors on most targets.  Sign- and
1343         // zero-extend operations are currently folded into extending loads,
1344         // whether they are legal or not, and then we end up here without any
1345         // support for legalizing them.
1346         assert(ExtType != ISD::EXTLOAD &&
1347                "EXTLOAD should always be supported!");
1348         // Turn the unsupported load into an EXTLOAD followed by an explicit
1349         // zero/sign extend inreg.
1350         Result = DAG.getExtLoad(ISD::EXTLOAD, Node->getValueType(0), dl,
1351                                 Tmp1, Tmp2, LD->getPointerInfo(), SrcVT,
1352                                 LD->isVolatile(), LD->isNonTemporal(),
1353                                 LD->getAlignment());
1354         SDValue ValRes;
1355         if (ExtType == ISD::SEXTLOAD)
1356           ValRes = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl,
1357                                Result.getValueType(),
1358                                Result, DAG.getValueType(SrcVT));
1359         else
1360           ValRes = DAG.getZeroExtendInReg(Result, dl, SrcVT);
1361         Tmp1 = LegalizeOp(ValRes);  // Relegalize new nodes.
1362         Tmp2 = LegalizeOp(Result.getValue(1));  // Relegalize new nodes.
1363         break;
1364       }
1365     }
1366
1367     // Since loads produce two values, make sure to remember that we legalized
1368     // both of them.
1369     AddLegalizedOperand(SDValue(Node, 0), Tmp1);
1370     AddLegalizedOperand(SDValue(Node, 1), Tmp2);
1371     return Op.getResNo() ? Tmp2 : Tmp1;
1372   }
1373   case ISD::STORE: {
1374     StoreSDNode *ST = cast<StoreSDNode>(Node);
1375     Tmp1 = LegalizeOp(ST->getChain());    // Legalize the chain.
1376     Tmp2 = LegalizeOp(ST->getBasePtr());  // Legalize the pointer.
1377     unsigned Alignment = ST->getAlignment();
1378     bool isVolatile = ST->isVolatile();
1379     bool isNonTemporal = ST->isNonTemporal();
1380
1381     if (!ST->isTruncatingStore()) {
1382       if (SDNode *OptStore = OptimizeFloatStore(ST).getNode()) {
1383         Result = SDValue(OptStore, 0);
1384         break;
1385       }
1386
1387       {
1388         Tmp3 = LegalizeOp(ST->getValue());
1389         Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(),
1390                                                 Tmp1, Tmp3, Tmp2,
1391                                                 ST->getOffset()),
1392                          Result.getResNo());
1393
1394         EVT VT = Tmp3.getValueType();
1395         switch (TLI.getOperationAction(ISD::STORE, VT)) {
1396         default: assert(0 && "This action is not supported yet!");
1397         case TargetLowering::Legal:
1398           // If this is an unaligned store and the target doesn't support it,
1399           // expand it.
1400           if (!TLI.allowsUnalignedMemoryAccesses(ST->getMemoryVT())) {
1401             const Type *Ty = ST->getMemoryVT().getTypeForEVT(*DAG.getContext());
1402             unsigned ABIAlignment= TLI.getTargetData()->getABITypeAlignment(Ty);
1403             if (ST->getAlignment() < ABIAlignment)
1404               Result = ExpandUnalignedStore(cast<StoreSDNode>(Result.getNode()),
1405                                             DAG, TLI);
1406           }
1407           break;
1408         case TargetLowering::Custom:
1409           Tmp1 = TLI.LowerOperation(Result, DAG);
1410           if (Tmp1.getNode()) Result = Tmp1;
1411           break;
1412         case TargetLowering::Promote:
1413           assert(VT.isVector() && "Unknown legal promote case!");
1414           Tmp3 = DAG.getNode(ISD::BITCAST, dl,
1415                              TLI.getTypeToPromoteTo(ISD::STORE, VT), Tmp3);
1416           Result = DAG.getStore(Tmp1, dl, Tmp3, Tmp2,
1417                                 ST->getPointerInfo(), isVolatile,
1418                                 isNonTemporal, Alignment);
1419           break;
1420         }
1421         break;
1422       }
1423     } else {
1424       Tmp3 = LegalizeOp(ST->getValue());
1425
1426       EVT StVT = ST->getMemoryVT();
1427       unsigned StWidth = StVT.getSizeInBits();
1428
1429       if (StWidth != StVT.getStoreSizeInBits()) {
1430         // Promote to a byte-sized store with upper bits zero if not
1431         // storing an integral number of bytes.  For example, promote
1432         // TRUNCSTORE:i1 X -> TRUNCSTORE:i8 (and X, 1)
1433         EVT NVT = EVT::getIntegerVT(*DAG.getContext(),
1434                                     StVT.getStoreSizeInBits());
1435         Tmp3 = DAG.getZeroExtendInReg(Tmp3, dl, StVT);
1436         Result = DAG.getTruncStore(Tmp1, dl, Tmp3, Tmp2, ST->getPointerInfo(),
1437                                    NVT, isVolatile, isNonTemporal, Alignment);
1438       } else if (StWidth & (StWidth - 1)) {
1439         // If not storing a power-of-2 number of bits, expand as two stores.
1440         assert(!StVT.isVector() && "Unsupported truncstore!");
1441         unsigned RoundWidth = 1 << Log2_32(StWidth);
1442         assert(RoundWidth < StWidth);
1443         unsigned ExtraWidth = StWidth - RoundWidth;
1444         assert(ExtraWidth < RoundWidth);
1445         assert(!(RoundWidth % 8) && !(ExtraWidth % 8) &&
1446                "Store size not an integral number of bytes!");
1447         EVT RoundVT = EVT::getIntegerVT(*DAG.getContext(), RoundWidth);
1448         EVT ExtraVT = EVT::getIntegerVT(*DAG.getContext(), ExtraWidth);
1449         SDValue Lo, Hi;
1450         unsigned IncrementSize;
1451
1452         if (TLI.isLittleEndian()) {
1453           // TRUNCSTORE:i24 X -> TRUNCSTORE:i16 X, TRUNCSTORE@+2:i8 (srl X, 16)
1454           // Store the bottom RoundWidth bits.
1455           Lo = DAG.getTruncStore(Tmp1, dl, Tmp3, Tmp2, ST->getPointerInfo(),
1456                                  RoundVT,
1457                                  isVolatile, isNonTemporal, Alignment);
1458
1459           // Store the remaining ExtraWidth bits.
1460           IncrementSize = RoundWidth / 8;
1461           Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1462                              DAG.getIntPtrConstant(IncrementSize));
1463           Hi = DAG.getNode(ISD::SRL, dl, Tmp3.getValueType(), Tmp3,
1464                            DAG.getConstant(RoundWidth, TLI.getShiftAmountTy()));
1465           Hi = DAG.getTruncStore(Tmp1, dl, Hi, Tmp2,
1466                              ST->getPointerInfo().getWithOffset(IncrementSize),
1467                                  ExtraVT, isVolatile, isNonTemporal,
1468                                  MinAlign(Alignment, IncrementSize));
1469         } else {
1470           // Big endian - avoid unaligned stores.
1471           // TRUNCSTORE:i24 X -> TRUNCSTORE:i16 (srl X, 8), TRUNCSTORE@+2:i8 X
1472           // Store the top RoundWidth bits.
1473           Hi = DAG.getNode(ISD::SRL, dl, Tmp3.getValueType(), Tmp3,
1474                            DAG.getConstant(ExtraWidth, TLI.getShiftAmountTy()));
1475           Hi = DAG.getTruncStore(Tmp1, dl, Hi, Tmp2, ST->getPointerInfo(),
1476                                  RoundVT, isVolatile, isNonTemporal, Alignment);
1477
1478           // Store the remaining ExtraWidth bits.
1479           IncrementSize = RoundWidth / 8;
1480           Tmp2 = DAG.getNode(ISD::ADD, dl, Tmp2.getValueType(), Tmp2,
1481                              DAG.getIntPtrConstant(IncrementSize));
1482           Lo = DAG.getTruncStore(Tmp1, dl, Tmp3, Tmp2,
1483                               ST->getPointerInfo().getWithOffset(IncrementSize),
1484                                  ExtraVT, isVolatile, isNonTemporal,
1485                                  MinAlign(Alignment, IncrementSize));
1486         }
1487
1488         // The order of the stores doesn't matter.
1489         Result = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Lo, Hi);
1490       } else {
1491         if (Tmp1 != ST->getChain() || Tmp3 != ST->getValue() ||
1492             Tmp2 != ST->getBasePtr())
1493           Result = SDValue(DAG.UpdateNodeOperands(Result.getNode(),
1494                                                   Tmp1, Tmp3, Tmp2,
1495                                                   ST->getOffset()),
1496                            Result.getResNo());
1497
1498         switch (TLI.getTruncStoreAction(ST->getValue().getValueType(), StVT)) {
1499         default: assert(0 && "This action is not supported yet!");
1500         case TargetLowering::Legal:
1501           // If this is an unaligned store and the target doesn't support it,
1502           // expand it.
1503           if (!TLI.allowsUnalignedMemoryAccesses(ST->getMemoryVT())) {
1504             const Type *Ty = ST->getMemoryVT().getTypeForEVT(*DAG.getContext());
1505             unsigned ABIAlignment= TLI.getTargetData()->getABITypeAlignment(Ty);
1506             if (ST->getAlignment() < ABIAlignment)
1507               Result = ExpandUnalignedStore(cast<StoreSDNode>(Result.getNode()),
1508                                             DAG, TLI);
1509           }
1510           break;
1511         case TargetLowering::Custom:
1512           Result = TLI.LowerOperation(Result, DAG);
1513           break;
1514         case Expand:
1515           // TRUNCSTORE:i16 i32 -> STORE i16
1516           assert(isTypeLegal(StVT) && "Do not know how to expand this store!");
1517           Tmp3 = DAG.getNode(ISD::TRUNCATE, dl, StVT, Tmp3);
1518           Result = DAG.getStore(Tmp1, dl, Tmp3, Tmp2, ST->getPointerInfo(),
1519                                 isVolatile, isNonTemporal, Alignment);
1520           break;
1521         }
1522       }
1523     }
1524     break;
1525   }
1526   }
1527   assert(Result.getValueType() == Op.getValueType() &&
1528          "Bad legalization!");
1529
1530   // Make sure that the generated code is itself legal.
1531   if (Result != Op)
1532     Result = LegalizeOp(Result);
1533
1534   // Note that LegalizeOp may be reentered even from single-use nodes, which
1535   // means that we always must cache transformed nodes.
1536   AddLegalizedOperand(Op, Result);
1537   return Result;
1538 }
1539
1540 SDValue SelectionDAGLegalize::ExpandExtractFromVectorThroughStack(SDValue Op) {
1541   SDValue Vec = Op.getOperand(0);
1542   SDValue Idx = Op.getOperand(1);
1543   DebugLoc dl = Op.getDebugLoc();
1544   // Store the value to a temporary stack slot, then LOAD the returned part.
1545   SDValue StackPtr = DAG.CreateStackTemporary(Vec.getValueType());
1546   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, Vec, StackPtr,
1547                             MachinePointerInfo(), false, false, 0);
1548
1549   // Add the offset to the index.
1550   unsigned EltSize =
1551       Vec.getValueType().getVectorElementType().getSizeInBits()/8;
1552   Idx = DAG.getNode(ISD::MUL, dl, Idx.getValueType(), Idx,
1553                     DAG.getConstant(EltSize, Idx.getValueType()));
1554
1555   if (Idx.getValueType().bitsGT(TLI.getPointerTy()))
1556     Idx = DAG.getNode(ISD::TRUNCATE, dl, TLI.getPointerTy(), Idx);
1557   else
1558     Idx = DAG.getNode(ISD::ZERO_EXTEND, dl, TLI.getPointerTy(), Idx);
1559
1560   StackPtr = DAG.getNode(ISD::ADD, dl, Idx.getValueType(), Idx, StackPtr);
1561
1562   if (Op.getValueType().isVector())
1563     return DAG.getLoad(Op.getValueType(), dl, Ch, StackPtr,MachinePointerInfo(),
1564                        false, false, 0);
1565   return DAG.getExtLoad(ISD::EXTLOAD, Op.getValueType(), dl, Ch, StackPtr,
1566                         MachinePointerInfo(),
1567                         Vec.getValueType().getVectorElementType(),
1568                         false, false, 0);
1569 }
1570
1571 SDValue SelectionDAGLegalize::ExpandVectorBuildThroughStack(SDNode* Node) {
1572   // We can't handle this case efficiently.  Allocate a sufficiently
1573   // aligned object on the stack, store each element into it, then load
1574   // the result as a vector.
1575   // Create the stack frame object.
1576   EVT VT = Node->getValueType(0);
1577   EVT EltVT = VT.getVectorElementType();
1578   DebugLoc dl = Node->getDebugLoc();
1579   SDValue FIPtr = DAG.CreateStackTemporary(VT);
1580   int FI = cast<FrameIndexSDNode>(FIPtr.getNode())->getIndex();
1581   MachinePointerInfo PtrInfo = MachinePointerInfo::getFixedStack(FI);
1582
1583   // Emit a store of each element to the stack slot.
1584   SmallVector<SDValue, 8> Stores;
1585   unsigned TypeByteSize = EltVT.getSizeInBits() / 8;
1586   // Store (in the right endianness) the elements to memory.
1587   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i) {
1588     // Ignore undef elements.
1589     if (Node->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1590
1591     unsigned Offset = TypeByteSize*i;
1592
1593     SDValue Idx = DAG.getConstant(Offset, FIPtr.getValueType());
1594     Idx = DAG.getNode(ISD::ADD, dl, FIPtr.getValueType(), FIPtr, Idx);
1595
1596     // If the destination vector element type is narrower than the source
1597     // element type, only store the bits necessary.
1598     if (EltVT.bitsLT(Node->getOperand(i).getValueType().getScalarType())) {
1599       Stores.push_back(DAG.getTruncStore(DAG.getEntryNode(), dl,
1600                                          Node->getOperand(i), Idx,
1601                                          PtrInfo.getWithOffset(Offset),
1602                                          EltVT, false, false, 0));
1603     } else
1604       Stores.push_back(DAG.getStore(DAG.getEntryNode(), dl,
1605                                     Node->getOperand(i), Idx,
1606                                     PtrInfo.getWithOffset(Offset),
1607                                     false, false, 0));
1608   }
1609
1610   SDValue StoreChain;
1611   if (!Stores.empty())    // Not all undef elements?
1612     StoreChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1613                              &Stores[0], Stores.size());
1614   else
1615     StoreChain = DAG.getEntryNode();
1616
1617   // Result is a load from the stack slot.
1618   return DAG.getLoad(VT, dl, StoreChain, FIPtr, PtrInfo, false, false, 0);
1619 }
1620
1621 SDValue SelectionDAGLegalize::ExpandFCOPYSIGN(SDNode* Node) {
1622   DebugLoc dl = Node->getDebugLoc();
1623   SDValue Tmp1 = Node->getOperand(0);
1624   SDValue Tmp2 = Node->getOperand(1);
1625
1626   // Get the sign bit of the RHS.  First obtain a value that has the same
1627   // sign as the sign bit, i.e. negative if and only if the sign bit is 1.
1628   SDValue SignBit;
1629   EVT FloatVT = Tmp2.getValueType();
1630   EVT IVT = EVT::getIntegerVT(*DAG.getContext(), FloatVT.getSizeInBits());
1631   if (isTypeLegal(IVT)) {
1632     // Convert to an integer with the same sign bit.
1633     SignBit = DAG.getNode(ISD::BITCAST, dl, IVT, Tmp2);
1634   } else {
1635     // Store the float to memory, then load the sign part out as an integer.
1636     MVT LoadTy = TLI.getPointerTy();
1637     // First create a temporary that is aligned for both the load and store.
1638     SDValue StackPtr = DAG.CreateStackTemporary(FloatVT, LoadTy);
1639     // Then store the float to it.
1640     SDValue Ch =
1641       DAG.getStore(DAG.getEntryNode(), dl, Tmp2, StackPtr, MachinePointerInfo(),
1642                    false, false, 0);
1643     if (TLI.isBigEndian()) {
1644       assert(FloatVT.isByteSized() && "Unsupported floating point type!");
1645       // Load out a legal integer with the same sign bit as the float.
1646       SignBit = DAG.getLoad(LoadTy, dl, Ch, StackPtr, MachinePointerInfo(),
1647                             false, false, 0);
1648     } else { // Little endian
1649       SDValue LoadPtr = StackPtr;
1650       // The float may be wider than the integer we are going to load.  Advance
1651       // the pointer so that the loaded integer will contain the sign bit.
1652       unsigned Strides = (FloatVT.getSizeInBits()-1)/LoadTy.getSizeInBits();
1653       unsigned ByteOffset = (Strides * LoadTy.getSizeInBits()) / 8;
1654       LoadPtr = DAG.getNode(ISD::ADD, dl, LoadPtr.getValueType(),
1655                             LoadPtr, DAG.getIntPtrConstant(ByteOffset));
1656       // Load a legal integer containing the sign bit.
1657       SignBit = DAG.getLoad(LoadTy, dl, Ch, LoadPtr, MachinePointerInfo(),
1658                             false, false, 0);
1659       // Move the sign bit to the top bit of the loaded integer.
1660       unsigned BitShift = LoadTy.getSizeInBits() -
1661         (FloatVT.getSizeInBits() - 8 * ByteOffset);
1662       assert(BitShift < LoadTy.getSizeInBits() && "Pointer advanced wrong?");
1663       if (BitShift)
1664         SignBit = DAG.getNode(ISD::SHL, dl, LoadTy, SignBit,
1665                               DAG.getConstant(BitShift,TLI.getShiftAmountTy()));
1666     }
1667   }
1668   // Now get the sign bit proper, by seeing whether the value is negative.
1669   SignBit = DAG.getSetCC(dl, TLI.getSetCCResultType(SignBit.getValueType()),
1670                          SignBit, DAG.getConstant(0, SignBit.getValueType()),
1671                          ISD::SETLT);
1672   // Get the absolute value of the result.
1673   SDValue AbsVal = DAG.getNode(ISD::FABS, dl, Tmp1.getValueType(), Tmp1);
1674   // Select between the nabs and abs value based on the sign bit of
1675   // the input.
1676   return DAG.getNode(ISD::SELECT, dl, AbsVal.getValueType(), SignBit,
1677                      DAG.getNode(ISD::FNEG, dl, AbsVal.getValueType(), AbsVal),
1678                      AbsVal);
1679 }
1680
1681 void SelectionDAGLegalize::ExpandDYNAMIC_STACKALLOC(SDNode* Node,
1682                                            SmallVectorImpl<SDValue> &Results) {
1683   unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
1684   assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
1685           " not tell us which reg is the stack pointer!");
1686   DebugLoc dl = Node->getDebugLoc();
1687   EVT VT = Node->getValueType(0);
1688   SDValue Tmp1 = SDValue(Node, 0);
1689   SDValue Tmp2 = SDValue(Node, 1);
1690   SDValue Tmp3 = Node->getOperand(2);
1691   SDValue Chain = Tmp1.getOperand(0);
1692
1693   // Chain the dynamic stack allocation so that it doesn't modify the stack
1694   // pointer when other instructions are using the stack.
1695   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true));
1696
1697   SDValue Size  = Tmp2.getOperand(1);
1698   SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
1699   Chain = SP.getValue(1);
1700   unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
1701   unsigned StackAlign = TM.getFrameInfo()->getStackAlignment();
1702   if (Align > StackAlign)
1703     SP = DAG.getNode(ISD::AND, dl, VT, SP,
1704                       DAG.getConstant(-(uint64_t)Align, VT));
1705   Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size);       // Value
1706   Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1);     // Output chain
1707
1708   Tmp2 = DAG.getCALLSEQ_END(Chain,  DAG.getIntPtrConstant(0, true),
1709                             DAG.getIntPtrConstant(0, true), SDValue());
1710
1711   Results.push_back(Tmp1);
1712   Results.push_back(Tmp2);
1713 }
1714
1715 /// LegalizeSetCCCondCode - Legalize a SETCC with given LHS and RHS and
1716 /// condition code CC on the current target. This routine expands SETCC with
1717 /// illegal condition code into AND / OR of multiple SETCC values.
1718 void SelectionDAGLegalize::LegalizeSetCCCondCode(EVT VT,
1719                                                  SDValue &LHS, SDValue &RHS,
1720                                                  SDValue &CC,
1721                                                  DebugLoc dl) {
1722   EVT OpVT = LHS.getValueType();
1723   ISD::CondCode CCCode = cast<CondCodeSDNode>(CC)->get();
1724   switch (TLI.getCondCodeAction(CCCode, OpVT)) {
1725   default: assert(0 && "Unknown condition code action!");
1726   case TargetLowering::Legal:
1727     // Nothing to do.
1728     break;
1729   case TargetLowering::Expand: {
1730     ISD::CondCode CC1 = ISD::SETCC_INVALID, CC2 = ISD::SETCC_INVALID;
1731     unsigned Opc = 0;
1732     switch (CCCode) {
1733     default: assert(0 && "Don't know how to expand this condition!");
1734     case ISD::SETOEQ: CC1 = ISD::SETEQ; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1735     case ISD::SETOGT: CC1 = ISD::SETGT; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1736     case ISD::SETOGE: CC1 = ISD::SETGE; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1737     case ISD::SETOLT: CC1 = ISD::SETLT; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1738     case ISD::SETOLE: CC1 = ISD::SETLE; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1739     case ISD::SETONE: CC1 = ISD::SETNE; CC2 = ISD::SETO;  Opc = ISD::AND; break;
1740     case ISD::SETUEQ: CC1 = ISD::SETEQ; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1741     case ISD::SETUGT: CC1 = ISD::SETGT; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1742     case ISD::SETUGE: CC1 = ISD::SETGE; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1743     case ISD::SETULT: CC1 = ISD::SETLT; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1744     case ISD::SETULE: CC1 = ISD::SETLE; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1745     case ISD::SETUNE: CC1 = ISD::SETNE; CC2 = ISD::SETUO; Opc = ISD::OR;  break;
1746     // FIXME: Implement more expansions.
1747     }
1748
1749     SDValue SetCC1 = DAG.getSetCC(dl, VT, LHS, RHS, CC1);
1750     SDValue SetCC2 = DAG.getSetCC(dl, VT, LHS, RHS, CC2);
1751     LHS = DAG.getNode(Opc, dl, VT, SetCC1, SetCC2);
1752     RHS = SDValue();
1753     CC  = SDValue();
1754     break;
1755   }
1756   }
1757 }
1758
1759 /// EmitStackConvert - Emit a store/load combination to the stack.  This stores
1760 /// SrcOp to a stack slot of type SlotVT, truncating it if needed.  It then does
1761 /// a load from the stack slot to DestVT, extending it if needed.
1762 /// The resultant code need not be legal.
1763 SDValue SelectionDAGLegalize::EmitStackConvert(SDValue SrcOp,
1764                                                EVT SlotVT,
1765                                                EVT DestVT,
1766                                                DebugLoc dl) {
1767   // Create the stack frame object.
1768   unsigned SrcAlign =
1769     TLI.getTargetData()->getPrefTypeAlignment(SrcOp.getValueType().
1770                                               getTypeForEVT(*DAG.getContext()));
1771   SDValue FIPtr = DAG.CreateStackTemporary(SlotVT, SrcAlign);
1772
1773   FrameIndexSDNode *StackPtrFI = cast<FrameIndexSDNode>(FIPtr);
1774   int SPFI = StackPtrFI->getIndex();
1775   MachinePointerInfo PtrInfo = MachinePointerInfo::getFixedStack(SPFI);
1776
1777   unsigned SrcSize = SrcOp.getValueType().getSizeInBits();
1778   unsigned SlotSize = SlotVT.getSizeInBits();
1779   unsigned DestSize = DestVT.getSizeInBits();
1780   const Type *DestType = DestVT.getTypeForEVT(*DAG.getContext());
1781   unsigned DestAlign = TLI.getTargetData()->getPrefTypeAlignment(DestType);
1782
1783   // Emit a store to the stack slot.  Use a truncstore if the input value is
1784   // later than DestVT.
1785   SDValue Store;
1786
1787   if (SrcSize > SlotSize)
1788     Store = DAG.getTruncStore(DAG.getEntryNode(), dl, SrcOp, FIPtr,
1789                               PtrInfo, SlotVT, false, false, SrcAlign);
1790   else {
1791     assert(SrcSize == SlotSize && "Invalid store");
1792     Store = DAG.getStore(DAG.getEntryNode(), dl, SrcOp, FIPtr,
1793                          PtrInfo, false, false, SrcAlign);
1794   }
1795
1796   // Result is a load from the stack slot.
1797   if (SlotSize == DestSize)
1798     return DAG.getLoad(DestVT, dl, Store, FIPtr, PtrInfo,
1799                        false, false, DestAlign);
1800
1801   assert(SlotSize < DestSize && "Unknown extension!");
1802   return DAG.getExtLoad(ISD::EXTLOAD, DestVT, dl, Store, FIPtr,
1803                         PtrInfo, SlotVT, false, false, DestAlign);
1804 }
1805
1806 SDValue SelectionDAGLegalize::ExpandSCALAR_TO_VECTOR(SDNode *Node) {
1807   DebugLoc dl = Node->getDebugLoc();
1808   // Create a vector sized/aligned stack slot, store the value to element #0,
1809   // then load the whole vector back out.
1810   SDValue StackPtr = DAG.CreateStackTemporary(Node->getValueType(0));
1811
1812   FrameIndexSDNode *StackPtrFI = cast<FrameIndexSDNode>(StackPtr);
1813   int SPFI = StackPtrFI->getIndex();
1814
1815   SDValue Ch = DAG.getTruncStore(DAG.getEntryNode(), dl, Node->getOperand(0),
1816                                  StackPtr,
1817                                  MachinePointerInfo::getFixedStack(SPFI),
1818                                  Node->getValueType(0).getVectorElementType(),
1819                                  false, false, 0);
1820   return DAG.getLoad(Node->getValueType(0), dl, Ch, StackPtr,
1821                      MachinePointerInfo::getFixedStack(SPFI),
1822                      false, false, 0);
1823 }
1824
1825
1826 /// ExpandBUILD_VECTOR - Expand a BUILD_VECTOR node on targets that don't
1827 /// support the operation, but do support the resultant vector type.
1828 SDValue SelectionDAGLegalize::ExpandBUILD_VECTOR(SDNode *Node) {
1829   unsigned NumElems = Node->getNumOperands();
1830   SDValue Value1, Value2;
1831   DebugLoc dl = Node->getDebugLoc();
1832   EVT VT = Node->getValueType(0);
1833   EVT OpVT = Node->getOperand(0).getValueType();
1834   EVT EltVT = VT.getVectorElementType();
1835
1836   // If the only non-undef value is the low element, turn this into a
1837   // SCALAR_TO_VECTOR node.  If this is { X, X, X, X }, determine X.
1838   bool isOnlyLowElement = true;
1839   bool MoreThanTwoValues = false;
1840   bool isConstant = true;
1841   for (unsigned i = 0; i < NumElems; ++i) {
1842     SDValue V = Node->getOperand(i);
1843     if (V.getOpcode() == ISD::UNDEF)
1844       continue;
1845     if (i > 0)
1846       isOnlyLowElement = false;
1847     if (!isa<ConstantFPSDNode>(V) && !isa<ConstantSDNode>(V))
1848       isConstant = false;
1849
1850     if (!Value1.getNode()) {
1851       Value1 = V;
1852     } else if (!Value2.getNode()) {
1853       if (V != Value1)
1854         Value2 = V;
1855     } else if (V != Value1 && V != Value2) {
1856       MoreThanTwoValues = true;
1857     }
1858   }
1859
1860   if (!Value1.getNode())
1861     return DAG.getUNDEF(VT);
1862
1863   if (isOnlyLowElement)
1864     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Node->getOperand(0));
1865
1866   // If all elements are constants, create a load from the constant pool.
1867   if (isConstant) {
1868     std::vector<Constant*> CV;
1869     for (unsigned i = 0, e = NumElems; i != e; ++i) {
1870       if (ConstantFPSDNode *V =
1871           dyn_cast<ConstantFPSDNode>(Node->getOperand(i))) {
1872         CV.push_back(const_cast<ConstantFP *>(V->getConstantFPValue()));
1873       } else if (ConstantSDNode *V =
1874                  dyn_cast<ConstantSDNode>(Node->getOperand(i))) {
1875         if (OpVT==EltVT)
1876           CV.push_back(const_cast<ConstantInt *>(V->getConstantIntValue()));
1877         else {
1878           // If OpVT and EltVT don't match, EltVT is not legal and the
1879           // element values have been promoted/truncated earlier.  Undo this;
1880           // we don't want a v16i8 to become a v16i32 for example.
1881           const ConstantInt *CI = V->getConstantIntValue();
1882           CV.push_back(ConstantInt::get(EltVT.getTypeForEVT(*DAG.getContext()),
1883                                         CI->getZExtValue()));
1884         }
1885       } else {
1886         assert(Node->getOperand(i).getOpcode() == ISD::UNDEF);
1887         const Type *OpNTy = EltVT.getTypeForEVT(*DAG.getContext());
1888         CV.push_back(UndefValue::get(OpNTy));
1889       }
1890     }
1891     Constant *CP = ConstantVector::get(CV);
1892     SDValue CPIdx = DAG.getConstantPool(CP, TLI.getPointerTy());
1893     unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
1894     return DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
1895                        MachinePointerInfo::getConstantPool(),
1896                        false, false, Alignment);
1897   }
1898
1899   if (!MoreThanTwoValues) {
1900     SmallVector<int, 8> ShuffleVec(NumElems, -1);
1901     for (unsigned i = 0; i < NumElems; ++i) {
1902       SDValue V = Node->getOperand(i);
1903       if (V.getOpcode() == ISD::UNDEF)
1904         continue;
1905       ShuffleVec[i] = V == Value1 ? 0 : NumElems;
1906     }
1907     if (TLI.isShuffleMaskLegal(ShuffleVec, Node->getValueType(0))) {
1908       // Get the splatted value into the low element of a vector register.
1909       SDValue Vec1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Value1);
1910       SDValue Vec2;
1911       if (Value2.getNode())
1912         Vec2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Value2);
1913       else
1914         Vec2 = DAG.getUNDEF(VT);
1915
1916       // Return shuffle(LowValVec, undef, <0,0,0,0>)
1917       return DAG.getVectorShuffle(VT, dl, Vec1, Vec2, ShuffleVec.data());
1918     }
1919   }
1920
1921   // Otherwise, we can't handle this case efficiently.
1922   return ExpandVectorBuildThroughStack(Node);
1923 }
1924
1925 // ExpandLibCall - Expand a node into a call to a libcall.  If the result value
1926 // does not fit into a register, return the lo part and set the hi part to the
1927 // by-reg argument.  If it does fit into a single register, return the result
1928 // and leave the Hi part unset.
1929 SDValue SelectionDAGLegalize::ExpandLibCall(RTLIB::Libcall LC, SDNode *Node,
1930                                             bool isSigned) {
1931   assert(!IsLegalizingCall && "Cannot overlap legalization of calls!");
1932   // The input chain to this libcall is the entry node of the function.
1933   // Legalizing the call will automatically add the previous call to the
1934   // dependence.
1935   SDValue InChain = DAG.getEntryNode();
1936
1937   TargetLowering::ArgListTy Args;
1938   TargetLowering::ArgListEntry Entry;
1939   for (unsigned i = 0, e = Node->getNumOperands(); i != e; ++i) {
1940     EVT ArgVT = Node->getOperand(i).getValueType();
1941     const Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
1942     Entry.Node = Node->getOperand(i); Entry.Ty = ArgTy;
1943     Entry.isSExt = isSigned;
1944     Entry.isZExt = !isSigned;
1945     Args.push_back(Entry);
1946   }
1947   SDValue Callee = DAG.getExternalSymbol(TLI.getLibcallName(LC),
1948                                          TLI.getPointerTy());
1949
1950   // Splice the libcall in wherever FindInputOutputChains tells us to.
1951   const Type *RetTy = Node->getValueType(0).getTypeForEVT(*DAG.getContext());
1952
1953   // isTailCall may be true since the callee does not reference caller stack
1954   // frame. Check if it's in the right position.
1955   bool isTailCall = isInTailCallPosition(DAG, Node, TLI);
1956   std::pair<SDValue, SDValue> CallInfo =
1957     TLI.LowerCallTo(InChain, RetTy, isSigned, !isSigned, false, false,
1958                     0, TLI.getLibcallCallingConv(LC), isTailCall,
1959                     /*isReturnValueUsed=*/true,
1960                     Callee, Args, DAG, Node->getDebugLoc());
1961
1962   if (!CallInfo.second.getNode())
1963     // It's a tailcall, return the chain (which is the DAG root).
1964     return DAG.getRoot();
1965
1966   // Legalize the call sequence, starting with the chain.  This will advance
1967   // the LastCALLSEQ_END to the legalized version of the CALLSEQ_END node that
1968   // was added by LowerCallTo (guaranteeing proper serialization of calls).
1969   LegalizeOp(CallInfo.second);
1970   return CallInfo.first;
1971 }
1972
1973 // ExpandChainLibCall - Expand a node into a call to a libcall. Similar to
1974 // ExpandLibCall except that the first operand is the in-chain.
1975 std::pair<SDValue, SDValue>
1976 SelectionDAGLegalize::ExpandChainLibCall(RTLIB::Libcall LC,
1977                                          SDNode *Node,
1978                                          bool isSigned) {
1979   assert(!IsLegalizingCall && "Cannot overlap legalization of calls!");
1980   SDValue InChain = Node->getOperand(0);
1981
1982   TargetLowering::ArgListTy Args;
1983   TargetLowering::ArgListEntry Entry;
1984   for (unsigned i = 1, e = Node->getNumOperands(); i != e; ++i) {
1985     EVT ArgVT = Node->getOperand(i).getValueType();
1986     const Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
1987     Entry.Node = Node->getOperand(i);
1988     Entry.Ty = ArgTy;
1989     Entry.isSExt = isSigned;
1990     Entry.isZExt = !isSigned;
1991     Args.push_back(Entry);
1992   }
1993   SDValue Callee = DAG.getExternalSymbol(TLI.getLibcallName(LC),
1994                                          TLI.getPointerTy());
1995
1996   // Splice the libcall in wherever FindInputOutputChains tells us to.
1997   const Type *RetTy = Node->getValueType(0).getTypeForEVT(*DAG.getContext());
1998   std::pair<SDValue, SDValue> CallInfo =
1999     TLI.LowerCallTo(InChain, RetTy, isSigned, !isSigned, false, false,
2000                     0, TLI.getLibcallCallingConv(LC), /*isTailCall=*/false,
2001                     /*isReturnValueUsed=*/true,
2002                     Callee, Args, DAG, Node->getDebugLoc());
2003
2004   // Legalize the call sequence, starting with the chain.  This will advance
2005   // the LastCALLSEQ_END to the legalized version of the CALLSEQ_END node that
2006   // was added by LowerCallTo (guaranteeing proper serialization of calls).
2007   LegalizeOp(CallInfo.second);
2008   return CallInfo;
2009 }
2010
2011 SDValue SelectionDAGLegalize::ExpandFPLibCall(SDNode* Node,
2012                                               RTLIB::Libcall Call_F32,
2013                                               RTLIB::Libcall Call_F64,
2014                                               RTLIB::Libcall Call_F80,
2015                                               RTLIB::Libcall Call_PPCF128) {
2016   RTLIB::Libcall LC;
2017   switch (Node->getValueType(0).getSimpleVT().SimpleTy) {
2018   default: assert(0 && "Unexpected request for libcall!");
2019   case MVT::f32: LC = Call_F32; break;
2020   case MVT::f64: LC = Call_F64; break;
2021   case MVT::f80: LC = Call_F80; break;
2022   case MVT::ppcf128: LC = Call_PPCF128; break;
2023   }
2024   return ExpandLibCall(LC, Node, false);
2025 }
2026
2027 SDValue SelectionDAGLegalize::ExpandIntLibCall(SDNode* Node, bool isSigned,
2028                                                RTLIB::Libcall Call_I8,
2029                                                RTLIB::Libcall Call_I16,
2030                                                RTLIB::Libcall Call_I32,
2031                                                RTLIB::Libcall Call_I64,
2032                                                RTLIB::Libcall Call_I128) {
2033   RTLIB::Libcall LC;
2034   switch (Node->getValueType(0).getSimpleVT().SimpleTy) {
2035   default: assert(0 && "Unexpected request for libcall!");
2036   case MVT::i8:   LC = Call_I8; break;
2037   case MVT::i16:  LC = Call_I16; break;
2038   case MVT::i32:  LC = Call_I32; break;
2039   case MVT::i64:  LC = Call_I64; break;
2040   case MVT::i128: LC = Call_I128; break;
2041   }
2042   return ExpandLibCall(LC, Node, isSigned);
2043 }
2044
2045 /// ExpandLegalINT_TO_FP - This function is responsible for legalizing a
2046 /// INT_TO_FP operation of the specified operand when the target requests that
2047 /// we expand it.  At this point, we know that the result and operand types are
2048 /// legal for the target.
2049 SDValue SelectionDAGLegalize::ExpandLegalINT_TO_FP(bool isSigned,
2050                                                    SDValue Op0,
2051                                                    EVT DestVT,
2052                                                    DebugLoc dl) {
2053   if (Op0.getValueType() == MVT::i32) {
2054     // simple 32-bit [signed|unsigned] integer to float/double expansion
2055
2056     // Get the stack frame index of a 8 byte buffer.
2057     SDValue StackSlot = DAG.CreateStackTemporary(MVT::f64);
2058
2059     // word offset constant for Hi/Lo address computation
2060     SDValue WordOff = DAG.getConstant(sizeof(int), TLI.getPointerTy());
2061     // set up Hi and Lo (into buffer) address based on endian
2062     SDValue Hi = StackSlot;
2063     SDValue Lo = DAG.getNode(ISD::ADD, dl,
2064                              TLI.getPointerTy(), StackSlot, WordOff);
2065     if (TLI.isLittleEndian())
2066       std::swap(Hi, Lo);
2067
2068     // if signed map to unsigned space
2069     SDValue Op0Mapped;
2070     if (isSigned) {
2071       // constant used to invert sign bit (signed to unsigned mapping)
2072       SDValue SignBit = DAG.getConstant(0x80000000u, MVT::i32);
2073       Op0Mapped = DAG.getNode(ISD::XOR, dl, MVT::i32, Op0, SignBit);
2074     } else {
2075       Op0Mapped = Op0;
2076     }
2077     // store the lo of the constructed double - based on integer input
2078     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl,
2079                                   Op0Mapped, Lo, MachinePointerInfo(),
2080                                   false, false, 0);
2081     // initial hi portion of constructed double
2082     SDValue InitialHi = DAG.getConstant(0x43300000u, MVT::i32);
2083     // store the hi of the constructed double - biased exponent
2084     SDValue Store2 = DAG.getStore(Store1, dl, InitialHi, Hi,
2085                                   MachinePointerInfo(),
2086                                   false, false, 0);
2087     // load the constructed double
2088     SDValue Load = DAG.getLoad(MVT::f64, dl, Store2, StackSlot,
2089                                MachinePointerInfo(), false, false, 0);
2090     // FP constant to bias correct the final result
2091     SDValue Bias = DAG.getConstantFP(isSigned ?
2092                                      BitsToDouble(0x4330000080000000ULL) :
2093                                      BitsToDouble(0x4330000000000000ULL),
2094                                      MVT::f64);
2095     // subtract the bias
2096     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Load, Bias);
2097     // final result
2098     SDValue Result;
2099     // handle final rounding
2100     if (DestVT == MVT::f64) {
2101       // do nothing
2102       Result = Sub;
2103     } else if (DestVT.bitsLT(MVT::f64)) {
2104       Result = DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
2105                            DAG.getIntPtrConstant(0));
2106     } else if (DestVT.bitsGT(MVT::f64)) {
2107       Result = DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
2108     }
2109     return Result;
2110   }
2111   assert(!isSigned && "Legalize cannot Expand SINT_TO_FP for i64 yet");
2112   // Code below here assumes !isSigned without checking again.
2113
2114   // Implementation of unsigned i64 to f64 following the algorithm in
2115   // __floatundidf in compiler_rt. This implementation has the advantage
2116   // of performing rounding correctly, both in the default rounding mode
2117   // and in all alternate rounding modes.
2118   // TODO: Generalize this for use with other types.
2119   if (Op0.getValueType() == MVT::i64 && DestVT == MVT::f64) {
2120     SDValue TwoP52 =
2121       DAG.getConstant(UINT64_C(0x4330000000000000), MVT::i64);
2122     SDValue TwoP84PlusTwoP52 =
2123       DAG.getConstantFP(BitsToDouble(UINT64_C(0x4530000000100000)), MVT::f64);
2124     SDValue TwoP84 =
2125       DAG.getConstant(UINT64_C(0x4530000000000000), MVT::i64);
2126
2127     SDValue Lo = DAG.getZeroExtendInReg(Op0, dl, MVT::i32);
2128     SDValue Hi = DAG.getNode(ISD::SRL, dl, MVT::i64, Op0,
2129                              DAG.getConstant(32, MVT::i64));
2130     SDValue LoOr = DAG.getNode(ISD::OR, dl, MVT::i64, Lo, TwoP52);
2131     SDValue HiOr = DAG.getNode(ISD::OR, dl, MVT::i64, Hi, TwoP84);
2132     SDValue LoFlt = DAG.getNode(ISD::BITCAST, dl, MVT::f64, LoOr);
2133     SDValue HiFlt = DAG.getNode(ISD::BITCAST, dl, MVT::f64, HiOr);
2134     SDValue HiSub = DAG.getNode(ISD::FSUB, dl, MVT::f64, HiFlt,
2135                                 TwoP84PlusTwoP52);
2136     return DAG.getNode(ISD::FADD, dl, MVT::f64, LoFlt, HiSub);
2137   }
2138
2139   // Implementation of unsigned i64 to f32.
2140   // TODO: Generalize this for use with other types.
2141   if (Op0.getValueType() == MVT::i64 && DestVT == MVT::f32) {
2142     // For unsigned conversions, convert them to signed conversions using the
2143     // algorithm from the x86_64 __floatundidf in compiler_rt.
2144     if (!isSigned) {
2145       SDValue Fast = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, Op0);
2146
2147       SDValue ShiftConst = DAG.getConstant(1, TLI.getShiftAmountTy());
2148       SDValue Shr = DAG.getNode(ISD::SRL, dl, MVT::i64, Op0, ShiftConst);
2149       SDValue AndConst = DAG.getConstant(1, MVT::i64);
2150       SDValue And = DAG.getNode(ISD::AND, dl, MVT::i64, Op0, AndConst);
2151       SDValue Or = DAG.getNode(ISD::OR, dl, MVT::i64, And, Shr);
2152
2153       SDValue SignCvt = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, Or);
2154       SDValue Slow = DAG.getNode(ISD::FADD, dl, MVT::f32, SignCvt, SignCvt);
2155
2156       // TODO: This really should be implemented using a branch rather than a
2157       // select.  We happen to get lucky and machinesink does the right
2158       // thing most of the time.  This would be a good candidate for a
2159       //pseudo-op, or, even better, for whole-function isel.
2160       SDValue SignBitTest = DAG.getSetCC(dl, TLI.getSetCCResultType(MVT::i64),
2161         Op0, DAG.getConstant(0, MVT::i64), ISD::SETLT);
2162       return DAG.getNode(ISD::SELECT, dl, MVT::f32, SignBitTest, Slow, Fast);
2163     }
2164
2165     // Otherwise, implement the fully general conversion.
2166     EVT SHVT = TLI.getShiftAmountTy();
2167
2168     SDValue And = DAG.getNode(ISD::AND, dl, MVT::i64, Op0,
2169          DAG.getConstant(UINT64_C(0xfffffffffffff800), MVT::i64));
2170     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::i64, And,
2171          DAG.getConstant(UINT64_C(0x800), MVT::i64));
2172     SDValue And2 = DAG.getNode(ISD::AND, dl, MVT::i64, Op0,
2173          DAG.getConstant(UINT64_C(0x7ff), MVT::i64));
2174     SDValue Ne = DAG.getSetCC(dl, TLI.getSetCCResultType(MVT::i64),
2175                    And2, DAG.getConstant(UINT64_C(0), MVT::i64), ISD::SETNE);
2176     SDValue Sel = DAG.getNode(ISD::SELECT, dl, MVT::i64, Ne, Or, Op0);
2177     SDValue Ge = DAG.getSetCC(dl, TLI.getSetCCResultType(MVT::i64),
2178                    Op0, DAG.getConstant(UINT64_C(0x0020000000000000), MVT::i64),
2179                    ISD::SETUGE);
2180     SDValue Sel2 = DAG.getNode(ISD::SELECT, dl, MVT::i64, Ge, Sel, Op0);
2181
2182     SDValue Sh = DAG.getNode(ISD::SRL, dl, MVT::i64, Sel2,
2183                              DAG.getConstant(32, SHVT));
2184     SDValue Trunc = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Sh);
2185     SDValue Fcvt = DAG.getNode(ISD::UINT_TO_FP, dl, MVT::f64, Trunc);
2186     SDValue TwoP32 =
2187       DAG.getConstantFP(BitsToDouble(UINT64_C(0x41f0000000000000)), MVT::f64);
2188     SDValue Fmul = DAG.getNode(ISD::FMUL, dl, MVT::f64, TwoP32, Fcvt);
2189     SDValue Lo = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Sel2);
2190     SDValue Fcvt2 = DAG.getNode(ISD::UINT_TO_FP, dl, MVT::f64, Lo);
2191     SDValue Fadd = DAG.getNode(ISD::FADD, dl, MVT::f64, Fmul, Fcvt2);
2192     return DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, Fadd,
2193                        DAG.getIntPtrConstant(0));
2194   }
2195
2196   SDValue Tmp1 = DAG.getNode(ISD::SINT_TO_FP, dl, DestVT, Op0);
2197
2198   SDValue SignSet = DAG.getSetCC(dl, TLI.getSetCCResultType(Op0.getValueType()),
2199                                  Op0, DAG.getConstant(0, Op0.getValueType()),
2200                                  ISD::SETLT);
2201   SDValue Zero = DAG.getIntPtrConstant(0), Four = DAG.getIntPtrConstant(4);
2202   SDValue CstOffset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(),
2203                                     SignSet, Four, Zero);
2204
2205   // If the sign bit of the integer is set, the large number will be treated
2206   // as a negative number.  To counteract this, the dynamic code adds an
2207   // offset depending on the data type.
2208   uint64_t FF;
2209   switch (Op0.getValueType().getSimpleVT().SimpleTy) {
2210   default: assert(0 && "Unsupported integer type!");
2211   case MVT::i8 : FF = 0x43800000ULL; break;  // 2^8  (as a float)
2212   case MVT::i16: FF = 0x47800000ULL; break;  // 2^16 (as a float)
2213   case MVT::i32: FF = 0x4F800000ULL; break;  // 2^32 (as a float)
2214   case MVT::i64: FF = 0x5F800000ULL; break;  // 2^64 (as a float)
2215   }
2216   if (TLI.isLittleEndian()) FF <<= 32;
2217   Constant *FudgeFactor = ConstantInt::get(
2218                                        Type::getInt64Ty(*DAG.getContext()), FF);
2219
2220   SDValue CPIdx = DAG.getConstantPool(FudgeFactor, TLI.getPointerTy());
2221   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
2222   CPIdx = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(), CPIdx, CstOffset);
2223   Alignment = std::min(Alignment, 4u);
2224   SDValue FudgeInReg;
2225   if (DestVT == MVT::f32)
2226     FudgeInReg = DAG.getLoad(MVT::f32, dl, DAG.getEntryNode(), CPIdx,
2227                              MachinePointerInfo::getConstantPool(),
2228                              false, false, Alignment);
2229   else {
2230     FudgeInReg =
2231       LegalizeOp(DAG.getExtLoad(ISD::EXTLOAD, DestVT, dl,
2232                                 DAG.getEntryNode(), CPIdx,
2233                                 MachinePointerInfo::getConstantPool(),
2234                                 MVT::f32, false, false, Alignment));
2235   }
2236
2237   return DAG.getNode(ISD::FADD, dl, DestVT, Tmp1, FudgeInReg);
2238 }
2239
2240 /// PromoteLegalINT_TO_FP - This function is responsible for legalizing a
2241 /// *INT_TO_FP operation of the specified operand when the target requests that
2242 /// we promote it.  At this point, we know that the result and operand types are
2243 /// legal for the target, and that there is a legal UINT_TO_FP or SINT_TO_FP
2244 /// operation that takes a larger input.
2245 SDValue SelectionDAGLegalize::PromoteLegalINT_TO_FP(SDValue LegalOp,
2246                                                     EVT DestVT,
2247                                                     bool isSigned,
2248                                                     DebugLoc dl) {
2249   // First step, figure out the appropriate *INT_TO_FP operation to use.
2250   EVT NewInTy = LegalOp.getValueType();
2251
2252   unsigned OpToUse = 0;
2253
2254   // Scan for the appropriate larger type to use.
2255   while (1) {
2256     NewInTy = (MVT::SimpleValueType)(NewInTy.getSimpleVT().SimpleTy+1);
2257     assert(NewInTy.isInteger() && "Ran out of possibilities!");
2258
2259     // If the target supports SINT_TO_FP of this type, use it.
2260     if (TLI.isOperationLegalOrCustom(ISD::SINT_TO_FP, NewInTy)) {
2261       OpToUse = ISD::SINT_TO_FP;
2262       break;
2263     }
2264     if (isSigned) continue;
2265
2266     // If the target supports UINT_TO_FP of this type, use it.
2267     if (TLI.isOperationLegalOrCustom(ISD::UINT_TO_FP, NewInTy)) {
2268       OpToUse = ISD::UINT_TO_FP;
2269       break;
2270     }
2271
2272     // Otherwise, try a larger type.
2273   }
2274
2275   // Okay, we found the operation and type to use.  Zero extend our input to the
2276   // desired type then run the operation on it.
2277   return DAG.getNode(OpToUse, dl, DestVT,
2278                      DAG.getNode(isSigned ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND,
2279                                  dl, NewInTy, LegalOp));
2280 }
2281
2282 /// PromoteLegalFP_TO_INT - This function is responsible for legalizing a
2283 /// FP_TO_*INT operation of the specified operand when the target requests that
2284 /// we promote it.  At this point, we know that the result and operand types are
2285 /// legal for the target, and that there is a legal FP_TO_UINT or FP_TO_SINT
2286 /// operation that returns a larger result.
2287 SDValue SelectionDAGLegalize::PromoteLegalFP_TO_INT(SDValue LegalOp,
2288                                                     EVT DestVT,
2289                                                     bool isSigned,
2290                                                     DebugLoc dl) {
2291   // First step, figure out the appropriate FP_TO*INT operation to use.
2292   EVT NewOutTy = DestVT;
2293
2294   unsigned OpToUse = 0;
2295
2296   // Scan for the appropriate larger type to use.
2297   while (1) {
2298     NewOutTy = (MVT::SimpleValueType)(NewOutTy.getSimpleVT().SimpleTy+1);
2299     assert(NewOutTy.isInteger() && "Ran out of possibilities!");
2300
2301     if (TLI.isOperationLegalOrCustom(ISD::FP_TO_SINT, NewOutTy)) {
2302       OpToUse = ISD::FP_TO_SINT;
2303       break;
2304     }
2305
2306     if (TLI.isOperationLegalOrCustom(ISD::FP_TO_UINT, NewOutTy)) {
2307       OpToUse = ISD::FP_TO_UINT;
2308       break;
2309     }
2310
2311     // Otherwise, try a larger type.
2312   }
2313
2314
2315   // Okay, we found the operation and type to use.
2316   SDValue Operation = DAG.getNode(OpToUse, dl, NewOutTy, LegalOp);
2317
2318   // Truncate the result of the extended FP_TO_*INT operation to the desired
2319   // size.
2320   return DAG.getNode(ISD::TRUNCATE, dl, DestVT, Operation);
2321 }
2322
2323 /// ExpandBSWAP - Open code the operations for BSWAP of the specified operation.
2324 ///
2325 SDValue SelectionDAGLegalize::ExpandBSWAP(SDValue Op, DebugLoc dl) {
2326   EVT VT = Op.getValueType();
2327   EVT SHVT = TLI.getShiftAmountTy();
2328   SDValue Tmp1, Tmp2, Tmp3, Tmp4, Tmp5, Tmp6, Tmp7, Tmp8;
2329   switch (VT.getSimpleVT().SimpleTy) {
2330   default: assert(0 && "Unhandled Expand type in BSWAP!");
2331   case MVT::i16:
2332     Tmp2 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(8, SHVT));
2333     Tmp1 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(8, SHVT));
2334     return DAG.getNode(ISD::OR, dl, VT, Tmp1, Tmp2);
2335   case MVT::i32:
2336     Tmp4 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(24, SHVT));
2337     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(8, SHVT));
2338     Tmp2 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(8, SHVT));
2339     Tmp1 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(24, SHVT));
2340     Tmp3 = DAG.getNode(ISD::AND, dl, VT, Tmp3, DAG.getConstant(0xFF0000, VT));
2341     Tmp2 = DAG.getNode(ISD::AND, dl, VT, Tmp2, DAG.getConstant(0xFF00, VT));
2342     Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp3);
2343     Tmp2 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp1);
2344     return DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp2);
2345   case MVT::i64:
2346     Tmp8 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(56, SHVT));
2347     Tmp7 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(40, SHVT));
2348     Tmp6 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(24, SHVT));
2349     Tmp5 = DAG.getNode(ISD::SHL, dl, VT, Op, DAG.getConstant(8, SHVT));
2350     Tmp4 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(8, SHVT));
2351     Tmp3 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(24, SHVT));
2352     Tmp2 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(40, SHVT));
2353     Tmp1 = DAG.getNode(ISD::SRL, dl, VT, Op, DAG.getConstant(56, SHVT));
2354     Tmp7 = DAG.getNode(ISD::AND, dl, VT, Tmp7, DAG.getConstant(255ULL<<48, VT));
2355     Tmp6 = DAG.getNode(ISD::AND, dl, VT, Tmp6, DAG.getConstant(255ULL<<40, VT));
2356     Tmp5 = DAG.getNode(ISD::AND, dl, VT, Tmp5, DAG.getConstant(255ULL<<32, VT));
2357     Tmp4 = DAG.getNode(ISD::AND, dl, VT, Tmp4, DAG.getConstant(255ULL<<24, VT));
2358     Tmp3 = DAG.getNode(ISD::AND, dl, VT, Tmp3, DAG.getConstant(255ULL<<16, VT));
2359     Tmp2 = DAG.getNode(ISD::AND, dl, VT, Tmp2, DAG.getConstant(255ULL<<8 , VT));
2360     Tmp8 = DAG.getNode(ISD::OR, dl, VT, Tmp8, Tmp7);
2361     Tmp6 = DAG.getNode(ISD::OR, dl, VT, Tmp6, Tmp5);
2362     Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp3);
2363     Tmp2 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp1);
2364     Tmp8 = DAG.getNode(ISD::OR, dl, VT, Tmp8, Tmp6);
2365     Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp2);
2366     return DAG.getNode(ISD::OR, dl, VT, Tmp8, Tmp4);
2367   }
2368 }
2369
2370 /// ExpandBitCount - Expand the specified bitcount instruction into operations.
2371 ///
2372 SDValue SelectionDAGLegalize::ExpandBitCount(unsigned Opc, SDValue Op,
2373                                              DebugLoc dl) {
2374   switch (Opc) {
2375   default: assert(0 && "Cannot expand this yet!");
2376   case ISD::CTPOP: {
2377     static const uint64_t mask[6] = {
2378       0x5555555555555555ULL, 0x3333333333333333ULL,
2379       0x0F0F0F0F0F0F0F0FULL, 0x00FF00FF00FF00FFULL,
2380       0x0000FFFF0000FFFFULL, 0x00000000FFFFFFFFULL
2381     };
2382     EVT VT = Op.getValueType();
2383     EVT ShVT = TLI.getShiftAmountTy();
2384     unsigned len = VT.getSizeInBits();
2385     for (unsigned i = 0; (1U << i) <= (len / 2); ++i) {
2386       //x = (x & mask[i][len/8]) + (x >> (1 << i) & mask[i][len/8])
2387       unsigned EltSize = VT.isVector() ?
2388         VT.getVectorElementType().getSizeInBits() : len;
2389       SDValue Tmp2 = DAG.getConstant(APInt(EltSize, mask[i]), VT);
2390       SDValue Tmp3 = DAG.getConstant(1ULL << i, ShVT);
2391       Op = DAG.getNode(ISD::ADD, dl, VT,
2392                        DAG.getNode(ISD::AND, dl, VT, Op, Tmp2),
2393                        DAG.getNode(ISD::AND, dl, VT,
2394                                    DAG.getNode(ISD::SRL, dl, VT, Op, Tmp3),
2395                                    Tmp2));
2396     }
2397     return Op;
2398   }
2399   case ISD::CTLZ: {
2400     // for now, we do this:
2401     // x = x | (x >> 1);
2402     // x = x | (x >> 2);
2403     // ...
2404     // x = x | (x >>16);
2405     // x = x | (x >>32); // for 64-bit input
2406     // return popcount(~x);
2407     //
2408     // but see also: http://www.hackersdelight.org/HDcode/nlz.cc
2409     EVT VT = Op.getValueType();
2410     EVT ShVT = TLI.getShiftAmountTy();
2411     unsigned len = VT.getSizeInBits();
2412     for (unsigned i = 0; (1U << i) <= (len / 2); ++i) {
2413       SDValue Tmp3 = DAG.getConstant(1ULL << i, ShVT);
2414       Op = DAG.getNode(ISD::OR, dl, VT, Op,
2415                        DAG.getNode(ISD::SRL, dl, VT, Op, Tmp3));
2416     }
2417     Op = DAG.getNOT(dl, Op, VT);
2418     return DAG.getNode(ISD::CTPOP, dl, VT, Op);
2419   }
2420   case ISD::CTTZ: {
2421     // for now, we use: { return popcount(~x & (x - 1)); }
2422     // unless the target has ctlz but not ctpop, in which case we use:
2423     // { return 32 - nlz(~x & (x-1)); }
2424     // see also http://www.hackersdelight.org/HDcode/ntz.cc
2425     EVT VT = Op.getValueType();
2426     SDValue Tmp3 = DAG.getNode(ISD::AND, dl, VT,
2427                                DAG.getNOT(dl, Op, VT),
2428                                DAG.getNode(ISD::SUB, dl, VT, Op,
2429                                            DAG.getConstant(1, VT)));
2430     // If ISD::CTLZ is legal and CTPOP isn't, then do that instead.
2431     if (!TLI.isOperationLegalOrCustom(ISD::CTPOP, VT) &&
2432         TLI.isOperationLegalOrCustom(ISD::CTLZ, VT))
2433       return DAG.getNode(ISD::SUB, dl, VT,
2434                          DAG.getConstant(VT.getSizeInBits(), VT),
2435                          DAG.getNode(ISD::CTLZ, dl, VT, Tmp3));
2436     return DAG.getNode(ISD::CTPOP, dl, VT, Tmp3);
2437   }
2438   }
2439 }
2440
2441 std::pair <SDValue, SDValue> SelectionDAGLegalize::ExpandAtomic(SDNode *Node) {
2442   unsigned Opc = Node->getOpcode();
2443   MVT VT = cast<AtomicSDNode>(Node)->getMemoryVT().getSimpleVT();
2444   RTLIB::Libcall LC;
2445
2446   switch (Opc) {
2447   default:
2448     llvm_unreachable("Unhandled atomic intrinsic Expand!");
2449     break;
2450   case ISD::ATOMIC_SWAP:
2451     switch (VT.SimpleTy) {
2452     default: llvm_unreachable("Unexpected value type for atomic!");
2453     case MVT::i8:  LC = RTLIB::SYNC_LOCK_TEST_AND_SET_1; break;
2454     case MVT::i16: LC = RTLIB::SYNC_LOCK_TEST_AND_SET_2; break;
2455     case MVT::i32: LC = RTLIB::SYNC_LOCK_TEST_AND_SET_4; break;
2456     case MVT::i64: LC = RTLIB::SYNC_LOCK_TEST_AND_SET_8; break;
2457     }
2458     break;
2459   case ISD::ATOMIC_CMP_SWAP:
2460     switch (VT.SimpleTy) {
2461     default: llvm_unreachable("Unexpected value type for atomic!");
2462     case MVT::i8:  LC = RTLIB::SYNC_VAL_COMPARE_AND_SWAP_1; break;
2463     case MVT::i16: LC = RTLIB::SYNC_VAL_COMPARE_AND_SWAP_2; break;
2464     case MVT::i32: LC = RTLIB::SYNC_VAL_COMPARE_AND_SWAP_4; break;
2465     case MVT::i64: LC = RTLIB::SYNC_VAL_COMPARE_AND_SWAP_8; break;
2466     }
2467     break;
2468   case ISD::ATOMIC_LOAD_ADD:
2469     switch (VT.SimpleTy) {
2470     default: llvm_unreachable("Unexpected value type for atomic!");
2471     case MVT::i8:  LC = RTLIB::SYNC_FETCH_AND_ADD_1; break;
2472     case MVT::i16: LC = RTLIB::SYNC_FETCH_AND_ADD_2; break;
2473     case MVT::i32: LC = RTLIB::SYNC_FETCH_AND_ADD_4; break;
2474     case MVT::i64: LC = RTLIB::SYNC_FETCH_AND_ADD_8; break;
2475     }
2476     break;
2477   case ISD::ATOMIC_LOAD_SUB:
2478     switch (VT.SimpleTy) {
2479     default: llvm_unreachable("Unexpected value type for atomic!");
2480     case MVT::i8:  LC = RTLIB::SYNC_FETCH_AND_SUB_1; break;
2481     case MVT::i16: LC = RTLIB::SYNC_FETCH_AND_SUB_2; break;
2482     case MVT::i32: LC = RTLIB::SYNC_FETCH_AND_SUB_4; break;
2483     case MVT::i64: LC = RTLIB::SYNC_FETCH_AND_SUB_8; break;
2484     }
2485     break;
2486   case ISD::ATOMIC_LOAD_AND:
2487     switch (VT.SimpleTy) {
2488     default: llvm_unreachable("Unexpected value type for atomic!");
2489     case MVT::i8:  LC = RTLIB::SYNC_FETCH_AND_AND_1; break;
2490     case MVT::i16: LC = RTLIB::SYNC_FETCH_AND_AND_2; break;
2491     case MVT::i32: LC = RTLIB::SYNC_FETCH_AND_AND_4; break;
2492     case MVT::i64: LC = RTLIB::SYNC_FETCH_AND_AND_8; break;
2493     }
2494     break;
2495   case ISD::ATOMIC_LOAD_OR:
2496     switch (VT.SimpleTy) {
2497     default: llvm_unreachable("Unexpected value type for atomic!");
2498     case MVT::i8:  LC = RTLIB::SYNC_FETCH_AND_OR_1; break;
2499     case MVT::i16: LC = RTLIB::SYNC_FETCH_AND_OR_2; break;
2500     case MVT::i32: LC = RTLIB::SYNC_FETCH_AND_OR_4; break;
2501     case MVT::i64: LC = RTLIB::SYNC_FETCH_AND_OR_8; break;
2502     }
2503     break;
2504   case ISD::ATOMIC_LOAD_XOR:
2505     switch (VT.SimpleTy) {
2506     default: llvm_unreachable("Unexpected value type for atomic!");
2507     case MVT::i8:  LC = RTLIB::SYNC_FETCH_AND_XOR_1; break;
2508     case MVT::i16: LC = RTLIB::SYNC_FETCH_AND_XOR_2; break;
2509     case MVT::i32: LC = RTLIB::SYNC_FETCH_AND_XOR_4; break;
2510     case MVT::i64: LC = RTLIB::SYNC_FETCH_AND_XOR_8; break;
2511     }
2512     break;
2513   case ISD::ATOMIC_LOAD_NAND:
2514     switch (VT.SimpleTy) {
2515     default: llvm_unreachable("Unexpected value type for atomic!");
2516     case MVT::i8:  LC = RTLIB::SYNC_FETCH_AND_NAND_1; break;
2517     case MVT::i16: LC = RTLIB::SYNC_FETCH_AND_NAND_2; break;
2518     case MVT::i32: LC = RTLIB::SYNC_FETCH_AND_NAND_4; break;
2519     case MVT::i64: LC = RTLIB::SYNC_FETCH_AND_NAND_8; break;
2520     }
2521     break;
2522   }
2523
2524   return ExpandChainLibCall(LC, Node, false);
2525 }
2526
2527 void SelectionDAGLegalize::ExpandNode(SDNode *Node,
2528                                       SmallVectorImpl<SDValue> &Results) {
2529   DebugLoc dl = Node->getDebugLoc();
2530   SDValue Tmp1, Tmp2, Tmp3, Tmp4;
2531   switch (Node->getOpcode()) {
2532   case ISD::CTPOP:
2533   case ISD::CTLZ:
2534   case ISD::CTTZ:
2535     Tmp1 = ExpandBitCount(Node->getOpcode(), Node->getOperand(0), dl);
2536     Results.push_back(Tmp1);
2537     break;
2538   case ISD::BSWAP:
2539     Results.push_back(ExpandBSWAP(Node->getOperand(0), dl));
2540     break;
2541   case ISD::FRAMEADDR:
2542   case ISD::RETURNADDR:
2543   case ISD::FRAME_TO_ARGS_OFFSET:
2544     Results.push_back(DAG.getConstant(0, Node->getValueType(0)));
2545     break;
2546   case ISD::FLT_ROUNDS_:
2547     Results.push_back(DAG.getConstant(1, Node->getValueType(0)));
2548     break;
2549   case ISD::EH_RETURN:
2550   case ISD::EH_LABEL:
2551   case ISD::PREFETCH:
2552   case ISD::VAEND:
2553   case ISD::EH_SJLJ_LONGJMP:
2554   case ISD::EH_SJLJ_DISPATCHSETUP:
2555     // If the target didn't expand these, there's nothing to do, so just
2556     // preserve the chain and be done.
2557     Results.push_back(Node->getOperand(0));
2558     break;
2559   case ISD::EH_SJLJ_SETJMP:
2560     // If the target didn't expand this, just return 'zero' and preserve the
2561     // chain.
2562     Results.push_back(DAG.getConstant(0, MVT::i32));
2563     Results.push_back(Node->getOperand(0));
2564     break;
2565   case ISD::MEMBARRIER: {
2566     // If the target didn't lower this, lower it to '__sync_synchronize()' call
2567     TargetLowering::ArgListTy Args;
2568     std::pair<SDValue, SDValue> CallResult =
2569       TLI.LowerCallTo(Node->getOperand(0), Type::getVoidTy(*DAG.getContext()),
2570                       false, false, false, false, 0, CallingConv::C,
2571                       /*isTailCall=*/false,
2572                       /*isReturnValueUsed=*/true,
2573                       DAG.getExternalSymbol("__sync_synchronize",
2574                                             TLI.getPointerTy()),
2575                       Args, DAG, dl);
2576     Results.push_back(CallResult.second);
2577     break;
2578   }
2579   // By default, atomic intrinsics are marked Legal and lowered. Targets
2580   // which don't support them directly, however, may want libcalls, in which
2581   // case they mark them Expand, and we get here.
2582   // FIXME: Unimplemented for now. Add libcalls.
2583   case ISD::ATOMIC_SWAP:
2584   case ISD::ATOMIC_LOAD_ADD:
2585   case ISD::ATOMIC_LOAD_SUB:
2586   case ISD::ATOMIC_LOAD_AND:
2587   case ISD::ATOMIC_LOAD_OR:
2588   case ISD::ATOMIC_LOAD_XOR:
2589   case ISD::ATOMIC_LOAD_NAND:
2590   case ISD::ATOMIC_LOAD_MIN:
2591   case ISD::ATOMIC_LOAD_MAX:
2592   case ISD::ATOMIC_LOAD_UMIN:
2593   case ISD::ATOMIC_LOAD_UMAX:
2594   case ISD::ATOMIC_CMP_SWAP: {
2595     std::pair<SDValue, SDValue> Tmp = ExpandAtomic(Node);
2596     Results.push_back(Tmp.first);
2597     Results.push_back(Tmp.second);
2598     break;
2599   }
2600   case ISD::DYNAMIC_STACKALLOC:
2601     ExpandDYNAMIC_STACKALLOC(Node, Results);
2602     break;
2603   case ISD::MERGE_VALUES:
2604     for (unsigned i = 0; i < Node->getNumValues(); i++)
2605       Results.push_back(Node->getOperand(i));
2606     break;
2607   case ISD::UNDEF: {
2608     EVT VT = Node->getValueType(0);
2609     if (VT.isInteger())
2610       Results.push_back(DAG.getConstant(0, VT));
2611     else {
2612       assert(VT.isFloatingPoint() && "Unknown value type!");
2613       Results.push_back(DAG.getConstantFP(0, VT));
2614     }
2615     break;
2616   }
2617   case ISD::TRAP: {
2618     // If this operation is not supported, lower it to 'abort()' call
2619     TargetLowering::ArgListTy Args;
2620     std::pair<SDValue, SDValue> CallResult =
2621       TLI.LowerCallTo(Node->getOperand(0), Type::getVoidTy(*DAG.getContext()),
2622                       false, false, false, false, 0, CallingConv::C,
2623                       /*isTailCall=*/false,
2624                       /*isReturnValueUsed=*/true,
2625                       DAG.getExternalSymbol("abort", TLI.getPointerTy()),
2626                       Args, DAG, dl);
2627     Results.push_back(CallResult.second);
2628     break;
2629   }
2630   case ISD::FP_ROUND:
2631   case ISD::BITCAST:
2632     Tmp1 = EmitStackConvert(Node->getOperand(0), Node->getValueType(0),
2633                             Node->getValueType(0), dl);
2634     Results.push_back(Tmp1);
2635     break;
2636   case ISD::FP_EXTEND:
2637     Tmp1 = EmitStackConvert(Node->getOperand(0),
2638                             Node->getOperand(0).getValueType(),
2639                             Node->getValueType(0), dl);
2640     Results.push_back(Tmp1);
2641     break;
2642   case ISD::SIGN_EXTEND_INREG: {
2643     // NOTE: we could fall back on load/store here too for targets without
2644     // SAR.  However, it is doubtful that any exist.
2645     EVT ExtraVT = cast<VTSDNode>(Node->getOperand(1))->getVT();
2646     EVT VT = Node->getValueType(0);
2647     EVT ShiftAmountTy = TLI.getShiftAmountTy();
2648     if (VT.isVector())
2649       ShiftAmountTy = VT;
2650     unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
2651                         ExtraVT.getScalarType().getSizeInBits();
2652     SDValue ShiftCst = DAG.getConstant(BitsDiff, ShiftAmountTy);
2653     Tmp1 = DAG.getNode(ISD::SHL, dl, Node->getValueType(0),
2654                        Node->getOperand(0), ShiftCst);
2655     Tmp1 = DAG.getNode(ISD::SRA, dl, Node->getValueType(0), Tmp1, ShiftCst);
2656     Results.push_back(Tmp1);
2657     break;
2658   }
2659   case ISD::FP_ROUND_INREG: {
2660     // The only way we can lower this is to turn it into a TRUNCSTORE,
2661     // EXTLOAD pair, targetting a temporary location (a stack slot).
2662
2663     // NOTE: there is a choice here between constantly creating new stack
2664     // slots and always reusing the same one.  We currently always create
2665     // new ones, as reuse may inhibit scheduling.
2666     EVT ExtraVT = cast<VTSDNode>(Node->getOperand(1))->getVT();
2667     Tmp1 = EmitStackConvert(Node->getOperand(0), ExtraVT,
2668                             Node->getValueType(0), dl);
2669     Results.push_back(Tmp1);
2670     break;
2671   }
2672   case ISD::SINT_TO_FP:
2673   case ISD::UINT_TO_FP:
2674     Tmp1 = ExpandLegalINT_TO_FP(Node->getOpcode() == ISD::SINT_TO_FP,
2675                                 Node->getOperand(0), Node->getValueType(0), dl);
2676     Results.push_back(Tmp1);
2677     break;
2678   case ISD::FP_TO_UINT: {
2679     SDValue True, False;
2680     EVT VT =  Node->getOperand(0).getValueType();
2681     EVT NVT = Node->getValueType(0);
2682     APFloat apf(APInt::getNullValue(VT.getSizeInBits()));
2683     APInt x = APInt::getSignBit(NVT.getSizeInBits());
2684     (void)apf.convertFromAPInt(x, false, APFloat::rmNearestTiesToEven);
2685     Tmp1 = DAG.getConstantFP(apf, VT);
2686     Tmp2 = DAG.getSetCC(dl, TLI.getSetCCResultType(VT),
2687                         Node->getOperand(0),
2688                         Tmp1, ISD::SETLT);
2689     True = DAG.getNode(ISD::FP_TO_SINT, dl, NVT, Node->getOperand(0));
2690     False = DAG.getNode(ISD::FP_TO_SINT, dl, NVT,
2691                         DAG.getNode(ISD::FSUB, dl, VT,
2692                                     Node->getOperand(0), Tmp1));
2693     False = DAG.getNode(ISD::XOR, dl, NVT, False,
2694                         DAG.getConstant(x, NVT));
2695     Tmp1 = DAG.getNode(ISD::SELECT, dl, NVT, Tmp2, True, False);
2696     Results.push_back(Tmp1);
2697     break;
2698   }
2699   case ISD::VAARG: {
2700     const Value *V = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
2701     EVT VT = Node->getValueType(0);
2702     Tmp1 = Node->getOperand(0);
2703     Tmp2 = Node->getOperand(1);
2704     unsigned Align = Node->getConstantOperandVal(3);
2705
2706     SDValue VAListLoad = DAG.getLoad(TLI.getPointerTy(), dl, Tmp1, Tmp2,
2707                                      MachinePointerInfo(V), false, false, 0);
2708     SDValue VAList = VAListLoad;
2709
2710     if (Align > TLI.getMinStackArgumentAlignment()) {
2711       assert(((Align & (Align-1)) == 0) && "Expected Align to be a power of 2");
2712
2713       VAList = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(), VAList,
2714                            DAG.getConstant(Align - 1,
2715                                            TLI.getPointerTy()));
2716
2717       VAList = DAG.getNode(ISD::AND, dl, TLI.getPointerTy(), VAList,
2718                            DAG.getConstant(-(int64_t)Align,
2719                                            TLI.getPointerTy()));
2720     }
2721
2722     // Increment the pointer, VAList, to the next vaarg
2723     Tmp3 = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(), VAList,
2724                        DAG.getConstant(TLI.getTargetData()->
2725                           getTypeAllocSize(VT.getTypeForEVT(*DAG.getContext())),
2726                                        TLI.getPointerTy()));
2727     // Store the incremented VAList to the legalized pointer
2728     Tmp3 = DAG.getStore(VAListLoad.getValue(1), dl, Tmp3, Tmp2,
2729                         MachinePointerInfo(V), false, false, 0);
2730     // Load the actual argument out of the pointer VAList
2731     Results.push_back(DAG.getLoad(VT, dl, Tmp3, VAList, MachinePointerInfo(),
2732                                   false, false, 0));
2733     Results.push_back(Results[0].getValue(1));
2734     break;
2735   }
2736   case ISD::VACOPY: {
2737     // This defaults to loading a pointer from the input and storing it to the
2738     // output, returning the chain.
2739     const Value *VD = cast<SrcValueSDNode>(Node->getOperand(3))->getValue();
2740     const Value *VS = cast<SrcValueSDNode>(Node->getOperand(4))->getValue();
2741     Tmp1 = DAG.getLoad(TLI.getPointerTy(), dl, Node->getOperand(0),
2742                        Node->getOperand(2), MachinePointerInfo(VS),
2743                        false, false, 0);
2744     Tmp1 = DAG.getStore(Tmp1.getValue(1), dl, Tmp1, Node->getOperand(1),
2745                         MachinePointerInfo(VD), false, false, 0);
2746     Results.push_back(Tmp1);
2747     break;
2748   }
2749   case ISD::EXTRACT_VECTOR_ELT:
2750     if (Node->getOperand(0).getValueType().getVectorNumElements() == 1)
2751       // This must be an access of the only element.  Return it.
2752       Tmp1 = DAG.getNode(ISD::BITCAST, dl, Node->getValueType(0),
2753                          Node->getOperand(0));
2754     else
2755       Tmp1 = ExpandExtractFromVectorThroughStack(SDValue(Node, 0));
2756     Results.push_back(Tmp1);
2757     break;
2758   case ISD::EXTRACT_SUBVECTOR:
2759     Results.push_back(ExpandExtractFromVectorThroughStack(SDValue(Node, 0)));
2760     break;
2761   case ISD::CONCAT_VECTORS: {
2762     Results.push_back(ExpandVectorBuildThroughStack(Node));
2763     break;
2764   }
2765   case ISD::SCALAR_TO_VECTOR:
2766     Results.push_back(ExpandSCALAR_TO_VECTOR(Node));
2767     break;
2768   case ISD::INSERT_VECTOR_ELT:
2769     Results.push_back(ExpandINSERT_VECTOR_ELT(Node->getOperand(0),
2770                                               Node->getOperand(1),
2771                                               Node->getOperand(2), dl));
2772     break;
2773   case ISD::VECTOR_SHUFFLE: {
2774     SmallVector<int, 8> Mask;
2775     cast<ShuffleVectorSDNode>(Node)->getMask(Mask);
2776
2777     EVT VT = Node->getValueType(0);
2778     EVT EltVT = VT.getVectorElementType();
2779     if (getTypeAction(EltVT) == Promote)
2780       EltVT = TLI.getTypeToTransformTo(*DAG.getContext(), EltVT);
2781     unsigned NumElems = VT.getVectorNumElements();
2782     SmallVector<SDValue, 8> Ops;
2783     for (unsigned i = 0; i != NumElems; ++i) {
2784       if (Mask[i] < 0) {
2785         Ops.push_back(DAG.getUNDEF(EltVT));
2786         continue;
2787       }
2788       unsigned Idx = Mask[i];
2789       if (Idx < NumElems)
2790         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
2791                                   Node->getOperand(0),
2792                                   DAG.getIntPtrConstant(Idx)));
2793       else
2794         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
2795                                   Node->getOperand(1),
2796                                   DAG.getIntPtrConstant(Idx - NumElems)));
2797     }
2798     Tmp1 = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &Ops[0], Ops.size());
2799     Results.push_back(Tmp1);
2800     break;
2801   }
2802   case ISD::EXTRACT_ELEMENT: {
2803     EVT OpTy = Node->getOperand(0).getValueType();
2804     if (cast<ConstantSDNode>(Node->getOperand(1))->getZExtValue()) {
2805       // 1 -> Hi
2806       Tmp1 = DAG.getNode(ISD::SRL, dl, OpTy, Node->getOperand(0),
2807                          DAG.getConstant(OpTy.getSizeInBits()/2,
2808                                          TLI.getShiftAmountTy()));
2809       Tmp1 = DAG.getNode(ISD::TRUNCATE, dl, Node->getValueType(0), Tmp1);
2810     } else {
2811       // 0 -> Lo
2812       Tmp1 = DAG.getNode(ISD::TRUNCATE, dl, Node->getValueType(0),
2813                          Node->getOperand(0));
2814     }
2815     Results.push_back(Tmp1);
2816     break;
2817   }
2818   case ISD::STACKSAVE:
2819     // Expand to CopyFromReg if the target set
2820     // StackPointerRegisterToSaveRestore.
2821     if (unsigned SP = TLI.getStackPointerRegisterToSaveRestore()) {
2822       Results.push_back(DAG.getCopyFromReg(Node->getOperand(0), dl, SP,
2823                                            Node->getValueType(0)));
2824       Results.push_back(Results[0].getValue(1));
2825     } else {
2826       Results.push_back(DAG.getUNDEF(Node->getValueType(0)));
2827       Results.push_back(Node->getOperand(0));
2828     }
2829     break;
2830   case ISD::STACKRESTORE:
2831     // Expand to CopyToReg if the target set
2832     // StackPointerRegisterToSaveRestore.
2833     if (unsigned SP = TLI.getStackPointerRegisterToSaveRestore()) {
2834       Results.push_back(DAG.getCopyToReg(Node->getOperand(0), dl, SP,
2835                                          Node->getOperand(1)));
2836     } else {
2837       Results.push_back(Node->getOperand(0));
2838     }
2839     break;
2840   case ISD::FCOPYSIGN:
2841     Results.push_back(ExpandFCOPYSIGN(Node));
2842     break;
2843   case ISD::FNEG:
2844     // Expand Y = FNEG(X) ->  Y = SUB -0.0, X
2845     Tmp1 = DAG.getConstantFP(-0.0, Node->getValueType(0));
2846     Tmp1 = DAG.getNode(ISD::FSUB, dl, Node->getValueType(0), Tmp1,
2847                        Node->getOperand(0));
2848     Results.push_back(Tmp1);
2849     break;
2850   case ISD::FABS: {
2851     // Expand Y = FABS(X) -> Y = (X >u 0.0) ? X : fneg(X).
2852     EVT VT = Node->getValueType(0);
2853     Tmp1 = Node->getOperand(0);
2854     Tmp2 = DAG.getConstantFP(0.0, VT);
2855     Tmp2 = DAG.getSetCC(dl, TLI.getSetCCResultType(Tmp1.getValueType()),
2856                         Tmp1, Tmp2, ISD::SETUGT);
2857     Tmp3 = DAG.getNode(ISD::FNEG, dl, VT, Tmp1);
2858     Tmp1 = DAG.getNode(ISD::SELECT, dl, VT, Tmp2, Tmp1, Tmp3);
2859     Results.push_back(Tmp1);
2860     break;
2861   }
2862   case ISD::FSQRT:
2863     Results.push_back(ExpandFPLibCall(Node, RTLIB::SQRT_F32, RTLIB::SQRT_F64,
2864                                       RTLIB::SQRT_F80, RTLIB::SQRT_PPCF128));
2865     break;
2866   case ISD::FSIN:
2867     Results.push_back(ExpandFPLibCall(Node, RTLIB::SIN_F32, RTLIB::SIN_F64,
2868                                       RTLIB::SIN_F80, RTLIB::SIN_PPCF128));
2869     break;
2870   case ISD::FCOS:
2871     Results.push_back(ExpandFPLibCall(Node, RTLIB::COS_F32, RTLIB::COS_F64,
2872                                       RTLIB::COS_F80, RTLIB::COS_PPCF128));
2873     break;
2874   case ISD::FLOG:
2875     Results.push_back(ExpandFPLibCall(Node, RTLIB::LOG_F32, RTLIB::LOG_F64,
2876                                       RTLIB::LOG_F80, RTLIB::LOG_PPCF128));
2877     break;
2878   case ISD::FLOG2:
2879     Results.push_back(ExpandFPLibCall(Node, RTLIB::LOG2_F32, RTLIB::LOG2_F64,
2880                                       RTLIB::LOG2_F80, RTLIB::LOG2_PPCF128));
2881     break;
2882   case ISD::FLOG10:
2883     Results.push_back(ExpandFPLibCall(Node, RTLIB::LOG10_F32, RTLIB::LOG10_F64,
2884                                       RTLIB::LOG10_F80, RTLIB::LOG10_PPCF128));
2885     break;
2886   case ISD::FEXP:
2887     Results.push_back(ExpandFPLibCall(Node, RTLIB::EXP_F32, RTLIB::EXP_F64,
2888                                       RTLIB::EXP_F80, RTLIB::EXP_PPCF128));
2889     break;
2890   case ISD::FEXP2:
2891     Results.push_back(ExpandFPLibCall(Node, RTLIB::EXP2_F32, RTLIB::EXP2_F64,
2892                                       RTLIB::EXP2_F80, RTLIB::EXP2_PPCF128));
2893     break;
2894   case ISD::FTRUNC:
2895     Results.push_back(ExpandFPLibCall(Node, RTLIB::TRUNC_F32, RTLIB::TRUNC_F64,
2896                                       RTLIB::TRUNC_F80, RTLIB::TRUNC_PPCF128));
2897     break;
2898   case ISD::FFLOOR:
2899     Results.push_back(ExpandFPLibCall(Node, RTLIB::FLOOR_F32, RTLIB::FLOOR_F64,
2900                                       RTLIB::FLOOR_F80, RTLIB::FLOOR_PPCF128));
2901     break;
2902   case ISD::FCEIL:
2903     Results.push_back(ExpandFPLibCall(Node, RTLIB::CEIL_F32, RTLIB::CEIL_F64,
2904                                       RTLIB::CEIL_F80, RTLIB::CEIL_PPCF128));
2905     break;
2906   case ISD::FRINT:
2907     Results.push_back(ExpandFPLibCall(Node, RTLIB::RINT_F32, RTLIB::RINT_F64,
2908                                       RTLIB::RINT_F80, RTLIB::RINT_PPCF128));
2909     break;
2910   case ISD::FNEARBYINT:
2911     Results.push_back(ExpandFPLibCall(Node, RTLIB::NEARBYINT_F32,
2912                                       RTLIB::NEARBYINT_F64,
2913                                       RTLIB::NEARBYINT_F80,
2914                                       RTLIB::NEARBYINT_PPCF128));
2915     break;
2916   case ISD::FPOWI:
2917     Results.push_back(ExpandFPLibCall(Node, RTLIB::POWI_F32, RTLIB::POWI_F64,
2918                                       RTLIB::POWI_F80, RTLIB::POWI_PPCF128));
2919     break;
2920   case ISD::FPOW:
2921     Results.push_back(ExpandFPLibCall(Node, RTLIB::POW_F32, RTLIB::POW_F64,
2922                                       RTLIB::POW_F80, RTLIB::POW_PPCF128));
2923     break;
2924   case ISD::FDIV:
2925     Results.push_back(ExpandFPLibCall(Node, RTLIB::DIV_F32, RTLIB::DIV_F64,
2926                                       RTLIB::DIV_F80, RTLIB::DIV_PPCF128));
2927     break;
2928   case ISD::FREM:
2929     Results.push_back(ExpandFPLibCall(Node, RTLIB::REM_F32, RTLIB::REM_F64,
2930                                       RTLIB::REM_F80, RTLIB::REM_PPCF128));
2931     break;
2932   case ISD::FP16_TO_FP32:
2933     Results.push_back(ExpandLibCall(RTLIB::FPEXT_F16_F32, Node, false));
2934     break;
2935   case ISD::FP32_TO_FP16:
2936     Results.push_back(ExpandLibCall(RTLIB::FPROUND_F32_F16, Node, false));
2937     break;
2938   case ISD::ConstantFP: {
2939     ConstantFPSDNode *CFP = cast<ConstantFPSDNode>(Node);
2940     // Check to see if this FP immediate is already legal.
2941     // If this is a legal constant, turn it into a TargetConstantFP node.
2942     if (TLI.isFPImmLegal(CFP->getValueAPF(), Node->getValueType(0)))
2943       Results.push_back(SDValue(Node, 0));
2944     else
2945       Results.push_back(ExpandConstantFP(CFP, true, DAG, TLI));
2946     break;
2947   }
2948   case ISD::EHSELECTION: {
2949     unsigned Reg = TLI.getExceptionSelectorRegister();
2950     assert(Reg && "Can't expand to unknown register!");
2951     Results.push_back(DAG.getCopyFromReg(Node->getOperand(1), dl, Reg,
2952                                          Node->getValueType(0)));
2953     Results.push_back(Results[0].getValue(1));
2954     break;
2955   }
2956   case ISD::EXCEPTIONADDR: {
2957     unsigned Reg = TLI.getExceptionAddressRegister();
2958     assert(Reg && "Can't expand to unknown register!");
2959     Results.push_back(DAG.getCopyFromReg(Node->getOperand(0), dl, Reg,
2960                                          Node->getValueType(0)));
2961     Results.push_back(Results[0].getValue(1));
2962     break;
2963   }
2964   case ISD::SUB: {
2965     EVT VT = Node->getValueType(0);
2966     assert(TLI.isOperationLegalOrCustom(ISD::ADD, VT) &&
2967            TLI.isOperationLegalOrCustom(ISD::XOR, VT) &&
2968            "Don't know how to expand this subtraction!");
2969     Tmp1 = DAG.getNode(ISD::XOR, dl, VT, Node->getOperand(1),
2970                DAG.getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), VT));
2971     Tmp1 = DAG.getNode(ISD::ADD, dl, VT, Tmp2, DAG.getConstant(1, VT));
2972     Results.push_back(DAG.getNode(ISD::ADD, dl, VT, Node->getOperand(0), Tmp1));
2973     break;
2974   }
2975   case ISD::UREM:
2976   case ISD::SREM: {
2977     EVT VT = Node->getValueType(0);
2978     SDVTList VTs = DAG.getVTList(VT, VT);
2979     bool isSigned = Node->getOpcode() == ISD::SREM;
2980     unsigned DivOpc = isSigned ? ISD::SDIV : ISD::UDIV;
2981     unsigned DivRemOpc = isSigned ? ISD::SDIVREM : ISD::UDIVREM;
2982     Tmp2 = Node->getOperand(0);
2983     Tmp3 = Node->getOperand(1);
2984     if (TLI.isOperationLegalOrCustom(DivRemOpc, VT)) {
2985       Tmp1 = DAG.getNode(DivRemOpc, dl, VTs, Tmp2, Tmp3).getValue(1);
2986     } else if (TLI.isOperationLegalOrCustom(DivOpc, VT)) {
2987       // X % Y -> X-X/Y*Y
2988       Tmp1 = DAG.getNode(DivOpc, dl, VT, Tmp2, Tmp3);
2989       Tmp1 = DAG.getNode(ISD::MUL, dl, VT, Tmp1, Tmp3);
2990       Tmp1 = DAG.getNode(ISD::SUB, dl, VT, Tmp2, Tmp1);
2991     } else if (isSigned) {
2992       Tmp1 = ExpandIntLibCall(Node, true,
2993                               RTLIB::SREM_I8,
2994                               RTLIB::SREM_I16, RTLIB::SREM_I32,
2995                               RTLIB::SREM_I64, RTLIB::SREM_I128);
2996     } else {
2997       Tmp1 = ExpandIntLibCall(Node, false,
2998                               RTLIB::UREM_I8,
2999                               RTLIB::UREM_I16, RTLIB::UREM_I32,
3000                               RTLIB::UREM_I64, RTLIB::UREM_I128);
3001     }
3002     Results.push_back(Tmp1);
3003     break;
3004   }
3005   case ISD::UDIV:
3006   case ISD::SDIV: {
3007     bool isSigned = Node->getOpcode() == ISD::SDIV;
3008     unsigned DivRemOpc = isSigned ? ISD::SDIVREM : ISD::UDIVREM;
3009     EVT VT = Node->getValueType(0);
3010     SDVTList VTs = DAG.getVTList(VT, VT);
3011     if (TLI.isOperationLegalOrCustom(DivRemOpc, VT))
3012       Tmp1 = DAG.getNode(DivRemOpc, dl, VTs, Node->getOperand(0),
3013                          Node->getOperand(1));
3014     else if (isSigned)
3015       Tmp1 = ExpandIntLibCall(Node, true,
3016                               RTLIB::SDIV_I8,
3017                               RTLIB::SDIV_I16, RTLIB::SDIV_I32,
3018                               RTLIB::SDIV_I64, RTLIB::SDIV_I128);
3019     else
3020       Tmp1 = ExpandIntLibCall(Node, false,
3021                               RTLIB::UDIV_I8,
3022                               RTLIB::UDIV_I16, RTLIB::UDIV_I32,
3023                               RTLIB::UDIV_I64, RTLIB::UDIV_I128);
3024     Results.push_back(Tmp1);
3025     break;
3026   }
3027   case ISD::MULHU:
3028   case ISD::MULHS: {
3029     unsigned ExpandOpcode = Node->getOpcode() == ISD::MULHU ? ISD::UMUL_LOHI :
3030                                                               ISD::SMUL_LOHI;
3031     EVT VT = Node->getValueType(0);
3032     SDVTList VTs = DAG.getVTList(VT, VT);
3033     assert(TLI.isOperationLegalOrCustom(ExpandOpcode, VT) &&
3034            "If this wasn't legal, it shouldn't have been created!");
3035     Tmp1 = DAG.getNode(ExpandOpcode, dl, VTs, Node->getOperand(0),
3036                        Node->getOperand(1));
3037     Results.push_back(Tmp1.getValue(1));
3038     break;
3039   }
3040   case ISD::MUL: {
3041     EVT VT = Node->getValueType(0);
3042     SDVTList VTs = DAG.getVTList(VT, VT);
3043     // See if multiply or divide can be lowered using two-result operations.
3044     // We just need the low half of the multiply; try both the signed
3045     // and unsigned forms. If the target supports both SMUL_LOHI and
3046     // UMUL_LOHI, form a preference by checking which forms of plain
3047     // MULH it supports.
3048     bool HasSMUL_LOHI = TLI.isOperationLegalOrCustom(ISD::SMUL_LOHI, VT);
3049     bool HasUMUL_LOHI = TLI.isOperationLegalOrCustom(ISD::UMUL_LOHI, VT);
3050     bool HasMULHS = TLI.isOperationLegalOrCustom(ISD::MULHS, VT);
3051     bool HasMULHU = TLI.isOperationLegalOrCustom(ISD::MULHU, VT);
3052     unsigned OpToUse = 0;
3053     if (HasSMUL_LOHI && !HasMULHS) {
3054       OpToUse = ISD::SMUL_LOHI;
3055     } else if (HasUMUL_LOHI && !HasMULHU) {
3056       OpToUse = ISD::UMUL_LOHI;
3057     } else if (HasSMUL_LOHI) {
3058       OpToUse = ISD::SMUL_LOHI;
3059     } else if (HasUMUL_LOHI) {
3060       OpToUse = ISD::UMUL_LOHI;
3061     }
3062     if (OpToUse) {
3063       Results.push_back(DAG.getNode(OpToUse, dl, VTs, Node->getOperand(0),
3064                                     Node->getOperand(1)));
3065       break;
3066     }
3067     Tmp1 = ExpandIntLibCall(Node, false,
3068                             RTLIB::MUL_I8,
3069                             RTLIB::MUL_I16, RTLIB::MUL_I32,
3070                             RTLIB::MUL_I64, RTLIB::MUL_I128);
3071     Results.push_back(Tmp1);
3072     break;
3073   }
3074   case ISD::SADDO:
3075   case ISD::SSUBO: {
3076     SDValue LHS = Node->getOperand(0);
3077     SDValue RHS = Node->getOperand(1);
3078     SDValue Sum = DAG.getNode(Node->getOpcode() == ISD::SADDO ?
3079                               ISD::ADD : ISD::SUB, dl, LHS.getValueType(),
3080                               LHS, RHS);
3081     Results.push_back(Sum);
3082     EVT OType = Node->getValueType(1);
3083
3084     SDValue Zero = DAG.getConstant(0, LHS.getValueType());
3085
3086     //   LHSSign -> LHS >= 0
3087     //   RHSSign -> RHS >= 0
3088     //   SumSign -> Sum >= 0
3089     //
3090     //   Add:
3091     //   Overflow -> (LHSSign == RHSSign) && (LHSSign != SumSign)
3092     //   Sub:
3093     //   Overflow -> (LHSSign != RHSSign) && (LHSSign != SumSign)
3094     //
3095     SDValue LHSSign = DAG.getSetCC(dl, OType, LHS, Zero, ISD::SETGE);
3096     SDValue RHSSign = DAG.getSetCC(dl, OType, RHS, Zero, ISD::SETGE);
3097     SDValue SignsMatch = DAG.getSetCC(dl, OType, LHSSign, RHSSign,
3098                                       Node->getOpcode() == ISD::SADDO ?
3099                                       ISD::SETEQ : ISD::SETNE);
3100
3101     SDValue SumSign = DAG.getSetCC(dl, OType, Sum, Zero, ISD::SETGE);
3102     SDValue SumSignNE = DAG.getSetCC(dl, OType, LHSSign, SumSign, ISD::SETNE);
3103
3104     SDValue Cmp = DAG.getNode(ISD::AND, dl, OType, SignsMatch, SumSignNE);
3105     Results.push_back(Cmp);
3106     break;
3107   }
3108   case ISD::UADDO:
3109   case ISD::USUBO: {
3110     SDValue LHS = Node->getOperand(0);
3111     SDValue RHS = Node->getOperand(1);
3112     SDValue Sum = DAG.getNode(Node->getOpcode() == ISD::UADDO ?
3113                               ISD::ADD : ISD::SUB, dl, LHS.getValueType(),
3114                               LHS, RHS);
3115     Results.push_back(Sum);
3116     Results.push_back(DAG.getSetCC(dl, Node->getValueType(1), Sum, LHS,
3117                                    Node->getOpcode () == ISD::UADDO ?
3118                                    ISD::SETULT : ISD::SETUGT));
3119     break;
3120   }
3121   case ISD::UMULO:
3122   case ISD::SMULO: {
3123     EVT VT = Node->getValueType(0);
3124     SDValue LHS = Node->getOperand(0);
3125     SDValue RHS = Node->getOperand(1);
3126     SDValue BottomHalf;
3127     SDValue TopHalf;
3128     static const unsigned Ops[2][3] =
3129         { { ISD::MULHU, ISD::UMUL_LOHI, ISD::ZERO_EXTEND },
3130           { ISD::MULHS, ISD::SMUL_LOHI, ISD::SIGN_EXTEND }};
3131     bool isSigned = Node->getOpcode() == ISD::SMULO;
3132     if (TLI.isOperationLegalOrCustom(Ops[isSigned][0], VT)) {
3133       BottomHalf = DAG.getNode(ISD::MUL, dl, VT, LHS, RHS);
3134       TopHalf = DAG.getNode(Ops[isSigned][0], dl, VT, LHS, RHS);
3135     } else if (TLI.isOperationLegalOrCustom(Ops[isSigned][1], VT)) {
3136       BottomHalf = DAG.getNode(Ops[isSigned][1], dl, DAG.getVTList(VT, VT), LHS,
3137                                RHS);
3138       TopHalf = BottomHalf.getValue(1);
3139     } else {
3140       // FIXME: We should be able to fall back to a libcall with an illegal
3141       // type in some cases.
3142       // Also, we can fall back to a division in some cases, but that's a big
3143       // performance hit in the general case.
3144       assert(TLI.isTypeLegal(EVT::getIntegerVT(*DAG.getContext(),
3145                                                VT.getSizeInBits() * 2)) &&
3146              "Don't know how to expand this operation yet!");
3147       EVT WideVT = EVT::getIntegerVT(*DAG.getContext(), VT.getSizeInBits() * 2);
3148       LHS = DAG.getNode(Ops[isSigned][2], dl, WideVT, LHS);
3149       RHS = DAG.getNode(Ops[isSigned][2], dl, WideVT, RHS);
3150       Tmp1 = DAG.getNode(ISD::MUL, dl, WideVT, LHS, RHS);
3151       BottomHalf = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, VT, Tmp1,
3152                                DAG.getIntPtrConstant(0));
3153       TopHalf = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, VT, Tmp1,
3154                             DAG.getIntPtrConstant(1));
3155     }
3156     if (isSigned) {
3157       Tmp1 = DAG.getConstant(VT.getSizeInBits() - 1, TLI.getShiftAmountTy());
3158       Tmp1 = DAG.getNode(ISD::SRA, dl, VT, BottomHalf, Tmp1);
3159       TopHalf = DAG.getSetCC(dl, TLI.getSetCCResultType(VT), TopHalf, Tmp1,
3160                              ISD::SETNE);
3161     } else {
3162       TopHalf = DAG.getSetCC(dl, TLI.getSetCCResultType(VT), TopHalf,
3163                              DAG.getConstant(0, VT), ISD::SETNE);
3164     }
3165     Results.push_back(BottomHalf);
3166     Results.push_back(TopHalf);
3167     break;
3168   }
3169   case ISD::BUILD_PAIR: {
3170     EVT PairTy = Node->getValueType(0);
3171     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, dl, PairTy, Node->getOperand(0));
3172     Tmp2 = DAG.getNode(ISD::ANY_EXTEND, dl, PairTy, Node->getOperand(1));
3173     Tmp2 = DAG.getNode(ISD::SHL, dl, PairTy, Tmp2,
3174                        DAG.getConstant(PairTy.getSizeInBits()/2,
3175                                        TLI.getShiftAmountTy()));
3176     Results.push_back(DAG.getNode(ISD::OR, dl, PairTy, Tmp1, Tmp2));
3177     break;
3178   }
3179   case ISD::SELECT:
3180     Tmp1 = Node->getOperand(0);
3181     Tmp2 = Node->getOperand(1);
3182     Tmp3 = Node->getOperand(2);
3183     if (Tmp1.getOpcode() == ISD::SETCC) {
3184       Tmp1 = DAG.getSelectCC(dl, Tmp1.getOperand(0), Tmp1.getOperand(1),
3185                              Tmp2, Tmp3,
3186                              cast<CondCodeSDNode>(Tmp1.getOperand(2))->get());
3187     } else {
3188       Tmp1 = DAG.getSelectCC(dl, Tmp1,
3189                              DAG.getConstant(0, Tmp1.getValueType()),
3190                              Tmp2, Tmp3, ISD::SETNE);
3191     }
3192     Results.push_back(Tmp1);
3193     break;
3194   case ISD::BR_JT: {
3195     SDValue Chain = Node->getOperand(0);
3196     SDValue Table = Node->getOperand(1);
3197     SDValue Index = Node->getOperand(2);
3198
3199     EVT PTy = TLI.getPointerTy();
3200
3201     const TargetData &TD = *TLI.getTargetData();
3202     unsigned EntrySize =
3203       DAG.getMachineFunction().getJumpTableInfo()->getEntrySize(TD);
3204
3205     Index = DAG.getNode(ISD::MUL, dl, PTy,
3206                         Index, DAG.getConstant(EntrySize, PTy));
3207     SDValue Addr = DAG.getNode(ISD::ADD, dl, PTy, Index, Table);
3208
3209     EVT MemVT = EVT::getIntegerVT(*DAG.getContext(), EntrySize * 8);
3210     SDValue LD = DAG.getExtLoad(ISD::SEXTLOAD, PTy, dl, Chain, Addr,
3211                                 MachinePointerInfo::getJumpTable(), MemVT,
3212                                 false, false, 0);
3213     Addr = LD;
3214     if (TM.getRelocationModel() == Reloc::PIC_) {
3215       // For PIC, the sequence is:
3216       // BRIND(load(Jumptable + index) + RelocBase)
3217       // RelocBase can be JumpTable, GOT or some sort of global base.
3218       Addr = DAG.getNode(ISD::ADD, dl, PTy, Addr,
3219                           TLI.getPICJumpTableRelocBase(Table, DAG));
3220     }
3221     Tmp1 = DAG.getNode(ISD::BRIND, dl, MVT::Other, LD.getValue(1), Addr);
3222     Results.push_back(Tmp1);
3223     break;
3224   }
3225   case ISD::BRCOND:
3226     // Expand brcond's setcc into its constituent parts and create a BR_CC
3227     // Node.
3228     Tmp1 = Node->getOperand(0);
3229     Tmp2 = Node->getOperand(1);
3230     if (Tmp2.getOpcode() == ISD::SETCC) {
3231       Tmp1 = DAG.getNode(ISD::BR_CC, dl, MVT::Other,
3232                          Tmp1, Tmp2.getOperand(2),
3233                          Tmp2.getOperand(0), Tmp2.getOperand(1),
3234                          Node->getOperand(2));
3235     } else {
3236       Tmp1 = DAG.getNode(ISD::BR_CC, dl, MVT::Other, Tmp1,
3237                          DAG.getCondCode(ISD::SETNE), Tmp2,
3238                          DAG.getConstant(0, Tmp2.getValueType()),
3239                          Node->getOperand(2));
3240     }
3241     Results.push_back(Tmp1);
3242     break;
3243   case ISD::SETCC: {
3244     Tmp1 = Node->getOperand(0);
3245     Tmp2 = Node->getOperand(1);
3246     Tmp3 = Node->getOperand(2);
3247     LegalizeSetCCCondCode(Node->getValueType(0), Tmp1, Tmp2, Tmp3, dl);
3248
3249     // If we expanded the SETCC into an AND/OR, return the new node
3250     if (Tmp2.getNode() == 0) {
3251       Results.push_back(Tmp1);
3252       break;
3253     }
3254
3255     // Otherwise, SETCC for the given comparison type must be completely
3256     // illegal; expand it into a SELECT_CC.
3257     EVT VT = Node->getValueType(0);
3258     Tmp1 = DAG.getNode(ISD::SELECT_CC, dl, VT, Tmp1, Tmp2,
3259                        DAG.getConstant(1, VT), DAG.getConstant(0, VT), Tmp3);
3260     Results.push_back(Tmp1);
3261     break;
3262   }
3263   case ISD::SELECT_CC: {
3264     Tmp1 = Node->getOperand(0);   // LHS
3265     Tmp2 = Node->getOperand(1);   // RHS
3266     Tmp3 = Node->getOperand(2);   // True
3267     Tmp4 = Node->getOperand(3);   // False
3268     SDValue CC = Node->getOperand(4);
3269
3270     LegalizeSetCCCondCode(TLI.getSetCCResultType(Tmp1.getValueType()),
3271                           Tmp1, Tmp2, CC, dl);
3272
3273     assert(!Tmp2.getNode() && "Can't legalize SELECT_CC with legal condition!");
3274     Tmp2 = DAG.getConstant(0, Tmp1.getValueType());
3275     CC = DAG.getCondCode(ISD::SETNE);
3276     Tmp1 = DAG.getNode(ISD::SELECT_CC, dl, Node->getValueType(0), Tmp1, Tmp2,
3277                        Tmp3, Tmp4, CC);
3278     Results.push_back(Tmp1);
3279     break;
3280   }
3281   case ISD::BR_CC: {
3282     Tmp1 = Node->getOperand(0);              // Chain
3283     Tmp2 = Node->getOperand(2);              // LHS
3284     Tmp3 = Node->getOperand(3);              // RHS
3285     Tmp4 = Node->getOperand(1);              // CC
3286
3287     LegalizeSetCCCondCode(TLI.getSetCCResultType(Tmp2.getValueType()),
3288                           Tmp2, Tmp3, Tmp4, dl);
3289     LastCALLSEQ_END = DAG.getEntryNode();
3290
3291     assert(!Tmp3.getNode() && "Can't legalize BR_CC with legal condition!");
3292     Tmp3 = DAG.getConstant(0, Tmp2.getValueType());
3293     Tmp4 = DAG.getCondCode(ISD::SETNE);
3294     Tmp1 = DAG.getNode(ISD::BR_CC, dl, Node->getValueType(0), Tmp1, Tmp4, Tmp2,
3295                        Tmp3, Node->getOperand(4));
3296     Results.push_back(Tmp1);
3297     break;
3298   }
3299   case ISD::GLOBAL_OFFSET_TABLE:
3300   case ISD::GlobalAddress:
3301   case ISD::GlobalTLSAddress:
3302   case ISD::ExternalSymbol:
3303   case ISD::ConstantPool:
3304   case ISD::JumpTable:
3305   case ISD::INTRINSIC_W_CHAIN:
3306   case ISD::INTRINSIC_WO_CHAIN:
3307   case ISD::INTRINSIC_VOID:
3308     // FIXME: Custom lowering for these operations shouldn't return null!
3309     for (unsigned i = 0, e = Node->getNumValues(); i != e; ++i)
3310       Results.push_back(SDValue(Node, i));
3311     break;
3312   }
3313 }
3314 void SelectionDAGLegalize::PromoteNode(SDNode *Node,
3315                                        SmallVectorImpl<SDValue> &Results) {
3316   EVT OVT = Node->getValueType(0);
3317   if (Node->getOpcode() == ISD::UINT_TO_FP ||
3318       Node->getOpcode() == ISD::SINT_TO_FP ||
3319       Node->getOpcode() == ISD::SETCC) {
3320     OVT = Node->getOperand(0).getValueType();
3321   }
3322   EVT NVT = TLI.getTypeToPromoteTo(Node->getOpcode(), OVT);
3323   DebugLoc dl = Node->getDebugLoc();
3324   SDValue Tmp1, Tmp2, Tmp3;
3325   switch (Node->getOpcode()) {
3326   case ISD::CTTZ:
3327   case ISD::CTLZ:
3328   case ISD::CTPOP:
3329     // Zero extend the argument.
3330     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, Node->getOperand(0));
3331     // Perform the larger operation.
3332     Tmp1 = DAG.getNode(Node->getOpcode(), dl, NVT, Tmp1);
3333     if (Node->getOpcode() == ISD::CTTZ) {
3334       //if Tmp1 == sizeinbits(NVT) then Tmp1 = sizeinbits(Old VT)
3335       Tmp2 = DAG.getSetCC(dl, TLI.getSetCCResultType(NVT),
3336                           Tmp1, DAG.getConstant(NVT.getSizeInBits(), NVT),
3337                           ISD::SETEQ);
3338       Tmp1 = DAG.getNode(ISD::SELECT, dl, NVT, Tmp2,
3339                           DAG.getConstant(OVT.getSizeInBits(), NVT), Tmp1);
3340     } else if (Node->getOpcode() == ISD::CTLZ) {
3341       // Tmp1 = Tmp1 - (sizeinbits(NVT) - sizeinbits(Old VT))
3342       Tmp1 = DAG.getNode(ISD::SUB, dl, NVT, Tmp1,
3343                           DAG.getConstant(NVT.getSizeInBits() -
3344                                           OVT.getSizeInBits(), NVT));
3345     }
3346     Results.push_back(DAG.getNode(ISD::TRUNCATE, dl, OVT, Tmp1));
3347     break;
3348   case ISD::BSWAP: {
3349     unsigned DiffBits = NVT.getSizeInBits() - OVT.getSizeInBits();
3350     Tmp1 = DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, Node->getOperand(0));
3351     Tmp1 = DAG.getNode(ISD::BSWAP, dl, NVT, Tmp1);
3352     Tmp1 = DAG.getNode(ISD::SRL, dl, NVT, Tmp1,
3353                           DAG.getConstant(DiffBits, TLI.getShiftAmountTy()));
3354     Results.push_back(Tmp1);
3355     break;
3356   }
3357   case ISD::FP_TO_UINT:
3358   case ISD::FP_TO_SINT:
3359     Tmp1 = PromoteLegalFP_TO_INT(Node->getOperand(0), Node->getValueType(0),
3360                                  Node->getOpcode() == ISD::FP_TO_SINT, dl);
3361     Results.push_back(Tmp1);
3362     break;
3363   case ISD::UINT_TO_FP:
3364   case ISD::SINT_TO_FP:
3365     Tmp1 = PromoteLegalINT_TO_FP(Node->getOperand(0), Node->getValueType(0),
3366                                  Node->getOpcode() == ISD::SINT_TO_FP, dl);
3367     Results.push_back(Tmp1);
3368     break;
3369   case ISD::AND:
3370   case ISD::OR:
3371   case ISD::XOR: {
3372     unsigned ExtOp, TruncOp;
3373     if (OVT.isVector()) {
3374       ExtOp   = ISD::BITCAST;
3375       TruncOp = ISD::BITCAST;
3376     } else {
3377       assert(OVT.isInteger() && "Cannot promote logic operation");
3378       ExtOp   = ISD::ANY_EXTEND;
3379       TruncOp = ISD::TRUNCATE;
3380     }
3381     // Promote each of the values to the new type.
3382     Tmp1 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(0));
3383     Tmp2 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(1));
3384     // Perform the larger operation, then convert back
3385     Tmp1 = DAG.getNode(Node->getOpcode(), dl, NVT, Tmp1, Tmp2);
3386     Results.push_back(DAG.getNode(TruncOp, dl, OVT, Tmp1));
3387     break;
3388   }
3389   case ISD::SELECT: {
3390     unsigned ExtOp, TruncOp;
3391     if (Node->getValueType(0).isVector()) {
3392       ExtOp   = ISD::BITCAST;
3393       TruncOp = ISD::BITCAST;
3394     } else if (Node->getValueType(0).isInteger()) {
3395       ExtOp   = ISD::ANY_EXTEND;
3396       TruncOp = ISD::TRUNCATE;
3397     } else {
3398       ExtOp   = ISD::FP_EXTEND;
3399       TruncOp = ISD::FP_ROUND;
3400     }
3401     Tmp1 = Node->getOperand(0);
3402     // Promote each of the values to the new type.
3403     Tmp2 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(1));
3404     Tmp3 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(2));
3405     // Perform the larger operation, then round down.
3406     Tmp1 = DAG.getNode(ISD::SELECT, dl, NVT, Tmp1, Tmp2, Tmp3);
3407     if (TruncOp != ISD::FP_ROUND)
3408       Tmp1 = DAG.getNode(TruncOp, dl, Node->getValueType(0), Tmp1);
3409     else
3410       Tmp1 = DAG.getNode(TruncOp, dl, Node->getValueType(0), Tmp1,
3411                          DAG.getIntPtrConstant(0));
3412     Results.push_back(Tmp1);
3413     break;
3414   }
3415   case ISD::VECTOR_SHUFFLE: {
3416     SmallVector<int, 8> Mask;
3417     cast<ShuffleVectorSDNode>(Node)->getMask(Mask);
3418
3419     // Cast the two input vectors.
3420     Tmp1 = DAG.getNode(ISD::BITCAST, dl, NVT, Node->getOperand(0));
3421     Tmp2 = DAG.getNode(ISD::BITCAST, dl, NVT, Node->getOperand(1));
3422
3423     // Convert the shuffle mask to the right # elements.
3424     Tmp1 = ShuffleWithNarrowerEltType(NVT, OVT, dl, Tmp1, Tmp2, Mask);
3425     Tmp1 = DAG.getNode(ISD::BITCAST, dl, OVT, Tmp1);
3426     Results.push_back(Tmp1);
3427     break;
3428   }
3429   case ISD::SETCC: {
3430     unsigned ExtOp = ISD::FP_EXTEND;
3431     if (NVT.isInteger()) {
3432       ISD::CondCode CCCode =
3433         cast<CondCodeSDNode>(Node->getOperand(2))->get();
3434       ExtOp = isSignedIntSetCC(CCCode) ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
3435     }
3436     Tmp1 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(0));
3437     Tmp2 = DAG.getNode(ExtOp, dl, NVT, Node->getOperand(1));
3438     Results.push_back(DAG.getNode(ISD::SETCC, dl, Node->getValueType(0),
3439                                   Tmp1, Tmp2, Node->getOperand(2)));
3440     break;
3441   }
3442   }
3443 }
3444
3445 // SelectionDAG::Legalize - This is the entry point for the file.
3446 //
3447 void SelectionDAG::Legalize(CodeGenOpt::Level OptLevel) {
3448   /// run - This is the main entry point to this class.
3449   ///
3450   SelectionDAGLegalize(*this, OptLevel).LegalizeDAG();
3451 }
3452