I don't see any point in having both eh.selector.i32 and eh.selector.i64,
[oota-llvm.git] / lib / CodeGen / SelectionDAG / FastISel.cpp
1 ///===-- FastISel.cpp - Implementation of the FastISel class --------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the implementation of the FastISel class.
11 //
12 // "Fast" instruction selection is designed to emit very poor code quickly.
13 // Also, it is not designed to be able to do much lowering, so most illegal
14 // types (e.g. i64 on 32-bit targets) and operations are not supported.  It is
15 // also not intended to be able to do much optimization, except in a few cases
16 // where doing optimizations reduces overall compile time.  For example, folding
17 // constants into immediate fields is often done, because it's cheap and it
18 // reduces the number of instructions later phases have to examine.
19 //
20 // "Fast" instruction selection is able to fail gracefully and transfer
21 // control to the SelectionDAG selector for operations that it doesn't
22 // support.  In many cases, this allows us to avoid duplicating a lot of
23 // the complicated lowering logic that SelectionDAG currently has.
24 //
25 // The intended use for "fast" instruction selection is "-O0" mode
26 // compilation, where the quality of the generated code is irrelevant when
27 // weighed against the speed at which the code can be generated.  Also,
28 // at -O0, the LLVM optimizers are not running, and this makes the
29 // compile time of codegen a much higher portion of the overall compile
30 // time.  Despite its limitations, "fast" instruction selection is able to
31 // handle enough code on its own to provide noticeable overall speedups
32 // in -O0 compiles.
33 //
34 // Basic operations are supported in a target-independent way, by reading
35 // the same instruction descriptions that the SelectionDAG selector reads,
36 // and identifying simple arithmetic operations that can be directly selected
37 // from simple operators.  More complicated operations currently require
38 // target-specific code.
39 //
40 //===----------------------------------------------------------------------===//
41
42 #include "llvm/Function.h"
43 #include "llvm/GlobalVariable.h"
44 #include "llvm/Instructions.h"
45 #include "llvm/IntrinsicInst.h"
46 #include "llvm/CodeGen/FastISel.h"
47 #include "llvm/CodeGen/MachineInstrBuilder.h"
48 #include "llvm/CodeGen/MachineModuleInfo.h"
49 #include "llvm/CodeGen/MachineRegisterInfo.h"
50 #include "llvm/CodeGen/DwarfWriter.h"
51 #include "llvm/Analysis/DebugInfo.h"
52 #include "llvm/Target/TargetData.h"
53 #include "llvm/Target/TargetInstrInfo.h"
54 #include "llvm/Target/TargetLowering.h"
55 #include "llvm/Target/TargetMachine.h"
56 #include "SelectionDAGBuild.h"
57 using namespace llvm;
58
59 unsigned FastISel::getRegForValue(Value *V) {
60   EVT RealVT = TLI.getValueType(V->getType(), /*AllowUnknown=*/true);
61   // Don't handle non-simple values in FastISel.
62   if (!RealVT.isSimple())
63     return 0;
64
65   // Ignore illegal types. We must do this before looking up the value
66   // in ValueMap because Arguments are given virtual registers regardless
67   // of whether FastISel can handle them.
68   MVT VT = RealVT.getSimpleVT();
69   if (!TLI.isTypeLegal(VT)) {
70     // Promote MVT::i1 to a legal type though, because it's common and easy.
71     if (VT == MVT::i1)
72       VT = TLI.getTypeToTransformTo(V->getContext(), VT).getSimpleVT();
73     else
74       return 0;
75   }
76
77   // Look up the value to see if we already have a register for it. We
78   // cache values defined by Instructions across blocks, and other values
79   // only locally. This is because Instructions already have the SSA
80   // def-dominatess-use requirement enforced.
81   if (ValueMap.count(V))
82     return ValueMap[V];
83   unsigned Reg = LocalValueMap[V];
84   if (Reg != 0)
85     return Reg;
86
87   if (ConstantInt *CI = dyn_cast<ConstantInt>(V)) {
88     if (CI->getValue().getActiveBits() <= 64)
89       Reg = FastEmit_i(VT, VT, ISD::Constant, CI->getZExtValue());
90   } else if (isa<AllocaInst>(V)) {
91     Reg = TargetMaterializeAlloca(cast<AllocaInst>(V));
92   } else if (isa<ConstantPointerNull>(V)) {
93     // Translate this as an integer zero so that it can be
94     // local-CSE'd with actual integer zeros.
95     Reg =
96       getRegForValue(Constant::getNullValue(TD.getIntPtrType(V->getContext())));
97   } else if (ConstantFP *CF = dyn_cast<ConstantFP>(V)) {
98     Reg = FastEmit_f(VT, VT, ISD::ConstantFP, CF);
99
100     if (!Reg) {
101       const APFloat &Flt = CF->getValueAPF();
102       EVT IntVT = TLI.getPointerTy();
103
104       uint64_t x[2];
105       uint32_t IntBitWidth = IntVT.getSizeInBits();
106       bool isExact;
107       (void) Flt.convertToInteger(x, IntBitWidth, /*isSigned=*/true,
108                                 APFloat::rmTowardZero, &isExact);
109       if (isExact) {
110         APInt IntVal(IntBitWidth, 2, x);
111
112         unsigned IntegerReg =
113           getRegForValue(ConstantInt::get(V->getContext(), IntVal));
114         if (IntegerReg != 0)
115           Reg = FastEmit_r(IntVT.getSimpleVT(), VT, ISD::SINT_TO_FP, IntegerReg);
116       }
117     }
118   } else if (ConstantExpr *CE = dyn_cast<ConstantExpr>(V)) {
119     if (!SelectOperator(CE, CE->getOpcode())) return 0;
120     Reg = LocalValueMap[CE];
121   } else if (isa<UndefValue>(V)) {
122     Reg = createResultReg(TLI.getRegClassFor(VT));
123     BuildMI(MBB, DL, TII.get(TargetInstrInfo::IMPLICIT_DEF), Reg);
124   }
125   
126   // If target-independent code couldn't handle the value, give target-specific
127   // code a try.
128   if (!Reg && isa<Constant>(V))
129     Reg = TargetMaterializeConstant(cast<Constant>(V));
130   
131   // Don't cache constant materializations in the general ValueMap.
132   // To do so would require tracking what uses they dominate.
133   if (Reg != 0)
134     LocalValueMap[V] = Reg;
135   return Reg;
136 }
137
138 unsigned FastISel::lookUpRegForValue(Value *V) {
139   // Look up the value to see if we already have a register for it. We
140   // cache values defined by Instructions across blocks, and other values
141   // only locally. This is because Instructions already have the SSA
142   // def-dominatess-use requirement enforced.
143   if (ValueMap.count(V))
144     return ValueMap[V];
145   return LocalValueMap[V];
146 }
147
148 /// UpdateValueMap - Update the value map to include the new mapping for this
149 /// instruction, or insert an extra copy to get the result in a previous
150 /// determined register.
151 /// NOTE: This is only necessary because we might select a block that uses
152 /// a value before we select the block that defines the value.  It might be
153 /// possible to fix this by selecting blocks in reverse postorder.
154 unsigned FastISel::UpdateValueMap(Value* I, unsigned Reg) {
155   if (!isa<Instruction>(I)) {
156     LocalValueMap[I] = Reg;
157     return Reg;
158   }
159   
160   unsigned &AssignedReg = ValueMap[I];
161   if (AssignedReg == 0)
162     AssignedReg = Reg;
163   else if (Reg != AssignedReg) {
164     const TargetRegisterClass *RegClass = MRI.getRegClass(Reg);
165     TII.copyRegToReg(*MBB, MBB->end(), AssignedReg,
166                      Reg, RegClass, RegClass);
167   }
168   return AssignedReg;
169 }
170
171 unsigned FastISel::getRegForGEPIndex(Value *Idx) {
172   unsigned IdxN = getRegForValue(Idx);
173   if (IdxN == 0)
174     // Unhandled operand. Halt "fast" selection and bail.
175     return 0;
176
177   // If the index is smaller or larger than intptr_t, truncate or extend it.
178   MVT PtrVT = TLI.getPointerTy();
179   EVT IdxVT = EVT::getEVT(Idx->getType(), /*HandleUnknown=*/false);
180   if (IdxVT.bitsLT(PtrVT))
181     IdxN = FastEmit_r(IdxVT.getSimpleVT(), PtrVT, ISD::SIGN_EXTEND, IdxN);
182   else if (IdxVT.bitsGT(PtrVT))
183     IdxN = FastEmit_r(IdxVT.getSimpleVT(), PtrVT, ISD::TRUNCATE, IdxN);
184   return IdxN;
185 }
186
187 /// SelectBinaryOp - Select and emit code for a binary operator instruction,
188 /// which has an opcode which directly corresponds to the given ISD opcode.
189 ///
190 bool FastISel::SelectBinaryOp(User *I, ISD::NodeType ISDOpcode) {
191   EVT VT = EVT::getEVT(I->getType(), /*HandleUnknown=*/true);
192   if (VT == MVT::Other || !VT.isSimple())
193     // Unhandled type. Halt "fast" selection and bail.
194     return false;
195
196   // We only handle legal types. For example, on x86-32 the instruction
197   // selector contains all of the 64-bit instructions from x86-64,
198   // under the assumption that i64 won't be used if the target doesn't
199   // support it.
200   if (!TLI.isTypeLegal(VT)) {
201     // MVT::i1 is special. Allow AND, OR, or XOR because they
202     // don't require additional zeroing, which makes them easy.
203     if (VT == MVT::i1 &&
204         (ISDOpcode == ISD::AND || ISDOpcode == ISD::OR ||
205          ISDOpcode == ISD::XOR))
206       VT = TLI.getTypeToTransformTo(I->getContext(), VT);
207     else
208       return false;
209   }
210
211   unsigned Op0 = getRegForValue(I->getOperand(0));
212   if (Op0 == 0)
213     // Unhandled operand. Halt "fast" selection and bail.
214     return false;
215
216   // Check if the second operand is a constant and handle it appropriately.
217   if (ConstantInt *CI = dyn_cast<ConstantInt>(I->getOperand(1))) {
218     unsigned ResultReg = FastEmit_ri(VT.getSimpleVT(), VT.getSimpleVT(),
219                                      ISDOpcode, Op0, CI->getZExtValue());
220     if (ResultReg != 0) {
221       // We successfully emitted code for the given LLVM Instruction.
222       UpdateValueMap(I, ResultReg);
223       return true;
224     }
225   }
226
227   // Check if the second operand is a constant float.
228   if (ConstantFP *CF = dyn_cast<ConstantFP>(I->getOperand(1))) {
229     unsigned ResultReg = FastEmit_rf(VT.getSimpleVT(), VT.getSimpleVT(),
230                                      ISDOpcode, Op0, CF);
231     if (ResultReg != 0) {
232       // We successfully emitted code for the given LLVM Instruction.
233       UpdateValueMap(I, ResultReg);
234       return true;
235     }
236   }
237
238   unsigned Op1 = getRegForValue(I->getOperand(1));
239   if (Op1 == 0)
240     // Unhandled operand. Halt "fast" selection and bail.
241     return false;
242
243   // Now we have both operands in registers. Emit the instruction.
244   unsigned ResultReg = FastEmit_rr(VT.getSimpleVT(), VT.getSimpleVT(),
245                                    ISDOpcode, Op0, Op1);
246   if (ResultReg == 0)
247     // Target-specific code wasn't able to find a machine opcode for
248     // the given ISD opcode and type. Halt "fast" selection and bail.
249     return false;
250
251   // We successfully emitted code for the given LLVM Instruction.
252   UpdateValueMap(I, ResultReg);
253   return true;
254 }
255
256 bool FastISel::SelectGetElementPtr(User *I) {
257   unsigned N = getRegForValue(I->getOperand(0));
258   if (N == 0)
259     // Unhandled operand. Halt "fast" selection and bail.
260     return false;
261
262   const Type *Ty = I->getOperand(0)->getType();
263   MVT VT = TLI.getPointerTy();
264   for (GetElementPtrInst::op_iterator OI = I->op_begin()+1, E = I->op_end();
265        OI != E; ++OI) {
266     Value *Idx = *OI;
267     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
268       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
269       if (Field) {
270         // N = N + Offset
271         uint64_t Offs = TD.getStructLayout(StTy)->getElementOffset(Field);
272         // FIXME: This can be optimized by combining the add with a
273         // subsequent one.
274         N = FastEmit_ri_(VT, ISD::ADD, N, Offs, VT);
275         if (N == 0)
276           // Unhandled operand. Halt "fast" selection and bail.
277           return false;
278       }
279       Ty = StTy->getElementType(Field);
280     } else {
281       Ty = cast<SequentialType>(Ty)->getElementType();
282
283       // If this is a constant subscript, handle it quickly.
284       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
285         if (CI->getZExtValue() == 0) continue;
286         uint64_t Offs = 
287           TD.getTypeAllocSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
288         N = FastEmit_ri_(VT, ISD::ADD, N, Offs, VT);
289         if (N == 0)
290           // Unhandled operand. Halt "fast" selection and bail.
291           return false;
292         continue;
293       }
294       
295       // N = N + Idx * ElementSize;
296       uint64_t ElementSize = TD.getTypeAllocSize(Ty);
297       unsigned IdxN = getRegForGEPIndex(Idx);
298       if (IdxN == 0)
299         // Unhandled operand. Halt "fast" selection and bail.
300         return false;
301
302       if (ElementSize != 1) {
303         IdxN = FastEmit_ri_(VT, ISD::MUL, IdxN, ElementSize, VT);
304         if (IdxN == 0)
305           // Unhandled operand. Halt "fast" selection and bail.
306           return false;
307       }
308       N = FastEmit_rr(VT, VT, ISD::ADD, N, IdxN);
309       if (N == 0)
310         // Unhandled operand. Halt "fast" selection and bail.
311         return false;
312     }
313   }
314
315   // We successfully emitted code for the given LLVM Instruction.
316   UpdateValueMap(I, N);
317   return true;
318 }
319
320 bool FastISel::SelectCall(User *I) {
321   Function *F = cast<CallInst>(I)->getCalledFunction();
322   if (!F) return false;
323
324   unsigned IID = F->getIntrinsicID();
325   switch (IID) {
326   default: break;
327   case Intrinsic::dbg_stoppoint: {
328     DbgStopPointInst *SPI = cast<DbgStopPointInst>(I);
329     if (isValidDebugInfoIntrinsic(*SPI, CodeGenOpt::None))
330       setCurDebugLoc(ExtractDebugLocation(*SPI, MF.getDebugLocInfo()));
331     return true;
332   }
333   case Intrinsic::dbg_region_start: {
334     DbgRegionStartInst *RSI = cast<DbgRegionStartInst>(I);
335     if (isValidDebugInfoIntrinsic(*RSI, CodeGenOpt::None) && DW
336         && DW->ShouldEmitDwarfDebug()) {
337       unsigned ID = 
338         DW->RecordRegionStart(RSI->getContext());
339       const TargetInstrDesc &II = TII.get(TargetInstrInfo::DBG_LABEL);
340       BuildMI(MBB, DL, II).addImm(ID);
341     }
342     return true;
343   }
344   case Intrinsic::dbg_region_end: {
345     DbgRegionEndInst *REI = cast<DbgRegionEndInst>(I);
346     if (isValidDebugInfoIntrinsic(*REI, CodeGenOpt::None) && DW
347         && DW->ShouldEmitDwarfDebug()) {
348      unsigned ID = 0;
349      DISubprogram Subprogram(REI->getContext());
350      if (isInlinedFnEnd(*REI, MF.getFunction())) {
351         // This is end of an inlined function.
352         const TargetInstrDesc &II = TII.get(TargetInstrInfo::DBG_LABEL);
353         ID = DW->RecordInlinedFnEnd(Subprogram);
354         if (ID)
355           // Returned ID is 0 if this is unbalanced "end of inlined
356           // scope". This could happen if optimizer eats dbg intrinsics
357           // or "beginning of inlined scope" is not recoginized due to
358           // missing location info. In such cases, ignore this region.end.
359           BuildMI(MBB, DL, II).addImm(ID);
360       } else {
361         const TargetInstrDesc &II = TII.get(TargetInstrInfo::DBG_LABEL);
362         ID =  DW->RecordRegionEnd(REI->getContext());
363         BuildMI(MBB, DL, II).addImm(ID);
364       }
365     }
366     return true;
367   }
368   case Intrinsic::dbg_func_start: {
369     DbgFuncStartInst *FSI = cast<DbgFuncStartInst>(I);
370     if (!isValidDebugInfoIntrinsic(*FSI, CodeGenOpt::None) || !DW
371         || !DW->ShouldEmitDwarfDebug()) 
372       return true;
373
374     if (isInlinedFnStart(*FSI, MF.getFunction())) {
375       // This is a beginning of an inlined function.
376       
377       // If llvm.dbg.func.start is seen in a new block before any
378       // llvm.dbg.stoppoint intrinsic then the location info is unknown.
379       // FIXME : Why DebugLoc is reset at the beginning of each block ?
380       DebugLoc PrevLoc = DL;
381       if (PrevLoc.isUnknown())
382         return true;
383       // Record the source line.
384       setCurDebugLoc(ExtractDebugLocation(*FSI, MF.getDebugLocInfo()));
385       
386       DebugLocTuple PrevLocTpl = MF.getDebugLocTuple(PrevLoc);
387       DISubprogram SP(FSI->getSubprogram());
388       unsigned LabelID = 
389         DW->RecordInlinedFnStart(SP,DICompileUnit(PrevLocTpl.Scope),
390                                  PrevLocTpl.Line, PrevLocTpl.Col);
391       const TargetInstrDesc &II = TII.get(TargetInstrInfo::DBG_LABEL);
392       BuildMI(MBB, DL, II).addImm(LabelID);
393       return true;
394     }
395     
396     // This is a beginning of a new function.
397     MF.setDefaultDebugLoc(ExtractDebugLocation(*FSI, MF.getDebugLocInfo()));
398     
399     // llvm.dbg.func_start also defines beginning of function scope.
400     DW->RecordRegionStart(FSI->getSubprogram());
401     return true;
402   }
403   case Intrinsic::dbg_declare: {
404     DbgDeclareInst *DI = cast<DbgDeclareInst>(I);
405     if (!isValidDebugInfoIntrinsic(*DI, CodeGenOpt::None) || !DW
406         || !DW->ShouldEmitDwarfDebug())
407       return true;
408
409     Value *Address = DI->getAddress();
410     if (BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
411       Address = BCI->getOperand(0);
412     AllocaInst *AI = dyn_cast<AllocaInst>(Address);
413     // Don't handle byval struct arguments or VLAs, for example.
414     if (!AI) break;
415     DenseMap<const AllocaInst*, int>::iterator SI =
416       StaticAllocaMap.find(AI);
417     if (SI == StaticAllocaMap.end()) break; // VLAs.
418     int FI = SI->second;
419     if (MMI)
420       MMI->setVariableDbgInfo(DI->getVariable(), FI);
421 #ifndef ATTACH_DEBUG_INFO_TO_AN_INSN
422     DW->RecordVariable(DI->getVariable(), FI);
423 #endif
424     return true;
425   }
426   case Intrinsic::eh_exception: {
427     EVT VT = TLI.getValueType(I->getType());
428     switch (TLI.getOperationAction(ISD::EXCEPTIONADDR, VT)) {
429     default: break;
430     case TargetLowering::Expand: {
431       assert(MBB->isLandingPad() && "Call to eh.exception not in landing pad!");
432       unsigned Reg = TLI.getExceptionAddressRegister();
433       const TargetRegisterClass *RC = TLI.getRegClassFor(VT);
434       unsigned ResultReg = createResultReg(RC);
435       bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
436                                            Reg, RC, RC);
437       assert(InsertedCopy && "Can't copy address registers!");
438       InsertedCopy = InsertedCopy;
439       UpdateValueMap(I, ResultReg);
440       return true;
441     }
442     }
443     break;
444   }
445   case Intrinsic::eh_selector: {
446     EVT VT = TLI.getValueType(I->getType());
447     switch (TLI.getOperationAction(ISD::EHSELECTION, VT)) {
448     default: break;
449     case TargetLowering::Expand: {
450       if (MMI) {
451         if (MBB->isLandingPad())
452           AddCatchInfo(*cast<CallInst>(I), MMI, MBB);
453         else {
454 #ifndef NDEBUG
455           CatchInfoLost.insert(cast<CallInst>(I));
456 #endif
457           // FIXME: Mark exception selector register as live in.  Hack for PR1508.
458           unsigned Reg = TLI.getExceptionSelectorRegister();
459           if (Reg) MBB->addLiveIn(Reg);
460         }
461
462         unsigned Reg = TLI.getExceptionSelectorRegister();
463         EVT SrcVT = TLI.getPointerTy();
464         const TargetRegisterClass *RC = TLI.getRegClassFor(SrcVT);
465         unsigned ResultReg = createResultReg(RC);
466         bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg, Reg,
467                                              RC, RC);
468         assert(InsertedCopy && "Can't copy address registers!");
469         InsertedCopy = InsertedCopy;
470
471         // Cast the register to the type of the selector.
472         if (SrcVT.bitsGT(MVT::i32))
473           ResultReg = FastEmit_r(SrcVT.getSimpleVT(), MVT::i32, ISD::TRUNCATE,
474                                  ResultReg);
475         else if (SrcVT.bitsLT(MVT::i32))
476           ResultReg = FastEmit_r(SrcVT.getSimpleVT(), MVT::i32,
477                                  ISD::SIGN_EXTEND, ResultReg);
478         if (ResultReg == 0)
479           // Unhandled operand. Halt "fast" selection and bail.
480           return false;
481
482         UpdateValueMap(I, ResultReg);
483       } else {
484         unsigned ResultReg =
485           getRegForValue(Constant::getNullValue(I->getType()));
486         UpdateValueMap(I, ResultReg);
487       }
488       return true;
489     }
490     }
491     break;
492   }
493   }
494   return false;
495 }
496
497 bool FastISel::SelectCast(User *I, ISD::NodeType Opcode) {
498   EVT SrcVT = TLI.getValueType(I->getOperand(0)->getType());
499   EVT DstVT = TLI.getValueType(I->getType());
500     
501   if (SrcVT == MVT::Other || !SrcVT.isSimple() ||
502       DstVT == MVT::Other || !DstVT.isSimple())
503     // Unhandled type. Halt "fast" selection and bail.
504     return false;
505     
506   // Check if the destination type is legal. Or as a special case,
507   // it may be i1 if we're doing a truncate because that's
508   // easy and somewhat common.
509   if (!TLI.isTypeLegal(DstVT))
510     if (DstVT != MVT::i1 || Opcode != ISD::TRUNCATE)
511       // Unhandled type. Halt "fast" selection and bail.
512       return false;
513
514   // Check if the source operand is legal. Or as a special case,
515   // it may be i1 if we're doing zero-extension because that's
516   // easy and somewhat common.
517   if (!TLI.isTypeLegal(SrcVT))
518     if (SrcVT != MVT::i1 || Opcode != ISD::ZERO_EXTEND)
519       // Unhandled type. Halt "fast" selection and bail.
520       return false;
521
522   unsigned InputReg = getRegForValue(I->getOperand(0));
523   if (!InputReg)
524     // Unhandled operand.  Halt "fast" selection and bail.
525     return false;
526
527   // If the operand is i1, arrange for the high bits in the register to be zero.
528   if (SrcVT == MVT::i1) {
529    SrcVT = TLI.getTypeToTransformTo(I->getContext(), SrcVT);
530    InputReg = FastEmitZExtFromI1(SrcVT.getSimpleVT(), InputReg);
531    if (!InputReg)
532      return false;
533   }
534   // If the result is i1, truncate to the target's type for i1 first.
535   if (DstVT == MVT::i1)
536     DstVT = TLI.getTypeToTransformTo(I->getContext(), DstVT);
537
538   unsigned ResultReg = FastEmit_r(SrcVT.getSimpleVT(),
539                                   DstVT.getSimpleVT(),
540                                   Opcode,
541                                   InputReg);
542   if (!ResultReg)
543     return false;
544     
545   UpdateValueMap(I, ResultReg);
546   return true;
547 }
548
549 bool FastISel::SelectBitCast(User *I) {
550   // If the bitcast doesn't change the type, just use the operand value.
551   if (I->getType() == I->getOperand(0)->getType()) {
552     unsigned Reg = getRegForValue(I->getOperand(0));
553     if (Reg == 0)
554       return false;
555     UpdateValueMap(I, Reg);
556     return true;
557   }
558
559   // Bitcasts of other values become reg-reg copies or BIT_CONVERT operators.
560   EVT SrcVT = TLI.getValueType(I->getOperand(0)->getType());
561   EVT DstVT = TLI.getValueType(I->getType());
562   
563   if (SrcVT == MVT::Other || !SrcVT.isSimple() ||
564       DstVT == MVT::Other || !DstVT.isSimple() ||
565       !TLI.isTypeLegal(SrcVT) || !TLI.isTypeLegal(DstVT))
566     // Unhandled type. Halt "fast" selection and bail.
567     return false;
568   
569   unsigned Op0 = getRegForValue(I->getOperand(0));
570   if (Op0 == 0)
571     // Unhandled operand. Halt "fast" selection and bail.
572     return false;
573   
574   // First, try to perform the bitcast by inserting a reg-reg copy.
575   unsigned ResultReg = 0;
576   if (SrcVT.getSimpleVT() == DstVT.getSimpleVT()) {
577     TargetRegisterClass* SrcClass = TLI.getRegClassFor(SrcVT);
578     TargetRegisterClass* DstClass = TLI.getRegClassFor(DstVT);
579     ResultReg = createResultReg(DstClass);
580     
581     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
582                                          Op0, DstClass, SrcClass);
583     if (!InsertedCopy)
584       ResultReg = 0;
585   }
586   
587   // If the reg-reg copy failed, select a BIT_CONVERT opcode.
588   if (!ResultReg)
589     ResultReg = FastEmit_r(SrcVT.getSimpleVT(), DstVT.getSimpleVT(),
590                            ISD::BIT_CONVERT, Op0);
591   
592   if (!ResultReg)
593     return false;
594   
595   UpdateValueMap(I, ResultReg);
596   return true;
597 }
598
599 bool
600 FastISel::SelectInstruction(Instruction *I) {
601   return SelectOperator(I, I->getOpcode());
602 }
603
604 /// FastEmitBranch - Emit an unconditional branch to the given block,
605 /// unless it is the immediate (fall-through) successor, and update
606 /// the CFG.
607 void
608 FastISel::FastEmitBranch(MachineBasicBlock *MSucc) {
609   MachineFunction::iterator NextMBB =
610      next(MachineFunction::iterator(MBB));
611
612   if (MBB->isLayoutSuccessor(MSucc)) {
613     // The unconditional fall-through case, which needs no instructions.
614   } else {
615     // The unconditional branch case.
616     TII.InsertBranch(*MBB, MSucc, NULL, SmallVector<MachineOperand, 0>());
617   }
618   MBB->addSuccessor(MSucc);
619 }
620
621 /// SelectFNeg - Emit an FNeg operation.
622 ///
623 bool
624 FastISel::SelectFNeg(User *I) {
625   unsigned OpReg = getRegForValue(BinaryOperator::getFNegArgument(I));
626   if (OpReg == 0) return false;
627
628   // If the target has ISD::FNEG, use it.
629   EVT VT = TLI.getValueType(I->getType());
630   unsigned ResultReg = FastEmit_r(VT.getSimpleVT(), VT.getSimpleVT(),
631                                   ISD::FNEG, OpReg);
632   if (ResultReg != 0) {
633     UpdateValueMap(I, ResultReg);
634     return true;
635   }
636
637   // Bitcast the value to integer, twiddle the sign bit with xor,
638   // and then bitcast it back to floating-point.
639   if (VT.getSizeInBits() > 64) return false;
640   EVT IntVT = EVT::getIntegerVT(I->getContext(), VT.getSizeInBits());
641   if (!TLI.isTypeLegal(IntVT))
642     return false;
643
644   unsigned IntReg = FastEmit_r(VT.getSimpleVT(), IntVT.getSimpleVT(),
645                                ISD::BIT_CONVERT, OpReg);
646   if (IntReg == 0)
647     return false;
648
649   unsigned IntResultReg = FastEmit_ri_(IntVT.getSimpleVT(), ISD::XOR, IntReg,
650                                        UINT64_C(1) << (VT.getSizeInBits()-1),
651                                        IntVT.getSimpleVT());
652   if (IntResultReg == 0)
653     return false;
654
655   ResultReg = FastEmit_r(IntVT.getSimpleVT(), VT.getSimpleVT(),
656                          ISD::BIT_CONVERT, IntResultReg);
657   if (ResultReg == 0)
658     return false;
659
660   UpdateValueMap(I, ResultReg);
661   return true;
662 }
663
664 bool
665 FastISel::SelectOperator(User *I, unsigned Opcode) {
666   switch (Opcode) {
667   case Instruction::Add:
668     return SelectBinaryOp(I, ISD::ADD);
669   case Instruction::FAdd:
670     return SelectBinaryOp(I, ISD::FADD);
671   case Instruction::Sub:
672     return SelectBinaryOp(I, ISD::SUB);
673   case Instruction::FSub:
674     // FNeg is currently represented in LLVM IR as a special case of FSub.
675     if (BinaryOperator::isFNeg(I))
676       return SelectFNeg(I);
677     return SelectBinaryOp(I, ISD::FSUB);
678   case Instruction::Mul:
679     return SelectBinaryOp(I, ISD::MUL);
680   case Instruction::FMul:
681     return SelectBinaryOp(I, ISD::FMUL);
682   case Instruction::SDiv:
683     return SelectBinaryOp(I, ISD::SDIV);
684   case Instruction::UDiv:
685     return SelectBinaryOp(I, ISD::UDIV);
686   case Instruction::FDiv:
687     return SelectBinaryOp(I, ISD::FDIV);
688   case Instruction::SRem:
689     return SelectBinaryOp(I, ISD::SREM);
690   case Instruction::URem:
691     return SelectBinaryOp(I, ISD::UREM);
692   case Instruction::FRem:
693     return SelectBinaryOp(I, ISD::FREM);
694   case Instruction::Shl:
695     return SelectBinaryOp(I, ISD::SHL);
696   case Instruction::LShr:
697     return SelectBinaryOp(I, ISD::SRL);
698   case Instruction::AShr:
699     return SelectBinaryOp(I, ISD::SRA);
700   case Instruction::And:
701     return SelectBinaryOp(I, ISD::AND);
702   case Instruction::Or:
703     return SelectBinaryOp(I, ISD::OR);
704   case Instruction::Xor:
705     return SelectBinaryOp(I, ISD::XOR);
706
707   case Instruction::GetElementPtr:
708     return SelectGetElementPtr(I);
709
710   case Instruction::Br: {
711     BranchInst *BI = cast<BranchInst>(I);
712
713     if (BI->isUnconditional()) {
714       BasicBlock *LLVMSucc = BI->getSuccessor(0);
715       MachineBasicBlock *MSucc = MBBMap[LLVMSucc];
716       FastEmitBranch(MSucc);
717       return true;
718     }
719
720     // Conditional branches are not handed yet.
721     // Halt "fast" selection and bail.
722     return false;
723   }
724
725   case Instruction::Unreachable:
726     // Nothing to emit.
727     return true;
728
729   case Instruction::PHI:
730     // PHI nodes are already emitted.
731     return true;
732
733   case Instruction::Alloca:
734     // FunctionLowering has the static-sized case covered.
735     if (StaticAllocaMap.count(cast<AllocaInst>(I)))
736       return true;
737
738     // Dynamic-sized alloca is not handled yet.
739     return false;
740     
741   case Instruction::Call:
742     return SelectCall(I);
743   
744   case Instruction::BitCast:
745     return SelectBitCast(I);
746
747   case Instruction::FPToSI:
748     return SelectCast(I, ISD::FP_TO_SINT);
749   case Instruction::ZExt:
750     return SelectCast(I, ISD::ZERO_EXTEND);
751   case Instruction::SExt:
752     return SelectCast(I, ISD::SIGN_EXTEND);
753   case Instruction::Trunc:
754     return SelectCast(I, ISD::TRUNCATE);
755   case Instruction::SIToFP:
756     return SelectCast(I, ISD::SINT_TO_FP);
757
758   case Instruction::IntToPtr: // Deliberate fall-through.
759   case Instruction::PtrToInt: {
760     EVT SrcVT = TLI.getValueType(I->getOperand(0)->getType());
761     EVT DstVT = TLI.getValueType(I->getType());
762     if (DstVT.bitsGT(SrcVT))
763       return SelectCast(I, ISD::ZERO_EXTEND);
764     if (DstVT.bitsLT(SrcVT))
765       return SelectCast(I, ISD::TRUNCATE);
766     unsigned Reg = getRegForValue(I->getOperand(0));
767     if (Reg == 0) return false;
768     UpdateValueMap(I, Reg);
769     return true;
770   }
771
772   default:
773     // Unhandled instruction. Halt "fast" selection and bail.
774     return false;
775   }
776 }
777
778 FastISel::FastISel(MachineFunction &mf,
779                    MachineModuleInfo *mmi,
780                    DwarfWriter *dw,
781                    DenseMap<const Value *, unsigned> &vm,
782                    DenseMap<const BasicBlock *, MachineBasicBlock *> &bm,
783                    DenseMap<const AllocaInst *, int> &am
784 #ifndef NDEBUG
785                    , SmallSet<Instruction*, 8> &cil
786 #endif
787                    )
788   : MBB(0),
789     ValueMap(vm),
790     MBBMap(bm),
791     StaticAllocaMap(am),
792 #ifndef NDEBUG
793     CatchInfoLost(cil),
794 #endif
795     MF(mf),
796     MMI(mmi),
797     DW(dw),
798     MRI(MF.getRegInfo()),
799     MFI(*MF.getFrameInfo()),
800     MCP(*MF.getConstantPool()),
801     TM(MF.getTarget()),
802     TD(*TM.getTargetData()),
803     TII(*TM.getInstrInfo()),
804     TLI(*TM.getTargetLowering()) {
805 }
806
807 FastISel::~FastISel() {}
808
809 unsigned FastISel::FastEmit_(MVT, MVT,
810                              ISD::NodeType) {
811   return 0;
812 }
813
814 unsigned FastISel::FastEmit_r(MVT, MVT,
815                               ISD::NodeType, unsigned /*Op0*/) {
816   return 0;
817 }
818
819 unsigned FastISel::FastEmit_rr(MVT, MVT, 
820                                ISD::NodeType, unsigned /*Op0*/,
821                                unsigned /*Op0*/) {
822   return 0;
823 }
824
825 unsigned FastISel::FastEmit_i(MVT, MVT, ISD::NodeType, uint64_t /*Imm*/) {
826   return 0;
827 }
828
829 unsigned FastISel::FastEmit_f(MVT, MVT,
830                               ISD::NodeType, ConstantFP * /*FPImm*/) {
831   return 0;
832 }
833
834 unsigned FastISel::FastEmit_ri(MVT, MVT,
835                                ISD::NodeType, unsigned /*Op0*/,
836                                uint64_t /*Imm*/) {
837   return 0;
838 }
839
840 unsigned FastISel::FastEmit_rf(MVT, MVT,
841                                ISD::NodeType, unsigned /*Op0*/,
842                                ConstantFP * /*FPImm*/) {
843   return 0;
844 }
845
846 unsigned FastISel::FastEmit_rri(MVT, MVT,
847                                 ISD::NodeType,
848                                 unsigned /*Op0*/, unsigned /*Op1*/,
849                                 uint64_t /*Imm*/) {
850   return 0;
851 }
852
853 /// FastEmit_ri_ - This method is a wrapper of FastEmit_ri. It first tries
854 /// to emit an instruction with an immediate operand using FastEmit_ri.
855 /// If that fails, it materializes the immediate into a register and try
856 /// FastEmit_rr instead.
857 unsigned FastISel::FastEmit_ri_(MVT VT, ISD::NodeType Opcode,
858                                 unsigned Op0, uint64_t Imm,
859                                 MVT ImmType) {
860   // First check if immediate type is legal. If not, we can't use the ri form.
861   unsigned ResultReg = FastEmit_ri(VT, VT, Opcode, Op0, Imm);
862   if (ResultReg != 0)
863     return ResultReg;
864   unsigned MaterialReg = FastEmit_i(ImmType, ImmType, ISD::Constant, Imm);
865   if (MaterialReg == 0)
866     return 0;
867   return FastEmit_rr(VT, VT, Opcode, Op0, MaterialReg);
868 }
869
870 /// FastEmit_rf_ - This method is a wrapper of FastEmit_ri. It first tries
871 /// to emit an instruction with a floating-point immediate operand using
872 /// FastEmit_rf. If that fails, it materializes the immediate into a register
873 /// and try FastEmit_rr instead.
874 unsigned FastISel::FastEmit_rf_(MVT VT, ISD::NodeType Opcode,
875                                 unsigned Op0, ConstantFP *FPImm,
876                                 MVT ImmType) {
877   // First check if immediate type is legal. If not, we can't use the rf form.
878   unsigned ResultReg = FastEmit_rf(VT, VT, Opcode, Op0, FPImm);
879   if (ResultReg != 0)
880     return ResultReg;
881
882   // Materialize the constant in a register.
883   unsigned MaterialReg = FastEmit_f(ImmType, ImmType, ISD::ConstantFP, FPImm);
884   if (MaterialReg == 0) {
885     // If the target doesn't have a way to directly enter a floating-point
886     // value into a register, use an alternate approach.
887     // TODO: The current approach only supports floating-point constants
888     // that can be constructed by conversion from integer values. This should
889     // be replaced by code that creates a load from a constant-pool entry,
890     // which will require some target-specific work.
891     const APFloat &Flt = FPImm->getValueAPF();
892     EVT IntVT = TLI.getPointerTy();
893
894     uint64_t x[2];
895     uint32_t IntBitWidth = IntVT.getSizeInBits();
896     bool isExact;
897     (void) Flt.convertToInteger(x, IntBitWidth, /*isSigned=*/true,
898                              APFloat::rmTowardZero, &isExact);
899     if (!isExact)
900       return 0;
901     APInt IntVal(IntBitWidth, 2, x);
902
903     unsigned IntegerReg = FastEmit_i(IntVT.getSimpleVT(), IntVT.getSimpleVT(),
904                                      ISD::Constant, IntVal.getZExtValue());
905     if (IntegerReg == 0)
906       return 0;
907     MaterialReg = FastEmit_r(IntVT.getSimpleVT(), VT,
908                              ISD::SINT_TO_FP, IntegerReg);
909     if (MaterialReg == 0)
910       return 0;
911   }
912   return FastEmit_rr(VT, VT, Opcode, Op0, MaterialReg);
913 }
914
915 unsigned FastISel::createResultReg(const TargetRegisterClass* RC) {
916   return MRI.createVirtualRegister(RC);
917 }
918
919 unsigned FastISel::FastEmitInst_(unsigned MachineInstOpcode,
920                                  const TargetRegisterClass* RC) {
921   unsigned ResultReg = createResultReg(RC);
922   const TargetInstrDesc &II = TII.get(MachineInstOpcode);
923
924   BuildMI(MBB, DL, II, ResultReg);
925   return ResultReg;
926 }
927
928 unsigned FastISel::FastEmitInst_r(unsigned MachineInstOpcode,
929                                   const TargetRegisterClass *RC,
930                                   unsigned Op0) {
931   unsigned ResultReg = createResultReg(RC);
932   const TargetInstrDesc &II = TII.get(MachineInstOpcode);
933
934   if (II.getNumDefs() >= 1)
935     BuildMI(MBB, DL, II, ResultReg).addReg(Op0);
936   else {
937     BuildMI(MBB, DL, II).addReg(Op0);
938     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
939                                          II.ImplicitDefs[0], RC, RC);
940     if (!InsertedCopy)
941       ResultReg = 0;
942   }
943
944   return ResultReg;
945 }
946
947 unsigned FastISel::FastEmitInst_rr(unsigned MachineInstOpcode,
948                                    const TargetRegisterClass *RC,
949                                    unsigned Op0, unsigned Op1) {
950   unsigned ResultReg = createResultReg(RC);
951   const TargetInstrDesc &II = TII.get(MachineInstOpcode);
952
953   if (II.getNumDefs() >= 1)
954     BuildMI(MBB, DL, II, ResultReg).addReg(Op0).addReg(Op1);
955   else {
956     BuildMI(MBB, DL, II).addReg(Op0).addReg(Op1);
957     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
958                                          II.ImplicitDefs[0], RC, RC);
959     if (!InsertedCopy)
960       ResultReg = 0;
961   }
962   return ResultReg;
963 }
964
965 unsigned FastISel::FastEmitInst_ri(unsigned MachineInstOpcode,
966                                    const TargetRegisterClass *RC,
967                                    unsigned Op0, uint64_t Imm) {
968   unsigned ResultReg = createResultReg(RC);
969   const TargetInstrDesc &II = TII.get(MachineInstOpcode);
970
971   if (II.getNumDefs() >= 1)
972     BuildMI(MBB, DL, II, ResultReg).addReg(Op0).addImm(Imm);
973   else {
974     BuildMI(MBB, DL, II).addReg(Op0).addImm(Imm);
975     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
976                                          II.ImplicitDefs[0], RC, RC);
977     if (!InsertedCopy)
978       ResultReg = 0;
979   }
980   return ResultReg;
981 }
982
983 unsigned FastISel::FastEmitInst_rf(unsigned MachineInstOpcode,
984                                    const TargetRegisterClass *RC,
985                                    unsigned Op0, ConstantFP *FPImm) {
986   unsigned ResultReg = createResultReg(RC);
987   const TargetInstrDesc &II = TII.get(MachineInstOpcode);
988
989   if (II.getNumDefs() >= 1)
990     BuildMI(MBB, DL, II, ResultReg).addReg(Op0).addFPImm(FPImm);
991   else {
992     BuildMI(MBB, DL, II).addReg(Op0).addFPImm(FPImm);
993     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
994                                          II.ImplicitDefs[0], RC, RC);
995     if (!InsertedCopy)
996       ResultReg = 0;
997   }
998   return ResultReg;
999 }
1000
1001 unsigned FastISel::FastEmitInst_rri(unsigned MachineInstOpcode,
1002                                     const TargetRegisterClass *RC,
1003                                     unsigned Op0, unsigned Op1, uint64_t Imm) {
1004   unsigned ResultReg = createResultReg(RC);
1005   const TargetInstrDesc &II = TII.get(MachineInstOpcode);
1006
1007   if (II.getNumDefs() >= 1)
1008     BuildMI(MBB, DL, II, ResultReg).addReg(Op0).addReg(Op1).addImm(Imm);
1009   else {
1010     BuildMI(MBB, DL, II).addReg(Op0).addReg(Op1).addImm(Imm);
1011     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
1012                                          II.ImplicitDefs[0], RC, RC);
1013     if (!InsertedCopy)
1014       ResultReg = 0;
1015   }
1016   return ResultReg;
1017 }
1018
1019 unsigned FastISel::FastEmitInst_i(unsigned MachineInstOpcode,
1020                                   const TargetRegisterClass *RC,
1021                                   uint64_t Imm) {
1022   unsigned ResultReg = createResultReg(RC);
1023   const TargetInstrDesc &II = TII.get(MachineInstOpcode);
1024   
1025   if (II.getNumDefs() >= 1)
1026     BuildMI(MBB, DL, II, ResultReg).addImm(Imm);
1027   else {
1028     BuildMI(MBB, DL, II).addImm(Imm);
1029     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
1030                                          II.ImplicitDefs[0], RC, RC);
1031     if (!InsertedCopy)
1032       ResultReg = 0;
1033   }
1034   return ResultReg;
1035 }
1036
1037 unsigned FastISel::FastEmitInst_extractsubreg(MVT RetVT,
1038                                               unsigned Op0, uint32_t Idx) {
1039   const TargetRegisterClass* RC = MRI.getRegClass(Op0);
1040   
1041   unsigned ResultReg = createResultReg(TLI.getRegClassFor(RetVT));
1042   const TargetInstrDesc &II = TII.get(TargetInstrInfo::EXTRACT_SUBREG);
1043   
1044   if (II.getNumDefs() >= 1)
1045     BuildMI(MBB, DL, II, ResultReg).addReg(Op0).addImm(Idx);
1046   else {
1047     BuildMI(MBB, DL, II).addReg(Op0).addImm(Idx);
1048     bool InsertedCopy = TII.copyRegToReg(*MBB, MBB->end(), ResultReg,
1049                                          II.ImplicitDefs[0], RC, RC);
1050     if (!InsertedCopy)
1051       ResultReg = 0;
1052   }
1053   return ResultReg;
1054 }
1055
1056 /// FastEmitZExtFromI1 - Emit MachineInstrs to compute the value of Op
1057 /// with all but the least significant bit set to zero.
1058 unsigned FastISel::FastEmitZExtFromI1(MVT VT, unsigned Op) {
1059   return FastEmit_ri(VT, VT, ISD::AND, Op, 1);
1060 }