In SimplifySelectOps we pulled two loads through a select node despite the fact that...
[oota-llvm.git] / lib / CodeGen / SelectionDAG / DAGCombiner.cpp
1 //===-- DAGCombiner.cpp - Implement a DAG node combiner -------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This pass combines dag nodes to form fewer, simpler DAG nodes.  It can be run
11 // both before and after the DAG is legalized.
12 //
13 // This pass is not a substitute for the LLVM IR instcombine pass. This pass is
14 // primarily intended to handle simplification opportunities that are implicit
15 // in the LLVM IR and exposed by the various codegen lowering phases.
16 //
17 //===----------------------------------------------------------------------===//
18
19 #define DEBUG_TYPE "dagcombine"
20 #include "llvm/CodeGen/SelectionDAG.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/LLVMContext.h"
23 #include "llvm/CodeGen/MachineFunction.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/Analysis/AliasAnalysis.h"
26 #include "llvm/DataLayout.h"
27 #include "llvm/Target/TargetLowering.h"
28 #include "llvm/Target/TargetMachine.h"
29 #include "llvm/Target/TargetOptions.h"
30 #include "llvm/ADT/SmallPtrSet.h"
31 #include "llvm/ADT/Statistic.h"
32 #include "llvm/Support/CommandLine.h"
33 #include "llvm/Support/Debug.h"
34 #include "llvm/Support/ErrorHandling.h"
35 #include "llvm/Support/MathExtras.h"
36 #include "llvm/Support/raw_ostream.h"
37 #include <algorithm>
38 using namespace llvm;
39
40 STATISTIC(NodesCombined   , "Number of dag nodes combined");
41 STATISTIC(PreIndexedNodes , "Number of pre-indexed nodes created");
42 STATISTIC(PostIndexedNodes, "Number of post-indexed nodes created");
43 STATISTIC(OpsNarrowed     , "Number of load/op/store narrowed");
44 STATISTIC(LdStFP2Int      , "Number of fp load/store pairs transformed to int");
45
46 namespace {
47   static cl::opt<bool>
48     CombinerAA("combiner-alias-analysis", cl::Hidden,
49                cl::desc("Turn on alias analysis during testing"));
50
51   static cl::opt<bool>
52     CombinerGlobalAA("combiner-global-alias-analysis", cl::Hidden,
53                cl::desc("Include global information in alias analysis"));
54
55 //------------------------------ DAGCombiner ---------------------------------//
56
57   class DAGCombiner {
58     SelectionDAG &DAG;
59     const TargetLowering &TLI;
60     CombineLevel Level;
61     CodeGenOpt::Level OptLevel;
62     bool LegalOperations;
63     bool LegalTypes;
64
65     // Worklist of all of the nodes that need to be simplified.
66     //
67     // This has the semantics that when adding to the worklist,
68     // the item added must be next to be processed. It should
69     // also only appear once. The naive approach to this takes
70     // linear time.
71     //
72     // To reduce the insert/remove time to logarithmic, we use
73     // a set and a vector to maintain our worklist.
74     //
75     // The set contains the items on the worklist, but does not
76     // maintain the order they should be visited.
77     //
78     // The vector maintains the order nodes should be visited, but may
79     // contain duplicate or removed nodes. When choosing a node to
80     // visit, we pop off the order stack until we find an item that is
81     // also in the contents set. All operations are O(log N).
82     SmallPtrSet<SDNode*, 64> WorkListContents;
83     SmallVector<SDNode*, 64> WorkListOrder;
84
85     // AA - Used for DAG load/store alias analysis.
86     AliasAnalysis &AA;
87
88     /// AddUsersToWorkList - When an instruction is simplified, add all users of
89     /// the instruction to the work lists because they might get more simplified
90     /// now.
91     ///
92     void AddUsersToWorkList(SDNode *N) {
93       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
94            UI != UE; ++UI)
95         AddToWorkList(*UI);
96     }
97
98     /// visit - call the node-specific routine that knows how to fold each
99     /// particular type of node.
100     SDValue visit(SDNode *N);
101
102   public:
103     /// AddToWorkList - Add to the work list making sure its instance is at the
104     /// back (next to be processed.)
105     void AddToWorkList(SDNode *N) {
106       WorkListContents.insert(N);
107       WorkListOrder.push_back(N);
108     }
109
110     /// removeFromWorkList - remove all instances of N from the worklist.
111     ///
112     void removeFromWorkList(SDNode *N) {
113       WorkListContents.erase(N);
114     }
115
116     SDValue CombineTo(SDNode *N, const SDValue *To, unsigned NumTo,
117                       bool AddTo = true);
118
119     SDValue CombineTo(SDNode *N, SDValue Res, bool AddTo = true) {
120       return CombineTo(N, &Res, 1, AddTo);
121     }
122
123     SDValue CombineTo(SDNode *N, SDValue Res0, SDValue Res1,
124                       bool AddTo = true) {
125       SDValue To[] = { Res0, Res1 };
126       return CombineTo(N, To, 2, AddTo);
127     }
128
129     void CommitTargetLoweringOpt(const TargetLowering::TargetLoweringOpt &TLO);
130
131   private:
132
133     /// SimplifyDemandedBits - Check the specified integer node value to see if
134     /// it can be simplified or if things it uses can be simplified by bit
135     /// propagation.  If so, return true.
136     bool SimplifyDemandedBits(SDValue Op) {
137       unsigned BitWidth = Op.getValueType().getScalarType().getSizeInBits();
138       APInt Demanded = APInt::getAllOnesValue(BitWidth);
139       return SimplifyDemandedBits(Op, Demanded);
140     }
141
142     bool SimplifyDemandedBits(SDValue Op, const APInt &Demanded);
143
144     bool CombineToPreIndexedLoadStore(SDNode *N);
145     bool CombineToPostIndexedLoadStore(SDNode *N);
146
147     void ReplaceLoadWithPromotedLoad(SDNode *Load, SDNode *ExtLoad);
148     SDValue PromoteOperand(SDValue Op, EVT PVT, bool &Replace);
149     SDValue SExtPromoteOperand(SDValue Op, EVT PVT);
150     SDValue ZExtPromoteOperand(SDValue Op, EVT PVT);
151     SDValue PromoteIntBinOp(SDValue Op);
152     SDValue PromoteIntShiftOp(SDValue Op);
153     SDValue PromoteExtend(SDValue Op);
154     bool PromoteLoad(SDValue Op);
155
156     void ExtendSetCCUses(SmallVector<SDNode*, 4> SetCCs,
157                          SDValue Trunc, SDValue ExtLoad, DebugLoc DL,
158                          ISD::NodeType ExtType);
159
160     /// combine - call the node-specific routine that knows how to fold each
161     /// particular type of node. If that doesn't do anything, try the
162     /// target-specific DAG combines.
163     SDValue combine(SDNode *N);
164
165     // Visitation implementation - Implement dag node combining for different
166     // node types.  The semantics are as follows:
167     // Return Value:
168     //   SDValue.getNode() == 0 - No change was made
169     //   SDValue.getNode() == N - N was replaced, is dead and has been handled.
170     //   otherwise              - N should be replaced by the returned Operand.
171     //
172     SDValue visitTokenFactor(SDNode *N);
173     SDValue visitMERGE_VALUES(SDNode *N);
174     SDValue visitADD(SDNode *N);
175     SDValue visitSUB(SDNode *N);
176     SDValue visitADDC(SDNode *N);
177     SDValue visitSUBC(SDNode *N);
178     SDValue visitADDE(SDNode *N);
179     SDValue visitSUBE(SDNode *N);
180     SDValue visitMUL(SDNode *N);
181     SDValue visitSDIV(SDNode *N);
182     SDValue visitUDIV(SDNode *N);
183     SDValue visitSREM(SDNode *N);
184     SDValue visitUREM(SDNode *N);
185     SDValue visitMULHU(SDNode *N);
186     SDValue visitMULHS(SDNode *N);
187     SDValue visitSMUL_LOHI(SDNode *N);
188     SDValue visitUMUL_LOHI(SDNode *N);
189     SDValue visitSMULO(SDNode *N);
190     SDValue visitUMULO(SDNode *N);
191     SDValue visitSDIVREM(SDNode *N);
192     SDValue visitUDIVREM(SDNode *N);
193     SDValue visitAND(SDNode *N);
194     SDValue visitOR(SDNode *N);
195     SDValue visitXOR(SDNode *N);
196     SDValue SimplifyVBinOp(SDNode *N);
197     SDValue SimplifyVUnaryOp(SDNode *N);
198     SDValue visitSHL(SDNode *N);
199     SDValue visitSRA(SDNode *N);
200     SDValue visitSRL(SDNode *N);
201     SDValue visitCTLZ(SDNode *N);
202     SDValue visitCTLZ_ZERO_UNDEF(SDNode *N);
203     SDValue visitCTTZ(SDNode *N);
204     SDValue visitCTTZ_ZERO_UNDEF(SDNode *N);
205     SDValue visitCTPOP(SDNode *N);
206     SDValue visitSELECT(SDNode *N);
207     SDValue visitSELECT_CC(SDNode *N);
208     SDValue visitSETCC(SDNode *N);
209     SDValue visitSIGN_EXTEND(SDNode *N);
210     SDValue visitZERO_EXTEND(SDNode *N);
211     SDValue visitANY_EXTEND(SDNode *N);
212     SDValue visitSIGN_EXTEND_INREG(SDNode *N);
213     SDValue visitTRUNCATE(SDNode *N);
214     SDValue visitBITCAST(SDNode *N);
215     SDValue visitBUILD_PAIR(SDNode *N);
216     SDValue visitFADD(SDNode *N);
217     SDValue visitFSUB(SDNode *N);
218     SDValue visitFMUL(SDNode *N);
219     SDValue visitFMA(SDNode *N);
220     SDValue visitFDIV(SDNode *N);
221     SDValue visitFREM(SDNode *N);
222     SDValue visitFCOPYSIGN(SDNode *N);
223     SDValue visitSINT_TO_FP(SDNode *N);
224     SDValue visitUINT_TO_FP(SDNode *N);
225     SDValue visitFP_TO_SINT(SDNode *N);
226     SDValue visitFP_TO_UINT(SDNode *N);
227     SDValue visitFP_ROUND(SDNode *N);
228     SDValue visitFP_ROUND_INREG(SDNode *N);
229     SDValue visitFP_EXTEND(SDNode *N);
230     SDValue visitFNEG(SDNode *N);
231     SDValue visitFABS(SDNode *N);
232     SDValue visitFCEIL(SDNode *N);
233     SDValue visitFTRUNC(SDNode *N);
234     SDValue visitFFLOOR(SDNode *N);
235     SDValue visitBRCOND(SDNode *N);
236     SDValue visitBR_CC(SDNode *N);
237     SDValue visitLOAD(SDNode *N);
238     SDValue visitSTORE(SDNode *N);
239     SDValue visitINSERT_VECTOR_ELT(SDNode *N);
240     SDValue visitEXTRACT_VECTOR_ELT(SDNode *N);
241     SDValue visitBUILD_VECTOR(SDNode *N);
242     SDValue visitCONCAT_VECTORS(SDNode *N);
243     SDValue visitEXTRACT_SUBVECTOR(SDNode *N);
244     SDValue visitVECTOR_SHUFFLE(SDNode *N);
245     SDValue visitMEMBARRIER(SDNode *N);
246
247     SDValue XformToShuffleWithZero(SDNode *N);
248     SDValue ReassociateOps(unsigned Opc, DebugLoc DL, SDValue LHS, SDValue RHS);
249
250     SDValue visitShiftByConstant(SDNode *N, unsigned Amt);
251
252     bool SimplifySelectOps(SDNode *SELECT, SDValue LHS, SDValue RHS);
253     SDValue SimplifyBinOpWithSameOpcodeHands(SDNode *N);
254     SDValue SimplifySelect(DebugLoc DL, SDValue N0, SDValue N1, SDValue N2);
255     SDValue SimplifySelectCC(DebugLoc DL, SDValue N0, SDValue N1, SDValue N2,
256                              SDValue N3, ISD::CondCode CC,
257                              bool NotExtCompare = false);
258     SDValue SimplifySetCC(EVT VT, SDValue N0, SDValue N1, ISD::CondCode Cond,
259                           DebugLoc DL, bool foldBooleans = true);
260     SDValue SimplifyNodeWithTwoResults(SDNode *N, unsigned LoOp,
261                                          unsigned HiOp);
262     SDValue CombineConsecutiveLoads(SDNode *N, EVT VT);
263     SDValue ConstantFoldBITCASTofBUILD_VECTOR(SDNode *, EVT);
264     SDValue BuildSDIV(SDNode *N);
265     SDValue BuildUDIV(SDNode *N);
266     SDValue MatchBSwapHWordLow(SDNode *N, SDValue N0, SDValue N1,
267                                bool DemandHighBits = true);
268     SDValue MatchBSwapHWord(SDNode *N, SDValue N0, SDValue N1);
269     SDNode *MatchRotate(SDValue LHS, SDValue RHS, DebugLoc DL);
270     SDValue ReduceLoadWidth(SDNode *N);
271     SDValue ReduceLoadOpStoreWidth(SDNode *N);
272     SDValue TransformFPLoadStorePair(SDNode *N);
273
274     SDValue GetDemandedBits(SDValue V, const APInt &Mask);
275
276     /// GatherAllAliases - Walk up chain skipping non-aliasing memory nodes,
277     /// looking for aliasing nodes and adding them to the Aliases vector.
278     void GatherAllAliases(SDNode *N, SDValue OriginalChain,
279                           SmallVector<SDValue, 8> &Aliases);
280
281     /// isAlias - Return true if there is any possibility that the two addresses
282     /// overlap.
283     bool isAlias(SDValue Ptr1, int64_t Size1,
284                  const Value *SrcValue1, int SrcValueOffset1,
285                  unsigned SrcValueAlign1,
286                  const MDNode *TBAAInfo1,
287                  SDValue Ptr2, int64_t Size2,
288                  const Value *SrcValue2, int SrcValueOffset2,
289                  unsigned SrcValueAlign2,
290                  const MDNode *TBAAInfo2) const;
291
292     /// FindAliasInfo - Extracts the relevant alias information from the memory
293     /// node.  Returns true if the operand was a load.
294     bool FindAliasInfo(SDNode *N,
295                        SDValue &Ptr, int64_t &Size,
296                        const Value *&SrcValue, int &SrcValueOffset,
297                        unsigned &SrcValueAlignment,
298                        const MDNode *&TBAAInfo) const;
299
300     /// FindBetterChain - Walk up chain skipping non-aliasing memory nodes,
301     /// looking for a better chain (aliasing node.)
302     SDValue FindBetterChain(SDNode *N, SDValue Chain);
303
304     /// Merge consecutive store operations into a wide store.
305     /// This optimization uses wide integers or vectors when possible.
306     /// \return True if some memory operations were changed.
307     bool MergeConsecutiveStores(StoreSDNode *N);
308
309   public:
310     DAGCombiner(SelectionDAG &D, AliasAnalysis &A, CodeGenOpt::Level OL)
311       : DAG(D), TLI(D.getTargetLoweringInfo()), Level(BeforeLegalizeTypes),
312         OptLevel(OL), LegalOperations(false), LegalTypes(false), AA(A) {}
313
314     /// Run - runs the dag combiner on all nodes in the work list
315     void Run(CombineLevel AtLevel);
316
317     SelectionDAG &getDAG() const { return DAG; }
318
319     /// getShiftAmountTy - Returns a type large enough to hold any valid
320     /// shift amount - before type legalization these can be huge.
321     EVT getShiftAmountTy(EVT LHSTy) {
322       return LegalTypes ? TLI.getShiftAmountTy(LHSTy) : TLI.getPointerTy();
323     }
324
325     /// isTypeLegal - This method returns true if we are running before type
326     /// legalization or if the specified VT is legal.
327     bool isTypeLegal(const EVT &VT) {
328       if (!LegalTypes) return true;
329       return TLI.isTypeLegal(VT);
330     }
331   };
332 }
333
334
335 namespace {
336 /// WorkListRemover - This class is a DAGUpdateListener that removes any deleted
337 /// nodes from the worklist.
338 class WorkListRemover : public SelectionDAG::DAGUpdateListener {
339   DAGCombiner &DC;
340 public:
341   explicit WorkListRemover(DAGCombiner &dc)
342     : SelectionDAG::DAGUpdateListener(dc.getDAG()), DC(dc) {}
343
344   virtual void NodeDeleted(SDNode *N, SDNode *E) {
345     DC.removeFromWorkList(N);
346   }
347 };
348 }
349
350 //===----------------------------------------------------------------------===//
351 //  TargetLowering::DAGCombinerInfo implementation
352 //===----------------------------------------------------------------------===//
353
354 void TargetLowering::DAGCombinerInfo::AddToWorklist(SDNode *N) {
355   ((DAGCombiner*)DC)->AddToWorkList(N);
356 }
357
358 void TargetLowering::DAGCombinerInfo::RemoveFromWorklist(SDNode *N) {
359   ((DAGCombiner*)DC)->removeFromWorkList(N);
360 }
361
362 SDValue TargetLowering::DAGCombinerInfo::
363 CombineTo(SDNode *N, const std::vector<SDValue> &To, bool AddTo) {
364   return ((DAGCombiner*)DC)->CombineTo(N, &To[0], To.size(), AddTo);
365 }
366
367 SDValue TargetLowering::DAGCombinerInfo::
368 CombineTo(SDNode *N, SDValue Res, bool AddTo) {
369   return ((DAGCombiner*)DC)->CombineTo(N, Res, AddTo);
370 }
371
372
373 SDValue TargetLowering::DAGCombinerInfo::
374 CombineTo(SDNode *N, SDValue Res0, SDValue Res1, bool AddTo) {
375   return ((DAGCombiner*)DC)->CombineTo(N, Res0, Res1, AddTo);
376 }
377
378 void TargetLowering::DAGCombinerInfo::
379 CommitTargetLoweringOpt(const TargetLowering::TargetLoweringOpt &TLO) {
380   return ((DAGCombiner*)DC)->CommitTargetLoweringOpt(TLO);
381 }
382
383 //===----------------------------------------------------------------------===//
384 // Helper Functions
385 //===----------------------------------------------------------------------===//
386
387 /// isNegatibleForFree - Return 1 if we can compute the negated form of the
388 /// specified expression for the same cost as the expression itself, or 2 if we
389 /// can compute the negated form more cheaply than the expression itself.
390 static char isNegatibleForFree(SDValue Op, bool LegalOperations,
391                                const TargetLowering &TLI,
392                                const TargetOptions *Options,
393                                unsigned Depth = 0) {
394   // No compile time optimizations on this type.
395   if (Op.getValueType() == MVT::ppcf128)
396     return 0;
397
398   // fneg is removable even if it has multiple uses.
399   if (Op.getOpcode() == ISD::FNEG) return 2;
400
401   // Don't allow anything with multiple uses.
402   if (!Op.hasOneUse()) return 0;
403
404   // Don't recurse exponentially.
405   if (Depth > 6) return 0;
406
407   switch (Op.getOpcode()) {
408   default: return false;
409   case ISD::ConstantFP:
410     // Don't invert constant FP values after legalize.  The negated constant
411     // isn't necessarily legal.
412     return LegalOperations ? 0 : 1;
413   case ISD::FADD:
414     // FIXME: determine better conditions for this xform.
415     if (!Options->UnsafeFPMath) return 0;
416
417     // After operation legalization, it might not be legal to create new FSUBs.
418     if (LegalOperations &&
419         !TLI.isOperationLegalOrCustom(ISD::FSUB,  Op.getValueType()))
420       return 0;
421
422     // fold (fneg (fadd A, B)) -> (fsub (fneg A), B)
423     if (char V = isNegatibleForFree(Op.getOperand(0), LegalOperations, TLI,
424                                     Options, Depth + 1))
425       return V;
426     // fold (fneg (fadd A, B)) -> (fsub (fneg B), A)
427     return isNegatibleForFree(Op.getOperand(1), LegalOperations, TLI, Options,
428                               Depth + 1);
429   case ISD::FSUB:
430     // We can't turn -(A-B) into B-A when we honor signed zeros.
431     if (!Options->UnsafeFPMath) return 0;
432
433     // fold (fneg (fsub A, B)) -> (fsub B, A)
434     return 1;
435
436   case ISD::FMUL:
437   case ISD::FDIV:
438     if (Options->HonorSignDependentRoundingFPMath()) return 0;
439
440     // fold (fneg (fmul X, Y)) -> (fmul (fneg X), Y) or (fmul X, (fneg Y))
441     if (char V = isNegatibleForFree(Op.getOperand(0), LegalOperations, TLI,
442                                     Options, Depth + 1))
443       return V;
444
445     return isNegatibleForFree(Op.getOperand(1), LegalOperations, TLI, Options,
446                               Depth + 1);
447
448   case ISD::FP_EXTEND:
449   case ISD::FP_ROUND:
450   case ISD::FSIN:
451     return isNegatibleForFree(Op.getOperand(0), LegalOperations, TLI, Options,
452                               Depth + 1);
453   }
454 }
455
456 /// GetNegatedExpression - If isNegatibleForFree returns true, this function
457 /// returns the newly negated expression.
458 static SDValue GetNegatedExpression(SDValue Op, SelectionDAG &DAG,
459                                     bool LegalOperations, unsigned Depth = 0) {
460   // fneg is removable even if it has multiple uses.
461   if (Op.getOpcode() == ISD::FNEG) return Op.getOperand(0);
462
463   // Don't allow anything with multiple uses.
464   assert(Op.hasOneUse() && "Unknown reuse!");
465
466   assert(Depth <= 6 && "GetNegatedExpression doesn't match isNegatibleForFree");
467   switch (Op.getOpcode()) {
468   default: llvm_unreachable("Unknown code");
469   case ISD::ConstantFP: {
470     APFloat V = cast<ConstantFPSDNode>(Op)->getValueAPF();
471     V.changeSign();
472     return DAG.getConstantFP(V, Op.getValueType());
473   }
474   case ISD::FADD:
475     // FIXME: determine better conditions for this xform.
476     assert(DAG.getTarget().Options.UnsafeFPMath);
477
478     // fold (fneg (fadd A, B)) -> (fsub (fneg A), B)
479     if (isNegatibleForFree(Op.getOperand(0), LegalOperations,
480                            DAG.getTargetLoweringInfo(),
481                            &DAG.getTarget().Options, Depth+1))
482       return DAG.getNode(ISD::FSUB, Op.getDebugLoc(), Op.getValueType(),
483                          GetNegatedExpression(Op.getOperand(0), DAG,
484                                               LegalOperations, Depth+1),
485                          Op.getOperand(1));
486     // fold (fneg (fadd A, B)) -> (fsub (fneg B), A)
487     return DAG.getNode(ISD::FSUB, Op.getDebugLoc(), Op.getValueType(),
488                        GetNegatedExpression(Op.getOperand(1), DAG,
489                                             LegalOperations, Depth+1),
490                        Op.getOperand(0));
491   case ISD::FSUB:
492     // We can't turn -(A-B) into B-A when we honor signed zeros.
493     assert(DAG.getTarget().Options.UnsafeFPMath);
494
495     // fold (fneg (fsub 0, B)) -> B
496     if (ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(Op.getOperand(0)))
497       if (N0CFP->getValueAPF().isZero())
498         return Op.getOperand(1);
499
500     // fold (fneg (fsub A, B)) -> (fsub B, A)
501     return DAG.getNode(ISD::FSUB, Op.getDebugLoc(), Op.getValueType(),
502                        Op.getOperand(1), Op.getOperand(0));
503
504   case ISD::FMUL:
505   case ISD::FDIV:
506     assert(!DAG.getTarget().Options.HonorSignDependentRoundingFPMath());
507
508     // fold (fneg (fmul X, Y)) -> (fmul (fneg X), Y)
509     if (isNegatibleForFree(Op.getOperand(0), LegalOperations,
510                            DAG.getTargetLoweringInfo(),
511                            &DAG.getTarget().Options, Depth+1))
512       return DAG.getNode(Op.getOpcode(), Op.getDebugLoc(), Op.getValueType(),
513                          GetNegatedExpression(Op.getOperand(0), DAG,
514                                               LegalOperations, Depth+1),
515                          Op.getOperand(1));
516
517     // fold (fneg (fmul X, Y)) -> (fmul X, (fneg Y))
518     return DAG.getNode(Op.getOpcode(), Op.getDebugLoc(), Op.getValueType(),
519                        Op.getOperand(0),
520                        GetNegatedExpression(Op.getOperand(1), DAG,
521                                             LegalOperations, Depth+1));
522
523   case ISD::FP_EXTEND:
524   case ISD::FSIN:
525     return DAG.getNode(Op.getOpcode(), Op.getDebugLoc(), Op.getValueType(),
526                        GetNegatedExpression(Op.getOperand(0), DAG,
527                                             LegalOperations, Depth+1));
528   case ISD::FP_ROUND:
529       return DAG.getNode(ISD::FP_ROUND, Op.getDebugLoc(), Op.getValueType(),
530                          GetNegatedExpression(Op.getOperand(0), DAG,
531                                               LegalOperations, Depth+1),
532                          Op.getOperand(1));
533   }
534 }
535
536
537 // isSetCCEquivalent - Return true if this node is a setcc, or is a select_cc
538 // that selects between the values 1 and 0, making it equivalent to a setcc.
539 // Also, set the incoming LHS, RHS, and CC references to the appropriate
540 // nodes based on the type of node we are checking.  This simplifies life a
541 // bit for the callers.
542 static bool isSetCCEquivalent(SDValue N, SDValue &LHS, SDValue &RHS,
543                               SDValue &CC) {
544   if (N.getOpcode() == ISD::SETCC) {
545     LHS = N.getOperand(0);
546     RHS = N.getOperand(1);
547     CC  = N.getOperand(2);
548     return true;
549   }
550   if (N.getOpcode() == ISD::SELECT_CC &&
551       N.getOperand(2).getOpcode() == ISD::Constant &&
552       N.getOperand(3).getOpcode() == ISD::Constant &&
553       cast<ConstantSDNode>(N.getOperand(2))->getAPIntValue() == 1 &&
554       cast<ConstantSDNode>(N.getOperand(3))->isNullValue()) {
555     LHS = N.getOperand(0);
556     RHS = N.getOperand(1);
557     CC  = N.getOperand(4);
558     return true;
559   }
560   return false;
561 }
562
563 // isOneUseSetCC - Return true if this is a SetCC-equivalent operation with only
564 // one use.  If this is true, it allows the users to invert the operation for
565 // free when it is profitable to do so.
566 static bool isOneUseSetCC(SDValue N) {
567   SDValue N0, N1, N2;
568   if (isSetCCEquivalent(N, N0, N1, N2) && N.getNode()->hasOneUse())
569     return true;
570   return false;
571 }
572
573 SDValue DAGCombiner::ReassociateOps(unsigned Opc, DebugLoc DL,
574                                     SDValue N0, SDValue N1) {
575   EVT VT = N0.getValueType();
576   if (N0.getOpcode() == Opc && isa<ConstantSDNode>(N0.getOperand(1))) {
577     if (isa<ConstantSDNode>(N1)) {
578       // reassoc. (op (op x, c1), c2) -> (op x, (op c1, c2))
579       SDValue OpNode =
580         DAG.FoldConstantArithmetic(Opc, VT,
581                                    cast<ConstantSDNode>(N0.getOperand(1)),
582                                    cast<ConstantSDNode>(N1));
583       return DAG.getNode(Opc, DL, VT, N0.getOperand(0), OpNode);
584     }
585     if (N0.hasOneUse()) {
586       // reassoc. (op (op x, c1), y) -> (op (op x, y), c1) iff x+c1 has one use
587       SDValue OpNode = DAG.getNode(Opc, N0.getDebugLoc(), VT,
588                                    N0.getOperand(0), N1);
589       AddToWorkList(OpNode.getNode());
590       return DAG.getNode(Opc, DL, VT, OpNode, N0.getOperand(1));
591     }
592   }
593
594   if (N1.getOpcode() == Opc && isa<ConstantSDNode>(N1.getOperand(1))) {
595     if (isa<ConstantSDNode>(N0)) {
596       // reassoc. (op c2, (op x, c1)) -> (op x, (op c1, c2))
597       SDValue OpNode =
598         DAG.FoldConstantArithmetic(Opc, VT,
599                                    cast<ConstantSDNode>(N1.getOperand(1)),
600                                    cast<ConstantSDNode>(N0));
601       return DAG.getNode(Opc, DL, VT, N1.getOperand(0), OpNode);
602     }
603     if (N1.hasOneUse()) {
604       // reassoc. (op y, (op x, c1)) -> (op (op x, y), c1) iff x+c1 has one use
605       SDValue OpNode = DAG.getNode(Opc, N0.getDebugLoc(), VT,
606                                    N1.getOperand(0), N0);
607       AddToWorkList(OpNode.getNode());
608       return DAG.getNode(Opc, DL, VT, OpNode, N1.getOperand(1));
609     }
610   }
611
612   return SDValue();
613 }
614
615 SDValue DAGCombiner::CombineTo(SDNode *N, const SDValue *To, unsigned NumTo,
616                                bool AddTo) {
617   assert(N->getNumValues() == NumTo && "Broken CombineTo call!");
618   ++NodesCombined;
619   DEBUG(dbgs() << "\nReplacing.1 ";
620         N->dump(&DAG);
621         dbgs() << "\nWith: ";
622         To[0].getNode()->dump(&DAG);
623         dbgs() << " and " << NumTo-1 << " other values\n";
624         for (unsigned i = 0, e = NumTo; i != e; ++i)
625           assert((!To[i].getNode() ||
626                   N->getValueType(i) == To[i].getValueType()) &&
627                  "Cannot combine value to value of different type!"));
628   WorkListRemover DeadNodes(*this);
629   DAG.ReplaceAllUsesWith(N, To);
630   if (AddTo) {
631     // Push the new nodes and any users onto the worklist
632     for (unsigned i = 0, e = NumTo; i != e; ++i) {
633       if (To[i].getNode()) {
634         AddToWorkList(To[i].getNode());
635         AddUsersToWorkList(To[i].getNode());
636       }
637     }
638   }
639
640   // Finally, if the node is now dead, remove it from the graph.  The node
641   // may not be dead if the replacement process recursively simplified to
642   // something else needing this node.
643   if (N->use_empty()) {
644     // Nodes can be reintroduced into the worklist.  Make sure we do not
645     // process a node that has been replaced.
646     removeFromWorkList(N);
647
648     // Finally, since the node is now dead, remove it from the graph.
649     DAG.DeleteNode(N);
650   }
651   return SDValue(N, 0);
652 }
653
654 void DAGCombiner::
655 CommitTargetLoweringOpt(const TargetLowering::TargetLoweringOpt &TLO) {
656   // Replace all uses.  If any nodes become isomorphic to other nodes and
657   // are deleted, make sure to remove them from our worklist.
658   WorkListRemover DeadNodes(*this);
659   DAG.ReplaceAllUsesOfValueWith(TLO.Old, TLO.New);
660
661   // Push the new node and any (possibly new) users onto the worklist.
662   AddToWorkList(TLO.New.getNode());
663   AddUsersToWorkList(TLO.New.getNode());
664
665   // Finally, if the node is now dead, remove it from the graph.  The node
666   // may not be dead if the replacement process recursively simplified to
667   // something else needing this node.
668   if (TLO.Old.getNode()->use_empty()) {
669     removeFromWorkList(TLO.Old.getNode());
670
671     // If the operands of this node are only used by the node, they will now
672     // be dead.  Make sure to visit them first to delete dead nodes early.
673     for (unsigned i = 0, e = TLO.Old.getNode()->getNumOperands(); i != e; ++i)
674       if (TLO.Old.getNode()->getOperand(i).getNode()->hasOneUse())
675         AddToWorkList(TLO.Old.getNode()->getOperand(i).getNode());
676
677     DAG.DeleteNode(TLO.Old.getNode());
678   }
679 }
680
681 /// SimplifyDemandedBits - Check the specified integer node value to see if
682 /// it can be simplified or if things it uses can be simplified by bit
683 /// propagation.  If so, return true.
684 bool DAGCombiner::SimplifyDemandedBits(SDValue Op, const APInt &Demanded) {
685   TargetLowering::TargetLoweringOpt TLO(DAG, LegalTypes, LegalOperations);
686   APInt KnownZero, KnownOne;
687   if (!TLI.SimplifyDemandedBits(Op, Demanded, KnownZero, KnownOne, TLO))
688     return false;
689
690   // Revisit the node.
691   AddToWorkList(Op.getNode());
692
693   // Replace the old value with the new one.
694   ++NodesCombined;
695   DEBUG(dbgs() << "\nReplacing.2 ";
696         TLO.Old.getNode()->dump(&DAG);
697         dbgs() << "\nWith: ";
698         TLO.New.getNode()->dump(&DAG);
699         dbgs() << '\n');
700
701   CommitTargetLoweringOpt(TLO);
702   return true;
703 }
704
705 void DAGCombiner::ReplaceLoadWithPromotedLoad(SDNode *Load, SDNode *ExtLoad) {
706   DebugLoc dl = Load->getDebugLoc();
707   EVT VT = Load->getValueType(0);
708   SDValue Trunc = DAG.getNode(ISD::TRUNCATE, dl, VT, SDValue(ExtLoad, 0));
709
710   DEBUG(dbgs() << "\nReplacing.9 ";
711         Load->dump(&DAG);
712         dbgs() << "\nWith: ";
713         Trunc.getNode()->dump(&DAG);
714         dbgs() << '\n');
715   WorkListRemover DeadNodes(*this);
716   DAG.ReplaceAllUsesOfValueWith(SDValue(Load, 0), Trunc);
717   DAG.ReplaceAllUsesOfValueWith(SDValue(Load, 1), SDValue(ExtLoad, 1));
718   removeFromWorkList(Load);
719   DAG.DeleteNode(Load);
720   AddToWorkList(Trunc.getNode());
721 }
722
723 SDValue DAGCombiner::PromoteOperand(SDValue Op, EVT PVT, bool &Replace) {
724   Replace = false;
725   DebugLoc dl = Op.getDebugLoc();
726   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(Op)) {
727     EVT MemVT = LD->getMemoryVT();
728     ISD::LoadExtType ExtType = ISD::isNON_EXTLoad(LD)
729       ? (TLI.isLoadExtLegal(ISD::ZEXTLOAD, MemVT) ? ISD::ZEXTLOAD
730                                                   : ISD::EXTLOAD)
731       : LD->getExtensionType();
732     Replace = true;
733     return DAG.getExtLoad(ExtType, dl, PVT,
734                           LD->getChain(), LD->getBasePtr(),
735                           LD->getPointerInfo(),
736                           MemVT, LD->isVolatile(),
737                           LD->isNonTemporal(), LD->getAlignment());
738   }
739
740   unsigned Opc = Op.getOpcode();
741   switch (Opc) {
742   default: break;
743   case ISD::AssertSext:
744     return DAG.getNode(ISD::AssertSext, dl, PVT,
745                        SExtPromoteOperand(Op.getOperand(0), PVT),
746                        Op.getOperand(1));
747   case ISD::AssertZext:
748     return DAG.getNode(ISD::AssertZext, dl, PVT,
749                        ZExtPromoteOperand(Op.getOperand(0), PVT),
750                        Op.getOperand(1));
751   case ISD::Constant: {
752     unsigned ExtOpc =
753       Op.getValueType().isByteSized() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
754     return DAG.getNode(ExtOpc, dl, PVT, Op);
755   }
756   }
757
758   if (!TLI.isOperationLegal(ISD::ANY_EXTEND, PVT))
759     return SDValue();
760   return DAG.getNode(ISD::ANY_EXTEND, dl, PVT, Op);
761 }
762
763 SDValue DAGCombiner::SExtPromoteOperand(SDValue Op, EVT PVT) {
764   if (!TLI.isOperationLegal(ISD::SIGN_EXTEND_INREG, PVT))
765     return SDValue();
766   EVT OldVT = Op.getValueType();
767   DebugLoc dl = Op.getDebugLoc();
768   bool Replace = false;
769   SDValue NewOp = PromoteOperand(Op, PVT, Replace);
770   if (NewOp.getNode() == 0)
771     return SDValue();
772   AddToWorkList(NewOp.getNode());
773
774   if (Replace)
775     ReplaceLoadWithPromotedLoad(Op.getNode(), NewOp.getNode());
776   return DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, NewOp.getValueType(), NewOp,
777                      DAG.getValueType(OldVT));
778 }
779
780 SDValue DAGCombiner::ZExtPromoteOperand(SDValue Op, EVT PVT) {
781   EVT OldVT = Op.getValueType();
782   DebugLoc dl = Op.getDebugLoc();
783   bool Replace = false;
784   SDValue NewOp = PromoteOperand(Op, PVT, Replace);
785   if (NewOp.getNode() == 0)
786     return SDValue();
787   AddToWorkList(NewOp.getNode());
788
789   if (Replace)
790     ReplaceLoadWithPromotedLoad(Op.getNode(), NewOp.getNode());
791   return DAG.getZeroExtendInReg(NewOp, dl, OldVT);
792 }
793
794 /// PromoteIntBinOp - Promote the specified integer binary operation if the
795 /// target indicates it is beneficial. e.g. On x86, it's usually better to
796 /// promote i16 operations to i32 since i16 instructions are longer.
797 SDValue DAGCombiner::PromoteIntBinOp(SDValue Op) {
798   if (!LegalOperations)
799     return SDValue();
800
801   EVT VT = Op.getValueType();
802   if (VT.isVector() || !VT.isInteger())
803     return SDValue();
804
805   // If operation type is 'undesirable', e.g. i16 on x86, consider
806   // promoting it.
807   unsigned Opc = Op.getOpcode();
808   if (TLI.isTypeDesirableForOp(Opc, VT))
809     return SDValue();
810
811   EVT PVT = VT;
812   // Consult target whether it is a good idea to promote this operation and
813   // what's the right type to promote it to.
814   if (TLI.IsDesirableToPromoteOp(Op, PVT)) {
815     assert(PVT != VT && "Don't know what type to promote to!");
816
817     bool Replace0 = false;
818     SDValue N0 = Op.getOperand(0);
819     SDValue NN0 = PromoteOperand(N0, PVT, Replace0);
820     if (NN0.getNode() == 0)
821       return SDValue();
822
823     bool Replace1 = false;
824     SDValue N1 = Op.getOperand(1);
825     SDValue NN1;
826     if (N0 == N1)
827       NN1 = NN0;
828     else {
829       NN1 = PromoteOperand(N1, PVT, Replace1);
830       if (NN1.getNode() == 0)
831         return SDValue();
832     }
833
834     AddToWorkList(NN0.getNode());
835     if (NN1.getNode())
836       AddToWorkList(NN1.getNode());
837
838     if (Replace0)
839       ReplaceLoadWithPromotedLoad(N0.getNode(), NN0.getNode());
840     if (Replace1)
841       ReplaceLoadWithPromotedLoad(N1.getNode(), NN1.getNode());
842
843     DEBUG(dbgs() << "\nPromoting ";
844           Op.getNode()->dump(&DAG));
845     DebugLoc dl = Op.getDebugLoc();
846     return DAG.getNode(ISD::TRUNCATE, dl, VT,
847                        DAG.getNode(Opc, dl, PVT, NN0, NN1));
848   }
849   return SDValue();
850 }
851
852 /// PromoteIntShiftOp - Promote the specified integer shift operation if the
853 /// target indicates it is beneficial. e.g. On x86, it's usually better to
854 /// promote i16 operations to i32 since i16 instructions are longer.
855 SDValue DAGCombiner::PromoteIntShiftOp(SDValue Op) {
856   if (!LegalOperations)
857     return SDValue();
858
859   EVT VT = Op.getValueType();
860   if (VT.isVector() || !VT.isInteger())
861     return SDValue();
862
863   // If operation type is 'undesirable', e.g. i16 on x86, consider
864   // promoting it.
865   unsigned Opc = Op.getOpcode();
866   if (TLI.isTypeDesirableForOp(Opc, VT))
867     return SDValue();
868
869   EVT PVT = VT;
870   // Consult target whether it is a good idea to promote this operation and
871   // what's the right type to promote it to.
872   if (TLI.IsDesirableToPromoteOp(Op, PVT)) {
873     assert(PVT != VT && "Don't know what type to promote to!");
874
875     bool Replace = false;
876     SDValue N0 = Op.getOperand(0);
877     if (Opc == ISD::SRA)
878       N0 = SExtPromoteOperand(Op.getOperand(0), PVT);
879     else if (Opc == ISD::SRL)
880       N0 = ZExtPromoteOperand(Op.getOperand(0), PVT);
881     else
882       N0 = PromoteOperand(N0, PVT, Replace);
883     if (N0.getNode() == 0)
884       return SDValue();
885
886     AddToWorkList(N0.getNode());
887     if (Replace)
888       ReplaceLoadWithPromotedLoad(Op.getOperand(0).getNode(), N0.getNode());
889
890     DEBUG(dbgs() << "\nPromoting ";
891           Op.getNode()->dump(&DAG));
892     DebugLoc dl = Op.getDebugLoc();
893     return DAG.getNode(ISD::TRUNCATE, dl, VT,
894                        DAG.getNode(Opc, dl, PVT, N0, Op.getOperand(1)));
895   }
896   return SDValue();
897 }
898
899 SDValue DAGCombiner::PromoteExtend(SDValue Op) {
900   if (!LegalOperations)
901     return SDValue();
902
903   EVT VT = Op.getValueType();
904   if (VT.isVector() || !VT.isInteger())
905     return SDValue();
906
907   // If operation type is 'undesirable', e.g. i16 on x86, consider
908   // promoting it.
909   unsigned Opc = Op.getOpcode();
910   if (TLI.isTypeDesirableForOp(Opc, VT))
911     return SDValue();
912
913   EVT PVT = VT;
914   // Consult target whether it is a good idea to promote this operation and
915   // what's the right type to promote it to.
916   if (TLI.IsDesirableToPromoteOp(Op, PVT)) {
917     assert(PVT != VT && "Don't know what type to promote to!");
918     // fold (aext (aext x)) -> (aext x)
919     // fold (aext (zext x)) -> (zext x)
920     // fold (aext (sext x)) -> (sext x)
921     DEBUG(dbgs() << "\nPromoting ";
922           Op.getNode()->dump(&DAG));
923     return DAG.getNode(Op.getOpcode(), Op.getDebugLoc(), VT, Op.getOperand(0));
924   }
925   return SDValue();
926 }
927
928 bool DAGCombiner::PromoteLoad(SDValue Op) {
929   if (!LegalOperations)
930     return false;
931
932   EVT VT = Op.getValueType();
933   if (VT.isVector() || !VT.isInteger())
934     return false;
935
936   // If operation type is 'undesirable', e.g. i16 on x86, consider
937   // promoting it.
938   unsigned Opc = Op.getOpcode();
939   if (TLI.isTypeDesirableForOp(Opc, VT))
940     return false;
941
942   EVT PVT = VT;
943   // Consult target whether it is a good idea to promote this operation and
944   // what's the right type to promote it to.
945   if (TLI.IsDesirableToPromoteOp(Op, PVT)) {
946     assert(PVT != VT && "Don't know what type to promote to!");
947
948     DebugLoc dl = Op.getDebugLoc();
949     SDNode *N = Op.getNode();
950     LoadSDNode *LD = cast<LoadSDNode>(N);
951     EVT MemVT = LD->getMemoryVT();
952     ISD::LoadExtType ExtType = ISD::isNON_EXTLoad(LD)
953       ? (TLI.isLoadExtLegal(ISD::ZEXTLOAD, MemVT) ? ISD::ZEXTLOAD
954                                                   : ISD::EXTLOAD)
955       : LD->getExtensionType();
956     SDValue NewLD = DAG.getExtLoad(ExtType, dl, PVT,
957                                    LD->getChain(), LD->getBasePtr(),
958                                    LD->getPointerInfo(),
959                                    MemVT, LD->isVolatile(),
960                                    LD->isNonTemporal(), LD->getAlignment());
961     SDValue Result = DAG.getNode(ISD::TRUNCATE, dl, VT, NewLD);
962
963     DEBUG(dbgs() << "\nPromoting ";
964           N->dump(&DAG);
965           dbgs() << "\nTo: ";
966           Result.getNode()->dump(&DAG);
967           dbgs() << '\n');
968     WorkListRemover DeadNodes(*this);
969     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Result);
970     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), NewLD.getValue(1));
971     removeFromWorkList(N);
972     DAG.DeleteNode(N);
973     AddToWorkList(Result.getNode());
974     return true;
975   }
976   return false;
977 }
978
979
980 //===----------------------------------------------------------------------===//
981 //  Main DAG Combiner implementation
982 //===----------------------------------------------------------------------===//
983
984 void DAGCombiner::Run(CombineLevel AtLevel) {
985   // set the instance variables, so that the various visit routines may use it.
986   Level = AtLevel;
987   LegalOperations = Level >= AfterLegalizeVectorOps;
988   LegalTypes = Level >= AfterLegalizeTypes;
989
990   // Add all the dag nodes to the worklist.
991   for (SelectionDAG::allnodes_iterator I = DAG.allnodes_begin(),
992        E = DAG.allnodes_end(); I != E; ++I)
993     AddToWorkList(I);
994
995   // Create a dummy node (which is not added to allnodes), that adds a reference
996   // to the root node, preventing it from being deleted, and tracking any
997   // changes of the root.
998   HandleSDNode Dummy(DAG.getRoot());
999
1000   // The root of the dag may dangle to deleted nodes until the dag combiner is
1001   // done.  Set it to null to avoid confusion.
1002   DAG.setRoot(SDValue());
1003
1004   // while the worklist isn't empty, find a node and
1005   // try and combine it.
1006   while (!WorkListContents.empty()) {
1007     SDNode *N;
1008     // The WorkListOrder holds the SDNodes in order, but it may contain duplicates.
1009     // In order to avoid a linear scan, we use a set (O(log N)) to hold what the
1010     // worklist *should* contain, and check the node we want to visit is should
1011     // actually be visited.
1012     do {
1013       N = WorkListOrder.pop_back_val();
1014     } while (!WorkListContents.erase(N));
1015
1016     // If N has no uses, it is dead.  Make sure to revisit all N's operands once
1017     // N is deleted from the DAG, since they too may now be dead or may have a
1018     // reduced number of uses, allowing other xforms.
1019     if (N->use_empty() && N != &Dummy) {
1020       for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
1021         AddToWorkList(N->getOperand(i).getNode());
1022
1023       DAG.DeleteNode(N);
1024       continue;
1025     }
1026
1027     SDValue RV = combine(N);
1028
1029     if (RV.getNode() == 0)
1030       continue;
1031
1032     ++NodesCombined;
1033
1034     // If we get back the same node we passed in, rather than a new node or
1035     // zero, we know that the node must have defined multiple values and
1036     // CombineTo was used.  Since CombineTo takes care of the worklist
1037     // mechanics for us, we have no work to do in this case.
1038     if (RV.getNode() == N)
1039       continue;
1040
1041     assert(N->getOpcode() != ISD::DELETED_NODE &&
1042            RV.getNode()->getOpcode() != ISD::DELETED_NODE &&
1043            "Node was deleted but visit returned new node!");
1044
1045     DEBUG(dbgs() << "\nReplacing.3 ";
1046           N->dump(&DAG);
1047           dbgs() << "\nWith: ";
1048           RV.getNode()->dump(&DAG);
1049           dbgs() << '\n');
1050
1051     // Transfer debug value.
1052     DAG.TransferDbgValues(SDValue(N, 0), RV);
1053     WorkListRemover DeadNodes(*this);
1054     if (N->getNumValues() == RV.getNode()->getNumValues())
1055       DAG.ReplaceAllUsesWith(N, RV.getNode());
1056     else {
1057       assert(N->getValueType(0) == RV.getValueType() &&
1058              N->getNumValues() == 1 && "Type mismatch");
1059       SDValue OpV = RV;
1060       DAG.ReplaceAllUsesWith(N, &OpV);
1061     }
1062
1063     // Push the new node and any users onto the worklist
1064     AddToWorkList(RV.getNode());
1065     AddUsersToWorkList(RV.getNode());
1066
1067     // Add any uses of the old node to the worklist in case this node is the
1068     // last one that uses them.  They may become dead after this node is
1069     // deleted.
1070     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
1071       AddToWorkList(N->getOperand(i).getNode());
1072
1073     // Finally, if the node is now dead, remove it from the graph.  The node
1074     // may not be dead if the replacement process recursively simplified to
1075     // something else needing this node.
1076     if (N->use_empty()) {
1077       // Nodes can be reintroduced into the worklist.  Make sure we do not
1078       // process a node that has been replaced.
1079       removeFromWorkList(N);
1080
1081       // Finally, since the node is now dead, remove it from the graph.
1082       DAG.DeleteNode(N);
1083     }
1084   }
1085
1086   // If the root changed (e.g. it was a dead load, update the root).
1087   DAG.setRoot(Dummy.getValue());
1088   DAG.RemoveDeadNodes();
1089 }
1090
1091 SDValue DAGCombiner::visit(SDNode *N) {
1092   switch (N->getOpcode()) {
1093   default: break;
1094   case ISD::TokenFactor:        return visitTokenFactor(N);
1095   case ISD::MERGE_VALUES:       return visitMERGE_VALUES(N);
1096   case ISD::ADD:                return visitADD(N);
1097   case ISD::SUB:                return visitSUB(N);
1098   case ISD::ADDC:               return visitADDC(N);
1099   case ISD::SUBC:               return visitSUBC(N);
1100   case ISD::ADDE:               return visitADDE(N);
1101   case ISD::SUBE:               return visitSUBE(N);
1102   case ISD::MUL:                return visitMUL(N);
1103   case ISD::SDIV:               return visitSDIV(N);
1104   case ISD::UDIV:               return visitUDIV(N);
1105   case ISD::SREM:               return visitSREM(N);
1106   case ISD::UREM:               return visitUREM(N);
1107   case ISD::MULHU:              return visitMULHU(N);
1108   case ISD::MULHS:              return visitMULHS(N);
1109   case ISD::SMUL_LOHI:          return visitSMUL_LOHI(N);
1110   case ISD::UMUL_LOHI:          return visitUMUL_LOHI(N);
1111   case ISD::SMULO:              return visitSMULO(N);
1112   case ISD::UMULO:              return visitUMULO(N);
1113   case ISD::SDIVREM:            return visitSDIVREM(N);
1114   case ISD::UDIVREM:            return visitUDIVREM(N);
1115   case ISD::AND:                return visitAND(N);
1116   case ISD::OR:                 return visitOR(N);
1117   case ISD::XOR:                return visitXOR(N);
1118   case ISD::SHL:                return visitSHL(N);
1119   case ISD::SRA:                return visitSRA(N);
1120   case ISD::SRL:                return visitSRL(N);
1121   case ISD::CTLZ:               return visitCTLZ(N);
1122   case ISD::CTLZ_ZERO_UNDEF:    return visitCTLZ_ZERO_UNDEF(N);
1123   case ISD::CTTZ:               return visitCTTZ(N);
1124   case ISD::CTTZ_ZERO_UNDEF:    return visitCTTZ_ZERO_UNDEF(N);
1125   case ISD::CTPOP:              return visitCTPOP(N);
1126   case ISD::SELECT:             return visitSELECT(N);
1127   case ISD::SELECT_CC:          return visitSELECT_CC(N);
1128   case ISD::SETCC:              return visitSETCC(N);
1129   case ISD::SIGN_EXTEND:        return visitSIGN_EXTEND(N);
1130   case ISD::ZERO_EXTEND:        return visitZERO_EXTEND(N);
1131   case ISD::ANY_EXTEND:         return visitANY_EXTEND(N);
1132   case ISD::SIGN_EXTEND_INREG:  return visitSIGN_EXTEND_INREG(N);
1133   case ISD::TRUNCATE:           return visitTRUNCATE(N);
1134   case ISD::BITCAST:            return visitBITCAST(N);
1135   case ISD::BUILD_PAIR:         return visitBUILD_PAIR(N);
1136   case ISD::FADD:               return visitFADD(N);
1137   case ISD::FSUB:               return visitFSUB(N);
1138   case ISD::FMUL:               return visitFMUL(N);
1139   case ISD::FMA:                return visitFMA(N);
1140   case ISD::FDIV:               return visitFDIV(N);
1141   case ISD::FREM:               return visitFREM(N);
1142   case ISD::FCOPYSIGN:          return visitFCOPYSIGN(N);
1143   case ISD::SINT_TO_FP:         return visitSINT_TO_FP(N);
1144   case ISD::UINT_TO_FP:         return visitUINT_TO_FP(N);
1145   case ISD::FP_TO_SINT:         return visitFP_TO_SINT(N);
1146   case ISD::FP_TO_UINT:         return visitFP_TO_UINT(N);
1147   case ISD::FP_ROUND:           return visitFP_ROUND(N);
1148   case ISD::FP_ROUND_INREG:     return visitFP_ROUND_INREG(N);
1149   case ISD::FP_EXTEND:          return visitFP_EXTEND(N);
1150   case ISD::FNEG:               return visitFNEG(N);
1151   case ISD::FABS:               return visitFABS(N);
1152   case ISD::FFLOOR:             return visitFFLOOR(N);
1153   case ISD::FCEIL:              return visitFCEIL(N);
1154   case ISD::FTRUNC:             return visitFTRUNC(N);
1155   case ISD::BRCOND:             return visitBRCOND(N);
1156   case ISD::BR_CC:              return visitBR_CC(N);
1157   case ISD::LOAD:               return visitLOAD(N);
1158   case ISD::STORE:              return visitSTORE(N);
1159   case ISD::INSERT_VECTOR_ELT:  return visitINSERT_VECTOR_ELT(N);
1160   case ISD::EXTRACT_VECTOR_ELT: return visitEXTRACT_VECTOR_ELT(N);
1161   case ISD::BUILD_VECTOR:       return visitBUILD_VECTOR(N);
1162   case ISD::CONCAT_VECTORS:     return visitCONCAT_VECTORS(N);
1163   case ISD::EXTRACT_SUBVECTOR:  return visitEXTRACT_SUBVECTOR(N);
1164   case ISD::VECTOR_SHUFFLE:     return visitVECTOR_SHUFFLE(N);
1165   case ISD::MEMBARRIER:         return visitMEMBARRIER(N);
1166   }
1167   return SDValue();
1168 }
1169
1170 SDValue DAGCombiner::combine(SDNode *N) {
1171   SDValue RV = visit(N);
1172
1173   // If nothing happened, try a target-specific DAG combine.
1174   if (RV.getNode() == 0) {
1175     assert(N->getOpcode() != ISD::DELETED_NODE &&
1176            "Node was deleted but visit returned NULL!");
1177
1178     if (N->getOpcode() >= ISD::BUILTIN_OP_END ||
1179         TLI.hasTargetDAGCombine((ISD::NodeType)N->getOpcode())) {
1180
1181       // Expose the DAG combiner to the target combiner impls.
1182       TargetLowering::DAGCombinerInfo
1183         DagCombineInfo(DAG, !LegalTypes, !LegalOperations, false, this);
1184
1185       RV = TLI.PerformDAGCombine(N, DagCombineInfo);
1186     }
1187   }
1188
1189   // If nothing happened still, try promoting the operation.
1190   if (RV.getNode() == 0) {
1191     switch (N->getOpcode()) {
1192     default: break;
1193     case ISD::ADD:
1194     case ISD::SUB:
1195     case ISD::MUL:
1196     case ISD::AND:
1197     case ISD::OR:
1198     case ISD::XOR:
1199       RV = PromoteIntBinOp(SDValue(N, 0));
1200       break;
1201     case ISD::SHL:
1202     case ISD::SRA:
1203     case ISD::SRL:
1204       RV = PromoteIntShiftOp(SDValue(N, 0));
1205       break;
1206     case ISD::SIGN_EXTEND:
1207     case ISD::ZERO_EXTEND:
1208     case ISD::ANY_EXTEND:
1209       RV = PromoteExtend(SDValue(N, 0));
1210       break;
1211     case ISD::LOAD:
1212       if (PromoteLoad(SDValue(N, 0)))
1213         RV = SDValue(N, 0);
1214       break;
1215     }
1216   }
1217
1218   // If N is a commutative binary node, try commuting it to enable more
1219   // sdisel CSE.
1220   if (RV.getNode() == 0 &&
1221       SelectionDAG::isCommutativeBinOp(N->getOpcode()) &&
1222       N->getNumValues() == 1) {
1223     SDValue N0 = N->getOperand(0);
1224     SDValue N1 = N->getOperand(1);
1225
1226     // Constant operands are canonicalized to RHS.
1227     if (isa<ConstantSDNode>(N0) || !isa<ConstantSDNode>(N1)) {
1228       SDValue Ops[] = { N1, N0 };
1229       SDNode *CSENode = DAG.getNodeIfExists(N->getOpcode(), N->getVTList(),
1230                                             Ops, 2);
1231       if (CSENode)
1232         return SDValue(CSENode, 0);
1233     }
1234   }
1235
1236   return RV;
1237 }
1238
1239 /// getInputChainForNode - Given a node, return its input chain if it has one,
1240 /// otherwise return a null sd operand.
1241 static SDValue getInputChainForNode(SDNode *N) {
1242   if (unsigned NumOps = N->getNumOperands()) {
1243     if (N->getOperand(0).getValueType() == MVT::Other)
1244       return N->getOperand(0);
1245     else if (N->getOperand(NumOps-1).getValueType() == MVT::Other)
1246       return N->getOperand(NumOps-1);
1247     for (unsigned i = 1; i < NumOps-1; ++i)
1248       if (N->getOperand(i).getValueType() == MVT::Other)
1249         return N->getOperand(i);
1250   }
1251   return SDValue();
1252 }
1253
1254 SDValue DAGCombiner::visitTokenFactor(SDNode *N) {
1255   // If N has two operands, where one has an input chain equal to the other,
1256   // the 'other' chain is redundant.
1257   if (N->getNumOperands() == 2) {
1258     if (getInputChainForNode(N->getOperand(0).getNode()) == N->getOperand(1))
1259       return N->getOperand(0);
1260     if (getInputChainForNode(N->getOperand(1).getNode()) == N->getOperand(0))
1261       return N->getOperand(1);
1262   }
1263
1264   SmallVector<SDNode *, 8> TFs;     // List of token factors to visit.
1265   SmallVector<SDValue, 8> Ops;    // Ops for replacing token factor.
1266   SmallPtrSet<SDNode*, 16> SeenOps;
1267   bool Changed = false;             // If we should replace this token factor.
1268
1269   // Start out with this token factor.
1270   TFs.push_back(N);
1271
1272   // Iterate through token factors.  The TFs grows when new token factors are
1273   // encountered.
1274   for (unsigned i = 0; i < TFs.size(); ++i) {
1275     SDNode *TF = TFs[i];
1276
1277     // Check each of the operands.
1278     for (unsigned i = 0, ie = TF->getNumOperands(); i != ie; ++i) {
1279       SDValue Op = TF->getOperand(i);
1280
1281       switch (Op.getOpcode()) {
1282       case ISD::EntryToken:
1283         // Entry tokens don't need to be added to the list. They are
1284         // rededundant.
1285         Changed = true;
1286         break;
1287
1288       case ISD::TokenFactor:
1289         if (Op.hasOneUse() &&
1290             std::find(TFs.begin(), TFs.end(), Op.getNode()) == TFs.end()) {
1291           // Queue up for processing.
1292           TFs.push_back(Op.getNode());
1293           // Clean up in case the token factor is removed.
1294           AddToWorkList(Op.getNode());
1295           Changed = true;
1296           break;
1297         }
1298         // Fall thru
1299
1300       default:
1301         // Only add if it isn't already in the list.
1302         if (SeenOps.insert(Op.getNode()))
1303           Ops.push_back(Op);
1304         else
1305           Changed = true;
1306         break;
1307       }
1308     }
1309   }
1310
1311   SDValue Result;
1312
1313   // If we've change things around then replace token factor.
1314   if (Changed) {
1315     if (Ops.empty()) {
1316       // The entry token is the only possible outcome.
1317       Result = DAG.getEntryNode();
1318     } else {
1319       // New and improved token factor.
1320       Result = DAG.getNode(ISD::TokenFactor, N->getDebugLoc(),
1321                            MVT::Other, &Ops[0], Ops.size());
1322     }
1323
1324     // Don't add users to work list.
1325     return CombineTo(N, Result, false);
1326   }
1327
1328   return Result;
1329 }
1330
1331 /// MERGE_VALUES can always be eliminated.
1332 SDValue DAGCombiner::visitMERGE_VALUES(SDNode *N) {
1333   WorkListRemover DeadNodes(*this);
1334   // Replacing results may cause a different MERGE_VALUES to suddenly
1335   // be CSE'd with N, and carry its uses with it. Iterate until no
1336   // uses remain, to ensure that the node can be safely deleted.
1337   // First add the users of this node to the work list so that they
1338   // can be tried again once they have new operands.
1339   AddUsersToWorkList(N);
1340   do {
1341     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
1342       DAG.ReplaceAllUsesOfValueWith(SDValue(N, i), N->getOperand(i));
1343   } while (!N->use_empty());
1344   removeFromWorkList(N);
1345   DAG.DeleteNode(N);
1346   return SDValue(N, 0);   // Return N so it doesn't get rechecked!
1347 }
1348
1349 static
1350 SDValue combineShlAddConstant(DebugLoc DL, SDValue N0, SDValue N1,
1351                               SelectionDAG &DAG) {
1352   EVT VT = N0.getValueType();
1353   SDValue N00 = N0.getOperand(0);
1354   SDValue N01 = N0.getOperand(1);
1355   ConstantSDNode *N01C = dyn_cast<ConstantSDNode>(N01);
1356
1357   if (N01C && N00.getOpcode() == ISD::ADD && N00.getNode()->hasOneUse() &&
1358       isa<ConstantSDNode>(N00.getOperand(1))) {
1359     // fold (add (shl (add x, c1), c2), ) -> (add (add (shl x, c2), c1<<c2), )
1360     N0 = DAG.getNode(ISD::ADD, N0.getDebugLoc(), VT,
1361                      DAG.getNode(ISD::SHL, N00.getDebugLoc(), VT,
1362                                  N00.getOperand(0), N01),
1363                      DAG.getNode(ISD::SHL, N01.getDebugLoc(), VT,
1364                                  N00.getOperand(1), N01));
1365     return DAG.getNode(ISD::ADD, DL, VT, N0, N1);
1366   }
1367
1368   return SDValue();
1369 }
1370
1371 SDValue DAGCombiner::visitADD(SDNode *N) {
1372   SDValue N0 = N->getOperand(0);
1373   SDValue N1 = N->getOperand(1);
1374   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1375   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1376   EVT VT = N0.getValueType();
1377
1378   // fold vector ops
1379   if (VT.isVector()) {
1380     SDValue FoldedVOp = SimplifyVBinOp(N);
1381     if (FoldedVOp.getNode()) return FoldedVOp;
1382   }
1383
1384   // fold (add x, undef) -> undef
1385   if (N0.getOpcode() == ISD::UNDEF)
1386     return N0;
1387   if (N1.getOpcode() == ISD::UNDEF)
1388     return N1;
1389   // fold (add c1, c2) -> c1+c2
1390   if (N0C && N1C)
1391     return DAG.FoldConstantArithmetic(ISD::ADD, VT, N0C, N1C);
1392   // canonicalize constant to RHS
1393   if (N0C && !N1C)
1394     return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N1, N0);
1395   // fold (add x, 0) -> x
1396   if (N1C && N1C->isNullValue())
1397     return N0;
1398   // fold (add Sym, c) -> Sym+c
1399   if (GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(N0))
1400     if (!LegalOperations && TLI.isOffsetFoldingLegal(GA) && N1C &&
1401         GA->getOpcode() == ISD::GlobalAddress)
1402       return DAG.getGlobalAddress(GA->getGlobal(), N1C->getDebugLoc(), VT,
1403                                   GA->getOffset() +
1404                                     (uint64_t)N1C->getSExtValue());
1405   // fold ((c1-A)+c2) -> (c1+c2)-A
1406   if (N1C && N0.getOpcode() == ISD::SUB)
1407     if (ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.getOperand(0)))
1408       return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT,
1409                          DAG.getConstant(N1C->getAPIntValue()+
1410                                          N0C->getAPIntValue(), VT),
1411                          N0.getOperand(1));
1412   // reassociate add
1413   SDValue RADD = ReassociateOps(ISD::ADD, N->getDebugLoc(), N0, N1);
1414   if (RADD.getNode() != 0)
1415     return RADD;
1416   // fold ((0-A) + B) -> B-A
1417   if (N0.getOpcode() == ISD::SUB && isa<ConstantSDNode>(N0.getOperand(0)) &&
1418       cast<ConstantSDNode>(N0.getOperand(0))->isNullValue())
1419     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N1, N0.getOperand(1));
1420   // fold (A + (0-B)) -> A-B
1421   if (N1.getOpcode() == ISD::SUB && isa<ConstantSDNode>(N1.getOperand(0)) &&
1422       cast<ConstantSDNode>(N1.getOperand(0))->isNullValue())
1423     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N0, N1.getOperand(1));
1424   // fold (A+(B-A)) -> B
1425   if (N1.getOpcode() == ISD::SUB && N0 == N1.getOperand(1))
1426     return N1.getOperand(0);
1427   // fold ((B-A)+A) -> B
1428   if (N0.getOpcode() == ISD::SUB && N1 == N0.getOperand(1))
1429     return N0.getOperand(0);
1430   // fold (A+(B-(A+C))) to (B-C)
1431   if (N1.getOpcode() == ISD::SUB && N1.getOperand(1).getOpcode() == ISD::ADD &&
1432       N0 == N1.getOperand(1).getOperand(0))
1433     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N1.getOperand(0),
1434                        N1.getOperand(1).getOperand(1));
1435   // fold (A+(B-(C+A))) to (B-C)
1436   if (N1.getOpcode() == ISD::SUB && N1.getOperand(1).getOpcode() == ISD::ADD &&
1437       N0 == N1.getOperand(1).getOperand(1))
1438     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N1.getOperand(0),
1439                        N1.getOperand(1).getOperand(0));
1440   // fold (A+((B-A)+or-C)) to (B+or-C)
1441   if ((N1.getOpcode() == ISD::SUB || N1.getOpcode() == ISD::ADD) &&
1442       N1.getOperand(0).getOpcode() == ISD::SUB &&
1443       N0 == N1.getOperand(0).getOperand(1))
1444     return DAG.getNode(N1.getOpcode(), N->getDebugLoc(), VT,
1445                        N1.getOperand(0).getOperand(0), N1.getOperand(1));
1446
1447   // fold (A-B)+(C-D) to (A+C)-(B+D) when A or C is constant
1448   if (N0.getOpcode() == ISD::SUB && N1.getOpcode() == ISD::SUB) {
1449     SDValue N00 = N0.getOperand(0);
1450     SDValue N01 = N0.getOperand(1);
1451     SDValue N10 = N1.getOperand(0);
1452     SDValue N11 = N1.getOperand(1);
1453
1454     if (isa<ConstantSDNode>(N00) || isa<ConstantSDNode>(N10))
1455       return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT,
1456                          DAG.getNode(ISD::ADD, N0.getDebugLoc(), VT, N00, N10),
1457                          DAG.getNode(ISD::ADD, N1.getDebugLoc(), VT, N01, N11));
1458   }
1459
1460   if (!VT.isVector() && SimplifyDemandedBits(SDValue(N, 0)))
1461     return SDValue(N, 0);
1462
1463   // fold (a+b) -> (a|b) iff a and b share no bits.
1464   if (VT.isInteger() && !VT.isVector()) {
1465     APInt LHSZero, LHSOne;
1466     APInt RHSZero, RHSOne;
1467     DAG.ComputeMaskedBits(N0, LHSZero, LHSOne);
1468
1469     if (LHSZero.getBoolValue()) {
1470       DAG.ComputeMaskedBits(N1, RHSZero, RHSOne);
1471
1472       // If all possibly-set bits on the LHS are clear on the RHS, return an OR.
1473       // If all possibly-set bits on the RHS are clear on the LHS, return an OR.
1474       if ((RHSZero & ~LHSZero) == ~LHSZero || (LHSZero & ~RHSZero) == ~RHSZero)
1475         return DAG.getNode(ISD::OR, N->getDebugLoc(), VT, N0, N1);
1476     }
1477   }
1478
1479   // fold (add (shl (add x, c1), c2), ) -> (add (add (shl x, c2), c1<<c2), )
1480   if (N0.getOpcode() == ISD::SHL && N0.getNode()->hasOneUse()) {
1481     SDValue Result = combineShlAddConstant(N->getDebugLoc(), N0, N1, DAG);
1482     if (Result.getNode()) return Result;
1483   }
1484   if (N1.getOpcode() == ISD::SHL && N1.getNode()->hasOneUse()) {
1485     SDValue Result = combineShlAddConstant(N->getDebugLoc(), N1, N0, DAG);
1486     if (Result.getNode()) return Result;
1487   }
1488
1489   // fold (add x, shl(0 - y, n)) -> sub(x, shl(y, n))
1490   if (N1.getOpcode() == ISD::SHL &&
1491       N1.getOperand(0).getOpcode() == ISD::SUB)
1492     if (ConstantSDNode *C =
1493           dyn_cast<ConstantSDNode>(N1.getOperand(0).getOperand(0)))
1494       if (C->getAPIntValue() == 0)
1495         return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N0,
1496                            DAG.getNode(ISD::SHL, N->getDebugLoc(), VT,
1497                                        N1.getOperand(0).getOperand(1),
1498                                        N1.getOperand(1)));
1499   if (N0.getOpcode() == ISD::SHL &&
1500       N0.getOperand(0).getOpcode() == ISD::SUB)
1501     if (ConstantSDNode *C =
1502           dyn_cast<ConstantSDNode>(N0.getOperand(0).getOperand(0)))
1503       if (C->getAPIntValue() == 0)
1504         return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N1,
1505                            DAG.getNode(ISD::SHL, N->getDebugLoc(), VT,
1506                                        N0.getOperand(0).getOperand(1),
1507                                        N0.getOperand(1)));
1508
1509   if (N1.getOpcode() == ISD::AND) {
1510     SDValue AndOp0 = N1.getOperand(0);
1511     ConstantSDNode *AndOp1 = dyn_cast<ConstantSDNode>(N1->getOperand(1));
1512     unsigned NumSignBits = DAG.ComputeNumSignBits(AndOp0);
1513     unsigned DestBits = VT.getScalarType().getSizeInBits();
1514
1515     // (add z, (and (sbbl x, x), 1)) -> (sub z, (sbbl x, x))
1516     // and similar xforms where the inner op is either ~0 or 0.
1517     if (NumSignBits == DestBits && AndOp1 && AndOp1->isOne()) {
1518       DebugLoc DL = N->getDebugLoc();
1519       return DAG.getNode(ISD::SUB, DL, VT, N->getOperand(0), AndOp0);
1520     }
1521   }
1522
1523   // add (sext i1), X -> sub X, (zext i1)
1524   if (N0.getOpcode() == ISD::SIGN_EXTEND &&
1525       N0.getOperand(0).getValueType() == MVT::i1 &&
1526       !TLI.isOperationLegal(ISD::SIGN_EXTEND, MVT::i1)) {
1527     DebugLoc DL = N->getDebugLoc();
1528     SDValue ZExt = DAG.getNode(ISD::ZERO_EXTEND, DL, VT, N0.getOperand(0));
1529     return DAG.getNode(ISD::SUB, DL, VT, N1, ZExt);
1530   }
1531
1532   return SDValue();
1533 }
1534
1535 SDValue DAGCombiner::visitADDC(SDNode *N) {
1536   SDValue N0 = N->getOperand(0);
1537   SDValue N1 = N->getOperand(1);
1538   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1539   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1540   EVT VT = N0.getValueType();
1541
1542   // If the flag result is dead, turn this into an ADD.
1543   if (!N->hasAnyUseOfValue(1))
1544     return CombineTo(N, DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N1),
1545                      DAG.getNode(ISD::CARRY_FALSE,
1546                                  N->getDebugLoc(), MVT::Glue));
1547
1548   // canonicalize constant to RHS.
1549   if (N0C && !N1C)
1550     return DAG.getNode(ISD::ADDC, N->getDebugLoc(), N->getVTList(), N1, N0);
1551
1552   // fold (addc x, 0) -> x + no carry out
1553   if (N1C && N1C->isNullValue())
1554     return CombineTo(N, N0, DAG.getNode(ISD::CARRY_FALSE,
1555                                         N->getDebugLoc(), MVT::Glue));
1556
1557   // fold (addc a, b) -> (or a, b), CARRY_FALSE iff a and b share no bits.
1558   APInt LHSZero, LHSOne;
1559   APInt RHSZero, RHSOne;
1560   DAG.ComputeMaskedBits(N0, LHSZero, LHSOne);
1561
1562   if (LHSZero.getBoolValue()) {
1563     DAG.ComputeMaskedBits(N1, RHSZero, RHSOne);
1564
1565     // If all possibly-set bits on the LHS are clear on the RHS, return an OR.
1566     // If all possibly-set bits on the RHS are clear on the LHS, return an OR.
1567     if ((RHSZero & ~LHSZero) == ~LHSZero || (LHSZero & ~RHSZero) == ~RHSZero)
1568       return CombineTo(N, DAG.getNode(ISD::OR, N->getDebugLoc(), VT, N0, N1),
1569                        DAG.getNode(ISD::CARRY_FALSE,
1570                                    N->getDebugLoc(), MVT::Glue));
1571   }
1572
1573   return SDValue();
1574 }
1575
1576 SDValue DAGCombiner::visitADDE(SDNode *N) {
1577   SDValue N0 = N->getOperand(0);
1578   SDValue N1 = N->getOperand(1);
1579   SDValue CarryIn = N->getOperand(2);
1580   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1581   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1582
1583   // canonicalize constant to RHS
1584   if (N0C && !N1C)
1585     return DAG.getNode(ISD::ADDE, N->getDebugLoc(), N->getVTList(),
1586                        N1, N0, CarryIn);
1587
1588   // fold (adde x, y, false) -> (addc x, y)
1589   if (CarryIn.getOpcode() == ISD::CARRY_FALSE)
1590     return DAG.getNode(ISD::ADDC, N->getDebugLoc(), N->getVTList(), N0, N1);
1591
1592   return SDValue();
1593 }
1594
1595 // Since it may not be valid to emit a fold to zero for vector initializers
1596 // check if we can before folding.
1597 static SDValue tryFoldToZero(DebugLoc DL, const TargetLowering &TLI, EVT VT,
1598                              SelectionDAG &DAG, bool LegalOperations) {
1599   if (!VT.isVector()) {
1600     return DAG.getConstant(0, VT);
1601   }
1602   if (!LegalOperations || TLI.isOperationLegal(ISD::BUILD_VECTOR, VT)) {
1603     // Produce a vector of zeros.
1604     SDValue El = DAG.getConstant(0, VT.getVectorElementType());
1605     std::vector<SDValue> Ops(VT.getVectorNumElements(), El);
1606     return DAG.getNode(ISD::BUILD_VECTOR, DL, VT,
1607       &Ops[0], Ops.size());
1608   }
1609   return SDValue();
1610 }
1611
1612 SDValue DAGCombiner::visitSUB(SDNode *N) {
1613   SDValue N0 = N->getOperand(0);
1614   SDValue N1 = N->getOperand(1);
1615   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.getNode());
1616   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
1617   ConstantSDNode *N1C1 = N1.getOpcode() != ISD::ADD ? 0 :
1618     dyn_cast<ConstantSDNode>(N1.getOperand(1).getNode());
1619   EVT VT = N0.getValueType();
1620
1621   // fold vector ops
1622   if (VT.isVector()) {
1623     SDValue FoldedVOp = SimplifyVBinOp(N);
1624     if (FoldedVOp.getNode()) return FoldedVOp;
1625   }
1626
1627   // fold (sub x, x) -> 0
1628   // FIXME: Refactor this and xor and other similar operations together.
1629   if (N0 == N1)
1630     return tryFoldToZero(N->getDebugLoc(), TLI, VT, DAG, LegalOperations);
1631   // fold (sub c1, c2) -> c1-c2
1632   if (N0C && N1C)
1633     return DAG.FoldConstantArithmetic(ISD::SUB, VT, N0C, N1C);
1634   // fold (sub x, c) -> (add x, -c)
1635   if (N1C)
1636     return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0,
1637                        DAG.getConstant(-N1C->getAPIntValue(), VT));
1638   // Canonicalize (sub -1, x) -> ~x, i.e. (xor x, -1)
1639   if (N0C && N0C->isAllOnesValue())
1640     return DAG.getNode(ISD::XOR, N->getDebugLoc(), VT, N1, N0);
1641   // fold A-(A-B) -> B
1642   if (N1.getOpcode() == ISD::SUB && N0 == N1.getOperand(0))
1643     return N1.getOperand(1);
1644   // fold (A+B)-A -> B
1645   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1)
1646     return N0.getOperand(1);
1647   // fold (A+B)-B -> A
1648   if (N0.getOpcode() == ISD::ADD && N0.getOperand(1) == N1)
1649     return N0.getOperand(0);
1650   // fold C2-(A+C1) -> (C2-C1)-A
1651   if (N1.getOpcode() == ISD::ADD && N0C && N1C1) {
1652     SDValue NewC = DAG.getConstant(N0C->getAPIntValue() - N1C1->getAPIntValue(),
1653                                    VT);
1654     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, NewC,
1655                        N1.getOperand(0));
1656   }
1657   // fold ((A+(B+or-C))-B) -> A+or-C
1658   if (N0.getOpcode() == ISD::ADD &&
1659       (N0.getOperand(1).getOpcode() == ISD::SUB ||
1660        N0.getOperand(1).getOpcode() == ISD::ADD) &&
1661       N0.getOperand(1).getOperand(0) == N1)
1662     return DAG.getNode(N0.getOperand(1).getOpcode(), N->getDebugLoc(), VT,
1663                        N0.getOperand(0), N0.getOperand(1).getOperand(1));
1664   // fold ((A+(C+B))-B) -> A+C
1665   if (N0.getOpcode() == ISD::ADD &&
1666       N0.getOperand(1).getOpcode() == ISD::ADD &&
1667       N0.getOperand(1).getOperand(1) == N1)
1668     return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT,
1669                        N0.getOperand(0), N0.getOperand(1).getOperand(0));
1670   // fold ((A-(B-C))-C) -> A-B
1671   if (N0.getOpcode() == ISD::SUB &&
1672       N0.getOperand(1).getOpcode() == ISD::SUB &&
1673       N0.getOperand(1).getOperand(1) == N1)
1674     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT,
1675                        N0.getOperand(0), N0.getOperand(1).getOperand(0));
1676
1677   // If either operand of a sub is undef, the result is undef
1678   if (N0.getOpcode() == ISD::UNDEF)
1679     return N0;
1680   if (N1.getOpcode() == ISD::UNDEF)
1681     return N1;
1682
1683   // If the relocation model supports it, consider symbol offsets.
1684   if (GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(N0))
1685     if (!LegalOperations && TLI.isOffsetFoldingLegal(GA)) {
1686       // fold (sub Sym, c) -> Sym-c
1687       if (N1C && GA->getOpcode() == ISD::GlobalAddress)
1688         return DAG.getGlobalAddress(GA->getGlobal(), N1C->getDebugLoc(), VT,
1689                                     GA->getOffset() -
1690                                       (uint64_t)N1C->getSExtValue());
1691       // fold (sub Sym+c1, Sym+c2) -> c1-c2
1692       if (GlobalAddressSDNode *GB = dyn_cast<GlobalAddressSDNode>(N1))
1693         if (GA->getGlobal() == GB->getGlobal())
1694           return DAG.getConstant((uint64_t)GA->getOffset() - GB->getOffset(),
1695                                  VT);
1696     }
1697
1698   return SDValue();
1699 }
1700
1701 SDValue DAGCombiner::visitSUBC(SDNode *N) {
1702   SDValue N0 = N->getOperand(0);
1703   SDValue N1 = N->getOperand(1);
1704   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1705   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1706   EVT VT = N0.getValueType();
1707
1708   // If the flag result is dead, turn this into an SUB.
1709   if (!N->hasAnyUseOfValue(1))
1710     return CombineTo(N, DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N0, N1),
1711                      DAG.getNode(ISD::CARRY_FALSE, N->getDebugLoc(),
1712                                  MVT::Glue));
1713
1714   // fold (subc x, x) -> 0 + no borrow
1715   if (N0 == N1)
1716     return CombineTo(N, DAG.getConstant(0, VT),
1717                      DAG.getNode(ISD::CARRY_FALSE, N->getDebugLoc(),
1718                                  MVT::Glue));
1719
1720   // fold (subc x, 0) -> x + no borrow
1721   if (N1C && N1C->isNullValue())
1722     return CombineTo(N, N0, DAG.getNode(ISD::CARRY_FALSE, N->getDebugLoc(),
1723                                         MVT::Glue));
1724
1725   // Canonicalize (sub -1, x) -> ~x, i.e. (xor x, -1) + no borrow
1726   if (N0C && N0C->isAllOnesValue())
1727     return CombineTo(N, DAG.getNode(ISD::XOR, N->getDebugLoc(), VT, N1, N0),
1728                      DAG.getNode(ISD::CARRY_FALSE, N->getDebugLoc(),
1729                                  MVT::Glue));
1730
1731   return SDValue();
1732 }
1733
1734 SDValue DAGCombiner::visitSUBE(SDNode *N) {
1735   SDValue N0 = N->getOperand(0);
1736   SDValue N1 = N->getOperand(1);
1737   SDValue CarryIn = N->getOperand(2);
1738
1739   // fold (sube x, y, false) -> (subc x, y)
1740   if (CarryIn.getOpcode() == ISD::CARRY_FALSE)
1741     return DAG.getNode(ISD::SUBC, N->getDebugLoc(), N->getVTList(), N0, N1);
1742
1743   return SDValue();
1744 }
1745
1746 SDValue DAGCombiner::visitMUL(SDNode *N) {
1747   SDValue N0 = N->getOperand(0);
1748   SDValue N1 = N->getOperand(1);
1749   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1750   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1751   EVT VT = N0.getValueType();
1752
1753   // fold vector ops
1754   if (VT.isVector()) {
1755     SDValue FoldedVOp = SimplifyVBinOp(N);
1756     if (FoldedVOp.getNode()) return FoldedVOp;
1757   }
1758
1759   // fold (mul x, undef) -> 0
1760   if (N0.getOpcode() == ISD::UNDEF || N1.getOpcode() == ISD::UNDEF)
1761     return DAG.getConstant(0, VT);
1762   // fold (mul c1, c2) -> c1*c2
1763   if (N0C && N1C)
1764     return DAG.FoldConstantArithmetic(ISD::MUL, VT, N0C, N1C);
1765   // canonicalize constant to RHS
1766   if (N0C && !N1C)
1767     return DAG.getNode(ISD::MUL, N->getDebugLoc(), VT, N1, N0);
1768   // fold (mul x, 0) -> 0
1769   if (N1C && N1C->isNullValue())
1770     return N1;
1771   // fold (mul x, -1) -> 0-x
1772   if (N1C && N1C->isAllOnesValue())
1773     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT,
1774                        DAG.getConstant(0, VT), N0);
1775   // fold (mul x, (1 << c)) -> x << c
1776   if (N1C && N1C->getAPIntValue().isPowerOf2())
1777     return DAG.getNode(ISD::SHL, N->getDebugLoc(), VT, N0,
1778                        DAG.getConstant(N1C->getAPIntValue().logBase2(),
1779                                        getShiftAmountTy(N0.getValueType())));
1780   // fold (mul x, -(1 << c)) -> -(x << c) or (-x) << c
1781   if (N1C && (-N1C->getAPIntValue()).isPowerOf2()) {
1782     unsigned Log2Val = (-N1C->getAPIntValue()).logBase2();
1783     // FIXME: If the input is something that is easily negated (e.g. a
1784     // single-use add), we should put the negate there.
1785     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT,
1786                        DAG.getConstant(0, VT),
1787                        DAG.getNode(ISD::SHL, N->getDebugLoc(), VT, N0,
1788                             DAG.getConstant(Log2Val,
1789                                       getShiftAmountTy(N0.getValueType()))));
1790   }
1791   // (mul (shl X, c1), c2) -> (mul X, c2 << c1)
1792   if (N1C && N0.getOpcode() == ISD::SHL &&
1793       isa<ConstantSDNode>(N0.getOperand(1))) {
1794     SDValue C3 = DAG.getNode(ISD::SHL, N->getDebugLoc(), VT,
1795                              N1, N0.getOperand(1));
1796     AddToWorkList(C3.getNode());
1797     return DAG.getNode(ISD::MUL, N->getDebugLoc(), VT,
1798                        N0.getOperand(0), C3);
1799   }
1800
1801   // Change (mul (shl X, C), Y) -> (shl (mul X, Y), C) when the shift has one
1802   // use.
1803   {
1804     SDValue Sh(0,0), Y(0,0);
1805     // Check for both (mul (shl X, C), Y)  and  (mul Y, (shl X, C)).
1806     if (N0.getOpcode() == ISD::SHL && isa<ConstantSDNode>(N0.getOperand(1)) &&
1807         N0.getNode()->hasOneUse()) {
1808       Sh = N0; Y = N1;
1809     } else if (N1.getOpcode() == ISD::SHL &&
1810                isa<ConstantSDNode>(N1.getOperand(1)) &&
1811                N1.getNode()->hasOneUse()) {
1812       Sh = N1; Y = N0;
1813     }
1814
1815     if (Sh.getNode()) {
1816       SDValue Mul = DAG.getNode(ISD::MUL, N->getDebugLoc(), VT,
1817                                 Sh.getOperand(0), Y);
1818       return DAG.getNode(ISD::SHL, N->getDebugLoc(), VT,
1819                          Mul, Sh.getOperand(1));
1820     }
1821   }
1822
1823   // fold (mul (add x, c1), c2) -> (add (mul x, c2), c1*c2)
1824   if (N1C && N0.getOpcode() == ISD::ADD && N0.getNode()->hasOneUse() &&
1825       isa<ConstantSDNode>(N0.getOperand(1)))
1826     return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT,
1827                        DAG.getNode(ISD::MUL, N0.getDebugLoc(), VT,
1828                                    N0.getOperand(0), N1),
1829                        DAG.getNode(ISD::MUL, N1.getDebugLoc(), VT,
1830                                    N0.getOperand(1), N1));
1831
1832   // reassociate mul
1833   SDValue RMUL = ReassociateOps(ISD::MUL, N->getDebugLoc(), N0, N1);
1834   if (RMUL.getNode() != 0)
1835     return RMUL;
1836
1837   return SDValue();
1838 }
1839
1840 SDValue DAGCombiner::visitSDIV(SDNode *N) {
1841   SDValue N0 = N->getOperand(0);
1842   SDValue N1 = N->getOperand(1);
1843   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.getNode());
1844   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
1845   EVT VT = N->getValueType(0);
1846
1847   // fold vector ops
1848   if (VT.isVector()) {
1849     SDValue FoldedVOp = SimplifyVBinOp(N);
1850     if (FoldedVOp.getNode()) return FoldedVOp;
1851   }
1852
1853   // fold (sdiv c1, c2) -> c1/c2
1854   if (N0C && N1C && !N1C->isNullValue())
1855     return DAG.FoldConstantArithmetic(ISD::SDIV, VT, N0C, N1C);
1856   // fold (sdiv X, 1) -> X
1857   if (N1C && N1C->getAPIntValue() == 1LL)
1858     return N0;
1859   // fold (sdiv X, -1) -> 0-X
1860   if (N1C && N1C->isAllOnesValue())
1861     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT,
1862                        DAG.getConstant(0, VT), N0);
1863   // If we know the sign bits of both operands are zero, strength reduce to a
1864   // udiv instead.  Handles (X&15) /s 4 -> X&15 >> 2
1865   if (!VT.isVector()) {
1866     if (DAG.SignBitIsZero(N1) && DAG.SignBitIsZero(N0))
1867       return DAG.getNode(ISD::UDIV, N->getDebugLoc(), N1.getValueType(),
1868                          N0, N1);
1869   }
1870   // fold (sdiv X, pow2) -> simple ops after legalize
1871   if (N1C && !N1C->isNullValue() &&
1872       (N1C->getAPIntValue().isPowerOf2() ||
1873        (-N1C->getAPIntValue()).isPowerOf2())) {
1874     // If dividing by powers of two is cheap, then don't perform the following
1875     // fold.
1876     if (TLI.isPow2DivCheap())
1877       return SDValue();
1878
1879     unsigned lg2 = N1C->getAPIntValue().countTrailingZeros();
1880
1881     // Splat the sign bit into the register
1882     SDValue SGN = DAG.getNode(ISD::SRA, N->getDebugLoc(), VT, N0,
1883                               DAG.getConstant(VT.getSizeInBits()-1,
1884                                        getShiftAmountTy(N0.getValueType())));
1885     AddToWorkList(SGN.getNode());
1886
1887     // Add (N0 < 0) ? abs2 - 1 : 0;
1888     SDValue SRL = DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, SGN,
1889                               DAG.getConstant(VT.getSizeInBits() - lg2,
1890                                        getShiftAmountTy(SGN.getValueType())));
1891     SDValue ADD = DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, SRL);
1892     AddToWorkList(SRL.getNode());
1893     AddToWorkList(ADD.getNode());    // Divide by pow2
1894     SDValue SRA = DAG.getNode(ISD::SRA, N->getDebugLoc(), VT, ADD,
1895                   DAG.getConstant(lg2, getShiftAmountTy(ADD.getValueType())));
1896
1897     // If we're dividing by a positive value, we're done.  Otherwise, we must
1898     // negate the result.
1899     if (N1C->getAPIntValue().isNonNegative())
1900       return SRA;
1901
1902     AddToWorkList(SRA.getNode());
1903     return DAG.getNode(ISD::SUB, N->getDebugLoc(), VT,
1904                        DAG.getConstant(0, VT), SRA);
1905   }
1906
1907   // if integer divide is expensive and we satisfy the requirements, emit an
1908   // alternate sequence.
1909   if (N1C && !N1C->isNullValue() && !TLI.isIntDivCheap()) {
1910     SDValue Op = BuildSDIV(N);
1911     if (Op.getNode()) return Op;
1912   }
1913
1914   // undef / X -> 0
1915   if (N0.getOpcode() == ISD::UNDEF)
1916     return DAG.getConstant(0, VT);
1917   // X / undef -> undef
1918   if (N1.getOpcode() == ISD::UNDEF)
1919     return N1;
1920
1921   return SDValue();
1922 }
1923
1924 SDValue DAGCombiner::visitUDIV(SDNode *N) {
1925   SDValue N0 = N->getOperand(0);
1926   SDValue N1 = N->getOperand(1);
1927   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.getNode());
1928   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
1929   EVT VT = N->getValueType(0);
1930
1931   // fold vector ops
1932   if (VT.isVector()) {
1933     SDValue FoldedVOp = SimplifyVBinOp(N);
1934     if (FoldedVOp.getNode()) return FoldedVOp;
1935   }
1936
1937   // fold (udiv c1, c2) -> c1/c2
1938   if (N0C && N1C && !N1C->isNullValue())
1939     return DAG.FoldConstantArithmetic(ISD::UDIV, VT, N0C, N1C);
1940   // fold (udiv x, (1 << c)) -> x >>u c
1941   if (N1C && N1C->getAPIntValue().isPowerOf2())
1942     return DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, N0,
1943                        DAG.getConstant(N1C->getAPIntValue().logBase2(),
1944                                        getShiftAmountTy(N0.getValueType())));
1945   // fold (udiv x, (shl c, y)) -> x >>u (log2(c)+y) iff c is power of 2
1946   if (N1.getOpcode() == ISD::SHL) {
1947     if (ConstantSDNode *SHC = dyn_cast<ConstantSDNode>(N1.getOperand(0))) {
1948       if (SHC->getAPIntValue().isPowerOf2()) {
1949         EVT ADDVT = N1.getOperand(1).getValueType();
1950         SDValue Add = DAG.getNode(ISD::ADD, N->getDebugLoc(), ADDVT,
1951                                   N1.getOperand(1),
1952                                   DAG.getConstant(SHC->getAPIntValue()
1953                                                                   .logBase2(),
1954                                                   ADDVT));
1955         AddToWorkList(Add.getNode());
1956         return DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, N0, Add);
1957       }
1958     }
1959   }
1960   // fold (udiv x, c) -> alternate
1961   if (N1C && !N1C->isNullValue() && !TLI.isIntDivCheap()) {
1962     SDValue Op = BuildUDIV(N);
1963     if (Op.getNode()) return Op;
1964   }
1965
1966   // undef / X -> 0
1967   if (N0.getOpcode() == ISD::UNDEF)
1968     return DAG.getConstant(0, VT);
1969   // X / undef -> undef
1970   if (N1.getOpcode() == ISD::UNDEF)
1971     return N1;
1972
1973   return SDValue();
1974 }
1975
1976 SDValue DAGCombiner::visitSREM(SDNode *N) {
1977   SDValue N0 = N->getOperand(0);
1978   SDValue N1 = N->getOperand(1);
1979   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1980   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1981   EVT VT = N->getValueType(0);
1982
1983   // fold (srem c1, c2) -> c1%c2
1984   if (N0C && N1C && !N1C->isNullValue())
1985     return DAG.FoldConstantArithmetic(ISD::SREM, VT, N0C, N1C);
1986   // If we know the sign bits of both operands are zero, strength reduce to a
1987   // urem instead.  Handles (X & 0x0FFFFFFF) %s 16 -> X&15
1988   if (!VT.isVector()) {
1989     if (DAG.SignBitIsZero(N1) && DAG.SignBitIsZero(N0))
1990       return DAG.getNode(ISD::UREM, N->getDebugLoc(), VT, N0, N1);
1991   }
1992
1993   // If X/C can be simplified by the division-by-constant logic, lower
1994   // X%C to the equivalent of X-X/C*C.
1995   if (N1C && !N1C->isNullValue()) {
1996     SDValue Div = DAG.getNode(ISD::SDIV, N->getDebugLoc(), VT, N0, N1);
1997     AddToWorkList(Div.getNode());
1998     SDValue OptimizedDiv = combine(Div.getNode());
1999     if (OptimizedDiv.getNode() && OptimizedDiv.getNode() != Div.getNode()) {
2000       SDValue Mul = DAG.getNode(ISD::MUL, N->getDebugLoc(), VT,
2001                                 OptimizedDiv, N1);
2002       SDValue Sub = DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N0, Mul);
2003       AddToWorkList(Mul.getNode());
2004       return Sub;
2005     }
2006   }
2007
2008   // undef % X -> 0
2009   if (N0.getOpcode() == ISD::UNDEF)
2010     return DAG.getConstant(0, VT);
2011   // X % undef -> undef
2012   if (N1.getOpcode() == ISD::UNDEF)
2013     return N1;
2014
2015   return SDValue();
2016 }
2017
2018 SDValue DAGCombiner::visitUREM(SDNode *N) {
2019   SDValue N0 = N->getOperand(0);
2020   SDValue N1 = N->getOperand(1);
2021   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
2022   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
2023   EVT VT = N->getValueType(0);
2024
2025   // fold (urem c1, c2) -> c1%c2
2026   if (N0C && N1C && !N1C->isNullValue())
2027     return DAG.FoldConstantArithmetic(ISD::UREM, VT, N0C, N1C);
2028   // fold (urem x, pow2) -> (and x, pow2-1)
2029   if (N1C && !N1C->isNullValue() && N1C->getAPIntValue().isPowerOf2())
2030     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, N0,
2031                        DAG.getConstant(N1C->getAPIntValue()-1,VT));
2032   // fold (urem x, (shl pow2, y)) -> (and x, (add (shl pow2, y), -1))
2033   if (N1.getOpcode() == ISD::SHL) {
2034     if (ConstantSDNode *SHC = dyn_cast<ConstantSDNode>(N1.getOperand(0))) {
2035       if (SHC->getAPIntValue().isPowerOf2()) {
2036         SDValue Add =
2037           DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N1,
2038                  DAG.getConstant(APInt::getAllOnesValue(VT.getSizeInBits()),
2039                                  VT));
2040         AddToWorkList(Add.getNode());
2041         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, N0, Add);
2042       }
2043     }
2044   }
2045
2046   // If X/C can be simplified by the division-by-constant logic, lower
2047   // X%C to the equivalent of X-X/C*C.
2048   if (N1C && !N1C->isNullValue()) {
2049     SDValue Div = DAG.getNode(ISD::UDIV, N->getDebugLoc(), VT, N0, N1);
2050     AddToWorkList(Div.getNode());
2051     SDValue OptimizedDiv = combine(Div.getNode());
2052     if (OptimizedDiv.getNode() && OptimizedDiv.getNode() != Div.getNode()) {
2053       SDValue Mul = DAG.getNode(ISD::MUL, N->getDebugLoc(), VT,
2054                                 OptimizedDiv, N1);
2055       SDValue Sub = DAG.getNode(ISD::SUB, N->getDebugLoc(), VT, N0, Mul);
2056       AddToWorkList(Mul.getNode());
2057       return Sub;
2058     }
2059   }
2060
2061   // undef % X -> 0
2062   if (N0.getOpcode() == ISD::UNDEF)
2063     return DAG.getConstant(0, VT);
2064   // X % undef -> undef
2065   if (N1.getOpcode() == ISD::UNDEF)
2066     return N1;
2067
2068   return SDValue();
2069 }
2070
2071 SDValue DAGCombiner::visitMULHS(SDNode *N) {
2072   SDValue N0 = N->getOperand(0);
2073   SDValue N1 = N->getOperand(1);
2074   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
2075   EVT VT = N->getValueType(0);
2076   DebugLoc DL = N->getDebugLoc();
2077
2078   // fold (mulhs x, 0) -> 0
2079   if (N1C && N1C->isNullValue())
2080     return N1;
2081   // fold (mulhs x, 1) -> (sra x, size(x)-1)
2082   if (N1C && N1C->getAPIntValue() == 1)
2083     return DAG.getNode(ISD::SRA, N->getDebugLoc(), N0.getValueType(), N0,
2084                        DAG.getConstant(N0.getValueType().getSizeInBits() - 1,
2085                                        getShiftAmountTy(N0.getValueType())));
2086   // fold (mulhs x, undef) -> 0
2087   if (N0.getOpcode() == ISD::UNDEF || N1.getOpcode() == ISD::UNDEF)
2088     return DAG.getConstant(0, VT);
2089
2090   // If the type twice as wide is legal, transform the mulhs to a wider multiply
2091   // plus a shift.
2092   if (VT.isSimple() && !VT.isVector()) {
2093     MVT Simple = VT.getSimpleVT();
2094     unsigned SimpleSize = Simple.getSizeInBits();
2095     EVT NewVT = EVT::getIntegerVT(*DAG.getContext(), SimpleSize*2);
2096     if (TLI.isOperationLegal(ISD::MUL, NewVT)) {
2097       N0 = DAG.getNode(ISD::SIGN_EXTEND, DL, NewVT, N0);
2098       N1 = DAG.getNode(ISD::SIGN_EXTEND, DL, NewVT, N1);
2099       N1 = DAG.getNode(ISD::MUL, DL, NewVT, N0, N1);
2100       N1 = DAG.getNode(ISD::SRL, DL, NewVT, N1,
2101             DAG.getConstant(SimpleSize, getShiftAmountTy(N1.getValueType())));
2102       return DAG.getNode(ISD::TRUNCATE, DL, VT, N1);
2103     }
2104   }
2105
2106   return SDValue();
2107 }
2108
2109 SDValue DAGCombiner::visitMULHU(SDNode *N) {
2110   SDValue N0 = N->getOperand(0);
2111   SDValue N1 = N->getOperand(1);
2112   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
2113   EVT VT = N->getValueType(0);
2114   DebugLoc DL = N->getDebugLoc();
2115
2116   // fold (mulhu x, 0) -> 0
2117   if (N1C && N1C->isNullValue())
2118     return N1;
2119   // fold (mulhu x, 1) -> 0
2120   if (N1C && N1C->getAPIntValue() == 1)
2121     return DAG.getConstant(0, N0.getValueType());
2122   // fold (mulhu x, undef) -> 0
2123   if (N0.getOpcode() == ISD::UNDEF || N1.getOpcode() == ISD::UNDEF)
2124     return DAG.getConstant(0, VT);
2125
2126   // If the type twice as wide is legal, transform the mulhu to a wider multiply
2127   // plus a shift.
2128   if (VT.isSimple() && !VT.isVector()) {
2129     MVT Simple = VT.getSimpleVT();
2130     unsigned SimpleSize = Simple.getSizeInBits();
2131     EVT NewVT = EVT::getIntegerVT(*DAG.getContext(), SimpleSize*2);
2132     if (TLI.isOperationLegal(ISD::MUL, NewVT)) {
2133       N0 = DAG.getNode(ISD::ZERO_EXTEND, DL, NewVT, N0);
2134       N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, NewVT, N1);
2135       N1 = DAG.getNode(ISD::MUL, DL, NewVT, N0, N1);
2136       N1 = DAG.getNode(ISD::SRL, DL, NewVT, N1,
2137             DAG.getConstant(SimpleSize, getShiftAmountTy(N1.getValueType())));
2138       return DAG.getNode(ISD::TRUNCATE, DL, VT, N1);
2139     }
2140   }
2141
2142   return SDValue();
2143 }
2144
2145 /// SimplifyNodeWithTwoResults - Perform optimizations common to nodes that
2146 /// compute two values. LoOp and HiOp give the opcodes for the two computations
2147 /// that are being performed. Return true if a simplification was made.
2148 ///
2149 SDValue DAGCombiner::SimplifyNodeWithTwoResults(SDNode *N, unsigned LoOp,
2150                                                 unsigned HiOp) {
2151   // If the high half is not needed, just compute the low half.
2152   bool HiExists = N->hasAnyUseOfValue(1);
2153   if (!HiExists &&
2154       (!LegalOperations ||
2155        TLI.isOperationLegal(LoOp, N->getValueType(0)))) {
2156     SDValue Res = DAG.getNode(LoOp, N->getDebugLoc(), N->getValueType(0),
2157                               N->op_begin(), N->getNumOperands());
2158     return CombineTo(N, Res, Res);
2159   }
2160
2161   // If the low half is not needed, just compute the high half.
2162   bool LoExists = N->hasAnyUseOfValue(0);
2163   if (!LoExists &&
2164       (!LegalOperations ||
2165        TLI.isOperationLegal(HiOp, N->getValueType(1)))) {
2166     SDValue Res = DAG.getNode(HiOp, N->getDebugLoc(), N->getValueType(1),
2167                               N->op_begin(), N->getNumOperands());
2168     return CombineTo(N, Res, Res);
2169   }
2170
2171   // If both halves are used, return as it is.
2172   if (LoExists && HiExists)
2173     return SDValue();
2174
2175   // If the two computed results can be simplified separately, separate them.
2176   if (LoExists) {
2177     SDValue Lo = DAG.getNode(LoOp, N->getDebugLoc(), N->getValueType(0),
2178                              N->op_begin(), N->getNumOperands());
2179     AddToWorkList(Lo.getNode());
2180     SDValue LoOpt = combine(Lo.getNode());
2181     if (LoOpt.getNode() && LoOpt.getNode() != Lo.getNode() &&
2182         (!LegalOperations ||
2183          TLI.isOperationLegal(LoOpt.getOpcode(), LoOpt.getValueType())))
2184       return CombineTo(N, LoOpt, LoOpt);
2185   }
2186
2187   if (HiExists) {
2188     SDValue Hi = DAG.getNode(HiOp, N->getDebugLoc(), N->getValueType(1),
2189                              N->op_begin(), N->getNumOperands());
2190     AddToWorkList(Hi.getNode());
2191     SDValue HiOpt = combine(Hi.getNode());
2192     if (HiOpt.getNode() && HiOpt != Hi &&
2193         (!LegalOperations ||
2194          TLI.isOperationLegal(HiOpt.getOpcode(), HiOpt.getValueType())))
2195       return CombineTo(N, HiOpt, HiOpt);
2196   }
2197
2198   return SDValue();
2199 }
2200
2201 SDValue DAGCombiner::visitSMUL_LOHI(SDNode *N) {
2202   SDValue Res = SimplifyNodeWithTwoResults(N, ISD::MUL, ISD::MULHS);
2203   if (Res.getNode()) return Res;
2204
2205   EVT VT = N->getValueType(0);
2206   DebugLoc DL = N->getDebugLoc();
2207
2208   // If the type twice as wide is legal, transform the mulhu to a wider multiply
2209   // plus a shift.
2210   if (VT.isSimple() && !VT.isVector()) {
2211     MVT Simple = VT.getSimpleVT();
2212     unsigned SimpleSize = Simple.getSizeInBits();
2213     EVT NewVT = EVT::getIntegerVT(*DAG.getContext(), SimpleSize*2);
2214     if (TLI.isOperationLegal(ISD::MUL, NewVT)) {
2215       SDValue Lo = DAG.getNode(ISD::SIGN_EXTEND, DL, NewVT, N->getOperand(0));
2216       SDValue Hi = DAG.getNode(ISD::SIGN_EXTEND, DL, NewVT, N->getOperand(1));
2217       Lo = DAG.getNode(ISD::MUL, DL, NewVT, Lo, Hi);
2218       // Compute the high part as N1.
2219       Hi = DAG.getNode(ISD::SRL, DL, NewVT, Lo,
2220             DAG.getConstant(SimpleSize, getShiftAmountTy(Lo.getValueType())));
2221       Hi = DAG.getNode(ISD::TRUNCATE, DL, VT, Hi);
2222       // Compute the low part as N0.
2223       Lo = DAG.getNode(ISD::TRUNCATE, DL, VT, Lo);
2224       return CombineTo(N, Lo, Hi);
2225     }
2226   }
2227
2228   return SDValue();
2229 }
2230
2231 SDValue DAGCombiner::visitUMUL_LOHI(SDNode *N) {
2232   SDValue Res = SimplifyNodeWithTwoResults(N, ISD::MUL, ISD::MULHU);
2233   if (Res.getNode()) return Res;
2234
2235   EVT VT = N->getValueType(0);
2236   DebugLoc DL = N->getDebugLoc();
2237
2238   // If the type twice as wide is legal, transform the mulhu to a wider multiply
2239   // plus a shift.
2240   if (VT.isSimple() && !VT.isVector()) {
2241     MVT Simple = VT.getSimpleVT();
2242     unsigned SimpleSize = Simple.getSizeInBits();
2243     EVT NewVT = EVT::getIntegerVT(*DAG.getContext(), SimpleSize*2);
2244     if (TLI.isOperationLegal(ISD::MUL, NewVT)) {
2245       SDValue Lo = DAG.getNode(ISD::ZERO_EXTEND, DL, NewVT, N->getOperand(0));
2246       SDValue Hi = DAG.getNode(ISD::ZERO_EXTEND, DL, NewVT, N->getOperand(1));
2247       Lo = DAG.getNode(ISD::MUL, DL, NewVT, Lo, Hi);
2248       // Compute the high part as N1.
2249       Hi = DAG.getNode(ISD::SRL, DL, NewVT, Lo,
2250             DAG.getConstant(SimpleSize, getShiftAmountTy(Lo.getValueType())));
2251       Hi = DAG.getNode(ISD::TRUNCATE, DL, VT, Hi);
2252       // Compute the low part as N0.
2253       Lo = DAG.getNode(ISD::TRUNCATE, DL, VT, Lo);
2254       return CombineTo(N, Lo, Hi);
2255     }
2256   }
2257
2258   return SDValue();
2259 }
2260
2261 SDValue DAGCombiner::visitSMULO(SDNode *N) {
2262   // (smulo x, 2) -> (saddo x, x)
2263   if (ConstantSDNode *C2 = dyn_cast<ConstantSDNode>(N->getOperand(1)))
2264     if (C2->getAPIntValue() == 2)
2265       return DAG.getNode(ISD::SADDO, N->getDebugLoc(), N->getVTList(),
2266                          N->getOperand(0), N->getOperand(0));
2267
2268   return SDValue();
2269 }
2270
2271 SDValue DAGCombiner::visitUMULO(SDNode *N) {
2272   // (umulo x, 2) -> (uaddo x, x)
2273   if (ConstantSDNode *C2 = dyn_cast<ConstantSDNode>(N->getOperand(1)))
2274     if (C2->getAPIntValue() == 2)
2275       return DAG.getNode(ISD::UADDO, N->getDebugLoc(), N->getVTList(),
2276                          N->getOperand(0), N->getOperand(0));
2277
2278   return SDValue();
2279 }
2280
2281 SDValue DAGCombiner::visitSDIVREM(SDNode *N) {
2282   SDValue Res = SimplifyNodeWithTwoResults(N, ISD::SDIV, ISD::SREM);
2283   if (Res.getNode()) return Res;
2284
2285   return SDValue();
2286 }
2287
2288 SDValue DAGCombiner::visitUDIVREM(SDNode *N) {
2289   SDValue Res = SimplifyNodeWithTwoResults(N, ISD::UDIV, ISD::UREM);
2290   if (Res.getNode()) return Res;
2291
2292   return SDValue();
2293 }
2294
2295 /// SimplifyBinOpWithSameOpcodeHands - If this is a binary operator with
2296 /// two operands of the same opcode, try to simplify it.
2297 SDValue DAGCombiner::SimplifyBinOpWithSameOpcodeHands(SDNode *N) {
2298   SDValue N0 = N->getOperand(0), N1 = N->getOperand(1);
2299   EVT VT = N0.getValueType();
2300   assert(N0.getOpcode() == N1.getOpcode() && "Bad input!");
2301
2302   // Bail early if none of these transforms apply.
2303   if (N0.getNode()->getNumOperands() == 0) return SDValue();
2304
2305   // For each of OP in AND/OR/XOR:
2306   // fold (OP (zext x), (zext y)) -> (zext (OP x, y))
2307   // fold (OP (sext x), (sext y)) -> (sext (OP x, y))
2308   // fold (OP (aext x), (aext y)) -> (aext (OP x, y))
2309   // fold (OP (trunc x), (trunc y)) -> (trunc (OP x, y)) (if trunc isn't free)
2310   //
2311   // do not sink logical op inside of a vector extend, since it may combine
2312   // into a vsetcc.
2313   EVT Op0VT = N0.getOperand(0).getValueType();
2314   if ((N0.getOpcode() == ISD::ZERO_EXTEND ||
2315        N0.getOpcode() == ISD::SIGN_EXTEND ||
2316        // Avoid infinite looping with PromoteIntBinOp.
2317        (N0.getOpcode() == ISD::ANY_EXTEND &&
2318         (!LegalTypes || TLI.isTypeDesirableForOp(N->getOpcode(), Op0VT))) ||
2319        (N0.getOpcode() == ISD::TRUNCATE &&
2320         (!TLI.isZExtFree(VT, Op0VT) ||
2321          !TLI.isTruncateFree(Op0VT, VT)) &&
2322         TLI.isTypeLegal(Op0VT))) &&
2323       !VT.isVector() &&
2324       Op0VT == N1.getOperand(0).getValueType() &&
2325       (!LegalOperations || TLI.isOperationLegal(N->getOpcode(), Op0VT))) {
2326     SDValue ORNode = DAG.getNode(N->getOpcode(), N0.getDebugLoc(),
2327                                  N0.getOperand(0).getValueType(),
2328                                  N0.getOperand(0), N1.getOperand(0));
2329     AddToWorkList(ORNode.getNode());
2330     return DAG.getNode(N0.getOpcode(), N->getDebugLoc(), VT, ORNode);
2331   }
2332
2333   // For each of OP in SHL/SRL/SRA/AND...
2334   //   fold (and (OP x, z), (OP y, z)) -> (OP (and x, y), z)
2335   //   fold (or  (OP x, z), (OP y, z)) -> (OP (or  x, y), z)
2336   //   fold (xor (OP x, z), (OP y, z)) -> (OP (xor x, y), z)
2337   if ((N0.getOpcode() == ISD::SHL || N0.getOpcode() == ISD::SRL ||
2338        N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::AND) &&
2339       N0.getOperand(1) == N1.getOperand(1)) {
2340     SDValue ORNode = DAG.getNode(N->getOpcode(), N0.getDebugLoc(),
2341                                  N0.getOperand(0).getValueType(),
2342                                  N0.getOperand(0), N1.getOperand(0));
2343     AddToWorkList(ORNode.getNode());
2344     return DAG.getNode(N0.getOpcode(), N->getDebugLoc(), VT,
2345                        ORNode, N0.getOperand(1));
2346   }
2347
2348   // Simplify xor/and/or (bitcast(A), bitcast(B)) -> bitcast(op (A,B))
2349   // Only perform this optimization after type legalization and before
2350   // LegalizeVectorOprs. LegalizeVectorOprs promotes vector operations by
2351   // adding bitcasts. For example (xor v4i32) is promoted to (v2i64), and
2352   // we don't want to undo this promotion.
2353   // We also handle SCALAR_TO_VECTOR because xor/or/and operations are cheaper
2354   // on scalars.
2355   if ((N0.getOpcode() == ISD::BITCAST ||
2356        N0.getOpcode() == ISD::SCALAR_TO_VECTOR) &&
2357       Level == AfterLegalizeTypes) {
2358     SDValue In0 = N0.getOperand(0);
2359     SDValue In1 = N1.getOperand(0);
2360     EVT In0Ty = In0.getValueType();
2361     EVT In1Ty = In1.getValueType();
2362     DebugLoc DL = N->getDebugLoc();
2363     // If both incoming values are integers, and the original types are the
2364     // same.
2365     if (In0Ty.isInteger() && In1Ty.isInteger() && In0Ty == In1Ty) {
2366       SDValue Op = DAG.getNode(N->getOpcode(), DL, In0Ty, In0, In1);
2367       SDValue BC = DAG.getNode(N0.getOpcode(), DL, VT, Op);
2368       AddToWorkList(Op.getNode());
2369       return BC;
2370     }
2371   }
2372
2373   // Xor/and/or are indifferent to the swizzle operation (shuffle of one value).
2374   // Simplify xor/and/or (shuff(A), shuff(B)) -> shuff(op (A,B))
2375   // If both shuffles use the same mask, and both shuffle within a single
2376   // vector, then it is worthwhile to move the swizzle after the operation.
2377   // The type-legalizer generates this pattern when loading illegal
2378   // vector types from memory. In many cases this allows additional shuffle
2379   // optimizations.
2380   if (N0.getOpcode() == ISD::VECTOR_SHUFFLE && Level < AfterLegalizeDAG &&
2381       N0.getOperand(1).getOpcode() == ISD::UNDEF &&
2382       N1.getOperand(1).getOpcode() == ISD::UNDEF) {
2383     ShuffleVectorSDNode *SVN0 = cast<ShuffleVectorSDNode>(N0);
2384     ShuffleVectorSDNode *SVN1 = cast<ShuffleVectorSDNode>(N1);
2385
2386     assert(N0.getOperand(0).getValueType() == N1.getOperand(1).getValueType() &&
2387            "Inputs to shuffles are not the same type");
2388
2389     unsigned NumElts = VT.getVectorNumElements();
2390
2391     // Check that both shuffles use the same mask. The masks are known to be of
2392     // the same length because the result vector type is the same.
2393     bool SameMask = true;
2394     for (unsigned i = 0; i != NumElts; ++i) {
2395       int Idx0 = SVN0->getMaskElt(i);
2396       int Idx1 = SVN1->getMaskElt(i);
2397       if (Idx0 != Idx1) {
2398         SameMask = false;
2399         break;
2400       }
2401     }
2402
2403     if (SameMask) {
2404       SDValue Op = DAG.getNode(N->getOpcode(), N->getDebugLoc(), VT,
2405                                N0.getOperand(0), N1.getOperand(0));
2406       AddToWorkList(Op.getNode());
2407       return DAG.getVectorShuffle(VT, N->getDebugLoc(), Op,
2408                                   DAG.getUNDEF(VT), &SVN0->getMask()[0]);
2409     }
2410   }
2411
2412   return SDValue();
2413 }
2414
2415 SDValue DAGCombiner::visitAND(SDNode *N) {
2416   SDValue N0 = N->getOperand(0);
2417   SDValue N1 = N->getOperand(1);
2418   SDValue LL, LR, RL, RR, CC0, CC1;
2419   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
2420   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
2421   EVT VT = N1.getValueType();
2422   unsigned BitWidth = VT.getScalarType().getSizeInBits();
2423
2424   // fold vector ops
2425   if (VT.isVector()) {
2426     SDValue FoldedVOp = SimplifyVBinOp(N);
2427     if (FoldedVOp.getNode()) return FoldedVOp;
2428   }
2429
2430   // fold (and x, undef) -> 0
2431   if (N0.getOpcode() == ISD::UNDEF || N1.getOpcode() == ISD::UNDEF)
2432     return DAG.getConstant(0, VT);
2433   // fold (and c1, c2) -> c1&c2
2434   if (N0C && N1C)
2435     return DAG.FoldConstantArithmetic(ISD::AND, VT, N0C, N1C);
2436   // canonicalize constant to RHS
2437   if (N0C && !N1C)
2438     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, N1, N0);
2439   // fold (and x, -1) -> x
2440   if (N1C && N1C->isAllOnesValue())
2441     return N0;
2442   // if (and x, c) is known to be zero, return 0
2443   if (N1C && DAG.MaskedValueIsZero(SDValue(N, 0),
2444                                    APInt::getAllOnesValue(BitWidth)))
2445     return DAG.getConstant(0, VT);
2446   // reassociate and
2447   SDValue RAND = ReassociateOps(ISD::AND, N->getDebugLoc(), N0, N1);
2448   if (RAND.getNode() != 0)
2449     return RAND;
2450   // fold (and (or x, C), D) -> D if (C & D) == D
2451   if (N1C && N0.getOpcode() == ISD::OR)
2452     if (ConstantSDNode *ORI = dyn_cast<ConstantSDNode>(N0.getOperand(1)))
2453       if ((ORI->getAPIntValue() & N1C->getAPIntValue()) == N1C->getAPIntValue())
2454         return N1;
2455   // fold (and (any_ext V), c) -> (zero_ext V) if 'and' only clears top bits.
2456   if (N1C && N0.getOpcode() == ISD::ANY_EXTEND) {
2457     SDValue N0Op0 = N0.getOperand(0);
2458     APInt Mask = ~N1C->getAPIntValue();
2459     Mask = Mask.trunc(N0Op0.getValueSizeInBits());
2460     if (DAG.MaskedValueIsZero(N0Op0, Mask)) {
2461       SDValue Zext = DAG.getNode(ISD::ZERO_EXTEND, N->getDebugLoc(),
2462                                  N0.getValueType(), N0Op0);
2463
2464       // Replace uses of the AND with uses of the Zero extend node.
2465       CombineTo(N, Zext);
2466
2467       // We actually want to replace all uses of the any_extend with the
2468       // zero_extend, to avoid duplicating things.  This will later cause this
2469       // AND to be folded.
2470       CombineTo(N0.getNode(), Zext);
2471       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
2472     }
2473   }
2474   // similarly fold (and (X (load ([non_ext|any_ext|zero_ext] V))), c) -> 
2475   // (X (load ([non_ext|zero_ext] V))) if 'and' only clears top bits which must
2476   // already be zero by virtue of the width of the base type of the load.
2477   //
2478   // the 'X' node here can either be nothing or an extract_vector_elt to catch
2479   // more cases.
2480   if ((N0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
2481        N0.getOperand(0).getOpcode() == ISD::LOAD) ||
2482       N0.getOpcode() == ISD::LOAD) {
2483     LoadSDNode *Load = cast<LoadSDNode>( (N0.getOpcode() == ISD::LOAD) ?
2484                                          N0 : N0.getOperand(0) );
2485
2486     // Get the constant (if applicable) the zero'th operand is being ANDed with.
2487     // This can be a pure constant or a vector splat, in which case we treat the
2488     // vector as a scalar and use the splat value.
2489     APInt Constant = APInt::getNullValue(1);
2490     if (const ConstantSDNode *C = dyn_cast<ConstantSDNode>(N1)) {
2491       Constant = C->getAPIntValue();
2492     } else if (BuildVectorSDNode *Vector = dyn_cast<BuildVectorSDNode>(N1)) {
2493       APInt SplatValue, SplatUndef;
2494       unsigned SplatBitSize;
2495       bool HasAnyUndefs;
2496       bool IsSplat = Vector->isConstantSplat(SplatValue, SplatUndef,
2497                                              SplatBitSize, HasAnyUndefs);
2498       if (IsSplat) {
2499         // Undef bits can contribute to a possible optimisation if set, so
2500         // set them.
2501         SplatValue |= SplatUndef;
2502
2503         // The splat value may be something like "0x00FFFFFF", which means 0 for
2504         // the first vector value and FF for the rest, repeating. We need a mask
2505         // that will apply equally to all members of the vector, so AND all the
2506         // lanes of the constant together.
2507         EVT VT = Vector->getValueType(0);
2508         unsigned BitWidth = VT.getVectorElementType().getSizeInBits();
2509
2510         // If the splat value has been compressed to a bitlength lower
2511         // than the size of the vector lane, we need to re-expand it to
2512         // the lane size.
2513         if (BitWidth > SplatBitSize)
2514           for (SplatValue = SplatValue.zextOrTrunc(BitWidth);
2515                SplatBitSize < BitWidth;
2516                SplatBitSize = SplatBitSize * 2)
2517             SplatValue |= SplatValue.shl(SplatBitSize);
2518
2519         Constant = APInt::getAllOnesValue(BitWidth);
2520         for (unsigned i = 0, n = SplatBitSize/BitWidth; i < n; ++i)
2521           Constant &= SplatValue.lshr(i*BitWidth).zextOrTrunc(BitWidth);
2522       }
2523     }
2524
2525     // If we want to change an EXTLOAD to a ZEXTLOAD, ensure a ZEXTLOAD is
2526     // actually legal and isn't going to get expanded, else this is a false
2527     // optimisation.
2528     bool CanZextLoadProfitably = TLI.isLoadExtLegal(ISD::ZEXTLOAD,
2529                                                     Load->getMemoryVT());
2530
2531     // Resize the constant to the same size as the original memory access before
2532     // extension. If it is still the AllOnesValue then this AND is completely
2533     // unneeded.
2534     Constant =
2535       Constant.zextOrTrunc(Load->getMemoryVT().getScalarType().getSizeInBits());
2536
2537     bool B;
2538     switch (Load->getExtensionType()) {
2539     default: B = false; break;
2540     case ISD::EXTLOAD: B = CanZextLoadProfitably; break;
2541     case ISD::ZEXTLOAD:
2542     case ISD::NON_EXTLOAD: B = true; break;
2543     }
2544
2545     if (B && Constant.isAllOnesValue()) {
2546       // If the load type was an EXTLOAD, convert to ZEXTLOAD in order to
2547       // preserve semantics once we get rid of the AND.
2548       SDValue NewLoad(Load, 0);
2549       if (Load->getExtensionType() == ISD::EXTLOAD) {
2550         NewLoad = DAG.getLoad(Load->getAddressingMode(), ISD::ZEXTLOAD,
2551                               Load->getValueType(0), Load->getDebugLoc(),
2552                               Load->getChain(), Load->getBasePtr(),
2553                               Load->getOffset(), Load->getMemoryVT(),
2554                               Load->getMemOperand());
2555         // Replace uses of the EXTLOAD with the new ZEXTLOAD.
2556         if (Load->getNumValues() == 3) {
2557           // PRE/POST_INC loads have 3 values.
2558           SDValue To[] = { NewLoad.getValue(0), NewLoad.getValue(1),
2559                            NewLoad.getValue(2) };
2560           CombineTo(Load, To, 3, true);
2561         } else {
2562           CombineTo(Load, NewLoad.getValue(0), NewLoad.getValue(1));
2563         }
2564       }
2565
2566       // Fold the AND away, taking care not to fold to the old load node if we
2567       // replaced it.
2568       CombineTo(N, (N0.getNode() == Load) ? NewLoad : N0);
2569
2570       return SDValue(N, 0); // Return N so it doesn't get rechecked!
2571     }
2572   }
2573   // fold (and (setcc x), (setcc y)) -> (setcc (and x, y))
2574   if (isSetCCEquivalent(N0, LL, LR, CC0) && isSetCCEquivalent(N1, RL, RR, CC1)){
2575     ISD::CondCode Op0 = cast<CondCodeSDNode>(CC0)->get();
2576     ISD::CondCode Op1 = cast<CondCodeSDNode>(CC1)->get();
2577
2578     if (LR == RR && isa<ConstantSDNode>(LR) && Op0 == Op1 &&
2579         LL.getValueType().isInteger()) {
2580       // fold (and (seteq X, 0), (seteq Y, 0)) -> (seteq (or X, Y), 0)
2581       if (cast<ConstantSDNode>(LR)->isNullValue() && Op1 == ISD::SETEQ) {
2582         SDValue ORNode = DAG.getNode(ISD::OR, N0.getDebugLoc(),
2583                                      LR.getValueType(), LL, RL);
2584         AddToWorkList(ORNode.getNode());
2585         return DAG.getSetCC(N->getDebugLoc(), VT, ORNode, LR, Op1);
2586       }
2587       // fold (and (seteq X, -1), (seteq Y, -1)) -> (seteq (and X, Y), -1)
2588       if (cast<ConstantSDNode>(LR)->isAllOnesValue() && Op1 == ISD::SETEQ) {
2589         SDValue ANDNode = DAG.getNode(ISD::AND, N0.getDebugLoc(),
2590                                       LR.getValueType(), LL, RL);
2591         AddToWorkList(ANDNode.getNode());
2592         return DAG.getSetCC(N->getDebugLoc(), VT, ANDNode, LR, Op1);
2593       }
2594       // fold (and (setgt X,  -1), (setgt Y,  -1)) -> (setgt (or X, Y), -1)
2595       if (cast<ConstantSDNode>(LR)->isAllOnesValue() && Op1 == ISD::SETGT) {
2596         SDValue ORNode = DAG.getNode(ISD::OR, N0.getDebugLoc(),
2597                                      LR.getValueType(), LL, RL);
2598         AddToWorkList(ORNode.getNode());
2599         return DAG.getSetCC(N->getDebugLoc(), VT, ORNode, LR, Op1);
2600       }
2601     }
2602     // canonicalize equivalent to ll == rl
2603     if (LL == RR && LR == RL) {
2604       Op1 = ISD::getSetCCSwappedOperands(Op1);
2605       std::swap(RL, RR);
2606     }
2607     if (LL == RL && LR == RR) {
2608       bool isInteger = LL.getValueType().isInteger();
2609       ISD::CondCode Result = ISD::getSetCCAndOperation(Op0, Op1, isInteger);
2610       if (Result != ISD::SETCC_INVALID &&
2611           (!LegalOperations || TLI.isCondCodeLegal(Result, LL.getValueType())))
2612         return DAG.getSetCC(N->getDebugLoc(), N0.getValueType(),
2613                             LL, LR, Result);
2614     }
2615   }
2616
2617   // Simplify: (and (op x...), (op y...))  -> (op (and x, y))
2618   if (N0.getOpcode() == N1.getOpcode()) {
2619     SDValue Tmp = SimplifyBinOpWithSameOpcodeHands(N);
2620     if (Tmp.getNode()) return Tmp;
2621   }
2622
2623   // fold (and (sign_extend_inreg x, i16 to i32), 1) -> (and x, 1)
2624   // fold (and (sra)) -> (and (srl)) when possible.
2625   if (!VT.isVector() &&
2626       SimplifyDemandedBits(SDValue(N, 0)))
2627     return SDValue(N, 0);
2628
2629   // fold (zext_inreg (extload x)) -> (zextload x)
2630   if (ISD::isEXTLoad(N0.getNode()) && ISD::isUNINDEXEDLoad(N0.getNode())) {
2631     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
2632     EVT MemVT = LN0->getMemoryVT();
2633     // If we zero all the possible extended bits, then we can turn this into
2634     // a zextload if we are running before legalize or the operation is legal.
2635     unsigned BitWidth = N1.getValueType().getScalarType().getSizeInBits();
2636     if (DAG.MaskedValueIsZero(N1, APInt::getHighBitsSet(BitWidth,
2637                            BitWidth - MemVT.getScalarType().getSizeInBits())) &&
2638         ((!LegalOperations && !LN0->isVolatile()) ||
2639          TLI.isLoadExtLegal(ISD::ZEXTLOAD, MemVT))) {
2640       SDValue ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, N0.getDebugLoc(), VT,
2641                                        LN0->getChain(), LN0->getBasePtr(),
2642                                        LN0->getPointerInfo(), MemVT,
2643                                        LN0->isVolatile(), LN0->isNonTemporal(),
2644                                        LN0->getAlignment());
2645       AddToWorkList(N);
2646       CombineTo(N0.getNode(), ExtLoad, ExtLoad.getValue(1));
2647       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
2648     }
2649   }
2650   // fold (zext_inreg (sextload x)) -> (zextload x) iff load has one use
2651   if (ISD::isSEXTLoad(N0.getNode()) && ISD::isUNINDEXEDLoad(N0.getNode()) &&
2652       N0.hasOneUse()) {
2653     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
2654     EVT MemVT = LN0->getMemoryVT();
2655     // If we zero all the possible extended bits, then we can turn this into
2656     // a zextload if we are running before legalize or the operation is legal.
2657     unsigned BitWidth = N1.getValueType().getScalarType().getSizeInBits();
2658     if (DAG.MaskedValueIsZero(N1, APInt::getHighBitsSet(BitWidth,
2659                            BitWidth - MemVT.getScalarType().getSizeInBits())) &&
2660         ((!LegalOperations && !LN0->isVolatile()) ||
2661          TLI.isLoadExtLegal(ISD::ZEXTLOAD, MemVT))) {
2662       SDValue ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, N0.getDebugLoc(), VT,
2663                                        LN0->getChain(),
2664                                        LN0->getBasePtr(), LN0->getPointerInfo(),
2665                                        MemVT,
2666                                        LN0->isVolatile(), LN0->isNonTemporal(),
2667                                        LN0->getAlignment());
2668       AddToWorkList(N);
2669       CombineTo(N0.getNode(), ExtLoad, ExtLoad.getValue(1));
2670       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
2671     }
2672   }
2673
2674   // fold (and (load x), 255) -> (zextload x, i8)
2675   // fold (and (extload x, i16), 255) -> (zextload x, i8)
2676   // fold (and (any_ext (extload x, i16)), 255) -> (zextload x, i8)
2677   if (N1C && (N0.getOpcode() == ISD::LOAD ||
2678               (N0.getOpcode() == ISD::ANY_EXTEND &&
2679                N0.getOperand(0).getOpcode() == ISD::LOAD))) {
2680     bool HasAnyExt = N0.getOpcode() == ISD::ANY_EXTEND;
2681     LoadSDNode *LN0 = HasAnyExt
2682       ? cast<LoadSDNode>(N0.getOperand(0))
2683       : cast<LoadSDNode>(N0);
2684     if (LN0->getExtensionType() != ISD::SEXTLOAD &&
2685         LN0->isUnindexed() && N0.hasOneUse() && LN0->hasOneUse()) {
2686       uint32_t ActiveBits = N1C->getAPIntValue().getActiveBits();
2687       if (ActiveBits > 0 && APIntOps::isMask(ActiveBits, N1C->getAPIntValue())){
2688         EVT ExtVT = EVT::getIntegerVT(*DAG.getContext(), ActiveBits);
2689         EVT LoadedVT = LN0->getMemoryVT();
2690
2691         if (ExtVT == LoadedVT &&
2692             (!LegalOperations || TLI.isLoadExtLegal(ISD::ZEXTLOAD, ExtVT))) {
2693           EVT LoadResultTy = HasAnyExt ? LN0->getValueType(0) : VT;
2694
2695           SDValue NewLoad =
2696             DAG.getExtLoad(ISD::ZEXTLOAD, LN0->getDebugLoc(), LoadResultTy,
2697                            LN0->getChain(), LN0->getBasePtr(),
2698                            LN0->getPointerInfo(),
2699                            ExtVT, LN0->isVolatile(), LN0->isNonTemporal(),
2700                            LN0->getAlignment());
2701           AddToWorkList(N);
2702           CombineTo(LN0, NewLoad, NewLoad.getValue(1));
2703           return SDValue(N, 0);   // Return N so it doesn't get rechecked!
2704         }
2705
2706         // Do not change the width of a volatile load.
2707         // Do not generate loads of non-round integer types since these can
2708         // be expensive (and would be wrong if the type is not byte sized).
2709         if (!LN0->isVolatile() && LoadedVT.bitsGT(ExtVT) && ExtVT.isRound() &&
2710             (!LegalOperations || TLI.isLoadExtLegal(ISD::ZEXTLOAD, ExtVT))) {
2711           EVT PtrType = LN0->getOperand(1).getValueType();
2712
2713           unsigned Alignment = LN0->getAlignment();
2714           SDValue NewPtr = LN0->getBasePtr();
2715
2716           // For big endian targets, we need to add an offset to the pointer
2717           // to load the correct bytes.  For little endian systems, we merely
2718           // need to read fewer bytes from the same pointer.
2719           if (TLI.isBigEndian()) {
2720             unsigned LVTStoreBytes = LoadedVT.getStoreSize();
2721             unsigned EVTStoreBytes = ExtVT.getStoreSize();
2722             unsigned PtrOff = LVTStoreBytes - EVTStoreBytes;
2723             NewPtr = DAG.getNode(ISD::ADD, LN0->getDebugLoc(), PtrType,
2724                                  NewPtr, DAG.getConstant(PtrOff, PtrType));
2725             Alignment = MinAlign(Alignment, PtrOff);
2726           }
2727
2728           AddToWorkList(NewPtr.getNode());
2729
2730           EVT LoadResultTy = HasAnyExt ? LN0->getValueType(0) : VT;
2731           SDValue Load =
2732             DAG.getExtLoad(ISD::ZEXTLOAD, LN0->getDebugLoc(), LoadResultTy,
2733                            LN0->getChain(), NewPtr,
2734                            LN0->getPointerInfo(),
2735                            ExtVT, LN0->isVolatile(), LN0->isNonTemporal(),
2736                            Alignment);
2737           AddToWorkList(N);
2738           CombineTo(LN0, Load, Load.getValue(1));
2739           return SDValue(N, 0);   // Return N so it doesn't get rechecked!
2740         }
2741       }
2742     }
2743   }
2744
2745   if (N0.getOpcode() == ISD::ADD && N1.getOpcode() == ISD::SRL &&
2746       VT.getSizeInBits() <= 64) {
2747     if (ConstantSDNode *ADDI = dyn_cast<ConstantSDNode>(N0.getOperand(1))) {
2748       APInt ADDC = ADDI->getAPIntValue();
2749       if (!TLI.isLegalAddImmediate(ADDC.getSExtValue())) {
2750         // Look for (and (add x, c1), (lshr y, c2)). If C1 wasn't a legal
2751         // immediate for an add, but it is legal if its top c2 bits are set,
2752         // transform the ADD so the immediate doesn't need to be materialized
2753         // in a register.
2754         if (ConstantSDNode *SRLI = dyn_cast<ConstantSDNode>(N1.getOperand(1))) {
2755           APInt Mask = APInt::getHighBitsSet(VT.getSizeInBits(),
2756                                              SRLI->getZExtValue());
2757           if (DAG.MaskedValueIsZero(N0.getOperand(1), Mask)) {
2758             ADDC |= Mask;
2759             if (TLI.isLegalAddImmediate(ADDC.getSExtValue())) {
2760               SDValue NewAdd =
2761                 DAG.getNode(ISD::ADD, N0.getDebugLoc(), VT,
2762                             N0.getOperand(0), DAG.getConstant(ADDC, VT));
2763               CombineTo(N0.getNode(), NewAdd);
2764               return SDValue(N, 0); // Return N so it doesn't get rechecked!
2765             }
2766           }
2767         }
2768       }
2769     }
2770   }
2771       
2772
2773   return SDValue();
2774 }
2775
2776 /// MatchBSwapHWord - Match (a >> 8) | (a << 8) as (bswap a) >> 16
2777 ///
2778 SDValue DAGCombiner::MatchBSwapHWordLow(SDNode *N, SDValue N0, SDValue N1,
2779                                         bool DemandHighBits) {
2780   if (!LegalOperations)
2781     return SDValue();
2782
2783   EVT VT = N->getValueType(0);
2784   if (VT != MVT::i64 && VT != MVT::i32 && VT != MVT::i16)
2785     return SDValue();
2786   if (!TLI.isOperationLegal(ISD::BSWAP, VT))
2787     return SDValue();
2788
2789   // Recognize (and (shl a, 8), 0xff), (and (srl a, 8), 0xff00)
2790   bool LookPassAnd0 = false;
2791   bool LookPassAnd1 = false;
2792   if (N0.getOpcode() == ISD::AND && N0.getOperand(0).getOpcode() == ISD::SRL)
2793       std::swap(N0, N1);
2794   if (N1.getOpcode() == ISD::AND && N1.getOperand(0).getOpcode() == ISD::SHL)
2795       std::swap(N0, N1);
2796   if (N0.getOpcode() == ISD::AND) {
2797     if (!N0.getNode()->hasOneUse())
2798       return SDValue();
2799     ConstantSDNode *N01C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
2800     if (!N01C || N01C->getZExtValue() != 0xFF00)
2801       return SDValue();
2802     N0 = N0.getOperand(0);
2803     LookPassAnd0 = true;
2804   }
2805
2806   if (N1.getOpcode() == ISD::AND) {
2807     if (!N1.getNode()->hasOneUse())
2808       return SDValue();
2809     ConstantSDNode *N11C = dyn_cast<ConstantSDNode>(N1.getOperand(1));
2810     if (!N11C || N11C->getZExtValue() != 0xFF)
2811       return SDValue();
2812     N1 = N1.getOperand(0);
2813     LookPassAnd1 = true;
2814   }
2815
2816   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
2817     std::swap(N0, N1);
2818   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
2819     return SDValue();
2820   if (!N0.getNode()->hasOneUse() ||
2821       !N1.getNode()->hasOneUse())
2822     return SDValue();
2823
2824   ConstantSDNode *N01C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
2825   ConstantSDNode *N11C = dyn_cast<ConstantSDNode>(N1.getOperand(1));
2826   if (!N01C || !N11C)
2827     return SDValue();
2828   if (N01C->getZExtValue() != 8 || N11C->getZExtValue() != 8)
2829     return SDValue();
2830
2831   // Look for (shl (and a, 0xff), 8), (srl (and a, 0xff00), 8)
2832   SDValue N00 = N0->getOperand(0);
2833   if (!LookPassAnd0 && N00.getOpcode() == ISD::AND) {
2834     if (!N00.getNode()->hasOneUse())
2835       return SDValue();
2836     ConstantSDNode *N001C = dyn_cast<ConstantSDNode>(N00.getOperand(1));
2837     if (!N001C || N001C->getZExtValue() != 0xFF)
2838       return SDValue();
2839     N00 = N00.getOperand(0);
2840     LookPassAnd0 = true;
2841   }
2842
2843   SDValue N10 = N1->getOperand(0);
2844   if (!LookPassAnd1 && N10.getOpcode() == ISD::AND) {
2845     if (!N10.getNode()->hasOneUse())
2846       return SDValue();
2847     ConstantSDNode *N101C = dyn_cast<ConstantSDNode>(N10.getOperand(1));
2848     if (!N101C || N101C->getZExtValue() != 0xFF00)
2849       return SDValue();
2850     N10 = N10.getOperand(0);
2851     LookPassAnd1 = true;
2852   }
2853
2854   if (N00 != N10)
2855     return SDValue();
2856
2857   // Make sure everything beyond the low halfword is zero since the SRL 16
2858   // will clear the top bits.
2859   unsigned OpSizeInBits = VT.getSizeInBits();
2860   if (DemandHighBits && OpSizeInBits > 16 &&
2861       (!LookPassAnd0 || !LookPassAnd1) &&
2862       !DAG.MaskedValueIsZero(N10, APInt::getHighBitsSet(OpSizeInBits, 16)))
2863     return SDValue();
2864
2865   SDValue Res = DAG.getNode(ISD::BSWAP, N->getDebugLoc(), VT, N00);
2866   if (OpSizeInBits > 16)
2867     Res = DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, Res,
2868                       DAG.getConstant(OpSizeInBits-16, getShiftAmountTy(VT)));
2869   return Res;
2870 }
2871
2872 /// isBSwapHWordElement - Return true if the specified node is an element
2873 /// that makes up a 32-bit packed halfword byteswap. i.e.
2874 /// ((x&0xff)<<8)|((x&0xff00)>>8)|((x&0x00ff0000)<<8)|((x&0xff000000)>>8)
2875 static bool isBSwapHWordElement(SDValue N, SmallVector<SDNode*,4> &Parts) {
2876   if (!N.getNode()->hasOneUse())
2877     return false;
2878
2879   unsigned Opc = N.getOpcode();
2880   if (Opc != ISD::AND && Opc != ISD::SHL && Opc != ISD::SRL)
2881     return false;
2882
2883   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N.getOperand(1));
2884   if (!N1C)
2885     return false;
2886
2887   unsigned Num;
2888   switch (N1C->getZExtValue()) {
2889   default:
2890     return false;
2891   case 0xFF:       Num = 0; break;
2892   case 0xFF00:     Num = 1; break;
2893   case 0xFF0000:   Num = 2; break;
2894   case 0xFF000000: Num = 3; break;
2895   }
2896
2897   // Look for (x & 0xff) << 8 as well as ((x << 8) & 0xff00).
2898   SDValue N0 = N.getOperand(0);
2899   if (Opc == ISD::AND) {
2900     if (Num == 0 || Num == 2) {
2901       // (x >> 8) & 0xff
2902       // (x >> 8) & 0xff0000
2903       if (N0.getOpcode() != ISD::SRL)
2904         return false;
2905       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
2906       if (!C || C->getZExtValue() != 8)
2907         return false;
2908     } else {
2909       // (x << 8) & 0xff00
2910       // (x << 8) & 0xff000000
2911       if (N0.getOpcode() != ISD::SHL)
2912         return false;
2913       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
2914       if (!C || C->getZExtValue() != 8)
2915         return false;
2916     }
2917   } else if (Opc == ISD::SHL) {
2918     // (x & 0xff) << 8
2919     // (x & 0xff0000) << 8
2920     if (Num != 0 && Num != 2)
2921       return false;
2922     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N.getOperand(1));
2923     if (!C || C->getZExtValue() != 8)
2924       return false;
2925   } else { // Opc == ISD::SRL
2926     // (x & 0xff00) >> 8
2927     // (x & 0xff000000) >> 8
2928     if (Num != 1 && Num != 3)
2929       return false;
2930     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N.getOperand(1));
2931     if (!C || C->getZExtValue() != 8)
2932       return false;
2933   }
2934
2935   if (Parts[Num])
2936     return false;
2937
2938   Parts[Num] = N0.getOperand(0).getNode();
2939   return true;
2940 }
2941
2942 /// MatchBSwapHWord - Match a 32-bit packed halfword bswap. That is
2943 /// ((x&0xff)<<8)|((x&0xff00)>>8)|((x&0x00ff0000)<<8)|((x&0xff000000)>>8)
2944 /// => (rotl (bswap x), 16)
2945 SDValue DAGCombiner::MatchBSwapHWord(SDNode *N, SDValue N0, SDValue N1) {
2946   if (!LegalOperations)
2947     return SDValue();
2948
2949   EVT VT = N->getValueType(0);
2950   if (VT != MVT::i32)
2951     return SDValue();
2952   if (!TLI.isOperationLegal(ISD::BSWAP, VT))
2953     return SDValue();
2954
2955   SmallVector<SDNode*,4> Parts(4, (SDNode*)0);
2956   // Look for either
2957   // (or (or (and), (and)), (or (and), (and)))
2958   // (or (or (or (and), (and)), (and)), (and))
2959   if (N0.getOpcode() != ISD::OR)
2960     return SDValue();
2961   SDValue N00 = N0.getOperand(0);
2962   SDValue N01 = N0.getOperand(1);
2963
2964   if (N1.getOpcode() == ISD::OR) {
2965     // (or (or (and), (and)), (or (and), (and)))
2966     SDValue N000 = N00.getOperand(0);
2967     if (!isBSwapHWordElement(N000, Parts))
2968       return SDValue();
2969
2970     SDValue N001 = N00.getOperand(1);
2971     if (!isBSwapHWordElement(N001, Parts))
2972       return SDValue();
2973     SDValue N010 = N01.getOperand(0);
2974     if (!isBSwapHWordElement(N010, Parts))
2975       return SDValue();
2976     SDValue N011 = N01.getOperand(1);
2977     if (!isBSwapHWordElement(N011, Parts))
2978       return SDValue();
2979   } else {
2980     // (or (or (or (and), (and)), (and)), (and))
2981     if (!isBSwapHWordElement(N1, Parts))
2982       return SDValue();
2983     if (!isBSwapHWordElement(N01, Parts))
2984       return SDValue();
2985     if (N00.getOpcode() != ISD::OR)
2986       return SDValue();
2987     SDValue N000 = N00.getOperand(0);
2988     if (!isBSwapHWordElement(N000, Parts))
2989       return SDValue();
2990     SDValue N001 = N00.getOperand(1);
2991     if (!isBSwapHWordElement(N001, Parts))
2992       return SDValue();
2993   }
2994
2995   // Make sure the parts are all coming from the same node.
2996   if (Parts[0] != Parts[1] || Parts[0] != Parts[2] || Parts[0] != Parts[3])
2997     return SDValue();
2998
2999   SDValue BSwap = DAG.getNode(ISD::BSWAP, N->getDebugLoc(), VT,
3000                               SDValue(Parts[0],0));
3001
3002   // Result of the bswap should be rotated by 16. If it's not legal, than
3003   // do  (x << 16) | (x >> 16).
3004   SDValue ShAmt = DAG.getConstant(16, getShiftAmountTy(VT));
3005   if (TLI.isOperationLegalOrCustom(ISD::ROTL, VT))
3006     return DAG.getNode(ISD::ROTL, N->getDebugLoc(), VT, BSwap, ShAmt);
3007   if (TLI.isOperationLegalOrCustom(ISD::ROTR, VT))
3008     return DAG.getNode(ISD::ROTR, N->getDebugLoc(), VT, BSwap, ShAmt);
3009   return DAG.getNode(ISD::OR, N->getDebugLoc(), VT,
3010                      DAG.getNode(ISD::SHL, N->getDebugLoc(), VT, BSwap, ShAmt),
3011                      DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, BSwap, ShAmt));
3012 }
3013
3014 SDValue DAGCombiner::visitOR(SDNode *N) {
3015   SDValue N0 = N->getOperand(0);
3016   SDValue N1 = N->getOperand(1);
3017   SDValue LL, LR, RL, RR, CC0, CC1;
3018   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
3019   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
3020   EVT VT = N1.getValueType();
3021
3022   // fold vector ops
3023   if (VT.isVector()) {
3024     SDValue FoldedVOp = SimplifyVBinOp(N);
3025     if (FoldedVOp.getNode()) return FoldedVOp;
3026   }
3027
3028   // fold (or x, undef) -> -1
3029   if (!LegalOperations &&
3030       (N0.getOpcode() == ISD::UNDEF || N1.getOpcode() == ISD::UNDEF)) {
3031     EVT EltVT = VT.isVector() ? VT.getVectorElementType() : VT;
3032     return DAG.getConstant(APInt::getAllOnesValue(EltVT.getSizeInBits()), VT);
3033   }
3034   // fold (or c1, c2) -> c1|c2
3035   if (N0C && N1C)
3036     return DAG.FoldConstantArithmetic(ISD::OR, VT, N0C, N1C);
3037   // canonicalize constant to RHS
3038   if (N0C && !N1C)
3039     return DAG.getNode(ISD::OR, N->getDebugLoc(), VT, N1, N0);
3040   // fold (or x, 0) -> x
3041   if (N1C && N1C->isNullValue())
3042     return N0;
3043   // fold (or x, -1) -> -1
3044   if (N1C && N1C->isAllOnesValue())
3045     return N1;
3046   // fold (or x, c) -> c iff (x & ~c) == 0
3047   if (N1C && DAG.MaskedValueIsZero(N0, ~N1C->getAPIntValue()))
3048     return N1;
3049
3050   // Recognize halfword bswaps as (bswap + rotl 16) or (bswap + shl 16)
3051   SDValue BSwap = MatchBSwapHWord(N, N0, N1);
3052   if (BSwap.getNode() != 0)
3053     return BSwap;
3054   BSwap = MatchBSwapHWordLow(N, N0, N1);
3055   if (BSwap.getNode() != 0)
3056     return BSwap;
3057
3058   // reassociate or
3059   SDValue ROR = ReassociateOps(ISD::OR, N->getDebugLoc(), N0, N1);
3060   if (ROR.getNode() != 0)
3061     return ROR;
3062   // Canonicalize (or (and X, c1), c2) -> (and (or X, c2), c1|c2)
3063   // iff (c1 & c2) == 0.
3064   if (N1C && N0.getOpcode() == ISD::AND && N0.getNode()->hasOneUse() &&
3065              isa<ConstantSDNode>(N0.getOperand(1))) {
3066     ConstantSDNode *C1 = cast<ConstantSDNode>(N0.getOperand(1));
3067     if ((C1->getAPIntValue() & N1C->getAPIntValue()) != 0)
3068       return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
3069                          DAG.getNode(ISD::OR, N0.getDebugLoc(), VT,
3070                                      N0.getOperand(0), N1),
3071                          DAG.FoldConstantArithmetic(ISD::OR, VT, N1C, C1));
3072   }
3073   // fold (or (setcc x), (setcc y)) -> (setcc (or x, y))
3074   if (isSetCCEquivalent(N0, LL, LR, CC0) && isSetCCEquivalent(N1, RL, RR, CC1)){
3075     ISD::CondCode Op0 = cast<CondCodeSDNode>(CC0)->get();
3076     ISD::CondCode Op1 = cast<CondCodeSDNode>(CC1)->get();
3077
3078     if (LR == RR && isa<ConstantSDNode>(LR) && Op0 == Op1 &&
3079         LL.getValueType().isInteger()) {
3080       // fold (or (setne X, 0), (setne Y, 0)) -> (setne (or X, Y), 0)
3081       // fold (or (setlt X, 0), (setlt Y, 0)) -> (setne (or X, Y), 0)
3082       if (cast<ConstantSDNode>(LR)->isNullValue() &&
3083           (Op1 == ISD::SETNE || Op1 == ISD::SETLT)) {
3084         SDValue ORNode = DAG.getNode(ISD::OR, LR.getDebugLoc(),
3085                                      LR.getValueType(), LL, RL);
3086         AddToWorkList(ORNode.getNode());
3087         return DAG.getSetCC(N->getDebugLoc(), VT, ORNode, LR, Op1);
3088       }
3089       // fold (or (setne X, -1), (setne Y, -1)) -> (setne (and X, Y), -1)
3090       // fold (or (setgt X, -1), (setgt Y  -1)) -> (setgt (and X, Y), -1)
3091       if (cast<ConstantSDNode>(LR)->isAllOnesValue() &&
3092           (Op1 == ISD::SETNE || Op1 == ISD::SETGT)) {
3093         SDValue ANDNode = DAG.getNode(ISD::AND, LR.getDebugLoc(),
3094                                       LR.getValueType(), LL, RL);
3095         AddToWorkList(ANDNode.getNode());
3096         return DAG.getSetCC(N->getDebugLoc(), VT, ANDNode, LR, Op1);
3097       }
3098     }
3099     // canonicalize equivalent to ll == rl
3100     if (LL == RR && LR == RL) {
3101       Op1 = ISD::getSetCCSwappedOperands(Op1);
3102       std::swap(RL, RR);
3103     }
3104     if (LL == RL && LR == RR) {
3105       bool isInteger = LL.getValueType().isInteger();
3106       ISD::CondCode Result = ISD::getSetCCOrOperation(Op0, Op1, isInteger);
3107       if (Result != ISD::SETCC_INVALID &&
3108           (!LegalOperations || TLI.isCondCodeLegal(Result, LL.getValueType())))
3109         return DAG.getSetCC(N->getDebugLoc(), N0.getValueType(),
3110                             LL, LR, Result);
3111     }
3112   }
3113
3114   // Simplify: (or (op x...), (op y...))  -> (op (or x, y))
3115   if (N0.getOpcode() == N1.getOpcode()) {
3116     SDValue Tmp = SimplifyBinOpWithSameOpcodeHands(N);
3117     if (Tmp.getNode()) return Tmp;
3118   }
3119
3120   // (or (and X, C1), (and Y, C2))  -> (and (or X, Y), C3) if possible.
3121   if (N0.getOpcode() == ISD::AND &&
3122       N1.getOpcode() == ISD::AND &&
3123       N0.getOperand(1).getOpcode() == ISD::Constant &&
3124       N1.getOperand(1).getOpcode() == ISD::Constant &&
3125       // Don't increase # computations.
3126       (N0.getNode()->hasOneUse() || N1.getNode()->hasOneUse())) {
3127     // We can only do this xform if we know that bits from X that are set in C2
3128     // but not in C1 are already zero.  Likewise for Y.
3129     const APInt &LHSMask =
3130       cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
3131     const APInt &RHSMask =
3132       cast<ConstantSDNode>(N1.getOperand(1))->getAPIntValue();
3133
3134     if (DAG.MaskedValueIsZero(N0.getOperand(0), RHSMask&~LHSMask) &&
3135         DAG.MaskedValueIsZero(N1.getOperand(0), LHSMask&~RHSMask)) {
3136       SDValue X = DAG.getNode(ISD::OR, N0.getDebugLoc(), VT,
3137                               N0.getOperand(0), N1.getOperand(0));
3138       return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, X,
3139                          DAG.getConstant(LHSMask | RHSMask, VT));
3140     }
3141   }
3142
3143   // See if this is some rotate idiom.
3144   if (SDNode *Rot = MatchRotate(N0, N1, N->getDebugLoc()))
3145     return SDValue(Rot, 0);
3146
3147   // Simplify the operands using demanded-bits information.
3148   if (!VT.isVector() &&
3149       SimplifyDemandedBits(SDValue(N, 0)))
3150     return SDValue(N, 0);
3151
3152   return SDValue();
3153 }
3154
3155 /// MatchRotateHalf - Match "(X shl/srl V1) & V2" where V2 may not be present.
3156 static bool MatchRotateHalf(SDValue Op, SDValue &Shift, SDValue &Mask) {
3157   if (Op.getOpcode() == ISD::AND) {
3158     if (isa<ConstantSDNode>(Op.getOperand(1))) {
3159       Mask = Op.getOperand(1);
3160       Op = Op.getOperand(0);
3161     } else {
3162       return false;
3163     }
3164   }
3165
3166   if (Op.getOpcode() == ISD::SRL || Op.getOpcode() == ISD::SHL) {
3167     Shift = Op;
3168     return true;
3169   }
3170
3171   return false;
3172 }
3173
3174 // MatchRotate - Handle an 'or' of two operands.  If this is one of the many
3175 // idioms for rotate, and if the target supports rotation instructions, generate
3176 // a rot[lr].
3177 SDNode *DAGCombiner::MatchRotate(SDValue LHS, SDValue RHS, DebugLoc DL) {
3178   // Must be a legal type.  Expanded 'n promoted things won't work with rotates.
3179   EVT VT = LHS.getValueType();
3180   if (!TLI.isTypeLegal(VT)) return 0;
3181
3182   // The target must have at least one rotate flavor.
3183   bool HasROTL = TLI.isOperationLegalOrCustom(ISD::ROTL, VT);
3184   bool HasROTR = TLI.isOperationLegalOrCustom(ISD::ROTR, VT);
3185   if (!HasROTL && !HasROTR) return 0;
3186
3187   // Match "(X shl/srl V1) & V2" where V2 may not be present.
3188   SDValue LHSShift;   // The shift.
3189   SDValue LHSMask;    // AND value if any.
3190   if (!MatchRotateHalf(LHS, LHSShift, LHSMask))
3191     return 0; // Not part of a rotate.
3192
3193   SDValue RHSShift;   // The shift.
3194   SDValue RHSMask;    // AND value if any.
3195   if (!MatchRotateHalf(RHS, RHSShift, RHSMask))
3196     return 0; // Not part of a rotate.
3197
3198   if (LHSShift.getOperand(0) != RHSShift.getOperand(0))
3199     return 0;   // Not shifting the same value.
3200
3201   if (LHSShift.getOpcode() == RHSShift.getOpcode())
3202     return 0;   // Shifts must disagree.
3203
3204   // Canonicalize shl to left side in a shl/srl pair.
3205   if (RHSShift.getOpcode() == ISD::SHL) {
3206     std::swap(LHS, RHS);
3207     std::swap(LHSShift, RHSShift);
3208     std::swap(LHSMask , RHSMask );
3209   }
3210
3211   unsigned OpSizeInBits = VT.getSizeInBits();
3212   SDValue LHSShiftArg = LHSShift.getOperand(0);
3213   SDValue LHSShiftAmt = LHSShift.getOperand(1);
3214   SDValue RHSShiftAmt = RHSShift.getOperand(1);
3215
3216   // fold (or (shl x, C1), (srl x, C2)) -> (rotl x, C1)
3217   // fold (or (shl x, C1), (srl x, C2)) -> (rotr x, C2)
3218   if (LHSShiftAmt.getOpcode() == ISD::Constant &&
3219       RHSShiftAmt.getOpcode() == ISD::Constant) {
3220     uint64_t LShVal = cast<ConstantSDNode>(LHSShiftAmt)->getZExtValue();
3221     uint64_t RShVal = cast<ConstantSDNode>(RHSShiftAmt)->getZExtValue();
3222     if ((LShVal + RShVal) != OpSizeInBits)
3223       return 0;
3224
3225     SDValue Rot = DAG.getNode(HasROTL ? ISD::ROTL : ISD::ROTR, DL, VT,
3226                               LHSShiftArg, HasROTL ? LHSShiftAmt : RHSShiftAmt);
3227
3228     // If there is an AND of either shifted operand, apply it to the result.
3229     if (LHSMask.getNode() || RHSMask.getNode()) {
3230       APInt Mask = APInt::getAllOnesValue(OpSizeInBits);
3231
3232       if (LHSMask.getNode()) {
3233         APInt RHSBits = APInt::getLowBitsSet(OpSizeInBits, LShVal);
3234         Mask &= cast<ConstantSDNode>(LHSMask)->getAPIntValue() | RHSBits;
3235       }
3236       if (RHSMask.getNode()) {
3237         APInt LHSBits = APInt::getHighBitsSet(OpSizeInBits, RShVal);
3238         Mask &= cast<ConstantSDNode>(RHSMask)->getAPIntValue() | LHSBits;
3239       }
3240
3241       Rot = DAG.getNode(ISD::AND, DL, VT, Rot, DAG.getConstant(Mask, VT));
3242     }
3243
3244     return Rot.getNode();
3245   }
3246
3247   // If there is a mask here, and we have a variable shift, we can't be sure
3248   // that we're masking out the right stuff.
3249   if (LHSMask.getNode() || RHSMask.getNode())
3250     return 0;
3251
3252   // fold (or (shl x, y), (srl x, (sub 32, y))) -> (rotl x, y)
3253   // fold (or (shl x, y), (srl x, (sub 32, y))) -> (rotr x, (sub 32, y))
3254   if (RHSShiftAmt.getOpcode() == ISD::SUB &&
3255       LHSShiftAmt == RHSShiftAmt.getOperand(1)) {
3256     if (ConstantSDNode *SUBC =
3257           dyn_cast<ConstantSDNode>(RHSShiftAmt.getOperand(0))) {
3258       if (SUBC->getAPIntValue() == OpSizeInBits) {
3259         return DAG.getNode(HasROTL ? ISD::ROTL : ISD::ROTR, DL, VT, LHSShiftArg,
3260                            HasROTL ? LHSShiftAmt : RHSShiftAmt).getNode();
3261       }
3262     }
3263   }
3264
3265   // fold (or (shl x, (sub 32, y)), (srl x, r)) -> (rotr x, y)
3266   // fold (or (shl x, (sub 32, y)), (srl x, r)) -> (rotl x, (sub 32, y))
3267   if (LHSShiftAmt.getOpcode() == ISD::SUB &&
3268       RHSShiftAmt == LHSShiftAmt.getOperand(1)) {
3269     if (ConstantSDNode *SUBC =
3270           dyn_cast<ConstantSDNode>(LHSShiftAmt.getOperand(0))) {
3271       if (SUBC->getAPIntValue() == OpSizeInBits) {
3272         return DAG.getNode(HasROTR ? ISD::ROTR : ISD::ROTL, DL, VT, LHSShiftArg,
3273                            HasROTR ? RHSShiftAmt : LHSShiftAmt).getNode();
3274       }
3275     }
3276   }
3277
3278   // Look for sign/zext/any-extended or truncate cases:
3279   if ((LHSShiftAmt.getOpcode() == ISD::SIGN_EXTEND ||
3280        LHSShiftAmt.getOpcode() == ISD::ZERO_EXTEND ||
3281        LHSShiftAmt.getOpcode() == ISD::ANY_EXTEND ||
3282        LHSShiftAmt.getOpcode() == ISD::TRUNCATE) &&
3283       (RHSShiftAmt.getOpcode() == ISD::SIGN_EXTEND ||
3284        RHSShiftAmt.getOpcode() == ISD::ZERO_EXTEND ||
3285        RHSShiftAmt.getOpcode() == ISD::ANY_EXTEND ||
3286        RHSShiftAmt.getOpcode() == ISD::TRUNCATE)) {
3287     SDValue LExtOp0 = LHSShiftAmt.getOperand(0);
3288     SDValue RExtOp0 = RHSShiftAmt.getOperand(0);
3289     if (RExtOp0.getOpcode() == ISD::SUB &&
3290         RExtOp0.getOperand(1) == LExtOp0) {
3291       // fold (or (shl x, (*ext y)), (srl x, (*ext (sub 32, y)))) ->
3292       //   (rotl x, y)
3293       // fold (or (shl x, (*ext y)), (srl x, (*ext (sub 32, y)))) ->
3294       //   (rotr x, (sub 32, y))
3295       if (ConstantSDNode *SUBC =
3296             dyn_cast<ConstantSDNode>(RExtOp0.getOperand(0))) {
3297         if (SUBC->getAPIntValue() == OpSizeInBits) {
3298           return DAG.getNode(HasROTL ? ISD::ROTL : ISD::ROTR, DL, VT,
3299                              LHSShiftArg,
3300                              HasROTL ? LHSShiftAmt : RHSShiftAmt).getNode();
3301         }
3302       }
3303     } else if (LExtOp0.getOpcode() == ISD::SUB &&
3304                RExtOp0 == LExtOp0.getOperand(1)) {
3305       // fold (or (shl x, (*ext (sub 32, y))), (srl x, (*ext y))) ->
3306       //   (rotr x, y)
3307       // fold (or (shl x, (*ext (sub 32, y))), (srl x, (*ext y))) ->
3308       //   (rotl x, (sub 32, y))
3309       if (ConstantSDNode *SUBC =
3310             dyn_cast<ConstantSDNode>(LExtOp0.getOperand(0))) {
3311         if (SUBC->getAPIntValue() == OpSizeInBits) {
3312           return DAG.getNode(HasROTR ? ISD::ROTR : ISD::ROTL, DL, VT,
3313                              LHSShiftArg,
3314                              HasROTR ? RHSShiftAmt : LHSShiftAmt).getNode();
3315         }
3316       }
3317     }
3318   }
3319
3320   return 0;
3321 }
3322
3323 SDValue DAGCombiner::visitXOR(SDNode *N) {
3324   SDValue N0 = N->getOperand(0);
3325   SDValue N1 = N->getOperand(1);
3326   SDValue LHS, RHS, CC;
3327   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
3328   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
3329   EVT VT = N0.getValueType();
3330
3331   // fold vector ops
3332   if (VT.isVector()) {
3333     SDValue FoldedVOp = SimplifyVBinOp(N);
3334     if (FoldedVOp.getNode()) return FoldedVOp;
3335   }
3336
3337   // fold (xor undef, undef) -> 0. This is a common idiom (misuse).
3338   if (N0.getOpcode() == ISD::UNDEF && N1.getOpcode() == ISD::UNDEF)
3339     return DAG.getConstant(0, VT);
3340   // fold (xor x, undef) -> undef
3341   if (N0.getOpcode() == ISD::UNDEF)
3342     return N0;
3343   if (N1.getOpcode() == ISD::UNDEF)
3344     return N1;
3345   // fold (xor c1, c2) -> c1^c2
3346   if (N0C && N1C)
3347     return DAG.FoldConstantArithmetic(ISD::XOR, VT, N0C, N1C);
3348   // canonicalize constant to RHS
3349   if (N0C && !N1C)
3350     return DAG.getNode(ISD::XOR, N->getDebugLoc(), VT, N1, N0);
3351   // fold (xor x, 0) -> x
3352   if (N1C && N1C->isNullValue())
3353     return N0;
3354   // reassociate xor
3355   SDValue RXOR = ReassociateOps(ISD::XOR, N->getDebugLoc(), N0, N1);
3356   if (RXOR.getNode() != 0)
3357     return RXOR;
3358
3359   // fold !(x cc y) -> (x !cc y)
3360   if (N1C && N1C->getAPIntValue() == 1 && isSetCCEquivalent(N0, LHS, RHS, CC)) {
3361     bool isInt = LHS.getValueType().isInteger();
3362     ISD::CondCode NotCC = ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
3363                                                isInt);
3364
3365     if (!LegalOperations || TLI.isCondCodeLegal(NotCC, LHS.getValueType())) {
3366       switch (N0.getOpcode()) {
3367       default:
3368         llvm_unreachable("Unhandled SetCC Equivalent!");
3369       case ISD::SETCC:
3370         return DAG.getSetCC(N->getDebugLoc(), VT, LHS, RHS, NotCC);
3371       case ISD::SELECT_CC:
3372         return DAG.getSelectCC(N->getDebugLoc(), LHS, RHS, N0.getOperand(2),
3373                                N0.getOperand(3), NotCC);
3374       }
3375     }
3376   }
3377
3378   // fold (not (zext (setcc x, y))) -> (zext (not (setcc x, y)))
3379   if (N1C && N1C->getAPIntValue() == 1 && N0.getOpcode() == ISD::ZERO_EXTEND &&
3380       N0.getNode()->hasOneUse() &&
3381       isSetCCEquivalent(N0.getOperand(0), LHS, RHS, CC)){
3382     SDValue V = N0.getOperand(0);
3383     V = DAG.getNode(ISD::XOR, N0.getDebugLoc(), V.getValueType(), V,
3384                     DAG.getConstant(1, V.getValueType()));
3385     AddToWorkList(V.getNode());
3386     return DAG.getNode(ISD::ZERO_EXTEND, N->getDebugLoc(), VT, V);
3387   }
3388
3389   // fold (not (or x, y)) -> (and (not x), (not y)) iff x or y are setcc
3390   if (N1C && N1C->getAPIntValue() == 1 && VT == MVT::i1 &&
3391       (N0.getOpcode() == ISD::OR || N0.getOpcode() == ISD::AND)) {
3392     SDValue LHS = N0.getOperand(0), RHS = N0.getOperand(1);
3393     if (isOneUseSetCC(RHS) || isOneUseSetCC(LHS)) {
3394       unsigned NewOpcode = N0.getOpcode() == ISD::AND ? ISD::OR : ISD::AND;
3395       LHS = DAG.getNode(ISD::XOR, LHS.getDebugLoc(), VT, LHS, N1); // LHS = ~LHS
3396       RHS = DAG.getNode(ISD::XOR, RHS.getDebugLoc(), VT, RHS, N1); // RHS = ~RHS
3397       AddToWorkList(LHS.getNode()); AddToWorkList(RHS.getNode());
3398       return DAG.getNode(NewOpcode, N->getDebugLoc(), VT, LHS, RHS);
3399     }
3400   }
3401   // fold (not (or x, y)) -> (and (not x), (not y)) iff x or y are constants
3402   if (N1C && N1C->isAllOnesValue() &&
3403       (N0.getOpcode() == ISD::OR || N0.getOpcode() == ISD::AND)) {
3404     SDValue LHS = N0.getOperand(0), RHS = N0.getOperand(1);
3405     if (isa<ConstantSDNode>(RHS) || isa<ConstantSDNode>(LHS)) {
3406       unsigned NewOpcode = N0.getOpcode() == ISD::AND ? ISD::OR : ISD::AND;
3407       LHS = DAG.getNode(ISD::XOR, LHS.getDebugLoc(), VT, LHS, N1); // LHS = ~LHS
3408       RHS = DAG.getNode(ISD::XOR, RHS.getDebugLoc(), VT, RHS, N1); // RHS = ~RHS
3409       AddToWorkList(LHS.getNode()); AddToWorkList(RHS.getNode());
3410       return DAG.getNode(NewOpcode, N->getDebugLoc(), VT, LHS, RHS);
3411     }
3412   }
3413   // fold (xor (xor x, c1), c2) -> (xor x, (xor c1, c2))
3414   if (N1C && N0.getOpcode() == ISD::XOR) {
3415     ConstantSDNode *N00C = dyn_cast<ConstantSDNode>(N0.getOperand(0));
3416     ConstantSDNode *N01C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
3417     if (N00C)
3418       return DAG.getNode(ISD::XOR, N->getDebugLoc(), VT, N0.getOperand(1),
3419                          DAG.getConstant(N1C->getAPIntValue() ^
3420                                          N00C->getAPIntValue(), VT));
3421     if (N01C)
3422       return DAG.getNode(ISD::XOR, N->getDebugLoc(), VT, N0.getOperand(0),
3423                          DAG.getConstant(N1C->getAPIntValue() ^
3424                                          N01C->getAPIntValue(), VT));
3425   }
3426   // fold (xor x, x) -> 0
3427   if (N0 == N1)
3428     return tryFoldToZero(N->getDebugLoc(), TLI, VT, DAG, LegalOperations);
3429
3430   // Simplify: xor (op x...), (op y...)  -> (op (xor x, y))
3431   if (N0.getOpcode() == N1.getOpcode()) {
3432     SDValue Tmp = SimplifyBinOpWithSameOpcodeHands(N);
3433     if (Tmp.getNode()) return Tmp;
3434   }
3435
3436   // Simplify the expression using non-local knowledge.
3437   if (!VT.isVector() &&
3438       SimplifyDemandedBits(SDValue(N, 0)))
3439     return SDValue(N, 0);
3440
3441   return SDValue();
3442 }
3443
3444 /// visitShiftByConstant - Handle transforms common to the three shifts, when
3445 /// the shift amount is a constant.
3446 SDValue DAGCombiner::visitShiftByConstant(SDNode *N, unsigned Amt) {
3447   SDNode *LHS = N->getOperand(0).getNode();
3448   if (!LHS->hasOneUse()) return SDValue();
3449
3450   // We want to pull some binops through shifts, so that we have (and (shift))
3451   // instead of (shift (and)), likewise for add, or, xor, etc.  This sort of
3452   // thing happens with address calculations, so it's important to canonicalize
3453   // it.
3454   bool HighBitSet = false;  // Can we transform this if the high bit is set?
3455
3456   switch (LHS->getOpcode()) {
3457   default: return SDValue();
3458   case ISD::OR:
3459   case ISD::XOR:
3460     HighBitSet = false; // We can only transform sra if the high bit is clear.
3461     break;
3462   case ISD::AND:
3463     HighBitSet = true;  // We can only transform sra if the high bit is set.
3464     break;
3465   case ISD::ADD:
3466     if (N->getOpcode() != ISD::SHL)
3467       return SDValue(); // only shl(add) not sr[al](add).
3468     HighBitSet = false; // We can only transform sra if the high bit is clear.
3469     break;
3470   }
3471
3472   // We require the RHS of the binop to be a constant as well.
3473   ConstantSDNode *BinOpCst = dyn_cast<ConstantSDNode>(LHS->getOperand(1));
3474   if (!BinOpCst) return SDValue();
3475
3476   // FIXME: disable this unless the input to the binop is a shift by a constant.
3477   // If it is not a shift, it pessimizes some common cases like:
3478   //
3479   //    void foo(int *X, int i) { X[i & 1235] = 1; }
3480   //    int bar(int *X, int i) { return X[i & 255]; }
3481   SDNode *BinOpLHSVal = LHS->getOperand(0).getNode();
3482   if ((BinOpLHSVal->getOpcode() != ISD::SHL &&
3483        BinOpLHSVal->getOpcode() != ISD::SRA &&
3484        BinOpLHSVal->getOpcode() != ISD::SRL) ||
3485       !isa<ConstantSDNode>(BinOpLHSVal->getOperand(1)))
3486     return SDValue();
3487
3488   EVT VT = N->getValueType(0);
3489
3490   // If this is a signed shift right, and the high bit is modified by the
3491   // logical operation, do not perform the transformation. The highBitSet
3492   // boolean indicates the value of the high bit of the constant which would
3493   // cause it to be modified for this operation.
3494   if (N->getOpcode() == ISD::SRA) {
3495     bool BinOpRHSSignSet = BinOpCst->getAPIntValue().isNegative();
3496     if (BinOpRHSSignSet != HighBitSet)
3497       return SDValue();
3498   }
3499
3500   // Fold the constants, shifting the binop RHS by the shift amount.
3501   SDValue NewRHS = DAG.getNode(N->getOpcode(), LHS->getOperand(1).getDebugLoc(),
3502                                N->getValueType(0),
3503                                LHS->getOperand(1), N->getOperand(1));
3504
3505   // Create the new shift.
3506   SDValue NewShift = DAG.getNode(N->getOpcode(),
3507                                  LHS->getOperand(0).getDebugLoc(),
3508                                  VT, LHS->getOperand(0), N->getOperand(1));
3509
3510   // Create the new binop.
3511   return DAG.getNode(LHS->getOpcode(), N->getDebugLoc(), VT, NewShift, NewRHS);
3512 }
3513
3514 SDValue DAGCombiner::visitSHL(SDNode *N) {
3515   SDValue N0 = N->getOperand(0);
3516   SDValue N1 = N->getOperand(1);
3517   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
3518   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
3519   EVT VT = N0.getValueType();
3520   unsigned OpSizeInBits = VT.getScalarType().getSizeInBits();
3521
3522   // fold (shl c1, c2) -> c1<<c2
3523   if (N0C && N1C)
3524     return DAG.FoldConstantArithmetic(ISD::SHL, VT, N0C, N1C);
3525   // fold (shl 0, x) -> 0
3526   if (N0C && N0C->isNullValue())
3527     return N0;
3528   // fold (shl x, c >= size(x)) -> undef
3529   if (N1C && N1C->getZExtValue() >= OpSizeInBits)
3530     return DAG.getUNDEF(VT);
3531   // fold (shl x, 0) -> x
3532   if (N1C && N1C->isNullValue())
3533     return N0;
3534   // fold (shl undef, x) -> 0
3535   if (N0.getOpcode() == ISD::UNDEF)
3536     return DAG.getConstant(0, VT);
3537   // if (shl x, c) is known to be zero, return 0
3538   if (DAG.MaskedValueIsZero(SDValue(N, 0),
3539                             APInt::getAllOnesValue(OpSizeInBits)))
3540     return DAG.getConstant(0, VT);
3541   // fold (shl x, (trunc (and y, c))) -> (shl x, (and (trunc y), (trunc c))).
3542   if (N1.getOpcode() == ISD::TRUNCATE &&
3543       N1.getOperand(0).getOpcode() == ISD::AND &&
3544       N1.hasOneUse() && N1.getOperand(0).hasOneUse()) {
3545     SDValue N101 = N1.getOperand(0).getOperand(1);
3546     if (ConstantSDNode *N101C = dyn_cast<ConstantSDNode>(N101)) {
3547       EVT TruncVT = N1.getValueType();
3548       SDValue N100 = N1.getOperand(0).getOperand(0);
3549       APInt TruncC = N101C->getAPIntValue();
3550       TruncC = TruncC.trunc(TruncVT.getSizeInBits());
3551       return DAG.getNode(ISD::SHL, N->getDebugLoc(), VT, N0,
3552                          DAG.getNode(ISD::AND, N->getDebugLoc(), TruncVT,
3553                                      DAG.getNode(ISD::TRUNCATE,
3554                                                  N->getDebugLoc(),
3555                                                  TruncVT, N100),
3556                                      DAG.getConstant(TruncC, TruncVT)));
3557     }
3558   }
3559
3560   if (N1C && SimplifyDemandedBits(SDValue(N, 0)))
3561     return SDValue(N, 0);
3562
3563   // fold (shl (shl x, c1), c2) -> 0 or (shl x, (add c1, c2))
3564   if (N1C && N0.getOpcode() == ISD::SHL &&
3565       N0.getOperand(1).getOpcode() == ISD::Constant) {
3566     uint64_t c1 = cast<ConstantSDNode>(N0.getOperand(1))->getZExtValue();
3567     uint64_t c2 = N1C->getZExtValue();
3568     if (c1 + c2 >= OpSizeInBits)
3569       return DAG.getConstant(0, VT);
3570     return DAG.getNode(ISD::SHL, N->getDebugLoc(), VT, N0.getOperand(0),
3571                        DAG.getConstant(c1 + c2, N1.getValueType()));
3572   }
3573
3574   // fold (shl (ext (shl x, c1)), c2) -> (ext (shl x, (add c1, c2)))
3575   // For this to be valid, the second form must not preserve any of the bits
3576   // that are shifted out by the inner shift in the first form.  This means
3577   // the outer shift size must be >= the number of bits added by the ext.
3578   // As a corollary, we don't care what kind of ext it is.
3579   if (N1C && (N0.getOpcode() == ISD::ZERO_EXTEND ||
3580               N0.getOpcode() == ISD::ANY_EXTEND ||
3581               N0.getOpcode() == ISD::SIGN_EXTEND) &&
3582       N0.getOperand(0).getOpcode() == ISD::SHL &&
3583       isa<ConstantSDNode>(N0.getOperand(0)->getOperand(1))) {
3584     uint64_t c1 =
3585       cast<ConstantSDNode>(N0.getOperand(0)->getOperand(1))->getZExtValue();
3586     uint64_t c2 = N1C->getZExtValue();
3587     EVT InnerShiftVT = N0.getOperand(0).getValueType();
3588     uint64_t InnerShiftSize = InnerShiftVT.getScalarType().getSizeInBits();
3589     if (c2 >= OpSizeInBits - InnerShiftSize) {
3590       if (c1 + c2 >= OpSizeInBits)
3591         return DAG.getConstant(0, VT);
3592       return DAG.getNode(ISD::SHL, N0->getDebugLoc(), VT,
3593                          DAG.getNode(N0.getOpcode(), N0->getDebugLoc(), VT,
3594                                      N0.getOperand(0)->getOperand(0)),
3595                          DAG.getConstant(c1 + c2, N1.getValueType()));
3596     }
3597   }
3598
3599   // fold (shl (srl x, c1), c2) -> (and (shl x, (sub c2, c1), MASK) or
3600   //                               (and (srl x, (sub c1, c2), MASK)
3601   // Only fold this if the inner shift has no other uses -- if it does, folding
3602   // this will increase the total number of instructions.
3603   if (N1C && N0.getOpcode() == ISD::SRL && N0.hasOneUse() &&
3604       N0.getOperand(1).getOpcode() == ISD::Constant) {
3605     uint64_t c1 = cast<ConstantSDNode>(N0.getOperand(1))->getZExtValue();
3606     if (c1 < VT.getSizeInBits()) {
3607       uint64_t c2 = N1C->getZExtValue();
3608       APInt Mask = APInt::getHighBitsSet(VT.getSizeInBits(),
3609                                          VT.getSizeInBits() - c1);
3610       SDValue Shift;
3611       if (c2 > c1) {
3612         Mask = Mask.shl(c2-c1);
3613         Shift = DAG.getNode(ISD::SHL, N->getDebugLoc(), VT, N0.getOperand(0),
3614                             DAG.getConstant(c2-c1, N1.getValueType()));
3615       } else {
3616         Mask = Mask.lshr(c1-c2);
3617         Shift = DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, N0.getOperand(0),
3618                             DAG.getConstant(c1-c2, N1.getValueType()));
3619       }
3620       return DAG.getNode(ISD::AND, N0.getDebugLoc(), VT, Shift,
3621                          DAG.getConstant(Mask, VT));
3622     }
3623   }
3624   // fold (shl (sra x, c1), c1) -> (and x, (shl -1, c1))
3625   if (N1C && N0.getOpcode() == ISD::SRA && N1 == N0.getOperand(1)) {
3626     SDValue HiBitsMask =
3627       DAG.getConstant(APInt::getHighBitsSet(VT.getSizeInBits(),
3628                                             VT.getSizeInBits() -
3629                                               N1C->getZExtValue()),
3630                       VT);
3631     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, N0.getOperand(0),
3632                        HiBitsMask);
3633   }
3634
3635   if (N1C) {
3636     SDValue NewSHL = visitShiftByConstant(N, N1C->getZExtValue());
3637     if (NewSHL.getNode())
3638       return NewSHL;
3639   }
3640
3641   return SDValue();
3642 }
3643
3644 SDValue DAGCombiner::visitSRA(SDNode *N) {
3645   SDValue N0 = N->getOperand(0);
3646   SDValue N1 = N->getOperand(1);
3647   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
3648   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
3649   EVT VT = N0.getValueType();
3650   unsigned OpSizeInBits = VT.getScalarType().getSizeInBits();
3651
3652   // fold (sra c1, c2) -> (sra c1, c2)
3653   if (N0C && N1C)
3654     return DAG.FoldConstantArithmetic(ISD::SRA, VT, N0C, N1C);
3655   // fold (sra 0, x) -> 0
3656   if (N0C && N0C->isNullValue())
3657     return N0;
3658   // fold (sra -1, x) -> -1
3659   if (N0C && N0C->isAllOnesValue())
3660     return N0;
3661   // fold (sra x, (setge c, size(x))) -> undef
3662   if (N1C && N1C->getZExtValue() >= OpSizeInBits)
3663     return DAG.getUNDEF(VT);
3664   // fold (sra x, 0) -> x
3665   if (N1C && N1C->isNullValue())
3666     return N0;
3667   // fold (sra (shl x, c1), c1) -> sext_inreg for some c1 and target supports
3668   // sext_inreg.
3669   if (N1C && N0.getOpcode() == ISD::SHL && N1 == N0.getOperand(1)) {
3670     unsigned LowBits = OpSizeInBits - (unsigned)N1C->getZExtValue();
3671     EVT ExtVT = EVT::getIntegerVT(*DAG.getContext(), LowBits);
3672     if (VT.isVector())
3673       ExtVT = EVT::getVectorVT(*DAG.getContext(),
3674                                ExtVT, VT.getVectorNumElements());
3675     if ((!LegalOperations ||
3676          TLI.isOperationLegal(ISD::SIGN_EXTEND_INREG, ExtVT)))
3677       return DAG.getNode(ISD::SIGN_EXTEND_INREG, N->getDebugLoc(), VT,
3678                          N0.getOperand(0), DAG.getValueType(ExtVT));
3679   }
3680
3681   // fold (sra (sra x, c1), c2) -> (sra x, (add c1, c2))
3682   if (N1C && N0.getOpcode() == ISD::SRA) {
3683     if (ConstantSDNode *C1 = dyn_cast<ConstantSDNode>(N0.getOperand(1))) {
3684       unsigned Sum = N1C->getZExtValue() + C1->getZExtValue();
3685       if (Sum >= OpSizeInBits) Sum = OpSizeInBits-1;
3686       return DAG.getNode(ISD::SRA, N->getDebugLoc(), VT, N0.getOperand(0),
3687                          DAG.getConstant(Sum, N1C->getValueType(0)));
3688     }
3689   }
3690
3691   // fold (sra (shl X, m), (sub result_size, n))
3692   // -> (sign_extend (trunc (shl X, (sub (sub result_size, n), m)))) for
3693   // result_size - n != m.
3694   // If truncate is free for the target sext(shl) is likely to result in better
3695   // code.
3696   if (N0.getOpcode() == ISD::SHL) {
3697     // Get the two constanst of the shifts, CN0 = m, CN = n.
3698     const ConstantSDNode *N01C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
3699     if (N01C && N1C) {
3700       // Determine what the truncate's result bitsize and type would be.
3701       EVT TruncVT =
3702         EVT::getIntegerVT(*DAG.getContext(),
3703                           OpSizeInBits - N1C->getZExtValue());
3704       // Determine the residual right-shift amount.
3705       signed ShiftAmt = N1C->getZExtValue() - N01C->getZExtValue();
3706
3707       // If the shift is not a no-op (in which case this should be just a sign
3708       // extend already), the truncated to type is legal, sign_extend is legal
3709       // on that type, and the truncate to that type is both legal and free,
3710       // perform the transform.
3711       if ((ShiftAmt > 0) &&
3712           TLI.isOperationLegalOrCustom(ISD::SIGN_EXTEND, TruncVT) &&
3713           TLI.isOperationLegalOrCustom(ISD::TRUNCATE, VT) &&
3714           TLI.isTruncateFree(VT, TruncVT)) {
3715
3716           SDValue Amt = DAG.getConstant(ShiftAmt,
3717               getShiftAmountTy(N0.getOperand(0).getValueType()));
3718           SDValue Shift = DAG.getNode(ISD::SRL, N0.getDebugLoc(), VT,
3719                                       N0.getOperand(0), Amt);
3720           SDValue Trunc = DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(), TruncVT,
3721                                       Shift);
3722           return DAG.getNode(ISD::SIGN_EXTEND, N->getDebugLoc(),
3723                              N->getValueType(0), Trunc);
3724       }
3725     }
3726   }
3727
3728   // fold (sra x, (trunc (and y, c))) -> (sra x, (and (trunc y), (trunc c))).
3729   if (N1.getOpcode() == ISD::TRUNCATE &&
3730       N1.getOperand(0).getOpcode() == ISD::AND &&
3731       N1.hasOneUse() && N1.getOperand(0).hasOneUse()) {
3732     SDValue N101 = N1.getOperand(0).getOperand(1);
3733     if (ConstantSDNode *N101C = dyn_cast<ConstantSDNode>(N101)) {
3734       EVT TruncVT = N1.getValueType();
3735       SDValue N100 = N1.getOperand(0).getOperand(0);
3736       APInt TruncC = N101C->getAPIntValue();
3737       TruncC = TruncC.trunc(TruncVT.getScalarType().getSizeInBits());
3738       return DAG.getNode(ISD::SRA, N->getDebugLoc(), VT, N0,
3739                          DAG.getNode(ISD::AND, N->getDebugLoc(),
3740                                      TruncVT,
3741                                      DAG.getNode(ISD::TRUNCATE,
3742                                                  N->getDebugLoc(),
3743                                                  TruncVT, N100),
3744                                      DAG.getConstant(TruncC, TruncVT)));
3745     }
3746   }
3747
3748   // fold (sra (trunc (sr x, c1)), c2) -> (trunc (sra x, c1+c2))
3749   //      if c1 is equal to the number of bits the trunc removes
3750   if (N0.getOpcode() == ISD::TRUNCATE &&
3751       (N0.getOperand(0).getOpcode() == ISD::SRL ||
3752        N0.getOperand(0).getOpcode() == ISD::SRA) &&
3753       N0.getOperand(0).hasOneUse() &&
3754       N0.getOperand(0).getOperand(1).hasOneUse() &&
3755       N1C && isa<ConstantSDNode>(N0.getOperand(0).getOperand(1))) {
3756     EVT LargeVT = N0.getOperand(0).getValueType();
3757     ConstantSDNode *LargeShiftAmt =
3758       cast<ConstantSDNode>(N0.getOperand(0).getOperand(1));
3759
3760     if (LargeVT.getScalarType().getSizeInBits() - OpSizeInBits ==
3761         LargeShiftAmt->getZExtValue()) {
3762       SDValue Amt =
3763         DAG.getConstant(LargeShiftAmt->getZExtValue() + N1C->getZExtValue(),
3764               getShiftAmountTy(N0.getOperand(0).getOperand(0).getValueType()));
3765       SDValue SRA = DAG.getNode(ISD::SRA, N->getDebugLoc(), LargeVT,
3766                                 N0.getOperand(0).getOperand(0), Amt);
3767       return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, SRA);
3768     }
3769   }
3770
3771   // Simplify, based on bits shifted out of the LHS.
3772   if (N1C && SimplifyDemandedBits(SDValue(N, 0)))
3773     return SDValue(N, 0);
3774
3775
3776   // If the sign bit is known to be zero, switch this to a SRL.
3777   if (DAG.SignBitIsZero(N0))
3778     return DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, N0, N1);
3779
3780   if (N1C) {
3781     SDValue NewSRA = visitShiftByConstant(N, N1C->getZExtValue());
3782     if (NewSRA.getNode())
3783       return NewSRA;
3784   }
3785
3786   return SDValue();
3787 }
3788
3789 SDValue DAGCombiner::visitSRL(SDNode *N) {
3790   SDValue N0 = N->getOperand(0);
3791   SDValue N1 = N->getOperand(1);
3792   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
3793   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
3794   EVT VT = N0.getValueType();
3795   unsigned OpSizeInBits = VT.getScalarType().getSizeInBits();
3796
3797   // fold (srl c1, c2) -> c1 >>u c2
3798   if (N0C && N1C)
3799     return DAG.FoldConstantArithmetic(ISD::SRL, VT, N0C, N1C);
3800   // fold (srl 0, x) -> 0
3801   if (N0C && N0C->isNullValue())
3802     return N0;
3803   // fold (srl x, c >= size(x)) -> undef
3804   if (N1C && N1C->getZExtValue() >= OpSizeInBits)
3805     return DAG.getUNDEF(VT);
3806   // fold (srl x, 0) -> x
3807   if (N1C && N1C->isNullValue())
3808     return N0;
3809   // if (srl x, c) is known to be zero, return 0
3810   if (N1C && DAG.MaskedValueIsZero(SDValue(N, 0),
3811                                    APInt::getAllOnesValue(OpSizeInBits)))
3812     return DAG.getConstant(0, VT);
3813
3814   // fold (srl (srl x, c1), c2) -> 0 or (srl x, (add c1, c2))
3815   if (N1C && N0.getOpcode() == ISD::SRL &&
3816       N0.getOperand(1).getOpcode() == ISD::Constant) {
3817     uint64_t c1 = cast<ConstantSDNode>(N0.getOperand(1))->getZExtValue();
3818     uint64_t c2 = N1C->getZExtValue();
3819     if (c1 + c2 >= OpSizeInBits)
3820       return DAG.getConstant(0, VT);
3821     return DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, N0.getOperand(0),
3822                        DAG.getConstant(c1 + c2, N1.getValueType()));
3823   }
3824
3825   // fold (srl (trunc (srl x, c1)), c2) -> 0 or (trunc (srl x, (add c1, c2)))
3826   if (N1C && N0.getOpcode() == ISD::TRUNCATE &&
3827       N0.getOperand(0).getOpcode() == ISD::SRL &&
3828       isa<ConstantSDNode>(N0.getOperand(0)->getOperand(1))) {
3829     uint64_t c1 =
3830       cast<ConstantSDNode>(N0.getOperand(0)->getOperand(1))->getZExtValue();
3831     uint64_t c2 = N1C->getZExtValue();
3832     EVT InnerShiftVT = N0.getOperand(0).getValueType();
3833     EVT ShiftCountVT = N0.getOperand(0)->getOperand(1).getValueType();
3834     uint64_t InnerShiftSize = InnerShiftVT.getScalarType().getSizeInBits();
3835     // This is only valid if the OpSizeInBits + c1 = size of inner shift.
3836     if (c1 + OpSizeInBits == InnerShiftSize) {
3837       if (c1 + c2 >= InnerShiftSize)
3838         return DAG.getConstant(0, VT);
3839       return DAG.getNode(ISD::TRUNCATE, N0->getDebugLoc(), VT,
3840                          DAG.getNode(ISD::SRL, N0->getDebugLoc(), InnerShiftVT,
3841                                      N0.getOperand(0)->getOperand(0),
3842                                      DAG.getConstant(c1 + c2, ShiftCountVT)));
3843     }
3844   }
3845
3846   // fold (srl (shl x, c), c) -> (and x, cst2)
3847   if (N1C && N0.getOpcode() == ISD::SHL && N0.getOperand(1) == N1 &&
3848       N0.getValueSizeInBits() <= 64) {
3849     uint64_t ShAmt = N1C->getZExtValue()+64-N0.getValueSizeInBits();
3850     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, N0.getOperand(0),
3851                        DAG.getConstant(~0ULL >> ShAmt, VT));
3852   }
3853
3854
3855   // fold (srl (anyextend x), c) -> (anyextend (srl x, c))
3856   if (N1C && N0.getOpcode() == ISD::ANY_EXTEND) {
3857     // Shifting in all undef bits?
3858     EVT SmallVT = N0.getOperand(0).getValueType();
3859     if (N1C->getZExtValue() >= SmallVT.getSizeInBits())
3860       return DAG.getUNDEF(VT);
3861
3862     if (!LegalTypes || TLI.isTypeDesirableForOp(ISD::SRL, SmallVT)) {
3863       uint64_t ShiftAmt = N1C->getZExtValue();
3864       SDValue SmallShift = DAG.getNode(ISD::SRL, N0.getDebugLoc(), SmallVT,
3865                                        N0.getOperand(0),
3866                           DAG.getConstant(ShiftAmt, getShiftAmountTy(SmallVT)));
3867       AddToWorkList(SmallShift.getNode());
3868       return DAG.getNode(ISD::ANY_EXTEND, N->getDebugLoc(), VT, SmallShift);
3869     }
3870   }
3871
3872   // fold (srl (sra X, Y), 31) -> (srl X, 31).  This srl only looks at the sign
3873   // bit, which is unmodified by sra.
3874   if (N1C && N1C->getZExtValue() + 1 == VT.getSizeInBits()) {
3875     if (N0.getOpcode() == ISD::SRA)
3876       return DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, N0.getOperand(0), N1);
3877   }
3878
3879   // fold (srl (ctlz x), "5") -> x  iff x has one bit set (the low bit).
3880   if (N1C && N0.getOpcode() == ISD::CTLZ &&
3881       N1C->getAPIntValue() == Log2_32(VT.getSizeInBits())) {
3882     APInt KnownZero, KnownOne;
3883     DAG.ComputeMaskedBits(N0.getOperand(0), KnownZero, KnownOne);
3884
3885     // If any of the input bits are KnownOne, then the input couldn't be all
3886     // zeros, thus the result of the srl will always be zero.
3887     if (KnownOne.getBoolValue()) return DAG.getConstant(0, VT);
3888
3889     // If all of the bits input the to ctlz node are known to be zero, then
3890     // the result of the ctlz is "32" and the result of the shift is one.
3891     APInt UnknownBits = ~KnownZero;
3892     if (UnknownBits == 0) return DAG.getConstant(1, VT);
3893
3894     // Otherwise, check to see if there is exactly one bit input to the ctlz.
3895     if ((UnknownBits & (UnknownBits - 1)) == 0) {
3896       // Okay, we know that only that the single bit specified by UnknownBits
3897       // could be set on input to the CTLZ node. If this bit is set, the SRL
3898       // will return 0, if it is clear, it returns 1. Change the CTLZ/SRL pair
3899       // to an SRL/XOR pair, which is likely to simplify more.
3900       unsigned ShAmt = UnknownBits.countTrailingZeros();
3901       SDValue Op = N0.getOperand(0);
3902
3903       if (ShAmt) {
3904         Op = DAG.getNode(ISD::SRL, N0.getDebugLoc(), VT, Op,
3905                   DAG.getConstant(ShAmt, getShiftAmountTy(Op.getValueType())));
3906         AddToWorkList(Op.getNode());
3907       }
3908
3909       return DAG.getNode(ISD::XOR, N->getDebugLoc(), VT,
3910                          Op, DAG.getConstant(1, VT));
3911     }
3912   }
3913
3914   // fold (srl x, (trunc (and y, c))) -> (srl x, (and (trunc y), (trunc c))).
3915   if (N1.getOpcode() == ISD::TRUNCATE &&
3916       N1.getOperand(0).getOpcode() == ISD::AND &&
3917       N1.hasOneUse() && N1.getOperand(0).hasOneUse()) {
3918     SDValue N101 = N1.getOperand(0).getOperand(1);
3919     if (ConstantSDNode *N101C = dyn_cast<ConstantSDNode>(N101)) {
3920       EVT TruncVT = N1.getValueType();
3921       SDValue N100 = N1.getOperand(0).getOperand(0);
3922       APInt TruncC = N101C->getAPIntValue();
3923       TruncC = TruncC.trunc(TruncVT.getSizeInBits());
3924       return DAG.getNode(ISD::SRL, N->getDebugLoc(), VT, N0,
3925                          DAG.getNode(ISD::AND, N->getDebugLoc(),
3926                                      TruncVT,
3927                                      DAG.getNode(ISD::TRUNCATE,
3928                                                  N->getDebugLoc(),
3929                                                  TruncVT, N100),
3930                                      DAG.getConstant(TruncC, TruncVT)));
3931     }
3932   }
3933
3934   // fold operands of srl based on knowledge that the low bits are not
3935   // demanded.
3936   if (N1C && SimplifyDemandedBits(SDValue(N, 0)))
3937     return SDValue(N, 0);
3938
3939   if (N1C) {
3940     SDValue NewSRL = visitShiftByConstant(N, N1C->getZExtValue());
3941     if (NewSRL.getNode())
3942       return NewSRL;
3943   }
3944
3945   // Attempt to convert a srl of a load into a narrower zero-extending load.
3946   SDValue NarrowLoad = ReduceLoadWidth(N);
3947   if (NarrowLoad.getNode())
3948     return NarrowLoad;
3949
3950   // Here is a common situation. We want to optimize:
3951   //
3952   //   %a = ...
3953   //   %b = and i32 %a, 2
3954   //   %c = srl i32 %b, 1
3955   //   brcond i32 %c ...
3956   //
3957   // into
3958   //
3959   //   %a = ...
3960   //   %b = and %a, 2
3961   //   %c = setcc eq %b, 0
3962   //   brcond %c ...
3963   //
3964   // However when after the source operand of SRL is optimized into AND, the SRL
3965   // itself may not be optimized further. Look for it and add the BRCOND into
3966   // the worklist.
3967   if (N->hasOneUse()) {
3968     SDNode *Use = *N->use_begin();
3969     if (Use->getOpcode() == ISD::BRCOND)
3970       AddToWorkList(Use);
3971     else if (Use->getOpcode() == ISD::TRUNCATE && Use->hasOneUse()) {
3972       // Also look pass the truncate.
3973       Use = *Use->use_begin();
3974       if (Use->getOpcode() == ISD::BRCOND)
3975         AddToWorkList(Use);
3976     }
3977   }
3978
3979   return SDValue();
3980 }
3981
3982 SDValue DAGCombiner::visitCTLZ(SDNode *N) {
3983   SDValue N0 = N->getOperand(0);
3984   EVT VT = N->getValueType(0);
3985
3986   // fold (ctlz c1) -> c2
3987   if (isa<ConstantSDNode>(N0))
3988     return DAG.getNode(ISD::CTLZ, N->getDebugLoc(), VT, N0);
3989   return SDValue();
3990 }
3991
3992 SDValue DAGCombiner::visitCTLZ_ZERO_UNDEF(SDNode *N) {
3993   SDValue N0 = N->getOperand(0);
3994   EVT VT = N->getValueType(0);
3995
3996   // fold (ctlz_zero_undef c1) -> c2
3997   if (isa<ConstantSDNode>(N0))
3998     return DAG.getNode(ISD::CTLZ_ZERO_UNDEF, N->getDebugLoc(), VT, N0);
3999   return SDValue();
4000 }
4001
4002 SDValue DAGCombiner::visitCTTZ(SDNode *N) {
4003   SDValue N0 = N->getOperand(0);
4004   EVT VT = N->getValueType(0);
4005
4006   // fold (cttz c1) -> c2
4007   if (isa<ConstantSDNode>(N0))
4008     return DAG.getNode(ISD::CTTZ, N->getDebugLoc(), VT, N0);
4009   return SDValue();
4010 }
4011
4012 SDValue DAGCombiner::visitCTTZ_ZERO_UNDEF(SDNode *N) {
4013   SDValue N0 = N->getOperand(0);
4014   EVT VT = N->getValueType(0);
4015
4016   // fold (cttz_zero_undef c1) -> c2
4017   if (isa<ConstantSDNode>(N0))
4018     return DAG.getNode(ISD::CTTZ_ZERO_UNDEF, N->getDebugLoc(), VT, N0);
4019   return SDValue();
4020 }
4021
4022 SDValue DAGCombiner::visitCTPOP(SDNode *N) {
4023   SDValue N0 = N->getOperand(0);
4024   EVT VT = N->getValueType(0);
4025
4026   // fold (ctpop c1) -> c2
4027   if (isa<ConstantSDNode>(N0))
4028     return DAG.getNode(ISD::CTPOP, N->getDebugLoc(), VT, N0);
4029   return SDValue();
4030 }
4031
4032 SDValue DAGCombiner::visitSELECT(SDNode *N) {
4033   SDValue N0 = N->getOperand(0);
4034   SDValue N1 = N->getOperand(1);
4035   SDValue N2 = N->getOperand(2);
4036   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
4037   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
4038   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2);
4039   EVT VT = N->getValueType(0);
4040   EVT VT0 = N0.getValueType();
4041
4042   // fold (select C, X, X) -> X
4043   if (N1 == N2)
4044     return N1;
4045   // fold (select true, X, Y) -> X
4046   if (N0C && !N0C->isNullValue())
4047     return N1;
4048   // fold (select false, X, Y) -> Y
4049   if (N0C && N0C->isNullValue())
4050     return N2;
4051   // fold (select C, 1, X) -> (or C, X)
4052   if (VT == MVT::i1 && N1C && N1C->getAPIntValue() == 1)
4053     return DAG.getNode(ISD::OR, N->getDebugLoc(), VT, N0, N2);
4054   // fold (select C, 0, 1) -> (xor C, 1)
4055   if (VT.isInteger() &&
4056       (VT0 == MVT::i1 ||
4057        (VT0.isInteger() &&
4058         TLI.getBooleanContents(false) ==
4059         TargetLowering::ZeroOrOneBooleanContent)) &&
4060       N1C && N2C && N1C->isNullValue() && N2C->getAPIntValue() == 1) {
4061     SDValue XORNode;
4062     if (VT == VT0)
4063       return DAG.getNode(ISD::XOR, N->getDebugLoc(), VT0,
4064                          N0, DAG.getConstant(1, VT0));
4065     XORNode = DAG.getNode(ISD::XOR, N0.getDebugLoc(), VT0,
4066                           N0, DAG.getConstant(1, VT0));
4067     AddToWorkList(XORNode.getNode());
4068     if (VT.bitsGT(VT0))
4069       return DAG.getNode(ISD::ZERO_EXTEND, N->getDebugLoc(), VT, XORNode);
4070     return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, XORNode);
4071   }
4072   // fold (select C, 0, X) -> (and (not C), X)
4073   if (VT == VT0 && VT == MVT::i1 && N1C && N1C->isNullValue()) {
4074     SDValue NOTNode = DAG.getNOT(N0.getDebugLoc(), N0, VT);
4075     AddToWorkList(NOTNode.getNode());
4076     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, NOTNode, N2);
4077   }
4078   // fold (select C, X, 1) -> (or (not C), X)
4079   if (VT == VT0 && VT == MVT::i1 && N2C && N2C->getAPIntValue() == 1) {
4080     SDValue NOTNode = DAG.getNOT(N0.getDebugLoc(), N0, VT);
4081     AddToWorkList(NOTNode.getNode());
4082     return DAG.getNode(ISD::OR, N->getDebugLoc(), VT, NOTNode, N1);
4083   }
4084   // fold (select C, X, 0) -> (and C, X)
4085   if (VT == MVT::i1 && N2C && N2C->isNullValue())
4086     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, N0, N1);
4087   // fold (select X, X, Y) -> (or X, Y)
4088   // fold (select X, 1, Y) -> (or X, Y)
4089   if (VT == MVT::i1 && (N0 == N1 || (N1C && N1C->getAPIntValue() == 1)))
4090     return DAG.getNode(ISD::OR, N->getDebugLoc(), VT, N0, N2);
4091   // fold (select X, Y, X) -> (and X, Y)
4092   // fold (select X, Y, 0) -> (and X, Y)
4093   if (VT == MVT::i1 && (N0 == N2 || (N2C && N2C->getAPIntValue() == 0)))
4094     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT, N0, N1);
4095
4096   // If we can fold this based on the true/false value, do so.
4097   if (SimplifySelectOps(N, N1, N2))
4098     return SDValue(N, 0);  // Don't revisit N.
4099
4100   // fold selects based on a setcc into other things, such as min/max/abs
4101   if (N0.getOpcode() == ISD::SETCC) {
4102     // FIXME:
4103     // Check against MVT::Other for SELECT_CC, which is a workaround for targets
4104     // having to say they don't support SELECT_CC on every type the DAG knows
4105     // about, since there is no way to mark an opcode illegal at all value types
4106     if (TLI.isOperationLegalOrCustom(ISD::SELECT_CC, MVT::Other) &&
4107         TLI.isOperationLegalOrCustom(ISD::SELECT_CC, VT))
4108       return DAG.getNode(ISD::SELECT_CC, N->getDebugLoc(), VT,
4109                          N0.getOperand(0), N0.getOperand(1),
4110                          N1, N2, N0.getOperand(2));
4111     return SimplifySelect(N->getDebugLoc(), N0, N1, N2);
4112   }
4113
4114   return SDValue();
4115 }
4116
4117 SDValue DAGCombiner::visitSELECT_CC(SDNode *N) {
4118   SDValue N0 = N->getOperand(0);
4119   SDValue N1 = N->getOperand(1);
4120   SDValue N2 = N->getOperand(2);
4121   SDValue N3 = N->getOperand(3);
4122   SDValue N4 = N->getOperand(4);
4123   ISD::CondCode CC = cast<CondCodeSDNode>(N4)->get();
4124
4125   // fold select_cc lhs, rhs, x, x, cc -> x
4126   if (N2 == N3)
4127     return N2;
4128
4129   // Determine if the condition we're dealing with is constant
4130   SDValue SCC = SimplifySetCC(TLI.getSetCCResultType(N0.getValueType()),
4131                               N0, N1, CC, N->getDebugLoc(), false);
4132   if (SCC.getNode()) AddToWorkList(SCC.getNode());
4133
4134   if (ConstantSDNode *SCCC = dyn_cast_or_null<ConstantSDNode>(SCC.getNode())) {
4135     if (!SCCC->isNullValue())
4136       return N2;    // cond always true -> true val
4137     else
4138       return N3;    // cond always false -> false val
4139   }
4140
4141   // Fold to a simpler select_cc
4142   if (SCC.getNode() && SCC.getOpcode() == ISD::SETCC)
4143     return DAG.getNode(ISD::SELECT_CC, N->getDebugLoc(), N2.getValueType(),
4144                        SCC.getOperand(0), SCC.getOperand(1), N2, N3,
4145                        SCC.getOperand(2));
4146
4147   // If we can fold this based on the true/false value, do so.
4148   if (SimplifySelectOps(N, N2, N3))
4149     return SDValue(N, 0);  // Don't revisit N.
4150
4151   // fold select_cc into other things, such as min/max/abs
4152   return SimplifySelectCC(N->getDebugLoc(), N0, N1, N2, N3, CC);
4153 }
4154
4155 SDValue DAGCombiner::visitSETCC(SDNode *N) {
4156   return SimplifySetCC(N->getValueType(0), N->getOperand(0), N->getOperand(1),
4157                        cast<CondCodeSDNode>(N->getOperand(2))->get(),
4158                        N->getDebugLoc());
4159 }
4160
4161 // ExtendUsesToFormExtLoad - Trying to extend uses of a load to enable this:
4162 // "fold ({s|z|a}ext (load x)) -> ({s|z|a}ext (truncate ({s|z|a}extload x)))"
4163 // transformation. Returns true if extension are possible and the above
4164 // mentioned transformation is profitable.
4165 static bool ExtendUsesToFormExtLoad(SDNode *N, SDValue N0,
4166                                     unsigned ExtOpc,
4167                                     SmallVector<SDNode*, 4> &ExtendNodes,
4168                                     const TargetLowering &TLI) {
4169   bool HasCopyToRegUses = false;
4170   bool isTruncFree = TLI.isTruncateFree(N->getValueType(0), N0.getValueType());
4171   for (SDNode::use_iterator UI = N0.getNode()->use_begin(),
4172                             UE = N0.getNode()->use_end();
4173        UI != UE; ++UI) {
4174     SDNode *User = *UI;
4175     if (User == N)
4176       continue;
4177     if (UI.getUse().getResNo() != N0.getResNo())
4178       continue;
4179     // FIXME: Only extend SETCC N, N and SETCC N, c for now.
4180     if (ExtOpc != ISD::ANY_EXTEND && User->getOpcode() == ISD::SETCC) {
4181       ISD::CondCode CC = cast<CondCodeSDNode>(User->getOperand(2))->get();
4182       if (ExtOpc == ISD::ZERO_EXTEND && ISD::isSignedIntSetCC(CC))
4183         // Sign bits will be lost after a zext.
4184         return false;
4185       bool Add = false;
4186       for (unsigned i = 0; i != 2; ++i) {
4187         SDValue UseOp = User->getOperand(i);
4188         if (UseOp == N0)
4189           continue;
4190         if (!isa<ConstantSDNode>(UseOp))
4191           return false;
4192         Add = true;
4193       }
4194       if (Add)
4195         ExtendNodes.push_back(User);
4196       continue;
4197     }
4198     // If truncates aren't free and there are users we can't
4199     // extend, it isn't worthwhile.
4200     if (!isTruncFree)
4201       return false;
4202     // Remember if this value is live-out.
4203     if (User->getOpcode() == ISD::CopyToReg)
4204       HasCopyToRegUses = true;
4205   }
4206
4207   if (HasCopyToRegUses) {
4208     bool BothLiveOut = false;
4209     for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
4210          UI != UE; ++UI) {
4211       SDUse &Use = UI.getUse();
4212       if (Use.getResNo() == 0 && Use.getUser()->getOpcode() == ISD::CopyToReg) {
4213         BothLiveOut = true;
4214         break;
4215       }
4216     }
4217     if (BothLiveOut)
4218       // Both unextended and extended values are live out. There had better be
4219       // a good reason for the transformation.
4220       return ExtendNodes.size();
4221   }
4222   return true;
4223 }
4224
4225 void DAGCombiner::ExtendSetCCUses(SmallVector<SDNode*, 4> SetCCs,
4226                                   SDValue Trunc, SDValue ExtLoad, DebugLoc DL,
4227                                   ISD::NodeType ExtType) {
4228   // Extend SetCC uses if necessary.
4229   for (unsigned i = 0, e = SetCCs.size(); i != e; ++i) {
4230     SDNode *SetCC = SetCCs[i];
4231     SmallVector<SDValue, 4> Ops;
4232
4233     for (unsigned j = 0; j != 2; ++j) {
4234       SDValue SOp = SetCC->getOperand(j);
4235       if (SOp == Trunc)
4236         Ops.push_back(ExtLoad);
4237       else
4238         Ops.push_back(DAG.getNode(ExtType, DL, ExtLoad->getValueType(0), SOp));
4239     }
4240
4241     Ops.push_back(SetCC->getOperand(2));
4242     CombineTo(SetCC, DAG.getNode(ISD::SETCC, DL, SetCC->getValueType(0),
4243                                  &Ops[0], Ops.size()));
4244   }
4245 }
4246
4247 SDValue DAGCombiner::visitSIGN_EXTEND(SDNode *N) {
4248   SDValue N0 = N->getOperand(0);
4249   EVT VT = N->getValueType(0);
4250
4251   // fold (sext c1) -> c1
4252   if (isa<ConstantSDNode>(N0))
4253     return DAG.getNode(ISD::SIGN_EXTEND, N->getDebugLoc(), VT, N0);
4254
4255   // fold (sext (sext x)) -> (sext x)
4256   // fold (sext (aext x)) -> (sext x)
4257   if (N0.getOpcode() == ISD::SIGN_EXTEND || N0.getOpcode() == ISD::ANY_EXTEND)
4258     return DAG.getNode(ISD::SIGN_EXTEND, N->getDebugLoc(), VT,
4259                        N0.getOperand(0));
4260
4261   if (N0.getOpcode() == ISD::TRUNCATE) {
4262     // fold (sext (truncate (load x))) -> (sext (smaller load x))
4263     // fold (sext (truncate (srl (load x), c))) -> (sext (smaller load (x+c/n)))
4264     SDValue NarrowLoad = ReduceLoadWidth(N0.getNode());
4265     if (NarrowLoad.getNode()) {
4266       SDNode* oye = N0.getNode()->getOperand(0).getNode();
4267       if (NarrowLoad.getNode() != N0.getNode()) {
4268         CombineTo(N0.getNode(), NarrowLoad);
4269         // CombineTo deleted the truncate, if needed, but not what's under it.
4270         AddToWorkList(oye);
4271       }
4272       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4273     }
4274
4275     // See if the value being truncated is already sign extended.  If so, just
4276     // eliminate the trunc/sext pair.
4277     SDValue Op = N0.getOperand(0);
4278     unsigned OpBits   = Op.getValueType().getScalarType().getSizeInBits();
4279     unsigned MidBits  = N0.getValueType().getScalarType().getSizeInBits();
4280     unsigned DestBits = VT.getScalarType().getSizeInBits();
4281     unsigned NumSignBits = DAG.ComputeNumSignBits(Op);
4282
4283     if (OpBits == DestBits) {
4284       // Op is i32, Mid is i8, and Dest is i32.  If Op has more than 24 sign
4285       // bits, it is already ready.
4286       if (NumSignBits > DestBits-MidBits)
4287         return Op;
4288     } else if (OpBits < DestBits) {
4289       // Op is i32, Mid is i8, and Dest is i64.  If Op has more than 24 sign
4290       // bits, just sext from i32.
4291       if (NumSignBits > OpBits-MidBits)
4292         return DAG.getNode(ISD::SIGN_EXTEND, N->getDebugLoc(), VT, Op);
4293     } else {
4294       // Op is i64, Mid is i8, and Dest is i32.  If Op has more than 56 sign
4295       // bits, just truncate to i32.
4296       if (NumSignBits > OpBits-MidBits)
4297         return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, Op);
4298     }
4299
4300     // fold (sext (truncate x)) -> (sextinreg x).
4301     if (!LegalOperations || TLI.isOperationLegal(ISD::SIGN_EXTEND_INREG,
4302                                                  N0.getValueType())) {
4303       if (OpBits < DestBits)
4304         Op = DAG.getNode(ISD::ANY_EXTEND, N0.getDebugLoc(), VT, Op);
4305       else if (OpBits > DestBits)
4306         Op = DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(), VT, Op);
4307       return DAG.getNode(ISD::SIGN_EXTEND_INREG, N->getDebugLoc(), VT, Op,
4308                          DAG.getValueType(N0.getValueType()));
4309     }
4310   }
4311
4312   // fold (sext (load x)) -> (sext (truncate (sextload x)))
4313   // None of the supported targets knows how to perform load and sign extend
4314   // on vectors in one instruction.  We only perform this transformation on
4315   // scalars.
4316   if (ISD::isNON_EXTLoad(N0.getNode()) && !VT.isVector() &&
4317       ((!LegalOperations && !cast<LoadSDNode>(N0)->isVolatile()) ||
4318        TLI.isLoadExtLegal(ISD::SEXTLOAD, N0.getValueType()))) {
4319     bool DoXform = true;
4320     SmallVector<SDNode*, 4> SetCCs;
4321     if (!N0.hasOneUse())
4322       DoXform = ExtendUsesToFormExtLoad(N, N0, ISD::SIGN_EXTEND, SetCCs, TLI);
4323     if (DoXform) {
4324       LoadSDNode *LN0 = cast<LoadSDNode>(N0);
4325       SDValue ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, N->getDebugLoc(), VT,
4326                                        LN0->getChain(),
4327                                        LN0->getBasePtr(), LN0->getPointerInfo(),
4328                                        N0.getValueType(),
4329                                        LN0->isVolatile(), LN0->isNonTemporal(),
4330                                        LN0->getAlignment());
4331       CombineTo(N, ExtLoad);
4332       SDValue Trunc = DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(),
4333                                   N0.getValueType(), ExtLoad);
4334       CombineTo(N0.getNode(), Trunc, ExtLoad.getValue(1));
4335       ExtendSetCCUses(SetCCs, Trunc, ExtLoad, N->getDebugLoc(),
4336                       ISD::SIGN_EXTEND);
4337       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4338     }
4339   }
4340
4341   // fold (sext (sextload x)) -> (sext (truncate (sextload x)))
4342   // fold (sext ( extload x)) -> (sext (truncate (sextload x)))
4343   if ((ISD::isSEXTLoad(N0.getNode()) || ISD::isEXTLoad(N0.getNode())) &&
4344       ISD::isUNINDEXEDLoad(N0.getNode()) && N0.hasOneUse()) {
4345     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
4346     EVT MemVT = LN0->getMemoryVT();
4347     if ((!LegalOperations && !LN0->isVolatile()) ||
4348         TLI.isLoadExtLegal(ISD::SEXTLOAD, MemVT)) {
4349       SDValue ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, N->getDebugLoc(), VT,
4350                                        LN0->getChain(),
4351                                        LN0->getBasePtr(), LN0->getPointerInfo(),
4352                                        MemVT,
4353                                        LN0->isVolatile(), LN0->isNonTemporal(),
4354                                        LN0->getAlignment());
4355       CombineTo(N, ExtLoad);
4356       CombineTo(N0.getNode(),
4357                 DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(),
4358                             N0.getValueType(), ExtLoad),
4359                 ExtLoad.getValue(1));
4360       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4361     }
4362   }
4363
4364   // fold (sext (and/or/xor (load x), cst)) ->
4365   //      (and/or/xor (sextload x), (sext cst))
4366   if ((N0.getOpcode() == ISD::AND || N0.getOpcode() == ISD::OR ||
4367        N0.getOpcode() == ISD::XOR) &&
4368       isa<LoadSDNode>(N0.getOperand(0)) &&
4369       N0.getOperand(1).getOpcode() == ISD::Constant &&
4370       TLI.isLoadExtLegal(ISD::SEXTLOAD, N0.getValueType()) &&
4371       (!LegalOperations && TLI.isOperationLegal(N0.getOpcode(), VT))) {
4372     LoadSDNode *LN0 = cast<LoadSDNode>(N0.getOperand(0));
4373     if (LN0->getExtensionType() != ISD::ZEXTLOAD) {
4374       bool DoXform = true;
4375       SmallVector<SDNode*, 4> SetCCs;
4376       if (!N0.hasOneUse())
4377         DoXform = ExtendUsesToFormExtLoad(N, N0.getOperand(0), ISD::SIGN_EXTEND,
4378                                           SetCCs, TLI);
4379       if (DoXform) {
4380         SDValue ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, LN0->getDebugLoc(), VT,
4381                                          LN0->getChain(), LN0->getBasePtr(),
4382                                          LN0->getPointerInfo(),
4383                                          LN0->getMemoryVT(),
4384                                          LN0->isVolatile(),
4385                                          LN0->isNonTemporal(),
4386                                          LN0->getAlignment());
4387         APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
4388         Mask = Mask.sext(VT.getSizeInBits());
4389         SDValue And = DAG.getNode(N0.getOpcode(), N->getDebugLoc(), VT,
4390                                   ExtLoad, DAG.getConstant(Mask, VT));
4391         SDValue Trunc = DAG.getNode(ISD::TRUNCATE,
4392                                     N0.getOperand(0).getDebugLoc(),
4393                                     N0.getOperand(0).getValueType(), ExtLoad);
4394         CombineTo(N, And);
4395         CombineTo(N0.getOperand(0).getNode(), Trunc, ExtLoad.getValue(1));
4396         ExtendSetCCUses(SetCCs, Trunc, ExtLoad, N->getDebugLoc(),
4397                         ISD::SIGN_EXTEND);
4398         return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4399       }
4400     }
4401   }
4402
4403   if (N0.getOpcode() == ISD::SETCC) {
4404     // sext(setcc) -> sext_in_reg(vsetcc) for vectors.
4405     // Only do this before legalize for now.
4406     if (VT.isVector() && !LegalOperations) {
4407       EVT N0VT = N0.getOperand(0).getValueType();
4408       // On some architectures (such as SSE/NEON/etc) the SETCC result type is
4409       // of the same size as the compared operands. Only optimize sext(setcc())
4410       // if this is the case.
4411       EVT SVT = TLI.getSetCCResultType(N0VT);
4412
4413       // We know that the # elements of the results is the same as the
4414       // # elements of the compare (and the # elements of the compare result
4415       // for that matter).  Check to see that they are the same size.  If so,
4416       // we know that the element size of the sext'd result matches the
4417       // element size of the compare operands.
4418       if (VT.getSizeInBits() == SVT.getSizeInBits())
4419         return DAG.getSetCC(N->getDebugLoc(), VT, N0.getOperand(0),
4420                              N0.getOperand(1),
4421                              cast<CondCodeSDNode>(N0.getOperand(2))->get());
4422       // If the desired elements are smaller or larger than the source
4423       // elements we can use a matching integer vector type and then
4424       // truncate/sign extend
4425       EVT MatchingElementType =
4426         EVT::getIntegerVT(*DAG.getContext(),
4427                           N0VT.getScalarType().getSizeInBits());
4428       EVT MatchingVectorType =
4429         EVT::getVectorVT(*DAG.getContext(), MatchingElementType,
4430                          N0VT.getVectorNumElements());
4431
4432       if (SVT == MatchingVectorType) {
4433         SDValue VsetCC = DAG.getSetCC(N->getDebugLoc(), MatchingVectorType,
4434                                N0.getOperand(0), N0.getOperand(1),
4435                                cast<CondCodeSDNode>(N0.getOperand(2))->get());
4436         return DAG.getSExtOrTrunc(VsetCC, N->getDebugLoc(), VT);
4437       }
4438     }
4439
4440     // sext(setcc x, y, cc) -> (select_cc x, y, -1, 0, cc)
4441     unsigned ElementWidth = VT.getScalarType().getSizeInBits();
4442     SDValue NegOne =
4443       DAG.getConstant(APInt::getAllOnesValue(ElementWidth), VT);
4444     SDValue SCC =
4445       SimplifySelectCC(N->getDebugLoc(), N0.getOperand(0), N0.getOperand(1),
4446                        NegOne, DAG.getConstant(0, VT),
4447                        cast<CondCodeSDNode>(N0.getOperand(2))->get(), true);
4448     if (SCC.getNode()) return SCC;
4449     if (!LegalOperations ||
4450         TLI.isOperationLegal(ISD::SETCC, TLI.getSetCCResultType(VT)))
4451       return DAG.getNode(ISD::SELECT, N->getDebugLoc(), VT,
4452                          DAG.getSetCC(N->getDebugLoc(),
4453                                       TLI.getSetCCResultType(VT),
4454                                       N0.getOperand(0), N0.getOperand(1),
4455                                  cast<CondCodeSDNode>(N0.getOperand(2))->get()),
4456                          NegOne, DAG.getConstant(0, VT));
4457   }
4458
4459   // fold (sext x) -> (zext x) if the sign bit is known zero.
4460   if ((!LegalOperations || TLI.isOperationLegal(ISD::ZERO_EXTEND, VT)) &&
4461       DAG.SignBitIsZero(N0))
4462     return DAG.getNode(ISD::ZERO_EXTEND, N->getDebugLoc(), VT, N0);
4463
4464   return SDValue();
4465 }
4466
4467 // isTruncateOf - If N is a truncate of some other value, return true, record
4468 // the value being truncated in Op and which of Op's bits are zero in KnownZero.
4469 // This function computes KnownZero to avoid a duplicated call to
4470 // ComputeMaskedBits in the caller.
4471 static bool isTruncateOf(SelectionDAG &DAG, SDValue N, SDValue &Op,
4472                          APInt &KnownZero) {
4473   APInt KnownOne;
4474   if (N->getOpcode() == ISD::TRUNCATE) {
4475     Op = N->getOperand(0);
4476     DAG.ComputeMaskedBits(Op, KnownZero, KnownOne);
4477     return true;
4478   }
4479
4480   if (N->getOpcode() != ISD::SETCC || N->getValueType(0) != MVT::i1 ||
4481       cast<CondCodeSDNode>(N->getOperand(2))->get() != ISD::SETNE)
4482     return false;
4483
4484   SDValue Op0 = N->getOperand(0);
4485   SDValue Op1 = N->getOperand(1);
4486   assert(Op0.getValueType() == Op1.getValueType());
4487
4488   ConstantSDNode *COp0 = dyn_cast<ConstantSDNode>(Op0);
4489   ConstantSDNode *COp1 = dyn_cast<ConstantSDNode>(Op1);
4490   if (COp0 && COp0->isNullValue())
4491     Op = Op1;
4492   else if (COp1 && COp1->isNullValue())
4493     Op = Op0;
4494   else
4495     return false;
4496
4497   DAG.ComputeMaskedBits(Op, KnownZero, KnownOne);
4498
4499   if (!(KnownZero | APInt(Op.getValueSizeInBits(), 1)).isAllOnesValue())
4500     return false;
4501
4502   return true;
4503 }
4504
4505 SDValue DAGCombiner::visitZERO_EXTEND(SDNode *N) {
4506   SDValue N0 = N->getOperand(0);
4507   EVT VT = N->getValueType(0);
4508
4509   // fold (zext c1) -> c1
4510   if (isa<ConstantSDNode>(N0))
4511     return DAG.getNode(ISD::ZERO_EXTEND, N->getDebugLoc(), VT, N0);
4512   // fold (zext (zext x)) -> (zext x)
4513   // fold (zext (aext x)) -> (zext x)
4514   if (N0.getOpcode() == ISD::ZERO_EXTEND || N0.getOpcode() == ISD::ANY_EXTEND)
4515     return DAG.getNode(ISD::ZERO_EXTEND, N->getDebugLoc(), VT,
4516                        N0.getOperand(0));
4517
4518   // fold (zext (truncate x)) -> (zext x) or
4519   //      (zext (truncate x)) -> (truncate x)
4520   // This is valid when the truncated bits of x are already zero.
4521   // FIXME: We should extend this to work for vectors too.
4522   SDValue Op;
4523   APInt KnownZero;
4524   if (!VT.isVector() && isTruncateOf(DAG, N0, Op, KnownZero)) {
4525     APInt TruncatedBits =
4526       (Op.getValueSizeInBits() == N0.getValueSizeInBits()) ?
4527       APInt(Op.getValueSizeInBits(), 0) :
4528       APInt::getBitsSet(Op.getValueSizeInBits(),
4529                         N0.getValueSizeInBits(),
4530                         std::min(Op.getValueSizeInBits(),
4531                                  VT.getSizeInBits()));
4532     if (TruncatedBits == (KnownZero & TruncatedBits)) {
4533       if (VT.bitsGT(Op.getValueType()))
4534         return DAG.getNode(ISD::ZERO_EXTEND, N->getDebugLoc(), VT, Op);
4535       if (VT.bitsLT(Op.getValueType()))
4536         return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, Op);
4537
4538       return Op;
4539     }
4540   }
4541
4542   // fold (zext (truncate (load x))) -> (zext (smaller load x))
4543   // fold (zext (truncate (srl (load x), c))) -> (zext (small load (x+c/n)))
4544   if (N0.getOpcode() == ISD::TRUNCATE) {
4545     SDValue NarrowLoad = ReduceLoadWidth(N0.getNode());
4546     if (NarrowLoad.getNode()) {
4547       SDNode* oye = N0.getNode()->getOperand(0).getNode();
4548       if (NarrowLoad.getNode() != N0.getNode()) {
4549         CombineTo(N0.getNode(), NarrowLoad);
4550         // CombineTo deleted the truncate, if needed, but not what's under it.
4551         AddToWorkList(oye);
4552       }
4553       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4554     }
4555   }
4556
4557   // fold (zext (truncate x)) -> (and x, mask)
4558   if (N0.getOpcode() == ISD::TRUNCATE &&
4559       (!LegalOperations || TLI.isOperationLegal(ISD::AND, VT))) {
4560
4561     // fold (zext (truncate (load x))) -> (zext (smaller load x))
4562     // fold (zext (truncate (srl (load x), c))) -> (zext (smaller load (x+c/n)))
4563     SDValue NarrowLoad = ReduceLoadWidth(N0.getNode());
4564     if (NarrowLoad.getNode()) {
4565       SDNode* oye = N0.getNode()->getOperand(0).getNode();
4566       if (NarrowLoad.getNode() != N0.getNode()) {
4567         CombineTo(N0.getNode(), NarrowLoad);
4568         // CombineTo deleted the truncate, if needed, but not what's under it.
4569         AddToWorkList(oye);
4570       }
4571       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4572     }
4573
4574     SDValue Op = N0.getOperand(0);
4575     if (Op.getValueType().bitsLT(VT)) {
4576       Op = DAG.getNode(ISD::ANY_EXTEND, N->getDebugLoc(), VT, Op);
4577       AddToWorkList(Op.getNode());
4578     } else if (Op.getValueType().bitsGT(VT)) {
4579       Op = DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, Op);
4580       AddToWorkList(Op.getNode());
4581     }
4582     return DAG.getZeroExtendInReg(Op, N->getDebugLoc(),
4583                                   N0.getValueType().getScalarType());
4584   }
4585
4586   // Fold (zext (and (trunc x), cst)) -> (and x, cst),
4587   // if either of the casts is not free.
4588   if (N0.getOpcode() == ISD::AND &&
4589       N0.getOperand(0).getOpcode() == ISD::TRUNCATE &&
4590       N0.getOperand(1).getOpcode() == ISD::Constant &&
4591       (!TLI.isTruncateFree(N0.getOperand(0).getOperand(0).getValueType(),
4592                            N0.getValueType()) ||
4593        !TLI.isZExtFree(N0.getValueType(), VT))) {
4594     SDValue X = N0.getOperand(0).getOperand(0);
4595     if (X.getValueType().bitsLT(VT)) {
4596       X = DAG.getNode(ISD::ANY_EXTEND, X.getDebugLoc(), VT, X);
4597     } else if (X.getValueType().bitsGT(VT)) {
4598       X = DAG.getNode(ISD::TRUNCATE, X.getDebugLoc(), VT, X);
4599     }
4600     APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
4601     Mask = Mask.zext(VT.getSizeInBits());
4602     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
4603                        X, DAG.getConstant(Mask, VT));
4604   }
4605
4606   // fold (zext (load x)) -> (zext (truncate (zextload x)))
4607   // None of the supported targets knows how to perform load and vector_zext
4608   // on vectors in one instruction.  We only perform this transformation on
4609   // scalars.
4610   if (ISD::isNON_EXTLoad(N0.getNode()) && !VT.isVector() &&
4611       ((!LegalOperations && !cast<LoadSDNode>(N0)->isVolatile()) ||
4612        TLI.isLoadExtLegal(ISD::ZEXTLOAD, N0.getValueType()))) {
4613     bool DoXform = true;
4614     SmallVector<SDNode*, 4> SetCCs;
4615     if (!N0.hasOneUse())
4616       DoXform = ExtendUsesToFormExtLoad(N, N0, ISD::ZERO_EXTEND, SetCCs, TLI);
4617     if (DoXform) {
4618       LoadSDNode *LN0 = cast<LoadSDNode>(N0);
4619       SDValue ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, N->getDebugLoc(), VT,
4620                                        LN0->getChain(),
4621                                        LN0->getBasePtr(), LN0->getPointerInfo(),
4622                                        N0.getValueType(),
4623                                        LN0->isVolatile(), LN0->isNonTemporal(),
4624                                        LN0->getAlignment());
4625       CombineTo(N, ExtLoad);
4626       SDValue Trunc = DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(),
4627                                   N0.getValueType(), ExtLoad);
4628       CombineTo(N0.getNode(), Trunc, ExtLoad.getValue(1));
4629
4630       ExtendSetCCUses(SetCCs, Trunc, ExtLoad, N->getDebugLoc(),
4631                       ISD::ZERO_EXTEND);
4632       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4633     }
4634   }
4635
4636   // fold (zext (and/or/xor (load x), cst)) ->
4637   //      (and/or/xor (zextload x), (zext cst))
4638   if ((N0.getOpcode() == ISD::AND || N0.getOpcode() == ISD::OR ||
4639        N0.getOpcode() == ISD::XOR) &&
4640       isa<LoadSDNode>(N0.getOperand(0)) &&
4641       N0.getOperand(1).getOpcode() == ISD::Constant &&
4642       TLI.isLoadExtLegal(ISD::ZEXTLOAD, N0.getValueType()) &&
4643       (!LegalOperations && TLI.isOperationLegal(N0.getOpcode(), VT))) {
4644     LoadSDNode *LN0 = cast<LoadSDNode>(N0.getOperand(0));
4645     if (LN0->getExtensionType() != ISD::SEXTLOAD) {
4646       bool DoXform = true;
4647       SmallVector<SDNode*, 4> SetCCs;
4648       if (!N0.hasOneUse())
4649         DoXform = ExtendUsesToFormExtLoad(N, N0.getOperand(0), ISD::ZERO_EXTEND,
4650                                           SetCCs, TLI);
4651       if (DoXform) {
4652         SDValue ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, LN0->getDebugLoc(), VT,
4653                                          LN0->getChain(), LN0->getBasePtr(),
4654                                          LN0->getPointerInfo(),
4655                                          LN0->getMemoryVT(),
4656                                          LN0->isVolatile(),
4657                                          LN0->isNonTemporal(),
4658                                          LN0->getAlignment());
4659         APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
4660         Mask = Mask.zext(VT.getSizeInBits());
4661         SDValue And = DAG.getNode(N0.getOpcode(), N->getDebugLoc(), VT,
4662                                   ExtLoad, DAG.getConstant(Mask, VT));
4663         SDValue Trunc = DAG.getNode(ISD::TRUNCATE,
4664                                     N0.getOperand(0).getDebugLoc(),
4665                                     N0.getOperand(0).getValueType(), ExtLoad);
4666         CombineTo(N, And);
4667         CombineTo(N0.getOperand(0).getNode(), Trunc, ExtLoad.getValue(1));
4668         ExtendSetCCUses(SetCCs, Trunc, ExtLoad, N->getDebugLoc(),
4669                         ISD::ZERO_EXTEND);
4670         return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4671       }
4672     }
4673   }
4674
4675   // fold (zext (zextload x)) -> (zext (truncate (zextload x)))
4676   // fold (zext ( extload x)) -> (zext (truncate (zextload x)))
4677   if ((ISD::isZEXTLoad(N0.getNode()) || ISD::isEXTLoad(N0.getNode())) &&
4678       ISD::isUNINDEXEDLoad(N0.getNode()) && N0.hasOneUse()) {
4679     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
4680     EVT MemVT = LN0->getMemoryVT();
4681     if ((!LegalOperations && !LN0->isVolatile()) ||
4682         TLI.isLoadExtLegal(ISD::ZEXTLOAD, MemVT)) {
4683       SDValue ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, N->getDebugLoc(), VT,
4684                                        LN0->getChain(),
4685                                        LN0->getBasePtr(), LN0->getPointerInfo(),
4686                                        MemVT,
4687                                        LN0->isVolatile(), LN0->isNonTemporal(),
4688                                        LN0->getAlignment());
4689       CombineTo(N, ExtLoad);
4690       CombineTo(N0.getNode(),
4691                 DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(), N0.getValueType(),
4692                             ExtLoad),
4693                 ExtLoad.getValue(1));
4694       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4695     }
4696   }
4697
4698   if (N0.getOpcode() == ISD::SETCC) {
4699     if (!LegalOperations && VT.isVector()) {
4700       // zext(setcc) -> (and (vsetcc), (1, 1, ...) for vectors.
4701       // Only do this before legalize for now.
4702       EVT N0VT = N0.getOperand(0).getValueType();
4703       EVT EltVT = VT.getVectorElementType();
4704       SmallVector<SDValue,8> OneOps(VT.getVectorNumElements(),
4705                                     DAG.getConstant(1, EltVT));
4706       if (VT.getSizeInBits() == N0VT.getSizeInBits())
4707         // We know that the # elements of the results is the same as the
4708         // # elements of the compare (and the # elements of the compare result
4709         // for that matter).  Check to see that they are the same size.  If so,
4710         // we know that the element size of the sext'd result matches the
4711         // element size of the compare operands.
4712         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
4713                            DAG.getSetCC(N->getDebugLoc(), VT, N0.getOperand(0),
4714                                          N0.getOperand(1),
4715                                  cast<CondCodeSDNode>(N0.getOperand(2))->get()),
4716                            DAG.getNode(ISD::BUILD_VECTOR, N->getDebugLoc(), VT,
4717                                        &OneOps[0], OneOps.size()));
4718
4719       // If the desired elements are smaller or larger than the source
4720       // elements we can use a matching integer vector type and then
4721       // truncate/sign extend
4722       EVT MatchingElementType =
4723         EVT::getIntegerVT(*DAG.getContext(),
4724                           N0VT.getScalarType().getSizeInBits());
4725       EVT MatchingVectorType =
4726         EVT::getVectorVT(*DAG.getContext(), MatchingElementType,
4727                          N0VT.getVectorNumElements());
4728       SDValue VsetCC =
4729         DAG.getSetCC(N->getDebugLoc(), MatchingVectorType, N0.getOperand(0),
4730                       N0.getOperand(1),
4731                       cast<CondCodeSDNode>(N0.getOperand(2))->get());
4732       return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
4733                          DAG.getSExtOrTrunc(VsetCC, N->getDebugLoc(), VT),
4734                          DAG.getNode(ISD::BUILD_VECTOR, N->getDebugLoc(), VT,
4735                                      &OneOps[0], OneOps.size()));
4736     }
4737
4738     // zext(setcc x,y,cc) -> select_cc x, y, 1, 0, cc
4739     SDValue SCC =
4740       SimplifySelectCC(N->getDebugLoc(), N0.getOperand(0), N0.getOperand(1),
4741                        DAG.getConstant(1, VT), DAG.getConstant(0, VT),
4742                        cast<CondCodeSDNode>(N0.getOperand(2))->get(), true);
4743     if (SCC.getNode()) return SCC;
4744   }
4745
4746   // (zext (shl (zext x), cst)) -> (shl (zext x), cst)
4747   if ((N0.getOpcode() == ISD::SHL || N0.getOpcode() == ISD::SRL) &&
4748       isa<ConstantSDNode>(N0.getOperand(1)) &&
4749       N0.getOperand(0).getOpcode() == ISD::ZERO_EXTEND &&
4750       N0.hasOneUse()) {
4751     SDValue ShAmt = N0.getOperand(1);
4752     unsigned ShAmtVal = cast<ConstantSDNode>(ShAmt)->getZExtValue();
4753     if (N0.getOpcode() == ISD::SHL) {
4754       SDValue InnerZExt = N0.getOperand(0);
4755       // If the original shl may be shifting out bits, do not perform this
4756       // transformation.
4757       unsigned KnownZeroBits = InnerZExt.getValueType().getSizeInBits() -
4758         InnerZExt.getOperand(0).getValueType().getSizeInBits();
4759       if (ShAmtVal > KnownZeroBits)
4760         return SDValue();
4761     }
4762
4763     DebugLoc DL = N->getDebugLoc();
4764
4765     // Ensure that the shift amount is wide enough for the shifted value.
4766     if (VT.getSizeInBits() >= 256)
4767       ShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, ShAmt);
4768
4769     return DAG.getNode(N0.getOpcode(), DL, VT,
4770                        DAG.getNode(ISD::ZERO_EXTEND, DL, VT, N0.getOperand(0)),
4771                        ShAmt);
4772   }
4773
4774   return SDValue();
4775 }
4776
4777 SDValue DAGCombiner::visitANY_EXTEND(SDNode *N) {
4778   SDValue N0 = N->getOperand(0);
4779   EVT VT = N->getValueType(0);
4780
4781   // fold (aext c1) -> c1
4782   if (isa<ConstantSDNode>(N0))
4783     return DAG.getNode(ISD::ANY_EXTEND, N->getDebugLoc(), VT, N0);
4784   // fold (aext (aext x)) -> (aext x)
4785   // fold (aext (zext x)) -> (zext x)
4786   // fold (aext (sext x)) -> (sext x)
4787   if (N0.getOpcode() == ISD::ANY_EXTEND  ||
4788       N0.getOpcode() == ISD::ZERO_EXTEND ||
4789       N0.getOpcode() == ISD::SIGN_EXTEND)
4790     return DAG.getNode(N0.getOpcode(), N->getDebugLoc(), VT, N0.getOperand(0));
4791
4792   // fold (aext (truncate (load x))) -> (aext (smaller load x))
4793   // fold (aext (truncate (srl (load x), c))) -> (aext (small load (x+c/n)))
4794   if (N0.getOpcode() == ISD::TRUNCATE) {
4795     SDValue NarrowLoad = ReduceLoadWidth(N0.getNode());
4796     if (NarrowLoad.getNode()) {
4797       SDNode* oye = N0.getNode()->getOperand(0).getNode();
4798       if (NarrowLoad.getNode() != N0.getNode()) {
4799         CombineTo(N0.getNode(), NarrowLoad);
4800         // CombineTo deleted the truncate, if needed, but not what's under it.
4801         AddToWorkList(oye);
4802       }
4803       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4804     }
4805   }
4806
4807   // fold (aext (truncate x))
4808   if (N0.getOpcode() == ISD::TRUNCATE) {
4809     SDValue TruncOp = N0.getOperand(0);
4810     if (TruncOp.getValueType() == VT)
4811       return TruncOp; // x iff x size == zext size.
4812     if (TruncOp.getValueType().bitsGT(VT))
4813       return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, TruncOp);
4814     return DAG.getNode(ISD::ANY_EXTEND, N->getDebugLoc(), VT, TruncOp);
4815   }
4816
4817   // Fold (aext (and (trunc x), cst)) -> (and x, cst)
4818   // if the trunc is not free.
4819   if (N0.getOpcode() == ISD::AND &&
4820       N0.getOperand(0).getOpcode() == ISD::TRUNCATE &&
4821       N0.getOperand(1).getOpcode() == ISD::Constant &&
4822       !TLI.isTruncateFree(N0.getOperand(0).getOperand(0).getValueType(),
4823                           N0.getValueType())) {
4824     SDValue X = N0.getOperand(0).getOperand(0);
4825     if (X.getValueType().bitsLT(VT)) {
4826       X = DAG.getNode(ISD::ANY_EXTEND, N->getDebugLoc(), VT, X);
4827     } else if (X.getValueType().bitsGT(VT)) {
4828       X = DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, X);
4829     }
4830     APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
4831     Mask = Mask.zext(VT.getSizeInBits());
4832     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
4833                        X, DAG.getConstant(Mask, VT));
4834   }
4835
4836   // fold (aext (load x)) -> (aext (truncate (extload x)))
4837   // None of the supported targets knows how to perform load and any_ext
4838   // on vectors in one instruction.  We only perform this transformation on
4839   // scalars.
4840   if (ISD::isNON_EXTLoad(N0.getNode()) && !VT.isVector() &&
4841       ((!LegalOperations && !cast<LoadSDNode>(N0)->isVolatile()) ||
4842        TLI.isLoadExtLegal(ISD::EXTLOAD, N0.getValueType()))) {
4843     bool DoXform = true;
4844     SmallVector<SDNode*, 4> SetCCs;
4845     if (!N0.hasOneUse())
4846       DoXform = ExtendUsesToFormExtLoad(N, N0, ISD::ANY_EXTEND, SetCCs, TLI);
4847     if (DoXform) {
4848       LoadSDNode *LN0 = cast<LoadSDNode>(N0);
4849       SDValue ExtLoad = DAG.getExtLoad(ISD::EXTLOAD, N->getDebugLoc(), VT,
4850                                        LN0->getChain(),
4851                                        LN0->getBasePtr(), LN0->getPointerInfo(),
4852                                        N0.getValueType(),
4853                                        LN0->isVolatile(), LN0->isNonTemporal(),
4854                                        LN0->getAlignment());
4855       CombineTo(N, ExtLoad);
4856       SDValue Trunc = DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(),
4857                                   N0.getValueType(), ExtLoad);
4858       CombineTo(N0.getNode(), Trunc, ExtLoad.getValue(1));
4859       ExtendSetCCUses(SetCCs, Trunc, ExtLoad, N->getDebugLoc(),
4860                       ISD::ANY_EXTEND);
4861       return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4862     }
4863   }
4864
4865   // fold (aext (zextload x)) -> (aext (truncate (zextload x)))
4866   // fold (aext (sextload x)) -> (aext (truncate (sextload x)))
4867   // fold (aext ( extload x)) -> (aext (truncate (extload  x)))
4868   if (N0.getOpcode() == ISD::LOAD &&
4869       !ISD::isNON_EXTLoad(N0.getNode()) && ISD::isUNINDEXEDLoad(N0.getNode()) &&
4870       N0.hasOneUse()) {
4871     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
4872     EVT MemVT = LN0->getMemoryVT();
4873     SDValue ExtLoad = DAG.getExtLoad(LN0->getExtensionType(), N->getDebugLoc(),
4874                                      VT, LN0->getChain(), LN0->getBasePtr(),
4875                                      LN0->getPointerInfo(), MemVT,
4876                                      LN0->isVolatile(), LN0->isNonTemporal(),
4877                                      LN0->getAlignment());
4878     CombineTo(N, ExtLoad);
4879     CombineTo(N0.getNode(),
4880               DAG.getNode(ISD::TRUNCATE, N0.getDebugLoc(),
4881                           N0.getValueType(), ExtLoad),
4882               ExtLoad.getValue(1));
4883     return SDValue(N, 0);   // Return N so it doesn't get rechecked!
4884   }
4885
4886   if (N0.getOpcode() == ISD::SETCC) {
4887     // aext(setcc) -> sext_in_reg(vsetcc) for vectors.
4888     // Only do this before legalize for now.
4889     if (VT.isVector() && !LegalOperations) {
4890       EVT N0VT = N0.getOperand(0).getValueType();
4891         // We know that the # elements of the results is the same as the
4892         // # elements of the compare (and the # elements of the compare result
4893         // for that matter).  Check to see that they are the same size.  If so,
4894         // we know that the element size of the sext'd result matches the
4895         // element size of the compare operands.
4896       if (VT.getSizeInBits() == N0VT.getSizeInBits())
4897         return DAG.getSetCC(N->getDebugLoc(), VT, N0.getOperand(0),
4898                              N0.getOperand(1),
4899                              cast<CondCodeSDNode>(N0.getOperand(2))->get());
4900       // If the desired elements are smaller or larger than the source
4901       // elements we can use a matching integer vector type and then
4902       // truncate/sign extend
4903       else {
4904         EVT MatchingElementType =
4905           EVT::getIntegerVT(*DAG.getContext(),
4906                             N0VT.getScalarType().getSizeInBits());
4907         EVT MatchingVectorType =
4908           EVT::getVectorVT(*DAG.getContext(), MatchingElementType,
4909                            N0VT.getVectorNumElements());
4910         SDValue VsetCC =
4911           DAG.getSetCC(N->getDebugLoc(), MatchingVectorType, N0.getOperand(0),
4912                         N0.getOperand(1),
4913                         cast<CondCodeSDNode>(N0.getOperand(2))->get());
4914         return DAG.getSExtOrTrunc(VsetCC, N->getDebugLoc(), VT);
4915       }
4916     }
4917
4918     // aext(setcc x,y,cc) -> select_cc x, y, 1, 0, cc
4919     SDValue SCC =
4920       SimplifySelectCC(N->getDebugLoc(), N0.getOperand(0), N0.getOperand(1),
4921                        DAG.getConstant(1, VT), DAG.getConstant(0, VT),
4922                        cast<CondCodeSDNode>(N0.getOperand(2))->get(), true);
4923     if (SCC.getNode())
4924       return SCC;
4925   }
4926
4927   return SDValue();
4928 }
4929
4930 /// GetDemandedBits - See if the specified operand can be simplified with the
4931 /// knowledge that only the bits specified by Mask are used.  If so, return the
4932 /// simpler operand, otherwise return a null SDValue.
4933 SDValue DAGCombiner::GetDemandedBits(SDValue V, const APInt &Mask) {
4934   switch (V.getOpcode()) {
4935   default: break;
4936   case ISD::Constant: {
4937     const ConstantSDNode *CV = cast<ConstantSDNode>(V.getNode());
4938     assert(CV != 0 && "Const value should be ConstSDNode.");
4939     const APInt &CVal = CV->getAPIntValue();
4940     APInt NewVal = CVal & Mask;
4941     if (NewVal != CVal) {
4942       return DAG.getConstant(NewVal, V.getValueType());
4943     }
4944     break;
4945   }
4946   case ISD::OR:
4947   case ISD::XOR:
4948     // If the LHS or RHS don't contribute bits to the or, drop them.
4949     if (DAG.MaskedValueIsZero(V.getOperand(0), Mask))
4950       return V.getOperand(1);
4951     if (DAG.MaskedValueIsZero(V.getOperand(1), Mask))
4952       return V.getOperand(0);
4953     break;
4954   case ISD::SRL:
4955     // Only look at single-use SRLs.
4956     if (!V.getNode()->hasOneUse())
4957       break;
4958     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(V.getOperand(1))) {
4959       // See if we can recursively simplify the LHS.
4960       unsigned Amt = RHSC->getZExtValue();
4961
4962       // Watch out for shift count overflow though.
4963       if (Amt >= Mask.getBitWidth()) break;
4964       APInt NewMask = Mask << Amt;
4965       SDValue SimplifyLHS = GetDemandedBits(V.getOperand(0), NewMask);
4966       if (SimplifyLHS.getNode())
4967         return DAG.getNode(ISD::SRL, V.getDebugLoc(), V.getValueType(),
4968                            SimplifyLHS, V.getOperand(1));
4969     }
4970   }
4971   return SDValue();
4972 }
4973
4974 /// ReduceLoadWidth - If the result of a wider load is shifted to right of N
4975 /// bits and then truncated to a narrower type and where N is a multiple
4976 /// of number of bits of the narrower type, transform it to a narrower load
4977 /// from address + N / num of bits of new type. If the result is to be
4978 /// extended, also fold the extension to form a extending load.
4979 SDValue DAGCombiner::ReduceLoadWidth(SDNode *N) {
4980   unsigned Opc = N->getOpcode();
4981
4982   ISD::LoadExtType ExtType = ISD::NON_EXTLOAD;
4983   SDValue N0 = N->getOperand(0);
4984   EVT VT = N->getValueType(0);
4985   EVT ExtVT = VT;
4986
4987   // This transformation isn't valid for vector loads.
4988   if (VT.isVector())
4989     return SDValue();
4990
4991   // Special case: SIGN_EXTEND_INREG is basically truncating to ExtVT then
4992   // extended to VT.
4993   if (Opc == ISD::SIGN_EXTEND_INREG) {
4994     ExtType = ISD::SEXTLOAD;
4995     ExtVT = cast<VTSDNode>(N->getOperand(1))->getVT();
4996   } else if (Opc == ISD::SRL) {
4997     // Another special-case: SRL is basically zero-extending a narrower value.
4998     ExtType = ISD::ZEXTLOAD;
4999     N0 = SDValue(N, 0);
5000     ConstantSDNode *N01 = dyn_cast<ConstantSDNode>(N0.getOperand(1));
5001     if (!N01) return SDValue();
5002     ExtVT = EVT::getIntegerVT(*DAG.getContext(),
5003                               VT.getSizeInBits() - N01->getZExtValue());
5004   }
5005   if (LegalOperations && !TLI.isLoadExtLegal(ExtType, ExtVT))
5006     return SDValue();
5007
5008   unsigned EVTBits = ExtVT.getSizeInBits();
5009
5010   // Do not generate loads of non-round integer types since these can
5011   // be expensive (and would be wrong if the type is not byte sized).
5012   if (!ExtVT.isRound())
5013     return SDValue();
5014
5015   unsigned ShAmt = 0;
5016   if (N0.getOpcode() == ISD::SRL && N0.hasOneUse()) {
5017     if (ConstantSDNode *N01 = dyn_cast<ConstantSDNode>(N0.getOperand(1))) {
5018       ShAmt = N01->getZExtValue();
5019       // Is the shift amount a multiple of size of VT?
5020       if ((ShAmt & (EVTBits-1)) == 0) {
5021         N0 = N0.getOperand(0);
5022         // Is the load width a multiple of size of VT?
5023         if ((N0.getValueType().getSizeInBits() & (EVTBits-1)) != 0)
5024           return SDValue();
5025       }
5026
5027       // At this point, we must have a load or else we can't do the transform.
5028       if (!isa<LoadSDNode>(N0)) return SDValue();
5029
5030       // If the shift amount is larger than the input type then we're not
5031       // accessing any of the loaded bytes.  If the load was a zextload/extload
5032       // then the result of the shift+trunc is zero/undef (handled elsewhere).
5033       // If the load was a sextload then the result is a splat of the sign bit
5034       // of the extended byte.  This is not worth optimizing for.
5035       if (ShAmt >= cast<LoadSDNode>(N0)->getMemoryVT().getSizeInBits())
5036         return SDValue();
5037     }
5038   }
5039
5040   // If the load is shifted left (and the result isn't shifted back right),
5041   // we can fold the truncate through the shift.
5042   unsigned ShLeftAmt = 0;
5043   if (ShAmt == 0 && N0.getOpcode() == ISD::SHL && N0.hasOneUse() &&
5044       ExtVT == VT && TLI.isNarrowingProfitable(N0.getValueType(), VT)) {
5045     if (ConstantSDNode *N01 = dyn_cast<ConstantSDNode>(N0.getOperand(1))) {
5046       ShLeftAmt = N01->getZExtValue();
5047       N0 = N0.getOperand(0);
5048     }
5049   }
5050
5051   // If we haven't found a load, we can't narrow it.  Don't transform one with
5052   // multiple uses, this would require adding a new load.
5053   if (!isa<LoadSDNode>(N0) || !N0.hasOneUse() ||
5054       // Don't change the width of a volatile load.
5055       cast<LoadSDNode>(N0)->isVolatile())
5056     return SDValue();
5057
5058   // Verify that we are actually reducing a load width here.
5059   if (cast<LoadSDNode>(N0)->getMemoryVT().getSizeInBits() < EVTBits)
5060     return SDValue();
5061
5062   LoadSDNode *LN0 = cast<LoadSDNode>(N0);
5063   EVT PtrType = N0.getOperand(1).getValueType();
5064
5065   if (PtrType == MVT::Untyped || PtrType.isExtended())
5066     // It's not possible to generate a constant of extended or untyped type.
5067     return SDValue();
5068
5069   // For big endian targets, we need to adjust the offset to the pointer to
5070   // load the correct bytes.
5071   if (TLI.isBigEndian()) {
5072     unsigned LVTStoreBits = LN0->getMemoryVT().getStoreSizeInBits();
5073     unsigned EVTStoreBits = ExtVT.getStoreSizeInBits();
5074     ShAmt = LVTStoreBits - EVTStoreBits - ShAmt;
5075   }
5076
5077   uint64_t PtrOff = ShAmt / 8;
5078   unsigned NewAlign = MinAlign(LN0->getAlignment(), PtrOff);
5079   SDValue NewPtr = DAG.getNode(ISD::ADD, LN0->getDebugLoc(),
5080                                PtrType, LN0->getBasePtr(),
5081                                DAG.getConstant(PtrOff, PtrType));
5082   AddToWorkList(NewPtr.getNode());
5083
5084   SDValue Load;
5085   if (ExtType == ISD::NON_EXTLOAD)
5086     Load =  DAG.getLoad(VT, N0.getDebugLoc(), LN0->getChain(), NewPtr,
5087                         LN0->getPointerInfo().getWithOffset(PtrOff),
5088                         LN0->isVolatile(), LN0->isNonTemporal(),
5089                         LN0->isInvariant(), NewAlign);
5090   else
5091     Load = DAG.getExtLoad(ExtType, N0.getDebugLoc(), VT, LN0->getChain(),NewPtr,
5092                           LN0->getPointerInfo().getWithOffset(PtrOff),
5093                           ExtVT, LN0->isVolatile(), LN0->isNonTemporal(),
5094                           NewAlign);
5095
5096   // Replace the old load's chain with the new load's chain.
5097   WorkListRemover DeadNodes(*this);
5098   DAG.ReplaceAllUsesOfValueWith(N0.getValue(1), Load.getValue(1));
5099
5100   // Shift the result left, if we've swallowed a left shift.
5101   SDValue Result = Load;
5102   if (ShLeftAmt != 0) {
5103     EVT ShImmTy = getShiftAmountTy(Result.getValueType());
5104     if (!isUIntN(ShImmTy.getSizeInBits(), ShLeftAmt))
5105       ShImmTy = VT;
5106     Result = DAG.getNode(ISD::SHL, N0.getDebugLoc(), VT,
5107                          Result, DAG.getConstant(ShLeftAmt, ShImmTy));
5108   }
5109
5110   // Return the new loaded value.
5111   return Result;
5112 }
5113
5114 SDValue DAGCombiner::visitSIGN_EXTEND_INREG(SDNode *N) {
5115   SDValue N0 = N->getOperand(0);
5116   SDValue N1 = N->getOperand(1);
5117   EVT VT = N->getValueType(0);
5118   EVT EVT = cast<VTSDNode>(N1)->getVT();
5119   unsigned VTBits = VT.getScalarType().getSizeInBits();
5120   unsigned EVTBits = EVT.getScalarType().getSizeInBits();
5121
5122   // fold (sext_in_reg c1) -> c1
5123   if (isa<ConstantSDNode>(N0) || N0.getOpcode() == ISD::UNDEF)
5124     return DAG.getNode(ISD::SIGN_EXTEND_INREG, N->getDebugLoc(), VT, N0, N1);
5125
5126   // If the input is already sign extended, just drop the extension.
5127   if (DAG.ComputeNumSignBits(N0) >= VTBits-EVTBits+1)
5128     return N0;
5129
5130   // fold (sext_in_reg (sext_in_reg x, VT2), VT1) -> (sext_in_reg x, minVT) pt2
5131   if (N0.getOpcode() == ISD::SIGN_EXTEND_INREG &&
5132       EVT.bitsLT(cast<VTSDNode>(N0.getOperand(1))->getVT())) {
5133     return DAG.getNode(ISD::SIGN_EXTEND_INREG, N->getDebugLoc(), VT,
5134                        N0.getOperand(0), N1);
5135   }
5136
5137   // fold (sext_in_reg (sext x)) -> (sext x)
5138   // fold (sext_in_reg (aext x)) -> (sext x)
5139   // if x is small enough.
5140   if (N0.getOpcode() == ISD::SIGN_EXTEND || N0.getOpcode() == ISD::ANY_EXTEND) {
5141     SDValue N00 = N0.getOperand(0);
5142     if (N00.getValueType().getScalarType().getSizeInBits() <= EVTBits &&
5143         (!LegalOperations || TLI.isOperationLegal(ISD::SIGN_EXTEND, VT)))
5144       return DAG.getNode(ISD::SIGN_EXTEND, N->getDebugLoc(), VT, N00, N1);
5145   }
5146
5147   // fold (sext_in_reg x) -> (zext_in_reg x) if the sign bit is known zero.
5148   if (DAG.MaskedValueIsZero(N0, APInt::getBitsSet(VTBits, EVTBits-1, EVTBits)))
5149     return DAG.getZeroExtendInReg(N0, N->getDebugLoc(), EVT);
5150
5151   // fold operands of sext_in_reg based on knowledge that the top bits are not
5152   // demanded.
5153   if (SimplifyDemandedBits(SDValue(N, 0)))
5154     return SDValue(N, 0);
5155
5156   // fold (sext_in_reg (load x)) -> (smaller sextload x)
5157   // fold (sext_in_reg (srl (load x), c)) -> (smaller sextload (x+c/evtbits))
5158   SDValue NarrowLoad = ReduceLoadWidth(N);
5159   if (NarrowLoad.getNode())
5160     return NarrowLoad;
5161
5162   // fold (sext_in_reg (srl X, 24), i8) -> (sra X, 24)
5163   // fold (sext_in_reg (srl X, 23), i8) -> (sra X, 23) iff possible.
5164   // We already fold "(sext_in_reg (srl X, 25), i8) -> srl X, 25" above.
5165   if (N0.getOpcode() == ISD::SRL) {
5166     if (ConstantSDNode *ShAmt = dyn_cast<ConstantSDNode>(N0.getOperand(1)))
5167       if (ShAmt->getZExtValue()+EVTBits <= VTBits) {
5168         // We can turn this into an SRA iff the input to the SRL is already sign
5169         // extended enough.
5170         unsigned InSignBits = DAG.ComputeNumSignBits(N0.getOperand(0));
5171         if (VTBits-(ShAmt->getZExtValue()+EVTBits) < InSignBits)
5172           return DAG.getNode(ISD::SRA, N->getDebugLoc(), VT,
5173                              N0.getOperand(0), N0.getOperand(1));
5174       }
5175   }
5176
5177   // fold (sext_inreg (extload x)) -> (sextload x)
5178   if (ISD::isEXTLoad(N0.getNode()) &&
5179       ISD::isUNINDEXEDLoad(N0.getNode()) &&
5180       EVT == cast<LoadSDNode>(N0)->getMemoryVT() &&
5181       ((!LegalOperations && !cast<LoadSDNode>(N0)->isVolatile()) ||
5182        TLI.isLoadExtLegal(ISD::SEXTLOAD, EVT))) {
5183     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
5184     SDValue ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, N->getDebugLoc(), VT,
5185                                      LN0->getChain(),
5186                                      LN0->getBasePtr(), LN0->getPointerInfo(),
5187                                      EVT,
5188                                      LN0->isVolatile(), LN0->isNonTemporal(),
5189                                      LN0->getAlignment());
5190     CombineTo(N, ExtLoad);
5191     CombineTo(N0.getNode(), ExtLoad, ExtLoad.getValue(1));
5192     return SDValue(N, 0);   // Return N so it doesn't get rechecked!
5193   }
5194   // fold (sext_inreg (zextload x)) -> (sextload x) iff load has one use
5195   if (ISD::isZEXTLoad(N0.getNode()) && ISD::isUNINDEXEDLoad(N0.getNode()) &&
5196       N0.hasOneUse() &&
5197       EVT == cast<LoadSDNode>(N0)->getMemoryVT() &&
5198       ((!LegalOperations && !cast<LoadSDNode>(N0)->isVolatile()) ||
5199        TLI.isLoadExtLegal(ISD::SEXTLOAD, EVT))) {
5200     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
5201     SDValue ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, N->getDebugLoc(), VT,
5202                                      LN0->getChain(),
5203                                      LN0->getBasePtr(), LN0->getPointerInfo(),
5204                                      EVT,
5205                                      LN0->isVolatile(), LN0->isNonTemporal(),
5206                                      LN0->getAlignment());
5207     CombineTo(N, ExtLoad);
5208     CombineTo(N0.getNode(), ExtLoad, ExtLoad.getValue(1));
5209     return SDValue(N, 0);   // Return N so it doesn't get rechecked!
5210   }
5211
5212   // Form (sext_inreg (bswap >> 16)) or (sext_inreg (rotl (bswap) 16))
5213   if (EVTBits <= 16 && N0.getOpcode() == ISD::OR) {
5214     SDValue BSwap = MatchBSwapHWordLow(N0.getNode(), N0.getOperand(0),
5215                                        N0.getOperand(1), false);
5216     if (BSwap.getNode() != 0)
5217       return DAG.getNode(ISD::SIGN_EXTEND_INREG, N->getDebugLoc(), VT,
5218                          BSwap, N1);
5219   }
5220
5221   return SDValue();
5222 }
5223
5224 SDValue DAGCombiner::visitTRUNCATE(SDNode *N) {
5225   SDValue N0 = N->getOperand(0);
5226   EVT VT = N->getValueType(0);
5227   bool isLE = TLI.isLittleEndian();
5228
5229   // noop truncate
5230   if (N0.getValueType() == N->getValueType(0))
5231     return N0;
5232   // fold (truncate c1) -> c1
5233   if (isa<ConstantSDNode>(N0))
5234     return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, N0);
5235   // fold (truncate (truncate x)) -> (truncate x)
5236   if (N0.getOpcode() == ISD::TRUNCATE)
5237     return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, N0.getOperand(0));
5238   // fold (truncate (ext x)) -> (ext x) or (truncate x) or x
5239   if (N0.getOpcode() == ISD::ZERO_EXTEND ||
5240       N0.getOpcode() == ISD::SIGN_EXTEND ||
5241       N0.getOpcode() == ISD::ANY_EXTEND) {
5242     if (N0.getOperand(0).getValueType().bitsLT(VT))
5243       // if the source is smaller than the dest, we still need an extend
5244       return DAG.getNode(N0.getOpcode(), N->getDebugLoc(), VT,
5245                          N0.getOperand(0));
5246     if (N0.getOperand(0).getValueType().bitsGT(VT))
5247       // if the source is larger than the dest, than we just need the truncate
5248       return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, N0.getOperand(0));
5249     // if the source and dest are the same type, we can drop both the extend
5250     // and the truncate.
5251     return N0.getOperand(0);
5252   }
5253
5254   // Fold extract-and-trunc into a narrow extract. For example:
5255   //   i64 x = EXTRACT_VECTOR_ELT(v2i64 val, i32 1)
5256   //   i32 y = TRUNCATE(i64 x)
5257   //        -- becomes --
5258   //   v16i8 b = BITCAST (v2i64 val)
5259   //   i8 x = EXTRACT_VECTOR_ELT(v16i8 b, i32 8)
5260   //
5261   // Note: We only run this optimization after type legalization (which often
5262   // creates this pattern) and before operation legalization after which
5263   // we need to be more careful about the vector instructions that we generate.
5264   if (N0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
5265       LegalTypes && !LegalOperations && N0->hasOneUse()) {
5266
5267     EVT VecTy = N0.getOperand(0).getValueType();
5268     EVT ExTy = N0.getValueType();
5269     EVT TrTy = N->getValueType(0);
5270
5271     unsigned NumElem = VecTy.getVectorNumElements();
5272     unsigned SizeRatio = ExTy.getSizeInBits()/TrTy.getSizeInBits();
5273
5274     EVT NVT = EVT::getVectorVT(*DAG.getContext(), TrTy, SizeRatio * NumElem);
5275     assert(NVT.getSizeInBits() == VecTy.getSizeInBits() && "Invalid Size");
5276
5277     SDValue EltNo = N0->getOperand(1);
5278     if (isa<ConstantSDNode>(EltNo) && isTypeLegal(NVT)) {
5279       int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
5280       EVT IndexTy = N0->getOperand(1).getValueType();
5281       int Index = isLE ? (Elt*SizeRatio) : (Elt*SizeRatio + (SizeRatio-1));
5282
5283       SDValue V = DAG.getNode(ISD::BITCAST, N->getDebugLoc(),
5284                               NVT, N0.getOperand(0));
5285
5286       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
5287                          N->getDebugLoc(), TrTy, V,
5288                          DAG.getConstant(Index, IndexTy));
5289     }
5290   }
5291
5292   // See if we can simplify the input to this truncate through knowledge that
5293   // only the low bits are being used.
5294   // For example "trunc (or (shl x, 8), y)" // -> trunc y
5295   // Currently we only perform this optimization on scalars because vectors
5296   // may have different active low bits.
5297   if (!VT.isVector()) {
5298     SDValue Shorter =
5299       GetDemandedBits(N0, APInt::getLowBitsSet(N0.getValueSizeInBits(),
5300                                                VT.getSizeInBits()));
5301     if (Shorter.getNode())
5302       return DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, Shorter);
5303   }
5304   // fold (truncate (load x)) -> (smaller load x)
5305   // fold (truncate (srl (load x), c)) -> (smaller load (x+c/evtbits))
5306   if (!LegalTypes || TLI.isTypeDesirableForOp(N0.getOpcode(), VT)) {
5307     SDValue Reduced = ReduceLoadWidth(N);
5308     if (Reduced.getNode())
5309       return Reduced;
5310   }
5311   // fold (trunc (concat ... x ...)) -> (concat ..., (trunc x), ...)),
5312   // where ... are all 'undef'.
5313   if (N0.getOpcode() == ISD::CONCAT_VECTORS && !LegalTypes) {
5314     SmallVector<EVT, 8> VTs;
5315     SDValue V;
5316     unsigned Idx = 0;
5317     unsigned NumDefs = 0;
5318
5319     for (unsigned i = 0, e = N0.getNumOperands(); i != e; ++i) {
5320       SDValue X = N0.getOperand(i);
5321       if (X.getOpcode() != ISD::UNDEF) {
5322         V = X;
5323         Idx = i;
5324         NumDefs++;
5325       }
5326       // Stop if more than one members are non-undef.
5327       if (NumDefs > 1)
5328         break;
5329       VTs.push_back(EVT::getVectorVT(*DAG.getContext(),
5330                                      VT.getVectorElementType(),
5331                                      X.getValueType().getVectorNumElements()));
5332     }
5333
5334     if (NumDefs == 0)
5335       return DAG.getUNDEF(VT);
5336
5337     if (NumDefs == 1) {
5338       assert(V.getNode() && "The single defined operand is empty!");
5339       SmallVector<SDValue, 8> Opnds;
5340       for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
5341         if (i != Idx) {
5342           Opnds.push_back(DAG.getUNDEF(VTs[i]));
5343           continue;
5344         }
5345         SDValue NV = DAG.getNode(ISD::TRUNCATE, V.getDebugLoc(), VTs[i], V);
5346         AddToWorkList(NV.getNode());
5347         Opnds.push_back(NV);
5348       }
5349       return DAG.getNode(ISD::CONCAT_VECTORS, N->getDebugLoc(), VT,
5350                          &Opnds[0], Opnds.size());
5351     }
5352   }
5353
5354   // Simplify the operands using demanded-bits information.
5355   if (!VT.isVector() &&
5356       SimplifyDemandedBits(SDValue(N, 0)))
5357     return SDValue(N, 0);
5358
5359   return SDValue();
5360 }
5361
5362 static SDNode *getBuildPairElt(SDNode *N, unsigned i) {
5363   SDValue Elt = N->getOperand(i);
5364   if (Elt.getOpcode() != ISD::MERGE_VALUES)
5365     return Elt.getNode();
5366   return Elt.getOperand(Elt.getResNo()).getNode();
5367 }
5368
5369 /// CombineConsecutiveLoads - build_pair (load, load) -> load
5370 /// if load locations are consecutive.
5371 SDValue DAGCombiner::CombineConsecutiveLoads(SDNode *N, EVT VT) {
5372   assert(N->getOpcode() == ISD::BUILD_PAIR);
5373
5374   LoadSDNode *LD1 = dyn_cast<LoadSDNode>(getBuildPairElt(N, 0));
5375   LoadSDNode *LD2 = dyn_cast<LoadSDNode>(getBuildPairElt(N, 1));
5376   if (!LD1 || !LD2 || !ISD::isNON_EXTLoad(LD1) || !LD1->hasOneUse() ||
5377       LD1->getPointerInfo().getAddrSpace() !=
5378          LD2->getPointerInfo().getAddrSpace())
5379     return SDValue();
5380   EVT LD1VT = LD1->getValueType(0);
5381
5382   if (ISD::isNON_EXTLoad(LD2) &&
5383       LD2->hasOneUse() &&
5384       // If both are volatile this would reduce the number of volatile loads.
5385       // If one is volatile it might be ok, but play conservative and bail out.
5386       !LD1->isVolatile() &&
5387       !LD2->isVolatile() &&
5388       DAG.isConsecutiveLoad(LD2, LD1, LD1VT.getSizeInBits()/8, 1)) {
5389     unsigned Align = LD1->getAlignment();
5390     unsigned NewAlign = TLI.getDataLayout()->
5391       getABITypeAlignment(VT.getTypeForEVT(*DAG.getContext()));
5392
5393     if (NewAlign <= Align &&
5394         (!LegalOperations || TLI.isOperationLegal(ISD::LOAD, VT)))
5395       return DAG.getLoad(VT, N->getDebugLoc(), LD1->getChain(),
5396                          LD1->getBasePtr(), LD1->getPointerInfo(),
5397                          false, false, false, Align);
5398   }
5399
5400   return SDValue();
5401 }
5402
5403 SDValue DAGCombiner::visitBITCAST(SDNode *N) {
5404   SDValue N0 = N->getOperand(0);
5405   EVT VT = N->getValueType(0);
5406
5407   // If the input is a BUILD_VECTOR with all constant elements, fold this now.
5408   // Only do this before legalize, since afterward the target may be depending
5409   // on the bitconvert.
5410   // First check to see if this is all constant.
5411   if (!LegalTypes &&
5412       N0.getOpcode() == ISD::BUILD_VECTOR && N0.getNode()->hasOneUse() &&
5413       VT.isVector()) {
5414     bool isSimple = true;
5415     for (unsigned i = 0, e = N0.getNumOperands(); i != e; ++i)
5416       if (N0.getOperand(i).getOpcode() != ISD::UNDEF &&
5417           N0.getOperand(i).getOpcode() != ISD::Constant &&
5418           N0.getOperand(i).getOpcode() != ISD::ConstantFP) {
5419         isSimple = false;
5420         break;
5421       }
5422
5423     EVT DestEltVT = N->getValueType(0).getVectorElementType();
5424     assert(!DestEltVT.isVector() &&
5425            "Element type of vector ValueType must not be vector!");
5426     if (isSimple)
5427       return ConstantFoldBITCASTofBUILD_VECTOR(N0.getNode(), DestEltVT);
5428   }
5429
5430   // If the input is a constant, let getNode fold it.
5431   if (isa<ConstantSDNode>(N0) || isa<ConstantFPSDNode>(N0)) {
5432     SDValue Res = DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, N0);
5433     if (Res.getNode() != N) {
5434       if (!LegalOperations ||
5435           TLI.isOperationLegal(Res.getNode()->getOpcode(), VT))
5436         return Res;
5437
5438       // Folding it resulted in an illegal node, and it's too late to
5439       // do that. Clean up the old node and forego the transformation.
5440       // Ideally this won't happen very often, because instcombine
5441       // and the earlier dagcombine runs (where illegal nodes are
5442       // permitted) should have folded most of them already.
5443       DAG.DeleteNode(Res.getNode());
5444     }
5445   }
5446
5447   // (conv (conv x, t1), t2) -> (conv x, t2)
5448   if (N0.getOpcode() == ISD::BITCAST)
5449     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT,
5450                        N0.getOperand(0));
5451
5452   // fold (conv (load x)) -> (load (conv*)x)
5453   // If the resultant load doesn't need a higher alignment than the original!
5454   if (ISD::isNormalLoad(N0.getNode()) && N0.hasOneUse() &&
5455       // Do not change the width of a volatile load.
5456       !cast<LoadSDNode>(N0)->isVolatile() &&
5457       (!LegalOperations || TLI.isOperationLegal(ISD::LOAD, VT))) {
5458     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
5459     unsigned Align = TLI.getDataLayout()->
5460       getABITypeAlignment(VT.getTypeForEVT(*DAG.getContext()));
5461     unsigned OrigAlign = LN0->getAlignment();
5462
5463     if (Align <= OrigAlign) {
5464       SDValue Load = DAG.getLoad(VT, N->getDebugLoc(), LN0->getChain(),
5465                                  LN0->getBasePtr(), LN0->getPointerInfo(),
5466                                  LN0->isVolatile(), LN0->isNonTemporal(),
5467                                  LN0->isInvariant(), OrigAlign);
5468       AddToWorkList(N);
5469       CombineTo(N0.getNode(),
5470                 DAG.getNode(ISD::BITCAST, N0.getDebugLoc(),
5471                             N0.getValueType(), Load),
5472                 Load.getValue(1));
5473       return Load;
5474     }
5475   }
5476
5477   // fold (bitconvert (fneg x)) -> (xor (bitconvert x), signbit)
5478   // fold (bitconvert (fabs x)) -> (and (bitconvert x), (not signbit))
5479   // This often reduces constant pool loads.
5480   if (((N0.getOpcode() == ISD::FNEG && !TLI.isFNegFree(VT)) ||
5481        (N0.getOpcode() == ISD::FABS && !TLI.isFAbsFree(VT))) &&
5482       N0.getNode()->hasOneUse() && VT.isInteger() &&
5483       !VT.isVector() && !N0.getValueType().isVector()) {
5484     SDValue NewConv = DAG.getNode(ISD::BITCAST, N0.getDebugLoc(), VT,
5485                                   N0.getOperand(0));
5486     AddToWorkList(NewConv.getNode());
5487
5488     APInt SignBit = APInt::getSignBit(VT.getSizeInBits());
5489     if (N0.getOpcode() == ISD::FNEG)
5490       return DAG.getNode(ISD::XOR, N->getDebugLoc(), VT,
5491                          NewConv, DAG.getConstant(SignBit, VT));
5492     assert(N0.getOpcode() == ISD::FABS);
5493     return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
5494                        NewConv, DAG.getConstant(~SignBit, VT));
5495   }
5496
5497   // fold (bitconvert (fcopysign cst, x)) ->
5498   //         (or (and (bitconvert x), sign), (and cst, (not sign)))
5499   // Note that we don't handle (copysign x, cst) because this can always be
5500   // folded to an fneg or fabs.
5501   if (N0.getOpcode() == ISD::FCOPYSIGN && N0.getNode()->hasOneUse() &&
5502       isa<ConstantFPSDNode>(N0.getOperand(0)) &&
5503       VT.isInteger() && !VT.isVector()) {
5504     unsigned OrigXWidth = N0.getOperand(1).getValueType().getSizeInBits();
5505     EVT IntXVT = EVT::getIntegerVT(*DAG.getContext(), OrigXWidth);
5506     if (isTypeLegal(IntXVT)) {
5507       SDValue X = DAG.getNode(ISD::BITCAST, N0.getDebugLoc(),
5508                               IntXVT, N0.getOperand(1));
5509       AddToWorkList(X.getNode());
5510
5511       // If X has a different width than the result/lhs, sext it or truncate it.
5512       unsigned VTWidth = VT.getSizeInBits();
5513       if (OrigXWidth < VTWidth) {
5514         X = DAG.getNode(ISD::SIGN_EXTEND, N->getDebugLoc(), VT, X);
5515         AddToWorkList(X.getNode());
5516       } else if (OrigXWidth > VTWidth) {
5517         // To get the sign bit in the right place, we have to shift it right
5518         // before truncating.
5519         X = DAG.getNode(ISD::SRL, X.getDebugLoc(),
5520                         X.getValueType(), X,
5521                         DAG.getConstant(OrigXWidth-VTWidth, X.getValueType()));
5522         AddToWorkList(X.getNode());
5523         X = DAG.getNode(ISD::TRUNCATE, X.getDebugLoc(), VT, X);
5524         AddToWorkList(X.getNode());
5525       }
5526
5527       APInt SignBit = APInt::getSignBit(VT.getSizeInBits());
5528       X = DAG.getNode(ISD::AND, X.getDebugLoc(), VT,
5529                       X, DAG.getConstant(SignBit, VT));
5530       AddToWorkList(X.getNode());
5531
5532       SDValue Cst = DAG.getNode(ISD::BITCAST, N0.getDebugLoc(),
5533                                 VT, N0.getOperand(0));
5534       Cst = DAG.getNode(ISD::AND, Cst.getDebugLoc(), VT,
5535                         Cst, DAG.getConstant(~SignBit, VT));
5536       AddToWorkList(Cst.getNode());
5537
5538       return DAG.getNode(ISD::OR, N->getDebugLoc(), VT, X, Cst);
5539     }
5540   }
5541
5542   // bitconvert(build_pair(ld, ld)) -> ld iff load locations are consecutive.
5543   if (N0.getOpcode() == ISD::BUILD_PAIR) {
5544     SDValue CombineLD = CombineConsecutiveLoads(N0.getNode(), VT);
5545     if (CombineLD.getNode())
5546       return CombineLD;
5547   }
5548
5549   return SDValue();
5550 }
5551
5552 SDValue DAGCombiner::visitBUILD_PAIR(SDNode *N) {
5553   EVT VT = N->getValueType(0);
5554   return CombineConsecutiveLoads(N, VT);
5555 }
5556
5557 /// ConstantFoldBITCASTofBUILD_VECTOR - We know that BV is a build_vector
5558 /// node with Constant, ConstantFP or Undef operands.  DstEltVT indicates the
5559 /// destination element value type.
5560 SDValue DAGCombiner::
5561 ConstantFoldBITCASTofBUILD_VECTOR(SDNode *BV, EVT DstEltVT) {
5562   EVT SrcEltVT = BV->getValueType(0).getVectorElementType();
5563
5564   // If this is already the right type, we're done.
5565   if (SrcEltVT == DstEltVT) return SDValue(BV, 0);
5566
5567   unsigned SrcBitSize = SrcEltVT.getSizeInBits();
5568   unsigned DstBitSize = DstEltVT.getSizeInBits();
5569
5570   // If this is a conversion of N elements of one type to N elements of another
5571   // type, convert each element.  This handles FP<->INT cases.
5572   if (SrcBitSize == DstBitSize) {
5573     EVT VT = EVT::getVectorVT(*DAG.getContext(), DstEltVT,
5574                               BV->getValueType(0).getVectorNumElements());
5575
5576     // Due to the FP element handling below calling this routine recursively,
5577     // we can end up with a scalar-to-vector node here.
5578     if (BV->getOpcode() == ISD::SCALAR_TO_VECTOR)
5579       return DAG.getNode(ISD::SCALAR_TO_VECTOR, BV->getDebugLoc(), VT,
5580                          DAG.getNode(ISD::BITCAST, BV->getDebugLoc(),
5581                                      DstEltVT, BV->getOperand(0)));
5582
5583     SmallVector<SDValue, 8> Ops;
5584     for (unsigned i = 0, e = BV->getNumOperands(); i != e; ++i) {
5585       SDValue Op = BV->getOperand(i);
5586       // If the vector element type is not legal, the BUILD_VECTOR operands
5587       // are promoted and implicitly truncated.  Make that explicit here.
5588       if (Op.getValueType() != SrcEltVT)
5589         Op = DAG.getNode(ISD::TRUNCATE, BV->getDebugLoc(), SrcEltVT, Op);
5590       Ops.push_back(DAG.getNode(ISD::BITCAST, BV->getDebugLoc(),
5591                                 DstEltVT, Op));
5592       AddToWorkList(Ops.back().getNode());
5593     }
5594     return DAG.getNode(ISD::BUILD_VECTOR, BV->getDebugLoc(), VT,
5595                        &Ops[0], Ops.size());
5596   }
5597
5598   // Otherwise, we're growing or shrinking the elements.  To avoid having to
5599   // handle annoying details of growing/shrinking FP values, we convert them to
5600   // int first.
5601   if (SrcEltVT.isFloatingPoint()) {
5602     // Convert the input float vector to a int vector where the elements are the
5603     // same sizes.
5604     assert((SrcEltVT == MVT::f32 || SrcEltVT == MVT::f64) && "Unknown FP VT!");
5605     EVT IntVT = EVT::getIntegerVT(*DAG.getContext(), SrcEltVT.getSizeInBits());
5606     BV = ConstantFoldBITCASTofBUILD_VECTOR(BV, IntVT).getNode();
5607     SrcEltVT = IntVT;
5608   }
5609
5610   // Now we know the input is an integer vector.  If the output is a FP type,
5611   // convert to integer first, then to FP of the right size.
5612   if (DstEltVT.isFloatingPoint()) {
5613     assert((DstEltVT == MVT::f32 || DstEltVT == MVT::f64) && "Unknown FP VT!");
5614     EVT TmpVT = EVT::getIntegerVT(*DAG.getContext(), DstEltVT.getSizeInBits());
5615     SDNode *Tmp = ConstantFoldBITCASTofBUILD_VECTOR(BV, TmpVT).getNode();
5616
5617     // Next, convert to FP elements of the same size.
5618     return ConstantFoldBITCASTofBUILD_VECTOR(Tmp, DstEltVT);
5619   }
5620
5621   // Okay, we know the src/dst types are both integers of differing types.
5622   // Handling growing first.
5623   assert(SrcEltVT.isInteger() && DstEltVT.isInteger());
5624   if (SrcBitSize < DstBitSize) {
5625     unsigned NumInputsPerOutput = DstBitSize/SrcBitSize;
5626
5627     SmallVector<SDValue, 8> Ops;
5628     for (unsigned i = 0, e = BV->getNumOperands(); i != e;
5629          i += NumInputsPerOutput) {
5630       bool isLE = TLI.isLittleEndian();
5631       APInt NewBits = APInt(DstBitSize, 0);
5632       bool EltIsUndef = true;
5633       for (unsigned j = 0; j != NumInputsPerOutput; ++j) {
5634         // Shift the previously computed bits over.
5635         NewBits <<= SrcBitSize;
5636         SDValue Op = BV->getOperand(i+ (isLE ? (NumInputsPerOutput-j-1) : j));
5637         if (Op.getOpcode() == ISD::UNDEF) continue;
5638         EltIsUndef = false;
5639
5640         NewBits |= cast<ConstantSDNode>(Op)->getAPIntValue().
5641                    zextOrTrunc(SrcBitSize).zext(DstBitSize);
5642       }
5643
5644       if (EltIsUndef)
5645         Ops.push_back(DAG.getUNDEF(DstEltVT));
5646       else
5647         Ops.push_back(DAG.getConstant(NewBits, DstEltVT));
5648     }
5649
5650     EVT VT = EVT::getVectorVT(*DAG.getContext(), DstEltVT, Ops.size());
5651     return DAG.getNode(ISD::BUILD_VECTOR, BV->getDebugLoc(), VT,
5652                        &Ops[0], Ops.size());
5653   }
5654
5655   // Finally, this must be the case where we are shrinking elements: each input
5656   // turns into multiple outputs.
5657   bool isS2V = ISD::isScalarToVector(BV);
5658   unsigned NumOutputsPerInput = SrcBitSize/DstBitSize;
5659   EVT VT = EVT::getVectorVT(*DAG.getContext(), DstEltVT,
5660                             NumOutputsPerInput*BV->getNumOperands());
5661   SmallVector<SDValue, 8> Ops;
5662
5663   for (unsigned i = 0, e = BV->getNumOperands(); i != e; ++i) {
5664     if (BV->getOperand(i).getOpcode() == ISD::UNDEF) {
5665       for (unsigned j = 0; j != NumOutputsPerInput; ++j)
5666         Ops.push_back(DAG.getUNDEF(DstEltVT));
5667       continue;
5668     }
5669
5670     APInt OpVal = cast<ConstantSDNode>(BV->getOperand(i))->
5671                   getAPIntValue().zextOrTrunc(SrcBitSize);
5672
5673     for (unsigned j = 0; j != NumOutputsPerInput; ++j) {
5674       APInt ThisVal = OpVal.trunc(DstBitSize);
5675       Ops.push_back(DAG.getConstant(ThisVal, DstEltVT));
5676       if (isS2V && i == 0 && j == 0 && ThisVal.zext(SrcBitSize) == OpVal)
5677         // Simply turn this into a SCALAR_TO_VECTOR of the new type.
5678         return DAG.getNode(ISD::SCALAR_TO_VECTOR, BV->getDebugLoc(), VT,
5679                            Ops[0]);
5680       OpVal = OpVal.lshr(DstBitSize);
5681     }
5682
5683     // For big endian targets, swap the order of the pieces of each element.
5684     if (TLI.isBigEndian())
5685       std::reverse(Ops.end()-NumOutputsPerInput, Ops.end());
5686   }
5687
5688   return DAG.getNode(ISD::BUILD_VECTOR, BV->getDebugLoc(), VT,
5689                      &Ops[0], Ops.size());
5690 }
5691
5692 SDValue DAGCombiner::visitFADD(SDNode *N) {
5693   SDValue N0 = N->getOperand(0);
5694   SDValue N1 = N->getOperand(1);
5695   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
5696   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
5697   EVT VT = N->getValueType(0);
5698
5699   // fold vector ops
5700   if (VT.isVector()) {
5701     SDValue FoldedVOp = SimplifyVBinOp(N);
5702     if (FoldedVOp.getNode()) return FoldedVOp;
5703   }
5704
5705   // fold (fadd c1, c2) -> c1 + c2
5706   if (N0CFP && N1CFP && VT != MVT::ppcf128)
5707     return DAG.getNode(ISD::FADD, N->getDebugLoc(), VT, N0, N1);
5708   // canonicalize constant to RHS
5709   if (N0CFP && !N1CFP)
5710     return DAG.getNode(ISD::FADD, N->getDebugLoc(), VT, N1, N0);
5711   // fold (fadd A, 0) -> A
5712   if (DAG.getTarget().Options.UnsafeFPMath && N1CFP &&
5713       N1CFP->getValueAPF().isZero())
5714     return N0;
5715   // fold (fadd A, (fneg B)) -> (fsub A, B)
5716   if ((!LegalOperations || TLI.isOperationLegalOrCustom(ISD::FSUB, VT)) &&
5717     isNegatibleForFree(N1, LegalOperations, TLI, &DAG.getTarget().Options) == 2)
5718     return DAG.getNode(ISD::FSUB, N->getDebugLoc(), VT, N0,
5719                        GetNegatedExpression(N1, DAG, LegalOperations));
5720   // fold (fadd (fneg A), B) -> (fsub B, A)
5721   if ((!LegalOperations || TLI.isOperationLegalOrCustom(ISD::FSUB, VT)) &&
5722     isNegatibleForFree(N0, LegalOperations, TLI, &DAG.getTarget().Options) == 2)
5723     return DAG.getNode(ISD::FSUB, N->getDebugLoc(), VT, N1,
5724                        GetNegatedExpression(N0, DAG, LegalOperations));
5725
5726   // If allowed, fold (fadd (fadd x, c1), c2) -> (fadd x, (fadd c1, c2))
5727   if (DAG.getTarget().Options.UnsafeFPMath && N1CFP &&
5728       N0.getOpcode() == ISD::FADD && N0.getNode()->hasOneUse() &&
5729       isa<ConstantFPSDNode>(N0.getOperand(1)))
5730     return DAG.getNode(ISD::FADD, N->getDebugLoc(), VT, N0.getOperand(0),
5731                        DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5732                                    N0.getOperand(1), N1));
5733
5734   // In unsafe math mode, we can fold chains of FADD's of the same value
5735   // into multiplications.  This transform is not safe in general because
5736   // we are reducing the number of rounding steps.
5737   if (DAG.getTarget().Options.UnsafeFPMath &&
5738       TLI.isOperationLegalOrCustom(ISD::FMUL, VT) &&
5739       !N0CFP && !N1CFP) {
5740     if (N0.getOpcode() == ISD::FMUL) {
5741       ConstantFPSDNode *CFP00 = dyn_cast<ConstantFPSDNode>(N0.getOperand(0));
5742       ConstantFPSDNode *CFP01 = dyn_cast<ConstantFPSDNode>(N0.getOperand(1));
5743
5744       // (fadd (fmul c, x), x) -> (fmul c+1, x)
5745       if (CFP00 && !CFP01 && N0.getOperand(1) == N1) {
5746         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5747                                      SDValue(CFP00, 0),
5748                                      DAG.getConstantFP(1.0, VT));
5749         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5750                            N1, NewCFP);
5751       }
5752
5753       // (fadd (fmul x, c), x) -> (fmul c+1, x)
5754       if (CFP01 && !CFP00 && N0.getOperand(0) == N1) {
5755         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5756                                      SDValue(CFP01, 0),
5757                                      DAG.getConstantFP(1.0, VT));
5758         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5759                            N1, NewCFP);
5760       }
5761
5762       // (fadd (fadd x, x), x) -> (fmul 3.0, x)
5763       if (!CFP00 && !CFP01 && N0.getOperand(0) == N0.getOperand(1) &&
5764           N0.getOperand(0) == N1) {
5765         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5766                            N1, DAG.getConstantFP(3.0, VT));
5767       }
5768
5769       // (fadd (fmul c, x), (fadd x, x)) -> (fmul c+2, x)
5770       if (CFP00 && !CFP01 && N1.getOpcode() == ISD::FADD &&
5771           N1.getOperand(0) == N1.getOperand(1) &&
5772           N0.getOperand(1) == N1.getOperand(0)) {
5773         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5774                                      SDValue(CFP00, 0),
5775                                      DAG.getConstantFP(2.0, VT));
5776         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5777                            N0.getOperand(1), NewCFP);
5778       }
5779
5780       // (fadd (fmul x, c), (fadd x, x)) -> (fmul c+2, x)
5781       if (CFP01 && !CFP00 && N1.getOpcode() == ISD::FADD &&
5782           N1.getOperand(0) == N1.getOperand(1) &&
5783           N0.getOperand(0) == N1.getOperand(0)) {
5784         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5785                                      SDValue(CFP01, 0),
5786                                      DAG.getConstantFP(2.0, VT));
5787         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5788                            N0.getOperand(0), NewCFP);
5789       }
5790     }
5791
5792     if (N1.getOpcode() == ISD::FMUL) {
5793       ConstantFPSDNode *CFP10 = dyn_cast<ConstantFPSDNode>(N1.getOperand(0));
5794       ConstantFPSDNode *CFP11 = dyn_cast<ConstantFPSDNode>(N1.getOperand(1));
5795
5796       // (fadd x, (fmul c, x)) -> (fmul c+1, x)
5797       if (CFP10 && !CFP11 && N1.getOperand(1) == N0) {
5798         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5799                                      SDValue(CFP10, 0),
5800                                      DAG.getConstantFP(1.0, VT));
5801         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5802                            N0, NewCFP);
5803       }
5804
5805       // (fadd x, (fmul x, c)) -> (fmul c+1, x)
5806       if (CFP11 && !CFP10 && N1.getOperand(0) == N0) {
5807         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5808                                      SDValue(CFP11, 0),
5809                                      DAG.getConstantFP(1.0, VT));
5810         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5811                            N0, NewCFP);
5812       }
5813
5814       // (fadd x, (fadd x, x)) -> (fmul 3.0, x)
5815       if (!CFP10 && !CFP11 && N1.getOperand(0) == N1.getOperand(1) &&
5816           N1.getOperand(0) == N0) {
5817         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5818                            N0, DAG.getConstantFP(3.0, VT));
5819       }
5820
5821       // (fadd (fadd x, x), (fmul c, x)) -> (fmul c+2, x)
5822       if (CFP10 && !CFP11 && N1.getOpcode() == ISD::FADD &&
5823           N1.getOperand(0) == N1.getOperand(1) &&
5824           N0.getOperand(1) == N1.getOperand(0)) {
5825         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5826                                      SDValue(CFP10, 0),
5827                                      DAG.getConstantFP(2.0, VT));
5828         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5829                            N0.getOperand(1), NewCFP);
5830       }
5831
5832       // (fadd (fadd x, x), (fmul x, c)) -> (fmul c+2, x)
5833       if (CFP11 && !CFP10 && N1.getOpcode() == ISD::FADD &&
5834           N1.getOperand(0) == N1.getOperand(1) &&
5835           N0.getOperand(0) == N1.getOperand(0)) {
5836         SDValue NewCFP = DAG.getNode(ISD::FADD, N->getDebugLoc(), VT,
5837                                      SDValue(CFP11, 0),
5838                                      DAG.getConstantFP(2.0, VT));
5839         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5840                            N0.getOperand(0), NewCFP);
5841       }
5842     }
5843
5844     // (fadd (fadd x, x), (fadd x, x)) -> (fmul 4.0, x)
5845     if (N0.getOpcode() == ISD::FADD && N1.getOpcode() == ISD::FADD &&
5846         N0.getOperand(0) == N0.getOperand(1) &&
5847         N1.getOperand(0) == N1.getOperand(1) &&
5848         N0.getOperand(0) == N1.getOperand(0)) {
5849       return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
5850                          N0.getOperand(0),
5851                          DAG.getConstantFP(4.0, VT));
5852     }
5853   }
5854
5855   // FADD -> FMA combines:
5856   if ((DAG.getTarget().Options.AllowFPOpFusion == FPOpFusion::Fast ||
5857        DAG.getTarget().Options.UnsafeFPMath) &&
5858       DAG.getTarget().getTargetLowering()->isFMAFasterThanMulAndAdd(VT) &&
5859       TLI.isOperationLegalOrCustom(ISD::FMA, VT)) {
5860
5861     // fold (fadd (fmul x, y), z) -> (fma x, y, z)
5862     if (N0.getOpcode() == ISD::FMUL && N0->hasOneUse()) {
5863       return DAG.getNode(ISD::FMA, N->getDebugLoc(), VT,
5864                          N0.getOperand(0), N0.getOperand(1), N1);
5865     }
5866
5867     // fold (fadd x, (fmul y, z)) -> (fma y, z, x)
5868     // Note: Commutes FADD operands.
5869     if (N1.getOpcode() == ISD::FMUL && N1->hasOneUse()) {
5870       return DAG.getNode(ISD::FMA, N->getDebugLoc(), VT,
5871                          N1.getOperand(0), N1.getOperand(1), N0);
5872     }
5873   }
5874
5875   return SDValue();
5876 }
5877
5878 SDValue DAGCombiner::visitFSUB(SDNode *N) {
5879   SDValue N0 = N->getOperand(0);
5880   SDValue N1 = N->getOperand(1);
5881   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
5882   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
5883   EVT VT = N->getValueType(0);
5884   DebugLoc dl = N->getDebugLoc();
5885
5886   // fold vector ops
5887   if (VT.isVector()) {
5888     SDValue FoldedVOp = SimplifyVBinOp(N);
5889     if (FoldedVOp.getNode()) return FoldedVOp;
5890   }
5891
5892   // fold (fsub c1, c2) -> c1-c2
5893   if (N0CFP && N1CFP && VT != MVT::ppcf128)
5894     return DAG.getNode(ISD::FSUB, N->getDebugLoc(), VT, N0, N1);
5895   // fold (fsub A, 0) -> A
5896   if (DAG.getTarget().Options.UnsafeFPMath &&
5897       N1CFP && N1CFP->getValueAPF().isZero())
5898     return N0;
5899   // fold (fsub 0, B) -> -B
5900   if (DAG.getTarget().Options.UnsafeFPMath &&
5901       N0CFP && N0CFP->getValueAPF().isZero()) {
5902     if (isNegatibleForFree(N1, LegalOperations, TLI, &DAG.getTarget().Options))
5903       return GetNegatedExpression(N1, DAG, LegalOperations);
5904     if (!LegalOperations || TLI.isOperationLegal(ISD::FNEG, VT))
5905       return DAG.getNode(ISD::FNEG, dl, VT, N1);
5906   }
5907   // fold (fsub A, (fneg B)) -> (fadd A, B)
5908   if (isNegatibleForFree(N1, LegalOperations, TLI, &DAG.getTarget().Options))
5909     return DAG.getNode(ISD::FADD, dl, VT, N0,
5910                        GetNegatedExpression(N1, DAG, LegalOperations));
5911
5912   // If 'unsafe math' is enabled, fold
5913   //    (fsub x, x) -> 0.0 &
5914   //    (fsub x, (fadd x, y)) -> (fneg y) &
5915   //    (fsub x, (fadd y, x)) -> (fneg y)
5916   if (DAG.getTarget().Options.UnsafeFPMath) {
5917     if (N0 == N1)
5918       return DAG.getConstantFP(0.0f, VT);
5919
5920     if (N1.getOpcode() == ISD::FADD) {
5921       SDValue N10 = N1->getOperand(0);
5922       SDValue N11 = N1->getOperand(1);
5923
5924       if (N10 == N0 && isNegatibleForFree(N11, LegalOperations, TLI,
5925                                           &DAG.getTarget().Options))
5926         return GetNegatedExpression(N11, DAG, LegalOperations);
5927       else if (N11 == N0 && isNegatibleForFree(N10, LegalOperations, TLI,
5928                                                &DAG.getTarget().Options))
5929         return GetNegatedExpression(N10, DAG, LegalOperations);
5930     }
5931   }
5932
5933   // FSUB -> FMA combines:
5934   if ((DAG.getTarget().Options.AllowFPOpFusion == FPOpFusion::Fast ||
5935        DAG.getTarget().Options.UnsafeFPMath) &&
5936       DAG.getTarget().getTargetLowering()->isFMAFasterThanMulAndAdd(VT) &&
5937       TLI.isOperationLegalOrCustom(ISD::FMA, VT)) {
5938
5939     // fold (fsub (fmul x, y), z) -> (fma x, y, (fneg z))
5940     if (N0.getOpcode() == ISD::FMUL && N0->hasOneUse()) {
5941       return DAG.getNode(ISD::FMA, dl, VT,
5942                          N0.getOperand(0), N0.getOperand(1),
5943                          DAG.getNode(ISD::FNEG, dl, VT, N1));
5944     }
5945
5946     // fold (fsub x, (fmul y, z)) -> (fma (fneg y), z, x)
5947     // Note: Commutes FSUB operands.
5948     if (N1.getOpcode() == ISD::FMUL && N1->hasOneUse()) {
5949       return DAG.getNode(ISD::FMA, dl, VT,
5950                          DAG.getNode(ISD::FNEG, dl, VT,
5951                          N1.getOperand(0)),
5952                          N1.getOperand(1), N0);
5953     }
5954
5955     // fold (fsub (-(fmul, x, y)), z) -> (fma (fneg x), y, (fneg z))
5956     if (N0.getOpcode() == ISD::FNEG && 
5957         N0.getOperand(0).getOpcode() == ISD::FMUL &&
5958         N0->hasOneUse() && N0.getOperand(0).hasOneUse()) {
5959       SDValue N00 = N0.getOperand(0).getOperand(0);
5960       SDValue N01 = N0.getOperand(0).getOperand(1);
5961       return DAG.getNode(ISD::FMA, dl, VT,
5962                          DAG.getNode(ISD::FNEG, dl, VT, N00), N01,
5963                          DAG.getNode(ISD::FNEG, dl, VT, N1));
5964     }
5965   }
5966
5967   return SDValue();
5968 }
5969
5970 SDValue DAGCombiner::visitFMUL(SDNode *N) {
5971   SDValue N0 = N->getOperand(0);
5972   SDValue N1 = N->getOperand(1);
5973   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
5974   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
5975   EVT VT = N->getValueType(0);
5976   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
5977
5978   // fold vector ops
5979   if (VT.isVector()) {
5980     SDValue FoldedVOp = SimplifyVBinOp(N);
5981     if (FoldedVOp.getNode()) return FoldedVOp;
5982   }
5983
5984   // fold (fmul c1, c2) -> c1*c2
5985   if (N0CFP && N1CFP && VT != MVT::ppcf128)
5986     return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT, N0, N1);
5987   // canonicalize constant to RHS
5988   if (N0CFP && !N1CFP)
5989     return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT, N1, N0);
5990   // fold (fmul A, 0) -> 0
5991   if (DAG.getTarget().Options.UnsafeFPMath &&
5992       N1CFP && N1CFP->getValueAPF().isZero())
5993     return N1;
5994   // fold (fmul A, 0) -> 0, vector edition.
5995   if (DAG.getTarget().Options.UnsafeFPMath &&
5996       ISD::isBuildVectorAllZeros(N1.getNode()))
5997     return N1;
5998   // fold (fmul A, 1.0) -> A
5999   if (N1CFP && N1CFP->isExactlyValue(1.0))
6000     return N0;
6001   // fold (fmul X, 2.0) -> (fadd X, X)
6002   if (N1CFP && N1CFP->isExactlyValue(+2.0))
6003     return DAG.getNode(ISD::FADD, N->getDebugLoc(), VT, N0, N0);
6004   // fold (fmul X, -1.0) -> (fneg X)
6005   if (N1CFP && N1CFP->isExactlyValue(-1.0))
6006     if (!LegalOperations || TLI.isOperationLegal(ISD::FNEG, VT))
6007       return DAG.getNode(ISD::FNEG, N->getDebugLoc(), VT, N0);
6008
6009   // fold (fmul (fneg X), (fneg Y)) -> (fmul X, Y)
6010   if (char LHSNeg = isNegatibleForFree(N0, LegalOperations, TLI,
6011                                        &DAG.getTarget().Options)) {
6012     if (char RHSNeg = isNegatibleForFree(N1, LegalOperations, TLI, 
6013                                          &DAG.getTarget().Options)) {
6014       // Both can be negated for free, check to see if at least one is cheaper
6015       // negated.
6016       if (LHSNeg == 2 || RHSNeg == 2)
6017         return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
6018                            GetNegatedExpression(N0, DAG, LegalOperations),
6019                            GetNegatedExpression(N1, DAG, LegalOperations));
6020     }
6021   }
6022
6023   // If allowed, fold (fmul (fmul x, c1), c2) -> (fmul x, (fmul c1, c2))
6024   if (DAG.getTarget().Options.UnsafeFPMath &&
6025       N1CFP && N0.getOpcode() == ISD::FMUL &&
6026       N0.getNode()->hasOneUse() && isa<ConstantFPSDNode>(N0.getOperand(1)))
6027     return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT, N0.getOperand(0),
6028                        DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
6029                                    N0.getOperand(1), N1));
6030
6031   return SDValue();
6032 }
6033
6034 SDValue DAGCombiner::visitFMA(SDNode *N) {
6035   SDValue N0 = N->getOperand(0);
6036   SDValue N1 = N->getOperand(1);
6037   SDValue N2 = N->getOperand(2);
6038   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6039   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
6040   EVT VT = N->getValueType(0);
6041   DebugLoc dl = N->getDebugLoc();
6042
6043   if (N0CFP && N0CFP->isExactlyValue(1.0))
6044     return DAG.getNode(ISD::FADD, N->getDebugLoc(), VT, N1, N2);
6045   if (N1CFP && N1CFP->isExactlyValue(1.0))
6046     return DAG.getNode(ISD::FADD, N->getDebugLoc(), VT, N0, N2);
6047
6048   // Canonicalize (fma c, x, y) -> (fma x, c, y)
6049   if (N0CFP && !N1CFP)
6050     return DAG.getNode(ISD::FMA, N->getDebugLoc(), VT, N1, N0, N2);
6051
6052   // (fma x, c1, (fmul x, c2)) -> (fmul x, c1+c2)
6053   if (DAG.getTarget().Options.UnsafeFPMath && N1CFP &&
6054       N2.getOpcode() == ISD::FMUL &&
6055       N0 == N2.getOperand(0) &&
6056       N2.getOperand(1).getOpcode() == ISD::ConstantFP) {
6057     return DAG.getNode(ISD::FMUL, dl, VT, N0,
6058                        DAG.getNode(ISD::FADD, dl, VT, N1, N2.getOperand(1)));
6059   }
6060
6061
6062   // (fma (fmul x, c1), c2, y) -> (fma x, c1*c2, y)
6063   if (DAG.getTarget().Options.UnsafeFPMath &&
6064       N0.getOpcode() == ISD::FMUL && N1CFP &&
6065       N0.getOperand(1).getOpcode() == ISD::ConstantFP) {
6066     return DAG.getNode(ISD::FMA, dl, VT,
6067                        N0.getOperand(0),
6068                        DAG.getNode(ISD::FMUL, dl, VT, N1, N0.getOperand(1)),
6069                        N2);
6070   }
6071
6072   // (fma x, 1, y) -> (fadd x, y)
6073   // (fma x, -1, y) -> (fadd (fneg x), y)
6074   if (N1CFP) {
6075     if (N1CFP->isExactlyValue(1.0))
6076       return DAG.getNode(ISD::FADD, dl, VT, N0, N2);
6077
6078     if (N1CFP->isExactlyValue(-1.0) &&
6079         (!LegalOperations || TLI.isOperationLegal(ISD::FNEG, VT))) {
6080       SDValue RHSNeg = DAG.getNode(ISD::FNEG, dl, VT, N0);
6081       AddToWorkList(RHSNeg.getNode());
6082       return DAG.getNode(ISD::FADD, dl, VT, N2, RHSNeg);
6083     }
6084   }
6085
6086   // (fma x, c, x) -> (fmul x, (c+1))
6087   if (DAG.getTarget().Options.UnsafeFPMath && N1CFP && N0 == N2) {
6088     return DAG.getNode(ISD::FMUL, dl, VT,
6089                        N0,
6090                        DAG.getNode(ISD::FADD, dl, VT,
6091                                    N1, DAG.getConstantFP(1.0, VT)));
6092   }
6093
6094   // (fma x, c, (fneg x)) -> (fmul x, (c-1))
6095   if (DAG.getTarget().Options.UnsafeFPMath && N1CFP &&
6096       N2.getOpcode() == ISD::FNEG && N2.getOperand(0) == N0) {
6097     return DAG.getNode(ISD::FMUL, dl, VT,
6098                        N0,
6099                        DAG.getNode(ISD::FADD, dl, VT,
6100                                    N1, DAG.getConstantFP(-1.0, VT)));
6101   }
6102
6103
6104   return SDValue();
6105 }
6106
6107 SDValue DAGCombiner::visitFDIV(SDNode *N) {
6108   SDValue N0 = N->getOperand(0);
6109   SDValue N1 = N->getOperand(1);
6110   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6111   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
6112   EVT VT = N->getValueType(0);
6113   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6114
6115   // fold vector ops
6116   if (VT.isVector()) {
6117     SDValue FoldedVOp = SimplifyVBinOp(N);
6118     if (FoldedVOp.getNode()) return FoldedVOp;
6119   }
6120
6121   // fold (fdiv c1, c2) -> c1/c2
6122   if (N0CFP && N1CFP && VT != MVT::ppcf128)
6123     return DAG.getNode(ISD::FDIV, N->getDebugLoc(), VT, N0, N1);
6124
6125   // fold (fdiv X, c2) -> fmul X, 1/c2 if losing precision is acceptable.
6126   if (N1CFP && VT != MVT::ppcf128 && DAG.getTarget().Options.UnsafeFPMath) {
6127     // Compute the reciprocal 1.0 / c2.
6128     APFloat N1APF = N1CFP->getValueAPF();
6129     APFloat Recip(N1APF.getSemantics(), 1); // 1.0
6130     APFloat::opStatus st = Recip.divide(N1APF, APFloat::rmNearestTiesToEven);
6131     // Only do the transform if the reciprocal is a legal fp immediate that
6132     // isn't too nasty (eg NaN, denormal, ...).
6133     if ((st == APFloat::opOK || st == APFloat::opInexact) && // Not too nasty
6134         (!LegalOperations ||
6135          // FIXME: custom lowering of ConstantFP might fail (see e.g. ARM
6136          // backend)... we should handle this gracefully after Legalize.
6137          // TLI.isOperationLegalOrCustom(llvm::ISD::ConstantFP, VT) ||
6138          TLI.isOperationLegal(llvm::ISD::ConstantFP, VT) ||
6139          TLI.isFPImmLegal(Recip, VT)))
6140       return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT, N0,
6141                          DAG.getConstantFP(Recip, VT));
6142   }
6143
6144   // (fdiv (fneg X), (fneg Y)) -> (fdiv X, Y)
6145   if (char LHSNeg = isNegatibleForFree(N0, LegalOperations, TLI,
6146                                        &DAG.getTarget().Options)) {
6147     if (char RHSNeg = isNegatibleForFree(N1, LegalOperations, TLI,
6148                                          &DAG.getTarget().Options)) {
6149       // Both can be negated for free, check to see if at least one is cheaper
6150       // negated.
6151       if (LHSNeg == 2 || RHSNeg == 2)
6152         return DAG.getNode(ISD::FDIV, N->getDebugLoc(), VT,
6153                            GetNegatedExpression(N0, DAG, LegalOperations),
6154                            GetNegatedExpression(N1, DAG, LegalOperations));
6155     }
6156   }
6157
6158   return SDValue();
6159 }
6160
6161 SDValue DAGCombiner::visitFREM(SDNode *N) {
6162   SDValue N0 = N->getOperand(0);
6163   SDValue N1 = N->getOperand(1);
6164   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6165   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
6166   EVT VT = N->getValueType(0);
6167
6168   // fold (frem c1, c2) -> fmod(c1,c2)
6169   if (N0CFP && N1CFP && VT != MVT::ppcf128)
6170     return DAG.getNode(ISD::FREM, N->getDebugLoc(), VT, N0, N1);
6171
6172   return SDValue();
6173 }
6174
6175 SDValue DAGCombiner::visitFCOPYSIGN(SDNode *N) {
6176   SDValue N0 = N->getOperand(0);
6177   SDValue N1 = N->getOperand(1);
6178   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6179   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
6180   EVT VT = N->getValueType(0);
6181
6182   if (N0CFP && N1CFP && VT != MVT::ppcf128)  // Constant fold
6183     return DAG.getNode(ISD::FCOPYSIGN, N->getDebugLoc(), VT, N0, N1);
6184
6185   if (N1CFP) {
6186     const APFloat& V = N1CFP->getValueAPF();
6187     // copysign(x, c1) -> fabs(x)       iff ispos(c1)
6188     // copysign(x, c1) -> fneg(fabs(x)) iff isneg(c1)
6189     if (!V.isNegative()) {
6190       if (!LegalOperations || TLI.isOperationLegal(ISD::FABS, VT))
6191         return DAG.getNode(ISD::FABS, N->getDebugLoc(), VT, N0);
6192     } else {
6193       if (!LegalOperations || TLI.isOperationLegal(ISD::FNEG, VT))
6194         return DAG.getNode(ISD::FNEG, N->getDebugLoc(), VT,
6195                            DAG.getNode(ISD::FABS, N0.getDebugLoc(), VT, N0));
6196     }
6197   }
6198
6199   // copysign(fabs(x), y) -> copysign(x, y)
6200   // copysign(fneg(x), y) -> copysign(x, y)
6201   // copysign(copysign(x,z), y) -> copysign(x, y)
6202   if (N0.getOpcode() == ISD::FABS || N0.getOpcode() == ISD::FNEG ||
6203       N0.getOpcode() == ISD::FCOPYSIGN)
6204     return DAG.getNode(ISD::FCOPYSIGN, N->getDebugLoc(), VT,
6205                        N0.getOperand(0), N1);
6206
6207   // copysign(x, abs(y)) -> abs(x)
6208   if (N1.getOpcode() == ISD::FABS)
6209     return DAG.getNode(ISD::FABS, N->getDebugLoc(), VT, N0);
6210
6211   // copysign(x, copysign(y,z)) -> copysign(x, z)
6212   if (N1.getOpcode() == ISD::FCOPYSIGN)
6213     return DAG.getNode(ISD::FCOPYSIGN, N->getDebugLoc(), VT,
6214                        N0, N1.getOperand(1));
6215
6216   // copysign(x, fp_extend(y)) -> copysign(x, y)
6217   // copysign(x, fp_round(y)) -> copysign(x, y)
6218   if (N1.getOpcode() == ISD::FP_EXTEND || N1.getOpcode() == ISD::FP_ROUND)
6219     return DAG.getNode(ISD::FCOPYSIGN, N->getDebugLoc(), VT,
6220                        N0, N1.getOperand(0));
6221
6222   return SDValue();
6223 }
6224
6225 SDValue DAGCombiner::visitSINT_TO_FP(SDNode *N) {
6226   SDValue N0 = N->getOperand(0);
6227   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
6228   EVT VT = N->getValueType(0);
6229   EVT OpVT = N0.getValueType();
6230
6231   // fold (sint_to_fp c1) -> c1fp
6232   if (N0C && OpVT != MVT::ppcf128 &&
6233       // ...but only if the target supports immediate floating-point values
6234       (!LegalOperations ||
6235        TLI.isOperationLegalOrCustom(llvm::ISD::ConstantFP, VT)))
6236     return DAG.getNode(ISD::SINT_TO_FP, N->getDebugLoc(), VT, N0);
6237
6238   // If the input is a legal type, and SINT_TO_FP is not legal on this target,
6239   // but UINT_TO_FP is legal on this target, try to convert.
6240   if (!TLI.isOperationLegalOrCustom(ISD::SINT_TO_FP, OpVT) &&
6241       TLI.isOperationLegalOrCustom(ISD::UINT_TO_FP, OpVT)) {
6242     // If the sign bit is known to be zero, we can change this to UINT_TO_FP.
6243     if (DAG.SignBitIsZero(N0))
6244       return DAG.getNode(ISD::UINT_TO_FP, N->getDebugLoc(), VT, N0);
6245   }
6246
6247   // The next optimizations are desireable only if SELECT_CC can be lowered.
6248   // Check against MVT::Other for SELECT_CC, which is a workaround for targets
6249   // having to say they don't support SELECT_CC on every type the DAG knows
6250   // about, since there is no way to mark an opcode illegal at all value types
6251   // (See also visitSELECT)
6252   if (TLI.isOperationLegalOrCustom(ISD::SELECT_CC, MVT::Other)) {
6253     // fold (sint_to_fp (setcc x, y, cc)) -> (select_cc x, y, -1.0, 0.0,, cc)
6254     if (N0.getOpcode() == ISD::SETCC && N0.getValueType() == MVT::i1 &&
6255         !VT.isVector() &&
6256         (!LegalOperations ||
6257          TLI.isOperationLegalOrCustom(llvm::ISD::ConstantFP, VT))) {
6258       SDValue Ops[] =
6259         { N0.getOperand(0), N0.getOperand(1),
6260           DAG.getConstantFP(-1.0, VT) , DAG.getConstantFP(0.0, VT),
6261           N0.getOperand(2) };
6262       return DAG.getNode(ISD::SELECT_CC, N->getDebugLoc(), VT, Ops, 5);
6263     }
6264
6265     // fold (sint_to_fp (zext (setcc x, y, cc))) ->
6266     //      (select_cc x, y, 1.0, 0.0,, cc)
6267     if (N0.getOpcode() == ISD::ZERO_EXTEND &&
6268         N0.getOperand(0).getOpcode() == ISD::SETCC &&!VT.isVector() &&
6269         (!LegalOperations ||
6270          TLI.isOperationLegalOrCustom(llvm::ISD::ConstantFP, VT))) {
6271       SDValue Ops[] =
6272         { N0.getOperand(0).getOperand(0), N0.getOperand(0).getOperand(1),
6273           DAG.getConstantFP(1.0, VT) , DAG.getConstantFP(0.0, VT),
6274           N0.getOperand(0).getOperand(2) };
6275       return DAG.getNode(ISD::SELECT_CC, N->getDebugLoc(), VT, Ops, 5);
6276     }
6277   }
6278
6279   return SDValue();
6280 }
6281
6282 SDValue DAGCombiner::visitUINT_TO_FP(SDNode *N) {
6283   SDValue N0 = N->getOperand(0);
6284   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
6285   EVT VT = N->getValueType(0);
6286   EVT OpVT = N0.getValueType();
6287
6288   // fold (uint_to_fp c1) -> c1fp
6289   if (N0C && OpVT != MVT::ppcf128 &&
6290       // ...but only if the target supports immediate floating-point values
6291       (!LegalOperations ||
6292        TLI.isOperationLegalOrCustom(llvm::ISD::ConstantFP, VT)))
6293     return DAG.getNode(ISD::UINT_TO_FP, N->getDebugLoc(), VT, N0);
6294
6295   // If the input is a legal type, and UINT_TO_FP is not legal on this target,
6296   // but SINT_TO_FP is legal on this target, try to convert.
6297   if (!TLI.isOperationLegalOrCustom(ISD::UINT_TO_FP, OpVT) &&
6298       TLI.isOperationLegalOrCustom(ISD::SINT_TO_FP, OpVT)) {
6299     // If the sign bit is known to be zero, we can change this to SINT_TO_FP.
6300     if (DAG.SignBitIsZero(N0))
6301       return DAG.getNode(ISD::SINT_TO_FP, N->getDebugLoc(), VT, N0);
6302   }
6303
6304   // The next optimizations are desireable only if SELECT_CC can be lowered.
6305   // Check against MVT::Other for SELECT_CC, which is a workaround for targets
6306   // having to say they don't support SELECT_CC on every type the DAG knows
6307   // about, since there is no way to mark an opcode illegal at all value types
6308   // (See also visitSELECT)
6309   if (TLI.isOperationLegalOrCustom(ISD::SELECT_CC, MVT::Other)) {
6310     // fold (uint_to_fp (setcc x, y, cc)) -> (select_cc x, y, -1.0, 0.0,, cc)
6311
6312     if (N0.getOpcode() == ISD::SETCC && !VT.isVector() &&
6313         (!LegalOperations ||
6314          TLI.isOperationLegalOrCustom(llvm::ISD::ConstantFP, VT))) {
6315       SDValue Ops[] =
6316         { N0.getOperand(0), N0.getOperand(1),
6317           DAG.getConstantFP(1.0, VT),  DAG.getConstantFP(0.0, VT),
6318           N0.getOperand(2) };
6319       return DAG.getNode(ISD::SELECT_CC, N->getDebugLoc(), VT, Ops, 5);
6320     }
6321   }
6322
6323   return SDValue();
6324 }
6325
6326 SDValue DAGCombiner::visitFP_TO_SINT(SDNode *N) {
6327   SDValue N0 = N->getOperand(0);
6328   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6329   EVT VT = N->getValueType(0);
6330
6331   // fold (fp_to_sint c1fp) -> c1
6332   if (N0CFP)
6333     return DAG.getNode(ISD::FP_TO_SINT, N->getDebugLoc(), VT, N0);
6334
6335   return SDValue();
6336 }
6337
6338 SDValue DAGCombiner::visitFP_TO_UINT(SDNode *N) {
6339   SDValue N0 = N->getOperand(0);
6340   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6341   EVT VT = N->getValueType(0);
6342
6343   // fold (fp_to_uint c1fp) -> c1
6344   if (N0CFP && VT != MVT::ppcf128)
6345     return DAG.getNode(ISD::FP_TO_UINT, N->getDebugLoc(), VT, N0);
6346
6347   return SDValue();
6348 }
6349
6350 SDValue DAGCombiner::visitFP_ROUND(SDNode *N) {
6351   SDValue N0 = N->getOperand(0);
6352   SDValue N1 = N->getOperand(1);
6353   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6354   EVT VT = N->getValueType(0);
6355
6356   // fold (fp_round c1fp) -> c1fp
6357   if (N0CFP && N0.getValueType() != MVT::ppcf128)
6358     return DAG.getNode(ISD::FP_ROUND, N->getDebugLoc(), VT, N0, N1);
6359
6360   // fold (fp_round (fp_extend x)) -> x
6361   if (N0.getOpcode() == ISD::FP_EXTEND && VT == N0.getOperand(0).getValueType())
6362     return N0.getOperand(0);
6363
6364   // fold (fp_round (fp_round x)) -> (fp_round x)
6365   if (N0.getOpcode() == ISD::FP_ROUND) {
6366     // This is a value preserving truncation if both round's are.
6367     bool IsTrunc = N->getConstantOperandVal(1) == 1 &&
6368                    N0.getNode()->getConstantOperandVal(1) == 1;
6369     return DAG.getNode(ISD::FP_ROUND, N->getDebugLoc(), VT, N0.getOperand(0),
6370                        DAG.getIntPtrConstant(IsTrunc));
6371   }
6372
6373   // fold (fp_round (copysign X, Y)) -> (copysign (fp_round X), Y)
6374   if (N0.getOpcode() == ISD::FCOPYSIGN && N0.getNode()->hasOneUse()) {
6375     SDValue Tmp = DAG.getNode(ISD::FP_ROUND, N0.getDebugLoc(), VT,
6376                               N0.getOperand(0), N1);
6377     AddToWorkList(Tmp.getNode());
6378     return DAG.getNode(ISD::FCOPYSIGN, N->getDebugLoc(), VT,
6379                        Tmp, N0.getOperand(1));
6380   }
6381
6382   return SDValue();
6383 }
6384
6385 SDValue DAGCombiner::visitFP_ROUND_INREG(SDNode *N) {
6386   SDValue N0 = N->getOperand(0);
6387   EVT VT = N->getValueType(0);
6388   EVT EVT = cast<VTSDNode>(N->getOperand(1))->getVT();
6389   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6390
6391   // fold (fp_round_inreg c1fp) -> c1fp
6392   if (N0CFP && isTypeLegal(EVT)) {
6393     SDValue Round = DAG.getConstantFP(*N0CFP->getConstantFPValue(), EVT);
6394     return DAG.getNode(ISD::FP_EXTEND, N->getDebugLoc(), VT, Round);
6395   }
6396
6397   return SDValue();
6398 }
6399
6400 SDValue DAGCombiner::visitFP_EXTEND(SDNode *N) {
6401   SDValue N0 = N->getOperand(0);
6402   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6403   EVT VT = N->getValueType(0);
6404
6405   // If this is fp_round(fpextend), don't fold it, allow ourselves to be folded.
6406   if (N->hasOneUse() &&
6407       N->use_begin()->getOpcode() == ISD::FP_ROUND)
6408     return SDValue();
6409
6410   // fold (fp_extend c1fp) -> c1fp
6411   if (N0CFP && VT != MVT::ppcf128)
6412     return DAG.getNode(ISD::FP_EXTEND, N->getDebugLoc(), VT, N0);
6413
6414   // Turn fp_extend(fp_round(X, 1)) -> x since the fp_round doesn't affect the
6415   // value of X.
6416   if (N0.getOpcode() == ISD::FP_ROUND
6417       && N0.getNode()->getConstantOperandVal(1) == 1) {
6418     SDValue In = N0.getOperand(0);
6419     if (In.getValueType() == VT) return In;
6420     if (VT.bitsLT(In.getValueType()))
6421       return DAG.getNode(ISD::FP_ROUND, N->getDebugLoc(), VT,
6422                          In, N0.getOperand(1));
6423     return DAG.getNode(ISD::FP_EXTEND, N->getDebugLoc(), VT, In);
6424   }
6425
6426   // fold (fpext (load x)) -> (fpext (fptrunc (extload x)))
6427   if (ISD::isNON_EXTLoad(N0.getNode()) && N0.hasOneUse() &&
6428       ((!LegalOperations && !cast<LoadSDNode>(N0)->isVolatile()) ||
6429        TLI.isLoadExtLegal(ISD::EXTLOAD, N0.getValueType()))) {
6430     LoadSDNode *LN0 = cast<LoadSDNode>(N0);
6431     SDValue ExtLoad = DAG.getExtLoad(ISD::EXTLOAD, N->getDebugLoc(), VT,
6432                                      LN0->getChain(),
6433                                      LN0->getBasePtr(), LN0->getPointerInfo(),
6434                                      N0.getValueType(),
6435                                      LN0->isVolatile(), LN0->isNonTemporal(),
6436                                      LN0->getAlignment());
6437     CombineTo(N, ExtLoad);
6438     CombineTo(N0.getNode(),
6439               DAG.getNode(ISD::FP_ROUND, N0.getDebugLoc(),
6440                           N0.getValueType(), ExtLoad, DAG.getIntPtrConstant(1)),
6441               ExtLoad.getValue(1));
6442     return SDValue(N, 0);   // Return N so it doesn't get rechecked!
6443   }
6444
6445   return SDValue();
6446 }
6447
6448 SDValue DAGCombiner::visitFNEG(SDNode *N) {
6449   SDValue N0 = N->getOperand(0);
6450   EVT VT = N->getValueType(0);
6451
6452   if (VT.isVector()) {
6453     SDValue FoldedVOp = SimplifyVUnaryOp(N);
6454     if (FoldedVOp.getNode()) return FoldedVOp;
6455   }
6456
6457   if (isNegatibleForFree(N0, LegalOperations, DAG.getTargetLoweringInfo(),
6458                          &DAG.getTarget().Options))
6459     return GetNegatedExpression(N0, DAG, LegalOperations);
6460
6461   // Transform fneg(bitconvert(x)) -> bitconvert(x^sign) to avoid loading
6462   // constant pool values.
6463   if (!TLI.isFNegFree(VT) && N0.getOpcode() == ISD::BITCAST &&
6464       !VT.isVector() &&
6465       N0.getNode()->hasOneUse() &&
6466       N0.getOperand(0).getValueType().isInteger()) {
6467     SDValue Int = N0.getOperand(0);
6468     EVT IntVT = Int.getValueType();
6469     if (IntVT.isInteger() && !IntVT.isVector()) {
6470       Int = DAG.getNode(ISD::XOR, N0.getDebugLoc(), IntVT, Int,
6471               DAG.getConstant(APInt::getSignBit(IntVT.getSizeInBits()), IntVT));
6472       AddToWorkList(Int.getNode());
6473       return DAG.getNode(ISD::BITCAST, N->getDebugLoc(),
6474                          VT, Int);
6475     }
6476   }
6477
6478   // (fneg (fmul c, x)) -> (fmul -c, x)
6479   if (N0.getOpcode() == ISD::FMUL) {
6480     ConstantFPSDNode *CFP1 = dyn_cast<ConstantFPSDNode>(N0.getOperand(1));
6481     if (CFP1) {
6482       return DAG.getNode(ISD::FMUL, N->getDebugLoc(), VT,
6483                          N0.getOperand(0),
6484                          DAG.getNode(ISD::FNEG, N->getDebugLoc(), VT,
6485                                      N0.getOperand(1)));
6486     }
6487   }
6488
6489   return SDValue();
6490 }
6491
6492 SDValue DAGCombiner::visitFCEIL(SDNode *N) {
6493   SDValue N0 = N->getOperand(0);
6494   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6495   EVT VT = N->getValueType(0);
6496
6497   // fold (fceil c1) -> fceil(c1)
6498   if (N0CFP && VT != MVT::ppcf128)
6499     return DAG.getNode(ISD::FCEIL, N->getDebugLoc(), VT, N0);
6500
6501   return SDValue();
6502 }
6503
6504 SDValue DAGCombiner::visitFTRUNC(SDNode *N) {
6505   SDValue N0 = N->getOperand(0);
6506   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6507   EVT VT = N->getValueType(0);
6508
6509   // fold (ftrunc c1) -> ftrunc(c1)
6510   if (N0CFP && VT != MVT::ppcf128)
6511     return DAG.getNode(ISD::FTRUNC, N->getDebugLoc(), VT, N0);
6512
6513   return SDValue();
6514 }
6515
6516 SDValue DAGCombiner::visitFFLOOR(SDNode *N) {
6517   SDValue N0 = N->getOperand(0);
6518   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6519   EVT VT = N->getValueType(0);
6520
6521   // fold (ffloor c1) -> ffloor(c1)
6522   if (N0CFP && VT != MVT::ppcf128)
6523     return DAG.getNode(ISD::FFLOOR, N->getDebugLoc(), VT, N0);
6524
6525   return SDValue();
6526 }
6527
6528 SDValue DAGCombiner::visitFABS(SDNode *N) {
6529   SDValue N0 = N->getOperand(0);
6530   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
6531   EVT VT = N->getValueType(0);
6532
6533   if (VT.isVector()) {
6534     SDValue FoldedVOp = SimplifyVUnaryOp(N);
6535     if (FoldedVOp.getNode()) return FoldedVOp;
6536   }
6537
6538   // fold (fabs c1) -> fabs(c1)
6539   if (N0CFP && VT != MVT::ppcf128)
6540     return DAG.getNode(ISD::FABS, N->getDebugLoc(), VT, N0);
6541   // fold (fabs (fabs x)) -> (fabs x)
6542   if (N0.getOpcode() == ISD::FABS)
6543     return N->getOperand(0);
6544   // fold (fabs (fneg x)) -> (fabs x)
6545   // fold (fabs (fcopysign x, y)) -> (fabs x)
6546   if (N0.getOpcode() == ISD::FNEG || N0.getOpcode() == ISD::FCOPYSIGN)
6547     return DAG.getNode(ISD::FABS, N->getDebugLoc(), VT, N0.getOperand(0));
6548
6549   // Transform fabs(bitconvert(x)) -> bitconvert(x&~sign) to avoid loading
6550   // constant pool values.
6551   if (!TLI.isFAbsFree(VT) && 
6552       N0.getOpcode() == ISD::BITCAST && N0.getNode()->hasOneUse() &&
6553       N0.getOperand(0).getValueType().isInteger() &&
6554       !N0.getOperand(0).getValueType().isVector()) {
6555     SDValue Int = N0.getOperand(0);
6556     EVT IntVT = Int.getValueType();
6557     if (IntVT.isInteger() && !IntVT.isVector()) {
6558       Int = DAG.getNode(ISD::AND, N0.getDebugLoc(), IntVT, Int,
6559              DAG.getConstant(~APInt::getSignBit(IntVT.getSizeInBits()), IntVT));
6560       AddToWorkList(Int.getNode());
6561       return DAG.getNode(ISD::BITCAST, N->getDebugLoc(),
6562                          N->getValueType(0), Int);
6563     }
6564   }
6565
6566   return SDValue();
6567 }
6568
6569 SDValue DAGCombiner::visitBRCOND(SDNode *N) {
6570   SDValue Chain = N->getOperand(0);
6571   SDValue N1 = N->getOperand(1);
6572   SDValue N2 = N->getOperand(2);
6573
6574   // If N is a constant we could fold this into a fallthrough or unconditional
6575   // branch. However that doesn't happen very often in normal code, because
6576   // Instcombine/SimplifyCFG should have handled the available opportunities.
6577   // If we did this folding here, it would be necessary to update the
6578   // MachineBasicBlock CFG, which is awkward.
6579
6580   // fold a brcond with a setcc condition into a BR_CC node if BR_CC is legal
6581   // on the target.
6582   if (N1.getOpcode() == ISD::SETCC &&
6583       TLI.isOperationLegalOrCustom(ISD::BR_CC, MVT::Other)) {
6584     return DAG.getNode(ISD::BR_CC, N->getDebugLoc(), MVT::Other,
6585                        Chain, N1.getOperand(2),
6586                        N1.getOperand(0), N1.getOperand(1), N2);
6587   }
6588
6589   if ((N1.hasOneUse() && N1.getOpcode() == ISD::SRL) ||
6590       ((N1.getOpcode() == ISD::TRUNCATE && N1.hasOneUse()) &&
6591        (N1.getOperand(0).hasOneUse() &&
6592         N1.getOperand(0).getOpcode() == ISD::SRL))) {
6593     SDNode *Trunc = 0;
6594     if (N1.getOpcode() == ISD::TRUNCATE) {
6595       // Look pass the truncate.
6596       Trunc = N1.getNode();
6597       N1 = N1.getOperand(0);
6598     }
6599
6600     // Match this pattern so that we can generate simpler code:
6601     //
6602     //   %a = ...
6603     //   %b = and i32 %a, 2
6604     //   %c = srl i32 %b, 1
6605     //   brcond i32 %c ...
6606     //
6607     // into
6608     //
6609     //   %a = ...
6610     //   %b = and i32 %a, 2
6611     //   %c = setcc eq %b, 0
6612     //   brcond %c ...
6613     //
6614     // This applies only when the AND constant value has one bit set and the
6615     // SRL constant is equal to the log2 of the AND constant. The back-end is
6616     // smart enough to convert the result into a TEST/JMP sequence.
6617     SDValue Op0 = N1.getOperand(0);
6618     SDValue Op1 = N1.getOperand(1);
6619
6620     if (Op0.getOpcode() == ISD::AND &&
6621         Op1.getOpcode() == ISD::Constant) {
6622       SDValue AndOp1 = Op0.getOperand(1);
6623
6624       if (AndOp1.getOpcode() == ISD::Constant) {
6625         const APInt &AndConst = cast<ConstantSDNode>(AndOp1)->getAPIntValue();
6626
6627         if (AndConst.isPowerOf2() &&
6628             cast<ConstantSDNode>(Op1)->getAPIntValue()==AndConst.logBase2()) {
6629           SDValue SetCC =
6630             DAG.getSetCC(N->getDebugLoc(),
6631                          TLI.getSetCCResultType(Op0.getValueType()),
6632                          Op0, DAG.getConstant(0, Op0.getValueType()),
6633                          ISD::SETNE);
6634
6635           SDValue NewBRCond = DAG.getNode(ISD::BRCOND, N->getDebugLoc(),
6636                                           MVT::Other, Chain, SetCC, N2);
6637           // Don't add the new BRCond into the worklist or else SimplifySelectCC
6638           // will convert it back to (X & C1) >> C2.
6639           CombineTo(N, NewBRCond, false);
6640           // Truncate is dead.
6641           if (Trunc) {
6642             removeFromWorkList(Trunc);
6643             DAG.DeleteNode(Trunc);
6644           }
6645           // Replace the uses of SRL with SETCC
6646           WorkListRemover DeadNodes(*this);
6647           DAG.ReplaceAllUsesOfValueWith(N1, SetCC);
6648           removeFromWorkList(N1.getNode());
6649           DAG.DeleteNode(N1.getNode());
6650           return SDValue(N, 0);   // Return N so it doesn't get rechecked!
6651         }
6652       }
6653     }
6654
6655     if (Trunc)
6656       // Restore N1 if the above transformation doesn't match.
6657       N1 = N->getOperand(1);
6658   }
6659
6660   // Transform br(xor(x, y)) -> br(x != y)
6661   // Transform br(xor(xor(x,y), 1)) -> br (x == y)
6662   if (N1.hasOneUse() && N1.getOpcode() == ISD::XOR) {
6663     SDNode *TheXor = N1.getNode();
6664     SDValue Op0 = TheXor->getOperand(0);
6665     SDValue Op1 = TheXor->getOperand(1);
6666     if (Op0.getOpcode() == Op1.getOpcode()) {
6667       // Avoid missing important xor optimizations.
6668       SDValue Tmp = visitXOR(TheXor);
6669       if (Tmp.getNode() && Tmp.getNode() != TheXor) {
6670         DEBUG(dbgs() << "\nReplacing.8 ";
6671               TheXor->dump(&DAG);
6672               dbgs() << "\nWith: ";
6673               Tmp.getNode()->dump(&DAG);
6674               dbgs() << '\n');
6675         WorkListRemover DeadNodes(*this);
6676         DAG.ReplaceAllUsesOfValueWith(N1, Tmp);
6677         removeFromWorkList(TheXor);
6678         DAG.DeleteNode(TheXor);
6679         return DAG.getNode(ISD::BRCOND, N->getDebugLoc(),
6680                            MVT::Other, Chain, Tmp, N2);
6681       }
6682     }
6683
6684     if (Op0.getOpcode() != ISD::SETCC && Op1.getOpcode() != ISD::SETCC) {
6685       bool Equal = false;
6686       if (ConstantSDNode *RHSCI = dyn_cast<ConstantSDNode>(Op0))
6687         if (RHSCI->getAPIntValue() == 1 && Op0.hasOneUse() &&
6688             Op0.getOpcode() == ISD::XOR) {
6689           TheXor = Op0.getNode();
6690           Equal = true;
6691         }
6692
6693       EVT SetCCVT = N1.getValueType();
6694       if (LegalTypes)
6695         SetCCVT = TLI.getSetCCResultType(SetCCVT);
6696       SDValue SetCC = DAG.getSetCC(TheXor->getDebugLoc(),
6697                                    SetCCVT,
6698                                    Op0, Op1,
6699                                    Equal ? ISD::SETEQ : ISD::SETNE);
6700       // Replace the uses of XOR with SETCC
6701       WorkListRemover DeadNodes(*this);
6702       DAG.ReplaceAllUsesOfValueWith(N1, SetCC);
6703       removeFromWorkList(N1.getNode());
6704       DAG.DeleteNode(N1.getNode());
6705       return DAG.getNode(ISD::BRCOND, N->getDebugLoc(),
6706                          MVT::Other, Chain, SetCC, N2);
6707     }
6708   }
6709
6710   return SDValue();
6711 }
6712
6713 // Operand List for BR_CC: Chain, CondCC, CondLHS, CondRHS, DestBB.
6714 //
6715 SDValue DAGCombiner::visitBR_CC(SDNode *N) {
6716   CondCodeSDNode *CC = cast<CondCodeSDNode>(N->getOperand(1));
6717   SDValue CondLHS = N->getOperand(2), CondRHS = N->getOperand(3);
6718
6719   // If N is a constant we could fold this into a fallthrough or unconditional
6720   // branch. However that doesn't happen very often in normal code, because
6721   // Instcombine/SimplifyCFG should have handled the available opportunities.
6722   // If we did this folding here, it would be necessary to update the
6723   // MachineBasicBlock CFG, which is awkward.
6724
6725   // Use SimplifySetCC to simplify SETCC's.
6726   SDValue Simp = SimplifySetCC(TLI.getSetCCResultType(CondLHS.getValueType()),
6727                                CondLHS, CondRHS, CC->get(), N->getDebugLoc(),
6728                                false);
6729   if (Simp.getNode()) AddToWorkList(Simp.getNode());
6730
6731   // fold to a simpler setcc
6732   if (Simp.getNode() && Simp.getOpcode() == ISD::SETCC)
6733     return DAG.getNode(ISD::BR_CC, N->getDebugLoc(), MVT::Other,
6734                        N->getOperand(0), Simp.getOperand(2),
6735                        Simp.getOperand(0), Simp.getOperand(1),
6736                        N->getOperand(4));
6737
6738   return SDValue();
6739 }
6740
6741 /// canFoldInAddressingMode - Return true if 'Use' is a load or a store that
6742 /// uses N as its base pointer and that N may be folded in the load / store
6743 /// addressing mode.
6744 static bool canFoldInAddressingMode(SDNode *N, SDNode *Use,
6745                                     SelectionDAG &DAG,
6746                                     const TargetLowering &TLI) {
6747   EVT VT;
6748   if (LoadSDNode *LD  = dyn_cast<LoadSDNode>(Use)) {
6749     if (LD->isIndexed() || LD->getBasePtr().getNode() != N)
6750       return false;
6751     VT = Use->getValueType(0);
6752   } else if (StoreSDNode *ST  = dyn_cast<StoreSDNode>(Use)) {
6753     if (ST->isIndexed() || ST->getBasePtr().getNode() != N)
6754       return false;
6755     VT = ST->getValue().getValueType();
6756   } else
6757     return false;
6758
6759   AddrMode AM;
6760   if (N->getOpcode() == ISD::ADD) {
6761     ConstantSDNode *Offset = dyn_cast<ConstantSDNode>(N->getOperand(1));
6762     if (Offset)
6763       // [reg +/- imm]
6764       AM.BaseOffs = Offset->getSExtValue();
6765     else
6766       // [reg +/- reg]
6767       AM.Scale = 1;
6768   } else if (N->getOpcode() == ISD::SUB) {
6769     ConstantSDNode *Offset = dyn_cast<ConstantSDNode>(N->getOperand(1));
6770     if (Offset)
6771       // [reg +/- imm]
6772       AM.BaseOffs = -Offset->getSExtValue();
6773     else
6774       // [reg +/- reg]
6775       AM.Scale = 1;
6776   } else
6777     return false;
6778
6779   return TLI.isLegalAddressingMode(AM, VT.getTypeForEVT(*DAG.getContext()));
6780 }
6781
6782 /// CombineToPreIndexedLoadStore - Try turning a load / store into a
6783 /// pre-indexed load / store when the base pointer is an add or subtract
6784 /// and it has other uses besides the load / store. After the
6785 /// transformation, the new indexed load / store has effectively folded
6786 /// the add / subtract in and all of its other uses are redirected to the
6787 /// new load / store.
6788 bool DAGCombiner::CombineToPreIndexedLoadStore(SDNode *N) {
6789   if (Level < AfterLegalizeDAG)
6790     return false;
6791
6792   bool isLoad = true;
6793   SDValue Ptr;
6794   EVT VT;
6795   if (LoadSDNode *LD  = dyn_cast<LoadSDNode>(N)) {
6796     if (LD->isIndexed())
6797       return false;
6798     VT = LD->getMemoryVT();
6799     if (!TLI.isIndexedLoadLegal(ISD::PRE_INC, VT) &&
6800         !TLI.isIndexedLoadLegal(ISD::PRE_DEC, VT))
6801       return false;
6802     Ptr = LD->getBasePtr();
6803   } else if (StoreSDNode *ST  = dyn_cast<StoreSDNode>(N)) {
6804     if (ST->isIndexed())
6805       return false;
6806     VT = ST->getMemoryVT();
6807     if (!TLI.isIndexedStoreLegal(ISD::PRE_INC, VT) &&
6808         !TLI.isIndexedStoreLegal(ISD::PRE_DEC, VT))
6809       return false;
6810     Ptr = ST->getBasePtr();
6811     isLoad = false;
6812   } else {
6813     return false;
6814   }
6815
6816   // If the pointer is not an add/sub, or if it doesn't have multiple uses, bail
6817   // out.  There is no reason to make this a preinc/predec.
6818   if ((Ptr.getOpcode() != ISD::ADD && Ptr.getOpcode() != ISD::SUB) ||
6819       Ptr.getNode()->hasOneUse())
6820     return false;
6821
6822   // Ask the target to do addressing mode selection.
6823   SDValue BasePtr;
6824   SDValue Offset;
6825   ISD::MemIndexedMode AM = ISD::UNINDEXED;
6826   if (!TLI.getPreIndexedAddressParts(N, BasePtr, Offset, AM, DAG))
6827     return false;
6828   // Don't create a indexed load / store with zero offset.
6829   if (isa<ConstantSDNode>(Offset) &&
6830       cast<ConstantSDNode>(Offset)->isNullValue())
6831     return false;
6832
6833   // Try turning it into a pre-indexed load / store except when:
6834   // 1) The new base ptr is a frame index.
6835   // 2) If N is a store and the new base ptr is either the same as or is a
6836   //    predecessor of the value being stored.
6837   // 3) Another use of old base ptr is a predecessor of N. If ptr is folded
6838   //    that would create a cycle.
6839   // 4) All uses are load / store ops that use it as old base ptr.
6840
6841   // Check #1.  Preinc'ing a frame index would require copying the stack pointer
6842   // (plus the implicit offset) to a register to preinc anyway.
6843   if (isa<FrameIndexSDNode>(BasePtr) || isa<RegisterSDNode>(BasePtr))
6844     return false;
6845
6846   // Check #2.
6847   if (!isLoad) {
6848     SDValue Val = cast<StoreSDNode>(N)->getValue();
6849     if (Val == BasePtr || BasePtr.getNode()->isPredecessorOf(Val.getNode()))
6850       return false;
6851   }
6852
6853   // Now check for #3 and #4.
6854   bool RealUse = false;
6855
6856   // Caches for hasPredecessorHelper
6857   SmallPtrSet<const SDNode *, 32> Visited;
6858   SmallVector<const SDNode *, 16> Worklist;
6859
6860   for (SDNode::use_iterator I = Ptr.getNode()->use_begin(),
6861          E = Ptr.getNode()->use_end(); I != E; ++I) {
6862     SDNode *Use = *I;
6863     if (Use == N)
6864       continue;
6865     if (N->hasPredecessorHelper(Use, Visited, Worklist))
6866       return false;
6867
6868     // If Ptr may be folded in addressing mode of other use, then it's
6869     // not profitable to do this transformation.
6870     if (!canFoldInAddressingMode(Ptr.getNode(), Use, DAG, TLI))
6871       RealUse = true;
6872   }
6873
6874   if (!RealUse)
6875     return false;
6876
6877   SDValue Result;
6878   if (isLoad)
6879     Result = DAG.getIndexedLoad(SDValue(N,0), N->getDebugLoc(),
6880                                 BasePtr, Offset, AM);
6881   else
6882     Result = DAG.getIndexedStore(SDValue(N,0), N->getDebugLoc(),
6883                                  BasePtr, Offset, AM);
6884   ++PreIndexedNodes;
6885   ++NodesCombined;
6886   DEBUG(dbgs() << "\nReplacing.4 ";
6887         N->dump(&DAG);
6888         dbgs() << "\nWith: ";
6889         Result.getNode()->dump(&DAG);
6890         dbgs() << '\n');
6891   WorkListRemover DeadNodes(*this);
6892   if (isLoad) {
6893     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Result.getValue(0));
6894     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), Result.getValue(2));
6895   } else {
6896     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Result.getValue(1));
6897   }
6898
6899   // Finally, since the node is now dead, remove it from the graph.
6900   DAG.DeleteNode(N);
6901
6902   // Replace the uses of Ptr with uses of the updated base value.
6903   DAG.ReplaceAllUsesOfValueWith(Ptr, Result.getValue(isLoad ? 1 : 0));
6904   removeFromWorkList(Ptr.getNode());
6905   DAG.DeleteNode(Ptr.getNode());
6906
6907   return true;
6908 }
6909
6910 /// CombineToPostIndexedLoadStore - Try to combine a load / store with a
6911 /// add / sub of the base pointer node into a post-indexed load / store.
6912 /// The transformation folded the add / subtract into the new indexed
6913 /// load / store effectively and all of its uses are redirected to the
6914 /// new load / store.
6915 bool DAGCombiner::CombineToPostIndexedLoadStore(SDNode *N) {
6916   if (Level < AfterLegalizeDAG)
6917     return false;
6918
6919   bool isLoad = true;
6920   SDValue Ptr;
6921   EVT VT;
6922   if (LoadSDNode *LD  = dyn_cast<LoadSDNode>(N)) {
6923     if (LD->isIndexed())
6924       return false;
6925     VT = LD->getMemoryVT();
6926     if (!TLI.isIndexedLoadLegal(ISD::POST_INC, VT) &&
6927         !TLI.isIndexedLoadLegal(ISD::POST_DEC, VT))
6928       return false;
6929     Ptr = LD->getBasePtr();
6930   } else if (StoreSDNode *ST  = dyn_cast<StoreSDNode>(N)) {
6931     if (ST->isIndexed())
6932       return false;
6933     VT = ST->getMemoryVT();
6934     if (!TLI.isIndexedStoreLegal(ISD::POST_INC, VT) &&
6935         !TLI.isIndexedStoreLegal(ISD::POST_DEC, VT))
6936       return false;
6937     Ptr = ST->getBasePtr();
6938     isLoad = false;
6939   } else {
6940     return false;
6941   }
6942
6943   if (Ptr.getNode()->hasOneUse())
6944     return false;
6945
6946   for (SDNode::use_iterator I = Ptr.getNode()->use_begin(),
6947          E = Ptr.getNode()->use_end(); I != E; ++I) {
6948     SDNode *Op = *I;
6949     if (Op == N ||
6950         (Op->getOpcode() != ISD::ADD && Op->getOpcode() != ISD::SUB))
6951       continue;
6952
6953     SDValue BasePtr;
6954     SDValue Offset;
6955     ISD::MemIndexedMode AM = ISD::UNINDEXED;
6956     if (TLI.getPostIndexedAddressParts(N, Op, BasePtr, Offset, AM, DAG)) {
6957       // Don't create a indexed load / store with zero offset.
6958       if (isa<ConstantSDNode>(Offset) &&
6959           cast<ConstantSDNode>(Offset)->isNullValue())
6960         continue;
6961
6962       // Try turning it into a post-indexed load / store except when
6963       // 1) All uses are load / store ops that use it as base ptr (and
6964       //    it may be folded as addressing mmode).
6965       // 2) Op must be independent of N, i.e. Op is neither a predecessor
6966       //    nor a successor of N. Otherwise, if Op is folded that would
6967       //    create a cycle.
6968
6969       if (isa<FrameIndexSDNode>(BasePtr) || isa<RegisterSDNode>(BasePtr))
6970         continue;
6971
6972       // Check for #1.
6973       bool TryNext = false;
6974       for (SDNode::use_iterator II = BasePtr.getNode()->use_begin(),
6975              EE = BasePtr.getNode()->use_end(); II != EE; ++II) {
6976         SDNode *Use = *II;
6977         if (Use == Ptr.getNode())
6978           continue;
6979
6980         // If all the uses are load / store addresses, then don't do the
6981         // transformation.
6982         if (Use->getOpcode() == ISD::ADD || Use->getOpcode() == ISD::SUB){
6983           bool RealUse = false;
6984           for (SDNode::use_iterator III = Use->use_begin(),
6985                  EEE = Use->use_end(); III != EEE; ++III) {
6986             SDNode *UseUse = *III;
6987             if (!canFoldInAddressingMode(Use, UseUse, DAG, TLI)) 
6988               RealUse = true;
6989           }
6990
6991           if (!RealUse) {
6992             TryNext = true;
6993             break;
6994           }
6995         }
6996       }
6997
6998       if (TryNext)
6999         continue;
7000
7001       // Check for #2
7002       if (!Op->isPredecessorOf(N) && !N->isPredecessorOf(Op)) {
7003         SDValue Result = isLoad
7004           ? DAG.getIndexedLoad(SDValue(N,0), N->getDebugLoc(),
7005                                BasePtr, Offset, AM)
7006           : DAG.getIndexedStore(SDValue(N,0), N->getDebugLoc(),
7007                                 BasePtr, Offset, AM);
7008         ++PostIndexedNodes;
7009         ++NodesCombined;
7010         DEBUG(dbgs() << "\nReplacing.5 ";
7011               N->dump(&DAG);
7012               dbgs() << "\nWith: ";
7013               Result.getNode()->dump(&DAG);
7014               dbgs() << '\n');
7015         WorkListRemover DeadNodes(*this);
7016         if (isLoad) {
7017           DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Result.getValue(0));
7018           DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), Result.getValue(2));
7019         } else {
7020           DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Result.getValue(1));
7021         }
7022
7023         // Finally, since the node is now dead, remove it from the graph.
7024         DAG.DeleteNode(N);
7025
7026         // Replace the uses of Use with uses of the updated base value.
7027         DAG.ReplaceAllUsesOfValueWith(SDValue(Op, 0),
7028                                       Result.getValue(isLoad ? 1 : 0));
7029         removeFromWorkList(Op);
7030         DAG.DeleteNode(Op);
7031         return true;
7032       }
7033     }
7034   }
7035
7036   return false;
7037 }
7038
7039 SDValue DAGCombiner::visitLOAD(SDNode *N) {
7040   LoadSDNode *LD  = cast<LoadSDNode>(N);
7041   SDValue Chain = LD->getChain();
7042   SDValue Ptr   = LD->getBasePtr();
7043
7044   // If load is not volatile and there are no uses of the loaded value (and
7045   // the updated indexed value in case of indexed loads), change uses of the
7046   // chain value into uses of the chain input (i.e. delete the dead load).
7047   if (!LD->isVolatile()) {
7048     if (N->getValueType(1) == MVT::Other) {
7049       // Unindexed loads.
7050       if (!N->hasAnyUseOfValue(0)) {
7051         // It's not safe to use the two value CombineTo variant here. e.g.
7052         // v1, chain2 = load chain1, loc
7053         // v2, chain3 = load chain2, loc
7054         // v3         = add v2, c
7055         // Now we replace use of chain2 with chain1.  This makes the second load
7056         // isomorphic to the one we are deleting, and thus makes this load live.
7057         DEBUG(dbgs() << "\nReplacing.6 ";
7058               N->dump(&DAG);
7059               dbgs() << "\nWith chain: ";
7060               Chain.getNode()->dump(&DAG);
7061               dbgs() << "\n");
7062         WorkListRemover DeadNodes(*this);
7063         DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), Chain);
7064
7065         if (N->use_empty()) {
7066           removeFromWorkList(N);
7067           DAG.DeleteNode(N);
7068         }
7069
7070         return SDValue(N, 0);   // Return N so it doesn't get rechecked!
7071       }
7072     } else {
7073       // Indexed loads.
7074       assert(N->getValueType(2) == MVT::Other && "Malformed indexed loads?");
7075       if (!N->hasAnyUseOfValue(0) && !N->hasAnyUseOfValue(1)) {
7076         SDValue Undef = DAG.getUNDEF(N->getValueType(0));
7077         DEBUG(dbgs() << "\nReplacing.7 ";
7078               N->dump(&DAG);
7079               dbgs() << "\nWith: ";
7080               Undef.getNode()->dump(&DAG);
7081               dbgs() << " and 2 other values\n");
7082         WorkListRemover DeadNodes(*this);
7083         DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Undef);
7084         DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1),
7085                                       DAG.getUNDEF(N->getValueType(1)));
7086         DAG.ReplaceAllUsesOfValueWith(SDValue(N, 2), Chain);
7087         removeFromWorkList(N);
7088         DAG.DeleteNode(N);
7089         return SDValue(N, 0);   // Return N so it doesn't get rechecked!
7090       }
7091     }
7092   }
7093
7094   // If this load is directly stored, replace the load value with the stored
7095   // value.
7096   // TODO: Handle store large -> read small portion.
7097   // TODO: Handle TRUNCSTORE/LOADEXT
7098   if (ISD::isNormalLoad(N) && !LD->isVolatile()) {
7099     if (ISD::isNON_TRUNCStore(Chain.getNode())) {
7100       StoreSDNode *PrevST = cast<StoreSDNode>(Chain);
7101       if (PrevST->getBasePtr() == Ptr &&
7102           PrevST->getValue().getValueType() == N->getValueType(0))
7103       return CombineTo(N, Chain.getOperand(1), Chain);
7104     }
7105   }
7106
7107   // Try to infer better alignment information than the load already has.
7108   if (OptLevel != CodeGenOpt::None && LD->isUnindexed()) {
7109     if (unsigned Align = DAG.InferPtrAlignment(Ptr)) {
7110       if (Align > LD->getAlignment())
7111         return DAG.getExtLoad(LD->getExtensionType(), N->getDebugLoc(),
7112                               LD->getValueType(0),
7113                               Chain, Ptr, LD->getPointerInfo(),
7114                               LD->getMemoryVT(),
7115                               LD->isVolatile(), LD->isNonTemporal(), Align);
7116     }
7117   }
7118
7119   if (CombinerAA) {
7120     // Walk up chain skipping non-aliasing memory nodes.
7121     SDValue BetterChain = FindBetterChain(N, Chain);
7122
7123     // If there is a better chain.
7124     if (Chain != BetterChain) {
7125       SDValue ReplLoad;
7126
7127       // Replace the chain to void dependency.
7128       if (LD->getExtensionType() == ISD::NON_EXTLOAD) {
7129         ReplLoad = DAG.getLoad(N->getValueType(0), LD->getDebugLoc(),
7130                                BetterChain, Ptr, LD->getPointerInfo(),
7131                                LD->isVolatile(), LD->isNonTemporal(),
7132                                LD->isInvariant(), LD->getAlignment());
7133       } else {
7134         ReplLoad = DAG.getExtLoad(LD->getExtensionType(), LD->getDebugLoc(),
7135                                   LD->getValueType(0),
7136                                   BetterChain, Ptr, LD->getPointerInfo(),
7137                                   LD->getMemoryVT(),
7138                                   LD->isVolatile(),
7139                                   LD->isNonTemporal(),
7140                                   LD->getAlignment());
7141       }
7142
7143       // Create token factor to keep old chain connected.
7144       SDValue Token = DAG.getNode(ISD::TokenFactor, N->getDebugLoc(),
7145                                   MVT::Other, Chain, ReplLoad.getValue(1));
7146
7147       // Make sure the new and old chains are cleaned up.
7148       AddToWorkList(Token.getNode());
7149
7150       // Replace uses with load result and token factor. Don't add users
7151       // to work list.
7152       return CombineTo(N, ReplLoad.getValue(0), Token, false);
7153     }
7154   }
7155
7156   // Try transforming N to an indexed load.
7157   if (CombineToPreIndexedLoadStore(N) || CombineToPostIndexedLoadStore(N))
7158     return SDValue(N, 0);
7159
7160   return SDValue();
7161 }
7162
7163 /// CheckForMaskedLoad - Check to see if V is (and load (ptr), imm), where the
7164 /// load is having specific bytes cleared out.  If so, return the byte size
7165 /// being masked out and the shift amount.
7166 static std::pair<unsigned, unsigned>
7167 CheckForMaskedLoad(SDValue V, SDValue Ptr, SDValue Chain) {
7168   std::pair<unsigned, unsigned> Result(0, 0);
7169
7170   // Check for the structure we're looking for.
7171   if (V->getOpcode() != ISD::AND ||
7172       !isa<ConstantSDNode>(V->getOperand(1)) ||
7173       !ISD::isNormalLoad(V->getOperand(0).getNode()))
7174     return Result;
7175
7176   // Check the chain and pointer.
7177   LoadSDNode *LD = cast<LoadSDNode>(V->getOperand(0));
7178   if (LD->getBasePtr() != Ptr) return Result;  // Not from same pointer.
7179
7180   // The store should be chained directly to the load or be an operand of a
7181   // tokenfactor.
7182   if (LD == Chain.getNode())
7183     ; // ok.
7184   else if (Chain->getOpcode() != ISD::TokenFactor)
7185     return Result; // Fail.
7186   else {
7187     bool isOk = false;
7188     for (unsigned i = 0, e = Chain->getNumOperands(); i != e; ++i)
7189       if (Chain->getOperand(i).getNode() == LD) {
7190         isOk = true;
7191         break;
7192       }
7193     if (!isOk) return Result;
7194   }
7195
7196   // This only handles simple types.
7197   if (V.getValueType() != MVT::i16 &&
7198       V.getValueType() != MVT::i32 &&
7199       V.getValueType() != MVT::i64)
7200     return Result;
7201
7202   // Check the constant mask.  Invert it so that the bits being masked out are
7203   // 0 and the bits being kept are 1.  Use getSExtValue so that leading bits
7204   // follow the sign bit for uniformity.
7205   uint64_t NotMask = ~cast<ConstantSDNode>(V->getOperand(1))->getSExtValue();
7206   unsigned NotMaskLZ = CountLeadingZeros_64(NotMask);
7207   if (NotMaskLZ & 7) return Result;  // Must be multiple of a byte.
7208   unsigned NotMaskTZ = CountTrailingZeros_64(NotMask);
7209   if (NotMaskTZ & 7) return Result;  // Must be multiple of a byte.
7210   if (NotMaskLZ == 64) return Result;  // All zero mask.
7211
7212   // See if we have a continuous run of bits.  If so, we have 0*1+0*
7213   if (CountTrailingOnes_64(NotMask >> NotMaskTZ)+NotMaskTZ+NotMaskLZ != 64)
7214     return Result;
7215
7216   // Adjust NotMaskLZ down to be from the actual size of the int instead of i64.
7217   if (V.getValueType() != MVT::i64 && NotMaskLZ)
7218     NotMaskLZ -= 64-V.getValueSizeInBits();
7219
7220   unsigned MaskedBytes = (V.getValueSizeInBits()-NotMaskLZ-NotMaskTZ)/8;
7221   switch (MaskedBytes) {
7222   case 1:
7223   case 2:
7224   case 4: break;
7225   default: return Result; // All one mask, or 5-byte mask.
7226   }
7227
7228   // Verify that the first bit starts at a multiple of mask so that the access
7229   // is aligned the same as the access width.
7230   if (NotMaskTZ && NotMaskTZ/8 % MaskedBytes) return Result;
7231
7232   Result.first = MaskedBytes;
7233   Result.second = NotMaskTZ/8;
7234   return Result;
7235 }
7236
7237
7238 /// ShrinkLoadReplaceStoreWithStore - Check to see if IVal is something that
7239 /// provides a value as specified by MaskInfo.  If so, replace the specified
7240 /// store with a narrower store of truncated IVal.
7241 static SDNode *
7242 ShrinkLoadReplaceStoreWithStore(const std::pair<unsigned, unsigned> &MaskInfo,
7243                                 SDValue IVal, StoreSDNode *St,
7244                                 DAGCombiner *DC) {
7245   unsigned NumBytes = MaskInfo.first;
7246   unsigned ByteShift = MaskInfo.second;
7247   SelectionDAG &DAG = DC->getDAG();
7248
7249   // Check to see if IVal is all zeros in the part being masked in by the 'or'
7250   // that uses this.  If not, this is not a replacement.
7251   APInt Mask = ~APInt::getBitsSet(IVal.getValueSizeInBits(),
7252                                   ByteShift*8, (ByteShift+NumBytes)*8);
7253   if (!DAG.MaskedValueIsZero(IVal, Mask)) return 0;
7254
7255   // Check that it is legal on the target to do this.  It is legal if the new
7256   // VT we're shrinking to (i8/i16/i32) is legal or we're still before type
7257   // legalization.
7258   MVT VT = MVT::getIntegerVT(NumBytes*8);
7259   if (!DC->isTypeLegal(VT))
7260     return 0;
7261
7262   // Okay, we can do this!  Replace the 'St' store with a store of IVal that is
7263   // shifted by ByteShift and truncated down to NumBytes.
7264   if (ByteShift)
7265     IVal = DAG.getNode(ISD::SRL, IVal->getDebugLoc(), IVal.getValueType(), IVal,
7266                        DAG.getConstant(ByteShift*8,
7267                                     DC->getShiftAmountTy(IVal.getValueType())));
7268
7269   // Figure out the offset for the store and the alignment of the access.
7270   unsigned StOffset;
7271   unsigned NewAlign = St->getAlignment();
7272
7273   if (DAG.getTargetLoweringInfo().isLittleEndian())
7274     StOffset = ByteShift;
7275   else
7276     StOffset = IVal.getValueType().getStoreSize() - ByteShift - NumBytes;
7277
7278   SDValue Ptr = St->getBasePtr();
7279   if (StOffset) {
7280     Ptr = DAG.getNode(ISD::ADD, IVal->getDebugLoc(), Ptr.getValueType(),
7281                       Ptr, DAG.getConstant(StOffset, Ptr.getValueType()));
7282     NewAlign = MinAlign(NewAlign, StOffset);
7283   }
7284
7285   // Truncate down to the new size.
7286   IVal = DAG.getNode(ISD::TRUNCATE, IVal->getDebugLoc(), VT, IVal);
7287
7288   ++OpsNarrowed;
7289   return DAG.getStore(St->getChain(), St->getDebugLoc(), IVal, Ptr,
7290                       St->getPointerInfo().getWithOffset(StOffset),
7291                       false, false, NewAlign).getNode();
7292 }
7293
7294
7295 /// ReduceLoadOpStoreWidth - Look for sequence of load / op / store where op is
7296 /// one of 'or', 'xor', and 'and' of immediates. If 'op' is only touching some
7297 /// of the loaded bits, try narrowing the load and store if it would end up
7298 /// being a win for performance or code size.
7299 SDValue DAGCombiner::ReduceLoadOpStoreWidth(SDNode *N) {
7300   StoreSDNode *ST  = cast<StoreSDNode>(N);
7301   if (ST->isVolatile())
7302     return SDValue();
7303
7304   SDValue Chain = ST->getChain();
7305   SDValue Value = ST->getValue();
7306   SDValue Ptr   = ST->getBasePtr();
7307   EVT VT = Value.getValueType();
7308
7309   if (ST->isTruncatingStore() || VT.isVector() || !Value.hasOneUse())
7310     return SDValue();
7311
7312   unsigned Opc = Value.getOpcode();
7313
7314   // If this is "store (or X, Y), P" and X is "(and (load P), cst)", where cst
7315   // is a byte mask indicating a consecutive number of bytes, check to see if
7316   // Y is known to provide just those bytes.  If so, we try to replace the
7317   // load + replace + store sequence with a single (narrower) store, which makes
7318   // the load dead.
7319   if (Opc == ISD::OR) {
7320     std::pair<unsigned, unsigned> MaskedLoad;
7321     MaskedLoad = CheckForMaskedLoad(Value.getOperand(0), Ptr, Chain);
7322     if (MaskedLoad.first)
7323       if (SDNode *NewST = ShrinkLoadReplaceStoreWithStore(MaskedLoad,
7324                                                   Value.getOperand(1), ST,this))
7325         return SDValue(NewST, 0);
7326
7327     // Or is commutative, so try swapping X and Y.
7328     MaskedLoad = CheckForMaskedLoad(Value.getOperand(1), Ptr, Chain);
7329     if (MaskedLoad.first)
7330       if (SDNode *NewST = ShrinkLoadReplaceStoreWithStore(MaskedLoad,
7331                                                   Value.getOperand(0), ST,this))
7332         return SDValue(NewST, 0);
7333   }
7334
7335   if ((Opc != ISD::OR && Opc != ISD::XOR && Opc != ISD::AND) ||
7336       Value.getOperand(1).getOpcode() != ISD::Constant)
7337     return SDValue();
7338
7339   SDValue N0 = Value.getOperand(0);
7340   if (ISD::isNormalLoad(N0.getNode()) && N0.hasOneUse() &&
7341       Chain == SDValue(N0.getNode(), 1)) {
7342     LoadSDNode *LD = cast<LoadSDNode>(N0);
7343     if (LD->getBasePtr() != Ptr ||
7344         LD->getPointerInfo().getAddrSpace() !=
7345         ST->getPointerInfo().getAddrSpace())
7346       return SDValue();
7347
7348     // Find the type to narrow it the load / op / store to.
7349     SDValue N1 = Value.getOperand(1);
7350     unsigned BitWidth = N1.getValueSizeInBits();
7351     APInt Imm = cast<ConstantSDNode>(N1)->getAPIntValue();
7352     if (Opc == ISD::AND)
7353       Imm ^= APInt::getAllOnesValue(BitWidth);
7354     if (Imm == 0 || Imm.isAllOnesValue())
7355       return SDValue();
7356     unsigned ShAmt = Imm.countTrailingZeros();
7357     unsigned MSB = BitWidth - Imm.countLeadingZeros() - 1;
7358     unsigned NewBW = NextPowerOf2(MSB - ShAmt);
7359     EVT NewVT = EVT::getIntegerVT(*DAG.getContext(), NewBW);
7360     while (NewBW < BitWidth &&
7361            !(TLI.isOperationLegalOrCustom(Opc, NewVT) &&
7362              TLI.isNarrowingProfitable(VT, NewVT))) {
7363       NewBW = NextPowerOf2(NewBW);
7364       NewVT = EVT::getIntegerVT(*DAG.getContext(), NewBW);
7365     }
7366     if (NewBW >= BitWidth)
7367       return SDValue();
7368
7369     // If the lsb changed does not start at the type bitwidth boundary,
7370     // start at the previous one.
7371     if (ShAmt % NewBW)
7372       ShAmt = (((ShAmt + NewBW - 1) / NewBW) * NewBW) - NewBW;
7373     APInt Mask = APInt::getBitsSet(BitWidth, ShAmt, ShAmt + NewBW);
7374     if ((Imm & Mask) == Imm) {
7375       APInt NewImm = (Imm & Mask).lshr(ShAmt).trunc(NewBW);
7376       if (Opc == ISD::AND)
7377         NewImm ^= APInt::getAllOnesValue(NewBW);
7378       uint64_t PtrOff = ShAmt / 8;
7379       // For big endian targets, we need to adjust the offset to the pointer to
7380       // load the correct bytes.
7381       if (TLI.isBigEndian())
7382         PtrOff = (BitWidth + 7 - NewBW) / 8 - PtrOff;
7383
7384       unsigned NewAlign = MinAlign(LD->getAlignment(), PtrOff);
7385       Type *NewVTTy = NewVT.getTypeForEVT(*DAG.getContext());
7386       if (NewAlign < TLI.getDataLayout()->getABITypeAlignment(NewVTTy))
7387         return SDValue();
7388
7389       SDValue NewPtr = DAG.getNode(ISD::ADD, LD->getDebugLoc(),
7390                                    Ptr.getValueType(), Ptr,
7391                                    DAG.getConstant(PtrOff, Ptr.getValueType()));
7392       SDValue NewLD = DAG.getLoad(NewVT, N0.getDebugLoc(),
7393                                   LD->getChain(), NewPtr,
7394                                   LD->getPointerInfo().getWithOffset(PtrOff),
7395                                   LD->isVolatile(), LD->isNonTemporal(),
7396                                   LD->isInvariant(), NewAlign);
7397       SDValue NewVal = DAG.getNode(Opc, Value.getDebugLoc(), NewVT, NewLD,
7398                                    DAG.getConstant(NewImm, NewVT));
7399       SDValue NewST = DAG.getStore(Chain, N->getDebugLoc(),
7400                                    NewVal, NewPtr,
7401                                    ST->getPointerInfo().getWithOffset(PtrOff),
7402                                    false, false, NewAlign);
7403
7404       AddToWorkList(NewPtr.getNode());
7405       AddToWorkList(NewLD.getNode());
7406       AddToWorkList(NewVal.getNode());
7407       WorkListRemover DeadNodes(*this);
7408       DAG.ReplaceAllUsesOfValueWith(N0.getValue(1), NewLD.getValue(1));
7409       ++OpsNarrowed;
7410       return NewST;
7411     }
7412   }
7413
7414   return SDValue();
7415 }
7416
7417 /// TransformFPLoadStorePair - For a given floating point load / store pair,
7418 /// if the load value isn't used by any other operations, then consider
7419 /// transforming the pair to integer load / store operations if the target
7420 /// deems the transformation profitable.
7421 SDValue DAGCombiner::TransformFPLoadStorePair(SDNode *N) {
7422   StoreSDNode *ST  = cast<StoreSDNode>(N);
7423   SDValue Chain = ST->getChain();
7424   SDValue Value = ST->getValue();
7425   if (ISD::isNormalStore(ST) && ISD::isNormalLoad(Value.getNode()) &&
7426       Value.hasOneUse() &&
7427       Chain == SDValue(Value.getNode(), 1)) {
7428     LoadSDNode *LD = cast<LoadSDNode>(Value);
7429     EVT VT = LD->getMemoryVT();
7430     if (!VT.isFloatingPoint() ||
7431         VT != ST->getMemoryVT() ||
7432         LD->isNonTemporal() ||
7433         ST->isNonTemporal() ||
7434         LD->getPointerInfo().getAddrSpace() != 0 ||
7435         ST->getPointerInfo().getAddrSpace() != 0)
7436       return SDValue();
7437
7438     EVT IntVT = EVT::getIntegerVT(*DAG.getContext(), VT.getSizeInBits());
7439     if (!TLI.isOperationLegal(ISD::LOAD, IntVT) ||
7440         !TLI.isOperationLegal(ISD::STORE, IntVT) ||
7441         !TLI.isDesirableToTransformToIntegerOp(ISD::LOAD, VT) ||
7442         !TLI.isDesirableToTransformToIntegerOp(ISD::STORE, VT))
7443       return SDValue();
7444
7445     unsigned LDAlign = LD->getAlignment();
7446     unsigned STAlign = ST->getAlignment();
7447     Type *IntVTTy = IntVT.getTypeForEVT(*DAG.getContext());
7448     unsigned ABIAlign = TLI.getDataLayout()->getABITypeAlignment(IntVTTy);
7449     if (LDAlign < ABIAlign || STAlign < ABIAlign)
7450       return SDValue();
7451
7452     SDValue NewLD = DAG.getLoad(IntVT, Value.getDebugLoc(),
7453                                 LD->getChain(), LD->getBasePtr(),
7454                                 LD->getPointerInfo(),
7455                                 false, false, false, LDAlign);
7456
7457     SDValue NewST = DAG.getStore(NewLD.getValue(1), N->getDebugLoc(),
7458                                  NewLD, ST->getBasePtr(),
7459                                  ST->getPointerInfo(),
7460                                  false, false, STAlign);
7461
7462     AddToWorkList(NewLD.getNode());
7463     AddToWorkList(NewST.getNode());
7464     WorkListRemover DeadNodes(*this);
7465     DAG.ReplaceAllUsesOfValueWith(Value.getValue(1), NewLD.getValue(1));
7466     ++LdStFP2Int;
7467     return NewST;
7468   }
7469
7470   return SDValue();
7471 }
7472
7473 /// Returns the base pointer and an integer offset from that object.
7474 static std::pair<SDValue, int64_t> GetPointerBaseAndOffset(SDValue Ptr) {
7475   if (Ptr->getOpcode() == ISD::ADD && isa<ConstantSDNode>(Ptr->getOperand(1))) {
7476     int64_t Offset = cast<ConstantSDNode>(Ptr->getOperand(1))->getSExtValue();
7477     SDValue Base = Ptr->getOperand(0);
7478     return std::make_pair(Base, Offset);
7479   }
7480
7481   return std::make_pair(Ptr, 0);
7482 }
7483
7484 /// Holds a pointer to an LSBaseSDNode as well as information on where it
7485 /// is located in a sequence of memory operations connected by a chain.
7486 struct MemOpLink {
7487   MemOpLink (LSBaseSDNode *N, int64_t Offset, unsigned Seq):
7488     MemNode(N), OffsetFromBase(Offset), SequenceNum(Seq) { }
7489   // Ptr to the mem node.
7490   LSBaseSDNode *MemNode;
7491   // Offset from the base ptr.
7492   int64_t OffsetFromBase;
7493   // What is the sequence number of this mem node.
7494   // Lowest mem operand in the DAG starts at zero.
7495   unsigned SequenceNum;
7496 };
7497
7498 /// Sorts store nodes in a link according to their offset from a shared
7499 // base ptr.
7500 struct ConsecutiveMemoryChainSorter {
7501   bool operator()(MemOpLink LHS, MemOpLink RHS) {
7502     return LHS.OffsetFromBase < RHS.OffsetFromBase;
7503   }
7504 };
7505
7506 bool DAGCombiner::MergeConsecutiveStores(StoreSDNode* St) {
7507   EVT MemVT = St->getMemoryVT();
7508   int64_t ElementSizeBytes = MemVT.getSizeInBits()/8;
7509
7510   // Don't merge vectors into wider inputs.
7511   if (MemVT.isVector() || !MemVT.isSimple())
7512     return false;
7513
7514   // Perform an early exit check. Do not bother looking at stored values that
7515   // are not constants or loads.
7516   SDValue StoredVal = St->getValue();
7517   bool IsLoadSrc = isa<LoadSDNode>(StoredVal);
7518   if (!isa<ConstantSDNode>(StoredVal) && !isa<ConstantFPSDNode>(StoredVal) &&
7519       !IsLoadSrc)
7520     return false;
7521
7522   // Only look at ends of store sequences.
7523   SDValue Chain = SDValue(St, 1);
7524   if (Chain->hasOneUse() && Chain->use_begin()->getOpcode() == ISD::STORE)
7525     return false;
7526
7527   // This holds the base pointer and the offset in bytes from the base pointer.
7528   std::pair<SDValue, int64_t> BasePtr =
7529       GetPointerBaseAndOffset(St->getBasePtr());
7530
7531   // We must have a base and an offset.
7532   if (!BasePtr.first.getNode())
7533     return false;
7534
7535   // Do not handle stores to undef base pointers.
7536   if (BasePtr.first.getOpcode() == ISD::UNDEF)
7537     return false;
7538
7539   SmallVector<MemOpLink, 8> StoreNodes;
7540   // Walk up the chain and look for nodes with offsets from the same
7541   // base pointer. Stop when reaching an instruction with a different kind
7542   // or instruction which has a different base pointer.
7543   unsigned Seq = 0;
7544   StoreSDNode *Index = St;
7545   while (Index) {
7546     // If the chain has more than one use, then we can't reorder the mem ops.
7547     if (Index != St && !SDValue(Index, 1)->hasOneUse())
7548       break;
7549
7550     // Find the base pointer and offset for this memory node.
7551     std::pair<SDValue, int64_t> Ptr =
7552       GetPointerBaseAndOffset(Index->getBasePtr());
7553
7554     // Check that the base pointer is the same as the original one.
7555     if (Ptr.first.getNode() != BasePtr.first.getNode())
7556       break;
7557
7558     // Check that the alignment is the same.
7559     if (Index->getAlignment() != St->getAlignment())
7560       break;
7561
7562     // The memory operands must not be volatile.
7563     if (Index->isVolatile() || Index->isIndexed())
7564       break;
7565
7566     // No truncation.
7567     if (StoreSDNode *St = dyn_cast<StoreSDNode>(Index))
7568       if (St->isTruncatingStore())
7569         break;
7570
7571     // The stored memory type must be the same.
7572     if (Index->getMemoryVT() != MemVT)
7573       break;
7574
7575     // We do not allow unaligned stores because we want to prevent overriding
7576     // stores.
7577     if (Index->getAlignment()*8 != MemVT.getSizeInBits())
7578       break;
7579
7580     // We found a potential memory operand to merge.
7581     StoreNodes.push_back(MemOpLink(Index, Ptr.second, Seq++));
7582
7583     // Move up the chain to the next memory operation.
7584     Index = dyn_cast<StoreSDNode>(Index->getChain().getNode());
7585   }
7586
7587   // Check if there is anything to merge.
7588   if (StoreNodes.size() < 2)
7589     return false;
7590
7591   // Sort the memory operands according to their distance from the base pointer.
7592   std::sort(StoreNodes.begin(), StoreNodes.end(),
7593             ConsecutiveMemoryChainSorter());
7594
7595   // Scan the memory operations on the chain and find the first non-consecutive
7596   // store memory address.
7597   unsigned LastConsecutiveStore = 0;
7598   int64_t StartAddress = StoreNodes[0].OffsetFromBase;
7599   for (unsigned i=1; i<StoreNodes.size(); ++i) {
7600     int64_t CurrAddress = StoreNodes[i].OffsetFromBase;
7601     if (CurrAddress - StartAddress != (ElementSizeBytes * i))
7602       break;
7603
7604     // Mark this node as useful.
7605     LastConsecutiveStore = i;
7606   }
7607
7608   // The node with the lowest store address.
7609   LSBaseSDNode *FirstInChain = StoreNodes[0].MemNode;
7610
7611   // Store the constants into memory as one consecutive store.
7612   if (!IsLoadSrc) {
7613     unsigned LastLegalType = 0;
7614     unsigned LastLegalVectorType = 0;
7615     bool NonZero = false;
7616     for (unsigned i=0; i<LastConsecutiveStore+1; ++i) {
7617       StoreSDNode *St  = cast<StoreSDNode>(StoreNodes[i].MemNode);
7618       SDValue StoredVal = St->getValue();
7619
7620       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(StoredVal)) {
7621         NonZero |= !C->isNullValue();
7622       } else if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(StoredVal)) {
7623         NonZero |= !C->getConstantFPValue()->isNullValue();
7624       } else {
7625         // Non constant.
7626         break;
7627       }
7628
7629       // Find a legal type for the constant store.
7630       unsigned StoreBW = (i+1) * ElementSizeBytes * 8;
7631       EVT StoreTy = EVT::getIntegerVT(*DAG.getContext(), StoreBW);
7632       if (TLI.isTypeLegal(StoreTy))
7633         LastLegalType = i+1;
7634
7635       // Find a legal type for the vector store.
7636       EVT Ty = EVT::getVectorVT(*DAG.getContext(), MemVT, i+1);
7637       if (TLI.isTypeLegal(Ty))
7638         LastLegalVectorType = i + 1;
7639     }
7640
7641     // We only use vectors if the constant is known to be zero.
7642     if (NonZero)
7643       LastLegalVectorType = 0;
7644
7645     // Check if we found a legal integer type to store.
7646     if (LastLegalType == 0 && LastLegalVectorType == 0)
7647       return false;
7648
7649     bool UseVector = LastLegalVectorType > LastLegalType;
7650     unsigned NumElem = UseVector ? LastLegalVectorType : LastLegalType;
7651
7652     // Make sure we have something to merge.
7653     if (NumElem < 2)
7654       return false;
7655
7656     unsigned EarliestNodeUsed = 0;
7657     for (unsigned i=0; i < NumElem; ++i) {
7658       // Find a chain for the new wide-store operand. Notice that some
7659       // of the store nodes that we found may not be selected for inclusion
7660       // in the wide store. The chain we use needs to be the chain of the
7661       // earliest store node which is *used* and replaced by the wide store.
7662       if (StoreNodes[i].SequenceNum > StoreNodes[EarliestNodeUsed].SequenceNum)
7663         EarliestNodeUsed = i;
7664     }
7665
7666     // The earliest Node in the DAG.
7667     LSBaseSDNode *EarliestOp = StoreNodes[EarliestNodeUsed].MemNode;
7668     DebugLoc DL = StoreNodes[0].MemNode->getDebugLoc();
7669
7670     SDValue StoredVal;
7671     if (UseVector) {
7672       // Find a legal type for the vector store.
7673       EVT Ty = EVT::getVectorVT(*DAG.getContext(), MemVT, NumElem);
7674       assert(TLI.isTypeLegal(Ty) && "Illegal vector store");
7675       StoredVal = DAG.getConstant(0, Ty);
7676     } else {
7677       unsigned StoreBW = NumElem * ElementSizeBytes * 8;
7678       APInt StoreInt(StoreBW, 0);
7679
7680       // Construct a single integer constant which is made of the smaller
7681       // constant inputs.
7682       bool IsLE = TLI.isLittleEndian();
7683       for (unsigned i = 0; i < NumElem ; ++i) {
7684         unsigned Idx = IsLE ?(NumElem - 1 - i) : i;
7685         StoreSDNode *St  = cast<StoreSDNode>(StoreNodes[Idx].MemNode);
7686         SDValue Val = St->getValue();
7687         StoreInt<<=ElementSizeBytes*8;
7688         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Val)) {
7689           StoreInt|=C->getAPIntValue().zext(StoreBW);
7690         } else if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Val)) {
7691           StoreInt|= C->getValueAPF().bitcastToAPInt().zext(StoreBW);
7692         } else {
7693           assert(false && "Invalid constant element type");
7694         }
7695       }
7696
7697       // Create the new Load and Store operations.
7698       EVT StoreTy = EVT::getIntegerVT(*DAG.getContext(), StoreBW);
7699       StoredVal = DAG.getConstant(StoreInt, StoreTy);
7700     }
7701
7702     SDValue NewStore = DAG.getStore(EarliestOp->getChain(), DL, StoredVal,
7703                                     FirstInChain->getBasePtr(),
7704                                     FirstInChain->getPointerInfo(),
7705                                     false, false,
7706                                     FirstInChain->getAlignment());
7707
7708     // Replace the first store with the new store
7709     CombineTo(EarliestOp, NewStore);
7710     // Erase all other stores.
7711     for (unsigned i = 0; i < NumElem ; ++i) {
7712       if (StoreNodes[i].MemNode == EarliestOp)
7713         continue;
7714       StoreSDNode *St = cast<StoreSDNode>(StoreNodes[i].MemNode);
7715       DAG.ReplaceAllUsesOfValueWith(SDValue(St, 0), St->getChain());
7716       removeFromWorkList(St);
7717       DAG.DeleteNode(St);
7718     }
7719
7720     return true;
7721   }
7722
7723   // Below we handle the case of multiple consecutive stores that
7724   // come from multiple consecutive loads. We merge them into a single
7725   // wide load and a single wide store.
7726
7727   // Look for load nodes which are used by the stored values.
7728   SmallVector<MemOpLink, 8> LoadNodes;
7729
7730   // Find acceptable loads. Loads need to have the same chain (token factor),
7731   // must not be zext, volatile, indexed, and they must be consecutive.
7732   SDValue LdBasePtr;
7733   for (unsigned i=0; i<LastConsecutiveStore+1; ++i) {
7734     StoreSDNode *St  = cast<StoreSDNode>(StoreNodes[i].MemNode);
7735     LoadSDNode *Ld = dyn_cast<LoadSDNode>(St->getValue());
7736     if (!Ld) break;
7737
7738     // Loads must only have one use.
7739     if (!Ld->hasNUsesOfValue(1, 0))
7740       break;
7741
7742     // Check that the alignment is the same as the stores.
7743     if (Ld->getAlignment() != St->getAlignment())
7744       break;
7745
7746     // The memory operands must not be volatile.
7747     if (Ld->isVolatile() || Ld->isIndexed())
7748       break;
7749
7750     // We do not accept ext loads.
7751     if (Ld->getExtensionType() != ISD::NON_EXTLOAD)
7752       break;
7753
7754     // The stored memory type must be the same.
7755     if (Ld->getMemoryVT() != MemVT)
7756       break;
7757
7758     std::pair<SDValue, int64_t> LdPtr =
7759     GetPointerBaseAndOffset(Ld->getBasePtr());
7760
7761     // If this is not the first ptr that we check.
7762     if (LdBasePtr.getNode()) {
7763       // The base ptr must be the same.
7764       if (LdPtr.first != LdBasePtr)
7765         break;
7766     } else {
7767       // Check that all other base pointers are the same as this one.
7768       LdBasePtr = LdPtr.first;
7769     }
7770
7771     // We found a potential memory operand to merge.
7772     LoadNodes.push_back(MemOpLink(Ld, LdPtr.second, 0));
7773   }
7774
7775   if (LoadNodes.size() < 2)
7776     return false;
7777
7778   // Scan the memory operations on the chain and find the first non-consecutive
7779   // load memory address. These variables hold the index in the store node
7780   // array.
7781   unsigned LastConsecutiveLoad = 0;
7782   // This variable refers to the size and not index in the array.
7783   unsigned LastLegalVectorType = 0;
7784   unsigned LastLegalIntegerType = 0;
7785   StartAddress = LoadNodes[0].OffsetFromBase;
7786   SDValue FirstChain = LoadNodes[0].MemNode->getChain();
7787   for (unsigned i = 1; i < LoadNodes.size(); ++i) {
7788     // All loads much share the same chain.
7789     if (LoadNodes[i].MemNode->getChain() != FirstChain)
7790       break;
7791     
7792     int64_t CurrAddress = LoadNodes[i].OffsetFromBase;
7793     if (CurrAddress - StartAddress != (ElementSizeBytes * i))
7794       break;
7795     LastConsecutiveLoad = i;
7796
7797     // Find a legal type for the vector store.
7798     EVT StoreTy = EVT::getVectorVT(*DAG.getContext(), MemVT, i+1);
7799     if (TLI.isTypeLegal(StoreTy))
7800       LastLegalVectorType = i + 1;
7801
7802     // Find a legal type for the integer store.
7803     unsigned StoreBW = (i+1) * ElementSizeBytes * 8;
7804     StoreTy = EVT::getIntegerVT(*DAG.getContext(), StoreBW);
7805     if (TLI.isTypeLegal(StoreTy))
7806       LastLegalIntegerType = i + 1;
7807   }
7808
7809   // Only use vector types if the vector type is larger than the integer type.
7810   // If they are the same, use integers.
7811   bool UseVectorTy = LastLegalVectorType > LastLegalIntegerType;
7812   unsigned LastLegalType = std::max(LastLegalVectorType, LastLegalIntegerType);
7813
7814   // We add +1 here because the LastXXX variables refer to location while
7815   // the NumElem refers to array/index size.
7816   unsigned NumElem = std::min(LastConsecutiveStore, LastConsecutiveLoad) + 1;
7817   NumElem = std::min(LastLegalType, NumElem);
7818
7819   if (NumElem < 2)
7820     return false;
7821
7822   // The earliest Node in the DAG.
7823   unsigned EarliestNodeUsed = 0;
7824   LSBaseSDNode *EarliestOp = StoreNodes[EarliestNodeUsed].MemNode;
7825   for (unsigned i=1; i<NumElem; ++i) {
7826     // Find a chain for the new wide-store operand. Notice that some
7827     // of the store nodes that we found may not be selected for inclusion
7828     // in the wide store. The chain we use needs to be the chain of the
7829     // earliest store node which is *used* and replaced by the wide store.
7830     if (StoreNodes[i].SequenceNum > StoreNodes[EarliestNodeUsed].SequenceNum)
7831       EarliestNodeUsed = i;
7832   }
7833
7834   // Find if it is better to use vectors or integers to load and store
7835   // to memory.
7836   EVT JointMemOpVT;
7837   if (UseVectorTy) {
7838     JointMemOpVT = EVT::getVectorVT(*DAG.getContext(), MemVT, NumElem);
7839   } else {
7840     unsigned StoreBW = NumElem * ElementSizeBytes * 8;
7841     JointMemOpVT = EVT::getIntegerVT(*DAG.getContext(), StoreBW);
7842   }
7843
7844   DebugLoc LoadDL = LoadNodes[0].MemNode->getDebugLoc();
7845   DebugLoc StoreDL = StoreNodes[0].MemNode->getDebugLoc();
7846
7847   LoadSDNode *FirstLoad = cast<LoadSDNode>(LoadNodes[0].MemNode);
7848   SDValue NewLoad = DAG.getLoad(JointMemOpVT, LoadDL,
7849                                 FirstLoad->getChain(),
7850                                 FirstLoad->getBasePtr(),
7851                                 FirstLoad->getPointerInfo(),
7852                                 false, false, false,
7853                                 FirstLoad->getAlignment());
7854
7855   SDValue NewStore = DAG.getStore(EarliestOp->getChain(), StoreDL, NewLoad,
7856                                   FirstInChain->getBasePtr(),
7857                                   FirstInChain->getPointerInfo(), false, false,
7858                                   FirstInChain->getAlignment());
7859
7860   // Replace one of the loads with the new load.
7861   LoadSDNode *Ld = cast<LoadSDNode>(LoadNodes[0].MemNode);
7862   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1),
7863                                 SDValue(NewLoad.getNode(), 1));
7864
7865   // Remove the rest of the load chains.
7866   for (unsigned i = 1; i < NumElem ; ++i) {
7867     // Replace all chain users of the old load nodes with the chain of the new
7868     // load node.
7869     LoadSDNode *Ld = cast<LoadSDNode>(LoadNodes[i].MemNode);
7870     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Ld->getChain());
7871   }
7872
7873   // Replace the first store with the new store.
7874   CombineTo(EarliestOp, NewStore);
7875   // Erase all other stores.
7876   for (unsigned i = 0; i < NumElem ; ++i) {
7877     // Remove all Store nodes.
7878     if (StoreNodes[i].MemNode == EarliestOp)
7879       continue;
7880     StoreSDNode *St = cast<StoreSDNode>(StoreNodes[i].MemNode);
7881     DAG.ReplaceAllUsesOfValueWith(SDValue(St, 0), St->getChain());
7882     removeFromWorkList(St);
7883     DAG.DeleteNode(St);
7884   }
7885
7886   return true;
7887 }
7888
7889 SDValue DAGCombiner::visitSTORE(SDNode *N) {
7890   StoreSDNode *ST  = cast<StoreSDNode>(N);
7891   SDValue Chain = ST->getChain();
7892   SDValue Value = ST->getValue();
7893   SDValue Ptr   = ST->getBasePtr();
7894
7895   // If this is a store of a bit convert, store the input value if the
7896   // resultant store does not need a higher alignment than the original.
7897   if (Value.getOpcode() == ISD::BITCAST && !ST->isTruncatingStore() &&
7898       ST->isUnindexed()) {
7899     unsigned OrigAlign = ST->getAlignment();
7900     EVT SVT = Value.getOperand(0).getValueType();
7901     unsigned Align = TLI.getDataLayout()->
7902       getABITypeAlignment(SVT.getTypeForEVT(*DAG.getContext()));
7903     if (Align <= OrigAlign &&
7904         ((!LegalOperations && !ST->isVolatile()) ||
7905          TLI.isOperationLegalOrCustom(ISD::STORE, SVT)))
7906       return DAG.getStore(Chain, N->getDebugLoc(), Value.getOperand(0),
7907                           Ptr, ST->getPointerInfo(), ST->isVolatile(),
7908                           ST->isNonTemporal(), OrigAlign);
7909   }
7910
7911   // Turn 'store undef, Ptr' -> nothing.
7912   if (Value.getOpcode() == ISD::UNDEF && ST->isUnindexed())
7913     return Chain;
7914
7915   // Turn 'store float 1.0, Ptr' -> 'store int 0x12345678, Ptr'
7916   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Value)) {
7917     // NOTE: If the original store is volatile, this transform must not increase
7918     // the number of stores.  For example, on x86-32 an f64 can be stored in one
7919     // processor operation but an i64 (which is not legal) requires two.  So the
7920     // transform should not be done in this case.
7921     if (Value.getOpcode() != ISD::TargetConstantFP) {
7922       SDValue Tmp;
7923       switch (CFP->getValueType(0).getSimpleVT().SimpleTy) {
7924       default: llvm_unreachable("Unknown FP type");
7925       case MVT::f16:    // We don't do this for these yet.
7926       case MVT::f80:
7927       case MVT::f128:
7928       case MVT::ppcf128:
7929         break;
7930       case MVT::f32:
7931         if ((isTypeLegal(MVT::i32) && !LegalOperations && !ST->isVolatile()) ||
7932             TLI.isOperationLegalOrCustom(ISD::STORE, MVT::i32)) {
7933           Tmp = DAG.getConstant((uint32_t)CFP->getValueAPF().
7934                               bitcastToAPInt().getZExtValue(), MVT::i32);
7935           return DAG.getStore(Chain, N->getDebugLoc(), Tmp,
7936                               Ptr, ST->getPointerInfo(), ST->isVolatile(),
7937                               ST->isNonTemporal(), ST->getAlignment());
7938         }
7939         break;
7940       case MVT::f64:
7941         if ((TLI.isTypeLegal(MVT::i64) && !LegalOperations &&
7942              !ST->isVolatile()) ||
7943             TLI.isOperationLegalOrCustom(ISD::STORE, MVT::i64)) {
7944           Tmp = DAG.getConstant(CFP->getValueAPF().bitcastToAPInt().
7945                                 getZExtValue(), MVT::i64);
7946           return DAG.getStore(Chain, N->getDebugLoc(), Tmp,
7947                               Ptr, ST->getPointerInfo(), ST->isVolatile(),
7948                               ST->isNonTemporal(), ST->getAlignment());
7949         }
7950
7951         if (!ST->isVolatile() &&
7952             TLI.isOperationLegalOrCustom(ISD::STORE, MVT::i32)) {
7953           // Many FP stores are not made apparent until after legalize, e.g. for
7954           // argument passing.  Since this is so common, custom legalize the
7955           // 64-bit integer store into two 32-bit stores.
7956           uint64_t Val = CFP->getValueAPF().bitcastToAPInt().getZExtValue();
7957           SDValue Lo = DAG.getConstant(Val & 0xFFFFFFFF, MVT::i32);
7958           SDValue Hi = DAG.getConstant(Val >> 32, MVT::i32);
7959           if (TLI.isBigEndian()) std::swap(Lo, Hi);
7960
7961           unsigned Alignment = ST->getAlignment();
7962           bool isVolatile = ST->isVolatile();
7963           bool isNonTemporal = ST->isNonTemporal();
7964
7965           SDValue St0 = DAG.getStore(Chain, ST->getDebugLoc(), Lo,
7966                                      Ptr, ST->getPointerInfo(),
7967                                      isVolatile, isNonTemporal,
7968                                      ST->getAlignment());
7969           Ptr = DAG.getNode(ISD::ADD, N->getDebugLoc(), Ptr.getValueType(), Ptr,
7970                             DAG.getConstant(4, Ptr.getValueType()));
7971           Alignment = MinAlign(Alignment, 4U);
7972           SDValue St1 = DAG.getStore(Chain, ST->getDebugLoc(), Hi,
7973                                      Ptr, ST->getPointerInfo().getWithOffset(4),
7974                                      isVolatile, isNonTemporal,
7975                                      Alignment);
7976           return DAG.getNode(ISD::TokenFactor, N->getDebugLoc(), MVT::Other,
7977                              St0, St1);
7978         }
7979
7980         break;
7981       }
7982     }
7983   }
7984
7985   // Try to infer better alignment information than the store already has.
7986   if (OptLevel != CodeGenOpt::None && ST->isUnindexed()) {
7987     if (unsigned Align = DAG.InferPtrAlignment(Ptr)) {
7988       if (Align > ST->getAlignment())
7989         return DAG.getTruncStore(Chain, N->getDebugLoc(), Value,
7990                                  Ptr, ST->getPointerInfo(), ST->getMemoryVT(),
7991                                  ST->isVolatile(), ST->isNonTemporal(), Align);
7992     }
7993   }
7994
7995   // Try transforming a pair floating point load / store ops to integer
7996   // load / store ops.
7997   SDValue NewST = TransformFPLoadStorePair(N);
7998   if (NewST.getNode())
7999     return NewST;
8000
8001   if (CombinerAA) {
8002     // Walk up chain skipping non-aliasing memory nodes.
8003     SDValue BetterChain = FindBetterChain(N, Chain);
8004
8005     // If there is a better chain.
8006     if (Chain != BetterChain) {
8007       SDValue ReplStore;
8008
8009       // Replace the chain to avoid dependency.
8010       if (ST->isTruncatingStore()) {
8011         ReplStore = DAG.getTruncStore(BetterChain, N->getDebugLoc(), Value, Ptr,
8012                                       ST->getPointerInfo(),
8013                                       ST->getMemoryVT(), ST->isVolatile(),
8014                                       ST->isNonTemporal(), ST->getAlignment());
8015       } else {
8016         ReplStore = DAG.getStore(BetterChain, N->getDebugLoc(), Value, Ptr,
8017                                  ST->getPointerInfo(),
8018                                  ST->isVolatile(), ST->isNonTemporal(),
8019                                  ST->getAlignment());
8020       }
8021
8022       // Create token to keep both nodes around.
8023       SDValue Token = DAG.getNode(ISD::TokenFactor, N->getDebugLoc(),
8024                                   MVT::Other, Chain, ReplStore);
8025
8026       // Make sure the new and old chains are cleaned up.
8027       AddToWorkList(Token.getNode());
8028
8029       // Don't add users to work list.
8030       return CombineTo(N, Token, false);
8031     }
8032   }
8033
8034   // Try transforming N to an indexed store.
8035   if (CombineToPreIndexedLoadStore(N) || CombineToPostIndexedLoadStore(N))
8036     return SDValue(N, 0);
8037
8038   // FIXME: is there such a thing as a truncating indexed store?
8039   if (ST->isTruncatingStore() && ST->isUnindexed() &&
8040       Value.getValueType().isInteger()) {
8041     // See if we can simplify the input to this truncstore with knowledge that
8042     // only the low bits are being used.  For example:
8043     // "truncstore (or (shl x, 8), y), i8"  -> "truncstore y, i8"
8044     SDValue Shorter =
8045       GetDemandedBits(Value,
8046                       APInt::getLowBitsSet(
8047                         Value.getValueType().getScalarType().getSizeInBits(),
8048                         ST->getMemoryVT().getScalarType().getSizeInBits()));
8049     AddToWorkList(Value.getNode());
8050     if (Shorter.getNode())
8051       return DAG.getTruncStore(Chain, N->getDebugLoc(), Shorter,
8052                                Ptr, ST->getPointerInfo(), ST->getMemoryVT(),
8053                                ST->isVolatile(), ST->isNonTemporal(),
8054                                ST->getAlignment());
8055
8056     // Otherwise, see if we can simplify the operation with
8057     // SimplifyDemandedBits, which only works if the value has a single use.
8058     if (SimplifyDemandedBits(Value,
8059                         APInt::getLowBitsSet(
8060                           Value.getValueType().getScalarType().getSizeInBits(),
8061                           ST->getMemoryVT().getScalarType().getSizeInBits())))
8062       return SDValue(N, 0);
8063   }
8064
8065   // If this is a load followed by a store to the same location, then the store
8066   // is dead/noop.
8067   if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Value)) {
8068     if (Ld->getBasePtr() == Ptr && ST->getMemoryVT() == Ld->getMemoryVT() &&
8069         ST->isUnindexed() && !ST->isVolatile() &&
8070         // There can't be any side effects between the load and store, such as
8071         // a call or store.
8072         Chain.reachesChainWithoutSideEffects(SDValue(Ld, 1))) {
8073       // The store is dead, remove it.
8074       return Chain;
8075     }
8076   }
8077
8078   // If this is an FP_ROUND or TRUNC followed by a store, fold this into a
8079   // truncating store.  We can do this even if this is already a truncstore.
8080   if ((Value.getOpcode() == ISD::FP_ROUND || Value.getOpcode() == ISD::TRUNCATE)
8081       && Value.getNode()->hasOneUse() && ST->isUnindexed() &&
8082       TLI.isTruncStoreLegal(Value.getOperand(0).getValueType(),
8083                             ST->getMemoryVT())) {
8084     return DAG.getTruncStore(Chain, N->getDebugLoc(), Value.getOperand(0),
8085                              Ptr, ST->getPointerInfo(), ST->getMemoryVT(),
8086                              ST->isVolatile(), ST->isNonTemporal(),
8087                              ST->getAlignment());
8088   }
8089
8090   // Only perform this optimization before the types are legal, because we
8091   // don't want to perform this optimization on every DAGCombine invocation.
8092   if (!LegalTypes && MergeConsecutiveStores(ST))
8093     return SDValue(N, 0);
8094
8095   return ReduceLoadOpStoreWidth(N);
8096 }
8097
8098 SDValue DAGCombiner::visitINSERT_VECTOR_ELT(SDNode *N) {
8099   SDValue InVec = N->getOperand(0);
8100   SDValue InVal = N->getOperand(1);
8101   SDValue EltNo = N->getOperand(2);
8102   DebugLoc dl = N->getDebugLoc();
8103
8104   // If the inserted element is an UNDEF, just use the input vector.
8105   if (InVal.getOpcode() == ISD::UNDEF)
8106     return InVec;
8107
8108   EVT VT = InVec.getValueType();
8109
8110   // If we can't generate a legal BUILD_VECTOR, exit
8111   if (LegalOperations && !TLI.isOperationLegal(ISD::BUILD_VECTOR, VT))
8112     return SDValue();
8113
8114   // Check that we know which element is being inserted
8115   if (!isa<ConstantSDNode>(EltNo))
8116     return SDValue();
8117   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
8118
8119   // Check that the operand is a BUILD_VECTOR (or UNDEF, which can essentially
8120   // be converted to a BUILD_VECTOR).  Fill in the Ops vector with the
8121   // vector elements.
8122   SmallVector<SDValue, 8> Ops;
8123   if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
8124     Ops.append(InVec.getNode()->op_begin(),
8125                InVec.getNode()->op_end());
8126   } else if (InVec.getOpcode() == ISD::UNDEF) {
8127     unsigned NElts = VT.getVectorNumElements();
8128     Ops.append(NElts, DAG.getUNDEF(InVal.getValueType()));
8129   } else {
8130     return SDValue();
8131   }
8132
8133   // Insert the element
8134   if (Elt < Ops.size()) {
8135     // All the operands of BUILD_VECTOR must have the same type;
8136     // we enforce that here.
8137     EVT OpVT = Ops[0].getValueType();
8138     if (InVal.getValueType() != OpVT)
8139       InVal = OpVT.bitsGT(InVal.getValueType()) ?
8140                 DAG.getNode(ISD::ANY_EXTEND, dl, OpVT, InVal) :
8141                 DAG.getNode(ISD::TRUNCATE, dl, OpVT, InVal);
8142     Ops[Elt] = InVal;
8143   }
8144
8145   // Return the new vector
8146   return DAG.getNode(ISD::BUILD_VECTOR, dl,
8147                      VT, &Ops[0], Ops.size());
8148 }
8149
8150 SDValue DAGCombiner::visitEXTRACT_VECTOR_ELT(SDNode *N) {
8151   // (vextract (scalar_to_vector val, 0) -> val
8152   SDValue InVec = N->getOperand(0);
8153   EVT VT = InVec.getValueType();
8154   EVT NVT = N->getValueType(0);
8155
8156   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
8157     // Check if the result type doesn't match the inserted element type. A
8158     // SCALAR_TO_VECTOR may truncate the inserted element and the
8159     // EXTRACT_VECTOR_ELT may widen the extracted vector.
8160     SDValue InOp = InVec.getOperand(0);
8161     if (InOp.getValueType() != NVT) {
8162       assert(InOp.getValueType().isInteger() && NVT.isInteger());
8163       return DAG.getSExtOrTrunc(InOp, InVec.getDebugLoc(), NVT);
8164     }
8165     return InOp;
8166   }
8167
8168   SDValue EltNo = N->getOperand(1);
8169   bool ConstEltNo = isa<ConstantSDNode>(EltNo);
8170
8171   // Transform: (EXTRACT_VECTOR_ELT( VECTOR_SHUFFLE )) -> EXTRACT_VECTOR_ELT.
8172   // We only perform this optimization before the op legalization phase because
8173   // we may introduce new vector instructions which are not backed by TD
8174   // patterns. For example on AVX, extracting elements from a wide vector
8175   // without using extract_subvector.
8176   if (InVec.getOpcode() == ISD::VECTOR_SHUFFLE
8177       && ConstEltNo && !LegalOperations) {
8178     int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
8179     int NumElem = VT.getVectorNumElements();
8180     ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(InVec);
8181     // Find the new index to extract from.
8182     int OrigElt = SVOp->getMaskElt(Elt);
8183
8184     // Extracting an undef index is undef.
8185     if (OrigElt == -1)
8186       return DAG.getUNDEF(NVT);
8187
8188     // Select the right vector half to extract from.
8189     if (OrigElt < NumElem) {
8190       InVec = InVec->getOperand(0);
8191     } else {
8192       InVec = InVec->getOperand(1);
8193       OrigElt -= NumElem;
8194     }
8195
8196     EVT IndexTy = N->getOperand(1).getValueType();
8197     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, N->getDebugLoc(), NVT,
8198                        InVec, DAG.getConstant(OrigElt, IndexTy));
8199   }
8200
8201   // Perform only after legalization to ensure build_vector / vector_shuffle
8202   // optimizations have already been done.
8203   if (!LegalOperations) return SDValue();
8204
8205   // (vextract (v4f32 load $addr), c) -> (f32 load $addr+c*size)
8206   // (vextract (v4f32 s2v (f32 load $addr)), c) -> (f32 load $addr+c*size)
8207   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), 0) -> (f32 load $addr)
8208
8209   if (ConstEltNo) {
8210     int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
8211     bool NewLoad = false;
8212     bool BCNumEltsChanged = false;
8213     EVT ExtVT = VT.getVectorElementType();
8214     EVT LVT = ExtVT;
8215
8216     // If the result of load has to be truncated, then it's not necessarily
8217     // profitable.
8218     if (NVT.bitsLT(LVT) && !TLI.isTruncateFree(LVT, NVT))
8219       return SDValue();
8220
8221     if (InVec.getOpcode() == ISD::BITCAST) {
8222       // Don't duplicate a load with other uses.
8223       if (!InVec.hasOneUse())
8224         return SDValue();
8225
8226       EVT BCVT = InVec.getOperand(0).getValueType();
8227       if (!BCVT.isVector() || ExtVT.bitsGT(BCVT.getVectorElementType()))
8228         return SDValue();
8229       if (VT.getVectorNumElements() != BCVT.getVectorNumElements())
8230         BCNumEltsChanged = true;
8231       InVec = InVec.getOperand(0);
8232       ExtVT = BCVT.getVectorElementType();
8233       NewLoad = true;
8234     }
8235
8236     LoadSDNode *LN0 = NULL;
8237     const ShuffleVectorSDNode *SVN = NULL;
8238     if (ISD::isNormalLoad(InVec.getNode())) {
8239       LN0 = cast<LoadSDNode>(InVec);
8240     } else if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR &&
8241                InVec.getOperand(0).getValueType() == ExtVT &&
8242                ISD::isNormalLoad(InVec.getOperand(0).getNode())) {
8243       // Don't duplicate a load with other uses.
8244       if (!InVec.hasOneUse())
8245         return SDValue();
8246
8247       LN0 = cast<LoadSDNode>(InVec.getOperand(0));
8248     } else if ((SVN = dyn_cast<ShuffleVectorSDNode>(InVec))) {
8249       // (vextract (vector_shuffle (load $addr), v2, <1, u, u, u>), 1)
8250       // =>
8251       // (load $addr+1*size)
8252
8253       // Don't duplicate a load with other uses.
8254       if (!InVec.hasOneUse())
8255         return SDValue();
8256
8257       // If the bit convert changed the number of elements, it is unsafe
8258       // to examine the mask.
8259       if (BCNumEltsChanged)
8260         return SDValue();
8261
8262       // Select the input vector, guarding against out of range extract vector.
8263       unsigned NumElems = VT.getVectorNumElements();
8264       int Idx = (Elt > (int)NumElems) ? -1 : SVN->getMaskElt(Elt);
8265       InVec = (Idx < (int)NumElems) ? InVec.getOperand(0) : InVec.getOperand(1);
8266
8267       if (InVec.getOpcode() == ISD::BITCAST) {
8268         // Don't duplicate a load with other uses.
8269         if (!InVec.hasOneUse())
8270           return SDValue();
8271
8272         InVec = InVec.getOperand(0);
8273       }
8274       if (ISD::isNormalLoad(InVec.getNode())) {
8275         LN0 = cast<LoadSDNode>(InVec);
8276         Elt = (Idx < (int)NumElems) ? Idx : Idx - (int)NumElems;
8277       }
8278     }
8279
8280     // Make sure we found a non-volatile load and the extractelement is
8281     // the only use.
8282     if (!LN0 || !LN0->hasNUsesOfValue(1,0) || LN0->isVolatile())
8283       return SDValue();
8284
8285     // If Idx was -1 above, Elt is going to be -1, so just return undef.
8286     if (Elt == -1)
8287       return DAG.getUNDEF(LVT);
8288
8289     unsigned Align = LN0->getAlignment();
8290     if (NewLoad) {
8291       // Check the resultant load doesn't need a higher alignment than the
8292       // original load.
8293       unsigned NewAlign =
8294         TLI.getDataLayout()
8295             ->getABITypeAlignment(LVT.getTypeForEVT(*DAG.getContext()));
8296
8297       if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, LVT))
8298         return SDValue();
8299
8300       Align = NewAlign;
8301     }
8302
8303     SDValue NewPtr = LN0->getBasePtr();
8304     unsigned PtrOff = 0;
8305
8306     if (Elt) {
8307       PtrOff = LVT.getSizeInBits() * Elt / 8;
8308       EVT PtrType = NewPtr.getValueType();
8309       if (TLI.isBigEndian())
8310         PtrOff = VT.getSizeInBits() / 8 - PtrOff;
8311       NewPtr = DAG.getNode(ISD::ADD, N->getDebugLoc(), PtrType, NewPtr,
8312                            DAG.getConstant(PtrOff, PtrType));
8313     }
8314
8315     // The replacement we need to do here is a little tricky: we need to
8316     // replace an extractelement of a load with a load.
8317     // Use ReplaceAllUsesOfValuesWith to do the replacement.
8318     // Note that this replacement assumes that the extractvalue is the only
8319     // use of the load; that's okay because we don't want to perform this
8320     // transformation in other cases anyway.
8321     SDValue Load;
8322     SDValue Chain;
8323     if (NVT.bitsGT(LVT)) {
8324       // If the result type of vextract is wider than the load, then issue an
8325       // extending load instead.
8326       ISD::LoadExtType ExtType = TLI.isLoadExtLegal(ISD::ZEXTLOAD, LVT)
8327         ? ISD::ZEXTLOAD : ISD::EXTLOAD;
8328       Load = DAG.getExtLoad(ExtType, N->getDebugLoc(), NVT, LN0->getChain(),
8329                             NewPtr, LN0->getPointerInfo().getWithOffset(PtrOff),
8330                             LVT, LN0->isVolatile(), LN0->isNonTemporal(),Align);
8331       Chain = Load.getValue(1);
8332     } else {
8333       Load = DAG.getLoad(LVT, N->getDebugLoc(), LN0->getChain(), NewPtr,
8334                          LN0->getPointerInfo().getWithOffset(PtrOff),
8335                          LN0->isVolatile(), LN0->isNonTemporal(), 
8336                          LN0->isInvariant(), Align);
8337       Chain = Load.getValue(1);
8338       if (NVT.bitsLT(LVT))
8339         Load = DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), NVT, Load);
8340       else
8341         Load = DAG.getNode(ISD::BITCAST, N->getDebugLoc(), NVT, Load);
8342     }
8343     WorkListRemover DeadNodes(*this);
8344     SDValue From[] = { SDValue(N, 0), SDValue(LN0,1) };
8345     SDValue To[] = { Load, Chain };
8346     DAG.ReplaceAllUsesOfValuesWith(From, To, 2);
8347     // Since we're explcitly calling ReplaceAllUses, add the new node to the
8348     // worklist explicitly as well.
8349     AddToWorkList(Load.getNode());
8350     AddUsersToWorkList(Load.getNode()); // Add users too
8351     // Make sure to revisit this node to clean it up; it will usually be dead.
8352     AddToWorkList(N);
8353     return SDValue(N, 0);
8354   }
8355
8356   return SDValue();
8357 }
8358
8359 SDValue DAGCombiner::visitBUILD_VECTOR(SDNode *N) {
8360   unsigned NumInScalars = N->getNumOperands();
8361   DebugLoc dl = N->getDebugLoc();
8362   EVT VT = N->getValueType(0);
8363
8364   // A vector built entirely of undefs is undef.
8365   if (ISD::allOperandsUndef(N))
8366     return DAG.getUNDEF(VT);
8367
8368   // Check to see if this is a BUILD_VECTOR of a bunch of values
8369   // which come from any_extend or zero_extend nodes. If so, we can create
8370   // a new BUILD_VECTOR using bit-casts which may enable other BUILD_VECTOR
8371   // optimizations. We do not handle sign-extend because we can't fill the sign
8372   // using shuffles.
8373   EVT SourceType = MVT::Other;
8374   bool AllAnyExt = true;
8375
8376   for (unsigned i = 0; i != NumInScalars; ++i) {
8377     SDValue In = N->getOperand(i);
8378     // Ignore undef inputs.
8379     if (In.getOpcode() == ISD::UNDEF) continue;
8380
8381     bool AnyExt  = In.getOpcode() == ISD::ANY_EXTEND;
8382     bool ZeroExt = In.getOpcode() == ISD::ZERO_EXTEND;
8383
8384     // Abort if the element is not an extension.
8385     if (!ZeroExt && !AnyExt) {
8386       SourceType = MVT::Other;
8387       break;
8388     }
8389
8390     // The input is a ZeroExt or AnyExt. Check the original type.
8391     EVT InTy = In.getOperand(0).getValueType();
8392
8393     // Check that all of the widened source types are the same.
8394     if (SourceType == MVT::Other)
8395       // First time.
8396       SourceType = InTy;
8397     else if (InTy != SourceType) {
8398       // Multiple income types. Abort.
8399       SourceType = MVT::Other;
8400       break;
8401     }
8402
8403     // Check if all of the extends are ANY_EXTENDs.
8404     AllAnyExt &= AnyExt;
8405   }
8406
8407   // In order to have valid types, all of the inputs must be extended from the
8408   // same source type and all of the inputs must be any or zero extend.
8409   // Scalar sizes must be a power of two.
8410   EVT OutScalarTy = N->getValueType(0).getScalarType();
8411   bool ValidTypes = SourceType != MVT::Other &&
8412                  isPowerOf2_32(OutScalarTy.getSizeInBits()) &&
8413                  isPowerOf2_32(SourceType.getSizeInBits());
8414
8415   // We perform this optimization post type-legalization because
8416   // the type-legalizer often scalarizes integer-promoted vectors.
8417   // Performing this optimization before may create bit-casts which
8418   // will be type-legalized to complex code sequences.
8419   // We perform this optimization only before the operation legalizer because we
8420   // may introduce illegal operations.
8421   // Create a new simpler BUILD_VECTOR sequence which other optimizations can
8422   // turn into a single shuffle instruction.
8423   if ((Level == AfterLegalizeVectorOps || Level == AfterLegalizeTypes) &&
8424       ValidTypes) {
8425     bool isLE = TLI.isLittleEndian();
8426     unsigned ElemRatio = OutScalarTy.getSizeInBits()/SourceType.getSizeInBits();
8427     assert(ElemRatio > 1 && "Invalid element size ratio");
8428     SDValue Filler = AllAnyExt ? DAG.getUNDEF(SourceType):
8429                                  DAG.getConstant(0, SourceType);
8430
8431     unsigned NewBVElems = ElemRatio * N->getValueType(0).getVectorNumElements();
8432     SmallVector<SDValue, 8> Ops(NewBVElems, Filler);
8433
8434     // Populate the new build_vector
8435     for (unsigned i=0; i < N->getNumOperands(); ++i) {
8436       SDValue Cast = N->getOperand(i);
8437       assert((Cast.getOpcode() == ISD::ANY_EXTEND ||
8438               Cast.getOpcode() == ISD::ZERO_EXTEND ||
8439               Cast.getOpcode() == ISD::UNDEF) && "Invalid cast opcode");
8440       SDValue In;
8441       if (Cast.getOpcode() == ISD::UNDEF)
8442         In = DAG.getUNDEF(SourceType);
8443       else
8444         In = Cast->getOperand(0);
8445       unsigned Index = isLE ? (i * ElemRatio) :
8446                               (i * ElemRatio + (ElemRatio - 1));
8447
8448       assert(Index < Ops.size() && "Invalid index");
8449       Ops[Index] = In;
8450     }
8451
8452     // The type of the new BUILD_VECTOR node.
8453     EVT VecVT = EVT::getVectorVT(*DAG.getContext(), SourceType, NewBVElems);
8454     assert(VecVT.getSizeInBits() == N->getValueType(0).getSizeInBits() &&
8455            "Invalid vector size");
8456     // Check if the new vector type is legal.
8457     if (!isTypeLegal(VecVT)) return SDValue();
8458
8459     // Make the new BUILD_VECTOR.
8460     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, N->getDebugLoc(),
8461                                  VecVT, &Ops[0], Ops.size());
8462
8463     // The new BUILD_VECTOR node has the potential to be further optimized.
8464     AddToWorkList(BV.getNode());
8465     // Bitcast to the desired type.
8466     return DAG.getNode(ISD::BITCAST, dl, N->getValueType(0), BV);
8467   }
8468
8469   // Check to see if this is a BUILD_VECTOR of a bunch of EXTRACT_VECTOR_ELT
8470   // operations.  If so, and if the EXTRACT_VECTOR_ELT vector inputs come from
8471   // at most two distinct vectors, turn this into a shuffle node.
8472
8473   // May only combine to shuffle after legalize if shuffle is legal.
8474   if (LegalOperations &&
8475       !TLI.isOperationLegalOrCustom(ISD::VECTOR_SHUFFLE, VT))
8476     return SDValue();
8477
8478   SDValue VecIn1, VecIn2;
8479   for (unsigned i = 0; i != NumInScalars; ++i) {
8480     // Ignore undef inputs.
8481     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
8482
8483     // If this input is something other than a EXTRACT_VECTOR_ELT with a
8484     // constant index, bail out.
8485     if (N->getOperand(i).getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
8486         !isa<ConstantSDNode>(N->getOperand(i).getOperand(1))) {
8487       VecIn1 = VecIn2 = SDValue(0, 0);
8488       break;
8489     }
8490
8491     // We allow up to two distinct input vectors.
8492     SDValue ExtractedFromVec = N->getOperand(i).getOperand(0);
8493     if (ExtractedFromVec == VecIn1 || ExtractedFromVec == VecIn2)
8494       continue;
8495
8496     if (VecIn1.getNode() == 0) {
8497       VecIn1 = ExtractedFromVec;
8498     } else if (VecIn2.getNode() == 0) {
8499       VecIn2 = ExtractedFromVec;
8500     } else {
8501       // Too many inputs.
8502       VecIn1 = VecIn2 = SDValue(0, 0);
8503       break;
8504     }
8505   }
8506
8507     // If everything is good, we can make a shuffle operation.
8508   if (VecIn1.getNode()) {
8509     SmallVector<int, 8> Mask;
8510     for (unsigned i = 0; i != NumInScalars; ++i) {
8511       if (N->getOperand(i).getOpcode() == ISD::UNDEF) {
8512         Mask.push_back(-1);
8513         continue;
8514       }
8515
8516       // If extracting from the first vector, just use the index directly.
8517       SDValue Extract = N->getOperand(i);
8518       SDValue ExtVal = Extract.getOperand(1);
8519       if (Extract.getOperand(0) == VecIn1) {
8520         unsigned ExtIndex = cast<ConstantSDNode>(ExtVal)->getZExtValue();
8521         if (ExtIndex > VT.getVectorNumElements())
8522           return SDValue();
8523
8524         Mask.push_back(ExtIndex);
8525         continue;
8526       }
8527
8528       // Otherwise, use InIdx + VecSize
8529       unsigned Idx = cast<ConstantSDNode>(ExtVal)->getZExtValue();
8530       Mask.push_back(Idx+NumInScalars);
8531     }
8532
8533     // We can't generate a shuffle node with mismatched input and output types.
8534     // Attempt to transform a single input vector to the correct type.
8535     if ((VT != VecIn1.getValueType())) {
8536       // We don't support shuffeling between TWO values of different types.
8537       if (VecIn2.getNode() != 0)
8538         return SDValue();
8539
8540       // We only support widening of vectors which are half the size of the
8541       // output registers. For example XMM->YMM widening on X86 with AVX.
8542       if (VecIn1.getValueType().getSizeInBits()*2 != VT.getSizeInBits())
8543         return SDValue();
8544
8545       // If the input vector type has a different base type to the output
8546       // vector type, bail out.
8547       if (VecIn1.getValueType().getVectorElementType() !=
8548           VT.getVectorElementType())
8549         return SDValue();
8550
8551       // Widen the input vector by adding undef values.
8552       VecIn1 = DAG.getNode(ISD::CONCAT_VECTORS, N->getDebugLoc(), VT,
8553                            VecIn1, DAG.getUNDEF(VecIn1.getValueType()));
8554     }
8555
8556     // If VecIn2 is unused then change it to undef.
8557     VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
8558
8559     // Check that we were able to transform all incoming values to the same
8560     // type.
8561     if (VecIn2.getValueType() != VecIn1.getValueType() ||
8562         VecIn1.getValueType() != VT)
8563           return SDValue();
8564
8565     // Only type-legal BUILD_VECTOR nodes are converted to shuffle nodes.
8566     if (!isTypeLegal(VT))
8567       return SDValue();
8568
8569     // Return the new VECTOR_SHUFFLE node.
8570     SDValue Ops[2];
8571     Ops[0] = VecIn1;
8572     Ops[1] = VecIn2;
8573     return DAG.getVectorShuffle(VT, N->getDebugLoc(), Ops[0], Ops[1], &Mask[0]);
8574   }
8575
8576   return SDValue();
8577 }
8578
8579 SDValue DAGCombiner::visitCONCAT_VECTORS(SDNode *N) {
8580   // TODO: Check to see if this is a CONCAT_VECTORS of a bunch of
8581   // EXTRACT_SUBVECTOR operations.  If so, and if the EXTRACT_SUBVECTOR vector
8582   // inputs come from at most two distinct vectors, turn this into a shuffle
8583   // node.
8584
8585   // If we only have one input vector, we don't need to do any concatenation.
8586   if (N->getNumOperands() == 1)
8587     return N->getOperand(0);
8588
8589   // Check if all of the operands are undefs.
8590   if (ISD::allOperandsUndef(N))
8591     return DAG.getUNDEF(N->getValueType(0));
8592
8593   return SDValue();
8594 }
8595
8596 SDValue DAGCombiner::visitEXTRACT_SUBVECTOR(SDNode* N) {
8597   EVT NVT = N->getValueType(0);
8598   SDValue V = N->getOperand(0);
8599
8600   if (V->getOpcode() == ISD::INSERT_SUBVECTOR) {
8601     // Handle only simple case where vector being inserted and vector
8602     // being extracted are of same type, and are half size of larger vectors.
8603     EVT BigVT = V->getOperand(0).getValueType();
8604     EVT SmallVT = V->getOperand(1).getValueType();
8605     if (NVT != SmallVT || NVT.getSizeInBits()*2 != BigVT.getSizeInBits())
8606       return SDValue();
8607
8608     // Only handle cases where both indexes are constants with the same type.
8609     ConstantSDNode *ExtIdx = dyn_cast<ConstantSDNode>(N->getOperand(1));
8610     ConstantSDNode *InsIdx = dyn_cast<ConstantSDNode>(V->getOperand(2));
8611
8612     if (InsIdx && ExtIdx &&
8613         InsIdx->getValueType(0).getSizeInBits() <= 64 &&
8614         ExtIdx->getValueType(0).getSizeInBits() <= 64) {
8615       // Combine:
8616       //    (extract_subvec (insert_subvec V1, V2, InsIdx), ExtIdx)
8617       // Into:
8618       //    indices are equal => V1
8619       //    otherwise => (extract_subvec V1, ExtIdx)
8620       if (InsIdx->getZExtValue() == ExtIdx->getZExtValue())
8621         return V->getOperand(1);
8622       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, N->getDebugLoc(), NVT,
8623                          V->getOperand(0), N->getOperand(1));
8624     }
8625   }
8626
8627   if (V->getOpcode() == ISD::CONCAT_VECTORS) {
8628     // Combine:
8629     //    (extract_subvec (concat V1, V2, ...), i)
8630     // Into:
8631     //    Vi if possible
8632     for (unsigned i = 0, e = V->getNumOperands(); i != e; ++i)
8633       if (V->getOperand(i).getValueType() != NVT)
8634         return SDValue();
8635     unsigned Idx = dyn_cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
8636     unsigned NumElems = NVT.getVectorNumElements();
8637     assert((Idx % NumElems) == 0 &&
8638            "IDX in concat is not a multiple of the result vector length.");
8639     return V->getOperand(Idx / NumElems);
8640   }
8641
8642   return SDValue();
8643 }
8644
8645 SDValue DAGCombiner::visitVECTOR_SHUFFLE(SDNode *N) {
8646   EVT VT = N->getValueType(0);
8647   unsigned NumElts = VT.getVectorNumElements();
8648
8649   SDValue N0 = N->getOperand(0);
8650   SDValue N1 = N->getOperand(1);
8651
8652   assert(N0.getValueType() == VT && "Vector shuffle must be normalized in DAG");
8653
8654   // Canonicalize shuffle undef, undef -> undef
8655   if (N0.getOpcode() == ISD::UNDEF && N1.getOpcode() == ISD::UNDEF)
8656     return DAG.getUNDEF(VT);
8657
8658   ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(N);
8659
8660   // Canonicalize shuffle v, v -> v, undef
8661   if (N0 == N1) {
8662     SmallVector<int, 8> NewMask;
8663     for (unsigned i = 0; i != NumElts; ++i) {
8664       int Idx = SVN->getMaskElt(i);
8665       if (Idx >= (int)NumElts) Idx -= NumElts;
8666       NewMask.push_back(Idx);
8667     }
8668     return DAG.getVectorShuffle(VT, N->getDebugLoc(), N0, DAG.getUNDEF(VT),
8669                                 &NewMask[0]);
8670   }
8671
8672   // Canonicalize shuffle undef, v -> v, undef.  Commute the shuffle mask.
8673   if (N0.getOpcode() == ISD::UNDEF) {
8674     SmallVector<int, 8> NewMask;
8675     for (unsigned i = 0; i != NumElts; ++i) {
8676       int Idx = SVN->getMaskElt(i);
8677       if (Idx >= 0) {
8678         if (Idx < (int)NumElts)
8679           Idx += NumElts;
8680         else
8681           Idx -= NumElts;
8682       }
8683       NewMask.push_back(Idx);
8684     }
8685     return DAG.getVectorShuffle(VT, N->getDebugLoc(), N1, DAG.getUNDEF(VT),
8686                                 &NewMask[0]);
8687   }
8688
8689   // Remove references to rhs if it is undef
8690   if (N1.getOpcode() == ISD::UNDEF) {
8691     bool Changed = false;
8692     SmallVector<int, 8> NewMask;
8693     for (unsigned i = 0; i != NumElts; ++i) {
8694       int Idx = SVN->getMaskElt(i);
8695       if (Idx >= (int)NumElts) {
8696         Idx = -1;
8697         Changed = true;
8698       }
8699       NewMask.push_back(Idx);
8700     }
8701     if (Changed)
8702       return DAG.getVectorShuffle(VT, N->getDebugLoc(), N0, N1, &NewMask[0]);
8703   }
8704
8705   // If it is a splat, check if the argument vector is another splat or a
8706   // build_vector with all scalar elements the same.
8707   if (SVN->isSplat() && SVN->getSplatIndex() < (int)NumElts) {
8708     SDNode *V = N0.getNode();
8709
8710     // If this is a bit convert that changes the element type of the vector but
8711     // not the number of vector elements, look through it.  Be careful not to
8712     // look though conversions that change things like v4f32 to v2f64.
8713     if (V->getOpcode() == ISD::BITCAST) {
8714       SDValue ConvInput = V->getOperand(0);
8715       if (ConvInput.getValueType().isVector() &&
8716           ConvInput.getValueType().getVectorNumElements() == NumElts)
8717         V = ConvInput.getNode();
8718     }
8719
8720     if (V->getOpcode() == ISD::BUILD_VECTOR) {
8721       assert(V->getNumOperands() == NumElts &&
8722              "BUILD_VECTOR has wrong number of operands");
8723       SDValue Base;
8724       bool AllSame = true;
8725       for (unsigned i = 0; i != NumElts; ++i) {
8726         if (V->getOperand(i).getOpcode() != ISD::UNDEF) {
8727           Base = V->getOperand(i);
8728           break;
8729         }
8730       }
8731       // Splat of <u, u, u, u>, return <u, u, u, u>
8732       if (!Base.getNode())
8733         return N0;
8734       for (unsigned i = 0; i != NumElts; ++i) {
8735         if (V->getOperand(i) != Base) {
8736           AllSame = false;
8737           break;
8738         }
8739       }
8740       // Splat of <x, x, x, x>, return <x, x, x, x>
8741       if (AllSame)
8742         return N0;
8743     }
8744   }
8745
8746   // If this shuffle node is simply a swizzle of another shuffle node,
8747   // and it reverses the swizzle of the previous shuffle then we can
8748   // optimize shuffle(shuffle(x, undef), undef) -> x.
8749   if (N0.getOpcode() == ISD::VECTOR_SHUFFLE && Level < AfterLegalizeDAG &&
8750       N1.getOpcode() == ISD::UNDEF) {
8751
8752     ShuffleVectorSDNode *OtherSV = cast<ShuffleVectorSDNode>(N0);
8753
8754     // Shuffle nodes can only reverse shuffles with a single non-undef value.
8755     if (N0.getOperand(1).getOpcode() != ISD::UNDEF)
8756       return SDValue();
8757
8758     // The incoming shuffle must be of the same type as the result of the
8759     // current shuffle.
8760     assert(OtherSV->getOperand(0).getValueType() == VT &&
8761            "Shuffle types don't match");
8762
8763     for (unsigned i = 0; i != NumElts; ++i) {
8764       int Idx = SVN->getMaskElt(i);
8765       assert(Idx < (int)NumElts && "Index references undef operand");
8766       // Next, this index comes from the first value, which is the incoming
8767       // shuffle. Adopt the incoming index.
8768       if (Idx >= 0)
8769         Idx = OtherSV->getMaskElt(Idx);
8770
8771       // The combined shuffle must map each index to itself.
8772       if (Idx >= 0 && (unsigned)Idx != i)
8773         return SDValue();
8774     }
8775
8776     return OtherSV->getOperand(0);
8777   }
8778
8779   return SDValue();
8780 }
8781
8782 SDValue DAGCombiner::visitMEMBARRIER(SDNode* N) {
8783   if (!TLI.getShouldFoldAtomicFences())
8784     return SDValue();
8785
8786   SDValue atomic = N->getOperand(0);
8787   switch (atomic.getOpcode()) {
8788     case ISD::ATOMIC_CMP_SWAP:
8789     case ISD::ATOMIC_SWAP:
8790     case ISD::ATOMIC_LOAD_ADD:
8791     case ISD::ATOMIC_LOAD_SUB:
8792     case ISD::ATOMIC_LOAD_AND:
8793     case ISD::ATOMIC_LOAD_OR:
8794     case ISD::ATOMIC_LOAD_XOR:
8795     case ISD::ATOMIC_LOAD_NAND:
8796     case ISD::ATOMIC_LOAD_MIN:
8797     case ISD::ATOMIC_LOAD_MAX:
8798     case ISD::ATOMIC_LOAD_UMIN:
8799     case ISD::ATOMIC_LOAD_UMAX:
8800       break;
8801     default:
8802       return SDValue();
8803   }
8804
8805   SDValue fence = atomic.getOperand(0);
8806   if (fence.getOpcode() != ISD::MEMBARRIER)
8807     return SDValue();
8808
8809   switch (atomic.getOpcode()) {
8810     case ISD::ATOMIC_CMP_SWAP:
8811       return SDValue(DAG.UpdateNodeOperands(atomic.getNode(),
8812                                     fence.getOperand(0),
8813                                     atomic.getOperand(1), atomic.getOperand(2),
8814                                     atomic.getOperand(3)), atomic.getResNo());
8815     case ISD::ATOMIC_SWAP:
8816     case ISD::ATOMIC_LOAD_ADD:
8817     case ISD::ATOMIC_LOAD_SUB:
8818     case ISD::ATOMIC_LOAD_AND:
8819     case ISD::ATOMIC_LOAD_OR:
8820     case ISD::ATOMIC_LOAD_XOR:
8821     case ISD::ATOMIC_LOAD_NAND:
8822     case ISD::ATOMIC_LOAD_MIN:
8823     case ISD::ATOMIC_LOAD_MAX:
8824     case ISD::ATOMIC_LOAD_UMIN:
8825     case ISD::ATOMIC_LOAD_UMAX:
8826       return SDValue(DAG.UpdateNodeOperands(atomic.getNode(),
8827                                     fence.getOperand(0),
8828                                     atomic.getOperand(1), atomic.getOperand(2)),
8829                      atomic.getResNo());
8830     default:
8831       return SDValue();
8832   }
8833 }
8834
8835 /// XformToShuffleWithZero - Returns a vector_shuffle if it able to transform
8836 /// an AND to a vector_shuffle with the destination vector and a zero vector.
8837 /// e.g. AND V, <0xffffffff, 0, 0xffffffff, 0>. ==>
8838 ///      vector_shuffle V, Zero, <0, 4, 2, 4>
8839 SDValue DAGCombiner::XformToShuffleWithZero(SDNode *N) {
8840   EVT VT = N->getValueType(0);
8841   DebugLoc dl = N->getDebugLoc();
8842   SDValue LHS = N->getOperand(0);
8843   SDValue RHS = N->getOperand(1);
8844   if (N->getOpcode() == ISD::AND) {
8845     if (RHS.getOpcode() == ISD::BITCAST)
8846       RHS = RHS.getOperand(0);
8847     if (RHS.getOpcode() == ISD::BUILD_VECTOR) {
8848       SmallVector<int, 8> Indices;
8849       unsigned NumElts = RHS.getNumOperands();
8850       for (unsigned i = 0; i != NumElts; ++i) {
8851         SDValue Elt = RHS.getOperand(i);
8852         if (!isa<ConstantSDNode>(Elt))
8853           return SDValue();
8854
8855         if (cast<ConstantSDNode>(Elt)->isAllOnesValue())
8856           Indices.push_back(i);
8857         else if (cast<ConstantSDNode>(Elt)->isNullValue())
8858           Indices.push_back(NumElts);
8859         else
8860           return SDValue();
8861       }
8862
8863       // Let's see if the target supports this vector_shuffle.
8864       EVT RVT = RHS.getValueType();
8865       if (!TLI.isVectorClearMaskLegal(Indices, RVT))
8866         return SDValue();
8867
8868       // Return the new VECTOR_SHUFFLE node.
8869       EVT EltVT = RVT.getVectorElementType();
8870       SmallVector<SDValue,8> ZeroOps(RVT.getVectorNumElements(),
8871                                      DAG.getConstant(0, EltVT));
8872       SDValue Zero = DAG.getNode(ISD::BUILD_VECTOR, N->getDebugLoc(),
8873                                  RVT, &ZeroOps[0], ZeroOps.size());
8874       LHS = DAG.getNode(ISD::BITCAST, dl, RVT, LHS);
8875       SDValue Shuf = DAG.getVectorShuffle(RVT, dl, LHS, Zero, &Indices[0]);
8876       return DAG.getNode(ISD::BITCAST, dl, VT, Shuf);
8877     }
8878   }
8879
8880   return SDValue();
8881 }
8882
8883 /// SimplifyVBinOp - Visit a binary vector operation, like ADD.
8884 SDValue DAGCombiner::SimplifyVBinOp(SDNode *N) {
8885   // After legalize, the target may be depending on adds and other
8886   // binary ops to provide legal ways to construct constants or other
8887   // things. Simplifying them may result in a loss of legality.
8888   if (LegalOperations) return SDValue();
8889
8890   assert(N->getValueType(0).isVector() &&
8891          "SimplifyVBinOp only works on vectors!");
8892
8893   SDValue LHS = N->getOperand(0);
8894   SDValue RHS = N->getOperand(1);
8895   SDValue Shuffle = XformToShuffleWithZero(N);
8896   if (Shuffle.getNode()) return Shuffle;
8897
8898   // If the LHS and RHS are BUILD_VECTOR nodes, see if we can constant fold
8899   // this operation.
8900   if (LHS.getOpcode() == ISD::BUILD_VECTOR &&
8901       RHS.getOpcode() == ISD::BUILD_VECTOR) {
8902     SmallVector<SDValue, 8> Ops;
8903     for (unsigned i = 0, e = LHS.getNumOperands(); i != e; ++i) {
8904       SDValue LHSOp = LHS.getOperand(i);
8905       SDValue RHSOp = RHS.getOperand(i);
8906       // If these two elements can't be folded, bail out.
8907       if ((LHSOp.getOpcode() != ISD::UNDEF &&
8908            LHSOp.getOpcode() != ISD::Constant &&
8909            LHSOp.getOpcode() != ISD::ConstantFP) ||
8910           (RHSOp.getOpcode() != ISD::UNDEF &&
8911            RHSOp.getOpcode() != ISD::Constant &&
8912            RHSOp.getOpcode() != ISD::ConstantFP))
8913         break;
8914
8915       // Can't fold divide by zero.
8916       if (N->getOpcode() == ISD::SDIV || N->getOpcode() == ISD::UDIV ||
8917           N->getOpcode() == ISD::FDIV) {
8918         if ((RHSOp.getOpcode() == ISD::Constant &&
8919              cast<ConstantSDNode>(RHSOp.getNode())->isNullValue()) ||
8920             (RHSOp.getOpcode() == ISD::ConstantFP &&
8921              cast<ConstantFPSDNode>(RHSOp.getNode())->getValueAPF().isZero()))
8922           break;
8923       }
8924
8925       EVT VT = LHSOp.getValueType();
8926       EVT RVT = RHSOp.getValueType();
8927       if (RVT != VT) {
8928         // Integer BUILD_VECTOR operands may have types larger than the element
8929         // size (e.g., when the element type is not legal).  Prior to type
8930         // legalization, the types may not match between the two BUILD_VECTORS.
8931         // Truncate one of the operands to make them match.
8932         if (RVT.getSizeInBits() > VT.getSizeInBits()) {
8933           RHSOp = DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), VT, RHSOp);
8934         } else {
8935           LHSOp = DAG.getNode(ISD::TRUNCATE, N->getDebugLoc(), RVT, LHSOp);
8936           VT = RVT;
8937         }
8938       }
8939       SDValue FoldOp = DAG.getNode(N->getOpcode(), LHS.getDebugLoc(), VT,
8940                                    LHSOp, RHSOp);
8941       if (FoldOp.getOpcode() != ISD::UNDEF &&
8942           FoldOp.getOpcode() != ISD::Constant &&
8943           FoldOp.getOpcode() != ISD::ConstantFP)
8944         break;
8945       Ops.push_back(FoldOp);
8946       AddToWorkList(FoldOp.getNode());
8947     }
8948
8949     if (Ops.size() == LHS.getNumOperands())
8950       return DAG.getNode(ISD::BUILD_VECTOR, N->getDebugLoc(),
8951                          LHS.getValueType(), &Ops[0], Ops.size());
8952   }
8953
8954   return SDValue();
8955 }
8956
8957 /// SimplifyVUnaryOp - Visit a binary vector operation, like FABS/FNEG.
8958 SDValue DAGCombiner::SimplifyVUnaryOp(SDNode *N) {
8959   // After legalize, the target may be depending on adds and other
8960   // binary ops to provide legal ways to construct constants or other
8961   // things. Simplifying them may result in a loss of legality.
8962   if (LegalOperations) return SDValue();
8963
8964   assert(N->getValueType(0).isVector() &&
8965          "SimplifyVUnaryOp only works on vectors!");
8966
8967   SDValue N0 = N->getOperand(0);
8968
8969   if (N0.getOpcode() != ISD::BUILD_VECTOR)
8970     return SDValue();
8971
8972   // Operand is a BUILD_VECTOR node, see if we can constant fold it.
8973   SmallVector<SDValue, 8> Ops;
8974   for (unsigned i = 0, e = N0.getNumOperands(); i != e; ++i) {
8975     SDValue Op = N0.getOperand(i);
8976     if (Op.getOpcode() != ISD::UNDEF &&
8977         Op.getOpcode() != ISD::ConstantFP)
8978       break;
8979     EVT EltVT = Op.getValueType();
8980     SDValue FoldOp = DAG.getNode(N->getOpcode(), N0.getDebugLoc(), EltVT, Op);
8981     if (FoldOp.getOpcode() != ISD::UNDEF &&
8982         FoldOp.getOpcode() != ISD::ConstantFP)
8983       break;
8984     Ops.push_back(FoldOp);
8985     AddToWorkList(FoldOp.getNode());
8986   }
8987
8988   if (Ops.size() != N0.getNumOperands())
8989     return SDValue();
8990
8991   return DAG.getNode(ISD::BUILD_VECTOR, N->getDebugLoc(),
8992                      N0.getValueType(), &Ops[0], Ops.size());
8993 }
8994
8995 SDValue DAGCombiner::SimplifySelect(DebugLoc DL, SDValue N0,
8996                                     SDValue N1, SDValue N2){
8997   assert(N0.getOpcode() ==ISD::SETCC && "First argument must be a SetCC node!");
8998
8999   SDValue SCC = SimplifySelectCC(DL, N0.getOperand(0), N0.getOperand(1), N1, N2,
9000                                  cast<CondCodeSDNode>(N0.getOperand(2))->get());
9001
9002   // If we got a simplified select_cc node back from SimplifySelectCC, then
9003   // break it down into a new SETCC node, and a new SELECT node, and then return
9004   // the SELECT node, since we were called with a SELECT node.
9005   if (SCC.getNode()) {
9006     // Check to see if we got a select_cc back (to turn into setcc/select).
9007     // Otherwise, just return whatever node we got back, like fabs.
9008     if (SCC.getOpcode() == ISD::SELECT_CC) {
9009       SDValue SETCC = DAG.getNode(ISD::SETCC, N0.getDebugLoc(),
9010                                   N0.getValueType(),
9011                                   SCC.getOperand(0), SCC.getOperand(1),
9012                                   SCC.getOperand(4));
9013       AddToWorkList(SETCC.getNode());
9014       return DAG.getNode(ISD::SELECT, SCC.getDebugLoc(), SCC.getValueType(),
9015                          SCC.getOperand(2), SCC.getOperand(3), SETCC);
9016     }
9017
9018     return SCC;
9019   }
9020   return SDValue();
9021 }
9022
9023 /// SimplifySelectOps - Given a SELECT or a SELECT_CC node, where LHS and RHS
9024 /// are the two values being selected between, see if we can simplify the
9025 /// select.  Callers of this should assume that TheSelect is deleted if this
9026 /// returns true.  As such, they should return the appropriate thing (e.g. the
9027 /// node) back to the top-level of the DAG combiner loop to avoid it being
9028 /// looked at.
9029 bool DAGCombiner::SimplifySelectOps(SDNode *TheSelect, SDValue LHS,
9030                                     SDValue RHS) {
9031
9032   // Cannot simplify select with vector condition
9033   if (TheSelect->getOperand(0).getValueType().isVector()) return false;
9034
9035   // If this is a select from two identical things, try to pull the operation
9036   // through the select.
9037   if (LHS.getOpcode() != RHS.getOpcode() ||
9038       !LHS.hasOneUse() || !RHS.hasOneUse())
9039     return false;
9040
9041   // If this is a load and the token chain is identical, replace the select
9042   // of two loads with a load through a select of the address to load from.
9043   // This triggers in things like "select bool X, 10.0, 123.0" after the FP
9044   // constants have been dropped into the constant pool.
9045   if (LHS.getOpcode() == ISD::LOAD) {
9046     LoadSDNode *LLD = cast<LoadSDNode>(LHS);
9047     LoadSDNode *RLD = cast<LoadSDNode>(RHS);
9048
9049     // Token chains must be identical.
9050     if (LHS.getOperand(0) != RHS.getOperand(0) ||
9051         // Do not let this transformation reduce the number of volatile loads.
9052         LLD->isVolatile() || RLD->isVolatile() ||
9053         // If this is an EXTLOAD, the VT's must match.
9054         LLD->getMemoryVT() != RLD->getMemoryVT() ||
9055         // If this is an EXTLOAD, the kind of extension must match.
9056         (LLD->getExtensionType() != RLD->getExtensionType() &&
9057          // The only exception is if one of the extensions is anyext.
9058          LLD->getExtensionType() != ISD::EXTLOAD &&
9059          RLD->getExtensionType() != ISD::EXTLOAD) ||
9060         // FIXME: this discards src value information.  This is
9061         // over-conservative. It would be beneficial to be able to remember
9062         // both potential memory locations.  Since we are discarding
9063         // src value info, don't do the transformation if the memory
9064         // locations are not in the default address space.
9065         LLD->getPointerInfo().getAddrSpace() != 0 ||
9066         RLD->getPointerInfo().getAddrSpace() != 0)
9067       return false;
9068
9069     // Check that the select condition doesn't reach either load.  If so,
9070     // folding this will induce a cycle into the DAG.  If not, this is safe to
9071     // xform, so create a select of the addresses.
9072     SDValue Addr;
9073     if (TheSelect->getOpcode() == ISD::SELECT) {
9074       SDNode *CondNode = TheSelect->getOperand(0).getNode();
9075       if ((LLD->hasAnyUseOfValue(1) && LLD->isPredecessorOf(CondNode)) ||
9076           (RLD->hasAnyUseOfValue(1) && RLD->isPredecessorOf(CondNode)))
9077         return false;
9078       // The loads must not depend on one another.
9079       if (LLD->isPredecessorOf(RLD) ||
9080           RLD->isPredecessorOf(LLD))
9081         return false;
9082       Addr = DAG.getNode(ISD::SELECT, TheSelect->getDebugLoc(),
9083                          LLD->getBasePtr().getValueType(),
9084                          TheSelect->getOperand(0), LLD->getBasePtr(),
9085                          RLD->getBasePtr());
9086     } else {  // Otherwise SELECT_CC
9087       SDNode *CondLHS = TheSelect->getOperand(0).getNode();
9088       SDNode *CondRHS = TheSelect->getOperand(1).getNode();
9089
9090       if ((LLD->hasAnyUseOfValue(1) &&
9091            (LLD->isPredecessorOf(CondLHS) || LLD->isPredecessorOf(CondRHS))) ||
9092           (RLD->hasAnyUseOfValue(1) &&
9093            (RLD->isPredecessorOf(CondLHS) || RLD->isPredecessorOf(CondRHS))))
9094         return false;
9095
9096       Addr = DAG.getNode(ISD::SELECT_CC, TheSelect->getDebugLoc(),
9097                          LLD->getBasePtr().getValueType(),
9098                          TheSelect->getOperand(0),
9099                          TheSelect->getOperand(1),
9100                          LLD->getBasePtr(), RLD->getBasePtr(),
9101                          TheSelect->getOperand(4));
9102     }
9103
9104     SDValue Load;
9105     if (LLD->getExtensionType() == ISD::NON_EXTLOAD) {
9106       Load = DAG.getLoad(TheSelect->getValueType(0),
9107                          TheSelect->getDebugLoc(),
9108                          // FIXME: Discards pointer info.
9109                          LLD->getChain(), Addr, MachinePointerInfo(),
9110                          LLD->isVolatile(), LLD->isNonTemporal(),
9111                          LLD->isInvariant(), LLD->getAlignment());
9112     } else {
9113       Load = DAG.getExtLoad(LLD->getExtensionType() == ISD::EXTLOAD ?
9114                             RLD->getExtensionType() : LLD->getExtensionType(),
9115                             TheSelect->getDebugLoc(),
9116                             TheSelect->getValueType(0),
9117                             // FIXME: Discards pointer info.
9118                             LLD->getChain(), Addr, MachinePointerInfo(),
9119                             LLD->getMemoryVT(), LLD->isVolatile(),
9120                             LLD->isNonTemporal(), LLD->getAlignment());
9121     }
9122
9123     // Users of the select now use the result of the load.
9124     CombineTo(TheSelect, Load);
9125
9126     // Users of the old loads now use the new load's chain.  We know the
9127     // old-load value is dead now.
9128     CombineTo(LHS.getNode(), Load.getValue(0), Load.getValue(1));
9129     CombineTo(RHS.getNode(), Load.getValue(0), Load.getValue(1));
9130     return true;
9131   }
9132
9133   return false;
9134 }
9135
9136 /// SimplifySelectCC - Simplify an expression of the form (N0 cond N1) ? N2 : N3
9137 /// where 'cond' is the comparison specified by CC.
9138 SDValue DAGCombiner::SimplifySelectCC(DebugLoc DL, SDValue N0, SDValue N1,
9139                                       SDValue N2, SDValue N3,
9140                                       ISD::CondCode CC, bool NotExtCompare) {
9141   // (x ? y : y) -> y.
9142   if (N2 == N3) return N2;
9143
9144   EVT VT = N2.getValueType();
9145   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
9146   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode());
9147   ConstantSDNode *N3C = dyn_cast<ConstantSDNode>(N3.getNode());
9148
9149   // Determine if the condition we're dealing with is constant
9150   SDValue SCC = SimplifySetCC(TLI.getSetCCResultType(N0.getValueType()),
9151                               N0, N1, CC, DL, false);
9152   if (SCC.getNode()) AddToWorkList(SCC.getNode());
9153   ConstantSDNode *SCCC = dyn_cast_or_null<ConstantSDNode>(SCC.getNode());
9154
9155   // fold select_cc true, x, y -> x
9156   if (SCCC && !SCCC->isNullValue())
9157     return N2;
9158   // fold select_cc false, x, y -> y
9159   if (SCCC && SCCC->isNullValue())
9160     return N3;
9161
9162   // Check to see if we can simplify the select into an fabs node
9163   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N1)) {
9164     // Allow either -0.0 or 0.0
9165     if (CFP->getValueAPF().isZero()) {
9166       // select (setg[te] X, +/-0.0), X, fneg(X) -> fabs
9167       if ((CC == ISD::SETGE || CC == ISD::SETGT) &&
9168           N0 == N2 && N3.getOpcode() == ISD::FNEG &&
9169           N2 == N3.getOperand(0))
9170         return DAG.getNode(ISD::FABS, DL, VT, N0);
9171
9172       // select (setl[te] X, +/-0.0), fneg(X), X -> fabs
9173       if ((CC == ISD::SETLT || CC == ISD::SETLE) &&
9174           N0 == N3 && N2.getOpcode() == ISD::FNEG &&
9175           N2.getOperand(0) == N3)
9176         return DAG.getNode(ISD::FABS, DL, VT, N3);
9177     }
9178   }
9179
9180   // Turn "(a cond b) ? 1.0f : 2.0f" into "load (tmp + ((a cond b) ? 0 : 4)"
9181   // where "tmp" is a constant pool entry containing an array with 1.0 and 2.0
9182   // in it.  This is a win when the constant is not otherwise available because
9183   // it replaces two constant pool loads with one.  We only do this if the FP
9184   // type is known to be legal, because if it isn't, then we are before legalize
9185   // types an we want the other legalization to happen first (e.g. to avoid
9186   // messing with soft float) and if the ConstantFP is not legal, because if
9187   // it is legal, we may not need to store the FP constant in a constant pool.
9188   if (ConstantFPSDNode *TV = dyn_cast<ConstantFPSDNode>(N2))
9189     if (ConstantFPSDNode *FV = dyn_cast<ConstantFPSDNode>(N3)) {
9190       if (TLI.isTypeLegal(N2.getValueType()) &&
9191           (TLI.getOperationAction(ISD::ConstantFP, N2.getValueType()) !=
9192            TargetLowering::Legal) &&
9193           // If both constants have multiple uses, then we won't need to do an
9194           // extra load, they are likely around in registers for other users.
9195           (TV->hasOneUse() || FV->hasOneUse())) {
9196         Constant *Elts[] = {
9197           const_cast<ConstantFP*>(FV->getConstantFPValue()),
9198           const_cast<ConstantFP*>(TV->getConstantFPValue())
9199         };
9200         Type *FPTy = Elts[0]->getType();
9201         const DataLayout &TD = *TLI.getDataLayout();
9202
9203         // Create a ConstantArray of the two constants.
9204         Constant *CA = ConstantArray::get(ArrayType::get(FPTy, 2), Elts);
9205         SDValue CPIdx = DAG.getConstantPool(CA, TLI.getPointerTy(),
9206                                             TD.getPrefTypeAlignment(FPTy));
9207         unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
9208
9209         // Get the offsets to the 0 and 1 element of the array so that we can
9210         // select between them.
9211         SDValue Zero = DAG.getIntPtrConstant(0);
9212         unsigned EltSize = (unsigned)TD.getTypeAllocSize(Elts[0]->getType());
9213         SDValue One = DAG.getIntPtrConstant(EltSize);
9214
9215         SDValue Cond = DAG.getSetCC(DL,
9216                                     TLI.getSetCCResultType(N0.getValueType()),
9217                                     N0, N1, CC);
9218         AddToWorkList(Cond.getNode());
9219         SDValue CstOffset = DAG.getNode(ISD::SELECT, DL, Zero.getValueType(),
9220                                         Cond, One, Zero);
9221         AddToWorkList(CstOffset.getNode());
9222         CPIdx = DAG.getNode(ISD::ADD, DL, TLI.getPointerTy(), CPIdx,
9223                             CstOffset);
9224         AddToWorkList(CPIdx.getNode());
9225         return DAG.getLoad(TV->getValueType(0), DL, DAG.getEntryNode(), CPIdx,
9226                            MachinePointerInfo::getConstantPool(), false,
9227                            false, false, Alignment);
9228
9229       }
9230     }
9231
9232   // Check to see if we can perform the "gzip trick", transforming
9233   // (select_cc setlt X, 0, A, 0) -> (and (sra X, (sub size(X), 1), A)
9234   if (N1C && N3C && N3C->isNullValue() && CC == ISD::SETLT &&
9235       (N1C->isNullValue() ||                         // (a < 0) ? b : 0
9236        (N1C->getAPIntValue() == 1 && N0 == N2))) {   // (a < 1) ? a : 0
9237     EVT XType = N0.getValueType();
9238     EVT AType = N2.getValueType();
9239     if (XType.bitsGE(AType)) {
9240       // and (sra X, size(X)-1, A) -> "and (srl X, C2), A" iff A is a
9241       // single-bit constant.
9242       if (N2C && ((N2C->getAPIntValue() & (N2C->getAPIntValue()-1)) == 0)) {
9243         unsigned ShCtV = N2C->getAPIntValue().logBase2();
9244         ShCtV = XType.getSizeInBits()-ShCtV-1;
9245         SDValue ShCt = DAG.getConstant(ShCtV,
9246                                        getShiftAmountTy(N0.getValueType()));
9247         SDValue Shift = DAG.getNode(ISD::SRL, N0.getDebugLoc(),
9248                                     XType, N0, ShCt);
9249         AddToWorkList(Shift.getNode());
9250
9251         if (XType.bitsGT(AType)) {
9252           Shift = DAG.getNode(ISD::TRUNCATE, DL, AType, Shift);
9253           AddToWorkList(Shift.getNode());
9254         }
9255
9256         return DAG.getNode(ISD::AND, DL, AType, Shift, N2);
9257       }
9258
9259       SDValue Shift = DAG.getNode(ISD::SRA, N0.getDebugLoc(),
9260                                   XType, N0,
9261                                   DAG.getConstant(XType.getSizeInBits()-1,
9262                                          getShiftAmountTy(N0.getValueType())));
9263       AddToWorkList(Shift.getNode());
9264
9265       if (XType.bitsGT(AType)) {
9266         Shift = DAG.getNode(ISD::TRUNCATE, DL, AType, Shift);
9267         AddToWorkList(Shift.getNode());
9268       }
9269
9270       return DAG.getNode(ISD::AND, DL, AType, Shift, N2);
9271     }
9272   }
9273
9274   // fold (select_cc seteq (and x, y), 0, 0, A) -> (and (shr (shl x)) A)
9275   // where y is has a single bit set.
9276   // A plaintext description would be, we can turn the SELECT_CC into an AND
9277   // when the condition can be materialized as an all-ones register.  Any
9278   // single bit-test can be materialized as an all-ones register with
9279   // shift-left and shift-right-arith.
9280   if (CC == ISD::SETEQ && N0->getOpcode() == ISD::AND &&
9281       N0->getValueType(0) == VT &&
9282       N1C && N1C->isNullValue() &&
9283       N2C && N2C->isNullValue()) {
9284     SDValue AndLHS = N0->getOperand(0);
9285     ConstantSDNode *ConstAndRHS = dyn_cast<ConstantSDNode>(N0->getOperand(1));
9286     if (ConstAndRHS && ConstAndRHS->getAPIntValue().countPopulation() == 1) {
9287       // Shift the tested bit over the sign bit.
9288       APInt AndMask = ConstAndRHS->getAPIntValue();
9289       SDValue ShlAmt =
9290         DAG.getConstant(AndMask.countLeadingZeros(),
9291                         getShiftAmountTy(AndLHS.getValueType()));
9292       SDValue Shl = DAG.getNode(ISD::SHL, N0.getDebugLoc(), VT, AndLHS, ShlAmt);
9293
9294       // Now arithmetic right shift it all the way over, so the result is either
9295       // all-ones, or zero.
9296       SDValue ShrAmt =
9297         DAG.getConstant(AndMask.getBitWidth()-1,
9298                         getShiftAmountTy(Shl.getValueType()));
9299       SDValue Shr = DAG.getNode(ISD::SRA, N0.getDebugLoc(), VT, Shl, ShrAmt);
9300
9301       return DAG.getNode(ISD::AND, DL, VT, Shr, N3);
9302     }
9303   }
9304
9305   // fold select C, 16, 0 -> shl C, 4
9306   if (N2C && N3C && N3C->isNullValue() && N2C->getAPIntValue().isPowerOf2() &&
9307     TLI.getBooleanContents(N0.getValueType().isVector()) ==
9308       TargetLowering::ZeroOrOneBooleanContent) {
9309
9310     // If the caller doesn't want us to simplify this into a zext of a compare,
9311     // don't do it.
9312     if (NotExtCompare && N2C->getAPIntValue() == 1)
9313       return SDValue();
9314
9315     // Get a SetCC of the condition
9316     // FIXME: Should probably make sure that setcc is legal if we ever have a
9317     // target where it isn't.
9318     SDValue Temp, SCC;
9319     // cast from setcc result type to select result type
9320     if (LegalTypes) {
9321       SCC  = DAG.getSetCC(DL, TLI.getSetCCResultType(N0.getValueType()),
9322                           N0, N1, CC);
9323       if (N2.getValueType().bitsLT(SCC.getValueType()))
9324         Temp = DAG.getZeroExtendInReg(SCC, N2.getDebugLoc(), N2.getValueType());
9325       else
9326         Temp = DAG.getNode(ISD::ZERO_EXTEND, N2.getDebugLoc(),
9327                            N2.getValueType(), SCC);
9328     } else {
9329       SCC  = DAG.getSetCC(N0.getDebugLoc(), MVT::i1, N0, N1, CC);
9330       Temp = DAG.getNode(ISD::ZERO_EXTEND, N2.getDebugLoc(),
9331                          N2.getValueType(), SCC);
9332     }
9333
9334     AddToWorkList(SCC.getNode());
9335     AddToWorkList(Temp.getNode());
9336
9337     if (N2C->getAPIntValue() == 1)
9338       return Temp;
9339
9340     // shl setcc result by log2 n2c
9341     return DAG.getNode(ISD::SHL, DL, N2.getValueType(), Temp,
9342                        DAG.getConstant(N2C->getAPIntValue().logBase2(),
9343                                        getShiftAmountTy(Temp.getValueType())));
9344   }
9345
9346   // Check to see if this is the equivalent of setcc
9347   // FIXME: Turn all of these into setcc if setcc if setcc is legal
9348   // otherwise, go ahead with the folds.
9349   if (0 && N3C && N3C->isNullValue() && N2C && (N2C->getAPIntValue() == 1ULL)) {
9350     EVT XType = N0.getValueType();
9351     if (!LegalOperations ||
9352         TLI.isOperationLegal(ISD::SETCC, TLI.getSetCCResultType(XType))) {
9353       SDValue Res = DAG.getSetCC(DL, TLI.getSetCCResultType(XType), N0, N1, CC);
9354       if (Res.getValueType() != VT)
9355         Res = DAG.getNode(ISD::ZERO_EXTEND, DL, VT, Res);
9356       return Res;
9357     }
9358
9359     // fold (seteq X, 0) -> (srl (ctlz X, log2(size(X))))
9360     if (N1C && N1C->isNullValue() && CC == ISD::SETEQ &&
9361         (!LegalOperations ||
9362          TLI.isOperationLegal(ISD::CTLZ, XType))) {
9363       SDValue Ctlz = DAG.getNode(ISD::CTLZ, N0.getDebugLoc(), XType, N0);
9364       return DAG.getNode(ISD::SRL, DL, XType, Ctlz,
9365                          DAG.getConstant(Log2_32(XType.getSizeInBits()),
9366                                        getShiftAmountTy(Ctlz.getValueType())));
9367     }
9368     // fold (setgt X, 0) -> (srl (and (-X, ~X), size(X)-1))
9369     if (N1C && N1C->isNullValue() && CC == ISD::SETGT) {
9370       SDValue NegN0 = DAG.getNode(ISD::SUB, N0.getDebugLoc(),
9371                                   XType, DAG.getConstant(0, XType), N0);
9372       SDValue NotN0 = DAG.getNOT(N0.getDebugLoc(), N0, XType);
9373       return DAG.getNode(ISD::SRL, DL, XType,
9374                          DAG.getNode(ISD::AND, DL, XType, NegN0, NotN0),
9375                          DAG.getConstant(XType.getSizeInBits()-1,
9376                                          getShiftAmountTy(XType)));
9377     }
9378     // fold (setgt X, -1) -> (xor (srl (X, size(X)-1), 1))
9379     if (N1C && N1C->isAllOnesValue() && CC == ISD::SETGT) {
9380       SDValue Sign = DAG.getNode(ISD::SRL, N0.getDebugLoc(), XType, N0,
9381                                  DAG.getConstant(XType.getSizeInBits()-1,
9382                                          getShiftAmountTy(N0.getValueType())));
9383       return DAG.getNode(ISD::XOR, DL, XType, Sign, DAG.getConstant(1, XType));
9384     }
9385   }
9386
9387   // Check to see if this is an integer abs.
9388   // select_cc setg[te] X,  0,  X, -X ->
9389   // select_cc setgt    X, -1,  X, -X ->
9390   // select_cc setl[te] X,  0, -X,  X ->
9391   // select_cc setlt    X,  1, -X,  X ->
9392   // Y = sra (X, size(X)-1); xor (add (X, Y), Y)
9393   if (N1C) {
9394     ConstantSDNode *SubC = NULL;
9395     if (((N1C->isNullValue() && (CC == ISD::SETGT || CC == ISD::SETGE)) ||
9396          (N1C->isAllOnesValue() && CC == ISD::SETGT)) &&
9397         N0 == N2 && N3.getOpcode() == ISD::SUB && N0 == N3.getOperand(1))
9398       SubC = dyn_cast<ConstantSDNode>(N3.getOperand(0));
9399     else if (((N1C->isNullValue() && (CC == ISD::SETLT || CC == ISD::SETLE)) ||
9400               (N1C->isOne() && CC == ISD::SETLT)) &&
9401              N0 == N3 && N2.getOpcode() == ISD::SUB && N0 == N2.getOperand(1))
9402       SubC = dyn_cast<ConstantSDNode>(N2.getOperand(0));
9403
9404     EVT XType = N0.getValueType();
9405     if (SubC && SubC->isNullValue() && XType.isInteger()) {
9406       SDValue Shift = DAG.getNode(ISD::SRA, N0.getDebugLoc(), XType,
9407                                   N0,
9408                                   DAG.getConstant(XType.getSizeInBits()-1,
9409                                          getShiftAmountTy(N0.getValueType())));
9410       SDValue Add = DAG.getNode(ISD::ADD, N0.getDebugLoc(),
9411                                 XType, N0, Shift);
9412       AddToWorkList(Shift.getNode());
9413       AddToWorkList(Add.getNode());
9414       return DAG.getNode(ISD::XOR, DL, XType, Add, Shift);
9415     }
9416   }
9417
9418   return SDValue();
9419 }
9420
9421 /// SimplifySetCC - This is a stub for TargetLowering::SimplifySetCC.
9422 SDValue DAGCombiner::SimplifySetCC(EVT VT, SDValue N0,
9423                                    SDValue N1, ISD::CondCode Cond,
9424                                    DebugLoc DL, bool foldBooleans) {
9425   TargetLowering::DAGCombinerInfo
9426     DagCombineInfo(DAG, !LegalTypes, !LegalOperations, false, this);
9427   return TLI.SimplifySetCC(VT, N0, N1, Cond, foldBooleans, DagCombineInfo, DL);
9428 }
9429
9430 /// BuildSDIVSequence - Given an ISD::SDIV node expressing a divide by constant,
9431 /// return a DAG expression to select that will generate the same value by
9432 /// multiplying by a magic number.  See:
9433 /// <http://the.wall.riscom.net/books/proc/ppc/cwg/code2.html>
9434 SDValue DAGCombiner::BuildSDIV(SDNode *N) {
9435   std::vector<SDNode*> Built;
9436   SDValue S = TLI.BuildSDIV(N, DAG, LegalOperations, &Built);
9437
9438   for (std::vector<SDNode*>::iterator ii = Built.begin(), ee = Built.end();
9439        ii != ee; ++ii)
9440     AddToWorkList(*ii);
9441   return S;
9442 }
9443
9444 /// BuildUDIVSequence - Given an ISD::UDIV node expressing a divide by constant,
9445 /// return a DAG expression to select that will generate the same value by
9446 /// multiplying by a magic number.  See:
9447 /// <http://the.wall.riscom.net/books/proc/ppc/cwg/code2.html>
9448 SDValue DAGCombiner::BuildUDIV(SDNode *N) {
9449   std::vector<SDNode*> Built;
9450   SDValue S = TLI.BuildUDIV(N, DAG, LegalOperations, &Built);
9451
9452   for (std::vector<SDNode*>::iterator ii = Built.begin(), ee = Built.end();
9453        ii != ee; ++ii)
9454     AddToWorkList(*ii);
9455   return S;
9456 }
9457
9458 /// FindBaseOffset - Return true if base is a frame index, which is known not
9459 // to alias with anything but itself.  Provides base object and offset as
9460 // results.
9461 static bool FindBaseOffset(SDValue Ptr, SDValue &Base, int64_t &Offset,
9462                            const GlobalValue *&GV, const void *&CV) {
9463   // Assume it is a primitive operation.
9464   Base = Ptr; Offset = 0; GV = 0; CV = 0;
9465
9466   // If it's an adding a simple constant then integrate the offset.
9467   if (Base.getOpcode() == ISD::ADD) {
9468     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Base.getOperand(1))) {
9469       Base = Base.getOperand(0);
9470       Offset += C->getZExtValue();
9471     }
9472   }
9473
9474   // Return the underlying GlobalValue, and update the Offset.  Return false
9475   // for GlobalAddressSDNode since the same GlobalAddress may be represented
9476   // by multiple nodes with different offsets.
9477   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Base)) {
9478     GV = G->getGlobal();
9479     Offset += G->getOffset();
9480     return false;
9481   }
9482
9483   // Return the underlying Constant value, and update the Offset.  Return false
9484   // for ConstantSDNodes since the same constant pool entry may be represented
9485   // by multiple nodes with different offsets.
9486   if (ConstantPoolSDNode *C = dyn_cast<ConstantPoolSDNode>(Base)) {
9487     CV = C->isMachineConstantPoolEntry() ? (const void *)C->getMachineCPVal()
9488                                          : (const void *)C->getConstVal();
9489     Offset += C->getOffset();
9490     return false;
9491   }
9492   // If it's any of the following then it can't alias with anything but itself.
9493   return isa<FrameIndexSDNode>(Base);
9494 }
9495
9496 /// isAlias - Return true if there is any possibility that the two addresses
9497 /// overlap.
9498 bool DAGCombiner::isAlias(SDValue Ptr1, int64_t Size1,
9499                           const Value *SrcValue1, int SrcValueOffset1,
9500                           unsigned SrcValueAlign1,
9501                           const MDNode *TBAAInfo1,
9502                           SDValue Ptr2, int64_t Size2,
9503                           const Value *SrcValue2, int SrcValueOffset2,
9504                           unsigned SrcValueAlign2,
9505                           const MDNode *TBAAInfo2) const {
9506   // If they are the same then they must be aliases.
9507   if (Ptr1 == Ptr2) return true;
9508
9509   // Gather base node and offset information.
9510   SDValue Base1, Base2;
9511   int64_t Offset1, Offset2;
9512   const GlobalValue *GV1, *GV2;
9513   const void *CV1, *CV2;
9514   bool isFrameIndex1 = FindBaseOffset(Ptr1, Base1, Offset1, GV1, CV1);
9515   bool isFrameIndex2 = FindBaseOffset(Ptr2, Base2, Offset2, GV2, CV2);
9516
9517   // If they have a same base address then check to see if they overlap.
9518   if (Base1 == Base2 || (GV1 && (GV1 == GV2)) || (CV1 && (CV1 == CV2)))
9519     return !((Offset1 + Size1) <= Offset2 || (Offset2 + Size2) <= Offset1);
9520
9521   // It is possible for different frame indices to alias each other, mostly
9522   // when tail call optimization reuses return address slots for arguments.
9523   // To catch this case, look up the actual index of frame indices to compute
9524   // the real alias relationship.
9525   if (isFrameIndex1 && isFrameIndex2) {
9526     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9527     Offset1 += MFI->getObjectOffset(cast<FrameIndexSDNode>(Base1)->getIndex());
9528     Offset2 += MFI->getObjectOffset(cast<FrameIndexSDNode>(Base2)->getIndex());
9529     return !((Offset1 + Size1) <= Offset2 || (Offset2 + Size2) <= Offset1);
9530   }
9531
9532   // Otherwise, if we know what the bases are, and they aren't identical, then
9533   // we know they cannot alias.
9534   if ((isFrameIndex1 || CV1 || GV1) && (isFrameIndex2 || CV2 || GV2))
9535     return false;
9536
9537   // If we know required SrcValue1 and SrcValue2 have relatively large alignment
9538   // compared to the size and offset of the access, we may be able to prove they
9539   // do not alias.  This check is conservative for now to catch cases created by
9540   // splitting vector types.
9541   if ((SrcValueAlign1 == SrcValueAlign2) &&
9542       (SrcValueOffset1 != SrcValueOffset2) &&
9543       (Size1 == Size2) && (SrcValueAlign1 > Size1)) {
9544     int64_t OffAlign1 = SrcValueOffset1 % SrcValueAlign1;
9545     int64_t OffAlign2 = SrcValueOffset2 % SrcValueAlign1;
9546
9547     // There is no overlap between these relatively aligned accesses of similar
9548     // size, return no alias.
9549     if ((OffAlign1 + Size1) <= OffAlign2 || (OffAlign2 + Size2) <= OffAlign1)
9550       return false;
9551   }
9552
9553   if (CombinerGlobalAA) {
9554     // Use alias analysis information.
9555     int64_t MinOffset = std::min(SrcValueOffset1, SrcValueOffset2);
9556     int64_t Overlap1 = Size1 + SrcValueOffset1 - MinOffset;
9557     int64_t Overlap2 = Size2 + SrcValueOffset2 - MinOffset;
9558     AliasAnalysis::AliasResult AAResult =
9559       AA.alias(AliasAnalysis::Location(SrcValue1, Overlap1, TBAAInfo1),
9560                AliasAnalysis::Location(SrcValue2, Overlap2, TBAAInfo2));
9561     if (AAResult == AliasAnalysis::NoAlias)
9562       return false;
9563   }
9564
9565   // Otherwise we have to assume they alias.
9566   return true;
9567 }
9568
9569 /// FindAliasInfo - Extracts the relevant alias information from the memory
9570 /// node.  Returns true if the operand was a load.
9571 bool DAGCombiner::FindAliasInfo(SDNode *N,
9572                                 SDValue &Ptr, int64_t &Size,
9573                                 const Value *&SrcValue,
9574                                 int &SrcValueOffset,
9575                                 unsigned &SrcValueAlign,
9576                                 const MDNode *&TBAAInfo) const {
9577   LSBaseSDNode *LS = cast<LSBaseSDNode>(N);
9578
9579   Ptr = LS->getBasePtr();
9580   Size = LS->getMemoryVT().getSizeInBits() >> 3;
9581   SrcValue = LS->getSrcValue();
9582   SrcValueOffset = LS->getSrcValueOffset();
9583   SrcValueAlign = LS->getOriginalAlignment();
9584   TBAAInfo = LS->getTBAAInfo();
9585   return isa<LoadSDNode>(LS);
9586 }
9587
9588 /// GatherAllAliases - Walk up chain skipping non-aliasing memory nodes,
9589 /// looking for aliasing nodes and adding them to the Aliases vector.
9590 void DAGCombiner::GatherAllAliases(SDNode *N, SDValue OriginalChain,
9591                                    SmallVector<SDValue, 8> &Aliases) {
9592   SmallVector<SDValue, 8> Chains;     // List of chains to visit.
9593   SmallPtrSet<SDNode *, 16> Visited;  // Visited node set.
9594
9595   // Get alias information for node.
9596   SDValue Ptr;
9597   int64_t Size;
9598   const Value *SrcValue;
9599   int SrcValueOffset;
9600   unsigned SrcValueAlign;
9601   const MDNode *SrcTBAAInfo;
9602   bool IsLoad = FindAliasInfo(N, Ptr, Size, SrcValue, SrcValueOffset,
9603                               SrcValueAlign, SrcTBAAInfo);
9604
9605   // Starting off.
9606   Chains.push_back(OriginalChain);
9607   unsigned Depth = 0;
9608
9609   // Look at each chain and determine if it is an alias.  If so, add it to the
9610   // aliases list.  If not, then continue up the chain looking for the next
9611   // candidate.
9612   while (!Chains.empty()) {
9613     SDValue Chain = Chains.back();
9614     Chains.pop_back();
9615
9616     // For TokenFactor nodes, look at each operand and only continue up the
9617     // chain until we find two aliases.  If we've seen two aliases, assume we'll
9618     // find more and revert to original chain since the xform is unlikely to be
9619     // profitable.
9620     //
9621     // FIXME: The depth check could be made to return the last non-aliasing
9622     // chain we found before we hit a tokenfactor rather than the original
9623     // chain.
9624     if (Depth > 6 || Aliases.size() == 2) {
9625       Aliases.clear();
9626       Aliases.push_back(OriginalChain);
9627       break;
9628     }
9629
9630     // Don't bother if we've been before.
9631     if (!Visited.insert(Chain.getNode()))
9632       continue;
9633
9634     switch (Chain.getOpcode()) {
9635     case ISD::EntryToken:
9636       // Entry token is ideal chain operand, but handled in FindBetterChain.
9637       break;
9638
9639     case ISD::LOAD:
9640     case ISD::STORE: {
9641       // Get alias information for Chain.
9642       SDValue OpPtr;
9643       int64_t OpSize;
9644       const Value *OpSrcValue;
9645       int OpSrcValueOffset;
9646       unsigned OpSrcValueAlign;
9647       const MDNode *OpSrcTBAAInfo;
9648       bool IsOpLoad = FindAliasInfo(Chain.getNode(), OpPtr, OpSize,
9649                                     OpSrcValue, OpSrcValueOffset,
9650                                     OpSrcValueAlign,
9651                                     OpSrcTBAAInfo);
9652
9653       // If chain is alias then stop here.
9654       if (!(IsLoad && IsOpLoad) &&
9655           isAlias(Ptr, Size, SrcValue, SrcValueOffset, SrcValueAlign,
9656                   SrcTBAAInfo,
9657                   OpPtr, OpSize, OpSrcValue, OpSrcValueOffset,
9658                   OpSrcValueAlign, OpSrcTBAAInfo)) {
9659         Aliases.push_back(Chain);
9660       } else {
9661         // Look further up the chain.
9662         Chains.push_back(Chain.getOperand(0));
9663         ++Depth;
9664       }
9665       break;
9666     }
9667
9668     case ISD::TokenFactor:
9669       // We have to check each of the operands of the token factor for "small"
9670       // token factors, so we queue them up.  Adding the operands to the queue
9671       // (stack) in reverse order maintains the original order and increases the
9672       // likelihood that getNode will find a matching token factor (CSE.)
9673       if (Chain.getNumOperands() > 16) {
9674         Aliases.push_back(Chain);
9675         break;
9676       }
9677       for (unsigned n = Chain.getNumOperands(); n;)
9678         Chains.push_back(Chain.getOperand(--n));
9679       ++Depth;
9680       break;
9681
9682     default:
9683       // For all other instructions we will just have to take what we can get.
9684       Aliases.push_back(Chain);
9685       break;
9686     }
9687   }
9688 }
9689
9690 /// FindBetterChain - Walk up chain skipping non-aliasing memory nodes, looking
9691 /// for a better chain (aliasing node.)
9692 SDValue DAGCombiner::FindBetterChain(SDNode *N, SDValue OldChain) {
9693   SmallVector<SDValue, 8> Aliases;  // Ops for replacing token factor.
9694
9695   // Accumulate all the aliases to this node.
9696   GatherAllAliases(N, OldChain, Aliases);
9697
9698   // If no operands then chain to entry token.
9699   if (Aliases.size() == 0)
9700     return DAG.getEntryNode();
9701
9702   // If a single operand then chain to it.  We don't need to revisit it.
9703   if (Aliases.size() == 1)
9704     return Aliases[0];
9705
9706   // Construct a custom tailored token factor.
9707   return DAG.getNode(ISD::TokenFactor, N->getDebugLoc(), MVT::Other,
9708                      &Aliases[0], Aliases.size());
9709 }
9710
9711 // SelectionDAG::Combine - This is the entry point for the file.
9712 //
9713 void SelectionDAG::Combine(CombineLevel Level, AliasAnalysis &AA,
9714                            CodeGenOpt::Level OptLevel) {
9715   /// run - This is the main entry point to this class.
9716   ///
9717   DAGCombiner(*this, AA, OptLevel).Run(Level);
9718 }