Only ignore <undef> use operands, keep the <def,undef> ops.
[oota-llvm.git] / lib / CodeGen / RegisterScavenging.cpp
1 //===-- RegisterScavenging.cpp - Machine register scavenging --------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the machine register scavenger. It can provide
11 // information, such as unused registers, at any point in a machine basic block.
12 // It also provides a mechanism to make registers available by evicting them to
13 // spill slots.
14 //
15 //===----------------------------------------------------------------------===//
16
17 #define DEBUG_TYPE "reg-scavenging"
18 #include "llvm/CodeGen/RegisterScavenging.h"
19 #include "llvm/CodeGen/MachineFrameInfo.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/MachineBasicBlock.h"
22 #include "llvm/CodeGen/MachineInstr.h"
23 #include "llvm/CodeGen/MachineRegisterInfo.h"
24 #include "llvm/Support/Debug.h"
25 #include "llvm/Support/ErrorHandling.h"
26 #include "llvm/Support/raw_ostream.h"
27 #include "llvm/Target/TargetRegisterInfo.h"
28 #include "llvm/Target/TargetInstrInfo.h"
29 #include "llvm/Target/TargetMachine.h"
30 #include "llvm/ADT/DenseMap.h"
31 #include "llvm/ADT/SmallPtrSet.h"
32 #include "llvm/ADT/SmallVector.h"
33 #include "llvm/ADT/STLExtras.h"
34 using namespace llvm;
35
36 /// setUsed - Set the register and its sub-registers as being used.
37 void RegScavenger::setUsed(unsigned Reg) {
38   RegsAvailable.reset(Reg);
39
40   for (const unsigned *SubRegs = TRI->getSubRegisters(Reg);
41        unsigned SubReg = *SubRegs; ++SubRegs)
42     RegsAvailable.reset(SubReg);
43 }
44
45 bool RegScavenger::isAliasUsed(unsigned Reg) const {
46   if (isUsed(Reg))
47     return true;
48   for (const unsigned *R = TRI->getAliasSet(Reg); *R; ++R)
49     if (isUsed(*R))
50       return true;
51   return false;
52 }
53
54 void RegScavenger::initRegState() {
55   ScavengedReg = 0;
56   ScavengedRC = NULL;
57   ScavengeRestore = NULL;
58
59   // All registers started out unused.
60   RegsAvailable.set();
61
62   // Reserved registers are always used.
63   RegsAvailable ^= ReservedRegs;
64
65   if (!MBB)
66     return;
67
68   // Live-in registers are in use.
69   for (MachineBasicBlock::livein_iterator I = MBB->livein_begin(),
70          E = MBB->livein_end(); I != E; ++I)
71     setUsed(*I);
72
73   // Pristine CSRs are also unavailable.
74   BitVector PR = MBB->getParent()->getFrameInfo()->getPristineRegs(MBB);
75   for (int I = PR.find_first(); I>0; I = PR.find_next(I))
76     setUsed(I);
77 }
78
79 void RegScavenger::enterBasicBlock(MachineBasicBlock *mbb) {
80   MachineFunction &MF = *mbb->getParent();
81   const TargetMachine &TM = MF.getTarget();
82   TII = TM.getInstrInfo();
83   TRI = TM.getRegisterInfo();
84   MRI = &MF.getRegInfo();
85
86   assert((NumPhysRegs == 0 || NumPhysRegs == TRI->getNumRegs()) &&
87          "Target changed?");
88
89   // Self-initialize.
90   if (!MBB) {
91     NumPhysRegs = TRI->getNumRegs();
92     RegsAvailable.resize(NumPhysRegs);
93
94     // Create reserved registers bitvector.
95     ReservedRegs = TRI->getReservedRegs(MF);
96
97     // Create callee-saved registers bitvector.
98     CalleeSavedRegs.resize(NumPhysRegs);
99     const unsigned *CSRegs = TRI->getCalleeSavedRegs();
100     if (CSRegs != NULL)
101       for (unsigned i = 0; CSRegs[i]; ++i)
102         CalleeSavedRegs.set(CSRegs[i]);
103   }
104
105   MBB = mbb;
106   initRegState();
107
108   Tracking = false;
109 }
110
111 void RegScavenger::addRegWithSubRegs(BitVector &BV, unsigned Reg) {
112   BV.set(Reg);
113   for (const unsigned *R = TRI->getSubRegisters(Reg); *R; R++)
114     BV.set(*R);
115 }
116
117 void RegScavenger::addRegWithAliases(BitVector &BV, unsigned Reg) {
118   BV.set(Reg);
119   for (const unsigned *R = TRI->getAliasSet(Reg); *R; R++)
120     BV.set(*R);
121 }
122
123 void RegScavenger::forward() {
124   // Move ptr forward.
125   if (!Tracking) {
126     MBBI = MBB->begin();
127     Tracking = true;
128   } else {
129     assert(MBBI != MBB->end() && "Already past the end of the basic block!");
130     MBBI = llvm::next(MBBI);
131   }
132   assert(MBBI != MBB->end() && "Already at the end of the basic block!");
133
134   MachineInstr *MI = MBBI;
135
136   if (MI == ScavengeRestore) {
137     ScavengedReg = 0;
138     ScavengedRC = NULL;
139     ScavengeRestore = NULL;
140   }
141
142   if (MI->isDebugValue())
143     return;
144
145   // Find out which registers are early clobbered, killed, defined, and marked
146   // def-dead in this instruction.
147   // FIXME: The scavenger is not predication aware. If the instruction is
148   // predicated, conservatively assume "kill" markers do not actually kill the
149   // register. Similarly ignores "dead" markers.
150   bool isPred = TII->isPredicated(MI);
151   BitVector EarlyClobberRegs(NumPhysRegs);
152   BitVector KillRegs(NumPhysRegs);
153   BitVector DefRegs(NumPhysRegs);
154   BitVector DeadRegs(NumPhysRegs);
155   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
156     const MachineOperand &MO = MI->getOperand(i);
157     if (!MO.isReg())
158       continue;
159     unsigned Reg = MO.getReg();
160     if (!Reg || isReserved(Reg))
161       continue;
162
163     if (MO.isUse()) {
164       // Ignore undef uses.
165       if (MO.isUndef())
166         continue;
167       // Two-address operands implicitly kill.
168       if (!isPred && (MO.isKill() || MI->isRegTiedToDefOperand(i)))
169         addRegWithSubRegs(KillRegs, Reg);
170     } else {
171       assert(MO.isDef());
172       if (!isPred && MO.isDead())
173         addRegWithSubRegs(DeadRegs, Reg);
174       else
175         addRegWithSubRegs(DefRegs, Reg);
176       if (MO.isEarlyClobber())
177         addRegWithAliases(EarlyClobberRegs, Reg);
178     }
179   }
180
181   // Verify uses and defs.
182   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
183     const MachineOperand &MO = MI->getOperand(i);
184     if (!MO.isReg() || MO.isUndef())
185       continue;
186     unsigned Reg = MO.getReg();
187     if (!Reg || isReserved(Reg))
188       continue;
189     if (MO.isUse()) {
190       if (!isUsed(Reg)) {
191         // Check if it's partial live: e.g.
192         // D0 = insert_subreg D0<undef>, S0
193         // ... D0
194         // The problem is the insert_subreg could be eliminated. The use of
195         // D0 is using a partially undef value. This is not *incorrect* since
196         // S1 is can be freely clobbered.
197         // Ideally we would like a way to model this, but leaving the
198         // insert_subreg around causes both correctness and performance issues.
199         bool SubUsed = false;
200         for (const unsigned *SubRegs = TRI->getSubRegisters(Reg);
201              unsigned SubReg = *SubRegs; ++SubRegs)
202           if (isUsed(SubReg)) {
203             SubUsed = true;
204             break;
205           }
206         assert(SubUsed && "Using an undefined register!");
207       }
208       assert((!EarlyClobberRegs.test(Reg) || MI->isRegTiedToDefOperand(i)) &&
209              "Using an early clobbered register!");
210     } else {
211       assert(MO.isDef());
212 #if 0
213       // FIXME: Enable this once we've figured out how to correctly transfer
214       // implicit kills during codegen passes like the coalescer.
215       assert((KillRegs.test(Reg) || isUnused(Reg) ||
216               isLiveInButUnusedBefore(Reg, MI, MBB, TRI, MRI)) &&
217              "Re-defining a live register!");
218 #endif
219     }
220   }
221
222   // Commit the changes.
223   setUnused(KillRegs);
224   setUnused(DeadRegs);
225   setUsed(DefRegs);
226 }
227
228 void RegScavenger::getRegsUsed(BitVector &used, bool includeReserved) {
229   if (includeReserved)
230     used = ~RegsAvailable;
231   else
232     used = ~RegsAvailable & ~ReservedRegs;
233 }
234
235 unsigned RegScavenger::FindUnusedReg(const TargetRegisterClass *RC) const {
236   for (TargetRegisterClass::iterator I = RC->begin(), E = RC->end();
237        I != E; ++I)
238     if (!isAliasUsed(*I)) {
239       DEBUG(dbgs() << "Scavenger found unused reg: " << TRI->getName(*I) <<
240             "\n");
241       return *I;
242     }
243   return 0;
244 }
245
246 /// getRegsAvailable - Return all available registers in the register class
247 /// in Mask.
248 BitVector RegScavenger::getRegsAvailable(const TargetRegisterClass *RC) {
249   BitVector Mask(TRI->getNumRegs());
250   for (TargetRegisterClass::iterator I = RC->begin(), E = RC->end();
251        I != E; ++I)
252     if (!isAliasUsed(*I))
253       Mask.set(*I);
254   return Mask;
255 }
256
257 /// findSurvivorReg - Return the candidate register that is unused for the
258 /// longest after StargMII. UseMI is set to the instruction where the search
259 /// stopped.
260 ///
261 /// No more than InstrLimit instructions are inspected.
262 ///
263 unsigned RegScavenger::findSurvivorReg(MachineBasicBlock::iterator StartMI,
264                                        BitVector &Candidates,
265                                        unsigned InstrLimit,
266                                        MachineBasicBlock::iterator &UseMI) {
267   int Survivor = Candidates.find_first();
268   assert(Survivor > 0 && "No candidates for scavenging");
269
270   MachineBasicBlock::iterator ME = MBB->getFirstTerminator();
271   assert(StartMI != ME && "MI already at terminator");
272   MachineBasicBlock::iterator RestorePointMI = StartMI;
273   MachineBasicBlock::iterator MI = StartMI;
274
275   bool inVirtLiveRange = false;
276   for (++MI; InstrLimit > 0 && MI != ME; ++MI, --InstrLimit) {
277     if (MI->isDebugValue()) {
278       ++InstrLimit; // Don't count debug instructions
279       continue;
280     }
281     bool isVirtKillInsn = false;
282     bool isVirtDefInsn = false;
283     // Remove any candidates touched by instruction.
284     for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
285       const MachineOperand &MO = MI->getOperand(i);
286       if (!MO.isReg() || MO.isUndef() || !MO.getReg())
287         continue;
288       if (TargetRegisterInfo::isVirtualRegister(MO.getReg())) {
289         if (MO.isDef())
290           isVirtDefInsn = true;
291         else if (MO.isKill())
292           isVirtKillInsn = true;
293         continue;
294       }
295       Candidates.reset(MO.getReg());
296       for (const unsigned *R = TRI->getAliasSet(MO.getReg()); *R; R++)
297         Candidates.reset(*R);
298     }
299     // If we're not in a virtual reg's live range, this is a valid
300     // restore point.
301     if (!inVirtLiveRange) RestorePointMI = MI;
302
303     // Update whether we're in the live range of a virtual register
304     if (isVirtKillInsn) inVirtLiveRange = false;
305     if (isVirtDefInsn) inVirtLiveRange = true;
306
307     // Was our survivor untouched by this instruction?
308     if (Candidates.test(Survivor))
309       continue;
310
311     // All candidates gone?
312     if (Candidates.none())
313       break;
314
315     Survivor = Candidates.find_first();
316   }
317   // If we ran off the end, that's where we want to restore.
318   if (MI == ME) RestorePointMI = ME;
319   assert (RestorePointMI != StartMI &&
320           "No available scavenger restore location!");
321
322   // We ran out of candidates, so stop the search.
323   UseMI = RestorePointMI;
324   return Survivor;
325 }
326
327 unsigned RegScavenger::scavengeRegister(const TargetRegisterClass *RC,
328                                         MachineBasicBlock::iterator I,
329                                         int SPAdj) {
330   // Consider all allocatable registers in the register class initially
331   BitVector Candidates =
332     TRI->getAllocatableSet(*I->getParent()->getParent(), RC);
333
334   // Exclude all the registers being used by the instruction.
335   for (unsigned i = 0, e = I->getNumOperands(); i != e; ++i) {
336     MachineOperand &MO = I->getOperand(i);
337     if (MO.isReg() && MO.getReg() != 0 &&
338         !TargetRegisterInfo::isVirtualRegister(MO.getReg()))
339       Candidates.reset(MO.getReg());
340   }
341
342   // Try to find a register that's unused if there is one, as then we won't
343   // have to spill. Search explicitly rather than masking out based on
344   // RegsAvailable, as RegsAvailable does not take aliases into account.
345   // That's what getRegsAvailable() is for.
346   BitVector Available = getRegsAvailable(RC);
347
348   if ((Candidates & Available).any())
349      Candidates &= Available;
350
351   // Find the register whose use is furthest away.
352   MachineBasicBlock::iterator UseMI;
353   unsigned SReg = findSurvivorReg(I, Candidates, 25, UseMI);
354
355   // If we found an unused register there is no reason to spill it.
356   if (!isAliasUsed(SReg)) {
357     DEBUG(dbgs() << "Scavenged register: " << TRI->getName(SReg) << "\n");
358     return SReg;
359   }
360
361   assert(ScavengedReg == 0 &&
362          "Scavenger slot is live, unable to scavenge another register!");
363
364   // Avoid infinite regress
365   ScavengedReg = SReg;
366
367   // If the target knows how to save/restore the register, let it do so;
368   // otherwise, use the emergency stack spill slot.
369   if (!TRI->saveScavengerRegister(*MBB, I, UseMI, RC, SReg)) {
370     // Spill the scavenged register before I.
371     assert(ScavengingFrameIndex >= 0 &&
372            "Cannot scavenge register without an emergency spill slot!");
373     TII->storeRegToStackSlot(*MBB, I, SReg, true, ScavengingFrameIndex, RC,TRI);
374     MachineBasicBlock::iterator II = prior(I);
375     TRI->eliminateFrameIndex(II, SPAdj, this);
376
377     // Restore the scavenged register before its use (or first terminator).
378     TII->loadRegFromStackSlot(*MBB, UseMI, SReg, ScavengingFrameIndex, RC, TRI);
379     II = prior(UseMI);
380     TRI->eliminateFrameIndex(II, SPAdj, this);
381   }
382
383   ScavengeRestore = prior(UseMI);
384
385   // Doing this here leads to infinite regress.
386   // ScavengedReg = SReg;
387   ScavengedRC = RC;
388
389   DEBUG(dbgs() << "Scavenged register (with spill): " << TRI->getName(SReg) <<
390         "\n");
391
392   return SReg;
393 }