Add a new bit that ImmLeaf's can opt into, which allows them to duck out of
[oota-llvm.git] / include / llvm / Target / TargetSelectionDAG.td
1 //===- TargetSelectionDAG.td - Common code for DAG isels ---*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the target-independent interfaces used by SelectionDAG
11 // instruction selection generators.
12 //
13 //===----------------------------------------------------------------------===//
14
15 //===----------------------------------------------------------------------===//
16 // Selection DAG Type Constraint definitions.
17 //
18 // Note that the semantics of these constraints are hard coded into tblgen.  To
19 // modify or add constraints, you have to hack tblgen.
20 //
21
22 class SDTypeConstraint<int opnum> {
23   int OperandNum = opnum;
24 }
25
26 // SDTCisVT - The specified operand has exactly this VT.
27 class SDTCisVT<int OpNum, ValueType vt> : SDTypeConstraint<OpNum> {
28   ValueType VT = vt;
29 }
30
31 class SDTCisPtrTy<int OpNum> : SDTypeConstraint<OpNum>;
32
33 // SDTCisInt - The specified operand has integer type.
34 class SDTCisInt<int OpNum> : SDTypeConstraint<OpNum>;
35
36 // SDTCisFP - The specified operand has floating-point type.
37 class SDTCisFP<int OpNum> : SDTypeConstraint<OpNum>;
38
39 // SDTCisVec - The specified operand has a vector type.
40 class SDTCisVec<int OpNum> : SDTypeConstraint<OpNum>;
41
42 // SDTCisSameAs - The two specified operands have identical types.
43 class SDTCisSameAs<int OpNum, int OtherOp> : SDTypeConstraint<OpNum> {
44   int OtherOperandNum = OtherOp;
45 }
46
47 // SDTCisVTSmallerThanOp - The specified operand is a VT SDNode, and its type is
48 // smaller than the 'Other' operand.
49 class SDTCisVTSmallerThanOp<int OpNum, int OtherOp> : SDTypeConstraint<OpNum> {
50   int OtherOperandNum = OtherOp;
51 }
52
53 class SDTCisOpSmallerThanOp<int SmallOp, int BigOp> : SDTypeConstraint<SmallOp>{
54   int BigOperandNum = BigOp;
55 }
56
57 /// SDTCisEltOfVec - This indicates that ThisOp is a scalar type of the same
58 /// type as the element type of OtherOp, which is a vector type.
59 class SDTCisEltOfVec<int ThisOp, int OtherOp>
60   : SDTypeConstraint<ThisOp> {
61   int OtherOpNum = OtherOp;
62 }
63
64 /// SDTCisSubVecOfVec - This indicates that ThisOp is a vector type
65 /// with length less that of OtherOp, which is a vector type.
66 class SDTCisSubVecOfVec<int ThisOp, int OtherOp>
67   : SDTypeConstraint<ThisOp> {
68   int OtherOpNum = OtherOp;
69 }
70
71 //===----------------------------------------------------------------------===//
72 // Selection DAG Type Profile definitions.
73 //
74 // These use the constraints defined above to describe the type requirements of
75 // the various nodes.  These are not hard coded into tblgen, allowing targets to
76 // add their own if needed.
77 //
78
79 // SDTypeProfile - This profile describes the type requirements of a Selection
80 // DAG node.
81 class SDTypeProfile<int numresults, int numoperands,
82                     list<SDTypeConstraint> constraints> {
83   int NumResults = numresults;
84   int NumOperands = numoperands;
85   list<SDTypeConstraint> Constraints = constraints;
86 }
87
88 // Builtin profiles.
89 def SDTIntLeaf: SDTypeProfile<1, 0, [SDTCisInt<0>]>;         // for 'imm'.
90 def SDTFPLeaf : SDTypeProfile<1, 0, [SDTCisFP<0>]>;          // for 'fpimm'.
91 def SDTPtrLeaf: SDTypeProfile<1, 0, [SDTCisPtrTy<0>]>;       // for '&g'.
92 def SDTOther  : SDTypeProfile<1, 0, [SDTCisVT<0, OtherVT>]>; // for 'vt'.
93 def SDTUNDEF  : SDTypeProfile<1, 0, []>;                     // for 'undef'.
94 def SDTUnaryOp  : SDTypeProfile<1, 1, []>;                   // for bitconvert.
95
96 def SDTIntBinOp : SDTypeProfile<1, 2, [     // add, and, or, xor, udiv, etc.
97   SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>, SDTCisInt<0>
98 ]>;
99 def SDTIntShiftOp : SDTypeProfile<1, 2, [   // shl, sra, srl
100   SDTCisSameAs<0, 1>, SDTCisInt<0>, SDTCisInt<2>
101 ]>;
102 def SDTIntBinHiLoOp : SDTypeProfile<2, 2, [ // mulhi, mullo, sdivrem, udivrem
103   SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>, SDTCisSameAs<0, 3>,SDTCisInt<0>
104 ]>;
105
106 def SDTFPBinOp : SDTypeProfile<1, 2, [      // fadd, fmul, etc.
107   SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>, SDTCisFP<0>
108 ]>;
109 def SDTFPSignOp : SDTypeProfile<1, 2, [     // fcopysign.
110   SDTCisSameAs<0, 1>, SDTCisFP<0>, SDTCisFP<2>
111 ]>;
112 def SDTFPTernaryOp : SDTypeProfile<1, 3, [  // fmadd, fnmsub, etc.
113   SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>, SDTCisSameAs<0, 3>, SDTCisFP<0>
114 ]>;
115 def SDTIntUnaryOp : SDTypeProfile<1, 1, [   // ctlz
116   SDTCisSameAs<0, 1>, SDTCisInt<0>
117 ]>;
118 def SDTIntExtendOp : SDTypeProfile<1, 1, [  // sext, zext, anyext
119   SDTCisInt<0>, SDTCisInt<1>, SDTCisOpSmallerThanOp<1, 0>
120 ]>;
121 def SDTIntTruncOp  : SDTypeProfile<1, 1, [  // trunc
122   SDTCisInt<0>, SDTCisInt<1>, SDTCisOpSmallerThanOp<0, 1>
123 ]>;
124 def SDTFPUnaryOp  : SDTypeProfile<1, 1, [   // fneg, fsqrt, etc
125   SDTCisSameAs<0, 1>, SDTCisFP<0>
126 ]>;
127 def SDTFPRoundOp  : SDTypeProfile<1, 1, [   // fround
128   SDTCisFP<0>, SDTCisFP<1>, SDTCisOpSmallerThanOp<0, 1>
129 ]>;
130 def SDTFPExtendOp  : SDTypeProfile<1, 1, [  // fextend
131   SDTCisFP<0>, SDTCisFP<1>, SDTCisOpSmallerThanOp<1, 0>
132 ]>;
133 def SDTIntToFPOp : SDTypeProfile<1, 1, [    // [su]int_to_fp
134   SDTCisFP<0>, SDTCisInt<1>
135 ]>;
136 def SDTFPToIntOp : SDTypeProfile<1, 1, [    // fp_to_[su]int
137   SDTCisInt<0>, SDTCisFP<1>
138 ]>;
139 def SDTExtInreg : SDTypeProfile<1, 2, [     // sext_inreg
140   SDTCisSameAs<0, 1>, SDTCisInt<0>, SDTCisVT<2, OtherVT>,
141   SDTCisVTSmallerThanOp<2, 1>
142 ]>;
143
144 def SDTSetCC : SDTypeProfile<1, 3, [        // setcc
145   SDTCisInt<0>, SDTCisSameAs<1, 2>, SDTCisVT<3, OtherVT>
146 ]>;
147
148 def SDTSelect : SDTypeProfile<1, 3, [       // select
149   SDTCisInt<1>, SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>
150 ]>;
151
152 def SDTSelectCC : SDTypeProfile<1, 5, [     // select_cc
153   SDTCisSameAs<1, 2>, SDTCisSameAs<3, 4>, SDTCisSameAs<0, 3>,
154   SDTCisVT<5, OtherVT>
155 ]>;
156
157 def SDTBr : SDTypeProfile<0, 1, [           // br
158   SDTCisVT<0, OtherVT>
159 ]>;
160
161 def SDTBrcond : SDTypeProfile<0, 2, [       // brcond
162   SDTCisInt<0>, SDTCisVT<1, OtherVT>
163 ]>;
164
165 def SDTBrind : SDTypeProfile<0, 1, [        // brind
166   SDTCisPtrTy<0>
167 ]>;
168
169 def SDTNone : SDTypeProfile<0, 0, []>;      // ret, trap
170
171 def SDTLoad : SDTypeProfile<1, 1, [         // load
172   SDTCisPtrTy<1>
173 ]>;
174
175 def SDTStore : SDTypeProfile<0, 2, [        // store
176   SDTCisPtrTy<1>
177 ]>;
178
179 def SDTIStore : SDTypeProfile<1, 3, [       // indexed store
180   SDTCisSameAs<0, 2>, SDTCisPtrTy<0>, SDTCisPtrTy<3>
181 ]>;
182
183 def SDTVecShuffle : SDTypeProfile<1, 2, [
184   SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>
185 ]>;
186 def SDTVecExtract : SDTypeProfile<1, 2, [   // vector extract
187   SDTCisEltOfVec<0, 1>, SDTCisPtrTy<2>
188 ]>;
189 def SDTVecInsert : SDTypeProfile<1, 3, [    // vector insert
190   SDTCisEltOfVec<2, 1>, SDTCisSameAs<0, 1>, SDTCisPtrTy<3>
191 ]>;
192
193 def SDTSubVecExtract : SDTypeProfile<1, 2, [// subvector extract
194   SDTCisSubVecOfVec<0,1>, SDTCisInt<2>
195 ]>;
196 def SDTSubVecInsert : SDTypeProfile<1, 3, [ // subvector insert
197   SDTCisSubVecOfVec<2, 1>, SDTCisSameAs<0,1>, SDTCisInt<3>
198 ]>;
199
200 def SDTPrefetch : SDTypeProfile<0, 3, [     // prefetch
201   SDTCisPtrTy<0>, SDTCisSameAs<1, 2>, SDTCisInt<1>
202 ]>;
203
204 def SDTMemBarrier : SDTypeProfile<0, 5, [   // memory barier
205   SDTCisSameAs<0,1>,  SDTCisSameAs<0,2>,  SDTCisSameAs<0,3>, SDTCisSameAs<0,4>,
206   SDTCisInt<0>
207 ]>;
208 def SDTAtomic3 : SDTypeProfile<1, 3, [
209   SDTCisSameAs<0,2>,  SDTCisSameAs<0,3>, SDTCisInt<0>, SDTCisPtrTy<1>
210 ]>;
211 def SDTAtomic2 : SDTypeProfile<1, 2, [
212   SDTCisSameAs<0,2>, SDTCisInt<0>, SDTCisPtrTy<1>
213 ]>;
214
215 def SDTConvertOp : SDTypeProfile<1, 5, [ //cvtss, su, us, uu, ff, fs, fu, sf, su
216   SDTCisVT<2, OtherVT>, SDTCisVT<3, OtherVT>, SDTCisPtrTy<4>, SDTCisPtrTy<5>
217 ]>;
218
219 class SDCallSeqStart<list<SDTypeConstraint> constraints> :
220         SDTypeProfile<0, 1, constraints>;
221 class SDCallSeqEnd<list<SDTypeConstraint> constraints> :
222         SDTypeProfile<0, 2, constraints>;
223
224 //===----------------------------------------------------------------------===//
225 // Selection DAG Node Properties.
226 //
227 // Note: These are hard coded into tblgen.
228 //
229 class SDNodeProperty;
230 def SDNPCommutative : SDNodeProperty;   // X op Y == Y op X
231 def SDNPAssociative : SDNodeProperty;   // (X op Y) op Z == X op (Y op Z)
232 def SDNPHasChain    : SDNodeProperty;   // R/W chain operand and result
233 def SDNPOutGlue     : SDNodeProperty;   // Write a flag result
234 def SDNPInGlue      : SDNodeProperty;   // Read a flag operand
235 def SDNPOptInGlue   : SDNodeProperty;   // Optionally read a flag operand
236 def SDNPMayStore    : SDNodeProperty;   // May write to memory, sets 'mayStore'.
237 def SDNPMayLoad     : SDNodeProperty;   // May read memory, sets 'mayLoad'.
238 def SDNPSideEffect  : SDNodeProperty;   // Sets 'HasUnmodelledSideEffects'.
239 def SDNPMemOperand  : SDNodeProperty;   // Touches memory, has assoc MemOperand
240 def SDNPVariadic    : SDNodeProperty;   // Node has variable arguments.
241 def SDNPWantRoot    : SDNodeProperty;   // ComplexPattern gets the root of match
242 def SDNPWantParent  : SDNodeProperty;   // ComplexPattern gets the parent
243
244 //===----------------------------------------------------------------------===//
245 // Selection DAG Pattern Operations
246 class SDPatternOperator;
247
248 //===----------------------------------------------------------------------===//
249 // Selection DAG Node definitions.
250 //
251 class SDNode<string opcode, SDTypeProfile typeprof,
252              list<SDNodeProperty> props = [], string sdclass = "SDNode">
253              : SDPatternOperator {
254   string Opcode  = opcode;
255   string SDClass = sdclass;
256   list<SDNodeProperty> Properties = props;
257   SDTypeProfile TypeProfile = typeprof;
258 }
259
260 // Special TableGen-recognized dag nodes
261 def set;
262 def implicit;
263 def node;
264 def srcvalue;
265
266 def imm        : SDNode<"ISD::Constant"  , SDTIntLeaf , [], "ConstantSDNode">;
267 def timm       : SDNode<"ISD::TargetConstant",SDTIntLeaf, [], "ConstantSDNode">;
268 def fpimm      : SDNode<"ISD::ConstantFP", SDTFPLeaf  , [], "ConstantFPSDNode">;
269 def vt         : SDNode<"ISD::VALUETYPE" , SDTOther   , [], "VTSDNode">;
270 def bb         : SDNode<"ISD::BasicBlock", SDTOther   , [], "BasicBlockSDNode">;
271 def cond       : SDNode<"ISD::CONDCODE"  , SDTOther   , [], "CondCodeSDNode">;
272 def undef      : SDNode<"ISD::UNDEF"     , SDTUNDEF   , []>;
273 def globaladdr : SDNode<"ISD::GlobalAddress",         SDTPtrLeaf, [],
274                         "GlobalAddressSDNode">;
275 def tglobaladdr : SDNode<"ISD::TargetGlobalAddress",  SDTPtrLeaf, [],
276                          "GlobalAddressSDNode">;
277 def globaltlsaddr : SDNode<"ISD::GlobalTLSAddress",         SDTPtrLeaf, [],
278                           "GlobalAddressSDNode">;
279 def tglobaltlsaddr : SDNode<"ISD::TargetGlobalTLSAddress",  SDTPtrLeaf, [],
280                            "GlobalAddressSDNode">;
281 def constpool   : SDNode<"ISD::ConstantPool",         SDTPtrLeaf, [],
282                          "ConstantPoolSDNode">;
283 def tconstpool  : SDNode<"ISD::TargetConstantPool",   SDTPtrLeaf, [],
284                          "ConstantPoolSDNode">;
285 def jumptable   : SDNode<"ISD::JumpTable",            SDTPtrLeaf, [],
286                          "JumpTableSDNode">;
287 def tjumptable  : SDNode<"ISD::TargetJumpTable",      SDTPtrLeaf, [],
288                          "JumpTableSDNode">;
289 def frameindex  : SDNode<"ISD::FrameIndex",           SDTPtrLeaf, [],
290                          "FrameIndexSDNode">;
291 def tframeindex : SDNode<"ISD::TargetFrameIndex",     SDTPtrLeaf, [],
292                          "FrameIndexSDNode">;
293 def externalsym : SDNode<"ISD::ExternalSymbol",       SDTPtrLeaf, [],
294                          "ExternalSymbolSDNode">;
295 def texternalsym: SDNode<"ISD::TargetExternalSymbol", SDTPtrLeaf, [],
296                          "ExternalSymbolSDNode">;
297 def blockaddress : SDNode<"ISD::BlockAddress",        SDTPtrLeaf, [],
298                          "BlockAddressSDNode">;
299 def tblockaddress: SDNode<"ISD::TargetBlockAddress",  SDTPtrLeaf, [],
300                          "BlockAddressSDNode">;
301
302 def add        : SDNode<"ISD::ADD"       , SDTIntBinOp   ,
303                         [SDNPCommutative, SDNPAssociative]>;
304 def sub        : SDNode<"ISD::SUB"       , SDTIntBinOp>;
305 def mul        : SDNode<"ISD::MUL"       , SDTIntBinOp,
306                         [SDNPCommutative, SDNPAssociative]>;
307 def mulhs      : SDNode<"ISD::MULHS"     , SDTIntBinOp, [SDNPCommutative]>;
308 def mulhu      : SDNode<"ISD::MULHU"     , SDTIntBinOp, [SDNPCommutative]>;
309 def smullohi   : SDNode<"ISD::SMUL_LOHI" , SDTIntBinHiLoOp, [SDNPCommutative]>;
310 def umullohi   : SDNode<"ISD::UMUL_LOHI" , SDTIntBinHiLoOp, [SDNPCommutative]>;
311 def sdiv       : SDNode<"ISD::SDIV"      , SDTIntBinOp>;
312 def udiv       : SDNode<"ISD::UDIV"      , SDTIntBinOp>;
313 def srem       : SDNode<"ISD::SREM"      , SDTIntBinOp>;
314 def urem       : SDNode<"ISD::UREM"      , SDTIntBinOp>;
315 def sdivrem    : SDNode<"ISD::SDIVREM"   , SDTIntBinHiLoOp>;
316 def udivrem    : SDNode<"ISD::UDIVREM"   , SDTIntBinHiLoOp>;
317 def srl        : SDNode<"ISD::SRL"       , SDTIntShiftOp>;
318 def sra        : SDNode<"ISD::SRA"       , SDTIntShiftOp>;
319 def shl        : SDNode<"ISD::SHL"       , SDTIntShiftOp>;
320 def rotl       : SDNode<"ISD::ROTL"      , SDTIntShiftOp>;
321 def rotr       : SDNode<"ISD::ROTR"      , SDTIntShiftOp>;
322 def and        : SDNode<"ISD::AND"       , SDTIntBinOp,
323                         [SDNPCommutative, SDNPAssociative]>;
324 def or         : SDNode<"ISD::OR"        , SDTIntBinOp,
325                         [SDNPCommutative, SDNPAssociative]>;
326 def xor        : SDNode<"ISD::XOR"       , SDTIntBinOp,
327                         [SDNPCommutative, SDNPAssociative]>;
328 def addc       : SDNode<"ISD::ADDC"      , SDTIntBinOp,
329                         [SDNPCommutative, SDNPOutGlue]>;
330 def adde       : SDNode<"ISD::ADDE"      , SDTIntBinOp,
331                         [SDNPCommutative, SDNPOutGlue, SDNPInGlue]>;
332 def subc       : SDNode<"ISD::SUBC"      , SDTIntBinOp,
333                         [SDNPOutGlue]>;
334 def sube       : SDNode<"ISD::SUBE"      , SDTIntBinOp,
335                         [SDNPOutGlue, SDNPInGlue]>;
336
337 def sext_inreg : SDNode<"ISD::SIGN_EXTEND_INREG", SDTExtInreg>;
338 def bswap      : SDNode<"ISD::BSWAP"      , SDTIntUnaryOp>;
339 def ctlz       : SDNode<"ISD::CTLZ"       , SDTIntUnaryOp>;
340 def cttz       : SDNode<"ISD::CTTZ"       , SDTIntUnaryOp>;
341 def ctpop      : SDNode<"ISD::CTPOP"      , SDTIntUnaryOp>;
342 def sext       : SDNode<"ISD::SIGN_EXTEND", SDTIntExtendOp>;
343 def zext       : SDNode<"ISD::ZERO_EXTEND", SDTIntExtendOp>;
344 def anyext     : SDNode<"ISD::ANY_EXTEND" , SDTIntExtendOp>;
345 def trunc      : SDNode<"ISD::TRUNCATE"   , SDTIntTruncOp>;
346 def bitconvert : SDNode<"ISD::BITCAST"    , SDTUnaryOp>;
347 def extractelt : SDNode<"ISD::EXTRACT_VECTOR_ELT", SDTVecExtract>;
348 def insertelt  : SDNode<"ISD::INSERT_VECTOR_ELT", SDTVecInsert>;
349
350
351 def fadd       : SDNode<"ISD::FADD"       , SDTFPBinOp, [SDNPCommutative]>;
352 def fsub       : SDNode<"ISD::FSUB"       , SDTFPBinOp>;
353 def fmul       : SDNode<"ISD::FMUL"       , SDTFPBinOp, [SDNPCommutative]>;
354 def fdiv       : SDNode<"ISD::FDIV"       , SDTFPBinOp>;
355 def frem       : SDNode<"ISD::FREM"       , SDTFPBinOp>;
356 def fabs       : SDNode<"ISD::FABS"       , SDTFPUnaryOp>;
357 def fneg       : SDNode<"ISD::FNEG"       , SDTFPUnaryOp>;
358 def fsqrt      : SDNode<"ISD::FSQRT"      , SDTFPUnaryOp>;
359 def fsin       : SDNode<"ISD::FSIN"       , SDTFPUnaryOp>;
360 def fcos       : SDNode<"ISD::FCOS"       , SDTFPUnaryOp>;
361 def fexp2      : SDNode<"ISD::FEXP2"      , SDTFPUnaryOp>;
362 def flog2      : SDNode<"ISD::FLOG2"      , SDTFPUnaryOp>;
363 def frint      : SDNode<"ISD::FRINT"      , SDTFPUnaryOp>;
364 def ftrunc     : SDNode<"ISD::FTRUNC"     , SDTFPUnaryOp>;
365 def fceil      : SDNode<"ISD::FCEIL"      , SDTFPUnaryOp>;
366 def ffloor     : SDNode<"ISD::FFLOOR"     , SDTFPUnaryOp>;
367 def fnearbyint : SDNode<"ISD::FNEARBYINT" , SDTFPUnaryOp>;
368
369 def fround     : SDNode<"ISD::FP_ROUND"   , SDTFPRoundOp>;
370 def fextend    : SDNode<"ISD::FP_EXTEND"  , SDTFPExtendOp>;
371 def fcopysign  : SDNode<"ISD::FCOPYSIGN"  , SDTFPSignOp>;
372
373 def sint_to_fp : SDNode<"ISD::SINT_TO_FP" , SDTIntToFPOp>;
374 def uint_to_fp : SDNode<"ISD::UINT_TO_FP" , SDTIntToFPOp>;
375 def fp_to_sint : SDNode<"ISD::FP_TO_SINT" , SDTFPToIntOp>;
376 def fp_to_uint : SDNode<"ISD::FP_TO_UINT" , SDTFPToIntOp>;
377 def f16_to_f32 : SDNode<"ISD::FP16_TO_FP32", SDTIntToFPOp>;
378 def f32_to_f16 : SDNode<"ISD::FP32_TO_FP16", SDTFPToIntOp>;
379
380 def setcc      : SDNode<"ISD::SETCC"      , SDTSetCC>;
381 def select     : SDNode<"ISD::SELECT"     , SDTSelect>;
382 def selectcc   : SDNode<"ISD::SELECT_CC"  , SDTSelectCC>;
383 def vsetcc     : SDNode<"ISD::VSETCC"     , SDTSetCC>;
384
385 def brcond     : SDNode<"ISD::BRCOND"     , SDTBrcond, [SDNPHasChain]>;
386 def brind      : SDNode<"ISD::BRIND"      , SDTBrind,  [SDNPHasChain]>;
387 def br         : SDNode<"ISD::BR"         , SDTBr,     [SDNPHasChain]>;
388 def trap       : SDNode<"ISD::TRAP"       , SDTNone,
389                         [SDNPHasChain, SDNPSideEffect]>;
390
391 def prefetch   : SDNode<"ISD::PREFETCH"   , SDTPrefetch,
392                         [SDNPHasChain, SDNPMayLoad, SDNPMayStore,
393                          SDNPMemOperand]>;
394
395 def membarrier : SDNode<"ISD::MEMBARRIER" , SDTMemBarrier,
396                         [SDNPHasChain, SDNPSideEffect]>;
397
398 def atomic_cmp_swap : SDNode<"ISD::ATOMIC_CMP_SWAP" , SDTAtomic3,
399                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
400 def atomic_load_add : SDNode<"ISD::ATOMIC_LOAD_ADD" , SDTAtomic2,
401                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
402 def atomic_swap     : SDNode<"ISD::ATOMIC_SWAP", SDTAtomic2,
403                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
404 def atomic_load_sub : SDNode<"ISD::ATOMIC_LOAD_SUB" , SDTAtomic2,
405                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
406 def atomic_load_and : SDNode<"ISD::ATOMIC_LOAD_AND" , SDTAtomic2,
407                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
408 def atomic_load_or  : SDNode<"ISD::ATOMIC_LOAD_OR" , SDTAtomic2,
409                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
410 def atomic_load_xor : SDNode<"ISD::ATOMIC_LOAD_XOR" , SDTAtomic2,
411                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
412 def atomic_load_nand: SDNode<"ISD::ATOMIC_LOAD_NAND", SDTAtomic2,
413                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
414 def atomic_load_min : SDNode<"ISD::ATOMIC_LOAD_MIN", SDTAtomic2,
415                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
416 def atomic_load_max : SDNode<"ISD::ATOMIC_LOAD_MAX", SDTAtomic2,
417                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
418 def atomic_load_umin : SDNode<"ISD::ATOMIC_LOAD_UMIN", SDTAtomic2,
419                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
420 def atomic_load_umax : SDNode<"ISD::ATOMIC_LOAD_UMAX", SDTAtomic2,
421                     [SDNPHasChain, SDNPMayStore, SDNPMayLoad, SDNPMemOperand]>;
422
423 // Do not use ld, st directly. Use load, extload, sextload, zextload, store,
424 // and truncst (see below).
425 def ld         : SDNode<"ISD::LOAD"       , SDTLoad,
426                         [SDNPHasChain, SDNPMayLoad, SDNPMemOperand]>;
427 def st         : SDNode<"ISD::STORE"      , SDTStore,
428                         [SDNPHasChain, SDNPMayStore, SDNPMemOperand]>;
429 def ist        : SDNode<"ISD::STORE"      , SDTIStore,
430                         [SDNPHasChain, SDNPMayStore, SDNPMemOperand]>;
431
432 def vector_shuffle : SDNode<"ISD::VECTOR_SHUFFLE", SDTVecShuffle, []>;
433 def build_vector : SDNode<"ISD::BUILD_VECTOR", SDTypeProfile<1, -1, []>, []>;
434 def scalar_to_vector : SDNode<"ISD::SCALAR_TO_VECTOR", SDTypeProfile<1, 1, []>,
435                               []>;
436 def vector_extract : SDNode<"ISD::EXTRACT_VECTOR_ELT",
437     SDTypeProfile<1, 2, [SDTCisPtrTy<2>]>, []>;
438 def vector_insert : SDNode<"ISD::INSERT_VECTOR_ELT",
439     SDTypeProfile<1, 3, [SDTCisSameAs<0, 1>, SDTCisPtrTy<3>]>, []>;
440
441 // This operator does not do subvector type checking.  The ARM
442 // backend, at least, needs it.
443 def vector_extract_subvec : SDNode<"ISD::EXTRACT_SUBVECTOR",
444     SDTypeProfile<1, 2, [SDTCisInt<2>, SDTCisVec<1>, SDTCisVec<0>]>, 
445     []>;
446
447 // This operator does subvector type checking.
448 def extract_subvector : SDNode<"ISD::EXTRACT_SUBVECTOR", SDTSubVecExtract, []>;
449 def insert_subvector : SDNode<"ISD::INSERT_SUBVECTOR", SDTSubVecInsert, []>;
450
451 // Nodes for intrinsics, you should use the intrinsic itself and let tblgen use
452 // these internally.  Don't reference these directly.
453 def intrinsic_void : SDNode<"ISD::INTRINSIC_VOID",
454                             SDTypeProfile<0, -1, [SDTCisPtrTy<0>]>,
455                             [SDNPHasChain]>;
456 def intrinsic_w_chain : SDNode<"ISD::INTRINSIC_W_CHAIN",
457                                SDTypeProfile<1, -1, [SDTCisPtrTy<1>]>,
458                                [SDNPHasChain]>;
459 def intrinsic_wo_chain : SDNode<"ISD::INTRINSIC_WO_CHAIN",
460                                 SDTypeProfile<1, -1, [SDTCisPtrTy<1>]>, []>;
461
462 // Do not use cvt directly. Use cvt forms below
463 def cvt : SDNode<"ISD::CONVERT_RNDSAT", SDTConvertOp>;
464
465 //===----------------------------------------------------------------------===//
466 // Selection DAG Condition Codes
467
468 class CondCode; // ISD::CondCode enums
469 def SETOEQ : CondCode; def SETOGT : CondCode;
470 def SETOGE : CondCode; def SETOLT : CondCode; def SETOLE : CondCode;
471 def SETONE : CondCode; def SETO   : CondCode; def SETUO  : CondCode;
472 def SETUEQ : CondCode; def SETUGT : CondCode; def SETUGE : CondCode;
473 def SETULT : CondCode; def SETULE : CondCode; def SETUNE : CondCode;
474
475 def SETEQ : CondCode; def SETGT : CondCode; def SETGE : CondCode;
476 def SETLT : CondCode; def SETLE : CondCode; def SETNE : CondCode;
477
478
479 //===----------------------------------------------------------------------===//
480 // Selection DAG Node Transformation Functions.
481 //
482 // This mechanism allows targets to manipulate nodes in the output DAG once a
483 // match has been formed.  This is typically used to manipulate immediate
484 // values.
485 //
486 class SDNodeXForm<SDNode opc, code xformFunction> {
487   SDNode Opcode = opc;
488   code XFormFunction = xformFunction;
489 }
490
491 def NOOP_SDNodeXForm : SDNodeXForm<imm, [{}]>;
492
493 //===----------------------------------------------------------------------===//
494 // PatPred Subclasses.
495 //
496 // These allow specifying different sorts of predicates that control whether a
497 // node is matched.
498 //
499 class PatPred;
500
501 class CodePatPred<code predicate> : PatPred {
502   code PredicateCode = predicate;
503 }
504
505
506 //===----------------------------------------------------------------------===//
507 // Selection DAG Pattern Fragments.
508 //
509 // Pattern fragments are reusable chunks of dags that match specific things.
510 // They can take arguments and have C++ predicates that control whether they
511 // match.  They are intended to make the patterns for common instructions more
512 // compact and readable.
513 //
514
515 /// PatFrag - Represents a pattern fragment.  This can match something on the
516 /// DAG, from a single node to multiple nested other fragments.
517 ///
518 class PatFrag<dag ops, dag frag, code pred = [{}],
519               SDNodeXForm xform = NOOP_SDNodeXForm> : SDPatternOperator {
520   dag Operands = ops;
521   dag Fragment = frag;
522   code PredicateCode = pred;
523   code ImmediateCode = [{}];
524   SDNodeXForm OperandTransform = xform;
525 }
526
527 // PatLeaf's are pattern fragments that have no operands.  This is just a helper
528 // to define immediates and other common things concisely.
529 class PatLeaf<dag frag, code pred = [{}], SDNodeXForm xform = NOOP_SDNodeXForm>
530  : PatFrag<(ops), frag, pred, xform>;
531
532
533 // ImmLeaf is a pattern fragment with a constraint on the immediate.  The
534 // constraint is a function that is run on the immediate (always with the value
535 // sign extended out to an int64_t) as Imm.  For example:
536 //
537 //  def immSExt8 : ImmLeaf<i16, [{ return (char)Imm == Imm; }]>;
538 //
539 // this is a more convenient form to match 'imm' nodes in than PatLeaf and also
540 // is preferred over using PatLeaf because it allows the code generator to
541 // reason more about the constraint.
542 //
543 // If FastIsel should ignore all instructions that have an operand of this type,
544 // the FastIselShouldIgnore flag can be set.  This is an optimization to reduce
545 // the code size of the generated fast instruction selector.
546 class ImmLeaf<ValueType vt, code pred>
547   : PatFrag<(ops), (vt imm)> {
548   let ImmediateCode = pred;
549   bit FastIselShouldIgnore = 0;
550 }
551
552
553 // Leaf fragments.
554
555 def vtInt      : PatLeaf<(vt),  [{ return N->getVT().isInteger(); }]>;
556 def vtFP       : PatLeaf<(vt),  [{ return N->getVT().isFloatingPoint(); }]>;
557
558 def immAllOnesV: PatLeaf<(build_vector), [{
559   return ISD::isBuildVectorAllOnes(N);
560 }]>;
561 def immAllZerosV: PatLeaf<(build_vector), [{
562   return ISD::isBuildVectorAllZeros(N);
563 }]>;
564
565
566
567 // Other helper fragments.
568 def not  : PatFrag<(ops node:$in), (xor node:$in, -1)>;
569 def vnot : PatFrag<(ops node:$in), (xor node:$in, immAllOnesV)>;
570 def ineg : PatFrag<(ops node:$in), (sub 0, node:$in)>;
571
572 // load fragments.
573 def unindexedload : PatFrag<(ops node:$ptr), (ld node:$ptr), [{
574   return cast<LoadSDNode>(N)->getAddressingMode() == ISD::UNINDEXED;
575 }]>;
576 def load : PatFrag<(ops node:$ptr), (unindexedload node:$ptr), [{
577   return cast<LoadSDNode>(N)->getExtensionType() == ISD::NON_EXTLOAD;
578 }]>;
579
580 // extending load fragments.
581 def extload   : PatFrag<(ops node:$ptr), (unindexedload node:$ptr), [{
582   return cast<LoadSDNode>(N)->getExtensionType() == ISD::EXTLOAD;
583 }]>;
584 def sextload  : PatFrag<(ops node:$ptr), (unindexedload node:$ptr), [{
585   return cast<LoadSDNode>(N)->getExtensionType() == ISD::SEXTLOAD;
586 }]>;
587 def zextload  : PatFrag<(ops node:$ptr), (unindexedload node:$ptr), [{
588   return cast<LoadSDNode>(N)->getExtensionType() == ISD::ZEXTLOAD;
589 }]>;
590
591 def extloadi1  : PatFrag<(ops node:$ptr), (extload node:$ptr), [{
592   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i1;
593 }]>;
594 def extloadi8  : PatFrag<(ops node:$ptr), (extload node:$ptr), [{
595   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i8;
596 }]>;
597 def extloadi16 : PatFrag<(ops node:$ptr), (extload node:$ptr), [{
598   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i16;
599 }]>;
600 def extloadi32 : PatFrag<(ops node:$ptr), (extload node:$ptr), [{
601   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i32;
602 }]>;
603 def extloadf32 : PatFrag<(ops node:$ptr), (extload node:$ptr), [{
604   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::f32;
605 }]>;
606 def extloadf64 : PatFrag<(ops node:$ptr), (extload node:$ptr), [{
607   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::f64;
608 }]>;
609
610 def sextloadi1  : PatFrag<(ops node:$ptr), (sextload node:$ptr), [{
611   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i1;
612 }]>;
613 def sextloadi8  : PatFrag<(ops node:$ptr), (sextload node:$ptr), [{
614   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i8;
615 }]>;
616 def sextloadi16 : PatFrag<(ops node:$ptr), (sextload node:$ptr), [{
617   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i16;
618 }]>;
619 def sextloadi32 : PatFrag<(ops node:$ptr), (sextload node:$ptr), [{
620   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i32;
621 }]>;
622
623 def zextloadi1  : PatFrag<(ops node:$ptr), (zextload node:$ptr), [{
624   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i1;
625 }]>;
626 def zextloadi8  : PatFrag<(ops node:$ptr), (zextload node:$ptr), [{
627   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i8;
628 }]>;
629 def zextloadi16 : PatFrag<(ops node:$ptr), (zextload node:$ptr), [{
630   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i16;
631 }]>;
632 def zextloadi32 : PatFrag<(ops node:$ptr), (zextload node:$ptr), [{
633   return cast<LoadSDNode>(N)->getMemoryVT() == MVT::i32;
634 }]>;
635
636 // store fragments.
637 def unindexedstore : PatFrag<(ops node:$val, node:$ptr),
638                              (st node:$val, node:$ptr), [{
639   return cast<StoreSDNode>(N)->getAddressingMode() == ISD::UNINDEXED;
640 }]>;
641 def store : PatFrag<(ops node:$val, node:$ptr),
642                     (unindexedstore node:$val, node:$ptr), [{
643   return !cast<StoreSDNode>(N)->isTruncatingStore();
644 }]>;
645
646 // truncstore fragments.
647 def truncstore : PatFrag<(ops node:$val, node:$ptr),
648                          (unindexedstore node:$val, node:$ptr), [{
649   return cast<StoreSDNode>(N)->isTruncatingStore();
650 }]>;
651 def truncstorei8 : PatFrag<(ops node:$val, node:$ptr),
652                            (truncstore node:$val, node:$ptr), [{
653   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i8;
654 }]>;
655 def truncstorei16 : PatFrag<(ops node:$val, node:$ptr),
656                             (truncstore node:$val, node:$ptr), [{
657   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i16;
658 }]>;
659 def truncstorei32 : PatFrag<(ops node:$val, node:$ptr),
660                             (truncstore node:$val, node:$ptr), [{
661   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i32;
662 }]>;
663 def truncstoref32 : PatFrag<(ops node:$val, node:$ptr),
664                             (truncstore node:$val, node:$ptr), [{
665   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::f32;
666 }]>;
667 def truncstoref64 : PatFrag<(ops node:$val, node:$ptr),
668                             (truncstore node:$val, node:$ptr), [{
669   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::f64;
670 }]>;
671
672 // indexed store fragments.
673 def istore : PatFrag<(ops node:$val, node:$base, node:$offset),
674                      (ist node:$val, node:$base, node:$offset), [{
675   return !cast<StoreSDNode>(N)->isTruncatingStore();
676 }]>;
677
678 def pre_store : PatFrag<(ops node:$val, node:$base, node:$offset),
679                         (istore node:$val, node:$base, node:$offset), [{
680   ISD::MemIndexedMode AM = cast<StoreSDNode>(N)->getAddressingMode();
681   return AM == ISD::PRE_INC || AM == ISD::PRE_DEC;
682 }]>;
683
684 def itruncstore : PatFrag<(ops node:$val, node:$base, node:$offset),
685                           (ist node:$val, node:$base, node:$offset), [{
686   return cast<StoreSDNode>(N)->isTruncatingStore();
687 }]>;
688 def pre_truncst : PatFrag<(ops node:$val, node:$base, node:$offset),
689                           (itruncstore node:$val, node:$base, node:$offset), [{
690   ISD::MemIndexedMode AM = cast<StoreSDNode>(N)->getAddressingMode();
691   return AM == ISD::PRE_INC || AM == ISD::PRE_DEC;
692 }]>;
693 def pre_truncsti1 : PatFrag<(ops node:$val, node:$base, node:$offset),
694                             (pre_truncst node:$val, node:$base, node:$offset), [{
695   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i1;
696 }]>;
697 def pre_truncsti8 : PatFrag<(ops node:$val, node:$base, node:$offset),
698                             (pre_truncst node:$val, node:$base, node:$offset), [{
699   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i8;
700 }]>;
701 def pre_truncsti16 : PatFrag<(ops node:$val, node:$base, node:$offset),
702                              (pre_truncst node:$val, node:$base, node:$offset), [{
703   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i16;
704 }]>;
705 def pre_truncsti32 : PatFrag<(ops node:$val, node:$base, node:$offset),
706                              (pre_truncst node:$val, node:$base, node:$offset), [{
707   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i32;
708 }]>;
709 def pre_truncstf32 : PatFrag<(ops node:$val, node:$base, node:$offset),
710                              (pre_truncst node:$val, node:$base, node:$offset), [{
711   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::f32;
712 }]>;
713
714 def post_store : PatFrag<(ops node:$val, node:$ptr, node:$offset),
715                          (istore node:$val, node:$ptr, node:$offset), [{
716   ISD::MemIndexedMode AM = cast<StoreSDNode>(N)->getAddressingMode();
717   return AM == ISD::POST_INC || AM == ISD::POST_DEC;
718 }]>;
719
720 def post_truncst : PatFrag<(ops node:$val, node:$base, node:$offset),
721                            (itruncstore node:$val, node:$base, node:$offset), [{
722   ISD::MemIndexedMode AM = cast<StoreSDNode>(N)->getAddressingMode();
723   return AM == ISD::POST_INC || AM == ISD::POST_DEC;
724 }]>;
725 def post_truncsti1 : PatFrag<(ops node:$val, node:$base, node:$offset),
726                              (post_truncst node:$val, node:$base, node:$offset), [{
727   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i1;
728 }]>;
729 def post_truncsti8 : PatFrag<(ops node:$val, node:$base, node:$offset),
730                              (post_truncst node:$val, node:$base, node:$offset), [{
731   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i8;
732 }]>;
733 def post_truncsti16 : PatFrag<(ops node:$val, node:$base, node:$offset),
734                               (post_truncst node:$val, node:$base, node:$offset), [{
735   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i16;
736 }]>;
737 def post_truncsti32 : PatFrag<(ops node:$val, node:$base, node:$offset),
738                               (post_truncst node:$val, node:$base, node:$offset), [{
739   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i32;
740 }]>;
741 def post_truncstf32 : PatFrag<(ops node:$val, node:$base, node:$offset),
742                               (post_truncst node:$val, node:$base, node:$offset), [{
743   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::f32;
744 }]>;
745
746 // setcc convenience fragments.
747 def setoeq : PatFrag<(ops node:$lhs, node:$rhs),
748                      (setcc node:$lhs, node:$rhs, SETOEQ)>;
749 def setogt : PatFrag<(ops node:$lhs, node:$rhs),
750                      (setcc node:$lhs, node:$rhs, SETOGT)>;
751 def setoge : PatFrag<(ops node:$lhs, node:$rhs),
752                      (setcc node:$lhs, node:$rhs, SETOGE)>;
753 def setolt : PatFrag<(ops node:$lhs, node:$rhs),
754                      (setcc node:$lhs, node:$rhs, SETOLT)>;
755 def setole : PatFrag<(ops node:$lhs, node:$rhs),
756                      (setcc node:$lhs, node:$rhs, SETOLE)>;
757 def setone : PatFrag<(ops node:$lhs, node:$rhs),
758                      (setcc node:$lhs, node:$rhs, SETONE)>;
759 def seto   : PatFrag<(ops node:$lhs, node:$rhs),
760                      (setcc node:$lhs, node:$rhs, SETO)>;
761 def setuo  : PatFrag<(ops node:$lhs, node:$rhs),
762                      (setcc node:$lhs, node:$rhs, SETUO)>;
763 def setueq : PatFrag<(ops node:$lhs, node:$rhs),
764                      (setcc node:$lhs, node:$rhs, SETUEQ)>;
765 def setugt : PatFrag<(ops node:$lhs, node:$rhs),
766                      (setcc node:$lhs, node:$rhs, SETUGT)>;
767 def setuge : PatFrag<(ops node:$lhs, node:$rhs),
768                      (setcc node:$lhs, node:$rhs, SETUGE)>;
769 def setult : PatFrag<(ops node:$lhs, node:$rhs),
770                      (setcc node:$lhs, node:$rhs, SETULT)>;
771 def setule : PatFrag<(ops node:$lhs, node:$rhs),
772                      (setcc node:$lhs, node:$rhs, SETULE)>;
773 def setune : PatFrag<(ops node:$lhs, node:$rhs),
774                      (setcc node:$lhs, node:$rhs, SETUNE)>;
775 def seteq  : PatFrag<(ops node:$lhs, node:$rhs),
776                      (setcc node:$lhs, node:$rhs, SETEQ)>;
777 def setgt  : PatFrag<(ops node:$lhs, node:$rhs),
778                      (setcc node:$lhs, node:$rhs, SETGT)>;
779 def setge  : PatFrag<(ops node:$lhs, node:$rhs),
780                      (setcc node:$lhs, node:$rhs, SETGE)>;
781 def setlt  : PatFrag<(ops node:$lhs, node:$rhs),
782                      (setcc node:$lhs, node:$rhs, SETLT)>;
783 def setle  : PatFrag<(ops node:$lhs, node:$rhs),
784                      (setcc node:$lhs, node:$rhs, SETLE)>;
785 def setne  : PatFrag<(ops node:$lhs, node:$rhs),
786                      (setcc node:$lhs, node:$rhs, SETNE)>;
787
788 def atomic_cmp_swap_8 :
789   PatFrag<(ops node:$ptr, node:$cmp, node:$swap),
790           (atomic_cmp_swap node:$ptr, node:$cmp, node:$swap), [{
791   return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i8;
792 }]>;
793 def atomic_cmp_swap_16 :
794   PatFrag<(ops node:$ptr, node:$cmp, node:$swap),
795           (atomic_cmp_swap node:$ptr, node:$cmp, node:$swap), [{
796   return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i16;
797 }]>;
798 def atomic_cmp_swap_32 :
799   PatFrag<(ops node:$ptr, node:$cmp, node:$swap),
800           (atomic_cmp_swap node:$ptr, node:$cmp, node:$swap), [{
801   return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i32;
802 }]>;
803 def atomic_cmp_swap_64 :
804   PatFrag<(ops node:$ptr, node:$cmp, node:$swap),
805           (atomic_cmp_swap node:$ptr, node:$cmp, node:$swap), [{
806   return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i64;
807 }]>;
808
809 multiclass binary_atomic_op<SDNode atomic_op> {
810   def _8 : PatFrag<(ops node:$ptr, node:$val),
811                    (atomic_op node:$ptr, node:$val), [{
812     return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i8;
813   }]>;
814   def _16 : PatFrag<(ops node:$ptr, node:$val),
815                    (atomic_op node:$ptr, node:$val), [{
816     return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i16;
817   }]>;
818   def _32 : PatFrag<(ops node:$ptr, node:$val),
819                    (atomic_op node:$ptr, node:$val), [{
820     return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i32;
821   }]>;
822   def _64 : PatFrag<(ops node:$ptr, node:$val),
823                    (atomic_op node:$ptr, node:$val), [{
824     return cast<AtomicSDNode>(N)->getMemoryVT() == MVT::i64;
825   }]>;
826 }
827
828 defm atomic_load_add  : binary_atomic_op<atomic_load_add>;
829 defm atomic_swap      : binary_atomic_op<atomic_swap>;
830 defm atomic_load_sub  : binary_atomic_op<atomic_load_sub>;
831 defm atomic_load_and  : binary_atomic_op<atomic_load_and>;
832 defm atomic_load_or   : binary_atomic_op<atomic_load_or>;
833 defm atomic_load_xor  : binary_atomic_op<atomic_load_xor>;
834 defm atomic_load_nand : binary_atomic_op<atomic_load_nand>;
835 defm atomic_load_min  : binary_atomic_op<atomic_load_min>;
836 defm atomic_load_max  : binary_atomic_op<atomic_load_max>;
837 defm atomic_load_umin : binary_atomic_op<atomic_load_umin>;
838 defm atomic_load_umax : binary_atomic_op<atomic_load_umax>;
839
840 //===----------------------------------------------------------------------===//
841 // Selection DAG CONVERT_RNDSAT patterns
842
843 def cvtff : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
844     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
845        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_FF;
846     }]>;
847
848 def cvtss : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
849     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
850        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_SS;
851     }]>;
852
853 def cvtsu : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
854     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
855        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_SU;
856     }]>;
857
858 def cvtus : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
859     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
860        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_US;
861     }]>;
862
863 def cvtuu : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
864     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
865        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_UU;
866     }]>;
867
868 def cvtsf : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
869     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
870        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_SF;
871     }]>;
872
873 def cvtuf : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
874     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
875        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_UF;
876     }]>;
877
878 def cvtfs : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
879     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
880        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_FS;
881     }]>;
882
883 def cvtfu : PatFrag<(ops node:$val, node:$dty, node:$sty, node:$rd, node:$sat),
884     (cvt node:$val, node:$dty, node:$sty, node:$rd, node:$sat), [{
885        return cast<CvtRndSatSDNode>(N)->getCvtCode() == ISD::CVT_FU;
886     }]>;
887
888 //===----------------------------------------------------------------------===//
889 // Selection DAG Pattern Support.
890 //
891 // Patterns are what are actually matched against by the target-flavored
892 // instruction selection DAG.  Instructions defined by the target implicitly
893 // define patterns in most cases, but patterns can also be explicitly added when
894 // an operation is defined by a sequence of instructions (e.g. loading a large
895 // immediate value on RISC targets that do not support immediates as large as
896 // their GPRs).
897 //
898
899 class Pattern<dag patternToMatch, list<dag> resultInstrs> {
900   dag             PatternToMatch  = patternToMatch;
901   list<dag>       ResultInstrs    = resultInstrs;
902   list<Predicate> Predicates      = [];  // See class Instruction in Target.td.
903   int             AddedComplexity = 0;   // See class Instruction in Target.td.
904 }
905
906 // Pat - A simple (but common) form of a pattern, which produces a simple result
907 // not needing a full list.
908 class Pat<dag pattern, dag result> : Pattern<pattern, [result]>;
909
910 //===----------------------------------------------------------------------===//
911 // Complex pattern definitions.
912 //
913
914 // Complex patterns, e.g. X86 addressing mode, requires pattern matching code
915 // in C++. NumOperands is the number of operands returned by the select function;
916 // SelectFunc is the name of the function used to pattern match the max. pattern;
917 // RootNodes are the list of possible root nodes of the sub-dags to match.
918 // e.g. X86 addressing mode - def addr : ComplexPattern<4, "SelectAddr", [add]>;
919 //
920 class ComplexPattern<ValueType ty, int numops, string fn,
921                      list<SDNode> roots = [], list<SDNodeProperty> props = []> {
922   ValueType Ty = ty;
923   int NumOperands = numops;
924   string SelectFunc = fn;
925   list<SDNode> RootNodes = roots;
926   list<SDNodeProperty> Properties = props;
927 }