Merge ISD::TRUNCSTORE to ISD::STORE. Switch to using StoreSDNode.
[oota-llvm.git] / include / llvm / Target / TargetLowering.h
1 //===-- llvm/Target/TargetLowering.h - Target Lowering Info -----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes how to lower LLVM code to machine code.  This has two
11 // main components:
12 //
13 //  1. Which ValueTypes are natively supported by the target.
14 //  2. Which operations are supported for supported ValueTypes.
15 //  3. Cost thresholds for alternative implementations of certain operations.
16 //
17 // In addition it has a few other components, like information about FP
18 // immediates.
19 //
20 //===----------------------------------------------------------------------===//
21
22 #ifndef LLVM_TARGET_TARGETLOWERING_H
23 #define LLVM_TARGET_TARGETLOWERING_H
24
25 #include "llvm/Type.h"
26 #include "llvm/CodeGen/SelectionDAGNodes.h"
27 #include <map>
28
29 namespace llvm {
30   class Value;
31   class Function;
32   class TargetMachine;
33   class TargetData;
34   class TargetRegisterClass;
35   class SDNode;
36   class SDOperand;
37   class SelectionDAG;
38   class MachineBasicBlock;
39   class MachineInstr;
40
41 //===----------------------------------------------------------------------===//
42 /// TargetLowering - This class defines information used to lower LLVM code to
43 /// legal SelectionDAG operators that the target instruction selector can accept
44 /// natively.
45 ///
46 /// This class also defines callbacks that targets must implement to lower
47 /// target-specific constructs to SelectionDAG operators.
48 ///
49 class TargetLowering {
50 public:
51   /// LegalizeAction - This enum indicates whether operations are valid for a
52   /// target, and if not, what action should be used to make them valid.
53   enum LegalizeAction {
54     Legal,      // The target natively supports this operation.
55     Promote,    // This operation should be executed in a larger type.
56     Expand,     // Try to expand this to other ops, otherwise use a libcall.
57     Custom      // Use the LowerOperation hook to implement custom lowering.
58   };
59
60   enum OutOfRangeShiftAmount {
61     Undefined,  // Oversized shift amounts are undefined (default).
62     Mask,       // Shift amounts are auto masked (anded) to value size.
63     Extend      // Oversized shift pulls in zeros or sign bits.
64   };
65
66   enum SetCCResultValue {
67     UndefinedSetCCResult,          // SetCC returns a garbage/unknown extend.
68     ZeroOrOneSetCCResult,          // SetCC returns a zero extended result.
69     ZeroOrNegativeOneSetCCResult   // SetCC returns a sign extended result.
70   };
71
72   enum SchedPreference {
73     SchedulingForLatency,          // Scheduling for shortest total latency.
74     SchedulingForRegPressure       // Scheduling for lowest register pressure.
75   };
76
77   TargetLowering(TargetMachine &TM);
78   virtual ~TargetLowering();
79
80   TargetMachine &getTargetMachine() const { return TM; }
81   const TargetData *getTargetData() const { return TD; }
82
83   bool isLittleEndian() const { return IsLittleEndian; }
84   MVT::ValueType getPointerTy() const { return PointerTy; }
85   MVT::ValueType getShiftAmountTy() const { return ShiftAmountTy; }
86   OutOfRangeShiftAmount getShiftAmountFlavor() const {return ShiftAmtHandling; }
87
88   /// usesGlobalOffsetTable - Return true if this target uses a GOT for PIC
89   /// codegen.
90   bool usesGlobalOffsetTable() const { return UsesGlobalOffsetTable; }
91   
92   /// isSetCCExpensive - Return true if the setcc operation is expensive for
93   /// this target.
94   bool isSetCCExpensive() const { return SetCCIsExpensive; }
95   
96   /// isIntDivCheap() - Return true if integer divide is usually cheaper than
97   /// a sequence of several shifts, adds, and multiplies for this target.
98   bool isIntDivCheap() const { return IntDivIsCheap; }
99
100   /// isPow2DivCheap() - Return true if pow2 div is cheaper than a chain of
101   /// srl/add/sra.
102   bool isPow2DivCheap() const { return Pow2DivIsCheap; }
103   
104   /// getSetCCResultTy - Return the ValueType of the result of setcc operations.
105   ///
106   MVT::ValueType getSetCCResultTy() const { return SetCCResultTy; }
107
108   /// getSetCCResultContents - For targets without boolean registers, this flag
109   /// returns information about the contents of the high-bits in the setcc
110   /// result register.
111   SetCCResultValue getSetCCResultContents() const { return SetCCResultContents;}
112
113   /// getSchedulingPreference - Return target scheduling preference.
114   SchedPreference getSchedulingPreference() const {
115     return SchedPreferenceInfo;
116   }
117
118   /// getRegClassFor - Return the register class that should be used for the
119   /// specified value type.  This may only be called on legal types.
120   TargetRegisterClass *getRegClassFor(MVT::ValueType VT) const {
121     TargetRegisterClass *RC = RegClassForVT[VT];
122     assert(RC && "This value type is not natively supported!");
123     return RC;
124   }
125   
126   /// isTypeLegal - Return true if the target has native support for the
127   /// specified value type.  This means that it has a register that directly
128   /// holds it without promotions or expansions.
129   bool isTypeLegal(MVT::ValueType VT) const {
130     return RegClassForVT[VT] != 0;
131   }
132
133   class ValueTypeActionImpl {
134     /// ValueTypeActions - This is a bitvector that contains two bits for each
135     /// value type, where the two bits correspond to the LegalizeAction enum.
136     /// This can be queried with "getTypeAction(VT)".
137     uint32_t ValueTypeActions[2];
138   public:
139     ValueTypeActionImpl() {
140       ValueTypeActions[0] = ValueTypeActions[1] = 0;
141     }
142     ValueTypeActionImpl(const ValueTypeActionImpl &RHS) {
143       ValueTypeActions[0] = RHS.ValueTypeActions[0];
144       ValueTypeActions[1] = RHS.ValueTypeActions[1];
145     }
146     
147     LegalizeAction getTypeAction(MVT::ValueType VT) const {
148       return (LegalizeAction)((ValueTypeActions[VT>>4] >> ((2*VT) & 31)) & 3);
149     }
150     void setTypeAction(MVT::ValueType VT, LegalizeAction Action) {
151       assert(unsigned(VT >> 4) < 
152              sizeof(ValueTypeActions)/sizeof(ValueTypeActions[0]));
153       ValueTypeActions[VT>>4] |= Action << ((VT*2) & 31);
154     }
155   };
156   
157   const ValueTypeActionImpl &getValueTypeActions() const {
158     return ValueTypeActions;
159   }
160   
161   /// getTypeAction - Return how we should legalize values of this type, either
162   /// it is already legal (return 'Legal') or we need to promote it to a larger
163   /// type (return 'Promote'), or we need to expand it into multiple registers
164   /// of smaller integer type (return 'Expand').  'Custom' is not an option.
165   LegalizeAction getTypeAction(MVT::ValueType VT) const {
166     return ValueTypeActions.getTypeAction(VT);
167   }
168
169   /// getTypeToTransformTo - For types supported by the target, this is an
170   /// identity function.  For types that must be promoted to larger types, this
171   /// returns the larger type to promote to.  For types that are larger than the
172   /// largest integer register, this contains one step in the expansion to get
173   /// to the smaller register.
174   MVT::ValueType getTypeToTransformTo(MVT::ValueType VT) const {
175     return TransformToType[VT];
176   }
177   
178   /// getPackedTypeBreakdown - Packed types are broken down into some number of
179   /// legal first class types.  For example, <8 x float> maps to 2 MVT::v4f32
180   /// with Altivec or SSE1, or 8 promoted MVT::f64 values with the X86 FP stack.
181   /// Similarly, <2 x long> turns into 4 MVT::i32 values with both PPC and X86.
182   ///
183   /// This method returns the number of registers needed, and the VT for each
184   /// register.  It also returns the VT of the PackedType elements before they
185   /// are promoted/expanded.
186   ///
187   unsigned getPackedTypeBreakdown(const PackedType *PTy, 
188                                   MVT::ValueType &PTyElementVT,
189                                   MVT::ValueType &PTyLegalElementVT) const;
190   
191   typedef std::vector<double>::const_iterator legal_fpimm_iterator;
192   legal_fpimm_iterator legal_fpimm_begin() const {
193     return LegalFPImmediates.begin();
194   }
195   legal_fpimm_iterator legal_fpimm_end() const {
196     return LegalFPImmediates.end();
197   }
198   
199   /// isShuffleMaskLegal - Targets can use this to indicate that they only
200   /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
201   /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
202   /// are assumed to be legal.
203   virtual bool isShuffleMaskLegal(SDOperand Mask, MVT::ValueType VT) const {
204     return true;
205   }
206
207   /// isVectorClearMaskLegal - Similar to isShuffleMaskLegal. This is
208   /// used by Targets can use this to indicate if there is a suitable
209   /// VECTOR_SHUFFLE that can be used to replace a VAND with a constant
210   /// pool entry.
211   virtual bool isVectorClearMaskLegal(std::vector<SDOperand> &BVOps,
212                                       MVT::ValueType EVT,
213                                       SelectionDAG &DAG) const {
214     return false;
215   }
216
217   /// getOperationAction - Return how this operation should be treated: either
218   /// it is legal, needs to be promoted to a larger size, needs to be
219   /// expanded to some other code sequence, or the target has a custom expander
220   /// for it.
221   LegalizeAction getOperationAction(unsigned Op, MVT::ValueType VT) const {
222     return (LegalizeAction)((OpActions[Op] >> (2*VT)) & 3);
223   }
224   
225   /// isOperationLegal - Return true if the specified operation is legal on this
226   /// target.
227   bool isOperationLegal(unsigned Op, MVT::ValueType VT) const {
228     return getOperationAction(Op, VT) == Legal ||
229            getOperationAction(Op, VT) == Custom;
230   }
231   
232   /// getLoadXAction - Return how this load with extension should be treated:
233   /// either it is legal, needs to be promoted to a larger size, needs to be
234   /// expanded to some other code sequence, or the target has a custom expander
235   /// for it.
236   LegalizeAction getLoadXAction(unsigned LType, MVT::ValueType VT) const {
237     return (LegalizeAction)((LoadXActions[LType] >> (2*VT)) & 3);
238   }
239   
240   /// isLoadXLegal - Return true if the specified load with extension is legal
241   /// on this target.
242   bool isLoadXLegal(unsigned LType, MVT::ValueType VT) const {
243     return getLoadXAction(LType, VT) == Legal ||
244            getLoadXAction(LType, VT) == Custom;
245   }
246   
247   /// getStoreXAction - Return how this store with truncation should be treated:
248   /// either it is legal, needs to be promoted to a larger size, needs to be
249   /// expanded to some other code sequence, or the target has a custom expander
250   /// for it.
251   LegalizeAction getStoreXAction(MVT::ValueType VT) const {
252     return (LegalizeAction)((StoreXActions >> (2*VT)) & 3);
253   }
254   
255   /// isStoreXLegal - Return true if the specified store with truncation is
256   /// legal on this target.
257   bool isStoreXLegal(MVT::ValueType VT) const {
258     return getStoreXAction(VT) == Legal || getStoreXAction(VT) == Custom;
259   }
260
261   /// getTypeToPromoteTo - If the action for this operation is to promote, this
262   /// method returns the ValueType to promote to.
263   MVT::ValueType getTypeToPromoteTo(unsigned Op, MVT::ValueType VT) const {
264     assert(getOperationAction(Op, VT) == Promote &&
265            "This operation isn't promoted!");
266
267     // See if this has an explicit type specified.
268     std::map<std::pair<unsigned, MVT::ValueType>, 
269              MVT::ValueType>::const_iterator PTTI =
270       PromoteToType.find(std::make_pair(Op, VT));
271     if (PTTI != PromoteToType.end()) return PTTI->second;
272     
273     assert((MVT::isInteger(VT) || MVT::isFloatingPoint(VT)) &&
274            "Cannot autopromote this type, add it with AddPromotedToType.");
275     
276     MVT::ValueType NVT = VT;
277     do {
278       NVT = (MVT::ValueType)(NVT+1);
279       assert(MVT::isInteger(NVT) == MVT::isInteger(VT) && NVT != MVT::isVoid &&
280              "Didn't find type to promote to!");
281     } while (!isTypeLegal(NVT) ||
282               getOperationAction(Op, NVT) == Promote);
283     return NVT;
284   }
285
286   /// getValueType - Return the MVT::ValueType corresponding to this LLVM type.
287   /// This is fixed by the LLVM operations except for the pointer size.
288   MVT::ValueType getValueType(const Type *Ty) const {
289     switch (Ty->getTypeID()) {
290     default: assert(0 && "Unknown type!");
291     case Type::VoidTyID:    return MVT::isVoid;
292     case Type::BoolTyID:    return MVT::i1;
293     case Type::UByteTyID:
294     case Type::SByteTyID:   return MVT::i8;
295     case Type::ShortTyID:
296     case Type::UShortTyID:  return MVT::i16;
297     case Type::IntTyID:
298     case Type::UIntTyID:    return MVT::i32;
299     case Type::LongTyID:
300     case Type::ULongTyID:   return MVT::i64;
301     case Type::FloatTyID:   return MVT::f32;
302     case Type::DoubleTyID:  return MVT::f64;
303     case Type::PointerTyID: return PointerTy;
304     case Type::PackedTyID:  return MVT::Vector;
305     }
306   }
307
308   /// getNumElements - Return the number of registers that this ValueType will
309   /// eventually require.  This is always one for all non-integer types, is
310   /// one for any types promoted to live in larger registers, but may be more
311   /// than one for types (like i64) that are split into pieces.
312   unsigned getNumElements(MVT::ValueType VT) const {
313     return NumElementsForVT[VT];
314   }
315   
316   /// hasTargetDAGCombine - If true, the target has custom DAG combine
317   /// transformations that it can perform for the specified node.
318   bool hasTargetDAGCombine(ISD::NodeType NT) const {
319     return TargetDAGCombineArray[NT >> 3] & (1 << (NT&7));
320   }
321
322   /// This function returns the maximum number of store operations permitted
323   /// to replace a call to llvm.memset. The value is set by the target at the
324   /// performance threshold for such a replacement.
325   /// @brief Get maximum # of store operations permitted for llvm.memset
326   unsigned getMaxStoresPerMemset() const { return maxStoresPerMemset; }
327
328   /// This function returns the maximum number of store operations permitted
329   /// to replace a call to llvm.memcpy. The value is set by the target at the
330   /// performance threshold for such a replacement.
331   /// @brief Get maximum # of store operations permitted for llvm.memcpy
332   unsigned getMaxStoresPerMemcpy() const { return maxStoresPerMemcpy; }
333
334   /// This function returns the maximum number of store operations permitted
335   /// to replace a call to llvm.memmove. The value is set by the target at the
336   /// performance threshold for such a replacement.
337   /// @brief Get maximum # of store operations permitted for llvm.memmove
338   unsigned getMaxStoresPerMemmove() const { return maxStoresPerMemmove; }
339
340   /// This function returns true if the target allows unaligned memory accesses.
341   /// This is used, for example, in situations where an array copy/move/set is 
342   /// converted to a sequence of store operations. It's use helps to ensure that
343   /// such replacements don't generate code that causes an alignment error 
344   /// (trap) on the target machine. 
345   /// @brief Determine if the target supports unaligned memory accesses.
346   bool allowsUnalignedMemoryAccesses() const {
347     return allowUnalignedMemoryAccesses;
348   }
349   
350   /// usesUnderscoreSetJmpLongJmp - Determine if we should use _setjmp or setjmp
351   /// to implement llvm.setjmp.
352   bool usesUnderscoreSetJmpLongJmp() const {
353     return UseUnderscoreSetJmpLongJmp;
354   }
355   
356   /// getStackPointerRegisterToSaveRestore - If a physical register, this
357   /// specifies the register that llvm.savestack/llvm.restorestack should save
358   /// and restore.
359   unsigned getStackPointerRegisterToSaveRestore() const {
360     return StackPointerRegisterToSaveRestore;
361   }
362
363   /// getJumpBufSize - returns the target's jmp_buf size in bytes (if never
364   /// set, the default is 200)
365   unsigned getJumpBufSize() const {
366     return JumpBufSize;
367   }
368
369   /// getJumpBufAlignment - returns the target's jmp_buf alignment in bytes
370   /// (if never set, the default is 0)
371   unsigned getJumpBufAlignment() const {
372     return JumpBufAlignment;
373   }
374   
375   //===--------------------------------------------------------------------===//
376   // TargetLowering Optimization Methods
377   //
378   
379   /// TargetLoweringOpt - A convenience struct that encapsulates a DAG, and two
380   /// SDOperands for returning information from TargetLowering to its clients
381   /// that want to combine 
382   struct TargetLoweringOpt {
383     SelectionDAG &DAG;
384     SDOperand Old;
385     SDOperand New;
386
387     TargetLoweringOpt(SelectionDAG &InDAG) : DAG(InDAG) {}
388     
389     bool CombineTo(SDOperand O, SDOperand N) { 
390       Old = O; 
391       New = N; 
392       return true;
393     }
394     
395     /// ShrinkDemandedConstant - Check to see if the specified operand of the 
396     /// specified instruction is a constant integer.  If so, check to see if there
397     /// are any bits set in the constant that are not demanded.  If so, shrink the
398     /// constant and return true.
399     bool ShrinkDemandedConstant(SDOperand Op, uint64_t Demanded);
400   };
401                                                 
402   /// MaskedValueIsZero - Return true if 'Op & Mask' is known to be zero.  We
403   /// use this predicate to simplify operations downstream.  Op and Mask are
404   /// known to be the same type.
405   bool MaskedValueIsZero(SDOperand Op, uint64_t Mask, unsigned Depth = 0)
406     const;
407   
408   /// ComputeMaskedBits - Determine which of the bits specified in Mask are
409   /// known to be either zero or one and return them in the KnownZero/KnownOne
410   /// bitsets.  This code only analyzes bits in Mask, in order to short-circuit
411   /// processing.  Targets can implement the computeMaskedBitsForTargetNode 
412   /// method, to allow target nodes to be understood.
413   void ComputeMaskedBits(SDOperand Op, uint64_t Mask, uint64_t &KnownZero,
414                          uint64_t &KnownOne, unsigned Depth = 0) const;
415     
416   /// SimplifyDemandedBits - Look at Op.  At this point, we know that only the
417   /// DemandedMask bits of the result of Op are ever used downstream.  If we can
418   /// use this information to simplify Op, create a new simplified DAG node and
419   /// return true, returning the original and new nodes in Old and New. 
420   /// Otherwise, analyze the expression and return a mask of KnownOne and 
421   /// KnownZero bits for the expression (used to simplify the caller).  
422   /// The KnownZero/One bits may only be accurate for those bits in the 
423   /// DemandedMask.
424   bool SimplifyDemandedBits(SDOperand Op, uint64_t DemandedMask, 
425                             uint64_t &KnownZero, uint64_t &KnownOne,
426                             TargetLoweringOpt &TLO, unsigned Depth = 0) const;
427   
428   /// computeMaskedBitsForTargetNode - Determine which of the bits specified in
429   /// Mask are known to be either zero or one and return them in the 
430   /// KnownZero/KnownOne bitsets.
431   virtual void computeMaskedBitsForTargetNode(const SDOperand Op,
432                                               uint64_t Mask,
433                                               uint64_t &KnownZero, 
434                                               uint64_t &KnownOne,
435                                               unsigned Depth = 0) const;
436
437   /// ComputeNumSignBits - Return the number of times the sign bit of the
438   /// register is replicated into the other bits.  We know that at least 1 bit
439   /// is always equal to the sign bit (itself), but other cases can give us
440   /// information.  For example, immediately after an "SRA X, 2", we know that
441   /// the top 3 bits are all equal to each other, so we return 3.
442   unsigned ComputeNumSignBits(SDOperand Op, unsigned Depth = 0) const;
443   
444   /// ComputeNumSignBitsForTargetNode - This method can be implemented by
445   /// targets that want to expose additional information about sign bits to the
446   /// DAG Combiner.
447   virtual unsigned ComputeNumSignBitsForTargetNode(SDOperand Op,
448                                                    unsigned Depth = 0) const;
449   
450   struct DAGCombinerInfo {
451     void *DC;  // The DAG Combiner object.
452     bool BeforeLegalize;
453   public:
454     SelectionDAG &DAG;
455     
456     DAGCombinerInfo(SelectionDAG &dag, bool bl, void *dc)
457       : DC(dc), BeforeLegalize(bl), DAG(dag) {}
458     
459     bool isBeforeLegalize() const { return BeforeLegalize; }
460     
461     void AddToWorklist(SDNode *N);
462     SDOperand CombineTo(SDNode *N, const std::vector<SDOperand> &To);
463     SDOperand CombineTo(SDNode *N, SDOperand Res);
464     SDOperand CombineTo(SDNode *N, SDOperand Res0, SDOperand Res1);
465   };
466
467   /// PerformDAGCombine - This method will be invoked for all target nodes and
468   /// for any target-independent nodes that the target has registered with
469   /// invoke it for.
470   ///
471   /// The semantics are as follows:
472   /// Return Value:
473   ///   SDOperand.Val == 0   - No change was made
474   ///   SDOperand.Val == N   - N was replaced, is dead, and is already handled.
475   ///   otherwise            - N should be replaced by the returned Operand.
476   ///
477   /// In addition, methods provided by DAGCombinerInfo may be used to perform
478   /// more complex transformations.
479   ///
480   virtual SDOperand PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
481   
482   //===--------------------------------------------------------------------===//
483   // TargetLowering Configuration Methods - These methods should be invoked by
484   // the derived class constructor to configure this object for the target.
485   //
486
487 protected:
488   /// setUsesGlobalOffsetTable - Specify that this target does or doesn't use a
489   /// GOT for PC-relative code.
490   void setUsesGlobalOffsetTable(bool V) { UsesGlobalOffsetTable = V; }
491
492   /// setShiftAmountType - Describe the type that should be used for shift
493   /// amounts.  This type defaults to the pointer type.
494   void setShiftAmountType(MVT::ValueType VT) { ShiftAmountTy = VT; }
495
496   /// setSetCCResultType - Describe the type that shoudl be used as the result
497   /// of a setcc operation.  This defaults to the pointer type.
498   void setSetCCResultType(MVT::ValueType VT) { SetCCResultTy = VT; }
499
500   /// setSetCCResultContents - Specify how the target extends the result of a
501   /// setcc operation in a register.
502   void setSetCCResultContents(SetCCResultValue Ty) { SetCCResultContents = Ty; }
503
504   /// setSchedulingPreference - Specify the target scheduling preference.
505   void setSchedulingPreference(SchedPreference Pref) {
506     SchedPreferenceInfo = Pref;
507   }
508
509   /// setShiftAmountFlavor - Describe how the target handles out of range shift
510   /// amounts.
511   void setShiftAmountFlavor(OutOfRangeShiftAmount OORSA) {
512     ShiftAmtHandling = OORSA;
513   }
514
515   /// setUseUnderscoreSetJmpLongJmp - Indicate whether this target prefers to
516   /// use _setjmp and _longjmp to or implement llvm.setjmp/llvm.longjmp or
517   /// the non _ versions.  Defaults to false.
518   void setUseUnderscoreSetJmpLongJmp(bool Val) {
519     UseUnderscoreSetJmpLongJmp = Val;
520   }
521   
522   /// setStackPointerRegisterToSaveRestore - If set to a physical register, this
523   /// specifies the register that llvm.savestack/llvm.restorestack should save
524   /// and restore.
525   void setStackPointerRegisterToSaveRestore(unsigned R) {
526     StackPointerRegisterToSaveRestore = R;
527   }
528   
529   /// setSetCCIxExpensive - This is a short term hack for targets that codegen
530   /// setcc as a conditional branch.  This encourages the code generator to fold
531   /// setcc operations into other operations if possible.
532   void setSetCCIsExpensive() { SetCCIsExpensive = true; }
533
534   /// setIntDivIsCheap - Tells the code generator that integer divide is
535   /// expensive, and if possible, should be replaced by an alternate sequence
536   /// of instructions not containing an integer divide.
537   void setIntDivIsCheap(bool isCheap = true) { IntDivIsCheap = isCheap; }
538   
539   /// setPow2DivIsCheap - Tells the code generator that it shouldn't generate
540   /// srl/add/sra for a signed divide by power of two, and let the target handle
541   /// it.
542   void setPow2DivIsCheap(bool isCheap = true) { Pow2DivIsCheap = isCheap; }
543   
544   /// addRegisterClass - Add the specified register class as an available
545   /// regclass for the specified value type.  This indicates the selector can
546   /// handle values of that class natively.
547   void addRegisterClass(MVT::ValueType VT, TargetRegisterClass *RC) {
548     AvailableRegClasses.push_back(std::make_pair(VT, RC));
549     RegClassForVT[VT] = RC;
550   }
551
552   /// computeRegisterProperties - Once all of the register classes are added,
553   /// this allows us to compute derived properties we expose.
554   void computeRegisterProperties();
555
556   /// setOperationAction - Indicate that the specified operation does not work
557   /// with the specified type and indicate what to do about it.
558   void setOperationAction(unsigned Op, MVT::ValueType VT,
559                           LegalizeAction Action) {
560     assert(VT < 32 && Op < sizeof(OpActions)/sizeof(OpActions[0]) &&
561            "Table isn't big enough!");
562     OpActions[Op] &= ~(uint64_t(3UL) << VT*2);
563     OpActions[Op] |= (uint64_t)Action << VT*2;
564   }
565   
566   /// setLoadXAction - Indicate that the specified load with extension does not
567   /// work with the with specified type and indicate what to do about it.
568   void setLoadXAction(unsigned ExtType, MVT::ValueType VT,
569                       LegalizeAction Action) {
570     assert(VT < 32 && ExtType < sizeof(LoadXActions)/sizeof(LoadXActions[0]) &&
571            "Table isn't big enough!");
572     LoadXActions[ExtType] &= ~(uint64_t(3UL) << VT*2);
573     LoadXActions[ExtType] |= (uint64_t)Action << VT*2;
574   }
575   
576   /// setStoreXAction - Indicate that the specified store with truncation does
577   /// not work with the with specified type and indicate what to do about it.
578   void setStoreXAction(MVT::ValueType VT, LegalizeAction Action) {
579     assert(VT < 32 && "Table isn't big enough!");
580     StoreXActions &= ~(uint64_t(3UL) << VT*2);
581     StoreXActions |= (uint64_t)Action << VT*2;
582   }
583
584   /// AddPromotedToType - If Opc/OrigVT is specified as being promoted, the
585   /// promotion code defaults to trying a larger integer/fp until it can find
586   /// one that works.  If that default is insufficient, this method can be used
587   /// by the target to override the default.
588   void AddPromotedToType(unsigned Opc, MVT::ValueType OrigVT, 
589                          MVT::ValueType DestVT) {
590     PromoteToType[std::make_pair(Opc, OrigVT)] = DestVT;
591   }
592
593   /// addLegalFPImmediate - Indicate that this target can instruction select
594   /// the specified FP immediate natively.
595   void addLegalFPImmediate(double Imm) {
596     LegalFPImmediates.push_back(Imm);
597   }
598
599   /// setTargetDAGCombine - Targets should invoke this method for each target
600   /// independent node that they want to provide a custom DAG combiner for by
601   /// implementing the PerformDAGCombine virtual method.
602   void setTargetDAGCombine(ISD::NodeType NT) {
603     TargetDAGCombineArray[NT >> 3] |= 1 << (NT&7);
604   }
605   
606   /// setJumpBufSize - Set the target's required jmp_buf buffer size (in
607   /// bytes); default is 200
608   void setJumpBufSize(unsigned Size) {
609     JumpBufSize = Size;
610   }
611
612   /// setJumpBufAlignment - Set the target's required jmp_buf buffer
613   /// alignment (in bytes); default is 0
614   void setJumpBufAlignment(unsigned Align) {
615     JumpBufAlignment = Align;
616   }
617   
618 public:
619
620   //===--------------------------------------------------------------------===//
621   // Lowering methods - These methods must be implemented by targets so that
622   // the SelectionDAGLowering code knows how to lower these.
623   //
624
625   /// LowerArguments - This hook must be implemented to indicate how we should
626   /// lower the arguments for the specified function, into the specified DAG.
627   virtual std::vector<SDOperand>
628   LowerArguments(Function &F, SelectionDAG &DAG);
629
630   /// LowerCallTo - This hook lowers an abstract call to a function into an
631   /// actual call.  This returns a pair of operands.  The first element is the
632   /// return value for the function (if RetTy is not VoidTy).  The second
633   /// element is the outgoing token chain.
634   typedef std::vector<std::pair<SDOperand, const Type*> > ArgListTy;
635   virtual std::pair<SDOperand, SDOperand>
636   LowerCallTo(SDOperand Chain, const Type *RetTy, bool isVarArg,
637               unsigned CallingConv, bool isTailCall, SDOperand Callee,
638               ArgListTy &Args, SelectionDAG &DAG);
639
640   /// LowerFrameReturnAddress - This hook lowers a call to llvm.returnaddress or
641   /// llvm.frameaddress (depending on the value of the first argument).  The
642   /// return values are the result pointer and the resultant token chain.  If
643   /// not implemented, both of these intrinsics will return null.
644   virtual std::pair<SDOperand, SDOperand>
645   LowerFrameReturnAddress(bool isFrameAddr, SDOperand Chain, unsigned Depth,
646                           SelectionDAG &DAG);
647
648   /// LowerOperation - This callback is invoked for operations that are 
649   /// unsupported by the target, which are registered to use 'custom' lowering,
650   /// and whose defined values are all legal.
651   /// If the target has no operations that require custom lowering, it need not
652   /// implement this.  The default implementation of this aborts.
653   virtual SDOperand LowerOperation(SDOperand Op, SelectionDAG &DAG);
654
655   /// CustomPromoteOperation - This callback is invoked for operations that are
656   /// unsupported by the target, are registered to use 'custom' lowering, and
657   /// whose type needs to be promoted.
658   virtual SDOperand CustomPromoteOperation(SDOperand Op, SelectionDAG &DAG);
659   
660   /// getTargetNodeName() - This method returns the name of a target specific
661   /// DAG node.
662   virtual const char *getTargetNodeName(unsigned Opcode) const;
663
664   //===--------------------------------------------------------------------===//
665   // Inline Asm Support hooks
666   //
667   
668   enum ConstraintType {
669     C_Register,            // Constraint represents a single register.
670     C_RegisterClass,       // Constraint represents one or more registers.
671     C_Memory,              // Memory constraint.
672     C_Other,               // Something else.
673     C_Unknown              // Unsupported constraint.
674   };
675   
676   /// getConstraintType - Given a constraint letter, return the type of
677   /// constraint it is for this target.
678   virtual ConstraintType getConstraintType(char ConstraintLetter) const;
679   
680   
681   /// getRegClassForInlineAsmConstraint - Given a constraint letter (e.g. "r"),
682   /// return a list of registers that can be used to satisfy the constraint.
683   /// This should only be used for C_RegisterClass constraints.
684   virtual std::vector<unsigned> 
685   getRegClassForInlineAsmConstraint(const std::string &Constraint,
686                                     MVT::ValueType VT) const;
687
688   /// getRegForInlineAsmConstraint - Given a physical register constraint (e.g.
689   /// {edx}), return the register number and the register class for the
690   /// register.  This should only be used for C_Register constraints.  On error,
691   /// this returns a register number of 0.
692   virtual std::pair<unsigned, const TargetRegisterClass*> 
693     getRegForInlineAsmConstraint(const std::string &Constraint,
694                                  MVT::ValueType VT) const;
695   
696   
697   /// isOperandValidForConstraint - Return true if the specified SDOperand is
698   /// valid for the specified target constraint letter.
699   virtual bool isOperandValidForConstraint(SDOperand Op, char ConstraintLetter);
700   
701   //===--------------------------------------------------------------------===//
702   // Scheduler hooks
703   //
704   
705   // InsertAtEndOfBasicBlock - This method should be implemented by targets that
706   // mark instructions with the 'usesCustomDAGSchedInserter' flag.  These
707   // instructions are special in various ways, which require special support to
708   // insert.  The specified MachineInstr is created but not inserted into any
709   // basic blocks, and the scheduler passes ownership of it to this method.
710   virtual MachineBasicBlock *InsertAtEndOfBasicBlock(MachineInstr *MI,
711                                                      MachineBasicBlock *MBB);
712
713   //===--------------------------------------------------------------------===//
714   // Loop Strength Reduction hooks
715   //
716   
717   /// isLegalAddressImmediate - Return true if the integer value or GlobalValue
718   /// can be used as the offset of the target addressing mode.
719   virtual bool isLegalAddressImmediate(int64_t V) const;
720   virtual bool isLegalAddressImmediate(GlobalValue *GV) const;
721
722   typedef std::vector<unsigned>::const_iterator legal_am_scale_iterator;
723   legal_am_scale_iterator legal_am_scale_begin() const {
724     return LegalAddressScales.begin();
725   }
726   legal_am_scale_iterator legal_am_scale_end() const {
727     return LegalAddressScales.end();
728   }
729
730   //===--------------------------------------------------------------------===//
731   // Div utility functions
732   //
733   SDOperand BuildSDIV(SDNode *N, SelectionDAG &DAG, 
734                       std::vector<SDNode*>* Created) const;
735   SDOperand BuildUDIV(SDNode *N, SelectionDAG &DAG, 
736                       std::vector<SDNode*>* Created) const;
737
738
739 protected:
740   /// addLegalAddressScale - Add a integer (> 1) value which can be used as
741   /// scale in the target addressing mode. Note: the ordering matters so the
742   /// least efficient ones should be entered first.
743   void addLegalAddressScale(unsigned Scale) {
744     LegalAddressScales.push_back(Scale);
745   }
746
747 private:
748   std::vector<unsigned> LegalAddressScales;
749   
750   TargetMachine &TM;
751   const TargetData *TD;
752
753   /// IsLittleEndian - True if this is a little endian target.
754   ///
755   bool IsLittleEndian;
756
757   /// PointerTy - The type to use for pointers, usually i32 or i64.
758   ///
759   MVT::ValueType PointerTy;
760
761   /// UsesGlobalOffsetTable - True if this target uses a GOT for PIC codegen.
762   ///
763   bool UsesGlobalOffsetTable;
764   
765   /// ShiftAmountTy - The type to use for shift amounts, usually i8 or whatever
766   /// PointerTy is.
767   MVT::ValueType ShiftAmountTy;
768
769   OutOfRangeShiftAmount ShiftAmtHandling;
770
771   /// SetCCIsExpensive - This is a short term hack for targets that codegen
772   /// setcc as a conditional branch.  This encourages the code generator to fold
773   /// setcc operations into other operations if possible.
774   bool SetCCIsExpensive;
775
776   /// IntDivIsCheap - Tells the code generator not to expand integer divides by
777   /// constants into a sequence of muls, adds, and shifts.  This is a hack until
778   /// a real cost model is in place.  If we ever optimize for size, this will be
779   /// set to true unconditionally.
780   bool IntDivIsCheap;
781   
782   /// Pow2DivIsCheap - Tells the code generator that it shouldn't generate
783   /// srl/add/sra for a signed divide by power of two, and let the target handle
784   /// it.
785   bool Pow2DivIsCheap;
786   
787   /// SetCCResultTy - The type that SetCC operations use.  This defaults to the
788   /// PointerTy.
789   MVT::ValueType SetCCResultTy;
790
791   /// SetCCResultContents - Information about the contents of the high-bits in
792   /// the result of a setcc comparison operation.
793   SetCCResultValue SetCCResultContents;
794
795   /// SchedPreferenceInfo - The target scheduling preference: shortest possible
796   /// total cycles or lowest register usage.
797   SchedPreference SchedPreferenceInfo;
798   
799   /// UseUnderscoreSetJmpLongJmp - This target prefers to use _setjmp and
800   /// _longjmp to implement llvm.setjmp/llvm.longjmp.  Defaults to false.
801   bool UseUnderscoreSetJmpLongJmp;
802   
803   /// JumpBufSize - The size, in bytes, of the target's jmp_buf buffers
804   unsigned JumpBufSize;
805   
806   /// JumpBufAlignment - The alignment, in bytes, of the target's jmp_buf
807   /// buffers
808   unsigned JumpBufAlignment;
809   
810   /// StackPointerRegisterToSaveRestore - If set to a physical register, this
811   /// specifies the register that llvm.savestack/llvm.restorestack should save
812   /// and restore.
813   unsigned StackPointerRegisterToSaveRestore;
814
815   /// RegClassForVT - This indicates the default register class to use for
816   /// each ValueType the target supports natively.
817   TargetRegisterClass *RegClassForVT[MVT::LAST_VALUETYPE];
818   unsigned char NumElementsForVT[MVT::LAST_VALUETYPE];
819
820   /// TransformToType - For any value types we are promoting or expanding, this
821   /// contains the value type that we are changing to.  For Expanded types, this
822   /// contains one step of the expand (e.g. i64 -> i32), even if there are
823   /// multiple steps required (e.g. i64 -> i16).  For types natively supported
824   /// by the system, this holds the same type (e.g. i32 -> i32).
825   MVT::ValueType TransformToType[MVT::LAST_VALUETYPE];
826
827   /// OpActions - For each operation and each value type, keep a LegalizeAction
828   /// that indicates how instruction selection should deal with the operation.
829   /// Most operations are Legal (aka, supported natively by the target), but
830   /// operations that are not should be described.  Note that operations on
831   /// non-legal value types are not described here.
832   uint64_t OpActions[156];
833   
834   /// LoadXActions - For each load of load extension type and each value type,
835   /// keep a LegalizeAction that indicates how instruction selection should deal
836   /// with the load.
837   uint64_t LoadXActions[ISD::LAST_LOADX_TYPE];
838   
839   /// StoreXActions - For each store with truncation of each value type, keep a
840   /// LegalizeAction that indicates how instruction selection should deal with
841   /// the store.
842   uint64_t StoreXActions;
843   
844   ValueTypeActionImpl ValueTypeActions;
845
846   std::vector<double> LegalFPImmediates;
847
848   std::vector<std::pair<MVT::ValueType,
849                         TargetRegisterClass*> > AvailableRegClasses;
850
851   /// TargetDAGCombineArray - Targets can specify ISD nodes that they would
852   /// like PerformDAGCombine callbacks for by calling setTargetDAGCombine(),
853   /// which sets a bit in this array.
854   unsigned char TargetDAGCombineArray[156/(sizeof(unsigned char)*8)];
855   
856   /// PromoteToType - For operations that must be promoted to a specific type,
857   /// this holds the destination type.  This map should be sparse, so don't hold
858   /// it as an array.
859   ///
860   /// Targets add entries to this map with AddPromotedToType(..), clients access
861   /// this with getTypeToPromoteTo(..).
862   std::map<std::pair<unsigned, MVT::ValueType>, MVT::ValueType> PromoteToType;
863   
864 protected:
865   /// When lowering %llvm.memset this field specifies the maximum number of
866   /// store operations that may be substituted for the call to memset. Targets
867   /// must set this value based on the cost threshold for that target. Targets
868   /// should assume that the memset will be done using as many of the largest
869   /// store operations first, followed by smaller ones, if necessary, per
870   /// alignment restrictions. For example, storing 9 bytes on a 32-bit machine
871   /// with 16-bit alignment would result in four 2-byte stores and one 1-byte
872   /// store.  This only applies to setting a constant array of a constant size.
873   /// @brief Specify maximum number of store instructions per memset call.
874   unsigned maxStoresPerMemset;
875
876   /// When lowering %llvm.memcpy this field specifies the maximum number of
877   /// store operations that may be substituted for a call to memcpy. Targets
878   /// must set this value based on the cost threshold for that target. Targets
879   /// should assume that the memcpy will be done using as many of the largest
880   /// store operations first, followed by smaller ones, if necessary, per
881   /// alignment restrictions. For example, storing 7 bytes on a 32-bit machine
882   /// with 32-bit alignment would result in one 4-byte store, a one 2-byte store
883   /// and one 1-byte store. This only applies to copying a constant array of
884   /// constant size.
885   /// @brief Specify maximum bytes of store instructions per memcpy call.
886   unsigned maxStoresPerMemcpy;
887
888   /// When lowering %llvm.memmove this field specifies the maximum number of
889   /// store instructions that may be substituted for a call to memmove. Targets
890   /// must set this value based on the cost threshold for that target. Targets
891   /// should assume that the memmove will be done using as many of the largest
892   /// store operations first, followed by smaller ones, if necessary, per
893   /// alignment restrictions. For example, moving 9 bytes on a 32-bit machine
894   /// with 8-bit alignment would result in nine 1-byte stores.  This only
895   /// applies to copying a constant array of constant size.
896   /// @brief Specify maximum bytes of store instructions per memmove call.
897   unsigned maxStoresPerMemmove;
898
899   /// This field specifies whether the target machine permits unaligned memory
900   /// accesses.  This is used, for example, to determine the size of store 
901   /// operations when copying small arrays and other similar tasks.
902   /// @brief Indicate whether the target permits unaligned memory accesses.
903   bool allowUnalignedMemoryAccesses;
904 };
905 } // end llvm namespace
906
907 #endif