Fold the ShrinkDemandedOps pass into the regular DAGCombiner pass,
[oota-llvm.git] / include / llvm / Target / TargetLowering.h
1 //===-- llvm/Target/TargetLowering.h - Target Lowering Info -----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes how to lower LLVM code to machine code.  This has two
11 // main components:
12 //
13 //  1. Which ValueTypes are natively supported by the target.
14 //  2. Which operations are supported for supported ValueTypes.
15 //  3. Cost thresholds for alternative implementations of certain operations.
16 //
17 // In addition it has a few other components, like information about FP
18 // immediates.
19 //
20 //===----------------------------------------------------------------------===//
21
22 #ifndef LLVM_TARGET_TARGETLOWERING_H
23 #define LLVM_TARGET_TARGETLOWERING_H
24
25 #include "llvm/CallingConv.h"
26 #include "llvm/InlineAsm.h"
27 #include "llvm/CodeGen/SelectionDAGNodes.h"
28 #include "llvm/CodeGen/RuntimeLibcalls.h"
29 #include "llvm/ADT/APFloat.h"
30 #include "llvm/ADT/DenseMap.h"
31 #include "llvm/ADT/SmallSet.h"
32 #include "llvm/ADT/SmallVector.h"
33 #include "llvm/ADT/STLExtras.h"
34 #include "llvm/Support/DebugLoc.h"
35 #include "llvm/Target/TargetMachine.h"
36 #include <climits>
37 #include <map>
38 #include <vector>
39
40 namespace llvm {
41   class AllocaInst;
42   class CallInst;
43   class Function;
44   class FastISel;
45   class MachineBasicBlock;
46   class MachineFunction;
47   class MachineFrameInfo;
48   class MachineInstr;
49   class MachineJumpTableInfo;
50   class MCContext;
51   class MCExpr;
52   class SDNode;
53   class SDValue;
54   class SelectionDAG;
55   class TargetData;
56   class TargetMachine;
57   class TargetRegisterClass;
58   class TargetLoweringObjectFile;
59   class Value;
60
61   // FIXME: should this be here?
62   namespace TLSModel {
63     enum Model {
64       GeneralDynamic,
65       LocalDynamic,
66       InitialExec,
67       LocalExec
68     };
69   }
70   TLSModel::Model getTLSModel(const GlobalValue *GV, Reloc::Model reloc);
71
72
73 //===----------------------------------------------------------------------===//
74 /// TargetLowering - This class defines information used to lower LLVM code to
75 /// legal SelectionDAG operators that the target instruction selector can accept
76 /// natively.
77 ///
78 /// This class also defines callbacks that targets must implement to lower
79 /// target-specific constructs to SelectionDAG operators.
80 ///
81 class TargetLowering {
82   TargetLowering(const TargetLowering&);  // DO NOT IMPLEMENT
83   void operator=(const TargetLowering&);  // DO NOT IMPLEMENT
84 public:
85   /// LegalizeAction - This enum indicates whether operations are valid for a
86   /// target, and if not, what action should be used to make them valid.
87   enum LegalizeAction {
88     Legal,      // The target natively supports this operation.
89     Promote,    // This operation should be executed in a larger type.
90     Expand,     // Try to expand this to other ops, otherwise use a libcall.
91     Custom      // Use the LowerOperation hook to implement custom lowering.
92   };
93
94   enum BooleanContent { // How the target represents true/false values.
95     UndefinedBooleanContent,    // Only bit 0 counts, the rest can hold garbage.
96     ZeroOrOneBooleanContent,        // All bits zero except for bit 0.
97     ZeroOrNegativeOneBooleanContent // All bits equal to bit 0.
98   };
99
100   /// NOTE: The constructor takes ownership of TLOF.
101   explicit TargetLowering(const TargetMachine &TM,
102                           const TargetLoweringObjectFile *TLOF);
103   virtual ~TargetLowering();
104
105   const TargetMachine &getTargetMachine() const { return TM; }
106   const TargetData *getTargetData() const { return TD; }
107   const TargetLoweringObjectFile &getObjFileLowering() const { return TLOF; }
108
109   bool isBigEndian() const { return !IsLittleEndian; }
110   bool isLittleEndian() const { return IsLittleEndian; }
111   MVT getPointerTy() const { return PointerTy; }
112   MVT getShiftAmountTy() const { return ShiftAmountTy; }
113
114   /// isSelectExpensive - Return true if the select operation is expensive for
115   /// this target.
116   bool isSelectExpensive() const { return SelectIsExpensive; }
117   
118   /// isIntDivCheap() - Return true if integer divide is usually cheaper than
119   /// a sequence of several shifts, adds, and multiplies for this target.
120   bool isIntDivCheap() const { return IntDivIsCheap; }
121
122   /// isPow2DivCheap() - Return true if pow2 div is cheaper than a chain of
123   /// srl/add/sra.
124   bool isPow2DivCheap() const { return Pow2DivIsCheap; }
125
126   /// getSetCCResultType - Return the ValueType of the result of SETCC
127   /// operations.  Also used to obtain the target's preferred type for
128   /// the condition operand of SELECT and BRCOND nodes.  In the case of
129   /// BRCOND the argument passed is MVT::Other since there are no other
130   /// operands to get a type hint from.
131   virtual
132   MVT::SimpleValueType getSetCCResultType(EVT VT) const;
133
134   /// getCmpLibcallReturnType - Return the ValueType for comparison 
135   /// libcalls. Comparions libcalls include floating point comparion calls,
136   /// and Ordered/Unordered check calls on floating point numbers.
137   virtual 
138   MVT::SimpleValueType getCmpLibcallReturnType() const;
139
140   /// getBooleanContents - For targets without i1 registers, this gives the
141   /// nature of the high-bits of boolean values held in types wider than i1.
142   /// "Boolean values" are special true/false values produced by nodes like
143   /// SETCC and consumed (as the condition) by nodes like SELECT and BRCOND.
144   /// Not to be confused with general values promoted from i1.
145   BooleanContent getBooleanContents() const { return BooleanContents;}
146
147   /// getSchedulingPreference - Return target scheduling preference.
148   Sched::Preference getSchedulingPreference() const {
149     return SchedPreferenceInfo;
150   }
151
152   /// getSchedulingPreference - Some scheduler, e.g. hybrid, can switch to
153   /// different scheduling heuristics for different nodes. This function returns
154   /// the preference (or none) for the given node.
155   virtual Sched::Preference getSchedulingPreference(SDNode *N) const {
156     return Sched::None;
157   }
158
159   /// getRegClassFor - Return the register class that should be used for the
160   /// specified value type.
161   virtual TargetRegisterClass *getRegClassFor(EVT VT) const {
162     assert(VT.isSimple() && "getRegClassFor called on illegal type!");
163     TargetRegisterClass *RC = RegClassForVT[VT.getSimpleVT().SimpleTy];
164     assert(RC && "This value type is not natively supported!");
165     return RC;
166   }
167
168   /// isTypeLegal - Return true if the target has native support for the
169   /// specified value type.  This means that it has a register that directly
170   /// holds it without promotions or expansions.
171   bool isTypeLegal(EVT VT) const {
172     assert(!VT.isSimple() ||
173            (unsigned)VT.getSimpleVT().SimpleTy < array_lengthof(RegClassForVT));
174     return VT.isSimple() && RegClassForVT[VT.getSimpleVT().SimpleTy] != 0;
175   }
176
177   /// isTypeSynthesizable - Return true if it's OK for the compiler to create
178   /// new operations of this type.  All Legal types are synthesizable except
179   /// MMX vector types on X86.  Non-Legal types are not synthesizable.
180   bool isTypeSynthesizable(EVT VT) const {
181     return isTypeLegal(VT) && Synthesizable[VT.getSimpleVT().SimpleTy];
182   }
183
184   class ValueTypeActionImpl {
185     /// ValueTypeActions - For each value type, keep a LegalizeAction enum
186     /// that indicates how instruction selection should deal with the type.
187     uint8_t ValueTypeActions[MVT::LAST_VALUETYPE];
188   public:
189     ValueTypeActionImpl() {
190       std::fill(ValueTypeActions, array_endof(ValueTypeActions), 0);
191     }
192     LegalizeAction getTypeAction(LLVMContext &Context, EVT VT) const {
193       if (VT.isExtended()) {
194         if (VT.isVector()) {
195           return VT.isPow2VectorType() ? Expand : Promote;
196         }
197         if (VT.isInteger())
198           // First promote to a power-of-two size, then expand if necessary.
199           return VT == VT.getRoundIntegerType(Context) ? Expand : Promote;
200         assert(0 && "Unsupported extended type!");
201         return Legal;
202       }
203       unsigned I = VT.getSimpleVT().SimpleTy;
204       return (LegalizeAction)ValueTypeActions[I];
205     }
206     void setTypeAction(EVT VT, LegalizeAction Action) {
207       unsigned I = VT.getSimpleVT().SimpleTy;
208       ValueTypeActions[I] = Action;
209     }
210   };
211   
212   const ValueTypeActionImpl &getValueTypeActions() const {
213     return ValueTypeActions;
214   }
215
216   /// getTypeAction - Return how we should legalize values of this type, either
217   /// it is already legal (return 'Legal') or we need to promote it to a larger
218   /// type (return 'Promote'), or we need to expand it into multiple registers
219   /// of smaller integer type (return 'Expand').  'Custom' is not an option.
220   LegalizeAction getTypeAction(LLVMContext &Context, EVT VT) const {
221     return ValueTypeActions.getTypeAction(Context, VT);
222   }
223
224   /// getTypeToTransformTo - For types supported by the target, this is an
225   /// identity function.  For types that must be promoted to larger types, this
226   /// returns the larger type to promote to.  For integer types that are larger
227   /// than the largest integer register, this contains one step in the expansion
228   /// to get to the smaller register. For illegal floating point types, this
229   /// returns the integer type to transform to.
230   EVT getTypeToTransformTo(LLVMContext &Context, EVT VT) const {
231     if (VT.isSimple()) {
232       assert((unsigned)VT.getSimpleVT().SimpleTy < 
233              array_lengthof(TransformToType));
234       EVT NVT = TransformToType[VT.getSimpleVT().SimpleTy];
235       assert(getTypeAction(Context, NVT) != Promote &&
236              "Promote may not follow Expand or Promote");
237       return NVT;
238     }
239
240     if (VT.isVector()) {
241       EVT NVT = VT.getPow2VectorType(Context);
242       if (NVT == VT) {
243         // Vector length is a power of 2 - split to half the size.
244         unsigned NumElts = VT.getVectorNumElements();
245         EVT EltVT = VT.getVectorElementType();
246         return (NumElts == 1) ?
247           EltVT : EVT::getVectorVT(Context, EltVT, NumElts / 2);
248       }
249       // Promote to a power of two size, avoiding multi-step promotion.
250       return getTypeAction(Context, NVT) == Promote ?
251         getTypeToTransformTo(Context, NVT) : NVT;
252     } else if (VT.isInteger()) {
253       EVT NVT = VT.getRoundIntegerType(Context);
254       if (NVT == VT)
255         // Size is a power of two - expand to half the size.
256         return EVT::getIntegerVT(Context, VT.getSizeInBits() / 2);
257       else
258         // Promote to a power of two size, avoiding multi-step promotion.
259         return getTypeAction(Context, NVT) == Promote ? 
260           getTypeToTransformTo(Context, NVT) : NVT;
261     }
262     assert(0 && "Unsupported extended type!");
263     return MVT(MVT::Other); // Not reached
264   }
265
266   /// getTypeToExpandTo - For types supported by the target, this is an
267   /// identity function.  For types that must be expanded (i.e. integer types
268   /// that are larger than the largest integer register or illegal floating
269   /// point types), this returns the largest legal type it will be expanded to.
270   EVT getTypeToExpandTo(LLVMContext &Context, EVT VT) const {
271     assert(!VT.isVector());
272     while (true) {
273       switch (getTypeAction(Context, VT)) {
274       case Legal:
275         return VT;
276       case Expand:
277         VT = getTypeToTransformTo(Context, VT);
278         break;
279       default:
280         assert(false && "Type is not legal nor is it to be expanded!");
281         return VT;
282       }
283     }
284     return VT;
285   }
286
287   /// getVectorTypeBreakdown - Vector types are broken down into some number of
288   /// legal first class types.  For example, EVT::v8f32 maps to 2 EVT::v4f32
289   /// with Altivec or SSE1, or 8 promoted EVT::f64 values with the X86 FP stack.
290   /// Similarly, EVT::v2i64 turns into 4 EVT::i32 values with both PPC and X86.
291   ///
292   /// This method returns the number of registers needed, and the VT for each
293   /// register.  It also returns the VT and quantity of the intermediate values
294   /// before they are promoted/expanded.
295   ///
296   unsigned getVectorTypeBreakdown(LLVMContext &Context, EVT VT,
297                                   EVT &IntermediateVT,
298                                   unsigned &NumIntermediates,
299                                   EVT &RegisterVT) const;
300
301   /// getTgtMemIntrinsic: Given an intrinsic, checks if on the target the
302   /// intrinsic will need to map to a MemIntrinsicNode (touches memory). If
303   /// this is the case, it returns true and store the intrinsic
304   /// information into the IntrinsicInfo that was passed to the function.
305   struct IntrinsicInfo { 
306     unsigned     opc;         // target opcode
307     EVT          memVT;       // memory VT
308     const Value* ptrVal;      // value representing memory location
309     int          offset;      // offset off of ptrVal 
310     unsigned     align;       // alignment
311     bool         vol;         // is volatile?
312     bool         readMem;     // reads memory?
313     bool         writeMem;    // writes memory?
314   };
315
316   virtual bool getTgtMemIntrinsic(IntrinsicInfo &Info,
317                                   const CallInst &I, unsigned Intrinsic) const {
318     return false;
319   }
320
321   /// isFPImmLegal - Returns true if the target can instruction select the
322   /// specified FP immediate natively. If false, the legalizer will materialize
323   /// the FP immediate as a load from a constant pool.
324   virtual bool isFPImmLegal(const APFloat &Imm, EVT VT) const {
325     return false;
326   }
327   
328   /// isShuffleMaskLegal - Targets can use this to indicate that they only
329   /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
330   /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
331   /// are assumed to be legal.
332   virtual bool isShuffleMaskLegal(const SmallVectorImpl<int> &Mask,
333                                   EVT VT) const {
334     return true;
335   }
336
337   /// canOpTrap - Returns true if the operation can trap for the value type.
338   /// VT must be a legal type. By default, we optimistically assume most
339   /// operations don't trap except for divide and remainder.
340   virtual bool canOpTrap(unsigned Op, EVT VT) const;
341
342   /// isVectorClearMaskLegal - Similar to isShuffleMaskLegal. This is
343   /// used by Targets can use this to indicate if there is a suitable
344   /// VECTOR_SHUFFLE that can be used to replace a VAND with a constant
345   /// pool entry.
346   virtual bool isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
347                                       EVT VT) const {
348     return false;
349   }
350
351   /// getOperationAction - Return how this operation should be treated: either
352   /// it is legal, needs to be promoted to a larger size, needs to be
353   /// expanded to some other code sequence, or the target has a custom expander
354   /// for it.
355   LegalizeAction getOperationAction(unsigned Op, EVT VT) const {
356     if (VT.isExtended()) return Expand;
357     assert(Op < array_lengthof(OpActions[0]) && "Table isn't big enough!");
358     unsigned I = (unsigned) VT.getSimpleVT().SimpleTy;
359     return (LegalizeAction)OpActions[I][Op];
360   }
361
362   /// isOperationLegalOrCustom - Return true if the specified operation is
363   /// legal on this target or can be made legal with custom lowering. This
364   /// is used to help guide high-level lowering decisions.
365   bool isOperationLegalOrCustom(unsigned Op, EVT VT) const {
366     return (VT == MVT::Other || isTypeLegal(VT)) &&
367       (getOperationAction(Op, VT) == Legal ||
368        getOperationAction(Op, VT) == Custom);
369   }
370
371   /// isOperationLegal - Return true if the specified operation is legal on this
372   /// target.
373   bool isOperationLegal(unsigned Op, EVT VT) const {
374     return (VT == MVT::Other || isTypeLegal(VT)) &&
375            getOperationAction(Op, VT) == Legal;
376   }
377
378   /// getLoadExtAction - Return how this load with extension should be treated:
379   /// either it is legal, needs to be promoted to a larger size, needs to be
380   /// expanded to some other code sequence, or the target has a custom expander
381   /// for it.
382   LegalizeAction getLoadExtAction(unsigned ExtType, EVT VT) const {
383     assert(ExtType < ISD::LAST_LOADEXT_TYPE &&
384            (unsigned)VT.getSimpleVT().SimpleTy < MVT::LAST_VALUETYPE &&
385            "Table isn't big enough!");
386     return (LegalizeAction)LoadExtActions[VT.getSimpleVT().SimpleTy][ExtType];
387   }
388
389   /// isLoadExtLegal - Return true if the specified load with extension is legal
390   /// on this target.
391   bool isLoadExtLegal(unsigned ExtType, EVT VT) const {
392     return VT.isSimple() &&
393       (getLoadExtAction(ExtType, VT) == Legal ||
394        getLoadExtAction(ExtType, VT) == Custom);
395   }
396
397   /// getTruncStoreAction - Return how this store with truncation should be
398   /// treated: either it is legal, needs to be promoted to a larger size, needs
399   /// to be expanded to some other code sequence, or the target has a custom
400   /// expander for it.
401   LegalizeAction getTruncStoreAction(EVT ValVT, EVT MemVT) const {
402     assert((unsigned)ValVT.getSimpleVT().SimpleTy < MVT::LAST_VALUETYPE &&
403            (unsigned)MemVT.getSimpleVT().SimpleTy < MVT::LAST_VALUETYPE &&
404            "Table isn't big enough!");
405     return (LegalizeAction)TruncStoreActions[ValVT.getSimpleVT().SimpleTy]
406                                             [MemVT.getSimpleVT().SimpleTy];
407   }
408
409   /// isTruncStoreLegal - Return true if the specified store with truncation is
410   /// legal on this target.
411   bool isTruncStoreLegal(EVT ValVT, EVT MemVT) const {
412     return isTypeLegal(ValVT) && MemVT.isSimple() &&
413       (getTruncStoreAction(ValVT, MemVT) == Legal ||
414        getTruncStoreAction(ValVT, MemVT) == Custom);
415   }
416
417   /// getIndexedLoadAction - Return how the indexed load should be treated:
418   /// either it is legal, needs to be promoted to a larger size, needs to be
419   /// expanded to some other code sequence, or the target has a custom expander
420   /// for it.
421   LegalizeAction
422   getIndexedLoadAction(unsigned IdxMode, EVT VT) const {
423     assert( IdxMode < ISD::LAST_INDEXED_MODE &&
424            ((unsigned)VT.getSimpleVT().SimpleTy) < MVT::LAST_VALUETYPE &&
425            "Table isn't big enough!");
426     unsigned Ty = (unsigned)VT.getSimpleVT().SimpleTy;
427     return (LegalizeAction)((IndexedModeActions[Ty][IdxMode] & 0xf0) >> 4);
428   }
429
430   /// isIndexedLoadLegal - Return true if the specified indexed load is legal
431   /// on this target.
432   bool isIndexedLoadLegal(unsigned IdxMode, EVT VT) const {
433     return VT.isSimple() &&
434       (getIndexedLoadAction(IdxMode, VT) == Legal ||
435        getIndexedLoadAction(IdxMode, VT) == Custom);
436   }
437
438   /// getIndexedStoreAction - Return how the indexed store should be treated:
439   /// either it is legal, needs to be promoted to a larger size, needs to be
440   /// expanded to some other code sequence, or the target has a custom expander
441   /// for it.
442   LegalizeAction
443   getIndexedStoreAction(unsigned IdxMode, EVT VT) const {
444     assert( IdxMode < ISD::LAST_INDEXED_MODE &&
445            ((unsigned)VT.getSimpleVT().SimpleTy) < MVT::LAST_VALUETYPE &&
446            "Table isn't big enough!");
447     unsigned Ty = (unsigned)VT.getSimpleVT().SimpleTy;
448     return (LegalizeAction)(IndexedModeActions[Ty][IdxMode] & 0x0f);
449   }  
450
451   /// isIndexedStoreLegal - Return true if the specified indexed load is legal
452   /// on this target.
453   bool isIndexedStoreLegal(unsigned IdxMode, EVT VT) const {
454     return VT.isSimple() &&
455       (getIndexedStoreAction(IdxMode, VT) == Legal ||
456        getIndexedStoreAction(IdxMode, VT) == Custom);
457   }
458
459   /// getCondCodeAction - Return how the condition code should be treated:
460   /// either it is legal, needs to be expanded to some other code sequence,
461   /// or the target has a custom expander for it.
462   LegalizeAction
463   getCondCodeAction(ISD::CondCode CC, EVT VT) const {
464     assert((unsigned)CC < array_lengthof(CondCodeActions) &&
465            (unsigned)VT.getSimpleVT().SimpleTy < sizeof(CondCodeActions[0])*4 &&
466            "Table isn't big enough!");
467     LegalizeAction Action = (LegalizeAction)
468       ((CondCodeActions[CC] >> (2*VT.getSimpleVT().SimpleTy)) & 3);
469     assert(Action != Promote && "Can't promote condition code!");
470     return Action;
471   }
472
473   /// isCondCodeLegal - Return true if the specified condition code is legal
474   /// on this target.
475   bool isCondCodeLegal(ISD::CondCode CC, EVT VT) const {
476     return getCondCodeAction(CC, VT) == Legal ||
477            getCondCodeAction(CC, VT) == Custom;
478   }
479
480
481   /// getTypeToPromoteTo - If the action for this operation is to promote, this
482   /// method returns the ValueType to promote to.
483   EVT getTypeToPromoteTo(unsigned Op, EVT VT) const {
484     assert(getOperationAction(Op, VT) == Promote &&
485            "This operation isn't promoted!");
486
487     // See if this has an explicit type specified.
488     std::map<std::pair<unsigned, MVT::SimpleValueType>,
489              MVT::SimpleValueType>::const_iterator PTTI =
490       PromoteToType.find(std::make_pair(Op, VT.getSimpleVT().SimpleTy));
491     if (PTTI != PromoteToType.end()) return PTTI->second;
492
493     assert((VT.isInteger() || VT.isFloatingPoint()) &&
494            "Cannot autopromote this type, add it with AddPromotedToType.");
495     
496     EVT NVT = VT;
497     do {
498       NVT = (MVT::SimpleValueType)(NVT.getSimpleVT().SimpleTy+1);
499       assert(NVT.isInteger() == VT.isInteger() && NVT != MVT::isVoid &&
500              "Didn't find type to promote to!");
501     } while (!isTypeLegal(NVT) ||
502               getOperationAction(Op, NVT) == Promote);
503     return NVT;
504   }
505
506   /// getValueType - Return the EVT corresponding to this LLVM type.
507   /// This is fixed by the LLVM operations except for the pointer size.  If
508   /// AllowUnknown is true, this will return MVT::Other for types with no EVT
509   /// counterpart (e.g. structs), otherwise it will assert.
510   EVT getValueType(const Type *Ty, bool AllowUnknown = false) const {
511     EVT VT = EVT::getEVT(Ty, AllowUnknown);
512     return VT == MVT::iPTR ? PointerTy : VT;
513   }
514
515   /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
516   /// function arguments in the caller parameter area.  This is the actual
517   /// alignment, not its logarithm.
518   virtual unsigned getByValTypeAlignment(const Type *Ty) const;
519   
520   /// getRegisterType - Return the type of registers that this ValueType will
521   /// eventually require.
522   EVT getRegisterType(MVT VT) const {
523     assert((unsigned)VT.SimpleTy < array_lengthof(RegisterTypeForVT));
524     return RegisterTypeForVT[VT.SimpleTy];
525   }
526   
527   /// getRegisterType - Return the type of registers that this ValueType will
528   /// eventually require.
529   EVT getRegisterType(LLVMContext &Context, EVT VT) const {
530     if (VT.isSimple()) {
531       assert((unsigned)VT.getSimpleVT().SimpleTy <
532                 array_lengthof(RegisterTypeForVT));
533       return RegisterTypeForVT[VT.getSimpleVT().SimpleTy];
534     }
535     if (VT.isVector()) {
536       EVT VT1, RegisterVT;
537       unsigned NumIntermediates;
538       (void)getVectorTypeBreakdown(Context, VT, VT1,
539                                    NumIntermediates, RegisterVT);
540       return RegisterVT;
541     }
542     if (VT.isInteger()) {
543       return getRegisterType(Context, getTypeToTransformTo(Context, VT));
544     }
545     assert(0 && "Unsupported extended type!");
546     return EVT(MVT::Other); // Not reached
547   }
548
549   /// getNumRegisters - Return the number of registers that this ValueType will
550   /// eventually require.  This is one for any types promoted to live in larger
551   /// registers, but may be more than one for types (like i64) that are split
552   /// into pieces.  For types like i140, which are first promoted then expanded,
553   /// it is the number of registers needed to hold all the bits of the original
554   /// type.  For an i140 on a 32 bit machine this means 5 registers.
555   unsigned getNumRegisters(LLVMContext &Context, EVT VT) const {
556     if (VT.isSimple()) {
557       assert((unsigned)VT.getSimpleVT().SimpleTy <
558                 array_lengthof(NumRegistersForVT));
559       return NumRegistersForVT[VT.getSimpleVT().SimpleTy];
560     }
561     if (VT.isVector()) {
562       EVT VT1, VT2;
563       unsigned NumIntermediates;
564       return getVectorTypeBreakdown(Context, VT, VT1, NumIntermediates, VT2);
565     }
566     if (VT.isInteger()) {
567       unsigned BitWidth = VT.getSizeInBits();
568       unsigned RegWidth = getRegisterType(Context, VT).getSizeInBits();
569       return (BitWidth + RegWidth - 1) / RegWidth;
570     }
571     assert(0 && "Unsupported extended type!");
572     return 0; // Not reached
573   }
574
575   /// ShouldShrinkFPConstant - If true, then instruction selection should
576   /// seek to shrink the FP constant of the specified type to a smaller type
577   /// in order to save space and / or reduce runtime.
578   virtual bool ShouldShrinkFPConstant(EVT VT) const { return true; }
579
580   /// hasTargetDAGCombine - If true, the target has custom DAG combine
581   /// transformations that it can perform for the specified node.
582   bool hasTargetDAGCombine(ISD::NodeType NT) const {
583     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
584     return TargetDAGCombineArray[NT >> 3] & (1 << (NT&7));
585   }
586
587   /// This function returns the maximum number of store operations permitted
588   /// to replace a call to llvm.memset. The value is set by the target at the
589   /// performance threshold for such a replacement.
590   /// @brief Get maximum # of store operations permitted for llvm.memset
591   unsigned getMaxStoresPerMemset() const { return maxStoresPerMemset; }
592
593   /// This function returns the maximum number of store operations permitted
594   /// to replace a call to llvm.memcpy. The value is set by the target at the
595   /// performance threshold for such a replacement.
596   /// @brief Get maximum # of store operations permitted for llvm.memcpy
597   unsigned getMaxStoresPerMemcpy() const { return maxStoresPerMemcpy; }
598
599   /// This function returns the maximum number of store operations permitted
600   /// to replace a call to llvm.memmove. The value is set by the target at the
601   /// performance threshold for such a replacement.
602   /// @brief Get maximum # of store operations permitted for llvm.memmove
603   unsigned getMaxStoresPerMemmove() const { return maxStoresPerMemmove; }
604
605   /// This function returns true if the target allows unaligned memory accesses.
606   /// of the specified type. This is used, for example, in situations where an
607   /// array copy/move/set is  converted to a sequence of store operations. It's
608   /// use helps to ensure that such replacements don't generate code that causes
609   /// an alignment error  (trap) on the target machine. 
610   /// @brief Determine if the target supports unaligned memory accesses.
611   virtual bool allowsUnalignedMemoryAccesses(EVT VT) const {
612     return false;
613   }
614
615   /// This function returns true if the target would benefit from code placement
616   /// optimization.
617   /// @brief Determine if the target should perform code placement optimization.
618   bool shouldOptimizeCodePlacement() const {
619     return benefitFromCodePlacementOpt;
620   }
621
622   /// getOptimalMemOpType - Returns the target specific optimal type for load
623   /// and store operations as a result of memset, memcpy, and memmove
624   /// lowering. If DstAlign is zero that means it's safe to destination
625   /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
626   /// means there isn't a need to check it against alignment requirement,
627   /// probably because the source does not need to be loaded. If
628   /// 'NonScalarIntSafe' is true, that means it's safe to return a
629   /// non-scalar-integer type, e.g. empty string source, constant, or loaded
630   /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
631   /// constant so it does not need to be loaded.
632   /// It returns EVT::Other if the type should be determined using generic
633   /// target-independent logic.
634   virtual EVT getOptimalMemOpType(uint64_t Size,
635                                   unsigned DstAlign, unsigned SrcAlign,
636                                   bool NonScalarIntSafe, bool MemcpyStrSrc,
637                                   MachineFunction &MF) const {
638     return MVT::Other;
639   }
640   
641   /// usesUnderscoreSetJmp - Determine if we should use _setjmp or setjmp
642   /// to implement llvm.setjmp.
643   bool usesUnderscoreSetJmp() const {
644     return UseUnderscoreSetJmp;
645   }
646
647   /// usesUnderscoreLongJmp - Determine if we should use _longjmp or longjmp
648   /// to implement llvm.longjmp.
649   bool usesUnderscoreLongJmp() const {
650     return UseUnderscoreLongJmp;
651   }
652
653   /// getStackPointerRegisterToSaveRestore - If a physical register, this
654   /// specifies the register that llvm.savestack/llvm.restorestack should save
655   /// and restore.
656   unsigned getStackPointerRegisterToSaveRestore() const {
657     return StackPointerRegisterToSaveRestore;
658   }
659
660   /// getExceptionAddressRegister - If a physical register, this returns
661   /// the register that receives the exception address on entry to a landing
662   /// pad.
663   unsigned getExceptionAddressRegister() const {
664     return ExceptionPointerRegister;
665   }
666
667   /// getExceptionSelectorRegister - If a physical register, this returns
668   /// the register that receives the exception typeid on entry to a landing
669   /// pad.
670   unsigned getExceptionSelectorRegister() const {
671     return ExceptionSelectorRegister;
672   }
673
674   /// getJumpBufSize - returns the target's jmp_buf size in bytes (if never
675   /// set, the default is 200)
676   unsigned getJumpBufSize() const {
677     return JumpBufSize;
678   }
679
680   /// getJumpBufAlignment - returns the target's jmp_buf alignment in bytes
681   /// (if never set, the default is 0)
682   unsigned getJumpBufAlignment() const {
683     return JumpBufAlignment;
684   }
685
686   /// getIfCvtBlockLimit - returns the target specific if-conversion block size
687   /// limit. Any block whose size is greater should not be predicated.
688   unsigned getIfCvtBlockSizeLimit() const {
689     return IfCvtBlockSizeLimit;
690   }
691
692   /// getIfCvtDupBlockLimit - returns the target specific size limit for a
693   /// block to be considered for duplication. Any block whose size is greater
694   /// should not be duplicated to facilitate its predication.
695   unsigned getIfCvtDupBlockSizeLimit() const {
696     return IfCvtDupBlockSizeLimit;
697   }
698
699   /// getPrefLoopAlignment - return the preferred loop alignment.
700   ///
701   unsigned getPrefLoopAlignment() const {
702     return PrefLoopAlignment;
703   }
704   
705   /// getPreIndexedAddressParts - returns true by value, base pointer and
706   /// offset pointer and addressing mode by reference if the node's address
707   /// can be legally represented as pre-indexed load / store address.
708   virtual bool getPreIndexedAddressParts(SDNode *N, SDValue &Base,
709                                          SDValue &Offset,
710                                          ISD::MemIndexedMode &AM,
711                                          SelectionDAG &DAG) const {
712     return false;
713   }
714   
715   /// getPostIndexedAddressParts - returns true by value, base pointer and
716   /// offset pointer and addressing mode by reference if this node can be
717   /// combined with a load / store to form a post-indexed load / store.
718   virtual bool getPostIndexedAddressParts(SDNode *N, SDNode *Op,
719                                           SDValue &Base, SDValue &Offset,
720                                           ISD::MemIndexedMode &AM,
721                                           SelectionDAG &DAG) const {
722     return false;
723   }
724   
725   /// getJumpTableEncoding - Return the entry encoding for a jump table in the
726   /// current function.  The returned value is a member of the
727   /// MachineJumpTableInfo::JTEntryKind enum.
728   virtual unsigned getJumpTableEncoding() const;
729   
730   virtual const MCExpr *
731   LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
732                             const MachineBasicBlock *MBB, unsigned uid,
733                             MCContext &Ctx) const {
734     assert(0 && "Need to implement this hook if target has custom JTIs");
735     return 0;
736   }
737   
738   /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
739   /// jumptable.
740   virtual SDValue getPICJumpTableRelocBase(SDValue Table,
741                                            SelectionDAG &DAG) const;
742
743   /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
744   /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
745   /// MCExpr.
746   virtual const MCExpr *
747   getPICJumpTableRelocBaseExpr(const MachineFunction *MF,
748                                unsigned JTI, MCContext &Ctx) const;
749   
750   /// isOffsetFoldingLegal - Return true if folding a constant offset
751   /// with the given GlobalAddress is legal.  It is frequently not legal in
752   /// PIC relocation models.
753   virtual bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const;
754
755   /// getFunctionAlignment - Return the Log2 alignment of this function.
756   virtual unsigned getFunctionAlignment(const Function *) const = 0;
757
758   //===--------------------------------------------------------------------===//
759   // TargetLowering Optimization Methods
760   //
761   
762   /// TargetLoweringOpt - A convenience struct that encapsulates a DAG, and two
763   /// SDValues for returning information from TargetLowering to its clients
764   /// that want to combine 
765   struct TargetLoweringOpt {
766     SelectionDAG &DAG;
767     bool LegalTys;
768     bool LegalOps;
769     SDValue Old;
770     SDValue New;
771
772     explicit TargetLoweringOpt(SelectionDAG &InDAG,
773                                bool LT, bool LO) :
774       DAG(InDAG), LegalTys(LT), LegalOps(LO) {}
775
776     bool LegalTypes() const { return LegalTys; }
777     bool LegalOperations() const { return LegalOps; }
778     
779     bool CombineTo(SDValue O, SDValue N) { 
780       Old = O; 
781       New = N; 
782       return true;
783     }
784     
785     /// ShrinkDemandedConstant - Check to see if the specified operand of the 
786     /// specified instruction is a constant integer.  If so, check to see if
787     /// there are any bits set in the constant that are not demanded.  If so,
788     /// shrink the constant and return true.
789     bool ShrinkDemandedConstant(SDValue Op, const APInt &Demanded);
790
791     /// ShrinkDemandedOp - Convert x+y to (VT)((SmallVT)x+(SmallVT)y) if the
792     /// casts are free.  This uses isZExtFree and ZERO_EXTEND for the widening
793     /// cast, but it could be generalized for targets with other types of
794     /// implicit widening casts.
795     bool ShrinkDemandedOp(SDValue Op, unsigned BitWidth, const APInt &Demanded,
796                           DebugLoc dl);
797   };
798                                                 
799   /// SimplifyDemandedBits - Look at Op.  At this point, we know that only the
800   /// DemandedMask bits of the result of Op are ever used downstream.  If we can
801   /// use this information to simplify Op, create a new simplified DAG node and
802   /// return true, returning the original and new nodes in Old and New. 
803   /// Otherwise, analyze the expression and return a mask of KnownOne and 
804   /// KnownZero bits for the expression (used to simplify the caller).  
805   /// The KnownZero/One bits may only be accurate for those bits in the 
806   /// DemandedMask.
807   bool SimplifyDemandedBits(SDValue Op, const APInt &DemandedMask, 
808                             APInt &KnownZero, APInt &KnownOne,
809                             TargetLoweringOpt &TLO, unsigned Depth = 0) const;
810   
811   /// computeMaskedBitsForTargetNode - Determine which of the bits specified in
812   /// Mask are known to be either zero or one and return them in the 
813   /// KnownZero/KnownOne bitsets.
814   virtual void computeMaskedBitsForTargetNode(const SDValue Op,
815                                               const APInt &Mask,
816                                               APInt &KnownZero, 
817                                               APInt &KnownOne,
818                                               const SelectionDAG &DAG,
819                                               unsigned Depth = 0) const;
820
821   /// ComputeNumSignBitsForTargetNode - This method can be implemented by
822   /// targets that want to expose additional information about sign bits to the
823   /// DAG Combiner.
824   virtual unsigned ComputeNumSignBitsForTargetNode(SDValue Op,
825                                                    unsigned Depth = 0) const;
826   
827   struct DAGCombinerInfo {
828     void *DC;  // The DAG Combiner object.
829     bool BeforeLegalize;
830     bool BeforeLegalizeOps;
831     bool CalledByLegalizer;
832   public:
833     SelectionDAG &DAG;
834     
835     DAGCombinerInfo(SelectionDAG &dag, bool bl, bool blo, bool cl, void *dc)
836       : DC(dc), BeforeLegalize(bl), BeforeLegalizeOps(blo),
837         CalledByLegalizer(cl), DAG(dag) {}
838     
839     bool isBeforeLegalize() const { return BeforeLegalize; }
840     bool isBeforeLegalizeOps() const { return BeforeLegalizeOps; }
841     bool isCalledByLegalizer() const { return CalledByLegalizer; }
842     
843     void AddToWorklist(SDNode *N);
844     SDValue CombineTo(SDNode *N, const std::vector<SDValue> &To,
845                       bool AddTo = true);
846     SDValue CombineTo(SDNode *N, SDValue Res, bool AddTo = true);
847     SDValue CombineTo(SDNode *N, SDValue Res0, SDValue Res1, bool AddTo = true);
848
849     void CommitTargetLoweringOpt(const TargetLoweringOpt &TLO);
850   };
851
852   /// SimplifySetCC - Try to simplify a setcc built with the specified operands 
853   /// and cc. If it is unable to simplify it, return a null SDValue.
854   SDValue SimplifySetCC(EVT VT, SDValue N0, SDValue N1,
855                           ISD::CondCode Cond, bool foldBooleans,
856                           DAGCombinerInfo &DCI, DebugLoc dl) const;
857
858   /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
859   /// node is a GlobalAddress + offset.
860   virtual bool
861   isGAPlusOffset(SDNode *N, const GlobalValue* &GA, int64_t &Offset) const;
862
863   /// PerformDAGCombine - This method will be invoked for all target nodes and
864   /// for any target-independent nodes that the target has registered with
865   /// invoke it for.
866   ///
867   /// The semantics are as follows:
868   /// Return Value:
869   ///   SDValue.Val == 0   - No change was made
870   ///   SDValue.Val == N   - N was replaced, is dead, and is already handled.
871   ///   otherwise          - N should be replaced by the returned Operand.
872   ///
873   /// In addition, methods provided by DAGCombinerInfo may be used to perform
874   /// more complex transformations.
875   ///
876   virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
877
878   /// isTypeDesirableForOp - Return true if the target has native support for
879   /// the specified value type and it is 'desirable' to use the type for the
880   /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
881   /// instruction encodings are longer and some i16 instructions are slow.
882   virtual bool isTypeDesirableForOp(unsigned Opc, EVT VT) const {
883     // By default, assume all legal types are desirable.
884     return isTypeLegal(VT);
885   }
886
887   /// IsDesirableToPromoteOp - This method query the target whether it is
888   /// beneficial for dag combiner to promote the specified node. If true, it
889   /// should return the desired promotion type by reference.
890   virtual bool IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
891     return false;
892   }
893   
894   //===--------------------------------------------------------------------===//
895   // TargetLowering Configuration Methods - These methods should be invoked by
896   // the derived class constructor to configure this object for the target.
897   //
898
899 protected:
900   /// setShiftAmountType - Describe the type that should be used for shift
901   /// amounts.  This type defaults to the pointer type.
902   void setShiftAmountType(MVT VT) { ShiftAmountTy = VT; }
903
904   /// setBooleanContents - Specify how the target extends the result of a
905   /// boolean value from i1 to a wider type.  See getBooleanContents.
906   void setBooleanContents(BooleanContent Ty) { BooleanContents = Ty; }
907
908   /// setSchedulingPreference - Specify the target scheduling preference.
909   void setSchedulingPreference(Sched::Preference Pref) {
910     SchedPreferenceInfo = Pref;
911   }
912
913   /// setUseUnderscoreSetJmp - Indicate whether this target prefers to
914   /// use _setjmp to implement llvm.setjmp or the non _ version.
915   /// Defaults to false.
916   void setUseUnderscoreSetJmp(bool Val) {
917     UseUnderscoreSetJmp = Val;
918   }
919
920   /// setUseUnderscoreLongJmp - Indicate whether this target prefers to
921   /// use _longjmp to implement llvm.longjmp or the non _ version.
922   /// Defaults to false.
923   void setUseUnderscoreLongJmp(bool Val) {
924     UseUnderscoreLongJmp = Val;
925   }
926
927   /// setStackPointerRegisterToSaveRestore - If set to a physical register, this
928   /// specifies the register that llvm.savestack/llvm.restorestack should save
929   /// and restore.
930   void setStackPointerRegisterToSaveRestore(unsigned R) {
931     StackPointerRegisterToSaveRestore = R;
932   }
933   
934   /// setExceptionPointerRegister - If set to a physical register, this sets
935   /// the register that receives the exception address on entry to a landing
936   /// pad.
937   void setExceptionPointerRegister(unsigned R) {
938     ExceptionPointerRegister = R;
939   }
940
941   /// setExceptionSelectorRegister - If set to a physical register, this sets
942   /// the register that receives the exception typeid on entry to a landing
943   /// pad.
944   void setExceptionSelectorRegister(unsigned R) {
945     ExceptionSelectorRegister = R;
946   }
947
948   /// SelectIsExpensive - Tells the code generator not to expand operations
949   /// into sequences that use the select operations if possible.
950   void setSelectIsExpensive() { SelectIsExpensive = true; }
951
952   /// setIntDivIsCheap - Tells the code generator that integer divide is
953   /// expensive, and if possible, should be replaced by an alternate sequence
954   /// of instructions not containing an integer divide.
955   void setIntDivIsCheap(bool isCheap = true) { IntDivIsCheap = isCheap; }
956   
957   /// setPow2DivIsCheap - Tells the code generator that it shouldn't generate
958   /// srl/add/sra for a signed divide by power of two, and let the target handle
959   /// it.
960   void setPow2DivIsCheap(bool isCheap = true) { Pow2DivIsCheap = isCheap; }
961   
962   /// addRegisterClass - Add the specified register class as an available
963   /// regclass for the specified value type.  This indicates the selector can
964   /// handle values of that class natively.
965   void addRegisterClass(EVT VT, TargetRegisterClass *RC,
966                         bool isSynthesizable = true) {
967     assert((unsigned)VT.getSimpleVT().SimpleTy < array_lengthof(RegClassForVT));
968     AvailableRegClasses.push_back(std::make_pair(VT, RC));
969     RegClassForVT[VT.getSimpleVT().SimpleTy] = RC;
970     Synthesizable[VT.getSimpleVT().SimpleTy] = isSynthesizable;
971   }
972
973   /// computeRegisterProperties - Once all of the register classes are added,
974   /// this allows us to compute derived properties we expose.
975   void computeRegisterProperties();
976
977   /// setOperationAction - Indicate that the specified operation does not work
978   /// with the specified type and indicate what to do about it.
979   void setOperationAction(unsigned Op, MVT VT,
980                           LegalizeAction Action) {
981     assert(Op < array_lengthof(OpActions[0]) && "Table isn't big enough!");
982     OpActions[(unsigned)VT.SimpleTy][Op] = (uint8_t)Action;
983   }
984   
985   /// setLoadExtAction - Indicate that the specified load with extension does
986   /// not work with the specified type and indicate what to do about it.
987   void setLoadExtAction(unsigned ExtType, MVT VT,
988                         LegalizeAction Action) {
989     assert(ExtType < ISD::LAST_LOADEXT_TYPE &&
990            (unsigned)VT.SimpleTy < MVT::LAST_VALUETYPE &&
991            "Table isn't big enough!");
992     LoadExtActions[VT.SimpleTy][ExtType] = (uint8_t)Action;
993   }
994   
995   /// setTruncStoreAction - Indicate that the specified truncating store does
996   /// not work with the specified type and indicate what to do about it.
997   void setTruncStoreAction(MVT ValVT, MVT MemVT,
998                            LegalizeAction Action) {
999     assert((unsigned)ValVT.SimpleTy < MVT::LAST_VALUETYPE &&
1000            (unsigned)MemVT.SimpleTy < MVT::LAST_VALUETYPE &&
1001            "Table isn't big enough!");
1002     TruncStoreActions[ValVT.SimpleTy][MemVT.SimpleTy] = (uint8_t)Action;
1003   }
1004
1005   /// setIndexedLoadAction - Indicate that the specified indexed load does or
1006   /// does not work with the specified type and indicate what to do abort
1007   /// it. NOTE: All indexed mode loads are initialized to Expand in
1008   /// TargetLowering.cpp
1009   void setIndexedLoadAction(unsigned IdxMode, MVT VT,
1010                             LegalizeAction Action) {
1011     assert((unsigned)VT.SimpleTy < MVT::LAST_VALUETYPE &&
1012            IdxMode < ISD::LAST_INDEXED_MODE &&
1013            (unsigned)Action < 0xf &&
1014            "Table isn't big enough!");
1015     // Load action are kept in the upper half.
1016     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0xf0;
1017     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action) <<4;
1018   }
1019   
1020   /// setIndexedStoreAction - Indicate that the specified indexed store does or
1021   /// does not work with the specified type and indicate what to do about
1022   /// it. NOTE: All indexed mode stores are initialized to Expand in
1023   /// TargetLowering.cpp
1024   void setIndexedStoreAction(unsigned IdxMode, MVT VT,
1025                              LegalizeAction Action) {
1026     assert((unsigned)VT.SimpleTy < MVT::LAST_VALUETYPE &&
1027            IdxMode < ISD::LAST_INDEXED_MODE &&
1028            (unsigned)Action < 0xf &&
1029            "Table isn't big enough!");
1030     // Store action are kept in the lower half.
1031     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0x0f;
1032     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action);
1033   }
1034   
1035   /// setCondCodeAction - Indicate that the specified condition code is or isn't
1036   /// supported on the target and indicate what to do about it.
1037   void setCondCodeAction(ISD::CondCode CC, MVT VT,
1038                          LegalizeAction Action) {
1039     assert((unsigned)VT.SimpleTy < MVT::LAST_VALUETYPE &&
1040            (unsigned)CC < array_lengthof(CondCodeActions) &&
1041            "Table isn't big enough!");
1042     CondCodeActions[(unsigned)CC] &= ~(uint64_t(3UL)  << VT.SimpleTy*2);
1043     CondCodeActions[(unsigned)CC] |= (uint64_t)Action << VT.SimpleTy*2;
1044   }
1045
1046   /// AddPromotedToType - If Opc/OrigVT is specified as being promoted, the
1047   /// promotion code defaults to trying a larger integer/fp until it can find
1048   /// one that works.  If that default is insufficient, this method can be used
1049   /// by the target to override the default.
1050   void AddPromotedToType(unsigned Opc, MVT OrigVT, MVT DestVT) {
1051     PromoteToType[std::make_pair(Opc, OrigVT.SimpleTy)] = DestVT.SimpleTy;
1052   }
1053
1054   /// setTargetDAGCombine - Targets should invoke this method for each target
1055   /// independent node that they want to provide a custom DAG combiner for by
1056   /// implementing the PerformDAGCombine virtual method.
1057   void setTargetDAGCombine(ISD::NodeType NT) {
1058     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
1059     TargetDAGCombineArray[NT >> 3] |= 1 << (NT&7);
1060   }
1061   
1062   /// setJumpBufSize - Set the target's required jmp_buf buffer size (in
1063   /// bytes); default is 200
1064   void setJumpBufSize(unsigned Size) {
1065     JumpBufSize = Size;
1066   }
1067
1068   /// setJumpBufAlignment - Set the target's required jmp_buf buffer
1069   /// alignment (in bytes); default is 0
1070   void setJumpBufAlignment(unsigned Align) {
1071     JumpBufAlignment = Align;
1072   }
1073
1074   /// setIfCvtBlockSizeLimit - Set the target's if-conversion block size
1075   /// limit (in number of instructions); default is 2.
1076   void setIfCvtBlockSizeLimit(unsigned Limit) {
1077     IfCvtBlockSizeLimit = Limit;
1078   }
1079   
1080   /// setIfCvtDupBlockSizeLimit - Set the target's block size limit (in number
1081   /// of instructions) to be considered for code duplication during
1082   /// if-conversion; default is 2.
1083   void setIfCvtDupBlockSizeLimit(unsigned Limit) {
1084     IfCvtDupBlockSizeLimit = Limit;
1085   }
1086
1087   /// setPrefLoopAlignment - Set the target's preferred loop alignment. Default
1088   /// alignment is zero, it means the target does not care about loop alignment.
1089   void setPrefLoopAlignment(unsigned Align) {
1090     PrefLoopAlignment = Align;
1091   }
1092   
1093 public:
1094   //===--------------------------------------------------------------------===//
1095   // Lowering methods - These methods must be implemented by targets so that
1096   // the SelectionDAGLowering code knows how to lower these.
1097   //
1098
1099   /// LowerFormalArguments - This hook must be implemented to lower the
1100   /// incoming (formal) arguments, described by the Ins array, into the
1101   /// specified DAG. The implementation should fill in the InVals array
1102   /// with legal-type argument values, and return the resulting token
1103   /// chain value.
1104   ///
1105   virtual SDValue
1106     LowerFormalArguments(SDValue Chain,
1107                          CallingConv::ID CallConv, bool isVarArg,
1108                          const SmallVectorImpl<ISD::InputArg> &Ins,
1109                          DebugLoc dl, SelectionDAG &DAG,
1110                          SmallVectorImpl<SDValue> &InVals) const {
1111     assert(0 && "Not Implemented");
1112     return SDValue();    // this is here to silence compiler errors
1113   }
1114
1115   /// LowerCallTo - This function lowers an abstract call to a function into an
1116   /// actual call.  This returns a pair of operands.  The first element is the
1117   /// return value for the function (if RetTy is not VoidTy).  The second
1118   /// element is the outgoing token chain. It calls LowerCall to do the actual
1119   /// lowering.
1120   struct ArgListEntry {
1121     SDValue Node;
1122     const Type* Ty;
1123     bool isSExt  : 1;
1124     bool isZExt  : 1;
1125     bool isInReg : 1;
1126     bool isSRet  : 1;
1127     bool isNest  : 1;
1128     bool isByVal : 1;
1129     uint16_t Alignment;
1130
1131     ArgListEntry() : isSExt(false), isZExt(false), isInReg(false),
1132       isSRet(false), isNest(false), isByVal(false), Alignment(0) { }
1133   };
1134   typedef std::vector<ArgListEntry> ArgListTy;
1135   std::pair<SDValue, SDValue>
1136   LowerCallTo(SDValue Chain, const Type *RetTy, bool RetSExt, bool RetZExt,
1137               bool isVarArg, bool isInreg, unsigned NumFixedArgs,
1138               CallingConv::ID CallConv, bool isTailCall,
1139               bool isReturnValueUsed, SDValue Callee, ArgListTy &Args,
1140               SelectionDAG &DAG, DebugLoc dl) const;
1141
1142   /// LowerCall - This hook must be implemented to lower calls into the
1143   /// the specified DAG. The outgoing arguments to the call are described
1144   /// by the Outs array, and the values to be returned by the call are
1145   /// described by the Ins array. The implementation should fill in the
1146   /// InVals array with legal-type return values from the call, and return
1147   /// the resulting token chain value.
1148   virtual SDValue
1149     LowerCall(SDValue Chain, SDValue Callee,
1150               CallingConv::ID CallConv, bool isVarArg, bool &isTailCall,
1151               const SmallVectorImpl<ISD::OutputArg> &Outs,
1152               const SmallVectorImpl<ISD::InputArg> &Ins,
1153               DebugLoc dl, SelectionDAG &DAG,
1154               SmallVectorImpl<SDValue> &InVals) const {
1155     assert(0 && "Not Implemented");
1156     return SDValue();    // this is here to silence compiler errors
1157   }
1158
1159   /// CanLowerReturn - This hook should be implemented to check whether the
1160   /// return values described by the Outs array can fit into the return
1161   /// registers.  If false is returned, an sret-demotion is performed.
1162   ///
1163   virtual bool CanLowerReturn(CallingConv::ID CallConv, bool isVarArg,
1164                const SmallVectorImpl<EVT> &OutTys,
1165                const SmallVectorImpl<ISD::ArgFlagsTy> &ArgsFlags,
1166                SelectionDAG &DAG) const
1167   {
1168     // Return true by default to get preexisting behavior.
1169     return true;
1170   }
1171
1172   /// LowerReturn - This hook must be implemented to lower outgoing
1173   /// return values, described by the Outs array, into the specified
1174   /// DAG. The implementation should return the resulting token chain
1175   /// value.
1176   ///
1177   virtual SDValue
1178     LowerReturn(SDValue Chain, CallingConv::ID CallConv, bool isVarArg,
1179                 const SmallVectorImpl<ISD::OutputArg> &Outs,
1180                 DebugLoc dl, SelectionDAG &DAG) const {
1181     assert(0 && "Not Implemented");
1182     return SDValue();    // this is here to silence compiler errors
1183   }
1184
1185   /// LowerOperationWrapper - This callback is invoked by the type legalizer
1186   /// to legalize nodes with an illegal operand type but legal result types.
1187   /// It replaces the LowerOperation callback in the type Legalizer.
1188   /// The reason we can not do away with LowerOperation entirely is that
1189   /// LegalizeDAG isn't yet ready to use this callback.
1190   /// TODO: Consider merging with ReplaceNodeResults.
1191
1192   /// The target places new result values for the node in Results (their number
1193   /// and types must exactly match those of the original return values of
1194   /// the node), or leaves Results empty, which indicates that the node is not
1195   /// to be custom lowered after all.
1196   /// The default implementation calls LowerOperation.
1197   virtual void LowerOperationWrapper(SDNode *N,
1198                                      SmallVectorImpl<SDValue> &Results,
1199                                      SelectionDAG &DAG) const;
1200
1201   /// LowerOperation - This callback is invoked for operations that are 
1202   /// unsupported by the target, which are registered to use 'custom' lowering,
1203   /// and whose defined values are all legal.
1204   /// If the target has no operations that require custom lowering, it need not
1205   /// implement this.  The default implementation of this aborts.
1206   virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
1207
1208   /// ReplaceNodeResults - This callback is invoked when a node result type is
1209   /// illegal for the target, and the operation was registered to use 'custom'
1210   /// lowering for that result type.  The target places new result values for
1211   /// the node in Results (their number and types must exactly match those of
1212   /// the original return values of the node), or leaves Results empty, which
1213   /// indicates that the node is not to be custom lowered after all.
1214   ///
1215   /// If the target has no operations that require custom lowering, it need not
1216   /// implement this.  The default implementation aborts.
1217   virtual void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue> &Results,
1218                                   SelectionDAG &DAG) const {
1219     assert(0 && "ReplaceNodeResults not implemented for this target!");
1220   }
1221
1222   /// getTargetNodeName() - This method returns the name of a target specific
1223   /// DAG node.
1224   virtual const char *getTargetNodeName(unsigned Opcode) const;
1225
1226   /// createFastISel - This method returns a target specific FastISel object,
1227   /// or null if the target does not support "fast" ISel.
1228   virtual FastISel *
1229   createFastISel(MachineFunction &,
1230                  DenseMap<const Value *, unsigned> &,
1231                  DenseMap<const BasicBlock *, MachineBasicBlock *> &,
1232                  DenseMap<const AllocaInst *, int> &,
1233                  std::vector<std::pair<MachineInstr*, unsigned> > &
1234 #ifndef NDEBUG
1235                  , SmallSet<const Instruction *, 8> &CatchInfoLost
1236 #endif
1237                  ) const {
1238     return 0;
1239   }
1240
1241   //===--------------------------------------------------------------------===//
1242   // Inline Asm Support hooks
1243   //
1244   
1245   /// ExpandInlineAsm - This hook allows the target to expand an inline asm
1246   /// call to be explicit llvm code if it wants to.  This is useful for
1247   /// turning simple inline asms into LLVM intrinsics, which gives the
1248   /// compiler more information about the behavior of the code.
1249   virtual bool ExpandInlineAsm(CallInst *CI) const {
1250     return false;
1251   }
1252   
1253   enum ConstraintType {
1254     C_Register,            // Constraint represents specific register(s).
1255     C_RegisterClass,       // Constraint represents any of register(s) in class.
1256     C_Memory,              // Memory constraint.
1257     C_Other,               // Something else.
1258     C_Unknown              // Unsupported constraint.
1259   };
1260   
1261   /// AsmOperandInfo - This contains information for each constraint that we are
1262   /// lowering.
1263   struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
1264     /// ConstraintCode - This contains the actual string for the code, like "m".
1265     /// TargetLowering picks the 'best' code from ConstraintInfo::Codes that
1266     /// most closely matches the operand.
1267     std::string ConstraintCode;
1268
1269     /// ConstraintType - Information about the constraint code, e.g. Register,
1270     /// RegisterClass, Memory, Other, Unknown.
1271     TargetLowering::ConstraintType ConstraintType;
1272   
1273     /// CallOperandval - If this is the result output operand or a
1274     /// clobber, this is null, otherwise it is the incoming operand to the
1275     /// CallInst.  This gets modified as the asm is processed.
1276     Value *CallOperandVal;
1277   
1278     /// ConstraintVT - The ValueType for the operand value.
1279     EVT ConstraintVT;
1280     
1281     /// isMatchingInputConstraint - Return true of this is an input operand that
1282     /// is a matching constraint like "4".
1283     bool isMatchingInputConstraint() const;
1284     
1285     /// getMatchedOperand - If this is an input matching constraint, this method
1286     /// returns the output operand it matches.
1287     unsigned getMatchedOperand() const;
1288   
1289     AsmOperandInfo(const InlineAsm::ConstraintInfo &info)
1290       : InlineAsm::ConstraintInfo(info), 
1291         ConstraintType(TargetLowering::C_Unknown),
1292         CallOperandVal(0), ConstraintVT(MVT::Other) {
1293     }
1294   };
1295
1296   /// ComputeConstraintToUse - Determines the constraint code and constraint
1297   /// type to use for the specific AsmOperandInfo, setting
1298   /// OpInfo.ConstraintCode and OpInfo.ConstraintType.  If the actual operand
1299   /// being passed in is available, it can be passed in as Op, otherwise an
1300   /// empty SDValue can be passed. If hasMemory is true it means one of the asm
1301   /// constraint of the inline asm instruction being processed is 'm'.
1302   virtual void ComputeConstraintToUse(AsmOperandInfo &OpInfo,
1303                                       SDValue Op,
1304                                       bool hasMemory,
1305                                       SelectionDAG *DAG = 0) const;
1306   
1307   /// getConstraintType - Given a constraint, return the type of constraint it
1308   /// is for this target.
1309   virtual ConstraintType getConstraintType(const std::string &Constraint) const;
1310   
1311   /// getRegClassForInlineAsmConstraint - Given a constraint letter (e.g. "r"),
1312   /// return a list of registers that can be used to satisfy the constraint.
1313   /// This should only be used for C_RegisterClass constraints.
1314   virtual std::vector<unsigned> 
1315   getRegClassForInlineAsmConstraint(const std::string &Constraint,
1316                                     EVT VT) const;
1317
1318   /// getRegForInlineAsmConstraint - Given a physical register constraint (e.g.
1319   /// {edx}), return the register number and the register class for the
1320   /// register.
1321   ///
1322   /// Given a register class constraint, like 'r', if this corresponds directly
1323   /// to an LLVM register class, return a register of 0 and the register class
1324   /// pointer.
1325   ///
1326   /// This should only be used for C_Register constraints.  On error,
1327   /// this returns a register number of 0 and a null register class pointer..
1328   virtual std::pair<unsigned, const TargetRegisterClass*> 
1329     getRegForInlineAsmConstraint(const std::string &Constraint,
1330                                  EVT VT) const;
1331   
1332   /// LowerXConstraint - try to replace an X constraint, which matches anything,
1333   /// with another that has more specific requirements based on the type of the
1334   /// corresponding operand.  This returns null if there is no replacement to
1335   /// make.
1336   virtual const char *LowerXConstraint(EVT ConstraintVT) const;
1337   
1338   /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
1339   /// vector.  If it is invalid, don't add anything to Ops. If hasMemory is true
1340   /// it means one of the asm constraint of the inline asm instruction being
1341   /// processed is 'm'.
1342   virtual void LowerAsmOperandForConstraint(SDValue Op, char ConstraintLetter,
1343                                             bool hasMemory,
1344                                             std::vector<SDValue> &Ops,
1345                                             SelectionDAG &DAG) const;
1346   
1347   //===--------------------------------------------------------------------===//
1348   // Instruction Emitting Hooks
1349   //
1350   
1351   // EmitInstrWithCustomInserter - This method should be implemented by targets
1352   // that mark instructions with the 'usesCustomInserter' flag.  These
1353   // instructions are special in various ways, which require special support to
1354   // insert.  The specified MachineInstr is created but not inserted into any
1355   // basic blocks, and this method is called to expand it into a sequence of
1356   // instructions, potentially also creating new basic blocks and control flow.
1357   virtual MachineBasicBlock *
1358     EmitInstrWithCustomInserter(MachineInstr *MI, MachineBasicBlock *MBB) const;
1359
1360   //===--------------------------------------------------------------------===//
1361   // Addressing mode description hooks (used by LSR etc).
1362   //
1363
1364   /// AddrMode - This represents an addressing mode of:
1365   ///    BaseGV + BaseOffs + BaseReg + Scale*ScaleReg
1366   /// If BaseGV is null,  there is no BaseGV.
1367   /// If BaseOffs is zero, there is no base offset.
1368   /// If HasBaseReg is false, there is no base register.
1369   /// If Scale is zero, there is no ScaleReg.  Scale of 1 indicates a reg with
1370   /// no scale.
1371   ///
1372   struct AddrMode {
1373     GlobalValue *BaseGV;
1374     int64_t      BaseOffs;
1375     bool         HasBaseReg;
1376     int64_t      Scale;
1377     AddrMode() : BaseGV(0), BaseOffs(0), HasBaseReg(false), Scale(0) {}
1378   };
1379   
1380   /// isLegalAddressingMode - Return true if the addressing mode represented by
1381   /// AM is legal for this target, for a load/store of the specified type.
1382   /// The type may be VoidTy, in which case only return true if the addressing
1383   /// mode is legal for a load/store of any legal type.
1384   /// TODO: Handle pre/postinc as well.
1385   virtual bool isLegalAddressingMode(const AddrMode &AM, const Type *Ty) const;
1386
1387   /// isTruncateFree - Return true if it's free to truncate a value of
1388   /// type Ty1 to type Ty2. e.g. On x86 it's free to truncate a i32 value in
1389   /// register EAX to i16 by referencing its sub-register AX.
1390   virtual bool isTruncateFree(const Type *Ty1, const Type *Ty2) const {
1391     return false;
1392   }
1393
1394   virtual bool isTruncateFree(EVT VT1, EVT VT2) const {
1395     return false;
1396   }
1397
1398   /// isZExtFree - Return true if any actual instruction that defines a
1399   /// value of type Ty1 implicitly zero-extends the value to Ty2 in the result
1400   /// register. This does not necessarily include registers defined in
1401   /// unknown ways, such as incoming arguments, or copies from unknown
1402   /// virtual registers. Also, if isTruncateFree(Ty2, Ty1) is true, this
1403   /// does not necessarily apply to truncate instructions. e.g. on x86-64,
1404   /// all instructions that define 32-bit values implicit zero-extend the
1405   /// result out to 64 bits.
1406   virtual bool isZExtFree(const Type *Ty1, const Type *Ty2) const {
1407     return false;
1408   }
1409
1410   virtual bool isZExtFree(EVT VT1, EVT VT2) const {
1411     return false;
1412   }
1413
1414   /// isNarrowingProfitable - Return true if it's profitable to narrow
1415   /// operations of type VT1 to VT2. e.g. on x86, it's profitable to narrow
1416   /// from i32 to i8 but not from i32 to i16.
1417   virtual bool isNarrowingProfitable(EVT VT1, EVT VT2) const {
1418     return false;
1419   }
1420
1421   /// isLegalICmpImmediate - Return true if the specified immediate is legal
1422   /// icmp immediate, that is the target has icmp instructions which can compare
1423   /// a register against the immediate without having to materialize the
1424   /// immediate into a register.
1425   virtual bool isLegalICmpImmediate(int64_t Imm) const {
1426     return true;
1427   }
1428
1429   //===--------------------------------------------------------------------===//
1430   // Div utility functions
1431   //
1432   SDValue BuildSDIV(SDNode *N, SelectionDAG &DAG, 
1433                       std::vector<SDNode*>* Created) const;
1434   SDValue BuildUDIV(SDNode *N, SelectionDAG &DAG, 
1435                       std::vector<SDNode*>* Created) const;
1436
1437
1438   //===--------------------------------------------------------------------===//
1439   // Runtime Library hooks
1440   //
1441
1442   /// setLibcallName - Rename the default libcall routine name for the specified
1443   /// libcall.
1444   void setLibcallName(RTLIB::Libcall Call, const char *Name) {
1445     LibcallRoutineNames[Call] = Name;
1446   }
1447
1448   /// getLibcallName - Get the libcall routine name for the specified libcall.
1449   ///
1450   const char *getLibcallName(RTLIB::Libcall Call) const {
1451     return LibcallRoutineNames[Call];
1452   }
1453
1454   /// setCmpLibcallCC - Override the default CondCode to be used to test the
1455   /// result of the comparison libcall against zero.
1456   void setCmpLibcallCC(RTLIB::Libcall Call, ISD::CondCode CC) {
1457     CmpLibcallCCs[Call] = CC;
1458   }
1459
1460   /// getCmpLibcallCC - Get the CondCode that's to be used to test the result of
1461   /// the comparison libcall against zero.
1462   ISD::CondCode getCmpLibcallCC(RTLIB::Libcall Call) const {
1463     return CmpLibcallCCs[Call];
1464   }
1465
1466   /// setLibcallCallingConv - Set the CallingConv that should be used for the
1467   /// specified libcall.
1468   void setLibcallCallingConv(RTLIB::Libcall Call, CallingConv::ID CC) {
1469     LibcallCallingConvs[Call] = CC;
1470   }
1471   
1472   /// getLibcallCallingConv - Get the CallingConv that should be used for the
1473   /// specified libcall.
1474   CallingConv::ID getLibcallCallingConv(RTLIB::Libcall Call) const {
1475     return LibcallCallingConvs[Call];
1476   }
1477
1478 private:
1479   const TargetMachine &TM;
1480   const TargetData *TD;
1481   const TargetLoweringObjectFile &TLOF;
1482
1483   /// PointerTy - The type to use for pointers, usually i32 or i64.
1484   ///
1485   MVT PointerTy;
1486
1487   /// IsLittleEndian - True if this is a little endian target.
1488   ///
1489   bool IsLittleEndian;
1490
1491   /// SelectIsExpensive - Tells the code generator not to expand operations
1492   /// into sequences that use the select operations if possible.
1493   bool SelectIsExpensive;
1494
1495   /// IntDivIsCheap - Tells the code generator not to expand integer divides by
1496   /// constants into a sequence of muls, adds, and shifts.  This is a hack until
1497   /// a real cost model is in place.  If we ever optimize for size, this will be
1498   /// set to true unconditionally.
1499   bool IntDivIsCheap;
1500   
1501   /// Pow2DivIsCheap - Tells the code generator that it shouldn't generate
1502   /// srl/add/sra for a signed divide by power of two, and let the target handle
1503   /// it.
1504   bool Pow2DivIsCheap;
1505   
1506   /// UseUnderscoreSetJmp - This target prefers to use _setjmp to implement
1507   /// llvm.setjmp.  Defaults to false.
1508   bool UseUnderscoreSetJmp;
1509
1510   /// UseUnderscoreLongJmp - This target prefers to use _longjmp to implement
1511   /// llvm.longjmp.  Defaults to false.
1512   bool UseUnderscoreLongJmp;
1513
1514   /// ShiftAmountTy - The type to use for shift amounts, usually i8 or whatever
1515   /// PointerTy is.
1516   MVT ShiftAmountTy;
1517
1518   /// BooleanContents - Information about the contents of the high-bits in
1519   /// boolean values held in a type wider than i1.  See getBooleanContents.
1520   BooleanContent BooleanContents;
1521
1522   /// SchedPreferenceInfo - The target scheduling preference: shortest possible
1523   /// total cycles or lowest register usage.
1524   Sched::Preference SchedPreferenceInfo;
1525   
1526   /// JumpBufSize - The size, in bytes, of the target's jmp_buf buffers
1527   unsigned JumpBufSize;
1528   
1529   /// JumpBufAlignment - The alignment, in bytes, of the target's jmp_buf
1530   /// buffers
1531   unsigned JumpBufAlignment;
1532
1533   /// IfCvtBlockSizeLimit - The maximum allowed size for a block to be
1534   /// if-converted.
1535   unsigned IfCvtBlockSizeLimit;
1536   
1537   /// IfCvtDupBlockSizeLimit - The maximum allowed size for a block to be
1538   /// duplicated during if-conversion.
1539   unsigned IfCvtDupBlockSizeLimit;
1540
1541   /// PrefLoopAlignment - The perferred loop alignment.
1542   ///
1543   unsigned PrefLoopAlignment;
1544
1545   /// StackPointerRegisterToSaveRestore - If set to a physical register, this
1546   /// specifies the register that llvm.savestack/llvm.restorestack should save
1547   /// and restore.
1548   unsigned StackPointerRegisterToSaveRestore;
1549
1550   /// ExceptionPointerRegister - If set to a physical register, this specifies
1551   /// the register that receives the exception address on entry to a landing
1552   /// pad.
1553   unsigned ExceptionPointerRegister;
1554
1555   /// ExceptionSelectorRegister - If set to a physical register, this specifies
1556   /// the register that receives the exception typeid on entry to a landing
1557   /// pad.
1558   unsigned ExceptionSelectorRegister;
1559
1560   /// RegClassForVT - This indicates the default register class to use for
1561   /// each ValueType the target supports natively.
1562   TargetRegisterClass *RegClassForVT[MVT::LAST_VALUETYPE];
1563   unsigned char NumRegistersForVT[MVT::LAST_VALUETYPE];
1564   EVT RegisterTypeForVT[MVT::LAST_VALUETYPE];
1565
1566   /// Synthesizable indicates whether it is OK for the compiler to create new
1567   /// operations using this type.  All Legal types are Synthesizable except
1568   /// MMX types on X86.  Non-Legal types are not Synthesizable.
1569   bool Synthesizable[MVT::LAST_VALUETYPE];
1570
1571   /// TransformToType - For any value types we are promoting or expanding, this
1572   /// contains the value type that we are changing to.  For Expanded types, this
1573   /// contains one step of the expand (e.g. i64 -> i32), even if there are
1574   /// multiple steps required (e.g. i64 -> i16).  For types natively supported
1575   /// by the system, this holds the same type (e.g. i32 -> i32).
1576   EVT TransformToType[MVT::LAST_VALUETYPE];
1577
1578   /// OpActions - For each operation and each value type, keep a LegalizeAction
1579   /// that indicates how instruction selection should deal with the operation.
1580   /// Most operations are Legal (aka, supported natively by the target), but
1581   /// operations that are not should be described.  Note that operations on
1582   /// non-legal value types are not described here.
1583   uint8_t OpActions[MVT::LAST_VALUETYPE][ISD::BUILTIN_OP_END];
1584   
1585   /// LoadExtActions - For each load extension type and each value type,
1586   /// keep a LegalizeAction that indicates how instruction selection should deal
1587   /// with a load of a specific value type and extension type.
1588   uint8_t LoadExtActions[MVT::LAST_VALUETYPE][ISD::LAST_LOADEXT_TYPE];
1589   
1590   /// TruncStoreActions - For each value type pair keep a LegalizeAction that
1591   /// indicates whether a truncating store of a specific value type and
1592   /// truncating type is legal.
1593   uint8_t TruncStoreActions[MVT::LAST_VALUETYPE][MVT::LAST_VALUETYPE];
1594
1595   /// IndexedModeActions - For each indexed mode and each value type,
1596   /// keep a pair of LegalizeAction that indicates how instruction
1597   /// selection should deal with the load / store.  The first dimension is the
1598   /// value_type for the reference. The second dimension represents the various
1599   /// modes for load store.
1600   uint8_t IndexedModeActions[MVT::LAST_VALUETYPE][ISD::LAST_INDEXED_MODE];
1601   
1602   /// CondCodeActions - For each condition code (ISD::CondCode) keep a
1603   /// LegalizeAction that indicates how instruction selection should
1604   /// deal with the condition code.
1605   uint64_t CondCodeActions[ISD::SETCC_INVALID];
1606
1607   ValueTypeActionImpl ValueTypeActions;
1608
1609   std::vector<std::pair<EVT, TargetRegisterClass*> > AvailableRegClasses;
1610
1611   /// TargetDAGCombineArray - Targets can specify ISD nodes that they would
1612   /// like PerformDAGCombine callbacks for by calling setTargetDAGCombine(),
1613   /// which sets a bit in this array.
1614   unsigned char
1615   TargetDAGCombineArray[(ISD::BUILTIN_OP_END+CHAR_BIT-1)/CHAR_BIT];
1616   
1617   /// PromoteToType - For operations that must be promoted to a specific type,
1618   /// this holds the destination type.  This map should be sparse, so don't hold
1619   /// it as an array.
1620   ///
1621   /// Targets add entries to this map with AddPromotedToType(..), clients access
1622   /// this with getTypeToPromoteTo(..).
1623   std::map<std::pair<unsigned, MVT::SimpleValueType>, MVT::SimpleValueType>
1624     PromoteToType;
1625
1626   /// LibcallRoutineNames - Stores the name each libcall.
1627   ///
1628   const char *LibcallRoutineNames[RTLIB::UNKNOWN_LIBCALL];
1629
1630   /// CmpLibcallCCs - The ISD::CondCode that should be used to test the result
1631   /// of each of the comparison libcall against zero.
1632   ISD::CondCode CmpLibcallCCs[RTLIB::UNKNOWN_LIBCALL];
1633
1634   /// LibcallCallingConvs - Stores the CallingConv that should be used for each
1635   /// libcall.
1636   CallingConv::ID LibcallCallingConvs[RTLIB::UNKNOWN_LIBCALL];
1637
1638 protected:
1639   /// When lowering \@llvm.memset this field specifies the maximum number of
1640   /// store operations that may be substituted for the call to memset. Targets
1641   /// must set this value based on the cost threshold for that target. Targets
1642   /// should assume that the memset will be done using as many of the largest
1643   /// store operations first, followed by smaller ones, if necessary, per
1644   /// alignment restrictions. For example, storing 9 bytes on a 32-bit machine
1645   /// with 16-bit alignment would result in four 2-byte stores and one 1-byte
1646   /// store.  This only applies to setting a constant array of a constant size.
1647   /// @brief Specify maximum number of store instructions per memset call.
1648   unsigned maxStoresPerMemset;
1649
1650   /// When lowering \@llvm.memcpy this field specifies the maximum number of
1651   /// store operations that may be substituted for a call to memcpy. Targets
1652   /// must set this value based on the cost threshold for that target. Targets
1653   /// should assume that the memcpy will be done using as many of the largest
1654   /// store operations first, followed by smaller ones, if necessary, per
1655   /// alignment restrictions. For example, storing 7 bytes on a 32-bit machine
1656   /// with 32-bit alignment would result in one 4-byte store, a one 2-byte store
1657   /// and one 1-byte store. This only applies to copying a constant array of
1658   /// constant size.
1659   /// @brief Specify maximum bytes of store instructions per memcpy call.
1660   unsigned maxStoresPerMemcpy;
1661
1662   /// When lowering \@llvm.memmove this field specifies the maximum number of
1663   /// store instructions that may be substituted for a call to memmove. Targets
1664   /// must set this value based on the cost threshold for that target. Targets
1665   /// should assume that the memmove will be done using as many of the largest
1666   /// store operations first, followed by smaller ones, if necessary, per
1667   /// alignment restrictions. For example, moving 9 bytes on a 32-bit machine
1668   /// with 8-bit alignment would result in nine 1-byte stores.  This only
1669   /// applies to copying a constant array of constant size.
1670   /// @brief Specify maximum bytes of store instructions per memmove call.
1671   unsigned maxStoresPerMemmove;
1672
1673   /// This field specifies whether the target can benefit from code placement
1674   /// optimization.
1675   bool benefitFromCodePlacementOpt;
1676 };
1677 } // end llvm namespace
1678
1679 #endif