tblgen/AsmMatcher: Change AsmOperandClass to allow a list of superclasses instead...
[oota-llvm.git] / include / llvm / Target / Target.td
1 //===- Target.td - Target Independent TableGen interface ---*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the target-independent interfaces which should be
11 // implemented by each target which is using a TableGen based code generator.
12 //
13 //===----------------------------------------------------------------------===//
14
15 // Include all information about LLVM intrinsics.
16 include "llvm/Intrinsics.td"
17
18 //===----------------------------------------------------------------------===//
19 // Register file description - These classes are used to fill in the target
20 // description classes.
21
22 class RegisterClass; // Forward def
23
24 // Register - You should define one instance of this class for each register
25 // in the target machine.  String n will become the "name" of the register.
26 class Register<string n> {
27   string Namespace = "";
28   string AsmName = n;
29
30   // SpillSize - If this value is set to a non-zero value, it is the size in
31   // bits of the spill slot required to hold this register.  If this value is
32   // set to zero, the information is inferred from any register classes the
33   // register belongs to.
34   int SpillSize = 0;
35
36   // SpillAlignment - This value is used to specify the alignment required for
37   // spilling the register.  Like SpillSize, this should only be explicitly
38   // specified if the register is not in a register class.
39   int SpillAlignment = 0;
40
41   // Aliases - A list of registers that this register overlaps with.  A read or
42   // modification of this register can potentially read or modify the aliased
43   // registers.
44   list<Register> Aliases = [];
45   
46   // SubRegs - A list of registers that are parts of this register. Note these
47   // are "immediate" sub-registers and the registers within the list do not
48   // themselves overlap. e.g. For X86, EAX's SubRegs list contains only [AX],
49   // not [AX, AH, AL].
50   list<Register> SubRegs = [];
51
52   // DwarfNumbers - Numbers used internally by gcc/gdb to identify the register.
53   // These values can be determined by locating the <target>.h file in the
54   // directory llvmgcc/gcc/config/<target>/ and looking for REGISTER_NAMES.  The
55   // order of these names correspond to the enumeration used by gcc.  A value of
56   // -1 indicates that the gcc number is undefined and -2 that register number
57   // is invalid for this mode/flavour.
58   list<int> DwarfNumbers = [];
59 }
60
61 // RegisterWithSubRegs - This can be used to define instances of Register which
62 // need to specify sub-registers.
63 // List "subregs" specifies which registers are sub-registers to this one. This
64 // is used to populate the SubRegs and AliasSet fields of TargetRegisterDesc.
65 // This allows the code generator to be careful not to put two values with 
66 // overlapping live ranges into registers which alias.
67 class RegisterWithSubRegs<string n, list<Register> subregs> : Register<n> {
68   let SubRegs = subregs;
69 }
70
71 // SubRegSet - This can be used to define a specific mapping of registers to
72 // indices, for use as named subregs of a particular physical register.  Each
73 // register in 'subregs' becomes an addressable subregister at index 'n' of the
74 // corresponding register in 'regs'.
75 class SubRegSet<int n, list<Register> regs, list<Register> subregs> {
76   int index = n;
77   
78   list<Register> From = regs;
79   list<Register> To = subregs;
80 }
81
82 // RegisterClass - Now that all of the registers are defined, and aliases
83 // between registers are defined, specify which registers belong to which
84 // register classes.  This also defines the default allocation order of
85 // registers by register allocators.
86 //
87 class RegisterClass<string namespace, list<ValueType> regTypes, int alignment,
88                     list<Register> regList> {
89   string Namespace = namespace;
90
91   // RegType - Specify the list ValueType of the registers in this register
92   // class.  Note that all registers in a register class must have the same
93   // ValueTypes.  This is a list because some targets permit storing different 
94   // types in same register, for example vector values with 128-bit total size,
95   // but different count/size of items, like SSE on x86.
96   //
97   list<ValueType> RegTypes = regTypes;
98
99   // Size - Specify the spill size in bits of the registers.  A default value of
100   // zero lets tablgen pick an appropriate size.
101   int Size = 0;
102
103   // Alignment - Specify the alignment required of the registers when they are
104   // stored or loaded to memory.
105   //
106   int Alignment = alignment;
107
108   // CopyCost - This value is used to specify the cost of copying a value
109   // between two registers in this register class. The default value is one
110   // meaning it takes a single instruction to perform the copying. A negative
111   // value means copying is extremely expensive or impossible.
112   int CopyCost = 1;
113
114   // MemberList - Specify which registers are in this class.  If the
115   // allocation_order_* method are not specified, this also defines the order of
116   // allocation used by the register allocator.
117   //
118   list<Register> MemberList = regList;
119   
120   // SubClassList - Specify which register classes correspond to subregisters
121   // of this class. The order should be by subregister set index.
122   list<RegisterClass> SubRegClassList = [];
123
124   // MethodProtos/MethodBodies - These members can be used to insert arbitrary
125   // code into a generated register class.   The normal usage of this is to 
126   // overload virtual methods.
127   code MethodProtos = [{}];
128   code MethodBodies = [{}];
129 }
130
131
132 //===----------------------------------------------------------------------===//
133 // DwarfRegNum - This class provides a mapping of the llvm register enumeration
134 // to the register numbering used by gcc and gdb.  These values are used by a
135 // debug information writer to describe where values may be located during
136 // execution.
137 class DwarfRegNum<list<int> Numbers> {
138   // DwarfNumbers - Numbers used internally by gcc/gdb to identify the register.
139   // These values can be determined by locating the <target>.h file in the
140   // directory llvmgcc/gcc/config/<target>/ and looking for REGISTER_NAMES.  The
141   // order of these names correspond to the enumeration used by gcc.  A value of
142   // -1 indicates that the gcc number is undefined and -2 that register number is 
143   // invalid for this mode/flavour.
144   list<int> DwarfNumbers = Numbers;
145 }
146
147 //===----------------------------------------------------------------------===//
148 // Pull in the common support for scheduling
149 //
150 include "llvm/Target/TargetSchedule.td"
151
152 class Predicate; // Forward def
153
154 //===----------------------------------------------------------------------===//
155 // Instruction set description - These classes correspond to the C++ classes in
156 // the Target/TargetInstrInfo.h file.
157 //
158 class Instruction {
159   string Namespace = "";
160
161   dag OutOperandList;       // An dag containing the MI def operand list.
162   dag InOperandList;        // An dag containing the MI use operand list.
163   string AsmString = "";    // The .s format to print the instruction with.
164
165   // Pattern - Set to the DAG pattern for this instruction, if we know of one,
166   // otherwise, uninitialized.
167   list<dag> Pattern;
168
169   // The follow state will eventually be inferred automatically from the
170   // instruction pattern.
171
172   list<Register> Uses = []; // Default to using no non-operand registers
173   list<Register> Defs = []; // Default to modifying no non-operand registers
174
175   // Predicates - List of predicates which will be turned into isel matching
176   // code.
177   list<Predicate> Predicates = [];
178
179   // Code size.
180   int CodeSize = 0;
181
182   // Added complexity passed onto matching pattern.
183   int AddedComplexity  = 0;
184
185   // These bits capture information about the high-level semantics of the
186   // instruction.
187   bit isReturn     = 0;     // Is this instruction a return instruction?
188   bit isBranch     = 0;     // Is this instruction a branch instruction?
189   bit isIndirectBranch = 0; // Is this instruction an indirect branch?
190   bit isBarrier    = 0;     // Can control flow fall through this instruction?
191   bit isCall       = 0;     // Is this instruction a call instruction?
192   bit canFoldAsLoad = 0;    // Can this be folded as a simple memory operand?
193   bit mayLoad      = 0;     // Is it possible for this inst to read memory?
194   bit mayStore     = 0;     // Is it possible for this inst to write memory?
195   bit isTwoAddress = 0;     // Is this a two address instruction?
196   bit isConvertibleToThreeAddress = 0;  // Can this 2-addr instruction promote?
197   bit isCommutable = 0;     // Is this 3 operand instruction commutable?
198   bit isTerminator = 0;     // Is this part of the terminator for a basic block?
199   bit isReMaterializable = 0; // Is this instruction re-materializable?
200   bit isPredicable = 0;     // Is this instruction predicable?
201   bit hasDelaySlot = 0;     // Does this instruction have an delay slot?
202   bit usesCustomInserter = 0; // Pseudo instr needing special help.
203   bit hasCtrlDep   = 0;     // Does this instruction r/w ctrl-flow chains?
204   bit isNotDuplicable = 0;  // Is it unsafe to duplicate this instruction?
205   bit isAsCheapAsAMove = 0; // As cheap (or cheaper) than a move instruction.
206   bit hasExtraSrcRegAllocReq = 0; // Sources have special regalloc requirement?
207   bit hasExtraDefRegAllocReq = 0; // Defs have special regalloc requirement?
208
209   // Side effect flags - When set, the flags have these meanings:
210   //
211   //  hasSideEffects - The instruction has side effects that are not
212   //    captured by any operands of the instruction or other flags.
213   //
214   //  neverHasSideEffects - Set on an instruction with no pattern if it has no
215   //    side effects.
216   bit hasSideEffects = 0;
217   bit neverHasSideEffects = 0;
218
219   // Is this instruction a "real" instruction (with a distinct machine
220   // encoding), or is it a pseudo instruction used for codegen modeling
221   // purposes.
222   bit isCodeGenOnly = 0;
223
224   // Is this instruction a pseudo instruction for use by the assembler parser.
225   bit isAsmParserOnly = 0;
226
227   InstrItinClass Itinerary = NoItinerary;// Execution steps used for scheduling.
228
229   string Constraints = "";  // OperandConstraint, e.g. $src = $dst.
230
231   /// DisableEncoding - List of operand names (e.g. "$op1,$op2") that should not
232   /// be encoded into the output machineinstr.
233   string DisableEncoding = "";
234
235   /// Target-specific flags. This becomes the TSFlags field in TargetInstrDesc.
236   bits<32> TSFlags = 0;
237 }
238
239 /// Predicates - These are extra conditionals which are turned into instruction
240 /// selector matching code. Currently each predicate is just a string.
241 class Predicate<string cond> {
242   string CondString = cond;
243 }
244
245 /// NoHonorSignDependentRounding - This predicate is true if support for
246 /// sign-dependent-rounding is not enabled.
247 def NoHonorSignDependentRounding
248  : Predicate<"!HonorSignDependentRoundingFPMath()">;
249
250 class Requires<list<Predicate> preds> {
251   list<Predicate> Predicates = preds;
252 }
253
254 /// ops definition - This is just a simple marker used to identify the operands
255 /// list for an instruction. outs and ins are identical both syntatically and
256 /// semantically, they are used to define def operands and use operands to
257 /// improve readibility. This should be used like this:
258 ///     (outs R32:$dst), (ins R32:$src1, R32:$src2) or something similar.
259 def ops;
260 def outs;
261 def ins;
262
263 /// variable_ops definition - Mark this instruction as taking a variable number
264 /// of operands.
265 def variable_ops;
266
267
268 /// PointerLikeRegClass - Values that are designed to have pointer width are
269 /// derived from this.  TableGen treats the register class as having a symbolic
270 /// type that it doesn't know, and resolves the actual regclass to use by using
271 /// the TargetRegisterInfo::getPointerRegClass() hook at codegen time.
272 class PointerLikeRegClass<int Kind> {
273   int RegClassKind = Kind;
274 }
275
276
277 /// ptr_rc definition - Mark this operand as being a pointer value whose
278 /// register class is resolved dynamically via a callback to TargetInstrInfo.
279 /// FIXME: We should probably change this to a class which contain a list of
280 /// flags. But currently we have but one flag.
281 def ptr_rc : PointerLikeRegClass<0>;
282
283 /// unknown definition - Mark this operand as being of unknown type, causing
284 /// it to be resolved by inference in the context it is used.
285 def unknown;
286
287 /// AsmOperandClass - Representation for the kinds of operands which the target
288 /// specific parser can create and the assembly matcher may need to distinguish.
289 ///
290 /// Operand classes are used to define the order in which instructions are
291 /// matched, to ensure that the instruction which gets matched for any
292 /// particular list of operands is deterministic.
293 ///
294 /// The target specific parser must be able to classify a parsed operand into a
295 /// unique class which does not partially overlap with any other classes. It can
296 /// match a subset of some other class, in which case the super class field
297 /// should be defined.
298 class AsmOperandClass {
299   /// The name to use for this class, which should be usable as an enum value.
300   string Name = ?;
301
302   /// The super classes of this operand.
303   list<AsmOperandClass> SuperClasses = [];
304
305   /// The name of the method on the target specific operand to call to test
306   /// whether the operand is an instance of this class. If not set, this will
307   /// default to "isFoo", where Foo is the AsmOperandClass name. The method
308   /// signature should be:
309   ///   bool isFoo() const;
310   string PredicateMethod = ?;
311
312   /// The name of the method on the target specific operand to call to add the
313   /// target specific operand to an MCInst. If not set, this will default to
314   /// "addFooOperands", where Foo is the AsmOperandClass name. The method
315   /// signature should be:
316   ///   void addFooOperands(MCInst &Inst, unsigned N) const;
317   string RenderMethod = ?;
318 }
319
320 def ImmAsmOperand : AsmOperandClass {
321   let Name = "Imm";
322 }
323    
324 /// Operand Types - These provide the built-in operand types that may be used
325 /// by a target.  Targets can optionally provide their own operand types as
326 /// needed, though this should not be needed for RISC targets.
327 class Operand<ValueType ty> {
328   ValueType Type = ty;
329   string PrintMethod = "printOperand";
330   string AsmOperandLowerMethod = ?;
331   dag MIOperandInfo = (ops);
332
333   // ParserMatchClass - The "match class" that operands of this type fit
334   // in. Match classes are used to define the order in which instructions are
335   // match, to ensure that which instructions gets matched is deterministic.
336   //
337   // The target specific parser must be able to classify an parsed operand into
338   // a unique class, which does not partially overlap with any other classes. It
339   // can match a subset of some other class, in which case the AsmOperandClass
340   // should declare the other operand as one of its super classes.
341   AsmOperandClass ParserMatchClass = ImmAsmOperand;
342 }
343
344 def i1imm  : Operand<i1>;
345 def i8imm  : Operand<i8>;
346 def i16imm : Operand<i16>;
347 def i32imm : Operand<i32>;
348 def i64imm : Operand<i64>;
349
350 def f32imm : Operand<f32>;
351 def f64imm : Operand<f64>;
352
353 /// zero_reg definition - Special node to stand for the zero register.
354 ///
355 def zero_reg;
356
357 /// PredicateOperand - This can be used to define a predicate operand for an
358 /// instruction.  OpTypes specifies the MIOperandInfo for the operand, and
359 /// AlwaysVal specifies the value of this predicate when set to "always
360 /// execute".
361 class PredicateOperand<ValueType ty, dag OpTypes, dag AlwaysVal>
362   : Operand<ty> {
363   let MIOperandInfo = OpTypes;
364   dag DefaultOps = AlwaysVal;
365 }
366
367 /// OptionalDefOperand - This is used to define a optional definition operand
368 /// for an instruction. DefaultOps is the register the operand represents if
369 /// none is supplied, e.g. zero_reg.
370 class OptionalDefOperand<ValueType ty, dag OpTypes, dag defaultops>
371   : Operand<ty> {
372   let MIOperandInfo = OpTypes;
373   dag DefaultOps = defaultops;
374 }
375
376
377 // InstrInfo - This class should only be instantiated once to provide parameters
378 // which are global to the target machine.
379 //
380 class InstrInfo {
381   // Target can specify its instructions in either big or little-endian formats.
382   // For instance, while both Sparc and PowerPC are big-endian platforms, the
383   // Sparc manual specifies its instructions in the format [31..0] (big), while
384   // PowerPC specifies them using the format [0..31] (little).
385   bit isLittleEndianEncoding = 0;
386 }
387
388 // Standard Pseudo Instructions.
389 let isCodeGenOnly = 1 in {
390 def PHI : Instruction {
391   let OutOperandList = (outs);
392   let InOperandList = (ins variable_ops);
393   let AsmString = "PHINODE";
394   let Namespace = "TargetOpcode";
395 }
396 def INLINEASM : Instruction {
397   let OutOperandList = (outs);
398   let InOperandList = (ins variable_ops);
399   let AsmString = "";
400   let Namespace = "TargetOpcode";
401 }
402 def DBG_LABEL : Instruction {
403   let OutOperandList = (outs);
404   let InOperandList = (ins i32imm:$id);
405   let AsmString = "";
406   let Namespace = "TargetOpcode";
407   let hasCtrlDep = 1;
408   let isNotDuplicable = 1;
409 }
410 def EH_LABEL : Instruction {
411   let OutOperandList = (outs);
412   let InOperandList = (ins i32imm:$id);
413   let AsmString = "";
414   let Namespace = "TargetOpcode";
415   let hasCtrlDep = 1;
416   let isNotDuplicable = 1;
417 }
418 def GC_LABEL : Instruction {
419   let OutOperandList = (outs);
420   let InOperandList = (ins i32imm:$id);
421   let AsmString = "";
422   let Namespace = "TargetOpcode";
423   let hasCtrlDep = 1;
424   let isNotDuplicable = 1;
425 }
426 def KILL : Instruction {
427   let OutOperandList = (outs);
428   let InOperandList = (ins variable_ops);
429   let AsmString = "";
430   let Namespace = "TargetOpcode";
431   let neverHasSideEffects = 1;
432 }
433 def EXTRACT_SUBREG : Instruction {
434   let OutOperandList = (outs unknown:$dst);
435   let InOperandList = (ins unknown:$supersrc, i32imm:$subidx);
436   let AsmString = "";
437   let Namespace = "TargetOpcode";
438   let neverHasSideEffects = 1;
439 }
440 def INSERT_SUBREG : Instruction {
441   let OutOperandList = (outs unknown:$dst);
442   let InOperandList = (ins unknown:$supersrc, unknown:$subsrc, i32imm:$subidx);
443   let AsmString = "";
444   let Namespace = "TargetOpcode";
445   let neverHasSideEffects = 1;
446   let Constraints = "$supersrc = $dst";
447 }
448 def IMPLICIT_DEF : Instruction {
449   let OutOperandList = (outs unknown:$dst);
450   let InOperandList = (ins);
451   let AsmString = "";
452   let Namespace = "TargetOpcode";
453   let neverHasSideEffects = 1;
454   let isReMaterializable = 1;
455   let isAsCheapAsAMove = 1;
456 }
457 def SUBREG_TO_REG : Instruction {
458   let OutOperandList = (outs unknown:$dst);
459   let InOperandList = (ins unknown:$implsrc, unknown:$subsrc, i32imm:$subidx);
460   let AsmString = "";
461   let Namespace = "TargetOpcode";
462   let neverHasSideEffects = 1;
463 }
464 def COPY_TO_REGCLASS : Instruction {
465   let OutOperandList = (outs unknown:$dst);
466   let InOperandList = (ins unknown:$src, i32imm:$regclass);
467   let AsmString = "";
468   let Namespace = "TargetOpcode";
469   let neverHasSideEffects = 1;
470   let isAsCheapAsAMove = 1;
471 }
472 def DBG_VALUE : Instruction {
473   let OutOperandList = (outs);
474   let InOperandList = (ins variable_ops);
475   let AsmString = "DBG_VALUE";
476   let Namespace = "TargetOpcode";
477   let isAsCheapAsAMove = 1;
478 }
479
480 def REG_SEQUENCE : Instruction {
481   let OutOperandList = (outs unknown:$dst);
482   let InOperandList = (ins variable_ops);
483   let AsmString = "";
484   let Namespace = "TargetOpcode";
485   let neverHasSideEffects = 1;
486   let isAsCheapAsAMove = 1;
487 }
488 }
489
490 //===----------------------------------------------------------------------===//
491 // AsmParser - This class can be implemented by targets that wish to implement
492 // .s file parsing.
493 //
494 // Subtargets can have multiple different assembly parsers (e.g. AT&T vs Intel
495 // syntax on X86 for example).
496 //
497 class AsmParser {
498   // AsmParserClassName - This specifies the suffix to use for the asmparser
499   // class.  Generated AsmParser classes are always prefixed with the target
500   // name.
501   string AsmParserClassName  = "AsmParser";
502
503   // AsmParserInstCleanup - If non-empty, this is the name of a custom function on the
504   // AsmParser class to call on every matched instruction. This can be used to
505   // perform target specific instruction post-processing.
506   string AsmParserInstCleanup  = "";
507
508   // MatchInstructionName - The name of the instruction matching function to
509   // generate.
510   string MatchInstructionName  = "MatchInstruction";
511
512   // Variant - AsmParsers can be of multiple different variants.  Variants are
513   // used to support targets that need to parser multiple formats for the
514   // assembly language.
515   int Variant = 0;
516
517   // CommentDelimiter - If given, the delimiter string used to recognize
518   // comments which are hard coded in the .td assembler strings for individual
519   // instructions.
520   string CommentDelimiter = "";
521
522   // RegisterPrefix - If given, the token prefix which indicates a register
523   // token. This is used by the matcher to automatically recognize hard coded
524   // register tokens as constrained registers, instead of tokens, for the
525   // purposes of matching.
526   string RegisterPrefix = "";
527 }
528 def DefaultAsmParser : AsmParser;
529
530
531 //===----------------------------------------------------------------------===//
532 // AsmWriter - This class can be implemented by targets that need to customize
533 // the format of the .s file writer.
534 //
535 // Subtargets can have multiple different asmwriters (e.g. AT&T vs Intel syntax
536 // on X86 for example).
537 //
538 class AsmWriter {
539   // AsmWriterClassName - This specifies the suffix to use for the asmwriter
540   // class.  Generated AsmWriter classes are always prefixed with the target
541   // name.
542   string AsmWriterClassName  = "AsmPrinter";
543
544   // InstFormatName - AsmWriters can specify the name of the format string to
545   // print instructions with.
546   string InstFormatName = "AsmString";
547
548   // Variant - AsmWriters can be of multiple different variants.  Variants are
549   // used to support targets that need to emit assembly code in ways that are
550   // mostly the same for different targets, but have minor differences in
551   // syntax.  If the asmstring contains {|} characters in them, this integer
552   // will specify which alternative to use.  For example "{x|y|z}" with Variant
553   // == 1, will expand to "y".
554   int Variant = 0;
555   
556   
557   // FirstOperandColumn/OperandSpacing - If the assembler syntax uses a columnar
558   // layout, the asmwriter can actually generate output in this columns (in
559   // verbose-asm mode).  These two values indicate the width of the first column
560   // (the "opcode" area) and the width to reserve for subsequent operands.  When
561   // verbose asm mode is enabled, operands will be indented to respect this.
562   int FirstOperandColumn = -1;
563   
564   // OperandSpacing - Space between operand columns.
565   int OperandSpacing = -1;
566 }
567 def DefaultAsmWriter : AsmWriter;
568
569
570 //===----------------------------------------------------------------------===//
571 // Target - This class contains the "global" target information
572 //
573 class Target {
574   // InstructionSet - Instruction set description for this target.
575   InstrInfo InstructionSet;
576
577   // AssemblyParsers - The AsmParser instances available for this target.
578   list<AsmParser> AssemblyParsers = [DefaultAsmParser];
579
580   // AssemblyWriters - The AsmWriter instances available for this target.
581   list<AsmWriter> AssemblyWriters = [DefaultAsmWriter];
582 }
583
584 //===----------------------------------------------------------------------===//
585 // SubtargetFeature - A characteristic of the chip set.
586 //
587 class SubtargetFeature<string n, string a,  string v, string d,
588                        list<SubtargetFeature> i = []> {
589   // Name - Feature name.  Used by command line (-mattr=) to determine the
590   // appropriate target chip.
591   //
592   string Name = n;
593   
594   // Attribute - Attribute to be set by feature.
595   //
596   string Attribute = a;
597   
598   // Value - Value the attribute to be set to by feature.
599   //
600   string Value = v;
601   
602   // Desc - Feature description.  Used by command line (-mattr=) to display help
603   // information.
604   //
605   string Desc = d;
606
607   // Implies - Features that this feature implies are present. If one of those
608   // features isn't set, then this one shouldn't be set either.
609   //
610   list<SubtargetFeature> Implies = i;
611 }
612
613 //===----------------------------------------------------------------------===//
614 // Processor chip sets - These values represent each of the chip sets supported
615 // by the scheduler.  Each Processor definition requires corresponding
616 // instruction itineraries.
617 //
618 class Processor<string n, ProcessorItineraries pi, list<SubtargetFeature> f> {
619   // Name - Chip set name.  Used by command line (-mcpu=) to determine the
620   // appropriate target chip.
621   //
622   string Name = n;
623   
624   // ProcItin - The scheduling information for the target processor.
625   //
626   ProcessorItineraries ProcItin = pi;
627   
628   // Features - list of 
629   list<SubtargetFeature> Features = f;
630 }
631
632 //===----------------------------------------------------------------------===//
633 // Pull in the common support for calling conventions.
634 //
635 include "llvm/Target/TargetCallingConv.td"
636
637 //===----------------------------------------------------------------------===//
638 // Pull in the common support for DAG isel generation.
639 //
640 include "llvm/Target/TargetSelectionDAG.td"