SDep is POD-like. Shave off a few bytes from SUnit by moving a member around.
[oota-llvm.git] / include / llvm / CodeGen / ScheduleDAG.h
1 //===------- llvm/CodeGen/ScheduleDAG.h - Common Base Class------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the ScheduleDAG class, which is used as the common
11 // base class for instruction schedulers.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef LLVM_CODEGEN_SCHEDULEDAG_H
16 #define LLVM_CODEGEN_SCHEDULEDAG_H
17
18 #include "llvm/CodeGen/MachineBasicBlock.h"
19 #include "llvm/Target/TargetMachine.h"
20 #include "llvm/ADT/DenseMap.h"
21 #include "llvm/ADT/BitVector.h"
22 #include "llvm/ADT/GraphTraits.h"
23 #include "llvm/ADT/SmallVector.h"
24 #include "llvm/ADT/PointerIntPair.h"
25
26 namespace llvm {
27   class AliasAnalysis;
28   class SUnit;
29   class MachineConstantPool;
30   class MachineFunction;
31   class MachineRegisterInfo;
32   class MachineInstr;
33   class TargetRegisterInfo;
34   class ScheduleDAG;
35   class SDNode;
36   class TargetInstrInfo;
37   class TargetInstrDesc;
38   class TargetMachine;
39   class TargetRegisterClass;
40   template<class Graph> class GraphWriter;
41
42   /// SDep - Scheduling dependency. This represents one direction of an
43   /// edge in the scheduling DAG.
44   class SDep {
45   public:
46     /// Kind - These are the different kinds of scheduling dependencies.
47     enum Kind {
48       Data,        ///< Regular data dependence (aka true-dependence).
49       Anti,        ///< A register anti-dependedence (aka WAR).
50       Output,      ///< A register output-dependence (aka WAW).
51       Order        ///< Any other ordering dependency.
52     };
53
54   private:
55     /// Dep - A pointer to the depending/depended-on SUnit, and an enum
56     /// indicating the kind of the dependency.
57     PointerIntPair<SUnit *, 2, Kind> Dep;
58
59     /// Contents - A union discriminated by the dependence kind.
60     union {
61       /// Reg - For Data, Anti, and Output dependencies, the associated
62       /// register. For Data dependencies that don't currently have a register
63       /// assigned, this is set to zero.
64       unsigned Reg;
65
66       /// Order - Additional information about Order dependencies.
67       struct {
68         /// isNormalMemory - True if both sides of the dependence
69         /// access memory in non-volatile and fully modeled ways.
70         bool isNormalMemory : 1;
71
72         /// isMustAlias - True if both sides of the dependence are known to
73         /// access the same memory.
74         bool isMustAlias : 1;
75
76         /// isArtificial - True if this is an artificial dependency, meaning
77         /// it is not necessary for program correctness, and may be safely
78         /// deleted if necessary.
79         bool isArtificial : 1;
80       } Order;
81     } Contents;
82
83     /// Latency - The time associated with this edge. Often this is just
84     /// the value of the Latency field of the predecessor, however advanced
85     /// models may provide additional information about specific edges.
86     unsigned Latency;
87
88   public:
89     /// SDep - Construct a null SDep. This is only for use by container
90     /// classes which require default constructors. SUnits may not
91     /// have null SDep edges.
92     SDep() : Dep(0, Data) {}
93
94     /// SDep - Construct an SDep with the specified values.
95     SDep(SUnit *S, Kind kind, unsigned latency = 1, unsigned Reg = 0,
96          bool isNormalMemory = false, bool isMustAlias = false,
97          bool isArtificial = false)
98       : Dep(S, kind), Contents(), Latency(latency) {
99       switch (kind) {
100       case Anti:
101       case Output:
102         assert(Reg != 0 &&
103                "SDep::Anti and SDep::Output must use a non-zero Reg!");
104         // fall through
105       case Data:
106         assert(!isMustAlias && "isMustAlias only applies with SDep::Order!");
107         assert(!isArtificial && "isArtificial only applies with SDep::Order!");
108         Contents.Reg = Reg;
109         break;
110       case Order:
111         assert(Reg == 0 && "Reg given for non-register dependence!");
112         Contents.Order.isNormalMemory = isNormalMemory;
113         Contents.Order.isMustAlias = isMustAlias;
114         Contents.Order.isArtificial = isArtificial;
115         break;
116       }
117     }
118
119     bool operator==(const SDep &Other) const {
120       if (Dep != Other.Dep || Latency != Other.Latency) return false;
121       switch (Dep.getInt()) {
122       case Data:
123       case Anti:
124       case Output:
125         return Contents.Reg == Other.Contents.Reg;
126       case Order:
127         return Contents.Order.isNormalMemory ==
128                  Other.Contents.Order.isNormalMemory &&
129                Contents.Order.isMustAlias == Other.Contents.Order.isMustAlias &&
130                Contents.Order.isArtificial == Other.Contents.Order.isArtificial;
131       }
132       assert(0 && "Invalid dependency kind!");
133       return false;
134     }
135
136     bool operator!=(const SDep &Other) const {
137       return !operator==(Other);
138     }
139
140     /// getLatency - Return the latency value for this edge, which roughly
141     /// means the minimum number of cycles that must elapse between the
142     /// predecessor and the successor, given that they have this edge
143     /// between them.
144     unsigned getLatency() const {
145       return Latency;
146     }
147
148     /// setLatency - Set the latency for this edge.
149     void setLatency(unsigned Lat) {
150       Latency = Lat;
151     }
152
153     //// getSUnit - Return the SUnit to which this edge points.
154     SUnit *getSUnit() const {
155       return Dep.getPointer();
156     }
157
158     //// setSUnit - Assign the SUnit to which this edge points.
159     void setSUnit(SUnit *SU) {
160       Dep.setPointer(SU);
161     }
162
163     /// getKind - Return an enum value representing the kind of the dependence.
164     Kind getKind() const {
165       return Dep.getInt();
166     }
167
168     /// isCtrl - Shorthand for getKind() != SDep::Data.
169     bool isCtrl() const {
170       return getKind() != Data;
171     }
172
173     /// isNormalMemory - Test if this is an Order dependence between two
174     /// memory accesses where both sides of the dependence access memory
175     /// in non-volatile and fully modeled ways.
176     bool isNormalMemory() const {
177       return getKind() == Order && Contents.Order.isNormalMemory;
178     }
179
180     /// isMustAlias - Test if this is an Order dependence that is marked
181     /// as "must alias", meaning that the SUnits at either end of the edge
182     /// have a memory dependence on a known memory location.
183     bool isMustAlias() const {
184       return getKind() == Order && Contents.Order.isMustAlias;
185     }
186
187     /// isArtificial - Test if this is an Order dependence that is marked
188     /// as "artificial", meaning it isn't necessary for correctness.
189     bool isArtificial() const {
190       return getKind() == Order && Contents.Order.isArtificial;
191     }
192
193     /// isAssignedRegDep - Test if this is a Data dependence that is
194     /// associated with a register.
195     bool isAssignedRegDep() const {
196       return getKind() == Data && Contents.Reg != 0;
197     }
198
199     /// getReg - Return the register associated with this edge. This is
200     /// only valid on Data, Anti, and Output edges. On Data edges, this
201     /// value may be zero, meaning there is no associated register.
202     unsigned getReg() const {
203       assert((getKind() == Data || getKind() == Anti || getKind() == Output) &&
204              "getReg called on non-register dependence edge!");
205       return Contents.Reg;
206     }
207
208     /// setReg - Assign the associated register for this edge. This is
209     /// only valid on Data, Anti, and Output edges. On Anti and Output
210     /// edges, this value must not be zero. On Data edges, the value may
211     /// be zero, which would mean that no specific register is associated
212     /// with this edge.
213     void setReg(unsigned Reg) {
214       assert((getKind() == Data || getKind() == Anti || getKind() == Output) &&
215              "setReg called on non-register dependence edge!");
216       assert((getKind() != Anti || Reg != 0) &&
217              "SDep::Anti edge cannot use the zero register!");
218       assert((getKind() != Output || Reg != 0) &&
219              "SDep::Output edge cannot use the zero register!");
220       Contents.Reg = Reg;
221     }
222   };
223
224   template <>
225   struct isPodLike<SDep> { static const bool value = true; };
226
227   /// SUnit - Scheduling unit. This is a node in the scheduling DAG.
228   class SUnit {
229   private:
230     SDNode *Node;                       // Representative node.
231     MachineInstr *Instr;                // Alternatively, a MachineInstr.
232   public:
233     SUnit *OrigNode;                    // If not this, the node from which
234                                         // this node was cloned.
235     
236     // Preds/Succs - The SUnits before/after us in the graph.  The boolean value
237     // is true if the edge is a token chain edge, false if it is a value edge. 
238     SmallVector<SDep, 4> Preds;  // All sunit predecessors.
239     SmallVector<SDep, 4> Succs;  // All sunit successors.
240
241     typedef SmallVector<SDep, 4>::iterator pred_iterator;
242     typedef SmallVector<SDep, 4>::iterator succ_iterator;
243     typedef SmallVector<SDep, 4>::const_iterator const_pred_iterator;
244     typedef SmallVector<SDep, 4>::const_iterator const_succ_iterator;
245
246     unsigned NodeNum;                   // Entry # of node in the node vector.
247     unsigned NodeQueueId;               // Queue id of node.
248     unsigned NumPreds;                  // # of SDep::Data preds.
249     unsigned NumSuccs;                  // # of SDep::Data sucss.
250     unsigned NumPredsLeft;              // # of preds not scheduled.
251     unsigned NumSuccsLeft;              // # of succs not scheduled.
252     unsigned short Latency;             // Node latency.
253     bool isCall           : 1;          // Is a function call.
254     bool isTwoAddress     : 1;          // Is a two-address instruction.
255     bool isCommutable     : 1;          // Is a commutable instruction.
256     bool hasPhysRegDefs   : 1;          // Has physreg defs that are being used.
257     bool hasPhysRegClobbers : 1;        // Has any physreg defs, used or not.
258     bool isPending        : 1;          // True once pending.
259     bool isAvailable      : 1;          // True once available.
260     bool isScheduled      : 1;          // True once scheduled.
261     bool isScheduleHigh   : 1;          // True if preferable to schedule high.
262     bool isCloned         : 1;          // True if this node has been cloned.
263     Sched::Preference SchedulingPref;   // Scheduling preference.
264
265     SmallVector<MachineInstr*, 4> DbgInstrList; // dbg_values referencing this.
266   private:
267     bool isDepthCurrent   : 1;          // True if Depth is current.
268     bool isHeightCurrent  : 1;          // True if Height is current.
269     unsigned Depth;                     // Node depth.
270     unsigned Height;                    // Node height.
271   public:
272     const TargetRegisterClass *CopyDstRC; // Is a special copy node if not null.
273     const TargetRegisterClass *CopySrcRC;
274     
275     /// SUnit - Construct an SUnit for pre-regalloc scheduling to represent
276     /// an SDNode and any nodes flagged to it.
277     SUnit(SDNode *node, unsigned nodenum)
278       : Node(node), Instr(0), OrigNode(0), NodeNum(nodenum),
279         NodeQueueId(0), NumPreds(0), NumSuccs(0), NumPredsLeft(0),
280         NumSuccsLeft(0), Latency(0),
281         isCall(false), isTwoAddress(false), isCommutable(false),
282         hasPhysRegDefs(false), hasPhysRegClobbers(false),
283         isPending(false), isAvailable(false), isScheduled(false),
284         isScheduleHigh(false), isCloned(false),
285         SchedulingPref(Sched::None),
286         isDepthCurrent(false), isHeightCurrent(false), Depth(0), Height(0),
287         CopyDstRC(NULL), CopySrcRC(NULL) {}
288
289     /// SUnit - Construct an SUnit for post-regalloc scheduling to represent
290     /// a MachineInstr.
291     SUnit(MachineInstr *instr, unsigned nodenum)
292       : Node(0), Instr(instr), OrigNode(0), NodeNum(nodenum),
293         NodeQueueId(0), NumPreds(0), NumSuccs(0), NumPredsLeft(0),
294         NumSuccsLeft(0), Latency(0),
295         isCall(false), isTwoAddress(false), isCommutable(false),
296         hasPhysRegDefs(false), hasPhysRegClobbers(false),
297         isPending(false), isAvailable(false), isScheduled(false),
298         isScheduleHigh(false), isCloned(false),
299         SchedulingPref(Sched::None),
300         isDepthCurrent(false), isHeightCurrent(false), Depth(0), Height(0),
301         CopyDstRC(NULL), CopySrcRC(NULL) {}
302
303     /// SUnit - Construct a placeholder SUnit.
304     SUnit()
305       : Node(0), Instr(0), OrigNode(0), NodeNum(~0u),
306         NodeQueueId(0), NumPreds(0), NumSuccs(0), NumPredsLeft(0),
307         NumSuccsLeft(0), Latency(0),
308         isCall(false), isTwoAddress(false), isCommutable(false),
309         hasPhysRegDefs(false), hasPhysRegClobbers(false),
310         isPending(false), isAvailable(false), isScheduled(false),
311         isScheduleHigh(false), isCloned(false),
312         SchedulingPref(Sched::None),
313         isDepthCurrent(false), isHeightCurrent(false), Depth(0), Height(0),
314         CopyDstRC(NULL), CopySrcRC(NULL) {}
315
316     /// setNode - Assign the representative SDNode for this SUnit.
317     /// This may be used during pre-regalloc scheduling.
318     void setNode(SDNode *N) {
319       assert(!Instr && "Setting SDNode of SUnit with MachineInstr!");
320       Node = N;
321     }
322
323     /// getNode - Return the representative SDNode for this SUnit.
324     /// This may be used during pre-regalloc scheduling.
325     SDNode *getNode() const {
326       assert(!Instr && "Reading SDNode of SUnit with MachineInstr!");
327       return Node;
328     }
329
330     /// setInstr - Assign the instruction for the SUnit.
331     /// This may be used during post-regalloc scheduling.
332     void setInstr(MachineInstr *MI) {
333       assert(!Node && "Setting MachineInstr of SUnit with SDNode!");
334       Instr = MI;
335     }
336
337     /// getInstr - Return the representative MachineInstr for this SUnit.
338     /// This may be used during post-regalloc scheduling.
339     MachineInstr *getInstr() const {
340       assert(!Node && "Reading MachineInstr of SUnit with SDNode!");
341       return Instr;
342     }
343
344     /// addPred - This adds the specified edge as a pred of the current node if
345     /// not already.  It also adds the current node as a successor of the
346     /// specified node.
347     void addPred(const SDep &D);
348
349     /// removePred - This removes the specified edge as a pred of the current
350     /// node if it exists.  It also removes the current node as a successor of
351     /// the specified node.
352     void removePred(const SDep &D);
353
354     /// getDepth - Return the depth of this node, which is the length of the
355     /// maximum path up to any node with has no predecessors.
356     unsigned getDepth() const {
357       if (!isDepthCurrent) 
358         const_cast<SUnit *>(this)->ComputeDepth();
359       return Depth;
360     }
361
362     /// getHeight - Return the height of this node, which is the length of the
363     /// maximum path down to any node with has no successors.
364     unsigned getHeight() const {
365       if (!isHeightCurrent) 
366         const_cast<SUnit *>(this)->ComputeHeight();
367       return Height;
368     }
369
370     /// setDepthToAtLeast - If NewDepth is greater than this node's
371     /// depth value, set it to be the new depth value. This also
372     /// recursively marks successor nodes dirty.
373     void setDepthToAtLeast(unsigned NewDepth);
374
375     /// setDepthToAtLeast - If NewDepth is greater than this node's
376     /// depth value, set it to be the new height value. This also
377     /// recursively marks predecessor nodes dirty.
378     void setHeightToAtLeast(unsigned NewHeight);
379
380     /// setDepthDirty - Set a flag in this node to indicate that its
381     /// stored Depth value will require recomputation the next time
382     /// getDepth() is called.
383     void setDepthDirty();
384
385     /// setHeightDirty - Set a flag in this node to indicate that its
386     /// stored Height value will require recomputation the next time
387     /// getHeight() is called.
388     void setHeightDirty();
389
390     /// isPred - Test if node N is a predecessor of this node.
391     bool isPred(SUnit *N) {
392       for (unsigned i = 0, e = (unsigned)Preds.size(); i != e; ++i)
393         if (Preds[i].getSUnit() == N)
394           return true;
395       return false;
396     }
397     
398     /// isSucc - Test if node N is a successor of this node.
399     bool isSucc(SUnit *N) {
400       for (unsigned i = 0, e = (unsigned)Succs.size(); i != e; ++i)
401         if (Succs[i].getSUnit() == N)
402           return true;
403       return false;
404     }
405
406     void dump(const ScheduleDAG *G) const;
407     void dumpAll(const ScheduleDAG *G) const;
408     void print(raw_ostream &O, const ScheduleDAG *G) const;
409
410   private:
411     void ComputeDepth();
412     void ComputeHeight();
413   };
414
415   //===--------------------------------------------------------------------===//
416   /// SchedulingPriorityQueue - This interface is used to plug different
417   /// priorities computation algorithms into the list scheduler. It implements
418   /// the interface of a standard priority queue, where nodes are inserted in 
419   /// arbitrary order and returned in priority order.  The computation of the
420   /// priority and the representation of the queue are totally up to the
421   /// implementation to decide.
422   /// 
423   class SchedulingPriorityQueue {
424     unsigned CurCycle;
425   public:
426     SchedulingPriorityQueue() : CurCycle(0) {}
427     virtual ~SchedulingPriorityQueue() {}
428   
429     virtual void initNodes(std::vector<SUnit> &SUnits) = 0;
430     virtual void addNode(const SUnit *SU) = 0;
431     virtual void updateNode(const SUnit *SU) = 0;
432     virtual void releaseState() = 0;
433
434     virtual bool empty() const = 0;
435     virtual void push(SUnit *U) = 0;
436   
437     void push_all(const std::vector<SUnit *> &Nodes) {
438       for (std::vector<SUnit *>::const_iterator I = Nodes.begin(),
439            E = Nodes.end(); I != E; ++I)
440         push(*I);
441     }
442
443     virtual SUnit *pop() = 0;
444
445     virtual void remove(SUnit *SU) = 0;
446
447     /// ScheduledNode - As each node is scheduled, this method is invoked.  This
448     /// allows the priority function to adjust the priority of related
449     /// unscheduled nodes, for example.
450     ///
451     virtual void ScheduledNode(SUnit *) {}
452
453     virtual void UnscheduledNode(SUnit *) {}
454
455     void setCurCycle(unsigned Cycle) {
456       CurCycle = Cycle;
457     }
458
459     unsigned getCurCycle() const {
460       return CurCycle;
461     }    
462   };
463
464   class ScheduleDAG {
465   public:
466     MachineBasicBlock *BB;          // The block in which to insert instructions
467     MachineBasicBlock::iterator InsertPos;// The position to insert instructions
468     const TargetMachine &TM;              // Target processor
469     const TargetInstrInfo *TII;           // Target instruction information
470     const TargetRegisterInfo *TRI;        // Target processor register info
471     MachineFunction &MF;                  // Machine function
472     MachineRegisterInfo &MRI;             // Virtual/real register map
473     std::vector<SUnit*> Sequence;         // The schedule. Null SUnit*'s
474                                           // represent noop instructions.
475     std::vector<SUnit> SUnits;            // The scheduling units.
476     SUnit EntrySU;                        // Special node for the region entry.
477     SUnit ExitSU;                         // Special node for the region exit.
478
479     explicit ScheduleDAG(MachineFunction &mf);
480
481     virtual ~ScheduleDAG();
482
483     /// viewGraph - Pop up a GraphViz/gv window with the ScheduleDAG rendered
484     /// using 'dot'.
485     ///
486     void viewGraph();
487   
488     /// EmitSchedule - Insert MachineInstrs into the MachineBasicBlock
489     /// according to the order specified in Sequence.
490     ///
491     virtual MachineBasicBlock *EmitSchedule() = 0;
492
493     void dumpSchedule() const;
494
495     virtual void dumpNode(const SUnit *SU) const = 0;
496
497     /// getGraphNodeLabel - Return a label for an SUnit node in a visualization
498     /// of the ScheduleDAG.
499     virtual std::string getGraphNodeLabel(const SUnit *SU) const = 0;
500
501     /// addCustomGraphFeatures - Add custom features for a visualization of
502     /// the ScheduleDAG.
503     virtual void addCustomGraphFeatures(GraphWriter<ScheduleDAG*> &) const {}
504
505 #ifndef NDEBUG
506     /// VerifySchedule - Verify that all SUnits were scheduled and that
507     /// their state is consistent.
508     void VerifySchedule(bool isBottomUp);
509 #endif
510
511   protected:
512     /// Run - perform scheduling.
513     ///
514     void Run(MachineBasicBlock *bb, MachineBasicBlock::iterator insertPos);
515
516     /// BuildSchedGraph - Build SUnits and set up their Preds and Succs
517     /// to form the scheduling dependency graph.
518     ///
519     virtual void BuildSchedGraph(AliasAnalysis *AA) = 0;
520
521     /// ComputeLatency - Compute node latency.
522     ///
523     virtual void ComputeLatency(SUnit *SU) = 0;
524
525     /// ComputeOperandLatency - Override dependence edge latency using
526     /// operand use/def information
527     ///
528     virtual void ComputeOperandLatency(SUnit *, SUnit *,
529                                        SDep&) const { }
530
531     /// Schedule - Order nodes according to selected style, filling
532     /// in the Sequence member.
533     ///
534     virtual void Schedule() = 0;
535
536     /// ForceUnitLatencies - Return true if all scheduling edges should be given
537     /// a latency value of one.  The default is to return false; schedulers may
538     /// override this as needed.
539     virtual bool ForceUnitLatencies() const { return false; }
540
541     /// EmitNoop - Emit a noop instruction.
542     ///
543     void EmitNoop();
544
545     void EmitPhysRegCopy(SUnit *SU, DenseMap<SUnit*, unsigned> &VRBaseMap);
546   };
547
548   class SUnitIterator : public std::iterator<std::forward_iterator_tag,
549                                              SUnit, ptrdiff_t> {
550     SUnit *Node;
551     unsigned Operand;
552
553     SUnitIterator(SUnit *N, unsigned Op) : Node(N), Operand(Op) {}
554   public:
555     bool operator==(const SUnitIterator& x) const {
556       return Operand == x.Operand;
557     }
558     bool operator!=(const SUnitIterator& x) const { return !operator==(x); }
559
560     const SUnitIterator &operator=(const SUnitIterator &I) {
561       assert(I.Node==Node && "Cannot assign iterators to two different nodes!");
562       Operand = I.Operand;
563       return *this;
564     }
565
566     pointer operator*() const {
567       return Node->Preds[Operand].getSUnit();
568     }
569     pointer operator->() const { return operator*(); }
570
571     SUnitIterator& operator++() {                // Preincrement
572       ++Operand;
573       return *this;
574     }
575     SUnitIterator operator++(int) { // Postincrement
576       SUnitIterator tmp = *this; ++*this; return tmp;
577     }
578
579     static SUnitIterator begin(SUnit *N) { return SUnitIterator(N, 0); }
580     static SUnitIterator end  (SUnit *N) {
581       return SUnitIterator(N, (unsigned)N->Preds.size());
582     }
583
584     unsigned getOperand() const { return Operand; }
585     const SUnit *getNode() const { return Node; }
586     /// isCtrlDep - Test if this is not an SDep::Data dependence.
587     bool isCtrlDep() const {
588       return getSDep().isCtrl();
589     }
590     bool isArtificialDep() const {
591       return getSDep().isArtificial();
592     }
593     const SDep &getSDep() const {
594       return Node->Preds[Operand];
595     }
596   };
597
598   template <> struct GraphTraits<SUnit*> {
599     typedef SUnit NodeType;
600     typedef SUnitIterator ChildIteratorType;
601     static inline NodeType *getEntryNode(SUnit *N) { return N; }
602     static inline ChildIteratorType child_begin(NodeType *N) {
603       return SUnitIterator::begin(N);
604     }
605     static inline ChildIteratorType child_end(NodeType *N) {
606       return SUnitIterator::end(N);
607     }
608   };
609
610   template <> struct GraphTraits<ScheduleDAG*> : public GraphTraits<SUnit*> {
611     typedef std::vector<SUnit>::iterator nodes_iterator;
612     static nodes_iterator nodes_begin(ScheduleDAG *G) {
613       return G->SUnits.begin();
614     }
615     static nodes_iterator nodes_end(ScheduleDAG *G) {
616       return G->SUnits.end();
617     }
618   };
619
620   /// ScheduleDAGTopologicalSort is a class that computes a topological
621   /// ordering for SUnits and provides methods for dynamically updating
622   /// the ordering as new edges are added.
623   ///
624   /// This allows a very fast implementation of IsReachable, for example.
625   ///
626   class ScheduleDAGTopologicalSort {
627     /// SUnits - A reference to the ScheduleDAG's SUnits.
628     std::vector<SUnit> &SUnits;
629
630     /// Index2Node - Maps topological index to the node number.
631     std::vector<int> Index2Node;
632     /// Node2Index - Maps the node number to its topological index.
633     std::vector<int> Node2Index;
634     /// Visited - a set of nodes visited during a DFS traversal.
635     BitVector Visited;
636
637     /// DFS - make a DFS traversal and mark all nodes affected by the 
638     /// edge insertion. These nodes will later get new topological indexes
639     /// by means of the Shift method.
640     void DFS(const SUnit *SU, int UpperBound, bool& HasLoop);
641
642     /// Shift - reassign topological indexes for the nodes in the DAG
643     /// to preserve the topological ordering.
644     void Shift(BitVector& Visited, int LowerBound, int UpperBound);
645
646     /// Allocate - assign the topological index to the node n.
647     void Allocate(int n, int index);
648
649   public:
650     explicit ScheduleDAGTopologicalSort(std::vector<SUnit> &SUnits);
651
652     /// InitDAGTopologicalSorting - create the initial topological 
653     /// ordering from the DAG to be scheduled.
654     void InitDAGTopologicalSorting();
655
656     /// IsReachable - Checks if SU is reachable from TargetSU.
657     bool IsReachable(const SUnit *SU, const SUnit *TargetSU);
658
659     /// WillCreateCycle - Returns true if adding an edge from SU to TargetSU
660     /// will create a cycle.
661     bool WillCreateCycle(SUnit *SU, SUnit *TargetSU);
662
663     /// AddPred - Updates the topological ordering to accomodate an edge
664     /// to be added from SUnit X to SUnit Y.
665     void AddPred(SUnit *Y, SUnit *X);
666
667     /// RemovePred - Updates the topological ordering to accomodate an
668     /// an edge to be removed from the specified node N from the predecessors
669     /// of the current node M.
670     void RemovePred(SUnit *M, SUnit *N);
671
672     typedef std::vector<int>::iterator iterator;
673     typedef std::vector<int>::const_iterator const_iterator;
674     iterator begin() { return Index2Node.begin(); }
675     const_iterator begin() const { return Index2Node.begin(); }
676     iterator end() { return Index2Node.end(); }
677     const_iterator end() const { return Index2Node.end(); }
678
679     typedef std::vector<int>::reverse_iterator reverse_iterator;
680     typedef std::vector<int>::const_reverse_iterator const_reverse_iterator;
681     reverse_iterator rbegin() { return Index2Node.rbegin(); }
682     const_reverse_iterator rbegin() const { return Index2Node.rbegin(); }
683     reverse_iterator rend() { return Index2Node.rend(); }
684     const_reverse_iterator rend() const { return Index2Node.rend(); }
685   };
686 }
687
688 #endif