This reapplies r207235 with an additional bugfixes caught by the msan
[oota-llvm.git] / include / llvm / CodeGen / MachineInstr.h
1 //===-- llvm/CodeGen/MachineInstr.h - MachineInstr class --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the declaration of the MachineInstr class, which is the
11 // basic representation for all target dependent machine instructions used by
12 // the back end.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #ifndef LLVM_CODEGEN_MACHINEINSTR_H
17 #define LLVM_CODEGEN_MACHINEINSTR_H
18
19 #include "llvm/ADT/ArrayRef.h"
20 #include "llvm/ADT/DenseMapInfo.h"
21 #include "llvm/ADT/STLExtras.h"
22 #include "llvm/ADT/StringRef.h"
23 #include "llvm/ADT/ilist.h"
24 #include "llvm/ADT/ilist_node.h"
25 #include "llvm/ADT/iterator_range.h"
26 #include "llvm/CodeGen/MachineOperand.h"
27 #include "llvm/IR/DebugInfo.h"
28 #include "llvm/IR/DebugLoc.h"
29 #include "llvm/IR/InlineAsm.h"
30 #include "llvm/MC/MCInstrDesc.h"
31 #include "llvm/Support/ArrayRecycler.h"
32 #include "llvm/Target/TargetOpcodes.h"
33
34 namespace llvm {
35
36 template <typename T> class SmallVectorImpl;
37 class AliasAnalysis;
38 class TargetInstrInfo;
39 class TargetRegisterClass;
40 class TargetRegisterInfo;
41 class MachineFunction;
42 class MachineMemOperand;
43
44 //===----------------------------------------------------------------------===//
45 /// MachineInstr - Representation of each machine instruction.
46 ///
47 /// This class isn't a POD type, but it must have a trivial destructor. When a
48 /// MachineFunction is deleted, all the contained MachineInstrs are deallocated
49 /// without having their destructor called.
50 ///
51 class MachineInstr : public ilist_node<MachineInstr> {
52 public:
53   typedef MachineMemOperand **mmo_iterator;
54
55   /// Flags to specify different kinds of comments to output in
56   /// assembly code.  These flags carry semantic information not
57   /// otherwise easily derivable from the IR text.
58   ///
59   enum CommentFlag {
60     ReloadReuse = 0x1
61   };
62
63   enum MIFlag {
64     NoFlags      = 0,
65     FrameSetup   = 1 << 0,              // Instruction is used as a part of
66                                         // function frame setup code.
67     BundledPred  = 1 << 1,              // Instruction has bundled predecessors.
68     BundledSucc  = 1 << 2               // Instruction has bundled successors.
69   };
70 private:
71   const MCInstrDesc *MCID;              // Instruction descriptor.
72   MachineBasicBlock *Parent;            // Pointer to the owning basic block.
73
74   // Operands are allocated by an ArrayRecycler.
75   MachineOperand *Operands;             // Pointer to the first operand.
76   unsigned NumOperands;                 // Number of operands on instruction.
77   typedef ArrayRecycler<MachineOperand>::Capacity OperandCapacity;
78   OperandCapacity CapOperands;          // Capacity of the Operands array.
79
80   uint8_t Flags;                        // Various bits of additional
81                                         // information about machine
82                                         // instruction.
83
84   uint8_t AsmPrinterFlags;              // Various bits of information used by
85                                         // the AsmPrinter to emit helpful
86                                         // comments.  This is *not* semantic
87                                         // information.  Do not use this for
88                                         // anything other than to convey comment
89                                         // information to AsmPrinter.
90
91   uint8_t NumMemRefs;                   // Information on memory references.
92   mmo_iterator MemRefs;
93
94   DebugLoc debugLoc;                    // Source line information.
95
96   MachineInstr(const MachineInstr&) LLVM_DELETED_FUNCTION;
97   void operator=(const MachineInstr&) LLVM_DELETED_FUNCTION;
98   // Use MachineFunction::DeleteMachineInstr() instead.
99   ~MachineInstr() LLVM_DELETED_FUNCTION;
100
101   // Intrusive list support
102   friend struct ilist_traits<MachineInstr>;
103   friend struct ilist_traits<MachineBasicBlock>;
104   void setParent(MachineBasicBlock *P) { Parent = P; }
105
106   /// MachineInstr ctor - This constructor creates a copy of the given
107   /// MachineInstr in the given MachineFunction.
108   MachineInstr(MachineFunction &, const MachineInstr &);
109
110   /// MachineInstr ctor - This constructor create a MachineInstr and add the
111   /// implicit operands.  It reserves space for number of operands specified by
112   /// MCInstrDesc.  An explicit DebugLoc is supplied.
113   MachineInstr(MachineFunction&, const MCInstrDesc &MCID,
114                const DebugLoc dl, bool NoImp = false);
115
116   // MachineInstrs are pool-allocated and owned by MachineFunction.
117   friend class MachineFunction;
118
119 public:
120   const MachineBasicBlock* getParent() const { return Parent; }
121   MachineBasicBlock* getParent() { return Parent; }
122
123   /// getAsmPrinterFlags - Return the asm printer flags bitvector.
124   ///
125   uint8_t getAsmPrinterFlags() const { return AsmPrinterFlags; }
126
127   /// clearAsmPrinterFlags - clear the AsmPrinter bitvector
128   ///
129   void clearAsmPrinterFlags() { AsmPrinterFlags = 0; }
130
131   /// getAsmPrinterFlag - Return whether an AsmPrinter flag is set.
132   ///
133   bool getAsmPrinterFlag(CommentFlag Flag) const {
134     return AsmPrinterFlags & Flag;
135   }
136
137   /// setAsmPrinterFlag - Set a flag for the AsmPrinter.
138   ///
139   void setAsmPrinterFlag(CommentFlag Flag) {
140     AsmPrinterFlags |= (uint8_t)Flag;
141   }
142
143   /// clearAsmPrinterFlag - clear specific AsmPrinter flags
144   ///
145   void clearAsmPrinterFlag(CommentFlag Flag) {
146     AsmPrinterFlags &= ~Flag;
147   }
148
149   /// getFlags - Return the MI flags bitvector.
150   uint8_t getFlags() const {
151     return Flags;
152   }
153
154   /// getFlag - Return whether an MI flag is set.
155   bool getFlag(MIFlag Flag) const {
156     return Flags & Flag;
157   }
158
159   /// setFlag - Set a MI flag.
160   void setFlag(MIFlag Flag) {
161     Flags |= (uint8_t)Flag;
162   }
163
164   void setFlags(unsigned flags) {
165     // Filter out the automatically maintained flags.
166     unsigned Mask = BundledPred | BundledSucc;
167     Flags = (Flags & Mask) | (flags & ~Mask);
168   }
169
170   /// clearFlag - Clear a MI flag.
171   void clearFlag(MIFlag Flag) {
172     Flags &= ~((uint8_t)Flag);
173   }
174
175   /// isInsideBundle - Return true if MI is in a bundle (but not the first MI
176   /// in a bundle).
177   ///
178   /// A bundle looks like this before it's finalized:
179   ///   ----------------
180   ///   |      MI      |
181   ///   ----------------
182   ///          |
183   ///   ----------------
184   ///   |      MI    * |
185   ///   ----------------
186   ///          |
187   ///   ----------------
188   ///   |      MI    * |
189   ///   ----------------
190   /// In this case, the first MI starts a bundle but is not inside a bundle, the
191   /// next 2 MIs are considered "inside" the bundle.
192   ///
193   /// After a bundle is finalized, it looks like this:
194   ///   ----------------
195   ///   |    Bundle    |
196   ///   ----------------
197   ///          |
198   ///   ----------------
199   ///   |      MI    * |
200   ///   ----------------
201   ///          |
202   ///   ----------------
203   ///   |      MI    * |
204   ///   ----------------
205   ///          |
206   ///   ----------------
207   ///   |      MI    * |
208   ///   ----------------
209   /// The first instruction has the special opcode "BUNDLE". It's not "inside"
210   /// a bundle, but the next three MIs are.
211   bool isInsideBundle() const {
212     return getFlag(BundledPred);
213   }
214
215   /// isBundled - Return true if this instruction part of a bundle. This is true
216   /// if either itself or its following instruction is marked "InsideBundle".
217   bool isBundled() const {
218     return isBundledWithPred() || isBundledWithSucc();
219   }
220
221   /// Return true if this instruction is part of a bundle, and it is not the
222   /// first instruction in the bundle.
223   bool isBundledWithPred() const { return getFlag(BundledPred); }
224
225   /// Return true if this instruction is part of a bundle, and it is not the
226   /// last instruction in the bundle.
227   bool isBundledWithSucc() const { return getFlag(BundledSucc); }
228
229   /// Bundle this instruction with its predecessor. This can be an unbundled
230   /// instruction, or it can be the first instruction in a bundle.
231   void bundleWithPred();
232
233   /// Bundle this instruction with its successor. This can be an unbundled
234   /// instruction, or it can be the last instruction in a bundle.
235   void bundleWithSucc();
236
237   /// Break bundle above this instruction.
238   void unbundleFromPred();
239
240   /// Break bundle below this instruction.
241   void unbundleFromSucc();
242
243   /// getDebugLoc - Returns the debug location id of this MachineInstr.
244   ///
245   DebugLoc getDebugLoc() const { return debugLoc; }
246
247   /// getDebugVariable() - Return the debug variable referenced by
248   /// this DBG_VALUE instruction.
249   DIVariable getDebugVariable() const {
250     assert(isDebugValue() && "not a DBG_VALUE");
251     const MDNode *Var = getOperand(getNumOperands() - 1).getMetadata();
252     return DIVariable(Var);
253   }
254
255   /// emitError - Emit an error referring to the source location of this
256   /// instruction. This should only be used for inline assembly that is somehow
257   /// impossible to compile. Other errors should have been handled much
258   /// earlier.
259   ///
260   /// If this method returns, the caller should try to recover from the error.
261   ///
262   void emitError(StringRef Msg) const;
263
264   /// getDesc - Returns the target instruction descriptor of this
265   /// MachineInstr.
266   const MCInstrDesc &getDesc() const { return *MCID; }
267
268   /// getOpcode - Returns the opcode of this MachineInstr.
269   ///
270   int getOpcode() const { return MCID->Opcode; }
271
272   /// Access to explicit operands of the instruction.
273   ///
274   unsigned getNumOperands() const { return NumOperands; }
275
276   const MachineOperand& getOperand(unsigned i) const {
277     assert(i < getNumOperands() && "getOperand() out of range!");
278     return Operands[i];
279   }
280   MachineOperand& getOperand(unsigned i) {
281     assert(i < getNumOperands() && "getOperand() out of range!");
282     return Operands[i];
283   }
284
285   /// getNumExplicitOperands - Returns the number of non-implicit operands.
286   ///
287   unsigned getNumExplicitOperands() const;
288
289   /// iterator/begin/end - Iterate over all operands of a machine instruction.
290   typedef MachineOperand *mop_iterator;
291   typedef const MachineOperand *const_mop_iterator;
292
293   mop_iterator operands_begin() { return Operands; }
294   mop_iterator operands_end() { return Operands + NumOperands; }
295
296   const_mop_iterator operands_begin() const { return Operands; }
297   const_mop_iterator operands_end() const { return Operands + NumOperands; }
298
299   iterator_range<mop_iterator> operands() {
300     return iterator_range<mop_iterator>(operands_begin(), operands_end());
301   }
302   iterator_range<const_mop_iterator> operands() const {
303     return iterator_range<const_mop_iterator>(operands_begin(), operands_end());
304   }
305   iterator_range<mop_iterator> explicit_operands() {
306     return iterator_range<mop_iterator>(
307         operands_begin(), operands_begin() + getNumExplicitOperands());
308   }
309   iterator_range<const_mop_iterator> explicit_operands() const {
310     return iterator_range<const_mop_iterator>(
311         operands_begin(), operands_begin() + getNumExplicitOperands());
312   }
313   iterator_range<mop_iterator> implicit_operands() {
314     return iterator_range<mop_iterator>(explicit_operands().end(),
315                                         operands_end());
316   }
317   iterator_range<const_mop_iterator> implicit_operands() const {
318     return iterator_range<const_mop_iterator>(explicit_operands().end(),
319                                               operands_end());
320   }
321   iterator_range<mop_iterator> defs() {
322     return iterator_range<mop_iterator>(
323         operands_begin(), operands_begin() + getDesc().getNumDefs());
324   }
325   iterator_range<const_mop_iterator> defs() const {
326     return iterator_range<const_mop_iterator>(
327         operands_begin(), operands_begin() + getDesc().getNumDefs());
328   }
329   iterator_range<mop_iterator> uses() {
330     return iterator_range<mop_iterator>(
331         operands_begin() + getDesc().getNumDefs(), operands_end());
332   }
333   iterator_range<const_mop_iterator> uses() const {
334     return iterator_range<const_mop_iterator>(
335         operands_begin() + getDesc().getNumDefs(), operands_end());
336   }
337
338   /// Access to memory operands of the instruction
339   mmo_iterator memoperands_begin() const { return MemRefs; }
340   mmo_iterator memoperands_end() const { return MemRefs + NumMemRefs; }
341   bool memoperands_empty() const { return NumMemRefs == 0; }
342
343   iterator_range<mmo_iterator>  memoperands() {
344     return iterator_range<mmo_iterator>(memoperands_begin(), memoperands_end());
345   }
346   iterator_range<mmo_iterator> memoperands() const {
347     return iterator_range<mmo_iterator>(memoperands_begin(), memoperands_end());
348   }
349
350   /// hasOneMemOperand - Return true if this instruction has exactly one
351   /// MachineMemOperand.
352   bool hasOneMemOperand() const {
353     return NumMemRefs == 1;
354   }
355
356   /// API for querying MachineInstr properties. They are the same as MCInstrDesc
357   /// queries but they are bundle aware.
358
359   enum QueryType {
360     IgnoreBundle,    // Ignore bundles
361     AnyInBundle,     // Return true if any instruction in bundle has property
362     AllInBundle      // Return true if all instructions in bundle have property
363   };
364
365   /// hasProperty - Return true if the instruction (or in the case of a bundle,
366   /// the instructions inside the bundle) has the specified property.
367   /// The first argument is the property being queried.
368   /// The second argument indicates whether the query should look inside
369   /// instruction bundles.
370   bool hasProperty(unsigned MCFlag, QueryType Type = AnyInBundle) const {
371     // Inline the fast path for unbundled or bundle-internal instructions.
372     if (Type == IgnoreBundle || !isBundled() || isBundledWithPred())
373       return getDesc().getFlags() & (1 << MCFlag);
374
375     // If this is the first instruction in a bundle, take the slow path.
376     return hasPropertyInBundle(1 << MCFlag, Type);
377   }
378
379   /// isVariadic - Return true if this instruction can have a variable number of
380   /// operands.  In this case, the variable operands will be after the normal
381   /// operands but before the implicit definitions and uses (if any are
382   /// present).
383   bool isVariadic(QueryType Type = IgnoreBundle) const {
384     return hasProperty(MCID::Variadic, Type);
385   }
386
387   /// hasOptionalDef - Set if this instruction has an optional definition, e.g.
388   /// ARM instructions which can set condition code if 's' bit is set.
389   bool hasOptionalDef(QueryType Type = IgnoreBundle) const {
390     return hasProperty(MCID::HasOptionalDef, Type);
391   }
392
393   /// isPseudo - Return true if this is a pseudo instruction that doesn't
394   /// correspond to a real machine instruction.
395   ///
396   bool isPseudo(QueryType Type = IgnoreBundle) const {
397     return hasProperty(MCID::Pseudo, Type);
398   }
399
400   bool isReturn(QueryType Type = AnyInBundle) const {
401     return hasProperty(MCID::Return, Type);
402   }
403
404   bool isCall(QueryType Type = AnyInBundle) const {
405     return hasProperty(MCID::Call, Type);
406   }
407
408   /// isBarrier - Returns true if the specified instruction stops control flow
409   /// from executing the instruction immediately following it.  Examples include
410   /// unconditional branches and return instructions.
411   bool isBarrier(QueryType Type = AnyInBundle) const {
412     return hasProperty(MCID::Barrier, Type);
413   }
414
415   /// isTerminator - Returns true if this instruction part of the terminator for
416   /// a basic block.  Typically this is things like return and branch
417   /// instructions.
418   ///
419   /// Various passes use this to insert code into the bottom of a basic block,
420   /// but before control flow occurs.
421   bool isTerminator(QueryType Type = AnyInBundle) const {
422     return hasProperty(MCID::Terminator, Type);
423   }
424
425   /// isBranch - Returns true if this is a conditional, unconditional, or
426   /// indirect branch.  Predicates below can be used to discriminate between
427   /// these cases, and the TargetInstrInfo::AnalyzeBranch method can be used to
428   /// get more information.
429   bool isBranch(QueryType Type = AnyInBundle) const {
430     return hasProperty(MCID::Branch, Type);
431   }
432
433   /// isIndirectBranch - Return true if this is an indirect branch, such as a
434   /// branch through a register.
435   bool isIndirectBranch(QueryType Type = AnyInBundle) const {
436     return hasProperty(MCID::IndirectBranch, Type);
437   }
438
439   /// isConditionalBranch - Return true if this is a branch which may fall
440   /// through to the next instruction or may transfer control flow to some other
441   /// block.  The TargetInstrInfo::AnalyzeBranch method can be used to get more
442   /// information about this branch.
443   bool isConditionalBranch(QueryType Type = AnyInBundle) const {
444     return isBranch(Type) & !isBarrier(Type) & !isIndirectBranch(Type);
445   }
446
447   /// isUnconditionalBranch - Return true if this is a branch which always
448   /// transfers control flow to some other block.  The
449   /// TargetInstrInfo::AnalyzeBranch method can be used to get more information
450   /// about this branch.
451   bool isUnconditionalBranch(QueryType Type = AnyInBundle) const {
452     return isBranch(Type) & isBarrier(Type) & !isIndirectBranch(Type);
453   }
454
455   /// Return true if this instruction has a predicate operand that
456   /// controls execution.  It may be set to 'always', or may be set to other
457   /// values.   There are various methods in TargetInstrInfo that can be used to
458   /// control and modify the predicate in this instruction.
459   bool isPredicable(QueryType Type = AllInBundle) const {
460     // If it's a bundle than all bundled instructions must be predicable for this
461     // to return true.
462     return hasProperty(MCID::Predicable, Type);
463   }
464
465   /// isCompare - Return true if this instruction is a comparison.
466   bool isCompare(QueryType Type = IgnoreBundle) const {
467     return hasProperty(MCID::Compare, Type);
468   }
469
470   /// isMoveImmediate - Return true if this instruction is a move immediate
471   /// (including conditional moves) instruction.
472   bool isMoveImmediate(QueryType Type = IgnoreBundle) const {
473     return hasProperty(MCID::MoveImm, Type);
474   }
475
476   /// isBitcast - Return true if this instruction is a bitcast instruction.
477   ///
478   bool isBitcast(QueryType Type = IgnoreBundle) const {
479     return hasProperty(MCID::Bitcast, Type);
480   }
481
482   /// isSelect - Return true if this instruction is a select instruction.
483   ///
484   bool isSelect(QueryType Type = IgnoreBundle) const {
485     return hasProperty(MCID::Select, Type);
486   }
487
488   /// isNotDuplicable - Return true if this instruction cannot be safely
489   /// duplicated.  For example, if the instruction has a unique labels attached
490   /// to it, duplicating it would cause multiple definition errors.
491   bool isNotDuplicable(QueryType Type = AnyInBundle) const {
492     return hasProperty(MCID::NotDuplicable, Type);
493   }
494
495   /// hasDelaySlot - Returns true if the specified instruction has a delay slot
496   /// which must be filled by the code generator.
497   bool hasDelaySlot(QueryType Type = AnyInBundle) const {
498     return hasProperty(MCID::DelaySlot, Type);
499   }
500
501   /// canFoldAsLoad - Return true for instructions that can be folded as
502   /// memory operands in other instructions. The most common use for this
503   /// is instructions that are simple loads from memory that don't modify
504   /// the loaded value in any way, but it can also be used for instructions
505   /// that can be expressed as constant-pool loads, such as V_SETALLONES
506   /// on x86, to allow them to be folded when it is beneficial.
507   /// This should only be set on instructions that return a value in their
508   /// only virtual register definition.
509   bool canFoldAsLoad(QueryType Type = IgnoreBundle) const {
510     return hasProperty(MCID::FoldableAsLoad, Type);
511   }
512
513   //===--------------------------------------------------------------------===//
514   // Side Effect Analysis
515   //===--------------------------------------------------------------------===//
516
517   /// mayLoad - Return true if this instruction could possibly read memory.
518   /// Instructions with this flag set are not necessarily simple load
519   /// instructions, they may load a value and modify it, for example.
520   bool mayLoad(QueryType Type = AnyInBundle) const {
521     if (isInlineAsm()) {
522       unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
523       if (ExtraInfo & InlineAsm::Extra_MayLoad)
524         return true;
525     }
526     return hasProperty(MCID::MayLoad, Type);
527   }
528
529
530   /// mayStore - Return true if this instruction could possibly modify memory.
531   /// Instructions with this flag set are not necessarily simple store
532   /// instructions, they may store a modified value based on their operands, or
533   /// may not actually modify anything, for example.
534   bool mayStore(QueryType Type = AnyInBundle) const {
535     if (isInlineAsm()) {
536       unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
537       if (ExtraInfo & InlineAsm::Extra_MayStore)
538         return true;
539     }
540     return hasProperty(MCID::MayStore, Type);
541   }
542
543   //===--------------------------------------------------------------------===//
544   // Flags that indicate whether an instruction can be modified by a method.
545   //===--------------------------------------------------------------------===//
546
547   /// isCommutable - Return true if this may be a 2- or 3-address
548   /// instruction (of the form "X = op Y, Z, ..."), which produces the same
549   /// result if Y and Z are exchanged.  If this flag is set, then the
550   /// TargetInstrInfo::commuteInstruction method may be used to hack on the
551   /// instruction.
552   ///
553   /// Note that this flag may be set on instructions that are only commutable
554   /// sometimes.  In these cases, the call to commuteInstruction will fail.
555   /// Also note that some instructions require non-trivial modification to
556   /// commute them.
557   bool isCommutable(QueryType Type = IgnoreBundle) const {
558     return hasProperty(MCID::Commutable, Type);
559   }
560
561   /// isConvertibleTo3Addr - Return true if this is a 2-address instruction
562   /// which can be changed into a 3-address instruction if needed.  Doing this
563   /// transformation can be profitable in the register allocator, because it
564   /// means that the instruction can use a 2-address form if possible, but
565   /// degrade into a less efficient form if the source and dest register cannot
566   /// be assigned to the same register.  For example, this allows the x86
567   /// backend to turn a "shl reg, 3" instruction into an LEA instruction, which
568   /// is the same speed as the shift but has bigger code size.
569   ///
570   /// If this returns true, then the target must implement the
571   /// TargetInstrInfo::convertToThreeAddress method for this instruction, which
572   /// is allowed to fail if the transformation isn't valid for this specific
573   /// instruction (e.g. shl reg, 4 on x86).
574   ///
575   bool isConvertibleTo3Addr(QueryType Type = IgnoreBundle) const {
576     return hasProperty(MCID::ConvertibleTo3Addr, Type);
577   }
578
579   /// usesCustomInsertionHook - Return true if this instruction requires
580   /// custom insertion support when the DAG scheduler is inserting it into a
581   /// machine basic block.  If this is true for the instruction, it basically
582   /// means that it is a pseudo instruction used at SelectionDAG time that is
583   /// expanded out into magic code by the target when MachineInstrs are formed.
584   ///
585   /// If this is true, the TargetLoweringInfo::InsertAtEndOfBasicBlock method
586   /// is used to insert this into the MachineBasicBlock.
587   bool usesCustomInsertionHook(QueryType Type = IgnoreBundle) const {
588     return hasProperty(MCID::UsesCustomInserter, Type);
589   }
590
591   /// hasPostISelHook - Return true if this instruction requires *adjustment*
592   /// after instruction selection by calling a target hook. For example, this
593   /// can be used to fill in ARM 's' optional operand depending on whether
594   /// the conditional flag register is used.
595   bool hasPostISelHook(QueryType Type = IgnoreBundle) const {
596     return hasProperty(MCID::HasPostISelHook, Type);
597   }
598
599   /// isRematerializable - Returns true if this instruction is a candidate for
600   /// remat.  This flag is deprecated, please don't use it anymore.  If this
601   /// flag is set, the isReallyTriviallyReMaterializable() method is called to
602   /// verify the instruction is really rematable.
603   bool isRematerializable(QueryType Type = AllInBundle) const {
604     // It's only possible to re-mat a bundle if all bundled instructions are
605     // re-materializable.
606     return hasProperty(MCID::Rematerializable, Type);
607   }
608
609   /// isAsCheapAsAMove - Returns true if this instruction has the same cost (or
610   /// less) than a move instruction. This is useful during certain types of
611   /// optimizations (e.g., remat during two-address conversion or machine licm)
612   /// where we would like to remat or hoist the instruction, but not if it costs
613   /// more than moving the instruction into the appropriate register. Note, we
614   /// are not marking copies from and to the same register class with this flag.
615   bool isAsCheapAsAMove(QueryType Type = AllInBundle) const {
616     // Only returns true for a bundle if all bundled instructions are cheap.
617     // FIXME: This probably requires a target hook.
618     return hasProperty(MCID::CheapAsAMove, Type);
619   }
620
621   /// hasExtraSrcRegAllocReq - Returns true if this instruction source operands
622   /// have special register allocation requirements that are not captured by the
623   /// operand register classes. e.g. ARM::STRD's two source registers must be an
624   /// even / odd pair, ARM::STM registers have to be in ascending order.
625   /// Post-register allocation passes should not attempt to change allocations
626   /// for sources of instructions with this flag.
627   bool hasExtraSrcRegAllocReq(QueryType Type = AnyInBundle) const {
628     return hasProperty(MCID::ExtraSrcRegAllocReq, Type);
629   }
630
631   /// hasExtraDefRegAllocReq - Returns true if this instruction def operands
632   /// have special register allocation requirements that are not captured by the
633   /// operand register classes. e.g. ARM::LDRD's two def registers must be an
634   /// even / odd pair, ARM::LDM registers have to be in ascending order.
635   /// Post-register allocation passes should not attempt to change allocations
636   /// for definitions of instructions with this flag.
637   bool hasExtraDefRegAllocReq(QueryType Type = AnyInBundle) const {
638     return hasProperty(MCID::ExtraDefRegAllocReq, Type);
639   }
640
641
642   enum MICheckType {
643     CheckDefs,      // Check all operands for equality
644     CheckKillDead,  // Check all operands including kill / dead markers
645     IgnoreDefs,     // Ignore all definitions
646     IgnoreVRegDefs  // Ignore virtual register definitions
647   };
648
649   /// isIdenticalTo - Return true if this instruction is identical to (same
650   /// opcode and same operands as) the specified instruction.
651   bool isIdenticalTo(const MachineInstr *Other,
652                      MICheckType Check = CheckDefs) const;
653
654   /// Unlink 'this' from the containing basic block, and return it without
655   /// deleting it.
656   ///
657   /// This function can not be used on bundled instructions, use
658   /// removeFromBundle() to remove individual instructions from a bundle.
659   MachineInstr *removeFromParent();
660
661   /// Unlink this instruction from its basic block and return it without
662   /// deleting it.
663   ///
664   /// If the instruction is part of a bundle, the other instructions in the
665   /// bundle remain bundled.
666   MachineInstr *removeFromBundle();
667
668   /// Unlink 'this' from the containing basic block and delete it.
669   ///
670   /// If this instruction is the header of a bundle, the whole bundle is erased.
671   /// This function can not be used for instructions inside a bundle, use
672   /// eraseFromBundle() to erase individual bundled instructions.
673   void eraseFromParent();
674
675   /// Unlink 'this' form its basic block and delete it.
676   ///
677   /// If the instruction is part of a bundle, the other instructions in the
678   /// bundle remain bundled.
679   void eraseFromBundle();
680
681   bool isEHLabel() const { return getOpcode() == TargetOpcode::EH_LABEL; }
682   bool isGCLabel() const { return getOpcode() == TargetOpcode::GC_LABEL; }
683
684   /// isLabel - Returns true if the MachineInstr represents a label.
685   ///
686   bool isLabel() const { return isEHLabel() || isGCLabel(); }
687   bool isCFIInstruction() const {
688     return getOpcode() == TargetOpcode::CFI_INSTRUCTION;
689   }
690
691   // True if the instruction represents a position in the function.
692   bool isPosition() const { return isLabel() || isCFIInstruction(); }
693
694   bool isDebugValue() const { return getOpcode() == TargetOpcode::DBG_VALUE; }
695   /// A DBG_VALUE is indirect iff the first operand is a register and
696   /// the second operand is an immediate.
697   bool isIndirectDebugValue() const {
698     return isDebugValue()
699       && getOperand(0).isReg()
700       && getOperand(1).isImm();
701   }
702
703   bool isPHI() const { return getOpcode() == TargetOpcode::PHI; }
704   bool isKill() const { return getOpcode() == TargetOpcode::KILL; }
705   bool isImplicitDef() const { return getOpcode()==TargetOpcode::IMPLICIT_DEF; }
706   bool isInlineAsm() const { return getOpcode() == TargetOpcode::INLINEASM; }
707   bool isMSInlineAsm() const { 
708     return getOpcode() == TargetOpcode::INLINEASM && getInlineAsmDialect();
709   }
710   bool isStackAligningInlineAsm() const;
711   InlineAsm::AsmDialect getInlineAsmDialect() const;
712   bool isInsertSubreg() const {
713     return getOpcode() == TargetOpcode::INSERT_SUBREG;
714   }
715   bool isSubregToReg() const {
716     return getOpcode() == TargetOpcode::SUBREG_TO_REG;
717   }
718   bool isRegSequence() const {
719     return getOpcode() == TargetOpcode::REG_SEQUENCE;
720   }
721   bool isBundle() const {
722     return getOpcode() == TargetOpcode::BUNDLE;
723   }
724   bool isCopy() const {
725     return getOpcode() == TargetOpcode::COPY;
726   }
727   bool isFullCopy() const {
728     return isCopy() && !getOperand(0).getSubReg() && !getOperand(1).getSubReg();
729   }
730
731   /// isCopyLike - Return true if the instruction behaves like a copy.
732   /// This does not include native copy instructions.
733   bool isCopyLike() const {
734     return isCopy() || isSubregToReg();
735   }
736
737   /// isIdentityCopy - Return true is the instruction is an identity copy.
738   bool isIdentityCopy() const {
739     return isCopy() && getOperand(0).getReg() == getOperand(1).getReg() &&
740       getOperand(0).getSubReg() == getOperand(1).getSubReg();
741   }
742
743   /// isTransient - Return true if this is a transient instruction that is
744   /// either very likely to be eliminated during register allocation (such as
745   /// copy-like instructions), or if this instruction doesn't have an
746   /// execution-time cost.
747   bool isTransient() const {
748     switch(getOpcode()) {
749     default: return false;
750     // Copy-like instructions are usually eliminated during register allocation.
751     case TargetOpcode::PHI:
752     case TargetOpcode::COPY:
753     case TargetOpcode::INSERT_SUBREG:
754     case TargetOpcode::SUBREG_TO_REG:
755     case TargetOpcode::REG_SEQUENCE:
756     // Pseudo-instructions that don't produce any real output.
757     case TargetOpcode::IMPLICIT_DEF:
758     case TargetOpcode::KILL:
759     case TargetOpcode::CFI_INSTRUCTION:
760     case TargetOpcode::EH_LABEL:
761     case TargetOpcode::GC_LABEL:
762     case TargetOpcode::DBG_VALUE:
763       return true;
764     }
765   }
766
767   /// Return the number of instructions inside the MI bundle, excluding the
768   /// bundle header.
769   ///
770   /// This is the number of instructions that MachineBasicBlock::iterator
771   /// skips, 0 for unbundled instructions.
772   unsigned getBundleSize() const;
773
774   /// readsRegister - Return true if the MachineInstr reads the specified
775   /// register. If TargetRegisterInfo is passed, then it also checks if there
776   /// is a read of a super-register.
777   /// This does not count partial redefines of virtual registers as reads:
778   ///   %reg1024:6 = OP.
779   bool readsRegister(unsigned Reg,
780                      const TargetRegisterInfo *TRI = nullptr) const {
781     return findRegisterUseOperandIdx(Reg, false, TRI) != -1;
782   }
783
784   /// readsVirtualRegister - Return true if the MachineInstr reads the specified
785   /// virtual register. Take into account that a partial define is a
786   /// read-modify-write operation.
787   bool readsVirtualRegister(unsigned Reg) const {
788     return readsWritesVirtualRegister(Reg).first;
789   }
790
791   /// readsWritesVirtualRegister - Return a pair of bools (reads, writes)
792   /// indicating if this instruction reads or writes Reg. This also considers
793   /// partial defines.
794   /// If Ops is not null, all operand indices for Reg are added.
795   std::pair<bool,bool> readsWritesVirtualRegister(unsigned Reg,
796                                 SmallVectorImpl<unsigned> *Ops = nullptr) const;
797
798   /// killsRegister - Return true if the MachineInstr kills the specified
799   /// register. If TargetRegisterInfo is passed, then it also checks if there is
800   /// a kill of a super-register.
801   bool killsRegister(unsigned Reg,
802                      const TargetRegisterInfo *TRI = nullptr) const {
803     return findRegisterUseOperandIdx(Reg, true, TRI) != -1;
804   }
805
806   /// definesRegister - Return true if the MachineInstr fully defines the
807   /// specified register. If TargetRegisterInfo is passed, then it also checks
808   /// if there is a def of a super-register.
809   /// NOTE: It's ignoring subreg indices on virtual registers.
810   bool definesRegister(unsigned Reg,
811                        const TargetRegisterInfo *TRI = nullptr) const {
812     return findRegisterDefOperandIdx(Reg, false, false, TRI) != -1;
813   }
814
815   /// modifiesRegister - Return true if the MachineInstr modifies (fully define
816   /// or partially define) the specified register.
817   /// NOTE: It's ignoring subreg indices on virtual registers.
818   bool modifiesRegister(unsigned Reg, const TargetRegisterInfo *TRI) const {
819     return findRegisterDefOperandIdx(Reg, false, true, TRI) != -1;
820   }
821
822   /// registerDefIsDead - Returns true if the register is dead in this machine
823   /// instruction. If TargetRegisterInfo is passed, then it also checks
824   /// if there is a dead def of a super-register.
825   bool registerDefIsDead(unsigned Reg,
826                          const TargetRegisterInfo *TRI = nullptr) const {
827     return findRegisterDefOperandIdx(Reg, true, false, TRI) != -1;
828   }
829
830   /// findRegisterUseOperandIdx() - Returns the operand index that is a use of
831   /// the specific register or -1 if it is not found. It further tightens
832   /// the search criteria to a use that kills the register if isKill is true.
833   int findRegisterUseOperandIdx(unsigned Reg, bool isKill = false,
834                                 const TargetRegisterInfo *TRI = nullptr) const;
835
836   /// findRegisterUseOperand - Wrapper for findRegisterUseOperandIdx, it returns
837   /// a pointer to the MachineOperand rather than an index.
838   MachineOperand *findRegisterUseOperand(unsigned Reg, bool isKill = false,
839                                       const TargetRegisterInfo *TRI = nullptr) {
840     int Idx = findRegisterUseOperandIdx(Reg, isKill, TRI);
841     return (Idx == -1) ? nullptr : &getOperand(Idx);
842   }
843
844   /// findRegisterDefOperandIdx() - Returns the operand index that is a def of
845   /// the specified register or -1 if it is not found. If isDead is true, defs
846   /// that are not dead are skipped. If Overlap is true, then it also looks for
847   /// defs that merely overlap the specified register. If TargetRegisterInfo is
848   /// non-null, then it also checks if there is a def of a super-register.
849   /// This may also return a register mask operand when Overlap is true.
850   int findRegisterDefOperandIdx(unsigned Reg,
851                                 bool isDead = false, bool Overlap = false,
852                                 const TargetRegisterInfo *TRI = nullptr) const;
853
854   /// findRegisterDefOperand - Wrapper for findRegisterDefOperandIdx, it returns
855   /// a pointer to the MachineOperand rather than an index.
856   MachineOperand *findRegisterDefOperand(unsigned Reg, bool isDead = false,
857                                       const TargetRegisterInfo *TRI = nullptr) {
858     int Idx = findRegisterDefOperandIdx(Reg, isDead, false, TRI);
859     return (Idx == -1) ? nullptr : &getOperand(Idx);
860   }
861
862   /// findFirstPredOperandIdx() - Find the index of the first operand in the
863   /// operand list that is used to represent the predicate. It returns -1 if
864   /// none is found.
865   int findFirstPredOperandIdx() const;
866
867   /// findInlineAsmFlagIdx() - Find the index of the flag word operand that
868   /// corresponds to operand OpIdx on an inline asm instruction.  Returns -1 if
869   /// getOperand(OpIdx) does not belong to an inline asm operand group.
870   ///
871   /// If GroupNo is not NULL, it will receive the number of the operand group
872   /// containing OpIdx.
873   ///
874   /// The flag operand is an immediate that can be decoded with methods like
875   /// InlineAsm::hasRegClassConstraint().
876   ///
877   int findInlineAsmFlagIdx(unsigned OpIdx, unsigned *GroupNo = nullptr) const;
878
879   /// getRegClassConstraint - Compute the static register class constraint for
880   /// operand OpIdx.  For normal instructions, this is derived from the
881   /// MCInstrDesc.  For inline assembly it is derived from the flag words.
882   ///
883   /// Returns NULL if the static register classs constraint cannot be
884   /// determined.
885   ///
886   const TargetRegisterClass*
887   getRegClassConstraint(unsigned OpIdx,
888                         const TargetInstrInfo *TII,
889                         const TargetRegisterInfo *TRI) const;
890
891   /// \brief Applies the constraints (def/use) implied by this MI on \p Reg to
892   /// the given \p CurRC.
893   /// If \p ExploreBundle is set and MI is part of a bundle, all the
894   /// instructions inside the bundle will be taken into account. In other words,
895   /// this method accumulates all the constrains of the operand of this MI and
896   /// the related bundle if MI is a bundle or inside a bundle.
897   ///
898   /// Returns the register class that statisfies both \p CurRC and the
899   /// constraints set by MI. Returns NULL if such a register class does not
900   /// exist.
901   ///
902   /// \pre CurRC must not be NULL.
903   const TargetRegisterClass *getRegClassConstraintEffectForVReg(
904       unsigned Reg, const TargetRegisterClass *CurRC,
905       const TargetInstrInfo *TII, const TargetRegisterInfo *TRI,
906       bool ExploreBundle = false) const;
907
908   /// \brief Applies the constraints (def/use) implied by the \p OpIdx operand
909   /// to the given \p CurRC.
910   ///
911   /// Returns the register class that statisfies both \p CurRC and the
912   /// constraints set by \p OpIdx MI. Returns NULL if such a register class
913   /// does not exist.
914   ///
915   /// \pre CurRC must not be NULL.
916   /// \pre The operand at \p OpIdx must be a register.
917   const TargetRegisterClass *
918   getRegClassConstraintEffect(unsigned OpIdx, const TargetRegisterClass *CurRC,
919                               const TargetInstrInfo *TII,
920                               const TargetRegisterInfo *TRI) const;
921
922   /// tieOperands - Add a tie between the register operands at DefIdx and
923   /// UseIdx. The tie will cause the register allocator to ensure that the two
924   /// operands are assigned the same physical register.
925   ///
926   /// Tied operands are managed automatically for explicit operands in the
927   /// MCInstrDesc. This method is for exceptional cases like inline asm.
928   void tieOperands(unsigned DefIdx, unsigned UseIdx);
929
930   /// findTiedOperandIdx - Given the index of a tied register operand, find the
931   /// operand it is tied to. Defs are tied to uses and vice versa. Returns the
932   /// index of the tied operand which must exist.
933   unsigned findTiedOperandIdx(unsigned OpIdx) const;
934
935   /// isRegTiedToUseOperand - Given the index of a register def operand,
936   /// check if the register def is tied to a source operand, due to either
937   /// two-address elimination or inline assembly constraints. Returns the
938   /// first tied use operand index by reference if UseOpIdx is not null.
939   bool isRegTiedToUseOperand(unsigned DefOpIdx,
940                              unsigned *UseOpIdx = nullptr) const {
941     const MachineOperand &MO = getOperand(DefOpIdx);
942     if (!MO.isReg() || !MO.isDef() || !MO.isTied())
943       return false;
944     if (UseOpIdx)
945       *UseOpIdx = findTiedOperandIdx(DefOpIdx);
946     return true;
947   }
948
949   /// isRegTiedToDefOperand - Return true if the use operand of the specified
950   /// index is tied to an def operand. It also returns the def operand index by
951   /// reference if DefOpIdx is not null.
952   bool isRegTiedToDefOperand(unsigned UseOpIdx,
953                              unsigned *DefOpIdx = nullptr) const {
954     const MachineOperand &MO = getOperand(UseOpIdx);
955     if (!MO.isReg() || !MO.isUse() || !MO.isTied())
956       return false;
957     if (DefOpIdx)
958       *DefOpIdx = findTiedOperandIdx(UseOpIdx);
959     return true;
960   }
961
962   /// clearKillInfo - Clears kill flags on all operands.
963   ///
964   void clearKillInfo();
965
966   /// substituteRegister - Replace all occurrences of FromReg with ToReg:SubIdx,
967   /// properly composing subreg indices where necessary.
968   void substituteRegister(unsigned FromReg, unsigned ToReg, unsigned SubIdx,
969                           const TargetRegisterInfo &RegInfo);
970
971   /// addRegisterKilled - We have determined MI kills a register. Look for the
972   /// operand that uses it and mark it as IsKill. If AddIfNotFound is true,
973   /// add a implicit operand if it's not found. Returns true if the operand
974   /// exists / is added.
975   bool addRegisterKilled(unsigned IncomingReg,
976                          const TargetRegisterInfo *RegInfo,
977                          bool AddIfNotFound = false);
978
979   /// clearRegisterKills - Clear all kill flags affecting Reg.  If RegInfo is
980   /// provided, this includes super-register kills.
981   void clearRegisterKills(unsigned Reg, const TargetRegisterInfo *RegInfo);
982
983   /// addRegisterDead - We have determined MI defined a register without a use.
984   /// Look for the operand that defines it and mark it as IsDead. If
985   /// AddIfNotFound is true, add a implicit operand if it's not found. Returns
986   /// true if the operand exists / is added.
987   bool addRegisterDead(unsigned Reg, const TargetRegisterInfo *RegInfo,
988                        bool AddIfNotFound = false);
989
990   /// addRegisterDefined - We have determined MI defines a register. Make sure
991   /// there is an operand defining Reg.
992   void addRegisterDefined(unsigned Reg,
993                           const TargetRegisterInfo *RegInfo = nullptr);
994
995   /// setPhysRegsDeadExcept - Mark every physreg used by this instruction as
996   /// dead except those in the UsedRegs list.
997   ///
998   /// On instructions with register mask operands, also add implicit-def
999   /// operands for all registers in UsedRegs.
1000   void setPhysRegsDeadExcept(ArrayRef<unsigned> UsedRegs,
1001                              const TargetRegisterInfo &TRI);
1002
1003   /// isSafeToMove - Return true if it is safe to move this instruction. If
1004   /// SawStore is set to true, it means that there is a store (or call) between
1005   /// the instruction's location and its intended destination.
1006   bool isSafeToMove(const TargetInstrInfo *TII, AliasAnalysis *AA,
1007                     bool &SawStore) const;
1008
1009   /// hasOrderedMemoryRef - Return true if this instruction may have an ordered
1010   /// or volatile memory reference, or if the information describing the memory
1011   /// reference is not available. Return false if it is known to have no
1012   /// ordered or volatile memory references.
1013   bool hasOrderedMemoryRef() const;
1014
1015   /// isInvariantLoad - Return true if this instruction is loading from a
1016   /// location whose value is invariant across the function.  For example,
1017   /// loading a value from the constant pool or from the argument area of
1018   /// a function if it does not change.  This should only return true of *all*
1019   /// loads the instruction does are invariant (if it does multiple loads).
1020   bool isInvariantLoad(AliasAnalysis *AA) const;
1021
1022   /// isConstantValuePHI - If the specified instruction is a PHI that always
1023   /// merges together the same virtual register, return the register, otherwise
1024   /// return 0.
1025   unsigned isConstantValuePHI() const;
1026
1027   /// hasUnmodeledSideEffects - Return true if this instruction has side
1028   /// effects that are not modeled by mayLoad / mayStore, etc.
1029   /// For all instructions, the property is encoded in MCInstrDesc::Flags
1030   /// (see MCInstrDesc::hasUnmodeledSideEffects(). The only exception is
1031   /// INLINEASM instruction, in which case the side effect property is encoded
1032   /// in one of its operands (see InlineAsm::Extra_HasSideEffect).
1033   ///
1034   bool hasUnmodeledSideEffects() const;
1035
1036   /// allDefsAreDead - Return true if all the defs of this instruction are dead.
1037   ///
1038   bool allDefsAreDead() const;
1039
1040   /// copyImplicitOps - Copy implicit register operands from specified
1041   /// instruction to this instruction.
1042   void copyImplicitOps(MachineFunction &MF, const MachineInstr *MI);
1043
1044   //
1045   // Debugging support
1046   //
1047   void print(raw_ostream &OS, const TargetMachine *TM = nullptr,
1048              bool SkipOpers = false) const;
1049   void dump() const;
1050
1051   //===--------------------------------------------------------------------===//
1052   // Accessors used to build up machine instructions.
1053
1054   /// Add the specified operand to the instruction.  If it is an implicit
1055   /// operand, it is added to the end of the operand list.  If it is an
1056   /// explicit operand it is added at the end of the explicit operand list
1057   /// (before the first implicit operand).
1058   ///
1059   /// MF must be the machine function that was used to allocate this
1060   /// instruction.
1061   ///
1062   /// MachineInstrBuilder provides a more convenient interface for creating
1063   /// instructions and adding operands.
1064   void addOperand(MachineFunction &MF, const MachineOperand &Op);
1065
1066   /// Add an operand without providing an MF reference. This only works for
1067   /// instructions that are inserted in a basic block.
1068   ///
1069   /// MachineInstrBuilder and the two-argument addOperand(MF, MO) should be
1070   /// preferred.
1071   void addOperand(const MachineOperand &Op);
1072
1073   /// setDesc - Replace the instruction descriptor (thus opcode) of
1074   /// the current instruction with a new one.
1075   ///
1076   void setDesc(const MCInstrDesc &tid) { MCID = &tid; }
1077
1078   /// setDebugLoc - Replace current source information with new such.
1079   /// Avoid using this, the constructor argument is preferable.
1080   ///
1081   void setDebugLoc(const DebugLoc dl) { debugLoc = dl; }
1082
1083   /// RemoveOperand - Erase an operand  from an instruction, leaving it with one
1084   /// fewer operand than it started with.
1085   ///
1086   void RemoveOperand(unsigned i);
1087
1088   /// addMemOperand - Add a MachineMemOperand to the machine instruction.
1089   /// This function should be used only occasionally. The setMemRefs function
1090   /// is the primary method for setting up a MachineInstr's MemRefs list.
1091   void addMemOperand(MachineFunction &MF, MachineMemOperand *MO);
1092
1093   /// setMemRefs - Assign this MachineInstr's memory reference descriptor
1094   /// list. This does not transfer ownership.
1095   void setMemRefs(mmo_iterator NewMemRefs, mmo_iterator NewMemRefsEnd) {
1096     MemRefs = NewMemRefs;
1097     NumMemRefs = uint8_t(NewMemRefsEnd - NewMemRefs);
1098     assert(NumMemRefs == NewMemRefsEnd - NewMemRefs && "Too many memrefs");
1099   }
1100
1101 private:
1102   /// getRegInfo - If this instruction is embedded into a MachineFunction,
1103   /// return the MachineRegisterInfo object for the current function, otherwise
1104   /// return null.
1105   MachineRegisterInfo *getRegInfo();
1106
1107   /// untieRegOperand - Break any tie involving OpIdx.
1108   void untieRegOperand(unsigned OpIdx) {
1109     MachineOperand &MO = getOperand(OpIdx);
1110     if (MO.isReg() && MO.isTied()) {
1111       getOperand(findTiedOperandIdx(OpIdx)).TiedTo = 0;
1112       MO.TiedTo = 0;
1113     }
1114   }
1115
1116   /// addImplicitDefUseOperands - Add all implicit def and use operands to
1117   /// this instruction.
1118   void addImplicitDefUseOperands(MachineFunction &MF);
1119
1120   /// RemoveRegOperandsFromUseLists - Unlink all of the register operands in
1121   /// this instruction from their respective use lists.  This requires that the
1122   /// operands already be on their use lists.
1123   void RemoveRegOperandsFromUseLists(MachineRegisterInfo&);
1124
1125   /// AddRegOperandsToUseLists - Add all of the register operands in
1126   /// this instruction from their respective use lists.  This requires that the
1127   /// operands not be on their use lists yet.
1128   void AddRegOperandsToUseLists(MachineRegisterInfo&);
1129
1130   /// hasPropertyInBundle - Slow path for hasProperty when we're dealing with a
1131   /// bundle.
1132   bool hasPropertyInBundle(unsigned Mask, QueryType Type) const;
1133
1134   /// \brief Implements the logic of getRegClassConstraintEffectForVReg for the
1135   /// this MI and the given operand index \p OpIdx.
1136   /// If the related operand does not constrained Reg, this returns CurRC.
1137   const TargetRegisterClass *getRegClassConstraintEffectForVRegImpl(
1138       unsigned OpIdx, unsigned Reg, const TargetRegisterClass *CurRC,
1139       const TargetInstrInfo *TII, const TargetRegisterInfo *TRI) const;
1140 };
1141
1142 /// MachineInstrExpressionTrait - Special DenseMapInfo traits to compare
1143 /// MachineInstr* by *value* of the instruction rather than by pointer value.
1144 /// The hashing and equality testing functions ignore definitions so this is
1145 /// useful for CSE, etc.
1146 struct MachineInstrExpressionTrait : DenseMapInfo<MachineInstr*> {
1147   static inline MachineInstr *getEmptyKey() {
1148     return nullptr;
1149   }
1150
1151   static inline MachineInstr *getTombstoneKey() {
1152     return reinterpret_cast<MachineInstr*>(-1);
1153   }
1154
1155   static unsigned getHashValue(const MachineInstr* const &MI);
1156
1157   static bool isEqual(const MachineInstr* const &LHS,
1158                       const MachineInstr* const &RHS) {
1159     if (RHS == getEmptyKey() || RHS == getTombstoneKey() ||
1160         LHS == getEmptyKey() || LHS == getTombstoneKey())
1161       return LHS == RHS;
1162     return LHS->isIdenticalTo(RHS, MachineInstr::IgnoreVRegDefs);
1163   }
1164 };
1165
1166 //===----------------------------------------------------------------------===//
1167 // Debugging Support
1168
1169 inline raw_ostream& operator<<(raw_ostream &OS, const MachineInstr &MI) {
1170   MI.print(OS);
1171   return OS;
1172 }
1173
1174 } // End llvm namespace
1175
1176 #endif