Fix comment. INLINEASM node operand #3 is IsAlignStack bit.
[oota-llvm.git] / include / llvm / CodeGen / ISDOpcodes.h
1 //===-- llvm/CodeGen/ISDOpcodes.h - CodeGen opcodes -------------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares codegen opcodes and related utilities.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_CODEGEN_ISDOPCODES_H
15 #define LLVM_CODEGEN_ISDOPCODES_H
16
17 namespace llvm {
18
19 /// ISD namespace - This namespace contains an enum which represents all of the
20 /// SelectionDAG node types and value types.
21 ///
22 namespace ISD {
23
24   //===--------------------------------------------------------------------===//
25   /// ISD::NodeType enum - This enum defines the target-independent operators
26   /// for a SelectionDAG.
27   ///
28   /// Targets may also define target-dependent operator codes for SDNodes. For
29   /// example, on x86, these are the enum values in the X86ISD namespace.
30   /// Targets should aim to use target-independent operators to model their
31   /// instruction sets as much as possible, and only use target-dependent
32   /// operators when they have special requirements.
33   ///
34   /// Finally, during and after selection proper, SNodes may use special
35   /// operator codes that correspond directly with MachineInstr opcodes. These
36   /// are used to represent selected instructions. See the isMachineOpcode()
37   /// and getMachineOpcode() member functions of SDNode.
38   ///
39   enum NodeType {
40     // DELETED_NODE - This is an illegal value that is used to catch
41     // errors.  This opcode is not a legal opcode for any node.
42     DELETED_NODE,
43
44     // EntryToken - This is the marker used to indicate the start of the region.
45     EntryToken,
46
47     // TokenFactor - This node takes multiple tokens as input and produces a
48     // single token result.  This is used to represent the fact that the operand
49     // operators are independent of each other.
50     TokenFactor,
51
52     // AssertSext, AssertZext - These nodes record if a register contains a
53     // value that has already been zero or sign extended from a narrower type.
54     // These nodes take two operands.  The first is the node that has already
55     // been extended, and the second is a value type node indicating the width
56     // of the extension
57     AssertSext, AssertZext,
58
59     // Various leaf nodes.
60     BasicBlock, VALUETYPE, CONDCODE, Register,
61     Constant, ConstantFP,
62     GlobalAddress, GlobalTLSAddress, FrameIndex,
63     JumpTable, ConstantPool, ExternalSymbol, BlockAddress,
64
65     // The address of the GOT
66     GLOBAL_OFFSET_TABLE,
67
68     // FRAMEADDR, RETURNADDR - These nodes represent llvm.frameaddress and
69     // llvm.returnaddress on the DAG.  These nodes take one operand, the index
70     // of the frame or return address to return.  An index of zero corresponds
71     // to the current function's frame or return address, an index of one to the
72     // parent's frame or return address, and so on.
73     FRAMEADDR, RETURNADDR,
74
75     // FRAME_TO_ARGS_OFFSET - This node represents offset from frame pointer to
76     // first (possible) on-stack argument. This is needed for correct stack
77     // adjustment during unwind.
78     FRAME_TO_ARGS_OFFSET,
79
80     // RESULT, OUTCHAIN = EXCEPTIONADDR(INCHAIN) - This node represents the
81     // address of the exception block on entry to an landing pad block.
82     EXCEPTIONADDR,
83
84     // RESULT, OUTCHAIN = LSDAADDR(INCHAIN) - This node represents the
85     // address of the Language Specific Data Area for the enclosing function.
86     LSDAADDR,
87
88     // RESULT, OUTCHAIN = EHSELECTION(INCHAIN, EXCEPTION) - This node represents
89     // the selection index of the exception thrown.
90     EHSELECTION,
91
92     // OUTCHAIN = EH_RETURN(INCHAIN, OFFSET, HANDLER) - This node represents
93     // 'eh_return' gcc dwarf builtin, which is used to return from
94     // exception. The general meaning is: adjust stack by OFFSET and pass
95     // execution to HANDLER. Many platform-related details also :)
96     EH_RETURN,
97
98     // OUTCHAIN = EH_SJLJ_SETJMP(INCHAIN, buffer)
99     // This corresponds to the eh.sjlj.setjmp intrinsic.
100     // It takes an input chain and a pointer to the jump buffer as inputs
101     // and returns an outchain.
102     EH_SJLJ_SETJMP,
103
104     // OUTCHAIN = EH_SJLJ_LONGJMP(INCHAIN, buffer)
105     // This corresponds to the eh.sjlj.longjmp intrinsic.
106     // It takes an input chain and a pointer to the jump buffer as inputs
107     // and returns an outchain.
108     EH_SJLJ_LONGJMP,
109
110     // OUTCHAIN = EH_SJLJ_DISPATCHSETUP(INCHAIN, context)
111     // This corresponds to the eh.sjlj.dispatchsetup intrinsic. It takes an
112     // input chain and a pointer to the sjlj function context as inputs and
113     // returns an outchain. By default, this does nothing. Targets can lower
114     // this to unwind setup code if needed.
115     EH_SJLJ_DISPATCHSETUP,
116
117     // TargetConstant* - Like Constant*, but the DAG does not do any folding,
118     // simplification, or lowering of the constant. They are used for constants
119     // which are known to fit in the immediate fields of their users, or for
120     // carrying magic numbers which are not values which need to be materialized
121     // in registers.
122     TargetConstant,
123     TargetConstantFP,
124
125     // TargetGlobalAddress - Like GlobalAddress, but the DAG does no folding or
126     // anything else with this node, and this is valid in the target-specific
127     // dag, turning into a GlobalAddress operand.
128     TargetGlobalAddress,
129     TargetGlobalTLSAddress,
130     TargetFrameIndex,
131     TargetJumpTable,
132     TargetConstantPool,
133     TargetExternalSymbol,
134     TargetBlockAddress,
135
136     /// RESULT = INTRINSIC_WO_CHAIN(INTRINSICID, arg1, arg2, ...)
137     /// This node represents a target intrinsic function with no side effects.
138     /// The first operand is the ID number of the intrinsic from the
139     /// llvm::Intrinsic namespace.  The operands to the intrinsic follow.  The
140     /// node returns the result of the intrinsic.
141     INTRINSIC_WO_CHAIN,
142
143     /// RESULT,OUTCHAIN = INTRINSIC_W_CHAIN(INCHAIN, INTRINSICID, arg1, ...)
144     /// This node represents a target intrinsic function with side effects that
145     /// returns a result.  The first operand is a chain pointer.  The second is
146     /// the ID number of the intrinsic from the llvm::Intrinsic namespace.  The
147     /// operands to the intrinsic follow.  The node has two results, the result
148     /// of the intrinsic and an output chain.
149     INTRINSIC_W_CHAIN,
150
151     /// OUTCHAIN = INTRINSIC_VOID(INCHAIN, INTRINSICID, arg1, arg2, ...)
152     /// This node represents a target intrinsic function with side effects that
153     /// does not return a result.  The first operand is a chain pointer.  The
154     /// second is the ID number of the intrinsic from the llvm::Intrinsic
155     /// namespace.  The operands to the intrinsic follow.
156     INTRINSIC_VOID,
157
158     // CopyToReg - This node has three operands: a chain, a register number to
159     // set to this value, and a value.
160     CopyToReg,
161
162     // CopyFromReg - This node indicates that the input value is a virtual or
163     // physical register that is defined outside of the scope of this
164     // SelectionDAG.  The register is available from the RegisterSDNode object.
165     CopyFromReg,
166
167     // UNDEF - An undefined node
168     UNDEF,
169
170     // EXTRACT_ELEMENT - This is used to get the lower or upper (determined by
171     // a Constant, which is required to be operand #1) half of the integer or
172     // float value specified as operand #0.  This is only for use before
173     // legalization, for values that will be broken into multiple registers.
174     EXTRACT_ELEMENT,
175
176     // BUILD_PAIR - This is the opposite of EXTRACT_ELEMENT in some ways.  Given
177     // two values of the same integer value type, this produces a value twice as
178     // big.  Like EXTRACT_ELEMENT, this can only be used before legalization.
179     BUILD_PAIR,
180
181     // MERGE_VALUES - This node takes multiple discrete operands and returns
182     // them all as its individual results.  This nodes has exactly the same
183     // number of inputs and outputs. This node is useful for some pieces of the
184     // code generator that want to think about a single node with multiple
185     // results, not multiple nodes.
186     MERGE_VALUES,
187
188     // Simple integer binary arithmetic operators.
189     ADD, SUB, MUL, SDIV, UDIV, SREM, UREM,
190
191     // SMUL_LOHI/UMUL_LOHI - Multiply two integers of type iN, producing
192     // a signed/unsigned value of type i[2*N], and return the full value as
193     // two results, each of type iN.
194     SMUL_LOHI, UMUL_LOHI,
195
196     // SDIVREM/UDIVREM - Divide two integers and produce both a quotient and
197     // remainder result.
198     SDIVREM, UDIVREM,
199
200     // CARRY_FALSE - This node is used when folding other nodes,
201     // like ADDC/SUBC, which indicate the carry result is always false.
202     CARRY_FALSE,
203
204     // Carry-setting nodes for multiple precision addition and subtraction.
205     // These nodes take two operands of the same value type, and produce two
206     // results.  The first result is the normal add or sub result, the second
207     // result is the carry flag result.
208     ADDC, SUBC,
209
210     // Carry-using nodes for multiple precision addition and subtraction.  These
211     // nodes take three operands: The first two are the normal lhs and rhs to
212     // the add or sub, and the third is the input carry flag.  These nodes
213     // produce two results; the normal result of the add or sub, and the output
214     // carry flag.  These nodes both read and write a carry flag to allow them
215     // to them to be chained together for add and sub of arbitrarily large
216     // values.
217     ADDE, SUBE,
218
219     // RESULT, BOOL = [SU]ADDO(LHS, RHS) - Overflow-aware nodes for addition.
220     // These nodes take two operands: the normal LHS and RHS to the add. They
221     // produce two results: the normal result of the add, and a boolean that
222     // indicates if an overflow occured (*not* a flag, because it may be stored
223     // to memory, etc.).  If the type of the boolean is not i1 then the high
224     // bits conform to getBooleanContents.
225     // These nodes are generated from the llvm.[su]add.with.overflow intrinsics.
226     SADDO, UADDO,
227
228     // Same for subtraction
229     SSUBO, USUBO,
230
231     // Same for multiplication
232     SMULO, UMULO,
233
234     // Simple binary floating point operators.
235     FADD, FSUB, FMUL, FDIV, FREM,
236
237     // FCOPYSIGN(X, Y) - Return the value of X with the sign of Y.  NOTE: This
238     // DAG node does not require that X and Y have the same type, just that they
239     // are both floating point.  X and the result must have the same type.
240     // FCOPYSIGN(f32, f64) is allowed.
241     FCOPYSIGN,
242
243     // INT = FGETSIGN(FP) - Return the sign bit of the specified floating point
244     // value as an integer 0/1 value.
245     FGETSIGN,
246
247     /// BUILD_VECTOR(ELT0, ELT1, ELT2, ELT3,...) - Return a vector with the
248     /// specified, possibly variable, elements.  The number of elements is
249     /// required to be a power of two.  The types of the operands must all be
250     /// the same and must match the vector element type, except that integer
251     /// types are allowed to be larger than the element type, in which case
252     /// the operands are implicitly truncated.
253     BUILD_VECTOR,
254
255     /// INSERT_VECTOR_ELT(VECTOR, VAL, IDX) - Returns VECTOR with the element
256     /// at IDX replaced with VAL.  If the type of VAL is larger than the vector
257     /// element type then VAL is truncated before replacement.
258     INSERT_VECTOR_ELT,
259
260     /// EXTRACT_VECTOR_ELT(VECTOR, IDX) - Returns a single element from VECTOR
261     /// identified by the (potentially variable) element number IDX.  If the
262     /// return type is an integer type larger than the element type of the
263     /// vector, the result is extended to the width of the return type.
264     EXTRACT_VECTOR_ELT,
265
266     /// CONCAT_VECTORS(VECTOR0, VECTOR1, ...) - Given a number of values of
267     /// vector type with the same length and element type, this produces a
268     /// concatenated vector result value, with length equal to the sum of the
269     /// lengths of the input vectors.
270     CONCAT_VECTORS,
271
272     /// EXTRACT_SUBVECTOR(VECTOR, IDX) - Returns a subvector from VECTOR (an
273     /// vector value) starting with the element number IDX, which must be a
274     /// constant multiple of the result vector length.
275     EXTRACT_SUBVECTOR,
276
277     /// VECTOR_SHUFFLE(VEC1, VEC2) - Returns a vector, of the same type as
278     /// VEC1/VEC2.  A VECTOR_SHUFFLE node also contains an array of constant int
279     /// values that indicate which value (or undef) each result element will
280     /// get.  These constant ints are accessible through the
281     /// ShuffleVectorSDNode class.  This is quite similar to the Altivec
282     /// 'vperm' instruction, except that the indices must be constants and are
283     /// in terms of the element size of VEC1/VEC2, not in terms of bytes.
284     VECTOR_SHUFFLE,
285
286     /// SCALAR_TO_VECTOR(VAL) - This represents the operation of loading a
287     /// scalar value into element 0 of the resultant vector type.  The top
288     /// elements 1 to N-1 of the N-element vector are undefined.  The type
289     /// of the operand must match the vector element type, except when they
290     /// are integer types.  In this case the operand is allowed to be wider
291     /// than the vector element type, and is implicitly truncated to it.
292     SCALAR_TO_VECTOR,
293
294     // MULHU/MULHS - Multiply high - Multiply two integers of type iN, producing
295     // an unsigned/signed value of type i[2*N], then return the top part.
296     MULHU, MULHS,
297
298     // Bitwise operators - logical and, logical or, logical xor, shift left,
299     // shift right algebraic (shift in sign bits), shift right logical (shift in
300     // zeroes), rotate left, rotate right, and byteswap.
301     AND, OR, XOR, SHL, SRA, SRL, ROTL, ROTR, BSWAP,
302
303     // Counting operators
304     CTTZ, CTLZ, CTPOP,
305
306     // Select(COND, TRUEVAL, FALSEVAL).  If the type of the boolean COND is not
307     // i1 then the high bits must conform to getBooleanContents.
308     SELECT,
309
310     // Select with condition operator - This selects between a true value and
311     // a false value (ops #2 and #3) based on the boolean result of comparing
312     // the lhs and rhs (ops #0 and #1) of a conditional expression with the
313     // condition code in op #4, a CondCodeSDNode.
314     SELECT_CC,
315
316     // SetCC operator - This evaluates to a true value iff the condition is
317     // true.  If the result value type is not i1 then the high bits conform
318     // to getBooleanContents.  The operands to this are the left and right
319     // operands to compare (ops #0, and #1) and the condition code to compare
320     // them with (op #2) as a CondCodeSDNode.
321     SETCC,
322
323     // RESULT = VSETCC(LHS, RHS, COND) operator - This evaluates to a vector of
324     // integer elements with all bits of the result elements set to true if the
325     // comparison is true or all cleared if the comparison is false.  The
326     // operands to this are the left and right operands to compare (LHS/RHS) and
327     // the condition code to compare them with (COND) as a CondCodeSDNode.
328     VSETCC,
329
330     // SHL_PARTS/SRA_PARTS/SRL_PARTS - These operators are used for expanded
331     // integer shift operations, just like ADD/SUB_PARTS.  The operation
332     // ordering is:
333     //       [Lo,Hi] = op [LoLHS,HiLHS], Amt
334     SHL_PARTS, SRA_PARTS, SRL_PARTS,
335
336     // Conversion operators.  These are all single input single output
337     // operations.  For all of these, the result type must be strictly
338     // wider or narrower (depending on the operation) than the source
339     // type.
340
341     // SIGN_EXTEND - Used for integer types, replicating the sign bit
342     // into new bits.
343     SIGN_EXTEND,
344
345     // ZERO_EXTEND - Used for integer types, zeroing the new bits.
346     ZERO_EXTEND,
347
348     // ANY_EXTEND - Used for integer types.  The high bits are undefined.
349     ANY_EXTEND,
350
351     // TRUNCATE - Completely drop the high bits.
352     TRUNCATE,
353
354     // [SU]INT_TO_FP - These operators convert integers (whose interpreted sign
355     // depends on the first letter) to floating point.
356     SINT_TO_FP,
357     UINT_TO_FP,
358
359     // SIGN_EXTEND_INREG - This operator atomically performs a SHL/SRA pair to
360     // sign extend a small value in a large integer register (e.g. sign
361     // extending the low 8 bits of a 32-bit register to fill the top 24 bits
362     // with the 7th bit).  The size of the smaller type is indicated by the 1th
363     // operand, a ValueType node.
364     SIGN_EXTEND_INREG,
365
366     /// FP_TO_[US]INT - Convert a floating point value to a signed or unsigned
367     /// integer.
368     FP_TO_SINT,
369     FP_TO_UINT,
370
371     /// X = FP_ROUND(Y, TRUNC) - Rounding 'Y' from a larger floating point type
372     /// down to the precision of the destination VT.  TRUNC is a flag, which is
373     /// always an integer that is zero or one.  If TRUNC is 0, this is a
374     /// normal rounding, if it is 1, this FP_ROUND is known to not change the
375     /// value of Y.
376     ///
377     /// The TRUNC = 1 case is used in cases where we know that the value will
378     /// not be modified by the node, because Y is not using any of the extra
379     /// precision of source type.  This allows certain transformations like
380     /// FP_EXTEND(FP_ROUND(X,1)) -> X which are not safe for
381     /// FP_EXTEND(FP_ROUND(X,0)) because the extra bits aren't removed.
382     FP_ROUND,
383
384     // FLT_ROUNDS_ - Returns current rounding mode:
385     // -1 Undefined
386     //  0 Round to 0
387     //  1 Round to nearest
388     //  2 Round to +inf
389     //  3 Round to -inf
390     FLT_ROUNDS_,
391
392     /// X = FP_ROUND_INREG(Y, VT) - This operator takes an FP register, and
393     /// rounds it to a floating point value.  It then promotes it and returns it
394     /// in a register of the same size.  This operation effectively just
395     /// discards excess precision.  The type to round down to is specified by
396     /// the VT operand, a VTSDNode.
397     FP_ROUND_INREG,
398
399     /// X = FP_EXTEND(Y) - Extend a smaller FP type into a larger FP type.
400     FP_EXTEND,
401
402     // BITCAST - This operator converts between integer, vector and FP
403     // values, as if the value was stored to memory with one type and loaded
404     // from the same address with the other type (or equivalently for vector
405     // format conversions, etc).  The source and result are required to have
406     // the same bit size (e.g.  f32 <-> i32).  This can also be used for
407     // int-to-int or fp-to-fp conversions, but that is a noop, deleted by
408     // getNode().
409     BITCAST,
410
411     // CONVERT_RNDSAT - This operator is used to support various conversions
412     // between various types (float, signed, unsigned and vectors of those
413     // types) with rounding and saturation. NOTE: Avoid using this operator as
414     // most target don't support it and the operator might be removed in the
415     // future. It takes the following arguments:
416     //   0) value
417     //   1) dest type (type to convert to)
418     //   2) src type (type to convert from)
419     //   3) rounding imm
420     //   4) saturation imm
421     //   5) ISD::CvtCode indicating the type of conversion to do
422     CONVERT_RNDSAT,
423
424     // FP16_TO_FP32, FP32_TO_FP16 - These operators are used to perform
425     // promotions and truncation for half-precision (16 bit) floating
426     // numbers. We need special nodes since FP16 is a storage-only type with
427     // special semantics of operations.
428     FP16_TO_FP32, FP32_TO_FP16,
429
430     // FNEG, FABS, FSQRT, FSIN, FCOS, FPOWI, FPOW,
431     // FLOG, FLOG2, FLOG10, FEXP, FEXP2,
432     // FCEIL, FTRUNC, FRINT, FNEARBYINT, FFLOOR - Perform various unary floating
433     // point operations. These are inspired by libm.
434     FNEG, FABS, FSQRT, FSIN, FCOS, FPOWI, FPOW,
435     FLOG, FLOG2, FLOG10, FEXP, FEXP2,
436     FCEIL, FTRUNC, FRINT, FNEARBYINT, FFLOOR,
437
438     // LOAD and STORE have token chains as their first operand, then the same
439     // operands as an LLVM load/store instruction, then an offset node that
440     // is added / subtracted from the base pointer to form the address (for
441     // indexed memory ops).
442     LOAD, STORE,
443
444     // DYNAMIC_STACKALLOC - Allocate some number of bytes on the stack aligned
445     // to a specified boundary.  This node always has two return values: a new
446     // stack pointer value and a chain. The first operand is the token chain,
447     // the second is the number of bytes to allocate, and the third is the
448     // alignment boundary.  The size is guaranteed to be a multiple of the stack
449     // alignment, and the alignment is guaranteed to be bigger than the stack
450     // alignment (if required) or 0 to get standard stack alignment.
451     DYNAMIC_STACKALLOC,
452
453     // Control flow instructions.  These all have token chains.
454
455     // BR - Unconditional branch.  The first operand is the chain
456     // operand, the second is the MBB to branch to.
457     BR,
458
459     // BRIND - Indirect branch.  The first operand is the chain, the second
460     // is the value to branch to, which must be of the same type as the target's
461     // pointer type.
462     BRIND,
463
464     // BR_JT - Jumptable branch. The first operand is the chain, the second
465     // is the jumptable index, the last one is the jumptable entry index.
466     BR_JT,
467
468     // BRCOND - Conditional branch.  The first operand is the chain, the
469     // second is the condition, the third is the block to branch to if the
470     // condition is true.  If the type of the condition is not i1, then the
471     // high bits must conform to getBooleanContents.
472     BRCOND,
473
474     // BR_CC - Conditional branch.  The behavior is like that of SELECT_CC, in
475     // that the condition is represented as condition code, and two nodes to
476     // compare, rather than as a combined SetCC node.  The operands in order are
477     // chain, cc, lhs, rhs, block to branch to if condition is true.
478     BR_CC,
479
480     // INLINEASM - Represents an inline asm block.  This node always has two
481     // return values: a chain and a flag result.  The inputs are as follows:
482     //   Operand #0   : Input chain.
483     //   Operand #1   : a ExternalSymbolSDNode with a pointer to the asm string.
484     //   Operand #2   : a MDNodeSDNode with the !srcloc metadata.
485     //   Operand #3   : IsAlignStack bit.
486     //   After this, it is followed by a list of operands with this format:
487     //     ConstantSDNode: Flags that encode whether it is a mem or not, the
488     //                     of operands that follow, etc.  See InlineAsm.h.
489     //     ... however many operands ...
490     //   Operand #last: Optional, an incoming flag.
491     //
492     // The variable width operands are required to represent target addressing
493     // modes as a single "operand", even though they may have multiple
494     // SDOperands.
495     INLINEASM,
496
497     // EH_LABEL - Represents a label in mid basic block used to track
498     // locations needed for debug and exception handling tables.  These nodes
499     // take a chain as input and return a chain.
500     EH_LABEL,
501
502     // STACKSAVE - STACKSAVE has one operand, an input chain.  It produces a
503     // value, the same type as the pointer type for the system, and an output
504     // chain.
505     STACKSAVE,
506
507     // STACKRESTORE has two operands, an input chain and a pointer to restore to
508     // it returns an output chain.
509     STACKRESTORE,
510
511     // CALLSEQ_START/CALLSEQ_END - These operators mark the beginning and end of
512     // a call sequence, and carry arbitrary information that target might want
513     // to know.  The first operand is a chain, the rest are specified by the
514     // target and not touched by the DAG optimizers.
515     // CALLSEQ_START..CALLSEQ_END pairs may not be nested.
516     CALLSEQ_START,  // Beginning of a call sequence
517     CALLSEQ_END,    // End of a call sequence
518
519     // VAARG - VAARG has four operands: an input chain, a pointer, a SRCVALUE,
520     // and the alignment. It returns a pair of values: the vaarg value and a
521     // new chain.
522     VAARG,
523
524     // VACOPY - VACOPY has five operands: an input chain, a destination pointer,
525     // a source pointer, a SRCVALUE for the destination, and a SRCVALUE for the
526     // source.
527     VACOPY,
528
529     // VAEND, VASTART - VAEND and VASTART have three operands: an input chain, a
530     // pointer, and a SRCVALUE.
531     VAEND, VASTART,
532
533     // SRCVALUE - This is a node type that holds a Value* that is used to
534     // make reference to a value in the LLVM IR.
535     SRCVALUE,
536
537     // MDNODE_SDNODE - This is a node that holdes an MDNode*, which is used to
538     // reference metadata in the IR.
539     MDNODE_SDNODE,
540
541     // PCMARKER - This corresponds to the pcmarker intrinsic.
542     PCMARKER,
543
544     // READCYCLECOUNTER - This corresponds to the readcyclecounter intrinsic.
545     // The only operand is a chain and a value and a chain are produced.  The
546     // value is the contents of the architecture specific cycle counter like
547     // register (or other high accuracy low latency clock source)
548     READCYCLECOUNTER,
549
550     // HANDLENODE node - Used as a handle for various purposes.
551     HANDLENODE,
552
553     // TRAMPOLINE - This corresponds to the init_trampoline intrinsic.
554     // It takes as input a token chain, the pointer to the trampoline,
555     // the pointer to the nested function, the pointer to pass for the
556     // 'nest' parameter, a SRCVALUE for the trampoline and another for
557     // the nested function (allowing targets to access the original
558     // Function*).  It produces the result of the intrinsic and a token
559     // chain as output.
560     TRAMPOLINE,
561
562     // TRAP - Trapping instruction
563     TRAP,
564
565     // PREFETCH - This corresponds to a prefetch intrinsic. It takes chains are
566     // their first operand. The other operands are the address to prefetch,
567     // read / write specifier, and locality specifier.
568     PREFETCH,
569
570     // OUTCHAIN = MEMBARRIER(INCHAIN, load-load, load-store, store-load,
571     //                       store-store, device)
572     // This corresponds to the memory.barrier intrinsic.
573     // it takes an input chain, 4 operands to specify the type of barrier, an
574     // operand specifying if the barrier applies to device and uncached memory
575     // and produces an output chain.
576     MEMBARRIER,
577
578     // Val, OUTCHAIN = ATOMIC_CMP_SWAP(INCHAIN, ptr, cmp, swap)
579     // this corresponds to the atomic.lcs intrinsic.
580     // cmp is compared to *ptr, and if equal, swap is stored in *ptr.
581     // the return is always the original value in *ptr
582     ATOMIC_CMP_SWAP,
583
584     // Val, OUTCHAIN = ATOMIC_SWAP(INCHAIN, ptr, amt)
585     // this corresponds to the atomic.swap intrinsic.
586     // amt is stored to *ptr atomically.
587     // the return is always the original value in *ptr
588     ATOMIC_SWAP,
589
590     // Val, OUTCHAIN = ATOMIC_LOAD_[OpName](INCHAIN, ptr, amt)
591     // this corresponds to the atomic.load.[OpName] intrinsic.
592     // op(*ptr, amt) is stored to *ptr atomically.
593     // the return is always the original value in *ptr
594     ATOMIC_LOAD_ADD,
595     ATOMIC_LOAD_SUB,
596     ATOMIC_LOAD_AND,
597     ATOMIC_LOAD_OR,
598     ATOMIC_LOAD_XOR,
599     ATOMIC_LOAD_NAND,
600     ATOMIC_LOAD_MIN,
601     ATOMIC_LOAD_MAX,
602     ATOMIC_LOAD_UMIN,
603     ATOMIC_LOAD_UMAX,
604
605     /// BUILTIN_OP_END - This must be the last enum value in this list.
606     /// The target-specific pre-isel opcode values start here.
607     BUILTIN_OP_END
608   };
609
610   /// FIRST_TARGET_MEMORY_OPCODE - Target-specific pre-isel operations
611   /// which do not reference a specific memory location should be less than
612   /// this value. Those that do must not be less than this value, and can
613   /// be used with SelectionDAG::getMemIntrinsicNode.
614   static const int FIRST_TARGET_MEMORY_OPCODE = BUILTIN_OP_END+150;
615
616   //===--------------------------------------------------------------------===//
617   /// MemIndexedMode enum - This enum defines the load / store indexed
618   /// addressing modes.
619   ///
620   /// UNINDEXED    "Normal" load / store. The effective address is already
621   ///              computed and is available in the base pointer. The offset
622   ///              operand is always undefined. In addition to producing a
623   ///              chain, an unindexed load produces one value (result of the
624   ///              load); an unindexed store does not produce a value.
625   ///
626   /// PRE_INC      Similar to the unindexed mode where the effective address is
627   /// PRE_DEC      the value of the base pointer add / subtract the offset.
628   ///              It considers the computation as being folded into the load /
629   ///              store operation (i.e. the load / store does the address
630   ///              computation as well as performing the memory transaction).
631   ///              The base operand is always undefined. In addition to
632   ///              producing a chain, pre-indexed load produces two values
633   ///              (result of the load and the result of the address
634   ///              computation); a pre-indexed store produces one value (result
635   ///              of the address computation).
636   ///
637   /// POST_INC     The effective address is the value of the base pointer. The
638   /// POST_DEC     value of the offset operand is then added to / subtracted
639   ///              from the base after memory transaction. In addition to
640   ///              producing a chain, post-indexed load produces two values
641   ///              (the result of the load and the result of the base +/- offset
642   ///              computation); a post-indexed store produces one value (the
643   ///              the result of the base +/- offset computation).
644   enum MemIndexedMode {
645     UNINDEXED = 0,
646     PRE_INC,
647     PRE_DEC,
648     POST_INC,
649     POST_DEC,
650     LAST_INDEXED_MODE
651   };
652
653   //===--------------------------------------------------------------------===//
654   /// LoadExtType enum - This enum defines the three variants of LOADEXT
655   /// (load with extension).
656   ///
657   /// SEXTLOAD loads the integer operand and sign extends it to a larger
658   ///          integer result type.
659   /// ZEXTLOAD loads the integer operand and zero extends it to a larger
660   ///          integer result type.
661   /// EXTLOAD  is used for two things: floating point extending loads and
662   ///          integer extending loads [the top bits are undefined].
663   enum LoadExtType {
664     NON_EXTLOAD = 0,
665     EXTLOAD,
666     SEXTLOAD,
667     ZEXTLOAD,
668     LAST_LOADEXT_TYPE
669   };
670
671   //===--------------------------------------------------------------------===//
672   /// ISD::CondCode enum - These are ordered carefully to make the bitfields
673   /// below work out, when considering SETFALSE (something that never exists
674   /// dynamically) as 0.  "U" -> Unsigned (for integer operands) or Unordered
675   /// (for floating point), "L" -> Less than, "G" -> Greater than, "E" -> Equal
676   /// to.  If the "N" column is 1, the result of the comparison is undefined if
677   /// the input is a NAN.
678   ///
679   /// All of these (except for the 'always folded ops') should be handled for
680   /// floating point.  For integer, only the SETEQ,SETNE,SETLT,SETLE,SETGT,
681   /// SETGE,SETULT,SETULE,SETUGT, and SETUGE opcodes are used.
682   ///
683   /// Note that these are laid out in a specific order to allow bit-twiddling
684   /// to transform conditions.
685   enum CondCode {
686     // Opcode          N U L G E       Intuitive operation
687     SETFALSE,      //    0 0 0 0       Always false (always folded)
688     SETOEQ,        //    0 0 0 1       True if ordered and equal
689     SETOGT,        //    0 0 1 0       True if ordered and greater than
690     SETOGE,        //    0 0 1 1       True if ordered and greater than or equal
691     SETOLT,        //    0 1 0 0       True if ordered and less than
692     SETOLE,        //    0 1 0 1       True if ordered and less than or equal
693     SETONE,        //    0 1 1 0       True if ordered and operands are unequal
694     SETO,          //    0 1 1 1       True if ordered (no nans)
695     SETUO,         //    1 0 0 0       True if unordered: isnan(X) | isnan(Y)
696     SETUEQ,        //    1 0 0 1       True if unordered or equal
697     SETUGT,        //    1 0 1 0       True if unordered or greater than
698     SETUGE,        //    1 0 1 1       True if unordered, greater than, or equal
699     SETULT,        //    1 1 0 0       True if unordered or less than
700     SETULE,        //    1 1 0 1       True if unordered, less than, or equal
701     SETUNE,        //    1 1 1 0       True if unordered or not equal
702     SETTRUE,       //    1 1 1 1       Always true (always folded)
703     // Don't care operations: undefined if the input is a nan.
704     SETFALSE2,     //  1 X 0 0 0       Always false (always folded)
705     SETEQ,         //  1 X 0 0 1       True if equal
706     SETGT,         //  1 X 0 1 0       True if greater than
707     SETGE,         //  1 X 0 1 1       True if greater than or equal
708     SETLT,         //  1 X 1 0 0       True if less than
709     SETLE,         //  1 X 1 0 1       True if less than or equal
710     SETNE,         //  1 X 1 1 0       True if not equal
711     SETTRUE2,      //  1 X 1 1 1       Always true (always folded)
712
713     SETCC_INVALID       // Marker value.
714   };
715
716   /// isSignedIntSetCC - Return true if this is a setcc instruction that
717   /// performs a signed comparison when used with integer operands.
718   inline bool isSignedIntSetCC(CondCode Code) {
719     return Code == SETGT || Code == SETGE || Code == SETLT || Code == SETLE;
720   }
721
722   /// isUnsignedIntSetCC - Return true if this is a setcc instruction that
723   /// performs an unsigned comparison when used with integer operands.
724   inline bool isUnsignedIntSetCC(CondCode Code) {
725     return Code == SETUGT || Code == SETUGE || Code == SETULT || Code == SETULE;
726   }
727
728   /// isTrueWhenEqual - Return true if the specified condition returns true if
729   /// the two operands to the condition are equal.  Note that if one of the two
730   /// operands is a NaN, this value is meaningless.
731   inline bool isTrueWhenEqual(CondCode Cond) {
732     return ((int)Cond & 1) != 0;
733   }
734
735   /// getUnorderedFlavor - This function returns 0 if the condition is always
736   /// false if an operand is a NaN, 1 if the condition is always true if the
737   /// operand is a NaN, and 2 if the condition is undefined if the operand is a
738   /// NaN.
739   inline unsigned getUnorderedFlavor(CondCode Cond) {
740     return ((int)Cond >> 3) & 3;
741   }
742
743   /// getSetCCInverse - Return the operation corresponding to !(X op Y), where
744   /// 'op' is a valid SetCC operation.
745   CondCode getSetCCInverse(CondCode Operation, bool isInteger);
746
747   /// getSetCCSwappedOperands - Return the operation corresponding to (Y op X)
748   /// when given the operation for (X op Y).
749   CondCode getSetCCSwappedOperands(CondCode Operation);
750
751   /// getSetCCOrOperation - Return the result of a logical OR between different
752   /// comparisons of identical values: ((X op1 Y) | (X op2 Y)).  This
753   /// function returns SETCC_INVALID if it is not possible to represent the
754   /// resultant comparison.
755   CondCode getSetCCOrOperation(CondCode Op1, CondCode Op2, bool isInteger);
756
757   /// getSetCCAndOperation - Return the result of a logical AND between
758   /// different comparisons of identical values: ((X op1 Y) & (X op2 Y)).  This
759   /// function returns SETCC_INVALID if it is not possible to represent the
760   /// resultant comparison.
761   CondCode getSetCCAndOperation(CondCode Op1, CondCode Op2, bool isInteger);
762
763   //===--------------------------------------------------------------------===//
764   /// CvtCode enum - This enum defines the various converts CONVERT_RNDSAT
765   /// supports.
766   enum CvtCode {
767     CVT_FF,     // Float from Float
768     CVT_FS,     // Float from Signed
769     CVT_FU,     // Float from Unsigned
770     CVT_SF,     // Signed from Float
771     CVT_UF,     // Unsigned from Float
772     CVT_SS,     // Signed from Signed
773     CVT_SU,     // Signed from Unsigned
774     CVT_US,     // Unsigned from Signed
775     CVT_UU,     // Unsigned from Unsigned
776     CVT_INVALID // Marker - Invalid opcode
777   };
778
779 } // end llvm::ISD namespace
780
781 } // end llvm namespace
782
783 #endif