llvm/test/CodeGen/AArch64/tailcall_misched_graph.ll: s/REQUIRE/REQUIRES/
[oota-llvm.git] / test / CodeGen / Hexagon / vect /
drwxr-xr-x   ..
-rw-r--r-- 502 vect-anyextend.ll
-rw-r--r-- 1089 vect-apint-truncate.ll
-rw-r--r-- 6179 vect-bad-bitcast.ll
-rw-r--r-- 2501 vect-bitcast-1.ll
-rw-r--r-- 2053 vect-bitcast.ll
-rw-r--r-- 1408 vect-cst-v4i32.ll
-rw-r--r-- 1390 vect-cst-v4i8.ll
-rw-r--r-- 1356 vect-cst.ll
-rw-r--r-- 5048 vect-extract.ll
-rw-r--r-- 1082 vect-fma.ll
-rw-r--r-- 1913 vect-illegal-type.ll
-rw-r--r-- 4090 vect-insert-extract-elt.ll
-rw-r--r-- 1124 vect-load-1.ll
-rw-r--r-- 4021 vect-load.ll
-rw-r--r-- 3704 vect-loadv4i16.ll
-rw-r--r-- 199 vect-mul-v2i16.ll
-rw-r--r-- 194 vect-mul-v2i32.ll
-rw-r--r-- 214 vect-mul-v4i16.ll
-rw-r--r-- 211 vect-mul-v4i8.ll
-rw-r--r-- 210 vect-mul-v8i8.ll
-rw-r--r-- 191 vect-no-tfrs-1.ll
-rw-r--r-- 196 vect-no-tfrs.ll
-rw-r--r-- 336 vect-packhl.ll
-rw-r--r-- 1827 vect-shift-imm.ll
-rw-r--r-- 2429 vect-shuffle.ll
-rw-r--r-- 615 vect-splat.ll
-rw-r--r-- 2262 vect-store-v2i16.ll
-rw-r--r-- 1650 vect-truncate.ll
-rw-r--r-- 176 vect-vaddb-1.ll
-rw-r--r-- 176 vect-vaddb.ll
-rw-r--r-- 181 vect-vaddh-1.ll
-rw-r--r-- 181 vect-vaddh.ll
-rw-r--r-- 181 vect-vaddw.ll
-rw-r--r-- 1737 vect-vaslw.ll
-rw-r--r-- 13472 vect-vshifts.ll
-rw-r--r-- 1369 vect-vsplatb.ll
-rw-r--r-- 1396 vect-vsplath.ll
-rw-r--r-- 176 vect-vsubb-1.ll
-rw-r--r-- 176 vect-vsubb.ll
-rw-r--r-- 181 vect-vsubh-1.ll
-rw-r--r-- 181 vect-vsubh.ll
-rw-r--r-- 181 vect-vsubw.ll
-rw-r--r-- 1846 vect-xor.ll
-rw-r--r-- 878 vect-zeroextend.ll