[WebAssembly] Enclose the operand variables for load and store instructions in braces.
authorDan Gohman <dan433584@gmail.com>
Mon, 21 Dec 2015 16:58:49 +0000 (16:58 +0000)
committerDan Gohman <dan433584@gmail.com>
Mon, 21 Dec 2015 16:58:49 +0000 (16:58 +0000)
This allows the AsmMatcherEmitter to properly tokenize the AsmStrings for
load and store instructions. This is a step towards asm parsing.

git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@256166 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/WebAssembly/WebAssemblyInstrMemory.td

index 85fd1f5..74ec45d 100644 (file)
@@ -32,13 +32,13 @@ let Defs = [ARGUMENTS] in {
 
 // Basic load.
 def LOAD_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
 
 // Basic load.
 def LOAD_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
-                 "i32.load\t$dst, $off($addr)">;
+                 "i32.load\t$dst, ${off}(${addr})">;
 def LOAD_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
-                 "i64.load\t$dst, $off($addr)">;
+                 "i64.load\t$dst, ${off}(${addr})">;
 def LOAD_F32 : I<(outs F32:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD_F32 : I<(outs F32:$dst), (ins i32imm:$off, I32:$addr), [],
-                 "f32.load\t$dst, $off($addr)">;
+                 "f32.load\t$dst, ${off}(${addr})">;
 def LOAD_F64 : I<(outs F64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD_F64 : I<(outs F64:$dst), (ins i32imm:$off, I32:$addr), [],
-                 "f64.load\t$dst, $off($addr)">;
+                 "f64.load\t$dst, ${off}(${addr})">;
 
 } // Defs = [ARGUMENTS]
 
 
 } // Defs = [ARGUMENTS]
 
@@ -100,25 +100,25 @@ let Defs = [ARGUMENTS] in {
 
 // Extending load.
 def LOAD8_S_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
 
 // Extending load.
 def LOAD8_S_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i32.load8_s\t$dst, $off($addr)">;
+                     "i32.load8_s\t$dst, ${off}(${addr})">;
 def LOAD8_U_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD8_U_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i32.load8_u\t$dst, $off($addr)">;
+                     "i32.load8_u\t$dst, ${off}(${addr})">;
 def LOAD16_S_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD16_S_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i32.load16_s\t$dst, $off($addr)">;
+                     "i32.load16_s\t$dst, ${off}(${addr})">;
 def LOAD16_U_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD16_U_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i32.load16_u\t$dst, $off($addr)">;
+                     "i32.load16_u\t$dst, ${off}(${addr})">;
 def LOAD8_S_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD8_S_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i64.load8_s\t$dst, $off($addr)">;
+                     "i64.load8_s\t$dst, ${off}(${addr})">;
 def LOAD8_U_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD8_U_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i64.load8_u\t$dst, $off($addr)">;
+                     "i64.load8_u\t$dst, ${off}(${addr})">;
 def LOAD16_S_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD16_S_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i64.load16_s\t$dst, $off($addr)">;
+                     "i64.load16_s\t$dst, ${off}(${addr})">;
 def LOAD16_U_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD16_U_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i64.load16_u\t$dst, $off($addr)">;
+                     "i64.load16_u\t$dst, ${off}(${addr})">;
 def LOAD32_S_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD32_S_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i64.load32_s\t$dst, $off($addr)">;
+                     "i64.load32_s\t$dst, ${off}(${addr})">;
 def LOAD32_U_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
 def LOAD32_U_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr), [],
-                     "i64.load32_u\t$dst, $off($addr)">;
+                     "i64.load32_u\t$dst, ${off}(${addr})">;
 
 } // Defs = [ARGUMENTS]
 
 
 } // Defs = [ARGUMENTS]
 
@@ -326,13 +326,13 @@ let Defs = [ARGUMENTS] in {
 // operands.
 // Note: WebAssembly inverts SelectionDAG's usual operand order.
 def STORE_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr, I32:$val), [],
 // operands.
 // Note: WebAssembly inverts SelectionDAG's usual operand order.
 def STORE_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr, I32:$val), [],
-                   "i32.store\t$dst, $off($addr), $val">;
+                   "i32.store\t$dst, ${off}(${addr}), $val">;
 def STORE_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
 def STORE_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
-                   "i64.store\t$dst, $off($addr), $val">;
+                   "i64.store\t$dst, ${off}(${addr}), $val">;
 def STORE_F32  : I<(outs F32:$dst), (ins i32imm:$off, I32:$addr, F32:$val), [],
 def STORE_F32  : I<(outs F32:$dst), (ins i32imm:$off, I32:$addr, F32:$val), [],
-                   "f32.store\t$dst, $off($addr), $val">;
+                   "f32.store\t$dst, ${off}(${addr}), $val">;
 def STORE_F64  : I<(outs F64:$dst), (ins i32imm:$off, I32:$addr, F64:$val), [],
 def STORE_F64  : I<(outs F64:$dst), (ins i32imm:$off, I32:$addr, F64:$val), [],
-                   "f64.store\t$dst, $off($addr), $val">;
+                   "f64.store\t$dst, ${off}(${addr}), $val">;
 
 } // Defs = [ARGUMENTS]
 
 
 } // Defs = [ARGUMENTS]
 
@@ -398,15 +398,15 @@ let Defs = [ARGUMENTS] in {
 
 // Truncating store.
 def STORE8_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr, I32:$val), [],
 
 // Truncating store.
 def STORE8_I32  : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr, I32:$val), [],
-                    "i32.store8\t$dst, $off($addr), $val">;
+                    "i32.store8\t$dst, ${off}(${addr}), $val">;
 def STORE16_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr, I32:$val), [],
 def STORE16_I32 : I<(outs I32:$dst), (ins i32imm:$off, I32:$addr, I32:$val), [],
-                    "i32.store16\t$dst, $off($addr), $val">;
+                    "i32.store16\t$dst, ${off}(${addr}), $val">;
 def STORE8_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
 def STORE8_I64  : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
-                    "i64.store8\t$dst, $off($addr), $val">;
+                    "i64.store8\t$dst, ${off}(${addr}), $val">;
 def STORE16_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
 def STORE16_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
-                    "i64.store16\t$dst, $off($addr), $val">;
+                    "i64.store16\t$dst, ${off}(${addr}), $val">;
 def STORE32_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
 def STORE32_I64 : I<(outs I64:$dst), (ins i32imm:$off, I32:$addr, I64:$val), [],
-                    "i64.store32\t$dst, $off($addr), $val">;
+                    "i64.store32\t$dst, ${off}(${addr}), $val">;
 
 } // Defs = [ARGUMENTS]
 
 
 } // Defs = [ARGUMENTS]