Fix memory leaks by avoiding extra manual dynamic allocation
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific values in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "CodeGenTarget.h"
100 #include "llvm/ADT/PointerUnion.h"
101 #include "llvm/ADT/STLExtras.h"
102 #include "llvm/ADT/SmallPtrSet.h"
103 #include "llvm/ADT/SmallVector.h"
104 #include "llvm/ADT/StringExtras.h"
105 #include "llvm/Support/CommandLine.h"
106 #include "llvm/Support/Debug.h"
107 #include "llvm/Support/ErrorHandling.h"
108 #include "llvm/TableGen/Error.h"
109 #include "llvm/TableGen/Record.h"
110 #include "llvm/TableGen/StringMatcher.h"
111 #include "llvm/TableGen/StringToOffsetTable.h"
112 #include "llvm/TableGen/TableGenBackend.h"
113 #include <cassert>
114 #include <cctype>
115 #include <map>
116 #include <set>
117 #include <sstream>
118 #include <forward_list>
119 using namespace llvm;
120
121 #define DEBUG_TYPE "asm-matcher-emitter"
122
123 static cl::opt<std::string>
124 MatchPrefix("match-prefix", cl::init(""),
125             cl::desc("Only match instructions with the given prefix"));
126
127 namespace {
128 class AsmMatcherInfo;
129 struct SubtargetFeatureInfo;
130
131 // Register sets are used as keys in some second-order sets TableGen creates
132 // when generating its data structures. This means that the order of two
133 // RegisterSets can be seen in the outputted AsmMatcher tables occasionally, and
134 // can even affect compiler output (at least seen in diagnostics produced when
135 // all matches fail). So we use a type that sorts them consistently.
136 typedef std::set<Record*, LessRecordByID> RegisterSet;
137
138 class AsmMatcherEmitter {
139   RecordKeeper &Records;
140 public:
141   AsmMatcherEmitter(RecordKeeper &R) : Records(R) {}
142
143   void run(raw_ostream &o);
144 };
145
146 /// ClassInfo - Helper class for storing the information about a particular
147 /// class of operands which can be matched.
148 struct ClassInfo {
149   enum ClassInfoKind {
150     /// Invalid kind, for use as a sentinel value.
151     Invalid = 0,
152
153     /// The class for a particular token.
154     Token,
155
156     /// The (first) register class, subsequent register classes are
157     /// RegisterClass0+1, and so on.
158     RegisterClass0,
159
160     /// The (first) user defined class, subsequent user defined classes are
161     /// UserClass0+1, and so on.
162     UserClass0 = 1<<16
163   };
164
165   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
166   /// N) for the Nth user defined class.
167   unsigned Kind;
168
169   /// SuperClasses - The super classes of this class. Note that for simplicities
170   /// sake user operands only record their immediate super class, while register
171   /// operands include all superclasses.
172   std::vector<ClassInfo*> SuperClasses;
173
174   /// Name - The full class name, suitable for use in an enum.
175   std::string Name;
176
177   /// ClassName - The unadorned generic name for this class (e.g., Token).
178   std::string ClassName;
179
180   /// ValueName - The name of the value this class represents; for a token this
181   /// is the literal token string, for an operand it is the TableGen class (or
182   /// empty if this is a derived class).
183   std::string ValueName;
184
185   /// PredicateMethod - The name of the operand method to test whether the
186   /// operand matches this class; this is not valid for Token or register kinds.
187   std::string PredicateMethod;
188
189   /// RenderMethod - The name of the operand method to add this operand to an
190   /// MCInst; this is not valid for Token or register kinds.
191   std::string RenderMethod;
192
193   /// ParserMethod - The name of the operand method to do a target specific
194   /// parsing on the operand.
195   std::string ParserMethod;
196
197   /// For register classes: the records for all the registers in this class.
198   RegisterSet Registers;
199
200   /// For custom match classes: the diagnostic kind for when the predicate fails.
201   std::string DiagnosticType;
202 public:
203   /// isRegisterClass() - Check if this is a register class.
204   bool isRegisterClass() const {
205     return Kind >= RegisterClass0 && Kind < UserClass0;
206   }
207
208   /// isUserClass() - Check if this is a user defined class.
209   bool isUserClass() const {
210     return Kind >= UserClass0;
211   }
212
213   /// isRelatedTo - Check whether this class is "related" to \p RHS. Classes
214   /// are related if they are in the same class hierarchy.
215   bool isRelatedTo(const ClassInfo &RHS) const {
216     // Tokens are only related to tokens.
217     if (Kind == Token || RHS.Kind == Token)
218       return Kind == Token && RHS.Kind == Token;
219
220     // Registers classes are only related to registers classes, and only if
221     // their intersection is non-empty.
222     if (isRegisterClass() || RHS.isRegisterClass()) {
223       if (!isRegisterClass() || !RHS.isRegisterClass())
224         return false;
225
226       RegisterSet Tmp;
227       std::insert_iterator<RegisterSet> II(Tmp, Tmp.begin());
228       std::set_intersection(Registers.begin(), Registers.end(),
229                             RHS.Registers.begin(), RHS.Registers.end(),
230                             II, LessRecordByID());
231
232       return !Tmp.empty();
233     }
234
235     // Otherwise we have two users operands; they are related if they are in the
236     // same class hierarchy.
237     //
238     // FIXME: This is an oversimplification, they should only be related if they
239     // intersect, however we don't have that information.
240     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
241     const ClassInfo *Root = this;
242     while (!Root->SuperClasses.empty())
243       Root = Root->SuperClasses.front();
244
245     const ClassInfo *RHSRoot = &RHS;
246     while (!RHSRoot->SuperClasses.empty())
247       RHSRoot = RHSRoot->SuperClasses.front();
248
249     return Root == RHSRoot;
250   }
251
252   /// isSubsetOf - Test whether this class is a subset of \p RHS.
253   bool isSubsetOf(const ClassInfo &RHS) const {
254     // This is a subset of RHS if it is the same class...
255     if (this == &RHS)
256       return true;
257
258     // ... or if any of its super classes are a subset of RHS.
259     for (const ClassInfo *CI : SuperClasses)
260       if (CI->isSubsetOf(RHS))
261         return true;
262
263     return false;
264   }
265
266   /// operator< - Compare two classes.
267   // FIXME: This ordering seems to be broken. For example:
268   // u64 < i64, i64 < s8, s8 < u64, forming a cycle
269   // u64 is a subset of i64
270   // i64 and s8 are not subsets of each other, so are ordered by name
271   // s8 and u64 are not subsets of each other, so are ordered by name
272   bool operator<(const ClassInfo &RHS) const {
273     if (this == &RHS)
274       return false;
275
276     // Unrelated classes can be ordered by kind.
277     if (!isRelatedTo(RHS))
278       return Kind < RHS.Kind;
279
280     switch (Kind) {
281     case Invalid:
282       llvm_unreachable("Invalid kind!");
283
284     default:
285       // This class precedes the RHS if it is a proper subset of the RHS.
286       if (isSubsetOf(RHS))
287         return true;
288       if (RHS.isSubsetOf(*this))
289         return false;
290
291       // Otherwise, order by name to ensure we have a total ordering.
292       return ValueName < RHS.ValueName;
293     }
294   }
295 };
296
297 /// MatchableInfo - Helper class for storing the necessary information for an
298 /// instruction or alias which is capable of being matched.
299 struct MatchableInfo {
300   struct AsmOperand {
301     /// Token - This is the token that the operand came from.
302     StringRef Token;
303
304     /// The unique class instance this operand should match.
305     ClassInfo *Class;
306
307     /// The operand name this is, if anything.
308     StringRef SrcOpName;
309
310     /// The suboperand index within SrcOpName, or -1 for the entire operand.
311     int SubOpIdx;
312
313     /// Whether the token is "isolated", i.e., it is preceded and followed
314     /// by separators.
315     bool IsIsolatedToken;
316
317     /// Register record if this token is singleton register.
318     Record *SingletonReg;
319
320     explicit AsmOperand(bool IsIsolatedToken, StringRef T)
321         : Token(T), Class(nullptr), SubOpIdx(-1),
322           IsIsolatedToken(IsIsolatedToken), SingletonReg(nullptr) {}
323   };
324
325   /// ResOperand - This represents a single operand in the result instruction
326   /// generated by the match.  In cases (like addressing modes) where a single
327   /// assembler operand expands to multiple MCOperands, this represents the
328   /// single assembler operand, not the MCOperand.
329   struct ResOperand {
330     enum {
331       /// RenderAsmOperand - This represents an operand result that is
332       /// generated by calling the render method on the assembly operand.  The
333       /// corresponding AsmOperand is specified by AsmOperandNum.
334       RenderAsmOperand,
335
336       /// TiedOperand - This represents a result operand that is a duplicate of
337       /// a previous result operand.
338       TiedOperand,
339
340       /// ImmOperand - This represents an immediate value that is dumped into
341       /// the operand.
342       ImmOperand,
343
344       /// RegOperand - This represents a fixed register that is dumped in.
345       RegOperand
346     } Kind;
347
348     union {
349       /// This is the operand # in the AsmOperands list that this should be
350       /// copied from.
351       unsigned AsmOperandNum;
352
353       /// TiedOperandNum - This is the (earlier) result operand that should be
354       /// copied from.
355       unsigned TiedOperandNum;
356
357       /// ImmVal - This is the immediate value added to the instruction.
358       int64_t ImmVal;
359
360       /// Register - This is the register record.
361       Record *Register;
362     };
363
364     /// MINumOperands - The number of MCInst operands populated by this
365     /// operand.
366     unsigned MINumOperands;
367
368     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
369       ResOperand X;
370       X.Kind = RenderAsmOperand;
371       X.AsmOperandNum = AsmOpNum;
372       X.MINumOperands = NumOperands;
373       return X;
374     }
375
376     static ResOperand getTiedOp(unsigned TiedOperandNum) {
377       ResOperand X;
378       X.Kind = TiedOperand;
379       X.TiedOperandNum = TiedOperandNum;
380       X.MINumOperands = 1;
381       return X;
382     }
383
384     static ResOperand getImmOp(int64_t Val) {
385       ResOperand X;
386       X.Kind = ImmOperand;
387       X.ImmVal = Val;
388       X.MINumOperands = 1;
389       return X;
390     }
391
392     static ResOperand getRegOp(Record *Reg) {
393       ResOperand X;
394       X.Kind = RegOperand;
395       X.Register = Reg;
396       X.MINumOperands = 1;
397       return X;
398     }
399   };
400
401   /// AsmVariantID - Target's assembly syntax variant no.
402   int AsmVariantID;
403
404   /// AsmString - The assembly string for this instruction (with variants
405   /// removed), e.g. "movsx $src, $dst".
406   std::string AsmString;
407
408   /// TheDef - This is the definition of the instruction or InstAlias that this
409   /// matchable came from.
410   Record *const TheDef;
411
412   /// DefRec - This is the definition that it came from.
413   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
414
415   const CodeGenInstruction *getResultInst() const {
416     if (DefRec.is<const CodeGenInstruction*>())
417       return DefRec.get<const CodeGenInstruction*>();
418     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
419   }
420
421   /// ResOperands - This is the operand list that should be built for the result
422   /// MCInst.
423   SmallVector<ResOperand, 8> ResOperands;
424
425   /// Mnemonic - This is the first token of the matched instruction, its
426   /// mnemonic.
427   StringRef Mnemonic;
428
429   /// AsmOperands - The textual operands that this instruction matches,
430   /// annotated with a class and where in the OperandList they were defined.
431   /// This directly corresponds to the tokenized AsmString after the mnemonic is
432   /// removed.
433   SmallVector<AsmOperand, 8> AsmOperands;
434
435   /// Predicates - The required subtarget features to match this instruction.
436   SmallVector<const SubtargetFeatureInfo *, 4> RequiredFeatures;
437
438   /// ConversionFnKind - The enum value which is passed to the generated
439   /// convertToMCInst to convert parsed operands into an MCInst for this
440   /// function.
441   std::string ConversionFnKind;
442
443   /// If this instruction is deprecated in some form.
444   bool HasDeprecation;
445
446   /// If this is an alias, this is use to determine whether or not to using
447   /// the conversion function defined by the instruction's AsmMatchConverter
448   /// or to use the function generated by the alias.
449   bool UseInstAsmMatchConverter;
450
451   MatchableInfo(const CodeGenInstruction &CGI)
452     : AsmVariantID(0), AsmString(CGI.AsmString), TheDef(CGI.TheDef), DefRec(&CGI),
453       UseInstAsmMatchConverter(true) {
454   }
455
456   MatchableInfo(std::unique_ptr<const CodeGenInstAlias> Alias)
457     : AsmVariantID(0), AsmString(Alias->AsmString), TheDef(Alias->TheDef),
458       DefRec(Alias.release()),
459       UseInstAsmMatchConverter(
460         TheDef->getValueAsBit("UseInstAsmMatchConverter")) {
461   }
462
463   // Could remove this and the dtor if PointerUnion supported unique_ptr
464   // elements with a dynamic failure/assertion (like the one below) in the case
465   // where it was copied while being in an owning state.
466   MatchableInfo(const MatchableInfo &RHS)
467       : AsmVariantID(RHS.AsmVariantID), AsmString(RHS.AsmString),
468         TheDef(RHS.TheDef), DefRec(RHS.DefRec), ResOperands(RHS.ResOperands),
469         Mnemonic(RHS.Mnemonic), AsmOperands(RHS.AsmOperands),
470         RequiredFeatures(RHS.RequiredFeatures),
471         ConversionFnKind(RHS.ConversionFnKind),
472         HasDeprecation(RHS.HasDeprecation),
473         UseInstAsmMatchConverter(RHS.UseInstAsmMatchConverter) {
474     assert(!DefRec.is<const CodeGenInstAlias *>());
475   }
476
477   ~MatchableInfo() {
478     delete DefRec.dyn_cast<const CodeGenInstAlias*>();
479   }
480
481   // Two-operand aliases clone from the main matchable, but mark the second
482   // operand as a tied operand of the first for purposes of the assembler.
483   void formTwoOperandAlias(StringRef Constraint);
484
485   void initialize(const AsmMatcherInfo &Info,
486                   SmallPtrSetImpl<Record*> &SingletonRegisters,
487                   int AsmVariantNo, std::string &RegisterPrefix);
488
489   /// validate - Return true if this matchable is a valid thing to match against
490   /// and perform a bunch of validity checking.
491   bool validate(StringRef CommentDelimiter, bool Hack) const;
492
493   /// extractSingletonRegisterForAsmOperand - Extract singleton register,
494   /// if present, from specified token.
495   void
496   extractSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info,
497                                         std::string &RegisterPrefix);
498
499   /// findAsmOperand - Find the AsmOperand with the specified name and
500   /// suboperand index.
501   int findAsmOperand(StringRef N, int SubOpIdx) const {
502     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
503       if (N == AsmOperands[i].SrcOpName &&
504           SubOpIdx == AsmOperands[i].SubOpIdx)
505         return i;
506     return -1;
507   }
508
509   /// findAsmOperandNamed - Find the first AsmOperand with the specified name.
510   /// This does not check the suboperand index.
511   int findAsmOperandNamed(StringRef N) const {
512     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
513       if (N == AsmOperands[i].SrcOpName)
514         return i;
515     return -1;
516   }
517
518   void buildInstructionResultOperands();
519   void buildAliasResultOperands();
520
521   /// operator< - Compare two matchables.
522   bool operator<(const MatchableInfo &RHS) const {
523     // The primary comparator is the instruction mnemonic.
524     if (Mnemonic != RHS.Mnemonic)
525       return Mnemonic < RHS.Mnemonic;
526
527     if (AsmOperands.size() != RHS.AsmOperands.size())
528       return AsmOperands.size() < RHS.AsmOperands.size();
529
530     // Compare lexicographically by operand. The matcher validates that other
531     // orderings wouldn't be ambiguous using \see couldMatchAmbiguouslyWith().
532     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
533       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
534         return true;
535       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
536         return false;
537     }
538
539     // Give matches that require more features higher precedence. This is useful
540     // because we cannot define AssemblerPredicates with the negation of
541     // processor features. For example, ARM v6 "nop" may be either a HINT or
542     // MOV. With v6, we want to match HINT. The assembler has no way to
543     // predicate MOV under "NoV6", but HINT will always match first because it
544     // requires V6 while MOV does not.
545     if (RequiredFeatures.size() != RHS.RequiredFeatures.size())
546       return RequiredFeatures.size() > RHS.RequiredFeatures.size();
547
548     return false;
549   }
550
551   /// couldMatchAmbiguouslyWith - Check whether this matchable could
552   /// ambiguously match the same set of operands as \p RHS (without being a
553   /// strictly superior match).
554   bool couldMatchAmbiguouslyWith(const MatchableInfo &RHS) const {
555     // The primary comparator is the instruction mnemonic.
556     if (Mnemonic != RHS.Mnemonic)
557       return false;
558
559     // The number of operands is unambiguous.
560     if (AsmOperands.size() != RHS.AsmOperands.size())
561       return false;
562
563     // Otherwise, make sure the ordering of the two instructions is unambiguous
564     // by checking that either (a) a token or operand kind discriminates them,
565     // or (b) the ordering among equivalent kinds is consistent.
566
567     // Tokens and operand kinds are unambiguous (assuming a correct target
568     // specific parser).
569     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
570       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
571           AsmOperands[i].Class->Kind == ClassInfo::Token)
572         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
573             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
574           return false;
575
576     // Otherwise, this operand could commute if all operands are equivalent, or
577     // there is a pair of operands that compare less than and a pair that
578     // compare greater than.
579     bool HasLT = false, HasGT = false;
580     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
581       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
582         HasLT = true;
583       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
584         HasGT = true;
585     }
586
587     return !(HasLT ^ HasGT);
588   }
589
590   void dump() const;
591
592 private:
593   void tokenizeAsmString(const AsmMatcherInfo &Info);
594   void addAsmOperand(size_t Start, size_t End);
595 };
596
597 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
598 /// feature which participates in instruction matching.
599 struct SubtargetFeatureInfo {
600   /// \brief The predicate record for this feature.
601   Record *TheDef;
602
603   /// \brief An unique index assigned to represent this feature.
604   uint64_t Index;
605
606   SubtargetFeatureInfo(Record *D, uint64_t Idx) : TheDef(D), Index(Idx) {}
607
608   /// \brief The name of the enumerated constant identifying this feature.
609   std::string getEnumName() const {
610     return "Feature_" + TheDef->getName();
611   }
612
613   void dump() const {
614     errs() << getEnumName() << " " << Index << "\n";
615     TheDef->dump();
616   }
617 };
618
619 struct OperandMatchEntry {
620   unsigned OperandMask;
621   const MatchableInfo* MI;
622   ClassInfo *CI;
623
624   static OperandMatchEntry create(const MatchableInfo *mi, ClassInfo *ci,
625                                   unsigned opMask) {
626     OperandMatchEntry X;
627     X.OperandMask = opMask;
628     X.CI = ci;
629     X.MI = mi;
630     return X;
631   }
632 };
633
634
635 class AsmMatcherInfo {
636 public:
637   /// Tracked Records
638   RecordKeeper &Records;
639
640   /// The tablegen AsmParser record.
641   Record *AsmParser;
642
643   /// Target - The target information.
644   CodeGenTarget &Target;
645
646   /// The classes which are needed for matching.
647   std::forward_list<ClassInfo> Classes;
648
649   /// The information on the matchables to match.
650   std::vector<std::unique_ptr<MatchableInfo>> Matchables;
651
652   /// Info for custom matching operands by user defined methods.
653   std::vector<OperandMatchEntry> OperandMatchInfo;
654
655   /// Map of Register records to their class information.
656   typedef std::map<Record*, ClassInfo*, LessRecordByID> RegisterClassesTy;
657   RegisterClassesTy RegisterClasses;
658
659   /// Map of Predicate records to their subtarget information.
660   std::map<Record *, SubtargetFeatureInfo, LessRecordByID> SubtargetFeatures;
661
662   /// Map of AsmOperandClass records to their class information.
663   std::map<Record*, ClassInfo*> AsmOperandClasses;
664
665 private:
666   /// Map of token to class information which has already been constructed.
667   std::map<std::string, ClassInfo*> TokenClasses;
668
669   /// Map of RegisterClass records to their class information.
670   std::map<Record*, ClassInfo*> RegisterClassClasses;
671
672 private:
673   /// getTokenClass - Lookup or create the class for the given token.
674   ClassInfo *getTokenClass(StringRef Token);
675
676   /// getOperandClass - Lookup or create the class for the given operand.
677   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
678                              int SubOpIdx);
679   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
680
681   /// buildRegisterClasses - Build the ClassInfo* instances for register
682   /// classes.
683   void buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters);
684
685   /// buildOperandClasses - Build the ClassInfo* instances for user defined
686   /// operand classes.
687   void buildOperandClasses();
688
689   void buildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
690                                         unsigned AsmOpIdx);
691   void buildAliasOperandReference(MatchableInfo *II, StringRef OpName,
692                                   MatchableInfo::AsmOperand &Op);
693
694 public:
695   AsmMatcherInfo(Record *AsmParser,
696                  CodeGenTarget &Target,
697                  RecordKeeper &Records);
698
699   /// buildInfo - Construct the various tables used during matching.
700   void buildInfo();
701
702   /// buildOperandMatchInfo - Build the necessary information to handle user
703   /// defined operand parsing methods.
704   void buildOperandMatchInfo();
705
706   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
707   /// given operand.
708   const SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
709     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
710     const auto &I = SubtargetFeatures.find(Def);
711     return I == SubtargetFeatures.end() ? nullptr : &I->second;
712   }
713
714   RecordKeeper &getRecords() const {
715     return Records;
716   }
717 };
718
719 } // End anonymous namespace
720
721 void MatchableInfo::dump() const {
722   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
723
724   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
725     const AsmOperand &Op = AsmOperands[i];
726     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
727     errs() << '\"' << Op.Token << "\"\n";
728   }
729 }
730
731 static std::pair<StringRef, StringRef>
732 parseTwoOperandConstraint(StringRef S, ArrayRef<SMLoc> Loc) {
733   // Split via the '='.
734   std::pair<StringRef, StringRef> Ops = S.split('=');
735   if (Ops.second == "")
736     PrintFatalError(Loc, "missing '=' in two-operand alias constraint");
737   // Trim whitespace and the leading '$' on the operand names.
738   size_t start = Ops.first.find_first_of('$');
739   if (start == std::string::npos)
740     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
741   Ops.first = Ops.first.slice(start + 1, std::string::npos);
742   size_t end = Ops.first.find_last_of(" \t");
743   Ops.first = Ops.first.slice(0, end);
744   // Now the second operand.
745   start = Ops.second.find_first_of('$');
746   if (start == std::string::npos)
747     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
748   Ops.second = Ops.second.slice(start + 1, std::string::npos);
749   end = Ops.second.find_last_of(" \t");
750   Ops.first = Ops.first.slice(0, end);
751   return Ops;
752 }
753
754 void MatchableInfo::formTwoOperandAlias(StringRef Constraint) {
755   // Figure out which operands are aliased and mark them as tied.
756   std::pair<StringRef, StringRef> Ops =
757     parseTwoOperandConstraint(Constraint, TheDef->getLoc());
758
759   // Find the AsmOperands that refer to the operands we're aliasing.
760   int SrcAsmOperand = findAsmOperandNamed(Ops.first);
761   int DstAsmOperand = findAsmOperandNamed(Ops.second);
762   if (SrcAsmOperand == -1)
763     PrintFatalError(TheDef->getLoc(),
764                     "unknown source two-operand alias operand '" + Ops.first +
765                     "'.");
766   if (DstAsmOperand == -1)
767     PrintFatalError(TheDef->getLoc(),
768                     "unknown destination two-operand alias operand '" +
769                     Ops.second + "'.");
770
771   // Find the ResOperand that refers to the operand we're aliasing away
772   // and update it to refer to the combined operand instead.
773   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
774     ResOperand &Op = ResOperands[i];
775     if (Op.Kind == ResOperand::RenderAsmOperand &&
776         Op.AsmOperandNum == (unsigned)SrcAsmOperand) {
777       Op.AsmOperandNum = DstAsmOperand;
778       break;
779     }
780   }
781   // Remove the AsmOperand for the alias operand.
782   AsmOperands.erase(AsmOperands.begin() + SrcAsmOperand);
783   // Adjust the ResOperand references to any AsmOperands that followed
784   // the one we just deleted.
785   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
786     ResOperand &Op = ResOperands[i];
787     switch(Op.Kind) {
788     default:
789       // Nothing to do for operands that don't reference AsmOperands.
790       break;
791     case ResOperand::RenderAsmOperand:
792       if (Op.AsmOperandNum > (unsigned)SrcAsmOperand)
793         --Op.AsmOperandNum;
794       break;
795     case ResOperand::TiedOperand:
796       if (Op.TiedOperandNum > (unsigned)SrcAsmOperand)
797         --Op.TiedOperandNum;
798       break;
799     }
800   }
801 }
802
803 void MatchableInfo::initialize(const AsmMatcherInfo &Info,
804                                SmallPtrSetImpl<Record*> &SingletonRegisters,
805                                int AsmVariantNo, std::string &RegisterPrefix) {
806   AsmVariantID = AsmVariantNo;
807   AsmString =
808     CodeGenInstruction::FlattenAsmStringVariants(AsmString, AsmVariantNo);
809
810   tokenizeAsmString(Info);
811
812   // Compute the require features.
813   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
814   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
815     if (const SubtargetFeatureInfo *Feature =
816             Info.getSubtargetFeature(Predicates[i]))
817       RequiredFeatures.push_back(Feature);
818
819   // Collect singleton registers, if used.
820   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
821     extractSingletonRegisterForAsmOperand(i, Info, RegisterPrefix);
822     if (Record *Reg = AsmOperands[i].SingletonReg)
823       SingletonRegisters.insert(Reg);
824   }
825
826   const RecordVal *DepMask = TheDef->getValue("DeprecatedFeatureMask");
827   if (!DepMask)
828     DepMask = TheDef->getValue("ComplexDeprecationPredicate");
829
830   HasDeprecation =
831       DepMask ? !DepMask->getValue()->getAsUnquotedString().empty() : false;
832 }
833
834 /// Append an AsmOperand for the given substring of AsmString.
835 void MatchableInfo::addAsmOperand(size_t Start, size_t End) {
836   StringRef String = AsmString;
837   StringRef Separators = "[]*! \t,";
838   // Look for separators before and after to figure out is this token is
839   // isolated.  Accept '$$' as that's how we escape '$'.
840   bool IsIsolatedToken =
841       (!Start || Separators.find(String[Start - 1]) != StringRef::npos ||
842        String.substr(Start - 1, 2) == "$$") &&
843       (End >= String.size() || Separators.find(String[End]) != StringRef::npos);
844   AsmOperands.push_back(AsmOperand(IsIsolatedToken, String.slice(Start, End)));
845 }
846
847 /// tokenizeAsmString - Tokenize a simplified assembly string.
848 void MatchableInfo::tokenizeAsmString(const AsmMatcherInfo &Info) {
849   StringRef String = AsmString;
850   unsigned Prev = 0;
851   bool InTok = true;
852   for (unsigned i = 0, e = String.size(); i != e; ++i) {
853     switch (String[i]) {
854     case '[':
855     case ']':
856     case '*':
857     case '!':
858     case ' ':
859     case '\t':
860     case ',':
861       if (InTok) {
862         addAsmOperand(Prev, i);
863         InTok = false;
864       }
865       if (!isspace(String[i]) && String[i] != ',')
866         addAsmOperand(i, i + 1);
867       Prev = i + 1;
868       break;
869
870     case '\\':
871       if (InTok) {
872         addAsmOperand(Prev, i);
873         InTok = false;
874       }
875       ++i;
876       assert(i != String.size() && "Invalid quoted character");
877       addAsmOperand(i, i + 1);
878       Prev = i + 1;
879       break;
880
881     case '$': {
882       if (InTok) {
883         addAsmOperand(Prev, i);
884         InTok = false;
885       }
886
887       // If this isn't "${", treat like a normal token.
888       if (i + 1 == String.size() || String[i + 1] != '{') {
889         Prev = i;
890         break;
891       }
892
893       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
894       assert(End != String.end() && "Missing brace in operand reference!");
895       size_t EndPos = End - String.begin();
896       addAsmOperand(i, EndPos+1);
897       Prev = EndPos + 1;
898       i = EndPos;
899       break;
900     }
901
902     case '.':
903       if (!Info.AsmParser->getValueAsBit("MnemonicContainsDot")) {
904         if (InTok)
905           addAsmOperand(Prev, i);
906         Prev = i;
907       }
908       InTok = true;
909       break;
910
911     default:
912       InTok = true;
913     }
914   }
915   if (InTok && Prev != String.size())
916     addAsmOperand(Prev, StringRef::npos);
917
918   // The first token of the instruction is the mnemonic, which must be a
919   // simple string, not a $foo variable or a singleton register.
920   if (AsmOperands.empty())
921     PrintFatalError(TheDef->getLoc(),
922                   "Instruction '" + TheDef->getName() + "' has no tokens");
923   Mnemonic = AsmOperands[0].Token;
924   if (Mnemonic.empty())
925     PrintFatalError(TheDef->getLoc(),
926                   "Missing instruction mnemonic");
927   // FIXME : Check and raise an error if it is a register.
928   if (Mnemonic[0] == '$')
929     PrintFatalError(TheDef->getLoc(),
930                     "Invalid instruction mnemonic '" + Mnemonic + "'!");
931
932   // Remove the first operand, it is tracked in the mnemonic field.
933   AsmOperands.erase(AsmOperands.begin());
934 }
935
936 bool MatchableInfo::validate(StringRef CommentDelimiter, bool Hack) const {
937   // Reject matchables with no .s string.
938   if (AsmString.empty())
939     PrintFatalError(TheDef->getLoc(), "instruction with empty asm string");
940
941   // Reject any matchables with a newline in them, they should be marked
942   // isCodeGenOnly if they are pseudo instructions.
943   if (AsmString.find('\n') != std::string::npos)
944     PrintFatalError(TheDef->getLoc(),
945                   "multiline instruction is not valid for the asmparser, "
946                   "mark it isCodeGenOnly");
947
948   // Remove comments from the asm string.  We know that the asmstring only
949   // has one line.
950   if (!CommentDelimiter.empty() &&
951       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
952     PrintFatalError(TheDef->getLoc(),
953                   "asmstring for instruction has comment character in it, "
954                   "mark it isCodeGenOnly");
955
956   // Reject matchables with operand modifiers, these aren't something we can
957   // handle, the target should be refactored to use operands instead of
958   // modifiers.
959   //
960   // Also, check for instructions which reference the operand multiple times;
961   // this implies a constraint we would not honor.
962   std::set<std::string> OperandNames;
963   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
964     StringRef Tok = AsmOperands[i].Token;
965     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
966       PrintFatalError(TheDef->getLoc(),
967                       "matchable with operand modifier '" + Tok +
968                       "' not supported by asm matcher.  Mark isCodeGenOnly!");
969
970     // Verify that any operand is only mentioned once.
971     // We reject aliases and ignore instructions for now.
972     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
973       if (!Hack)
974         PrintFatalError(TheDef->getLoc(),
975                         "ERROR: matchable with tied operand '" + Tok +
976                         "' can never be matched!");
977       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
978       // bunch of instructions.  It is unclear what the right answer is.
979       DEBUG({
980         errs() << "warning: '" << TheDef->getName() << "': "
981                << "ignoring instruction with tied operand '"
982                << Tok << "'\n";
983       });
984       return false;
985     }
986   }
987
988   return true;
989 }
990
991 /// extractSingletonRegisterForAsmOperand - Extract singleton register,
992 /// if present, from specified token.
993 void MatchableInfo::
994 extractSingletonRegisterForAsmOperand(unsigned OperandNo,
995                                       const AsmMatcherInfo &Info,
996                                       std::string &RegisterPrefix) {
997   StringRef Tok = AsmOperands[OperandNo].Token;
998
999   // If this token is not an isolated token, i.e., it isn't separated from
1000   // other tokens (e.g. with whitespace), don't interpret it as a register name.
1001   if (!AsmOperands[OperandNo].IsIsolatedToken)
1002     return;
1003
1004   if (RegisterPrefix.empty()) {
1005     std::string LoweredTok = Tok.lower();
1006     if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(LoweredTok))
1007       AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
1008     return;
1009   }
1010
1011   if (!Tok.startswith(RegisterPrefix))
1012     return;
1013
1014   StringRef RegName = Tok.substr(RegisterPrefix.size());
1015   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
1016     AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
1017
1018   // If there is no register prefix (i.e. "%" in "%eax"), then this may
1019   // be some random non-register token, just ignore it.
1020   return;
1021 }
1022
1023 static std::string getEnumNameForToken(StringRef Str) {
1024   std::string Res;
1025
1026   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
1027     switch (*it) {
1028     case '*': Res += "_STAR_"; break;
1029     case '%': Res += "_PCT_"; break;
1030     case ':': Res += "_COLON_"; break;
1031     case '!': Res += "_EXCLAIM_"; break;
1032     case '.': Res += "_DOT_"; break;
1033     case '<': Res += "_LT_"; break;
1034     case '>': Res += "_GT_"; break;
1035     case '-': Res += "_MINUS_"; break;
1036     default:
1037       if ((*it >= 'A' && *it <= 'Z') ||
1038           (*it >= 'a' && *it <= 'z') ||
1039           (*it >= '0' && *it <= '9'))
1040         Res += *it;
1041       else
1042         Res += "_" + utostr((unsigned) *it) + "_";
1043     }
1044   }
1045
1046   return Res;
1047 }
1048
1049 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
1050   ClassInfo *&Entry = TokenClasses[Token];
1051
1052   if (!Entry) {
1053     Classes.emplace_front();
1054     Entry = &Classes.front();
1055     Entry->Kind = ClassInfo::Token;
1056     Entry->ClassName = "Token";
1057     Entry->Name = "MCK_" + getEnumNameForToken(Token);
1058     Entry->ValueName = Token;
1059     Entry->PredicateMethod = "<invalid>";
1060     Entry->RenderMethod = "<invalid>";
1061     Entry->ParserMethod = "";
1062     Entry->DiagnosticType = "";
1063   }
1064
1065   return Entry;
1066 }
1067
1068 ClassInfo *
1069 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
1070                                 int SubOpIdx) {
1071   Record *Rec = OI.Rec;
1072   if (SubOpIdx != -1)
1073     Rec = cast<DefInit>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
1074   return getOperandClass(Rec, SubOpIdx);
1075 }
1076
1077 ClassInfo *
1078 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
1079   if (Rec->isSubClassOf("RegisterOperand")) {
1080     // RegisterOperand may have an associated ParserMatchClass. If it does,
1081     // use it, else just fall back to the underlying register class.
1082     const RecordVal *R = Rec->getValue("ParserMatchClass");
1083     if (!R || !R->getValue())
1084       PrintFatalError("Record `" + Rec->getName() +
1085         "' does not have a ParserMatchClass!\n");
1086
1087     if (DefInit *DI= dyn_cast<DefInit>(R->getValue())) {
1088       Record *MatchClass = DI->getDef();
1089       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1090         return CI;
1091     }
1092
1093     // No custom match class. Just use the register class.
1094     Record *ClassRec = Rec->getValueAsDef("RegClass");
1095     if (!ClassRec)
1096       PrintFatalError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
1097                     "' has no associated register class!\n");
1098     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
1099       return CI;
1100     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1101   }
1102
1103
1104   if (Rec->isSubClassOf("RegisterClass")) {
1105     if (ClassInfo *CI = RegisterClassClasses[Rec])
1106       return CI;
1107     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1108   }
1109
1110   if (!Rec->isSubClassOf("Operand"))
1111     PrintFatalError(Rec->getLoc(), "Operand `" + Rec->getName() +
1112                   "' does not derive from class Operand!\n");
1113   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1114   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1115     return CI;
1116
1117   PrintFatalError(Rec->getLoc(), "operand has no match class!");
1118 }
1119
1120 struct LessRegisterSet {
1121   bool operator() (const RegisterSet &LHS, const RegisterSet & RHS) const {
1122     // std::set<T> defines its own compariso "operator<", but it
1123     // performs a lexicographical comparison by T's innate comparison
1124     // for some reason. We don't want non-deterministic pointer
1125     // comparisons so use this instead.
1126     return std::lexicographical_compare(LHS.begin(), LHS.end(),
1127                                         RHS.begin(), RHS.end(),
1128                                         LessRecordByID());
1129   }
1130 };
1131
1132 void AsmMatcherInfo::
1133 buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters) {
1134   const auto &Registers = Target.getRegBank().getRegisters();
1135   auto &RegClassList = Target.getRegBank().getRegClasses();
1136
1137   typedef std::set<RegisterSet, LessRegisterSet> RegisterSetSet;
1138
1139   // The register sets used for matching.
1140   RegisterSetSet RegisterSets;
1141
1142   // Gather the defined sets.
1143   for (const CodeGenRegisterClass &RC : RegClassList)
1144     RegisterSets.insert(
1145         RegisterSet(RC.getOrder().begin(), RC.getOrder().end()));
1146
1147   // Add any required singleton sets.
1148   for (Record *Rec : SingletonRegisters) {
1149     RegisterSets.insert(RegisterSet(&Rec, &Rec + 1));
1150   }
1151
1152   // Introduce derived sets where necessary (when a register does not determine
1153   // a unique register set class), and build the mapping of registers to the set
1154   // they should classify to.
1155   std::map<Record*, RegisterSet> RegisterMap;
1156   for (const CodeGenRegister &CGR : Registers) {
1157     // Compute the intersection of all sets containing this register.
1158     RegisterSet ContainingSet;
1159
1160     for (const RegisterSet &RS : RegisterSets) {
1161       if (!RS.count(CGR.TheDef))
1162         continue;
1163
1164       if (ContainingSet.empty()) {
1165         ContainingSet = RS;
1166         continue;
1167       }
1168
1169       RegisterSet Tmp;
1170       std::swap(Tmp, ContainingSet);
1171       std::insert_iterator<RegisterSet> II(ContainingSet,
1172                                            ContainingSet.begin());
1173       std::set_intersection(Tmp.begin(), Tmp.end(), RS.begin(), RS.end(), II,
1174                             LessRecordByID());
1175     }
1176
1177     if (!ContainingSet.empty()) {
1178       RegisterSets.insert(ContainingSet);
1179       RegisterMap.insert(std::make_pair(CGR.TheDef, ContainingSet));
1180     }
1181   }
1182
1183   // Construct the register classes.
1184   std::map<RegisterSet, ClassInfo*, LessRegisterSet> RegisterSetClasses;
1185   unsigned Index = 0;
1186   for (const RegisterSet &RS : RegisterSets) {
1187     Classes.emplace_front();
1188     ClassInfo *CI = &Classes.front();
1189     CI->Kind = ClassInfo::RegisterClass0 + Index;
1190     CI->ClassName = "Reg" + utostr(Index);
1191     CI->Name = "MCK_Reg" + utostr(Index);
1192     CI->ValueName = "";
1193     CI->PredicateMethod = ""; // unused
1194     CI->RenderMethod = "addRegOperands";
1195     CI->Registers = RS;
1196     // FIXME: diagnostic type.
1197     CI->DiagnosticType = "";
1198     RegisterSetClasses.insert(std::make_pair(RS, CI));
1199     ++Index;
1200   }
1201
1202   // Find the superclasses; we could compute only the subgroup lattice edges,
1203   // but there isn't really a point.
1204   for (const RegisterSet &RS : RegisterSets) {
1205     ClassInfo *CI = RegisterSetClasses[RS];
1206     for (const RegisterSet &RS2 : RegisterSets)
1207       if (RS != RS2 &&
1208           std::includes(RS2.begin(), RS2.end(), RS.begin(), RS.end(),
1209                         LessRecordByID()))
1210         CI->SuperClasses.push_back(RegisterSetClasses[RS2]);
1211   }
1212
1213   // Name the register classes which correspond to a user defined RegisterClass.
1214   for (const CodeGenRegisterClass &RC : RegClassList) {
1215     // Def will be NULL for non-user defined register classes.
1216     Record *Def = RC.getDef();
1217     if (!Def)
1218       continue;
1219     ClassInfo *CI = RegisterSetClasses[RegisterSet(RC.getOrder().begin(),
1220                                                    RC.getOrder().end())];
1221     if (CI->ValueName.empty()) {
1222       CI->ClassName = RC.getName();
1223       CI->Name = "MCK_" + RC.getName();
1224       CI->ValueName = RC.getName();
1225     } else
1226       CI->ValueName = CI->ValueName + "," + RC.getName();
1227
1228     RegisterClassClasses.insert(std::make_pair(Def, CI));
1229   }
1230
1231   // Populate the map for individual registers.
1232   for (std::map<Record*, RegisterSet>::iterator it = RegisterMap.begin(),
1233          ie = RegisterMap.end(); it != ie; ++it)
1234     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1235
1236   // Name the register classes which correspond to singleton registers.
1237   for (Record *Rec : SingletonRegisters) {
1238     ClassInfo *CI = RegisterClasses[Rec];
1239     assert(CI && "Missing singleton register class info!");
1240
1241     if (CI->ValueName.empty()) {
1242       CI->ClassName = Rec->getName();
1243       CI->Name = "MCK_" + Rec->getName();
1244       CI->ValueName = Rec->getName();
1245     } else
1246       CI->ValueName = CI->ValueName + "," + Rec->getName();
1247   }
1248 }
1249
1250 void AsmMatcherInfo::buildOperandClasses() {
1251   std::vector<Record*> AsmOperands =
1252     Records.getAllDerivedDefinitions("AsmOperandClass");
1253
1254   // Pre-populate AsmOperandClasses map.
1255   for (Record *Rec : AsmOperands) {
1256     Classes.emplace_front();
1257     AsmOperandClasses[Rec] = &Classes.front();
1258   }
1259
1260   unsigned Index = 0;
1261   for (Record *Rec : AsmOperands) {
1262     ClassInfo *CI = AsmOperandClasses[Rec];
1263     CI->Kind = ClassInfo::UserClass0 + Index;
1264
1265     ListInit *Supers = Rec->getValueAsListInit("SuperClasses");
1266     for (Init *I : Supers->getValues()) {
1267       DefInit *DI = dyn_cast<DefInit>(I);
1268       if (!DI) {
1269         PrintError(Rec->getLoc(), "Invalid super class reference!");
1270         continue;
1271       }
1272
1273       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1274       if (!SC)
1275         PrintError(Rec->getLoc(), "Invalid super class reference!");
1276       else
1277         CI->SuperClasses.push_back(SC);
1278     }
1279     CI->ClassName = Rec->getValueAsString("Name");
1280     CI->Name = "MCK_" + CI->ClassName;
1281     CI->ValueName = Rec->getName();
1282
1283     // Get or construct the predicate method name.
1284     Init *PMName = Rec->getValueInit("PredicateMethod");
1285     if (StringInit *SI = dyn_cast<StringInit>(PMName)) {
1286       CI->PredicateMethod = SI->getValue();
1287     } else {
1288       assert(isa<UnsetInit>(PMName) && "Unexpected PredicateMethod field!");
1289       CI->PredicateMethod = "is" + CI->ClassName;
1290     }
1291
1292     // Get or construct the render method name.
1293     Init *RMName = Rec->getValueInit("RenderMethod");
1294     if (StringInit *SI = dyn_cast<StringInit>(RMName)) {
1295       CI->RenderMethod = SI->getValue();
1296     } else {
1297       assert(isa<UnsetInit>(RMName) && "Unexpected RenderMethod field!");
1298       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1299     }
1300
1301     // Get the parse method name or leave it as empty.
1302     Init *PRMName = Rec->getValueInit("ParserMethod");
1303     if (StringInit *SI = dyn_cast<StringInit>(PRMName))
1304       CI->ParserMethod = SI->getValue();
1305
1306     // Get the diagnostic type or leave it as empty.
1307     // Get the parse method name or leave it as empty.
1308     Init *DiagnosticType = Rec->getValueInit("DiagnosticType");
1309     if (StringInit *SI = dyn_cast<StringInit>(DiagnosticType))
1310       CI->DiagnosticType = SI->getValue();
1311
1312     ++Index;
1313   }
1314 }
1315
1316 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1317                                CodeGenTarget &target,
1318                                RecordKeeper &records)
1319   : Records(records), AsmParser(asmParser), Target(target) {
1320 }
1321
1322 /// buildOperandMatchInfo - Build the necessary information to handle user
1323 /// defined operand parsing methods.
1324 void AsmMatcherInfo::buildOperandMatchInfo() {
1325
1326   /// Map containing a mask with all operands indices that can be found for
1327   /// that class inside a instruction.
1328   typedef std::map<ClassInfo *, unsigned, less_ptr<ClassInfo>> OpClassMaskTy;
1329   OpClassMaskTy OpClassMask;
1330
1331   for (const auto &MI : Matchables) {
1332     OpClassMask.clear();
1333
1334     // Keep track of all operands of this instructions which belong to the
1335     // same class.
1336     for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
1337       const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
1338       if (Op.Class->ParserMethod.empty())
1339         continue;
1340       unsigned &OperandMask = OpClassMask[Op.Class];
1341       OperandMask |= (1 << i);
1342     }
1343
1344     // Generate operand match info for each mnemonic/operand class pair.
1345     for (const auto &OCM : OpClassMask) {
1346       unsigned OpMask = OCM.second;
1347       ClassInfo *CI = OCM.first;
1348       OperandMatchInfo.push_back(OperandMatchEntry::create(MI.get(), CI,
1349                                                            OpMask));
1350     }
1351   }
1352 }
1353
1354 void AsmMatcherInfo::buildInfo() {
1355   // Build information about all of the AssemblerPredicates.
1356   std::vector<Record*> AllPredicates =
1357     Records.getAllDerivedDefinitions("Predicate");
1358   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1359     Record *Pred = AllPredicates[i];
1360     // Ignore predicates that are not intended for the assembler.
1361     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1362       continue;
1363
1364     if (Pred->getName().empty())
1365       PrintFatalError(Pred->getLoc(), "Predicate has no name!");
1366
1367     SubtargetFeatures.insert(std::make_pair(
1368         Pred, SubtargetFeatureInfo(Pred, SubtargetFeatures.size())));
1369     DEBUG(SubtargetFeatures.find(Pred)->second.dump());
1370     assert(SubtargetFeatures.size() <= 64 && "Too many subtarget features!");
1371   }
1372
1373   // Parse the instructions; we need to do this first so that we can gather the
1374   // singleton register classes.
1375   SmallPtrSet<Record*, 16> SingletonRegisters;
1376   unsigned VariantCount = Target.getAsmParserVariantCount();
1377   for (unsigned VC = 0; VC != VariantCount; ++VC) {
1378     Record *AsmVariant = Target.getAsmParserVariant(VC);
1379     std::string CommentDelimiter =
1380       AsmVariant->getValueAsString("CommentDelimiter");
1381     std::string RegisterPrefix = AsmVariant->getValueAsString("RegisterPrefix");
1382     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
1383
1384     for (const CodeGenInstruction *CGI : Target.instructions()) {
1385
1386       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1387       // filter the set of instructions we consider.
1388       if (!StringRef(CGI->TheDef->getName()).startswith(MatchPrefix))
1389         continue;
1390
1391       // Ignore "codegen only" instructions.
1392       if (CGI->TheDef->getValueAsBit("isCodeGenOnly"))
1393         continue;
1394
1395       std::unique_ptr<MatchableInfo> II(new MatchableInfo(*CGI));
1396
1397       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1398
1399       // Ignore instructions which shouldn't be matched and diagnose invalid
1400       // instruction definitions with an error.
1401       if (!II->validate(CommentDelimiter, true))
1402         continue;
1403
1404       Matchables.push_back(std::move(II));
1405     }
1406
1407     // Parse all of the InstAlias definitions and stick them in the list of
1408     // matchables.
1409     std::vector<Record*> AllInstAliases =
1410       Records.getAllDerivedDefinitions("InstAlias");
1411     for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1412       auto Alias = llvm::make_unique<CodeGenInstAlias>(AllInstAliases[i],
1413                                                        AsmVariantNo, Target);
1414
1415       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1416       // filter the set of instruction aliases we consider, based on the target
1417       // instruction.
1418       if (!StringRef(Alias->ResultInst->TheDef->getName())
1419             .startswith( MatchPrefix))
1420         continue;
1421
1422       std::unique_ptr<MatchableInfo> II(new MatchableInfo(std::move(Alias)));
1423
1424       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1425
1426       // Validate the alias definitions.
1427       II->validate(CommentDelimiter, false);
1428
1429       Matchables.push_back(std::move(II));
1430     }
1431   }
1432
1433   // Build info for the register classes.
1434   buildRegisterClasses(SingletonRegisters);
1435
1436   // Build info for the user defined assembly operand classes.
1437   buildOperandClasses();
1438
1439   // Build the information about matchables, now that we have fully formed
1440   // classes.
1441   std::vector<std::unique_ptr<MatchableInfo>> NewMatchables;
1442   for (auto &II : Matchables) {
1443     // Parse the tokens after the mnemonic.
1444     // Note: buildInstructionOperandReference may insert new AsmOperands, so
1445     // don't precompute the loop bound.
1446     for (unsigned i = 0; i != II->AsmOperands.size(); ++i) {
1447       MatchableInfo::AsmOperand &Op = II->AsmOperands[i];
1448       StringRef Token = Op.Token;
1449
1450       // Check for singleton registers.
1451       if (Record *RegRecord = II->AsmOperands[i].SingletonReg) {
1452         Op.Class = RegisterClasses[RegRecord];
1453         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1454                "Unexpected class for singleton register");
1455         continue;
1456       }
1457
1458       // Check for simple tokens.
1459       if (Token[0] != '$') {
1460         Op.Class = getTokenClass(Token);
1461         continue;
1462       }
1463
1464       if (Token.size() > 1 && isdigit(Token[1])) {
1465         Op.Class = getTokenClass(Token);
1466         continue;
1467       }
1468
1469       // Otherwise this is an operand reference.
1470       StringRef OperandName;
1471       if (Token[1] == '{')
1472         OperandName = Token.substr(2, Token.size() - 3);
1473       else
1474         OperandName = Token.substr(1);
1475
1476       if (II->DefRec.is<const CodeGenInstruction*>())
1477         buildInstructionOperandReference(II.get(), OperandName, i);
1478       else
1479         buildAliasOperandReference(II.get(), OperandName, Op);
1480     }
1481
1482     if (II->DefRec.is<const CodeGenInstruction*>()) {
1483       II->buildInstructionResultOperands();
1484       // If the instruction has a two-operand alias, build up the
1485       // matchable here. We'll add them in bulk at the end to avoid
1486       // confusing this loop.
1487       std::string Constraint =
1488         II->TheDef->getValueAsString("TwoOperandAliasConstraint");
1489       if (Constraint != "") {
1490         // Start by making a copy of the original matchable.
1491         std::unique_ptr<MatchableInfo> AliasII(new MatchableInfo(*II));
1492
1493         // Adjust it to be a two-operand alias.
1494         AliasII->formTwoOperandAlias(Constraint);
1495
1496         // Add the alias to the matchables list.
1497         NewMatchables.push_back(std::move(AliasII));
1498       }
1499     } else
1500       II->buildAliasResultOperands();
1501   }
1502   if (!NewMatchables.empty())
1503     Matchables.insert(Matchables.end(),
1504                       std::make_move_iterator(NewMatchables.begin()),
1505                       std::make_move_iterator(NewMatchables.end()));
1506
1507   // Process token alias definitions and set up the associated superclass
1508   // information.
1509   std::vector<Record*> AllTokenAliases =
1510     Records.getAllDerivedDefinitions("TokenAlias");
1511   for (unsigned i = 0, e = AllTokenAliases.size(); i != e; ++i) {
1512     Record *Rec = AllTokenAliases[i];
1513     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1514     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1515     if (FromClass == ToClass)
1516       PrintFatalError(Rec->getLoc(),
1517                     "error: Destination value identical to source value.");
1518     FromClass->SuperClasses.push_back(ToClass);
1519   }
1520
1521   // Reorder classes so that classes precede super classes.
1522   Classes.sort();
1523 }
1524
1525 /// buildInstructionOperandReference - The specified operand is a reference to a
1526 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1527 void AsmMatcherInfo::
1528 buildInstructionOperandReference(MatchableInfo *II,
1529                                  StringRef OperandName,
1530                                  unsigned AsmOpIdx) {
1531   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1532   const CGIOperandList &Operands = CGI.Operands;
1533   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1534
1535   // Map this token to an operand.
1536   unsigned Idx;
1537   if (!Operands.hasOperandNamed(OperandName, Idx))
1538     PrintFatalError(II->TheDef->getLoc(),
1539                     "error: unable to find operand: '" + OperandName + "'");
1540
1541   // If the instruction operand has multiple suboperands, but the parser
1542   // match class for the asm operand is still the default "ImmAsmOperand",
1543   // then handle each suboperand separately.
1544   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1545     Record *Rec = Operands[Idx].Rec;
1546     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1547     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1548     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1549       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1550       StringRef Token = Op->Token; // save this in case Op gets moved
1551       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1552         MatchableInfo::AsmOperand NewAsmOp(/*IsIsolatedToken=*/true, Token);
1553         NewAsmOp.SubOpIdx = SI;
1554         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1555       }
1556       // Replace Op with first suboperand.
1557       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1558       Op->SubOpIdx = 0;
1559     }
1560   }
1561
1562   // Set up the operand class.
1563   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1564
1565   // If the named operand is tied, canonicalize it to the untied operand.
1566   // For example, something like:
1567   //   (outs GPR:$dst), (ins GPR:$src)
1568   // with an asmstring of
1569   //   "inc $src"
1570   // we want to canonicalize to:
1571   //   "inc $dst"
1572   // so that we know how to provide the $dst operand when filling in the result.
1573   int OITied = -1;
1574   if (Operands[Idx].MINumOperands == 1)
1575     OITied = Operands[Idx].getTiedRegister();
1576   if (OITied != -1) {
1577     // The tied operand index is an MIOperand index, find the operand that
1578     // contains it.
1579     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1580     OperandName = Operands[Idx.first].Name;
1581     Op->SubOpIdx = Idx.second;
1582   }
1583
1584   Op->SrcOpName = OperandName;
1585 }
1586
1587 /// buildAliasOperandReference - When parsing an operand reference out of the
1588 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1589 /// operand reference is by looking it up in the result pattern definition.
1590 void AsmMatcherInfo::buildAliasOperandReference(MatchableInfo *II,
1591                                                 StringRef OperandName,
1592                                                 MatchableInfo::AsmOperand &Op) {
1593   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1594
1595   // Set up the operand class.
1596   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1597     if (CGA.ResultOperands[i].isRecord() &&
1598         CGA.ResultOperands[i].getName() == OperandName) {
1599       // It's safe to go with the first one we find, because CodeGenInstAlias
1600       // validates that all operands with the same name have the same record.
1601       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1602       // Use the match class from the Alias definition, not the
1603       // destination instruction, as we may have an immediate that's
1604       // being munged by the match class.
1605       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1606                                  Op.SubOpIdx);
1607       Op.SrcOpName = OperandName;
1608       return;
1609     }
1610
1611   PrintFatalError(II->TheDef->getLoc(),
1612                   "error: unable to find operand: '" + OperandName + "'");
1613 }
1614
1615 void MatchableInfo::buildInstructionResultOperands() {
1616   const CodeGenInstruction *ResultInst = getResultInst();
1617
1618   // Loop over all operands of the result instruction, determining how to
1619   // populate them.
1620   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1621     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1622
1623     // If this is a tied operand, just copy from the previously handled operand.
1624     int TiedOp = -1;
1625     if (OpInfo.MINumOperands == 1)
1626       TiedOp = OpInfo.getTiedRegister();
1627     if (TiedOp != -1) {
1628       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1629       continue;
1630     }
1631
1632     // Find out what operand from the asmparser this MCInst operand comes from.
1633     int SrcOperand = findAsmOperandNamed(OpInfo.Name);
1634     if (OpInfo.Name.empty() || SrcOperand == -1) {
1635       // This may happen for operands that are tied to a suboperand of a
1636       // complex operand.  Simply use a dummy value here; nobody should
1637       // use this operand slot.
1638       // FIXME: The long term goal is for the MCOperand list to not contain
1639       // tied operands at all.
1640       ResOperands.push_back(ResOperand::getImmOp(0));
1641       continue;
1642     }
1643
1644     // Check if the one AsmOperand populates the entire operand.
1645     unsigned NumOperands = OpInfo.MINumOperands;
1646     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1647       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1648       continue;
1649     }
1650
1651     // Add a separate ResOperand for each suboperand.
1652     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1653       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1654              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1655              "unexpected AsmOperands for suboperands");
1656       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1657     }
1658   }
1659 }
1660
1661 void MatchableInfo::buildAliasResultOperands() {
1662   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1663   const CodeGenInstruction *ResultInst = getResultInst();
1664
1665   // Loop over all operands of the result instruction, determining how to
1666   // populate them.
1667   unsigned AliasOpNo = 0;
1668   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1669   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1670     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1671
1672     // If this is a tied operand, just copy from the previously handled operand.
1673     int TiedOp = -1;
1674     if (OpInfo->MINumOperands == 1)
1675       TiedOp = OpInfo->getTiedRegister();
1676     if (TiedOp != -1) {
1677       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1678       continue;
1679     }
1680
1681     // Handle all the suboperands for this operand.
1682     const std::string &OpName = OpInfo->Name;
1683     for ( ; AliasOpNo <  LastOpNo &&
1684             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1685       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1686
1687       // Find out what operand from the asmparser that this MCInst operand
1688       // comes from.
1689       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1690       case CodeGenInstAlias::ResultOperand::K_Record: {
1691         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1692         int SrcOperand = findAsmOperand(Name, SubIdx);
1693         if (SrcOperand == -1)
1694           PrintFatalError(TheDef->getLoc(), "Instruction '" +
1695                         TheDef->getName() + "' has operand '" + OpName +
1696                         "' that doesn't appear in asm string!");
1697         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1698         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1699                                                         NumOperands));
1700         break;
1701       }
1702       case CodeGenInstAlias::ResultOperand::K_Imm: {
1703         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1704         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1705         break;
1706       }
1707       case CodeGenInstAlias::ResultOperand::K_Reg: {
1708         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1709         ResOperands.push_back(ResOperand::getRegOp(Reg));
1710         break;
1711       }
1712       }
1713     }
1714   }
1715 }
1716
1717 static unsigned getConverterOperandID(const std::string &Name,
1718                                       SetVector<std::string> &Table,
1719                                       bool &IsNew) {
1720   IsNew = Table.insert(Name);
1721
1722   unsigned ID = IsNew ? Table.size() - 1 :
1723     std::find(Table.begin(), Table.end(), Name) - Table.begin();
1724
1725   assert(ID < Table.size());
1726
1727   return ID;
1728 }
1729
1730
1731 static void emitConvertFuncs(CodeGenTarget &Target, StringRef ClassName,
1732                              std::vector<std::unique_ptr<MatchableInfo>> &Infos,
1733                              raw_ostream &OS) {
1734   SetVector<std::string> OperandConversionKinds;
1735   SetVector<std::string> InstructionConversionKinds;
1736   std::vector<std::vector<uint8_t> > ConversionTable;
1737   size_t MaxRowLength = 2; // minimum is custom converter plus terminator.
1738
1739   // TargetOperandClass - This is the target's operand class, like X86Operand.
1740   std::string TargetOperandClass = Target.getName() + "Operand";
1741
1742   // Write the convert function to a separate stream, so we can drop it after
1743   // the enum. We'll build up the conversion handlers for the individual
1744   // operand types opportunistically as we encounter them.
1745   std::string ConvertFnBody;
1746   raw_string_ostream CvtOS(ConvertFnBody);
1747   // Start the unified conversion function.
1748   CvtOS << "void " << Target.getName() << ClassName << "::\n"
1749         << "convertToMCInst(unsigned Kind, MCInst &Inst, "
1750         << "unsigned Opcode,\n"
1751         << "                const OperandVector"
1752         << " &Operands) {\n"
1753         << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1754         << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1755         << "  Inst.setOpcode(Opcode);\n"
1756         << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1757         << "    switch (*p) {\n"
1758         << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1759         << "    case CVT_Reg:\n"
1760         << "      static_cast<" << TargetOperandClass
1761         << "&>(*Operands[*(p + 1)]).addRegOperands(Inst, 1);\n"
1762         << "      break;\n"
1763         << "    case CVT_Tied:\n"
1764         << "      Inst.addOperand(Inst.getOperand(*(p + 1)));\n"
1765         << "      break;\n";
1766
1767   std::string OperandFnBody;
1768   raw_string_ostream OpOS(OperandFnBody);
1769   // Start the operand number lookup function.
1770   OpOS << "void " << Target.getName() << ClassName << "::\n"
1771        << "convertToMapAndConstraints(unsigned Kind,\n";
1772   OpOS.indent(27);
1773   OpOS << "const OperandVector &Operands) {\n"
1774        << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1775        << "  unsigned NumMCOperands = 0;\n"
1776        << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1777        << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1778        << "    switch (*p) {\n"
1779        << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1780        << "    case CVT_Reg:\n"
1781        << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1782        << "      Operands[*(p + 1)]->setConstraint(\"r\");\n"
1783        << "      ++NumMCOperands;\n"
1784        << "      break;\n"
1785        << "    case CVT_Tied:\n"
1786        << "      ++NumMCOperands;\n"
1787        << "      break;\n";
1788
1789   // Pre-populate the operand conversion kinds with the standard always
1790   // available entries.
1791   OperandConversionKinds.insert("CVT_Done");
1792   OperandConversionKinds.insert("CVT_Reg");
1793   OperandConversionKinds.insert("CVT_Tied");
1794   enum { CVT_Done, CVT_Reg, CVT_Tied };
1795
1796   for (auto &II : Infos) {
1797     // Check if we have a custom match function.
1798     std::string AsmMatchConverter =
1799       II->getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1800     if (!AsmMatchConverter.empty() && II->UseInstAsmMatchConverter) {
1801       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1802       II->ConversionFnKind = Signature;
1803
1804       // Check if we have already generated this signature.
1805       if (!InstructionConversionKinds.insert(Signature))
1806         continue;
1807
1808       // Remember this converter for the kind enum.
1809       unsigned KindID = OperandConversionKinds.size();
1810       OperandConversionKinds.insert("CVT_" +
1811                                     getEnumNameForToken(AsmMatchConverter));
1812
1813       // Add the converter row for this instruction.
1814       ConversionTable.emplace_back();
1815       ConversionTable.back().push_back(KindID);
1816       ConversionTable.back().push_back(CVT_Done);
1817
1818       // Add the handler to the conversion driver function.
1819       CvtOS << "    case CVT_"
1820             << getEnumNameForToken(AsmMatchConverter) << ":\n"
1821             << "      " << AsmMatchConverter << "(Inst, Operands);\n"
1822             << "      break;\n";
1823
1824       // FIXME: Handle the operand number lookup for custom match functions.
1825       continue;
1826     }
1827
1828     // Build the conversion function signature.
1829     std::string Signature = "Convert";
1830
1831     std::vector<uint8_t> ConversionRow;
1832
1833     // Compute the convert enum and the case body.
1834     MaxRowLength = std::max(MaxRowLength, II->ResOperands.size()*2 + 1 );
1835
1836     for (unsigned i = 0, e = II->ResOperands.size(); i != e; ++i) {
1837       const MatchableInfo::ResOperand &OpInfo = II->ResOperands[i];
1838
1839       // Generate code to populate each result operand.
1840       switch (OpInfo.Kind) {
1841       case MatchableInfo::ResOperand::RenderAsmOperand: {
1842         // This comes from something we parsed.
1843         const MatchableInfo::AsmOperand &Op =
1844           II->AsmOperands[OpInfo.AsmOperandNum];
1845
1846         // Registers are always converted the same, don't duplicate the
1847         // conversion function based on them.
1848         Signature += "__";
1849         std::string Class;
1850         Class = Op.Class->isRegisterClass() ? "Reg" : Op.Class->ClassName;
1851         Signature += Class;
1852         Signature += utostr(OpInfo.MINumOperands);
1853         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1854
1855         // Add the conversion kind, if necessary, and get the associated ID
1856         // the index of its entry in the vector).
1857         std::string Name = "CVT_" + (Op.Class->isRegisterClass() ? "Reg" :
1858                                      Op.Class->RenderMethod);
1859         Name = getEnumNameForToken(Name);
1860
1861         bool IsNewConverter = false;
1862         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1863                                             IsNewConverter);
1864
1865         // Add the operand entry to the instruction kind conversion row.
1866         ConversionRow.push_back(ID);
1867         ConversionRow.push_back(OpInfo.AsmOperandNum + 1);
1868
1869         if (!IsNewConverter)
1870           break;
1871
1872         // This is a new operand kind. Add a handler for it to the
1873         // converter driver.
1874         CvtOS << "    case " << Name << ":\n"
1875               << "      static_cast<" << TargetOperandClass
1876               << "&>(*Operands[*(p + 1)])." << Op.Class->RenderMethod
1877               << "(Inst, " << OpInfo.MINumOperands << ");\n"
1878               << "      break;\n";
1879
1880         // Add a handler for the operand number lookup.
1881         OpOS << "    case " << Name << ":\n"
1882              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n";
1883
1884         if (Op.Class->isRegisterClass())
1885           OpOS << "      Operands[*(p + 1)]->setConstraint(\"r\");\n";
1886         else
1887           OpOS << "      Operands[*(p + 1)]->setConstraint(\"m\");\n";
1888         OpOS << "      NumMCOperands += " << OpInfo.MINumOperands << ";\n"
1889              << "      break;\n";
1890         break;
1891       }
1892       case MatchableInfo::ResOperand::TiedOperand: {
1893         // If this operand is tied to a previous one, just copy the MCInst
1894         // operand from the earlier one.We can only tie single MCOperand values.
1895         assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1896         unsigned TiedOp = OpInfo.TiedOperandNum;
1897         assert(i > TiedOp && "Tied operand precedes its target!");
1898         Signature += "__Tie" + utostr(TiedOp);
1899         ConversionRow.push_back(CVT_Tied);
1900         ConversionRow.push_back(TiedOp);
1901         break;
1902       }
1903       case MatchableInfo::ResOperand::ImmOperand: {
1904         int64_t Val = OpInfo.ImmVal;
1905         std::string Ty = "imm_" + itostr(Val);
1906         Ty = getEnumNameForToken(Ty);
1907         Signature += "__" + Ty;
1908
1909         std::string Name = "CVT_" + Ty;
1910         bool IsNewConverter = false;
1911         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1912                                             IsNewConverter);
1913         // Add the operand entry to the instruction kind conversion row.
1914         ConversionRow.push_back(ID);
1915         ConversionRow.push_back(0);
1916
1917         if (!IsNewConverter)
1918           break;
1919
1920         CvtOS << "    case " << Name << ":\n"
1921               << "      Inst.addOperand(MCOperand::createImm(" << Val << "));\n"
1922               << "      break;\n";
1923
1924         OpOS << "    case " << Name << ":\n"
1925              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1926              << "      Operands[*(p + 1)]->setConstraint(\"\");\n"
1927              << "      ++NumMCOperands;\n"
1928              << "      break;\n";
1929         break;
1930       }
1931       case MatchableInfo::ResOperand::RegOperand: {
1932         std::string Reg, Name;
1933         if (!OpInfo.Register) {
1934           Name = "reg0";
1935           Reg = "0";
1936         } else {
1937           Reg = getQualifiedName(OpInfo.Register);
1938           Name = "reg" + OpInfo.Register->getName();
1939         }
1940         Signature += "__" + Name;
1941         Name = "CVT_" + Name;
1942         bool IsNewConverter = false;
1943         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1944                                             IsNewConverter);
1945         // Add the operand entry to the instruction kind conversion row.
1946         ConversionRow.push_back(ID);
1947         ConversionRow.push_back(0);
1948
1949         if (!IsNewConverter)
1950           break;
1951         CvtOS << "    case " << Name << ":\n"
1952               << "      Inst.addOperand(MCOperand::createReg(" << Reg << "));\n"
1953               << "      break;\n";
1954
1955         OpOS << "    case " << Name << ":\n"
1956              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1957              << "      Operands[*(p + 1)]->setConstraint(\"m\");\n"
1958              << "      ++NumMCOperands;\n"
1959              << "      break;\n";
1960       }
1961       }
1962     }
1963
1964     // If there were no operands, add to the signature to that effect
1965     if (Signature == "Convert")
1966       Signature += "_NoOperands";
1967
1968     II->ConversionFnKind = Signature;
1969
1970     // Save the signature. If we already have it, don't add a new row
1971     // to the table.
1972     if (!InstructionConversionKinds.insert(Signature))
1973       continue;
1974
1975     // Add the row to the table.
1976     ConversionTable.push_back(ConversionRow);
1977   }
1978
1979   // Finish up the converter driver function.
1980   CvtOS << "    }\n  }\n}\n\n";
1981
1982   // Finish up the operand number lookup function.
1983   OpOS << "    }\n  }\n}\n\n";
1984
1985   OS << "namespace {\n";
1986
1987   // Output the operand conversion kind enum.
1988   OS << "enum OperatorConversionKind {\n";
1989   for (unsigned i = 0, e = OperandConversionKinds.size(); i != e; ++i)
1990     OS << "  " << OperandConversionKinds[i] << ",\n";
1991   OS << "  CVT_NUM_CONVERTERS\n";
1992   OS << "};\n\n";
1993
1994   // Output the instruction conversion kind enum.
1995   OS << "enum InstructionConversionKind {\n";
1996   for (SetVector<std::string>::const_iterator
1997          i = InstructionConversionKinds.begin(),
1998          e = InstructionConversionKinds.end(); i != e; ++i)
1999     OS << "  " << *i << ",\n";
2000   OS << "  CVT_NUM_SIGNATURES\n";
2001   OS << "};\n\n";
2002
2003
2004   OS << "} // end anonymous namespace\n\n";
2005
2006   // Output the conversion table.
2007   OS << "static const uint8_t ConversionTable[CVT_NUM_SIGNATURES]["
2008      << MaxRowLength << "] = {\n";
2009
2010   for (unsigned Row = 0, ERow = ConversionTable.size(); Row != ERow; ++Row) {
2011     assert(ConversionTable[Row].size() % 2 == 0 && "bad conversion row!");
2012     OS << "  // " << InstructionConversionKinds[Row] << "\n";
2013     OS << "  { ";
2014     for (unsigned i = 0, e = ConversionTable[Row].size(); i != e; i += 2)
2015       OS << OperandConversionKinds[ConversionTable[Row][i]] << ", "
2016          << (unsigned)(ConversionTable[Row][i + 1]) << ", ";
2017     OS << "CVT_Done },\n";
2018   }
2019
2020   OS << "};\n\n";
2021
2022   // Spit out the conversion driver function.
2023   OS << CvtOS.str();
2024
2025   // Spit out the operand number lookup function.
2026   OS << OpOS.str();
2027 }
2028
2029 /// emitMatchClassEnumeration - Emit the enumeration for match class kinds.
2030 static void emitMatchClassEnumeration(CodeGenTarget &Target,
2031                                       std::forward_list<ClassInfo> &Infos,
2032                                       raw_ostream &OS) {
2033   OS << "namespace {\n\n";
2034
2035   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
2036      << "/// instruction matching.\n";
2037   OS << "enum MatchClassKind {\n";
2038   OS << "  InvalidMatchClass = 0,\n";
2039   for (const auto &CI : Infos) {
2040     OS << "  " << CI.Name << ", // ";
2041     if (CI.Kind == ClassInfo::Token) {
2042       OS << "'" << CI.ValueName << "'\n";
2043     } else if (CI.isRegisterClass()) {
2044       if (!CI.ValueName.empty())
2045         OS << "register class '" << CI.ValueName << "'\n";
2046       else
2047         OS << "derived register class\n";
2048     } else {
2049       OS << "user defined class '" << CI.ValueName << "'\n";
2050     }
2051   }
2052   OS << "  NumMatchClassKinds\n";
2053   OS << "};\n\n";
2054
2055   OS << "}\n\n";
2056 }
2057
2058 /// emitValidateOperandClass - Emit the function to validate an operand class.
2059 static void emitValidateOperandClass(AsmMatcherInfo &Info,
2060                                      raw_ostream &OS) {
2061   OS << "static unsigned validateOperandClass(MCParsedAsmOperand &GOp, "
2062      << "MatchClassKind Kind) {\n";
2063   OS << "  " << Info.Target.getName() << "Operand &Operand = ("
2064      << Info.Target.getName() << "Operand&)GOp;\n";
2065
2066   // The InvalidMatchClass is not to match any operand.
2067   OS << "  if (Kind == InvalidMatchClass)\n";
2068   OS << "    return MCTargetAsmParser::Match_InvalidOperand;\n\n";
2069
2070   // Check for Token operands first.
2071   // FIXME: Use a more specific diagnostic type.
2072   OS << "  if (Operand.isToken())\n";
2073   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind) ?\n"
2074      << "             MCTargetAsmParser::Match_Success :\n"
2075      << "             MCTargetAsmParser::Match_InvalidOperand;\n\n";
2076
2077   // Check the user classes. We don't care what order since we're only
2078   // actually matching against one of them.
2079   for (const auto &CI : Info.Classes) {
2080     if (!CI.isUserClass())
2081       continue;
2082
2083     OS << "  // '" << CI.ClassName << "' class\n";
2084     OS << "  if (Kind == " << CI.Name << ") {\n";
2085     OS << "    if (Operand." << CI.PredicateMethod << "())\n";
2086     OS << "      return MCTargetAsmParser::Match_Success;\n";
2087     if (!CI.DiagnosticType.empty())
2088       OS << "    return " << Info.Target.getName() << "AsmParser::Match_"
2089          << CI.DiagnosticType << ";\n";
2090     OS << "  }\n\n";
2091   }
2092
2093   // Check for register operands, including sub-classes.
2094   OS << "  if (Operand.isReg()) {\n";
2095   OS << "    MatchClassKind OpKind;\n";
2096   OS << "    switch (Operand.getReg()) {\n";
2097   OS << "    default: OpKind = InvalidMatchClass; break;\n";
2098   for (const auto &RC : Info.RegisterClasses)
2099     OS << "    case " << Info.Target.getName() << "::"
2100        << RC.first->getName() << ": OpKind = " << RC.second->Name
2101        << "; break;\n";
2102   OS << "    }\n";
2103   OS << "    return isSubclass(OpKind, Kind) ? "
2104      << "MCTargetAsmParser::Match_Success :\n                             "
2105      << "         MCTargetAsmParser::Match_InvalidOperand;\n  }\n\n";
2106
2107   // Generic fallthrough match failure case for operands that don't have
2108   // specialized diagnostic types.
2109   OS << "  return MCTargetAsmParser::Match_InvalidOperand;\n";
2110   OS << "}\n\n";
2111 }
2112
2113 /// emitIsSubclass - Emit the subclass predicate function.
2114 static void emitIsSubclass(CodeGenTarget &Target,
2115                            std::forward_list<ClassInfo> &Infos,
2116                            raw_ostream &OS) {
2117   OS << "/// isSubclass - Compute whether \\p A is a subclass of \\p B.\n";
2118   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
2119   OS << "  if (A == B)\n";
2120   OS << "    return true;\n\n";
2121
2122   std::string OStr;
2123   raw_string_ostream SS(OStr);
2124   unsigned Count = 0;
2125   SS << "  switch (A) {\n";
2126   SS << "  default:\n";
2127   SS << "    return false;\n";
2128   for (const auto &A : Infos) {
2129     std::vector<StringRef> SuperClasses;
2130     for (const auto &B : Infos) {
2131       if (&A != &B && A.isSubsetOf(B))
2132         SuperClasses.push_back(B.Name);
2133     }
2134
2135     if (SuperClasses.empty())
2136       continue;
2137     ++Count;
2138
2139     SS << "\n  case " << A.Name << ":\n";
2140
2141     if (SuperClasses.size() == 1) {
2142       SS << "    return B == " << SuperClasses.back().str() << ";\n";
2143       continue;
2144     }
2145
2146     if (!SuperClasses.empty()) {
2147       SS << "    switch (B) {\n";
2148       SS << "    default: return false;\n";
2149       for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
2150         SS << "    case " << SuperClasses[i].str() << ": return true;\n";
2151       SS << "    }\n";
2152     } else {
2153       // No case statement to emit
2154       SS << "    return false;\n";
2155     }
2156   }
2157   SS << "  }\n";
2158
2159   // If there were case statements emitted into the string stream, write them
2160   // to the output stream, otherwise write the default.
2161   if (Count)
2162     OS << SS.str();
2163   else
2164     OS << "  return false;\n";
2165
2166   OS << "}\n\n";
2167 }
2168
2169 /// emitMatchTokenString - Emit the function to match a token string to the
2170 /// appropriate match class value.
2171 static void emitMatchTokenString(CodeGenTarget &Target,
2172                                  std::forward_list<ClassInfo> &Infos,
2173                                  raw_ostream &OS) {
2174   // Construct the match list.
2175   std::vector<StringMatcher::StringPair> Matches;
2176   for (const auto &CI : Infos) {
2177     if (CI.Kind == ClassInfo::Token)
2178       Matches.emplace_back(CI.ValueName, "return " + CI.Name + ";");
2179   }
2180
2181   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
2182
2183   StringMatcher("Name", Matches, OS).Emit();
2184
2185   OS << "  return InvalidMatchClass;\n";
2186   OS << "}\n\n";
2187 }
2188
2189 /// emitMatchRegisterName - Emit the function to match a string to the target
2190 /// specific register enum.
2191 static void emitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
2192                                   raw_ostream &OS) {
2193   // Construct the match list.
2194   std::vector<StringMatcher::StringPair> Matches;
2195   const auto &Regs = Target.getRegBank().getRegisters();
2196   for (const CodeGenRegister &Reg : Regs) {
2197     if (Reg.TheDef->getValueAsString("AsmName").empty())
2198       continue;
2199
2200     Matches.emplace_back(Reg.TheDef->getValueAsString("AsmName"),
2201                          "return " + utostr(Reg.EnumValue) + ";");
2202   }
2203
2204   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
2205
2206   StringMatcher("Name", Matches, OS).Emit();
2207
2208   OS << "  return 0;\n";
2209   OS << "}\n\n";
2210 }
2211
2212 static const char *getMinimalTypeForRange(uint64_t Range) {
2213   assert(Range <= 0xFFFFFFFFFFFFFFFFULL && "Enum too large");
2214   if (Range > 0xFFFFFFFFULL)
2215     return "uint64_t";
2216   if (Range > 0xFFFF)
2217     return "uint32_t";
2218   if (Range > 0xFF)
2219     return "uint16_t";
2220   return "uint8_t";
2221 }
2222
2223 static const char *getMinimalRequiredFeaturesType(const AsmMatcherInfo &Info) {
2224   uint64_t MaxIndex = Info.SubtargetFeatures.size();
2225   if (MaxIndex > 0)
2226     MaxIndex--;
2227   return getMinimalTypeForRange(1ULL << MaxIndex);
2228 }
2229
2230 /// emitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
2231 /// definitions.
2232 static void emitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
2233                                                 raw_ostream &OS) {
2234   OS << "// Flags for subtarget features that participate in "
2235      << "instruction matching.\n";
2236   OS << "enum SubtargetFeatureFlag : " << getMinimalRequiredFeaturesType(Info)
2237      << " {\n";
2238   for (const auto &SF : Info.SubtargetFeatures) {
2239     const SubtargetFeatureInfo &SFI = SF.second;
2240     OS << "  " << SFI.getEnumName() << " = (1ULL << " << SFI.Index << "),\n";
2241   }
2242   OS << "  Feature_None = 0\n";
2243   OS << "};\n\n";
2244 }
2245
2246 /// emitOperandDiagnosticTypes - Emit the operand matching diagnostic types.
2247 static void emitOperandDiagnosticTypes(AsmMatcherInfo &Info, raw_ostream &OS) {
2248   // Get the set of diagnostic types from all of the operand classes.
2249   std::set<StringRef> Types;
2250   for (std::map<Record*, ClassInfo*>::const_iterator
2251        I = Info.AsmOperandClasses.begin(),
2252        E = Info.AsmOperandClasses.end(); I != E; ++I) {
2253     if (!I->second->DiagnosticType.empty())
2254       Types.insert(I->second->DiagnosticType);
2255   }
2256
2257   if (Types.empty()) return;
2258
2259   // Now emit the enum entries.
2260   for (std::set<StringRef>::const_iterator I = Types.begin(), E = Types.end();
2261        I != E; ++I)
2262     OS << "  Match_" << *I << ",\n";
2263   OS << "  END_OPERAND_DIAGNOSTIC_TYPES\n";
2264 }
2265
2266 /// emitGetSubtargetFeatureName - Emit the helper function to get the
2267 /// user-level name for a subtarget feature.
2268 static void emitGetSubtargetFeatureName(AsmMatcherInfo &Info, raw_ostream &OS) {
2269   OS << "// User-level names for subtarget features that participate in\n"
2270      << "// instruction matching.\n"
2271      << "static const char *getSubtargetFeatureName(uint64_t Val) {\n";
2272   if (!Info.SubtargetFeatures.empty()) {
2273     OS << "  switch(Val) {\n";
2274     for (const auto &SF : Info.SubtargetFeatures) {
2275       const SubtargetFeatureInfo &SFI = SF.second;
2276       // FIXME: Totally just a placeholder name to get the algorithm working.
2277       OS << "  case " << SFI.getEnumName() << ": return \""
2278          << SFI.TheDef->getValueAsString("PredicateName") << "\";\n";
2279     }
2280     OS << "  default: return \"(unknown)\";\n";
2281     OS << "  }\n";
2282   } else {
2283     // Nothing to emit, so skip the switch
2284     OS << "  return \"(unknown)\";\n";
2285   }
2286   OS << "}\n\n";
2287 }
2288
2289 /// emitComputeAvailableFeatures - Emit the function to compute the list of
2290 /// available features given a subtarget.
2291 static void emitComputeAvailableFeatures(AsmMatcherInfo &Info,
2292                                          raw_ostream &OS) {
2293   std::string ClassName =
2294     Info.AsmParser->getValueAsString("AsmParserClassName");
2295
2296   OS << "uint64_t " << Info.Target.getName() << ClassName << "::\n"
2297      << "ComputeAvailableFeatures(const FeatureBitset& FB) const {\n";
2298   OS << "  uint64_t Features = 0;\n";
2299   for (const auto &SF : Info.SubtargetFeatures) {
2300     const SubtargetFeatureInfo &SFI = SF.second;
2301
2302     OS << "  if (";
2303     std::string CondStorage =
2304       SFI.TheDef->getValueAsString("AssemblerCondString");
2305     StringRef Conds = CondStorage;
2306     std::pair<StringRef,StringRef> Comma = Conds.split(',');
2307     bool First = true;
2308     do {
2309       if (!First)
2310         OS << " && ";
2311
2312       bool Neg = false;
2313       StringRef Cond = Comma.first;
2314       if (Cond[0] == '!') {
2315         Neg = true;
2316         Cond = Cond.substr(1);
2317       }
2318
2319       OS << "(";
2320       if (Neg)
2321         OS << "!";
2322       OS << "FB[" << Info.Target.getName() << "::" << Cond << "])";
2323
2324       if (Comma.second.empty())
2325         break;
2326
2327       First = false;
2328       Comma = Comma.second.split(',');
2329     } while (true);
2330
2331     OS << ")\n";
2332     OS << "    Features |= " << SFI.getEnumName() << ";\n";
2333   }
2334   OS << "  return Features;\n";
2335   OS << "}\n\n";
2336 }
2337
2338 static std::string GetAliasRequiredFeatures(Record *R,
2339                                             const AsmMatcherInfo &Info) {
2340   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
2341   std::string Result;
2342   unsigned NumFeatures = 0;
2343   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
2344     const SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
2345
2346     if (!F)
2347       PrintFatalError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
2348                     "' is not marked as an AssemblerPredicate!");
2349
2350     if (NumFeatures)
2351       Result += '|';
2352
2353     Result += F->getEnumName();
2354     ++NumFeatures;
2355   }
2356
2357   if (NumFeatures > 1)
2358     Result = '(' + Result + ')';
2359   return Result;
2360 }
2361
2362 static void emitMnemonicAliasVariant(raw_ostream &OS,const AsmMatcherInfo &Info,
2363                                      std::vector<Record*> &Aliases,
2364                                      unsigned Indent = 0,
2365                                   StringRef AsmParserVariantName = StringRef()){
2366   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
2367   // iteration order of the map is stable.
2368   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
2369
2370   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
2371     Record *R = Aliases[i];
2372     // FIXME: Allow AssemblerVariantName to be a comma separated list.
2373     std::string AsmVariantName = R->getValueAsString("AsmVariantName");
2374     if (AsmVariantName != AsmParserVariantName)
2375       continue;
2376     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
2377   }
2378   if (AliasesFromMnemonic.empty())
2379     return;
2380
2381   // Process each alias a "from" mnemonic at a time, building the code executed
2382   // by the string remapper.
2383   std::vector<StringMatcher::StringPair> Cases;
2384   for (std::map<std::string, std::vector<Record*> >::iterator
2385        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
2386        I != E; ++I) {
2387     const std::vector<Record*> &ToVec = I->second;
2388
2389     // Loop through each alias and emit code that handles each case.  If there
2390     // are two instructions without predicates, emit an error.  If there is one,
2391     // emit it last.
2392     std::string MatchCode;
2393     int AliasWithNoPredicate = -1;
2394
2395     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
2396       Record *R = ToVec[i];
2397       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
2398
2399       // If this unconditionally matches, remember it for later and diagnose
2400       // duplicates.
2401       if (FeatureMask.empty()) {
2402         if (AliasWithNoPredicate != -1) {
2403           // We can't have two aliases from the same mnemonic with no predicate.
2404           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
2405                      "two MnemonicAliases with the same 'from' mnemonic!");
2406           PrintFatalError(R->getLoc(), "this is the other MnemonicAlias.");
2407         }
2408
2409         AliasWithNoPredicate = i;
2410         continue;
2411       }
2412       if (R->getValueAsString("ToMnemonic") == I->first)
2413         PrintFatalError(R->getLoc(), "MnemonicAlias to the same string");
2414
2415       if (!MatchCode.empty())
2416         MatchCode += "else ";
2417       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
2418       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
2419     }
2420
2421     if (AliasWithNoPredicate != -1) {
2422       Record *R = ToVec[AliasWithNoPredicate];
2423       if (!MatchCode.empty())
2424         MatchCode += "else\n  ";
2425       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
2426     }
2427
2428     MatchCode += "return;";
2429
2430     Cases.push_back(std::make_pair(I->first, MatchCode));
2431   }
2432   StringMatcher("Mnemonic", Cases, OS).Emit(Indent);
2433 }
2434
2435 /// emitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
2436 /// emit a function for them and return true, otherwise return false.
2437 static bool emitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info,
2438                                 CodeGenTarget &Target) {
2439   // Ignore aliases when match-prefix is set.
2440   if (!MatchPrefix.empty())
2441     return false;
2442
2443   std::vector<Record*> Aliases =
2444     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
2445   if (Aliases.empty()) return false;
2446
2447   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
2448     "uint64_t Features, unsigned VariantID) {\n";
2449   OS << "  switch (VariantID) {\n";
2450   unsigned VariantCount = Target.getAsmParserVariantCount();
2451   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2452     Record *AsmVariant = Target.getAsmParserVariant(VC);
2453     int AsmParserVariantNo = AsmVariant->getValueAsInt("Variant");
2454     std::string AsmParserVariantName = AsmVariant->getValueAsString("Name");
2455     OS << "    case " << AsmParserVariantNo << ":\n";
2456     emitMnemonicAliasVariant(OS, Info, Aliases, /*Indent=*/2,
2457                              AsmParserVariantName);
2458     OS << "    break;\n";
2459   }
2460   OS << "  }\n";
2461
2462   // Emit aliases that apply to all variants.
2463   emitMnemonicAliasVariant(OS, Info, Aliases);
2464
2465   OS << "}\n\n";
2466
2467   return true;
2468 }
2469
2470 static void emitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2471                               const AsmMatcherInfo &Info, StringRef ClassName,
2472                               StringToOffsetTable &StringTable,
2473                               unsigned MaxMnemonicIndex) {
2474   unsigned MaxMask = 0;
2475   for (std::vector<OperandMatchEntry>::const_iterator it =
2476        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2477        it != ie; ++it) {
2478     MaxMask |= it->OperandMask;
2479   }
2480
2481   // Emit the static custom operand parsing table;
2482   OS << "namespace {\n";
2483   OS << "  struct OperandMatchEntry {\n";
2484   OS << "    " << getMinimalRequiredFeaturesType(Info)
2485                << " RequiredFeatures;\n";
2486   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2487                << " Mnemonic;\n";
2488   OS << "    " << getMinimalTypeForRange(std::distance(
2489                       Info.Classes.begin(), Info.Classes.end())) << " Class;\n";
2490   OS << "    " << getMinimalTypeForRange(MaxMask)
2491                << " OperandMask;\n\n";
2492   OS << "    StringRef getMnemonic() const {\n";
2493   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2494   OS << "                       MnemonicTable[Mnemonic]);\n";
2495   OS << "    }\n";
2496   OS << "  };\n\n";
2497
2498   OS << "  // Predicate for searching for an opcode.\n";
2499   OS << "  struct LessOpcodeOperand {\n";
2500   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2501   OS << "      return LHS.getMnemonic()  < RHS;\n";
2502   OS << "    }\n";
2503   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2504   OS << "      return LHS < RHS.getMnemonic();\n";
2505   OS << "    }\n";
2506   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2507   OS << " const OperandMatchEntry &RHS) {\n";
2508   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2509   OS << "    }\n";
2510   OS << "  };\n";
2511
2512   OS << "} // end anonymous namespace.\n\n";
2513
2514   OS << "static const OperandMatchEntry OperandMatchTable["
2515      << Info.OperandMatchInfo.size() << "] = {\n";
2516
2517   OS << "  /* Operand List Mask, Mnemonic, Operand Class, Features */\n";
2518   for (std::vector<OperandMatchEntry>::const_iterator it =
2519        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2520        it != ie; ++it) {
2521     const OperandMatchEntry &OMI = *it;
2522     const MatchableInfo &II = *OMI.MI;
2523
2524     OS << "  { ";
2525
2526     // Write the required features mask.
2527     if (!II.RequiredFeatures.empty()) {
2528       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2529         if (i) OS << "|";
2530         OS << II.RequiredFeatures[i]->getEnumName();
2531       }
2532     } else
2533       OS << "0";
2534
2535     // Store a pascal-style length byte in the mnemonic.
2536     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2537     OS << ", " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2538        << " /* " << II.Mnemonic << " */, ";
2539
2540     OS << OMI.CI->Name;
2541
2542     OS << ", " << OMI.OperandMask;
2543     OS << " /* ";
2544     bool printComma = false;
2545     for (int i = 0, e = 31; i !=e; ++i)
2546       if (OMI.OperandMask & (1 << i)) {
2547         if (printComma)
2548           OS << ", ";
2549         OS << i;
2550         printComma = true;
2551       }
2552     OS << " */";
2553
2554     OS << " },\n";
2555   }
2556   OS << "};\n\n";
2557
2558   // Emit the operand class switch to call the correct custom parser for
2559   // the found operand class.
2560   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2561      << Target.getName() << ClassName << "::\n"
2562      << "tryCustomParseOperand(OperandVector"
2563      << " &Operands,\n                      unsigned MCK) {\n\n"
2564      << "  switch(MCK) {\n";
2565
2566   for (const auto &CI : Info.Classes) {
2567     if (CI.ParserMethod.empty())
2568       continue;
2569     OS << "  case " << CI.Name << ":\n"
2570        << "    return " << CI.ParserMethod << "(Operands);\n";
2571   }
2572
2573   OS << "  default:\n";
2574   OS << "    return MatchOperand_NoMatch;\n";
2575   OS << "  }\n";
2576   OS << "  return MatchOperand_NoMatch;\n";
2577   OS << "}\n\n";
2578
2579   // Emit the static custom operand parser. This code is very similar with
2580   // the other matcher. Also use MatchResultTy here just in case we go for
2581   // a better error handling.
2582   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2583      << Target.getName() << ClassName << "::\n"
2584      << "MatchOperandParserImpl(OperandVector"
2585      << " &Operands,\n                       StringRef Mnemonic) {\n";
2586
2587   // Emit code to get the available features.
2588   OS << "  // Get the current feature set.\n";
2589   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2590
2591   OS << "  // Get the next operand index.\n";
2592   OS << "  unsigned NextOpNum = Operands.size()-1;\n";
2593
2594   // Emit code to search the table.
2595   OS << "  // Search the table.\n";
2596   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2597   OS << " MnemonicRange =\n";
2598   OS << "    std::equal_range(OperandMatchTable, OperandMatchTable+"
2599      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2600      << "                     LessOpcodeOperand());\n\n";
2601
2602   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2603   OS << "    return MatchOperand_NoMatch;\n\n";
2604
2605   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2606      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2607
2608   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2609   OS << "    assert(Mnemonic == it->getMnemonic());\n\n";
2610
2611   // Emit check that the required features are available.
2612   OS << "    // check if the available features match\n";
2613   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2614      << "!= it->RequiredFeatures) {\n";
2615   OS << "      continue;\n";
2616   OS << "    }\n\n";
2617
2618   // Emit check to ensure the operand number matches.
2619   OS << "    // check if the operand in question has a custom parser.\n";
2620   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2621   OS << "      continue;\n\n";
2622
2623   // Emit call to the custom parser method
2624   OS << "    // call custom parse method to handle the operand\n";
2625   OS << "    OperandMatchResultTy Result = ";
2626   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2627   OS << "    if (Result != MatchOperand_NoMatch)\n";
2628   OS << "      return Result;\n";
2629   OS << "  }\n\n";
2630
2631   OS << "  // Okay, we had no match.\n";
2632   OS << "  return MatchOperand_NoMatch;\n";
2633   OS << "}\n\n";
2634 }
2635
2636 void AsmMatcherEmitter::run(raw_ostream &OS) {
2637   CodeGenTarget Target(Records);
2638   Record *AsmParser = Target.getAsmParser();
2639   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2640
2641   // Compute the information on the instructions to match.
2642   AsmMatcherInfo Info(AsmParser, Target, Records);
2643   Info.buildInfo();
2644
2645   // Sort the instruction table using the partial order on classes. We use
2646   // stable_sort to ensure that ambiguous instructions are still
2647   // deterministically ordered.
2648   std::stable_sort(Info.Matchables.begin(), Info.Matchables.end(),
2649                    [](const std::unique_ptr<MatchableInfo> &a,
2650                       const std::unique_ptr<MatchableInfo> &b){
2651                      return *a < *b;});
2652
2653   DEBUG_WITH_TYPE("instruction_info", {
2654       for (const auto &MI : Info.Matchables)
2655         MI->dump();
2656     });
2657
2658   // Check for ambiguous matchables.
2659   DEBUG_WITH_TYPE("ambiguous_instrs", {
2660     unsigned NumAmbiguous = 0;
2661     for (auto I = Info.Matchables.begin(), E = Info.Matchables.end(); I != E;
2662          ++I) {
2663       for (auto J = std::next(I); J != E; ++J) {
2664         const MatchableInfo &A = **I;
2665         const MatchableInfo &B = **J;
2666
2667         if (A.couldMatchAmbiguouslyWith(B)) {
2668           errs() << "warning: ambiguous matchables:\n";
2669           A.dump();
2670           errs() << "\nis incomparable with:\n";
2671           B.dump();
2672           errs() << "\n\n";
2673           ++NumAmbiguous;
2674         }
2675       }
2676     }
2677     if (NumAmbiguous)
2678       errs() << "warning: " << NumAmbiguous
2679              << " ambiguous matchables!\n";
2680   });
2681
2682   // Compute the information on the custom operand parsing.
2683   Info.buildOperandMatchInfo();
2684
2685   // Write the output.
2686
2687   // Information for the class declaration.
2688   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2689   OS << "#undef GET_ASSEMBLER_HEADER\n";
2690   OS << "  // This should be included into the middle of the declaration of\n";
2691   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2692   OS << "  uint64_t ComputeAvailableFeatures(const FeatureBitset& FB) const;\n";
2693   OS << "  void convertToMCInst(unsigned Kind, MCInst &Inst, "
2694      << "unsigned Opcode,\n"
2695      << "                       const OperandVector "
2696      << "&Operands);\n";
2697   OS << "  void convertToMapAndConstraints(unsigned Kind,\n                ";
2698   OS << "           const OperandVector &Operands) override;\n";
2699   OS << "  bool mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) override;\n";
2700   OS << "  unsigned MatchInstructionImpl(const OperandVector &Operands,\n"
2701      << "                                MCInst &Inst,\n"
2702      << "                                uint64_t &ErrorInfo,"
2703      << " bool matchingInlineAsm,\n"
2704      << "                                unsigned VariantID = 0);\n";
2705
2706   if (!Info.OperandMatchInfo.empty()) {
2707     OS << "\n  enum OperandMatchResultTy {\n";
2708     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2709     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2710     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2711     OS << "  };\n";
2712     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2713     OS << "    OperandVector &Operands,\n";
2714     OS << "    StringRef Mnemonic);\n";
2715
2716     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2717     OS << "    OperandVector &Operands,\n";
2718     OS << "    unsigned MCK);\n\n";
2719   }
2720
2721   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2722
2723   // Emit the operand match diagnostic enum names.
2724   OS << "\n#ifdef GET_OPERAND_DIAGNOSTIC_TYPES\n";
2725   OS << "#undef GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2726   emitOperandDiagnosticTypes(Info, OS);
2727   OS << "#endif // GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2728
2729
2730   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2731   OS << "#undef GET_REGISTER_MATCHER\n\n";
2732
2733   // Emit the subtarget feature enumeration.
2734   emitSubtargetFeatureFlagEnumeration(Info, OS);
2735
2736   // Emit the function to match a register name to number.
2737   // This should be omitted for Mips target
2738   if (AsmParser->getValueAsBit("ShouldEmitMatchRegisterName"))
2739     emitMatchRegisterName(Target, AsmParser, OS);
2740
2741   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2742
2743   OS << "\n#ifdef GET_SUBTARGET_FEATURE_NAME\n";
2744   OS << "#undef GET_SUBTARGET_FEATURE_NAME\n\n";
2745
2746   // Generate the helper function to get the names for subtarget features.
2747   emitGetSubtargetFeatureName(Info, OS);
2748
2749   OS << "#endif // GET_SUBTARGET_FEATURE_NAME\n\n";
2750
2751   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2752   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2753
2754   // Generate the function that remaps for mnemonic aliases.
2755   bool HasMnemonicAliases = emitMnemonicAliases(OS, Info, Target);
2756
2757   // Generate the convertToMCInst function to convert operands into an MCInst.
2758   // Also, generate the convertToMapAndConstraints function for MS-style inline
2759   // assembly.  The latter doesn't actually generate a MCInst.
2760   emitConvertFuncs(Target, ClassName, Info.Matchables, OS);
2761
2762   // Emit the enumeration for classes which participate in matching.
2763   emitMatchClassEnumeration(Target, Info.Classes, OS);
2764
2765   // Emit the routine to match token strings to their match class.
2766   emitMatchTokenString(Target, Info.Classes, OS);
2767
2768   // Emit the subclass predicate routine.
2769   emitIsSubclass(Target, Info.Classes, OS);
2770
2771   // Emit the routine to validate an operand against a match class.
2772   emitValidateOperandClass(Info, OS);
2773
2774   // Emit the available features compute function.
2775   emitComputeAvailableFeatures(Info, OS);
2776
2777
2778   StringToOffsetTable StringTable;
2779
2780   size_t MaxNumOperands = 0;
2781   unsigned MaxMnemonicIndex = 0;
2782   bool HasDeprecation = false;
2783   for (const auto &MI : Info.Matchables) {
2784     MaxNumOperands = std::max(MaxNumOperands, MI->AsmOperands.size());
2785     HasDeprecation |= MI->HasDeprecation;
2786
2787     // Store a pascal-style length byte in the mnemonic.
2788     std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2789     MaxMnemonicIndex = std::max(MaxMnemonicIndex,
2790                         StringTable.GetOrAddStringOffset(LenMnemonic, false));
2791   }
2792
2793   OS << "static const char *const MnemonicTable =\n";
2794   StringTable.EmitString(OS);
2795   OS << ";\n\n";
2796
2797   // Emit the static match table; unused classes get initalized to 0 which is
2798   // guaranteed to be InvalidMatchClass.
2799   //
2800   // FIXME: We can reduce the size of this table very easily. First, we change
2801   // it so that store the kinds in separate bit-fields for each index, which
2802   // only needs to be the max width used for classes at that index (we also need
2803   // to reject based on this during classification). If we then make sure to
2804   // order the match kinds appropriately (putting mnemonics last), then we
2805   // should only end up using a few bits for each class, especially the ones
2806   // following the mnemonic.
2807   OS << "namespace {\n";
2808   OS << "  struct MatchEntry {\n";
2809   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2810                << " Mnemonic;\n";
2811   OS << "    uint16_t Opcode;\n";
2812   OS << "    " << getMinimalTypeForRange(Info.Matchables.size())
2813                << " ConvertFn;\n";
2814   OS << "    " << getMinimalRequiredFeaturesType(Info)
2815                << " RequiredFeatures;\n";
2816   OS << "    " << getMinimalTypeForRange(
2817                       std::distance(Info.Classes.begin(), Info.Classes.end()))
2818      << " Classes[" << MaxNumOperands << "];\n";
2819   OS << "    StringRef getMnemonic() const {\n";
2820   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2821   OS << "                       MnemonicTable[Mnemonic]);\n";
2822   OS << "    }\n";
2823   OS << "  };\n\n";
2824
2825   OS << "  // Predicate for searching for an opcode.\n";
2826   OS << "  struct LessOpcode {\n";
2827   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2828   OS << "      return LHS.getMnemonic() < RHS;\n";
2829   OS << "    }\n";
2830   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2831   OS << "      return LHS < RHS.getMnemonic();\n";
2832   OS << "    }\n";
2833   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2834   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2835   OS << "    }\n";
2836   OS << "  };\n";
2837
2838   OS << "} // end anonymous namespace.\n\n";
2839
2840   unsigned VariantCount = Target.getAsmParserVariantCount();
2841   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2842     Record *AsmVariant = Target.getAsmParserVariant(VC);
2843     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2844
2845     OS << "static const MatchEntry MatchTable" << VC << "[] = {\n";
2846
2847     for (const auto &MI : Info.Matchables) {
2848       if (MI->AsmVariantID != AsmVariantNo)
2849         continue;
2850
2851       // Store a pascal-style length byte in the mnemonic.
2852       std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2853       OS << "  { " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2854          << " /* " << MI->Mnemonic << " */, "
2855          << Target.getName() << "::"
2856          << MI->getResultInst()->TheDef->getName() << ", "
2857          << MI->ConversionFnKind << ", ";
2858
2859       // Write the required features mask.
2860       if (!MI->RequiredFeatures.empty()) {
2861         for (unsigned i = 0, e = MI->RequiredFeatures.size(); i != e; ++i) {
2862           if (i) OS << "|";
2863           OS << MI->RequiredFeatures[i]->getEnumName();
2864         }
2865       } else
2866         OS << "0";
2867
2868       OS << ", { ";
2869       for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
2870         const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
2871
2872         if (i) OS << ", ";
2873         OS << Op.Class->Name;
2874       }
2875       OS << " }, },\n";
2876     }
2877
2878     OS << "};\n\n";
2879   }
2880
2881   // A method to determine if a mnemonic is in the list.
2882   OS << "bool " << Target.getName() << ClassName << "::\n"
2883      << "mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) {\n";
2884   OS << "  // Find the appropriate table for this asm variant.\n";
2885   OS << "  const MatchEntry *Start, *End;\n";
2886   OS << "  switch (VariantID) {\n";
2887   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2888   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2889     Record *AsmVariant = Target.getAsmParserVariant(VC);
2890     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2891     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2892        << "); End = std::end(MatchTable" << VC << "); break;\n";
2893   }
2894   OS << "  }\n";
2895   OS << "  // Search the table.\n";
2896   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2897   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n";
2898   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2899   OS << "}\n\n";
2900
2901   // Finally, build the match function.
2902   OS << "unsigned " << Target.getName() << ClassName << "::\n"
2903      << "MatchInstructionImpl(const OperandVector &Operands,\n";
2904   OS << "                     MCInst &Inst, uint64_t &ErrorInfo,\n"
2905      << "                     bool matchingInlineAsm, unsigned VariantID) {\n";
2906
2907   OS << "  // Eliminate obvious mismatches.\n";
2908   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
2909   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
2910   OS << "    return Match_InvalidOperand;\n";
2911   OS << "  }\n\n";
2912
2913   // Emit code to get the available features.
2914   OS << "  // Get the current feature set.\n";
2915   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2916
2917   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2918   OS << "  StringRef Mnemonic = ((" << Target.getName()
2919      << "Operand&)*Operands[0]).getToken();\n\n";
2920
2921   if (HasMnemonicAliases) {
2922     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2923     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures, VariantID);\n\n";
2924   }
2925
2926   // Emit code to compute the class list for this operand vector.
2927   OS << "  // Some state to try to produce better error messages.\n";
2928   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2929   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2930   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2931   OS << "  uint64_t MissingFeatures = ~0ULL;\n";
2932   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2933   OS << "  // wrong for all instances of the instruction.\n";
2934   OS << "  ErrorInfo = ~0ULL;\n";
2935
2936   // Emit code to search the table.
2937   OS << "  // Find the appropriate table for this asm variant.\n";
2938   OS << "  const MatchEntry *Start, *End;\n";
2939   OS << "  switch (VariantID) {\n";
2940   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2941   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2942     Record *AsmVariant = Target.getAsmParserVariant(VC);
2943     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2944     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2945        << "); End = std::end(MatchTable" << VC << "); break;\n";
2946   }
2947   OS << "  }\n";
2948   OS << "  // Search the table.\n";
2949   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2950   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n\n";
2951
2952   OS << "  // Return a more specific error code if no mnemonics match.\n";
2953   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2954   OS << "    return Match_MnemonicFail;\n\n";
2955
2956   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2957      << "*ie = MnemonicRange.second;\n";
2958   OS << "       it != ie; ++it) {\n";
2959
2960   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2961   OS << "    assert(Mnemonic == it->getMnemonic());\n";
2962
2963   // Emit check that the subclasses match.
2964   OS << "    bool OperandsValid = true;\n";
2965   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
2966   OS << "      if (i + 1 >= Operands.size()) {\n";
2967   OS << "        OperandsValid = (it->Classes[i] == " <<"InvalidMatchClass);\n";
2968   OS << "        if (!OperandsValid) ErrorInfo = i + 1;\n";
2969   OS << "        break;\n";
2970   OS << "      }\n";
2971   OS << "      unsigned Diag = validateOperandClass(*Operands[i+1],\n";
2972   OS.indent(43);
2973   OS << "(MatchClassKind)it->Classes[i]);\n";
2974   OS << "      if (Diag == Match_Success)\n";
2975   OS << "        continue;\n";
2976   OS << "      // If the generic handler indicates an invalid operand\n";
2977   OS << "      // failure, check for a special case.\n";
2978   OS << "      if (Diag == Match_InvalidOperand) {\n";
2979   OS << "        Diag = validateTargetOperandClass(*Operands[i+1],\n";
2980   OS.indent(43);
2981   OS << "(MatchClassKind)it->Classes[i]);\n";
2982   OS << "        if (Diag == Match_Success)\n";
2983   OS << "          continue;\n";
2984   OS << "      }\n";
2985   OS << "      // If this operand is broken for all of the instances of this\n";
2986   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2987   OS << "      // If we already had a match that only failed due to a\n";
2988   OS << "      // target predicate, that diagnostic is preferred.\n";
2989   OS << "      if (!HadMatchOtherThanPredicate &&\n";
2990   OS << "          (it == MnemonicRange.first || ErrorInfo <= i+1)) {\n";
2991   OS << "        ErrorInfo = i+1;\n";
2992   OS << "        // InvalidOperand is the default. Prefer specificity.\n";
2993   OS << "        if (Diag != Match_InvalidOperand)\n";
2994   OS << "          RetCode = Diag;\n";
2995   OS << "      }\n";
2996   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
2997   OS << "      OperandsValid = false;\n";
2998   OS << "      break;\n";
2999   OS << "    }\n\n";
3000
3001   OS << "    if (!OperandsValid) continue;\n";
3002
3003   // Emit check that the required features are available.
3004   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
3005      << "!= it->RequiredFeatures) {\n";
3006   OS << "      HadMatchOtherThanFeatures = true;\n";
3007   OS << "      uint64_t NewMissingFeatures = it->RequiredFeatures & "
3008         "~AvailableFeatures;\n";
3009   OS << "      if (countPopulation(NewMissingFeatures) <=\n"
3010         "          countPopulation(MissingFeatures))\n";
3011   OS << "        MissingFeatures = NewMissingFeatures;\n";
3012   OS << "      continue;\n";
3013   OS << "    }\n";
3014   OS << "\n";
3015   OS << "    Inst.clear();\n\n";
3016   OS << "    if (matchingInlineAsm) {\n";
3017   OS << "      Inst.setOpcode(it->Opcode);\n";
3018   OS << "      convertToMapAndConstraints(it->ConvertFn, Operands);\n";
3019   OS << "      return Match_Success;\n";
3020   OS << "    }\n\n";
3021   OS << "    // We have selected a definite instruction, convert the parsed\n"
3022      << "    // operands into the appropriate MCInst.\n";
3023   OS << "    convertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
3024   OS << "\n";
3025
3026   // Verify the instruction with the target-specific match predicate function.
3027   OS << "    // We have a potential match. Check the target predicate to\n"
3028      << "    // handle any context sensitive constraints.\n"
3029      << "    unsigned MatchResult;\n"
3030      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
3031      << " Match_Success) {\n"
3032      << "      Inst.clear();\n"
3033      << "      RetCode = MatchResult;\n"
3034      << "      HadMatchOtherThanPredicate = true;\n"
3035      << "      continue;\n"
3036      << "    }\n\n";
3037
3038   // Call the post-processing function, if used.
3039   std::string InsnCleanupFn =
3040     AsmParser->getValueAsString("AsmParserInstCleanup");
3041   if (!InsnCleanupFn.empty())
3042     OS << "    " << InsnCleanupFn << "(Inst);\n";
3043
3044   if (HasDeprecation) {
3045     OS << "    std::string Info;\n";
3046     OS << "    if (MII.get(Inst.getOpcode()).getDeprecatedInfo(Inst, STI, Info)) {\n";
3047     OS << "      SMLoc Loc = ((" << Target.getName()
3048        << "Operand&)*Operands[0]).getStartLoc();\n";
3049     OS << "      getParser().Warning(Loc, Info, None);\n";
3050     OS << "    }\n";
3051   }
3052
3053   OS << "    return Match_Success;\n";
3054   OS << "  }\n\n";
3055
3056   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
3057   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)\n";
3058   OS << "    return RetCode;\n\n";
3059   OS << "  // Missing feature matches return which features were missing\n";
3060   OS << "  ErrorInfo = MissingFeatures;\n";
3061   OS << "  return Match_MissingFeature;\n";
3062   OS << "}\n\n";
3063
3064   if (!Info.OperandMatchInfo.empty())
3065     emitCustomOperandParsing(OS, Target, Info, ClassName, StringTable,
3066                              MaxMnemonicIndex);
3067
3068   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
3069 }
3070
3071 namespace llvm {
3072
3073 void EmitAsmMatcher(RecordKeeper &RK, raw_ostream &OS) {
3074   emitSourceFileHeader("Assembly Matcher Source Fragment", OS);
3075   AsmMatcherEmitter(RK).run(OS);
3076 }
3077
3078 } // End llvm namespace