TableGen/ARM64: print aliases even if they have syntax variants.
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific values in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "CodeGenTarget.h"
100 #include "llvm/ADT/PointerUnion.h"
101 #include "llvm/ADT/STLExtras.h"
102 #include "llvm/ADT/SmallPtrSet.h"
103 #include "llvm/ADT/SmallVector.h"
104 #include "llvm/ADT/StringExtras.h"
105 #include "llvm/Support/CommandLine.h"
106 #include "llvm/Support/Debug.h"
107 #include "llvm/Support/ErrorHandling.h"
108 #include "llvm/TableGen/Error.h"
109 #include "llvm/TableGen/Record.h"
110 #include "llvm/TableGen/StringMatcher.h"
111 #include "llvm/TableGen/StringToOffsetTable.h"
112 #include "llvm/TableGen/TableGenBackend.h"
113 #include <cassert>
114 #include <cctype>
115 #include <map>
116 #include <set>
117 #include <sstream>
118 using namespace llvm;
119
120 #define DEBUG_TYPE "asm-matcher-emitter"
121
122 static cl::opt<std::string>
123 MatchPrefix("match-prefix", cl::init(""),
124             cl::desc("Only match instructions with the given prefix"));
125
126 namespace {
127 class AsmMatcherInfo;
128 struct SubtargetFeatureInfo;
129
130 // Register sets are used as keys in some second-order sets TableGen creates
131 // when generating its data structures. This means that the order of two
132 // RegisterSets can be seen in the outputted AsmMatcher tables occasionally, and
133 // can even affect compiler output (at least seen in diagnostics produced when
134 // all matches fail). So we use a type that sorts them consistently.
135 typedef std::set<Record*, LessRecordByID> RegisterSet;
136
137 class AsmMatcherEmitter {
138   RecordKeeper &Records;
139 public:
140   AsmMatcherEmitter(RecordKeeper &R) : Records(R) {}
141
142   void run(raw_ostream &o);
143 };
144
145 /// ClassInfo - Helper class for storing the information about a particular
146 /// class of operands which can be matched.
147 struct ClassInfo {
148   enum ClassInfoKind {
149     /// Invalid kind, for use as a sentinel value.
150     Invalid = 0,
151
152     /// The class for a particular token.
153     Token,
154
155     /// The (first) register class, subsequent register classes are
156     /// RegisterClass0+1, and so on.
157     RegisterClass0,
158
159     /// The (first) user defined class, subsequent user defined classes are
160     /// UserClass0+1, and so on.
161     UserClass0 = 1<<16
162   };
163
164   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
165   /// N) for the Nth user defined class.
166   unsigned Kind;
167
168   /// SuperClasses - The super classes of this class. Note that for simplicities
169   /// sake user operands only record their immediate super class, while register
170   /// operands include all superclasses.
171   std::vector<ClassInfo*> SuperClasses;
172
173   /// Name - The full class name, suitable for use in an enum.
174   std::string Name;
175
176   /// ClassName - The unadorned generic name for this class (e.g., Token).
177   std::string ClassName;
178
179   /// ValueName - The name of the value this class represents; for a token this
180   /// is the literal token string, for an operand it is the TableGen class (or
181   /// empty if this is a derived class).
182   std::string ValueName;
183
184   /// PredicateMethod - The name of the operand method to test whether the
185   /// operand matches this class; this is not valid for Token or register kinds.
186   std::string PredicateMethod;
187
188   /// RenderMethod - The name of the operand method to add this operand to an
189   /// MCInst; this is not valid for Token or register kinds.
190   std::string RenderMethod;
191
192   /// ParserMethod - The name of the operand method to do a target specific
193   /// parsing on the operand.
194   std::string ParserMethod;
195
196   /// For register classes, the records for all the registers in this class.
197   RegisterSet Registers;
198
199   /// For custom match classes, he diagnostic kind for when the predicate fails.
200   std::string DiagnosticType;
201 public:
202   /// isRegisterClass() - Check if this is a register class.
203   bool isRegisterClass() const {
204     return Kind >= RegisterClass0 && Kind < UserClass0;
205   }
206
207   /// isUserClass() - Check if this is a user defined class.
208   bool isUserClass() const {
209     return Kind >= UserClass0;
210   }
211
212   /// isRelatedTo - Check whether this class is "related" to \p RHS. Classes
213   /// are related if they are in the same class hierarchy.
214   bool isRelatedTo(const ClassInfo &RHS) const {
215     // Tokens are only related to tokens.
216     if (Kind == Token || RHS.Kind == Token)
217       return Kind == Token && RHS.Kind == Token;
218
219     // Registers classes are only related to registers classes, and only if
220     // their intersection is non-empty.
221     if (isRegisterClass() || RHS.isRegisterClass()) {
222       if (!isRegisterClass() || !RHS.isRegisterClass())
223         return false;
224
225       RegisterSet Tmp;
226       std::insert_iterator<RegisterSet> II(Tmp, Tmp.begin());
227       std::set_intersection(Registers.begin(), Registers.end(),
228                             RHS.Registers.begin(), RHS.Registers.end(),
229                             II, LessRecordByID());
230
231       return !Tmp.empty();
232     }
233
234     // Otherwise we have two users operands; they are related if they are in the
235     // same class hierarchy.
236     //
237     // FIXME: This is an oversimplification, they should only be related if they
238     // intersect, however we don't have that information.
239     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
240     const ClassInfo *Root = this;
241     while (!Root->SuperClasses.empty())
242       Root = Root->SuperClasses.front();
243
244     const ClassInfo *RHSRoot = &RHS;
245     while (!RHSRoot->SuperClasses.empty())
246       RHSRoot = RHSRoot->SuperClasses.front();
247
248     return Root == RHSRoot;
249   }
250
251   /// isSubsetOf - Test whether this class is a subset of \p RHS.
252   bool isSubsetOf(const ClassInfo &RHS) const {
253     // This is a subset of RHS if it is the same class...
254     if (this == &RHS)
255       return true;
256
257     // ... or if any of its super classes are a subset of RHS.
258     for (std::vector<ClassInfo*>::const_iterator it = SuperClasses.begin(),
259            ie = SuperClasses.end(); it != ie; ++it)
260       if ((*it)->isSubsetOf(RHS))
261         return true;
262
263     return false;
264   }
265
266   /// operator< - Compare two classes.
267   bool operator<(const ClassInfo &RHS) const {
268     if (this == &RHS)
269       return false;
270
271     // Unrelated classes can be ordered by kind.
272     if (!isRelatedTo(RHS))
273       return Kind < RHS.Kind;
274
275     switch (Kind) {
276     case Invalid:
277       llvm_unreachable("Invalid kind!");
278
279     default:
280       // This class precedes the RHS if it is a proper subset of the RHS.
281       if (isSubsetOf(RHS))
282         return true;
283       if (RHS.isSubsetOf(*this))
284         return false;
285
286       // Otherwise, order by name to ensure we have a total ordering.
287       return ValueName < RHS.ValueName;
288     }
289   }
290 };
291
292 /// MatchableInfo - Helper class for storing the necessary information for an
293 /// instruction or alias which is capable of being matched.
294 struct MatchableInfo {
295   struct AsmOperand {
296     /// Token - This is the token that the operand came from.
297     StringRef Token;
298
299     /// The unique class instance this operand should match.
300     ClassInfo *Class;
301
302     /// The operand name this is, if anything.
303     StringRef SrcOpName;
304
305     /// The suboperand index within SrcOpName, or -1 for the entire operand.
306     int SubOpIdx;
307
308     /// Register record if this token is singleton register.
309     Record *SingletonReg;
310
311     explicit AsmOperand(StringRef T) : Token(T), Class(nullptr), SubOpIdx(-1),
312                                        SingletonReg(nullptr) {}
313   };
314
315   /// ResOperand - This represents a single operand in the result instruction
316   /// generated by the match.  In cases (like addressing modes) where a single
317   /// assembler operand expands to multiple MCOperands, this represents the
318   /// single assembler operand, not the MCOperand.
319   struct ResOperand {
320     enum {
321       /// RenderAsmOperand - This represents an operand result that is
322       /// generated by calling the render method on the assembly operand.  The
323       /// corresponding AsmOperand is specified by AsmOperandNum.
324       RenderAsmOperand,
325
326       /// TiedOperand - This represents a result operand that is a duplicate of
327       /// a previous result operand.
328       TiedOperand,
329
330       /// ImmOperand - This represents an immediate value that is dumped into
331       /// the operand.
332       ImmOperand,
333
334       /// RegOperand - This represents a fixed register that is dumped in.
335       RegOperand
336     } Kind;
337
338     union {
339       /// This is the operand # in the AsmOperands list that this should be
340       /// copied from.
341       unsigned AsmOperandNum;
342
343       /// TiedOperandNum - This is the (earlier) result operand that should be
344       /// copied from.
345       unsigned TiedOperandNum;
346
347       /// ImmVal - This is the immediate value added to the instruction.
348       int64_t ImmVal;
349
350       /// Register - This is the register record.
351       Record *Register;
352     };
353
354     /// MINumOperands - The number of MCInst operands populated by this
355     /// operand.
356     unsigned MINumOperands;
357
358     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
359       ResOperand X;
360       X.Kind = RenderAsmOperand;
361       X.AsmOperandNum = AsmOpNum;
362       X.MINumOperands = NumOperands;
363       return X;
364     }
365
366     static ResOperand getTiedOp(unsigned TiedOperandNum) {
367       ResOperand X;
368       X.Kind = TiedOperand;
369       X.TiedOperandNum = TiedOperandNum;
370       X.MINumOperands = 1;
371       return X;
372     }
373
374     static ResOperand getImmOp(int64_t Val) {
375       ResOperand X;
376       X.Kind = ImmOperand;
377       X.ImmVal = Val;
378       X.MINumOperands = 1;
379       return X;
380     }
381
382     static ResOperand getRegOp(Record *Reg) {
383       ResOperand X;
384       X.Kind = RegOperand;
385       X.Register = Reg;
386       X.MINumOperands = 1;
387       return X;
388     }
389   };
390
391   /// AsmVariantID - Target's assembly syntax variant no.
392   int AsmVariantID;
393
394   /// TheDef - This is the definition of the instruction or InstAlias that this
395   /// matchable came from.
396   Record *const TheDef;
397
398   /// DefRec - This is the definition that it came from.
399   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
400
401   const CodeGenInstruction *getResultInst() const {
402     if (DefRec.is<const CodeGenInstruction*>())
403       return DefRec.get<const CodeGenInstruction*>();
404     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
405   }
406
407   /// ResOperands - This is the operand list that should be built for the result
408   /// MCInst.
409   SmallVector<ResOperand, 8> ResOperands;
410
411   /// AsmString - The assembly string for this instruction (with variants
412   /// removed), e.g. "movsx $src, $dst".
413   std::string AsmString;
414
415   /// Mnemonic - This is the first token of the matched instruction, its
416   /// mnemonic.
417   StringRef Mnemonic;
418
419   /// AsmOperands - The textual operands that this instruction matches,
420   /// annotated with a class and where in the OperandList they were defined.
421   /// This directly corresponds to the tokenized AsmString after the mnemonic is
422   /// removed.
423   SmallVector<AsmOperand, 8> AsmOperands;
424
425   /// Predicates - The required subtarget features to match this instruction.
426   SmallVector<SubtargetFeatureInfo*, 4> RequiredFeatures;
427
428   /// ConversionFnKind - The enum value which is passed to the generated
429   /// convertToMCInst to convert parsed operands into an MCInst for this
430   /// function.
431   std::string ConversionFnKind;
432
433   /// If this instruction is deprecated in some form.
434   bool HasDeprecation;
435
436   MatchableInfo(const CodeGenInstruction &CGI)
437     : AsmVariantID(0), TheDef(CGI.TheDef), DefRec(&CGI),
438       AsmString(CGI.AsmString) {
439   }
440
441   MatchableInfo(const CodeGenInstAlias *Alias)
442     : AsmVariantID(0), TheDef(Alias->TheDef), DefRec(Alias),
443       AsmString(Alias->AsmString) {
444   }
445
446   // Two-operand aliases clone from the main matchable, but mark the second
447   // operand as a tied operand of the first for purposes of the assembler.
448   void formTwoOperandAlias(StringRef Constraint);
449
450   void initialize(const AsmMatcherInfo &Info,
451                   SmallPtrSet<Record*, 16> &SingletonRegisters,
452                   int AsmVariantNo, std::string &RegisterPrefix);
453
454   /// validate - Return true if this matchable is a valid thing to match against
455   /// and perform a bunch of validity checking.
456   bool validate(StringRef CommentDelimiter, bool Hack) const;
457
458   /// extractSingletonRegisterForAsmOperand - Extract singleton register,
459   /// if present, from specified token.
460   void
461   extractSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info,
462                                         std::string &RegisterPrefix);
463
464   /// findAsmOperand - Find the AsmOperand with the specified name and
465   /// suboperand index.
466   int findAsmOperand(StringRef N, int SubOpIdx) const {
467     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
468       if (N == AsmOperands[i].SrcOpName &&
469           SubOpIdx == AsmOperands[i].SubOpIdx)
470         return i;
471     return -1;
472   }
473
474   /// findAsmOperandNamed - Find the first AsmOperand with the specified name.
475   /// This does not check the suboperand index.
476   int findAsmOperandNamed(StringRef N) const {
477     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
478       if (N == AsmOperands[i].SrcOpName)
479         return i;
480     return -1;
481   }
482
483   void buildInstructionResultOperands();
484   void buildAliasResultOperands();
485
486   /// operator< - Compare two matchables.
487   bool operator<(const MatchableInfo &RHS) const {
488     // The primary comparator is the instruction mnemonic.
489     if (Mnemonic != RHS.Mnemonic)
490       return Mnemonic < RHS.Mnemonic;
491
492     if (AsmOperands.size() != RHS.AsmOperands.size())
493       return AsmOperands.size() < RHS.AsmOperands.size();
494
495     // Compare lexicographically by operand. The matcher validates that other
496     // orderings wouldn't be ambiguous using \see couldMatchAmbiguouslyWith().
497     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
498       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
499         return true;
500       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
501         return false;
502     }
503
504     // Give matches that require more features higher precedence. This is useful
505     // because we cannot define AssemblerPredicates with the negation of
506     // processor features. For example, ARM v6 "nop" may be either a HINT or
507     // MOV. With v6, we want to match HINT. The assembler has no way to
508     // predicate MOV under "NoV6", but HINT will always match first because it
509     // requires V6 while MOV does not.
510     if (RequiredFeatures.size() != RHS.RequiredFeatures.size())
511       return RequiredFeatures.size() > RHS.RequiredFeatures.size();
512
513     return false;
514   }
515
516   /// couldMatchAmbiguouslyWith - Check whether this matchable could
517   /// ambiguously match the same set of operands as \p RHS (without being a
518   /// strictly superior match).
519   bool couldMatchAmbiguouslyWith(const MatchableInfo &RHS) {
520     // The primary comparator is the instruction mnemonic.
521     if (Mnemonic != RHS.Mnemonic)
522       return false;
523
524     // The number of operands is unambiguous.
525     if (AsmOperands.size() != RHS.AsmOperands.size())
526       return false;
527
528     // Otherwise, make sure the ordering of the two instructions is unambiguous
529     // by checking that either (a) a token or operand kind discriminates them,
530     // or (b) the ordering among equivalent kinds is consistent.
531
532     // Tokens and operand kinds are unambiguous (assuming a correct target
533     // specific parser).
534     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
535       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
536           AsmOperands[i].Class->Kind == ClassInfo::Token)
537         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
538             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
539           return false;
540
541     // Otherwise, this operand could commute if all operands are equivalent, or
542     // there is a pair of operands that compare less than and a pair that
543     // compare greater than.
544     bool HasLT = false, HasGT = false;
545     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
546       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
547         HasLT = true;
548       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
549         HasGT = true;
550     }
551
552     return !(HasLT ^ HasGT);
553   }
554
555   void dump();
556
557 private:
558   void tokenizeAsmString(const AsmMatcherInfo &Info);
559 };
560
561 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
562 /// feature which participates in instruction matching.
563 struct SubtargetFeatureInfo {
564   /// \brief The predicate record for this feature.
565   Record *TheDef;
566
567   /// \brief An unique index assigned to represent this feature.
568   unsigned Index;
569
570   SubtargetFeatureInfo(Record *D, unsigned Idx) : TheDef(D), Index(Idx) {}
571
572   /// \brief The name of the enumerated constant identifying this feature.
573   std::string getEnumName() const {
574     return "Feature_" + TheDef->getName();
575   }
576 };
577
578 struct OperandMatchEntry {
579   unsigned OperandMask;
580   MatchableInfo* MI;
581   ClassInfo *CI;
582
583   static OperandMatchEntry create(MatchableInfo* mi, ClassInfo *ci,
584                                   unsigned opMask) {
585     OperandMatchEntry X;
586     X.OperandMask = opMask;
587     X.CI = ci;
588     X.MI = mi;
589     return X;
590   }
591 };
592
593
594 class AsmMatcherInfo {
595 public:
596   /// Tracked Records
597   RecordKeeper &Records;
598
599   /// The tablegen AsmParser record.
600   Record *AsmParser;
601
602   /// Target - The target information.
603   CodeGenTarget &Target;
604
605   /// The classes which are needed for matching.
606   std::vector<ClassInfo*> Classes;
607
608   /// The information on the matchables to match.
609   std::vector<MatchableInfo*> Matchables;
610
611   /// Info for custom matching operands by user defined methods.
612   std::vector<OperandMatchEntry> OperandMatchInfo;
613
614   /// Map of Register records to their class information.
615   typedef std::map<Record*, ClassInfo*, LessRecordByID> RegisterClassesTy;
616   RegisterClassesTy RegisterClasses;
617
618   /// Map of Predicate records to their subtarget information.
619   std::map<Record*, SubtargetFeatureInfo*, LessRecordByID> SubtargetFeatures;
620
621   /// Map of AsmOperandClass records to their class information.
622   std::map<Record*, ClassInfo*> AsmOperandClasses;
623
624 private:
625   /// Map of token to class information which has already been constructed.
626   std::map<std::string, ClassInfo*> TokenClasses;
627
628   /// Map of RegisterClass records to their class information.
629   std::map<Record*, ClassInfo*> RegisterClassClasses;
630
631 private:
632   /// getTokenClass - Lookup or create the class for the given token.
633   ClassInfo *getTokenClass(StringRef Token);
634
635   /// getOperandClass - Lookup or create the class for the given operand.
636   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
637                              int SubOpIdx);
638   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
639
640   /// buildRegisterClasses - Build the ClassInfo* instances for register
641   /// classes.
642   void buildRegisterClasses(SmallPtrSet<Record*, 16> &SingletonRegisters);
643
644   /// buildOperandClasses - Build the ClassInfo* instances for user defined
645   /// operand classes.
646   void buildOperandClasses();
647
648   void buildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
649                                         unsigned AsmOpIdx);
650   void buildAliasOperandReference(MatchableInfo *II, StringRef OpName,
651                                   MatchableInfo::AsmOperand &Op);
652
653 public:
654   AsmMatcherInfo(Record *AsmParser,
655                  CodeGenTarget &Target,
656                  RecordKeeper &Records);
657
658   /// buildInfo - Construct the various tables used during matching.
659   void buildInfo();
660
661   /// buildOperandMatchInfo - Build the necessary information to handle user
662   /// defined operand parsing methods.
663   void buildOperandMatchInfo();
664
665   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
666   /// given operand.
667   SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
668     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
669     std::map<Record*, SubtargetFeatureInfo*, LessRecordByID>::const_iterator I =
670       SubtargetFeatures.find(Def);
671     return I == SubtargetFeatures.end() ? nullptr : I->second;
672   }
673
674   RecordKeeper &getRecords() const {
675     return Records;
676   }
677 };
678
679 } // End anonymous namespace
680
681 void MatchableInfo::dump() {
682   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
683
684   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
685     AsmOperand &Op = AsmOperands[i];
686     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
687     errs() << '\"' << Op.Token << "\"\n";
688   }
689 }
690
691 static std::pair<StringRef, StringRef>
692 parseTwoOperandConstraint(StringRef S, ArrayRef<SMLoc> Loc) {
693   // Split via the '='.
694   std::pair<StringRef, StringRef> Ops = S.split('=');
695   if (Ops.second == "")
696     PrintFatalError(Loc, "missing '=' in two-operand alias constraint");
697   // Trim whitespace and the leading '$' on the operand names.
698   size_t start = Ops.first.find_first_of('$');
699   if (start == std::string::npos)
700     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
701   Ops.first = Ops.first.slice(start + 1, std::string::npos);
702   size_t end = Ops.first.find_last_of(" \t");
703   Ops.first = Ops.first.slice(0, end);
704   // Now the second operand.
705   start = Ops.second.find_first_of('$');
706   if (start == std::string::npos)
707     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
708   Ops.second = Ops.second.slice(start + 1, std::string::npos);
709   end = Ops.second.find_last_of(" \t");
710   Ops.first = Ops.first.slice(0, end);
711   return Ops;
712 }
713
714 void MatchableInfo::formTwoOperandAlias(StringRef Constraint) {
715   // Figure out which operands are aliased and mark them as tied.
716   std::pair<StringRef, StringRef> Ops =
717     parseTwoOperandConstraint(Constraint, TheDef->getLoc());
718
719   // Find the AsmOperands that refer to the operands we're aliasing.
720   int SrcAsmOperand = findAsmOperandNamed(Ops.first);
721   int DstAsmOperand = findAsmOperandNamed(Ops.second);
722   if (SrcAsmOperand == -1)
723     PrintFatalError(TheDef->getLoc(),
724                     "unknown source two-operand alias operand '" + Ops.first +
725                     "'.");
726   if (DstAsmOperand == -1)
727     PrintFatalError(TheDef->getLoc(),
728                     "unknown destination two-operand alias operand '" +
729                     Ops.second + "'.");
730
731   // Find the ResOperand that refers to the operand we're aliasing away
732   // and update it to refer to the combined operand instead.
733   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
734     ResOperand &Op = ResOperands[i];
735     if (Op.Kind == ResOperand::RenderAsmOperand &&
736         Op.AsmOperandNum == (unsigned)SrcAsmOperand) {
737       Op.AsmOperandNum = DstAsmOperand;
738       break;
739     }
740   }
741   // Remove the AsmOperand for the alias operand.
742   AsmOperands.erase(AsmOperands.begin() + SrcAsmOperand);
743   // Adjust the ResOperand references to any AsmOperands that followed
744   // the one we just deleted.
745   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
746     ResOperand &Op = ResOperands[i];
747     switch(Op.Kind) {
748     default:
749       // Nothing to do for operands that don't reference AsmOperands.
750       break;
751     case ResOperand::RenderAsmOperand:
752       if (Op.AsmOperandNum > (unsigned)SrcAsmOperand)
753         --Op.AsmOperandNum;
754       break;
755     case ResOperand::TiedOperand:
756       if (Op.TiedOperandNum > (unsigned)SrcAsmOperand)
757         --Op.TiedOperandNum;
758       break;
759     }
760   }
761 }
762
763 void MatchableInfo::initialize(const AsmMatcherInfo &Info,
764                                SmallPtrSet<Record*, 16> &SingletonRegisters,
765                                int AsmVariantNo, std::string &RegisterPrefix) {
766   AsmVariantID = AsmVariantNo;
767   AsmString =
768     CodeGenInstruction::FlattenAsmStringVariants(AsmString, AsmVariantNo);
769
770   tokenizeAsmString(Info);
771
772   // Compute the require features.
773   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
774   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
775     if (SubtargetFeatureInfo *Feature =
776         Info.getSubtargetFeature(Predicates[i]))
777       RequiredFeatures.push_back(Feature);
778
779   // Collect singleton registers, if used.
780   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
781     extractSingletonRegisterForAsmOperand(i, Info, RegisterPrefix);
782     if (Record *Reg = AsmOperands[i].SingletonReg)
783       SingletonRegisters.insert(Reg);
784   }
785
786   const RecordVal *DepMask = TheDef->getValue("DeprecatedFeatureMask");
787   if (!DepMask)
788     DepMask = TheDef->getValue("ComplexDeprecationPredicate");
789
790   HasDeprecation =
791       DepMask ? !DepMask->getValue()->getAsUnquotedString().empty() : false;
792 }
793
794 /// tokenizeAsmString - Tokenize a simplified assembly string.
795 void MatchableInfo::tokenizeAsmString(const AsmMatcherInfo &Info) {
796   StringRef String = AsmString;
797   unsigned Prev = 0;
798   bool InTok = true;
799   for (unsigned i = 0, e = String.size(); i != e; ++i) {
800     switch (String[i]) {
801     case '[':
802     case ']':
803     case '*':
804     case '!':
805     case ' ':
806     case '\t':
807     case ',':
808       if (InTok) {
809         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
810         InTok = false;
811       }
812       if (!isspace(String[i]) && String[i] != ',')
813         AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
814       Prev = i + 1;
815       break;
816
817     case '\\':
818       if (InTok) {
819         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
820         InTok = false;
821       }
822       ++i;
823       assert(i != String.size() && "Invalid quoted character");
824       AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
825       Prev = i + 1;
826       break;
827
828     case '$': {
829       if (InTok) {
830         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
831         InTok = false;
832       }
833
834       // If this isn't "${", treat like a normal token.
835       if (i + 1 == String.size() || String[i + 1] != '{') {
836         Prev = i;
837         break;
838       }
839
840       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
841       assert(End != String.end() && "Missing brace in operand reference!");
842       size_t EndPos = End - String.begin();
843       AsmOperands.push_back(AsmOperand(String.slice(i, EndPos+1)));
844       Prev = EndPos + 1;
845       i = EndPos;
846       break;
847     }
848
849     case '.':
850       if (!Info.AsmParser->getValueAsBit("MnemonicContainsDot")) {
851         if (InTok)
852           AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
853         Prev = i;
854       }
855       InTok = true;
856       break;
857
858     default:
859       InTok = true;
860     }
861   }
862   if (InTok && Prev != String.size())
863     AsmOperands.push_back(AsmOperand(String.substr(Prev)));
864
865   // The first token of the instruction is the mnemonic, which must be a
866   // simple string, not a $foo variable or a singleton register.
867   if (AsmOperands.empty())
868     PrintFatalError(TheDef->getLoc(),
869                   "Instruction '" + TheDef->getName() + "' has no tokens");
870   Mnemonic = AsmOperands[0].Token;
871   if (Mnemonic.empty())
872     PrintFatalError(TheDef->getLoc(),
873                   "Missing instruction mnemonic");
874   // FIXME : Check and raise an error if it is a register.
875   if (Mnemonic[0] == '$')
876     PrintFatalError(TheDef->getLoc(),
877                     "Invalid instruction mnemonic '" + Mnemonic + "'!");
878
879   // Remove the first operand, it is tracked in the mnemonic field.
880   AsmOperands.erase(AsmOperands.begin());
881 }
882
883 bool MatchableInfo::validate(StringRef CommentDelimiter, bool Hack) const {
884   // Reject matchables with no .s string.
885   if (AsmString.empty())
886     PrintFatalError(TheDef->getLoc(), "instruction with empty asm string");
887
888   // Reject any matchables with a newline in them, they should be marked
889   // isCodeGenOnly if they are pseudo instructions.
890   if (AsmString.find('\n') != std::string::npos)
891     PrintFatalError(TheDef->getLoc(),
892                   "multiline instruction is not valid for the asmparser, "
893                   "mark it isCodeGenOnly");
894
895   // Remove comments from the asm string.  We know that the asmstring only
896   // has one line.
897   if (!CommentDelimiter.empty() &&
898       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
899     PrintFatalError(TheDef->getLoc(),
900                   "asmstring for instruction has comment character in it, "
901                   "mark it isCodeGenOnly");
902
903   // Reject matchables with operand modifiers, these aren't something we can
904   // handle, the target should be refactored to use operands instead of
905   // modifiers.
906   //
907   // Also, check for instructions which reference the operand multiple times;
908   // this implies a constraint we would not honor.
909   std::set<std::string> OperandNames;
910   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
911     StringRef Tok = AsmOperands[i].Token;
912     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
913       PrintFatalError(TheDef->getLoc(),
914                       "matchable with operand modifier '" + Tok +
915                       "' not supported by asm matcher.  Mark isCodeGenOnly!");
916
917     // Verify that any operand is only mentioned once.
918     // We reject aliases and ignore instructions for now.
919     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
920       if (!Hack)
921         PrintFatalError(TheDef->getLoc(),
922                         "ERROR: matchable with tied operand '" + Tok +
923                         "' can never be matched!");
924       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
925       // bunch of instructions.  It is unclear what the right answer is.
926       DEBUG({
927         errs() << "warning: '" << TheDef->getName() << "': "
928                << "ignoring instruction with tied operand '"
929                << Tok << "'\n";
930       });
931       return false;
932     }
933   }
934
935   return true;
936 }
937
938 /// extractSingletonRegisterForAsmOperand - Extract singleton register,
939 /// if present, from specified token.
940 void MatchableInfo::
941 extractSingletonRegisterForAsmOperand(unsigned OperandNo,
942                                       const AsmMatcherInfo &Info,
943                                       std::string &RegisterPrefix) {
944   StringRef Tok = AsmOperands[OperandNo].Token;
945   if (RegisterPrefix.empty()) {
946     std::string LoweredTok = Tok.lower();
947     if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(LoweredTok))
948       AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
949     return;
950   }
951
952   if (!Tok.startswith(RegisterPrefix))
953     return;
954
955   StringRef RegName = Tok.substr(RegisterPrefix.size());
956   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
957     AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
958
959   // If there is no register prefix (i.e. "%" in "%eax"), then this may
960   // be some random non-register token, just ignore it.
961   return;
962 }
963
964 static std::string getEnumNameForToken(StringRef Str) {
965   std::string Res;
966
967   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
968     switch (*it) {
969     case '*': Res += "_STAR_"; break;
970     case '%': Res += "_PCT_"; break;
971     case ':': Res += "_COLON_"; break;
972     case '!': Res += "_EXCLAIM_"; break;
973     case '.': Res += "_DOT_"; break;
974     case '<': Res += "_LT_"; break;
975     case '>': Res += "_GT_"; break;
976     default:
977       if ((*it >= 'A' && *it <= 'Z') ||
978           (*it >= 'a' && *it <= 'z') ||
979           (*it >= '0' && *it <= '9'))
980         Res += *it;
981       else
982         Res += "_" + utostr((unsigned) *it) + "_";
983     }
984   }
985
986   return Res;
987 }
988
989 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
990   ClassInfo *&Entry = TokenClasses[Token];
991
992   if (!Entry) {
993     Entry = new ClassInfo();
994     Entry->Kind = ClassInfo::Token;
995     Entry->ClassName = "Token";
996     Entry->Name = "MCK_" + getEnumNameForToken(Token);
997     Entry->ValueName = Token;
998     Entry->PredicateMethod = "<invalid>";
999     Entry->RenderMethod = "<invalid>";
1000     Entry->ParserMethod = "";
1001     Entry->DiagnosticType = "";
1002     Classes.push_back(Entry);
1003   }
1004
1005   return Entry;
1006 }
1007
1008 ClassInfo *
1009 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
1010                                 int SubOpIdx) {
1011   Record *Rec = OI.Rec;
1012   if (SubOpIdx != -1)
1013     Rec = cast<DefInit>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
1014   return getOperandClass(Rec, SubOpIdx);
1015 }
1016
1017 ClassInfo *
1018 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
1019   if (Rec->isSubClassOf("RegisterOperand")) {
1020     // RegisterOperand may have an associated ParserMatchClass. If it does,
1021     // use it, else just fall back to the underlying register class.
1022     const RecordVal *R = Rec->getValue("ParserMatchClass");
1023     if (!R || !R->getValue())
1024       PrintFatalError("Record `" + Rec->getName() +
1025         "' does not have a ParserMatchClass!\n");
1026
1027     if (DefInit *DI= dyn_cast<DefInit>(R->getValue())) {
1028       Record *MatchClass = DI->getDef();
1029       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1030         return CI;
1031     }
1032
1033     // No custom match class. Just use the register class.
1034     Record *ClassRec = Rec->getValueAsDef("RegClass");
1035     if (!ClassRec)
1036       PrintFatalError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
1037                     "' has no associated register class!\n");
1038     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
1039       return CI;
1040     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1041   }
1042
1043
1044   if (Rec->isSubClassOf("RegisterClass")) {
1045     if (ClassInfo *CI = RegisterClassClasses[Rec])
1046       return CI;
1047     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1048   }
1049
1050   if (!Rec->isSubClassOf("Operand"))
1051     PrintFatalError(Rec->getLoc(), "Operand `" + Rec->getName() +
1052                   "' does not derive from class Operand!\n");
1053   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1054   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1055     return CI;
1056
1057   PrintFatalError(Rec->getLoc(), "operand has no match class!");
1058 }
1059
1060 struct LessRegisterSet {
1061   bool operator() (const RegisterSet &LHS, const RegisterSet & RHS) const {
1062     // std::set<T> defines its own compariso "operator<", but it
1063     // performs a lexicographical comparison by T's innate comparison
1064     // for some reason. We don't want non-deterministic pointer
1065     // comparisons so use this instead.
1066     return std::lexicographical_compare(LHS.begin(), LHS.end(),
1067                                         RHS.begin(), RHS.end(),
1068                                         LessRecordByID());
1069   }
1070 };
1071
1072 void AsmMatcherInfo::
1073 buildRegisterClasses(SmallPtrSet<Record*, 16> &SingletonRegisters) {
1074   const std::vector<CodeGenRegister*> &Registers =
1075     Target.getRegBank().getRegisters();
1076   ArrayRef<CodeGenRegisterClass*> RegClassList =
1077     Target.getRegBank().getRegClasses();
1078
1079   typedef std::set<RegisterSet, LessRegisterSet> RegisterSetSet;
1080
1081   // The register sets used for matching.
1082   RegisterSetSet RegisterSets;
1083
1084   // Gather the defined sets.
1085   for (ArrayRef<CodeGenRegisterClass*>::const_iterator it =
1086          RegClassList.begin(), ie = RegClassList.end(); it != ie; ++it)
1087     RegisterSets.insert(RegisterSet(
1088         (*it)->getOrder().begin(), (*it)->getOrder().end()));
1089
1090   // Add any required singleton sets.
1091   for (SmallPtrSet<Record*, 16>::iterator it = SingletonRegisters.begin(),
1092        ie = SingletonRegisters.end(); it != ie; ++it) {
1093     Record *Rec = *it;
1094     RegisterSets.insert(RegisterSet(&Rec, &Rec + 1));
1095   }
1096
1097   // Introduce derived sets where necessary (when a register does not determine
1098   // a unique register set class), and build the mapping of registers to the set
1099   // they should classify to.
1100   std::map<Record*, RegisterSet> RegisterMap;
1101   for (std::vector<CodeGenRegister*>::const_iterator it = Registers.begin(),
1102          ie = Registers.end(); it != ie; ++it) {
1103     const CodeGenRegister &CGR = **it;
1104     // Compute the intersection of all sets containing this register.
1105     RegisterSet ContainingSet;
1106
1107     for (RegisterSetSet::iterator it = RegisterSets.begin(),
1108            ie = RegisterSets.end(); it != ie; ++it) {
1109       if (!it->count(CGR.TheDef))
1110         continue;
1111
1112       if (ContainingSet.empty()) {
1113         ContainingSet = *it;
1114         continue;
1115       }
1116
1117       RegisterSet Tmp;
1118       std::swap(Tmp, ContainingSet);
1119       std::insert_iterator<RegisterSet> II(ContainingSet,
1120                                            ContainingSet.begin());
1121       std::set_intersection(Tmp.begin(), Tmp.end(), it->begin(), it->end(), II,
1122                             LessRecordByID());
1123     }
1124
1125     if (!ContainingSet.empty()) {
1126       RegisterSets.insert(ContainingSet);
1127       RegisterMap.insert(std::make_pair(CGR.TheDef, ContainingSet));
1128     }
1129   }
1130
1131   // Construct the register classes.
1132   std::map<RegisterSet, ClassInfo*, LessRegisterSet> RegisterSetClasses;
1133   unsigned Index = 0;
1134   for (RegisterSetSet::iterator it = RegisterSets.begin(),
1135          ie = RegisterSets.end(); it != ie; ++it, ++Index) {
1136     ClassInfo *CI = new ClassInfo();
1137     CI->Kind = ClassInfo::RegisterClass0 + Index;
1138     CI->ClassName = "Reg" + utostr(Index);
1139     CI->Name = "MCK_Reg" + utostr(Index);
1140     CI->ValueName = "";
1141     CI->PredicateMethod = ""; // unused
1142     CI->RenderMethod = "addRegOperands";
1143     CI->Registers = *it;
1144     // FIXME: diagnostic type.
1145     CI->DiagnosticType = "";
1146     Classes.push_back(CI);
1147     RegisterSetClasses.insert(std::make_pair(*it, CI));
1148   }
1149
1150   // Find the superclasses; we could compute only the subgroup lattice edges,
1151   // but there isn't really a point.
1152   for (RegisterSetSet::iterator it = RegisterSets.begin(),
1153          ie = RegisterSets.end(); it != ie; ++it) {
1154     ClassInfo *CI = RegisterSetClasses[*it];
1155     for (RegisterSetSet::iterator it2 = RegisterSets.begin(),
1156            ie2 = RegisterSets.end(); it2 != ie2; ++it2)
1157       if (*it != *it2 &&
1158           std::includes(it2->begin(), it2->end(), it->begin(), it->end(),
1159                         LessRecordByID()))
1160         CI->SuperClasses.push_back(RegisterSetClasses[*it2]);
1161   }
1162
1163   // Name the register classes which correspond to a user defined RegisterClass.
1164   for (ArrayRef<CodeGenRegisterClass*>::const_iterator
1165        it = RegClassList.begin(), ie = RegClassList.end(); it != ie; ++it) {
1166     const CodeGenRegisterClass &RC = **it;
1167     // Def will be NULL for non-user defined register classes.
1168     Record *Def = RC.getDef();
1169     if (!Def)
1170       continue;
1171     ClassInfo *CI = RegisterSetClasses[RegisterSet(RC.getOrder().begin(),
1172                                                    RC.getOrder().end())];
1173     if (CI->ValueName.empty()) {
1174       CI->ClassName = RC.getName();
1175       CI->Name = "MCK_" + RC.getName();
1176       CI->ValueName = RC.getName();
1177     } else
1178       CI->ValueName = CI->ValueName + "," + RC.getName();
1179
1180     RegisterClassClasses.insert(std::make_pair(Def, CI));
1181   }
1182
1183   // Populate the map for individual registers.
1184   for (std::map<Record*, RegisterSet>::iterator it = RegisterMap.begin(),
1185          ie = RegisterMap.end(); it != ie; ++it)
1186     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1187
1188   // Name the register classes which correspond to singleton registers.
1189   for (SmallPtrSet<Record*, 16>::iterator it = SingletonRegisters.begin(),
1190          ie = SingletonRegisters.end(); it != ie; ++it) {
1191     Record *Rec = *it;
1192     ClassInfo *CI = RegisterClasses[Rec];
1193     assert(CI && "Missing singleton register class info!");
1194
1195     if (CI->ValueName.empty()) {
1196       CI->ClassName = Rec->getName();
1197       CI->Name = "MCK_" + Rec->getName();
1198       CI->ValueName = Rec->getName();
1199     } else
1200       CI->ValueName = CI->ValueName + "," + Rec->getName();
1201   }
1202 }
1203
1204 void AsmMatcherInfo::buildOperandClasses() {
1205   std::vector<Record*> AsmOperands =
1206     Records.getAllDerivedDefinitions("AsmOperandClass");
1207
1208   // Pre-populate AsmOperandClasses map.
1209   for (std::vector<Record*>::iterator it = AsmOperands.begin(),
1210          ie = AsmOperands.end(); it != ie; ++it)
1211     AsmOperandClasses[*it] = new ClassInfo();
1212
1213   unsigned Index = 0;
1214   for (std::vector<Record*>::iterator it = AsmOperands.begin(),
1215          ie = AsmOperands.end(); it != ie; ++it, ++Index) {
1216     ClassInfo *CI = AsmOperandClasses[*it];
1217     CI->Kind = ClassInfo::UserClass0 + Index;
1218
1219     ListInit *Supers = (*it)->getValueAsListInit("SuperClasses");
1220     for (unsigned i = 0, e = Supers->getSize(); i != e; ++i) {
1221       DefInit *DI = dyn_cast<DefInit>(Supers->getElement(i));
1222       if (!DI) {
1223         PrintError((*it)->getLoc(), "Invalid super class reference!");
1224         continue;
1225       }
1226
1227       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1228       if (!SC)
1229         PrintError((*it)->getLoc(), "Invalid super class reference!");
1230       else
1231         CI->SuperClasses.push_back(SC);
1232     }
1233     CI->ClassName = (*it)->getValueAsString("Name");
1234     CI->Name = "MCK_" + CI->ClassName;
1235     CI->ValueName = (*it)->getName();
1236
1237     // Get or construct the predicate method name.
1238     Init *PMName = (*it)->getValueInit("PredicateMethod");
1239     if (StringInit *SI = dyn_cast<StringInit>(PMName)) {
1240       CI->PredicateMethod = SI->getValue();
1241     } else {
1242       assert(isa<UnsetInit>(PMName) && "Unexpected PredicateMethod field!");
1243       CI->PredicateMethod = "is" + CI->ClassName;
1244     }
1245
1246     // Get or construct the render method name.
1247     Init *RMName = (*it)->getValueInit("RenderMethod");
1248     if (StringInit *SI = dyn_cast<StringInit>(RMName)) {
1249       CI->RenderMethod = SI->getValue();
1250     } else {
1251       assert(isa<UnsetInit>(RMName) && "Unexpected RenderMethod field!");
1252       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1253     }
1254
1255     // Get the parse method name or leave it as empty.
1256     Init *PRMName = (*it)->getValueInit("ParserMethod");
1257     if (StringInit *SI = dyn_cast<StringInit>(PRMName))
1258       CI->ParserMethod = SI->getValue();
1259
1260     // Get the diagnostic type or leave it as empty.
1261     // Get the parse method name or leave it as empty.
1262     Init *DiagnosticType = (*it)->getValueInit("DiagnosticType");
1263     if (StringInit *SI = dyn_cast<StringInit>(DiagnosticType))
1264       CI->DiagnosticType = SI->getValue();
1265
1266     AsmOperandClasses[*it] = CI;
1267     Classes.push_back(CI);
1268   }
1269 }
1270
1271 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1272                                CodeGenTarget &target,
1273                                RecordKeeper &records)
1274   : Records(records), AsmParser(asmParser), Target(target) {
1275 }
1276
1277 /// buildOperandMatchInfo - Build the necessary information to handle user
1278 /// defined operand parsing methods.
1279 void AsmMatcherInfo::buildOperandMatchInfo() {
1280
1281   /// Map containing a mask with all operands indices that can be found for
1282   /// that class inside a instruction.
1283   typedef std::map<ClassInfo *, unsigned, less_ptr<ClassInfo>> OpClassMaskTy;
1284   OpClassMaskTy OpClassMask;
1285
1286   for (std::vector<MatchableInfo*>::const_iterator it =
1287        Matchables.begin(), ie = Matchables.end();
1288        it != ie; ++it) {
1289     MatchableInfo &II = **it;
1290     OpClassMask.clear();
1291
1292     // Keep track of all operands of this instructions which belong to the
1293     // same class.
1294     for (unsigned i = 0, e = II.AsmOperands.size(); i != e; ++i) {
1295       MatchableInfo::AsmOperand &Op = II.AsmOperands[i];
1296       if (Op.Class->ParserMethod.empty())
1297         continue;
1298       unsigned &OperandMask = OpClassMask[Op.Class];
1299       OperandMask |= (1 << i);
1300     }
1301
1302     // Generate operand match info for each mnemonic/operand class pair.
1303     for (OpClassMaskTy::iterator iit = OpClassMask.begin(),
1304          iie = OpClassMask.end(); iit != iie; ++iit) {
1305       unsigned OpMask = iit->second;
1306       ClassInfo *CI = iit->first;
1307       OperandMatchInfo.push_back(OperandMatchEntry::create(&II, CI, OpMask));
1308     }
1309   }
1310 }
1311
1312 void AsmMatcherInfo::buildInfo() {
1313   // Build information about all of the AssemblerPredicates.
1314   std::vector<Record*> AllPredicates =
1315     Records.getAllDerivedDefinitions("Predicate");
1316   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1317     Record *Pred = AllPredicates[i];
1318     // Ignore predicates that are not intended for the assembler.
1319     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1320       continue;
1321
1322     if (Pred->getName().empty())
1323       PrintFatalError(Pred->getLoc(), "Predicate has no name!");
1324
1325     unsigned FeatureNo = SubtargetFeatures.size();
1326     SubtargetFeatures[Pred] = new SubtargetFeatureInfo(Pred, FeatureNo);
1327     assert(FeatureNo < 32 && "Too many subtarget features!");
1328   }
1329
1330   // Parse the instructions; we need to do this first so that we can gather the
1331   // singleton register classes.
1332   SmallPtrSet<Record*, 16> SingletonRegisters;
1333   unsigned VariantCount = Target.getAsmParserVariantCount();
1334   for (unsigned VC = 0; VC != VariantCount; ++VC) {
1335     Record *AsmVariant = Target.getAsmParserVariant(VC);
1336     std::string CommentDelimiter =
1337       AsmVariant->getValueAsString("CommentDelimiter");
1338     std::string RegisterPrefix = AsmVariant->getValueAsString("RegisterPrefix");
1339     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
1340
1341     for (CodeGenTarget::inst_iterator I = Target.inst_begin(),
1342            E = Target.inst_end(); I != E; ++I) {
1343       const CodeGenInstruction &CGI = **I;
1344
1345       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1346       // filter the set of instructions we consider.
1347       if (!StringRef(CGI.TheDef->getName()).startswith(MatchPrefix))
1348         continue;
1349
1350       // Ignore "codegen only" instructions.
1351       if (CGI.TheDef->getValueAsBit("isCodeGenOnly"))
1352         continue;
1353
1354       std::unique_ptr<MatchableInfo> II(new MatchableInfo(CGI));
1355
1356       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1357
1358       // Ignore instructions which shouldn't be matched and diagnose invalid
1359       // instruction definitions with an error.
1360       if (!II->validate(CommentDelimiter, true))
1361         continue;
1362
1363       // Ignore "Int_*" and "*_Int" instructions, which are internal aliases.
1364       //
1365       // FIXME: This is a total hack.
1366       if (StringRef(II->TheDef->getName()).startswith("Int_") ||
1367           StringRef(II->TheDef->getName()).endswith("_Int"))
1368         continue;
1369
1370       Matchables.push_back(II.release());
1371     }
1372
1373     // Parse all of the InstAlias definitions and stick them in the list of
1374     // matchables.
1375     std::vector<Record*> AllInstAliases =
1376       Records.getAllDerivedDefinitions("InstAlias");
1377     for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1378       CodeGenInstAlias *Alias =
1379           new CodeGenInstAlias(AllInstAliases[i], AsmVariantNo, Target);
1380
1381       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1382       // filter the set of instruction aliases we consider, based on the target
1383       // instruction.
1384       if (!StringRef(Alias->ResultInst->TheDef->getName())
1385             .startswith( MatchPrefix))
1386         continue;
1387
1388       std::unique_ptr<MatchableInfo> II(new MatchableInfo(Alias));
1389
1390       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1391
1392       // Validate the alias definitions.
1393       II->validate(CommentDelimiter, false);
1394
1395       Matchables.push_back(II.release());
1396     }
1397   }
1398
1399   // Build info for the register classes.
1400   buildRegisterClasses(SingletonRegisters);
1401
1402   // Build info for the user defined assembly operand classes.
1403   buildOperandClasses();
1404
1405   // Build the information about matchables, now that we have fully formed
1406   // classes.
1407   std::vector<MatchableInfo*> NewMatchables;
1408   for (std::vector<MatchableInfo*>::iterator it = Matchables.begin(),
1409          ie = Matchables.end(); it != ie; ++it) {
1410     MatchableInfo *II = *it;
1411
1412     // Parse the tokens after the mnemonic.
1413     // Note: buildInstructionOperandReference may insert new AsmOperands, so
1414     // don't precompute the loop bound.
1415     for (unsigned i = 0; i != II->AsmOperands.size(); ++i) {
1416       MatchableInfo::AsmOperand &Op = II->AsmOperands[i];
1417       StringRef Token = Op.Token;
1418
1419       // Check for singleton registers.
1420       if (Record *RegRecord = II->AsmOperands[i].SingletonReg) {
1421         Op.Class = RegisterClasses[RegRecord];
1422         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1423                "Unexpected class for singleton register");
1424         continue;
1425       }
1426
1427       // Check for simple tokens.
1428       if (Token[0] != '$') {
1429         Op.Class = getTokenClass(Token);
1430         continue;
1431       }
1432
1433       if (Token.size() > 1 && isdigit(Token[1])) {
1434         Op.Class = getTokenClass(Token);
1435         continue;
1436       }
1437
1438       // Otherwise this is an operand reference.
1439       StringRef OperandName;
1440       if (Token[1] == '{')
1441         OperandName = Token.substr(2, Token.size() - 3);
1442       else
1443         OperandName = Token.substr(1);
1444
1445       if (II->DefRec.is<const CodeGenInstruction*>())
1446         buildInstructionOperandReference(II, OperandName, i);
1447       else
1448         buildAliasOperandReference(II, OperandName, Op);
1449     }
1450
1451     if (II->DefRec.is<const CodeGenInstruction*>()) {
1452       II->buildInstructionResultOperands();
1453       // If the instruction has a two-operand alias, build up the
1454       // matchable here. We'll add them in bulk at the end to avoid
1455       // confusing this loop.
1456       std::string Constraint =
1457         II->TheDef->getValueAsString("TwoOperandAliasConstraint");
1458       if (Constraint != "") {
1459         // Start by making a copy of the original matchable.
1460         std::unique_ptr<MatchableInfo> AliasII(new MatchableInfo(*II));
1461
1462         // Adjust it to be a two-operand alias.
1463         AliasII->formTwoOperandAlias(Constraint);
1464
1465         // Add the alias to the matchables list.
1466         NewMatchables.push_back(AliasII.release());
1467       }
1468     } else
1469       II->buildAliasResultOperands();
1470   }
1471   if (!NewMatchables.empty())
1472     Matchables.insert(Matchables.end(), NewMatchables.begin(),
1473                       NewMatchables.end());
1474
1475   // Process token alias definitions and set up the associated superclass
1476   // information.
1477   std::vector<Record*> AllTokenAliases =
1478     Records.getAllDerivedDefinitions("TokenAlias");
1479   for (unsigned i = 0, e = AllTokenAliases.size(); i != e; ++i) {
1480     Record *Rec = AllTokenAliases[i];
1481     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1482     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1483     if (FromClass == ToClass)
1484       PrintFatalError(Rec->getLoc(),
1485                     "error: Destination value identical to source value.");
1486     FromClass->SuperClasses.push_back(ToClass);
1487   }
1488
1489   // Reorder classes so that classes precede super classes.
1490   std::sort(Classes.begin(), Classes.end(), less_ptr<ClassInfo>());
1491 }
1492
1493 /// buildInstructionOperandReference - The specified operand is a reference to a
1494 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1495 void AsmMatcherInfo::
1496 buildInstructionOperandReference(MatchableInfo *II,
1497                                  StringRef OperandName,
1498                                  unsigned AsmOpIdx) {
1499   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1500   const CGIOperandList &Operands = CGI.Operands;
1501   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1502
1503   // Map this token to an operand.
1504   unsigned Idx;
1505   if (!Operands.hasOperandNamed(OperandName, Idx))
1506     PrintFatalError(II->TheDef->getLoc(),
1507                     "error: unable to find operand: '" + OperandName + "'");
1508
1509   // If the instruction operand has multiple suboperands, but the parser
1510   // match class for the asm operand is still the default "ImmAsmOperand",
1511   // then handle each suboperand separately.
1512   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1513     Record *Rec = Operands[Idx].Rec;
1514     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1515     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1516     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1517       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1518       StringRef Token = Op->Token; // save this in case Op gets moved
1519       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1520         MatchableInfo::AsmOperand NewAsmOp(Token);
1521         NewAsmOp.SubOpIdx = SI;
1522         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1523       }
1524       // Replace Op with first suboperand.
1525       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1526       Op->SubOpIdx = 0;
1527     }
1528   }
1529
1530   // Set up the operand class.
1531   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1532
1533   // If the named operand is tied, canonicalize it to the untied operand.
1534   // For example, something like:
1535   //   (outs GPR:$dst), (ins GPR:$src)
1536   // with an asmstring of
1537   //   "inc $src"
1538   // we want to canonicalize to:
1539   //   "inc $dst"
1540   // so that we know how to provide the $dst operand when filling in the result.
1541   int OITied = -1;
1542   if (Operands[Idx].MINumOperands == 1)
1543     OITied = Operands[Idx].getTiedRegister();
1544   if (OITied != -1) {
1545     // The tied operand index is an MIOperand index, find the operand that
1546     // contains it.
1547     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1548     OperandName = Operands[Idx.first].Name;
1549     Op->SubOpIdx = Idx.second;
1550   }
1551
1552   Op->SrcOpName = OperandName;
1553 }
1554
1555 /// buildAliasOperandReference - When parsing an operand reference out of the
1556 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1557 /// operand reference is by looking it up in the result pattern definition.
1558 void AsmMatcherInfo::buildAliasOperandReference(MatchableInfo *II,
1559                                                 StringRef OperandName,
1560                                                 MatchableInfo::AsmOperand &Op) {
1561   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1562
1563   // Set up the operand class.
1564   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1565     if (CGA.ResultOperands[i].isRecord() &&
1566         CGA.ResultOperands[i].getName() == OperandName) {
1567       // It's safe to go with the first one we find, because CodeGenInstAlias
1568       // validates that all operands with the same name have the same record.
1569       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1570       // Use the match class from the Alias definition, not the
1571       // destination instruction, as we may have an immediate that's
1572       // being munged by the match class.
1573       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1574                                  Op.SubOpIdx);
1575       Op.SrcOpName = OperandName;
1576       return;
1577     }
1578
1579   PrintFatalError(II->TheDef->getLoc(),
1580                   "error: unable to find operand: '" + OperandName + "'");
1581 }
1582
1583 void MatchableInfo::buildInstructionResultOperands() {
1584   const CodeGenInstruction *ResultInst = getResultInst();
1585
1586   // Loop over all operands of the result instruction, determining how to
1587   // populate them.
1588   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1589     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1590
1591     // If this is a tied operand, just copy from the previously handled operand.
1592     int TiedOp = -1;
1593     if (OpInfo.MINumOperands == 1)
1594       TiedOp = OpInfo.getTiedRegister();
1595     if (TiedOp != -1) {
1596       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1597       continue;
1598     }
1599
1600     // Find out what operand from the asmparser this MCInst operand comes from.
1601     int SrcOperand = findAsmOperandNamed(OpInfo.Name);
1602     if (OpInfo.Name.empty() || SrcOperand == -1) {
1603       // This may happen for operands that are tied to a suboperand of a
1604       // complex operand.  Simply use a dummy value here; nobody should
1605       // use this operand slot.
1606       // FIXME: The long term goal is for the MCOperand list to not contain
1607       // tied operands at all.
1608       ResOperands.push_back(ResOperand::getImmOp(0));
1609       continue;
1610     }
1611
1612     // Check if the one AsmOperand populates the entire operand.
1613     unsigned NumOperands = OpInfo.MINumOperands;
1614     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1615       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1616       continue;
1617     }
1618
1619     // Add a separate ResOperand for each suboperand.
1620     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1621       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1622              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1623              "unexpected AsmOperands for suboperands");
1624       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1625     }
1626   }
1627 }
1628
1629 void MatchableInfo::buildAliasResultOperands() {
1630   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1631   const CodeGenInstruction *ResultInst = getResultInst();
1632
1633   // Loop over all operands of the result instruction, determining how to
1634   // populate them.
1635   unsigned AliasOpNo = 0;
1636   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1637   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1638     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1639
1640     // If this is a tied operand, just copy from the previously handled operand.
1641     int TiedOp = -1;
1642     if (OpInfo->MINumOperands == 1)
1643       TiedOp = OpInfo->getTiedRegister();
1644     if (TiedOp != -1) {
1645       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1646       continue;
1647     }
1648
1649     // Handle all the suboperands for this operand.
1650     const std::string &OpName = OpInfo->Name;
1651     for ( ; AliasOpNo <  LastOpNo &&
1652             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1653       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1654
1655       // Find out what operand from the asmparser that this MCInst operand
1656       // comes from.
1657       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1658       case CodeGenInstAlias::ResultOperand::K_Record: {
1659         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1660         int SrcOperand = findAsmOperand(Name, SubIdx);
1661         if (SrcOperand == -1)
1662           PrintFatalError(TheDef->getLoc(), "Instruction '" +
1663                         TheDef->getName() + "' has operand '" + OpName +
1664                         "' that doesn't appear in asm string!");
1665         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1666         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1667                                                         NumOperands));
1668         break;
1669       }
1670       case CodeGenInstAlias::ResultOperand::K_Imm: {
1671         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1672         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1673         break;
1674       }
1675       case CodeGenInstAlias::ResultOperand::K_Reg: {
1676         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1677         ResOperands.push_back(ResOperand::getRegOp(Reg));
1678         break;
1679       }
1680       }
1681     }
1682   }
1683 }
1684
1685 static unsigned getConverterOperandID(const std::string &Name,
1686                                       SetVector<std::string> &Table,
1687                                       bool &IsNew) {
1688   IsNew = Table.insert(Name);
1689
1690   unsigned ID = IsNew ? Table.size() - 1 :
1691     std::find(Table.begin(), Table.end(), Name) - Table.begin();
1692
1693   assert(ID < Table.size());
1694
1695   return ID;
1696 }
1697
1698
1699 static void emitConvertFuncs(CodeGenTarget &Target, StringRef ClassName,
1700                              std::vector<MatchableInfo*> &Infos,
1701                              raw_ostream &OS) {
1702   SetVector<std::string> OperandConversionKinds;
1703   SetVector<std::string> InstructionConversionKinds;
1704   std::vector<std::vector<uint8_t> > ConversionTable;
1705   size_t MaxRowLength = 2; // minimum is custom converter plus terminator.
1706
1707   // TargetOperandClass - This is the target's operand class, like X86Operand.
1708   std::string TargetOperandClass = Target.getName() + "Operand";
1709
1710   // Write the convert function to a separate stream, so we can drop it after
1711   // the enum. We'll build up the conversion handlers for the individual
1712   // operand types opportunistically as we encounter them.
1713   std::string ConvertFnBody;
1714   raw_string_ostream CvtOS(ConvertFnBody);
1715   // Start the unified conversion function.
1716   CvtOS << "void " << Target.getName() << ClassName << "::\n"
1717         << "convertToMCInst(unsigned Kind, MCInst &Inst, "
1718         << "unsigned Opcode,\n"
1719         << "                const SmallVectorImpl<MCParsedAsmOperand*"
1720         << "> &Operands) {\n"
1721         << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1722         << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1723         << "  Inst.setOpcode(Opcode);\n"
1724         << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1725         << "    switch (*p) {\n"
1726         << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1727         << "    case CVT_Reg:\n"
1728         << "      static_cast<" << TargetOperandClass
1729         << "*>(Operands[*(p + 1)])->addRegOperands(Inst, 1);\n"
1730         << "      break;\n"
1731         << "    case CVT_Tied:\n"
1732         << "      Inst.addOperand(Inst.getOperand(*(p + 1)));\n"
1733         << "      break;\n";
1734
1735   std::string OperandFnBody;
1736   raw_string_ostream OpOS(OperandFnBody);
1737   // Start the operand number lookup function.
1738   OpOS << "void " << Target.getName() << ClassName << "::\n"
1739        << "convertToMapAndConstraints(unsigned Kind,\n";
1740   OpOS.indent(27);
1741   OpOS << "const SmallVectorImpl<MCParsedAsmOperand*> &Operands) {\n"
1742        << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1743        << "  unsigned NumMCOperands = 0;\n"
1744        << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1745        << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1746        << "    switch (*p) {\n"
1747        << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1748        << "    case CVT_Reg:\n"
1749        << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1750        << "      Operands[*(p + 1)]->setConstraint(\"r\");\n"
1751        << "      ++NumMCOperands;\n"
1752        << "      break;\n"
1753        << "    case CVT_Tied:\n"
1754        << "      ++NumMCOperands;\n"
1755        << "      break;\n";
1756
1757   // Pre-populate the operand conversion kinds with the standard always
1758   // available entries.
1759   OperandConversionKinds.insert("CVT_Done");
1760   OperandConversionKinds.insert("CVT_Reg");
1761   OperandConversionKinds.insert("CVT_Tied");
1762   enum { CVT_Done, CVT_Reg, CVT_Tied };
1763
1764   for (std::vector<MatchableInfo*>::const_iterator it = Infos.begin(),
1765          ie = Infos.end(); it != ie; ++it) {
1766     MatchableInfo &II = **it;
1767
1768     // Check if we have a custom match function.
1769     std::string AsmMatchConverter =
1770       II.getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1771     if (!AsmMatchConverter.empty()) {
1772       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1773       II.ConversionFnKind = Signature;
1774
1775       // Check if we have already generated this signature.
1776       if (!InstructionConversionKinds.insert(Signature))
1777         continue;
1778
1779       // Remember this converter for the kind enum.
1780       unsigned KindID = OperandConversionKinds.size();
1781       OperandConversionKinds.insert("CVT_" +
1782                                     getEnumNameForToken(AsmMatchConverter));
1783
1784       // Add the converter row for this instruction.
1785       ConversionTable.push_back(std::vector<uint8_t>());
1786       ConversionTable.back().push_back(KindID);
1787       ConversionTable.back().push_back(CVT_Done);
1788
1789       // Add the handler to the conversion driver function.
1790       CvtOS << "    case CVT_"
1791             << getEnumNameForToken(AsmMatchConverter) << ":\n"
1792             << "      " << AsmMatchConverter << "(Inst, Operands);\n"
1793             << "      break;\n";
1794
1795       // FIXME: Handle the operand number lookup for custom match functions.
1796       continue;
1797     }
1798
1799     // Build the conversion function signature.
1800     std::string Signature = "Convert";
1801
1802     std::vector<uint8_t> ConversionRow;
1803
1804     // Compute the convert enum and the case body.
1805     MaxRowLength = std::max(MaxRowLength, II.ResOperands.size()*2 + 1 );
1806
1807     for (unsigned i = 0, e = II.ResOperands.size(); i != e; ++i) {
1808       const MatchableInfo::ResOperand &OpInfo = II.ResOperands[i];
1809
1810       // Generate code to populate each result operand.
1811       switch (OpInfo.Kind) {
1812       case MatchableInfo::ResOperand::RenderAsmOperand: {
1813         // This comes from something we parsed.
1814         MatchableInfo::AsmOperand &Op = II.AsmOperands[OpInfo.AsmOperandNum];
1815
1816         // Registers are always converted the same, don't duplicate the
1817         // conversion function based on them.
1818         Signature += "__";
1819         std::string Class;
1820         Class = Op.Class->isRegisterClass() ? "Reg" : Op.Class->ClassName;
1821         Signature += Class;
1822         Signature += utostr(OpInfo.MINumOperands);
1823         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1824
1825         // Add the conversion kind, if necessary, and get the associated ID
1826         // the index of its entry in the vector).
1827         std::string Name = "CVT_" + (Op.Class->isRegisterClass() ? "Reg" :
1828                                      Op.Class->RenderMethod);
1829         Name = getEnumNameForToken(Name);
1830
1831         bool IsNewConverter = false;
1832         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1833                                             IsNewConverter);
1834
1835         // Add the operand entry to the instruction kind conversion row.
1836         ConversionRow.push_back(ID);
1837         ConversionRow.push_back(OpInfo.AsmOperandNum + 1);
1838
1839         if (!IsNewConverter)
1840           break;
1841
1842         // This is a new operand kind. Add a handler for it to the
1843         // converter driver.
1844         CvtOS << "    case " << Name << ":\n"
1845               << "      static_cast<" << TargetOperandClass
1846               << "*>(Operands[*(p + 1)])->"
1847               << Op.Class->RenderMethod << "(Inst, " << OpInfo.MINumOperands
1848               << ");\n"
1849               << "      break;\n";
1850
1851         // Add a handler for the operand number lookup.
1852         OpOS << "    case " << Name << ":\n"
1853              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n";
1854
1855         if (Op.Class->isRegisterClass())
1856           OpOS << "      Operands[*(p + 1)]->setConstraint(\"r\");\n";
1857         else
1858           OpOS << "      Operands[*(p + 1)]->setConstraint(\"m\");\n";
1859         OpOS << "      NumMCOperands += " << OpInfo.MINumOperands << ";\n"
1860              << "      break;\n";
1861         break;
1862       }
1863       case MatchableInfo::ResOperand::TiedOperand: {
1864         // If this operand is tied to a previous one, just copy the MCInst
1865         // operand from the earlier one.We can only tie single MCOperand values.
1866         assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1867         unsigned TiedOp = OpInfo.TiedOperandNum;
1868         assert(i > TiedOp && "Tied operand precedes its target!");
1869         Signature += "__Tie" + utostr(TiedOp);
1870         ConversionRow.push_back(CVT_Tied);
1871         ConversionRow.push_back(TiedOp);
1872         break;
1873       }
1874       case MatchableInfo::ResOperand::ImmOperand: {
1875         int64_t Val = OpInfo.ImmVal;
1876         std::string Ty = "imm_" + itostr(Val);
1877         Signature += "__" + Ty;
1878
1879         std::string Name = "CVT_" + Ty;
1880         bool IsNewConverter = false;
1881         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1882                                             IsNewConverter);
1883         // Add the operand entry to the instruction kind conversion row.
1884         ConversionRow.push_back(ID);
1885         ConversionRow.push_back(0);
1886
1887         if (!IsNewConverter)
1888           break;
1889
1890         CvtOS << "    case " << Name << ":\n"
1891               << "      Inst.addOperand(MCOperand::CreateImm(" << Val << "));\n"
1892               << "      break;\n";
1893
1894         OpOS << "    case " << Name << ":\n"
1895              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1896              << "      Operands[*(p + 1)]->setConstraint(\"\");\n"
1897              << "      ++NumMCOperands;\n"
1898              << "      break;\n";
1899         break;
1900       }
1901       case MatchableInfo::ResOperand::RegOperand: {
1902         std::string Reg, Name;
1903         if (!OpInfo.Register) {
1904           Name = "reg0";
1905           Reg = "0";
1906         } else {
1907           Reg = getQualifiedName(OpInfo.Register);
1908           Name = "reg" + OpInfo.Register->getName();
1909         }
1910         Signature += "__" + Name;
1911         Name = "CVT_" + Name;
1912         bool IsNewConverter = false;
1913         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1914                                             IsNewConverter);
1915         // Add the operand entry to the instruction kind conversion row.
1916         ConversionRow.push_back(ID);
1917         ConversionRow.push_back(0);
1918
1919         if (!IsNewConverter)
1920           break;
1921         CvtOS << "    case " << Name << ":\n"
1922               << "      Inst.addOperand(MCOperand::CreateReg(" << Reg << "));\n"
1923               << "      break;\n";
1924
1925         OpOS << "    case " << Name << ":\n"
1926              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1927              << "      Operands[*(p + 1)]->setConstraint(\"m\");\n"
1928              << "      ++NumMCOperands;\n"
1929              << "      break;\n";
1930       }
1931       }
1932     }
1933
1934     // If there were no operands, add to the signature to that effect
1935     if (Signature == "Convert")
1936       Signature += "_NoOperands";
1937
1938     II.ConversionFnKind = Signature;
1939
1940     // Save the signature. If we already have it, don't add a new row
1941     // to the table.
1942     if (!InstructionConversionKinds.insert(Signature))
1943       continue;
1944
1945     // Add the row to the table.
1946     ConversionTable.push_back(ConversionRow);
1947   }
1948
1949   // Finish up the converter driver function.
1950   CvtOS << "    }\n  }\n}\n\n";
1951
1952   // Finish up the operand number lookup function.
1953   OpOS << "    }\n  }\n}\n\n";
1954
1955   OS << "namespace {\n";
1956
1957   // Output the operand conversion kind enum.
1958   OS << "enum OperatorConversionKind {\n";
1959   for (unsigned i = 0, e = OperandConversionKinds.size(); i != e; ++i)
1960     OS << "  " << OperandConversionKinds[i] << ",\n";
1961   OS << "  CVT_NUM_CONVERTERS\n";
1962   OS << "};\n\n";
1963
1964   // Output the instruction conversion kind enum.
1965   OS << "enum InstructionConversionKind {\n";
1966   for (SetVector<std::string>::const_iterator
1967          i = InstructionConversionKinds.begin(),
1968          e = InstructionConversionKinds.end(); i != e; ++i)
1969     OS << "  " << *i << ",\n";
1970   OS << "  CVT_NUM_SIGNATURES\n";
1971   OS << "};\n\n";
1972
1973
1974   OS << "} // end anonymous namespace\n\n";
1975
1976   // Output the conversion table.
1977   OS << "static const uint8_t ConversionTable[CVT_NUM_SIGNATURES]["
1978      << MaxRowLength << "] = {\n";
1979
1980   for (unsigned Row = 0, ERow = ConversionTable.size(); Row != ERow; ++Row) {
1981     assert(ConversionTable[Row].size() % 2 == 0 && "bad conversion row!");
1982     OS << "  // " << InstructionConversionKinds[Row] << "\n";
1983     OS << "  { ";
1984     for (unsigned i = 0, e = ConversionTable[Row].size(); i != e; i += 2)
1985       OS << OperandConversionKinds[ConversionTable[Row][i]] << ", "
1986          << (unsigned)(ConversionTable[Row][i + 1]) << ", ";
1987     OS << "CVT_Done },\n";
1988   }
1989
1990   OS << "};\n\n";
1991
1992   // Spit out the conversion driver function.
1993   OS << CvtOS.str();
1994
1995   // Spit out the operand number lookup function.
1996   OS << OpOS.str();
1997 }
1998
1999 /// emitMatchClassEnumeration - Emit the enumeration for match class kinds.
2000 static void emitMatchClassEnumeration(CodeGenTarget &Target,
2001                                       std::vector<ClassInfo*> &Infos,
2002                                       raw_ostream &OS) {
2003   OS << "namespace {\n\n";
2004
2005   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
2006      << "/// instruction matching.\n";
2007   OS << "enum MatchClassKind {\n";
2008   OS << "  InvalidMatchClass = 0,\n";
2009   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
2010          ie = Infos.end(); it != ie; ++it) {
2011     ClassInfo &CI = **it;
2012     OS << "  " << CI.Name << ", // ";
2013     if (CI.Kind == ClassInfo::Token) {
2014       OS << "'" << CI.ValueName << "'\n";
2015     } else if (CI.isRegisterClass()) {
2016       if (!CI.ValueName.empty())
2017         OS << "register class '" << CI.ValueName << "'\n";
2018       else
2019         OS << "derived register class\n";
2020     } else {
2021       OS << "user defined class '" << CI.ValueName << "'\n";
2022     }
2023   }
2024   OS << "  NumMatchClassKinds\n";
2025   OS << "};\n\n";
2026
2027   OS << "}\n\n";
2028 }
2029
2030 /// emitValidateOperandClass - Emit the function to validate an operand class.
2031 static void emitValidateOperandClass(AsmMatcherInfo &Info,
2032                                      raw_ostream &OS) {
2033   OS << "static unsigned validateOperandClass(MCParsedAsmOperand *GOp, "
2034      << "MatchClassKind Kind) {\n";
2035   OS << "  " << Info.Target.getName() << "Operand &Operand = *("
2036      << Info.Target.getName() << "Operand*)GOp;\n";
2037
2038   // The InvalidMatchClass is not to match any operand.
2039   OS << "  if (Kind == InvalidMatchClass)\n";
2040   OS << "    return MCTargetAsmParser::Match_InvalidOperand;\n\n";
2041
2042   // Check for Token operands first.
2043   // FIXME: Use a more specific diagnostic type.
2044   OS << "  if (Operand.isToken())\n";
2045   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind) ?\n"
2046      << "             MCTargetAsmParser::Match_Success :\n"
2047      << "             MCTargetAsmParser::Match_InvalidOperand;\n\n";
2048
2049   // Check the user classes. We don't care what order since we're only
2050   // actually matching against one of them.
2051   for (std::vector<ClassInfo*>::iterator it = Info.Classes.begin(),
2052          ie = Info.Classes.end(); it != ie; ++it) {
2053     ClassInfo &CI = **it;
2054
2055     if (!CI.isUserClass())
2056       continue;
2057
2058     OS << "  // '" << CI.ClassName << "' class\n";
2059     OS << "  if (Kind == " << CI.Name << ") {\n";
2060     OS << "    if (Operand." << CI.PredicateMethod << "())\n";
2061     OS << "      return MCTargetAsmParser::Match_Success;\n";
2062     if (!CI.DiagnosticType.empty())
2063       OS << "    return " << Info.Target.getName() << "AsmParser::Match_"
2064          << CI.DiagnosticType << ";\n";
2065     OS << "  }\n\n";
2066   }
2067
2068   // Check for register operands, including sub-classes.
2069   OS << "  if (Operand.isReg()) {\n";
2070   OS << "    MatchClassKind OpKind;\n";
2071   OS << "    switch (Operand.getReg()) {\n";
2072   OS << "    default: OpKind = InvalidMatchClass; break;\n";
2073   for (AsmMatcherInfo::RegisterClassesTy::iterator
2074          it = Info.RegisterClasses.begin(), ie = Info.RegisterClasses.end();
2075        it != ie; ++it)
2076     OS << "    case " << Info.Target.getName() << "::"
2077        << it->first->getName() << ": OpKind = " << it->second->Name
2078        << "; break;\n";
2079   OS << "    }\n";
2080   OS << "    return isSubclass(OpKind, Kind) ? "
2081      << "MCTargetAsmParser::Match_Success :\n                             "
2082      << "         MCTargetAsmParser::Match_InvalidOperand;\n  }\n\n";
2083
2084   // Generic fallthrough match failure case for operands that don't have
2085   // specialized diagnostic types.
2086   OS << "  return MCTargetAsmParser::Match_InvalidOperand;\n";
2087   OS << "}\n\n";
2088 }
2089
2090 /// emitIsSubclass - Emit the subclass predicate function.
2091 static void emitIsSubclass(CodeGenTarget &Target,
2092                            std::vector<ClassInfo*> &Infos,
2093                            raw_ostream &OS) {
2094   OS << "/// isSubclass - Compute whether \\p A is a subclass of \\p B.\n";
2095   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
2096   OS << "  if (A == B)\n";
2097   OS << "    return true;\n\n";
2098
2099   std::string OStr;
2100   raw_string_ostream SS(OStr);
2101   unsigned Count = 0;
2102   SS << "  switch (A) {\n";
2103   SS << "  default:\n";
2104   SS << "    return false;\n";
2105   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
2106          ie = Infos.end(); it != ie; ++it) {
2107     ClassInfo &A = **it;
2108
2109     std::vector<StringRef> SuperClasses;
2110     for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
2111          ie = Infos.end(); it != ie; ++it) {
2112       ClassInfo &B = **it;
2113
2114       if (&A != &B && A.isSubsetOf(B))
2115         SuperClasses.push_back(B.Name);
2116     }
2117
2118     if (SuperClasses.empty())
2119       continue;
2120     ++Count;
2121
2122     SS << "\n  case " << A.Name << ":\n";
2123
2124     if (SuperClasses.size() == 1) {
2125       SS << "    return B == " << SuperClasses.back().str() << ";\n";
2126       continue;
2127     }
2128
2129     if (!SuperClasses.empty()) {
2130       SS << "    switch (B) {\n";
2131       SS << "    default: return false;\n";
2132       for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
2133         SS << "    case " << SuperClasses[i].str() << ": return true;\n";
2134       SS << "    }\n";
2135     } else {
2136       // No case statement to emit
2137       SS << "    return false;\n";
2138     }
2139   }
2140   SS << "  }\n";
2141
2142   // If there were case statements emitted into the string stream, write them
2143   // to the output stream, otherwise write the default.
2144   if (Count)
2145     OS << SS.str();
2146   else
2147     OS << "  return false;\n";
2148
2149   OS << "}\n\n";
2150 }
2151
2152 /// emitMatchTokenString - Emit the function to match a token string to the
2153 /// appropriate match class value.
2154 static void emitMatchTokenString(CodeGenTarget &Target,
2155                                  std::vector<ClassInfo*> &Infos,
2156                                  raw_ostream &OS) {
2157   // Construct the match list.
2158   std::vector<StringMatcher::StringPair> Matches;
2159   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
2160          ie = Infos.end(); it != ie; ++it) {
2161     ClassInfo &CI = **it;
2162
2163     if (CI.Kind == ClassInfo::Token)
2164       Matches.push_back(StringMatcher::StringPair(CI.ValueName,
2165                                                   "return " + CI.Name + ";"));
2166   }
2167
2168   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
2169
2170   StringMatcher("Name", Matches, OS).Emit();
2171
2172   OS << "  return InvalidMatchClass;\n";
2173   OS << "}\n\n";
2174 }
2175
2176 /// emitMatchRegisterName - Emit the function to match a string to the target
2177 /// specific register enum.
2178 static void emitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
2179                                   raw_ostream &OS) {
2180   // Construct the match list.
2181   std::vector<StringMatcher::StringPair> Matches;
2182   const std::vector<CodeGenRegister*> &Regs =
2183     Target.getRegBank().getRegisters();
2184   for (unsigned i = 0, e = Regs.size(); i != e; ++i) {
2185     const CodeGenRegister *Reg = Regs[i];
2186     if (Reg->TheDef->getValueAsString("AsmName").empty())
2187       continue;
2188
2189     Matches.push_back(StringMatcher::StringPair(
2190                                      Reg->TheDef->getValueAsString("AsmName"),
2191                                      "return " + utostr(Reg->EnumValue) + ";"));
2192   }
2193
2194   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
2195
2196   StringMatcher("Name", Matches, OS).Emit();
2197
2198   OS << "  return 0;\n";
2199   OS << "}\n\n";
2200 }
2201
2202 /// emitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
2203 /// definitions.
2204 static void emitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
2205                                                 raw_ostream &OS) {
2206   OS << "// Flags for subtarget features that participate in "
2207      << "instruction matching.\n";
2208   OS << "enum SubtargetFeatureFlag {\n";
2209   for (std::map<Record*, SubtargetFeatureInfo*, LessRecordByID>::const_iterator
2210          it = Info.SubtargetFeatures.begin(),
2211          ie = Info.SubtargetFeatures.end(); it != ie; ++it) {
2212     SubtargetFeatureInfo &SFI = *it->second;
2213     OS << "  " << SFI.getEnumName() << " = (1 << " << SFI.Index << "),\n";
2214   }
2215   OS << "  Feature_None = 0\n";
2216   OS << "};\n\n";
2217 }
2218
2219 /// emitOperandDiagnosticTypes - Emit the operand matching diagnostic types.
2220 static void emitOperandDiagnosticTypes(AsmMatcherInfo &Info, raw_ostream &OS) {
2221   // Get the set of diagnostic types from all of the operand classes.
2222   std::set<StringRef> Types;
2223   for (std::map<Record*, ClassInfo*>::const_iterator
2224        I = Info.AsmOperandClasses.begin(),
2225        E = Info.AsmOperandClasses.end(); I != E; ++I) {
2226     if (!I->second->DiagnosticType.empty())
2227       Types.insert(I->second->DiagnosticType);
2228   }
2229
2230   if (Types.empty()) return;
2231
2232   // Now emit the enum entries.
2233   for (std::set<StringRef>::const_iterator I = Types.begin(), E = Types.end();
2234        I != E; ++I)
2235     OS << "  Match_" << *I << ",\n";
2236   OS << "  END_OPERAND_DIAGNOSTIC_TYPES\n";
2237 }
2238
2239 /// emitGetSubtargetFeatureName - Emit the helper function to get the
2240 /// user-level name for a subtarget feature.
2241 static void emitGetSubtargetFeatureName(AsmMatcherInfo &Info, raw_ostream &OS) {
2242   OS << "// User-level names for subtarget features that participate in\n"
2243      << "// instruction matching.\n"
2244      << "static const char *getSubtargetFeatureName(unsigned Val) {\n";
2245   if (!Info.SubtargetFeatures.empty()) {
2246     OS << "  switch(Val) {\n";
2247     typedef std::map<Record*, SubtargetFeatureInfo*, LessRecordByID> RecFeatMap;
2248     for (RecFeatMap::const_iterator it = Info.SubtargetFeatures.begin(),
2249              ie = Info.SubtargetFeatures.end(); it != ie; ++it) {
2250       SubtargetFeatureInfo &SFI = *it->second;
2251       // FIXME: Totally just a placeholder name to get the algorithm working.
2252       OS << "  case " << SFI.getEnumName() << ": return \""
2253          << SFI.TheDef->getValueAsString("PredicateName") << "\";\n";
2254     }
2255     OS << "  default: return \"(unknown)\";\n";
2256     OS << "  }\n";
2257   } else {
2258     // Nothing to emit, so skip the switch
2259     OS << "  return \"(unknown)\";\n";
2260   }
2261   OS << "}\n\n";
2262 }
2263
2264 /// emitComputeAvailableFeatures - Emit the function to compute the list of
2265 /// available features given a subtarget.
2266 static void emitComputeAvailableFeatures(AsmMatcherInfo &Info,
2267                                          raw_ostream &OS) {
2268   std::string ClassName =
2269     Info.AsmParser->getValueAsString("AsmParserClassName");
2270
2271   OS << "unsigned " << Info.Target.getName() << ClassName << "::\n"
2272      << "ComputeAvailableFeatures(uint64_t FB) const {\n";
2273   OS << "  unsigned Features = 0;\n";
2274   for (std::map<Record*, SubtargetFeatureInfo*, LessRecordByID>::const_iterator
2275          it = Info.SubtargetFeatures.begin(),
2276          ie = Info.SubtargetFeatures.end(); it != ie; ++it) {
2277     SubtargetFeatureInfo &SFI = *it->second;
2278
2279     OS << "  if (";
2280     std::string CondStorage =
2281       SFI.TheDef->getValueAsString("AssemblerCondString");
2282     StringRef Conds = CondStorage;
2283     std::pair<StringRef,StringRef> Comma = Conds.split(',');
2284     bool First = true;
2285     do {
2286       if (!First)
2287         OS << " && ";
2288
2289       bool Neg = false;
2290       StringRef Cond = Comma.first;
2291       if (Cond[0] == '!') {
2292         Neg = true;
2293         Cond = Cond.substr(1);
2294       }
2295
2296       OS << "((FB & " << Info.Target.getName() << "::" << Cond << ")";
2297       if (Neg)
2298         OS << " == 0";
2299       else
2300         OS << " != 0";
2301       OS << ")";
2302
2303       if (Comma.second.empty())
2304         break;
2305
2306       First = false;
2307       Comma = Comma.second.split(',');
2308     } while (true);
2309
2310     OS << ")\n";
2311     OS << "    Features |= " << SFI.getEnumName() << ";\n";
2312   }
2313   OS << "  return Features;\n";
2314   OS << "}\n\n";
2315 }
2316
2317 static std::string GetAliasRequiredFeatures(Record *R,
2318                                             const AsmMatcherInfo &Info) {
2319   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
2320   std::string Result;
2321   unsigned NumFeatures = 0;
2322   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
2323     SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
2324
2325     if (!F)
2326       PrintFatalError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
2327                     "' is not marked as an AssemblerPredicate!");
2328
2329     if (NumFeatures)
2330       Result += '|';
2331
2332     Result += F->getEnumName();
2333     ++NumFeatures;
2334   }
2335
2336   if (NumFeatures > 1)
2337     Result = '(' + Result + ')';
2338   return Result;
2339 }
2340
2341 static void emitMnemonicAliasVariant(raw_ostream &OS,const AsmMatcherInfo &Info,
2342                                      std::vector<Record*> &Aliases,
2343                                      unsigned Indent = 0,
2344                                   StringRef AsmParserVariantName = StringRef()){
2345   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
2346   // iteration order of the map is stable.
2347   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
2348
2349   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
2350     Record *R = Aliases[i];
2351     // FIXME: Allow AssemblerVariantName to be a comma separated list.
2352     std::string AsmVariantName = R->getValueAsString("AsmVariantName");
2353     if (AsmVariantName != AsmParserVariantName)
2354       continue;
2355     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
2356   }
2357   if (AliasesFromMnemonic.empty())
2358     return;
2359
2360   // Process each alias a "from" mnemonic at a time, building the code executed
2361   // by the string remapper.
2362   std::vector<StringMatcher::StringPair> Cases;
2363   for (std::map<std::string, std::vector<Record*> >::iterator
2364        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
2365        I != E; ++I) {
2366     const std::vector<Record*> &ToVec = I->second;
2367
2368     // Loop through each alias and emit code that handles each case.  If there
2369     // are two instructions without predicates, emit an error.  If there is one,
2370     // emit it last.
2371     std::string MatchCode;
2372     int AliasWithNoPredicate = -1;
2373
2374     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
2375       Record *R = ToVec[i];
2376       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
2377
2378       // If this unconditionally matches, remember it for later and diagnose
2379       // duplicates.
2380       if (FeatureMask.empty()) {
2381         if (AliasWithNoPredicate != -1) {
2382           // We can't have two aliases from the same mnemonic with no predicate.
2383           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
2384                      "two MnemonicAliases with the same 'from' mnemonic!");
2385           PrintFatalError(R->getLoc(), "this is the other MnemonicAlias.");
2386         }
2387
2388         AliasWithNoPredicate = i;
2389         continue;
2390       }
2391       if (R->getValueAsString("ToMnemonic") == I->first)
2392         PrintFatalError(R->getLoc(), "MnemonicAlias to the same string");
2393
2394       if (!MatchCode.empty())
2395         MatchCode += "else ";
2396       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
2397       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
2398     }
2399
2400     if (AliasWithNoPredicate != -1) {
2401       Record *R = ToVec[AliasWithNoPredicate];
2402       if (!MatchCode.empty())
2403         MatchCode += "else\n  ";
2404       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
2405     }
2406
2407     MatchCode += "return;";
2408
2409     Cases.push_back(std::make_pair(I->first, MatchCode));
2410   }
2411   StringMatcher("Mnemonic", Cases, OS).Emit(Indent);
2412 }
2413
2414 /// emitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
2415 /// emit a function for them and return true, otherwise return false.
2416 static bool emitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info,
2417                                 CodeGenTarget &Target) {
2418   // Ignore aliases when match-prefix is set.
2419   if (!MatchPrefix.empty())
2420     return false;
2421
2422   std::vector<Record*> Aliases =
2423     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
2424   if (Aliases.empty()) return false;
2425
2426   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
2427     "unsigned Features, unsigned VariantID) {\n";
2428   OS << "  switch (VariantID) {\n";
2429   unsigned VariantCount = Target.getAsmParserVariantCount();
2430   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2431     Record *AsmVariant = Target.getAsmParserVariant(VC);
2432     int AsmParserVariantNo = AsmVariant->getValueAsInt("Variant");
2433     std::string AsmParserVariantName = AsmVariant->getValueAsString("Name");
2434     OS << "    case " << AsmParserVariantNo << ":\n";
2435     emitMnemonicAliasVariant(OS, Info, Aliases, /*Indent=*/2,
2436                              AsmParserVariantName);
2437     OS << "    break;\n";
2438   }
2439   OS << "  }\n";
2440
2441   // Emit aliases that apply to all variants.
2442   emitMnemonicAliasVariant(OS, Info, Aliases);
2443
2444   OS << "}\n\n";
2445
2446   return true;
2447 }
2448
2449 static const char *getMinimalTypeForRange(uint64_t Range) {
2450   assert(Range < 0xFFFFFFFFULL && "Enum too large");
2451   if (Range > 0xFFFF)
2452     return "uint32_t";
2453   if (Range > 0xFF)
2454     return "uint16_t";
2455   return "uint8_t";
2456 }
2457
2458 static void emitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2459                               const AsmMatcherInfo &Info, StringRef ClassName,
2460                               StringToOffsetTable &StringTable,
2461                               unsigned MaxMnemonicIndex) {
2462   unsigned MaxMask = 0;
2463   for (std::vector<OperandMatchEntry>::const_iterator it =
2464        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2465        it != ie; ++it) {
2466     MaxMask |= it->OperandMask;
2467   }
2468
2469   // Emit the static custom operand parsing table;
2470   OS << "namespace {\n";
2471   OS << "  struct OperandMatchEntry {\n";
2472   OS << "    " << getMinimalTypeForRange(1ULL << Info.SubtargetFeatures.size())
2473                << " RequiredFeatures;\n";
2474   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2475                << " Mnemonic;\n";
2476   OS << "    " << getMinimalTypeForRange(Info.Classes.size())
2477                << " Class;\n";
2478   OS << "    " << getMinimalTypeForRange(MaxMask)
2479                << " OperandMask;\n\n";
2480   OS << "    StringRef getMnemonic() const {\n";
2481   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2482   OS << "                       MnemonicTable[Mnemonic]);\n";
2483   OS << "    }\n";
2484   OS << "  };\n\n";
2485
2486   OS << "  // Predicate for searching for an opcode.\n";
2487   OS << "  struct LessOpcodeOperand {\n";
2488   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2489   OS << "      return LHS.getMnemonic()  < RHS;\n";
2490   OS << "    }\n";
2491   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2492   OS << "      return LHS < RHS.getMnemonic();\n";
2493   OS << "    }\n";
2494   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2495   OS << " const OperandMatchEntry &RHS) {\n";
2496   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2497   OS << "    }\n";
2498   OS << "  };\n";
2499
2500   OS << "} // end anonymous namespace.\n\n";
2501
2502   OS << "static const OperandMatchEntry OperandMatchTable["
2503      << Info.OperandMatchInfo.size() << "] = {\n";
2504
2505   OS << "  /* Operand List Mask, Mnemonic, Operand Class, Features */\n";
2506   for (std::vector<OperandMatchEntry>::const_iterator it =
2507        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2508        it != ie; ++it) {
2509     const OperandMatchEntry &OMI = *it;
2510     const MatchableInfo &II = *OMI.MI;
2511
2512     OS << "  { ";
2513
2514     // Write the required features mask.
2515     if (!II.RequiredFeatures.empty()) {
2516       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2517         if (i) OS << "|";
2518         OS << II.RequiredFeatures[i]->getEnumName();
2519       }
2520     } else
2521       OS << "0";
2522
2523     // Store a pascal-style length byte in the mnemonic.
2524     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2525     OS << ", " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2526        << " /* " << II.Mnemonic << " */, ";
2527
2528     OS << OMI.CI->Name;
2529
2530     OS << ", " << OMI.OperandMask;
2531     OS << " /* ";
2532     bool printComma = false;
2533     for (int i = 0, e = 31; i !=e; ++i)
2534       if (OMI.OperandMask & (1 << i)) {
2535         if (printComma)
2536           OS << ", ";
2537         OS << i;
2538         printComma = true;
2539       }
2540     OS << " */";
2541
2542     OS << " },\n";
2543   }
2544   OS << "};\n\n";
2545
2546   // Emit the operand class switch to call the correct custom parser for
2547   // the found operand class.
2548   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2549      << Target.getName() << ClassName << "::\n"
2550      << "tryCustomParseOperand(SmallVectorImpl<MCParsedAsmOperand*>"
2551      << " &Operands,\n                      unsigned MCK) {\n\n"
2552      << "  switch(MCK) {\n";
2553
2554   for (std::vector<ClassInfo*>::const_iterator it = Info.Classes.begin(),
2555        ie = Info.Classes.end(); it != ie; ++it) {
2556     ClassInfo *CI = *it;
2557     if (CI->ParserMethod.empty())
2558       continue;
2559     OS << "  case " << CI->Name << ":\n"
2560        << "    return " << CI->ParserMethod << "(Operands);\n";
2561   }
2562
2563   OS << "  default:\n";
2564   OS << "    return MatchOperand_NoMatch;\n";
2565   OS << "  }\n";
2566   OS << "  return MatchOperand_NoMatch;\n";
2567   OS << "}\n\n";
2568
2569   // Emit the static custom operand parser. This code is very similar with
2570   // the other matcher. Also use MatchResultTy here just in case we go for
2571   // a better error handling.
2572   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2573      << Target.getName() << ClassName << "::\n"
2574      << "MatchOperandParserImpl(SmallVectorImpl<MCParsedAsmOperand*>"
2575      << " &Operands,\n                       StringRef Mnemonic) {\n";
2576
2577   // Emit code to get the available features.
2578   OS << "  // Get the current feature set.\n";
2579   OS << "  unsigned AvailableFeatures = getAvailableFeatures();\n\n";
2580
2581   OS << "  // Get the next operand index.\n";
2582   OS << "  unsigned NextOpNum = Operands.size()-1;\n";
2583
2584   // Emit code to search the table.
2585   OS << "  // Search the table.\n";
2586   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2587   OS << " MnemonicRange =\n";
2588   OS << "    std::equal_range(OperandMatchTable, OperandMatchTable+"
2589      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2590      << "                     LessOpcodeOperand());\n\n";
2591
2592   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2593   OS << "    return MatchOperand_NoMatch;\n\n";
2594
2595   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2596      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2597
2598   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2599   OS << "    assert(Mnemonic == it->getMnemonic());\n\n";
2600
2601   // Emit check that the required features are available.
2602   OS << "    // check if the available features match\n";
2603   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2604      << "!= it->RequiredFeatures) {\n";
2605   OS << "      continue;\n";
2606   OS << "    }\n\n";
2607
2608   // Emit check to ensure the operand number matches.
2609   OS << "    // check if the operand in question has a custom parser.\n";
2610   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2611   OS << "      continue;\n\n";
2612
2613   // Emit call to the custom parser method
2614   OS << "    // call custom parse method to handle the operand\n";
2615   OS << "    OperandMatchResultTy Result = ";
2616   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2617   OS << "    if (Result != MatchOperand_NoMatch)\n";
2618   OS << "      return Result;\n";
2619   OS << "  }\n\n";
2620
2621   OS << "  // Okay, we had no match.\n";
2622   OS << "  return MatchOperand_NoMatch;\n";
2623   OS << "}\n\n";
2624 }
2625
2626 void AsmMatcherEmitter::run(raw_ostream &OS) {
2627   CodeGenTarget Target(Records);
2628   Record *AsmParser = Target.getAsmParser();
2629   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2630
2631   // Compute the information on the instructions to match.
2632   AsmMatcherInfo Info(AsmParser, Target, Records);
2633   Info.buildInfo();
2634
2635   // Sort the instruction table using the partial order on classes. We use
2636   // stable_sort to ensure that ambiguous instructions are still
2637   // deterministically ordered.
2638   std::stable_sort(Info.Matchables.begin(), Info.Matchables.end(),
2639                    less_ptr<MatchableInfo>());
2640
2641   DEBUG_WITH_TYPE("instruction_info", {
2642       for (std::vector<MatchableInfo*>::iterator
2643              it = Info.Matchables.begin(), ie = Info.Matchables.end();
2644            it != ie; ++it)
2645         (*it)->dump();
2646     });
2647
2648   // Check for ambiguous matchables.
2649   DEBUG_WITH_TYPE("ambiguous_instrs", {
2650     unsigned NumAmbiguous = 0;
2651     for (unsigned i = 0, e = Info.Matchables.size(); i != e; ++i) {
2652       for (unsigned j = i + 1; j != e; ++j) {
2653         MatchableInfo &A = *Info.Matchables[i];
2654         MatchableInfo &B = *Info.Matchables[j];
2655
2656         if (A.couldMatchAmbiguouslyWith(B)) {
2657           errs() << "warning: ambiguous matchables:\n";
2658           A.dump();
2659           errs() << "\nis incomparable with:\n";
2660           B.dump();
2661           errs() << "\n\n";
2662           ++NumAmbiguous;
2663         }
2664       }
2665     }
2666     if (NumAmbiguous)
2667       errs() << "warning: " << NumAmbiguous
2668              << " ambiguous matchables!\n";
2669   });
2670
2671   // Compute the information on the custom operand parsing.
2672   Info.buildOperandMatchInfo();
2673
2674   // Write the output.
2675
2676   // Information for the class declaration.
2677   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2678   OS << "#undef GET_ASSEMBLER_HEADER\n";
2679   OS << "  // This should be included into the middle of the declaration of\n";
2680   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2681   OS << "  unsigned ComputeAvailableFeatures(uint64_t FeatureBits) const;\n";
2682   OS << "  void convertToMCInst(unsigned Kind, MCInst &Inst, "
2683      << "unsigned Opcode,\n"
2684      << "                       const SmallVectorImpl<MCParsedAsmOperand*> "
2685      << "&Operands);\n";
2686   OS << "  void convertToMapAndConstraints(unsigned Kind,\n                ";
2687   OS << "           const SmallVectorImpl<MCParsedAsmOperand*> &Operands) override;\n";
2688   OS << "  bool mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) override;\n";
2689   OS << "  unsigned MatchInstructionImpl(\n";
2690   OS.indent(27);
2691   OS << "const SmallVectorImpl<MCParsedAsmOperand*> &Operands,\n"
2692      << "                                MCInst &Inst,\n"
2693      << "                                unsigned &ErrorInfo,"
2694      << " bool matchingInlineAsm,\n"
2695      << "                                unsigned VariantID = 0);\n";
2696
2697   if (Info.OperandMatchInfo.size()) {
2698     OS << "\n  enum OperandMatchResultTy {\n";
2699     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2700     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2701     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2702     OS << "  };\n";
2703     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2704     OS << "    SmallVectorImpl<MCParsedAsmOperand*> &Operands,\n";
2705     OS << "    StringRef Mnemonic);\n";
2706
2707     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2708     OS << "    SmallVectorImpl<MCParsedAsmOperand*> &Operands,\n";
2709     OS << "    unsigned MCK);\n\n";
2710   }
2711
2712   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2713
2714   // Emit the operand match diagnostic enum names.
2715   OS << "\n#ifdef GET_OPERAND_DIAGNOSTIC_TYPES\n";
2716   OS << "#undef GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2717   emitOperandDiagnosticTypes(Info, OS);
2718   OS << "#endif // GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2719
2720
2721   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2722   OS << "#undef GET_REGISTER_MATCHER\n\n";
2723
2724   // Emit the subtarget feature enumeration.
2725   emitSubtargetFeatureFlagEnumeration(Info, OS);
2726
2727   // Emit the function to match a register name to number.
2728   // This should be omitted for Mips target
2729   if (AsmParser->getValueAsBit("ShouldEmitMatchRegisterName"))
2730     emitMatchRegisterName(Target, AsmParser, OS);
2731
2732   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2733
2734   OS << "\n#ifdef GET_SUBTARGET_FEATURE_NAME\n";
2735   OS << "#undef GET_SUBTARGET_FEATURE_NAME\n\n";
2736
2737   // Generate the helper function to get the names for subtarget features.
2738   emitGetSubtargetFeatureName(Info, OS);
2739
2740   OS << "#endif // GET_SUBTARGET_FEATURE_NAME\n\n";
2741
2742   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2743   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2744
2745   // Generate the function that remaps for mnemonic aliases.
2746   bool HasMnemonicAliases = emitMnemonicAliases(OS, Info, Target);
2747
2748   // Generate the convertToMCInst function to convert operands into an MCInst.
2749   // Also, generate the convertToMapAndConstraints function for MS-style inline
2750   // assembly.  The latter doesn't actually generate a MCInst.
2751   emitConvertFuncs(Target, ClassName, Info.Matchables, OS);
2752
2753   // Emit the enumeration for classes which participate in matching.
2754   emitMatchClassEnumeration(Target, Info.Classes, OS);
2755
2756   // Emit the routine to match token strings to their match class.
2757   emitMatchTokenString(Target, Info.Classes, OS);
2758
2759   // Emit the subclass predicate routine.
2760   emitIsSubclass(Target, Info.Classes, OS);
2761
2762   // Emit the routine to validate an operand against a match class.
2763   emitValidateOperandClass(Info, OS);
2764
2765   // Emit the available features compute function.
2766   emitComputeAvailableFeatures(Info, OS);
2767
2768
2769   StringToOffsetTable StringTable;
2770
2771   size_t MaxNumOperands = 0;
2772   unsigned MaxMnemonicIndex = 0;
2773   bool HasDeprecation = false;
2774   for (std::vector<MatchableInfo*>::const_iterator it =
2775          Info.Matchables.begin(), ie = Info.Matchables.end();
2776        it != ie; ++it) {
2777     MatchableInfo &II = **it;
2778     MaxNumOperands = std::max(MaxNumOperands, II.AsmOperands.size());
2779     HasDeprecation |= II.HasDeprecation;
2780
2781     // Store a pascal-style length byte in the mnemonic.
2782     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2783     MaxMnemonicIndex = std::max(MaxMnemonicIndex,
2784                         StringTable.GetOrAddStringOffset(LenMnemonic, false));
2785   }
2786
2787   OS << "static const char *const MnemonicTable =\n";
2788   StringTable.EmitString(OS);
2789   OS << ";\n\n";
2790
2791   // Emit the static match table; unused classes get initalized to 0 which is
2792   // guaranteed to be InvalidMatchClass.
2793   //
2794   // FIXME: We can reduce the size of this table very easily. First, we change
2795   // it so that store the kinds in separate bit-fields for each index, which
2796   // only needs to be the max width used for classes at that index (we also need
2797   // to reject based on this during classification). If we then make sure to
2798   // order the match kinds appropriately (putting mnemonics last), then we
2799   // should only end up using a few bits for each class, especially the ones
2800   // following the mnemonic.
2801   OS << "namespace {\n";
2802   OS << "  struct MatchEntry {\n";
2803   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2804                << " Mnemonic;\n";
2805   OS << "    uint16_t Opcode;\n";
2806   OS << "    " << getMinimalTypeForRange(Info.Matchables.size())
2807                << " ConvertFn;\n";
2808   OS << "    " << getMinimalTypeForRange(1ULL << Info.SubtargetFeatures.size())
2809                << " RequiredFeatures;\n";
2810   OS << "    " << getMinimalTypeForRange(Info.Classes.size())
2811                << " Classes[" << MaxNumOperands << "];\n";
2812   OS << "    StringRef getMnemonic() const {\n";
2813   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2814   OS << "                       MnemonicTable[Mnemonic]);\n";
2815   OS << "    }\n";
2816   OS << "  };\n\n";
2817
2818   OS << "  // Predicate for searching for an opcode.\n";
2819   OS << "  struct LessOpcode {\n";
2820   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2821   OS << "      return LHS.getMnemonic() < RHS;\n";
2822   OS << "    }\n";
2823   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2824   OS << "      return LHS < RHS.getMnemonic();\n";
2825   OS << "    }\n";
2826   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2827   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2828   OS << "    }\n";
2829   OS << "  };\n";
2830
2831   OS << "} // end anonymous namespace.\n\n";
2832
2833   unsigned VariantCount = Target.getAsmParserVariantCount();
2834   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2835     Record *AsmVariant = Target.getAsmParserVariant(VC);
2836     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2837
2838     OS << "static const MatchEntry MatchTable" << VC << "[] = {\n";
2839
2840     for (std::vector<MatchableInfo*>::const_iterator it =
2841          Info.Matchables.begin(), ie = Info.Matchables.end();
2842          it != ie; ++it) {
2843       MatchableInfo &II = **it;
2844       if (II.AsmVariantID != AsmVariantNo)
2845         continue;
2846
2847       // Store a pascal-style length byte in the mnemonic.
2848       std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2849       OS << "  { " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2850          << " /* " << II.Mnemonic << " */, "
2851          << Target.getName() << "::"
2852          << II.getResultInst()->TheDef->getName() << ", "
2853          << II.ConversionFnKind << ", ";
2854
2855       // Write the required features mask.
2856       if (!II.RequiredFeatures.empty()) {
2857         for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2858           if (i) OS << "|";
2859           OS << II.RequiredFeatures[i]->getEnumName();
2860         }
2861       } else
2862         OS << "0";
2863
2864       OS << ", { ";
2865       for (unsigned i = 0, e = II.AsmOperands.size(); i != e; ++i) {
2866         MatchableInfo::AsmOperand &Op = II.AsmOperands[i];
2867
2868         if (i) OS << ", ";
2869         OS << Op.Class->Name;
2870       }
2871       OS << " }, },\n";
2872     }
2873
2874     OS << "};\n\n";
2875   }
2876
2877   // A method to determine if a mnemonic is in the list.
2878   OS << "bool " << Target.getName() << ClassName << "::\n"
2879      << "mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) {\n";
2880   OS << "  // Find the appropriate table for this asm variant.\n";
2881   OS << "  const MatchEntry *Start, *End;\n";
2882   OS << "  switch (VariantID) {\n";
2883   OS << "  default: // unreachable\n";
2884   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2885     Record *AsmVariant = Target.getAsmParserVariant(VC);
2886     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2887     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2888        << "); End = std::end(MatchTable" << VC << "); break;\n";
2889   }
2890   OS << "  }\n";
2891   OS << "  // Search the table.\n";
2892   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2893   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n";
2894   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2895   OS << "}\n\n";
2896
2897   // Finally, build the match function.
2898   OS << "unsigned "
2899      << Target.getName() << ClassName << "::\n"
2900      << "MatchInstructionImpl(const SmallVectorImpl<MCParsedAsmOperand*>"
2901      << " &Operands,\n";
2902   OS << "                     MCInst &Inst,\n"
2903      << "unsigned &ErrorInfo, bool matchingInlineAsm, unsigned VariantID) {\n";
2904
2905   OS << "  // Eliminate obvious mismatches.\n";
2906   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
2907   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
2908   OS << "    return Match_InvalidOperand;\n";
2909   OS << "  }\n\n";
2910
2911   // Emit code to get the available features.
2912   OS << "  // Get the current feature set.\n";
2913   OS << "  unsigned AvailableFeatures = getAvailableFeatures();\n\n";
2914
2915   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2916   OS << "  StringRef Mnemonic = ((" << Target.getName()
2917      << "Operand*)Operands[0])->getToken();\n\n";
2918
2919   if (HasMnemonicAliases) {
2920     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2921     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures, VariantID);\n\n";
2922   }
2923
2924   // Emit code to compute the class list for this operand vector.
2925   OS << "  // Some state to try to produce better error messages.\n";
2926   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2927   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2928   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2929   OS << "  unsigned MissingFeatures = ~0U;\n";
2930   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2931   OS << "  // wrong for all instances of the instruction.\n";
2932   OS << "  ErrorInfo = ~0U;\n";
2933
2934   // Emit code to search the table.
2935   OS << "  // Find the appropriate table for this asm variant.\n";
2936   OS << "  const MatchEntry *Start, *End;\n";
2937   OS << "  switch (VariantID) {\n";
2938   OS << "  default: // unreachable\n";
2939   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2940     Record *AsmVariant = Target.getAsmParserVariant(VC);
2941     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2942     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2943        << "); End = std::end(MatchTable" << VC << "); break;\n";
2944   }
2945   OS << "  }\n";
2946   OS << "  // Search the table.\n";
2947   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2948   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n\n";
2949
2950   OS << "  // Return a more specific error code if no mnemonics match.\n";
2951   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2952   OS << "    return Match_MnemonicFail;\n\n";
2953
2954   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2955      << "*ie = MnemonicRange.second;\n";
2956   OS << "       it != ie; ++it) {\n";
2957
2958   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2959   OS << "    assert(Mnemonic == it->getMnemonic());\n";
2960
2961   // Emit check that the subclasses match.
2962   OS << "    bool OperandsValid = true;\n";
2963   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
2964   OS << "      if (i + 1 >= Operands.size()) {\n";
2965   OS << "        OperandsValid = (it->Classes[i] == " <<"InvalidMatchClass);\n";
2966   OS << "        if (!OperandsValid) ErrorInfo = i + 1;\n";
2967   OS << "        break;\n";
2968   OS << "      }\n";
2969   OS << "      unsigned Diag = validateOperandClass(Operands[i+1],\n";
2970   OS.indent(43);
2971   OS << "(MatchClassKind)it->Classes[i]);\n";
2972   OS << "      if (Diag == Match_Success)\n";
2973   OS << "        continue;\n";
2974   OS << "      // If the generic handler indicates an invalid operand\n";
2975   OS << "      // failure, check for a special case.\n";
2976   OS << "      if (Diag == Match_InvalidOperand) {\n";
2977   OS << "        Diag = validateTargetOperandClass(Operands[i+1],\n";
2978   OS.indent(43);
2979   OS << "(MatchClassKind)it->Classes[i]);\n";
2980   OS << "        if (Diag == Match_Success)\n";
2981   OS << "          continue;\n";
2982   OS << "      }\n";
2983   OS << "      // If this operand is broken for all of the instances of this\n";
2984   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2985   OS << "      // If we already had a match that only failed due to a\n";
2986   OS << "      // target predicate, that diagnostic is preferred.\n";
2987   OS << "      if (!HadMatchOtherThanPredicate &&\n";
2988   OS << "          (it == MnemonicRange.first || ErrorInfo <= i+1)) {\n";
2989   OS << "        ErrorInfo = i+1;\n";
2990   OS << "        // InvalidOperand is the default. Prefer specificity.\n";
2991   OS << "        if (Diag != Match_InvalidOperand)\n";
2992   OS << "          RetCode = Diag;\n";
2993   OS << "      }\n";
2994   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
2995   OS << "      OperandsValid = false;\n";
2996   OS << "      break;\n";
2997   OS << "    }\n\n";
2998
2999   OS << "    if (!OperandsValid) continue;\n";
3000
3001   // Emit check that the required features are available.
3002   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
3003      << "!= it->RequiredFeatures) {\n";
3004   OS << "      HadMatchOtherThanFeatures = true;\n";
3005   OS << "      unsigned NewMissingFeatures = it->RequiredFeatures & "
3006         "~AvailableFeatures;\n";
3007   OS << "      if (CountPopulation_32(NewMissingFeatures) <=\n"
3008         "          CountPopulation_32(MissingFeatures))\n";
3009   OS << "        MissingFeatures = NewMissingFeatures;\n";
3010   OS << "      continue;\n";
3011   OS << "    }\n";
3012   OS << "\n";
3013   OS << "    if (matchingInlineAsm) {\n";
3014   OS << "      Inst.setOpcode(it->Opcode);\n";
3015   OS << "      convertToMapAndConstraints(it->ConvertFn, Operands);\n";
3016   OS << "      return Match_Success;\n";
3017   OS << "    }\n\n";
3018   OS << "    // We have selected a definite instruction, convert the parsed\n"
3019      << "    // operands into the appropriate MCInst.\n";
3020   OS << "    convertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
3021   OS << "\n";
3022
3023   // Verify the instruction with the target-specific match predicate function.
3024   OS << "    // We have a potential match. Check the target predicate to\n"
3025      << "    // handle any context sensitive constraints.\n"
3026      << "    unsigned MatchResult;\n"
3027      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
3028      << " Match_Success) {\n"
3029      << "      Inst.clear();\n"
3030      << "      RetCode = MatchResult;\n"
3031      << "      HadMatchOtherThanPredicate = true;\n"
3032      << "      continue;\n"
3033      << "    }\n\n";
3034
3035   // Call the post-processing function, if used.
3036   std::string InsnCleanupFn =
3037     AsmParser->getValueAsString("AsmParserInstCleanup");
3038   if (!InsnCleanupFn.empty())
3039     OS << "    " << InsnCleanupFn << "(Inst);\n";
3040
3041   if (HasDeprecation) {
3042     OS << "    std::string Info;\n";
3043     OS << "    if (MII.get(Inst.getOpcode()).getDeprecatedInfo(Inst, STI, Info)) {\n";
3044     OS << "      SMLoc Loc = ((" << Target.getName() << "Operand*)Operands[0])->getStartLoc();\n";
3045     OS << "      Parser.Warning(Loc, Info, None);\n";
3046     OS << "    }\n";
3047   }
3048
3049   OS << "    return Match_Success;\n";
3050   OS << "  }\n\n";
3051
3052   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
3053   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)\n";
3054   OS << "    return RetCode;\n\n";
3055   OS << "  // Missing feature matches return which features were missing\n";
3056   OS << "  ErrorInfo = MissingFeatures;\n";
3057   OS << "  return Match_MissingFeature;\n";
3058   OS << "}\n\n";
3059
3060   if (Info.OperandMatchInfo.size())
3061     emitCustomOperandParsing(OS, Target, Info, ClassName, StringTable,
3062                              MaxMnemonicIndex);
3063
3064   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
3065 }
3066
3067 namespace llvm {
3068
3069 void EmitAsmMatcher(RecordKeeper &RK, raw_ostream &OS) {
3070   emitSourceFileHeader("Assembly Matcher Source Fragment", OS);
3071   AsmMatcherEmitter(RK).run(OS);
3072 }
3073
3074 } // End llvm namespace