[AArch64] Add ARMv8.2-A Statistical Profiling Extension
[oota-llvm.git] / test / MC / Disassembler / AArch64 / armv8.2a-statistical-profiling.txt
1 # RUN: llvm-mc -triple aarch64-none-linux-gnu -mattr=+spe --disassemble < %s | FileCheck %s
2 # RUN: llvm-mc -triple aarch64-none-linux-gnu --disassemble < %s | FileCheck --check-prefix=NO_SPE %s
3
4 [0x1f,0x22,0x03,0xd5]
5 # CHECK: hint #0x10
6 # NO_SPE: hint #0x10
7
8 [0x3f,0x22,0x03,0xd5]
9 # CHECK: psb csync
10 # NO_SPE: hint #0x11
11
12 [0x00,0x9a,0x18,0xd5]
13 [0x20,0x9a,0x18,0xd5]
14 [0x60,0x9a,0x18,0xd5]
15 [0xe0,0x9a,0x18,0xd5]
16 [0x00,0x99,0x1c,0xd5]
17 [0x00,0x99,0x1d,0xd5]
18 [0x00,0x99,0x18,0xd5]
19 [0x40,0x99,0x18,0xd5]
20 [0x60,0x99,0x18,0xd5]
21 [0x80,0x99,0x18,0xd5]
22 [0xa0,0x99,0x18,0xd5]
23 [0xc0,0x99,0x18,0xd5]
24 [0xe0,0x99,0x18,0xd5]
25 # CHECK: msr PMBLIMITR_EL1, x0
26 # NO_SPE: msr S3_0_C9_C10_0, x0
27 # CHECK: msr PMBPTR_EL1, x0
28 # NO_SPE: msr S3_0_C9_C10_1, x0
29 # CHECK: msr PMBSR_EL1, x0
30 # NO_SPE: msr S3_0_C9_C10_3, x0
31 # CHECK: msr PMBIDR_EL1, x0
32 # NO_SPE: msr S3_0_C9_C10_7, x0
33 # CHECK: msr PMSCR_EL2, x0
34 # NO_SPE: msr S3_4_C9_C9_0, x0
35 # CHECK: msr PMSCR_EL12, x0
36 # NO_SPE: msr S3_5_C9_C9_0, x0
37 # CHECK: msr PMSCR_EL1, x0
38 # NO_SPE: msr S3_0_C9_C9_0, x0
39 # CHECK: msr PMSICR_EL1, x0
40 # NO_SPE: msr S3_0_C9_C9_2, x0
41 # CHECK: msr PMSIRR_EL1, x0
42 # NO_SPE: msr S3_0_C9_C9_3, x0
43 # CHECK: msr PMSFCR_EL1, x0
44 # NO_SPE: msr S3_0_C9_C9_4, x0
45 # CHECK: msr PMSEVFR_EL1, x0
46 # NO_SPE: msr S3_0_C9_C9_5, x0
47 # CHECK: msr PMSLATFR_EL1, x0
48 # NO_SPE: msr S3_0_C9_C9_6, x0
49 # CHECK: msr PMSIDR_EL1, x0
50 # NO_SPE: msr S3_0_C9_C9_7, x0
51
52 [0x00,0x9a,0x38,0xd5]
53 [0x20,0x9a,0x38,0xd5]
54 [0x60,0x9a,0x38,0xd5]
55 [0xe0,0x9a,0x38,0xd5]
56 [0x00,0x99,0x3c,0xd5]
57 [0x00,0x99,0x3d,0xd5]
58 [0x00,0x99,0x38,0xd5]
59 [0x40,0x99,0x38,0xd5]
60 [0x60,0x99,0x38,0xd5]
61 [0x80,0x99,0x38,0xd5]
62 [0xa0,0x99,0x38,0xd5]
63 [0xc0,0x99,0x38,0xd5]
64 [0xe0,0x99,0x38,0xd5]
65
66 # CHECK: mrs x0, PMBLIMITR_EL1
67 # NO_SPE: mrs x0, S3_0_C9_C10_0
68 # CHECK: mrs x0, PMBPTR_EL1
69 # NO_SPE: mrs x0, S3_0_C9_C10_1
70 # CHECK: mrs x0, PMBSR_EL1
71 # NO_SPE: mrs x0, S3_0_C9_C10_3
72 # CHECK: mrs x0, PMBIDR_EL1
73 # NO_SPE: mrs x0, S3_0_C9_C10_7
74 # CHECK: mrs x0, PMSCR_EL2
75 # NO_SPE: mrs x0, S3_4_C9_C9_0
76 # CHECK: mrs x0, PMSCR_EL12
77 # NO_SPE: mrs x0, S3_5_C9_C9_0
78 # CHECK: mrs x0, PMSCR_EL1
79 # NO_SPE: mrs x0, S3_0_C9_C9_0
80 # CHECK: mrs x0, PMSICR_EL1
81 # NO_SPE: mrs x0, S3_0_C9_C9_2
82 # CHECK: mrs x0, PMSIRR_EL1
83 # NO_SPE: mrs x0, S3_0_C9_C9_3
84 # CHECK: mrs x0, PMSFCR_EL1
85 # NO_SPE: mrs x0, S3_0_C9_C9_4
86 # CHECK: mrs x0, PMSEVFR_EL1
87 # NO_SPE: mrs x0, S3_0_C9_C9_5
88 # CHECK: mrs x0, PMSLATFR_EL1
89 # NO_SPE: mrs x0, S3_0_C9_C9_6
90 # CHECK: mrs x0, PMSIDR_EL1
91 # NO_SPE: mrs x0, S3_0_C9_C9_7