[x86] Add a generic unpack-targeted lowering technique. This can be used
[oota-llvm.git] / test / CodeGen / X86 / vector-idiv.ll
1 ; RUN: llc -march=x86-64 -mcpu=core2 -mattr=+sse4.1 < %s | FileCheck %s --check-prefix=SSE41
2 ; RUN: llc -march=x86-64 -mcpu=core2 < %s | FileCheck %s --check-prefix=SSE
3 ; RUN: llc -march=x86-64 -mcpu=core-avx2 < %s | FileCheck %s --check-prefix=AVX
4
5 target triple = "x86_64-unknown-unknown"
6
7 define <4 x i32> @test1(<4 x i32> %a) {
8 ; SSE41-LABEL: test1:
9 ; SSE41:       # BB#0:
10 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [613566757,613566757,613566757,613566757]
11 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
12 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
13 ; SSE41-NEXT:    pmuludq %xmm2, %xmm3
14 ; SSE41-NEXT:    pmuludq %xmm0, %xmm1
15 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
16 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm1[0,1],xmm3[2,3],xmm1[4,5],xmm3[6,7]
17 ; SSE41-NEXT:    psubd %xmm1, %xmm0
18 ; SSE41-NEXT:    psrld $1, %xmm0
19 ; SSE41-NEXT:    paddd %xmm1, %xmm0
20 ; SSE41-NEXT:    psrld $2, %xmm0
21 ; SSE41-NEXT:    retq
22 ;
23 ; SSE-LABEL: test1:
24 ; SSE:       # BB#0:
25 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [613566757,613566757,613566757,613566757]
26 ; SSE-NEXT:    movdqa %xmm0, %xmm2
27 ; SSE-NEXT:    pmuludq %xmm1, %xmm2
28 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,3,2,3]
29 ; SSE-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
30 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
31 ; SSE-NEXT:    pmuludq %xmm1, %xmm3
32 ; SSE-NEXT:    pshufd {{.*#+}} xmm1 = xmm3[1,3,2,3]
33 ; SSE-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm1[0],xmm2[1],xmm1[1]
34 ; SSE-NEXT:    psubd %xmm2, %xmm0
35 ; SSE-NEXT:    psrld $1, %xmm0
36 ; SSE-NEXT:    paddd %xmm2, %xmm0
37 ; SSE-NEXT:    psrld $2, %xmm0
38 ; SSE-NEXT:    retq
39 ;
40 ; AVX-LABEL: test1:
41 ; AVX:       # BB#0:
42 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %xmm1
43 ; AVX-NEXT:    vpshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
44 ; AVX-NEXT:    vpshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
45 ; AVX-NEXT:    vpmuludq %xmm2, %xmm3, %xmm2
46 ; AVX-NEXT:    vpmuludq %xmm1, %xmm0, %xmm1
47 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
48 ; AVX-NEXT:    vpblendd {{.*#+}} xmm1 = xmm1[0],xmm2[1],xmm1[2],xmm2[3]
49 ; AVX-NEXT:    vpsubd %xmm1, %xmm0, %xmm0
50 ; AVX-NEXT:    vpsrld $1, %xmm0, %xmm0
51 ; AVX-NEXT:    vpaddd %xmm1, %xmm0, %xmm0
52 ; AVX-NEXT:    vpsrld $2, %xmm0, %xmm0
53 ; AVX-NEXT:    retq
54   %div = udiv <4 x i32> %a, <i32 7, i32 7, i32 7, i32 7>
55   ret <4 x i32> %div
56 }
57
58 define <8 x i32> @test2(<8 x i32> %a) {
59 ; SSE41-LABEL: test2:
60 ; SSE41:       # BB#0:
61 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [613566757,613566757,613566757,613566757]
62 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
63 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
64 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
65 ; SSE41-NEXT:    movdqa %xmm0, %xmm5
66 ; SSE41-NEXT:    pmuludq %xmm2, %xmm5
67 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,1,3,3]
68 ; SSE41-NEXT:    pblendw {{.*#+}} xmm5 = xmm5[0,1],xmm4[2,3],xmm5[4,5],xmm4[6,7]
69 ; SSE41-NEXT:    psubd %xmm5, %xmm0
70 ; SSE41-NEXT:    psrld $1, %xmm0
71 ; SSE41-NEXT:    paddd %xmm5, %xmm0
72 ; SSE41-NEXT:    psrld $2, %xmm0
73 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm1[1,1,3,3]
74 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
75 ; SSE41-NEXT:    pmuludq %xmm1, %xmm2
76 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
77 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm4[2,3],xmm2[4,5],xmm4[6,7]
78 ; SSE41-NEXT:    psubd %xmm2, %xmm1
79 ; SSE41-NEXT:    psrld $1, %xmm1
80 ; SSE41-NEXT:    paddd %xmm2, %xmm1
81 ; SSE41-NEXT:    psrld $2, %xmm1
82 ; SSE41-NEXT:    retq
83 ;
84 ; SSE-LABEL: test2:
85 ; SSE:       # BB#0:
86 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [613566757,613566757,613566757,613566757]
87 ; SSE-NEXT:    movdqa %xmm0, %xmm3
88 ; SSE-NEXT:    pmuludq %xmm2, %xmm3
89 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,3,2,3]
90 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm2[1,1,3,3]
91 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm0[1,1,3,3]
92 ; SSE-NEXT:    pmuludq %xmm4, %xmm5
93 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,3,2,3]
94 ; SSE-NEXT:    punpckldq {{.*#+}} xmm3 = xmm3[0],xmm5[0],xmm3[1],xmm5[1]
95 ; SSE-NEXT:    psubd %xmm3, %xmm0
96 ; SSE-NEXT:    psrld $1, %xmm0
97 ; SSE-NEXT:    paddd %xmm3, %xmm0
98 ; SSE-NEXT:    psrld $2, %xmm0
99 ; SSE-NEXT:    pmuludq %xmm1, %xmm2
100 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,3,2,3]
101 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm1[1,1,3,3]
102 ; SSE-NEXT:    pmuludq %xmm4, %xmm3
103 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,3,2,3]
104 ; SSE-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm3[0],xmm2[1],xmm3[1]
105 ; SSE-NEXT:    psubd %xmm2, %xmm1
106 ; SSE-NEXT:    psrld $1, %xmm1
107 ; SSE-NEXT:    paddd %xmm2, %xmm1
108 ; SSE-NEXT:    psrld $2, %xmm1
109 ; SSE-NEXT:    retq
110 ;
111 ; AVX-LABEL: test2:
112 ; AVX:       # BB#0:
113 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
114 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
115 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
116 ; AVX-NEXT:    vpmuludq %ymm2, %ymm3, %ymm2
117 ; AVX-NEXT:    vpmuludq %ymm1, %ymm0, %ymm1
118 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
119 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
120 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm0
121 ; AVX-NEXT:    vpsrld $1, %ymm0, %ymm0
122 ; AVX-NEXT:    vpaddd %ymm1, %ymm0, %ymm0
123 ; AVX-NEXT:    vpsrld $2, %ymm0, %ymm0
124 ; AVX-NEXT:    retq
125   %div = udiv <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
126   ret <8 x i32> %div
127 }
128
129 define <8 x i16> @test3(<8 x i16> %a) {
130 ; SSE41-LABEL: test3:
131 ; SSE41:       # BB#0:
132 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [9363,9363,9363,9363,9363,9363,9363,9363]
133 ; SSE41-NEXT:    pmulhuw %xmm0, %xmm1
134 ; SSE41-NEXT:    psubw %xmm1, %xmm0
135 ; SSE41-NEXT:    psrlw $1, %xmm0
136 ; SSE41-NEXT:    paddw %xmm1, %xmm0
137 ; SSE41-NEXT:    psrlw $2, %xmm0
138 ; SSE41-NEXT:    retq
139 ;
140 ; SSE-LABEL: test3:
141 ; SSE:       # BB#0:
142 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [9363,9363,9363,9363,9363,9363,9363,9363]
143 ; SSE-NEXT:    pmulhuw %xmm0, %xmm1
144 ; SSE-NEXT:    psubw %xmm1, %xmm0
145 ; SSE-NEXT:    psrlw $1, %xmm0
146 ; SSE-NEXT:    paddw %xmm1, %xmm0
147 ; SSE-NEXT:    psrlw $2, %xmm0
148 ; SSE-NEXT:    retq
149 ;
150 ; AVX-LABEL: test3:
151 ; AVX:       # BB#0:
152 ; AVX-NEXT:    vpmulhuw {{.*}}(%rip), %xmm0, %xmm1
153 ; AVX-NEXT:    vpsubw %xmm1, %xmm0, %xmm0
154 ; AVX-NEXT:    vpsrlw $1, %xmm0, %xmm0
155 ; AVX-NEXT:    vpaddw %xmm1, %xmm0, %xmm0
156 ; AVX-NEXT:    vpsrlw $2, %xmm0, %xmm0
157 ; AVX-NEXT:    retq
158   %div = udiv <8 x i16> %a, <i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7>
159   ret <8 x i16> %div
160 }
161
162 define <16 x i16> @test4(<16 x i16> %a) {
163 ; SSE41-LABEL: test4:
164 ; SSE41:       # BB#0:
165 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [9363,9363,9363,9363,9363,9363,9363,9363]
166 ; SSE41-NEXT:    movdqa %xmm0, %xmm3
167 ; SSE41-NEXT:    pmulhuw %xmm2, %xmm3
168 ; SSE41-NEXT:    psubw %xmm3, %xmm0
169 ; SSE41-NEXT:    psrlw $1, %xmm0
170 ; SSE41-NEXT:    paddw %xmm3, %xmm0
171 ; SSE41-NEXT:    psrlw $2, %xmm0
172 ; SSE41-NEXT:    pmulhuw %xmm1, %xmm2
173 ; SSE41-NEXT:    psubw %xmm2, %xmm1
174 ; SSE41-NEXT:    psrlw $1, %xmm1
175 ; SSE41-NEXT:    paddw %xmm2, %xmm1
176 ; SSE41-NEXT:    psrlw $2, %xmm1
177 ; SSE41-NEXT:    retq
178 ;
179 ; SSE-LABEL: test4:
180 ; SSE:       # BB#0:
181 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [9363,9363,9363,9363,9363,9363,9363,9363]
182 ; SSE-NEXT:    movdqa %xmm0, %xmm3
183 ; SSE-NEXT:    pmulhuw %xmm2, %xmm3
184 ; SSE-NEXT:    psubw %xmm3, %xmm0
185 ; SSE-NEXT:    psrlw $1, %xmm0
186 ; SSE-NEXT:    paddw %xmm3, %xmm0
187 ; SSE-NEXT:    psrlw $2, %xmm0
188 ; SSE-NEXT:    pmulhuw %xmm1, %xmm2
189 ; SSE-NEXT:    psubw %xmm2, %xmm1
190 ; SSE-NEXT:    psrlw $1, %xmm1
191 ; SSE-NEXT:    paddw %xmm2, %xmm1
192 ; SSE-NEXT:    psrlw $2, %xmm1
193 ; SSE-NEXT:    retq
194 ;
195 ; AVX-LABEL: test4:
196 ; AVX:       # BB#0:
197 ; AVX-NEXT:    vpmulhuw {{.*}}(%rip), %ymm0, %ymm1
198 ; AVX-NEXT:    vpsubw %ymm1, %ymm0, %ymm0
199 ; AVX-NEXT:    vpsrlw $1, %ymm0, %ymm0
200 ; AVX-NEXT:    vpaddw %ymm1, %ymm0, %ymm0
201 ; AVX-NEXT:    vpsrlw $2, %ymm0, %ymm0
202 ; AVX-NEXT:    retq
203   %div = udiv <16 x i16> %a, <i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7>
204   ret <16 x i16> %div
205 }
206
207 define <8 x i16> @test5(<8 x i16> %a) {
208 ; SSE41-LABEL: test5:
209 ; SSE41:       # BB#0:
210 ; SSE41-NEXT:    pmulhw {{.*}}(%rip), %xmm0
211 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
212 ; SSE41-NEXT:    psrlw $15, %xmm1
213 ; SSE41-NEXT:    psraw $1, %xmm0
214 ; SSE41-NEXT:    paddw %xmm1, %xmm0
215 ; SSE41-NEXT:    retq
216 ;
217 ; SSE-LABEL: test5:
218 ; SSE:       # BB#0:
219 ; SSE-NEXT:    pmulhw {{.*}}(%rip), %xmm0
220 ; SSE-NEXT:    movdqa %xmm0, %xmm1
221 ; SSE-NEXT:    psrlw $15, %xmm1
222 ; SSE-NEXT:    psraw $1, %xmm0
223 ; SSE-NEXT:    paddw %xmm1, %xmm0
224 ; SSE-NEXT:    retq
225 ;
226 ; AVX-LABEL: test5:
227 ; AVX:       # BB#0:
228 ; AVX-NEXT:    vpmulhw {{.*}}(%rip), %xmm0, %xmm0
229 ; AVX-NEXT:    vpsrlw $15, %xmm0, %xmm1
230 ; AVX-NEXT:    vpsraw $1, %xmm0, %xmm0
231 ; AVX-NEXT:    vpaddw %xmm1, %xmm0, %xmm0
232 ; AVX-NEXT:    retq
233   %div = sdiv <8 x i16> %a, <i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7>
234   ret <8 x i16> %div
235 }
236
237 define <16 x i16> @test6(<16 x i16> %a) {
238 ; SSE41-LABEL: test6:
239 ; SSE41:       # BB#0:
240 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [18725,18725,18725,18725,18725,18725,18725,18725]
241 ; SSE41-NEXT:    pmulhw %xmm2, %xmm0
242 ; SSE41-NEXT:    movdqa %xmm0, %xmm3
243 ; SSE41-NEXT:    psrlw $15, %xmm3
244 ; SSE41-NEXT:    psraw $1, %xmm0
245 ; SSE41-NEXT:    paddw %xmm3, %xmm0
246 ; SSE41-NEXT:    pmulhw %xmm2, %xmm1
247 ; SSE41-NEXT:    movdqa %xmm1, %xmm2
248 ; SSE41-NEXT:    psrlw $15, %xmm2
249 ; SSE41-NEXT:    psraw $1, %xmm1
250 ; SSE41-NEXT:    paddw %xmm2, %xmm1
251 ; SSE41-NEXT:    retq
252 ;
253 ; SSE-LABEL: test6:
254 ; SSE:       # BB#0:
255 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [18725,18725,18725,18725,18725,18725,18725,18725]
256 ; SSE-NEXT:    pmulhw %xmm2, %xmm0
257 ; SSE-NEXT:    movdqa %xmm0, %xmm3
258 ; SSE-NEXT:    psrlw $15, %xmm3
259 ; SSE-NEXT:    psraw $1, %xmm0
260 ; SSE-NEXT:    paddw %xmm3, %xmm0
261 ; SSE-NEXT:    pmulhw %xmm2, %xmm1
262 ; SSE-NEXT:    movdqa %xmm1, %xmm2
263 ; SSE-NEXT:    psrlw $15, %xmm2
264 ; SSE-NEXT:    psraw $1, %xmm1
265 ; SSE-NEXT:    paddw %xmm2, %xmm1
266 ; SSE-NEXT:    retq
267 ;
268 ; AVX-LABEL: test6:
269 ; AVX:       # BB#0:
270 ; AVX-NEXT:    vpmulhw {{.*}}(%rip), %ymm0, %ymm0
271 ; AVX-NEXT:    vpsrlw $15, %ymm0, %ymm1
272 ; AVX-NEXT:    vpsraw $1, %ymm0, %ymm0
273 ; AVX-NEXT:    vpaddw %ymm1, %ymm0, %ymm0
274 ; AVX-NEXT:    retq
275   %div = sdiv <16 x i16> %a, <i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7>
276   ret <16 x i16> %div
277 }
278
279 define <16 x i8> @test7(<16 x i8> %a) {
280 ; SSE41-LABEL: test7:
281 ; SSE41:       # BB#0:
282 ; SSE41-NEXT:    pextrb $1, %xmm0, %eax
283 ; SSE41-NEXT:    movsbl %al, %eax
284 ; SSE41-NEXT:    imull $-109, %eax, %ecx
285 ; SSE41-NEXT:    shrl $8, %ecx
286 ; SSE41-NEXT:    addb %cl, %al
287 ; SSE41-NEXT:    movb %al, %cl
288 ; SSE41-NEXT:    shrb $7, %cl
289 ; SSE41-NEXT:    sarb $2, %al
290 ; SSE41-NEXT:    addb %cl, %al
291 ; SSE41-NEXT:    movzbl %al, %eax
292 ; SSE41-NEXT:    pextrb $0, %xmm0, %ecx
293 ; SSE41-NEXT:    movsbl %cl, %ecx
294 ; SSE41-NEXT:    imull $-109, %ecx, %edx
295 ; SSE41-NEXT:    shrl $8, %edx
296 ; SSE41-NEXT:    addb %dl, %cl
297 ; SSE41-NEXT:    movb %cl, %dl
298 ; SSE41-NEXT:    shrb $7, %dl
299 ; SSE41-NEXT:    sarb $2, %cl
300 ; SSE41-NEXT:    addb %dl, %cl
301 ; SSE41-NEXT:    movzbl %cl, %ecx
302 ; SSE41-NEXT:    movd %ecx, %xmm1
303 ; SSE41-NEXT:    pinsrb $1, %eax, %xmm1
304 ; SSE41-NEXT:    pextrb $2, %xmm0, %eax
305 ; SSE41-NEXT:    movsbl %al, %eax
306 ; SSE41-NEXT:    imull $-109, %eax, %ecx
307 ; SSE41-NEXT:    shrl $8, %ecx
308 ; SSE41-NEXT:    addb %cl, %al
309 ; SSE41-NEXT:    movb %al, %cl
310 ; SSE41-NEXT:    shrb $7, %cl
311 ; SSE41-NEXT:    sarb $2, %al
312 ; SSE41-NEXT:    addb %cl, %al
313 ; SSE41-NEXT:    movzbl %al, %eax
314 ; SSE41-NEXT:    pinsrb $2, %eax, %xmm1
315 ; SSE41-NEXT:    pextrb $3, %xmm0, %eax
316 ; SSE41-NEXT:    movsbl %al, %eax
317 ; SSE41-NEXT:    imull $-109, %eax, %ecx
318 ; SSE41-NEXT:    shrl $8, %ecx
319 ; SSE41-NEXT:    addb %cl, %al
320 ; SSE41-NEXT:    movb %al, %cl
321 ; SSE41-NEXT:    shrb $7, %cl
322 ; SSE41-NEXT:    sarb $2, %al
323 ; SSE41-NEXT:    addb %cl, %al
324 ; SSE41-NEXT:    movzbl %al, %eax
325 ; SSE41-NEXT:    pinsrb $3, %eax, %xmm1
326 ; SSE41-NEXT:    pextrb $4, %xmm0, %eax
327 ; SSE41-NEXT:    movsbl %al, %eax
328 ; SSE41-NEXT:    imull $-109, %eax, %ecx
329 ; SSE41-NEXT:    shrl $8, %ecx
330 ; SSE41-NEXT:    addb %cl, %al
331 ; SSE41-NEXT:    movb %al, %cl
332 ; SSE41-NEXT:    shrb $7, %cl
333 ; SSE41-NEXT:    sarb $2, %al
334 ; SSE41-NEXT:    addb %cl, %al
335 ; SSE41-NEXT:    movzbl %al, %eax
336 ; SSE41-NEXT:    pinsrb $4, %eax, %xmm1
337 ; SSE41-NEXT:    pextrb $5, %xmm0, %eax
338 ; SSE41-NEXT:    movsbl %al, %eax
339 ; SSE41-NEXT:    imull $-109, %eax, %ecx
340 ; SSE41-NEXT:    shrl $8, %ecx
341 ; SSE41-NEXT:    addb %cl, %al
342 ; SSE41-NEXT:    movb %al, %cl
343 ; SSE41-NEXT:    shrb $7, %cl
344 ; SSE41-NEXT:    sarb $2, %al
345 ; SSE41-NEXT:    addb %cl, %al
346 ; SSE41-NEXT:    movzbl %al, %eax
347 ; SSE41-NEXT:    pinsrb $5, %eax, %xmm1
348 ; SSE41-NEXT:    pextrb $6, %xmm0, %eax
349 ; SSE41-NEXT:    movsbl %al, %eax
350 ; SSE41-NEXT:    imull $-109, %eax, %ecx
351 ; SSE41-NEXT:    shrl $8, %ecx
352 ; SSE41-NEXT:    addb %cl, %al
353 ; SSE41-NEXT:    movb %al, %cl
354 ; SSE41-NEXT:    shrb $7, %cl
355 ; SSE41-NEXT:    sarb $2, %al
356 ; SSE41-NEXT:    addb %cl, %al
357 ; SSE41-NEXT:    movzbl %al, %eax
358 ; SSE41-NEXT:    pinsrb $6, %eax, %xmm1
359 ; SSE41-NEXT:    pextrb $7, %xmm0, %eax
360 ; SSE41-NEXT:    movsbl %al, %eax
361 ; SSE41-NEXT:    imull $-109, %eax, %ecx
362 ; SSE41-NEXT:    shrl $8, %ecx
363 ; SSE41-NEXT:    addb %cl, %al
364 ; SSE41-NEXT:    movb %al, %cl
365 ; SSE41-NEXT:    shrb $7, %cl
366 ; SSE41-NEXT:    sarb $2, %al
367 ; SSE41-NEXT:    addb %cl, %al
368 ; SSE41-NEXT:    movzbl %al, %eax
369 ; SSE41-NEXT:    pinsrb $7, %eax, %xmm1
370 ; SSE41-NEXT:    pextrb $8, %xmm0, %eax
371 ; SSE41-NEXT:    movsbl %al, %eax
372 ; SSE41-NEXT:    imull $-109, %eax, %ecx
373 ; SSE41-NEXT:    shrl $8, %ecx
374 ; SSE41-NEXT:    addb %cl, %al
375 ; SSE41-NEXT:    movb %al, %cl
376 ; SSE41-NEXT:    shrb $7, %cl
377 ; SSE41-NEXT:    sarb $2, %al
378 ; SSE41-NEXT:    addb %cl, %al
379 ; SSE41-NEXT:    movzbl %al, %eax
380 ; SSE41-NEXT:    pinsrb $8, %eax, %xmm1
381 ; SSE41-NEXT:    pextrb $9, %xmm0, %eax
382 ; SSE41-NEXT:    movsbl %al, %eax
383 ; SSE41-NEXT:    imull $-109, %eax, %ecx
384 ; SSE41-NEXT:    shrl $8, %ecx
385 ; SSE41-NEXT:    addb %cl, %al
386 ; SSE41-NEXT:    movb %al, %cl
387 ; SSE41-NEXT:    shrb $7, %cl
388 ; SSE41-NEXT:    sarb $2, %al
389 ; SSE41-NEXT:    addb %cl, %al
390 ; SSE41-NEXT:    movzbl %al, %eax
391 ; SSE41-NEXT:    pinsrb $9, %eax, %xmm1
392 ; SSE41-NEXT:    pextrb $10, %xmm0, %eax
393 ; SSE41-NEXT:    movsbl %al, %eax
394 ; SSE41-NEXT:    imull $-109, %eax, %ecx
395 ; SSE41-NEXT:    shrl $8, %ecx
396 ; SSE41-NEXT:    addb %cl, %al
397 ; SSE41-NEXT:    movb %al, %cl
398 ; SSE41-NEXT:    shrb $7, %cl
399 ; SSE41-NEXT:    sarb $2, %al
400 ; SSE41-NEXT:    addb %cl, %al
401 ; SSE41-NEXT:    movzbl %al, %eax
402 ; SSE41-NEXT:    pinsrb $10, %eax, %xmm1
403 ; SSE41-NEXT:    pextrb $11, %xmm0, %eax
404 ; SSE41-NEXT:    movsbl %al, %eax
405 ; SSE41-NEXT:    imull $-109, %eax, %ecx
406 ; SSE41-NEXT:    shrl $8, %ecx
407 ; SSE41-NEXT:    addb %cl, %al
408 ; SSE41-NEXT:    movb %al, %cl
409 ; SSE41-NEXT:    shrb $7, %cl
410 ; SSE41-NEXT:    sarb $2, %al
411 ; SSE41-NEXT:    addb %cl, %al
412 ; SSE41-NEXT:    movzbl %al, %eax
413 ; SSE41-NEXT:    pinsrb $11, %eax, %xmm1
414 ; SSE41-NEXT:    pextrb $12, %xmm0, %eax
415 ; SSE41-NEXT:    movsbl %al, %eax
416 ; SSE41-NEXT:    imull $-109, %eax, %ecx
417 ; SSE41-NEXT:    shrl $8, %ecx
418 ; SSE41-NEXT:    addb %cl, %al
419 ; SSE41-NEXT:    movb %al, %cl
420 ; SSE41-NEXT:    shrb $7, %cl
421 ; SSE41-NEXT:    sarb $2, %al
422 ; SSE41-NEXT:    addb %cl, %al
423 ; SSE41-NEXT:    movzbl %al, %eax
424 ; SSE41-NEXT:    pinsrb $12, %eax, %xmm1
425 ; SSE41-NEXT:    pextrb $13, %xmm0, %eax
426 ; SSE41-NEXT:    movsbl %al, %eax
427 ; SSE41-NEXT:    imull $-109, %eax, %ecx
428 ; SSE41-NEXT:    shrl $8, %ecx
429 ; SSE41-NEXT:    addb %cl, %al
430 ; SSE41-NEXT:    movb %al, %cl
431 ; SSE41-NEXT:    shrb $7, %cl
432 ; SSE41-NEXT:    sarb $2, %al
433 ; SSE41-NEXT:    addb %cl, %al
434 ; SSE41-NEXT:    movzbl %al, %eax
435 ; SSE41-NEXT:    pinsrb $13, %eax, %xmm1
436 ; SSE41-NEXT:    pextrb $14, %xmm0, %eax
437 ; SSE41-NEXT:    movsbl %al, %eax
438 ; SSE41-NEXT:    imull $-109, %eax, %ecx
439 ; SSE41-NEXT:    shrl $8, %ecx
440 ; SSE41-NEXT:    addb %cl, %al
441 ; SSE41-NEXT:    movb %al, %cl
442 ; SSE41-NEXT:    shrb $7, %cl
443 ; SSE41-NEXT:    sarb $2, %al
444 ; SSE41-NEXT:    addb %cl, %al
445 ; SSE41-NEXT:    movzbl %al, %eax
446 ; SSE41-NEXT:    pinsrb $14, %eax, %xmm1
447 ; SSE41-NEXT:    pextrb $15, %xmm0, %eax
448 ; SSE41-NEXT:    movsbl %al, %eax
449 ; SSE41-NEXT:    imull $-109, %eax, %ecx
450 ; SSE41-NEXT:    shrl $8, %ecx
451 ; SSE41-NEXT:    addb %cl, %al
452 ; SSE41-NEXT:    movb %al, %cl
453 ; SSE41-NEXT:    shrb $7, %cl
454 ; SSE41-NEXT:    sarb $2, %al
455 ; SSE41-NEXT:    addb %cl, %al
456 ; SSE41-NEXT:    movzbl %al, %eax
457 ; SSE41-NEXT:    pinsrb $15, %eax, %xmm1
458 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
459 ; SSE41-NEXT:    retq
460 ;
461 ; SSE-LABEL: test7:
462 ; SSE:       # BB#0:
463 ; SSE-NEXT:    movaps %xmm0, -{{[0-9]+}}(%rsp)
464 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
465 ; SSE-NEXT:    imull $-109, %eax, %ecx
466 ; SSE-NEXT:    shrl $8, %ecx
467 ; SSE-NEXT:    addb %al, %cl
468 ; SSE-NEXT:    movb %cl, %al
469 ; SSE-NEXT:    shrb $7, %al
470 ; SSE-NEXT:    sarb $2, %cl
471 ; SSE-NEXT:    addb %al, %cl
472 ; SSE-NEXT:    movzbl %cl, %eax
473 ; SSE-NEXT:    movd %eax, %xmm0
474 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
475 ; SSE-NEXT:    imull $-109, %eax, %ecx
476 ; SSE-NEXT:    shrl $8, %ecx
477 ; SSE-NEXT:    addb %al, %cl
478 ; SSE-NEXT:    movb %cl, %al
479 ; SSE-NEXT:    shrb $7, %al
480 ; SSE-NEXT:    sarb $2, %cl
481 ; SSE-NEXT:    addb %al, %cl
482 ; SSE-NEXT:    movzbl %cl, %eax
483 ; SSE-NEXT:    movd %eax, %xmm1
484 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm0[0],xmm1[1],xmm0[1],xmm1[2],xmm0[2],xmm1[3],xmm0[3],xmm1[4],xmm0[4],xmm1[5],xmm0[5],xmm1[6],xmm0[6],xmm1[7],xmm0[7]
485 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
486 ; SSE-NEXT:    imull $-109, %eax, %ecx
487 ; SSE-NEXT:    shrl $8, %ecx
488 ; SSE-NEXT:    addb %al, %cl
489 ; SSE-NEXT:    movb %cl, %al
490 ; SSE-NEXT:    shrb $7, %al
491 ; SSE-NEXT:    sarb $2, %cl
492 ; SSE-NEXT:    addb %al, %cl
493 ; SSE-NEXT:    movzbl %cl, %eax
494 ; SSE-NEXT:    movd %eax, %xmm2
495 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
496 ; SSE-NEXT:    imull $-109, %eax, %ecx
497 ; SSE-NEXT:    shrl $8, %ecx
498 ; SSE-NEXT:    addb %al, %cl
499 ; SSE-NEXT:    movb %cl, %al
500 ; SSE-NEXT:    shrb $7, %al
501 ; SSE-NEXT:    sarb $2, %cl
502 ; SSE-NEXT:    addb %al, %cl
503 ; SSE-NEXT:    movzbl %cl, %eax
504 ; SSE-NEXT:    movd %eax, %xmm0
505 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1],xmm0[2],xmm2[2],xmm0[3],xmm2[3],xmm0[4],xmm2[4],xmm0[5],xmm2[5],xmm0[6],xmm2[6],xmm0[7],xmm2[7]
506 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
507 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
508 ; SSE-NEXT:    imull $-109, %eax, %ecx
509 ; SSE-NEXT:    shrl $8, %ecx
510 ; SSE-NEXT:    addb %al, %cl
511 ; SSE-NEXT:    movb %cl, %al
512 ; SSE-NEXT:    shrb $7, %al
513 ; SSE-NEXT:    sarb $2, %cl
514 ; SSE-NEXT:    addb %al, %cl
515 ; SSE-NEXT:    movzbl %cl, %eax
516 ; SSE-NEXT:    movd %eax, %xmm1
517 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
518 ; SSE-NEXT:    imull $-109, %eax, %ecx
519 ; SSE-NEXT:    shrl $8, %ecx
520 ; SSE-NEXT:    addb %al, %cl
521 ; SSE-NEXT:    movb %cl, %al
522 ; SSE-NEXT:    shrb $7, %al
523 ; SSE-NEXT:    sarb $2, %cl
524 ; SSE-NEXT:    addb %al, %cl
525 ; SSE-NEXT:    movzbl %cl, %eax
526 ; SSE-NEXT:    movd %eax, %xmm2
527 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm1[0],xmm2[1],xmm1[1],xmm2[2],xmm1[2],xmm2[3],xmm1[3],xmm2[4],xmm1[4],xmm2[5],xmm1[5],xmm2[6],xmm1[6],xmm2[7],xmm1[7]
528 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
529 ; SSE-NEXT:    imull $-109, %eax, %ecx
530 ; SSE-NEXT:    shrl $8, %ecx
531 ; SSE-NEXT:    addb %al, %cl
532 ; SSE-NEXT:    movb %cl, %al
533 ; SSE-NEXT:    shrb $7, %al
534 ; SSE-NEXT:    sarb $2, %cl
535 ; SSE-NEXT:    addb %al, %cl
536 ; SSE-NEXT:    movzbl %cl, %eax
537 ; SSE-NEXT:    movd %eax, %xmm3
538 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
539 ; SSE-NEXT:    imull $-109, %eax, %ecx
540 ; SSE-NEXT:    shrl $8, %ecx
541 ; SSE-NEXT:    addb %al, %cl
542 ; SSE-NEXT:    movb %cl, %al
543 ; SSE-NEXT:    shrb $7, %al
544 ; SSE-NEXT:    sarb $2, %cl
545 ; SSE-NEXT:    addb %al, %cl
546 ; SSE-NEXT:    movzbl %cl, %eax
547 ; SSE-NEXT:    movd %eax, %xmm1
548 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm3[0],xmm1[1],xmm3[1],xmm1[2],xmm3[2],xmm1[3],xmm3[3],xmm1[4],xmm3[4],xmm1[5],xmm3[5],xmm1[6],xmm3[6],xmm1[7],xmm3[7]
549 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm2[0],xmm1[1],xmm2[1],xmm1[2],xmm2[2],xmm1[3],xmm2[3],xmm1[4],xmm2[4],xmm1[5],xmm2[5],xmm1[6],xmm2[6],xmm1[7],xmm2[7]
550 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm0[0],xmm1[1],xmm0[1],xmm1[2],xmm0[2],xmm1[3],xmm0[3],xmm1[4],xmm0[4],xmm1[5],xmm0[5],xmm1[6],xmm0[6],xmm1[7],xmm0[7]
551 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
552 ; SSE-NEXT:    imull $-109, %eax, %ecx
553 ; SSE-NEXT:    shrl $8, %ecx
554 ; SSE-NEXT:    addb %al, %cl
555 ; SSE-NEXT:    movb %cl, %al
556 ; SSE-NEXT:    shrb $7, %al
557 ; SSE-NEXT:    sarb $2, %cl
558 ; SSE-NEXT:    addb %al, %cl
559 ; SSE-NEXT:    movzbl %cl, %eax
560 ; SSE-NEXT:    movd %eax, %xmm2
561 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
562 ; SSE-NEXT:    imull $-109, %eax, %ecx
563 ; SSE-NEXT:    shrl $8, %ecx
564 ; SSE-NEXT:    addb %al, %cl
565 ; SSE-NEXT:    movb %cl, %al
566 ; SSE-NEXT:    shrb $7, %al
567 ; SSE-NEXT:    sarb $2, %cl
568 ; SSE-NEXT:    addb %al, %cl
569 ; SSE-NEXT:    movzbl %cl, %eax
570 ; SSE-NEXT:    movd %eax, %xmm0
571 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1],xmm0[2],xmm2[2],xmm0[3],xmm2[3],xmm0[4],xmm2[4],xmm0[5],xmm2[5],xmm0[6],xmm2[6],xmm0[7],xmm2[7]
572 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
573 ; SSE-NEXT:    imull $-109, %eax, %ecx
574 ; SSE-NEXT:    shrl $8, %ecx
575 ; SSE-NEXT:    addb %al, %cl
576 ; SSE-NEXT:    movb %cl, %al
577 ; SSE-NEXT:    shrb $7, %al
578 ; SSE-NEXT:    sarb $2, %cl
579 ; SSE-NEXT:    addb %al, %cl
580 ; SSE-NEXT:    movzbl %cl, %eax
581 ; SSE-NEXT:    movd %eax, %xmm3
582 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
583 ; SSE-NEXT:    imull $-109, %eax, %ecx
584 ; SSE-NEXT:    shrl $8, %ecx
585 ; SSE-NEXT:    addb %al, %cl
586 ; SSE-NEXT:    movb %cl, %al
587 ; SSE-NEXT:    shrb $7, %al
588 ; SSE-NEXT:    sarb $2, %cl
589 ; SSE-NEXT:    addb %al, %cl
590 ; SSE-NEXT:    movzbl %cl, %eax
591 ; SSE-NEXT:    movd %eax, %xmm2
592 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm3[0],xmm2[1],xmm3[1],xmm2[2],xmm3[2],xmm2[3],xmm3[3],xmm2[4],xmm3[4],xmm2[5],xmm3[5],xmm2[6],xmm3[6],xmm2[7],xmm3[7]
593 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3],xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
594 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
595 ; SSE-NEXT:    imull $-109, %eax, %ecx
596 ; SSE-NEXT:    shrl $8, %ecx
597 ; SSE-NEXT:    addb %al, %cl
598 ; SSE-NEXT:    movb %cl, %al
599 ; SSE-NEXT:    shrb $7, %al
600 ; SSE-NEXT:    sarb $2, %cl
601 ; SSE-NEXT:    addb %al, %cl
602 ; SSE-NEXT:    movzbl %cl, %eax
603 ; SSE-NEXT:    movd %eax, %xmm0
604 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
605 ; SSE-NEXT:    imull $-109, %eax, %ecx
606 ; SSE-NEXT:    shrl $8, %ecx
607 ; SSE-NEXT:    addb %al, %cl
608 ; SSE-NEXT:    movb %cl, %al
609 ; SSE-NEXT:    shrb $7, %al
610 ; SSE-NEXT:    sarb $2, %cl
611 ; SSE-NEXT:    addb %al, %cl
612 ; SSE-NEXT:    movzbl %cl, %eax
613 ; SSE-NEXT:    movd %eax, %xmm3
614 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm3 = xmm3[0],xmm0[0],xmm3[1],xmm0[1],xmm3[2],xmm0[2],xmm3[3],xmm0[3],xmm3[4],xmm0[4],xmm3[5],xmm0[5],xmm3[6],xmm0[6],xmm3[7],xmm0[7]
615 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
616 ; SSE-NEXT:    imull $-109, %eax, %ecx
617 ; SSE-NEXT:    shrl $8, %ecx
618 ; SSE-NEXT:    addb %al, %cl
619 ; SSE-NEXT:    movb %cl, %al
620 ; SSE-NEXT:    shrb $7, %al
621 ; SSE-NEXT:    sarb $2, %cl
622 ; SSE-NEXT:    addb %al, %cl
623 ; SSE-NEXT:    movzbl %cl, %eax
624 ; SSE-NEXT:    movd %eax, %xmm4
625 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
626 ; SSE-NEXT:    imull $-109, %eax, %ecx
627 ; SSE-NEXT:    shrl $8, %ecx
628 ; SSE-NEXT:    addb %al, %cl
629 ; SSE-NEXT:    movb %cl, %al
630 ; SSE-NEXT:    shrb $7, %al
631 ; SSE-NEXT:    sarb $2, %cl
632 ; SSE-NEXT:    addb %al, %cl
633 ; SSE-NEXT:    movzbl %cl, %eax
634 ; SSE-NEXT:    movd %eax, %xmm0
635 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm4[0],xmm0[1],xmm4[1],xmm0[2],xmm4[2],xmm0[3],xmm4[3],xmm0[4],xmm4[4],xmm0[5],xmm4[5],xmm0[6],xmm4[6],xmm0[7],xmm4[7]
636 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm3[0],xmm0[1],xmm3[1],xmm0[2],xmm3[2],xmm0[3],xmm3[3],xmm0[4],xmm3[4],xmm0[5],xmm3[5],xmm0[6],xmm3[6],xmm0[7],xmm3[7]
637 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1],xmm0[2],xmm2[2],xmm0[3],xmm2[3],xmm0[4],xmm2[4],xmm0[5],xmm2[5],xmm0[6],xmm2[6],xmm0[7],xmm2[7]
638 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
639 ; SSE-NEXT:    retq
640 ;
641 ; AVX-LABEL: test7:
642 ; AVX:       # BB#0:
643 ; AVX-NEXT:    vpextrb $1, %xmm0, %eax
644 ; AVX-NEXT:    movsbl %al, %eax
645 ; AVX-NEXT:    imull $-109, %eax, %ecx
646 ; AVX-NEXT:    shrl $8, %ecx
647 ; AVX-NEXT:    addb %cl, %al
648 ; AVX-NEXT:    movb %al, %cl
649 ; AVX-NEXT:    shrb $7, %cl
650 ; AVX-NEXT:    sarb $2, %al
651 ; AVX-NEXT:    addb %cl, %al
652 ; AVX-NEXT:    movzbl %al, %eax
653 ; AVX-NEXT:    vpextrb $0, %xmm0, %ecx
654 ; AVX-NEXT:    movsbl %cl, %ecx
655 ; AVX-NEXT:    imull $-109, %ecx, %edx
656 ; AVX-NEXT:    shrl $8, %edx
657 ; AVX-NEXT:    addb %dl, %cl
658 ; AVX-NEXT:    movb %cl, %dl
659 ; AVX-NEXT:    shrb $7, %dl
660 ; AVX-NEXT:    sarb $2, %cl
661 ; AVX-NEXT:    addb %dl, %cl
662 ; AVX-NEXT:    movzbl %cl, %ecx
663 ; AVX-NEXT:    vmovd %ecx, %xmm1
664 ; AVX-NEXT:    vpextrb $2, %xmm0, %ecx
665 ; AVX-NEXT:    movsbl %cl, %ecx
666 ; AVX-NEXT:    imull $-109, %ecx, %edx
667 ; AVX-NEXT:    vpinsrb $1, %eax, %xmm1, %xmm1
668 ; AVX-NEXT:    shrl $8, %edx
669 ; AVX-NEXT:    addb %dl, %cl
670 ; AVX-NEXT:    movb %cl, %al
671 ; AVX-NEXT:    shrb $7, %al
672 ; AVX-NEXT:    sarb $2, %cl
673 ; AVX-NEXT:    addb %al, %cl
674 ; AVX-NEXT:    movzbl %cl, %eax
675 ; AVX-NEXT:    vpextrb $3, %xmm0, %ecx
676 ; AVX-NEXT:    movsbl %cl, %ecx
677 ; AVX-NEXT:    imull $-109, %ecx, %edx
678 ; AVX-NEXT:    vpinsrb $2, %eax, %xmm1, %xmm1
679 ; AVX-NEXT:    shrl $8, %edx
680 ; AVX-NEXT:    addb %dl, %cl
681 ; AVX-NEXT:    movb %cl, %al
682 ; AVX-NEXT:    shrb $7, %al
683 ; AVX-NEXT:    sarb $2, %cl
684 ; AVX-NEXT:    addb %al, %cl
685 ; AVX-NEXT:    movzbl %cl, %eax
686 ; AVX-NEXT:    vpextrb $4, %xmm0, %ecx
687 ; AVX-NEXT:    movsbl %cl, %ecx
688 ; AVX-NEXT:    imull $-109, %ecx, %edx
689 ; AVX-NEXT:    vpinsrb $3, %eax, %xmm1, %xmm1
690 ; AVX-NEXT:    shrl $8, %edx
691 ; AVX-NEXT:    addb %dl, %cl
692 ; AVX-NEXT:    movb %cl, %al
693 ; AVX-NEXT:    shrb $7, %al
694 ; AVX-NEXT:    sarb $2, %cl
695 ; AVX-NEXT:    addb %al, %cl
696 ; AVX-NEXT:    movzbl %cl, %eax
697 ; AVX-NEXT:    vpextrb $5, %xmm0, %ecx
698 ; AVX-NEXT:    movsbl %cl, %ecx
699 ; AVX-NEXT:    imull $-109, %ecx, %edx
700 ; AVX-NEXT:    vpinsrb $4, %eax, %xmm1, %xmm1
701 ; AVX-NEXT:    shrl $8, %edx
702 ; AVX-NEXT:    addb %dl, %cl
703 ; AVX-NEXT:    movb %cl, %al
704 ; AVX-NEXT:    shrb $7, %al
705 ; AVX-NEXT:    sarb $2, %cl
706 ; AVX-NEXT:    addb %al, %cl
707 ; AVX-NEXT:    movzbl %cl, %eax
708 ; AVX-NEXT:    vpextrb $6, %xmm0, %ecx
709 ; AVX-NEXT:    movsbl %cl, %ecx
710 ; AVX-NEXT:    imull $-109, %ecx, %edx
711 ; AVX-NEXT:    vpinsrb $5, %eax, %xmm1, %xmm1
712 ; AVX-NEXT:    shrl $8, %edx
713 ; AVX-NEXT:    addb %dl, %cl
714 ; AVX-NEXT:    movb %cl, %al
715 ; AVX-NEXT:    shrb $7, %al
716 ; AVX-NEXT:    sarb $2, %cl
717 ; AVX-NEXT:    addb %al, %cl
718 ; AVX-NEXT:    movzbl %cl, %eax
719 ; AVX-NEXT:    vpextrb $7, %xmm0, %ecx
720 ; AVX-NEXT:    movsbl %cl, %ecx
721 ; AVX-NEXT:    imull $-109, %ecx, %edx
722 ; AVX-NEXT:    vpinsrb $6, %eax, %xmm1, %xmm1
723 ; AVX-NEXT:    shrl $8, %edx
724 ; AVX-NEXT:    addb %dl, %cl
725 ; AVX-NEXT:    movb %cl, %al
726 ; AVX-NEXT:    shrb $7, %al
727 ; AVX-NEXT:    sarb $2, %cl
728 ; AVX-NEXT:    addb %al, %cl
729 ; AVX-NEXT:    movzbl %cl, %eax
730 ; AVX-NEXT:    vpextrb $8, %xmm0, %ecx
731 ; AVX-NEXT:    movsbl %cl, %ecx
732 ; AVX-NEXT:    imull $-109, %ecx, %edx
733 ; AVX-NEXT:    vpinsrb $7, %eax, %xmm1, %xmm1
734 ; AVX-NEXT:    shrl $8, %edx
735 ; AVX-NEXT:    addb %dl, %cl
736 ; AVX-NEXT:    movb %cl, %al
737 ; AVX-NEXT:    shrb $7, %al
738 ; AVX-NEXT:    sarb $2, %cl
739 ; AVX-NEXT:    addb %al, %cl
740 ; AVX-NEXT:    movzbl %cl, %eax
741 ; AVX-NEXT:    vpextrb $9, %xmm0, %ecx
742 ; AVX-NEXT:    movsbl %cl, %ecx
743 ; AVX-NEXT:    imull $-109, %ecx, %edx
744 ; AVX-NEXT:    vpinsrb $8, %eax, %xmm1, %xmm1
745 ; AVX-NEXT:    shrl $8, %edx
746 ; AVX-NEXT:    addb %dl, %cl
747 ; AVX-NEXT:    movb %cl, %al
748 ; AVX-NEXT:    shrb $7, %al
749 ; AVX-NEXT:    sarb $2, %cl
750 ; AVX-NEXT:    addb %al, %cl
751 ; AVX-NEXT:    movzbl %cl, %eax
752 ; AVX-NEXT:    vpextrb $10, %xmm0, %ecx
753 ; AVX-NEXT:    movsbl %cl, %ecx
754 ; AVX-NEXT:    imull $-109, %ecx, %edx
755 ; AVX-NEXT:    vpinsrb $9, %eax, %xmm1, %xmm1
756 ; AVX-NEXT:    shrl $8, %edx
757 ; AVX-NEXT:    addb %dl, %cl
758 ; AVX-NEXT:    movb %cl, %al
759 ; AVX-NEXT:    shrb $7, %al
760 ; AVX-NEXT:    sarb $2, %cl
761 ; AVX-NEXT:    addb %al, %cl
762 ; AVX-NEXT:    movzbl %cl, %eax
763 ; AVX-NEXT:    vpextrb $11, %xmm0, %ecx
764 ; AVX-NEXT:    movsbl %cl, %ecx
765 ; AVX-NEXT:    imull $-109, %ecx, %edx
766 ; AVX-NEXT:    vpinsrb $10, %eax, %xmm1, %xmm1
767 ; AVX-NEXT:    shrl $8, %edx
768 ; AVX-NEXT:    addb %dl, %cl
769 ; AVX-NEXT:    movb %cl, %al
770 ; AVX-NEXT:    shrb $7, %al
771 ; AVX-NEXT:    sarb $2, %cl
772 ; AVX-NEXT:    addb %al, %cl
773 ; AVX-NEXT:    movzbl %cl, %eax
774 ; AVX-NEXT:    vpextrb $12, %xmm0, %ecx
775 ; AVX-NEXT:    movsbl %cl, %ecx
776 ; AVX-NEXT:    imull $-109, %ecx, %edx
777 ; AVX-NEXT:    vpinsrb $11, %eax, %xmm1, %xmm1
778 ; AVX-NEXT:    shrl $8, %edx
779 ; AVX-NEXT:    addb %dl, %cl
780 ; AVX-NEXT:    movb %cl, %al
781 ; AVX-NEXT:    shrb $7, %al
782 ; AVX-NEXT:    sarb $2, %cl
783 ; AVX-NEXT:    addb %al, %cl
784 ; AVX-NEXT:    movzbl %cl, %eax
785 ; AVX-NEXT:    vpextrb $13, %xmm0, %ecx
786 ; AVX-NEXT:    movsbl %cl, %ecx
787 ; AVX-NEXT:    imull $-109, %ecx, %edx
788 ; AVX-NEXT:    vpinsrb $12, %eax, %xmm1, %xmm1
789 ; AVX-NEXT:    shrl $8, %edx
790 ; AVX-NEXT:    addb %dl, %cl
791 ; AVX-NEXT:    movb %cl, %al
792 ; AVX-NEXT:    shrb $7, %al
793 ; AVX-NEXT:    sarb $2, %cl
794 ; AVX-NEXT:    addb %al, %cl
795 ; AVX-NEXT:    movzbl %cl, %eax
796 ; AVX-NEXT:    vpextrb $14, %xmm0, %ecx
797 ; AVX-NEXT:    movsbl %cl, %ecx
798 ; AVX-NEXT:    imull $-109, %ecx, %edx
799 ; AVX-NEXT:    vpinsrb $13, %eax, %xmm1, %xmm1
800 ; AVX-NEXT:    shrl $8, %edx
801 ; AVX-NEXT:    addb %dl, %cl
802 ; AVX-NEXT:    movb %cl, %al
803 ; AVX-NEXT:    shrb $7, %al
804 ; AVX-NEXT:    sarb $2, %cl
805 ; AVX-NEXT:    addb %al, %cl
806 ; AVX-NEXT:    movzbl %cl, %eax
807 ; AVX-NEXT:    vpextrb $15, %xmm0, %ecx
808 ; AVX-NEXT:    movsbl %cl, %ecx
809 ; AVX-NEXT:    imull $-109, %ecx, %edx
810 ; AVX-NEXT:    vpinsrb $14, %eax, %xmm1, %xmm0
811 ; AVX-NEXT:    shrl $8, %edx
812 ; AVX-NEXT:    addb %dl, %cl
813 ; AVX-NEXT:    movb %cl, %al
814 ; AVX-NEXT:    shrb $7, %al
815 ; AVX-NEXT:    sarb $2, %cl
816 ; AVX-NEXT:    addb %al, %cl
817 ; AVX-NEXT:    movzbl %cl, %eax
818 ; AVX-NEXT:    vpinsrb $15, %eax, %xmm0, %xmm0
819 ; AVX-NEXT:    retq
820   %div = sdiv <16 x i8> %a, <i8 7, i8 7, i8 7, i8 7,i8 7, i8 7, i8 7, i8 7, i8 7, i8 7, i8 7, i8 7,i8 7, i8 7, i8 7, i8 7>
821   ret <16 x i8> %div
822 }
823
824 define <4 x i32> @test8(<4 x i32> %a) {
825 ; SSE41-LABEL: test8:
826 ; SSE41:       # BB#0:
827 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [2454267027,2454267027,2454267027,2454267027]
828 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
829 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
830 ; SSE41-NEXT:    pmuldq %xmm2, %xmm3
831 ; SSE41-NEXT:    pmuldq %xmm0, %xmm1
832 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
833 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm1[0,1],xmm3[2,3],xmm1[4,5],xmm3[6,7]
834 ; SSE41-NEXT:    paddd %xmm0, %xmm1
835 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
836 ; SSE41-NEXT:    psrld $31, %xmm0
837 ; SSE41-NEXT:    psrad $2, %xmm1
838 ; SSE41-NEXT:    paddd %xmm0, %xmm1
839 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
840 ; SSE41-NEXT:    retq
841 ;
842 ; SSE-LABEL: test8:
843 ; SSE:       # BB#0:
844 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [2454267027,2454267027,2454267027,2454267027]
845 ; SSE-NEXT:    movdqa %xmm0, %xmm2
846 ; SSE-NEXT:    psrad $31, %xmm2
847 ; SSE-NEXT:    pand %xmm1, %xmm2
848 ; SSE-NEXT:    movdqa %xmm0, %xmm3
849 ; SSE-NEXT:    pmuludq %xmm1, %xmm3
850 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm1[1,1,3,3]
851 ; SSE-NEXT:    psrad $31, %xmm1
852 ; SSE-NEXT:    pand %xmm0, %xmm1
853 ; SSE-NEXT:    paddd %xmm1, %xmm2
854 ; SSE-NEXT:    pshufd {{.*#+}} xmm1 = xmm3[1,3,2,3]
855 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
856 ; SSE-NEXT:    pmuludq %xmm4, %xmm3
857 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,3,2,3]
858 ; SSE-NEXT:    punpckldq {{.*#+}} xmm1 = xmm1[0],xmm3[0],xmm1[1],xmm3[1]
859 ; SSE-NEXT:    psubd %xmm2, %xmm1
860 ; SSE-NEXT:    paddd %xmm0, %xmm1
861 ; SSE-NEXT:    movdqa %xmm1, %xmm0
862 ; SSE-NEXT:    psrld $31, %xmm0
863 ; SSE-NEXT:    psrad $2, %xmm1
864 ; SSE-NEXT:    paddd %xmm0, %xmm1
865 ; SSE-NEXT:    movdqa %xmm1, %xmm0
866 ; SSE-NEXT:    retq
867 ;
868 ; AVX-LABEL: test8:
869 ; AVX:       # BB#0:
870 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %xmm1
871 ; AVX-NEXT:    vpshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
872 ; AVX-NEXT:    vpshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
873 ; AVX-NEXT:    vpmuldq %xmm2, %xmm3, %xmm2
874 ; AVX-NEXT:    vpmuldq %xmm1, %xmm0, %xmm1
875 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
876 ; AVX-NEXT:    vpblendd {{.*#+}} xmm1 = xmm1[0],xmm2[1],xmm1[2],xmm2[3]
877 ; AVX-NEXT:    vpaddd %xmm0, %xmm1, %xmm0
878 ; AVX-NEXT:    vpsrld $31, %xmm0, %xmm1
879 ; AVX-NEXT:    vpsrad $2, %xmm0, %xmm0
880 ; AVX-NEXT:    vpaddd %xmm1, %xmm0, %xmm0
881 ; AVX-NEXT:    retq
882   %div = sdiv <4 x i32> %a, <i32 7, i32 7, i32 7, i32 7>
883   ret <4 x i32> %div
884 }
885
886 define <8 x i32> @test9(<8 x i32> %a) {
887 ; SSE41-LABEL: test9:
888 ; SSE41:       # BB#0:
889 ; SSE41-NEXT:    movdqa {{.*#+}} xmm3 = [2454267027,2454267027,2454267027,2454267027]
890 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm3[1,1,3,3]
891 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm0[1,1,3,3]
892 ; SSE41-NEXT:    pmuldq %xmm4, %xmm5
893 ; SSE41-NEXT:    movdqa %xmm0, %xmm2
894 ; SSE41-NEXT:    pmuldq %xmm3, %xmm2
895 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
896 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm5[2,3],xmm2[4,5],xmm5[6,7]
897 ; SSE41-NEXT:    paddd %xmm0, %xmm2
898 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
899 ; SSE41-NEXT:    psrld $31, %xmm0
900 ; SSE41-NEXT:    psrad $2, %xmm2
901 ; SSE41-NEXT:    paddd %xmm0, %xmm2
902 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
903 ; SSE41-NEXT:    pmuldq %xmm4, %xmm0
904 ; SSE41-NEXT:    pmuldq %xmm1, %xmm3
905 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
906 ; SSE41-NEXT:    pblendw {{.*#+}} xmm3 = xmm3[0,1],xmm0[2,3],xmm3[4,5],xmm0[6,7]
907 ; SSE41-NEXT:    paddd %xmm1, %xmm3
908 ; SSE41-NEXT:    movdqa %xmm3, %xmm0
909 ; SSE41-NEXT:    psrld $31, %xmm0
910 ; SSE41-NEXT:    psrad $2, %xmm3
911 ; SSE41-NEXT:    paddd %xmm0, %xmm3
912 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
913 ; SSE41-NEXT:    movdqa %xmm3, %xmm1
914 ; SSE41-NEXT:    retq
915 ;
916 ; SSE-LABEL: test9:
917 ; SSE:       # BB#0:
918 ; SSE-NEXT:    movdqa %xmm0, %xmm2
919 ; SSE-NEXT:    movdqa {{.*#+}} xmm3 = [2454267027,2454267027,2454267027,2454267027]
920 ; SSE-NEXT:    movdqa %xmm3, %xmm4
921 ; SSE-NEXT:    psrad $31, %xmm4
922 ; SSE-NEXT:    movdqa %xmm4, %xmm0
923 ; SSE-NEXT:    pand %xmm2, %xmm0
924 ; SSE-NEXT:    movdqa %xmm2, %xmm5
925 ; SSE-NEXT:    psrad $31, %xmm5
926 ; SSE-NEXT:    pand %xmm3, %xmm5
927 ; SSE-NEXT:    paddd %xmm0, %xmm5
928 ; SSE-NEXT:    movdqa %xmm2, %xmm0
929 ; SSE-NEXT:    pmuludq %xmm3, %xmm0
930 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[1,3,2,3]
931 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm3[1,1,3,3]
932 ; SSE-NEXT:    pshufd {{.*#+}} xmm7 = xmm2[1,1,3,3]
933 ; SSE-NEXT:    pmuludq %xmm6, %xmm7
934 ; SSE-NEXT:    pshufd {{.*#+}} xmm7 = xmm7[1,3,2,3]
935 ; SSE-NEXT:    punpckldq {{.*#+}} xmm0 = xmm0[0],xmm7[0],xmm0[1],xmm7[1]
936 ; SSE-NEXT:    psubd %xmm5, %xmm0
937 ; SSE-NEXT:    paddd %xmm2, %xmm0
938 ; SSE-NEXT:    movdqa %xmm0, %xmm2
939 ; SSE-NEXT:    psrld $31, %xmm2
940 ; SSE-NEXT:    psrad $2, %xmm0
941 ; SSE-NEXT:    paddd %xmm2, %xmm0
942 ; SSE-NEXT:    pand %xmm1, %xmm4
943 ; SSE-NEXT:    movdqa %xmm1, %xmm5
944 ; SSE-NEXT:    psrad $31, %xmm5
945 ; SSE-NEXT:    pand %xmm3, %xmm5
946 ; SSE-NEXT:    paddd %xmm4, %xmm5
947 ; SSE-NEXT:    pmuludq %xmm1, %xmm3
948 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm3[1,3,2,3]
949 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm1[1,1,3,3]
950 ; SSE-NEXT:    pmuludq %xmm6, %xmm3
951 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,3,2,3]
952 ; SSE-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm3[0],xmm2[1],xmm3[1]
953 ; SSE-NEXT:    psubd %xmm5, %xmm2
954 ; SSE-NEXT:    paddd %xmm1, %xmm2
955 ; SSE-NEXT:    movdqa %xmm2, %xmm1
956 ; SSE-NEXT:    psrld $31, %xmm1
957 ; SSE-NEXT:    psrad $2, %xmm2
958 ; SSE-NEXT:    paddd %xmm1, %xmm2
959 ; SSE-NEXT:    movdqa %xmm2, %xmm1
960 ; SSE-NEXT:    retq
961 ;
962 ; AVX-LABEL: test9:
963 ; AVX:       # BB#0:
964 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
965 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
966 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
967 ; AVX-NEXT:    vpmuldq %ymm2, %ymm3, %ymm2
968 ; AVX-NEXT:    vpmuldq %ymm1, %ymm0, %ymm1
969 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
970 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
971 ; AVX-NEXT:    vpaddd %ymm0, %ymm1, %ymm0
972 ; AVX-NEXT:    vpsrld $31, %ymm0, %ymm1
973 ; AVX-NEXT:    vpsrad $2, %ymm0, %ymm0
974 ; AVX-NEXT:    vpaddd %ymm1, %ymm0, %ymm0
975 ; AVX-NEXT:    retq
976   %div = sdiv <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
977   ret <8 x i32> %div
978 }
979
980 define <8 x i32> @test10(<8 x i32> %a) {
981 ; SSE41-LABEL: test10:
982 ; SSE41:       # BB#0:
983 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [613566757,613566757,613566757,613566757]
984 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
985 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
986 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
987 ; SSE41-NEXT:    movdqa %xmm0, %xmm5
988 ; SSE41-NEXT:    pmuludq %xmm2, %xmm5
989 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,1,3,3]
990 ; SSE41-NEXT:    pblendw {{.*#+}} xmm5 = xmm5[0,1],xmm4[2,3],xmm5[4,5],xmm4[6,7]
991 ; SSE41-NEXT:    movdqa %xmm0, %xmm4
992 ; SSE41-NEXT:    psubd %xmm5, %xmm4
993 ; SSE41-NEXT:    psrld $1, %xmm4
994 ; SSE41-NEXT:    paddd %xmm5, %xmm4
995 ; SSE41-NEXT:    psrld $2, %xmm4
996 ; SSE41-NEXT:    movdqa {{.*#+}} xmm5 = [7,7,7,7]
997 ; SSE41-NEXT:    pmulld %xmm5, %xmm4
998 ; SSE41-NEXT:    psubd %xmm4, %xmm0
999 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm1[1,1,3,3]
1000 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
1001 ; SSE41-NEXT:    pmuludq %xmm1, %xmm2
1002 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
1003 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm4[2,3],xmm2[4,5],xmm4[6,7]
1004 ; SSE41-NEXT:    movdqa %xmm1, %xmm3
1005 ; SSE41-NEXT:    psubd %xmm2, %xmm3
1006 ; SSE41-NEXT:    psrld $1, %xmm3
1007 ; SSE41-NEXT:    paddd %xmm2, %xmm3
1008 ; SSE41-NEXT:    psrld $2, %xmm3
1009 ; SSE41-NEXT:    pmulld %xmm5, %xmm3
1010 ; SSE41-NEXT:    psubd %xmm3, %xmm1
1011 ; SSE41-NEXT:    retq
1012 ;
1013 ; SSE-LABEL: test10:
1014 ; SSE:       # BB#0:
1015 ; SSE-NEXT:    movdqa {{.*#+}} xmm3 = [613566757,613566757,613566757,613566757]
1016 ; SSE-NEXT:    movdqa %xmm0, %xmm2
1017 ; SSE-NEXT:    pmuludq %xmm3, %xmm2
1018 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,3,2,3]
1019 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm3[1,1,3,3]
1020 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm0[1,1,3,3]
1021 ; SSE-NEXT:    pmuludq %xmm4, %xmm5
1022 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,3,2,3]
1023 ; SSE-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm5[0],xmm2[1],xmm5[1]
1024 ; SSE-NEXT:    movdqa %xmm0, %xmm5
1025 ; SSE-NEXT:    psubd %xmm2, %xmm5
1026 ; SSE-NEXT:    psrld $1, %xmm5
1027 ; SSE-NEXT:    paddd %xmm2, %xmm5
1028 ; SSE-NEXT:    psrld $2, %xmm5
1029 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [7,7,7,7]
1030 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm5[1,1,3,3]
1031 ; SSE-NEXT:    pmuludq %xmm2, %xmm5
1032 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[0,2,2,3]
1033 ; SSE-NEXT:    pmuludq %xmm2, %xmm6
1034 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm6[0,2,2,3]
1035 ; SSE-NEXT:    punpckldq {{.*#+}} xmm5 = xmm5[0],xmm6[0],xmm5[1],xmm6[1]
1036 ; SSE-NEXT:    psubd %xmm5, %xmm0
1037 ; SSE-NEXT:    pmuludq %xmm1, %xmm3
1038 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,3,2,3]
1039 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm1[1,1,3,3]
1040 ; SSE-NEXT:    pmuludq %xmm4, %xmm5
1041 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm5[1,3,2,3]
1042 ; SSE-NEXT:    punpckldq {{.*#+}} xmm3 = xmm3[0],xmm4[0],xmm3[1],xmm4[1]
1043 ; SSE-NEXT:    movdqa %xmm1, %xmm4
1044 ; SSE-NEXT:    psubd %xmm3, %xmm4
1045 ; SSE-NEXT:    psrld $1, %xmm4
1046 ; SSE-NEXT:    paddd %xmm3, %xmm4
1047 ; SSE-NEXT:    psrld $2, %xmm4
1048 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
1049 ; SSE-NEXT:    pmuludq %xmm2, %xmm4
1050 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm4[0,2,2,3]
1051 ; SSE-NEXT:    pmuludq %xmm2, %xmm3
1052 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm3[0,2,2,3]
1053 ; SSE-NEXT:    punpckldq {{.*#+}} xmm4 = xmm4[0],xmm2[0],xmm4[1],xmm2[1]
1054 ; SSE-NEXT:    psubd %xmm4, %xmm1
1055 ; SSE-NEXT:    retq
1056 ;
1057 ; AVX-LABEL: test10:
1058 ; AVX:       # BB#0:
1059 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
1060 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
1061 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
1062 ; AVX-NEXT:    vpmuludq %ymm2, %ymm3, %ymm2
1063 ; AVX-NEXT:    vpmuludq %ymm1, %ymm0, %ymm1
1064 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
1065 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
1066 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm2
1067 ; AVX-NEXT:    vpsrld $1, %ymm2, %ymm2
1068 ; AVX-NEXT:    vpaddd %ymm1, %ymm2, %ymm1
1069 ; AVX-NEXT:    vpsrld $2, %ymm1, %ymm1
1070 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm2
1071 ; AVX-NEXT:    vpmulld %ymm2, %ymm1, %ymm1
1072 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm0
1073 ; AVX-NEXT:    retq
1074   %rem = urem <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
1075   ret <8 x i32> %rem
1076 }
1077
1078 define <8 x i32> @test11(<8 x i32> %a) {
1079 ; SSE41-LABEL: test11:
1080 ; SSE41:       # BB#0:
1081 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [2454267027,2454267027,2454267027,2454267027]
1082 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
1083 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
1084 ; SSE41-NEXT:    pmuldq %xmm3, %xmm4
1085 ; SSE41-NEXT:    movdqa %xmm0, %xmm5
1086 ; SSE41-NEXT:    pmuldq %xmm2, %xmm5
1087 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,1,3,3]
1088 ; SSE41-NEXT:    pblendw {{.*#+}} xmm5 = xmm5[0,1],xmm4[2,3],xmm5[4,5],xmm4[6,7]
1089 ; SSE41-NEXT:    paddd %xmm0, %xmm5
1090 ; SSE41-NEXT:    movdqa %xmm5, %xmm4
1091 ; SSE41-NEXT:    psrld $31, %xmm4
1092 ; SSE41-NEXT:    psrad $2, %xmm5
1093 ; SSE41-NEXT:    paddd %xmm4, %xmm5
1094 ; SSE41-NEXT:    movdqa {{.*#+}} xmm4 = [7,7,7,7]
1095 ; SSE41-NEXT:    pmulld %xmm4, %xmm5
1096 ; SSE41-NEXT:    psubd %xmm5, %xmm0
1097 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm1[1,1,3,3]
1098 ; SSE41-NEXT:    pmuldq %xmm3, %xmm5
1099 ; SSE41-NEXT:    pmuldq %xmm1, %xmm2
1100 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
1101 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm5[2,3],xmm2[4,5],xmm5[6,7]
1102 ; SSE41-NEXT:    paddd %xmm1, %xmm2
1103 ; SSE41-NEXT:    movdqa %xmm2, %xmm3
1104 ; SSE41-NEXT:    psrld $31, %xmm3
1105 ; SSE41-NEXT:    psrad $2, %xmm2
1106 ; SSE41-NEXT:    paddd %xmm3, %xmm2
1107 ; SSE41-NEXT:    pmulld %xmm4, %xmm2
1108 ; SSE41-NEXT:    psubd %xmm2, %xmm1
1109 ; SSE41-NEXT:    retq
1110 ;
1111 ; SSE-LABEL: test11:
1112 ; SSE:       # BB#0:
1113 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [2454267027,2454267027,2454267027,2454267027]
1114 ; SSE-NEXT:    movdqa %xmm2, %xmm3
1115 ; SSE-NEXT:    psrad $31, %xmm3
1116 ; SSE-NEXT:    movdqa %xmm3, %xmm4
1117 ; SSE-NEXT:    pand %xmm0, %xmm4
1118 ; SSE-NEXT:    movdqa %xmm0, %xmm6
1119 ; SSE-NEXT:    psrad $31, %xmm6
1120 ; SSE-NEXT:    pand %xmm2, %xmm6
1121 ; SSE-NEXT:    paddd %xmm4, %xmm6
1122 ; SSE-NEXT:    movdqa %xmm0, %xmm4
1123 ; SSE-NEXT:    pmuludq %xmm2, %xmm4
1124 ; SSE-NEXT:    pshufd {{.*#+}} xmm7 = xmm4[1,3,2,3]
1125 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm2[1,1,3,3]
1126 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
1127 ; SSE-NEXT:    pmuludq %xmm5, %xmm4
1128 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm4[1,3,2,3]
1129 ; SSE-NEXT:    punpckldq {{.*#+}} xmm7 = xmm7[0],xmm4[0],xmm7[1],xmm4[1]
1130 ; SSE-NEXT:    psubd %xmm6, %xmm7
1131 ; SSE-NEXT:    paddd %xmm0, %xmm7
1132 ; SSE-NEXT:    movdqa %xmm7, %xmm4
1133 ; SSE-NEXT:    psrld $31, %xmm4
1134 ; SSE-NEXT:    psrad $2, %xmm7
1135 ; SSE-NEXT:    paddd %xmm4, %xmm7
1136 ; SSE-NEXT:    movdqa {{.*#+}} xmm4 = [7,7,7,7]
1137 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm7[1,1,3,3]
1138 ; SSE-NEXT:    pmuludq %xmm4, %xmm7
1139 ; SSE-NEXT:    pshufd {{.*#+}} xmm7 = xmm7[0,2,2,3]
1140 ; SSE-NEXT:    pmuludq %xmm4, %xmm6
1141 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm6[0,2,2,3]
1142 ; SSE-NEXT:    punpckldq {{.*#+}} xmm7 = xmm7[0],xmm6[0],xmm7[1],xmm6[1]
1143 ; SSE-NEXT:    psubd %xmm7, %xmm0
1144 ; SSE-NEXT:    pand %xmm1, %xmm3
1145 ; SSE-NEXT:    movdqa %xmm1, %xmm6
1146 ; SSE-NEXT:    psrad $31, %xmm6
1147 ; SSE-NEXT:    pand %xmm2, %xmm6
1148 ; SSE-NEXT:    paddd %xmm3, %xmm6
1149 ; SSE-NEXT:    pmuludq %xmm1, %xmm2
1150 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,3,2,3]
1151 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm1[1,1,3,3]
1152 ; SSE-NEXT:    pmuludq %xmm5, %xmm3
1153 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,3,2,3]
1154 ; SSE-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm3[0],xmm2[1],xmm3[1]
1155 ; SSE-NEXT:    psubd %xmm6, %xmm2
1156 ; SSE-NEXT:    paddd %xmm1, %xmm2
1157 ; SSE-NEXT:    movdqa %xmm2, %xmm3
1158 ; SSE-NEXT:    psrld $31, %xmm3
1159 ; SSE-NEXT:    psrad $2, %xmm2
1160 ; SSE-NEXT:    paddd %xmm3, %xmm2
1161 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
1162 ; SSE-NEXT:    pmuludq %xmm4, %xmm2
1163 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[0,2,2,3]
1164 ; SSE-NEXT:    pmuludq %xmm4, %xmm3
1165 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[0,2,2,3]
1166 ; SSE-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm3[0],xmm2[1],xmm3[1]
1167 ; SSE-NEXT:    psubd %xmm2, %xmm1
1168 ; SSE-NEXT:    retq
1169 ;
1170 ; AVX-LABEL: test11:
1171 ; AVX:       # BB#0:
1172 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
1173 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
1174 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
1175 ; AVX-NEXT:    vpmuldq %ymm2, %ymm3, %ymm2
1176 ; AVX-NEXT:    vpmuldq %ymm1, %ymm0, %ymm1
1177 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
1178 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
1179 ; AVX-NEXT:    vpaddd %ymm0, %ymm1, %ymm1
1180 ; AVX-NEXT:    vpsrld $31, %ymm1, %ymm2
1181 ; AVX-NEXT:    vpsrad $2, %ymm1, %ymm1
1182 ; AVX-NEXT:    vpaddd %ymm2, %ymm1, %ymm1
1183 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm2
1184 ; AVX-NEXT:    vpmulld %ymm2, %ymm1, %ymm1
1185 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm0
1186 ; AVX-NEXT:    retq
1187   %rem = srem <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
1188   ret <8 x i32> %rem
1189 }
1190
1191 define <2 x i16> @test12() {
1192 ; SSE41-LABEL: test12:
1193 ; SSE41:       # BB#0:
1194 ; SSE41-NEXT:    xorps %xmm0, %xmm0
1195 ; SSE41-NEXT:    retq
1196 ;
1197 ; SSE-LABEL: test12:
1198 ; SSE:       # BB#0:
1199 ; SSE-NEXT:    xorps %xmm0, %xmm0
1200 ; SSE-NEXT:    retq
1201 ;
1202 ; AVX-LABEL: test12:
1203 ; AVX:       # BB#0:
1204 ; AVX-NEXT:    vxorps %xmm0, %xmm0, %xmm0
1205 ; AVX-NEXT:    retq
1206   %I8 = insertelement <2 x i16> zeroinitializer, i16 -1, i32 0
1207   %I9 = insertelement <2 x i16> %I8, i16 -1, i32 1
1208   %B9 = urem <2 x i16> %I9, %I9
1209   ret <2 x i16> %B9
1210 }
1211
1212 define <4 x i32> @PR20355(<4 x i32> %a) {
1213 ; SSE41-LABEL: PR20355:
1214 ; SSE41:       # BB#0: # %entry
1215 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [1431655766,1431655766,1431655766,1431655766]
1216 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
1217 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
1218 ; SSE41-NEXT:    pmuldq %xmm2, %xmm3
1219 ; SSE41-NEXT:    pmuldq %xmm1, %xmm0
1220 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,3,3]
1221 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm1[0,1],xmm3[2,3],xmm1[4,5],xmm3[6,7]
1222 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1223 ; SSE41-NEXT:    psrld $31, %xmm0
1224 ; SSE41-NEXT:    paddd %xmm1, %xmm0
1225 ; SSE41-NEXT:    retq
1226 ;
1227 ; SSE-LABEL: PR20355:
1228 ; SSE:       # BB#0: # %entry
1229 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [1431655766,1431655766,1431655766,1431655766]
1230 ; SSE-NEXT:    movdqa %xmm1, %xmm2
1231 ; SSE-NEXT:    psrad $31, %xmm2
1232 ; SSE-NEXT:    pand %xmm0, %xmm2
1233 ; SSE-NEXT:    movdqa %xmm0, %xmm3
1234 ; SSE-NEXT:    psrad $31, %xmm3
1235 ; SSE-NEXT:    pand %xmm1, %xmm3
1236 ; SSE-NEXT:    paddd %xmm2, %xmm3
1237 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[1,1,3,3]
1238 ; SSE-NEXT:    pmuludq %xmm1, %xmm0
1239 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,3,2,3]
1240 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
1241 ; SSE-NEXT:    pmuludq %xmm2, %xmm0
1242 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[1,3,2,3]
1243 ; SSE-NEXT:    punpckldq {{.*#+}} xmm4 = xmm4[0],xmm0[0],xmm4[1],xmm0[1]
1244 ; SSE-NEXT:    psubd %xmm3, %xmm4
1245 ; SSE-NEXT:    movdqa %xmm4, %xmm0
1246 ; SSE-NEXT:    psrld $31, %xmm0
1247 ; SSE-NEXT:    paddd %xmm4, %xmm0
1248 ; SSE-NEXT:    retq
1249 ;
1250 ; AVX-LABEL: PR20355:
1251 ; AVX:       # BB#0: # %entry
1252 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %xmm1
1253 ; AVX-NEXT:    vpshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
1254 ; AVX-NEXT:    vpshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
1255 ; AVX-NEXT:    vpmuldq %xmm2, %xmm3, %xmm2
1256 ; AVX-NEXT:    vpmuldq %xmm1, %xmm0, %xmm0
1257 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
1258 ; AVX-NEXT:    vpblendd {{.*#+}} xmm0 = xmm0[0],xmm2[1],xmm0[2],xmm2[3]
1259 ; AVX-NEXT:    vpsrld $31, %xmm0, %xmm1
1260 ; AVX-NEXT:    vpaddd %xmm1, %xmm0, %xmm0
1261 ; AVX-NEXT:    retq
1262 entry:
1263   %sdiv = sdiv <4 x i32> %a, <i32 3, i32 3, i32 3, i32 3>
1264   ret <4 x i32> %sdiv
1265 }