[mips][mips16] MIPS16 is not a CPU/Architecture but is an ASE.
[oota-llvm.git] / test / CodeGen / Mips / sll1.ll
1 ; RUN: llc  -march=mipsel -mattr=mips16 -relocation-model=pic -O3 < %s | FileCheck %s -check-prefix=16
2
3 @i = global i32 10, align 4
4 @j = global i32 0, align 4
5 @.str = private unnamed_addr constant [5 x i8] c"%i \0A\00", align 1
6
7 define i32 @main() nounwind {
8 entry:
9 ; 16:   sll     ${{[0-9]+}}, ${{[0-9]+}}, {{[0-9]+}}
10   %0 = load i32, i32* @i, align 4
11   %shl = shl i32 %0, 4
12 ; 16:   sll     ${{[0-9]+}}, ${{[0-9]+}}, {{[0-9]+}}
13   store i32 %shl, i32* @j, align 4
14   %1 = load i32, i32* @j, align 4
15   %call = call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([5 x i8], [5 x i8]* @.str, i32 0, i32 0), i32 %1)
16   ret i32 0
17 }
18
19 declare i32 @printf(i8*, ...)