[mips][mips16] MIPS16 is not a CPU/Architecture but is an ASE.
[oota-llvm.git] / test / CodeGen / Mips / sel1c.ll
1 ; RUN: llc -mtriple=mipsel-linux-gnu -march=mipsel -mattr=mips16 -mattr=+soft-float -mips16-hard-float -relocation-model=pic -mips16-constant-islands   < %s | FileCheck %s -check-prefix=cond-b-short
2
3 @i = global i32 1, align 4
4 @j = global i32 2, align 4
5 @k = common global i32 0, align 4
6
7 ; Function Attrs: nounwind optsize
8 define void @t() #0 {
9 entry:
10   %0 = load i32, i32* @i, align 4
11   %1 = load i32, i32* @j, align 4
12   %cmp = icmp eq i32 %0, %1
13   %cond = select i1 %cmp, i32 1, i32 3
14   store i32 %cond, i32* @k, align 4
15   ret void
16 ; cond-b-short: bteqz   $BB0_{{[0-9]+}}  # 16 bit inst
17 }
18
19 attributes #0 = { nounwind optsize "less-precise-fpmad"="false" "no-frame-pointer-elim"="false" "no-infs-fp-math"="false" "no-nans-fp-math"="false" "stack-protector-buffer-size"="8" "unsafe-fp-math"="false" "use-soft-float"="true" }
20
21