AMDGPU: Implement {{s|u}}int_to_fp i64 -> f32
[oota-llvm.git] / test / CodeGen / AMDGPU / sint_to_fp.i64.ll
1 ; RUN: llc -march=amdgcn -mcpu=SI -verify-machineinstrs < %s | FileCheck -check-prefix=GCN -check-prefix=SI -check-prefix=FUNC %s
2 ; RUN: llc -march=amdgcn -mcpu=tonga -verify-machineinstrs < %s | FileCheck -check-prefix=GCN -check-prefix=VI -check-prefix=FUNC %s
3
4 ; FIXME: This should be merged with sint_to_fp.ll, but s_sint_to_fp_v2i64 crashes on r600
5
6 ; FUNC-LABEL: {{^}}s_sint_to_fp_i64_to_f32:
7 define void @s_sint_to_fp_i64_to_f32(float addrspace(1)* %out, i64 %in) #0 {
8   %result = sitofp i64 %in to float
9   store float %result, float addrspace(1)* %out
10   ret void
11 }
12
13 ; FUNC-LABEL: {{^}}v_sint_to_fp_i64_to_f32:
14 ; GCN: {{buffer|flat}}_load_dwordx2
15
16 ; SI: v_ashr_i64 {{v\[[0-9]+:[0-9]+\]}}, {{v\[[0-9]+:[0-9]+\]}}, 63
17 ; VI: v_ashrrev_i64 {{v\[[0-9]+:[0-9]+\]}}, 63, {{v\[[0-9]+:[0-9]+\]}}
18 ; GCN: v_xor_b32
19
20 ; GCN: v_ffbh_u32
21 ; GCN: v_ffbh_u32
22 ; GCN: v_cndmask
23 ; GCN: v_cndmask
24
25 ; GCN-DAG: v_cmp_eq_i64
26 ; GCN-DAG: v_cmp_lt_u64
27
28 ; GCN: v_xor_b32_e32 v{{[0-9]+}}, 0x80000000, v{{[0-9]+}}
29 ; GCN: v_cndmask_b32_e32 [[SIGN_SEL:v[0-9]+]],
30 ; GCN: {{buffer|flat}}_store_dword [[SIGN_SEL]]
31 define void @v_sint_to_fp_i64_to_f32(float addrspace(1)* %out, i64 addrspace(1)* %in) #0 {
32   %tid = call i32 @llvm.r600.read.tidig.x()
33   %in.gep = getelementptr i64, i64 addrspace(1)* %in, i32 %tid
34   %out.gep = getelementptr float, float addrspace(1)* %out, i32 %tid
35   %val = load i64, i64 addrspace(1)* %in.gep
36   %result = sitofp i64 %val to float
37   store float %result, float addrspace(1)* %out.gep
38   ret void
39 }
40
41 ; FUNC-LABEL: {{^}}s_sint_to_fp_v2i64:
42 define void @s_sint_to_fp_v2i64(<2 x float> addrspace(1)* %out, <2 x i64> %in) #0{
43   %result = sitofp <2 x i64> %in to <2 x float>
44   store <2 x float> %result, <2 x float> addrspace(1)* %out
45   ret void
46 }
47
48 ; FUNC-LABEL: {{^}}v_sint_to_fp_v4i64:
49 define void @v_sint_to_fp_v4i64(<4 x float> addrspace(1)* %out, <4 x i64> addrspace(1)* %in) #0 {
50   %tid = call i32 @llvm.r600.read.tidig.x()
51   %in.gep = getelementptr <4 x i64>, <4 x i64> addrspace(1)* %in, i32 %tid
52   %out.gep = getelementptr <4 x float>, <4 x float> addrspace(1)* %out, i32 %tid
53   %value = load <4 x i64>, <4 x i64> addrspace(1)* %in.gep
54   %result = sitofp <4 x i64> %value to <4 x float>
55   store <4 x float> %result, <4 x float> addrspace(1)* %out.gep
56   ret void
57 }
58
59 declare i32 @llvm.r600.read.tidig.x() #1
60
61 attributes #0 = { nounwind }
62 attributes #1 = { nounwind readnone }