[AArch64] Teach DAGCombiner that converting two consecutive loads into a vector load...
[oota-llvm.git] / test / CodeGen / AArch64 / paired-load.ll
1 ; RUN: llc < %s | FileCheck %s
2 target datalayout = "e-m:o-i64:64-i128:128-n32:64-S128"
3 target triple = "arm64-apple-ios5.0.0"
4
5 ; Ensure we're generating ldp instructions instead of ldr Q.
6 ; CHECK: ldp
7 ; CHECK: stp
8 define void @f(i64* %p, i64* %q) {
9   %addr2 = getelementptr i64* %q, i32 1
10   %addr = getelementptr i64* %p, i32 1
11   %x = load i64* %p
12   %y = load i64* %addr
13   store i64 %x, i64* %q
14   store i64 %y, i64* %addr2
15   ret void
16 }