Add support of RTM from TSX extension
[oota-llvm.git] / lib / Target / X86 / X86Subtarget.h
1 //===-- X86Subtarget.h - Define Subtarget for the X86 ----------*- C++ -*--===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the X86 specific subclass of TargetSubtargetInfo.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef X86SUBTARGET_H
15 #define X86SUBTARGET_H
16
17 #include "llvm/CallingConv.h"
18 #include "llvm/ADT/Triple.h"
19 #include "llvm/Target/TargetSubtargetInfo.h"
20 #include <string>
21
22 #define GET_SUBTARGETINFO_HEADER
23 #include "X86GenSubtargetInfo.inc"
24
25 namespace llvm {
26 class GlobalValue;
27 class StringRef;
28 class TargetMachine;
29
30 /// PICStyles - The X86 backend supports a number of different styles of PIC.
31 ///
32 namespace PICStyles {
33 enum Style {
34   StubPIC,          // Used on i386-darwin in -fPIC mode.
35   StubDynamicNoPIC, // Used on i386-darwin in -mdynamic-no-pic mode.
36   GOT,              // Used on many 32-bit unices in -fPIC mode.
37   RIPRel,           // Used on X86-64 when not in -static mode.
38   None              // Set when in -static mode (not PIC or DynamicNoPIC mode).
39 };
40 }
41
42 class X86Subtarget : public X86GenSubtargetInfo {
43 protected:
44   enum X86SSEEnum {
45     NoMMXSSE, MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42, AVX, AVX2
46   };
47
48   enum X863DNowEnum {
49     NoThreeDNow, ThreeDNow, ThreeDNowA
50   };
51
52   enum X86ProcFamilyEnum {
53     Others, IntelAtom
54   };
55
56   /// X86ProcFamily - X86 processor family: Intel Atom, and others
57   X86ProcFamilyEnum X86ProcFamily;
58
59   /// PICStyle - Which PIC style to use
60   ///
61   PICStyles::Style PICStyle;
62
63   /// X86SSELevel - MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42, or
64   /// none supported.
65   X86SSEEnum X86SSELevel;
66
67   /// X863DNowLevel - 3DNow or 3DNow Athlon, or none supported.
68   ///
69   X863DNowEnum X863DNowLevel;
70
71   /// HasCMov - True if this processor has conditional move instructions
72   /// (generally pentium pro+).
73   bool HasCMov;
74
75   /// HasX86_64 - True if the processor supports X86-64 instructions.
76   ///
77   bool HasX86_64;
78
79   /// HasPOPCNT - True if the processor supports POPCNT.
80   bool HasPOPCNT;
81
82   /// HasSSE4A - True if the processor supports SSE4A instructions.
83   bool HasSSE4A;
84
85   /// HasAES - Target has AES instructions
86   bool HasAES;
87
88   /// HasPCLMUL - Target has carry-less multiplication
89   bool HasPCLMUL;
90
91   /// HasFMA - Target has 3-operand fused multiply-add
92   bool HasFMA;
93
94   /// HasFMA4 - Target has 4-operand fused multiply-add
95   bool HasFMA4;
96
97   /// HasXOP - Target has XOP instructions
98   bool HasXOP;
99
100   /// HasMOVBE - True if the processor has the MOVBE instruction.
101   bool HasMOVBE;
102
103   /// HasRDRAND - True if the processor has the RDRAND instruction.
104   bool HasRDRAND;
105
106   /// HasF16C - Processor has 16-bit floating point conversion instructions.
107   bool HasF16C;
108
109   /// HasFSGSBase - Processor has FS/GS base insturctions.
110   bool HasFSGSBase;
111
112   /// HasLZCNT - Processor has LZCNT instruction.
113   bool HasLZCNT;
114
115   /// HasBMI - Processor has BMI1 instructions.
116   bool HasBMI;
117
118   /// HasBMI2 - Processor has BMI2 instructions.
119   bool HasBMI2;
120
121   /// HasRTM - Processor has RTM instructions.
122   bool HasRTM;
123
124   /// IsBTMemSlow - True if BT (bit test) of memory instructions are slow.
125   bool IsBTMemSlow;
126
127   /// IsUAMemFast - True if unaligned memory access is fast.
128   bool IsUAMemFast;
129
130   /// HasVectorUAMem - True if SIMD operations can have unaligned memory
131   /// operands. This may require setting a feature bit in the processor.
132   bool HasVectorUAMem;
133
134   /// HasCmpxchg16b - True if this processor has the CMPXCHG16B instruction;
135   /// this is true for most x86-64 chips, but not the first AMD chips.
136   bool HasCmpxchg16b;
137
138   /// UseLeaForSP - True if the LEA instruction should be used for adjusting
139   /// the stack pointer. This is an optimization for Intel Atom processors.
140   bool UseLeaForSP;
141
142   /// HasSlowDivide - True if smaller divides are significantly faster than
143   /// full divides and should be used when possible.
144   bool HasSlowDivide;
145
146   /// PostRAScheduler - True if using post-register-allocation scheduler.
147   bool PostRAScheduler;
148
149   /// stackAlignment - The minimum alignment known to hold of the stack frame on
150   /// entry to the function and which must be maintained by every function.
151   unsigned stackAlignment;
152
153   /// Max. memset / memcpy size that is turned into rep/movs, rep/stos ops.
154   ///
155   unsigned MaxInlineSizeThreshold;
156
157   /// TargetTriple - What processor and OS we're targeting.
158   Triple TargetTriple;
159
160   /// Instruction itineraries for scheduling
161   InstrItineraryData InstrItins;
162
163 private:
164   /// In64BitMode - True if compiling for 64-bit, false for 32-bit.
165   bool In64BitMode;
166
167 public:
168
169   /// This constructor initializes the data members to match that
170   /// of the specified triple.
171   ///
172   X86Subtarget(const std::string &TT, const std::string &CPU,
173                const std::string &FS,
174                unsigned StackAlignOverride, bool is64Bit);
175
176   /// getStackAlignment - Returns the minimum alignment known to hold of the
177   /// stack frame on entry to the function and which must be maintained by every
178   /// function for this subtarget.
179   unsigned getStackAlignment() const { return stackAlignment; }
180
181   /// getMaxInlineSizeThreshold - Returns the maximum memset / memcpy size
182   /// that still makes it profitable to inline the call.
183   unsigned getMaxInlineSizeThreshold() const { return MaxInlineSizeThreshold; }
184
185   /// ParseSubtargetFeatures - Parses features string setting specified
186   /// subtarget options.  Definition of function is auto generated by tblgen.
187   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
188
189   /// AutoDetectSubtargetFeatures - Auto-detect CPU features using CPUID
190   /// instruction.
191   void AutoDetectSubtargetFeatures();
192
193   bool is64Bit() const { return In64BitMode; }
194
195   PICStyles::Style getPICStyle() const { return PICStyle; }
196   void setPICStyle(PICStyles::Style Style)  { PICStyle = Style; }
197
198   bool hasCMov() const { return HasCMov; }
199   bool hasMMX() const { return X86SSELevel >= MMX; }
200   bool hasSSE1() const { return X86SSELevel >= SSE1; }
201   bool hasSSE2() const { return X86SSELevel >= SSE2; }
202   bool hasSSE3() const { return X86SSELevel >= SSE3; }
203   bool hasSSSE3() const { return X86SSELevel >= SSSE3; }
204   bool hasSSE41() const { return X86SSELevel >= SSE41; }
205   bool hasSSE42() const { return X86SSELevel >= SSE42; }
206   bool hasAVX() const { return X86SSELevel >= AVX; }
207   bool hasAVX2() const { return X86SSELevel >= AVX2; }
208   bool hasSSE4A() const { return HasSSE4A; }
209   bool has3DNow() const { return X863DNowLevel >= ThreeDNow; }
210   bool has3DNowA() const { return X863DNowLevel >= ThreeDNowA; }
211   bool hasPOPCNT() const { return HasPOPCNT; }
212   bool hasAES() const { return HasAES; }
213   bool hasPCLMUL() const { return HasPCLMUL; }
214   bool hasFMA() const { return HasFMA; }
215   // FIXME: Favor FMA when both are enabled. Is this the right thing to do?
216   bool hasFMA4() const { return HasFMA4 && !HasFMA; }
217   bool hasXOP() const { return HasXOP; }
218   bool hasMOVBE() const { return HasMOVBE; }
219   bool hasRDRAND() const { return HasRDRAND; }
220   bool hasF16C() const { return HasF16C; }
221   bool hasFSGSBase() const { return HasFSGSBase; }
222   bool hasLZCNT() const { return HasLZCNT; }
223   bool hasBMI() const { return HasBMI; }
224   bool hasBMI2() const { return HasBMI2; }
225   bool hasRTM() const { return HasRTM; }
226   bool isBTMemSlow() const { return IsBTMemSlow; }
227   bool isUnalignedMemAccessFast() const { return IsUAMemFast; }
228   bool hasVectorUAMem() const { return HasVectorUAMem; }
229   bool hasCmpxchg16b() const { return HasCmpxchg16b; }
230   bool useLeaForSP() const { return UseLeaForSP; }
231   bool hasSlowDivide() const { return HasSlowDivide; }
232
233   bool isAtom() const { return X86ProcFamily == IntelAtom; }
234
235   const Triple &getTargetTriple() const { return TargetTriple; }
236
237   bool isTargetDarwin() const { return TargetTriple.isOSDarwin(); }
238   bool isTargetFreeBSD() const {
239     return TargetTriple.getOS() == Triple::FreeBSD;
240   }
241   bool isTargetSolaris() const {
242     return TargetTriple.getOS() == Triple::Solaris;
243   }
244   bool isTargetELF() const {
245     return (TargetTriple.getEnvironment() == Triple::ELF ||
246             TargetTriple.isOSBinFormatELF());
247   }
248   bool isTargetLinux() const { return TargetTriple.getOS() == Triple::Linux; }
249   bool isTargetNaCl() const {
250     return TargetTriple.getOS() == Triple::NativeClient;
251   }
252   bool isTargetNaCl32() const { return isTargetNaCl() && !is64Bit(); }
253   bool isTargetNaCl64() const { return isTargetNaCl() && is64Bit(); }
254   bool isTargetWindows() const { return TargetTriple.getOS() == Triple::Win32; }
255   bool isTargetMingw() const { return TargetTriple.getOS() == Triple::MinGW32; }
256   bool isTargetCygwin() const { return TargetTriple.getOS() == Triple::Cygwin; }
257   bool isTargetCygMing() const { return TargetTriple.isOSCygMing(); }
258   bool isTargetCOFF() const {
259     return (TargetTriple.getEnvironment() != Triple::ELF &&
260             TargetTriple.isOSBinFormatCOFF());
261   }
262   bool isTargetEnvMacho() const { return TargetTriple.isEnvironmentMachO(); }
263
264   bool isTargetWin64() const {
265     // FIXME: x86_64-cygwin has not been released yet.
266     return In64BitMode && TargetTriple.isOSWindows();
267   }
268
269   bool isTargetWin32() const {
270     // FIXME: Cygwin is included for isTargetWin64 -- should it be included
271     // here too?
272     return !In64BitMode && (isTargetMingw() || isTargetWindows());
273   }
274
275   bool isPICStyleSet() const { return PICStyle != PICStyles::None; }
276   bool isPICStyleGOT() const { return PICStyle == PICStyles::GOT; }
277   bool isPICStyleRIPRel() const { return PICStyle == PICStyles::RIPRel; }
278
279   bool isPICStyleStubPIC() const {
280     return PICStyle == PICStyles::StubPIC;
281   }
282
283   bool isPICStyleStubNoDynamic() const {
284     return PICStyle == PICStyles::StubDynamicNoPIC;
285   }
286   bool isPICStyleStubAny() const {
287     return PICStyle == PICStyles::StubDynamicNoPIC ||
288            PICStyle == PICStyles::StubPIC; }
289
290   /// ClassifyGlobalReference - Classify a global variable reference for the
291   /// current subtarget according to how we should reference it in a non-pcrel
292   /// context.
293   unsigned char ClassifyGlobalReference(const GlobalValue *GV,
294                                         const TargetMachine &TM)const;
295
296   /// ClassifyBlockAddressReference - Classify a blockaddress reference for the
297   /// current subtarget according to how we should reference it in a non-pcrel
298   /// context.
299   unsigned char ClassifyBlockAddressReference() const;
300
301   /// IsLegalToCallImmediateAddr - Return true if the subtarget allows calls
302   /// to immediate address.
303   bool IsLegalToCallImmediateAddr(const TargetMachine &TM) const;
304
305   /// This function returns the name of a function which has an interface
306   /// like the non-standard bzero function, if such a function exists on
307   /// the current subtarget and it is considered prefereable over
308   /// memset with zero passed as the second argument. Otherwise it
309   /// returns null.
310   const char *getBZeroEntry() const;
311
312   /// enablePostRAScheduler - run for Atom optimization.
313   bool enablePostRAScheduler(CodeGenOpt::Level OptLevel,
314                              TargetSubtargetInfo::AntiDepBreakMode& Mode,
315                              RegClassVector& CriticalPathRCs) const;
316
317   bool postRAScheduler() const { return PostRAScheduler; }
318
319   /// getInstrItins = Return the instruction itineraries based on the
320   /// subtarget selection.
321   const InstrItineraryData &getInstrItineraryData() const { return InstrItins; }
322 };
323
324 } // End llvm namespace
325
326 #endif