Refactor data-in-code annotations.
[oota-llvm.git] / lib / Target / X86 / X86MCInstLower.cpp
1 //===-- X86MCInstLower.cpp - Convert X86 MachineInstr to an MCInst --------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains code to lower X86 MachineInstrs to their corresponding
11 // MCInst records.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86MCInstLower.h"
16 #include "X86AsmPrinter.h"
17 #include "X86COFFMachineModuleInfo.h"
18 #include "InstPrinter/X86ATTInstPrinter.h"
19 #include "llvm/Type.h"
20 #include "llvm/CodeGen/MachineModuleInfoImpls.h"
21 #include "llvm/MC/MCAsmInfo.h"
22 #include "llvm/MC/MCContext.h"
23 #include "llvm/MC/MCExpr.h"
24 #include "llvm/MC/MCInst.h"
25 #include "llvm/MC/MCStreamer.h"
26 #include "llvm/MC/MCSymbol.h"
27 #include "llvm/Target/Mangler.h"
28 #include "llvm/Support/FormattedStream.h"
29 #include "llvm/ADT/SmallString.h"
30 using namespace llvm;
31
32 X86MCInstLower::X86MCInstLower(Mangler *mang, const MachineFunction &mf,
33                                X86AsmPrinter &asmprinter)
34 : Ctx(mf.getContext()), Mang(mang), MF(mf), TM(mf.getTarget()),
35   MAI(*TM.getMCAsmInfo()), AsmPrinter(asmprinter) {}
36
37 MachineModuleInfoMachO &X86MCInstLower::getMachOMMI() const {
38   return MF.getMMI().getObjFileInfo<MachineModuleInfoMachO>();
39 }
40
41
42 /// GetSymbolFromOperand - Lower an MO_GlobalAddress or MO_ExternalSymbol
43 /// operand to an MCSymbol.
44 MCSymbol *X86MCInstLower::
45 GetSymbolFromOperand(const MachineOperand &MO) const {
46   assert((MO.isGlobal() || MO.isSymbol()) && "Isn't a symbol reference");
47
48   SmallString<128> Name;
49   
50   if (!MO.isGlobal()) {
51     assert(MO.isSymbol());
52     Name += MAI.getGlobalPrefix();
53     Name += MO.getSymbolName();
54   } else {    
55     const GlobalValue *GV = MO.getGlobal();
56     bool isImplicitlyPrivate = false;
57     if (MO.getTargetFlags() == X86II::MO_DARWIN_STUB ||
58         MO.getTargetFlags() == X86II::MO_DARWIN_NONLAZY ||
59         MO.getTargetFlags() == X86II::MO_DARWIN_NONLAZY_PIC_BASE ||
60         MO.getTargetFlags() == X86II::MO_DARWIN_HIDDEN_NONLAZY_PIC_BASE)
61       isImplicitlyPrivate = true;
62     
63     Mang->getNameWithPrefix(Name, GV, isImplicitlyPrivate);
64   }
65
66   // If the target flags on the operand changes the name of the symbol, do that
67   // before we return the symbol.
68   switch (MO.getTargetFlags()) {
69   default: break;
70   case X86II::MO_DLLIMPORT: {
71     // Handle dllimport linkage.
72     const char *Prefix = "__imp_";
73     Name.insert(Name.begin(), Prefix, Prefix+strlen(Prefix));
74     break;
75   }
76   case X86II::MO_DARWIN_NONLAZY:
77   case X86II::MO_DARWIN_NONLAZY_PIC_BASE: {
78     Name += "$non_lazy_ptr";
79     MCSymbol *Sym = Ctx.GetOrCreateSymbol(Name.str());
80
81     MachineModuleInfoImpl::StubValueTy &StubSym =
82       getMachOMMI().getGVStubEntry(Sym);
83     if (StubSym.getPointer() == 0) {
84       assert(MO.isGlobal() && "Extern symbol not handled yet");
85       StubSym =
86         MachineModuleInfoImpl::
87         StubValueTy(Mang->getSymbol(MO.getGlobal()),
88                     !MO.getGlobal()->hasInternalLinkage());
89     }
90     return Sym;
91   }
92   case X86II::MO_DARWIN_HIDDEN_NONLAZY_PIC_BASE: {
93     Name += "$non_lazy_ptr";
94     MCSymbol *Sym = Ctx.GetOrCreateSymbol(Name.str());
95     MachineModuleInfoImpl::StubValueTy &StubSym =
96       getMachOMMI().getHiddenGVStubEntry(Sym);
97     if (StubSym.getPointer() == 0) {
98       assert(MO.isGlobal() && "Extern symbol not handled yet");
99       StubSym =
100         MachineModuleInfoImpl::
101         StubValueTy(Mang->getSymbol(MO.getGlobal()),
102                     !MO.getGlobal()->hasInternalLinkage());
103     }
104     return Sym;
105   }
106   case X86II::MO_DARWIN_STUB: {
107     Name += "$stub";
108     MCSymbol *Sym = Ctx.GetOrCreateSymbol(Name.str());
109     MachineModuleInfoImpl::StubValueTy &StubSym =
110       getMachOMMI().getFnStubEntry(Sym);
111     if (StubSym.getPointer())
112       return Sym;
113     
114     if (MO.isGlobal()) {
115       StubSym =
116         MachineModuleInfoImpl::
117         StubValueTy(Mang->getSymbol(MO.getGlobal()),
118                     !MO.getGlobal()->hasInternalLinkage());
119     } else {
120       Name.erase(Name.end()-5, Name.end());
121       StubSym =
122         MachineModuleInfoImpl::
123         StubValueTy(Ctx.GetOrCreateSymbol(Name.str()), false);
124     }
125     return Sym;
126   }
127   }
128
129   return Ctx.GetOrCreateSymbol(Name.str());
130 }
131
132 MCOperand X86MCInstLower::LowerSymbolOperand(const MachineOperand &MO,
133                                              MCSymbol *Sym) const {
134   // FIXME: We would like an efficient form for this, so we don't have to do a
135   // lot of extra uniquing.
136   const MCExpr *Expr = 0;
137   MCSymbolRefExpr::VariantKind RefKind = MCSymbolRefExpr::VK_None;
138   
139   switch (MO.getTargetFlags()) {
140   default: llvm_unreachable("Unknown target flag on GV operand");
141   case X86II::MO_NO_FLAG:    // No flag.
142   // These affect the name of the symbol, not any suffix.
143   case X86II::MO_DARWIN_NONLAZY:
144   case X86II::MO_DLLIMPORT:
145   case X86II::MO_DARWIN_STUB:
146     break;
147       
148   case X86II::MO_TLVP:      RefKind = MCSymbolRefExpr::VK_TLVP; break;
149   case X86II::MO_TLVP_PIC_BASE:
150     Expr = MCSymbolRefExpr::Create(Sym, MCSymbolRefExpr::VK_TLVP, Ctx);
151     // Subtract the pic base.
152     Expr = MCBinaryExpr::CreateSub(Expr,
153                                   MCSymbolRefExpr::Create(MF.getPICBaseSymbol(),
154                                                            Ctx),
155                                    Ctx);
156     break;
157   case X86II::MO_SECREL:    RefKind = MCSymbolRefExpr::VK_SECREL; break;
158   case X86II::MO_TLSGD:     RefKind = MCSymbolRefExpr::VK_TLSGD; break;
159   case X86II::MO_GOTTPOFF:  RefKind = MCSymbolRefExpr::VK_GOTTPOFF; break;
160   case X86II::MO_INDNTPOFF: RefKind = MCSymbolRefExpr::VK_INDNTPOFF; break;
161   case X86II::MO_TPOFF:     RefKind = MCSymbolRefExpr::VK_TPOFF; break;
162   case X86II::MO_NTPOFF:    RefKind = MCSymbolRefExpr::VK_NTPOFF; break;
163   case X86II::MO_GOTNTPOFF: RefKind = MCSymbolRefExpr::VK_GOTNTPOFF; break;
164   case X86II::MO_GOTPCREL:  RefKind = MCSymbolRefExpr::VK_GOTPCREL; break;
165   case X86II::MO_GOT:       RefKind = MCSymbolRefExpr::VK_GOT; break;
166   case X86II::MO_GOTOFF:    RefKind = MCSymbolRefExpr::VK_GOTOFF; break;
167   case X86II::MO_PLT:       RefKind = MCSymbolRefExpr::VK_PLT; break;
168   case X86II::MO_PIC_BASE_OFFSET:
169   case X86II::MO_DARWIN_NONLAZY_PIC_BASE:
170   case X86II::MO_DARWIN_HIDDEN_NONLAZY_PIC_BASE:
171     Expr = MCSymbolRefExpr::Create(Sym, Ctx);
172     // Subtract the pic base.
173     Expr = MCBinaryExpr::CreateSub(Expr, 
174                             MCSymbolRefExpr::Create(MF.getPICBaseSymbol(), Ctx),
175                                    Ctx);
176     if (MO.isJTI() && MAI.hasSetDirective()) {
177       // If .set directive is supported, use it to reduce the number of
178       // relocations the assembler will generate for differences between
179       // local labels. This is only safe when the symbols are in the same
180       // section so we are restricting it to jumptable references.
181       MCSymbol *Label = Ctx.CreateTempSymbol();
182       AsmPrinter.OutStreamer.EmitAssignment(Label, Expr);
183       Expr = MCSymbolRefExpr::Create(Label, Ctx);
184     }
185     break;
186   }
187   
188   if (Expr == 0)
189     Expr = MCSymbolRefExpr::Create(Sym, RefKind, Ctx);
190   
191   if (!MO.isJTI() && MO.getOffset())
192     Expr = MCBinaryExpr::CreateAdd(Expr,
193                                    MCConstantExpr::Create(MO.getOffset(), Ctx),
194                                    Ctx);
195   return MCOperand::CreateExpr(Expr);
196 }
197
198
199
200 static void lower_subreg32(MCInst *MI, unsigned OpNo) {
201   // Convert registers in the addr mode according to subreg32.
202   unsigned Reg = MI->getOperand(OpNo).getReg();
203   if (Reg != 0)
204     MI->getOperand(OpNo).setReg(getX86SubSuperRegister(Reg, MVT::i32));
205 }
206
207 static void lower_lea64_32mem(MCInst *MI, unsigned OpNo) {
208   // Convert registers in the addr mode according to subreg64.
209   for (unsigned i = 0; i != 4; ++i) {
210     if (!MI->getOperand(OpNo+i).isReg()) continue;
211     
212     unsigned Reg = MI->getOperand(OpNo+i).getReg();
213     if (Reg == 0) continue;
214     
215     MI->getOperand(OpNo+i).setReg(getX86SubSuperRegister(Reg, MVT::i64));
216   }
217 }
218
219 /// LowerSubReg32_Op0 - Things like MOVZX16rr8 -> MOVZX32rr8.
220 static void LowerSubReg32_Op0(MCInst &OutMI, unsigned NewOpc) {
221   OutMI.setOpcode(NewOpc);
222   lower_subreg32(&OutMI, 0);
223 }
224 /// LowerUnaryToTwoAddr - R = setb   -> R = sbb R, R
225 static void LowerUnaryToTwoAddr(MCInst &OutMI, unsigned NewOpc) {
226   OutMI.setOpcode(NewOpc);
227   OutMI.addOperand(OutMI.getOperand(0));
228   OutMI.addOperand(OutMI.getOperand(0));
229 }
230
231 /// \brief Simplify FOO $imm, %{al,ax,eax,rax} to FOO $imm, for instruction with
232 /// a short fixed-register form.
233 static void SimplifyShortImmForm(MCInst &Inst, unsigned Opcode) {
234   unsigned ImmOp = Inst.getNumOperands() - 1;
235   assert(Inst.getOperand(0).isReg() &&
236          (Inst.getOperand(ImmOp).isImm() || Inst.getOperand(ImmOp).isExpr()) &&
237          ((Inst.getNumOperands() == 3 && Inst.getOperand(1).isReg() &&
238            Inst.getOperand(0).getReg() == Inst.getOperand(1).getReg()) ||
239           Inst.getNumOperands() == 2) && "Unexpected instruction!");
240
241   // Check whether the destination register can be fixed.
242   unsigned Reg = Inst.getOperand(0).getReg();
243   if (Reg != X86::AL && Reg != X86::AX && Reg != X86::EAX && Reg != X86::RAX)
244     return;
245
246   // If so, rewrite the instruction.
247   MCOperand Saved = Inst.getOperand(ImmOp);
248   Inst = MCInst();
249   Inst.setOpcode(Opcode);
250   Inst.addOperand(Saved);
251 }
252
253 /// \brief Simplify things like MOV32rm to MOV32o32a.
254 static void SimplifyShortMoveForm(X86AsmPrinter &Printer, MCInst &Inst,
255                                   unsigned Opcode) {
256   // Don't make these simplifications in 64-bit mode; other assemblers don't
257   // perform them because they make the code larger.
258   if (Printer.getSubtarget().is64Bit())
259     return;
260
261   bool IsStore = Inst.getOperand(0).isReg() && Inst.getOperand(1).isReg();
262   unsigned AddrBase = IsStore;
263   unsigned RegOp = IsStore ? 0 : 5;
264   unsigned AddrOp = AddrBase + 3;
265   assert(Inst.getNumOperands() == 6 && Inst.getOperand(RegOp).isReg() &&
266          Inst.getOperand(AddrBase + 0).isReg() && // base
267          Inst.getOperand(AddrBase + 1).isImm() && // scale
268          Inst.getOperand(AddrBase + 2).isReg() && // index register
269          (Inst.getOperand(AddrOp).isExpr() ||     // address
270           Inst.getOperand(AddrOp).isImm())&&
271          Inst.getOperand(AddrBase + 4).isReg() && // segment
272          "Unexpected instruction!");
273
274   // Check whether the destination register can be fixed.
275   unsigned Reg = Inst.getOperand(RegOp).getReg();
276   if (Reg != X86::AL && Reg != X86::AX && Reg != X86::EAX && Reg != X86::RAX)
277     return;
278
279   // Check whether this is an absolute address.
280   // FIXME: We know TLVP symbol refs aren't, but there should be a better way 
281   // to do this here.
282   bool Absolute = true;
283   if (Inst.getOperand(AddrOp).isExpr()) {
284     const MCExpr *MCE = Inst.getOperand(AddrOp).getExpr();
285     if (const MCSymbolRefExpr *SRE = dyn_cast<MCSymbolRefExpr>(MCE))
286       if (SRE->getKind() == MCSymbolRefExpr::VK_TLVP)
287         Absolute = false;
288   }
289   
290   if (Absolute &&
291       (Inst.getOperand(AddrBase + 0).getReg() != 0 ||
292        Inst.getOperand(AddrBase + 2).getReg() != 0 ||
293        Inst.getOperand(AddrBase + 4).getReg() != 0 ||
294        Inst.getOperand(AddrBase + 1).getImm() != 1))
295     return;
296
297   // If so, rewrite the instruction.
298   MCOperand Saved = Inst.getOperand(AddrOp);
299   Inst = MCInst();
300   Inst.setOpcode(Opcode);
301   Inst.addOperand(Saved);
302 }
303
304 void X86MCInstLower::Lower(const MachineInstr *MI, MCInst &OutMI) const {
305   OutMI.setOpcode(MI->getOpcode());
306   
307   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
308     const MachineOperand &MO = MI->getOperand(i);
309     
310     MCOperand MCOp;
311     switch (MO.getType()) {
312     default:
313       MI->dump();
314       llvm_unreachable("unknown operand type");
315     case MachineOperand::MO_Register:
316       // Ignore all implicit register operands.
317       if (MO.isImplicit()) continue;
318       MCOp = MCOperand::CreateReg(MO.getReg());
319       break;
320     case MachineOperand::MO_Immediate:
321       MCOp = MCOperand::CreateImm(MO.getImm());
322       break;
323     case MachineOperand::MO_MachineBasicBlock:
324       MCOp = MCOperand::CreateExpr(MCSymbolRefExpr::Create(
325                        MO.getMBB()->getSymbol(), Ctx));
326       break;
327     case MachineOperand::MO_GlobalAddress:
328     case MachineOperand::MO_ExternalSymbol:
329       MCOp = LowerSymbolOperand(MO, GetSymbolFromOperand(MO));
330       break;
331     case MachineOperand::MO_JumpTableIndex:
332       MCOp = LowerSymbolOperand(MO, AsmPrinter.GetJTISymbol(MO.getIndex()));
333       break;
334     case MachineOperand::MO_ConstantPoolIndex:
335       MCOp = LowerSymbolOperand(MO, AsmPrinter.GetCPISymbol(MO.getIndex()));
336       break;
337     case MachineOperand::MO_BlockAddress:
338       MCOp = LowerSymbolOperand(MO,
339                      AsmPrinter.GetBlockAddressSymbol(MO.getBlockAddress()));
340       break;
341     case MachineOperand::MO_RegisterMask:
342       // Ignore call clobbers.
343       continue;
344     }
345     
346     OutMI.addOperand(MCOp);
347   }
348   
349   // Handle a few special cases to eliminate operand modifiers.
350 ReSimplify:
351   switch (OutMI.getOpcode()) {
352   case X86::LEA64_32r: // Handle 'subreg rewriting' for the lea64_32mem operand.
353     lower_lea64_32mem(&OutMI, 1);
354     // FALL THROUGH.
355   case X86::LEA64r:
356   case X86::LEA16r:
357   case X86::LEA32r:
358     // LEA should have a segment register, but it must be empty.
359     assert(OutMI.getNumOperands() == 1+X86::AddrNumOperands &&
360            "Unexpected # of LEA operands");
361     assert(OutMI.getOperand(1+X86::AddrSegmentReg).getReg() == 0 &&
362            "LEA has segment specified!");
363     break;
364   case X86::MOVZX64rr32:  LowerSubReg32_Op0(OutMI, X86::MOV32rr); break;
365   case X86::MOVZX64rm32:  LowerSubReg32_Op0(OutMI, X86::MOV32rm); break;
366   case X86::MOV64ri64i32: LowerSubReg32_Op0(OutMI, X86::MOV32ri); break;
367   case X86::MOVZX64rr8:   LowerSubReg32_Op0(OutMI, X86::MOVZX32rr8); break;
368   case X86::MOVZX64rm8:   LowerSubReg32_Op0(OutMI, X86::MOVZX32rm8); break;
369   case X86::MOVZX64rr16:  LowerSubReg32_Op0(OutMI, X86::MOVZX32rr16); break;
370   case X86::MOVZX64rm16:  LowerSubReg32_Op0(OutMI, X86::MOVZX32rm16); break;
371   case X86::SETB_C8r:     LowerUnaryToTwoAddr(OutMI, X86::SBB8rr); break;
372   case X86::SETB_C16r:    LowerUnaryToTwoAddr(OutMI, X86::SBB16rr); break;
373   case X86::SETB_C32r:    LowerUnaryToTwoAddr(OutMI, X86::SBB32rr); break;
374   case X86::SETB_C64r:    LowerUnaryToTwoAddr(OutMI, X86::SBB64rr); break;
375   case X86::MOV8r0:       LowerUnaryToTwoAddr(OutMI, X86::XOR8rr); break;
376   case X86::MOV32r0:      LowerUnaryToTwoAddr(OutMI, X86::XOR32rr); break;
377   case X86::V_SETALLONES:  LowerUnaryToTwoAddr(OutMI, X86::PCMPEQDrr); break;
378   case X86::AVX_SET0PSY:   LowerUnaryToTwoAddr(OutMI, X86::VXORPSYrr); break;
379   case X86::AVX_SET0PDY:   LowerUnaryToTwoAddr(OutMI, X86::VXORPDYrr); break;
380   case X86::AVX_SETALLONES:  LowerUnaryToTwoAddr(OutMI, X86::VPCMPEQDrr); break;
381   case X86::AVX2_SETALLONES: LowerUnaryToTwoAddr(OutMI, X86::VPCMPEQDYrr);break;
382   case X86::AVX2_SET0:     LowerUnaryToTwoAddr(OutMI, X86::VPXORYrr); break;
383
384   case X86::MOV16r0:
385     LowerSubReg32_Op0(OutMI, X86::MOV32r0);   // MOV16r0 -> MOV32r0
386     LowerUnaryToTwoAddr(OutMI, X86::XOR32rr); // MOV32r0 -> XOR32rr
387     break;
388   case X86::MOV64r0:
389     LowerSubReg32_Op0(OutMI, X86::MOV32r0);   // MOV64r0 -> MOV32r0
390     LowerUnaryToTwoAddr(OutMI, X86::XOR32rr); // MOV32r0 -> XOR32rr
391     break;
392
393   // TAILJMPr64, CALL64r, CALL64pcrel32 - These instructions have register
394   // inputs modeled as normal uses instead of implicit uses.  As such, truncate
395   // off all but the first operand (the callee).  FIXME: Change isel.
396   case X86::TAILJMPr64:
397   case X86::CALL64r:
398   case X86::CALL64pcrel32: {
399     unsigned Opcode = OutMI.getOpcode();
400     MCOperand Saved = OutMI.getOperand(0);
401     OutMI = MCInst();
402     OutMI.setOpcode(Opcode);
403     OutMI.addOperand(Saved);
404     break;
405   }
406
407   case X86::EH_RETURN:
408   case X86::EH_RETURN64: {
409     OutMI = MCInst();
410     OutMI.setOpcode(X86::RET);
411     break;
412   }
413
414   // TAILJMPd, TAILJMPd64 - Lower to the correct jump instructions.
415   case X86::TAILJMPr:
416   case X86::TAILJMPd:
417   case X86::TAILJMPd64: {
418     unsigned Opcode;
419     switch (OutMI.getOpcode()) {
420     default: llvm_unreachable("Invalid opcode");
421     case X86::TAILJMPr: Opcode = X86::JMP32r; break;
422     case X86::TAILJMPd:
423     case X86::TAILJMPd64: Opcode = X86::JMP_1; break;
424     }
425     
426     MCOperand Saved = OutMI.getOperand(0);
427     OutMI = MCInst();
428     OutMI.setOpcode(Opcode);
429     OutMI.addOperand(Saved);
430     break;
431   }
432
433   // These are pseudo-ops for OR to help with the OR->ADD transformation.  We do
434   // this with an ugly goto in case the resultant OR uses EAX and needs the
435   // short form.
436   case X86::ADD16rr_DB:   OutMI.setOpcode(X86::OR16rr); goto ReSimplify;
437   case X86::ADD32rr_DB:   OutMI.setOpcode(X86::OR32rr); goto ReSimplify;
438   case X86::ADD64rr_DB:   OutMI.setOpcode(X86::OR64rr); goto ReSimplify;
439   case X86::ADD16ri_DB:   OutMI.setOpcode(X86::OR16ri); goto ReSimplify;
440   case X86::ADD32ri_DB:   OutMI.setOpcode(X86::OR32ri); goto ReSimplify;
441   case X86::ADD64ri32_DB: OutMI.setOpcode(X86::OR64ri32); goto ReSimplify;
442   case X86::ADD16ri8_DB:  OutMI.setOpcode(X86::OR16ri8); goto ReSimplify;
443   case X86::ADD32ri8_DB:  OutMI.setOpcode(X86::OR32ri8); goto ReSimplify;
444   case X86::ADD64ri8_DB:  OutMI.setOpcode(X86::OR64ri8); goto ReSimplify;
445       
446   // The assembler backend wants to see branches in their small form and relax
447   // them to their large form.  The JIT can only handle the large form because
448   // it does not do relaxation.  For now, translate the large form to the
449   // small one here.
450   case X86::JMP_4: OutMI.setOpcode(X86::JMP_1); break;
451   case X86::JO_4:  OutMI.setOpcode(X86::JO_1); break;
452   case X86::JNO_4: OutMI.setOpcode(X86::JNO_1); break;
453   case X86::JB_4:  OutMI.setOpcode(X86::JB_1); break;
454   case X86::JAE_4: OutMI.setOpcode(X86::JAE_1); break;
455   case X86::JE_4:  OutMI.setOpcode(X86::JE_1); break;
456   case X86::JNE_4: OutMI.setOpcode(X86::JNE_1); break;
457   case X86::JBE_4: OutMI.setOpcode(X86::JBE_1); break;
458   case X86::JA_4:  OutMI.setOpcode(X86::JA_1); break;
459   case X86::JS_4:  OutMI.setOpcode(X86::JS_1); break;
460   case X86::JNS_4: OutMI.setOpcode(X86::JNS_1); break;
461   case X86::JP_4:  OutMI.setOpcode(X86::JP_1); break;
462   case X86::JNP_4: OutMI.setOpcode(X86::JNP_1); break;
463   case X86::JL_4:  OutMI.setOpcode(X86::JL_1); break;
464   case X86::JGE_4: OutMI.setOpcode(X86::JGE_1); break;
465   case X86::JLE_4: OutMI.setOpcode(X86::JLE_1); break;
466   case X86::JG_4:  OutMI.setOpcode(X86::JG_1); break;
467
468   // Atomic load and store require a separate pseudo-inst because Acquire
469   // implies mayStore and Release implies mayLoad; fix these to regular MOV
470   // instructions here
471   case X86::ACQUIRE_MOV8rm:  OutMI.setOpcode(X86::MOV8rm); goto ReSimplify;
472   case X86::ACQUIRE_MOV16rm: OutMI.setOpcode(X86::MOV16rm); goto ReSimplify;
473   case X86::ACQUIRE_MOV32rm: OutMI.setOpcode(X86::MOV32rm); goto ReSimplify;
474   case X86::ACQUIRE_MOV64rm: OutMI.setOpcode(X86::MOV64rm); goto ReSimplify;
475   case X86::RELEASE_MOV8mr:  OutMI.setOpcode(X86::MOV8mr); goto ReSimplify;
476   case X86::RELEASE_MOV16mr: OutMI.setOpcode(X86::MOV16mr); goto ReSimplify;
477   case X86::RELEASE_MOV32mr: OutMI.setOpcode(X86::MOV32mr); goto ReSimplify;
478   case X86::RELEASE_MOV64mr: OutMI.setOpcode(X86::MOV64mr); goto ReSimplify;
479
480   // We don't currently select the correct instruction form for instructions
481   // which have a short %eax, etc. form. Handle this by custom lowering, for
482   // now.
483   //
484   // Note, we are currently not handling the following instructions:
485   // MOV64ao8, MOV64o8a
486   // XCHG16ar, XCHG32ar, XCHG64ar
487   case X86::MOV8mr_NOREX:
488   case X86::MOV8mr:     SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV8ao8); break;
489   case X86::MOV8rm_NOREX:
490   case X86::MOV8rm:     SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV8o8a); break;
491   case X86::MOV16mr:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV16ao16); break;
492   case X86::MOV16rm:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV16o16a); break;
493   case X86::MOV32mr:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV32ao32); break;
494   case X86::MOV32rm:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV32o32a); break;
495
496   case X86::ADC8ri:     SimplifyShortImmForm(OutMI, X86::ADC8i8);    break;
497   case X86::ADC16ri:    SimplifyShortImmForm(OutMI, X86::ADC16i16);  break;
498   case X86::ADC32ri:    SimplifyShortImmForm(OutMI, X86::ADC32i32);  break;
499   case X86::ADC64ri32:  SimplifyShortImmForm(OutMI, X86::ADC64i32);  break;
500   case X86::ADD8ri:     SimplifyShortImmForm(OutMI, X86::ADD8i8);    break;
501   case X86::ADD16ri:    SimplifyShortImmForm(OutMI, X86::ADD16i16);  break;
502   case X86::ADD32ri:    SimplifyShortImmForm(OutMI, X86::ADD32i32);  break;
503   case X86::ADD64ri32:  SimplifyShortImmForm(OutMI, X86::ADD64i32);  break;
504   case X86::AND8ri:     SimplifyShortImmForm(OutMI, X86::AND8i8);    break;
505   case X86::AND16ri:    SimplifyShortImmForm(OutMI, X86::AND16i16);  break;
506   case X86::AND32ri:    SimplifyShortImmForm(OutMI, X86::AND32i32);  break;
507   case X86::AND64ri32:  SimplifyShortImmForm(OutMI, X86::AND64i32);  break;
508   case X86::CMP8ri:     SimplifyShortImmForm(OutMI, X86::CMP8i8);    break;
509   case X86::CMP16ri:    SimplifyShortImmForm(OutMI, X86::CMP16i16);  break;
510   case X86::CMP32ri:    SimplifyShortImmForm(OutMI, X86::CMP32i32);  break;
511   case X86::CMP64ri32:  SimplifyShortImmForm(OutMI, X86::CMP64i32);  break;
512   case X86::OR8ri:      SimplifyShortImmForm(OutMI, X86::OR8i8);     break;
513   case X86::OR16ri:     SimplifyShortImmForm(OutMI, X86::OR16i16);   break;
514   case X86::OR32ri:     SimplifyShortImmForm(OutMI, X86::OR32i32);   break;
515   case X86::OR64ri32:   SimplifyShortImmForm(OutMI, X86::OR64i32);   break;
516   case X86::SBB8ri:     SimplifyShortImmForm(OutMI, X86::SBB8i8);    break;
517   case X86::SBB16ri:    SimplifyShortImmForm(OutMI, X86::SBB16i16);  break;
518   case X86::SBB32ri:    SimplifyShortImmForm(OutMI, X86::SBB32i32);  break;
519   case X86::SBB64ri32:  SimplifyShortImmForm(OutMI, X86::SBB64i32);  break;
520   case X86::SUB8ri:     SimplifyShortImmForm(OutMI, X86::SUB8i8);    break;
521   case X86::SUB16ri:    SimplifyShortImmForm(OutMI, X86::SUB16i16);  break;
522   case X86::SUB32ri:    SimplifyShortImmForm(OutMI, X86::SUB32i32);  break;
523   case X86::SUB64ri32:  SimplifyShortImmForm(OutMI, X86::SUB64i32);  break;
524   case X86::TEST8ri:    SimplifyShortImmForm(OutMI, X86::TEST8i8);   break;
525   case X86::TEST16ri:   SimplifyShortImmForm(OutMI, X86::TEST16i16); break;
526   case X86::TEST32ri:   SimplifyShortImmForm(OutMI, X86::TEST32i32); break;
527   case X86::TEST64ri32: SimplifyShortImmForm(OutMI, X86::TEST64i32); break;
528   case X86::XOR8ri:     SimplifyShortImmForm(OutMI, X86::XOR8i8);    break;
529   case X86::XOR16ri:    SimplifyShortImmForm(OutMI, X86::XOR16i16);  break;
530   case X86::XOR32ri:    SimplifyShortImmForm(OutMI, X86::XOR32i32);  break;
531   case X86::XOR64ri32:  SimplifyShortImmForm(OutMI, X86::XOR64i32);  break;
532
533   case X86::MORESTACK_RET:
534     OutMI.setOpcode(X86::RET);
535     break;
536
537   case X86::MORESTACK_RET_RESTORE_R10: {
538     MCInst retInst;
539
540     OutMI.setOpcode(X86::MOV64rr);
541     OutMI.addOperand(MCOperand::CreateReg(X86::R10));
542     OutMI.addOperand(MCOperand::CreateReg(X86::RAX));
543
544     retInst.setOpcode(X86::RET);
545     AsmPrinter.OutStreamer.EmitInstruction(retInst);
546     break;
547   }
548   }
549 }
550
551 static void LowerTlsAddr(MCStreamer &OutStreamer,
552                          X86MCInstLower &MCInstLowering,
553                          const MachineInstr &MI) {
554   bool is64Bits = MI.getOpcode() == X86::TLS_addr64;
555   MCContext &context = OutStreamer.getContext();
556
557   if (is64Bits) {
558     MCInst prefix;
559     prefix.setOpcode(X86::DATA16_PREFIX);
560     OutStreamer.EmitInstruction(prefix);
561   }
562   MCSymbol *sym = MCInstLowering.GetSymbolFromOperand(MI.getOperand(3));
563   const MCSymbolRefExpr *symRef =
564     MCSymbolRefExpr::Create(sym, MCSymbolRefExpr::VK_TLSGD, context);
565
566   MCInst LEA;
567   if (is64Bits) {
568     LEA.setOpcode(X86::LEA64r);
569     LEA.addOperand(MCOperand::CreateReg(X86::RDI)); // dest
570     LEA.addOperand(MCOperand::CreateReg(X86::RIP)); // base
571     LEA.addOperand(MCOperand::CreateImm(1));        // scale
572     LEA.addOperand(MCOperand::CreateReg(0));        // index
573     LEA.addOperand(MCOperand::CreateExpr(symRef));  // disp
574     LEA.addOperand(MCOperand::CreateReg(0));        // seg
575   } else {
576     LEA.setOpcode(X86::LEA32r);
577     LEA.addOperand(MCOperand::CreateReg(X86::EAX)); // dest
578     LEA.addOperand(MCOperand::CreateReg(0));        // base
579     LEA.addOperand(MCOperand::CreateImm(1));        // scale
580     LEA.addOperand(MCOperand::CreateReg(X86::EBX)); // index
581     LEA.addOperand(MCOperand::CreateExpr(symRef));  // disp
582     LEA.addOperand(MCOperand::CreateReg(0));        // seg
583   }
584   OutStreamer.EmitInstruction(LEA);
585
586   if (is64Bits) {
587     MCInst prefix;
588     prefix.setOpcode(X86::DATA16_PREFIX);
589     OutStreamer.EmitInstruction(prefix);
590     prefix.setOpcode(X86::DATA16_PREFIX);
591     OutStreamer.EmitInstruction(prefix);
592     prefix.setOpcode(X86::REX64_PREFIX);
593     OutStreamer.EmitInstruction(prefix);
594   }
595
596   MCInst call;
597   if (is64Bits)
598     call.setOpcode(X86::CALL64pcrel32);
599   else
600     call.setOpcode(X86::CALLpcrel32);
601   StringRef name = is64Bits ? "__tls_get_addr" : "___tls_get_addr";
602   MCSymbol *tlsGetAddr = context.GetOrCreateSymbol(name);
603   const MCSymbolRefExpr *tlsRef =
604     MCSymbolRefExpr::Create(tlsGetAddr,
605                             MCSymbolRefExpr::VK_PLT,
606                             context);
607
608   call.addOperand(MCOperand::CreateExpr(tlsRef));
609   OutStreamer.EmitInstruction(call);
610 }
611
612 void X86AsmPrinter::EmitInstruction(const MachineInstr *MI) {
613   X86MCInstLower MCInstLowering(Mang, *MF, *this);
614   switch (MI->getOpcode()) {
615   case TargetOpcode::DBG_VALUE:
616     if (isVerbose() && OutStreamer.hasRawTextSupport()) {
617       std::string TmpStr;
618       raw_string_ostream OS(TmpStr);
619       PrintDebugValueComment(MI, OS);
620       OutStreamer.EmitRawText(StringRef(OS.str()));
621     }
622     return;
623
624   // Emit nothing here but a comment if we can.
625   case X86::Int_MemBarrier:
626     if (OutStreamer.hasRawTextSupport())
627       OutStreamer.EmitRawText(StringRef("\t#MEMBARRIER"));
628     return;
629
630
631   case X86::EH_RETURN:
632   case X86::EH_RETURN64: {
633     // Lower these as normal, but add some comments.
634     unsigned Reg = MI->getOperand(0).getReg();
635     OutStreamer.AddComment(StringRef("eh_return, addr: %") +
636                            X86ATTInstPrinter::getRegisterName(Reg));
637     break;
638   }
639   case X86::TAILJMPr:
640   case X86::TAILJMPd:
641   case X86::TAILJMPd64:
642     // Lower these as normal, but add some comments.
643     OutStreamer.AddComment("TAILCALL");
644     break;
645
646   case X86::TLS_addr32:
647   case X86::TLS_addr64:
648     return LowerTlsAddr(OutStreamer, MCInstLowering, *MI);
649
650   case X86::MOVPC32r: {
651     MCInst TmpInst;
652     // This is a pseudo op for a two instruction sequence with a label, which
653     // looks like:
654     //     call "L1$pb"
655     // "L1$pb":
656     //     popl %esi
657     
658     // Emit the call.
659     MCSymbol *PICBase = MF->getPICBaseSymbol();
660     TmpInst.setOpcode(X86::CALLpcrel32);
661     // FIXME: We would like an efficient form for this, so we don't have to do a
662     // lot of extra uniquing.
663     TmpInst.addOperand(MCOperand::CreateExpr(MCSymbolRefExpr::Create(PICBase,
664                                                                  OutContext)));
665     OutStreamer.EmitInstruction(TmpInst);
666     
667     // Emit the label.
668     OutStreamer.EmitLabel(PICBase);
669     
670     // popl $reg
671     TmpInst.setOpcode(X86::POP32r);
672     TmpInst.getOperand(0) = MCOperand::CreateReg(MI->getOperand(0).getReg());
673     OutStreamer.EmitInstruction(TmpInst);
674     return;
675   }
676       
677   case X86::ADD32ri: {
678     // Lower the MO_GOT_ABSOLUTE_ADDRESS form of ADD32ri.
679     if (MI->getOperand(2).getTargetFlags() != X86II::MO_GOT_ABSOLUTE_ADDRESS)
680       break;
681     
682     // Okay, we have something like:
683     //  EAX = ADD32ri EAX, MO_GOT_ABSOLUTE_ADDRESS(@MYGLOBAL)
684     
685     // For this, we want to print something like:
686     //   MYGLOBAL + (. - PICBASE)
687     // However, we can't generate a ".", so just emit a new label here and refer
688     // to it.
689     MCSymbol *DotSym = OutContext.CreateTempSymbol();
690     OutStreamer.EmitLabel(DotSym);
691     
692     // Now that we have emitted the label, lower the complex operand expression.
693     MCSymbol *OpSym = MCInstLowering.GetSymbolFromOperand(MI->getOperand(2));
694     
695     const MCExpr *DotExpr = MCSymbolRefExpr::Create(DotSym, OutContext);
696     const MCExpr *PICBase =
697       MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), OutContext);
698     DotExpr = MCBinaryExpr::CreateSub(DotExpr, PICBase, OutContext);
699     
700     DotExpr = MCBinaryExpr::CreateAdd(MCSymbolRefExpr::Create(OpSym,OutContext), 
701                                       DotExpr, OutContext);
702     
703     MCInst TmpInst;
704     TmpInst.setOpcode(X86::ADD32ri);
705     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
706     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
707     TmpInst.addOperand(MCOperand::CreateExpr(DotExpr));
708     OutStreamer.EmitInstruction(TmpInst);
709     return;
710   }
711   }
712   
713   MCInst TmpInst;
714   MCInstLowering.Lower(MI, TmpInst);
715   OutStreamer.EmitInstruction(TmpInst);
716 }
717