[WinEH] Make funclet return instrs pseudo instrs
[oota-llvm.git] / lib / Target / X86 / X86MCInstLower.cpp
1 //===-- X86MCInstLower.cpp - Convert X86 MachineInstr to an MCInst --------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains code to lower X86 MachineInstrs to their corresponding
11 // MCInst records.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86AsmPrinter.h"
16 #include "X86RegisterInfo.h"
17 #include "InstPrinter/X86ATTInstPrinter.h"
18 #include "MCTargetDesc/X86BaseInfo.h"
19 #include "Utils/X86ShuffleDecode.h"
20 #include "llvm/ADT/Optional.h"
21 #include "llvm/ADT/SmallString.h"
22 #include "llvm/CodeGen/MachineFunction.h"
23 #include "llvm/CodeGen/MachineConstantPool.h"
24 #include "llvm/CodeGen/MachineOperand.h"
25 #include "llvm/CodeGen/MachineModuleInfoImpls.h"
26 #include "llvm/CodeGen/StackMaps.h"
27 #include "llvm/IR/DataLayout.h"
28 #include "llvm/IR/GlobalValue.h"
29 #include "llvm/IR/Mangler.h"
30 #include "llvm/MC/MCAsmInfo.h"
31 #include "llvm/MC/MCCodeEmitter.h"
32 #include "llvm/MC/MCContext.h"
33 #include "llvm/MC/MCExpr.h"
34 #include "llvm/MC/MCFixup.h"
35 #include "llvm/MC/MCInst.h"
36 #include "llvm/MC/MCInstBuilder.h"
37 #include "llvm/MC/MCStreamer.h"
38 #include "llvm/MC/MCSymbol.h"
39 #include "llvm/Support/TargetRegistry.h"
40 using namespace llvm;
41
42 namespace {
43
44 /// X86MCInstLower - This class is used to lower an MachineInstr into an MCInst.
45 class X86MCInstLower {
46   MCContext &Ctx;
47   const MachineFunction &MF;
48   const TargetMachine &TM;
49   const MCAsmInfo &MAI;
50   X86AsmPrinter &AsmPrinter;
51 public:
52   X86MCInstLower(const MachineFunction &MF, X86AsmPrinter &asmprinter);
53
54   Optional<MCOperand> LowerMachineOperand(const MachineInstr *MI,
55                                           const MachineOperand &MO) const;
56   void Lower(const MachineInstr *MI, MCInst &OutMI) const;
57
58   MCSymbol *GetSymbolFromOperand(const MachineOperand &MO) const;
59   MCOperand LowerSymbolOperand(const MachineOperand &MO, MCSymbol *Sym) const;
60
61 private:
62   MachineModuleInfoMachO &getMachOMMI() const;
63   Mangler *getMang() const {
64     return AsmPrinter.Mang;
65   }
66 };
67
68 } // end anonymous namespace
69
70 // Emit a minimal sequence of nops spanning NumBytes bytes.
71 static void EmitNops(MCStreamer &OS, unsigned NumBytes, bool Is64Bit,
72                      const MCSubtargetInfo &STI);
73
74 namespace llvm {
75    X86AsmPrinter::StackMapShadowTracker::StackMapShadowTracker(TargetMachine &TM)
76      : TM(TM), InShadow(false), RequiredShadowSize(0), CurrentShadowSize(0) {}
77
78   X86AsmPrinter::StackMapShadowTracker::~StackMapShadowTracker() {}
79
80   void
81   X86AsmPrinter::StackMapShadowTracker::startFunction(MachineFunction &F) {
82     MF = &F;
83     CodeEmitter.reset(TM.getTarget().createMCCodeEmitter(
84         *MF->getSubtarget().getInstrInfo(),
85         *MF->getSubtarget().getRegisterInfo(), MF->getContext()));
86   }
87
88   void X86AsmPrinter::StackMapShadowTracker::count(MCInst &Inst,
89                                                    const MCSubtargetInfo &STI) {
90     if (InShadow) {
91       SmallString<256> Code;
92       SmallVector<MCFixup, 4> Fixups;
93       raw_svector_ostream VecOS(Code);
94       CodeEmitter->encodeInstruction(Inst, VecOS, Fixups, STI);
95       CurrentShadowSize += Code.size();
96       if (CurrentShadowSize >= RequiredShadowSize)
97         InShadow = false; // The shadow is big enough. Stop counting.
98     }
99   }
100
101   void X86AsmPrinter::StackMapShadowTracker::emitShadowPadding(
102     MCStreamer &OutStreamer, const MCSubtargetInfo &STI) {
103     if (InShadow && CurrentShadowSize < RequiredShadowSize) {
104       InShadow = false;
105       EmitNops(OutStreamer, RequiredShadowSize - CurrentShadowSize,
106                MF->getSubtarget<X86Subtarget>().is64Bit(), STI);
107     }
108   }
109
110   void X86AsmPrinter::EmitAndCountInstruction(MCInst &Inst) {
111     OutStreamer->EmitInstruction(Inst, getSubtargetInfo());
112     SMShadowTracker.count(Inst, getSubtargetInfo());
113   }
114 } // end llvm namespace
115
116 X86MCInstLower::X86MCInstLower(const MachineFunction &mf,
117                                X86AsmPrinter &asmprinter)
118     : Ctx(mf.getContext()), MF(mf), TM(mf.getTarget()), MAI(*TM.getMCAsmInfo()),
119       AsmPrinter(asmprinter) {}
120
121 MachineModuleInfoMachO &X86MCInstLower::getMachOMMI() const {
122   return MF.getMMI().getObjFileInfo<MachineModuleInfoMachO>();
123 }
124
125
126 /// GetSymbolFromOperand - Lower an MO_GlobalAddress or MO_ExternalSymbol
127 /// operand to an MCSymbol.
128 MCSymbol *X86MCInstLower::
129 GetSymbolFromOperand(const MachineOperand &MO) const {
130   const DataLayout &DL = MF.getDataLayout();
131   assert((MO.isGlobal() || MO.isSymbol() || MO.isMBB()) && "Isn't a symbol reference");
132
133   MCSymbol *Sym = nullptr;
134   SmallString<128> Name;
135   StringRef Suffix;
136
137   switch (MO.getTargetFlags()) {
138   case X86II::MO_DLLIMPORT:
139     // Handle dllimport linkage.
140     Name += "__imp_";
141     break;
142   case X86II::MO_DARWIN_STUB:
143     Suffix = "$stub";
144     break;
145   case X86II::MO_DARWIN_NONLAZY:
146   case X86II::MO_DARWIN_NONLAZY_PIC_BASE:
147   case X86II::MO_DARWIN_HIDDEN_NONLAZY_PIC_BASE:
148     Suffix = "$non_lazy_ptr";
149     break;
150   }
151
152   if (!Suffix.empty())
153     Name += DL.getPrivateGlobalPrefix();
154
155   unsigned PrefixLen = Name.size();
156
157   if (MO.isGlobal()) {
158     const GlobalValue *GV = MO.getGlobal();
159     AsmPrinter.getNameWithPrefix(Name, GV);
160   } else if (MO.isSymbol()) {
161     Mangler::getNameWithPrefix(Name, MO.getSymbolName(), DL);
162   } else if (MO.isMBB()) {
163     assert(Suffix.empty());
164     Sym = MO.getMBB()->getSymbol();
165   }
166   unsigned OrigLen = Name.size() - PrefixLen;
167
168   Name += Suffix;
169   if (!Sym)
170     Sym = Ctx.getOrCreateSymbol(Name);
171
172   StringRef OrigName = StringRef(Name).substr(PrefixLen, OrigLen);
173
174   // If the target flags on the operand changes the name of the symbol, do that
175   // before we return the symbol.
176   switch (MO.getTargetFlags()) {
177   default: break;
178   case X86II::MO_DARWIN_NONLAZY:
179   case X86II::MO_DARWIN_NONLAZY_PIC_BASE: {
180     MachineModuleInfoImpl::StubValueTy &StubSym =
181       getMachOMMI().getGVStubEntry(Sym);
182     if (!StubSym.getPointer()) {
183       assert(MO.isGlobal() && "Extern symbol not handled yet");
184       StubSym =
185         MachineModuleInfoImpl::
186         StubValueTy(AsmPrinter.getSymbol(MO.getGlobal()),
187                     !MO.getGlobal()->hasInternalLinkage());
188     }
189     break;
190   }
191   case X86II::MO_DARWIN_HIDDEN_NONLAZY_PIC_BASE: {
192     MachineModuleInfoImpl::StubValueTy &StubSym =
193       getMachOMMI().getHiddenGVStubEntry(Sym);
194     if (!StubSym.getPointer()) {
195       assert(MO.isGlobal() && "Extern symbol not handled yet");
196       StubSym =
197         MachineModuleInfoImpl::
198         StubValueTy(AsmPrinter.getSymbol(MO.getGlobal()),
199                     !MO.getGlobal()->hasInternalLinkage());
200     }
201     break;
202   }
203   case X86II::MO_DARWIN_STUB: {
204     MachineModuleInfoImpl::StubValueTy &StubSym =
205       getMachOMMI().getFnStubEntry(Sym);
206     if (StubSym.getPointer())
207       return Sym;
208
209     if (MO.isGlobal()) {
210       StubSym =
211         MachineModuleInfoImpl::
212         StubValueTy(AsmPrinter.getSymbol(MO.getGlobal()),
213                     !MO.getGlobal()->hasInternalLinkage());
214     } else {
215       StubSym =
216         MachineModuleInfoImpl::
217         StubValueTy(Ctx.getOrCreateSymbol(OrigName), false);
218     }
219     break;
220   }
221   }
222
223   return Sym;
224 }
225
226 MCOperand X86MCInstLower::LowerSymbolOperand(const MachineOperand &MO,
227                                              MCSymbol *Sym) const {
228   // FIXME: We would like an efficient form for this, so we don't have to do a
229   // lot of extra uniquing.
230   const MCExpr *Expr = nullptr;
231   MCSymbolRefExpr::VariantKind RefKind = MCSymbolRefExpr::VK_None;
232
233   switch (MO.getTargetFlags()) {
234   default: llvm_unreachable("Unknown target flag on GV operand");
235   case X86II::MO_NO_FLAG:    // No flag.
236   // These affect the name of the symbol, not any suffix.
237   case X86II::MO_DARWIN_NONLAZY:
238   case X86II::MO_DLLIMPORT:
239   case X86II::MO_DARWIN_STUB:
240     break;
241
242   case X86II::MO_TLVP:      RefKind = MCSymbolRefExpr::VK_TLVP; break;
243   case X86II::MO_TLVP_PIC_BASE:
244     Expr = MCSymbolRefExpr::create(Sym, MCSymbolRefExpr::VK_TLVP, Ctx);
245     // Subtract the pic base.
246     Expr = MCBinaryExpr::createSub(Expr,
247                                   MCSymbolRefExpr::create(MF.getPICBaseSymbol(),
248                                                            Ctx),
249                                    Ctx);
250     break;
251   case X86II::MO_SECREL:    RefKind = MCSymbolRefExpr::VK_SECREL; break;
252   case X86II::MO_TLSGD:     RefKind = MCSymbolRefExpr::VK_TLSGD; break;
253   case X86II::MO_TLSLD:     RefKind = MCSymbolRefExpr::VK_TLSLD; break;
254   case X86II::MO_TLSLDM:    RefKind = MCSymbolRefExpr::VK_TLSLDM; break;
255   case X86II::MO_GOTTPOFF:  RefKind = MCSymbolRefExpr::VK_GOTTPOFF; break;
256   case X86II::MO_INDNTPOFF: RefKind = MCSymbolRefExpr::VK_INDNTPOFF; break;
257   case X86II::MO_TPOFF:     RefKind = MCSymbolRefExpr::VK_TPOFF; break;
258   case X86II::MO_DTPOFF:    RefKind = MCSymbolRefExpr::VK_DTPOFF; break;
259   case X86II::MO_NTPOFF:    RefKind = MCSymbolRefExpr::VK_NTPOFF; break;
260   case X86II::MO_GOTNTPOFF: RefKind = MCSymbolRefExpr::VK_GOTNTPOFF; break;
261   case X86II::MO_GOTPCREL:  RefKind = MCSymbolRefExpr::VK_GOTPCREL; break;
262   case X86II::MO_GOT:       RefKind = MCSymbolRefExpr::VK_GOT; break;
263   case X86II::MO_GOTOFF:    RefKind = MCSymbolRefExpr::VK_GOTOFF; break;
264   case X86II::MO_PLT:       RefKind = MCSymbolRefExpr::VK_PLT; break;
265   case X86II::MO_PIC_BASE_OFFSET:
266   case X86II::MO_DARWIN_NONLAZY_PIC_BASE:
267   case X86II::MO_DARWIN_HIDDEN_NONLAZY_PIC_BASE:
268     Expr = MCSymbolRefExpr::create(Sym, Ctx);
269     // Subtract the pic base.
270     Expr = MCBinaryExpr::createSub(Expr,
271                             MCSymbolRefExpr::create(MF.getPICBaseSymbol(), Ctx),
272                                    Ctx);
273     if (MO.isJTI()) {
274       assert(MAI.doesSetDirectiveSuppressesReloc());
275       // If .set directive is supported, use it to reduce the number of
276       // relocations the assembler will generate for differences between
277       // local labels. This is only safe when the symbols are in the same
278       // section so we are restricting it to jumptable references.
279       MCSymbol *Label = Ctx.createTempSymbol();
280       AsmPrinter.OutStreamer->EmitAssignment(Label, Expr);
281       Expr = MCSymbolRefExpr::create(Label, Ctx);
282     }
283     break;
284   }
285
286   if (!Expr)
287     Expr = MCSymbolRefExpr::create(Sym, RefKind, Ctx);
288
289   if (!MO.isJTI() && !MO.isMBB() && MO.getOffset())
290     Expr = MCBinaryExpr::createAdd(Expr,
291                                    MCConstantExpr::create(MO.getOffset(), Ctx),
292                                    Ctx);
293   return MCOperand::createExpr(Expr);
294 }
295
296
297 /// \brief Simplify FOO $imm, %{al,ax,eax,rax} to FOO $imm, for instruction with
298 /// a short fixed-register form.
299 static void SimplifyShortImmForm(MCInst &Inst, unsigned Opcode) {
300   unsigned ImmOp = Inst.getNumOperands() - 1;
301   assert(Inst.getOperand(0).isReg() &&
302          (Inst.getOperand(ImmOp).isImm() || Inst.getOperand(ImmOp).isExpr()) &&
303          ((Inst.getNumOperands() == 3 && Inst.getOperand(1).isReg() &&
304            Inst.getOperand(0).getReg() == Inst.getOperand(1).getReg()) ||
305           Inst.getNumOperands() == 2) && "Unexpected instruction!");
306
307   // Check whether the destination register can be fixed.
308   unsigned Reg = Inst.getOperand(0).getReg();
309   if (Reg != X86::AL && Reg != X86::AX && Reg != X86::EAX && Reg != X86::RAX)
310     return;
311
312   // If so, rewrite the instruction.
313   MCOperand Saved = Inst.getOperand(ImmOp);
314   Inst = MCInst();
315   Inst.setOpcode(Opcode);
316   Inst.addOperand(Saved);
317 }
318
319 /// \brief If a movsx instruction has a shorter encoding for the used register
320 /// simplify the instruction to use it instead.
321 static void SimplifyMOVSX(MCInst &Inst) {
322   unsigned NewOpcode = 0;
323   unsigned Op0 = Inst.getOperand(0).getReg(), Op1 = Inst.getOperand(1).getReg();
324   switch (Inst.getOpcode()) {
325   default:
326     llvm_unreachable("Unexpected instruction!");
327   case X86::MOVSX16rr8:  // movsbw %al, %ax   --> cbtw
328     if (Op0 == X86::AX && Op1 == X86::AL)
329       NewOpcode = X86::CBW;
330     break;
331   case X86::MOVSX32rr16: // movswl %ax, %eax  --> cwtl
332     if (Op0 == X86::EAX && Op1 == X86::AX)
333       NewOpcode = X86::CWDE;
334     break;
335   case X86::MOVSX64rr32: // movslq %eax, %rax --> cltq
336     if (Op0 == X86::RAX && Op1 == X86::EAX)
337       NewOpcode = X86::CDQE;
338     break;
339   }
340
341   if (NewOpcode != 0) {
342     Inst = MCInst();
343     Inst.setOpcode(NewOpcode);
344   }
345 }
346
347 /// \brief Simplify things like MOV32rm to MOV32o32a.
348 static void SimplifyShortMoveForm(X86AsmPrinter &Printer, MCInst &Inst,
349                                   unsigned Opcode) {
350   // Don't make these simplifications in 64-bit mode; other assemblers don't
351   // perform them because they make the code larger.
352   if (Printer.getSubtarget().is64Bit())
353     return;
354
355   bool IsStore = Inst.getOperand(0).isReg() && Inst.getOperand(1).isReg();
356   unsigned AddrBase = IsStore;
357   unsigned RegOp = IsStore ? 0 : 5;
358   unsigned AddrOp = AddrBase + 3;
359   assert(Inst.getNumOperands() == 6 && Inst.getOperand(RegOp).isReg() &&
360          Inst.getOperand(AddrBase + X86::AddrBaseReg).isReg() &&
361          Inst.getOperand(AddrBase + X86::AddrScaleAmt).isImm() &&
362          Inst.getOperand(AddrBase + X86::AddrIndexReg).isReg() &&
363          Inst.getOperand(AddrBase + X86::AddrSegmentReg).isReg() &&
364          (Inst.getOperand(AddrOp).isExpr() ||
365           Inst.getOperand(AddrOp).isImm()) &&
366          "Unexpected instruction!");
367
368   // Check whether the destination register can be fixed.
369   unsigned Reg = Inst.getOperand(RegOp).getReg();
370   if (Reg != X86::AL && Reg != X86::AX && Reg != X86::EAX && Reg != X86::RAX)
371     return;
372
373   // Check whether this is an absolute address.
374   // FIXME: We know TLVP symbol refs aren't, but there should be a better way
375   // to do this here.
376   bool Absolute = true;
377   if (Inst.getOperand(AddrOp).isExpr()) {
378     const MCExpr *MCE = Inst.getOperand(AddrOp).getExpr();
379     if (const MCSymbolRefExpr *SRE = dyn_cast<MCSymbolRefExpr>(MCE))
380       if (SRE->getKind() == MCSymbolRefExpr::VK_TLVP)
381         Absolute = false;
382   }
383
384   if (Absolute &&
385       (Inst.getOperand(AddrBase + X86::AddrBaseReg).getReg() != 0 ||
386        Inst.getOperand(AddrBase + X86::AddrScaleAmt).getImm() != 1 ||
387        Inst.getOperand(AddrBase + X86::AddrIndexReg).getReg() != 0))
388     return;
389
390   // If so, rewrite the instruction.
391   MCOperand Saved = Inst.getOperand(AddrOp);
392   MCOperand Seg = Inst.getOperand(AddrBase + X86::AddrSegmentReg);
393   Inst = MCInst();
394   Inst.setOpcode(Opcode);
395   Inst.addOperand(Saved);
396   Inst.addOperand(Seg);
397 }
398
399 static unsigned getRetOpcode(const X86Subtarget &Subtarget) {
400   return Subtarget.is64Bit() ? X86::RETQ : X86::RETL;
401 }
402
403 Optional<MCOperand>
404 X86MCInstLower::LowerMachineOperand(const MachineInstr *MI,
405                                     const MachineOperand &MO) const {
406   switch (MO.getType()) {
407   default:
408     MI->dump();
409     llvm_unreachable("unknown operand type");
410   case MachineOperand::MO_Register:
411     // Ignore all implicit register operands.
412     if (MO.isImplicit())
413       return None;
414     return MCOperand::createReg(MO.getReg());
415   case MachineOperand::MO_Immediate:
416     return MCOperand::createImm(MO.getImm());
417   case MachineOperand::MO_MachineBasicBlock:
418   case MachineOperand::MO_GlobalAddress:
419   case MachineOperand::MO_ExternalSymbol:
420     return LowerSymbolOperand(MO, GetSymbolFromOperand(MO));
421   case MachineOperand::MO_MCSymbol:
422     return LowerSymbolOperand(MO, MO.getMCSymbol());
423   case MachineOperand::MO_JumpTableIndex:
424     return LowerSymbolOperand(MO, AsmPrinter.GetJTISymbol(MO.getIndex()));
425   case MachineOperand::MO_ConstantPoolIndex:
426     return LowerSymbolOperand(MO, AsmPrinter.GetCPISymbol(MO.getIndex()));
427   case MachineOperand::MO_BlockAddress:
428     return LowerSymbolOperand(
429         MO, AsmPrinter.GetBlockAddressSymbol(MO.getBlockAddress()));
430   case MachineOperand::MO_RegisterMask:
431     // Ignore call clobbers.
432     return None;
433   }
434 }
435
436 void X86MCInstLower::Lower(const MachineInstr *MI, MCInst &OutMI) const {
437   OutMI.setOpcode(MI->getOpcode());
438
439   for (const MachineOperand &MO : MI->operands())
440     if (auto MaybeMCOp = LowerMachineOperand(MI, MO))
441       OutMI.addOperand(MaybeMCOp.getValue());
442
443   // Handle a few special cases to eliminate operand modifiers.
444 ReSimplify:
445   switch (OutMI.getOpcode()) {
446   case X86::LEA64_32r:
447   case X86::LEA64r:
448   case X86::LEA16r:
449   case X86::LEA32r:
450     // LEA should have a segment register, but it must be empty.
451     assert(OutMI.getNumOperands() == 1+X86::AddrNumOperands &&
452            "Unexpected # of LEA operands");
453     assert(OutMI.getOperand(1+X86::AddrSegmentReg).getReg() == 0 &&
454            "LEA has segment specified!");
455     break;
456
457   case X86::MOV32ri64:
458     OutMI.setOpcode(X86::MOV32ri);
459     break;
460
461   // Commute operands to get a smaller encoding by using VEX.R instead of VEX.B
462   // if one of the registers is extended, but other isn't.
463   case X86::VMOVAPDrr:
464   case X86::VMOVAPDYrr:
465   case X86::VMOVAPSrr:
466   case X86::VMOVAPSYrr:
467   case X86::VMOVDQArr:
468   case X86::VMOVDQAYrr:
469   case X86::VMOVDQUrr:
470   case X86::VMOVDQUYrr:
471   case X86::VMOVUPDrr:
472   case X86::VMOVUPDYrr:
473   case X86::VMOVUPSrr:
474   case X86::VMOVUPSYrr: {
475     if (!X86II::isX86_64ExtendedReg(OutMI.getOperand(0).getReg()) &&
476         X86II::isX86_64ExtendedReg(OutMI.getOperand(1).getReg())) {
477       unsigned NewOpc;
478       switch (OutMI.getOpcode()) {
479       default: llvm_unreachable("Invalid opcode");
480       case X86::VMOVAPDrr:  NewOpc = X86::VMOVAPDrr_REV;  break;
481       case X86::VMOVAPDYrr: NewOpc = X86::VMOVAPDYrr_REV; break;
482       case X86::VMOVAPSrr:  NewOpc = X86::VMOVAPSrr_REV;  break;
483       case X86::VMOVAPSYrr: NewOpc = X86::VMOVAPSYrr_REV; break;
484       case X86::VMOVDQArr:  NewOpc = X86::VMOVDQArr_REV;  break;
485       case X86::VMOVDQAYrr: NewOpc = X86::VMOVDQAYrr_REV; break;
486       case X86::VMOVDQUrr:  NewOpc = X86::VMOVDQUrr_REV;  break;
487       case X86::VMOVDQUYrr: NewOpc = X86::VMOVDQUYrr_REV; break;
488       case X86::VMOVUPDrr:  NewOpc = X86::VMOVUPDrr_REV;  break;
489       case X86::VMOVUPDYrr: NewOpc = X86::VMOVUPDYrr_REV; break;
490       case X86::VMOVUPSrr:  NewOpc = X86::VMOVUPSrr_REV;  break;
491       case X86::VMOVUPSYrr: NewOpc = X86::VMOVUPSYrr_REV; break;
492       }
493       OutMI.setOpcode(NewOpc);
494     }
495     break;
496   }
497   case X86::VMOVSDrr:
498   case X86::VMOVSSrr: {
499     if (!X86II::isX86_64ExtendedReg(OutMI.getOperand(0).getReg()) &&
500         X86II::isX86_64ExtendedReg(OutMI.getOperand(2).getReg())) {
501       unsigned NewOpc;
502       switch (OutMI.getOpcode()) {
503       default: llvm_unreachable("Invalid opcode");
504       case X86::VMOVSDrr:   NewOpc = X86::VMOVSDrr_REV;   break;
505       case X86::VMOVSSrr:   NewOpc = X86::VMOVSSrr_REV;   break;
506       }
507       OutMI.setOpcode(NewOpc);
508     }
509     break;
510   }
511
512   // TAILJMPr64, CALL64r, CALL64pcrel32 - These instructions have register
513   // inputs modeled as normal uses instead of implicit uses.  As such, truncate
514   // off all but the first operand (the callee).  FIXME: Change isel.
515   case X86::TAILJMPr64:
516   case X86::TAILJMPr64_REX:
517   case X86::CALL64r:
518   case X86::CALL64pcrel32: {
519     unsigned Opcode = OutMI.getOpcode();
520     MCOperand Saved = OutMI.getOperand(0);
521     OutMI = MCInst();
522     OutMI.setOpcode(Opcode);
523     OutMI.addOperand(Saved);
524     break;
525   }
526
527   case X86::EH_RETURN:
528   case X86::EH_RETURN64: {
529     OutMI = MCInst();
530     OutMI.setOpcode(getRetOpcode(AsmPrinter.getSubtarget()));
531     break;
532   }
533
534   // TAILJMPd, TAILJMPd64 - Lower to the correct jump instructions.
535   case X86::TAILJMPr:
536   case X86::TAILJMPd:
537   case X86::TAILJMPd64: {
538     unsigned Opcode;
539     switch (OutMI.getOpcode()) {
540     default: llvm_unreachable("Invalid opcode");
541     case X86::TAILJMPr: Opcode = X86::JMP32r; break;
542     case X86::TAILJMPd:
543     case X86::TAILJMPd64: Opcode = X86::JMP_1; break;
544     }
545
546     MCOperand Saved = OutMI.getOperand(0);
547     OutMI = MCInst();
548     OutMI.setOpcode(Opcode);
549     OutMI.addOperand(Saved);
550     break;
551   }
552
553   case X86::DEC16r:
554   case X86::DEC32r:
555   case X86::INC16r:
556   case X86::INC32r:
557     // If we aren't in 64-bit mode we can use the 1-byte inc/dec instructions.
558     if (!AsmPrinter.getSubtarget().is64Bit()) {
559       unsigned Opcode;
560       switch (OutMI.getOpcode()) {
561       default: llvm_unreachable("Invalid opcode");
562       case X86::DEC16r: Opcode = X86::DEC16r_alt; break;
563       case X86::DEC32r: Opcode = X86::DEC32r_alt; break;
564       case X86::INC16r: Opcode = X86::INC16r_alt; break;
565       case X86::INC32r: Opcode = X86::INC32r_alt; break;
566       }
567       OutMI.setOpcode(Opcode);
568     }
569     break;
570
571   // These are pseudo-ops for OR to help with the OR->ADD transformation.  We do
572   // this with an ugly goto in case the resultant OR uses EAX and needs the
573   // short form.
574   case X86::ADD16rr_DB:   OutMI.setOpcode(X86::OR16rr); goto ReSimplify;
575   case X86::ADD32rr_DB:   OutMI.setOpcode(X86::OR32rr); goto ReSimplify;
576   case X86::ADD64rr_DB:   OutMI.setOpcode(X86::OR64rr); goto ReSimplify;
577   case X86::ADD16ri_DB:   OutMI.setOpcode(X86::OR16ri); goto ReSimplify;
578   case X86::ADD32ri_DB:   OutMI.setOpcode(X86::OR32ri); goto ReSimplify;
579   case X86::ADD64ri32_DB: OutMI.setOpcode(X86::OR64ri32); goto ReSimplify;
580   case X86::ADD16ri8_DB:  OutMI.setOpcode(X86::OR16ri8); goto ReSimplify;
581   case X86::ADD32ri8_DB:  OutMI.setOpcode(X86::OR32ri8); goto ReSimplify;
582   case X86::ADD64ri8_DB:  OutMI.setOpcode(X86::OR64ri8); goto ReSimplify;
583
584   // Atomic load and store require a separate pseudo-inst because Acquire
585   // implies mayStore and Release implies mayLoad; fix these to regular MOV
586   // instructions here
587   case X86::ACQUIRE_MOV8rm:    OutMI.setOpcode(X86::MOV8rm); goto ReSimplify;
588   case X86::ACQUIRE_MOV16rm:   OutMI.setOpcode(X86::MOV16rm); goto ReSimplify;
589   case X86::ACQUIRE_MOV32rm:   OutMI.setOpcode(X86::MOV32rm); goto ReSimplify;
590   case X86::ACQUIRE_MOV64rm:   OutMI.setOpcode(X86::MOV64rm); goto ReSimplify;
591   case X86::RELEASE_MOV8mr:    OutMI.setOpcode(X86::MOV8mr); goto ReSimplify;
592   case X86::RELEASE_MOV16mr:   OutMI.setOpcode(X86::MOV16mr); goto ReSimplify;
593   case X86::RELEASE_MOV32mr:   OutMI.setOpcode(X86::MOV32mr); goto ReSimplify;
594   case X86::RELEASE_MOV64mr:   OutMI.setOpcode(X86::MOV64mr); goto ReSimplify;
595   case X86::RELEASE_MOV8mi:    OutMI.setOpcode(X86::MOV8mi); goto ReSimplify;
596   case X86::RELEASE_MOV16mi:   OutMI.setOpcode(X86::MOV16mi); goto ReSimplify;
597   case X86::RELEASE_MOV32mi:   OutMI.setOpcode(X86::MOV32mi); goto ReSimplify;
598   case X86::RELEASE_MOV64mi32: OutMI.setOpcode(X86::MOV64mi32); goto ReSimplify;
599   case X86::RELEASE_ADD8mi:    OutMI.setOpcode(X86::ADD8mi); goto ReSimplify;
600   case X86::RELEASE_ADD8mr:    OutMI.setOpcode(X86::ADD8mr); goto ReSimplify;
601   case X86::RELEASE_ADD32mi:   OutMI.setOpcode(X86::ADD32mi); goto ReSimplify;
602   case X86::RELEASE_ADD32mr:   OutMI.setOpcode(X86::ADD32mr); goto ReSimplify;
603   case X86::RELEASE_ADD64mi32: OutMI.setOpcode(X86::ADD64mi32); goto ReSimplify;
604   case X86::RELEASE_ADD64mr:   OutMI.setOpcode(X86::ADD64mr); goto ReSimplify;
605   case X86::RELEASE_AND8mi:    OutMI.setOpcode(X86::AND8mi); goto ReSimplify;
606   case X86::RELEASE_AND8mr:    OutMI.setOpcode(X86::AND8mr); goto ReSimplify;
607   case X86::RELEASE_AND32mi:   OutMI.setOpcode(X86::AND32mi); goto ReSimplify;
608   case X86::RELEASE_AND32mr:   OutMI.setOpcode(X86::AND32mr); goto ReSimplify;
609   case X86::RELEASE_AND64mi32: OutMI.setOpcode(X86::AND64mi32); goto ReSimplify;
610   case X86::RELEASE_AND64mr:   OutMI.setOpcode(X86::AND64mr); goto ReSimplify;
611   case X86::RELEASE_OR8mi:     OutMI.setOpcode(X86::OR8mi); goto ReSimplify;
612   case X86::RELEASE_OR8mr:     OutMI.setOpcode(X86::OR8mr); goto ReSimplify;
613   case X86::RELEASE_OR32mi:    OutMI.setOpcode(X86::OR32mi); goto ReSimplify;
614   case X86::RELEASE_OR32mr:    OutMI.setOpcode(X86::OR32mr); goto ReSimplify;
615   case X86::RELEASE_OR64mi32:  OutMI.setOpcode(X86::OR64mi32); goto ReSimplify;
616   case X86::RELEASE_OR64mr:    OutMI.setOpcode(X86::OR64mr); goto ReSimplify;
617   case X86::RELEASE_XOR8mi:    OutMI.setOpcode(X86::XOR8mi); goto ReSimplify;
618   case X86::RELEASE_XOR8mr:    OutMI.setOpcode(X86::XOR8mr); goto ReSimplify;
619   case X86::RELEASE_XOR32mi:   OutMI.setOpcode(X86::XOR32mi); goto ReSimplify;
620   case X86::RELEASE_XOR32mr:   OutMI.setOpcode(X86::XOR32mr); goto ReSimplify;
621   case X86::RELEASE_XOR64mi32: OutMI.setOpcode(X86::XOR64mi32); goto ReSimplify;
622   case X86::RELEASE_XOR64mr:   OutMI.setOpcode(X86::XOR64mr); goto ReSimplify;
623   case X86::RELEASE_INC8m:     OutMI.setOpcode(X86::INC8m); goto ReSimplify;
624   case X86::RELEASE_INC16m:    OutMI.setOpcode(X86::INC16m); goto ReSimplify;
625   case X86::RELEASE_INC32m:    OutMI.setOpcode(X86::INC32m); goto ReSimplify;
626   case X86::RELEASE_INC64m:    OutMI.setOpcode(X86::INC64m); goto ReSimplify;
627   case X86::RELEASE_DEC8m:     OutMI.setOpcode(X86::DEC8m); goto ReSimplify;
628   case X86::RELEASE_DEC16m:    OutMI.setOpcode(X86::DEC16m); goto ReSimplify;
629   case X86::RELEASE_DEC32m:    OutMI.setOpcode(X86::DEC32m); goto ReSimplify;
630   case X86::RELEASE_DEC64m:    OutMI.setOpcode(X86::DEC64m); goto ReSimplify;
631
632   // We don't currently select the correct instruction form for instructions
633   // which have a short %eax, etc. form. Handle this by custom lowering, for
634   // now.
635   //
636   // Note, we are currently not handling the following instructions:
637   // MOV64ao8, MOV64o8a
638   // XCHG16ar, XCHG32ar, XCHG64ar
639   case X86::MOV8mr_NOREX:
640   case X86::MOV8mr:     SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV8o32a); break;
641   case X86::MOV8rm_NOREX:
642   case X86::MOV8rm:     SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV8ao32); break;
643   case X86::MOV16mr:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV16o32a); break;
644   case X86::MOV16rm:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV16ao32); break;
645   case X86::MOV32mr:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV32o32a); break;
646   case X86::MOV32rm:    SimplifyShortMoveForm(AsmPrinter, OutMI, X86::MOV32ao32); break;
647
648   case X86::ADC8ri:     SimplifyShortImmForm(OutMI, X86::ADC8i8);    break;
649   case X86::ADC16ri:    SimplifyShortImmForm(OutMI, X86::ADC16i16);  break;
650   case X86::ADC32ri:    SimplifyShortImmForm(OutMI, X86::ADC32i32);  break;
651   case X86::ADC64ri32:  SimplifyShortImmForm(OutMI, X86::ADC64i32);  break;
652   case X86::ADD8ri:     SimplifyShortImmForm(OutMI, X86::ADD8i8);    break;
653   case X86::ADD16ri:    SimplifyShortImmForm(OutMI, X86::ADD16i16);  break;
654   case X86::ADD32ri:    SimplifyShortImmForm(OutMI, X86::ADD32i32);  break;
655   case X86::ADD64ri32:  SimplifyShortImmForm(OutMI, X86::ADD64i32);  break;
656   case X86::AND8ri:     SimplifyShortImmForm(OutMI, X86::AND8i8);    break;
657   case X86::AND16ri:    SimplifyShortImmForm(OutMI, X86::AND16i16);  break;
658   case X86::AND32ri:    SimplifyShortImmForm(OutMI, X86::AND32i32);  break;
659   case X86::AND64ri32:  SimplifyShortImmForm(OutMI, X86::AND64i32);  break;
660   case X86::CMP8ri:     SimplifyShortImmForm(OutMI, X86::CMP8i8);    break;
661   case X86::CMP16ri:    SimplifyShortImmForm(OutMI, X86::CMP16i16);  break;
662   case X86::CMP32ri:    SimplifyShortImmForm(OutMI, X86::CMP32i32);  break;
663   case X86::CMP64ri32:  SimplifyShortImmForm(OutMI, X86::CMP64i32);  break;
664   case X86::OR8ri:      SimplifyShortImmForm(OutMI, X86::OR8i8);     break;
665   case X86::OR16ri:     SimplifyShortImmForm(OutMI, X86::OR16i16);   break;
666   case X86::OR32ri:     SimplifyShortImmForm(OutMI, X86::OR32i32);   break;
667   case X86::OR64ri32:   SimplifyShortImmForm(OutMI, X86::OR64i32);   break;
668   case X86::SBB8ri:     SimplifyShortImmForm(OutMI, X86::SBB8i8);    break;
669   case X86::SBB16ri:    SimplifyShortImmForm(OutMI, X86::SBB16i16);  break;
670   case X86::SBB32ri:    SimplifyShortImmForm(OutMI, X86::SBB32i32);  break;
671   case X86::SBB64ri32:  SimplifyShortImmForm(OutMI, X86::SBB64i32);  break;
672   case X86::SUB8ri:     SimplifyShortImmForm(OutMI, X86::SUB8i8);    break;
673   case X86::SUB16ri:    SimplifyShortImmForm(OutMI, X86::SUB16i16);  break;
674   case X86::SUB32ri:    SimplifyShortImmForm(OutMI, X86::SUB32i32);  break;
675   case X86::SUB64ri32:  SimplifyShortImmForm(OutMI, X86::SUB64i32);  break;
676   case X86::TEST8ri:    SimplifyShortImmForm(OutMI, X86::TEST8i8);   break;
677   case X86::TEST16ri:   SimplifyShortImmForm(OutMI, X86::TEST16i16); break;
678   case X86::TEST32ri:   SimplifyShortImmForm(OutMI, X86::TEST32i32); break;
679   case X86::TEST64ri32: SimplifyShortImmForm(OutMI, X86::TEST64i32); break;
680   case X86::XOR8ri:     SimplifyShortImmForm(OutMI, X86::XOR8i8);    break;
681   case X86::XOR16ri:    SimplifyShortImmForm(OutMI, X86::XOR16i16);  break;
682   case X86::XOR32ri:    SimplifyShortImmForm(OutMI, X86::XOR32i32);  break;
683   case X86::XOR64ri32:  SimplifyShortImmForm(OutMI, X86::XOR64i32);  break;
684
685   // Try to shrink some forms of movsx.
686   case X86::MOVSX16rr8:
687   case X86::MOVSX32rr16:
688   case X86::MOVSX64rr32:
689     SimplifyMOVSX(OutMI);
690     break;
691   }
692 }
693
694 void X86AsmPrinter::LowerTlsAddr(X86MCInstLower &MCInstLowering,
695                                  const MachineInstr &MI) {
696
697   bool is64Bits = MI.getOpcode() == X86::TLS_addr64 ||
698                   MI.getOpcode() == X86::TLS_base_addr64;
699
700   bool needsPadding = MI.getOpcode() == X86::TLS_addr64;
701
702   MCContext &context = OutStreamer->getContext();
703
704   if (needsPadding)
705     EmitAndCountInstruction(MCInstBuilder(X86::DATA16_PREFIX));
706
707   MCSymbolRefExpr::VariantKind SRVK;
708   switch (MI.getOpcode()) {
709     case X86::TLS_addr32:
710     case X86::TLS_addr64:
711       SRVK = MCSymbolRefExpr::VK_TLSGD;
712       break;
713     case X86::TLS_base_addr32:
714       SRVK = MCSymbolRefExpr::VK_TLSLDM;
715       break;
716     case X86::TLS_base_addr64:
717       SRVK = MCSymbolRefExpr::VK_TLSLD;
718       break;
719     default:
720       llvm_unreachable("unexpected opcode");
721   }
722
723   MCSymbol *sym = MCInstLowering.GetSymbolFromOperand(MI.getOperand(3));
724   const MCSymbolRefExpr *symRef = MCSymbolRefExpr::create(sym, SRVK, context);
725
726   MCInst LEA;
727   if (is64Bits) {
728     LEA.setOpcode(X86::LEA64r);
729     LEA.addOperand(MCOperand::createReg(X86::RDI)); // dest
730     LEA.addOperand(MCOperand::createReg(X86::RIP)); // base
731     LEA.addOperand(MCOperand::createImm(1));        // scale
732     LEA.addOperand(MCOperand::createReg(0));        // index
733     LEA.addOperand(MCOperand::createExpr(symRef));  // disp
734     LEA.addOperand(MCOperand::createReg(0));        // seg
735   } else if (SRVK == MCSymbolRefExpr::VK_TLSLDM) {
736     LEA.setOpcode(X86::LEA32r);
737     LEA.addOperand(MCOperand::createReg(X86::EAX)); // dest
738     LEA.addOperand(MCOperand::createReg(X86::EBX)); // base
739     LEA.addOperand(MCOperand::createImm(1));        // scale
740     LEA.addOperand(MCOperand::createReg(0));        // index
741     LEA.addOperand(MCOperand::createExpr(symRef));  // disp
742     LEA.addOperand(MCOperand::createReg(0));        // seg
743   } else {
744     LEA.setOpcode(X86::LEA32r);
745     LEA.addOperand(MCOperand::createReg(X86::EAX)); // dest
746     LEA.addOperand(MCOperand::createReg(0));        // base
747     LEA.addOperand(MCOperand::createImm(1));        // scale
748     LEA.addOperand(MCOperand::createReg(X86::EBX)); // index
749     LEA.addOperand(MCOperand::createExpr(symRef));  // disp
750     LEA.addOperand(MCOperand::createReg(0));        // seg
751   }
752   EmitAndCountInstruction(LEA);
753
754   if (needsPadding) {
755     EmitAndCountInstruction(MCInstBuilder(X86::DATA16_PREFIX));
756     EmitAndCountInstruction(MCInstBuilder(X86::DATA16_PREFIX));
757     EmitAndCountInstruction(MCInstBuilder(X86::REX64_PREFIX));
758   }
759
760   StringRef name = is64Bits ? "__tls_get_addr" : "___tls_get_addr";
761   MCSymbol *tlsGetAddr = context.getOrCreateSymbol(name);
762   const MCSymbolRefExpr *tlsRef =
763     MCSymbolRefExpr::create(tlsGetAddr,
764                             MCSymbolRefExpr::VK_PLT,
765                             context);
766
767   EmitAndCountInstruction(MCInstBuilder(is64Bits ? X86::CALL64pcrel32
768                                                  : X86::CALLpcrel32)
769                             .addExpr(tlsRef));
770 }
771
772 /// \brief Emit the optimal amount of multi-byte nops on X86.
773 static void EmitNops(MCStreamer &OS, unsigned NumBytes, bool Is64Bit, const MCSubtargetInfo &STI) {
774   // This works only for 64bit. For 32bit we have to do additional checking if
775   // the CPU supports multi-byte nops.
776   assert(Is64Bit && "EmitNops only supports X86-64");
777   while (NumBytes) {
778     unsigned Opc, BaseReg, ScaleVal, IndexReg, Displacement, SegmentReg;
779     Opc = IndexReg = Displacement = SegmentReg = 0;
780     BaseReg = X86::RAX; ScaleVal = 1;
781     switch (NumBytes) {
782     case  0: llvm_unreachable("Zero nops?"); break;
783     case  1: NumBytes -=  1; Opc = X86::NOOP; break;
784     case  2: NumBytes -=  2; Opc = X86::XCHG16ar; break;
785     case  3: NumBytes -=  3; Opc = X86::NOOPL; break;
786     case  4: NumBytes -=  4; Opc = X86::NOOPL; Displacement = 8; break;
787     case  5: NumBytes -=  5; Opc = X86::NOOPL; Displacement = 8;
788              IndexReg = X86::RAX; break;
789     case  6: NumBytes -=  6; Opc = X86::NOOPW; Displacement = 8;
790              IndexReg = X86::RAX; break;
791     case  7: NumBytes -=  7; Opc = X86::NOOPL; Displacement = 512; break;
792     case  8: NumBytes -=  8; Opc = X86::NOOPL; Displacement = 512;
793              IndexReg = X86::RAX; break;
794     case  9: NumBytes -=  9; Opc = X86::NOOPW; Displacement = 512;
795              IndexReg = X86::RAX; break;
796     default: NumBytes -= 10; Opc = X86::NOOPW; Displacement = 512;
797              IndexReg = X86::RAX; SegmentReg = X86::CS; break;
798     }
799
800     unsigned NumPrefixes = std::min(NumBytes, 5U);
801     NumBytes -= NumPrefixes;
802     for (unsigned i = 0; i != NumPrefixes; ++i)
803       OS.EmitBytes("\x66");
804
805     switch (Opc) {
806     default: llvm_unreachable("Unexpected opcode"); break;
807     case X86::NOOP:
808       OS.EmitInstruction(MCInstBuilder(Opc), STI);
809       break;
810     case X86::XCHG16ar:
811       OS.EmitInstruction(MCInstBuilder(Opc).addReg(X86::AX), STI);
812       break;
813     case X86::NOOPL:
814     case X86::NOOPW:
815       OS.EmitInstruction(MCInstBuilder(Opc).addReg(BaseReg)
816                          .addImm(ScaleVal).addReg(IndexReg)
817                          .addImm(Displacement).addReg(SegmentReg), STI);
818       break;
819     }
820   } // while (NumBytes)
821 }
822
823 void X86AsmPrinter::LowerSTATEPOINT(const MachineInstr &MI,
824                                     X86MCInstLower &MCIL) {
825   assert(Subtarget->is64Bit() && "Statepoint currently only supports X86-64");
826
827   StatepointOpers SOpers(&MI);
828   if (unsigned PatchBytes = SOpers.getNumPatchBytes()) {
829     EmitNops(*OutStreamer, PatchBytes, Subtarget->is64Bit(),
830              getSubtargetInfo());
831   } else {
832     // Lower call target and choose correct opcode
833     const MachineOperand &CallTarget = SOpers.getCallTarget();
834     MCOperand CallTargetMCOp;
835     unsigned CallOpcode;
836     switch (CallTarget.getType()) {
837     case MachineOperand::MO_GlobalAddress:
838     case MachineOperand::MO_ExternalSymbol:
839       CallTargetMCOp = MCIL.LowerSymbolOperand(
840           CallTarget, MCIL.GetSymbolFromOperand(CallTarget));
841       CallOpcode = X86::CALL64pcrel32;
842       // Currently, we only support relative addressing with statepoints.
843       // Otherwise, we'll need a scratch register to hold the target
844       // address.  You'll fail asserts during load & relocation if this
845       // symbol is to far away. (TODO: support non-relative addressing)
846       break;
847     case MachineOperand::MO_Immediate:
848       CallTargetMCOp = MCOperand::createImm(CallTarget.getImm());
849       CallOpcode = X86::CALL64pcrel32;
850       // Currently, we only support relative addressing with statepoints.
851       // Otherwise, we'll need a scratch register to hold the target
852       // immediate.  You'll fail asserts during load & relocation if this
853       // address is to far away. (TODO: support non-relative addressing)
854       break;
855     case MachineOperand::MO_Register:
856       CallTargetMCOp = MCOperand::createReg(CallTarget.getReg());
857       CallOpcode = X86::CALL64r;
858       break;
859     default:
860       llvm_unreachable("Unsupported operand type in statepoint call target");
861       break;
862     }
863
864     // Emit call
865     MCInst CallInst;
866     CallInst.setOpcode(CallOpcode);
867     CallInst.addOperand(CallTargetMCOp);
868     OutStreamer->EmitInstruction(CallInst, getSubtargetInfo());
869   }
870
871   // Record our statepoint node in the same section used by STACKMAP
872   // and PATCHPOINT
873   SM.recordStatepoint(MI);
874 }
875
876 void X86AsmPrinter::LowerFAULTING_LOAD_OP(const MachineInstr &MI,
877                                        X86MCInstLower &MCIL) {
878   // FAULTING_LOAD_OP <def>, <handler label>, <load opcode>, <load operands>
879
880   unsigned LoadDefRegister = MI.getOperand(0).getReg();
881   MCSymbol *HandlerLabel = MI.getOperand(1).getMCSymbol();
882   unsigned LoadOpcode = MI.getOperand(2).getImm();
883   unsigned LoadOperandsBeginIdx = 3;
884
885   FM.recordFaultingOp(FaultMaps::FaultingLoad, HandlerLabel);
886
887   MCInst LoadMI;
888   LoadMI.setOpcode(LoadOpcode);
889
890   if (LoadDefRegister != X86::NoRegister)
891     LoadMI.addOperand(MCOperand::createReg(LoadDefRegister));
892
893   for (auto I = MI.operands_begin() + LoadOperandsBeginIdx,
894             E = MI.operands_end();
895        I != E; ++I)
896     if (auto MaybeOperand = MCIL.LowerMachineOperand(&MI, *I))
897       LoadMI.addOperand(MaybeOperand.getValue());
898
899   OutStreamer->EmitInstruction(LoadMI, getSubtargetInfo());
900 }
901
902 // Lower a stackmap of the form:
903 // <id>, <shadowBytes>, ...
904 void X86AsmPrinter::LowerSTACKMAP(const MachineInstr &MI) {
905   SMShadowTracker.emitShadowPadding(*OutStreamer, getSubtargetInfo());
906   SM.recordStackMap(MI);
907   unsigned NumShadowBytes = MI.getOperand(1).getImm();
908   SMShadowTracker.reset(NumShadowBytes);
909 }
910
911 // Lower a patchpoint of the form:
912 // [<def>], <id>, <numBytes>, <target>, <numArgs>, <cc>, ...
913 void X86AsmPrinter::LowerPATCHPOINT(const MachineInstr &MI,
914                                     X86MCInstLower &MCIL) {
915   assert(Subtarget->is64Bit() && "Patchpoint currently only supports X86-64");
916
917   SMShadowTracker.emitShadowPadding(*OutStreamer, getSubtargetInfo());
918
919   SM.recordPatchPoint(MI);
920
921   PatchPointOpers opers(&MI);
922   unsigned ScratchIdx = opers.getNextScratchIdx();
923   unsigned EncodedBytes = 0;
924   const MachineOperand &CalleeMO =
925     opers.getMetaOper(PatchPointOpers::TargetPos);
926
927   // Check for null target. If target is non-null (i.e. is non-zero or is
928   // symbolic) then emit a call.
929   if (!(CalleeMO.isImm() && !CalleeMO.getImm())) {
930     MCOperand CalleeMCOp;
931     switch (CalleeMO.getType()) {
932     default:
933       /// FIXME: Add a verifier check for bad callee types.
934       llvm_unreachable("Unrecognized callee operand type.");
935     case MachineOperand::MO_Immediate:
936       if (CalleeMO.getImm())
937         CalleeMCOp = MCOperand::createImm(CalleeMO.getImm());
938       break;
939     case MachineOperand::MO_ExternalSymbol:
940     case MachineOperand::MO_GlobalAddress:
941       CalleeMCOp =
942         MCIL.LowerSymbolOperand(CalleeMO,
943                                 MCIL.GetSymbolFromOperand(CalleeMO));
944       break;
945     }
946
947     // Emit MOV to materialize the target address and the CALL to target.
948     // This is encoded with 12-13 bytes, depending on which register is used.
949     unsigned ScratchReg = MI.getOperand(ScratchIdx).getReg();
950     if (X86II::isX86_64ExtendedReg(ScratchReg))
951       EncodedBytes = 13;
952     else
953       EncodedBytes = 12;
954
955     EmitAndCountInstruction(
956         MCInstBuilder(X86::MOV64ri).addReg(ScratchReg).addOperand(CalleeMCOp));
957     EmitAndCountInstruction(MCInstBuilder(X86::CALL64r).addReg(ScratchReg));
958   }
959
960   // Emit padding.
961   unsigned NumBytes = opers.getMetaOper(PatchPointOpers::NBytesPos).getImm();
962   assert(NumBytes >= EncodedBytes &&
963          "Patchpoint can't request size less than the length of a call.");
964
965   EmitNops(*OutStreamer, NumBytes - EncodedBytes, Subtarget->is64Bit(),
966            getSubtargetInfo());
967 }
968
969 // Returns instruction preceding MBBI in MachineFunction.
970 // If MBBI is the first instruction of the first basic block, returns null.
971 static MachineBasicBlock::const_iterator
972 PrevCrossBBInst(MachineBasicBlock::const_iterator MBBI) {
973   const MachineBasicBlock *MBB = MBBI->getParent();
974   while (MBBI == MBB->begin()) {
975     if (MBB == MBB->getParent()->begin())
976       return nullptr;
977     MBB = MBB->getPrevNode();
978     MBBI = MBB->end();
979   }
980   return --MBBI;
981 }
982
983 static const Constant *getConstantFromPool(const MachineInstr &MI,
984                                            const MachineOperand &Op) {
985   if (!Op.isCPI())
986     return nullptr;
987
988   ArrayRef<MachineConstantPoolEntry> Constants =
989       MI.getParent()->getParent()->getConstantPool()->getConstants();
990   const MachineConstantPoolEntry &ConstantEntry =
991       Constants[Op.getIndex()];
992
993   // Bail if this is a machine constant pool entry, we won't be able to dig out
994   // anything useful.
995   if (ConstantEntry.isMachineConstantPoolEntry())
996     return nullptr;
997
998   auto *C = dyn_cast<Constant>(ConstantEntry.Val.ConstVal);
999   assert((!C || ConstantEntry.getType() == C->getType()) &&
1000          "Expected a constant of the same type!");
1001   return C;
1002 }
1003
1004 static std::string getShuffleComment(const MachineOperand &DstOp,
1005                                      const MachineOperand &SrcOp,
1006                                      ArrayRef<int> Mask) {
1007   std::string Comment;
1008
1009   // Compute the name for a register. This is really goofy because we have
1010   // multiple instruction printers that could (in theory) use different
1011   // names. Fortunately most people use the ATT style (outside of Windows)
1012   // and they actually agree on register naming here. Ultimately, this is
1013   // a comment, and so its OK if it isn't perfect.
1014   auto GetRegisterName = [](unsigned RegNum) -> StringRef {
1015     return X86ATTInstPrinter::getRegisterName(RegNum);
1016   };
1017
1018   StringRef DstName = DstOp.isReg() ? GetRegisterName(DstOp.getReg()) : "mem";
1019   StringRef SrcName = SrcOp.isReg() ? GetRegisterName(SrcOp.getReg()) : "mem";
1020
1021   raw_string_ostream CS(Comment);
1022   CS << DstName << " = ";
1023   bool NeedComma = false;
1024   bool InSrc = false;
1025   for (int M : Mask) {
1026     // Wrap up any prior entry...
1027     if (M == SM_SentinelZero && InSrc) {
1028       InSrc = false;
1029       CS << "]";
1030     }
1031     if (NeedComma)
1032       CS << ",";
1033     else
1034       NeedComma = true;
1035
1036     // Print this shuffle...
1037     if (M == SM_SentinelZero) {
1038       CS << "zero";
1039     } else {
1040       if (!InSrc) {
1041         InSrc = true;
1042         CS << SrcName << "[";
1043       }
1044       if (M == SM_SentinelUndef)
1045         CS << "u";
1046       else
1047         CS << M;
1048     }
1049   }
1050   if (InSrc)
1051     CS << "]";
1052   CS.flush();
1053
1054   return Comment;
1055 }
1056
1057 void X86AsmPrinter::EmitInstruction(const MachineInstr *MI) {
1058   X86MCInstLower MCInstLowering(*MF, *this);
1059   const X86RegisterInfo *RI = MF->getSubtarget<X86Subtarget>().getRegisterInfo();
1060
1061   switch (MI->getOpcode()) {
1062   case TargetOpcode::DBG_VALUE:
1063     llvm_unreachable("Should be handled target independently");
1064
1065   // Emit nothing here but a comment if we can.
1066   case X86::Int_MemBarrier:
1067     OutStreamer->emitRawComment("MEMBARRIER");
1068     return;
1069
1070
1071   case X86::EH_RETURN:
1072   case X86::EH_RETURN64: {
1073     // Lower these as normal, but add some comments.
1074     unsigned Reg = MI->getOperand(0).getReg();
1075     OutStreamer->AddComment(StringRef("eh_return, addr: %") +
1076                             X86ATTInstPrinter::getRegisterName(Reg));
1077     break;
1078   }
1079   case X86::TAILJMPr:
1080   case X86::TAILJMPm:
1081   case X86::TAILJMPd:
1082   case X86::TAILJMPr64:
1083   case X86::TAILJMPm64:
1084   case X86::TAILJMPd64:
1085   case X86::TAILJMPr64_REX:
1086   case X86::TAILJMPm64_REX:
1087   case X86::TAILJMPd64_REX:
1088     // Lower these as normal, but add some comments.
1089     OutStreamer->AddComment("TAILCALL");
1090     break;
1091
1092   case X86::TLS_addr32:
1093   case X86::TLS_addr64:
1094   case X86::TLS_base_addr32:
1095   case X86::TLS_base_addr64:
1096     return LowerTlsAddr(MCInstLowering, *MI);
1097
1098   case X86::MOVPC32r: {
1099     // This is a pseudo op for a two instruction sequence with a label, which
1100     // looks like:
1101     //     call "L1$pb"
1102     // "L1$pb":
1103     //     popl %esi
1104
1105     // Emit the call.
1106     MCSymbol *PICBase = MF->getPICBaseSymbol();
1107     // FIXME: We would like an efficient form for this, so we don't have to do a
1108     // lot of extra uniquing.
1109     EmitAndCountInstruction(MCInstBuilder(X86::CALLpcrel32)
1110       .addExpr(MCSymbolRefExpr::create(PICBase, OutContext)));
1111
1112     // Emit the label.
1113     OutStreamer->EmitLabel(PICBase);
1114
1115     // popl $reg
1116     EmitAndCountInstruction(MCInstBuilder(X86::POP32r)
1117                             .addReg(MI->getOperand(0).getReg()));
1118     return;
1119   }
1120
1121   case X86::ADD32ri: {
1122     // Lower the MO_GOT_ABSOLUTE_ADDRESS form of ADD32ri.
1123     if (MI->getOperand(2).getTargetFlags() != X86II::MO_GOT_ABSOLUTE_ADDRESS)
1124       break;
1125
1126     // Okay, we have something like:
1127     //  EAX = ADD32ri EAX, MO_GOT_ABSOLUTE_ADDRESS(@MYGLOBAL)
1128
1129     // For this, we want to print something like:
1130     //   MYGLOBAL + (. - PICBASE)
1131     // However, we can't generate a ".", so just emit a new label here and refer
1132     // to it.
1133     MCSymbol *DotSym = OutContext.createTempSymbol();
1134     OutStreamer->EmitLabel(DotSym);
1135
1136     // Now that we have emitted the label, lower the complex operand expression.
1137     MCSymbol *OpSym = MCInstLowering.GetSymbolFromOperand(MI->getOperand(2));
1138
1139     const MCExpr *DotExpr = MCSymbolRefExpr::create(DotSym, OutContext);
1140     const MCExpr *PICBase =
1141       MCSymbolRefExpr::create(MF->getPICBaseSymbol(), OutContext);
1142     DotExpr = MCBinaryExpr::createSub(DotExpr, PICBase, OutContext);
1143
1144     DotExpr = MCBinaryExpr::createAdd(MCSymbolRefExpr::create(OpSym,OutContext),
1145                                       DotExpr, OutContext);
1146
1147     EmitAndCountInstruction(MCInstBuilder(X86::ADD32ri)
1148       .addReg(MI->getOperand(0).getReg())
1149       .addReg(MI->getOperand(1).getReg())
1150       .addExpr(DotExpr));
1151     return;
1152   }
1153   case TargetOpcode::STATEPOINT:
1154     return LowerSTATEPOINT(*MI, MCInstLowering);
1155
1156   case TargetOpcode::FAULTING_LOAD_OP:
1157     return LowerFAULTING_LOAD_OP(*MI, MCInstLowering);
1158
1159   case TargetOpcode::STACKMAP:
1160     return LowerSTACKMAP(*MI);
1161
1162   case TargetOpcode::PATCHPOINT:
1163     return LowerPATCHPOINT(*MI, MCInstLowering);
1164
1165   case X86::MORESTACK_RET:
1166     EmitAndCountInstruction(MCInstBuilder(getRetOpcode(*Subtarget)));
1167     return;
1168
1169   case X86::MORESTACK_RET_RESTORE_R10:
1170     // Return, then restore R10.
1171     EmitAndCountInstruction(MCInstBuilder(getRetOpcode(*Subtarget)));
1172     EmitAndCountInstruction(MCInstBuilder(X86::MOV64rr)
1173                             .addReg(X86::R10)
1174                             .addReg(X86::RAX));
1175     return;
1176
1177   case X86::SEH_PushReg:
1178     OutStreamer->EmitWinCFIPushReg(RI->getSEHRegNum(MI->getOperand(0).getImm()));
1179     return;
1180
1181   case X86::SEH_SaveReg:
1182     OutStreamer->EmitWinCFISaveReg(RI->getSEHRegNum(MI->getOperand(0).getImm()),
1183                                    MI->getOperand(1).getImm());
1184     return;
1185
1186   case X86::SEH_SaveXMM:
1187     OutStreamer->EmitWinCFISaveXMM(RI->getSEHRegNum(MI->getOperand(0).getImm()),
1188                                    MI->getOperand(1).getImm());
1189     return;
1190
1191   case X86::SEH_StackAlloc:
1192     OutStreamer->EmitWinCFIAllocStack(MI->getOperand(0).getImm());
1193     return;
1194
1195   case X86::SEH_SetFrame:
1196     OutStreamer->EmitWinCFISetFrame(RI->getSEHRegNum(MI->getOperand(0).getImm()),
1197                                     MI->getOperand(1).getImm());
1198     return;
1199
1200   case X86::SEH_PushFrame:
1201     OutStreamer->EmitWinCFIPushFrame(MI->getOperand(0).getImm());
1202     return;
1203
1204   case X86::SEH_EndPrologue:
1205     OutStreamer->EmitWinCFIEndProlog();
1206     return;
1207
1208   case X86::SEH_Epilogue: {
1209     MachineBasicBlock::const_iterator MBBI(MI);
1210     // Check if preceded by a call and emit nop if so.
1211     for (MBBI = PrevCrossBBInst(MBBI); MBBI; MBBI = PrevCrossBBInst(MBBI)) {
1212       // Conservatively assume that pseudo instructions don't emit code and keep
1213       // looking for a call. We may emit an unnecessary nop in some cases.
1214       if (!MBBI->isPseudo()) {
1215         if (MBBI->isCall())
1216           EmitAndCountInstruction(MCInstBuilder(X86::NOOP));
1217         break;
1218       }
1219     }
1220     return;
1221   }
1222
1223     // Lower PSHUFB and VPERMILP normally but add a comment if we can find
1224     // a constant shuffle mask. We won't be able to do this at the MC layer
1225     // because the mask isn't an immediate.
1226   case X86::PSHUFBrm:
1227   case X86::VPSHUFBrm:
1228   case X86::VPSHUFBYrm: {
1229     if (!OutStreamer->isVerboseAsm())
1230       break;
1231     assert(MI->getNumOperands() > 5 &&
1232            "We should always have at least 5 operands!");
1233     const MachineOperand &DstOp = MI->getOperand(0);
1234     const MachineOperand &SrcOp = MI->getOperand(1);
1235     const MachineOperand &MaskOp = MI->getOperand(5);
1236
1237     if (auto *C = getConstantFromPool(*MI, MaskOp)) {
1238       SmallVector<int, 16> Mask;
1239       DecodePSHUFBMask(C, Mask);
1240       if (!Mask.empty())
1241         OutStreamer->AddComment(getShuffleComment(DstOp, SrcOp, Mask));
1242     }
1243     break;
1244   }
1245   case X86::VPERMILPSrm:
1246   case X86::VPERMILPDrm:
1247   case X86::VPERMILPSYrm:
1248   case X86::VPERMILPDYrm: {
1249     if (!OutStreamer->isVerboseAsm())
1250       break;
1251     assert(MI->getNumOperands() > 5 &&
1252            "We should always have at least 5 operands!");
1253     const MachineOperand &DstOp = MI->getOperand(0);
1254     const MachineOperand &SrcOp = MI->getOperand(1);
1255     const MachineOperand &MaskOp = MI->getOperand(5);
1256
1257     if (auto *C = getConstantFromPool(*MI, MaskOp)) {
1258       SmallVector<int, 16> Mask;
1259       DecodeVPERMILPMask(C, Mask);
1260       if (!Mask.empty())
1261         OutStreamer->AddComment(getShuffleComment(DstOp, SrcOp, Mask));
1262     }
1263     break;
1264   }
1265
1266 #define MOV_CASE(Prefix, Suffix)        \
1267   case X86::Prefix##MOVAPD##Suffix##rm: \
1268   case X86::Prefix##MOVAPS##Suffix##rm: \
1269   case X86::Prefix##MOVUPD##Suffix##rm: \
1270   case X86::Prefix##MOVUPS##Suffix##rm: \
1271   case X86::Prefix##MOVDQA##Suffix##rm: \
1272   case X86::Prefix##MOVDQU##Suffix##rm:
1273
1274 #define MOV_AVX512_CASE(Suffix)         \
1275   case X86::VMOVDQA64##Suffix##rm:      \
1276   case X86::VMOVDQA32##Suffix##rm:      \
1277   case X86::VMOVDQU64##Suffix##rm:      \
1278   case X86::VMOVDQU32##Suffix##rm:      \
1279   case X86::VMOVDQU16##Suffix##rm:      \
1280   case X86::VMOVDQU8##Suffix##rm:       \
1281   case X86::VMOVAPS##Suffix##rm:        \
1282   case X86::VMOVAPD##Suffix##rm:        \
1283   case X86::VMOVUPS##Suffix##rm:        \
1284   case X86::VMOVUPD##Suffix##rm:
1285
1286 #define CASE_ALL_MOV_RM()               \
1287   MOV_CASE(, )   /* SSE */              \
1288   MOV_CASE(V, )  /* AVX-128 */          \
1289   MOV_CASE(V, Y) /* AVX-256 */          \
1290   MOV_AVX512_CASE(Z)                    \
1291   MOV_AVX512_CASE(Z256)                 \
1292   MOV_AVX512_CASE(Z128)
1293
1294   // For loads from a constant pool to a vector register, print the constant
1295   // loaded.
1296   CASE_ALL_MOV_RM()
1297     if (!OutStreamer->isVerboseAsm())
1298       break;
1299     if (MI->getNumOperands() > 4)
1300     if (auto *C = getConstantFromPool(*MI, MI->getOperand(4))) {
1301       std::string Comment;
1302       raw_string_ostream CS(Comment);
1303       const MachineOperand &DstOp = MI->getOperand(0);
1304       CS << X86ATTInstPrinter::getRegisterName(DstOp.getReg()) << " = ";
1305       if (auto *CDS = dyn_cast<ConstantDataSequential>(C)) {
1306         CS << "[";
1307         for (int i = 0, NumElements = CDS->getNumElements(); i < NumElements; ++i) {
1308           if (i != 0)
1309             CS << ",";
1310           if (CDS->getElementType()->isIntegerTy())
1311             CS << CDS->getElementAsInteger(i);
1312           else if (CDS->getElementType()->isFloatTy())
1313             CS << CDS->getElementAsFloat(i);
1314           else if (CDS->getElementType()->isDoubleTy())
1315             CS << CDS->getElementAsDouble(i);
1316           else
1317             CS << "?";
1318         }
1319         CS << "]";
1320         OutStreamer->AddComment(CS.str());
1321       } else if (auto *CV = dyn_cast<ConstantVector>(C)) {
1322         CS << "<";
1323         for (int i = 0, NumOperands = CV->getNumOperands(); i < NumOperands; ++i) {
1324           if (i != 0)
1325             CS << ",";
1326           Constant *COp = CV->getOperand(i);
1327           if (isa<UndefValue>(COp)) {
1328             CS << "u";
1329           } else if (auto *CI = dyn_cast<ConstantInt>(COp)) {
1330             CS << CI->getZExtValue();
1331           } else if (auto *CF = dyn_cast<ConstantFP>(COp)) {
1332             SmallString<32> Str;
1333             CF->getValueAPF().toString(Str);
1334             CS << Str;
1335           } else {
1336             CS << "?";
1337           }
1338         }
1339         CS << ">";
1340         OutStreamer->AddComment(CS.str());
1341       }
1342     }
1343     break;
1344   }
1345
1346   MCInst TmpInst;
1347   MCInstLowering.Lower(MI, TmpInst);
1348
1349   // Stackmap shadows cannot include branch targets, so we can count the bytes
1350   // in a call towards the shadow, but must ensure that the no thread returns
1351   // in to the stackmap shadow.  The only way to achieve this is if the call
1352   // is at the end of the shadow.
1353   if (MI->isCall()) {
1354     // Count then size of the call towards the shadow
1355     SMShadowTracker.count(TmpInst, getSubtargetInfo());
1356     // Then flush the shadow so that we fill with nops before the call, not
1357     // after it.
1358     SMShadowTracker.emitShadowPadding(*OutStreamer, getSubtargetInfo());
1359     // Then emit the call
1360     OutStreamer->EmitInstruction(TmpInst, getSubtargetInfo());
1361     return;
1362   }
1363
1364   EmitAndCountInstruction(TmpInst);
1365 }