Some x86 instructions can load/store one of the operands to memory. On SSE, this...
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===-- X86InstrInfo.cpp - X86 Instruction Information --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/CodeGen/LiveVariables.h"
22 #include "llvm/CodeGen/MachineConstantPool.h"
23 #include "llvm/CodeGen/MachineDominators.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/DerivedTypes.h"
28 #include "llvm/LLVMContext.h"
29 #include "llvm/MC/MCAsmInfo.h"
30 #include "llvm/MC/MCInst.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include "llvm/Target/TargetOptions.h"
36 #include <limits>
37
38 #define GET_INSTRINFO_CTOR
39 #include "X86GenInstrInfo.inc"
40
41 using namespace llvm;
42
43 static cl::opt<bool>
44 NoFusing("disable-spill-fusing",
45          cl::desc("Disable fusing of spill code into instructions"));
46 static cl::opt<bool>
47 PrintFailedFusing("print-failed-fuse-candidates",
48                   cl::desc("Print instructions that the allocator wants to"
49                            " fuse, but the X86 backend currently can't"),
50                   cl::Hidden);
51 static cl::opt<bool>
52 ReMatPICStubLoad("remat-pic-stub-load",
53                  cl::desc("Re-materialize load from stub in PIC mode"),
54                  cl::init(false), cl::Hidden);
55
56 enum {
57   // Select which memory operand is being unfolded.
58   // (stored in bits 0 - 3)
59   TB_INDEX_0    = 0,
60   TB_INDEX_1    = 1,
61   TB_INDEX_2    = 2,
62   TB_INDEX_3    = 3,
63   TB_INDEX_MASK = 0xf,
64
65   // Do not insert the reverse map (MemOp -> RegOp) into the table.
66   // This may be needed because there is a many -> one mapping.
67   TB_NO_REVERSE   = 1 << 4,
68
69   // Do not insert the forward map (RegOp -> MemOp) into the table.
70   // This is needed for Native Client, which prohibits branch
71   // instructions from using a memory operand.
72   TB_NO_FORWARD   = 1 << 5,
73
74   TB_FOLDED_LOAD  = 1 << 6,
75   TB_FOLDED_STORE = 1 << 7,
76
77   // Minimum alignment required for load/store.
78   // Used for RegOp->MemOp conversion.
79   // (stored in bits 8 - 15)
80   TB_ALIGN_SHIFT = 8,
81   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
82   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
83   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
84   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT
85 };
86
87 struct X86OpTblEntry {
88   uint16_t RegOp;
89   uint16_t MemOp;
90   uint16_t Flags;
91 };
92
93 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
94   : X86GenInstrInfo((tm.getSubtarget<X86Subtarget>().is64Bit()
95                      ? X86::ADJCALLSTACKDOWN64
96                      : X86::ADJCALLSTACKDOWN32),
97                     (tm.getSubtarget<X86Subtarget>().is64Bit()
98                      ? X86::ADJCALLSTACKUP64
99                      : X86::ADJCALLSTACKUP32)),
100     TM(tm), RI(tm, *this) {
101
102   static const X86OpTblEntry OpTbl2Addr[] = {
103     { X86::ADC32ri,     X86::ADC32mi,    0 },
104     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
105     { X86::ADC32rr,     X86::ADC32mr,    0 },
106     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
107     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
108     { X86::ADC64rr,     X86::ADC64mr,    0 },
109     { X86::ADD16ri,     X86::ADD16mi,    0 },
110     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
111     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
112     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
113     { X86::ADD16rr,     X86::ADD16mr,    0 },
114     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
115     { X86::ADD32ri,     X86::ADD32mi,    0 },
116     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
117     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
118     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
119     { X86::ADD32rr,     X86::ADD32mr,    0 },
120     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
121     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
122     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
123     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
124     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
125     { X86::ADD64rr,     X86::ADD64mr,    0 },
126     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
127     { X86::ADD8ri,      X86::ADD8mi,     0 },
128     { X86::ADD8rr,      X86::ADD8mr,     0 },
129     { X86::AND16ri,     X86::AND16mi,    0 },
130     { X86::AND16ri8,    X86::AND16mi8,   0 },
131     { X86::AND16rr,     X86::AND16mr,    0 },
132     { X86::AND32ri,     X86::AND32mi,    0 },
133     { X86::AND32ri8,    X86::AND32mi8,   0 },
134     { X86::AND32rr,     X86::AND32mr,    0 },
135     { X86::AND64ri32,   X86::AND64mi32,  0 },
136     { X86::AND64ri8,    X86::AND64mi8,   0 },
137     { X86::AND64rr,     X86::AND64mr,    0 },
138     { X86::AND8ri,      X86::AND8mi,     0 },
139     { X86::AND8rr,      X86::AND8mr,     0 },
140     { X86::DEC16r,      X86::DEC16m,     0 },
141     { X86::DEC32r,      X86::DEC32m,     0 },
142     { X86::DEC64_16r,   X86::DEC64_16m,  0 },
143     { X86::DEC64_32r,   X86::DEC64_32m,  0 },
144     { X86::DEC64r,      X86::DEC64m,     0 },
145     { X86::DEC8r,       X86::DEC8m,      0 },
146     { X86::INC16r,      X86::INC16m,     0 },
147     { X86::INC32r,      X86::INC32m,     0 },
148     { X86::INC64_16r,   X86::INC64_16m,  0 },
149     { X86::INC64_32r,   X86::INC64_32m,  0 },
150     { X86::INC64r,      X86::INC64m,     0 },
151     { X86::INC8r,       X86::INC8m,      0 },
152     { X86::NEG16r,      X86::NEG16m,     0 },
153     { X86::NEG32r,      X86::NEG32m,     0 },
154     { X86::NEG64r,      X86::NEG64m,     0 },
155     { X86::NEG8r,       X86::NEG8m,      0 },
156     { X86::NOT16r,      X86::NOT16m,     0 },
157     { X86::NOT32r,      X86::NOT32m,     0 },
158     { X86::NOT64r,      X86::NOT64m,     0 },
159     { X86::NOT8r,       X86::NOT8m,      0 },
160     { X86::OR16ri,      X86::OR16mi,     0 },
161     { X86::OR16ri8,     X86::OR16mi8,    0 },
162     { X86::OR16rr,      X86::OR16mr,     0 },
163     { X86::OR32ri,      X86::OR32mi,     0 },
164     { X86::OR32ri8,     X86::OR32mi8,    0 },
165     { X86::OR32rr,      X86::OR32mr,     0 },
166     { X86::OR64ri32,    X86::OR64mi32,   0 },
167     { X86::OR64ri8,     X86::OR64mi8,    0 },
168     { X86::OR64rr,      X86::OR64mr,     0 },
169     { X86::OR8ri,       X86::OR8mi,      0 },
170     { X86::OR8rr,       X86::OR8mr,      0 },
171     { X86::ROL16r1,     X86::ROL16m1,    0 },
172     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
173     { X86::ROL16ri,     X86::ROL16mi,    0 },
174     { X86::ROL32r1,     X86::ROL32m1,    0 },
175     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
176     { X86::ROL32ri,     X86::ROL32mi,    0 },
177     { X86::ROL64r1,     X86::ROL64m1,    0 },
178     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
179     { X86::ROL64ri,     X86::ROL64mi,    0 },
180     { X86::ROL8r1,      X86::ROL8m1,     0 },
181     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
182     { X86::ROL8ri,      X86::ROL8mi,     0 },
183     { X86::ROR16r1,     X86::ROR16m1,    0 },
184     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
185     { X86::ROR16ri,     X86::ROR16mi,    0 },
186     { X86::ROR32r1,     X86::ROR32m1,    0 },
187     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
188     { X86::ROR32ri,     X86::ROR32mi,    0 },
189     { X86::ROR64r1,     X86::ROR64m1,    0 },
190     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
191     { X86::ROR64ri,     X86::ROR64mi,    0 },
192     { X86::ROR8r1,      X86::ROR8m1,     0 },
193     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
194     { X86::ROR8ri,      X86::ROR8mi,     0 },
195     { X86::SAR16r1,     X86::SAR16m1,    0 },
196     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
197     { X86::SAR16ri,     X86::SAR16mi,    0 },
198     { X86::SAR32r1,     X86::SAR32m1,    0 },
199     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
200     { X86::SAR32ri,     X86::SAR32mi,    0 },
201     { X86::SAR64r1,     X86::SAR64m1,    0 },
202     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
203     { X86::SAR64ri,     X86::SAR64mi,    0 },
204     { X86::SAR8r1,      X86::SAR8m1,     0 },
205     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
206     { X86::SAR8ri,      X86::SAR8mi,     0 },
207     { X86::SBB32ri,     X86::SBB32mi,    0 },
208     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
209     { X86::SBB32rr,     X86::SBB32mr,    0 },
210     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
211     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
212     { X86::SBB64rr,     X86::SBB64mr,    0 },
213     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
214     { X86::SHL16ri,     X86::SHL16mi,    0 },
215     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
216     { X86::SHL32ri,     X86::SHL32mi,    0 },
217     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
218     { X86::SHL64ri,     X86::SHL64mi,    0 },
219     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
220     { X86::SHL8ri,      X86::SHL8mi,     0 },
221     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
222     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
223     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
224     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
225     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
226     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
227     { X86::SHR16r1,     X86::SHR16m1,    0 },
228     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
229     { X86::SHR16ri,     X86::SHR16mi,    0 },
230     { X86::SHR32r1,     X86::SHR32m1,    0 },
231     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
232     { X86::SHR32ri,     X86::SHR32mi,    0 },
233     { X86::SHR64r1,     X86::SHR64m1,    0 },
234     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
235     { X86::SHR64ri,     X86::SHR64mi,    0 },
236     { X86::SHR8r1,      X86::SHR8m1,     0 },
237     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
238     { X86::SHR8ri,      X86::SHR8mi,     0 },
239     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
240     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
241     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
242     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
243     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
244     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
245     { X86::SUB16ri,     X86::SUB16mi,    0 },
246     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
247     { X86::SUB16rr,     X86::SUB16mr,    0 },
248     { X86::SUB32ri,     X86::SUB32mi,    0 },
249     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
250     { X86::SUB32rr,     X86::SUB32mr,    0 },
251     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
252     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
253     { X86::SUB64rr,     X86::SUB64mr,    0 },
254     { X86::SUB8ri,      X86::SUB8mi,     0 },
255     { X86::SUB8rr,      X86::SUB8mr,     0 },
256     { X86::XOR16ri,     X86::XOR16mi,    0 },
257     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
258     { X86::XOR16rr,     X86::XOR16mr,    0 },
259     { X86::XOR32ri,     X86::XOR32mi,    0 },
260     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
261     { X86::XOR32rr,     X86::XOR32mr,    0 },
262     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
263     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
264     { X86::XOR64rr,     X86::XOR64mr,    0 },
265     { X86::XOR8ri,      X86::XOR8mi,     0 },
266     { X86::XOR8rr,      X86::XOR8mr,     0 }
267   };
268
269   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
270     unsigned RegOp = OpTbl2Addr[i].RegOp;
271     unsigned MemOp = OpTbl2Addr[i].MemOp;
272     unsigned Flags = OpTbl2Addr[i].Flags;
273     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
274                   RegOp, MemOp,
275                   // Index 0, folded load and store, no alignment requirement.
276                   Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
277   }
278
279   static const X86OpTblEntry OpTbl0[] = {
280     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
281     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
282     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
283     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
284     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
285     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
286     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
287     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
288     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
289     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
290     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
291     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
292     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
293     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
294     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
295     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
296     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
297     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
298     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
299     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
300     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE | TB_ALIGN_16 },
301     { X86::FsMOVAPDrr,  X86::MOVSDmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
302     { X86::FsMOVAPSrr,  X86::MOVSSmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
303     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
304     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
305     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
306     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
307     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
308     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
309     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
310     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
311     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
312     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
313     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
314     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
315     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
316     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
317     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
318     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
319     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
320     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
321     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
322     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
323     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
324     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
325     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
326     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
327     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
328     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
329     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
330     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
331     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
332     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
333     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
334     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
335     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
336     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
337     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
338     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
339     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
340     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
341     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
342     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
343     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
344     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
345     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
346     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
347     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
348     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
349     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
350     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
351     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
352     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
353     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
354     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
355     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
356     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
357     // AVX 128-bit versions of foldable instructions
358     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE | TB_ALIGN_16 },
359     { X86::FsVMOVAPDrr, X86::VMOVSDmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
360     { X86::FsVMOVAPSrr, X86::VMOVSSmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
361     { X86::VEXTRACTF128rr, X86::VEXTRACTF128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
362     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
363     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
364     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
365     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
366     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
367     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
368     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
369     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
370     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
371     // AVX 256-bit foldable instructions
372     { X86::VEXTRACTI128rr, X86::VEXTRACTI128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
373     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
374     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
375     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
376     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
377     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE }
378   };
379
380   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
381     unsigned RegOp      = OpTbl0[i].RegOp;
382     unsigned MemOp      = OpTbl0[i].MemOp;
383     unsigned Flags      = OpTbl0[i].Flags;
384     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
385                   RegOp, MemOp, TB_INDEX_0 | Flags);
386   }
387
388   static const X86OpTblEntry OpTbl1[] = {
389     { X86::CMP16rr,         X86::CMP16rm,             0 },
390     { X86::CMP32rr,         X86::CMP32rm,             0 },
391     { X86::CMP64rr,         X86::CMP64rm,             0 },
392     { X86::CMP8rr,          X86::CMP8rm,              0 },
393     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
394     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
395     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
396     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
397     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
398     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
399     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
400     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
401     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
402     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
403     { X86::FsMOVAPDrr,      X86::MOVSDrm,             TB_NO_REVERSE },
404     { X86::FsMOVAPSrr,      X86::MOVSSrm,             TB_NO_REVERSE },
405     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
406     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
407     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
408     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
409     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
410     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
411     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
412     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
413     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
414     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
415     { X86::CVTSS2SI64rr,    X86::CVTSS2SI64rm,        0 },
416     { X86::CVTSS2SIrr,      X86::CVTSS2SIrm,          0 },
417     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
418     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
419     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
420     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
421     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
422     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
423     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
424     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
425     { X86::MOV16rr,         X86::MOV16rm,             0 },
426     { X86::MOV32rr,         X86::MOV32rm,             0 },
427     { X86::MOV64rr,         X86::MOV64rm,             0 },
428     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
429     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
430     { X86::MOV8rr,          X86::MOV8rm,              0 },
431     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
432     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
433     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
434     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
435     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
436     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
437     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
438     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
439     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
440     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
441     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
442     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
443     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
444     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
445     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
446     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
447     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm,        0 },
448     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm,        0 },
449     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
450     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
451     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
452     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
453     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
454     { X86::MOVZX64rr16,     X86::MOVZX64rm16,         0 },
455     { X86::MOVZX64rr32,     X86::MOVZX64rm32,         0 },
456     { X86::MOVZX64rr8,      X86::MOVZX64rm8,          0 },
457     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
458     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
459     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
460     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
461     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
462     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
463     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
464     { X86::RCPPSr_Int,      X86::RCPPSm_Int,          TB_ALIGN_16 },
465     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
466     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int,        TB_ALIGN_16 },
467     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
468     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
469     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
470     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int,         TB_ALIGN_16 },
471     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
472     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int,         TB_ALIGN_16 },
473     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
474     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
475     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
476     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
477     { X86::TEST16rr,        X86::TEST16rm,            0 },
478     { X86::TEST32rr,        X86::TEST32rm,            0 },
479     { X86::TEST64rr,        X86::TEST64rm,            0 },
480     { X86::TEST8rr,         X86::TEST8rm,             0 },
481     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
482     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
483     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
484     // AVX 128-bit versions of foldable instructions
485     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
486     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
487     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
488     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
489     { X86::VCVTTSD2SI64rr,  X86::VCVTTSD2SI64rm,      0 },
490     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm,0 },
491     { X86::VCVTTSD2SIrr,    X86::VCVTTSD2SIrm,        0 },
492     { X86::Int_VCVTTSD2SIrr,X86::Int_VCVTTSD2SIrm,    0 },
493     { X86::VCVTTSS2SI64rr,  X86::VCVTTSS2SI64rm,      0 },
494     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm,0 },
495     { X86::VCVTTSS2SIrr,    X86::VCVTTSS2SIrm,        0 },
496     { X86::Int_VCVTTSS2SIrr,X86::Int_VCVTTSS2SIrm,    0 },
497     { X86::VCVTSD2SI64rr,   X86::VCVTSD2SI64rm,       0 },
498     { X86::VCVTSD2SIrr,     X86::VCVTSD2SIrm,         0 },
499     { X86::VCVTSS2SI64rr,   X86::VCVTSS2SI64rm,       0 },
500     { X86::VCVTSS2SIrr,     X86::VCVTSS2SIrm,         0 },
501     { X86::FsVMOVAPDrr,     X86::VMOVSDrm,            TB_NO_REVERSE },
502     { X86::FsVMOVAPSrr,     X86::VMOVSSrm,            TB_NO_REVERSE },
503     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
504     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
505     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
506     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
507     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
508     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
509     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
510     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
511     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         TB_ALIGN_16 },
512     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         TB_ALIGN_16 },
513     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           TB_ALIGN_16 },
514     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
515     { X86::VMOVZDI2PDIrr,   X86::VMOVZDI2PDIrm,       0 },
516     { X86::VMOVZQI2PQIrr,   X86::VMOVZQI2PQIrm,       0 },
517     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
518     { X86::VPABSBrr128,     X86::VPABSBrm128,         TB_ALIGN_16 },
519     { X86::VPABSDrr128,     X86::VPABSDrm128,         TB_ALIGN_16 },
520     { X86::VPABSWrr128,     X86::VPABSWrm128,         TB_ALIGN_16 },
521     { X86::VPERMILPDri,     X86::VPERMILPDmi,         TB_ALIGN_16 },
522     { X86::VPERMILPSri,     X86::VPERMILPSmi,         TB_ALIGN_16 },
523     { X86::VPSHUFDri,       X86::VPSHUFDmi,           TB_ALIGN_16 },
524     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          TB_ALIGN_16 },
525     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          TB_ALIGN_16 },
526     { X86::VRCPPSr,         X86::VRCPPSm,             TB_ALIGN_16 },
527     { X86::VRCPPSr_Int,     X86::VRCPPSm_Int,         TB_ALIGN_16 },
528     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           TB_ALIGN_16 },
529     { X86::VRSQRTPSr_Int,   X86::VRSQRTPSm_Int,       TB_ALIGN_16 },
530     { X86::VSQRTPDr,        X86::VSQRTPDm,            TB_ALIGN_16 },
531     { X86::VSQRTPDr_Int,    X86::VSQRTPDm_Int,        TB_ALIGN_16 },
532     { X86::VSQRTPSr,        X86::VSQRTPSm,            TB_ALIGN_16 },
533     { X86::VSQRTPSr_Int,    X86::VSQRTPSm_Int,        TB_ALIGN_16 },
534     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
535     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
536     { X86::VBROADCASTSSrr,  X86::VBROADCASTSSrm,      TB_NO_REVERSE },
537
538     // AVX 256-bit foldable instructions
539     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
540     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
541     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_32 },
542     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
543     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
544     { X86::VPERMILPDYri,    X86::VPERMILPDYmi,        TB_ALIGN_32 },
545     { X86::VPERMILPSYri,    X86::VPERMILPSYmi,        TB_ALIGN_32 },
546
547     // AVX2 foldable instructions
548     { X86::VPABSBrr256,     X86::VPABSBrm256,         TB_ALIGN_32 },
549     { X86::VPABSDrr256,     X86::VPABSDrm256,         TB_ALIGN_32 },
550     { X86::VPABSWrr256,     X86::VPABSWrm256,         TB_ALIGN_32 },
551     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          TB_ALIGN_32 },
552     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         TB_ALIGN_32 },
553     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         TB_ALIGN_32 },
554     { X86::VRCPPSYr,        X86::VRCPPSYm,            TB_ALIGN_32 },
555     { X86::VRCPPSYr_Int,    X86::VRCPPSYm_Int,        TB_ALIGN_32 },
556     { X86::VRSQRTPSYr,      X86::VRSQRTPSYm,          TB_ALIGN_32 },
557     { X86::VRSQRTPSYr_Int,  X86::VRSQRTPSYm_Int,      TB_ALIGN_32 },
558     { X86::VSQRTPDYr,       X86::VSQRTPDYm,           TB_ALIGN_32 },
559     { X86::VSQRTPDYr_Int,   X86::VSQRTPDYm_Int,       TB_ALIGN_32 },
560     { X86::VSQRTPSYr,       X86::VSQRTPSYm,           TB_ALIGN_32 },
561     { X86::VSQRTPSYr_Int,   X86::VSQRTPSYm_Int,       TB_ALIGN_32 },
562     { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrm,     TB_NO_REVERSE },
563     { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrm,     TB_NO_REVERSE },
564
565     // BMI/BMI2/LZCNT/POPCNT foldable instructions
566     { X86::BEXTR32rr,       X86::BEXTR32rm,           0 },
567     { X86::BEXTR64rr,       X86::BEXTR64rm,           0 },
568     { X86::BLSI32rr,        X86::BLSI32rm,            0 },
569     { X86::BLSI64rr,        X86::BLSI64rm,            0 },
570     { X86::BLSMSK32rr,      X86::BLSMSK32rm,          0 },
571     { X86::BLSMSK64rr,      X86::BLSMSK64rm,          0 },
572     { X86::BLSR32rr,        X86::BLSR32rm,            0 },
573     { X86::BLSR64rr,        X86::BLSR64rm,            0 },
574     { X86::BZHI32rr,        X86::BZHI32rm,            0 },
575     { X86::BZHI64rr,        X86::BZHI64rm,            0 },
576     { X86::LZCNT16rr,       X86::LZCNT16rm,           0 },
577     { X86::LZCNT32rr,       X86::LZCNT32rm,           0 },
578     { X86::LZCNT64rr,       X86::LZCNT64rm,           0 },
579     { X86::POPCNT16rr,      X86::POPCNT16rm,          0 },
580     { X86::POPCNT32rr,      X86::POPCNT32rm,          0 },
581     { X86::POPCNT64rr,      X86::POPCNT64rm,          0 },
582     { X86::RORX32ri,        X86::RORX32mi,            0 },
583     { X86::RORX64ri,        X86::RORX64mi,            0 },
584     { X86::SARX32rr,        X86::SARX32rm,            0 },
585     { X86::SARX64rr,        X86::SARX64rm,            0 },
586     { X86::SHRX32rr,        X86::SHRX32rm,            0 },
587     { X86::SHRX64rr,        X86::SHRX64rm,            0 },
588     { X86::SHLX32rr,        X86::SHLX32rm,            0 },
589     { X86::SHLX64rr,        X86::SHLX64rm,            0 },
590     { X86::TZCNT16rr,       X86::TZCNT16rm,           0 },
591     { X86::TZCNT32rr,       X86::TZCNT32rm,           0 },
592     { X86::TZCNT64rr,       X86::TZCNT64rm,           0 },
593   };
594
595   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
596     unsigned RegOp = OpTbl1[i].RegOp;
597     unsigned MemOp = OpTbl1[i].MemOp;
598     unsigned Flags = OpTbl1[i].Flags;
599     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
600                   RegOp, MemOp,
601                   // Index 1, folded load
602                   Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
603   }
604
605   static const X86OpTblEntry OpTbl2[] = {
606     { X86::ADC32rr,         X86::ADC32rm,       0 },
607     { X86::ADC64rr,         X86::ADC64rm,       0 },
608     { X86::ADD16rr,         X86::ADD16rm,       0 },
609     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
610     { X86::ADD32rr,         X86::ADD32rm,       0 },
611     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
612     { X86::ADD64rr,         X86::ADD64rm,       0 },
613     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
614     { X86::ADD8rr,          X86::ADD8rm,        0 },
615     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
616     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
617     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
618     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
619     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
620     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
621     { X86::AND16rr,         X86::AND16rm,       0 },
622     { X86::AND32rr,         X86::AND32rm,       0 },
623     { X86::AND64rr,         X86::AND64rm,       0 },
624     { X86::AND8rr,          X86::AND8rm,        0 },
625     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
626     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
627     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
628     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
629     { X86::BLENDPDrri,      X86::BLENDPDrmi,    TB_ALIGN_16 },
630     { X86::BLENDPSrri,      X86::BLENDPSrmi,    TB_ALIGN_16 },
631     { X86::BLENDVPDrr0,     X86::BLENDVPDrm0,   TB_ALIGN_16 },
632     { X86::BLENDVPSrr0,     X86::BLENDVPSrm0,   TB_ALIGN_16 },
633     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
634     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
635     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
636     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
637     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
638     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
639     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
640     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
641     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
642     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
643     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
644     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
645     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
646     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
647     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
648     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
649     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
650     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
651     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
652     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
653     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
654     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
655     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
656     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
657     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
658     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
659     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
660     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
661     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
662     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
663     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
664     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
665     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
666     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
667     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
668     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
669     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
670     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
671     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
672     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
673     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
674     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
675     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
676     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
677     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
678     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
679     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
680     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
681     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
682     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
683     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
684     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
685     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
686     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
687     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
688     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
689     { X86::FsANDNPDrr,      X86::FsANDNPDrm,    TB_ALIGN_16 },
690     { X86::FsANDNPSrr,      X86::FsANDNPSrm,    TB_ALIGN_16 },
691     { X86::FsANDPDrr,       X86::FsANDPDrm,     TB_ALIGN_16 },
692     { X86::FsANDPSrr,       X86::FsANDPSrm,     TB_ALIGN_16 },
693     { X86::FsORPDrr,        X86::FsORPDrm,      TB_ALIGN_16 },
694     { X86::FsORPSrr,        X86::FsORPSrm,      TB_ALIGN_16 },
695     { X86::FsXORPDrr,       X86::FsXORPDrm,     TB_ALIGN_16 },
696     { X86::FsXORPSrr,       X86::FsXORPSrm,     TB_ALIGN_16 },
697     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
698     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
699     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
700     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
701     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
702     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
703     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
704     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
705     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
706     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
707     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
708     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
709     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
710     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
711     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
712     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
713     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int,   TB_ALIGN_16 },
714     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
715     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int,   TB_ALIGN_16 },
716     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
717     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int,   0 },
718     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
719     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int,   0 },
720     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
721     { X86::MINPDrr_Int,     X86::MINPDrm_Int,   TB_ALIGN_16 },
722     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
723     { X86::MINPSrr_Int,     X86::MINPSrm_Int,   TB_ALIGN_16 },
724     { X86::MINSDrr,         X86::MINSDrm,       0 },
725     { X86::MINSDrr_Int,     X86::MINSDrm_Int,   0 },
726     { X86::MINSSrr,         X86::MINSSrm,       0 },
727     { X86::MINSSrr_Int,     X86::MINSSrm_Int,   0 },
728     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
729     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
730     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
731     { X86::MULSDrr,         X86::MULSDrm,       0 },
732     { X86::MULSSrr,         X86::MULSSrm,       0 },
733     { X86::OR16rr,          X86::OR16rm,        0 },
734     { X86::OR32rr,          X86::OR32rm,        0 },
735     { X86::OR64rr,          X86::OR64rm,        0 },
736     { X86::OR8rr,           X86::OR8rm,         0 },
737     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
738     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
739     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
740     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
741     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
742     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
743     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
744     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
745     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
746     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
747     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
748     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
749     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
750     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
751     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
752     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
753     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
754     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
755     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
756     { X86::PBLENDWrri,      X86::PBLENDWrmi,    TB_ALIGN_16 },
757     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
758     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
759     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
760     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
761     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
762     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
763     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
764     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
765     { X86::PHADDDrr,        X86::PHADDDrm,      TB_ALIGN_16 },
766     { X86::PHADDWrr,        X86::PHADDWrm,      TB_ALIGN_16 },
767     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
768     { X86::PHSUBDrr,        X86::PHSUBDrm,      TB_ALIGN_16 },
769     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
770     { X86::PHSUBWrr,        X86::PHSUBWrm,      TB_ALIGN_16 },
771     { X86::PINSRWrri,       X86::PINSRWrmi,     TB_ALIGN_16 },
772     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
773     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
774     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
775     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
776     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
777     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
778     { X86::PMINSBrr,        X86::PMINSBrm,      TB_ALIGN_16 },
779     { X86::PMINSDrr,        X86::PMINSDrm,      TB_ALIGN_16 },
780     { X86::PMINUDrr,        X86::PMINUDrm,      TB_ALIGN_16 },
781     { X86::PMINUWrr,        X86::PMINUWrm,      TB_ALIGN_16 },
782     { X86::PMAXSBrr,        X86::PMAXSBrm,      TB_ALIGN_16 },
783     { X86::PMAXSDrr,        X86::PMAXSDrm,      TB_ALIGN_16 },
784     { X86::PMAXUDrr,        X86::PMAXUDrm,      TB_ALIGN_16 },
785     { X86::PMAXUWrr,        X86::PMAXUWrm,      TB_ALIGN_16 },
786     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
787     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
788     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
789     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
790     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
791     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
792     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
793     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
794     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
795     { X86::PSHUFBrr,        X86::PSHUFBrm,      TB_ALIGN_16 },
796     { X86::PSIGNBrr,        X86::PSIGNBrm,      TB_ALIGN_16 },
797     { X86::PSIGNWrr,        X86::PSIGNWrm,      TB_ALIGN_16 },
798     { X86::PSIGNDrr,        X86::PSIGNDrm,      TB_ALIGN_16 },
799     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
800     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
801     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
802     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
803     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
804     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
805     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
806     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
807     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
808     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
809     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
810     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
811     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
812     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
813     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
814     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
815     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
816     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
817     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
818     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
819     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
820     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
821     { X86::SBB32rr,         X86::SBB32rm,       0 },
822     { X86::SBB64rr,         X86::SBB64rm,       0 },
823     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
824     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
825     { X86::SUB16rr,         X86::SUB16rm,       0 },
826     { X86::SUB32rr,         X86::SUB32rm,       0 },
827     { X86::SUB64rr,         X86::SUB64rm,       0 },
828     { X86::SUB8rr,          X86::SUB8rm,        0 },
829     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
830     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
831     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
832     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
833     // FIXME: TEST*rr -> swapped operand of TEST*mr.
834     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
835     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
836     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
837     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
838     { X86::XOR16rr,         X86::XOR16rm,       0 },
839     { X86::XOR32rr,         X86::XOR32rm,       0 },
840     { X86::XOR64rr,         X86::XOR64rm,       0 },
841     { X86::XOR8rr,          X86::XOR8rm,        0 },
842     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
843     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
844     // AVX 128-bit versions of foldable instructions
845     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
846     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
847     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
848     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
849     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
850     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
851     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
852     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
853     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
854     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
855     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
856     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
857     { X86::VCVTTPD2DQrr,      X86::VCVTTPD2DQXrm,      0 },
858     { X86::VCVTTPS2DQrr,      X86::VCVTTPS2DQrm,       0 },
859     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
860     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
861     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
862     { X86::VADDPDrr,          X86::VADDPDrm,           0 },
863     { X86::VADDPSrr,          X86::VADDPSrm,           0 },
864     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
865     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
866     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        0 },
867     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        0 },
868     { X86::VANDNPDrr,         X86::VANDNPDrm,          0 },
869     { X86::VANDNPSrr,         X86::VANDNPSrm,          0 },
870     { X86::VANDPDrr,          X86::VANDPDrm,           0 },
871     { X86::VANDPSrr,          X86::VANDPSrm,           0 },
872     { X86::VBLENDPDrri,       X86::VBLENDPDrmi,        0 },
873     { X86::VBLENDPSrri,       X86::VBLENDPSrmi,        0 },
874     { X86::VBLENDVPDrr,       X86::VBLENDVPDrm,        0 },
875     { X86::VBLENDVPSrr,       X86::VBLENDVPSrm,        0 },
876     { X86::VCMPPDrri,         X86::VCMPPDrmi,          0 },
877     { X86::VCMPPSrri,         X86::VCMPPSrmi,          0 },
878     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
879     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
880     { X86::VDIVPDrr,          X86::VDIVPDrm,           0 },
881     { X86::VDIVPSrr,          X86::VDIVPSrm,           0 },
882     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
883     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
884     { X86::VFsANDNPDrr,       X86::VFsANDNPDrm,        TB_ALIGN_16 },
885     { X86::VFsANDNPSrr,       X86::VFsANDNPSrm,        TB_ALIGN_16 },
886     { X86::VFsANDPDrr,        X86::VFsANDPDrm,         TB_ALIGN_16 },
887     { X86::VFsANDPSrr,        X86::VFsANDPSrm,         TB_ALIGN_16 },
888     { X86::VFsORPDrr,         X86::VFsORPDrm,          TB_ALIGN_16 },
889     { X86::VFsORPSrr,         X86::VFsORPSrm,          TB_ALIGN_16 },
890     { X86::VFsXORPDrr,        X86::VFsXORPDrm,         TB_ALIGN_16 },
891     { X86::VFsXORPSrr,        X86::VFsXORPSrm,         TB_ALIGN_16 },
892     { X86::VHADDPDrr,         X86::VHADDPDrm,          TB_ALIGN_16 },
893     { X86::VHADDPSrr,         X86::VHADDPSrm,          TB_ALIGN_16 },
894     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          TB_ALIGN_16 },
895     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          TB_ALIGN_16 },
896     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
897     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
898     { X86::VMAXPDrr,          X86::VMAXPDrm,           TB_ALIGN_16 },
899     { X86::VMAXPDrr_Int,      X86::VMAXPDrm_Int,       TB_ALIGN_16 },
900     { X86::VMAXPSrr,          X86::VMAXPSrm,           TB_ALIGN_16 },
901     { X86::VMAXPSrr_Int,      X86::VMAXPSrm_Int,       TB_ALIGN_16 },
902     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
903     { X86::VMAXSDrr_Int,      X86::VMAXSDrm_Int,       0 },
904     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
905     { X86::VMAXSSrr_Int,      X86::VMAXSSrm_Int,       0 },
906     { X86::VMINPDrr,          X86::VMINPDrm,           TB_ALIGN_16 },
907     { X86::VMINPDrr_Int,      X86::VMINPDrm_Int,       TB_ALIGN_16 },
908     { X86::VMINPSrr,          X86::VMINPSrm,           TB_ALIGN_16 },
909     { X86::VMINPSrr_Int,      X86::VMINPSrm_Int,       TB_ALIGN_16 },
910     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
911     { X86::VMINSDrr_Int,      X86::VMINSDrm_Int,       0 },
912     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
913     { X86::VMINSSrr_Int,      X86::VMINSSrm_Int,       0 },
914     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        TB_ALIGN_16 },
915     { X86::VMULPDrr,          X86::VMULPDrm,           TB_ALIGN_16 },
916     { X86::VMULPSrr,          X86::VMULPSrm,           TB_ALIGN_16 },
917     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
918     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
919     { X86::VORPDrr,           X86::VORPDrm,            0 },
920     { X86::VORPSrr,           X86::VORPSrm,            0 },
921     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        0 },
922     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        0 },
923     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        0 },
924     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        0 },
925     { X86::VPADDBrr,          X86::VPADDBrm,           0 },
926     { X86::VPADDDrr,          X86::VPADDDrm,           0 },
927     { X86::VPADDQrr,          X86::VPADDQrm,           0 },
928     { X86::VPADDSBrr,         X86::VPADDSBrm,          0 },
929     { X86::VPADDSWrr,         X86::VPADDSWrm,          0 },
930     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         0 },
931     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         0 },
932     { X86::VPADDWrr,          X86::VPADDWrm,           0 },
933     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      0 },
934     { X86::VPANDNrr,          X86::VPANDNrm,           0 },
935     { X86::VPANDrr,           X86::VPANDrm,            0 },
936     { X86::VPAVGBrr,          X86::VPAVGBrm,           0 },
937     { X86::VPAVGWrr,          X86::VPAVGWrm,           0 },
938     { X86::VPBLENDWrri,       X86::VPBLENDWrmi,        0 },
939     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         0 },
940     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         0 },
941     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         0 },
942     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         0 },
943     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         0 },
944     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         0 },
945     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         0 },
946     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         0 },
947     { X86::VPHADDDrr,         X86::VPHADDDrm,          0 },
948     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      0 },
949     { X86::VPHADDWrr,         X86::VPHADDWrm,          0 },
950     { X86::VPHSUBDrr,         X86::VPHSUBDrm,          0 },
951     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      0 },
952     { X86::VPHSUBWrr,         X86::VPHSUBWrm,          0 },
953     { X86::VPERMILPDrr,       X86::VPERMILPDrm,        0 },
954     { X86::VPERMILPSrr,       X86::VPERMILPSrm,        0 },
955     { X86::VPINSRWrri,        X86::VPINSRWrmi,         0 },
956     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    0 },
957     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         0 },
958     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          0 },
959     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          0 },
960     { X86::VPMINSWrr,         X86::VPMINSWrm,          0 },
961     { X86::VPMINUBrr,         X86::VPMINUBrm,          0 },
962     { X86::VPMINSBrr,         X86::VPMINSBrm,          0 },
963     { X86::VPMINSDrr,         X86::VPMINSDrm,          0 },
964     { X86::VPMINUDrr,         X86::VPMINUDrm,          0 },
965     { X86::VPMINUWrr,         X86::VPMINUWrm,          0 },
966     { X86::VPMAXSBrr,         X86::VPMAXSBrm,          0 },
967     { X86::VPMAXSDrr,         X86::VPMAXSDrm,          0 },
968     { X86::VPMAXUDrr,         X86::VPMAXUDrm,          0 },
969     { X86::VPMAXUWrr,         X86::VPMAXUWrm,          0 },
970     { X86::VPMULDQrr,         X86::VPMULDQrm,          0 },
971     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     0 },
972     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         0 },
973     { X86::VPMULHWrr,         X86::VPMULHWrm,          0 },
974     { X86::VPMULLDrr,         X86::VPMULLDrm,          0 },
975     { X86::VPMULLWrr,         X86::VPMULLWrm,          0 },
976     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         0 },
977     { X86::VPORrr,            X86::VPORrm,             0 },
978     { X86::VPSADBWrr,         X86::VPSADBWrm,          0 },
979     { X86::VPSHUFBrr,         X86::VPSHUFBrm,          0 },
980     { X86::VPSIGNBrr,         X86::VPSIGNBrm,          0 },
981     { X86::VPSIGNWrr,         X86::VPSIGNWrm,          0 },
982     { X86::VPSIGNDrr,         X86::VPSIGNDrm,          0 },
983     { X86::VPSLLDrr,          X86::VPSLLDrm,           0 },
984     { X86::VPSLLQrr,          X86::VPSLLQrm,           0 },
985     { X86::VPSLLWrr,          X86::VPSLLWrm,           0 },
986     { X86::VPSRADrr,          X86::VPSRADrm,           0 },
987     { X86::VPSRAWrr,          X86::VPSRAWrm,           0 },
988     { X86::VPSRLDrr,          X86::VPSRLDrm,           0 },
989     { X86::VPSRLQrr,          X86::VPSRLQrm,           0 },
990     { X86::VPSRLWrr,          X86::VPSRLWrm,           0 },
991     { X86::VPSUBBrr,          X86::VPSUBBrm,           0 },
992     { X86::VPSUBDrr,          X86::VPSUBDrm,           0 },
993     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          0 },
994     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          0 },
995     { X86::VPSUBWrr,          X86::VPSUBWrm,           0 },
996     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       0 },
997     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       0 },
998     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      0 },
999     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       0 },
1000     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       0 },
1001     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       0 },
1002     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      0 },
1003     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       0 },
1004     { X86::VPXORrr,           X86::VPXORrm,            0 },
1005     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         0 },
1006     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         0 },
1007     { X86::VSUBPDrr,          X86::VSUBPDrm,           0 },
1008     { X86::VSUBPSrr,          X86::VSUBPSrm,           0 },
1009     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
1010     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
1011     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        0 },
1012     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        0 },
1013     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        0 },
1014     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        0 },
1015     { X86::VXORPDrr,          X86::VXORPDrm,           0 },
1016     { X86::VXORPSrr,          X86::VXORPSrm,           0 },
1017     // AVX 256-bit foldable instructions
1018     { X86::VADDPDYrr,         X86::VADDPDYrm,          0 },
1019     { X86::VADDPSYrr,         X86::VADDPSYrm,          0 },
1020     { X86::VADDSUBPDYrr,      X86::VADDSUBPDYrm,       0 },
1021     { X86::VADDSUBPSYrr,      X86::VADDSUBPSYrm,       0 },
1022     { X86::VANDNPDYrr,        X86::VANDNPDYrm,         0 },
1023     { X86::VANDNPSYrr,        X86::VANDNPSYrm,         0 },
1024     { X86::VANDPDYrr,         X86::VANDPDYrm,          0 },
1025     { X86::VANDPSYrr,         X86::VANDPSYrm,          0 },
1026     { X86::VBLENDPDYrri,      X86::VBLENDPDYrmi,       0 },
1027     { X86::VBLENDPSYrri,      X86::VBLENDPSYrmi,       0 },
1028     { X86::VBLENDVPDYrr,      X86::VBLENDVPDYrm,       0 },
1029     { X86::VBLENDVPSYrr,      X86::VBLENDVPSYrm,       0 },
1030     { X86::VCMPPDYrri,        X86::VCMPPDYrmi,         0 },
1031     { X86::VCMPPSYrri,        X86::VCMPPSYrmi,         0 },
1032     { X86::VDIVPDYrr,         X86::VDIVPDYrm,          0 },
1033     { X86::VDIVPSYrr,         X86::VDIVPSYrm,          0 },
1034     { X86::VHADDPDYrr,        X86::VHADDPDYrm,         0 },
1035     { X86::VHADDPSYrr,        X86::VHADDPSYrm,         0 },
1036     { X86::VHSUBPDYrr,        X86::VHSUBPDYrm,         0 },
1037     { X86::VHSUBPSYrr,        X86::VHSUBPSYrm,         0 },
1038     { X86::VINSERTF128rr,     X86::VINSERTF128rm,      0 },
1039     { X86::VMAXPDYrr,         X86::VMAXPDYrm,          0 },
1040     { X86::VMAXPDYrr_Int,     X86::VMAXPDYrm_Int,      0 },
1041     { X86::VMAXPSYrr,         X86::VMAXPSYrm,          0 },
1042     { X86::VMAXPSYrr_Int,     X86::VMAXPSYrm_Int,      0 },
1043     { X86::VMINPDYrr,         X86::VMINPDYrm,          0 },
1044     { X86::VMINPDYrr_Int,     X86::VMINPDYrm_Int,      0 },
1045     { X86::VMINPSYrr,         X86::VMINPSYrm,          0 },
1046     { X86::VMINPSYrr_Int,     X86::VMINPSYrm_Int,      0 },
1047     { X86::VMULPDYrr,         X86::VMULPDYrm,          0 },
1048     { X86::VMULPSYrr,         X86::VMULPSYrm,          0 },
1049     { X86::VORPDYrr,          X86::VORPDYrm,           0 },
1050     { X86::VORPSYrr,          X86::VORPSYrm,           0 },
1051     { X86::VPERM2F128rr,      X86::VPERM2F128rm,       0 },
1052     { X86::VPERMILPDYrr,      X86::VPERMILPDYrm,       0 },
1053     { X86::VPERMILPSYrr,      X86::VPERMILPSYrm,       0 },
1054     { X86::VSHUFPDYrri,       X86::VSHUFPDYrmi,        0 },
1055     { X86::VSHUFPSYrri,       X86::VSHUFPSYrmi,        0 },
1056     { X86::VSUBPDYrr,         X86::VSUBPDYrm,          0 },
1057     { X86::VSUBPSYrr,         X86::VSUBPSYrm,          0 },
1058     { X86::VUNPCKHPDYrr,      X86::VUNPCKHPDYrm,       0 },
1059     { X86::VUNPCKHPSYrr,      X86::VUNPCKHPSYrm,       0 },
1060     { X86::VUNPCKLPDYrr,      X86::VUNPCKLPDYrm,       0 },
1061     { X86::VUNPCKLPSYrr,      X86::VUNPCKLPSYrm,       0 },
1062     { X86::VXORPDYrr,         X86::VXORPDYrm,          0 },
1063     { X86::VXORPSYrr,         X86::VXORPSYrm,          0 },
1064     // AVX2 foldable instructions
1065     { X86::VINSERTI128rr,     X86::VINSERTI128rm,      0 },
1066     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       0 },
1067     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       0 },
1068     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       0 },
1069     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       0 },
1070     { X86::VPADDBYrr,         X86::VPADDBYrm,          0 },
1071     { X86::VPADDDYrr,         X86::VPADDDYrm,          0 },
1072     { X86::VPADDQYrr,         X86::VPADDQYrm,          0 },
1073     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         0 },
1074     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         0 },
1075     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        0 },
1076     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        0 },
1077     { X86::VPADDWYrr,         X86::VPADDWYrm,          0 },
1078     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      0 },
1079     { X86::VPANDNYrr,         X86::VPANDNYrm,          0 },
1080     { X86::VPANDYrr,          X86::VPANDYrm,           0 },
1081     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          0 },
1082     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          0 },
1083     { X86::VPBLENDDrri,       X86::VPBLENDDrmi,        0 },
1084     { X86::VPBLENDDYrri,      X86::VPBLENDDYrmi,       0 },
1085     { X86::VPBLENDWYrri,      X86::VPBLENDWYrmi,       0 },
1086     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        0 },
1087     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        0 },
1088     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        0 },
1089     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        0 },
1090     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        0 },
1091     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        0 },
1092     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        0 },
1093     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        0 },
1094     { X86::VPERM2I128rr,      X86::VPERM2I128rm,       0 },
1095     { X86::VPERMDYrr,         X86::VPERMDYrm,          0 },
1096     { X86::VPERMPDYri,        X86::VPERMPDYmi,         0 },
1097     { X86::VPERMPSYrr,        X86::VPERMPSYrm,         0 },
1098     { X86::VPERMQYri,         X86::VPERMQYmi,          0 },
1099     { X86::VPHADDDYrr,        X86::VPHADDDYrm,         0 },
1100     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      0 },
1101     { X86::VPHADDWYrr,        X86::VPHADDWYrm,         0 },
1102     { X86::VPHSUBDYrr,        X86::VPHSUBDYrm,         0 },
1103     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      0 },
1104     { X86::VPHSUBWYrr,        X86::VPHSUBWYrm,         0 },
1105     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    0 },
1106     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        0 },
1107     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         0 },
1108     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         0 },
1109     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         0 },
1110     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         0 },
1111     { X86::VPMINSBYrr,        X86::VPMINSBYrm,         0 },
1112     { X86::VPMINSDYrr,        X86::VPMINSDYrm,         0 },
1113     { X86::VPMINUDYrr,        X86::VPMINUDYrm,         0 },
1114     { X86::VPMINUWYrr,        X86::VPMINUWYrm,         0 },
1115     { X86::VPMAXSBYrr,        X86::VPMAXSBYrm,         0 },
1116     { X86::VPMAXSDYrr,        X86::VPMAXSDYrm,         0 },
1117     { X86::VPMAXUDYrr,        X86::VPMAXUDYrm,         0 },
1118     { X86::VPMAXUWYrr,        X86::VPMAXUWYrm,         0 },
1119     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       0 },
1120     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         0 },
1121     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     0 },
1122     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        0 },
1123     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         0 },
1124     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         0 },
1125     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         0 },
1126     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        0 },
1127     { X86::VPORYrr,           X86::VPORYrm,            0 },
1128     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         0 },
1129     { X86::VPSHUFBYrr,        X86::VPSHUFBYrm,         0 },
1130     { X86::VPSIGNBYrr,        X86::VPSIGNBYrm,         0 },
1131     { X86::VPSIGNWYrr,        X86::VPSIGNWYrm,         0 },
1132     { X86::VPSIGNDYrr,        X86::VPSIGNDYrm,         0 },
1133     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          0 },
1134     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          0 },
1135     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          0 },
1136     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          0 },
1137     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         0 },
1138     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          0 },
1139     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         0 },
1140     { X86::VPSRADYrr,         X86::VPSRADYrm,          0 },
1141     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          0 },
1142     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          0 },
1143     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         0 },
1144     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          0 },
1145     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          0 },
1146     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          0 },
1147     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          0 },
1148     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         0 },
1149     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          0 },
1150     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         0 },
1151     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          0 },
1152     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          0 },
1153     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         0 },
1154     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         0 },
1155     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          0 },
1156     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      0 },
1157     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      0 },
1158     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     0 },
1159     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      0 },
1160     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      0 },
1161     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      0 },
1162     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     0 },
1163     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      0 },
1164     { X86::VPXORYrr,          X86::VPXORYrm,           0 },
1165     // FIXME: add AVX 256-bit foldable instructions
1166
1167     // FMA4 foldable patterns
1168     { X86::VFMADDSS4rr,       X86::VFMADDSS4mr,        0           },
1169     { X86::VFMADDSD4rr,       X86::VFMADDSD4mr,        0           },
1170     { X86::VFMADDPS4rr,       X86::VFMADDPS4mr,        TB_ALIGN_16 },
1171     { X86::VFMADDPD4rr,       X86::VFMADDPD4mr,        TB_ALIGN_16 },
1172     { X86::VFMADDPS4rrY,      X86::VFMADDPS4mrY,       TB_ALIGN_32 },
1173     { X86::VFMADDPD4rrY,      X86::VFMADDPD4mrY,       TB_ALIGN_32 },
1174     { X86::VFNMADDSS4rr,      X86::VFNMADDSS4mr,       0           },
1175     { X86::VFNMADDSD4rr,      X86::VFNMADDSD4mr,       0           },
1176     { X86::VFNMADDPS4rr,      X86::VFNMADDPS4mr,       TB_ALIGN_16 },
1177     { X86::VFNMADDPD4rr,      X86::VFNMADDPD4mr,       TB_ALIGN_16 },
1178     { X86::VFNMADDPS4rrY,     X86::VFNMADDPS4mrY,      TB_ALIGN_32 },
1179     { X86::VFNMADDPD4rrY,     X86::VFNMADDPD4mrY,      TB_ALIGN_32 },
1180     { X86::VFMSUBSS4rr,       X86::VFMSUBSS4mr,        0           },
1181     { X86::VFMSUBSD4rr,       X86::VFMSUBSD4mr,        0           },
1182     { X86::VFMSUBPS4rr,       X86::VFMSUBPS4mr,        TB_ALIGN_16 },
1183     { X86::VFMSUBPD4rr,       X86::VFMSUBPD4mr,        TB_ALIGN_16 },
1184     { X86::VFMSUBPS4rrY,      X86::VFMSUBPS4mrY,       TB_ALIGN_32 },
1185     { X86::VFMSUBPD4rrY,      X86::VFMSUBPD4mrY,       TB_ALIGN_32 },
1186     { X86::VFNMSUBSS4rr,      X86::VFNMSUBSS4mr,       0           },
1187     { X86::VFNMSUBSD4rr,      X86::VFNMSUBSD4mr,       0           },
1188     { X86::VFNMSUBPS4rr,      X86::VFNMSUBPS4mr,       TB_ALIGN_16 },
1189     { X86::VFNMSUBPD4rr,      X86::VFNMSUBPD4mr,       TB_ALIGN_16 },
1190     { X86::VFNMSUBPS4rrY,     X86::VFNMSUBPS4mrY,      TB_ALIGN_32 },
1191     { X86::VFNMSUBPD4rrY,     X86::VFNMSUBPD4mrY,      TB_ALIGN_32 },
1192     { X86::VFMADDSUBPS4rr,    X86::VFMADDSUBPS4mr,     TB_ALIGN_16 },
1193     { X86::VFMADDSUBPD4rr,    X86::VFMADDSUBPD4mr,     TB_ALIGN_16 },
1194     { X86::VFMADDSUBPS4rrY,   X86::VFMADDSUBPS4mrY,    TB_ALIGN_32 },
1195     { X86::VFMADDSUBPD4rrY,   X86::VFMADDSUBPD4mrY,    TB_ALIGN_32 },
1196     { X86::VFMSUBADDPS4rr,    X86::VFMSUBADDPS4mr,     TB_ALIGN_16 },
1197     { X86::VFMSUBADDPD4rr,    X86::VFMSUBADDPD4mr,     TB_ALIGN_16 },
1198     { X86::VFMSUBADDPS4rrY,   X86::VFMSUBADDPS4mrY,    TB_ALIGN_32 },
1199     { X86::VFMSUBADDPD4rrY,   X86::VFMSUBADDPD4mrY,    TB_ALIGN_32 },
1200
1201     // BMI/BMI2 foldable instructions
1202     { X86::ANDN32rr,          X86::ANDN32rm,            0 },
1203     { X86::ANDN64rr,          X86::ANDN64rm,            0 },
1204     { X86::MULX32rr,          X86::MULX32rm,            0 },
1205     { X86::MULX64rr,          X86::MULX64rm,            0 },
1206     { X86::PDEP32rr,          X86::PDEP32rm,            0 },
1207     { X86::PDEP64rr,          X86::PDEP64rm,            0 },
1208     { X86::PEXT32rr,          X86::PEXT32rm,            0 },
1209     { X86::PEXT64rr,          X86::PEXT64rm,            0 },
1210   };
1211
1212   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
1213     unsigned RegOp = OpTbl2[i].RegOp;
1214     unsigned MemOp = OpTbl2[i].MemOp;
1215     unsigned Flags = OpTbl2[i].Flags;
1216     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1217                   RegOp, MemOp,
1218                   // Index 2, folded load
1219                   Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1220   }
1221
1222   static const X86OpTblEntry OpTbl3[] = {
1223     // FMA foldable instructions
1224     { X86::VFMADDSSr231r,         X86::VFMADDSSr231m,         0 },
1225     { X86::VFMADDSDr231r,         X86::VFMADDSDr231m,         0 },
1226     { X86::VFMADDSSr132r,         X86::VFMADDSSr132m,         0 },
1227     { X86::VFMADDSDr132r,         X86::VFMADDSDr132m,         0 },
1228     { X86::VFMADDSSr213r,         X86::VFMADDSSr213m,         0 },
1229     { X86::VFMADDSDr213r,         X86::VFMADDSDr213m,         0 },
1230     { X86::VFMADDSSr213r_Int,     X86::VFMADDSSr213m_Int,     0 },
1231     { X86::VFMADDSDr213r_Int,     X86::VFMADDSDr213m_Int,     0 },
1232
1233     { X86::VFMADDPSr231r,         X86::VFMADDPSr231m,         TB_ALIGN_16 },
1234     { X86::VFMADDPDr231r,         X86::VFMADDPDr231m,         TB_ALIGN_16 },
1235     { X86::VFMADDPSr132r,         X86::VFMADDPSr132m,         TB_ALIGN_16 },
1236     { X86::VFMADDPDr132r,         X86::VFMADDPDr132m,         TB_ALIGN_16 },
1237     { X86::VFMADDPSr213r,         X86::VFMADDPSr213m,         TB_ALIGN_16 },
1238     { X86::VFMADDPDr213r,         X86::VFMADDPDr213m,         TB_ALIGN_16 },
1239     { X86::VFMADDPSr231rY,        X86::VFMADDPSr231mY,        TB_ALIGN_32 },
1240     { X86::VFMADDPDr231rY,        X86::VFMADDPDr231mY,        TB_ALIGN_32 },
1241     { X86::VFMADDPSr132rY,        X86::VFMADDPSr132mY,        TB_ALIGN_32 },
1242     { X86::VFMADDPDr132rY,        X86::VFMADDPDr132mY,        TB_ALIGN_32 },
1243     { X86::VFMADDPSr213rY,        X86::VFMADDPSr213mY,        TB_ALIGN_32 },
1244     { X86::VFMADDPDr213rY,        X86::VFMADDPDr213mY,        TB_ALIGN_32 },
1245
1246     { X86::VFNMADDSSr231r,        X86::VFNMADDSSr231m,        0 },
1247     { X86::VFNMADDSDr231r,        X86::VFNMADDSDr231m,        0 },
1248     { X86::VFNMADDSSr132r,        X86::VFNMADDSSr132m,        0 },
1249     { X86::VFNMADDSDr132r,        X86::VFNMADDSDr132m,        0 },
1250     { X86::VFNMADDSSr213r,        X86::VFNMADDSSr213m,        0 },
1251     { X86::VFNMADDSDr213r,        X86::VFNMADDSDr213m,        0 },
1252     { X86::VFNMADDSSr213r_Int,    X86::VFNMADDSSr213m_Int,    0 },
1253     { X86::VFNMADDSDr213r_Int,    X86::VFNMADDSDr213m_Int,    0 },
1254
1255     { X86::VFNMADDPSr231r,        X86::VFNMADDPSr231m,        TB_ALIGN_16 },
1256     { X86::VFNMADDPDr231r,        X86::VFNMADDPDr231m,        TB_ALIGN_16 },
1257     { X86::VFNMADDPSr132r,        X86::VFNMADDPSr132m,        TB_ALIGN_16 },
1258     { X86::VFNMADDPDr132r,        X86::VFNMADDPDr132m,        TB_ALIGN_16 },
1259     { X86::VFNMADDPSr213r,        X86::VFNMADDPSr213m,        TB_ALIGN_16 },
1260     { X86::VFNMADDPDr213r,        X86::VFNMADDPDr213m,        TB_ALIGN_16 },
1261     { X86::VFNMADDPSr231rY,       X86::VFNMADDPSr231mY,       TB_ALIGN_32 },
1262     { X86::VFNMADDPDr231rY,       X86::VFNMADDPDr231mY,       TB_ALIGN_32 },
1263     { X86::VFNMADDPSr132rY,       X86::VFNMADDPSr132mY,       TB_ALIGN_32 },
1264     { X86::VFNMADDPDr132rY,       X86::VFNMADDPDr132mY,       TB_ALIGN_32 },
1265     { X86::VFNMADDPSr213rY,       X86::VFNMADDPSr213mY,       TB_ALIGN_32 },
1266     { X86::VFNMADDPDr213rY,       X86::VFNMADDPDr213mY,       TB_ALIGN_32 },
1267
1268     { X86::VFMSUBSSr231r,         X86::VFMSUBSSr231m,         0 },
1269     { X86::VFMSUBSDr231r,         X86::VFMSUBSDr231m,         0 },
1270     { X86::VFMSUBSSr132r,         X86::VFMSUBSSr132m,         0 },
1271     { X86::VFMSUBSDr132r,         X86::VFMSUBSDr132m,         0 },
1272     { X86::VFMSUBSSr213r,         X86::VFMSUBSSr213m,         0 },
1273     { X86::VFMSUBSDr213r,         X86::VFMSUBSDr213m,         0 },
1274     { X86::VFMSUBSSr213r_Int,     X86::VFMSUBSSr213m_Int,     0 },
1275     { X86::VFMSUBSDr213r_Int,     X86::VFMSUBSDr213m_Int,     0 },
1276
1277     { X86::VFMSUBPSr231r,         X86::VFMSUBPSr231m,         TB_ALIGN_16 },
1278     { X86::VFMSUBPDr231r,         X86::VFMSUBPDr231m,         TB_ALIGN_16 },
1279     { X86::VFMSUBPSr132r,         X86::VFMSUBPSr132m,         TB_ALIGN_16 },
1280     { X86::VFMSUBPDr132r,         X86::VFMSUBPDr132m,         TB_ALIGN_16 },
1281     { X86::VFMSUBPSr213r,         X86::VFMSUBPSr213m,         TB_ALIGN_16 },
1282     { X86::VFMSUBPDr213r,         X86::VFMSUBPDr213m,         TB_ALIGN_16 },
1283     { X86::VFMSUBPSr231rY,        X86::VFMSUBPSr231mY,        TB_ALIGN_32 },
1284     { X86::VFMSUBPDr231rY,        X86::VFMSUBPDr231mY,        TB_ALIGN_32 },
1285     { X86::VFMSUBPSr132rY,        X86::VFMSUBPSr132mY,        TB_ALIGN_32 },
1286     { X86::VFMSUBPDr132rY,        X86::VFMSUBPDr132mY,        TB_ALIGN_32 },
1287     { X86::VFMSUBPSr213rY,        X86::VFMSUBPSr213mY,        TB_ALIGN_32 },
1288     { X86::VFMSUBPDr213rY,        X86::VFMSUBPDr213mY,        TB_ALIGN_32 },
1289
1290     { X86::VFNMSUBSSr231r,        X86::VFNMSUBSSr231m,        0 },
1291     { X86::VFNMSUBSDr231r,        X86::VFNMSUBSDr231m,        0 },
1292     { X86::VFNMSUBSSr132r,        X86::VFNMSUBSSr132m,        0 },
1293     { X86::VFNMSUBSDr132r,        X86::VFNMSUBSDr132m,        0 },
1294     { X86::VFNMSUBSSr213r,        X86::VFNMSUBSSr213m,        0 },
1295     { X86::VFNMSUBSDr213r,        X86::VFNMSUBSDr213m,        0 },
1296     { X86::VFNMSUBSSr213r_Int,    X86::VFNMSUBSSr213m_Int,    0 },
1297     { X86::VFNMSUBSDr213r_Int,    X86::VFNMSUBSDr213m_Int,    0 },
1298
1299     { X86::VFNMSUBPSr231r,        X86::VFNMSUBPSr231m,        TB_ALIGN_16 },
1300     { X86::VFNMSUBPDr231r,        X86::VFNMSUBPDr231m,        TB_ALIGN_16 },
1301     { X86::VFNMSUBPSr132r,        X86::VFNMSUBPSr132m,        TB_ALIGN_16 },
1302     { X86::VFNMSUBPDr132r,        X86::VFNMSUBPDr132m,        TB_ALIGN_16 },
1303     { X86::VFNMSUBPSr213r,        X86::VFNMSUBPSr213m,        TB_ALIGN_16 },
1304     { X86::VFNMSUBPDr213r,        X86::VFNMSUBPDr213m,        TB_ALIGN_16 },
1305     { X86::VFNMSUBPSr231rY,       X86::VFNMSUBPSr231mY,       TB_ALIGN_32 },
1306     { X86::VFNMSUBPDr231rY,       X86::VFNMSUBPDr231mY,       TB_ALIGN_32 },
1307     { X86::VFNMSUBPSr132rY,       X86::VFNMSUBPSr132mY,       TB_ALIGN_32 },
1308     { X86::VFNMSUBPDr132rY,       X86::VFNMSUBPDr132mY,       TB_ALIGN_32 },
1309     { X86::VFNMSUBPSr213rY,       X86::VFNMSUBPSr213mY,       TB_ALIGN_32 },
1310     { X86::VFNMSUBPDr213rY,       X86::VFNMSUBPDr213mY,       TB_ALIGN_32 },
1311
1312     { X86::VFMADDSUBPSr231r,      X86::VFMADDSUBPSr231m,      TB_ALIGN_16 },
1313     { X86::VFMADDSUBPDr231r,      X86::VFMADDSUBPDr231m,      TB_ALIGN_16 },
1314     { X86::VFMADDSUBPSr132r,      X86::VFMADDSUBPSr132m,      TB_ALIGN_16 },
1315     { X86::VFMADDSUBPDr132r,      X86::VFMADDSUBPDr132m,      TB_ALIGN_16 },
1316     { X86::VFMADDSUBPSr213r,      X86::VFMADDSUBPSr213m,      TB_ALIGN_16 },
1317     { X86::VFMADDSUBPDr213r,      X86::VFMADDSUBPDr213m,      TB_ALIGN_16 },
1318     { X86::VFMADDSUBPSr231rY,     X86::VFMADDSUBPSr231mY,     TB_ALIGN_32 },
1319     { X86::VFMADDSUBPDr231rY,     X86::VFMADDSUBPDr231mY,     TB_ALIGN_32 },
1320     { X86::VFMADDSUBPSr132rY,     X86::VFMADDSUBPSr132mY,     TB_ALIGN_32 },
1321     { X86::VFMADDSUBPDr132rY,     X86::VFMADDSUBPDr132mY,     TB_ALIGN_32 },
1322     { X86::VFMADDSUBPSr213rY,     X86::VFMADDSUBPSr213mY,     TB_ALIGN_32 },
1323     { X86::VFMADDSUBPDr213rY,     X86::VFMADDSUBPDr213mY,     TB_ALIGN_32 },
1324
1325     { X86::VFMSUBADDPSr231r,      X86::VFMSUBADDPSr231m,      TB_ALIGN_16 },
1326     { X86::VFMSUBADDPDr231r,      X86::VFMSUBADDPDr231m,      TB_ALIGN_16 },
1327     { X86::VFMSUBADDPSr132r,      X86::VFMSUBADDPSr132m,      TB_ALIGN_16 },
1328     { X86::VFMSUBADDPDr132r,      X86::VFMSUBADDPDr132m,      TB_ALIGN_16 },
1329     { X86::VFMSUBADDPSr213r,      X86::VFMSUBADDPSr213m,      TB_ALIGN_16 },
1330     { X86::VFMSUBADDPDr213r,      X86::VFMSUBADDPDr213m,      TB_ALIGN_16 },
1331     { X86::VFMSUBADDPSr231rY,     X86::VFMSUBADDPSr231mY,     TB_ALIGN_32 },
1332     { X86::VFMSUBADDPDr231rY,     X86::VFMSUBADDPDr231mY,     TB_ALIGN_32 },
1333     { X86::VFMSUBADDPSr132rY,     X86::VFMSUBADDPSr132mY,     TB_ALIGN_32 },
1334     { X86::VFMSUBADDPDr132rY,     X86::VFMSUBADDPDr132mY,     TB_ALIGN_32 },
1335     { X86::VFMSUBADDPSr213rY,     X86::VFMSUBADDPSr213mY,     TB_ALIGN_32 },
1336     { X86::VFMSUBADDPDr213rY,     X86::VFMSUBADDPDr213mY,     TB_ALIGN_32 },
1337
1338     // FMA4 foldable patterns
1339     { X86::VFMADDSS4rr,           X86::VFMADDSS4rm,           0           },
1340     { X86::VFMADDSD4rr,           X86::VFMADDSD4rm,           0           },
1341     { X86::VFMADDPS4rr,           X86::VFMADDPS4rm,           TB_ALIGN_16 },
1342     { X86::VFMADDPD4rr,           X86::VFMADDPD4rm,           TB_ALIGN_16 },
1343     { X86::VFMADDPS4rrY,          X86::VFMADDPS4rmY,          TB_ALIGN_32 },
1344     { X86::VFMADDPD4rrY,          X86::VFMADDPD4rmY,          TB_ALIGN_32 },
1345     { X86::VFNMADDSS4rr,          X86::VFNMADDSS4rm,          0           },
1346     { X86::VFNMADDSD4rr,          X86::VFNMADDSD4rm,          0           },
1347     { X86::VFNMADDPS4rr,          X86::VFNMADDPS4rm,          TB_ALIGN_16 },
1348     { X86::VFNMADDPD4rr,          X86::VFNMADDPD4rm,          TB_ALIGN_16 },
1349     { X86::VFNMADDPS4rrY,         X86::VFNMADDPS4rmY,         TB_ALIGN_32 },
1350     { X86::VFNMADDPD4rrY,         X86::VFNMADDPD4rmY,         TB_ALIGN_32 },
1351     { X86::VFMSUBSS4rr,           X86::VFMSUBSS4rm,           0           },
1352     { X86::VFMSUBSD4rr,           X86::VFMSUBSD4rm,           0           },
1353     { X86::VFMSUBPS4rr,           X86::VFMSUBPS4rm,           TB_ALIGN_16 },
1354     { X86::VFMSUBPD4rr,           X86::VFMSUBPD4rm,           TB_ALIGN_16 },
1355     { X86::VFMSUBPS4rrY,          X86::VFMSUBPS4rmY,          TB_ALIGN_32 },
1356     { X86::VFMSUBPD4rrY,          X86::VFMSUBPD4rmY,          TB_ALIGN_32 },
1357     { X86::VFNMSUBSS4rr,          X86::VFNMSUBSS4rm,          0           },
1358     { X86::VFNMSUBSD4rr,          X86::VFNMSUBSD4rm,          0           },
1359     { X86::VFNMSUBPS4rr,          X86::VFNMSUBPS4rm,          TB_ALIGN_16 },
1360     { X86::VFNMSUBPD4rr,          X86::VFNMSUBPD4rm,          TB_ALIGN_16 },
1361     { X86::VFNMSUBPS4rrY,         X86::VFNMSUBPS4rmY,         TB_ALIGN_32 },
1362     { X86::VFNMSUBPD4rrY,         X86::VFNMSUBPD4rmY,         TB_ALIGN_32 },
1363     { X86::VFMADDSUBPS4rr,        X86::VFMADDSUBPS4rm,        TB_ALIGN_16 },
1364     { X86::VFMADDSUBPD4rr,        X86::VFMADDSUBPD4rm,        TB_ALIGN_16 },
1365     { X86::VFMADDSUBPS4rrY,       X86::VFMADDSUBPS4rmY,       TB_ALIGN_32 },
1366     { X86::VFMADDSUBPD4rrY,       X86::VFMADDSUBPD4rmY,       TB_ALIGN_32 },
1367     { X86::VFMSUBADDPS4rr,        X86::VFMSUBADDPS4rm,        TB_ALIGN_16 },
1368     { X86::VFMSUBADDPD4rr,        X86::VFMSUBADDPD4rm,        TB_ALIGN_16 },
1369     { X86::VFMSUBADDPS4rrY,       X86::VFMSUBADDPS4rmY,       TB_ALIGN_32 },
1370     { X86::VFMSUBADDPD4rrY,       X86::VFMSUBADDPD4rmY,       TB_ALIGN_32 },
1371   };
1372
1373   for (unsigned i = 0, e = array_lengthof(OpTbl3); i != e; ++i) {
1374     unsigned RegOp = OpTbl3[i].RegOp;
1375     unsigned MemOp = OpTbl3[i].MemOp;
1376     unsigned Flags = OpTbl3[i].Flags;
1377     AddTableEntry(RegOp2MemOpTable3, MemOp2RegOpTable,
1378                   RegOp, MemOp,
1379                   // Index 3, folded load
1380                   Flags | TB_INDEX_3 | TB_FOLDED_LOAD);
1381   }
1382
1383 }
1384
1385 void
1386 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
1387                             MemOp2RegOpTableType &M2RTable,
1388                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
1389     if ((Flags & TB_NO_FORWARD) == 0) {
1390       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
1391       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
1392     }
1393     if ((Flags & TB_NO_REVERSE) == 0) {
1394       assert(!M2RTable.count(MemOp) &&
1395            "Duplicated entries in unfolding maps?");
1396       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
1397     }
1398 }
1399
1400 bool
1401 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
1402                                     unsigned &SrcReg, unsigned &DstReg,
1403                                     unsigned &SubIdx) const {
1404   switch (MI.getOpcode()) {
1405   default: break;
1406   case X86::MOVSX16rr8:
1407   case X86::MOVZX16rr8:
1408   case X86::MOVSX32rr8:
1409   case X86::MOVZX32rr8:
1410   case X86::MOVSX64rr8:
1411   case X86::MOVZX64rr8:
1412     if (!TM.getSubtarget<X86Subtarget>().is64Bit())
1413       // It's not always legal to reference the low 8-bit of the larger
1414       // register in 32-bit mode.
1415       return false;
1416   case X86::MOVSX32rr16:
1417   case X86::MOVZX32rr16:
1418   case X86::MOVSX64rr16:
1419   case X86::MOVZX64rr16:
1420   case X86::MOVSX64rr32:
1421   case X86::MOVZX64rr32: {
1422     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
1423       // Be conservative.
1424       return false;
1425     SrcReg = MI.getOperand(1).getReg();
1426     DstReg = MI.getOperand(0).getReg();
1427     switch (MI.getOpcode()) {
1428     default: llvm_unreachable("Unreachable!");
1429     case X86::MOVSX16rr8:
1430     case X86::MOVZX16rr8:
1431     case X86::MOVSX32rr8:
1432     case X86::MOVZX32rr8:
1433     case X86::MOVSX64rr8:
1434     case X86::MOVZX64rr8:
1435       SubIdx = X86::sub_8bit;
1436       break;
1437     case X86::MOVSX32rr16:
1438     case X86::MOVZX32rr16:
1439     case X86::MOVSX64rr16:
1440     case X86::MOVZX64rr16:
1441       SubIdx = X86::sub_16bit;
1442       break;
1443     case X86::MOVSX64rr32:
1444     case X86::MOVZX64rr32:
1445       SubIdx = X86::sub_32bit;
1446       break;
1447     }
1448     return true;
1449   }
1450   }
1451   return false;
1452 }
1453
1454 /// isFrameOperand - Return true and the FrameIndex if the specified
1455 /// operand and follow operands form a reference to the stack frame.
1456 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
1457                                   int &FrameIndex) const {
1458   if (MI->getOperand(Op).isFI() && MI->getOperand(Op+1).isImm() &&
1459       MI->getOperand(Op+2).isReg() && MI->getOperand(Op+3).isImm() &&
1460       MI->getOperand(Op+1).getImm() == 1 &&
1461       MI->getOperand(Op+2).getReg() == 0 &&
1462       MI->getOperand(Op+3).getImm() == 0) {
1463     FrameIndex = MI->getOperand(Op).getIndex();
1464     return true;
1465   }
1466   return false;
1467 }
1468
1469 static bool isFrameLoadOpcode(int Opcode) {
1470   switch (Opcode) {
1471   default:
1472     return false;
1473   case X86::MOV8rm:
1474   case X86::MOV16rm:
1475   case X86::MOV32rm:
1476   case X86::MOV64rm:
1477   case X86::LD_Fp64m:
1478   case X86::MOVSSrm:
1479   case X86::MOVSDrm:
1480   case X86::MOVAPSrm:
1481   case X86::MOVAPDrm:
1482   case X86::MOVDQArm:
1483   case X86::VMOVSSrm:
1484   case X86::VMOVSDrm:
1485   case X86::VMOVAPSrm:
1486   case X86::VMOVAPDrm:
1487   case X86::VMOVDQArm:
1488   case X86::VMOVAPSYrm:
1489   case X86::VMOVAPDYrm:
1490   case X86::VMOVDQAYrm:
1491   case X86::MMX_MOVD64rm:
1492   case X86::MMX_MOVQ64rm:
1493     return true;
1494   }
1495 }
1496
1497 static bool isFrameStoreOpcode(int Opcode) {
1498   switch (Opcode) {
1499   default: break;
1500   case X86::MOV8mr:
1501   case X86::MOV16mr:
1502   case X86::MOV32mr:
1503   case X86::MOV64mr:
1504   case X86::ST_FpP64m:
1505   case X86::MOVSSmr:
1506   case X86::MOVSDmr:
1507   case X86::MOVAPSmr:
1508   case X86::MOVAPDmr:
1509   case X86::MOVDQAmr:
1510   case X86::VMOVSSmr:
1511   case X86::VMOVSDmr:
1512   case X86::VMOVAPSmr:
1513   case X86::VMOVAPDmr:
1514   case X86::VMOVDQAmr:
1515   case X86::VMOVAPSYmr:
1516   case X86::VMOVAPDYmr:
1517   case X86::VMOVDQAYmr:
1518   case X86::MMX_MOVD64mr:
1519   case X86::MMX_MOVQ64mr:
1520   case X86::MMX_MOVNTQmr:
1521     return true;
1522   }
1523   return false;
1524 }
1525
1526 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1527                                            int &FrameIndex) const {
1528   if (isFrameLoadOpcode(MI->getOpcode()))
1529     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
1530       return MI->getOperand(0).getReg();
1531   return 0;
1532 }
1533
1534 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1535                                                  int &FrameIndex) const {
1536   if (isFrameLoadOpcode(MI->getOpcode())) {
1537     unsigned Reg;
1538     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
1539       return Reg;
1540     // Check for post-frame index elimination operations
1541     const MachineMemOperand *Dummy;
1542     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1543   }
1544   return 0;
1545 }
1546
1547 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
1548                                           int &FrameIndex) const {
1549   if (isFrameStoreOpcode(MI->getOpcode()))
1550     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
1551         isFrameOperand(MI, 0, FrameIndex))
1552       return MI->getOperand(X86::AddrNumOperands).getReg();
1553   return 0;
1554 }
1555
1556 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
1557                                                 int &FrameIndex) const {
1558   if (isFrameStoreOpcode(MI->getOpcode())) {
1559     unsigned Reg;
1560     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
1561       return Reg;
1562     // Check for post-frame index elimination operations
1563     const MachineMemOperand *Dummy;
1564     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
1565   }
1566   return 0;
1567 }
1568
1569 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
1570 /// X86::MOVPC32r.
1571 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
1572   // Don't waste compile time scanning use-def chains of physregs.
1573   if (!TargetRegisterInfo::isVirtualRegister(BaseReg))
1574     return false;
1575   bool isPICBase = false;
1576   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1577          E = MRI.def_end(); I != E; ++I) {
1578     MachineInstr *DefMI = I.getOperand().getParent();
1579     if (DefMI->getOpcode() != X86::MOVPC32r)
1580       return false;
1581     assert(!isPICBase && "More than one PIC base?");
1582     isPICBase = true;
1583   }
1584   return isPICBase;
1585 }
1586
1587 bool
1588 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
1589                                                 AliasAnalysis *AA) const {
1590   switch (MI->getOpcode()) {
1591   default: break;
1592   case X86::MOV8rm:
1593   case X86::MOV16rm:
1594   case X86::MOV32rm:
1595   case X86::MOV64rm:
1596   case X86::LD_Fp64m:
1597   case X86::MOVSSrm:
1598   case X86::MOVSDrm:
1599   case X86::MOVAPSrm:
1600   case X86::MOVUPSrm:
1601   case X86::MOVAPDrm:
1602   case X86::MOVDQArm:
1603   case X86::MOVDQUrm:
1604   case X86::VMOVSSrm:
1605   case X86::VMOVSDrm:
1606   case X86::VMOVAPSrm:
1607   case X86::VMOVUPSrm:
1608   case X86::VMOVAPDrm:
1609   case X86::VMOVDQArm:
1610   case X86::VMOVDQUrm:
1611   case X86::VMOVAPSYrm:
1612   case X86::VMOVUPSYrm:
1613   case X86::VMOVAPDYrm:
1614   case X86::VMOVDQAYrm:
1615   case X86::VMOVDQUYrm:
1616   case X86::MMX_MOVD64rm:
1617   case X86::MMX_MOVQ64rm:
1618   case X86::FsVMOVAPSrm:
1619   case X86::FsVMOVAPDrm:
1620   case X86::FsMOVAPSrm:
1621   case X86::FsMOVAPDrm: {
1622     // Loads from constant pools are trivially rematerializable.
1623     if (MI->getOperand(1).isReg() &&
1624         MI->getOperand(2).isImm() &&
1625         MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1626         MI->isInvariantLoad(AA)) {
1627       unsigned BaseReg = MI->getOperand(1).getReg();
1628       if (BaseReg == 0 || BaseReg == X86::RIP)
1629         return true;
1630       // Allow re-materialization of PIC load.
1631       if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
1632         return false;
1633       const MachineFunction &MF = *MI->getParent()->getParent();
1634       const MachineRegisterInfo &MRI = MF.getRegInfo();
1635       return regIsPICBase(BaseReg, MRI);
1636     }
1637     return false;
1638   }
1639
1640   case X86::LEA32r:
1641   case X86::LEA64r: {
1642     if (MI->getOperand(2).isImm() &&
1643         MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1644         !MI->getOperand(4).isReg()) {
1645       // lea fi#, lea GV, etc. are all rematerializable.
1646       if (!MI->getOperand(1).isReg())
1647         return true;
1648       unsigned BaseReg = MI->getOperand(1).getReg();
1649       if (BaseReg == 0)
1650         return true;
1651       // Allow re-materialization of lea PICBase + x.
1652       const MachineFunction &MF = *MI->getParent()->getParent();
1653       const MachineRegisterInfo &MRI = MF.getRegInfo();
1654       return regIsPICBase(BaseReg, MRI);
1655     }
1656     return false;
1657   }
1658   }
1659
1660   // All other instructions marked M_REMATERIALIZABLE are always trivially
1661   // rematerializable.
1662   return true;
1663 }
1664
1665 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
1666 /// would clobber the EFLAGS condition register. Note the result may be
1667 /// conservative. If it cannot definitely determine the safety after visiting
1668 /// a few instructions in each direction it assumes it's not safe.
1669 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
1670                                   MachineBasicBlock::iterator I) {
1671   MachineBasicBlock::iterator E = MBB.end();
1672
1673   // For compile time consideration, if we are not able to determine the
1674   // safety after visiting 4 instructions in each direction, we will assume
1675   // it's not safe.
1676   MachineBasicBlock::iterator Iter = I;
1677   for (unsigned i = 0; Iter != E && i < 4; ++i) {
1678     bool SeenDef = false;
1679     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1680       MachineOperand &MO = Iter->getOperand(j);
1681       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1682         SeenDef = true;
1683       if (!MO.isReg())
1684         continue;
1685       if (MO.getReg() == X86::EFLAGS) {
1686         if (MO.isUse())
1687           return false;
1688         SeenDef = true;
1689       }
1690     }
1691
1692     if (SeenDef)
1693       // This instruction defines EFLAGS, no need to look any further.
1694       return true;
1695     ++Iter;
1696     // Skip over DBG_VALUE.
1697     while (Iter != E && Iter->isDebugValue())
1698       ++Iter;
1699   }
1700
1701   // It is safe to clobber EFLAGS at the end of a block of no successor has it
1702   // live in.
1703   if (Iter == E) {
1704     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
1705            SE = MBB.succ_end(); SI != SE; ++SI)
1706       if ((*SI)->isLiveIn(X86::EFLAGS))
1707         return false;
1708     return true;
1709   }
1710
1711   MachineBasicBlock::iterator B = MBB.begin();
1712   Iter = I;
1713   for (unsigned i = 0; i < 4; ++i) {
1714     // If we make it to the beginning of the block, it's safe to clobber
1715     // EFLAGS iff EFLAGS is not live-in.
1716     if (Iter == B)
1717       return !MBB.isLiveIn(X86::EFLAGS);
1718
1719     --Iter;
1720     // Skip over DBG_VALUE.
1721     while (Iter != B && Iter->isDebugValue())
1722       --Iter;
1723
1724     bool SawKill = false;
1725     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1726       MachineOperand &MO = Iter->getOperand(j);
1727       // A register mask may clobber EFLAGS, but we should still look for a
1728       // live EFLAGS def.
1729       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1730         SawKill = true;
1731       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
1732         if (MO.isDef()) return MO.isDead();
1733         if (MO.isKill()) SawKill = true;
1734       }
1735     }
1736
1737     if (SawKill)
1738       // This instruction kills EFLAGS and doesn't redefine it, so
1739       // there's no need to look further.
1740       return true;
1741   }
1742
1743   // Conservative answer.
1744   return false;
1745 }
1746
1747 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
1748                                  MachineBasicBlock::iterator I,
1749                                  unsigned DestReg, unsigned SubIdx,
1750                                  const MachineInstr *Orig,
1751                                  const TargetRegisterInfo &TRI) const {
1752   DebugLoc DL = Orig->getDebugLoc();
1753
1754   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1755   // Re-materialize them as movri instructions to avoid side effects.
1756   bool Clone = true;
1757   unsigned Opc = Orig->getOpcode();
1758   switch (Opc) {
1759   default: break;
1760   case X86::MOV8r0:
1761   case X86::MOV16r0:
1762   case X86::MOV32r0:
1763   case X86::MOV64r0: {
1764     if (!isSafeToClobberEFLAGS(MBB, I)) {
1765       switch (Opc) {
1766       default: llvm_unreachable("Unreachable!");
1767       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
1768       case X86::MOV16r0: Opc = X86::MOV16ri; break;
1769       case X86::MOV32r0: Opc = X86::MOV32ri; break;
1770       case X86::MOV64r0: Opc = X86::MOV64ri64i32; break;
1771       }
1772       Clone = false;
1773     }
1774     break;
1775   }
1776   }
1777
1778   if (Clone) {
1779     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1780     MBB.insert(I, MI);
1781   } else {
1782     BuildMI(MBB, I, DL, get(Opc)).addOperand(Orig->getOperand(0)).addImm(0);
1783   }
1784
1785   MachineInstr *NewMI = prior(I);
1786   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
1787 }
1788
1789 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
1790 /// is not marked dead.
1791 static bool hasLiveCondCodeDef(MachineInstr *MI) {
1792   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1793     MachineOperand &MO = MI->getOperand(i);
1794     if (MO.isReg() && MO.isDef() &&
1795         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
1796       return true;
1797     }
1798   }
1799   return false;
1800 }
1801
1802 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
1803 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
1804 /// to a 32-bit superregister and then truncating back down to a 16-bit
1805 /// subregister.
1806 MachineInstr *
1807 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
1808                                            MachineFunction::iterator &MFI,
1809                                            MachineBasicBlock::iterator &MBBI,
1810                                            LiveVariables *LV) const {
1811   MachineInstr *MI = MBBI;
1812   unsigned Dest = MI->getOperand(0).getReg();
1813   unsigned Src = MI->getOperand(1).getReg();
1814   bool isDead = MI->getOperand(0).isDead();
1815   bool isKill = MI->getOperand(1).isKill();
1816
1817   unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1818     ? X86::LEA64_32r : X86::LEA32r;
1819   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1820   unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1821   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1822
1823   // Build and insert into an implicit UNDEF value. This is OK because
1824   // well be shifting and then extracting the lower 16-bits.
1825   // This has the potential to cause partial register stall. e.g.
1826   //   movw    (%rbp,%rcx,2), %dx
1827   //   leal    -65(%rdx), %esi
1828   // But testing has shown this *does* help performance in 64-bit mode (at
1829   // least on modern x86 machines).
1830   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
1831   MachineInstr *InsMI =
1832     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1833     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
1834     .addReg(Src, getKillRegState(isKill));
1835
1836   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
1837                                     get(Opc), leaOutReg);
1838   switch (MIOpc) {
1839   default: llvm_unreachable("Unreachable!");
1840   case X86::SHL16ri: {
1841     unsigned ShAmt = MI->getOperand(2).getImm();
1842     MIB.addReg(0).addImm(1 << ShAmt)
1843        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
1844     break;
1845   }
1846   case X86::INC16r:
1847   case X86::INC64_16r:
1848     addRegOffset(MIB, leaInReg, true, 1);
1849     break;
1850   case X86::DEC16r:
1851   case X86::DEC64_16r:
1852     addRegOffset(MIB, leaInReg, true, -1);
1853     break;
1854   case X86::ADD16ri:
1855   case X86::ADD16ri8:
1856   case X86::ADD16ri_DB:
1857   case X86::ADD16ri8_DB:
1858     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
1859     break;
1860   case X86::ADD16rr:
1861   case X86::ADD16rr_DB: {
1862     unsigned Src2 = MI->getOperand(2).getReg();
1863     bool isKill2 = MI->getOperand(2).isKill();
1864     unsigned leaInReg2 = 0;
1865     MachineInstr *InsMI2 = 0;
1866     if (Src == Src2) {
1867       // ADD16rr %reg1028<kill>, %reg1028
1868       // just a single insert_subreg.
1869       addRegReg(MIB, leaInReg, true, leaInReg, false);
1870     } else {
1871       leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1872       // Build and insert into an implicit UNDEF value. This is OK because
1873       // well be shifting and then extracting the lower 16-bits.
1874       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
1875       InsMI2 =
1876         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
1877         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
1878         .addReg(Src2, getKillRegState(isKill2));
1879       addRegReg(MIB, leaInReg, true, leaInReg2, true);
1880     }
1881     if (LV && isKill2 && InsMI2)
1882       LV->replaceKillInstruction(Src2, MI, InsMI2);
1883     break;
1884   }
1885   }
1886
1887   MachineInstr *NewMI = MIB;
1888   MachineInstr *ExtMI =
1889     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1890     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1891     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
1892
1893   if (LV) {
1894     // Update live variables
1895     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1896     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1897     if (isKill)
1898       LV->replaceKillInstruction(Src, MI, InsMI);
1899     if (isDead)
1900       LV->replaceKillInstruction(Dest, MI, ExtMI);
1901   }
1902
1903   return ExtMI;
1904 }
1905
1906 /// convertToThreeAddress - This method must be implemented by targets that
1907 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
1908 /// may be able to convert a two-address instruction into a true
1909 /// three-address instruction on demand.  This allows the X86 target (for
1910 /// example) to convert ADD and SHL instructions into LEA instructions if they
1911 /// would require register copies due to two-addressness.
1912 ///
1913 /// This method returns a null pointer if the transformation cannot be
1914 /// performed, otherwise it returns the new instruction.
1915 ///
1916 MachineInstr *
1917 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
1918                                     MachineBasicBlock::iterator &MBBI,
1919                                     LiveVariables *LV) const {
1920   MachineInstr *MI = MBBI;
1921   MachineFunction &MF = *MI->getParent()->getParent();
1922   // All instructions input are two-addr instructions.  Get the known operands.
1923   const MachineOperand &Dest = MI->getOperand(0);
1924   const MachineOperand &Src = MI->getOperand(1);
1925
1926   MachineInstr *NewMI = NULL;
1927   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1928   // we have better subtarget support, enable the 16-bit LEA generation here.
1929   // 16-bit LEA is also slow on Core2.
1930   bool DisableLEA16 = true;
1931   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1932
1933   unsigned MIOpc = MI->getOpcode();
1934   switch (MIOpc) {
1935   case X86::SHUFPSrri: {
1936     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1937     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1938
1939     unsigned B = MI->getOperand(1).getReg();
1940     unsigned C = MI->getOperand(2).getReg();
1941     if (B != C) return 0;
1942     unsigned M = MI->getOperand(3).getImm();
1943     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1944       .addOperand(Dest).addOperand(Src).addImm(M);
1945     break;
1946   }
1947   case X86::SHUFPDrri: {
1948     assert(MI->getNumOperands() == 4 && "Unknown shufpd instruction!");
1949     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1950
1951     unsigned B = MI->getOperand(1).getReg();
1952     unsigned C = MI->getOperand(2).getReg();
1953     if (B != C) return 0;
1954     unsigned M = MI->getOperand(3).getImm();
1955
1956     // Convert to PSHUFD mask.
1957     M = ((M & 1) << 1) | ((M & 1) << 3) | ((M & 2) << 4) | ((M & 2) << 6)| 0x44;
1958
1959     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1960       .addOperand(Dest).addOperand(Src).addImm(M);
1961     break;
1962   }
1963   case X86::SHL64ri: {
1964     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1965     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1966     // the flags produced by a shift yet, so this is safe.
1967     unsigned ShAmt = MI->getOperand(2).getImm();
1968     if (ShAmt == 0 || ShAmt >= 4) return 0;
1969
1970     // LEA can't handle RSP.
1971     if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
1972         !MF.getRegInfo().constrainRegClass(Src.getReg(),
1973                                            &X86::GR64_NOSPRegClass))
1974       return 0;
1975
1976     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1977       .addOperand(Dest)
1978       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
1979     break;
1980   }
1981   case X86::SHL32ri: {
1982     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1983     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1984     // the flags produced by a shift yet, so this is safe.
1985     unsigned ShAmt = MI->getOperand(2).getImm();
1986     if (ShAmt == 0 || ShAmt >= 4) return 0;
1987
1988     // LEA can't handle ESP.
1989     if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
1990         !MF.getRegInfo().constrainRegClass(Src.getReg(),
1991                                            &X86::GR32_NOSPRegClass))
1992       return 0;
1993
1994     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1995     NewMI = BuildMI(MF, MI->getDebugLoc(), get(Opc))
1996       .addOperand(Dest)
1997       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
1998     break;
1999   }
2000   case X86::SHL16ri: {
2001     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2002     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
2003     // the flags produced by a shift yet, so this is safe.
2004     unsigned ShAmt = MI->getOperand(2).getImm();
2005     if (ShAmt == 0 || ShAmt >= 4) return 0;
2006
2007     if (DisableLEA16)
2008       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2009     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2010       .addOperand(Dest)
2011       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
2012     break;
2013   }
2014   default: {
2015     // The following opcodes also sets the condition code register(s). Only
2016     // convert them to equivalent lea if the condition code register def's
2017     // are dead!
2018     if (hasLiveCondCodeDef(MI))
2019       return 0;
2020
2021     switch (MIOpc) {
2022     default: return 0;
2023     case X86::INC64r:
2024     case X86::INC32r:
2025     case X86::INC64_32r: {
2026       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2027       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
2028         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2029       const TargetRegisterClass *RC = MIOpc == X86::INC64r ?
2030         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
2031         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
2032
2033       // LEA can't handle RSP.
2034       if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
2035           !MF.getRegInfo().constrainRegClass(Src.getReg(), RC))
2036         return 0;
2037
2038       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2039                         .addOperand(Dest).addOperand(Src), 1);
2040       break;
2041     }
2042     case X86::INC16r:
2043     case X86::INC64_16r:
2044       if (DisableLEA16)
2045         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2046       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2047       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2048                         .addOperand(Dest).addOperand(Src), 1);
2049       break;
2050     case X86::DEC64r:
2051     case X86::DEC32r:
2052     case X86::DEC64_32r: {
2053       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2054       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
2055         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2056       const TargetRegisterClass *RC = MIOpc == X86::DEC64r ?
2057         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
2058         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
2059       // LEA can't handle RSP.
2060       if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
2061           !MF.getRegInfo().constrainRegClass(Src.getReg(), RC))
2062         return 0;
2063
2064       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2065                         .addOperand(Dest).addOperand(Src), -1);
2066       break;
2067     }
2068     case X86::DEC16r:
2069     case X86::DEC64_16r:
2070       if (DisableLEA16)
2071         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2072       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2073       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2074                         .addOperand(Dest).addOperand(Src), -1);
2075       break;
2076     case X86::ADD64rr:
2077     case X86::ADD64rr_DB:
2078     case X86::ADD32rr:
2079     case X86::ADD32rr_DB: {
2080       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2081       unsigned Opc;
2082       const TargetRegisterClass *RC;
2083       if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB) {
2084         Opc = X86::LEA64r;
2085         RC = &X86::GR64_NOSPRegClass;
2086       } else {
2087         Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2088         RC = &X86::GR32_NOSPRegClass;
2089       }
2090
2091
2092       unsigned Src2 = MI->getOperand(2).getReg();
2093       bool isKill2 = MI->getOperand(2).isKill();
2094
2095       // LEA can't handle RSP.
2096       if (TargetRegisterInfo::isVirtualRegister(Src2) &&
2097           !MF.getRegInfo().constrainRegClass(Src2, RC))
2098         return 0;
2099
2100       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2101                         .addOperand(Dest),
2102                         Src.getReg(), Src.isKill(), Src2, isKill2);
2103
2104       // Preserve undefness of the operands.
2105       bool isUndef = MI->getOperand(1).isUndef();
2106       bool isUndef2 = MI->getOperand(2).isUndef();
2107       NewMI->getOperand(1).setIsUndef(isUndef);
2108       NewMI->getOperand(3).setIsUndef(isUndef2);
2109
2110       if (LV && isKill2)
2111         LV->replaceKillInstruction(Src2, MI, NewMI);
2112       break;
2113     }
2114     case X86::ADD16rr:
2115     case X86::ADD16rr_DB: {
2116       if (DisableLEA16)
2117         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2118       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2119       unsigned Src2 = MI->getOperand(2).getReg();
2120       bool isKill2 = MI->getOperand(2).isKill();
2121       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2122                         .addOperand(Dest),
2123                         Src.getReg(), Src.isKill(), Src2, isKill2);
2124
2125       // Preserve undefness of the operands.
2126       bool isUndef = MI->getOperand(1).isUndef();
2127       bool isUndef2 = MI->getOperand(2).isUndef();
2128       NewMI->getOperand(1).setIsUndef(isUndef);
2129       NewMI->getOperand(3).setIsUndef(isUndef2);
2130
2131       if (LV && isKill2)
2132         LV->replaceKillInstruction(Src2, MI, NewMI);
2133       break;
2134     }
2135     case X86::ADD64ri32:
2136     case X86::ADD64ri8:
2137     case X86::ADD64ri32_DB:
2138     case X86::ADD64ri8_DB:
2139       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2140       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2141                         .addOperand(Dest).addOperand(Src),
2142                         MI->getOperand(2).getImm());
2143       break;
2144     case X86::ADD32ri:
2145     case X86::ADD32ri8:
2146     case X86::ADD32ri_DB:
2147     case X86::ADD32ri8_DB: {
2148       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2149       unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2150       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2151                         .addOperand(Dest).addOperand(Src),
2152                         MI->getOperand(2).getImm());
2153       break;
2154     }
2155     case X86::ADD16ri:
2156     case X86::ADD16ri8:
2157     case X86::ADD16ri_DB:
2158     case X86::ADD16ri8_DB:
2159       if (DisableLEA16)
2160         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2161       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2162       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2163                         .addOperand(Dest).addOperand(Src),
2164                         MI->getOperand(2).getImm());
2165       break;
2166     }
2167   }
2168   }
2169
2170   if (!NewMI) return 0;
2171
2172   if (LV) {  // Update live variables
2173     if (Src.isKill())
2174       LV->replaceKillInstruction(Src.getReg(), MI, NewMI);
2175     if (Dest.isDead())
2176       LV->replaceKillInstruction(Dest.getReg(), MI, NewMI);
2177   }
2178
2179   MFI->insert(MBBI, NewMI);          // Insert the new inst
2180   return NewMI;
2181 }
2182
2183 /// commuteInstruction - We have a few instructions that must be hacked on to
2184 /// commute them.
2185 ///
2186 MachineInstr *
2187 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
2188   switch (MI->getOpcode()) {
2189   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
2190   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
2191   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
2192   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
2193   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
2194   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
2195     unsigned Opc;
2196     unsigned Size;
2197     switch (MI->getOpcode()) {
2198     default: llvm_unreachable("Unreachable!");
2199     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
2200     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
2201     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
2202     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
2203     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
2204     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
2205     }
2206     unsigned Amt = MI->getOperand(3).getImm();
2207     if (NewMI) {
2208       MachineFunction &MF = *MI->getParent()->getParent();
2209       MI = MF.CloneMachineInstr(MI);
2210       NewMI = false;
2211     }
2212     MI->setDesc(get(Opc));
2213     MI->getOperand(3).setImm(Size-Amt);
2214     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2215   }
2216   case X86::CMOVB16rr:  case X86::CMOVB32rr:  case X86::CMOVB64rr:
2217   case X86::CMOVAE16rr: case X86::CMOVAE32rr: case X86::CMOVAE64rr:
2218   case X86::CMOVE16rr:  case X86::CMOVE32rr:  case X86::CMOVE64rr:
2219   case X86::CMOVNE16rr: case X86::CMOVNE32rr: case X86::CMOVNE64rr:
2220   case X86::CMOVBE16rr: case X86::CMOVBE32rr: case X86::CMOVBE64rr:
2221   case X86::CMOVA16rr:  case X86::CMOVA32rr:  case X86::CMOVA64rr:
2222   case X86::CMOVL16rr:  case X86::CMOVL32rr:  case X86::CMOVL64rr:
2223   case X86::CMOVGE16rr: case X86::CMOVGE32rr: case X86::CMOVGE64rr:
2224   case X86::CMOVLE16rr: case X86::CMOVLE32rr: case X86::CMOVLE64rr:
2225   case X86::CMOVG16rr:  case X86::CMOVG32rr:  case X86::CMOVG64rr:
2226   case X86::CMOVS16rr:  case X86::CMOVS32rr:  case X86::CMOVS64rr:
2227   case X86::CMOVNS16rr: case X86::CMOVNS32rr: case X86::CMOVNS64rr:
2228   case X86::CMOVP16rr:  case X86::CMOVP32rr:  case X86::CMOVP64rr:
2229   case X86::CMOVNP16rr: case X86::CMOVNP32rr: case X86::CMOVNP64rr:
2230   case X86::CMOVO16rr:  case X86::CMOVO32rr:  case X86::CMOVO64rr:
2231   case X86::CMOVNO16rr: case X86::CMOVNO32rr: case X86::CMOVNO64rr: {
2232     unsigned Opc;
2233     switch (MI->getOpcode()) {
2234     default: llvm_unreachable("Unreachable!");
2235     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
2236     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
2237     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
2238     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
2239     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
2240     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
2241     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
2242     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
2243     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
2244     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
2245     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
2246     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
2247     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
2248     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
2249     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
2250     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
2251     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
2252     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
2253     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
2254     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
2255     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
2256     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
2257     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
2258     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
2259     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
2260     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
2261     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
2262     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
2263     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
2264     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
2265     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
2266     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
2267     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
2268     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
2269     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
2270     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
2271     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
2272     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
2273     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
2274     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
2275     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
2276     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
2277     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
2278     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
2279     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
2280     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
2281     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
2282     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
2283     }
2284     if (NewMI) {
2285       MachineFunction &MF = *MI->getParent()->getParent();
2286       MI = MF.CloneMachineInstr(MI);
2287       NewMI = false;
2288     }
2289     MI->setDesc(get(Opc));
2290     // Fallthrough intended.
2291   }
2292   default:
2293     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2294   }
2295 }
2296
2297 static X86::CondCode getCondFromBranchOpc(unsigned BrOpc) {
2298   switch (BrOpc) {
2299   default: return X86::COND_INVALID;
2300   case X86::JE_4:  return X86::COND_E;
2301   case X86::JNE_4: return X86::COND_NE;
2302   case X86::JL_4:  return X86::COND_L;
2303   case X86::JLE_4: return X86::COND_LE;
2304   case X86::JG_4:  return X86::COND_G;
2305   case X86::JGE_4: return X86::COND_GE;
2306   case X86::JB_4:  return X86::COND_B;
2307   case X86::JBE_4: return X86::COND_BE;
2308   case X86::JA_4:  return X86::COND_A;
2309   case X86::JAE_4: return X86::COND_AE;
2310   case X86::JS_4:  return X86::COND_S;
2311   case X86::JNS_4: return X86::COND_NS;
2312   case X86::JP_4:  return X86::COND_P;
2313   case X86::JNP_4: return X86::COND_NP;
2314   case X86::JO_4:  return X86::COND_O;
2315   case X86::JNO_4: return X86::COND_NO;
2316   }
2317 }
2318
2319 /// getCondFromSETOpc - return condition code of a SET opcode.
2320 static X86::CondCode getCondFromSETOpc(unsigned Opc) {
2321   switch (Opc) {
2322   default: return X86::COND_INVALID;
2323   case X86::SETAr:  case X86::SETAm:  return X86::COND_A;
2324   case X86::SETAEr: case X86::SETAEm: return X86::COND_AE;
2325   case X86::SETBr:  case X86::SETBm:  return X86::COND_B;
2326   case X86::SETBEr: case X86::SETBEm: return X86::COND_BE;
2327   case X86::SETEr:  case X86::SETEm:  return X86::COND_E;
2328   case X86::SETGr:  case X86::SETGm:  return X86::COND_G;
2329   case X86::SETGEr: case X86::SETGEm: return X86::COND_GE;
2330   case X86::SETLr:  case X86::SETLm:  return X86::COND_L;
2331   case X86::SETLEr: case X86::SETLEm: return X86::COND_LE;
2332   case X86::SETNEr: case X86::SETNEm: return X86::COND_NE;
2333   case X86::SETNOr: case X86::SETNOm: return X86::COND_NO;
2334   case X86::SETNPr: case X86::SETNPm: return X86::COND_NP;
2335   case X86::SETNSr: case X86::SETNSm: return X86::COND_NS;
2336   case X86::SETOr:  case X86::SETOm:  return X86::COND_O;
2337   case X86::SETPr:  case X86::SETPm:  return X86::COND_P;
2338   case X86::SETSr:  case X86::SETSm:  return X86::COND_S;
2339   }
2340 }
2341
2342 /// getCondFromCmovOpc - return condition code of a CMov opcode.
2343 X86::CondCode X86::getCondFromCMovOpc(unsigned Opc) {
2344   switch (Opc) {
2345   default: return X86::COND_INVALID;
2346   case X86::CMOVA16rm:  case X86::CMOVA16rr:  case X86::CMOVA32rm:
2347   case X86::CMOVA32rr:  case X86::CMOVA64rm:  case X86::CMOVA64rr:
2348     return X86::COND_A;
2349   case X86::CMOVAE16rm: case X86::CMOVAE16rr: case X86::CMOVAE32rm:
2350   case X86::CMOVAE32rr: case X86::CMOVAE64rm: case X86::CMOVAE64rr:
2351     return X86::COND_AE;
2352   case X86::CMOVB16rm:  case X86::CMOVB16rr:  case X86::CMOVB32rm:
2353   case X86::CMOVB32rr:  case X86::CMOVB64rm:  case X86::CMOVB64rr:
2354     return X86::COND_B;
2355   case X86::CMOVBE16rm: case X86::CMOVBE16rr: case X86::CMOVBE32rm:
2356   case X86::CMOVBE32rr: case X86::CMOVBE64rm: case X86::CMOVBE64rr:
2357     return X86::COND_BE;
2358   case X86::CMOVE16rm:  case X86::CMOVE16rr:  case X86::CMOVE32rm:
2359   case X86::CMOVE32rr:  case X86::CMOVE64rm:  case X86::CMOVE64rr:
2360     return X86::COND_E;
2361   case X86::CMOVG16rm:  case X86::CMOVG16rr:  case X86::CMOVG32rm:
2362   case X86::CMOVG32rr:  case X86::CMOVG64rm:  case X86::CMOVG64rr:
2363     return X86::COND_G;
2364   case X86::CMOVGE16rm: case X86::CMOVGE16rr: case X86::CMOVGE32rm:
2365   case X86::CMOVGE32rr: case X86::CMOVGE64rm: case X86::CMOVGE64rr:
2366     return X86::COND_GE;
2367   case X86::CMOVL16rm:  case X86::CMOVL16rr:  case X86::CMOVL32rm:
2368   case X86::CMOVL32rr:  case X86::CMOVL64rm:  case X86::CMOVL64rr:
2369     return X86::COND_L;
2370   case X86::CMOVLE16rm: case X86::CMOVLE16rr: case X86::CMOVLE32rm:
2371   case X86::CMOVLE32rr: case X86::CMOVLE64rm: case X86::CMOVLE64rr:
2372     return X86::COND_LE;
2373   case X86::CMOVNE16rm: case X86::CMOVNE16rr: case X86::CMOVNE32rm:
2374   case X86::CMOVNE32rr: case X86::CMOVNE64rm: case X86::CMOVNE64rr:
2375     return X86::COND_NE;
2376   case X86::CMOVNO16rm: case X86::CMOVNO16rr: case X86::CMOVNO32rm:
2377   case X86::CMOVNO32rr: case X86::CMOVNO64rm: case X86::CMOVNO64rr:
2378     return X86::COND_NO;
2379   case X86::CMOVNP16rm: case X86::CMOVNP16rr: case X86::CMOVNP32rm:
2380   case X86::CMOVNP32rr: case X86::CMOVNP64rm: case X86::CMOVNP64rr:
2381     return X86::COND_NP;
2382   case X86::CMOVNS16rm: case X86::CMOVNS16rr: case X86::CMOVNS32rm:
2383   case X86::CMOVNS32rr: case X86::CMOVNS64rm: case X86::CMOVNS64rr:
2384     return X86::COND_NS;
2385   case X86::CMOVO16rm:  case X86::CMOVO16rr:  case X86::CMOVO32rm:
2386   case X86::CMOVO32rr:  case X86::CMOVO64rm:  case X86::CMOVO64rr:
2387     return X86::COND_O;
2388   case X86::CMOVP16rm:  case X86::CMOVP16rr:  case X86::CMOVP32rm:
2389   case X86::CMOVP32rr:  case X86::CMOVP64rm:  case X86::CMOVP64rr:
2390     return X86::COND_P;
2391   case X86::CMOVS16rm:  case X86::CMOVS16rr:  case X86::CMOVS32rm:
2392   case X86::CMOVS32rr:  case X86::CMOVS64rm:  case X86::CMOVS64rr:
2393     return X86::COND_S;
2394   }
2395 }
2396
2397 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
2398   switch (CC) {
2399   default: llvm_unreachable("Illegal condition code!");
2400   case X86::COND_E:  return X86::JE_4;
2401   case X86::COND_NE: return X86::JNE_4;
2402   case X86::COND_L:  return X86::JL_4;
2403   case X86::COND_LE: return X86::JLE_4;
2404   case X86::COND_G:  return X86::JG_4;
2405   case X86::COND_GE: return X86::JGE_4;
2406   case X86::COND_B:  return X86::JB_4;
2407   case X86::COND_BE: return X86::JBE_4;
2408   case X86::COND_A:  return X86::JA_4;
2409   case X86::COND_AE: return X86::JAE_4;
2410   case X86::COND_S:  return X86::JS_4;
2411   case X86::COND_NS: return X86::JNS_4;
2412   case X86::COND_P:  return X86::JP_4;
2413   case X86::COND_NP: return X86::JNP_4;
2414   case X86::COND_O:  return X86::JO_4;
2415   case X86::COND_NO: return X86::JNO_4;
2416   }
2417 }
2418
2419 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
2420 /// e.g. turning COND_E to COND_NE.
2421 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
2422   switch (CC) {
2423   default: llvm_unreachable("Illegal condition code!");
2424   case X86::COND_E:  return X86::COND_NE;
2425   case X86::COND_NE: return X86::COND_E;
2426   case X86::COND_L:  return X86::COND_GE;
2427   case X86::COND_LE: return X86::COND_G;
2428   case X86::COND_G:  return X86::COND_LE;
2429   case X86::COND_GE: return X86::COND_L;
2430   case X86::COND_B:  return X86::COND_AE;
2431   case X86::COND_BE: return X86::COND_A;
2432   case X86::COND_A:  return X86::COND_BE;
2433   case X86::COND_AE: return X86::COND_B;
2434   case X86::COND_S:  return X86::COND_NS;
2435   case X86::COND_NS: return X86::COND_S;
2436   case X86::COND_P:  return X86::COND_NP;
2437   case X86::COND_NP: return X86::COND_P;
2438   case X86::COND_O:  return X86::COND_NO;
2439   case X86::COND_NO: return X86::COND_O;
2440   }
2441 }
2442
2443 /// getSwappedCondition - assume the flags are set by MI(a,b), return
2444 /// the condition code if we modify the instructions such that flags are
2445 /// set by MI(b,a).
2446 static X86::CondCode getSwappedCondition(X86::CondCode CC) {
2447   switch (CC) {
2448   default: return X86::COND_INVALID;
2449   case X86::COND_E:  return X86::COND_E;
2450   case X86::COND_NE: return X86::COND_NE;
2451   case X86::COND_L:  return X86::COND_G;
2452   case X86::COND_LE: return X86::COND_GE;
2453   case X86::COND_G:  return X86::COND_L;
2454   case X86::COND_GE: return X86::COND_LE;
2455   case X86::COND_B:  return X86::COND_A;
2456   case X86::COND_BE: return X86::COND_AE;
2457   case X86::COND_A:  return X86::COND_B;
2458   case X86::COND_AE: return X86::COND_BE;
2459   }
2460 }
2461
2462 /// getSETFromCond - Return a set opcode for the given condition and
2463 /// whether it has memory operand.
2464 static unsigned getSETFromCond(X86::CondCode CC,
2465                                bool HasMemoryOperand) {
2466   static const uint16_t Opc[16][2] = {
2467     { X86::SETAr,  X86::SETAm  },
2468     { X86::SETAEr, X86::SETAEm },
2469     { X86::SETBr,  X86::SETBm  },
2470     { X86::SETBEr, X86::SETBEm },
2471     { X86::SETEr,  X86::SETEm  },
2472     { X86::SETGr,  X86::SETGm  },
2473     { X86::SETGEr, X86::SETGEm },
2474     { X86::SETLr,  X86::SETLm  },
2475     { X86::SETLEr, X86::SETLEm },
2476     { X86::SETNEr, X86::SETNEm },
2477     { X86::SETNOr, X86::SETNOm },
2478     { X86::SETNPr, X86::SETNPm },
2479     { X86::SETNSr, X86::SETNSm },
2480     { X86::SETOr,  X86::SETOm  },
2481     { X86::SETPr,  X86::SETPm  },
2482     { X86::SETSr,  X86::SETSm  }
2483   };
2484
2485   assert(CC < 16 && "Can only handle standard cond codes");
2486   return Opc[CC][HasMemoryOperand ? 1 : 0];
2487 }
2488
2489 /// getCMovFromCond - Return a cmov opcode for the given condition,
2490 /// register size in bytes, and operand type.
2491 static unsigned getCMovFromCond(X86::CondCode CC, unsigned RegBytes,
2492                                 bool HasMemoryOperand) {
2493   static const uint16_t Opc[32][3] = {
2494     { X86::CMOVA16rr,  X86::CMOVA32rr,  X86::CMOVA64rr  },
2495     { X86::CMOVAE16rr, X86::CMOVAE32rr, X86::CMOVAE64rr },
2496     { X86::CMOVB16rr,  X86::CMOVB32rr,  X86::CMOVB64rr  },
2497     { X86::CMOVBE16rr, X86::CMOVBE32rr, X86::CMOVBE64rr },
2498     { X86::CMOVE16rr,  X86::CMOVE32rr,  X86::CMOVE64rr  },
2499     { X86::CMOVG16rr,  X86::CMOVG32rr,  X86::CMOVG64rr  },
2500     { X86::CMOVGE16rr, X86::CMOVGE32rr, X86::CMOVGE64rr },
2501     { X86::CMOVL16rr,  X86::CMOVL32rr,  X86::CMOVL64rr  },
2502     { X86::CMOVLE16rr, X86::CMOVLE32rr, X86::CMOVLE64rr },
2503     { X86::CMOVNE16rr, X86::CMOVNE32rr, X86::CMOVNE64rr },
2504     { X86::CMOVNO16rr, X86::CMOVNO32rr, X86::CMOVNO64rr },
2505     { X86::CMOVNP16rr, X86::CMOVNP32rr, X86::CMOVNP64rr },
2506     { X86::CMOVNS16rr, X86::CMOVNS32rr, X86::CMOVNS64rr },
2507     { X86::CMOVO16rr,  X86::CMOVO32rr,  X86::CMOVO64rr  },
2508     { X86::CMOVP16rr,  X86::CMOVP32rr,  X86::CMOVP64rr  },
2509     { X86::CMOVS16rr,  X86::CMOVS32rr,  X86::CMOVS64rr  },
2510     { X86::CMOVA16rm,  X86::CMOVA32rm,  X86::CMOVA64rm  },
2511     { X86::CMOVAE16rm, X86::CMOVAE32rm, X86::CMOVAE64rm },
2512     { X86::CMOVB16rm,  X86::CMOVB32rm,  X86::CMOVB64rm  },
2513     { X86::CMOVBE16rm, X86::CMOVBE32rm, X86::CMOVBE64rm },
2514     { X86::CMOVE16rm,  X86::CMOVE32rm,  X86::CMOVE64rm  },
2515     { X86::CMOVG16rm,  X86::CMOVG32rm,  X86::CMOVG64rm  },
2516     { X86::CMOVGE16rm, X86::CMOVGE32rm, X86::CMOVGE64rm },
2517     { X86::CMOVL16rm,  X86::CMOVL32rm,  X86::CMOVL64rm  },
2518     { X86::CMOVLE16rm, X86::CMOVLE32rm, X86::CMOVLE64rm },
2519     { X86::CMOVNE16rm, X86::CMOVNE32rm, X86::CMOVNE64rm },
2520     { X86::CMOVNO16rm, X86::CMOVNO32rm, X86::CMOVNO64rm },
2521     { X86::CMOVNP16rm, X86::CMOVNP32rm, X86::CMOVNP64rm },
2522     { X86::CMOVNS16rm, X86::CMOVNS32rm, X86::CMOVNS64rm },
2523     { X86::CMOVO16rm,  X86::CMOVO32rm,  X86::CMOVO64rm  },
2524     { X86::CMOVP16rm,  X86::CMOVP32rm,  X86::CMOVP64rm  },
2525     { X86::CMOVS16rm,  X86::CMOVS32rm,  X86::CMOVS64rm  }
2526   };
2527
2528   assert(CC < 16 && "Can only handle standard cond codes");
2529   unsigned Idx = HasMemoryOperand ? 16+CC : CC;
2530   switch(RegBytes) {
2531   default: llvm_unreachable("Illegal register size!");
2532   case 2: return Opc[Idx][0];
2533   case 4: return Opc[Idx][1];
2534   case 8: return Opc[Idx][2];
2535   }
2536 }
2537
2538 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
2539   if (!MI->isTerminator()) return false;
2540
2541   // Conditional branch is a special case.
2542   if (MI->isBranch() && !MI->isBarrier())
2543     return true;
2544   if (!MI->isPredicable())
2545     return true;
2546   return !isPredicated(MI);
2547 }
2548
2549 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
2550                                  MachineBasicBlock *&TBB,
2551                                  MachineBasicBlock *&FBB,
2552                                  SmallVectorImpl<MachineOperand> &Cond,
2553                                  bool AllowModify) const {
2554   // Start from the bottom of the block and work up, examining the
2555   // terminator instructions.
2556   MachineBasicBlock::iterator I = MBB.end();
2557   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
2558   while (I != MBB.begin()) {
2559     --I;
2560     if (I->isDebugValue())
2561       continue;
2562
2563     // Working from the bottom, when we see a non-terminator instruction, we're
2564     // done.
2565     if (!isUnpredicatedTerminator(I))
2566       break;
2567
2568     // A terminator that isn't a branch can't easily be handled by this
2569     // analysis.
2570     if (!I->isBranch())
2571       return true;
2572
2573     // Handle unconditional branches.
2574     if (I->getOpcode() == X86::JMP_4) {
2575       UnCondBrIter = I;
2576
2577       if (!AllowModify) {
2578         TBB = I->getOperand(0).getMBB();
2579         continue;
2580       }
2581
2582       // If the block has any instructions after a JMP, delete them.
2583       while (llvm::next(I) != MBB.end())
2584         llvm::next(I)->eraseFromParent();
2585
2586       Cond.clear();
2587       FBB = 0;
2588
2589       // Delete the JMP if it's equivalent to a fall-through.
2590       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
2591         TBB = 0;
2592         I->eraseFromParent();
2593         I = MBB.end();
2594         UnCondBrIter = MBB.end();
2595         continue;
2596       }
2597
2598       // TBB is used to indicate the unconditional destination.
2599       TBB = I->getOperand(0).getMBB();
2600       continue;
2601     }
2602
2603     // Handle conditional branches.
2604     X86::CondCode BranchCode = getCondFromBranchOpc(I->getOpcode());
2605     if (BranchCode == X86::COND_INVALID)
2606       return true;  // Can't handle indirect branch.
2607
2608     // Working from the bottom, handle the first conditional branch.
2609     if (Cond.empty()) {
2610       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
2611       if (AllowModify && UnCondBrIter != MBB.end() &&
2612           MBB.isLayoutSuccessor(TargetBB)) {
2613         // If we can modify the code and it ends in something like:
2614         //
2615         //     jCC L1
2616         //     jmp L2
2617         //   L1:
2618         //     ...
2619         //   L2:
2620         //
2621         // Then we can change this to:
2622         //
2623         //     jnCC L2
2624         //   L1:
2625         //     ...
2626         //   L2:
2627         //
2628         // Which is a bit more efficient.
2629         // We conditionally jump to the fall-through block.
2630         BranchCode = GetOppositeBranchCondition(BranchCode);
2631         unsigned JNCC = GetCondBranchFromCond(BranchCode);
2632         MachineBasicBlock::iterator OldInst = I;
2633
2634         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
2635           .addMBB(UnCondBrIter->getOperand(0).getMBB());
2636         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_4))
2637           .addMBB(TargetBB);
2638
2639         OldInst->eraseFromParent();
2640         UnCondBrIter->eraseFromParent();
2641
2642         // Restart the analysis.
2643         UnCondBrIter = MBB.end();
2644         I = MBB.end();
2645         continue;
2646       }
2647
2648       FBB = TBB;
2649       TBB = I->getOperand(0).getMBB();
2650       Cond.push_back(MachineOperand::CreateImm(BranchCode));
2651       continue;
2652     }
2653
2654     // Handle subsequent conditional branches. Only handle the case where all
2655     // conditional branches branch to the same destination and their condition
2656     // opcodes fit one of the special multi-branch idioms.
2657     assert(Cond.size() == 1);
2658     assert(TBB);
2659
2660     // Only handle the case where all conditional branches branch to the same
2661     // destination.
2662     if (TBB != I->getOperand(0).getMBB())
2663       return true;
2664
2665     // If the conditions are the same, we can leave them alone.
2666     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
2667     if (OldBranchCode == BranchCode)
2668       continue;
2669
2670     // If they differ, see if they fit one of the known patterns. Theoretically,
2671     // we could handle more patterns here, but we shouldn't expect to see them
2672     // if instruction selection has done a reasonable job.
2673     if ((OldBranchCode == X86::COND_NP &&
2674          BranchCode == X86::COND_E) ||
2675         (OldBranchCode == X86::COND_E &&
2676          BranchCode == X86::COND_NP))
2677       BranchCode = X86::COND_NP_OR_E;
2678     else if ((OldBranchCode == X86::COND_P &&
2679               BranchCode == X86::COND_NE) ||
2680              (OldBranchCode == X86::COND_NE &&
2681               BranchCode == X86::COND_P))
2682       BranchCode = X86::COND_NE_OR_P;
2683     else
2684       return true;
2685
2686     // Update the MachineOperand.
2687     Cond[0].setImm(BranchCode);
2688   }
2689
2690   return false;
2691 }
2692
2693 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
2694   MachineBasicBlock::iterator I = MBB.end();
2695   unsigned Count = 0;
2696
2697   while (I != MBB.begin()) {
2698     --I;
2699     if (I->isDebugValue())
2700       continue;
2701     if (I->getOpcode() != X86::JMP_4 &&
2702         getCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
2703       break;
2704     // Remove the branch.
2705     I->eraseFromParent();
2706     I = MBB.end();
2707     ++Count;
2708   }
2709
2710   return Count;
2711 }
2712
2713 unsigned
2714 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
2715                            MachineBasicBlock *FBB,
2716                            const SmallVectorImpl<MachineOperand> &Cond,
2717                            DebugLoc DL) const {
2718   // Shouldn't be a fall through.
2719   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
2720   assert((Cond.size() == 1 || Cond.size() == 0) &&
2721          "X86 branch conditions have one component!");
2722
2723   if (Cond.empty()) {
2724     // Unconditional branch?
2725     assert(!FBB && "Unconditional branch with multiple successors!");
2726     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(TBB);
2727     return 1;
2728   }
2729
2730   // Conditional branch.
2731   unsigned Count = 0;
2732   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
2733   switch (CC) {
2734   case X86::COND_NP_OR_E:
2735     // Synthesize NP_OR_E with two branches.
2736     BuildMI(&MBB, DL, get(X86::JNP_4)).addMBB(TBB);
2737     ++Count;
2738     BuildMI(&MBB, DL, get(X86::JE_4)).addMBB(TBB);
2739     ++Count;
2740     break;
2741   case X86::COND_NE_OR_P:
2742     // Synthesize NE_OR_P with two branches.
2743     BuildMI(&MBB, DL, get(X86::JNE_4)).addMBB(TBB);
2744     ++Count;
2745     BuildMI(&MBB, DL, get(X86::JP_4)).addMBB(TBB);
2746     ++Count;
2747     break;
2748   default: {
2749     unsigned Opc = GetCondBranchFromCond(CC);
2750     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
2751     ++Count;
2752   }
2753   }
2754   if (FBB) {
2755     // Two-way Conditional branch. Insert the second branch.
2756     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(FBB);
2757     ++Count;
2758   }
2759   return Count;
2760 }
2761
2762 bool X86InstrInfo::
2763 canInsertSelect(const MachineBasicBlock &MBB,
2764                 const SmallVectorImpl<MachineOperand> &Cond,
2765                 unsigned TrueReg, unsigned FalseReg,
2766                 int &CondCycles, int &TrueCycles, int &FalseCycles) const {
2767   // Not all subtargets have cmov instructions.
2768   if (!TM.getSubtarget<X86Subtarget>().hasCMov())
2769     return false;
2770   if (Cond.size() != 1)
2771     return false;
2772   // We cannot do the composite conditions, at least not in SSA form.
2773   if ((X86::CondCode)Cond[0].getImm() > X86::COND_S)
2774     return false;
2775
2776   // Check register classes.
2777   const MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
2778   const TargetRegisterClass *RC =
2779     RI.getCommonSubClass(MRI.getRegClass(TrueReg), MRI.getRegClass(FalseReg));
2780   if (!RC)
2781     return false;
2782
2783   // We have cmov instructions for 16, 32, and 64 bit general purpose registers.
2784   if (X86::GR16RegClass.hasSubClassEq(RC) ||
2785       X86::GR32RegClass.hasSubClassEq(RC) ||
2786       X86::GR64RegClass.hasSubClassEq(RC)) {
2787     // This latency applies to Pentium M, Merom, Wolfdale, Nehalem, and Sandy
2788     // Bridge. Probably Ivy Bridge as well.
2789     CondCycles = 2;
2790     TrueCycles = 2;
2791     FalseCycles = 2;
2792     return true;
2793   }
2794
2795   // Can't do vectors.
2796   return false;
2797 }
2798
2799 void X86InstrInfo::insertSelect(MachineBasicBlock &MBB,
2800                                 MachineBasicBlock::iterator I, DebugLoc DL,
2801                                 unsigned DstReg,
2802                                 const SmallVectorImpl<MachineOperand> &Cond,
2803                                 unsigned TrueReg, unsigned FalseReg) const {
2804    MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
2805    assert(Cond.size() == 1 && "Invalid Cond array");
2806    unsigned Opc = getCMovFromCond((X86::CondCode)Cond[0].getImm(),
2807                                   MRI.getRegClass(DstReg)->getSize(),
2808                                   false/*HasMemoryOperand*/);
2809    BuildMI(MBB, I, DL, get(Opc), DstReg).addReg(FalseReg).addReg(TrueReg);
2810 }
2811
2812 /// isHReg - Test if the given register is a physical h register.
2813 static bool isHReg(unsigned Reg) {
2814   return X86::GR8_ABCD_HRegClass.contains(Reg);
2815 }
2816
2817 // Try and copy between VR128/VR64 and GR64 registers.
2818 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
2819                                         bool HasAVX) {
2820   // SrcReg(VR128) -> DestReg(GR64)
2821   // SrcReg(VR64)  -> DestReg(GR64)
2822   // SrcReg(GR64)  -> DestReg(VR128)
2823   // SrcReg(GR64)  -> DestReg(VR64)
2824
2825   if (X86::GR64RegClass.contains(DestReg)) {
2826     if (X86::VR128RegClass.contains(SrcReg))
2827       // Copy from a VR128 register to a GR64 register.
2828       return HasAVX ? X86::VMOVPQIto64rr : X86::MOVPQIto64rr;
2829     if (X86::VR64RegClass.contains(SrcReg))
2830       // Copy from a VR64 register to a GR64 register.
2831       return X86::MOVSDto64rr;
2832   } else if (X86::GR64RegClass.contains(SrcReg)) {
2833     // Copy from a GR64 register to a VR128 register.
2834     if (X86::VR128RegClass.contains(DestReg))
2835       return HasAVX ? X86::VMOV64toPQIrr : X86::MOV64toPQIrr;
2836     // Copy from a GR64 register to a VR64 register.
2837     if (X86::VR64RegClass.contains(DestReg))
2838       return X86::MOV64toSDrr;
2839   }
2840
2841   // SrcReg(FR32) -> DestReg(GR32)
2842   // SrcReg(GR32) -> DestReg(FR32)
2843
2844   if (X86::GR32RegClass.contains(DestReg) && X86::FR32RegClass.contains(SrcReg))
2845     // Copy from a FR32 register to a GR32 register.
2846     return HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr;
2847
2848   if (X86::FR32RegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
2849     // Copy from a GR32 register to a FR32 register.
2850     return HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr;
2851
2852   return 0;
2853 }
2854
2855 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
2856                                MachineBasicBlock::iterator MI, DebugLoc DL,
2857                                unsigned DestReg, unsigned SrcReg,
2858                                bool KillSrc) const {
2859   // First deal with the normal symmetric copies.
2860   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2861   unsigned Opc;
2862   if (X86::GR64RegClass.contains(DestReg, SrcReg))
2863     Opc = X86::MOV64rr;
2864   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
2865     Opc = X86::MOV32rr;
2866   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
2867     Opc = X86::MOV16rr;
2868   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
2869     // Copying to or from a physical H register on x86-64 requires a NOREX
2870     // move.  Otherwise use a normal move.
2871     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
2872         TM.getSubtarget<X86Subtarget>().is64Bit()) {
2873       Opc = X86::MOV8rr_NOREX;
2874       // Both operands must be encodable without an REX prefix.
2875       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
2876              "8-bit H register can not be copied outside GR8_NOREX");
2877     } else
2878       Opc = X86::MOV8rr;
2879   } else if (X86::VR128RegClass.contains(DestReg, SrcReg))
2880     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
2881   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
2882     Opc = X86::VMOVAPSYrr;
2883   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
2884     Opc = X86::MMX_MOVQ64rr;
2885   else
2886     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, HasAVX);
2887
2888   if (Opc) {
2889     BuildMI(MBB, MI, DL, get(Opc), DestReg)
2890       .addReg(SrcReg, getKillRegState(KillSrc));
2891     return;
2892   }
2893
2894   // Moving EFLAGS to / from another register requires a push and a pop.
2895   // Notice that we have to adjust the stack if we don't want to clobber the
2896   // first frame index. See X86FrameLowering.cpp - colobbersTheStack.
2897   if (SrcReg == X86::EFLAGS) {
2898     if (X86::GR64RegClass.contains(DestReg)) {
2899       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
2900       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
2901       return;
2902     }
2903     if (X86::GR32RegClass.contains(DestReg)) {
2904       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
2905       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
2906       return;
2907     }
2908   }
2909   if (DestReg == X86::EFLAGS) {
2910     if (X86::GR64RegClass.contains(SrcReg)) {
2911       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
2912         .addReg(SrcReg, getKillRegState(KillSrc));
2913       BuildMI(MBB, MI, DL, get(X86::POPF64));
2914       return;
2915     }
2916     if (X86::GR32RegClass.contains(SrcReg)) {
2917       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
2918         .addReg(SrcReg, getKillRegState(KillSrc));
2919       BuildMI(MBB, MI, DL, get(X86::POPF32));
2920       return;
2921     }
2922   }
2923
2924   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
2925                << " to " << RI.getName(DestReg) << '\n');
2926   llvm_unreachable("Cannot emit physreg copy instruction");
2927 }
2928
2929 static unsigned getLoadStoreRegOpcode(unsigned Reg,
2930                                       const TargetRegisterClass *RC,
2931                                       bool isStackAligned,
2932                                       const TargetMachine &TM,
2933                                       bool load) {
2934   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2935   switch (RC->getSize()) {
2936   default:
2937     llvm_unreachable("Unknown spill size");
2938   case 1:
2939     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
2940     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2941       // Copying to or from a physical H register on x86-64 requires a NOREX
2942       // move.  Otherwise use a normal move.
2943       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
2944         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
2945     return load ? X86::MOV8rm : X86::MOV8mr;
2946   case 2:
2947     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
2948     return load ? X86::MOV16rm : X86::MOV16mr;
2949   case 4:
2950     if (X86::GR32RegClass.hasSubClassEq(RC))
2951       return load ? X86::MOV32rm : X86::MOV32mr;
2952     if (X86::FR32RegClass.hasSubClassEq(RC))
2953       return load ?
2954         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
2955         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
2956     if (X86::RFP32RegClass.hasSubClassEq(RC))
2957       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
2958     llvm_unreachable("Unknown 4-byte regclass");
2959   case 8:
2960     if (X86::GR64RegClass.hasSubClassEq(RC))
2961       return load ? X86::MOV64rm : X86::MOV64mr;
2962     if (X86::FR64RegClass.hasSubClassEq(RC))
2963       return load ?
2964         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
2965         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
2966     if (X86::VR64RegClass.hasSubClassEq(RC))
2967       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
2968     if (X86::RFP64RegClass.hasSubClassEq(RC))
2969       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
2970     llvm_unreachable("Unknown 8-byte regclass");
2971   case 10:
2972     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
2973     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
2974   case 16: {
2975     assert(X86::VR128RegClass.hasSubClassEq(RC) && "Unknown 16-byte regclass");
2976     // If stack is realigned we can use aligned stores.
2977     if (isStackAligned)
2978       return load ?
2979         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
2980         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
2981     else
2982       return load ?
2983         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
2984         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
2985   }
2986   case 32:
2987     assert(X86::VR256RegClass.hasSubClassEq(RC) && "Unknown 32-byte regclass");
2988     // If stack is realigned we can use aligned stores.
2989     if (isStackAligned)
2990       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
2991     else
2992       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
2993   }
2994 }
2995
2996 static unsigned getStoreRegOpcode(unsigned SrcReg,
2997                                   const TargetRegisterClass *RC,
2998                                   bool isStackAligned,
2999                                   TargetMachine &TM) {
3000   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, TM, false);
3001 }
3002
3003
3004 static unsigned getLoadRegOpcode(unsigned DestReg,
3005                                  const TargetRegisterClass *RC,
3006                                  bool isStackAligned,
3007                                  const TargetMachine &TM) {
3008   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, TM, true);
3009 }
3010
3011 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
3012                                        MachineBasicBlock::iterator MI,
3013                                        unsigned SrcReg, bool isKill, int FrameIdx,
3014                                        const TargetRegisterClass *RC,
3015                                        const TargetRegisterInfo *TRI) const {
3016   const MachineFunction &MF = *MBB.getParent();
3017   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
3018          "Stack slot too small for store");
3019   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3020   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
3021     RI.canRealignStack(MF);
3022   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
3023   DebugLoc DL = MBB.findDebugLoc(MI);
3024   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
3025     .addReg(SrcReg, getKillRegState(isKill));
3026 }
3027
3028 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
3029                                   bool isKill,
3030                                   SmallVectorImpl<MachineOperand> &Addr,
3031                                   const TargetRegisterClass *RC,
3032                                   MachineInstr::mmo_iterator MMOBegin,
3033                                   MachineInstr::mmo_iterator MMOEnd,
3034                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
3035   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3036   bool isAligned = MMOBegin != MMOEnd &&
3037                    (*MMOBegin)->getAlignment() >= Alignment;
3038   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
3039   DebugLoc DL;
3040   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
3041   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3042     MIB.addOperand(Addr[i]);
3043   MIB.addReg(SrcReg, getKillRegState(isKill));
3044   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3045   NewMIs.push_back(MIB);
3046 }
3047
3048
3049 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
3050                                         MachineBasicBlock::iterator MI,
3051                                         unsigned DestReg, int FrameIdx,
3052                                         const TargetRegisterClass *RC,
3053                                         const TargetRegisterInfo *TRI) const {
3054   const MachineFunction &MF = *MBB.getParent();
3055   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3056   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
3057     RI.canRealignStack(MF);
3058   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
3059   DebugLoc DL = MBB.findDebugLoc(MI);
3060   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
3061 }
3062
3063 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
3064                                  SmallVectorImpl<MachineOperand> &Addr,
3065                                  const TargetRegisterClass *RC,
3066                                  MachineInstr::mmo_iterator MMOBegin,
3067                                  MachineInstr::mmo_iterator MMOEnd,
3068                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
3069   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3070   bool isAligned = MMOBegin != MMOEnd &&
3071                    (*MMOBegin)->getAlignment() >= Alignment;
3072   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
3073   DebugLoc DL;
3074   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
3075   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3076     MIB.addOperand(Addr[i]);
3077   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3078   NewMIs.push_back(MIB);
3079 }
3080
3081 bool X86InstrInfo::
3082 analyzeCompare(const MachineInstr *MI, unsigned &SrcReg, unsigned &SrcReg2,
3083                int &CmpMask, int &CmpValue) const {
3084   switch (MI->getOpcode()) {
3085   default: break;
3086   case X86::CMP64ri32:
3087   case X86::CMP64ri8:
3088   case X86::CMP32ri:
3089   case X86::CMP32ri8:
3090   case X86::CMP16ri:
3091   case X86::CMP16ri8:
3092   case X86::CMP8ri:
3093     SrcReg = MI->getOperand(0).getReg();
3094     SrcReg2 = 0;
3095     CmpMask = ~0;
3096     CmpValue = MI->getOperand(1).getImm();
3097     return true;
3098   // A SUB can be used to perform comparison.
3099   case X86::SUB64rm:
3100   case X86::SUB32rm:
3101   case X86::SUB16rm:
3102   case X86::SUB8rm:
3103     SrcReg = MI->getOperand(1).getReg();
3104     SrcReg2 = 0;
3105     CmpMask = ~0;
3106     CmpValue = 0;
3107     return true;
3108   case X86::SUB64rr:
3109   case X86::SUB32rr:
3110   case X86::SUB16rr:
3111   case X86::SUB8rr:
3112     SrcReg = MI->getOperand(1).getReg();
3113     SrcReg2 = MI->getOperand(2).getReg();
3114     CmpMask = ~0;
3115     CmpValue = 0;
3116     return true;
3117   case X86::SUB64ri32:
3118   case X86::SUB64ri8:
3119   case X86::SUB32ri:
3120   case X86::SUB32ri8:
3121   case X86::SUB16ri:
3122   case X86::SUB16ri8:
3123   case X86::SUB8ri:
3124     SrcReg = MI->getOperand(1).getReg();
3125     SrcReg2 = 0;
3126     CmpMask = ~0;
3127     CmpValue = MI->getOperand(2).getImm();
3128     return true;
3129   case X86::CMP64rr:
3130   case X86::CMP32rr:
3131   case X86::CMP16rr:
3132   case X86::CMP8rr:
3133     SrcReg = MI->getOperand(0).getReg();
3134     SrcReg2 = MI->getOperand(1).getReg();
3135     CmpMask = ~0;
3136     CmpValue = 0;
3137     return true;
3138   case X86::TEST8rr:
3139   case X86::TEST16rr:
3140   case X86::TEST32rr:
3141   case X86::TEST64rr:
3142     SrcReg = MI->getOperand(0).getReg();
3143     if (MI->getOperand(1).getReg() != SrcReg) return false;
3144     // Compare against zero.
3145     SrcReg2 = 0;
3146     CmpMask = ~0;
3147     CmpValue = 0;
3148     return true;
3149   }
3150   return false;
3151 }
3152
3153 /// isRedundantFlagInstr - check whether the first instruction, whose only
3154 /// purpose is to update flags, can be made redundant.
3155 /// CMPrr can be made redundant by SUBrr if the operands are the same.
3156 /// This function can be extended later on.
3157 /// SrcReg, SrcRegs: register operands for FlagI.
3158 /// ImmValue: immediate for FlagI if it takes an immediate.
3159 inline static bool isRedundantFlagInstr(MachineInstr *FlagI, unsigned SrcReg,
3160                                         unsigned SrcReg2, int ImmValue,
3161                                         MachineInstr *OI) {
3162   if (((FlagI->getOpcode() == X86::CMP64rr &&
3163         OI->getOpcode() == X86::SUB64rr) ||
3164        (FlagI->getOpcode() == X86::CMP32rr &&
3165         OI->getOpcode() == X86::SUB32rr)||
3166        (FlagI->getOpcode() == X86::CMP16rr &&
3167         OI->getOpcode() == X86::SUB16rr)||
3168        (FlagI->getOpcode() == X86::CMP8rr &&
3169         OI->getOpcode() == X86::SUB8rr)) &&
3170       ((OI->getOperand(1).getReg() == SrcReg &&
3171         OI->getOperand(2).getReg() == SrcReg2) ||
3172        (OI->getOperand(1).getReg() == SrcReg2 &&
3173         OI->getOperand(2).getReg() == SrcReg)))
3174     return true;
3175
3176   if (((FlagI->getOpcode() == X86::CMP64ri32 &&
3177         OI->getOpcode() == X86::SUB64ri32) ||
3178        (FlagI->getOpcode() == X86::CMP64ri8 &&
3179         OI->getOpcode() == X86::SUB64ri8) ||
3180        (FlagI->getOpcode() == X86::CMP32ri &&
3181         OI->getOpcode() == X86::SUB32ri) ||
3182        (FlagI->getOpcode() == X86::CMP32ri8 &&
3183         OI->getOpcode() == X86::SUB32ri8) ||
3184        (FlagI->getOpcode() == X86::CMP16ri &&
3185         OI->getOpcode() == X86::SUB16ri) ||
3186        (FlagI->getOpcode() == X86::CMP16ri8 &&
3187         OI->getOpcode() == X86::SUB16ri8) ||
3188        (FlagI->getOpcode() == X86::CMP8ri &&
3189         OI->getOpcode() == X86::SUB8ri)) &&
3190       OI->getOperand(1).getReg() == SrcReg &&
3191       OI->getOperand(2).getImm() == ImmValue)
3192     return true;
3193   return false;
3194 }
3195
3196 /// isDefConvertible - check whether the definition can be converted
3197 /// to remove a comparison against zero.
3198 inline static bool isDefConvertible(MachineInstr *MI) {
3199   switch (MI->getOpcode()) {
3200   default: return false;
3201   case X86::SUB64ri32: case X86::SUB64ri8: case X86::SUB32ri:
3202   case X86::SUB32ri8:  case X86::SUB16ri:  case X86::SUB16ri8:
3203   case X86::SUB8ri:    case X86::SUB64rr:  case X86::SUB32rr:
3204   case X86::SUB16rr:   case X86::SUB8rr:   case X86::SUB64rm:
3205   case X86::SUB32rm:   case X86::SUB16rm:  case X86::SUB8rm:
3206   case X86::DEC64r:    case X86::DEC32r:   case X86::DEC16r: case X86::DEC8r:
3207   case X86::DEC64_32r: case X86::DEC64_16r:
3208   case X86::ADD64ri32: case X86::ADD64ri8: case X86::ADD32ri:
3209   case X86::ADD32ri8:  case X86::ADD16ri:  case X86::ADD16ri8:
3210   case X86::ADD8ri:    case X86::ADD64rr:  case X86::ADD32rr:
3211   case X86::ADD16rr:   case X86::ADD8rr:   case X86::ADD64rm:
3212   case X86::ADD32rm:   case X86::ADD16rm:  case X86::ADD8rm:
3213   case X86::INC64r:    case X86::INC32r:   case X86::INC16r: case X86::INC8r:
3214   case X86::INC64_32r: case X86::INC64_16r:
3215   case X86::AND64ri32: case X86::AND64ri8: case X86::AND32ri:
3216   case X86::AND32ri8:  case X86::AND16ri:  case X86::AND16ri8:
3217   case X86::AND8ri:    case X86::AND64rr:  case X86::AND32rr:
3218   case X86::AND16rr:   case X86::AND8rr:   case X86::AND64rm:
3219   case X86::AND32rm:   case X86::AND16rm:  case X86::AND8rm:
3220   case X86::XOR64ri32: case X86::XOR64ri8: case X86::XOR32ri:
3221   case X86::XOR32ri8:  case X86::XOR16ri:  case X86::XOR16ri8:
3222   case X86::XOR8ri:    case X86::XOR64rr:  case X86::XOR32rr:
3223   case X86::XOR16rr:   case X86::XOR8rr:   case X86::XOR64rm:
3224   case X86::XOR32rm:   case X86::XOR16rm:  case X86::XOR8rm:
3225   case X86::OR64ri32:  case X86::OR64ri8:  case X86::OR32ri:
3226   case X86::OR32ri8:   case X86::OR16ri:   case X86::OR16ri8:
3227   case X86::OR8ri:     case X86::OR64rr:   case X86::OR32rr:
3228   case X86::OR16rr:    case X86::OR8rr:    case X86::OR64rm:
3229   case X86::OR32rm:    case X86::OR16rm:   case X86::OR8rm:
3230   case X86::ANDN32rr:  case X86::ANDN32rm:
3231   case X86::ANDN64rr:  case X86::ANDN64rm:
3232     return true;
3233   }
3234 }
3235
3236 /// optimizeCompareInstr - Check if there exists an earlier instruction that
3237 /// operates on the same source operands and sets flags in the same way as
3238 /// Compare; remove Compare if possible.
3239 bool X86InstrInfo::
3240 optimizeCompareInstr(MachineInstr *CmpInstr, unsigned SrcReg, unsigned SrcReg2,
3241                      int CmpMask, int CmpValue,
3242                      const MachineRegisterInfo *MRI) const {
3243   // Check whether we can replace SUB with CMP.
3244   unsigned NewOpcode = 0;
3245   switch (CmpInstr->getOpcode()) {
3246   default: break;
3247   case X86::SUB64ri32:
3248   case X86::SUB64ri8:
3249   case X86::SUB32ri:
3250   case X86::SUB32ri8:
3251   case X86::SUB16ri:
3252   case X86::SUB16ri8:
3253   case X86::SUB8ri:
3254   case X86::SUB64rm:
3255   case X86::SUB32rm:
3256   case X86::SUB16rm:
3257   case X86::SUB8rm:
3258   case X86::SUB64rr:
3259   case X86::SUB32rr:
3260   case X86::SUB16rr:
3261   case X86::SUB8rr: {
3262     if (!MRI->use_nodbg_empty(CmpInstr->getOperand(0).getReg()))
3263       return false;
3264     // There is no use of the destination register, we can replace SUB with CMP.
3265     switch (CmpInstr->getOpcode()) {
3266     default: llvm_unreachable("Unreachable!");
3267     case X86::SUB64rm:   NewOpcode = X86::CMP64rm;   break;
3268     case X86::SUB32rm:   NewOpcode = X86::CMP32rm;   break;
3269     case X86::SUB16rm:   NewOpcode = X86::CMP16rm;   break;
3270     case X86::SUB8rm:    NewOpcode = X86::CMP8rm;    break;
3271     case X86::SUB64rr:   NewOpcode = X86::CMP64rr;   break;
3272     case X86::SUB32rr:   NewOpcode = X86::CMP32rr;   break;
3273     case X86::SUB16rr:   NewOpcode = X86::CMP16rr;   break;
3274     case X86::SUB8rr:    NewOpcode = X86::CMP8rr;    break;
3275     case X86::SUB64ri32: NewOpcode = X86::CMP64ri32; break;
3276     case X86::SUB64ri8:  NewOpcode = X86::CMP64ri8;  break;
3277     case X86::SUB32ri:   NewOpcode = X86::CMP32ri;   break;
3278     case X86::SUB32ri8:  NewOpcode = X86::CMP32ri8;  break;
3279     case X86::SUB16ri:   NewOpcode = X86::CMP16ri;   break;
3280     case X86::SUB16ri8:  NewOpcode = X86::CMP16ri8;  break;
3281     case X86::SUB8ri:    NewOpcode = X86::CMP8ri;    break;
3282     }
3283     CmpInstr->setDesc(get(NewOpcode));
3284     CmpInstr->RemoveOperand(0);
3285     // Fall through to optimize Cmp if Cmp is CMPrr or CMPri.
3286     if (NewOpcode == X86::CMP64rm || NewOpcode == X86::CMP32rm ||
3287         NewOpcode == X86::CMP16rm || NewOpcode == X86::CMP8rm)
3288       return false;
3289   }
3290   }
3291
3292   // Get the unique definition of SrcReg.
3293   MachineInstr *MI = MRI->getUniqueVRegDef(SrcReg);
3294   if (!MI) return false;
3295
3296   // CmpInstr is the first instruction of the BB.
3297   MachineBasicBlock::iterator I = CmpInstr, Def = MI;
3298
3299   // If we are comparing against zero, check whether we can use MI to update
3300   // EFLAGS. If MI is not in the same BB as CmpInstr, do not optimize.
3301   bool IsCmpZero = (SrcReg2 == 0 && CmpValue == 0);
3302   if (IsCmpZero && (MI->getParent() != CmpInstr->getParent() ||
3303       !isDefConvertible(MI)))
3304     return false;
3305
3306   // We are searching for an earlier instruction that can make CmpInstr
3307   // redundant and that instruction will be saved in Sub.
3308   MachineInstr *Sub = NULL;
3309   const TargetRegisterInfo *TRI = &getRegisterInfo();
3310
3311   // We iterate backward, starting from the instruction before CmpInstr and
3312   // stop when reaching the definition of a source register or done with the BB.
3313   // RI points to the instruction before CmpInstr.
3314   // If the definition is in this basic block, RE points to the definition;
3315   // otherwise, RE is the rend of the basic block.
3316   MachineBasicBlock::reverse_iterator
3317       RI = MachineBasicBlock::reverse_iterator(I),
3318       RE = CmpInstr->getParent() == MI->getParent() ?
3319            MachineBasicBlock::reverse_iterator(++Def) /* points to MI */ :
3320            CmpInstr->getParent()->rend();
3321   MachineInstr *Movr0Inst = 0;
3322   for (; RI != RE; ++RI) {
3323     MachineInstr *Instr = &*RI;
3324     // Check whether CmpInstr can be made redundant by the current instruction.
3325     if (!IsCmpZero &&
3326         isRedundantFlagInstr(CmpInstr, SrcReg, SrcReg2, CmpValue, Instr)) {
3327       Sub = Instr;
3328       break;
3329     }
3330
3331     if (Instr->modifiesRegister(X86::EFLAGS, TRI) ||
3332         Instr->readsRegister(X86::EFLAGS, TRI)) {
3333       // This instruction modifies or uses EFLAGS.
3334
3335       // MOV32r0 etc. are implemented with xor which clobbers condition code.
3336       // They are safe to move up, if the definition to EFLAGS is dead and
3337       // earlier instructions do not read or write EFLAGS.
3338       if (!Movr0Inst && (Instr->getOpcode() == X86::MOV8r0 ||
3339            Instr->getOpcode() == X86::MOV16r0 ||
3340            Instr->getOpcode() == X86::MOV32r0 ||
3341            Instr->getOpcode() == X86::MOV64r0) &&
3342           Instr->registerDefIsDead(X86::EFLAGS, TRI)) {
3343         Movr0Inst = Instr;
3344         continue;
3345       }
3346
3347       // We can't remove CmpInstr.
3348       return false;
3349     }
3350   }
3351
3352   // Return false if no candidates exist.
3353   if (!IsCmpZero && !Sub)
3354     return false;
3355
3356   bool IsSwapped = (SrcReg2 != 0 && Sub->getOperand(1).getReg() == SrcReg2 &&
3357                     Sub->getOperand(2).getReg() == SrcReg);
3358
3359   // Scan forward from the instruction after CmpInstr for uses of EFLAGS.
3360   // It is safe to remove CmpInstr if EFLAGS is redefined or killed.
3361   // If we are done with the basic block, we need to check whether EFLAGS is
3362   // live-out.
3363   bool IsSafe = false;
3364   SmallVector<std::pair<MachineInstr*, unsigned /*NewOpc*/>, 4> OpsToUpdate;
3365   MachineBasicBlock::iterator E = CmpInstr->getParent()->end();
3366   for (++I; I != E; ++I) {
3367     const MachineInstr &Instr = *I;
3368     bool ModifyEFLAGS = Instr.modifiesRegister(X86::EFLAGS, TRI);
3369     bool UseEFLAGS = Instr.readsRegister(X86::EFLAGS, TRI);
3370     // We should check the usage if this instruction uses and updates EFLAGS.
3371     if (!UseEFLAGS && ModifyEFLAGS) {
3372       // It is safe to remove CmpInstr if EFLAGS is updated again.
3373       IsSafe = true;
3374       break;
3375     }
3376     if (!UseEFLAGS && !ModifyEFLAGS)
3377       continue;
3378
3379     // EFLAGS is used by this instruction.
3380     X86::CondCode OldCC;
3381     bool OpcIsSET = false;
3382     if (IsCmpZero || IsSwapped) {
3383       // We decode the condition code from opcode.
3384       if (Instr.isBranch())
3385         OldCC = getCondFromBranchOpc(Instr.getOpcode());
3386       else {
3387         OldCC = getCondFromSETOpc(Instr.getOpcode());
3388         if (OldCC != X86::COND_INVALID)
3389           OpcIsSET = true;
3390         else
3391           OldCC = X86::getCondFromCMovOpc(Instr.getOpcode());
3392       }
3393       if (OldCC == X86::COND_INVALID) return false;
3394     }
3395     if (IsCmpZero) {
3396       switch (OldCC) {
3397       default: break;
3398       case X86::COND_A: case X86::COND_AE:
3399       case X86::COND_B: case X86::COND_BE:
3400       case X86::COND_G: case X86::COND_GE:
3401       case X86::COND_L: case X86::COND_LE:
3402       case X86::COND_O: case X86::COND_NO:
3403         // CF and OF are used, we can't perform this optimization.
3404         return false;
3405       }
3406     } else if (IsSwapped) {
3407       // If we have SUB(r1, r2) and CMP(r2, r1), the condition code needs
3408       // to be changed from r2 > r1 to r1 < r2, from r2 < r1 to r1 > r2, etc.
3409       // We swap the condition code and synthesize the new opcode.
3410       X86::CondCode NewCC = getSwappedCondition(OldCC);
3411       if (NewCC == X86::COND_INVALID) return false;
3412
3413       // Synthesize the new opcode.
3414       bool HasMemoryOperand = Instr.hasOneMemOperand();
3415       unsigned NewOpc;
3416       if (Instr.isBranch())
3417         NewOpc = GetCondBranchFromCond(NewCC);
3418       else if(OpcIsSET)
3419         NewOpc = getSETFromCond(NewCC, HasMemoryOperand);
3420       else {
3421         unsigned DstReg = Instr.getOperand(0).getReg();
3422         NewOpc = getCMovFromCond(NewCC, MRI->getRegClass(DstReg)->getSize(),
3423                                  HasMemoryOperand);
3424       }
3425
3426       // Push the MachineInstr to OpsToUpdate.
3427       // If it is safe to remove CmpInstr, the condition code of these
3428       // instructions will be modified.
3429       OpsToUpdate.push_back(std::make_pair(&*I, NewOpc));
3430     }
3431     if (ModifyEFLAGS || Instr.killsRegister(X86::EFLAGS, TRI)) {
3432       // It is safe to remove CmpInstr if EFLAGS is updated again or killed.
3433       IsSafe = true;
3434       break;
3435     }
3436   }
3437
3438   // If EFLAGS is not killed nor re-defined, we should check whether it is
3439   // live-out. If it is live-out, do not optimize.
3440   if ((IsCmpZero || IsSwapped) && !IsSafe) {
3441     MachineBasicBlock *MBB = CmpInstr->getParent();
3442     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
3443              SE = MBB->succ_end(); SI != SE; ++SI)
3444       if ((*SI)->isLiveIn(X86::EFLAGS))
3445         return false;
3446   }
3447
3448   // The instruction to be updated is either Sub or MI.
3449   Sub = IsCmpZero ? MI : Sub;
3450   // Move Movr0Inst to the place right before Sub.
3451   if (Movr0Inst) {
3452     Sub->getParent()->remove(Movr0Inst);
3453     Sub->getParent()->insert(MachineBasicBlock::iterator(Sub), Movr0Inst);
3454   }
3455
3456   // Make sure Sub instruction defines EFLAGS and mark the def live.
3457   unsigned LastOperand = Sub->getNumOperands() - 1;
3458   assert(Sub->getNumOperands() >= 2 &&
3459          Sub->getOperand(LastOperand).isReg() &&
3460          Sub->getOperand(LastOperand).getReg() == X86::EFLAGS &&
3461          "EFLAGS should be the last operand of SUB, ADD, OR, XOR, AND");
3462   Sub->getOperand(LastOperand).setIsDef(true);
3463   Sub->getOperand(LastOperand).setIsDead(false);
3464   CmpInstr->eraseFromParent();
3465
3466   // Modify the condition code of instructions in OpsToUpdate.
3467   for (unsigned i = 0, e = OpsToUpdate.size(); i < e; i++)
3468     OpsToUpdate[i].first->setDesc(get(OpsToUpdate[i].second));
3469   return true;
3470 }
3471
3472 /// optimizeLoadInstr - Try to remove the load by folding it to a register
3473 /// operand at the use. We fold the load instructions if load defines a virtual
3474 /// register, the virtual register is used once in the same BB, and the
3475 /// instructions in-between do not load or store, and have no side effects.
3476 MachineInstr* X86InstrInfo::
3477 optimizeLoadInstr(MachineInstr *MI, const MachineRegisterInfo *MRI,
3478                   unsigned &FoldAsLoadDefReg,
3479                   MachineInstr *&DefMI) const {
3480   if (FoldAsLoadDefReg == 0)
3481     return 0;
3482   // To be conservative, if there exists another load, clear the load candidate.
3483   if (MI->mayLoad()) {
3484     FoldAsLoadDefReg = 0;
3485     return 0;
3486   }
3487
3488   // Check whether we can move DefMI here.
3489   DefMI = MRI->getVRegDef(FoldAsLoadDefReg);
3490   assert(DefMI);
3491   bool SawStore = false;
3492   if (!DefMI->isSafeToMove(this, 0, SawStore))
3493     return 0;
3494
3495   // We try to commute MI if possible.
3496   unsigned IdxEnd = (MI->isCommutable()) ? 2 : 1;
3497   for (unsigned Idx = 0; Idx < IdxEnd; Idx++) {
3498     // Collect information about virtual register operands of MI.
3499     unsigned SrcOperandId = 0;
3500     bool FoundSrcOperand = false;
3501     for (unsigned i = 0, e = MI->getDesc().getNumOperands(); i != e; ++i) {
3502       MachineOperand &MO = MI->getOperand(i);
3503       if (!MO.isReg())
3504         continue;
3505       unsigned Reg = MO.getReg();
3506       if (Reg != FoldAsLoadDefReg)
3507         continue;
3508       // Do not fold if we have a subreg use or a def or multiple uses.
3509       if (MO.getSubReg() || MO.isDef() || FoundSrcOperand)
3510         return 0;
3511
3512       SrcOperandId = i;
3513       FoundSrcOperand = true;
3514     }
3515     if (!FoundSrcOperand) return 0;
3516
3517     // Check whether we can fold the def into SrcOperandId.
3518     SmallVector<unsigned, 8> Ops;
3519     Ops.push_back(SrcOperandId);
3520     MachineInstr *FoldMI = foldMemoryOperand(MI, Ops, DefMI);
3521     if (FoldMI) {
3522       FoldAsLoadDefReg = 0;
3523       return FoldMI;
3524     }
3525
3526     if (Idx == 1) {
3527       // MI was changed but it didn't help, commute it back!
3528       commuteInstruction(MI, false);
3529       return 0;
3530     }
3531
3532     // Check whether we can commute MI and enable folding.
3533     if (MI->isCommutable()) {
3534       MachineInstr *NewMI = commuteInstruction(MI, false);
3535       // Unable to commute.
3536       if (!NewMI) return 0;
3537       if (NewMI != MI) {
3538         // New instruction. It doesn't need to be kept.
3539         NewMI->eraseFromParent();
3540         return 0;
3541       }
3542     }
3543   }
3544   return 0;
3545 }
3546
3547 /// Expand2AddrUndef - Expand a single-def pseudo instruction to a two-addr
3548 /// instruction with two undef reads of the register being defined.  This is
3549 /// used for mapping:
3550 ///   %xmm4 = V_SET0
3551 /// to:
3552 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
3553 ///
3554 static bool Expand2AddrUndef(MachineInstrBuilder &MIB,
3555                              const MCInstrDesc &Desc) {
3556   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
3557   unsigned Reg = MIB->getOperand(0).getReg();
3558   MIB->setDesc(Desc);
3559
3560   // MachineInstr::addOperand() will insert explicit operands before any
3561   // implicit operands.
3562   MIB.addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
3563   // But we don't trust that.
3564   assert(MIB->getOperand(1).getReg() == Reg &&
3565          MIB->getOperand(2).getReg() == Reg && "Misplaced operand");
3566   return true;
3567 }
3568
3569 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
3570   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
3571   MachineInstrBuilder MIB(*MI->getParent()->getParent(), MI);
3572   switch (MI->getOpcode()) {
3573   case X86::SETB_C8r:
3574     return Expand2AddrUndef(MIB, get(X86::SBB8rr));
3575   case X86::SETB_C16r:
3576     return Expand2AddrUndef(MIB, get(X86::SBB16rr));
3577   case X86::SETB_C32r:
3578     return Expand2AddrUndef(MIB, get(X86::SBB32rr));
3579   case X86::SETB_C64r:
3580     return Expand2AddrUndef(MIB, get(X86::SBB64rr));
3581   case X86::V_SET0:
3582   case X86::FsFLD0SS:
3583   case X86::FsFLD0SD:
3584     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
3585   case X86::AVX_SET0:
3586     assert(HasAVX && "AVX not supported");
3587     return Expand2AddrUndef(MIB, get(X86::VXORPSYrr));
3588   case X86::V_SETALLONES:
3589     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VPCMPEQDrr : X86::PCMPEQDrr));
3590   case X86::AVX2_SETALLONES:
3591     return Expand2AddrUndef(MIB, get(X86::VPCMPEQDYrr));
3592   case X86::TEST8ri_NOREX:
3593     MI->setDesc(get(X86::TEST8ri));
3594     return true;
3595   }
3596   return false;
3597 }
3598
3599 MachineInstr*
3600 X86InstrInfo::emitFrameIndexDebugValue(MachineFunction &MF,
3601                                        int FrameIx, uint64_t Offset,
3602                                        const MDNode *MDPtr,
3603                                        DebugLoc DL) const {
3604   X86AddressMode AM;
3605   AM.BaseType = X86AddressMode::FrameIndexBase;
3606   AM.Base.FrameIndex = FrameIx;
3607   MachineInstrBuilder MIB = BuildMI(MF, DL, get(X86::DBG_VALUE));
3608   addFullAddress(MIB, AM).addImm(Offset).addMetadata(MDPtr);
3609   return &*MIB;
3610 }
3611
3612 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
3613                                      const SmallVectorImpl<MachineOperand> &MOs,
3614                                      MachineInstr *MI,
3615                                      const TargetInstrInfo &TII) {
3616   // Create the base instruction with the memory operand as the first part.
3617   // Omit the implicit operands, something BuildMI can't do.
3618   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
3619                                               MI->getDebugLoc(), true);
3620   MachineInstrBuilder MIB(MF, NewMI);
3621   unsigned NumAddrOps = MOs.size();
3622   for (unsigned i = 0; i != NumAddrOps; ++i)
3623     MIB.addOperand(MOs[i]);
3624   if (NumAddrOps < 4)  // FrameIndex only
3625     addOffset(MIB, 0);
3626
3627   // Loop over the rest of the ri operands, converting them over.
3628   unsigned NumOps = MI->getDesc().getNumOperands()-2;
3629   for (unsigned i = 0; i != NumOps; ++i) {
3630     MachineOperand &MO = MI->getOperand(i+2);
3631     MIB.addOperand(MO);
3632   }
3633   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
3634     MachineOperand &MO = MI->getOperand(i);
3635     MIB.addOperand(MO);
3636   }
3637   return MIB;
3638 }
3639
3640 static MachineInstr *FuseInst(MachineFunction &MF,
3641                               unsigned Opcode, unsigned OpNo,
3642                               const SmallVectorImpl<MachineOperand> &MOs,
3643                               MachineInstr *MI, const TargetInstrInfo &TII) {
3644   // Omit the implicit operands, something BuildMI can't do.
3645   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
3646                                               MI->getDebugLoc(), true);
3647   MachineInstrBuilder MIB(MF, NewMI);
3648
3649   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
3650     MachineOperand &MO = MI->getOperand(i);
3651     if (i == OpNo) {
3652       assert(MO.isReg() && "Expected to fold into reg operand!");
3653       unsigned NumAddrOps = MOs.size();
3654       for (unsigned i = 0; i != NumAddrOps; ++i)
3655         MIB.addOperand(MOs[i]);
3656       if (NumAddrOps < 4)  // FrameIndex only
3657         addOffset(MIB, 0);
3658     } else {
3659       MIB.addOperand(MO);
3660     }
3661   }
3662   return MIB;
3663 }
3664
3665 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
3666                                 const SmallVectorImpl<MachineOperand> &MOs,
3667                                 MachineInstr *MI) {
3668   MachineFunction &MF = *MI->getParent()->getParent();
3669   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
3670
3671   unsigned NumAddrOps = MOs.size();
3672   for (unsigned i = 0; i != NumAddrOps; ++i)
3673     MIB.addOperand(MOs[i]);
3674   if (NumAddrOps < 4)  // FrameIndex only
3675     addOffset(MIB, 0);
3676   return MIB.addImm(0);
3677 }
3678
3679 MachineInstr*
3680 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3681                                     MachineInstr *MI, unsigned i,
3682                                     const SmallVectorImpl<MachineOperand> &MOs,
3683                                     unsigned Size, unsigned Align) const {
3684   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
3685   bool isTwoAddrFold = false;
3686   unsigned NumOps = MI->getDesc().getNumOperands();
3687   bool isTwoAddr = NumOps > 1 &&
3688     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
3689
3690   // FIXME: AsmPrinter doesn't know how to handle
3691   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
3692   if (MI->getOpcode() == X86::ADD32ri &&
3693       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
3694     return NULL;
3695
3696   MachineInstr *NewMI = NULL;
3697   // Folding a memory location into the two-address part of a two-address
3698   // instruction is different than folding it other places.  It requires
3699   // replacing the *two* registers with the memory location.
3700   if (isTwoAddr && NumOps >= 2 && i < 2 &&
3701       MI->getOperand(0).isReg() &&
3702       MI->getOperand(1).isReg() &&
3703       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
3704     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
3705     isTwoAddrFold = true;
3706   } else if (i == 0) { // If operand 0
3707     unsigned Opc = 0;
3708     switch (MI->getOpcode()) {
3709     default: break;
3710     case X86::MOV64r0: Opc = X86::MOV64mi32; break;
3711     case X86::MOV32r0: Opc = X86::MOV32mi;   break;
3712     case X86::MOV16r0: Opc = X86::MOV16mi;   break;
3713     case X86::MOV8r0:  Opc = X86::MOV8mi;    break;
3714     }
3715     if (Opc)
3716        NewMI = MakeM0Inst(*this, Opc, MOs, MI);
3717     if (NewMI)
3718       return NewMI;
3719
3720     OpcodeTablePtr = &RegOp2MemOpTable0;
3721   } else if (i == 1) {
3722     OpcodeTablePtr = &RegOp2MemOpTable1;
3723   } else if (i == 2) {
3724     OpcodeTablePtr = &RegOp2MemOpTable2;
3725   } else if (i == 3) {
3726     OpcodeTablePtr = &RegOp2MemOpTable3;
3727   }
3728
3729   // If table selected...
3730   if (OpcodeTablePtr) {
3731     // Find the Opcode to fuse
3732     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3733       OpcodeTablePtr->find(MI->getOpcode());
3734     if (I != OpcodeTablePtr->end()) {
3735       unsigned Opcode = I->second.first;
3736       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
3737       if (Align < MinAlign)
3738         return NULL;
3739       bool NarrowToMOV32rm = false;
3740       if (Size) {
3741         unsigned RCSize = getRegClass(MI->getDesc(), i, &RI, MF)->getSize();
3742         if (Size < RCSize) {
3743           // Check if it's safe to fold the load. If the size of the object is
3744           // narrower than the load width, then it's not.
3745           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
3746             return NULL;
3747           // If this is a 64-bit load, but the spill slot is 32, then we can do
3748           // a 32-bit load which is implicitly zero-extended. This likely is due
3749           // to liveintervalanalysis remat'ing a load from stack slot.
3750           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
3751             return NULL;
3752           Opcode = X86::MOV32rm;
3753           NarrowToMOV32rm = true;
3754         }
3755       }
3756
3757       if (isTwoAddrFold)
3758         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
3759       else
3760         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
3761
3762       if (NarrowToMOV32rm) {
3763         // If this is the special case where we use a MOV32rm to load a 32-bit
3764         // value and zero-extend the top bits. Change the destination register
3765         // to a 32-bit one.
3766         unsigned DstReg = NewMI->getOperand(0).getReg();
3767         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
3768           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg,
3769                                                    X86::sub_32bit));
3770         else
3771           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
3772       }
3773       return NewMI;
3774     }
3775   }
3776
3777   // No fusion
3778   if (PrintFailedFusing && !MI->isCopy())
3779     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
3780   return NULL;
3781 }
3782
3783 /// hasPartialRegUpdate - Return true for all instructions that only update
3784 /// the first 32 or 64-bits of the destination register and leave the rest
3785 /// unmodified. This can be used to avoid folding loads if the instructions
3786 /// only update part of the destination register, and the non-updated part is
3787 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
3788 /// instructions breaks the partial register dependency and it can improve
3789 /// performance. e.g.:
3790 ///
3791 ///   movss (%rdi), %xmm0
3792 ///   cvtss2sd %xmm0, %xmm0
3793 ///
3794 /// Instead of
3795 ///   cvtss2sd (%rdi), %xmm0
3796 ///
3797 /// FIXME: This should be turned into a TSFlags.
3798 ///
3799 static bool hasPartialRegUpdate(unsigned Opcode) {
3800   switch (Opcode) {
3801   case X86::CVTSI2SSrr:
3802   case X86::CVTSI2SS64rr:
3803   case X86::CVTSI2SDrr:
3804   case X86::CVTSI2SD64rr:
3805   case X86::CVTSD2SSrr:
3806   case X86::Int_CVTSD2SSrr:
3807   case X86::CVTSS2SDrr:
3808   case X86::Int_CVTSS2SDrr:
3809   case X86::RCPSSr:
3810   case X86::RCPSSr_Int:
3811   case X86::ROUNDSDr:
3812   case X86::ROUNDSDr_Int:
3813   case X86::ROUNDSSr:
3814   case X86::ROUNDSSr_Int:
3815   case X86::RSQRTSSr:
3816   case X86::RSQRTSSr_Int:
3817   case X86::SQRTSSr:
3818   case X86::SQRTSSr_Int:
3819   // AVX encoded versions
3820   case X86::VCVTSD2SSrr:
3821   case X86::Int_VCVTSD2SSrr:
3822   case X86::VCVTSS2SDrr:
3823   case X86::Int_VCVTSS2SDrr:
3824   case X86::VRCPSSr:
3825   case X86::VROUNDSDr:
3826   case X86::VROUNDSDr_Int:
3827   case X86::VROUNDSSr:
3828   case X86::VROUNDSSr_Int:
3829   case X86::VRSQRTSSr:
3830   case X86::VSQRTSSr:
3831     return true;
3832   }
3833
3834   return false;
3835 }
3836
3837 /// getPartialRegUpdateClearance - Inform the ExeDepsFix pass how many idle
3838 /// instructions we would like before a partial register update.
3839 unsigned X86InstrInfo::
3840 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
3841                              const TargetRegisterInfo *TRI) const {
3842   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
3843     return 0;
3844
3845   // If MI is marked as reading Reg, the partial register update is wanted.
3846   const MachineOperand &MO = MI->getOperand(0);
3847   unsigned Reg = MO.getReg();
3848   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
3849     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
3850       return 0;
3851   } else {
3852     if (MI->readsRegister(Reg, TRI))
3853       return 0;
3854   }
3855
3856   // If any of the preceding 16 instructions are reading Reg, insert a
3857   // dependency breaking instruction.  The magic number is based on a few
3858   // Nehalem experiments.
3859   return 16;
3860 }
3861
3862 void X86InstrInfo::
3863 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
3864                           const TargetRegisterInfo *TRI) const {
3865   unsigned Reg = MI->getOperand(OpNum).getReg();
3866   if (X86::VR128RegClass.contains(Reg)) {
3867     // These instructions are all floating point domain, so xorps is the best
3868     // choice.
3869     bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
3870     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
3871     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
3872       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
3873   } else if (X86::VR256RegClass.contains(Reg)) {
3874     // Use vxorps to clear the full ymm register.
3875     // It wants to read and write the xmm sub-register.
3876     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
3877     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
3878       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
3879       .addReg(Reg, RegState::ImplicitDefine);
3880   } else
3881     return;
3882   MI->addRegisterKilled(Reg, TRI, true);
3883 }
3884
3885 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3886                                                   MachineInstr *MI,
3887                                            const SmallVectorImpl<unsigned> &Ops,
3888                                                   int FrameIndex) const {
3889   // Check switch flag
3890   if (NoFusing) return NULL;
3891
3892   // Unless optimizing for size, don't fold to avoid partial
3893   // register update stalls
3894   if (!MF.getFunction()->getFnAttributes().
3895         hasAttribute(Attribute::OptimizeForSize) &&
3896       hasPartialRegUpdate(MI->getOpcode()))
3897     return 0;
3898
3899   const MachineFrameInfo *MFI = MF.getFrameInfo();
3900   unsigned Size = MFI->getObjectSize(FrameIndex);
3901   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
3902   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3903     unsigned NewOpc = 0;
3904     unsigned RCSize = 0;
3905     switch (MI->getOpcode()) {
3906     default: return NULL;
3907     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
3908     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
3909     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
3910     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
3911     }
3912     // Check if it's safe to fold the load. If the size of the object is
3913     // narrower than the load width, then it's not.
3914     if (Size < RCSize)
3915       return NULL;
3916     // Change to CMPXXri r, 0 first.
3917     MI->setDesc(get(NewOpc));
3918     MI->getOperand(1).ChangeToImmediate(0);
3919   } else if (Ops.size() != 1)
3920     return NULL;
3921
3922   SmallVector<MachineOperand,4> MOs;
3923   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
3924   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, Size, Alignment);
3925 }
3926
3927 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3928                                                   MachineInstr *MI,
3929                                            const SmallVectorImpl<unsigned> &Ops,
3930                                                   MachineInstr *LoadMI) const {
3931   // Check switch flag
3932   if (NoFusing) return NULL;
3933
3934   // Unless optimizing for size, don't fold to avoid partial
3935   // register update stalls
3936   if (!MF.getFunction()->getFnAttributes().
3937         hasAttribute(Attribute::OptimizeForSize) &&
3938       hasPartialRegUpdate(MI->getOpcode()))
3939     return 0;
3940
3941   // Determine the alignment of the load.
3942   unsigned Alignment = 0;
3943   if (LoadMI->hasOneMemOperand())
3944     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
3945   else
3946     switch (LoadMI->getOpcode()) {
3947     case X86::AVX2_SETALLONES:
3948     case X86::AVX_SET0:
3949       Alignment = 32;
3950       break;
3951     case X86::V_SET0:
3952     case X86::V_SETALLONES:
3953       Alignment = 16;
3954       break;
3955     case X86::FsFLD0SD:
3956       Alignment = 8;
3957       break;
3958     case X86::FsFLD0SS:
3959       Alignment = 4;
3960       break;
3961     default:
3962       return 0;
3963     }
3964   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3965     unsigned NewOpc = 0;
3966     switch (MI->getOpcode()) {
3967     default: return NULL;
3968     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
3969     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
3970     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
3971     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
3972     }
3973     // Change to CMPXXri r, 0 first.
3974     MI->setDesc(get(NewOpc));
3975     MI->getOperand(1).ChangeToImmediate(0);
3976   } else if (Ops.size() != 1)
3977     return NULL;
3978
3979   // Make sure the subregisters match.
3980   // Otherwise we risk changing the size of the load.
3981   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
3982     return NULL;
3983
3984   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
3985   switch (LoadMI->getOpcode()) {
3986   case X86::V_SET0:
3987   case X86::V_SETALLONES:
3988   case X86::AVX2_SETALLONES:
3989   case X86::AVX_SET0:
3990   case X86::FsFLD0SD:
3991   case X86::FsFLD0SS: {
3992     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
3993     // Create a constant-pool entry and operands to load from it.
3994
3995     // Medium and large mode can't fold loads this way.
3996     if (TM.getCodeModel() != CodeModel::Small &&
3997         TM.getCodeModel() != CodeModel::Kernel)
3998       return NULL;
3999
4000     // x86-32 PIC requires a PIC base register for constant pools.
4001     unsigned PICBase = 0;
4002     if (TM.getRelocationModel() == Reloc::PIC_) {
4003       if (TM.getSubtarget<X86Subtarget>().is64Bit())
4004         PICBase = X86::RIP;
4005       else
4006         // FIXME: PICBase = getGlobalBaseReg(&MF);
4007         // This doesn't work for several reasons.
4008         // 1. GlobalBaseReg may have been spilled.
4009         // 2. It may not be live at MI.
4010         return NULL;
4011     }
4012
4013     // Create a constant-pool entry.
4014     MachineConstantPool &MCP = *MF.getConstantPool();
4015     Type *Ty;
4016     unsigned Opc = LoadMI->getOpcode();
4017     if (Opc == X86::FsFLD0SS)
4018       Ty = Type::getFloatTy(MF.getFunction()->getContext());
4019     else if (Opc == X86::FsFLD0SD)
4020       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
4021     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX_SET0)
4022       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
4023     else
4024       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
4025
4026     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX2_SETALLONES);
4027     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
4028                                     Constant::getNullValue(Ty);
4029     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
4030
4031     // Create operands to load from the constant pool entry.
4032     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
4033     MOs.push_back(MachineOperand::CreateImm(1));
4034     MOs.push_back(MachineOperand::CreateReg(0, false));
4035     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
4036     MOs.push_back(MachineOperand::CreateReg(0, false));
4037     break;
4038   }
4039   default: {
4040     if ((LoadMI->getOpcode() == X86::MOVSSrm ||
4041          LoadMI->getOpcode() == X86::VMOVSSrm) &&
4042         MF.getRegInfo().getRegClass(LoadMI->getOperand(0).getReg())->getSize()
4043           > 4)
4044       // These instructions only load 32 bits, we can't fold them if the
4045       // destination register is wider than 32 bits (4 bytes).
4046       return NULL;
4047     if ((LoadMI->getOpcode() == X86::MOVSDrm ||
4048          LoadMI->getOpcode() == X86::VMOVSDrm) &&
4049         MF.getRegInfo().getRegClass(LoadMI->getOperand(0).getReg())->getSize()
4050           > 8)
4051       // These instructions only load 64 bits, we can't fold them if the
4052       // destination register is wider than 64 bits (8 bytes).
4053       return NULL;
4054
4055     // Folding a normal load. Just copy the load's address operands.
4056     unsigned NumOps = LoadMI->getDesc().getNumOperands();
4057     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
4058       MOs.push_back(LoadMI->getOperand(i));
4059     break;
4060   }
4061   }
4062   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, 0, Alignment);
4063 }
4064
4065
4066 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
4067                                   const SmallVectorImpl<unsigned> &Ops) const {
4068   // Check switch flag
4069   if (NoFusing) return 0;
4070
4071   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
4072     switch (MI->getOpcode()) {
4073     default: return false;
4074     case X86::TEST8rr:
4075     case X86::TEST16rr:
4076     case X86::TEST32rr:
4077     case X86::TEST64rr:
4078       return true;
4079     case X86::ADD32ri:
4080       // FIXME: AsmPrinter doesn't know how to handle
4081       // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
4082       if (MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
4083         return false;
4084       break;
4085     }
4086   }
4087
4088   if (Ops.size() != 1)
4089     return false;
4090
4091   unsigned OpNum = Ops[0];
4092   unsigned Opc = MI->getOpcode();
4093   unsigned NumOps = MI->getDesc().getNumOperands();
4094   bool isTwoAddr = NumOps > 1 &&
4095     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
4096
4097   // Folding a memory location into the two-address part of a two-address
4098   // instruction is different than folding it other places.  It requires
4099   // replacing the *two* registers with the memory location.
4100   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
4101   if (isTwoAddr && NumOps >= 2 && OpNum < 2) {
4102     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
4103   } else if (OpNum == 0) { // If operand 0
4104     switch (Opc) {
4105     case X86::MOV8r0:
4106     case X86::MOV16r0:
4107     case X86::MOV32r0:
4108     case X86::MOV64r0: return true;
4109     default: break;
4110     }
4111     OpcodeTablePtr = &RegOp2MemOpTable0;
4112   } else if (OpNum == 1) {
4113     OpcodeTablePtr = &RegOp2MemOpTable1;
4114   } else if (OpNum == 2) {
4115     OpcodeTablePtr = &RegOp2MemOpTable2;
4116   } else if (OpNum == 3) {
4117     OpcodeTablePtr = &RegOp2MemOpTable3;
4118   }
4119
4120   if (OpcodeTablePtr && OpcodeTablePtr->count(Opc))
4121     return true;
4122   return TargetInstrInfo::canFoldMemoryOperand(MI, Ops);
4123 }
4124
4125 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
4126                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
4127                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
4128   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4129     MemOp2RegOpTable.find(MI->getOpcode());
4130   if (I == MemOp2RegOpTable.end())
4131     return false;
4132   unsigned Opc = I->second.first;
4133   unsigned Index = I->second.second & TB_INDEX_MASK;
4134   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
4135   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
4136   if (UnfoldLoad && !FoldedLoad)
4137     return false;
4138   UnfoldLoad &= FoldedLoad;
4139   if (UnfoldStore && !FoldedStore)
4140     return false;
4141   UnfoldStore &= FoldedStore;
4142
4143   const MCInstrDesc &MCID = get(Opc);
4144   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
4145   if (!MI->hasOneMemOperand() &&
4146       RC == &X86::VR128RegClass &&
4147       !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
4148     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
4149     // conservatively assume the address is unaligned. That's bad for
4150     // performance.
4151     return false;
4152   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
4153   SmallVector<MachineOperand,2> BeforeOps;
4154   SmallVector<MachineOperand,2> AfterOps;
4155   SmallVector<MachineOperand,4> ImpOps;
4156   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
4157     MachineOperand &Op = MI->getOperand(i);
4158     if (i >= Index && i < Index + X86::AddrNumOperands)
4159       AddrOps.push_back(Op);
4160     else if (Op.isReg() && Op.isImplicit())
4161       ImpOps.push_back(Op);
4162     else if (i < Index)
4163       BeforeOps.push_back(Op);
4164     else if (i > Index)
4165       AfterOps.push_back(Op);
4166   }
4167
4168   // Emit the load instruction.
4169   if (UnfoldLoad) {
4170     std::pair<MachineInstr::mmo_iterator,
4171               MachineInstr::mmo_iterator> MMOs =
4172       MF.extractLoadMemRefs(MI->memoperands_begin(),
4173                             MI->memoperands_end());
4174     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
4175     if (UnfoldStore) {
4176       // Address operands cannot be marked isKill.
4177       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
4178         MachineOperand &MO = NewMIs[0]->getOperand(i);
4179         if (MO.isReg())
4180           MO.setIsKill(false);
4181       }
4182     }
4183   }
4184
4185   // Emit the data processing instruction.
4186   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
4187   MachineInstrBuilder MIB(MF, DataMI);
4188
4189   if (FoldedStore)
4190     MIB.addReg(Reg, RegState::Define);
4191   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
4192     MIB.addOperand(BeforeOps[i]);
4193   if (FoldedLoad)
4194     MIB.addReg(Reg);
4195   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
4196     MIB.addOperand(AfterOps[i]);
4197   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
4198     MachineOperand &MO = ImpOps[i];
4199     MIB.addReg(MO.getReg(),
4200                getDefRegState(MO.isDef()) |
4201                RegState::Implicit |
4202                getKillRegState(MO.isKill()) |
4203                getDeadRegState(MO.isDead()) |
4204                getUndefRegState(MO.isUndef()));
4205   }
4206   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
4207   switch (DataMI->getOpcode()) {
4208   default: break;
4209   case X86::CMP64ri32:
4210   case X86::CMP64ri8:
4211   case X86::CMP32ri:
4212   case X86::CMP32ri8:
4213   case X86::CMP16ri:
4214   case X86::CMP16ri8:
4215   case X86::CMP8ri: {
4216     MachineOperand &MO0 = DataMI->getOperand(0);
4217     MachineOperand &MO1 = DataMI->getOperand(1);
4218     if (MO1.getImm() == 0) {
4219       unsigned NewOpc;
4220       switch (DataMI->getOpcode()) {
4221       default: llvm_unreachable("Unreachable!");
4222       case X86::CMP64ri8:
4223       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
4224       case X86::CMP32ri8:
4225       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
4226       case X86::CMP16ri8:
4227       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
4228       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
4229       }
4230       DataMI->setDesc(get(NewOpc));
4231       MO1.ChangeToRegister(MO0.getReg(), false);
4232     }
4233   }
4234   }
4235   NewMIs.push_back(DataMI);
4236
4237   // Emit the store instruction.
4238   if (UnfoldStore) {
4239     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI, MF);
4240     std::pair<MachineInstr::mmo_iterator,
4241               MachineInstr::mmo_iterator> MMOs =
4242       MF.extractStoreMemRefs(MI->memoperands_begin(),
4243                              MI->memoperands_end());
4244     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
4245   }
4246
4247   return true;
4248 }
4249
4250 bool
4251 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
4252                                   SmallVectorImpl<SDNode*> &NewNodes) const {
4253   if (!N->isMachineOpcode())
4254     return false;
4255
4256   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4257     MemOp2RegOpTable.find(N->getMachineOpcode());
4258   if (I == MemOp2RegOpTable.end())
4259     return false;
4260   unsigned Opc = I->second.first;
4261   unsigned Index = I->second.second & TB_INDEX_MASK;
4262   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
4263   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
4264   const MCInstrDesc &MCID = get(Opc);
4265   MachineFunction &MF = DAG.getMachineFunction();
4266   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
4267   unsigned NumDefs = MCID.NumDefs;
4268   std::vector<SDValue> AddrOps;
4269   std::vector<SDValue> BeforeOps;
4270   std::vector<SDValue> AfterOps;
4271   DebugLoc dl = N->getDebugLoc();
4272   unsigned NumOps = N->getNumOperands();
4273   for (unsigned i = 0; i != NumOps-1; ++i) {
4274     SDValue Op = N->getOperand(i);
4275     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
4276       AddrOps.push_back(Op);
4277     else if (i < Index-NumDefs)
4278       BeforeOps.push_back(Op);
4279     else if (i > Index-NumDefs)
4280       AfterOps.push_back(Op);
4281   }
4282   SDValue Chain = N->getOperand(NumOps-1);
4283   AddrOps.push_back(Chain);
4284
4285   // Emit the load instruction.
4286   SDNode *Load = 0;
4287   if (FoldedLoad) {
4288     EVT VT = *RC->vt_begin();
4289     std::pair<MachineInstr::mmo_iterator,
4290               MachineInstr::mmo_iterator> MMOs =
4291       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
4292                             cast<MachineSDNode>(N)->memoperands_end());
4293     if (!(*MMOs.first) &&
4294         RC == &X86::VR128RegClass &&
4295         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
4296       // Do not introduce a slow unaligned load.
4297       return false;
4298     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
4299     bool isAligned = (*MMOs.first) &&
4300                      (*MMOs.first)->getAlignment() >= Alignment;
4301     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, TM), dl,
4302                               VT, MVT::Other, &AddrOps[0], AddrOps.size());
4303     NewNodes.push_back(Load);
4304
4305     // Preserve memory reference information.
4306     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
4307   }
4308
4309   // Emit the data processing instruction.
4310   std::vector<EVT> VTs;
4311   const TargetRegisterClass *DstRC = 0;
4312   if (MCID.getNumDefs() > 0) {
4313     DstRC = getRegClass(MCID, 0, &RI, MF);
4314     VTs.push_back(*DstRC->vt_begin());
4315   }
4316   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
4317     EVT VT = N->getValueType(i);
4318     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
4319       VTs.push_back(VT);
4320   }
4321   if (Load)
4322     BeforeOps.push_back(SDValue(Load, 0));
4323   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
4324   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, &BeforeOps[0],
4325                                       BeforeOps.size());
4326   NewNodes.push_back(NewNode);
4327
4328   // Emit the store instruction.
4329   if (FoldedStore) {
4330     AddrOps.pop_back();
4331     AddrOps.push_back(SDValue(NewNode, 0));
4332     AddrOps.push_back(Chain);
4333     std::pair<MachineInstr::mmo_iterator,
4334               MachineInstr::mmo_iterator> MMOs =
4335       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
4336                              cast<MachineSDNode>(N)->memoperands_end());
4337     if (!(*MMOs.first) &&
4338         RC == &X86::VR128RegClass &&
4339         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
4340       // Do not introduce a slow unaligned store.
4341       return false;
4342     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
4343     bool isAligned = (*MMOs.first) &&
4344                      (*MMOs.first)->getAlignment() >= Alignment;
4345     SDNode *Store = DAG.getMachineNode(getStoreRegOpcode(0, DstRC,
4346                                                          isAligned, TM),
4347                                        dl, MVT::Other,
4348                                        &AddrOps[0], AddrOps.size());
4349     NewNodes.push_back(Store);
4350
4351     // Preserve memory reference information.
4352     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
4353   }
4354
4355   return true;
4356 }
4357
4358 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
4359                                       bool UnfoldLoad, bool UnfoldStore,
4360                                       unsigned *LoadRegIndex) const {
4361   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4362     MemOp2RegOpTable.find(Opc);
4363   if (I == MemOp2RegOpTable.end())
4364     return 0;
4365   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
4366   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
4367   if (UnfoldLoad && !FoldedLoad)
4368     return 0;
4369   if (UnfoldStore && !FoldedStore)
4370     return 0;
4371   if (LoadRegIndex)
4372     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
4373   return I->second.first;
4374 }
4375
4376 bool
4377 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
4378                                      int64_t &Offset1, int64_t &Offset2) const {
4379   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
4380     return false;
4381   unsigned Opc1 = Load1->getMachineOpcode();
4382   unsigned Opc2 = Load2->getMachineOpcode();
4383   switch (Opc1) {
4384   default: return false;
4385   case X86::MOV8rm:
4386   case X86::MOV16rm:
4387   case X86::MOV32rm:
4388   case X86::MOV64rm:
4389   case X86::LD_Fp32m:
4390   case X86::LD_Fp64m:
4391   case X86::LD_Fp80m:
4392   case X86::MOVSSrm:
4393   case X86::MOVSDrm:
4394   case X86::MMX_MOVD64rm:
4395   case X86::MMX_MOVQ64rm:
4396   case X86::FsMOVAPSrm:
4397   case X86::FsMOVAPDrm:
4398   case X86::MOVAPSrm:
4399   case X86::MOVUPSrm:
4400   case X86::MOVAPDrm:
4401   case X86::MOVDQArm:
4402   case X86::MOVDQUrm:
4403   // AVX load instructions
4404   case X86::VMOVSSrm:
4405   case X86::VMOVSDrm:
4406   case X86::FsVMOVAPSrm:
4407   case X86::FsVMOVAPDrm:
4408   case X86::VMOVAPSrm:
4409   case X86::VMOVUPSrm:
4410   case X86::VMOVAPDrm:
4411   case X86::VMOVDQArm:
4412   case X86::VMOVDQUrm:
4413   case X86::VMOVAPSYrm:
4414   case X86::VMOVUPSYrm:
4415   case X86::VMOVAPDYrm:
4416   case X86::VMOVDQAYrm:
4417   case X86::VMOVDQUYrm:
4418     break;
4419   }
4420   switch (Opc2) {
4421   default: return false;
4422   case X86::MOV8rm:
4423   case X86::MOV16rm:
4424   case X86::MOV32rm:
4425   case X86::MOV64rm:
4426   case X86::LD_Fp32m:
4427   case X86::LD_Fp64m:
4428   case X86::LD_Fp80m:
4429   case X86::MOVSSrm:
4430   case X86::MOVSDrm:
4431   case X86::MMX_MOVD64rm:
4432   case X86::MMX_MOVQ64rm:
4433   case X86::FsMOVAPSrm:
4434   case X86::FsMOVAPDrm:
4435   case X86::MOVAPSrm:
4436   case X86::MOVUPSrm:
4437   case X86::MOVAPDrm:
4438   case X86::MOVDQArm:
4439   case X86::MOVDQUrm:
4440   // AVX load instructions
4441   case X86::VMOVSSrm:
4442   case X86::VMOVSDrm:
4443   case X86::FsVMOVAPSrm:
4444   case X86::FsVMOVAPDrm:
4445   case X86::VMOVAPSrm:
4446   case X86::VMOVUPSrm:
4447   case X86::VMOVAPDrm:
4448   case X86::VMOVDQArm:
4449   case X86::VMOVDQUrm:
4450   case X86::VMOVAPSYrm:
4451   case X86::VMOVUPSYrm:
4452   case X86::VMOVAPDYrm:
4453   case X86::VMOVDQAYrm:
4454   case X86::VMOVDQUYrm:
4455     break;
4456   }
4457
4458   // Check if chain operands and base addresses match.
4459   if (Load1->getOperand(0) != Load2->getOperand(0) ||
4460       Load1->getOperand(5) != Load2->getOperand(5))
4461     return false;
4462   // Segment operands should match as well.
4463   if (Load1->getOperand(4) != Load2->getOperand(4))
4464     return false;
4465   // Scale should be 1, Index should be Reg0.
4466   if (Load1->getOperand(1) == Load2->getOperand(1) &&
4467       Load1->getOperand(2) == Load2->getOperand(2)) {
4468     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
4469       return false;
4470
4471     // Now let's examine the displacements.
4472     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
4473         isa<ConstantSDNode>(Load2->getOperand(3))) {
4474       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
4475       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
4476       return true;
4477     }
4478   }
4479   return false;
4480 }
4481
4482 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
4483                                            int64_t Offset1, int64_t Offset2,
4484                                            unsigned NumLoads) const {
4485   assert(Offset2 > Offset1);
4486   if ((Offset2 - Offset1) / 8 > 64)
4487     return false;
4488
4489   unsigned Opc1 = Load1->getMachineOpcode();
4490   unsigned Opc2 = Load2->getMachineOpcode();
4491   if (Opc1 != Opc2)
4492     return false;  // FIXME: overly conservative?
4493
4494   switch (Opc1) {
4495   default: break;
4496   case X86::LD_Fp32m:
4497   case X86::LD_Fp64m:
4498   case X86::LD_Fp80m:
4499   case X86::MMX_MOVD64rm:
4500   case X86::MMX_MOVQ64rm:
4501     return false;
4502   }
4503
4504   EVT VT = Load1->getValueType(0);
4505   switch (VT.getSimpleVT().SimpleTy) {
4506   default:
4507     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
4508     // have 16 of them to play with.
4509     if (TM.getSubtargetImpl()->is64Bit()) {
4510       if (NumLoads >= 3)
4511         return false;
4512     } else if (NumLoads) {
4513       return false;
4514     }
4515     break;
4516   case MVT::i8:
4517   case MVT::i16:
4518   case MVT::i32:
4519   case MVT::i64:
4520   case MVT::f32:
4521   case MVT::f64:
4522     if (NumLoads)
4523       return false;
4524     break;
4525   }
4526
4527   return true;
4528 }
4529
4530
4531 bool X86InstrInfo::
4532 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
4533   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
4534   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
4535   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
4536     return true;
4537   Cond[0].setImm(GetOppositeBranchCondition(CC));
4538   return false;
4539 }
4540
4541 bool X86InstrInfo::
4542 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
4543   // FIXME: Return false for x87 stack register classes for now. We can't
4544   // allow any loads of these registers before FpGet_ST0_80.
4545   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
4546            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
4547 }
4548
4549 /// getGlobalBaseReg - Return a virtual register initialized with the
4550 /// the global base register value. Output instructions required to
4551 /// initialize the register in the function entry block, if necessary.
4552 ///
4553 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
4554 ///
4555 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
4556   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
4557          "X86-64 PIC uses RIP relative addressing");
4558
4559   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
4560   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
4561   if (GlobalBaseReg != 0)
4562     return GlobalBaseReg;
4563
4564   // Create the register. The code to initialize it is inserted
4565   // later, by the CGBR pass (below).
4566   MachineRegisterInfo &RegInfo = MF->getRegInfo();
4567   GlobalBaseReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
4568   X86FI->setGlobalBaseReg(GlobalBaseReg);
4569   return GlobalBaseReg;
4570 }
4571
4572 // These are the replaceable SSE instructions. Some of these have Int variants
4573 // that we don't include here. We don't want to replace instructions selected
4574 // by intrinsics.
4575 static const uint16_t ReplaceableInstrs[][3] = {
4576   //PackedSingle     PackedDouble    PackedInt
4577   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
4578   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
4579   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
4580   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
4581   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
4582   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
4583   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
4584   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
4585   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
4586   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
4587   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
4588   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
4589   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
4590   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
4591   // AVX 128-bit support
4592   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
4593   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
4594   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
4595   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
4596   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
4597   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
4598   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
4599   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
4600   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
4601   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
4602   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
4603   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
4604   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
4605   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
4606   // AVX 256-bit support
4607   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
4608   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
4609   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
4610   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
4611   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
4612   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
4613 };
4614
4615 static const uint16_t ReplaceableInstrsAVX2[][3] = {
4616   //PackedSingle       PackedDouble       PackedInt
4617   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
4618   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
4619   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
4620   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
4621   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
4622   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
4623   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
4624   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
4625   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
4626   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
4627   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
4628   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
4629   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
4630   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr }
4631 };
4632
4633 // FIXME: Some shuffle and unpack instructions have equivalents in different
4634 // domains, but they require a bit more work than just switching opcodes.
4635
4636 static const uint16_t *lookup(unsigned opcode, unsigned domain) {
4637   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
4638     if (ReplaceableInstrs[i][domain-1] == opcode)
4639       return ReplaceableInstrs[i];
4640   return 0;
4641 }
4642
4643 static const uint16_t *lookupAVX2(unsigned opcode, unsigned domain) {
4644   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrsAVX2); i != e; ++i)
4645     if (ReplaceableInstrsAVX2[i][domain-1] == opcode)
4646       return ReplaceableInstrsAVX2[i];
4647   return 0;
4648 }
4649
4650 std::pair<uint16_t, uint16_t>
4651 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
4652   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
4653   bool hasAVX2 = TM.getSubtarget<X86Subtarget>().hasAVX2();
4654   uint16_t validDomains = 0;
4655   if (domain && lookup(MI->getOpcode(), domain))
4656     validDomains = 0xe;
4657   else if (domain && lookupAVX2(MI->getOpcode(), domain))
4658     validDomains = hasAVX2 ? 0xe : 0x6;
4659   return std::make_pair(domain, validDomains);
4660 }
4661
4662 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
4663   assert(Domain>0 && Domain<4 && "Invalid execution domain");
4664   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
4665   assert(dom && "Not an SSE instruction");
4666   const uint16_t *table = lookup(MI->getOpcode(), dom);
4667   if (!table) { // try the other table
4668     assert((TM.getSubtarget<X86Subtarget>().hasAVX2() || Domain < 3) &&
4669            "256-bit vector operations only available in AVX2");
4670     table = lookupAVX2(MI->getOpcode(), dom);
4671   }
4672   assert(table && "Cannot change domain");
4673   MI->setDesc(get(table[Domain-1]));
4674 }
4675
4676 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
4677 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
4678   NopInst.setOpcode(X86::NOOP);
4679 }
4680
4681 bool X86InstrInfo::isHighLatencyDef(int opc) const {
4682   switch (opc) {
4683   default: return false;
4684   case X86::DIVSDrm:
4685   case X86::DIVSDrm_Int:
4686   case X86::DIVSDrr:
4687   case X86::DIVSDrr_Int:
4688   case X86::DIVSSrm:
4689   case X86::DIVSSrm_Int:
4690   case X86::DIVSSrr:
4691   case X86::DIVSSrr_Int:
4692   case X86::SQRTPDm:
4693   case X86::SQRTPDm_Int:
4694   case X86::SQRTPDr:
4695   case X86::SQRTPDr_Int:
4696   case X86::SQRTPSm:
4697   case X86::SQRTPSm_Int:
4698   case X86::SQRTPSr:
4699   case X86::SQRTPSr_Int:
4700   case X86::SQRTSDm:
4701   case X86::SQRTSDm_Int:
4702   case X86::SQRTSDr:
4703   case X86::SQRTSDr_Int:
4704   case X86::SQRTSSm:
4705   case X86::SQRTSSm_Int:
4706   case X86::SQRTSSr:
4707   case X86::SQRTSSr_Int:
4708   // AVX instructions with high latency
4709   case X86::VDIVSDrm:
4710   case X86::VDIVSDrm_Int:
4711   case X86::VDIVSDrr:
4712   case X86::VDIVSDrr_Int:
4713   case X86::VDIVSSrm:
4714   case X86::VDIVSSrm_Int:
4715   case X86::VDIVSSrr:
4716   case X86::VDIVSSrr_Int:
4717   case X86::VSQRTPDm:
4718   case X86::VSQRTPDm_Int:
4719   case X86::VSQRTPDr:
4720   case X86::VSQRTPDr_Int:
4721   case X86::VSQRTPSm:
4722   case X86::VSQRTPSm_Int:
4723   case X86::VSQRTPSr:
4724   case X86::VSQRTPSr_Int:
4725   case X86::VSQRTSDm:
4726   case X86::VSQRTSDm_Int:
4727   case X86::VSQRTSDr:
4728   case X86::VSQRTSSm:
4729   case X86::VSQRTSSm_Int:
4730   case X86::VSQRTSSr:
4731     return true;
4732   }
4733 }
4734
4735 bool X86InstrInfo::
4736 hasHighOperandLatency(const InstrItineraryData *ItinData,
4737                       const MachineRegisterInfo *MRI,
4738                       const MachineInstr *DefMI, unsigned DefIdx,
4739                       const MachineInstr *UseMI, unsigned UseIdx) const {
4740   return isHighLatencyDef(DefMI->getOpcode());
4741 }
4742
4743 namespace {
4744   /// CGBR - Create Global Base Reg pass. This initializes the PIC
4745   /// global base register for x86-32.
4746   struct CGBR : public MachineFunctionPass {
4747     static char ID;
4748     CGBR() : MachineFunctionPass(ID) {}
4749
4750     virtual bool runOnMachineFunction(MachineFunction &MF) {
4751       const X86TargetMachine *TM =
4752         static_cast<const X86TargetMachine *>(&MF.getTarget());
4753
4754       assert(!TM->getSubtarget<X86Subtarget>().is64Bit() &&
4755              "X86-64 PIC uses RIP relative addressing");
4756
4757       // Only emit a global base reg in PIC mode.
4758       if (TM->getRelocationModel() != Reloc::PIC_)
4759         return false;
4760
4761       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
4762       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
4763
4764       // If we didn't need a GlobalBaseReg, don't insert code.
4765       if (GlobalBaseReg == 0)
4766         return false;
4767
4768       // Insert the set of GlobalBaseReg into the first MBB of the function
4769       MachineBasicBlock &FirstMBB = MF.front();
4770       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
4771       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
4772       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4773       const X86InstrInfo *TII = TM->getInstrInfo();
4774
4775       unsigned PC;
4776       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
4777         PC = RegInfo.createVirtualRegister(&X86::GR32RegClass);
4778       else
4779         PC = GlobalBaseReg;
4780
4781       // Operand of MovePCtoStack is completely ignored by asm printer. It's
4782       // only used in JIT code emission as displacement to pc.
4783       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
4784
4785       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
4786       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
4787       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
4788         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
4789         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
4790           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
4791                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
4792       }
4793
4794       return true;
4795     }
4796
4797     virtual const char *getPassName() const {
4798       return "X86 PIC Global Base Reg Initialization";
4799     }
4800
4801     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4802       AU.setPreservesCFG();
4803       MachineFunctionPass::getAnalysisUsage(AU);
4804     }
4805   };
4806 }
4807
4808 char CGBR::ID = 0;
4809 FunctionPass*
4810 llvm::createGlobalBaseRegPass() { return new CGBR(); }
4811
4812 namespace {
4813   struct LDTLSCleanup : public MachineFunctionPass {
4814     static char ID;
4815     LDTLSCleanup() : MachineFunctionPass(ID) {}
4816
4817     virtual bool runOnMachineFunction(MachineFunction &MF) {
4818       X86MachineFunctionInfo* MFI = MF.getInfo<X86MachineFunctionInfo>();
4819       if (MFI->getNumLocalDynamicTLSAccesses() < 2) {
4820         // No point folding accesses if there isn't at least two.
4821         return false;
4822       }
4823
4824       MachineDominatorTree *DT = &getAnalysis<MachineDominatorTree>();
4825       return VisitNode(DT->getRootNode(), 0);
4826     }
4827
4828     // Visit the dominator subtree rooted at Node in pre-order.
4829     // If TLSBaseAddrReg is non-null, then use that to replace any
4830     // TLS_base_addr instructions. Otherwise, create the register
4831     // when the first such instruction is seen, and then use it
4832     // as we encounter more instructions.
4833     bool VisitNode(MachineDomTreeNode *Node, unsigned TLSBaseAddrReg) {
4834       MachineBasicBlock *BB = Node->getBlock();
4835       bool Changed = false;
4836
4837       // Traverse the current block.
4838       for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end(); I != E;
4839            ++I) {
4840         switch (I->getOpcode()) {
4841           case X86::TLS_base_addr32:
4842           case X86::TLS_base_addr64:
4843             if (TLSBaseAddrReg)
4844               I = ReplaceTLSBaseAddrCall(I, TLSBaseAddrReg);
4845             else
4846               I = SetRegister(I, &TLSBaseAddrReg);
4847             Changed = true;
4848             break;
4849           default:
4850             break;
4851         }
4852       }
4853
4854       // Visit the children of this block in the dominator tree.
4855       for (MachineDomTreeNode::iterator I = Node->begin(), E = Node->end();
4856            I != E; ++I) {
4857         Changed |= VisitNode(*I, TLSBaseAddrReg);
4858       }
4859
4860       return Changed;
4861     }
4862
4863     // Replace the TLS_base_addr instruction I with a copy from
4864     // TLSBaseAddrReg, returning the new instruction.
4865     MachineInstr *ReplaceTLSBaseAddrCall(MachineInstr *I,
4866                                          unsigned TLSBaseAddrReg) {
4867       MachineFunction *MF = I->getParent()->getParent();
4868       const X86TargetMachine *TM =
4869           static_cast<const X86TargetMachine *>(&MF->getTarget());
4870       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4871       const X86InstrInfo *TII = TM->getInstrInfo();
4872
4873       // Insert a Copy from TLSBaseAddrReg to RAX/EAX.
4874       MachineInstr *Copy = BuildMI(*I->getParent(), I, I->getDebugLoc(),
4875                                    TII->get(TargetOpcode::COPY),
4876                                    is64Bit ? X86::RAX : X86::EAX)
4877                                    .addReg(TLSBaseAddrReg);
4878
4879       // Erase the TLS_base_addr instruction.
4880       I->eraseFromParent();
4881
4882       return Copy;
4883     }
4884
4885     // Create a virtal register in *TLSBaseAddrReg, and populate it by
4886     // inserting a copy instruction after I. Returns the new instruction.
4887     MachineInstr *SetRegister(MachineInstr *I, unsigned *TLSBaseAddrReg) {
4888       MachineFunction *MF = I->getParent()->getParent();
4889       const X86TargetMachine *TM =
4890           static_cast<const X86TargetMachine *>(&MF->getTarget());
4891       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4892       const X86InstrInfo *TII = TM->getInstrInfo();
4893
4894       // Create a virtual register for the TLS base address.
4895       MachineRegisterInfo &RegInfo = MF->getRegInfo();
4896       *TLSBaseAddrReg = RegInfo.createVirtualRegister(is64Bit
4897                                                       ? &X86::GR64RegClass
4898                                                       : &X86::GR32RegClass);
4899
4900       // Insert a copy from RAX/EAX to TLSBaseAddrReg.
4901       MachineInstr *Next = I->getNextNode();
4902       MachineInstr *Copy = BuildMI(*I->getParent(), Next, I->getDebugLoc(),
4903                                    TII->get(TargetOpcode::COPY),
4904                                    *TLSBaseAddrReg)
4905                                    .addReg(is64Bit ? X86::RAX : X86::EAX);
4906
4907       return Copy;
4908     }
4909
4910     virtual const char *getPassName() const {
4911       return "Local Dynamic TLS Access Clean-up";
4912     }
4913
4914     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4915       AU.setPreservesCFG();
4916       AU.addRequired<MachineDominatorTree>();
4917       MachineFunctionPass::getAnalysisUsage(AU);
4918     }
4919   };
4920 }
4921
4922 char LDTLSCleanup::ID = 0;
4923 FunctionPass*
4924 llvm::createCleanupLocalDynamicTLSPass() { return new LDTLSCleanup(); }