Revert r227728 due to bad line endings.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===-- X86InstrInfo.cpp - X86 Instruction Information --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/CodeGen/LiveVariables.h"
22 #include "llvm/CodeGen/MachineConstantPool.h"
23 #include "llvm/CodeGen/MachineDominators.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/CodeGen/StackMaps.h"
28 #include "llvm/IR/DerivedTypes.h"
29 #include "llvm/IR/Function.h"
30 #include "llvm/IR/LLVMContext.h"
31 #include "llvm/MC/MCAsmInfo.h"
32 #include "llvm/MC/MCExpr.h"
33 #include "llvm/MC/MCInst.h"
34 #include "llvm/Support/CommandLine.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/raw_ostream.h"
38 #include "llvm/Target/TargetOptions.h"
39 #include <limits>
40
41 using namespace llvm;
42
43 #define DEBUG_TYPE "x86-instr-info"
44
45 #define GET_INSTRINFO_CTOR_DTOR
46 #include "X86GenInstrInfo.inc"
47
48 static cl::opt<bool>
49 NoFusing("disable-spill-fusing",
50          cl::desc("Disable fusing of spill code into instructions"));
51 static cl::opt<bool>
52 PrintFailedFusing("print-failed-fuse-candidates",
53                   cl::desc("Print instructions that the allocator wants to"
54                            " fuse, but the X86 backend currently can't"),
55                   cl::Hidden);
56 static cl::opt<bool>
57 ReMatPICStubLoad("remat-pic-stub-load",
58                  cl::desc("Re-materialize load from stub in PIC mode"),
59                  cl::init(false), cl::Hidden);
60
61 enum {
62   // Select which memory operand is being unfolded.
63   // (stored in bits 0 - 3)
64   TB_INDEX_0    = 0,
65   TB_INDEX_1    = 1,
66   TB_INDEX_2    = 2,
67   TB_INDEX_3    = 3,
68   TB_INDEX_4    = 4,
69   TB_INDEX_MASK = 0xf,
70
71   // Do not insert the reverse map (MemOp -> RegOp) into the table.
72   // This may be needed because there is a many -> one mapping.
73   TB_NO_REVERSE   = 1 << 4,
74
75   // Do not insert the forward map (RegOp -> MemOp) into the table.
76   // This is needed for Native Client, which prohibits branch
77   // instructions from using a memory operand.
78   TB_NO_FORWARD   = 1 << 5,
79
80   TB_FOLDED_LOAD  = 1 << 6,
81   TB_FOLDED_STORE = 1 << 7,
82
83   // Minimum alignment required for load/store.
84   // Used for RegOp->MemOp conversion.
85   // (stored in bits 8 - 15)
86   TB_ALIGN_SHIFT = 8,
87   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
88   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
89   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
90   TB_ALIGN_64    =   64 << TB_ALIGN_SHIFT,
91   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT
92 };
93
94 struct X86OpTblEntry {
95   uint16_t RegOp;
96   uint16_t MemOp;
97   uint16_t Flags;
98 };
99
100 // Pin the vtable to this file.
101 void X86InstrInfo::anchor() {}
102
103 X86InstrInfo::X86InstrInfo(X86Subtarget &STI)
104     : X86GenInstrInfo(
105           (STI.isTarget64BitLP64() ? X86::ADJCALLSTACKDOWN64 : X86::ADJCALLSTACKDOWN32),
106           (STI.isTarget64BitLP64() ? X86::ADJCALLSTACKUP64 : X86::ADJCALLSTACKUP32)),
107       Subtarget(STI), RI(STI) {
108
109   static const X86OpTblEntry OpTbl2Addr[] = {
110     { X86::ADC32ri,     X86::ADC32mi,    0 },
111     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
112     { X86::ADC32rr,     X86::ADC32mr,    0 },
113     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
114     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
115     { X86::ADC64rr,     X86::ADC64mr,    0 },
116     { X86::ADD16ri,     X86::ADD16mi,    0 },
117     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
118     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
119     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
120     { X86::ADD16rr,     X86::ADD16mr,    0 },
121     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
122     { X86::ADD32ri,     X86::ADD32mi,    0 },
123     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
124     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
125     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
126     { X86::ADD32rr,     X86::ADD32mr,    0 },
127     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
128     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
129     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
130     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
131     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
132     { X86::ADD64rr,     X86::ADD64mr,    0 },
133     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
134     { X86::ADD8ri,      X86::ADD8mi,     0 },
135     { X86::ADD8rr,      X86::ADD8mr,     0 },
136     { X86::AND16ri,     X86::AND16mi,    0 },
137     { X86::AND16ri8,    X86::AND16mi8,   0 },
138     { X86::AND16rr,     X86::AND16mr,    0 },
139     { X86::AND32ri,     X86::AND32mi,    0 },
140     { X86::AND32ri8,    X86::AND32mi8,   0 },
141     { X86::AND32rr,     X86::AND32mr,    0 },
142     { X86::AND64ri32,   X86::AND64mi32,  0 },
143     { X86::AND64ri8,    X86::AND64mi8,   0 },
144     { X86::AND64rr,     X86::AND64mr,    0 },
145     { X86::AND8ri,      X86::AND8mi,     0 },
146     { X86::AND8rr,      X86::AND8mr,     0 },
147     { X86::DEC16r,      X86::DEC16m,     0 },
148     { X86::DEC32r,      X86::DEC32m,     0 },
149     { X86::DEC64r,      X86::DEC64m,     0 },
150     { X86::DEC8r,       X86::DEC8m,      0 },
151     { X86::INC16r,      X86::INC16m,     0 },
152     { X86::INC32r,      X86::INC32m,     0 },
153     { X86::INC64r,      X86::INC64m,     0 },
154     { X86::INC8r,       X86::INC8m,      0 },
155     { X86::NEG16r,      X86::NEG16m,     0 },
156     { X86::NEG32r,      X86::NEG32m,     0 },
157     { X86::NEG64r,      X86::NEG64m,     0 },
158     { X86::NEG8r,       X86::NEG8m,      0 },
159     { X86::NOT16r,      X86::NOT16m,     0 },
160     { X86::NOT32r,      X86::NOT32m,     0 },
161     { X86::NOT64r,      X86::NOT64m,     0 },
162     { X86::NOT8r,       X86::NOT8m,      0 },
163     { X86::OR16ri,      X86::OR16mi,     0 },
164     { X86::OR16ri8,     X86::OR16mi8,    0 },
165     { X86::OR16rr,      X86::OR16mr,     0 },
166     { X86::OR32ri,      X86::OR32mi,     0 },
167     { X86::OR32ri8,     X86::OR32mi8,    0 },
168     { X86::OR32rr,      X86::OR32mr,     0 },
169     { X86::OR64ri32,    X86::OR64mi32,   0 },
170     { X86::OR64ri8,     X86::OR64mi8,    0 },
171     { X86::OR64rr,      X86::OR64mr,     0 },
172     { X86::OR8ri,       X86::OR8mi,      0 },
173     { X86::OR8rr,       X86::OR8mr,      0 },
174     { X86::ROL16r1,     X86::ROL16m1,    0 },
175     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
176     { X86::ROL16ri,     X86::ROL16mi,    0 },
177     { X86::ROL32r1,     X86::ROL32m1,    0 },
178     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
179     { X86::ROL32ri,     X86::ROL32mi,    0 },
180     { X86::ROL64r1,     X86::ROL64m1,    0 },
181     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
182     { X86::ROL64ri,     X86::ROL64mi,    0 },
183     { X86::ROL8r1,      X86::ROL8m1,     0 },
184     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
185     { X86::ROL8ri,      X86::ROL8mi,     0 },
186     { X86::ROR16r1,     X86::ROR16m1,    0 },
187     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
188     { X86::ROR16ri,     X86::ROR16mi,    0 },
189     { X86::ROR32r1,     X86::ROR32m1,    0 },
190     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
191     { X86::ROR32ri,     X86::ROR32mi,    0 },
192     { X86::ROR64r1,     X86::ROR64m1,    0 },
193     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
194     { X86::ROR64ri,     X86::ROR64mi,    0 },
195     { X86::ROR8r1,      X86::ROR8m1,     0 },
196     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
197     { X86::ROR8ri,      X86::ROR8mi,     0 },
198     { X86::SAR16r1,     X86::SAR16m1,    0 },
199     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
200     { X86::SAR16ri,     X86::SAR16mi,    0 },
201     { X86::SAR32r1,     X86::SAR32m1,    0 },
202     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
203     { X86::SAR32ri,     X86::SAR32mi,    0 },
204     { X86::SAR64r1,     X86::SAR64m1,    0 },
205     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
206     { X86::SAR64ri,     X86::SAR64mi,    0 },
207     { X86::SAR8r1,      X86::SAR8m1,     0 },
208     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
209     { X86::SAR8ri,      X86::SAR8mi,     0 },
210     { X86::SBB32ri,     X86::SBB32mi,    0 },
211     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
212     { X86::SBB32rr,     X86::SBB32mr,    0 },
213     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
214     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
215     { X86::SBB64rr,     X86::SBB64mr,    0 },
216     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
217     { X86::SHL16ri,     X86::SHL16mi,    0 },
218     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
219     { X86::SHL32ri,     X86::SHL32mi,    0 },
220     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
221     { X86::SHL64ri,     X86::SHL64mi,    0 },
222     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
223     { X86::SHL8ri,      X86::SHL8mi,     0 },
224     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
225     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
226     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
227     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
228     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
229     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
230     { X86::SHR16r1,     X86::SHR16m1,    0 },
231     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
232     { X86::SHR16ri,     X86::SHR16mi,    0 },
233     { X86::SHR32r1,     X86::SHR32m1,    0 },
234     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
235     { X86::SHR32ri,     X86::SHR32mi,    0 },
236     { X86::SHR64r1,     X86::SHR64m1,    0 },
237     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
238     { X86::SHR64ri,     X86::SHR64mi,    0 },
239     { X86::SHR8r1,      X86::SHR8m1,     0 },
240     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
241     { X86::SHR8ri,      X86::SHR8mi,     0 },
242     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
243     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
244     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
245     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
246     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
247     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
248     { X86::SUB16ri,     X86::SUB16mi,    0 },
249     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
250     { X86::SUB16rr,     X86::SUB16mr,    0 },
251     { X86::SUB32ri,     X86::SUB32mi,    0 },
252     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
253     { X86::SUB32rr,     X86::SUB32mr,    0 },
254     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
255     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
256     { X86::SUB64rr,     X86::SUB64mr,    0 },
257     { X86::SUB8ri,      X86::SUB8mi,     0 },
258     { X86::SUB8rr,      X86::SUB8mr,     0 },
259     { X86::XOR16ri,     X86::XOR16mi,    0 },
260     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
261     { X86::XOR16rr,     X86::XOR16mr,    0 },
262     { X86::XOR32ri,     X86::XOR32mi,    0 },
263     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
264     { X86::XOR32rr,     X86::XOR32mr,    0 },
265     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
266     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
267     { X86::XOR64rr,     X86::XOR64mr,    0 },
268     { X86::XOR8ri,      X86::XOR8mi,     0 },
269     { X86::XOR8rr,      X86::XOR8mr,     0 }
270   };
271
272   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
273     unsigned RegOp = OpTbl2Addr[i].RegOp;
274     unsigned MemOp = OpTbl2Addr[i].MemOp;
275     unsigned Flags = OpTbl2Addr[i].Flags;
276     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
277                   RegOp, MemOp,
278                   // Index 0, folded load and store, no alignment requirement.
279                   Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
280   }
281
282   static const X86OpTblEntry OpTbl0[] = {
283     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
284     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
285     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
286     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
287     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
288     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
289     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
290     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
291     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
292     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
293     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
294     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
295     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
296     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
297     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
298     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
299     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
300     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
301     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
302     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
303     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE },
304     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
305     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
306     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
307     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
308     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
309     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
310     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
311     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
312     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
313     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
314     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
315     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
316     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
317     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
318     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
319     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
320     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
321     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
322     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
323     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
324     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
325     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
326     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
327     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
328     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
329     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
330     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
331     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
332     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
333     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
334     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
335     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
336     { X86::PEXTRDrr,    X86::PEXTRDmr,      TB_FOLDED_STORE },
337     { X86::PEXTRQrr,    X86::PEXTRQmr,      TB_FOLDED_STORE },
338     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
339     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
340     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
341     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
342     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
343     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
344     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
345     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
346     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
347     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
348     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
349     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
350     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
351     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
352     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
353     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
354     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
355     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
356     { X86::TAILJMPr64_REX, X86::TAILJMPm64_REX, TB_FOLDED_LOAD },
357     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
358     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
359     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
360     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
361     // AVX 128-bit versions of foldable instructions
362     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE  },
363     { X86::VEXTRACTF128rr, X86::VEXTRACTF128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
364     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
365     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
366     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
367     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
368     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
369     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
370     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
371     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
372     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
373     { X86::VPEXTRDrr,   X86::VPEXTRDmr,     TB_FOLDED_STORE },
374     { X86::VPEXTRQrr,   X86::VPEXTRQmr,     TB_FOLDED_STORE },
375     // AVX 256-bit foldable instructions
376     { X86::VEXTRACTI128rr, X86::VEXTRACTI128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
377     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
378     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
379     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
380     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
381     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE },
382     // AVX-512 foldable instructions
383     { X86::VMOVPDI2DIZrr,   X86::VMOVPDI2DIZmr, TB_FOLDED_STORE },
384     { X86::VMOVAPDZrr,      X86::VMOVAPDZmr,    TB_FOLDED_STORE | TB_ALIGN_64 },
385     { X86::VMOVAPSZrr,      X86::VMOVAPSZmr,    TB_FOLDED_STORE | TB_ALIGN_64 },
386     { X86::VMOVDQA32Zrr,    X86::VMOVDQA32Zmr,  TB_FOLDED_STORE | TB_ALIGN_64 },
387     { X86::VMOVDQA64Zrr,    X86::VMOVDQA64Zmr,  TB_FOLDED_STORE | TB_ALIGN_64 },
388     { X86::VMOVUPDZrr,      X86::VMOVUPDZmr,    TB_FOLDED_STORE },
389     { X86::VMOVUPSZrr,      X86::VMOVUPSZmr,    TB_FOLDED_STORE },
390     { X86::VMOVDQU8Zrr,     X86::VMOVDQU8Zmr,   TB_FOLDED_STORE },
391     { X86::VMOVDQU16Zrr,    X86::VMOVDQU16Zmr,  TB_FOLDED_STORE },
392     { X86::VMOVDQU32Zrr,    X86::VMOVDQU32Zmr,  TB_FOLDED_STORE },
393     { X86::VMOVDQU64Zrr,    X86::VMOVDQU64Zmr,  TB_FOLDED_STORE },
394     // AVX-512 foldable instructions (256-bit versions)
395     { X86::VMOVAPDZ256rr,      X86::VMOVAPDZ256mr,    TB_FOLDED_STORE | TB_ALIGN_32 },
396     { X86::VMOVAPSZ256rr,      X86::VMOVAPSZ256mr,    TB_FOLDED_STORE | TB_ALIGN_32 },
397     { X86::VMOVDQA32Z256rr,    X86::VMOVDQA32Z256mr,  TB_FOLDED_STORE | TB_ALIGN_32 },
398     { X86::VMOVDQA64Z256rr,    X86::VMOVDQA64Z256mr,  TB_FOLDED_STORE | TB_ALIGN_32 },
399     { X86::VMOVUPDZ256rr,      X86::VMOVUPDZ256mr,    TB_FOLDED_STORE },
400     { X86::VMOVUPSZ256rr,      X86::VMOVUPSZ256mr,    TB_FOLDED_STORE },
401     { X86::VMOVDQU8Z256rr,     X86::VMOVDQU8Z256mr,   TB_FOLDED_STORE },
402     { X86::VMOVDQU16Z256rr,    X86::VMOVDQU16Z256mr,  TB_FOLDED_STORE },
403     { X86::VMOVDQU32Z256rr,    X86::VMOVDQU32Z256mr,  TB_FOLDED_STORE },
404     { X86::VMOVDQU64Z256rr,    X86::VMOVDQU64Z256mr,  TB_FOLDED_STORE },
405     // AVX-512 foldable instructions (128-bit versions)
406     { X86::VMOVAPDZ128rr,      X86::VMOVAPDZ128mr,    TB_FOLDED_STORE | TB_ALIGN_16 },
407     { X86::VMOVAPSZ128rr,      X86::VMOVAPSZ128mr,    TB_FOLDED_STORE | TB_ALIGN_16 },
408     { X86::VMOVDQA32Z128rr,    X86::VMOVDQA32Z128mr,  TB_FOLDED_STORE | TB_ALIGN_16 },
409     { X86::VMOVDQA64Z128rr,    X86::VMOVDQA64Z128mr,  TB_FOLDED_STORE | TB_ALIGN_16 },
410     { X86::VMOVUPDZ128rr,      X86::VMOVUPDZ128mr,    TB_FOLDED_STORE },
411     { X86::VMOVUPSZ128rr,      X86::VMOVUPSZ128mr,    TB_FOLDED_STORE },
412     { X86::VMOVDQU8Z128rr,     X86::VMOVDQU8Z128mr,   TB_FOLDED_STORE },
413     { X86::VMOVDQU16Z128rr,    X86::VMOVDQU16Z128mr,  TB_FOLDED_STORE },
414     { X86::VMOVDQU32Z128rr,    X86::VMOVDQU32Z128mr,  TB_FOLDED_STORE },
415     { X86::VMOVDQU64Z128rr,    X86::VMOVDQU64Z128mr,  TB_FOLDED_STORE },
416     // F16C foldable instructions
417     { X86::VCVTPS2PHrr,        X86::VCVTPS2PHmr,      TB_FOLDED_STORE },
418     { X86::VCVTPS2PHYrr,       X86::VCVTPS2PHYmr,     TB_FOLDED_STORE }
419   };
420
421   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
422     unsigned RegOp      = OpTbl0[i].RegOp;
423     unsigned MemOp      = OpTbl0[i].MemOp;
424     unsigned Flags      = OpTbl0[i].Flags;
425     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
426                   RegOp, MemOp, TB_INDEX_0 | Flags);
427   }
428
429   static const X86OpTblEntry OpTbl1[] = {
430     { X86::CMP16rr,         X86::CMP16rm,             0 },
431     { X86::CMP32rr,         X86::CMP32rm,             0 },
432     { X86::CMP64rr,         X86::CMP64rm,             0 },
433     { X86::CMP8rr,          X86::CMP8rm,              0 },
434     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
435     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
436     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
437     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
438     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
439     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
440     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
441     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
442     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
443     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
444     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
445     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
446     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
447     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
448     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
449     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
450     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
451     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
452     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
453     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
454     { X86::CVTSS2SI64rr,    X86::CVTSS2SI64rm,        0 },
455     { X86::CVTSS2SIrr,      X86::CVTSS2SIrm,          0 },
456     { X86::CVTDQ2PDrr,      X86::CVTDQ2PDrm,          TB_ALIGN_16 },
457     { X86::CVTDQ2PSrr,      X86::CVTDQ2PSrm,          TB_ALIGN_16 },
458     { X86::CVTPD2DQrr,      X86::CVTPD2DQrm,          TB_ALIGN_16 },
459     { X86::CVTPD2PSrr,      X86::CVTPD2PSrm,          TB_ALIGN_16 },
460     { X86::CVTPS2DQrr,      X86::CVTPS2DQrm,          TB_ALIGN_16 },
461     { X86::CVTPS2PDrr,      X86::CVTPS2PDrm,          TB_ALIGN_16 },
462     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
463     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
464     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
465     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
466     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
467     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
468     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
469     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
470     { X86::MOV16rr,         X86::MOV16rm,             0 },
471     { X86::MOV32rr,         X86::MOV32rm,             0 },
472     { X86::MOV64rr,         X86::MOV64rm,             0 },
473     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
474     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
475     { X86::MOV8rr,          X86::MOV8rm,              0 },
476     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
477     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
478     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
479     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
480     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
481     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
482     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
483     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
484     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
485     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
486     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
487     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
488     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
489     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
490     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
491     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
492     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm,        0 },
493     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
494     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
495     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
496     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
497     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
498     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
499     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
500     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
501     { X86::PCMPESTRIrr,     X86::PCMPESTRIrm,         TB_ALIGN_16 },
502     { X86::PCMPESTRM128rr,  X86::PCMPESTRM128rm,      TB_ALIGN_16 },
503     { X86::PCMPISTRIrr,     X86::PCMPISTRIrm,         TB_ALIGN_16 },
504     { X86::PCMPISTRM128rr,  X86::PCMPISTRM128rm,      TB_ALIGN_16 },
505     { X86::PHMINPOSUWrr128, X86::PHMINPOSUWrm128,     TB_ALIGN_16 },
506     { X86::PMOVSXBDrr,      X86::PMOVSXBDrm,          TB_ALIGN_16 },
507     { X86::PMOVSXBQrr,      X86::PMOVSXBQrm,          TB_ALIGN_16 },
508     { X86::PMOVSXBWrr,      X86::PMOVSXBWrm,          TB_ALIGN_16 },
509     { X86::PMOVSXDQrr,      X86::PMOVSXDQrm,          TB_ALIGN_16 },
510     { X86::PMOVSXWDrr,      X86::PMOVSXWDrm,          TB_ALIGN_16 },
511     { X86::PMOVSXWQrr,      X86::PMOVSXWQrm,          TB_ALIGN_16 },
512     { X86::PMOVZXBDrr,      X86::PMOVZXBDrm,          TB_ALIGN_16 },
513     { X86::PMOVZXBQrr,      X86::PMOVZXBQrm,          TB_ALIGN_16 },
514     { X86::PMOVZXBWrr,      X86::PMOVZXBWrm,          TB_ALIGN_16 },
515     { X86::PMOVZXDQrr,      X86::PMOVZXDQrm,          TB_ALIGN_16 },
516     { X86::PMOVZXWDrr,      X86::PMOVZXWDrm,          TB_ALIGN_16 },
517     { X86::PMOVZXWQrr,      X86::PMOVZXWQrm,          TB_ALIGN_16 },
518     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
519     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
520     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
521     { X86::PTESTrr,         X86::PTESTrm,             TB_ALIGN_16 },
522     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
523     { X86::RCPPSr_Int,      X86::RCPPSm_Int,          TB_ALIGN_16 },
524     { X86::ROUNDPDr,        X86::ROUNDPDm,            TB_ALIGN_16 },
525     { X86::ROUNDPSr,        X86::ROUNDPSm,            TB_ALIGN_16 },
526     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
527     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int,        TB_ALIGN_16 },
528     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
529     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
530     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
531     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
532     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
533     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
534     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
535     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
536     { X86::TEST16rr,        X86::TEST16rm,            0 },
537     { X86::TEST32rr,        X86::TEST32rm,            0 },
538     { X86::TEST64rr,        X86::TEST64rm,            0 },
539     { X86::TEST8rr,         X86::TEST8rm,             0 },
540     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
541     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
542     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
543     // AVX 128-bit versions of foldable instructions
544     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
545     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
546     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
547     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
548     { X86::VCVTTSD2SI64rr,  X86::VCVTTSD2SI64rm,      0 },
549     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm,0 },
550     { X86::VCVTTSD2SIrr,    X86::VCVTTSD2SIrm,        0 },
551     { X86::Int_VCVTTSD2SIrr,X86::Int_VCVTTSD2SIrm,    0 },
552     { X86::VCVTTSS2SI64rr,  X86::VCVTTSS2SI64rm,      0 },
553     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm,0 },
554     { X86::VCVTTSS2SIrr,    X86::VCVTTSS2SIrm,        0 },
555     { X86::Int_VCVTTSS2SIrr,X86::Int_VCVTTSS2SIrm,    0 },
556     { X86::VCVTSD2SI64rr,   X86::VCVTSD2SI64rm,       0 },
557     { X86::VCVTSD2SIrr,     X86::VCVTSD2SIrm,         0 },
558     { X86::VCVTSS2SI64rr,   X86::VCVTSS2SI64rm,       0 },
559     { X86::VCVTSS2SIrr,     X86::VCVTSS2SIrm,         0 },
560     { X86::VCVTDQ2PDrr,     X86::VCVTDQ2PDrm,         0 },
561     { X86::VCVTDQ2PSrr,     X86::VCVTDQ2PSrm,         0 },
562     { X86::VCVTPD2DQrr,     X86::VCVTPD2DQXrm,        0 },
563     { X86::VCVTPD2PSrr,     X86::VCVTPD2PSXrm,        0 },
564     { X86::VCVTPS2DQrr,     X86::VCVTPS2DQrm,         0 },
565     { X86::VCVTPS2PDrr,     X86::VCVTPS2PDrm,         0 },
566     { X86::VCVTTPD2DQrr,    X86::VCVTTPD2DQXrm,       0 },
567     { X86::VCVTTPS2DQrr,    X86::VCVTTPS2DQrm,        0 },
568     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
569     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
570     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
571     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
572     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
573     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
574     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
575     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
576     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         0 },
577     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         0 },
578     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           0 },
579     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
580     { X86::VMOVZQI2PQIrr,   X86::VMOVZQI2PQIrm,       0 },
581     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
582     { X86::VPABSBrr128,     X86::VPABSBrm128,         0 },
583     { X86::VPABSDrr128,     X86::VPABSDrm128,         0 },
584     { X86::VPABSWrr128,     X86::VPABSWrm128,         0 },
585     { X86::VPCMPESTRIrr,    X86::VPCMPESTRIrm,        0 },
586     { X86::VPCMPESTRM128rr, X86::VPCMPESTRM128rm,     0 },
587     { X86::VPCMPISTRIrr,    X86::VPCMPISTRIrm,        0 },
588     { X86::VPCMPISTRM128rr, X86::VPCMPISTRM128rm,     0 },
589     { X86::VPHMINPOSUWrr128, X86::VPHMINPOSUWrm128,   0 },
590     { X86::VPERMILPDri,     X86::VPERMILPDmi,         0 },
591     { X86::VPERMILPSri,     X86::VPERMILPSmi,         0 },
592     { X86::VPMOVSXBDrr,     X86::VPMOVSXBDrm,         0 },
593     { X86::VPMOVSXBQrr,     X86::VPMOVSXBQrm,         0 },
594     { X86::VPMOVSXBWrr,     X86::VPMOVSXBWrm,         0 },
595     { X86::VPMOVSXDQrr,     X86::VPMOVSXDQrm,         0 },
596     { X86::VPMOVSXWDrr,     X86::VPMOVSXWDrm,         0 },
597     { X86::VPMOVSXWQrr,     X86::VPMOVSXWQrm,         0 },
598     { X86::VPMOVZXBDrr,     X86::VPMOVZXBDrm,         0 },
599     { X86::VPMOVZXBQrr,     X86::VPMOVZXBQrm,         0 },
600     { X86::VPMOVZXBWrr,     X86::VPMOVZXBWrm,         0 },
601     { X86::VPMOVZXDQrr,     X86::VPMOVZXDQrm,         0 },
602     { X86::VPMOVZXWDrr,     X86::VPMOVZXWDrm,         0 },
603     { X86::VPMOVZXWQrr,     X86::VPMOVZXWQrm,         0 },
604     { X86::VPSHUFDri,       X86::VPSHUFDmi,           0 },
605     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          0 },
606     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          0 },
607     { X86::VPTESTrr,        X86::VPTESTrm,            0 },
608     { X86::VRCPPSr,         X86::VRCPPSm,             0 },
609     { X86::VRCPPSr_Int,     X86::VRCPPSm_Int,         0 },
610     { X86::VROUNDPDr,       X86::VROUNDPDm,           0 },
611     { X86::VROUNDPSr,       X86::VROUNDPSm,           0 },
612     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           0 },
613     { X86::VRSQRTPSr_Int,   X86::VRSQRTPSm_Int,       0 },
614     { X86::VSQRTPDr,        X86::VSQRTPDm,            0 },
615     { X86::VSQRTPSr,        X86::VSQRTPSm,            0 },
616     { X86::VTESTPDrr,       X86::VTESTPDrm,           0 },
617     { X86::VTESTPSrr,       X86::VTESTPSrm,           0 },
618     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
619     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
620     { X86::VBROADCASTSSrr,  X86::VBROADCASTSSrm,      TB_NO_REVERSE },
621
622     // AVX 256-bit foldable instructions
623     { X86::VCVTDQ2PDYrr,    X86::VCVTDQ2PDYrm,        0 },
624     { X86::VCVTDQ2PSYrr,    X86::VCVTDQ2PSYrm,        0 },
625     { X86::VCVTPD2DQYrr,    X86::VCVTPD2DQYrm,        0 },
626     { X86::VCVTPD2PSYrr,    X86::VCVTPD2PSYrm,        0 },
627     { X86::VCVTPS2DQYrr,    X86::VCVTPS2DQYrm,        0 },
628     { X86::VCVTPS2PDYrr,    X86::VCVTPS2PDYrm,        0 },
629     { X86::VCVTTPD2DQYrr,   X86::VCVTTPD2DQYrm,       0 },
630     { X86::VCVTTPS2DQYrr,   X86::VCVTTPS2DQYrm,       0 },
631     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
632     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
633     { X86::VMOVDDUPYrr,     X86::VMOVDDUPYrm,         0 },
634     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_32 },
635     { X86::VMOVSLDUPYrr,    X86::VMOVSLDUPYrm,        0 },
636     { X86::VMOVSHDUPYrr,    X86::VMOVSHDUPYrm,        0 },
637     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
638     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
639     { X86::VPERMILPDYri,    X86::VPERMILPDYmi,        0 },
640     { X86::VPERMILPSYri,    X86::VPERMILPSYmi,        0 },
641     { X86::VRCPPSYr,        X86::VRCPPSYm,            0 },
642     { X86::VRCPPSYr_Int,    X86::VRCPPSYm_Int,        0 },
643     { X86::VROUNDYPDr,      X86::VROUNDYPDm,          0 },
644     { X86::VROUNDYPSr,      X86::VROUNDYPSm,          0 },
645     { X86::VRSQRTPSYr,      X86::VRSQRTPSYm,          0 },
646     { X86::VRSQRTPSYr_Int,  X86::VRSQRTPSYm_Int,      0 },
647     { X86::VSQRTPDYr,       X86::VSQRTPDYm,           0 },
648     { X86::VSQRTPSYr,       X86::VSQRTPSYm,           0 },
649     { X86::VTESTPDYrr,      X86::VTESTPDYrm,          0 },
650     { X86::VTESTPSYrr,      X86::VTESTPSYrm,          0 },
651     { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrm,     TB_NO_REVERSE },
652     { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrm,     TB_NO_REVERSE },
653
654     // AVX2 foldable instructions
655     { X86::VPABSBrr256,     X86::VPABSBrm256,         0 },
656     { X86::VPABSDrr256,     X86::VPABSDrm256,         0 },
657     { X86::VPABSWrr256,     X86::VPABSWrm256,         0 },
658     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          0 },
659     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         0 },
660     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         0 },
661
662     // BMI/BMI2/LZCNT/POPCNT/TBM foldable instructions
663     { X86::BEXTR32rr,       X86::BEXTR32rm,           0 },
664     { X86::BEXTR64rr,       X86::BEXTR64rm,           0 },
665     { X86::BEXTRI32ri,      X86::BEXTRI32mi,          0 },
666     { X86::BEXTRI64ri,      X86::BEXTRI64mi,          0 },
667     { X86::BLCFILL32rr,     X86::BLCFILL32rm,         0 },
668     { X86::BLCFILL64rr,     X86::BLCFILL64rm,         0 },
669     { X86::BLCI32rr,        X86::BLCI32rm,            0 },
670     { X86::BLCI64rr,        X86::BLCI64rm,            0 },
671     { X86::BLCIC32rr,       X86::BLCIC32rm,           0 },
672     { X86::BLCIC64rr,       X86::BLCIC64rm,           0 },
673     { X86::BLCMSK32rr,      X86::BLCMSK32rm,          0 },
674     { X86::BLCMSK64rr,      X86::BLCMSK64rm,          0 },
675     { X86::BLCS32rr,        X86::BLCS32rm,            0 },
676     { X86::BLCS64rr,        X86::BLCS64rm,            0 },
677     { X86::BLSFILL32rr,     X86::BLSFILL32rm,         0 },
678     { X86::BLSFILL64rr,     X86::BLSFILL64rm,         0 },
679     { X86::BLSI32rr,        X86::BLSI32rm,            0 },
680     { X86::BLSI64rr,        X86::BLSI64rm,            0 },
681     { X86::BLSIC32rr,       X86::BLSIC32rm,           0 },
682     { X86::BLSIC64rr,       X86::BLSIC64rm,           0 },
683     { X86::BLSMSK32rr,      X86::BLSMSK32rm,          0 },
684     { X86::BLSMSK64rr,      X86::BLSMSK64rm,          0 },
685     { X86::BLSR32rr,        X86::BLSR32rm,            0 },
686     { X86::BLSR64rr,        X86::BLSR64rm,            0 },
687     { X86::BZHI32rr,        X86::BZHI32rm,            0 },
688     { X86::BZHI64rr,        X86::BZHI64rm,            0 },
689     { X86::LZCNT16rr,       X86::LZCNT16rm,           0 },
690     { X86::LZCNT32rr,       X86::LZCNT32rm,           0 },
691     { X86::LZCNT64rr,       X86::LZCNT64rm,           0 },
692     { X86::POPCNT16rr,      X86::POPCNT16rm,          0 },
693     { X86::POPCNT32rr,      X86::POPCNT32rm,          0 },
694     { X86::POPCNT64rr,      X86::POPCNT64rm,          0 },
695     { X86::RORX32ri,        X86::RORX32mi,            0 },
696     { X86::RORX64ri,        X86::RORX64mi,            0 },
697     { X86::SARX32rr,        X86::SARX32rm,            0 },
698     { X86::SARX64rr,        X86::SARX64rm,            0 },
699     { X86::SHRX32rr,        X86::SHRX32rm,            0 },
700     { X86::SHRX64rr,        X86::SHRX64rm,            0 },
701     { X86::SHLX32rr,        X86::SHLX32rm,            0 },
702     { X86::SHLX64rr,        X86::SHLX64rm,            0 },
703     { X86::T1MSKC32rr,      X86::T1MSKC32rm,          0 },
704     { X86::T1MSKC64rr,      X86::T1MSKC64rm,          0 },
705     { X86::TZCNT16rr,       X86::TZCNT16rm,           0 },
706     { X86::TZCNT32rr,       X86::TZCNT32rm,           0 },
707     { X86::TZCNT64rr,       X86::TZCNT64rm,           0 },
708     { X86::TZMSK32rr,       X86::TZMSK32rm,           0 },
709     { X86::TZMSK64rr,       X86::TZMSK64rm,           0 },
710
711     // AVX-512 foldable instructions
712     { X86::VMOV64toPQIZrr,  X86::VMOVQI2PQIZrm,       0 },
713     { X86::VMOVDI2SSZrr,    X86::VMOVDI2SSZrm,        0 },
714     { X86::VMOVAPDZrr,      X86::VMOVAPDZrm,          TB_ALIGN_64 },
715     { X86::VMOVAPSZrr,      X86::VMOVAPSZrm,          TB_ALIGN_64 },
716     { X86::VMOVDQA32Zrr,    X86::VMOVDQA32Zrm,        TB_ALIGN_64 },
717     { X86::VMOVDQA64Zrr,    X86::VMOVDQA64Zrm,        TB_ALIGN_64 },
718     { X86::VMOVDQU8Zrr,     X86::VMOVDQU8Zrm,         0 },
719     { X86::VMOVDQU16Zrr,    X86::VMOVDQU16Zrm,        0 },
720     { X86::VMOVDQU32Zrr,    X86::VMOVDQU32Zrm,        0 },
721     { X86::VMOVDQU64Zrr,    X86::VMOVDQU64Zrm,        0 },
722     { X86::VMOVUPDZrr,      X86::VMOVUPDZrm,          0 },
723     { X86::VMOVUPSZrr,      X86::VMOVUPSZrm,          0 },
724     { X86::VPABSDZrr,       X86::VPABSDZrm,           0 },
725     { X86::VPABSQZrr,       X86::VPABSQZrm,           0 },
726     { X86::VBROADCASTSSZr,  X86::VBROADCASTSSZm,      TB_NO_REVERSE },
727     { X86::VBROADCASTSDZr,  X86::VBROADCASTSDZm,      TB_NO_REVERSE },
728     // AVX-512 foldable instructions (256-bit versions)
729     { X86::VMOVAPDZ256rr,      X86::VMOVAPDZ256rm,          TB_ALIGN_32 },
730     { X86::VMOVAPSZ256rr,      X86::VMOVAPSZ256rm,          TB_ALIGN_32 },
731     { X86::VMOVDQA32Z256rr,    X86::VMOVDQA32Z256rm,        TB_ALIGN_32 },
732     { X86::VMOVDQA64Z256rr,    X86::VMOVDQA64Z256rm,        TB_ALIGN_32 },
733     { X86::VMOVDQU8Z256rr,     X86::VMOVDQU8Z256rm,         0 },
734     { X86::VMOVDQU16Z256rr,    X86::VMOVDQU16Z256rm,        0 },
735     { X86::VMOVDQU32Z256rr,    X86::VMOVDQU32Z256rm,        0 },
736     { X86::VMOVDQU64Z256rr,    X86::VMOVDQU64Z256rm,        0 },
737     { X86::VMOVUPDZ256rr,      X86::VMOVUPDZ256rm,          0 },
738     { X86::VMOVUPSZ256rr,      X86::VMOVUPSZ256rm,          0 },
739     { X86::VBROADCASTSSZ256r,  X86::VBROADCASTSSZ256m,      TB_NO_REVERSE },
740     { X86::VBROADCASTSDZ256r,  X86::VBROADCASTSDZ256m,      TB_NO_REVERSE },
741     // AVX-512 foldable instructions (256-bit versions)
742     { X86::VMOVAPDZ128rr,      X86::VMOVAPDZ128rm,          TB_ALIGN_16 },
743     { X86::VMOVAPSZ128rr,      X86::VMOVAPSZ128rm,          TB_ALIGN_16 },
744     { X86::VMOVDQA32Z128rr,    X86::VMOVDQA32Z128rm,        TB_ALIGN_16 },
745     { X86::VMOVDQA64Z128rr,    X86::VMOVDQA64Z128rm,        TB_ALIGN_16 },
746     { X86::VMOVDQU8Z128rr,     X86::VMOVDQU8Z128rm,         0 },
747     { X86::VMOVDQU16Z128rr,    X86::VMOVDQU16Z128rm,        0 },
748     { X86::VMOVDQU32Z128rr,    X86::VMOVDQU32Z128rm,        0 },
749     { X86::VMOVDQU64Z128rr,    X86::VMOVDQU64Z128rm,        0 },
750     { X86::VMOVUPDZ128rr,      X86::VMOVUPDZ128rm,          0 },
751     { X86::VMOVUPSZ128rr,      X86::VMOVUPSZ128rm,          0 },
752     { X86::VBROADCASTSSZ128r,  X86::VBROADCASTSSZ128m,      TB_NO_REVERSE },
753     // F16C foldable instructions
754     { X86::VCVTPH2PSrr,        X86::VCVTPH2PSrm,            0 },
755     { X86::VCVTPH2PSYrr,       X86::VCVTPH2PSYrm,           0 },
756     // AES foldable instructions
757     { X86::AESIMCrr,              X86::AESIMCrm,              TB_ALIGN_16 },
758     { X86::AESKEYGENASSIST128rr,  X86::AESKEYGENASSIST128rm,  TB_ALIGN_16 },
759     { X86::VAESIMCrr,             X86::VAESIMCrm,             TB_ALIGN_16 },
760     { X86::VAESKEYGENASSIST128rr, X86::VAESKEYGENASSIST128rm, TB_ALIGN_16 }
761   };
762
763   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
764     unsigned RegOp = OpTbl1[i].RegOp;
765     unsigned MemOp = OpTbl1[i].MemOp;
766     unsigned Flags = OpTbl1[i].Flags;
767     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
768                   RegOp, MemOp,
769                   // Index 1, folded load
770                   Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
771   }
772
773   static const X86OpTblEntry OpTbl2[] = {
774     { X86::ADC32rr,         X86::ADC32rm,       0 },
775     { X86::ADC64rr,         X86::ADC64rm,       0 },
776     { X86::ADD16rr,         X86::ADD16rm,       0 },
777     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
778     { X86::ADD32rr,         X86::ADD32rm,       0 },
779     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
780     { X86::ADD64rr,         X86::ADD64rm,       0 },
781     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
782     { X86::ADD8rr,          X86::ADD8rm,        0 },
783     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
784     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
785     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
786     { X86::ADDSDrr_Int,     X86::ADDSDrm_Int,   0 },
787     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
788     { X86::ADDSSrr_Int,     X86::ADDSSrm_Int,   0 },
789     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
790     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
791     { X86::AND16rr,         X86::AND16rm,       0 },
792     { X86::AND32rr,         X86::AND32rm,       0 },
793     { X86::AND64rr,         X86::AND64rm,       0 },
794     { X86::AND8rr,          X86::AND8rm,        0 },
795     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
796     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
797     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
798     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
799     { X86::BLENDPDrri,      X86::BLENDPDrmi,    TB_ALIGN_16 },
800     { X86::BLENDPSrri,      X86::BLENDPSrmi,    TB_ALIGN_16 },
801     { X86::BLENDVPDrr0,     X86::BLENDVPDrm0,   TB_ALIGN_16 },
802     { X86::BLENDVPSrr0,     X86::BLENDVPSrm0,   TB_ALIGN_16 },
803     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
804     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
805     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
806     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
807     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
808     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
809     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
810     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
811     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
812     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
813     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
814     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
815     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
816     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
817     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
818     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
819     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
820     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
821     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
822     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
823     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
824     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
825     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
826     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
827     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
828     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
829     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
830     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
831     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
832     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
833     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
834     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
835     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
836     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
837     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
838     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
839     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
840     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
841     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
842     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
843     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
844     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
845     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
846     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
847     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
848     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
849     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
850     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
851     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
852     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
853     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
854     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
855     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
856     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
857     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
858     { X86::DIVSDrr_Int,     X86::DIVSDrm_Int,   0 },
859     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
860     { X86::DIVSSrr_Int,     X86::DIVSSrm_Int,   0 },
861     { X86::DPPDrri,         X86::DPPDrmi,       TB_ALIGN_16 },
862     { X86::DPPSrri,         X86::DPPSrmi,       TB_ALIGN_16 },
863     { X86::FsANDNPDrr,      X86::FsANDNPDrm,    TB_ALIGN_16 },
864     { X86::FsANDNPSrr,      X86::FsANDNPSrm,    TB_ALIGN_16 },
865     { X86::FsANDPDrr,       X86::FsANDPDrm,     TB_ALIGN_16 },
866     { X86::FsANDPSrr,       X86::FsANDPSrm,     TB_ALIGN_16 },
867     { X86::FsORPDrr,        X86::FsORPDrm,      TB_ALIGN_16 },
868     { X86::FsORPSrr,        X86::FsORPSrm,      TB_ALIGN_16 },
869     { X86::FsXORPDrr,       X86::FsXORPDrm,     TB_ALIGN_16 },
870     { X86::FsXORPSrr,       X86::FsXORPSrm,     TB_ALIGN_16 },
871     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
872     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
873     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
874     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
875     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
876     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
877     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
878     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
879     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
880     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
881     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
882     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
883     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
884     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
885     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
886     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
887     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
888     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
889     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int,   0 },
890     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
891     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int,   0 },
892     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
893     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
894     { X86::MINSDrr,         X86::MINSDrm,       0 },
895     { X86::MINSDrr_Int,     X86::MINSDrm_Int,   0 },
896     { X86::MINSSrr,         X86::MINSSrm,       0 },
897     { X86::MINSSrr_Int,     X86::MINSSrm_Int,   0 },
898     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
899     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
900     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
901     { X86::MULSDrr,         X86::MULSDrm,       0 },
902     { X86::MULSDrr_Int,     X86::MULSDrm_Int,   0 },
903     { X86::MULSSrr,         X86::MULSSrm,       0 },
904     { X86::MULSSrr_Int,     X86::MULSSrm_Int,   0 },
905     { X86::OR16rr,          X86::OR16rm,        0 },
906     { X86::OR32rr,          X86::OR32rm,        0 },
907     { X86::OR64rr,          X86::OR64rm,        0 },
908     { X86::OR8rr,           X86::OR8rm,         0 },
909     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
910     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
911     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
912     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
913     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
914     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
915     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
916     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
917     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
918     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
919     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
920     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
921     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
922     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
923     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
924     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
925     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
926     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
927     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
928     { X86::PBLENDVBrr0,     X86::PBLENDVBrm0,   TB_ALIGN_16 },
929     { X86::PBLENDWrri,      X86::PBLENDWrmi,    TB_ALIGN_16 },
930     { X86::PCLMULQDQrr,     X86::PCLMULQDQrm,   TB_ALIGN_16 },
931     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
932     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
933     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
934     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
935     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
936     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
937     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
938     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
939     { X86::PHADDDrr,        X86::PHADDDrm,      TB_ALIGN_16 },
940     { X86::PHADDWrr,        X86::PHADDWrm,      TB_ALIGN_16 },
941     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
942     { X86::PHSUBDrr,        X86::PHSUBDrm,      TB_ALIGN_16 },
943     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
944     { X86::PHSUBWrr,        X86::PHSUBWrm,      TB_ALIGN_16 },
945     { X86::PINSRBrr,        X86::PINSRBrm,      0 },
946     { X86::PINSRDrr,        X86::PINSRDrm,      0 },
947     { X86::PINSRQrr,        X86::PINSRQrm,      0 },
948     { X86::PINSRWrri,       X86::PINSRWrmi,     0 },
949     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
950     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
951     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
952     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
953     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
954     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
955     { X86::PMINSBrr,        X86::PMINSBrm,      TB_ALIGN_16 },
956     { X86::PMINSDrr,        X86::PMINSDrm,      TB_ALIGN_16 },
957     { X86::PMINUDrr,        X86::PMINUDrm,      TB_ALIGN_16 },
958     { X86::PMINUWrr,        X86::PMINUWrm,      TB_ALIGN_16 },
959     { X86::PMAXSBrr,        X86::PMAXSBrm,      TB_ALIGN_16 },
960     { X86::PMAXSDrr,        X86::PMAXSDrm,      TB_ALIGN_16 },
961     { X86::PMAXUDrr,        X86::PMAXUDrm,      TB_ALIGN_16 },
962     { X86::PMAXUWrr,        X86::PMAXUWrm,      TB_ALIGN_16 },
963     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
964     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
965     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
966     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
967     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
968     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
969     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
970     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
971     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
972     { X86::PSHUFBrr,        X86::PSHUFBrm,      TB_ALIGN_16 },
973     { X86::PSIGNBrr,        X86::PSIGNBrm,      TB_ALIGN_16 },
974     { X86::PSIGNWrr,        X86::PSIGNWrm,      TB_ALIGN_16 },
975     { X86::PSIGNDrr,        X86::PSIGNDrm,      TB_ALIGN_16 },
976     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
977     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
978     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
979     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
980     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
981     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
982     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
983     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
984     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
985     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
986     { X86::PSUBQrr,         X86::PSUBQrm,       TB_ALIGN_16 },
987     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
988     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
989     { X86::PSUBUSBrr,       X86::PSUBUSBrm,     TB_ALIGN_16 },
990     { X86::PSUBUSWrr,       X86::PSUBUSWrm,     TB_ALIGN_16 },
991     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
992     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
993     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
994     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
995     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
996     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
997     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
998     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
999     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
1000     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
1001     { X86::SBB32rr,         X86::SBB32rm,       0 },
1002     { X86::SBB64rr,         X86::SBB64rm,       0 },
1003     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
1004     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
1005     { X86::SUB16rr,         X86::SUB16rm,       0 },
1006     { X86::SUB32rr,         X86::SUB32rm,       0 },
1007     { X86::SUB64rr,         X86::SUB64rm,       0 },
1008     { X86::SUB8rr,          X86::SUB8rm,        0 },
1009     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
1010     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
1011     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
1012     { X86::SUBSDrr_Int,     X86::SUBSDrm_Int,   0 },
1013     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
1014     { X86::SUBSSrr_Int,     X86::SUBSSrm_Int,   0 },
1015     // FIXME: TEST*rr -> swapped operand of TEST*mr.
1016     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
1017     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
1018     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
1019     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
1020     { X86::XOR16rr,         X86::XOR16rm,       0 },
1021     { X86::XOR32rr,         X86::XOR32rm,       0 },
1022     { X86::XOR64rr,         X86::XOR64rm,       0 },
1023     { X86::XOR8rr,          X86::XOR8rm,        0 },
1024     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
1025     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
1026     // AVX 128-bit versions of foldable instructions
1027     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
1028     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
1029     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
1030     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
1031     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
1032     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
1033     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
1034     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
1035     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
1036     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
1037     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
1038     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
1039     { X86::VRCPSSr,           X86::VRCPSSm,            0 },
1040     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
1041     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
1042     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
1043     { X86::VADDPDrr,          X86::VADDPDrm,           0 },
1044     { X86::VADDPSrr,          X86::VADDPSrm,           0 },
1045     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
1046     { X86::VADDSDrr_Int,      X86::VADDSDrm_Int,       0 },
1047     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
1048     { X86::VADDSSrr_Int,      X86::VADDSSrm_Int,       0 },
1049     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        0 },
1050     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        0 },
1051     { X86::VANDNPDrr,         X86::VANDNPDrm,          0 },
1052     { X86::VANDNPSrr,         X86::VANDNPSrm,          0 },
1053     { X86::VANDPDrr,          X86::VANDPDrm,           0 },
1054     { X86::VANDPSrr,          X86::VANDPSrm,           0 },
1055     { X86::VBLENDPDrri,       X86::VBLENDPDrmi,        0 },
1056     { X86::VBLENDPSrri,       X86::VBLENDPSrmi,        0 },
1057     { X86::VBLENDVPDrr,       X86::VBLENDVPDrm,        0 },
1058     { X86::VBLENDVPSrr,       X86::VBLENDVPSrm,        0 },
1059     { X86::VCMPPDrri,         X86::VCMPPDrmi,          0 },
1060     { X86::VCMPPSrri,         X86::VCMPPSrmi,          0 },
1061     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
1062     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
1063     { X86::VDIVPDrr,          X86::VDIVPDrm,           0 },
1064     { X86::VDIVPSrr,          X86::VDIVPSrm,           0 },
1065     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
1066     { X86::VDIVSDrr_Int,      X86::VDIVSDrm_Int,       0 },
1067     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
1068     { X86::VDIVSSrr_Int,      X86::VDIVSSrm_Int,       0 },
1069     { X86::VDPPDrri,          X86::VDPPDrmi,           0 },
1070     { X86::VDPPSrri,          X86::VDPPSrmi,           0 },
1071     { X86::VFsANDNPDrr,       X86::VFsANDNPDrm,        TB_ALIGN_16 },
1072     { X86::VFsANDNPSrr,       X86::VFsANDNPSrm,        TB_ALIGN_16 },
1073     { X86::VFsANDPDrr,        X86::VFsANDPDrm,         TB_ALIGN_16 },
1074     { X86::VFsANDPSrr,        X86::VFsANDPSrm,         TB_ALIGN_16 },
1075     { X86::VFsORPDrr,         X86::VFsORPDrm,          TB_ALIGN_16 },
1076     { X86::VFsORPSrr,         X86::VFsORPSrm,          TB_ALIGN_16 },
1077     { X86::VFsXORPDrr,        X86::VFsXORPDrm,         TB_ALIGN_16 },
1078     { X86::VFsXORPSrr,        X86::VFsXORPSrm,         TB_ALIGN_16 },
1079     { X86::VHADDPDrr,         X86::VHADDPDrm,          0 },
1080     { X86::VHADDPSrr,         X86::VHADDPSrm,          0 },
1081     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          0 },
1082     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          0 },
1083     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
1084     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
1085     { X86::VMAXPDrr,          X86::VMAXPDrm,           0 },
1086     { X86::VMAXPSrr,          X86::VMAXPSrm,           0 },
1087     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
1088     { X86::VMAXSDrr_Int,      X86::VMAXSDrm_Int,       0 },
1089     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
1090     { X86::VMAXSSrr_Int,      X86::VMAXSSrm_Int,       0 },
1091     { X86::VMINPDrr,          X86::VMINPDrm,           0 },
1092     { X86::VMINPSrr,          X86::VMINPSrm,           0 },
1093     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
1094     { X86::VMINSDrr_Int,      X86::VMINSDrm_Int,       0 },
1095     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
1096     { X86::VMINSSrr_Int,      X86::VMINSSrm_Int,       0 },
1097     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        0 },
1098     { X86::VMULPDrr,          X86::VMULPDrm,           0 },
1099     { X86::VMULPSrr,          X86::VMULPSrm,           0 },
1100     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
1101     { X86::VMULSDrr_Int,      X86::VMULSDrm_Int,       0 },
1102     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
1103     { X86::VMULSSrr_Int,      X86::VMULSSrm_Int,       0 },
1104     { X86::VORPDrr,           X86::VORPDrm,            0 },
1105     { X86::VORPSrr,           X86::VORPSrm,            0 },
1106     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        0 },
1107     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        0 },
1108     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        0 },
1109     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        0 },
1110     { X86::VPADDBrr,          X86::VPADDBrm,           0 },
1111     { X86::VPADDDrr,          X86::VPADDDrm,           0 },
1112     { X86::VPADDQrr,          X86::VPADDQrm,           0 },
1113     { X86::VPADDSBrr,         X86::VPADDSBrm,          0 },
1114     { X86::VPADDSWrr,         X86::VPADDSWrm,          0 },
1115     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         0 },
1116     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         0 },
1117     { X86::VPADDWrr,          X86::VPADDWrm,           0 },
1118     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      0 },
1119     { X86::VPANDNrr,          X86::VPANDNrm,           0 },
1120     { X86::VPANDrr,           X86::VPANDrm,            0 },
1121     { X86::VPAVGBrr,          X86::VPAVGBrm,           0 },
1122     { X86::VPAVGWrr,          X86::VPAVGWrm,           0 },
1123     { X86::VPBLENDVBrr,       X86::VPBLENDVBrm,        0 },
1124     { X86::VPBLENDWrri,       X86::VPBLENDWrmi,        0 },
1125     { X86::VPCLMULQDQrr,      X86::VPCLMULQDQrm,       0 },
1126     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         0 },
1127     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         0 },
1128     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         0 },
1129     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         0 },
1130     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         0 },
1131     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         0 },
1132     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         0 },
1133     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         0 },
1134     { X86::VPHADDDrr,         X86::VPHADDDrm,          0 },
1135     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      0 },
1136     { X86::VPHADDWrr,         X86::VPHADDWrm,          0 },
1137     { X86::VPHSUBDrr,         X86::VPHSUBDrm,          0 },
1138     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      0 },
1139     { X86::VPHSUBWrr,         X86::VPHSUBWrm,          0 },
1140     { X86::VPERMILPDrr,       X86::VPERMILPDrm,        0 },
1141     { X86::VPERMILPSrr,       X86::VPERMILPSrm,        0 },
1142     { X86::VPINSRBrr,         X86::VPINSRBrm,          0 },
1143     { X86::VPINSRDrr,         X86::VPINSRDrm,          0 },
1144     { X86::VPINSRQrr,         X86::VPINSRQrm,          0 },
1145     { X86::VPINSRWrri,        X86::VPINSRWrmi,         0 },
1146     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    0 },
1147     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         0 },
1148     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          0 },
1149     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          0 },
1150     { X86::VPMINSWrr,         X86::VPMINSWrm,          0 },
1151     { X86::VPMINUBrr,         X86::VPMINUBrm,          0 },
1152     { X86::VPMINSBrr,         X86::VPMINSBrm,          0 },
1153     { X86::VPMINSDrr,         X86::VPMINSDrm,          0 },
1154     { X86::VPMINUDrr,         X86::VPMINUDrm,          0 },
1155     { X86::VPMINUWrr,         X86::VPMINUWrm,          0 },
1156     { X86::VPMAXSBrr,         X86::VPMAXSBrm,          0 },
1157     { X86::VPMAXSDrr,         X86::VPMAXSDrm,          0 },
1158     { X86::VPMAXUDrr,         X86::VPMAXUDrm,          0 },
1159     { X86::VPMAXUWrr,         X86::VPMAXUWrm,          0 },
1160     { X86::VPMULDQrr,         X86::VPMULDQrm,          0 },
1161     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     0 },
1162     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         0 },
1163     { X86::VPMULHWrr,         X86::VPMULHWrm,          0 },
1164     { X86::VPMULLDrr,         X86::VPMULLDrm,          0 },
1165     { X86::VPMULLWrr,         X86::VPMULLWrm,          0 },
1166     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         0 },
1167     { X86::VPORrr,            X86::VPORrm,             0 },
1168     { X86::VPSADBWrr,         X86::VPSADBWrm,          0 },
1169     { X86::VPSHUFBrr,         X86::VPSHUFBrm,          0 },
1170     { X86::VPSIGNBrr,         X86::VPSIGNBrm,          0 },
1171     { X86::VPSIGNWrr,         X86::VPSIGNWrm,          0 },
1172     { X86::VPSIGNDrr,         X86::VPSIGNDrm,          0 },
1173     { X86::VPSLLDrr,          X86::VPSLLDrm,           0 },
1174     { X86::VPSLLQrr,          X86::VPSLLQrm,           0 },
1175     { X86::VPSLLWrr,          X86::VPSLLWrm,           0 },
1176     { X86::VPSRADrr,          X86::VPSRADrm,           0 },
1177     { X86::VPSRAWrr,          X86::VPSRAWrm,           0 },
1178     { X86::VPSRLDrr,          X86::VPSRLDrm,           0 },
1179     { X86::VPSRLQrr,          X86::VPSRLQrm,           0 },
1180     { X86::VPSRLWrr,          X86::VPSRLWrm,           0 },
1181     { X86::VPSUBBrr,          X86::VPSUBBrm,           0 },
1182     { X86::VPSUBDrr,          X86::VPSUBDrm,           0 },
1183     { X86::VPSUBQrr,          X86::VPSUBQrm,           0 },
1184     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          0 },
1185     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          0 },
1186     { X86::VPSUBUSBrr,        X86::VPSUBUSBrm,         0 },
1187     { X86::VPSUBUSWrr,        X86::VPSUBUSWrm,         0 },
1188     { X86::VPSUBWrr,          X86::VPSUBWrm,           0 },
1189     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       0 },
1190     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       0 },
1191     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      0 },
1192     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       0 },
1193     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       0 },
1194     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       0 },
1195     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      0 },
1196     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       0 },
1197     { X86::VPXORrr,           X86::VPXORrm,            0 },
1198     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         0 },
1199     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         0 },
1200     { X86::VSUBPDrr,          X86::VSUBPDrm,           0 },
1201     { X86::VSUBPSrr,          X86::VSUBPSrm,           0 },
1202     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
1203     { X86::VSUBSDrr_Int,      X86::VSUBSDrm_Int,       0 },
1204     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
1205     { X86::VSUBSSrr_Int,      X86::VSUBSSrm_Int,       0 },
1206     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        0 },
1207     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        0 },
1208     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        0 },
1209     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        0 },
1210     { X86::VXORPDrr,          X86::VXORPDrm,           0 },
1211     { X86::VXORPSrr,          X86::VXORPSrm,           0 },
1212     // AVX 256-bit foldable instructions
1213     { X86::VADDPDYrr,         X86::VADDPDYrm,          0 },
1214     { X86::VADDPSYrr,         X86::VADDPSYrm,          0 },
1215     { X86::VADDSUBPDYrr,      X86::VADDSUBPDYrm,       0 },
1216     { X86::VADDSUBPSYrr,      X86::VADDSUBPSYrm,       0 },
1217     { X86::VANDNPDYrr,        X86::VANDNPDYrm,         0 },
1218     { X86::VANDNPSYrr,        X86::VANDNPSYrm,         0 },
1219     { X86::VANDPDYrr,         X86::VANDPDYrm,          0 },
1220     { X86::VANDPSYrr,         X86::VANDPSYrm,          0 },
1221     { X86::VBLENDPDYrri,      X86::VBLENDPDYrmi,       0 },
1222     { X86::VBLENDPSYrri,      X86::VBLENDPSYrmi,       0 },
1223     { X86::VBLENDVPDYrr,      X86::VBLENDVPDYrm,       0 },
1224     { X86::VBLENDVPSYrr,      X86::VBLENDVPSYrm,       0 },
1225     { X86::VCMPPDYrri,        X86::VCMPPDYrmi,         0 },
1226     { X86::VCMPPSYrri,        X86::VCMPPSYrmi,         0 },
1227     { X86::VDIVPDYrr,         X86::VDIVPDYrm,          0 },
1228     { X86::VDIVPSYrr,         X86::VDIVPSYrm,          0 },
1229     { X86::VDPPSYrri,         X86::VDPPSYrmi,          0 },
1230     { X86::VHADDPDYrr,        X86::VHADDPDYrm,         0 },
1231     { X86::VHADDPSYrr,        X86::VHADDPSYrm,         0 },
1232     { X86::VHSUBPDYrr,        X86::VHSUBPDYrm,         0 },
1233     { X86::VHSUBPSYrr,        X86::VHSUBPSYrm,         0 },
1234     { X86::VINSERTF128rr,     X86::VINSERTF128rm,      0 },
1235     { X86::VMAXPDYrr,         X86::VMAXPDYrm,          0 },
1236     { X86::VMAXPSYrr,         X86::VMAXPSYrm,          0 },
1237     { X86::VMINPDYrr,         X86::VMINPDYrm,          0 },
1238     { X86::VMINPSYrr,         X86::VMINPSYrm,          0 },
1239     { X86::VMULPDYrr,         X86::VMULPDYrm,          0 },
1240     { X86::VMULPSYrr,         X86::VMULPSYrm,          0 },
1241     { X86::VORPDYrr,          X86::VORPDYrm,           0 },
1242     { X86::VORPSYrr,          X86::VORPSYrm,           0 },
1243     { X86::VPERM2F128rr,      X86::VPERM2F128rm,       0 },
1244     { X86::VPERMILPDYrr,      X86::VPERMILPDYrm,       0 },
1245     { X86::VPERMILPSYrr,      X86::VPERMILPSYrm,       0 },
1246     { X86::VSHUFPDYrri,       X86::VSHUFPDYrmi,        0 },
1247     { X86::VSHUFPSYrri,       X86::VSHUFPSYrmi,        0 },
1248     { X86::VSUBPDYrr,         X86::VSUBPDYrm,          0 },
1249     { X86::VSUBPSYrr,         X86::VSUBPSYrm,          0 },
1250     { X86::VUNPCKHPDYrr,      X86::VUNPCKHPDYrm,       0 },
1251     { X86::VUNPCKHPSYrr,      X86::VUNPCKHPSYrm,       0 },
1252     { X86::VUNPCKLPDYrr,      X86::VUNPCKLPDYrm,       0 },
1253     { X86::VUNPCKLPSYrr,      X86::VUNPCKLPSYrm,       0 },
1254     { X86::VXORPDYrr,         X86::VXORPDYrm,          0 },
1255     { X86::VXORPSYrr,         X86::VXORPSYrm,          0 },
1256     // AVX2 foldable instructions
1257     { X86::VINSERTI128rr,     X86::VINSERTI128rm,      0 },
1258     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       0 },
1259     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       0 },
1260     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       0 },
1261     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       0 },
1262     { X86::VPADDBYrr,         X86::VPADDBYrm,          0 },
1263     { X86::VPADDDYrr,         X86::VPADDDYrm,          0 },
1264     { X86::VPADDQYrr,         X86::VPADDQYrm,          0 },
1265     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         0 },
1266     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         0 },
1267     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        0 },
1268     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        0 },
1269     { X86::VPADDWYrr,         X86::VPADDWYrm,          0 },
1270     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      0 },
1271     { X86::VPANDNYrr,         X86::VPANDNYrm,          0 },
1272     { X86::VPANDYrr,          X86::VPANDYrm,           0 },
1273     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          0 },
1274     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          0 },
1275     { X86::VPBLENDDrri,       X86::VPBLENDDrmi,        0 },
1276     { X86::VPBLENDDYrri,      X86::VPBLENDDYrmi,       0 },
1277     { X86::VPBLENDWYrri,      X86::VPBLENDWYrmi,       0 },
1278     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        0 },
1279     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        0 },
1280     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        0 },
1281     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        0 },
1282     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        0 },
1283     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        0 },
1284     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        0 },
1285     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        0 },
1286     { X86::VPERM2I128rr,      X86::VPERM2I128rm,       0 },
1287     { X86::VPERMDYrr,         X86::VPERMDYrm,          0 },
1288     { X86::VPERMPDYri,        X86::VPERMPDYmi,         0 },
1289     { X86::VPERMPSYrr,        X86::VPERMPSYrm,         0 },
1290     { X86::VPERMQYri,         X86::VPERMQYmi,          0 },
1291     { X86::VPHADDDYrr,        X86::VPHADDDYrm,         0 },
1292     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      0 },
1293     { X86::VPHADDWYrr,        X86::VPHADDWYrm,         0 },
1294     { X86::VPHSUBDYrr,        X86::VPHSUBDYrm,         0 },
1295     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      0 },
1296     { X86::VPHSUBWYrr,        X86::VPHSUBWYrm,         0 },
1297     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    0 },
1298     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        0 },
1299     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         0 },
1300     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         0 },
1301     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         0 },
1302     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         0 },
1303     { X86::VPMINSBYrr,        X86::VPMINSBYrm,         0 },
1304     { X86::VPMINSDYrr,        X86::VPMINSDYrm,         0 },
1305     { X86::VPMINUDYrr,        X86::VPMINUDYrm,         0 },
1306     { X86::VPMINUWYrr,        X86::VPMINUWYrm,         0 },
1307     { X86::VPMAXSBYrr,        X86::VPMAXSBYrm,         0 },
1308     { X86::VPMAXSDYrr,        X86::VPMAXSDYrm,         0 },
1309     { X86::VPMAXUDYrr,        X86::VPMAXUDYrm,         0 },
1310     { X86::VPMAXUWYrr,        X86::VPMAXUWYrm,         0 },
1311     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       0 },
1312     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         0 },
1313     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     0 },
1314     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        0 },
1315     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         0 },
1316     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         0 },
1317     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         0 },
1318     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        0 },
1319     { X86::VPORYrr,           X86::VPORYrm,            0 },
1320     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         0 },
1321     { X86::VPSHUFBYrr,        X86::VPSHUFBYrm,         0 },
1322     { X86::VPSIGNBYrr,        X86::VPSIGNBYrm,         0 },
1323     { X86::VPSIGNWYrr,        X86::VPSIGNWYrm,         0 },
1324     { X86::VPSIGNDYrr,        X86::VPSIGNDYrm,         0 },
1325     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          0 },
1326     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          0 },
1327     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          0 },
1328     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          0 },
1329     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         0 },
1330     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          0 },
1331     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         0 },
1332     { X86::VPSRADYrr,         X86::VPSRADYrm,          0 },
1333     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          0 },
1334     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          0 },
1335     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         0 },
1336     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          0 },
1337     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          0 },
1338     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          0 },
1339     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          0 },
1340     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         0 },
1341     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          0 },
1342     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         0 },
1343     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          0 },
1344     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          0 },
1345     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         0 },
1346     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         0 },
1347     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          0 },
1348     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      0 },
1349     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      0 },
1350     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     0 },
1351     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      0 },
1352     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      0 },
1353     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      0 },
1354     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     0 },
1355     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      0 },
1356     { X86::VPXORYrr,          X86::VPXORYrm,           0 },
1357     // FIXME: add AVX 256-bit foldable instructions
1358
1359     // FMA4 foldable patterns
1360     { X86::VFMADDSS4rr,       X86::VFMADDSS4mr,        0           },
1361     { X86::VFMADDSD4rr,       X86::VFMADDSD4mr,        0           },
1362     { X86::VFMADDPS4rr,       X86::VFMADDPS4mr,        TB_ALIGN_16 },
1363     { X86::VFMADDPD4rr,       X86::VFMADDPD4mr,        TB_ALIGN_16 },
1364     { X86::VFMADDPS4rrY,      X86::VFMADDPS4mrY,       TB_ALIGN_32 },
1365     { X86::VFMADDPD4rrY,      X86::VFMADDPD4mrY,       TB_ALIGN_32 },
1366     { X86::VFNMADDSS4rr,      X86::VFNMADDSS4mr,       0           },
1367     { X86::VFNMADDSD4rr,      X86::VFNMADDSD4mr,       0           },
1368     { X86::VFNMADDPS4rr,      X86::VFNMADDPS4mr,       TB_ALIGN_16 },
1369     { X86::VFNMADDPD4rr,      X86::VFNMADDPD4mr,       TB_ALIGN_16 },
1370     { X86::VFNMADDPS4rrY,     X86::VFNMADDPS4mrY,      TB_ALIGN_32 },
1371     { X86::VFNMADDPD4rrY,     X86::VFNMADDPD4mrY,      TB_ALIGN_32 },
1372     { X86::VFMSUBSS4rr,       X86::VFMSUBSS4mr,        0           },
1373     { X86::VFMSUBSD4rr,       X86::VFMSUBSD4mr,        0           },
1374     { X86::VFMSUBPS4rr,       X86::VFMSUBPS4mr,        TB_ALIGN_16 },
1375     { X86::VFMSUBPD4rr,       X86::VFMSUBPD4mr,        TB_ALIGN_16 },
1376     { X86::VFMSUBPS4rrY,      X86::VFMSUBPS4mrY,       TB_ALIGN_32 },
1377     { X86::VFMSUBPD4rrY,      X86::VFMSUBPD4mrY,       TB_ALIGN_32 },
1378     { X86::VFNMSUBSS4rr,      X86::VFNMSUBSS4mr,       0           },
1379     { X86::VFNMSUBSD4rr,      X86::VFNMSUBSD4mr,       0           },
1380     { X86::VFNMSUBPS4rr,      X86::VFNMSUBPS4mr,       TB_ALIGN_16 },
1381     { X86::VFNMSUBPD4rr,      X86::VFNMSUBPD4mr,       TB_ALIGN_16 },
1382     { X86::VFNMSUBPS4rrY,     X86::VFNMSUBPS4mrY,      TB_ALIGN_32 },
1383     { X86::VFNMSUBPD4rrY,     X86::VFNMSUBPD4mrY,      TB_ALIGN_32 },
1384     { X86::VFMADDSUBPS4rr,    X86::VFMADDSUBPS4mr,     TB_ALIGN_16 },
1385     { X86::VFMADDSUBPD4rr,    X86::VFMADDSUBPD4mr,     TB_ALIGN_16 },
1386     { X86::VFMADDSUBPS4rrY,   X86::VFMADDSUBPS4mrY,    TB_ALIGN_32 },
1387     { X86::VFMADDSUBPD4rrY,   X86::VFMADDSUBPD4mrY,    TB_ALIGN_32 },
1388     { X86::VFMSUBADDPS4rr,    X86::VFMSUBADDPS4mr,     TB_ALIGN_16 },
1389     { X86::VFMSUBADDPD4rr,    X86::VFMSUBADDPD4mr,     TB_ALIGN_16 },
1390     { X86::VFMSUBADDPS4rrY,   X86::VFMSUBADDPS4mrY,    TB_ALIGN_32 },
1391     { X86::VFMSUBADDPD4rrY,   X86::VFMSUBADDPD4mrY,    TB_ALIGN_32 },
1392
1393     // BMI/BMI2 foldable instructions
1394     { X86::ANDN32rr,          X86::ANDN32rm,            0 },
1395     { X86::ANDN64rr,          X86::ANDN64rm,            0 },
1396     { X86::MULX32rr,          X86::MULX32rm,            0 },
1397     { X86::MULX64rr,          X86::MULX64rm,            0 },
1398     { X86::PDEP32rr,          X86::PDEP32rm,            0 },
1399     { X86::PDEP64rr,          X86::PDEP64rm,            0 },
1400     { X86::PEXT32rr,          X86::PEXT32rm,            0 },
1401     { X86::PEXT64rr,          X86::PEXT64rm,            0 },
1402
1403     // AVX-512 foldable instructions
1404     { X86::VADDPSZrr,         X86::VADDPSZrm,           0 },
1405     { X86::VADDPDZrr,         X86::VADDPDZrm,           0 },
1406     { X86::VSUBPSZrr,         X86::VSUBPSZrm,           0 },
1407     { X86::VSUBPDZrr,         X86::VSUBPDZrm,           0 },
1408     { X86::VMULPSZrr,         X86::VMULPSZrm,           0 },
1409     { X86::VMULPDZrr,         X86::VMULPDZrm,           0 },
1410     { X86::VDIVPSZrr,         X86::VDIVPSZrm,           0 },
1411     { X86::VDIVPDZrr,         X86::VDIVPDZrm,           0 },
1412     { X86::VMINPSZrr,         X86::VMINPSZrm,           0 },
1413     { X86::VMINPDZrr,         X86::VMINPDZrm,           0 },
1414     { X86::VMAXPSZrr,         X86::VMAXPSZrm,           0 },
1415     { X86::VMAXPDZrr,         X86::VMAXPDZrm,           0 },
1416     { X86::VPADDDZrr,         X86::VPADDDZrm,           0 },
1417     { X86::VPADDQZrr,         X86::VPADDQZrm,           0 },
1418     { X86::VPERMPDZri,        X86::VPERMPDZmi,          0 },
1419     { X86::VPERMPSZrr,        X86::VPERMPSZrm,          0 },
1420     { X86::VPMAXSDZrr,        X86::VPMAXSDZrm,          0 },
1421     { X86::VPMAXSQZrr,        X86::VPMAXSQZrm,          0 },
1422     { X86::VPMAXUDZrr,        X86::VPMAXUDZrm,          0 },
1423     { X86::VPMAXUQZrr,        X86::VPMAXUQZrm,          0 },
1424     { X86::VPMINSDZrr,        X86::VPMINSDZrm,          0 },
1425     { X86::VPMINSQZrr,        X86::VPMINSQZrm,          0 },
1426     { X86::VPMINUDZrr,        X86::VPMINUDZrm,          0 },
1427     { X86::VPMINUQZrr,        X86::VPMINUQZrm,          0 },
1428     { X86::VPMULDQZrr,        X86::VPMULDQZrm,          0 },
1429     { X86::VPSLLVDZrr,        X86::VPSLLVDZrm,          0 },
1430     { X86::VPSLLVQZrr,        X86::VPSLLVQZrm,          0 },
1431     { X86::VPSRAVDZrr,        X86::VPSRAVDZrm,          0 },
1432     { X86::VPSRLVDZrr,        X86::VPSRLVDZrm,          0 },
1433     { X86::VPSRLVQZrr,        X86::VPSRLVQZrm,          0 },
1434     { X86::VPSUBDZrr,         X86::VPSUBDZrm,           0 },
1435     { X86::VPSUBQZrr,         X86::VPSUBQZrm,           0 },
1436     { X86::VSHUFPDZrri,       X86::VSHUFPDZrmi,         0 },
1437     { X86::VSHUFPSZrri,       X86::VSHUFPSZrmi,         0 },
1438     { X86::VALIGNQrri,        X86::VALIGNQrmi,          0 },
1439     { X86::VALIGNDrri,        X86::VALIGNDrmi,          0 },
1440     { X86::VPMULUDQZrr,       X86::VPMULUDQZrm,         0 },
1441     { X86::VBROADCASTSSZrkz,  X86::VBROADCASTSSZmkz,    TB_NO_REVERSE },
1442     { X86::VBROADCASTSDZrkz,  X86::VBROADCASTSDZmkz,    TB_NO_REVERSE },
1443
1444     // AVX-512{F,VL} foldable instructions
1445     { X86::VBROADCASTSSZ256rkz,  X86::VBROADCASTSSZ256mkz,      TB_NO_REVERSE },
1446     { X86::VBROADCASTSDZ256rkz,  X86::VBROADCASTSDZ256mkz,      TB_NO_REVERSE },
1447     { X86::VBROADCASTSSZ128rkz,  X86::VBROADCASTSSZ128mkz,      TB_NO_REVERSE },
1448
1449     // AVX-512{F,VL} foldable instructions
1450     { X86::VADDPDZ128rr,      X86::VADDPDZ128rm,        0 },
1451     { X86::VADDPDZ256rr,      X86::VADDPDZ256rm,        0 },
1452     { X86::VADDPSZ128rr,      X86::VADDPSZ128rm,        0 },
1453     { X86::VADDPSZ256rr,      X86::VADDPSZ256rm,        0 },
1454
1455     // AES foldable instructions
1456     { X86::AESDECLASTrr,      X86::AESDECLASTrm,        TB_ALIGN_16 },
1457     { X86::AESDECrr,          X86::AESDECrm,            TB_ALIGN_16 },
1458     { X86::AESENCLASTrr,      X86::AESENCLASTrm,        TB_ALIGN_16 },
1459     { X86::AESENCrr,          X86::AESENCrm,            TB_ALIGN_16 },
1460     { X86::VAESDECLASTrr,     X86::VAESDECLASTrm,       TB_ALIGN_16 },
1461     { X86::VAESDECrr,         X86::VAESDECrm,           TB_ALIGN_16 },
1462     { X86::VAESENCLASTrr,     X86::VAESENCLASTrm,       TB_ALIGN_16 },
1463     { X86::VAESENCrr,         X86::VAESENCrm,           TB_ALIGN_16 },
1464
1465     // SHA foldable instructions
1466     { X86::SHA1MSG1rr,        X86::SHA1MSG1rm,          TB_ALIGN_16 },
1467     { X86::SHA1MSG2rr,        X86::SHA1MSG2rm,          TB_ALIGN_16 },
1468     { X86::SHA1NEXTErr,       X86::SHA1NEXTErm,         TB_ALIGN_16 },
1469     { X86::SHA1RNDS4rri,      X86::SHA1RNDS4rmi,        TB_ALIGN_16 },
1470     { X86::SHA256MSG1rr,      X86::SHA256MSG1rm,        TB_ALIGN_16 },
1471     { X86::SHA256MSG2rr,      X86::SHA256MSG2rm,        TB_ALIGN_16 },
1472     { X86::SHA256RNDS2rr,     X86::SHA256RNDS2rm,       TB_ALIGN_16 },
1473   };
1474
1475   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
1476     unsigned RegOp = OpTbl2[i].RegOp;
1477     unsigned MemOp = OpTbl2[i].MemOp;
1478     unsigned Flags = OpTbl2[i].Flags;
1479     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1480                   RegOp, MemOp,
1481                   // Index 2, folded load
1482                   Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1483   }
1484
1485   static const X86OpTblEntry OpTbl3[] = {
1486     // FMA foldable instructions
1487     { X86::VFMADDSSr231r,         X86::VFMADDSSr231m,         TB_ALIGN_NONE },
1488     { X86::VFMADDSDr231r,         X86::VFMADDSDr231m,         TB_ALIGN_NONE },
1489     { X86::VFMADDSSr132r,         X86::VFMADDSSr132m,         TB_ALIGN_NONE },
1490     { X86::VFMADDSDr132r,         X86::VFMADDSDr132m,         TB_ALIGN_NONE },
1491     { X86::VFMADDSSr213r,         X86::VFMADDSSr213m,         TB_ALIGN_NONE },
1492     { X86::VFMADDSDr213r,         X86::VFMADDSDr213m,         TB_ALIGN_NONE },
1493
1494     { X86::VFMADDPSr231r,         X86::VFMADDPSr231m,         TB_ALIGN_NONE },
1495     { X86::VFMADDPDr231r,         X86::VFMADDPDr231m,         TB_ALIGN_NONE },
1496     { X86::VFMADDPSr132r,         X86::VFMADDPSr132m,         TB_ALIGN_NONE },
1497     { X86::VFMADDPDr132r,         X86::VFMADDPDr132m,         TB_ALIGN_NONE },
1498     { X86::VFMADDPSr213r,         X86::VFMADDPSr213m,         TB_ALIGN_NONE },
1499     { X86::VFMADDPDr213r,         X86::VFMADDPDr213m,         TB_ALIGN_NONE },
1500     { X86::VFMADDPSr231rY,        X86::VFMADDPSr231mY,        TB_ALIGN_NONE },
1501     { X86::VFMADDPDr231rY,        X86::VFMADDPDr231mY,        TB_ALIGN_NONE },
1502     { X86::VFMADDPSr132rY,        X86::VFMADDPSr132mY,        TB_ALIGN_NONE },
1503     { X86::VFMADDPDr132rY,        X86::VFMADDPDr132mY,        TB_ALIGN_NONE },
1504     { X86::VFMADDPSr213rY,        X86::VFMADDPSr213mY,        TB_ALIGN_NONE },
1505     { X86::VFMADDPDr213rY,        X86::VFMADDPDr213mY,        TB_ALIGN_NONE },
1506
1507     { X86::VFNMADDSSr231r,        X86::VFNMADDSSr231m,        TB_ALIGN_NONE },
1508     { X86::VFNMADDSDr231r,        X86::VFNMADDSDr231m,        TB_ALIGN_NONE },
1509     { X86::VFNMADDSSr132r,        X86::VFNMADDSSr132m,        TB_ALIGN_NONE },
1510     { X86::VFNMADDSDr132r,        X86::VFNMADDSDr132m,        TB_ALIGN_NONE },
1511     { X86::VFNMADDSSr213r,        X86::VFNMADDSSr213m,        TB_ALIGN_NONE },
1512     { X86::VFNMADDSDr213r,        X86::VFNMADDSDr213m,        TB_ALIGN_NONE },
1513
1514     { X86::VFNMADDPSr231r,        X86::VFNMADDPSr231m,        TB_ALIGN_NONE },
1515     { X86::VFNMADDPDr231r,        X86::VFNMADDPDr231m,        TB_ALIGN_NONE },
1516     { X86::VFNMADDPSr132r,        X86::VFNMADDPSr132m,        TB_ALIGN_NONE },
1517     { X86::VFNMADDPDr132r,        X86::VFNMADDPDr132m,        TB_ALIGN_NONE },
1518     { X86::VFNMADDPSr213r,        X86::VFNMADDPSr213m,        TB_ALIGN_NONE },
1519     { X86::VFNMADDPDr213r,        X86::VFNMADDPDr213m,        TB_ALIGN_NONE },
1520     { X86::VFNMADDPSr231rY,       X86::VFNMADDPSr231mY,       TB_ALIGN_NONE },
1521     { X86::VFNMADDPDr231rY,       X86::VFNMADDPDr231mY,       TB_ALIGN_NONE },
1522     { X86::VFNMADDPSr132rY,       X86::VFNMADDPSr132mY,       TB_ALIGN_NONE },
1523     { X86::VFNMADDPDr132rY,       X86::VFNMADDPDr132mY,       TB_ALIGN_NONE },
1524     { X86::VFNMADDPSr213rY,       X86::VFNMADDPSr213mY,       TB_ALIGN_NONE },
1525     { X86::VFNMADDPDr213rY,       X86::VFNMADDPDr213mY,       TB_ALIGN_NONE },
1526
1527     { X86::VFMSUBSSr231r,         X86::VFMSUBSSr231m,         TB_ALIGN_NONE },
1528     { X86::VFMSUBSDr231r,         X86::VFMSUBSDr231m,         TB_ALIGN_NONE },
1529     { X86::VFMSUBSSr132r,         X86::VFMSUBSSr132m,         TB_ALIGN_NONE },
1530     { X86::VFMSUBSDr132r,         X86::VFMSUBSDr132m,         TB_ALIGN_NONE },
1531     { X86::VFMSUBSSr213r,         X86::VFMSUBSSr213m,         TB_ALIGN_NONE },
1532     { X86::VFMSUBSDr213r,         X86::VFMSUBSDr213m,         TB_ALIGN_NONE },
1533
1534     { X86::VFMSUBPSr231r,         X86::VFMSUBPSr231m,         TB_ALIGN_NONE },
1535     { X86::VFMSUBPDr231r,         X86::VFMSUBPDr231m,         TB_ALIGN_NONE },
1536     { X86::VFMSUBPSr132r,         X86::VFMSUBPSr132m,         TB_ALIGN_NONE },
1537     { X86::VFMSUBPDr132r,         X86::VFMSUBPDr132m,         TB_ALIGN_NONE },
1538     { X86::VFMSUBPSr213r,         X86::VFMSUBPSr213m,         TB_ALIGN_NONE },
1539     { X86::VFMSUBPDr213r,         X86::VFMSUBPDr213m,         TB_ALIGN_NONE },
1540     { X86::VFMSUBPSr231rY,        X86::VFMSUBPSr231mY,        TB_ALIGN_NONE },
1541     { X86::VFMSUBPDr231rY,        X86::VFMSUBPDr231mY,        TB_ALIGN_NONE },
1542     { X86::VFMSUBPSr132rY,        X86::VFMSUBPSr132mY,        TB_ALIGN_NONE },
1543     { X86::VFMSUBPDr132rY,        X86::VFMSUBPDr132mY,        TB_ALIGN_NONE },
1544     { X86::VFMSUBPSr213rY,        X86::VFMSUBPSr213mY,        TB_ALIGN_NONE },
1545     { X86::VFMSUBPDr213rY,        X86::VFMSUBPDr213mY,        TB_ALIGN_NONE },
1546
1547     { X86::VFNMSUBSSr231r,        X86::VFNMSUBSSr231m,        TB_ALIGN_NONE },
1548     { X86::VFNMSUBSDr231r,        X86::VFNMSUBSDr231m,        TB_ALIGN_NONE },
1549     { X86::VFNMSUBSSr132r,        X86::VFNMSUBSSr132m,        TB_ALIGN_NONE },
1550     { X86::VFNMSUBSDr132r,        X86::VFNMSUBSDr132m,        TB_ALIGN_NONE },
1551     { X86::VFNMSUBSSr213r,        X86::VFNMSUBSSr213m,        TB_ALIGN_NONE },
1552     { X86::VFNMSUBSDr213r,        X86::VFNMSUBSDr213m,        TB_ALIGN_NONE },
1553
1554     { X86::VFNMSUBPSr231r,        X86::VFNMSUBPSr231m,        TB_ALIGN_NONE },
1555     { X86::VFNMSUBPDr231r,        X86::VFNMSUBPDr231m,        TB_ALIGN_NONE },
1556     { X86::VFNMSUBPSr132r,        X86::VFNMSUBPSr132m,        TB_ALIGN_NONE },
1557     { X86::VFNMSUBPDr132r,        X86::VFNMSUBPDr132m,        TB_ALIGN_NONE },
1558     { X86::VFNMSUBPSr213r,        X86::VFNMSUBPSr213m,        TB_ALIGN_NONE },
1559     { X86::VFNMSUBPDr213r,        X86::VFNMSUBPDr213m,        TB_ALIGN_NONE },
1560     { X86::VFNMSUBPSr231rY,       X86::VFNMSUBPSr231mY,       TB_ALIGN_NONE },
1561     { X86::VFNMSUBPDr231rY,       X86::VFNMSUBPDr231mY,       TB_ALIGN_NONE },
1562     { X86::VFNMSUBPSr132rY,       X86::VFNMSUBPSr132mY,       TB_ALIGN_NONE },
1563     { X86::VFNMSUBPDr132rY,       X86::VFNMSUBPDr132mY,       TB_ALIGN_NONE },
1564     { X86::VFNMSUBPSr213rY,       X86::VFNMSUBPSr213mY,       TB_ALIGN_NONE },
1565     { X86::VFNMSUBPDr213rY,       X86::VFNMSUBPDr213mY,       TB_ALIGN_NONE },
1566
1567     { X86::VFMADDSUBPSr231r,      X86::VFMADDSUBPSr231m,      TB_ALIGN_NONE },
1568     { X86::VFMADDSUBPDr231r,      X86::VFMADDSUBPDr231m,      TB_ALIGN_NONE },
1569     { X86::VFMADDSUBPSr132r,      X86::VFMADDSUBPSr132m,      TB_ALIGN_NONE },
1570     { X86::VFMADDSUBPDr132r,      X86::VFMADDSUBPDr132m,      TB_ALIGN_NONE },
1571     { X86::VFMADDSUBPSr213r,      X86::VFMADDSUBPSr213m,      TB_ALIGN_NONE },
1572     { X86::VFMADDSUBPDr213r,      X86::VFMADDSUBPDr213m,      TB_ALIGN_NONE },
1573     { X86::VFMADDSUBPSr231rY,     X86::VFMADDSUBPSr231mY,     TB_ALIGN_NONE },
1574     { X86::VFMADDSUBPDr231rY,     X86::VFMADDSUBPDr231mY,     TB_ALIGN_NONE },
1575     { X86::VFMADDSUBPSr132rY,     X86::VFMADDSUBPSr132mY,     TB_ALIGN_NONE },
1576     { X86::VFMADDSUBPDr132rY,     X86::VFMADDSUBPDr132mY,     TB_ALIGN_NONE },
1577     { X86::VFMADDSUBPSr213rY,     X86::VFMADDSUBPSr213mY,     TB_ALIGN_NONE },
1578     { X86::VFMADDSUBPDr213rY,     X86::VFMADDSUBPDr213mY,     TB_ALIGN_NONE },
1579
1580     { X86::VFMSUBADDPSr231r,      X86::VFMSUBADDPSr231m,      TB_ALIGN_NONE },
1581     { X86::VFMSUBADDPDr231r,      X86::VFMSUBADDPDr231m,      TB_ALIGN_NONE },
1582     { X86::VFMSUBADDPSr132r,      X86::VFMSUBADDPSr132m,      TB_ALIGN_NONE },
1583     { X86::VFMSUBADDPDr132r,      X86::VFMSUBADDPDr132m,      TB_ALIGN_NONE },
1584     { X86::VFMSUBADDPSr213r,      X86::VFMSUBADDPSr213m,      TB_ALIGN_NONE },
1585     { X86::VFMSUBADDPDr213r,      X86::VFMSUBADDPDr213m,      TB_ALIGN_NONE },
1586     { X86::VFMSUBADDPSr231rY,     X86::VFMSUBADDPSr231mY,     TB_ALIGN_NONE },
1587     { X86::VFMSUBADDPDr231rY,     X86::VFMSUBADDPDr231mY,     TB_ALIGN_NONE },
1588     { X86::VFMSUBADDPSr132rY,     X86::VFMSUBADDPSr132mY,     TB_ALIGN_NONE },
1589     { X86::VFMSUBADDPDr132rY,     X86::VFMSUBADDPDr132mY,     TB_ALIGN_NONE },
1590     { X86::VFMSUBADDPSr213rY,     X86::VFMSUBADDPSr213mY,     TB_ALIGN_NONE },
1591     { X86::VFMSUBADDPDr213rY,     X86::VFMSUBADDPDr213mY,     TB_ALIGN_NONE },
1592
1593     // FMA4 foldable patterns
1594     { X86::VFMADDSS4rr,           X86::VFMADDSS4rm,           0           },
1595     { X86::VFMADDSD4rr,           X86::VFMADDSD4rm,           0           },
1596     { X86::VFMADDPS4rr,           X86::VFMADDPS4rm,           TB_ALIGN_16 },
1597     { X86::VFMADDPD4rr,           X86::VFMADDPD4rm,           TB_ALIGN_16 },
1598     { X86::VFMADDPS4rrY,          X86::VFMADDPS4rmY,          TB_ALIGN_32 },
1599     { X86::VFMADDPD4rrY,          X86::VFMADDPD4rmY,          TB_ALIGN_32 },
1600     { X86::VFNMADDSS4rr,          X86::VFNMADDSS4rm,          0           },
1601     { X86::VFNMADDSD4rr,          X86::VFNMADDSD4rm,          0           },
1602     { X86::VFNMADDPS4rr,          X86::VFNMADDPS4rm,          TB_ALIGN_16 },
1603     { X86::VFNMADDPD4rr,          X86::VFNMADDPD4rm,          TB_ALIGN_16 },
1604     { X86::VFNMADDPS4rrY,         X86::VFNMADDPS4rmY,         TB_ALIGN_32 },
1605     { X86::VFNMADDPD4rrY,         X86::VFNMADDPD4rmY,         TB_ALIGN_32 },
1606     { X86::VFMSUBSS4rr,           X86::VFMSUBSS4rm,           0           },
1607     { X86::VFMSUBSD4rr,           X86::VFMSUBSD4rm,           0           },
1608     { X86::VFMSUBPS4rr,           X86::VFMSUBPS4rm,           TB_ALIGN_16 },
1609     { X86::VFMSUBPD4rr,           X86::VFMSUBPD4rm,           TB_ALIGN_16 },
1610     { X86::VFMSUBPS4rrY,          X86::VFMSUBPS4rmY,          TB_ALIGN_32 },
1611     { X86::VFMSUBPD4rrY,          X86::VFMSUBPD4rmY,          TB_ALIGN_32 },
1612     { X86::VFNMSUBSS4rr,          X86::VFNMSUBSS4rm,          0           },
1613     { X86::VFNMSUBSD4rr,          X86::VFNMSUBSD4rm,          0           },
1614     { X86::VFNMSUBPS4rr,          X86::VFNMSUBPS4rm,          TB_ALIGN_16 },
1615     { X86::VFNMSUBPD4rr,          X86::VFNMSUBPD4rm,          TB_ALIGN_16 },
1616     { X86::VFNMSUBPS4rrY,         X86::VFNMSUBPS4rmY,         TB_ALIGN_32 },
1617     { X86::VFNMSUBPD4rrY,         X86::VFNMSUBPD4rmY,         TB_ALIGN_32 },
1618     { X86::VFMADDSUBPS4rr,        X86::VFMADDSUBPS4rm,        TB_ALIGN_16 },
1619     { X86::VFMADDSUBPD4rr,        X86::VFMADDSUBPD4rm,        TB_ALIGN_16 },
1620     { X86::VFMADDSUBPS4rrY,       X86::VFMADDSUBPS4rmY,       TB_ALIGN_32 },
1621     { X86::VFMADDSUBPD4rrY,       X86::VFMADDSUBPD4rmY,       TB_ALIGN_32 },
1622     { X86::VFMSUBADDPS4rr,        X86::VFMSUBADDPS4rm,        TB_ALIGN_16 },
1623     { X86::VFMSUBADDPD4rr,        X86::VFMSUBADDPD4rm,        TB_ALIGN_16 },
1624     { X86::VFMSUBADDPS4rrY,       X86::VFMSUBADDPS4rmY,       TB_ALIGN_32 },
1625     { X86::VFMSUBADDPD4rrY,       X86::VFMSUBADDPD4rmY,       TB_ALIGN_32 },
1626     // AVX-512 VPERMI instructions with 3 source operands.
1627     { X86::VPERMI2Drr,            X86::VPERMI2Drm,            0 },
1628     { X86::VPERMI2Qrr,            X86::VPERMI2Qrm,            0 },
1629     { X86::VPERMI2PSrr,           X86::VPERMI2PSrm,           0 },
1630     { X86::VPERMI2PDrr,           X86::VPERMI2PDrm,           0 },
1631     { X86::VBLENDMPDZrr,          X86::VBLENDMPDZrm,          0 },
1632     { X86::VBLENDMPSZrr,          X86::VBLENDMPSZrm,          0 },
1633     { X86::VPBLENDMDZrr,          X86::VPBLENDMDZrm,          0 },
1634     { X86::VPBLENDMQZrr,          X86::VPBLENDMQZrm,          0 },
1635     { X86::VBROADCASTSSZrk,       X86::VBROADCASTSSZmk,       TB_NO_REVERSE },
1636     { X86::VBROADCASTSDZrk,       X86::VBROADCASTSDZmk,       TB_NO_REVERSE },
1637     { X86::VBROADCASTSSZ256rk,    X86::VBROADCASTSSZ256mk,    TB_NO_REVERSE },
1638     { X86::VBROADCASTSDZ256rk,    X86::VBROADCASTSDZ256mk,    TB_NO_REVERSE },
1639     { X86::VBROADCASTSSZ128rk,    X86::VBROADCASTSSZ128mk,    TB_NO_REVERSE },
1640      // AVX-512 arithmetic instructions
1641     { X86::VADDPSZrrkz,           X86::VADDPSZrmkz,           0 },
1642     { X86::VADDPDZrrkz,           X86::VADDPDZrmkz,           0 },
1643     { X86::VSUBPSZrrkz,           X86::VSUBPSZrmkz,           0 },
1644     { X86::VSUBPDZrrkz,           X86::VSUBPDZrmkz,           0 },
1645     { X86::VMULPSZrrkz,           X86::VMULPSZrmkz,           0 },
1646     { X86::VMULPDZrrkz,           X86::VMULPDZrmkz,           0 },
1647     { X86::VDIVPSZrrkz,           X86::VDIVPSZrmkz,           0 },
1648     { X86::VDIVPDZrrkz,           X86::VDIVPDZrmkz,           0 },
1649     { X86::VMINPSZrrkz,           X86::VMINPSZrmkz,           0 },
1650     { X86::VMINPDZrrkz,           X86::VMINPDZrmkz,           0 },
1651     { X86::VMAXPSZrrkz,           X86::VMAXPSZrmkz,           0 },
1652     { X86::VMAXPDZrrkz,           X86::VMAXPDZrmkz,           0 },
1653     // AVX-512{F,VL} arithmetic instructions 256-bit
1654     { X86::VADDPSZ256rrkz,        X86::VADDPSZ256rmkz,        0 },
1655     { X86::VADDPDZ256rrkz,        X86::VADDPDZ256rmkz,        0 },
1656     { X86::VSUBPSZ256rrkz,        X86::VSUBPSZ256rmkz,        0 },
1657     { X86::VSUBPDZ256rrkz,        X86::VSUBPDZ256rmkz,        0 },
1658     { X86::VMULPSZ256rrkz,        X86::VMULPSZ256rmkz,        0 },
1659     { X86::VMULPDZ256rrkz,        X86::VMULPDZ256rmkz,        0 },
1660     { X86::VDIVPSZ256rrkz,        X86::VDIVPSZ256rmkz,        0 },
1661     { X86::VDIVPDZ256rrkz,        X86::VDIVPDZ256rmkz,        0 },
1662     { X86::VMINPSZ256rrkz,        X86::VMINPSZ256rmkz,        0 },
1663     { X86::VMINPDZ256rrkz,        X86::VMINPDZ256rmkz,        0 },
1664     { X86::VMAXPSZ256rrkz,        X86::VMAXPSZ256rmkz,        0 },
1665     { X86::VMAXPDZ256rrkz,        X86::VMAXPDZ256rmkz,        0 },
1666     // AVX-512{F,VL} arithmetic instructions 128-bit
1667     { X86::VADDPSZ128rrkz,        X86::VADDPSZ128rmkz,        0 },
1668     { X86::VADDPDZ128rrkz,        X86::VADDPDZ128rmkz,        0 },
1669     { X86::VSUBPSZ128rrkz,        X86::VSUBPSZ128rmkz,        0 },
1670     { X86::VSUBPDZ128rrkz,        X86::VSUBPDZ128rmkz,        0 },
1671     { X86::VMULPSZ128rrkz,        X86::VMULPSZ128rmkz,        0 },
1672     { X86::VMULPDZ128rrkz,        X86::VMULPDZ128rmkz,        0 },
1673     { X86::VDIVPSZ128rrkz,        X86::VDIVPSZ128rmkz,        0 },
1674     { X86::VDIVPDZ128rrkz,        X86::VDIVPDZ128rmkz,        0 },
1675     { X86::VMINPSZ128rrkz,        X86::VMINPSZ128rmkz,        0 },
1676     { X86::VMINPDZ128rrkz,        X86::VMINPDZ128rmkz,        0 },
1677     { X86::VMAXPSZ128rrkz,        X86::VMAXPSZ128rmkz,        0 },
1678     { X86::VMAXPDZ128rrkz,        X86::VMAXPDZ128rmkz,        0 }
1679   };
1680
1681   for (unsigned i = 0, e = array_lengthof(OpTbl3); i != e; ++i) {
1682     unsigned RegOp = OpTbl3[i].RegOp;
1683     unsigned MemOp = OpTbl3[i].MemOp;
1684     unsigned Flags = OpTbl3[i].Flags;
1685     AddTableEntry(RegOp2MemOpTable3, MemOp2RegOpTable,
1686                   RegOp, MemOp,
1687                   // Index 3, folded load
1688                   Flags | TB_INDEX_3 | TB_FOLDED_LOAD);
1689   }
1690
1691   static const X86OpTblEntry OpTbl4[] = {
1692      // AVX-512 foldable instructions
1693     { X86::VADDPSZrrk,         X86::VADDPSZrmk,           0 },
1694     { X86::VADDPDZrrk,         X86::VADDPDZrmk,           0 },
1695     { X86::VSUBPSZrrk,         X86::VSUBPSZrmk,           0 },
1696     { X86::VSUBPDZrrk,         X86::VSUBPDZrmk,           0 },
1697     { X86::VMULPSZrrk,         X86::VMULPSZrmk,           0 },
1698     { X86::VMULPDZrrk,         X86::VMULPDZrmk,           0 },
1699     { X86::VDIVPSZrrk,         X86::VDIVPSZrmk,           0 },
1700     { X86::VDIVPDZrrk,         X86::VDIVPDZrmk,           0 },
1701     { X86::VMINPSZrrk,         X86::VMINPSZrmk,           0 },
1702     { X86::VMINPDZrrk,         X86::VMINPDZrmk,           0 },
1703     { X86::VMAXPSZrrk,         X86::VMAXPSZrmk,           0 },
1704     { X86::VMAXPDZrrk,         X86::VMAXPDZrmk,           0 },
1705     // AVX-512{F,VL} foldable instructions 256-bit
1706     { X86::VADDPSZ256rrk,      X86::VADDPSZ256rmk,        0 },
1707     { X86::VADDPDZ256rrk,      X86::VADDPDZ256rmk,        0 },
1708     { X86::VSUBPSZ256rrk,      X86::VSUBPSZ256rmk,        0 },
1709     { X86::VSUBPDZ256rrk,      X86::VSUBPDZ256rmk,        0 },
1710     { X86::VMULPSZ256rrk,      X86::VMULPSZ256rmk,        0 },
1711     { X86::VMULPDZ256rrk,      X86::VMULPDZ256rmk,        0 },
1712     { X86::VDIVPSZ256rrk,      X86::VDIVPSZ256rmk,        0 },
1713     { X86::VDIVPDZ256rrk,      X86::VDIVPDZ256rmk,        0 },
1714     { X86::VMINPSZ256rrk,      X86::VMINPSZ256rmk,        0 },
1715     { X86::VMINPDZ256rrk,      X86::VMINPDZ256rmk,        0 },
1716     { X86::VMAXPSZ256rrk,      X86::VMAXPSZ256rmk,        0 },
1717     { X86::VMAXPDZ256rrk,      X86::VMAXPDZ256rmk,        0 },
1718     // AVX-512{F,VL} foldable instructions 128-bit
1719     { X86::VADDPSZ128rrk,      X86::VADDPSZ128rmk,        0 },
1720     { X86::VADDPDZ128rrk,      X86::VADDPDZ128rmk,        0 },
1721     { X86::VSUBPSZ128rrk,      X86::VSUBPSZ128rmk,        0 },
1722     { X86::VSUBPDZ128rrk,      X86::VSUBPDZ128rmk,        0 },
1723     { X86::VMULPSZ128rrk,      X86::VMULPSZ128rmk,        0 },
1724     { X86::VMULPDZ128rrk,      X86::VMULPDZ128rmk,        0 },
1725     { X86::VDIVPSZ128rrk,      X86::VDIVPSZ128rmk,        0 },
1726     { X86::VDIVPDZ128rrk,      X86::VDIVPDZ128rmk,        0 },
1727     { X86::VMINPSZ128rrk,      X86::VMINPSZ128rmk,        0 },
1728     { X86::VMINPDZ128rrk,      X86::VMINPDZ128rmk,        0 },
1729     { X86::VMAXPSZ128rrk,      X86::VMAXPSZ128rmk,        0 },
1730     { X86::VMAXPDZ128rrk,      X86::VMAXPDZ128rmk,        0 }
1731   };
1732
1733   for (unsigned i = 0, e = array_lengthof(OpTbl4); i != e; ++i) {
1734     unsigned RegOp = OpTbl4[i].RegOp;
1735     unsigned MemOp = OpTbl4[i].MemOp;
1736     unsigned Flags = OpTbl4[i].Flags;
1737     AddTableEntry(RegOp2MemOpTable4, MemOp2RegOpTable,
1738                   RegOp, MemOp,
1739                   // Index 4, folded load
1740                   Flags | TB_INDEX_4 | TB_FOLDED_LOAD);
1741   }
1742 }
1743
1744 void
1745 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
1746                             MemOp2RegOpTableType &M2RTable,
1747                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
1748     if ((Flags & TB_NO_FORWARD) == 0) {
1749       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
1750       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
1751     }
1752     if ((Flags & TB_NO_REVERSE) == 0) {
1753       assert(!M2RTable.count(MemOp) &&
1754            "Duplicated entries in unfolding maps?");
1755       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
1756     }
1757 }
1758
1759 bool
1760 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
1761                                     unsigned &SrcReg, unsigned &DstReg,
1762                                     unsigned &SubIdx) const {
1763   switch (MI.getOpcode()) {
1764   default: break;
1765   case X86::MOVSX16rr8:
1766   case X86::MOVZX16rr8:
1767   case X86::MOVSX32rr8:
1768   case X86::MOVZX32rr8:
1769   case X86::MOVSX64rr8:
1770     if (!Subtarget.is64Bit())
1771       // It's not always legal to reference the low 8-bit of the larger
1772       // register in 32-bit mode.
1773       return false;
1774   case X86::MOVSX32rr16:
1775   case X86::MOVZX32rr16:
1776   case X86::MOVSX64rr16:
1777   case X86::MOVSX64rr32: {
1778     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
1779       // Be conservative.
1780       return false;
1781     SrcReg = MI.getOperand(1).getReg();
1782     DstReg = MI.getOperand(0).getReg();
1783     switch (MI.getOpcode()) {
1784     default: llvm_unreachable("Unreachable!");
1785     case X86::MOVSX16rr8:
1786     case X86::MOVZX16rr8:
1787     case X86::MOVSX32rr8:
1788     case X86::MOVZX32rr8:
1789     case X86::MOVSX64rr8:
1790       SubIdx = X86::sub_8bit;
1791       break;
1792     case X86::MOVSX32rr16:
1793     case X86::MOVZX32rr16:
1794     case X86::MOVSX64rr16:
1795       SubIdx = X86::sub_16bit;
1796       break;
1797     case X86::MOVSX64rr32:
1798       SubIdx = X86::sub_32bit;
1799       break;
1800     }
1801     return true;
1802   }
1803   }
1804   return false;
1805 }
1806
1807 /// isFrameOperand - Return true and the FrameIndex if the specified
1808 /// operand and follow operands form a reference to the stack frame.
1809 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
1810                                   int &FrameIndex) const {
1811   if (MI->getOperand(Op+X86::AddrBaseReg).isFI() &&
1812       MI->getOperand(Op+X86::AddrScaleAmt).isImm() &&
1813       MI->getOperand(Op+X86::AddrIndexReg).isReg() &&
1814       MI->getOperand(Op+X86::AddrDisp).isImm() &&
1815       MI->getOperand(Op+X86::AddrScaleAmt).getImm() == 1 &&
1816       MI->getOperand(Op+X86::AddrIndexReg).getReg() == 0 &&
1817       MI->getOperand(Op+X86::AddrDisp).getImm() == 0) {
1818     FrameIndex = MI->getOperand(Op+X86::AddrBaseReg).getIndex();
1819     return true;
1820   }
1821   return false;
1822 }
1823
1824 static bool isFrameLoadOpcode(int Opcode) {
1825   switch (Opcode) {
1826   default:
1827     return false;
1828   case X86::MOV8rm:
1829   case X86::MOV16rm:
1830   case X86::MOV32rm:
1831   case X86::MOV64rm:
1832   case X86::LD_Fp64m:
1833   case X86::MOVSSrm:
1834   case X86::MOVSDrm:
1835   case X86::MOVAPSrm:
1836   case X86::MOVAPDrm:
1837   case X86::MOVDQArm:
1838   case X86::VMOVSSrm:
1839   case X86::VMOVSDrm:
1840   case X86::VMOVAPSrm:
1841   case X86::VMOVAPDrm:
1842   case X86::VMOVDQArm:
1843   case X86::VMOVUPSYrm:
1844   case X86::VMOVAPSYrm:
1845   case X86::VMOVUPDYrm:
1846   case X86::VMOVAPDYrm:
1847   case X86::VMOVDQUYrm:
1848   case X86::VMOVDQAYrm:
1849   case X86::MMX_MOVD64rm:
1850   case X86::MMX_MOVQ64rm:
1851   case X86::VMOVAPSZrm:
1852   case X86::VMOVUPSZrm:
1853     return true;
1854   }
1855 }
1856
1857 static bool isFrameStoreOpcode(int Opcode) {
1858   switch (Opcode) {
1859   default: break;
1860   case X86::MOV8mr:
1861   case X86::MOV16mr:
1862   case X86::MOV32mr:
1863   case X86::MOV64mr:
1864   case X86::ST_FpP64m:
1865   case X86::MOVSSmr:
1866   case X86::MOVSDmr:
1867   case X86::MOVAPSmr:
1868   case X86::MOVAPDmr:
1869   case X86::MOVDQAmr:
1870   case X86::VMOVSSmr:
1871   case X86::VMOVSDmr:
1872   case X86::VMOVAPSmr:
1873   case X86::VMOVAPDmr:
1874   case X86::VMOVDQAmr:
1875   case X86::VMOVUPSYmr:
1876   case X86::VMOVAPSYmr:
1877   case X86::VMOVUPDYmr:
1878   case X86::VMOVAPDYmr:
1879   case X86::VMOVDQUYmr:
1880   case X86::VMOVDQAYmr:
1881   case X86::VMOVUPSZmr:
1882   case X86::VMOVAPSZmr:
1883   case X86::MMX_MOVD64mr:
1884   case X86::MMX_MOVQ64mr:
1885   case X86::MMX_MOVNTQmr:
1886     return true;
1887   }
1888   return false;
1889 }
1890
1891 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1892                                            int &FrameIndex) const {
1893   if (isFrameLoadOpcode(MI->getOpcode()))
1894     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
1895       return MI->getOperand(0).getReg();
1896   return 0;
1897 }
1898
1899 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1900                                                  int &FrameIndex) const {
1901   if (isFrameLoadOpcode(MI->getOpcode())) {
1902     unsigned Reg;
1903     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
1904       return Reg;
1905     // Check for post-frame index elimination operations
1906     const MachineMemOperand *Dummy;
1907     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1908   }
1909   return 0;
1910 }
1911
1912 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
1913                                           int &FrameIndex) const {
1914   if (isFrameStoreOpcode(MI->getOpcode()))
1915     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
1916         isFrameOperand(MI, 0, FrameIndex))
1917       return MI->getOperand(X86::AddrNumOperands).getReg();
1918   return 0;
1919 }
1920
1921 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
1922                                                 int &FrameIndex) const {
1923   if (isFrameStoreOpcode(MI->getOpcode())) {
1924     unsigned Reg;
1925     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
1926       return Reg;
1927     // Check for post-frame index elimination operations
1928     const MachineMemOperand *Dummy;
1929     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
1930   }
1931   return 0;
1932 }
1933
1934 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
1935 /// X86::MOVPC32r.
1936 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
1937   // Don't waste compile time scanning use-def chains of physregs.
1938   if (!TargetRegisterInfo::isVirtualRegister(BaseReg))
1939     return false;
1940   bool isPICBase = false;
1941   for (MachineRegisterInfo::def_instr_iterator I = MRI.def_instr_begin(BaseReg),
1942          E = MRI.def_instr_end(); I != E; ++I) {
1943     MachineInstr *DefMI = &*I;
1944     if (DefMI->getOpcode() != X86::MOVPC32r)
1945       return false;
1946     assert(!isPICBase && "More than one PIC base?");
1947     isPICBase = true;
1948   }
1949   return isPICBase;
1950 }
1951
1952 bool
1953 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
1954                                                 AliasAnalysis *AA) const {
1955   switch (MI->getOpcode()) {
1956   default: break;
1957   case X86::MOV8rm:
1958   case X86::MOV16rm:
1959   case X86::MOV32rm:
1960   case X86::MOV64rm:
1961   case X86::LD_Fp64m:
1962   case X86::MOVSSrm:
1963   case X86::MOVSDrm:
1964   case X86::MOVAPSrm:
1965   case X86::MOVUPSrm:
1966   case X86::MOVAPDrm:
1967   case X86::MOVDQArm:
1968   case X86::MOVDQUrm:
1969   case X86::VMOVSSrm:
1970   case X86::VMOVSDrm:
1971   case X86::VMOVAPSrm:
1972   case X86::VMOVUPSrm:
1973   case X86::VMOVAPDrm:
1974   case X86::VMOVDQArm:
1975   case X86::VMOVDQUrm:
1976   case X86::VMOVAPSYrm:
1977   case X86::VMOVUPSYrm:
1978   case X86::VMOVAPDYrm:
1979   case X86::VMOVDQAYrm:
1980   case X86::VMOVDQUYrm:
1981   case X86::MMX_MOVD64rm:
1982   case X86::MMX_MOVQ64rm:
1983   case X86::FsVMOVAPSrm:
1984   case X86::FsVMOVAPDrm:
1985   case X86::FsMOVAPSrm:
1986   case X86::FsMOVAPDrm: {
1987     // Loads from constant pools are trivially rematerializable.
1988     if (MI->getOperand(1+X86::AddrBaseReg).isReg() &&
1989         MI->getOperand(1+X86::AddrScaleAmt).isImm() &&
1990         MI->getOperand(1+X86::AddrIndexReg).isReg() &&
1991         MI->getOperand(1+X86::AddrIndexReg).getReg() == 0 &&
1992         MI->isInvariantLoad(AA)) {
1993       unsigned BaseReg = MI->getOperand(1+X86::AddrBaseReg).getReg();
1994       if (BaseReg == 0 || BaseReg == X86::RIP)
1995         return true;
1996       // Allow re-materialization of PIC load.
1997       if (!ReMatPICStubLoad && MI->getOperand(1+X86::AddrDisp).isGlobal())
1998         return false;
1999       const MachineFunction &MF = *MI->getParent()->getParent();
2000       const MachineRegisterInfo &MRI = MF.getRegInfo();
2001       return regIsPICBase(BaseReg, MRI);
2002     }
2003     return false;
2004   }
2005
2006   case X86::LEA32r:
2007   case X86::LEA64r: {
2008     if (MI->getOperand(1+X86::AddrScaleAmt).isImm() &&
2009         MI->getOperand(1+X86::AddrIndexReg).isReg() &&
2010         MI->getOperand(1+X86::AddrIndexReg).getReg() == 0 &&
2011         !MI->getOperand(1+X86::AddrDisp).isReg()) {
2012       // lea fi#, lea GV, etc. are all rematerializable.
2013       if (!MI->getOperand(1+X86::AddrBaseReg).isReg())
2014         return true;
2015       unsigned BaseReg = MI->getOperand(1+X86::AddrBaseReg).getReg();
2016       if (BaseReg == 0)
2017         return true;
2018       // Allow re-materialization of lea PICBase + x.
2019       const MachineFunction &MF = *MI->getParent()->getParent();
2020       const MachineRegisterInfo &MRI = MF.getRegInfo();
2021       return regIsPICBase(BaseReg, MRI);
2022     }
2023     return false;
2024   }
2025   }
2026
2027   // All other instructions marked M_REMATERIALIZABLE are always trivially
2028   // rematerializable.
2029   return true;
2030 }
2031
2032 bool X86InstrInfo::isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
2033                                          MachineBasicBlock::iterator I) const {
2034   MachineBasicBlock::iterator E = MBB.end();
2035
2036   // For compile time consideration, if we are not able to determine the
2037   // safety after visiting 4 instructions in each direction, we will assume
2038   // it's not safe.
2039   MachineBasicBlock::iterator Iter = I;
2040   for (unsigned i = 0; Iter != E && i < 4; ++i) {
2041     bool SeenDef = false;
2042     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
2043       MachineOperand &MO = Iter->getOperand(j);
2044       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
2045         SeenDef = true;
2046       if (!MO.isReg())
2047         continue;
2048       if (MO.getReg() == X86::EFLAGS) {
2049         if (MO.isUse())
2050           return false;
2051         SeenDef = true;
2052       }
2053     }
2054
2055     if (SeenDef)
2056       // This instruction defines EFLAGS, no need to look any further.
2057       return true;
2058     ++Iter;
2059     // Skip over DBG_VALUE.
2060     while (Iter != E && Iter->isDebugValue())
2061       ++Iter;
2062   }
2063
2064   // It is safe to clobber EFLAGS at the end of a block of no successor has it
2065   // live in.
2066   if (Iter == E) {
2067     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
2068            SE = MBB.succ_end(); SI != SE; ++SI)
2069       if ((*SI)->isLiveIn(X86::EFLAGS))
2070         return false;
2071     return true;
2072   }
2073
2074   MachineBasicBlock::iterator B = MBB.begin();
2075   Iter = I;
2076   for (unsigned i = 0; i < 4; ++i) {
2077     // If we make it to the beginning of the block, it's safe to clobber
2078     // EFLAGS iff EFLAGS is not live-in.
2079     if (Iter == B)
2080       return !MBB.isLiveIn(X86::EFLAGS);
2081
2082     --Iter;
2083     // Skip over DBG_VALUE.
2084     while (Iter != B && Iter->isDebugValue())
2085       --Iter;
2086
2087     bool SawKill = false;
2088     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
2089       MachineOperand &MO = Iter->getOperand(j);
2090       // A register mask may clobber EFLAGS, but we should still look for a
2091       // live EFLAGS def.
2092       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
2093         SawKill = true;
2094       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
2095         if (MO.isDef()) return MO.isDead();
2096         if (MO.isKill()) SawKill = true;
2097       }
2098     }
2099
2100     if (SawKill)
2101       // This instruction kills EFLAGS and doesn't redefine it, so
2102       // there's no need to look further.
2103       return true;
2104   }
2105
2106   // Conservative answer.
2107   return false;
2108 }
2109
2110 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
2111                                  MachineBasicBlock::iterator I,
2112                                  unsigned DestReg, unsigned SubIdx,
2113                                  const MachineInstr *Orig,
2114                                  const TargetRegisterInfo &TRI) const {
2115   // MOV32r0 is implemented with a xor which clobbers condition code.
2116   // Re-materialize it as movri instructions to avoid side effects.
2117   unsigned Opc = Orig->getOpcode();
2118   if (Opc == X86::MOV32r0 && !isSafeToClobberEFLAGS(MBB, I)) {
2119     DebugLoc DL = Orig->getDebugLoc();
2120     BuildMI(MBB, I, DL, get(X86::MOV32ri)).addOperand(Orig->getOperand(0))
2121       .addImm(0);
2122   } else {
2123     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
2124     MBB.insert(I, MI);
2125   }
2126
2127   MachineInstr *NewMI = std::prev(I);
2128   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
2129 }
2130
2131 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
2132 /// is not marked dead.
2133 static bool hasLiveCondCodeDef(MachineInstr *MI) {
2134   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2135     MachineOperand &MO = MI->getOperand(i);
2136     if (MO.isReg() && MO.isDef() &&
2137         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
2138       return true;
2139     }
2140   }
2141   return false;
2142 }
2143
2144 /// getTruncatedShiftCount - check whether the shift count for a machine operand
2145 /// is non-zero.
2146 inline static unsigned getTruncatedShiftCount(MachineInstr *MI,
2147                                               unsigned ShiftAmtOperandIdx) {
2148   // The shift count is six bits with the REX.W prefix and five bits without.
2149   unsigned ShiftCountMask = (MI->getDesc().TSFlags & X86II::REX_W) ? 63 : 31;
2150   unsigned Imm = MI->getOperand(ShiftAmtOperandIdx).getImm();
2151   return Imm & ShiftCountMask;
2152 }
2153
2154 /// isTruncatedShiftCountForLEA - check whether the given shift count is appropriate
2155 /// can be represented by a LEA instruction.
2156 inline static bool isTruncatedShiftCountForLEA(unsigned ShAmt) {
2157   // Left shift instructions can be transformed into load-effective-address
2158   // instructions if we can encode them appropriately.
2159   // A LEA instruction utilizes a SIB byte to encode it's scale factor.
2160   // The SIB.scale field is two bits wide which means that we can encode any
2161   // shift amount less than 4.
2162   return ShAmt < 4 && ShAmt > 0;
2163 }
2164
2165 bool X86InstrInfo::classifyLEAReg(MachineInstr *MI, const MachineOperand &Src,
2166                                   unsigned Opc, bool AllowSP,
2167                                   unsigned &NewSrc, bool &isKill, bool &isUndef,
2168                                   MachineOperand &ImplicitOp) const {
2169   MachineFunction &MF = *MI->getParent()->getParent();
2170   const TargetRegisterClass *RC;
2171   if (AllowSP) {
2172     RC = Opc != X86::LEA32r ? &X86::GR64RegClass : &X86::GR32RegClass;
2173   } else {
2174     RC = Opc != X86::LEA32r ?
2175       &X86::GR64_NOSPRegClass : &X86::GR32_NOSPRegClass;
2176   }
2177   unsigned SrcReg = Src.getReg();
2178
2179   // For both LEA64 and LEA32 the register already has essentially the right
2180   // type (32-bit or 64-bit) we may just need to forbid SP.
2181   if (Opc != X86::LEA64_32r) {
2182     NewSrc = SrcReg;
2183     isKill = Src.isKill();
2184     isUndef = Src.isUndef();
2185
2186     if (TargetRegisterInfo::isVirtualRegister(NewSrc) &&
2187         !MF.getRegInfo().constrainRegClass(NewSrc, RC))
2188       return false;
2189
2190     return true;
2191   }
2192
2193   // This is for an LEA64_32r and incoming registers are 32-bit. One way or
2194   // another we need to add 64-bit registers to the final MI.
2195   if (TargetRegisterInfo::isPhysicalRegister(SrcReg)) {
2196     ImplicitOp = Src;
2197     ImplicitOp.setImplicit();
2198
2199     NewSrc = getX86SubSuperRegister(Src.getReg(), MVT::i64);
2200     MachineBasicBlock::LivenessQueryResult LQR =
2201       MI->getParent()->computeRegisterLiveness(&getRegisterInfo(), NewSrc, MI);
2202
2203     switch (LQR) {
2204     case MachineBasicBlock::LQR_Unknown:
2205       // We can't give sane liveness flags to the instruction, abandon LEA
2206       // formation.
2207       return false;
2208     case MachineBasicBlock::LQR_Live:
2209       isKill = MI->killsRegister(SrcReg);
2210       isUndef = false;
2211       break;
2212     default:
2213       // The physreg itself is dead, so we have to use it as an <undef>.
2214       isKill = false;
2215       isUndef = true;
2216       break;
2217     }
2218   } else {
2219     // Virtual register of the wrong class, we have to create a temporary 64-bit
2220     // vreg to feed into the LEA.
2221     NewSrc = MF.getRegInfo().createVirtualRegister(RC);
2222     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(),
2223             get(TargetOpcode::COPY))
2224       .addReg(NewSrc, RegState::Define | RegState::Undef, X86::sub_32bit)
2225         .addOperand(Src);
2226
2227     // Which is obviously going to be dead after we're done with it.
2228     isKill = true;
2229     isUndef = false;
2230   }
2231
2232   // We've set all the parameters without issue.
2233   return true;
2234 }
2235
2236 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
2237 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
2238 /// to a 32-bit superregister and then truncating back down to a 16-bit
2239 /// subregister.
2240 MachineInstr *
2241 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
2242                                            MachineFunction::iterator &MFI,
2243                                            MachineBasicBlock::iterator &MBBI,
2244                                            LiveVariables *LV) const {
2245   MachineInstr *MI = MBBI;
2246   unsigned Dest = MI->getOperand(0).getReg();
2247   unsigned Src = MI->getOperand(1).getReg();
2248   bool isDead = MI->getOperand(0).isDead();
2249   bool isKill = MI->getOperand(1).isKill();
2250
2251   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
2252   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
2253   unsigned Opc, leaInReg;
2254   if (Subtarget.is64Bit()) {
2255     Opc = X86::LEA64_32r;
2256     leaInReg = RegInfo.createVirtualRegister(&X86::GR64_NOSPRegClass);
2257   } else {
2258     Opc = X86::LEA32r;
2259     leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
2260   }
2261
2262   // Build and insert into an implicit UNDEF value. This is OK because
2263   // well be shifting and then extracting the lower 16-bits.
2264   // This has the potential to cause partial register stall. e.g.
2265   //   movw    (%rbp,%rcx,2), %dx
2266   //   leal    -65(%rdx), %esi
2267   // But testing has shown this *does* help performance in 64-bit mode (at
2268   // least on modern x86 machines).
2269   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
2270   MachineInstr *InsMI =
2271     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
2272     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
2273     .addReg(Src, getKillRegState(isKill));
2274
2275   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
2276                                     get(Opc), leaOutReg);
2277   switch (MIOpc) {
2278   default: llvm_unreachable("Unreachable!");
2279   case X86::SHL16ri: {
2280     unsigned ShAmt = MI->getOperand(2).getImm();
2281     MIB.addReg(0).addImm(1 << ShAmt)
2282        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
2283     break;
2284   }
2285   case X86::INC16r:
2286     addRegOffset(MIB, leaInReg, true, 1);
2287     break;
2288   case X86::DEC16r:
2289     addRegOffset(MIB, leaInReg, true, -1);
2290     break;
2291   case X86::ADD16ri:
2292   case X86::ADD16ri8:
2293   case X86::ADD16ri_DB:
2294   case X86::ADD16ri8_DB:
2295     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
2296     break;
2297   case X86::ADD16rr:
2298   case X86::ADD16rr_DB: {
2299     unsigned Src2 = MI->getOperand(2).getReg();
2300     bool isKill2 = MI->getOperand(2).isKill();
2301     unsigned leaInReg2 = 0;
2302     MachineInstr *InsMI2 = nullptr;
2303     if (Src == Src2) {
2304       // ADD16rr %reg1028<kill>, %reg1028
2305       // just a single insert_subreg.
2306       addRegReg(MIB, leaInReg, true, leaInReg, false);
2307     } else {
2308       if (Subtarget.is64Bit())
2309         leaInReg2 = RegInfo.createVirtualRegister(&X86::GR64_NOSPRegClass);
2310       else
2311         leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
2312       // Build and insert into an implicit UNDEF value. This is OK because
2313       // well be shifting and then extracting the lower 16-bits.
2314       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
2315       InsMI2 =
2316         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
2317         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
2318         .addReg(Src2, getKillRegState(isKill2));
2319       addRegReg(MIB, leaInReg, true, leaInReg2, true);
2320     }
2321     if (LV && isKill2 && InsMI2)
2322       LV->replaceKillInstruction(Src2, MI, InsMI2);
2323     break;
2324   }
2325   }
2326
2327   MachineInstr *NewMI = MIB;
2328   MachineInstr *ExtMI =
2329     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
2330     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
2331     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
2332
2333   if (LV) {
2334     // Update live variables
2335     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
2336     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
2337     if (isKill)
2338       LV->replaceKillInstruction(Src, MI, InsMI);
2339     if (isDead)
2340       LV->replaceKillInstruction(Dest, MI, ExtMI);
2341   }
2342
2343   return ExtMI;
2344 }
2345
2346 /// convertToThreeAddress - This method must be implemented by targets that
2347 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
2348 /// may be able to convert a two-address instruction into a true
2349 /// three-address instruction on demand.  This allows the X86 target (for
2350 /// example) to convert ADD and SHL instructions into LEA instructions if they
2351 /// would require register copies due to two-addressness.
2352 ///
2353 /// This method returns a null pointer if the transformation cannot be
2354 /// performed, otherwise it returns the new instruction.
2355 ///
2356 MachineInstr *
2357 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
2358                                     MachineBasicBlock::iterator &MBBI,
2359                                     LiveVariables *LV) const {
2360   MachineInstr *MI = MBBI;
2361
2362   // The following opcodes also sets the condition code register(s). Only
2363   // convert them to equivalent lea if the condition code register def's
2364   // are dead!
2365   if (hasLiveCondCodeDef(MI))
2366     return nullptr;
2367
2368   MachineFunction &MF = *MI->getParent()->getParent();
2369   // All instructions input are two-addr instructions.  Get the known operands.
2370   const MachineOperand &Dest = MI->getOperand(0);
2371   const MachineOperand &Src = MI->getOperand(1);
2372
2373   MachineInstr *NewMI = nullptr;
2374   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
2375   // we have better subtarget support, enable the 16-bit LEA generation here.
2376   // 16-bit LEA is also slow on Core2.
2377   bool DisableLEA16 = true;
2378   bool is64Bit = Subtarget.is64Bit();
2379
2380   unsigned MIOpc = MI->getOpcode();
2381   switch (MIOpc) {
2382   default: return nullptr;
2383   case X86::SHL64ri: {
2384     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2385     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2386     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2387
2388     // LEA can't handle RSP.
2389     if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
2390         !MF.getRegInfo().constrainRegClass(Src.getReg(),
2391                                            &X86::GR64_NOSPRegClass))
2392       return nullptr;
2393
2394     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2395       .addOperand(Dest)
2396       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
2397     break;
2398   }
2399   case X86::SHL32ri: {
2400     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2401     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2402     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2403
2404     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2405
2406     // LEA can't handle ESP.
2407     bool isKill, isUndef;
2408     unsigned SrcReg;
2409     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2410     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2411                         SrcReg, isKill, isUndef, ImplicitOp))
2412       return nullptr;
2413
2414     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2415       .addOperand(Dest)
2416       .addReg(0).addImm(1 << ShAmt)
2417       .addReg(SrcReg, getKillRegState(isKill) | getUndefRegState(isUndef))
2418       .addImm(0).addReg(0);
2419     if (ImplicitOp.getReg() != 0)
2420       MIB.addOperand(ImplicitOp);
2421     NewMI = MIB;
2422
2423     break;
2424   }
2425   case X86::SHL16ri: {
2426     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2427     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2428     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2429
2430     if (DisableLEA16)
2431       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : nullptr;
2432     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2433       .addOperand(Dest)
2434       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
2435     break;
2436   }
2437   case X86::INC64r:
2438   case X86::INC32r: {
2439     assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2440     unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
2441       : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2442     bool isKill, isUndef;
2443     unsigned SrcReg;
2444     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2445     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2446                         SrcReg, isKill, isUndef, ImplicitOp))
2447       return nullptr;
2448
2449     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2450         .addOperand(Dest)
2451         .addReg(SrcReg, getKillRegState(isKill) | getUndefRegState(isUndef));
2452     if (ImplicitOp.getReg() != 0)
2453       MIB.addOperand(ImplicitOp);
2454
2455     NewMI = addOffset(MIB, 1);
2456     break;
2457   }
2458   case X86::INC16r:
2459     if (DisableLEA16)
2460       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2461                      : nullptr;
2462     assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2463     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2464                       .addOperand(Dest).addOperand(Src), 1);
2465     break;
2466   case X86::DEC64r:
2467   case X86::DEC32r: {
2468     assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2469     unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
2470       : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2471
2472     bool isKill, isUndef;
2473     unsigned SrcReg;
2474     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2475     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2476                         SrcReg, isKill, isUndef, ImplicitOp))
2477       return nullptr;
2478
2479     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2480         .addOperand(Dest)
2481         .addReg(SrcReg, getUndefRegState(isUndef) | getKillRegState(isKill));
2482     if (ImplicitOp.getReg() != 0)
2483       MIB.addOperand(ImplicitOp);
2484
2485     NewMI = addOffset(MIB, -1);
2486
2487     break;
2488   }
2489   case X86::DEC16r:
2490     if (DisableLEA16)
2491       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2492                      : nullptr;
2493     assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2494     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2495                       .addOperand(Dest).addOperand(Src), -1);
2496     break;
2497   case X86::ADD64rr:
2498   case X86::ADD64rr_DB:
2499   case X86::ADD32rr:
2500   case X86::ADD32rr_DB: {
2501     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2502     unsigned Opc;
2503     if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB)
2504       Opc = X86::LEA64r;
2505     else
2506       Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2507
2508     bool isKill, isUndef;
2509     unsigned SrcReg;
2510     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2511     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ true,
2512                         SrcReg, isKill, isUndef, ImplicitOp))
2513       return nullptr;
2514
2515     const MachineOperand &Src2 = MI->getOperand(2);
2516     bool isKill2, isUndef2;
2517     unsigned SrcReg2;
2518     MachineOperand ImplicitOp2 = MachineOperand::CreateReg(0, false);
2519     if (!classifyLEAReg(MI, Src2, Opc, /*AllowSP=*/ false,
2520                         SrcReg2, isKill2, isUndef2, ImplicitOp2))
2521       return nullptr;
2522
2523     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2524       .addOperand(Dest);
2525     if (ImplicitOp.getReg() != 0)
2526       MIB.addOperand(ImplicitOp);
2527     if (ImplicitOp2.getReg() != 0)
2528       MIB.addOperand(ImplicitOp2);
2529
2530     NewMI = addRegReg(MIB, SrcReg, isKill, SrcReg2, isKill2);
2531
2532     // Preserve undefness of the operands.
2533     NewMI->getOperand(1).setIsUndef(isUndef);
2534     NewMI->getOperand(3).setIsUndef(isUndef2);
2535
2536     if (LV && Src2.isKill())
2537       LV->replaceKillInstruction(SrcReg2, MI, NewMI);
2538     break;
2539   }
2540   case X86::ADD16rr:
2541   case X86::ADD16rr_DB: {
2542     if (DisableLEA16)
2543       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2544                      : nullptr;
2545     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2546     unsigned Src2 = MI->getOperand(2).getReg();
2547     bool isKill2 = MI->getOperand(2).isKill();
2548     NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2549                       .addOperand(Dest),
2550                       Src.getReg(), Src.isKill(), Src2, isKill2);
2551
2552     // Preserve undefness of the operands.
2553     bool isUndef = MI->getOperand(1).isUndef();
2554     bool isUndef2 = MI->getOperand(2).isUndef();
2555     NewMI->getOperand(1).setIsUndef(isUndef);
2556     NewMI->getOperand(3).setIsUndef(isUndef2);
2557
2558     if (LV && isKill2)
2559       LV->replaceKillInstruction(Src2, MI, NewMI);
2560     break;
2561   }
2562   case X86::ADD64ri32:
2563   case X86::ADD64ri8:
2564   case X86::ADD64ri32_DB:
2565   case X86::ADD64ri8_DB:
2566     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2567     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2568                       .addOperand(Dest).addOperand(Src),
2569                       MI->getOperand(2).getImm());
2570     break;
2571   case X86::ADD32ri:
2572   case X86::ADD32ri8:
2573   case X86::ADD32ri_DB:
2574   case X86::ADD32ri8_DB: {
2575     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2576     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2577
2578     bool isKill, isUndef;
2579     unsigned SrcReg;
2580     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2581     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ true,
2582                         SrcReg, isKill, isUndef, ImplicitOp))
2583       return nullptr;
2584
2585     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2586         .addOperand(Dest)
2587         .addReg(SrcReg, getUndefRegState(isUndef) | getKillRegState(isKill));
2588     if (ImplicitOp.getReg() != 0)
2589       MIB.addOperand(ImplicitOp);
2590
2591     NewMI = addOffset(MIB, MI->getOperand(2).getImm());
2592     break;
2593   }
2594   case X86::ADD16ri:
2595   case X86::ADD16ri8:
2596   case X86::ADD16ri_DB:
2597   case X86::ADD16ri8_DB:
2598     if (DisableLEA16)
2599       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2600                      : nullptr;
2601     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2602     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2603                       .addOperand(Dest).addOperand(Src),
2604                       MI->getOperand(2).getImm());
2605     break;
2606   }
2607
2608   if (!NewMI) return nullptr;
2609
2610   if (LV) {  // Update live variables
2611     if (Src.isKill())
2612       LV->replaceKillInstruction(Src.getReg(), MI, NewMI);
2613     if (Dest.isDead())
2614       LV->replaceKillInstruction(Dest.getReg(), MI, NewMI);
2615   }
2616
2617   MFI->insert(MBBI, NewMI);          // Insert the new inst
2618   return NewMI;
2619 }
2620
2621 /// commuteInstruction - We have a few instructions that must be hacked on to
2622 /// commute them.
2623 ///
2624 MachineInstr *
2625 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
2626   switch (MI->getOpcode()) {
2627   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
2628   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
2629   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
2630   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
2631   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
2632   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
2633     unsigned Opc;
2634     unsigned Size;
2635     switch (MI->getOpcode()) {
2636     default: llvm_unreachable("Unreachable!");
2637     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
2638     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
2639     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
2640     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
2641     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
2642     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
2643     }
2644     unsigned Amt = MI->getOperand(3).getImm();
2645     if (NewMI) {
2646       MachineFunction &MF = *MI->getParent()->getParent();
2647       MI = MF.CloneMachineInstr(MI);
2648       NewMI = false;
2649     }
2650     MI->setDesc(get(Opc));
2651     MI->getOperand(3).setImm(Size-Amt);
2652     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2653   }
2654   case X86::BLENDPDrri:
2655   case X86::BLENDPSrri:
2656   case X86::PBLENDWrri:
2657   case X86::VBLENDPDrri:
2658   case X86::VBLENDPSrri:
2659   case X86::VBLENDPDYrri:
2660   case X86::VBLENDPSYrri:
2661   case X86::VPBLENDDrri:
2662   case X86::VPBLENDWrri:
2663   case X86::VPBLENDDYrri:
2664   case X86::VPBLENDWYrri:{
2665     unsigned Mask;
2666     switch (MI->getOpcode()) {
2667     default: llvm_unreachable("Unreachable!");
2668     case X86::BLENDPDrri:    Mask = 0x03; break;
2669     case X86::BLENDPSrri:    Mask = 0x0F; break;
2670     case X86::PBLENDWrri:    Mask = 0xFF; break;
2671     case X86::VBLENDPDrri:   Mask = 0x03; break;
2672     case X86::VBLENDPSrri:   Mask = 0x0F; break;
2673     case X86::VBLENDPDYrri:  Mask = 0x0F; break;
2674     case X86::VBLENDPSYrri:  Mask = 0xFF; break;
2675     case X86::VPBLENDDrri:   Mask = 0x0F; break;
2676     case X86::VPBLENDWrri:   Mask = 0xFF; break;
2677     case X86::VPBLENDDYrri:  Mask = 0xFF; break;
2678     case X86::VPBLENDWYrri:  Mask = 0xFF; break;
2679     }
2680     // Only the least significant bits of Imm are used.
2681     unsigned Imm = MI->getOperand(3).getImm() & Mask;
2682     if (NewMI) {
2683       MachineFunction &MF = *MI->getParent()->getParent();
2684       MI = MF.CloneMachineInstr(MI);
2685       NewMI = false;
2686     }
2687     MI->getOperand(3).setImm(Mask ^ Imm);
2688     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2689   }
2690   case X86::PCLMULQDQrr:
2691   case X86::VPCLMULQDQrr:{
2692     // SRC1 64bits = Imm[0] ? SRC1[127:64] : SRC1[63:0]
2693     // SRC2 64bits = Imm[4] ? SRC2[127:64] : SRC2[63:0]
2694     unsigned Imm = MI->getOperand(3).getImm();
2695     unsigned Src1Hi = Imm & 0x01;
2696     unsigned Src2Hi = Imm & 0x10;
2697     if (NewMI) {
2698       MachineFunction &MF = *MI->getParent()->getParent();
2699       MI = MF.CloneMachineInstr(MI);
2700       NewMI = false;
2701     }
2702     MI->getOperand(3).setImm((Src1Hi << 4) | (Src2Hi >> 4));
2703     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2704   }
2705   case X86::CMPPDrri:
2706   case X86::CMPPSrri:
2707   case X86::VCMPPDrri:
2708   case X86::VCMPPSrri:
2709   case X86::VCMPPDYrri:
2710   case X86::VCMPPSYrri: {
2711     // Float comparison can be safely commuted for
2712     // Ordered/Unordered/Equal/NotEqual tests
2713     unsigned Imm = MI->getOperand(3).getImm() & 0x7;
2714     switch (Imm) {
2715     case 0x00: // EQUAL
2716     case 0x03: // UNORDERED
2717     case 0x04: // NOT EQUAL
2718     case 0x07: // ORDERED
2719       if (NewMI) {
2720         MachineFunction &MF = *MI->getParent()->getParent();
2721         MI = MF.CloneMachineInstr(MI);
2722         NewMI = false;
2723       }
2724       return TargetInstrInfo::commuteInstruction(MI, NewMI);
2725     default:
2726       return nullptr;
2727     }
2728   }
2729   case X86::CMOVB16rr:  case X86::CMOVB32rr:  case X86::CMOVB64rr:
2730   case X86::CMOVAE16rr: case X86::CMOVAE32rr: case X86::CMOVAE64rr:
2731   case X86::CMOVE16rr:  case X86::CMOVE32rr:  case X86::CMOVE64rr:
2732   case X86::CMOVNE16rr: case X86::CMOVNE32rr: case X86::CMOVNE64rr:
2733   case X86::CMOVBE16rr: case X86::CMOVBE32rr: case X86::CMOVBE64rr:
2734   case X86::CMOVA16rr:  case X86::CMOVA32rr:  case X86::CMOVA64rr:
2735   case X86::CMOVL16rr:  case X86::CMOVL32rr:  case X86::CMOVL64rr:
2736   case X86::CMOVGE16rr: case X86::CMOVGE32rr: case X86::CMOVGE64rr:
2737   case X86::CMOVLE16rr: case X86::CMOVLE32rr: case X86::CMOVLE64rr:
2738   case X86::CMOVG16rr:  case X86::CMOVG32rr:  case X86::CMOVG64rr:
2739   case X86::CMOVS16rr:  case X86::CMOVS32rr:  case X86::CMOVS64rr:
2740   case X86::CMOVNS16rr: case X86::CMOVNS32rr: case X86::CMOVNS64rr:
2741   case X86::CMOVP16rr:  case X86::CMOVP32rr:  case X86::CMOVP64rr:
2742   case X86::CMOVNP16rr: case X86::CMOVNP32rr: case X86::CMOVNP64rr:
2743   case X86::CMOVO16rr:  case X86::CMOVO32rr:  case X86::CMOVO64rr:
2744   case X86::CMOVNO16rr: case X86::CMOVNO32rr: case X86::CMOVNO64rr: {
2745     unsigned Opc;
2746     switch (MI->getOpcode()) {
2747     default: llvm_unreachable("Unreachable!");
2748     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
2749     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
2750     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
2751     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
2752     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
2753     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
2754     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
2755     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
2756     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
2757     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
2758     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
2759     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
2760     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
2761     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
2762     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
2763     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
2764     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
2765     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
2766     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
2767     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
2768     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
2769     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
2770     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
2771     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
2772     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
2773     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
2774     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
2775     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
2776     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
2777     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
2778     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
2779     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
2780     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
2781     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
2782     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
2783     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
2784     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
2785     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
2786     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
2787     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
2788     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
2789     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
2790     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
2791     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
2792     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
2793     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
2794     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
2795     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
2796     }
2797     if (NewMI) {
2798       MachineFunction &MF = *MI->getParent()->getParent();
2799       MI = MF.CloneMachineInstr(MI);
2800       NewMI = false;
2801     }
2802     MI->setDesc(get(Opc));
2803     // Fallthrough intended.
2804   }
2805   default:
2806     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2807   }
2808 }
2809
2810 bool X86InstrInfo::findCommutedOpIndices(MachineInstr *MI, unsigned &SrcOpIdx1,
2811                                          unsigned &SrcOpIdx2) const {
2812   switch (MI->getOpcode()) {
2813     case X86::CMPPDrri:
2814     case X86::CMPPSrri:
2815     case X86::VCMPPDrri:
2816     case X86::VCMPPSrri:
2817     case X86::VCMPPDYrri:
2818     case X86::VCMPPSYrri: {
2819       // Float comparison can be safely commuted for
2820       // Ordered/Unordered/Equal/NotEqual tests
2821       unsigned Imm = MI->getOperand(3).getImm() & 0x7;
2822       switch (Imm) {
2823       case 0x00: // EQUAL
2824       case 0x03: // UNORDERED
2825       case 0x04: // NOT EQUAL
2826       case 0x07: // ORDERED
2827         SrcOpIdx1 = 1;
2828         SrcOpIdx2 = 2;
2829         return true;
2830       }
2831       return false;
2832     }
2833     case X86::VFMADDPDr231r:
2834     case X86::VFMADDPSr231r:
2835     case X86::VFMADDSDr231r:
2836     case X86::VFMADDSSr231r:
2837     case X86::VFMSUBPDr231r:
2838     case X86::VFMSUBPSr231r:
2839     case X86::VFMSUBSDr231r:
2840     case X86::VFMSUBSSr231r:
2841     case X86::VFNMADDPDr231r:
2842     case X86::VFNMADDPSr231r:
2843     case X86::VFNMADDSDr231r:
2844     case X86::VFNMADDSSr231r:
2845     case X86::VFNMSUBPDr231r:
2846     case X86::VFNMSUBPSr231r:
2847     case X86::VFNMSUBSDr231r:
2848     case X86::VFNMSUBSSr231r:
2849     case X86::VFMADDPDr231rY:
2850     case X86::VFMADDPSr231rY:
2851     case X86::VFMSUBPDr231rY:
2852     case X86::VFMSUBPSr231rY:
2853     case X86::VFNMADDPDr231rY:
2854     case X86::VFNMADDPSr231rY:
2855     case X86::VFNMSUBPDr231rY:
2856     case X86::VFNMSUBPSr231rY:
2857       SrcOpIdx1 = 2;
2858       SrcOpIdx2 = 3;
2859       return true;
2860     default:
2861       return TargetInstrInfo::findCommutedOpIndices(MI, SrcOpIdx1, SrcOpIdx2);
2862   }
2863 }
2864
2865 static X86::CondCode getCondFromBranchOpc(unsigned BrOpc) {
2866   switch (BrOpc) {
2867   default: return X86::COND_INVALID;
2868   case X86::JE_1:  return X86::COND_E;
2869   case X86::JNE_1: return X86::COND_NE;
2870   case X86::JL_1:  return X86::COND_L;
2871   case X86::JLE_1: return X86::COND_LE;
2872   case X86::JG_1:  return X86::COND_G;
2873   case X86::JGE_1: return X86::COND_GE;
2874   case X86::JB_1:  return X86::COND_B;
2875   case X86::JBE_1: return X86::COND_BE;
2876   case X86::JA_1:  return X86::COND_A;
2877   case X86::JAE_1: return X86::COND_AE;
2878   case X86::JS_1:  return X86::COND_S;
2879   case X86::JNS_1: return X86::COND_NS;
2880   case X86::JP_1:  return X86::COND_P;
2881   case X86::JNP_1: return X86::COND_NP;
2882   case X86::JO_1:  return X86::COND_O;
2883   case X86::JNO_1: return X86::COND_NO;
2884   }
2885 }
2886
2887 /// getCondFromSETOpc - return condition code of a SET opcode.
2888 static X86::CondCode getCondFromSETOpc(unsigned Opc) {
2889   switch (Opc) {
2890   default: return X86::COND_INVALID;
2891   case X86::SETAr:  case X86::SETAm:  return X86::COND_A;
2892   case X86::SETAEr: case X86::SETAEm: return X86::COND_AE;
2893   case X86::SETBr:  case X86::SETBm:  return X86::COND_B;
2894   case X86::SETBEr: case X86::SETBEm: return X86::COND_BE;
2895   case X86::SETEr:  case X86::SETEm:  return X86::COND_E;
2896   case X86::SETGr:  case X86::SETGm:  return X86::COND_G;
2897   case X86::SETGEr: case X86::SETGEm: return X86::COND_GE;
2898   case X86::SETLr:  case X86::SETLm:  return X86::COND_L;
2899   case X86::SETLEr: case X86::SETLEm: return X86::COND_LE;
2900   case X86::SETNEr: case X86::SETNEm: return X86::COND_NE;
2901   case X86::SETNOr: case X86::SETNOm: return X86::COND_NO;
2902   case X86::SETNPr: case X86::SETNPm: return X86::COND_NP;
2903   case X86::SETNSr: case X86::SETNSm: return X86::COND_NS;
2904   case X86::SETOr:  case X86::SETOm:  return X86::COND_O;
2905   case X86::SETPr:  case X86::SETPm:  return X86::COND_P;
2906   case X86::SETSr:  case X86::SETSm:  return X86::COND_S;
2907   }
2908 }
2909
2910 /// getCondFromCmovOpc - return condition code of a CMov opcode.
2911 X86::CondCode X86::getCondFromCMovOpc(unsigned Opc) {
2912   switch (Opc) {
2913   default: return X86::COND_INVALID;
2914   case X86::CMOVA16rm:  case X86::CMOVA16rr:  case X86::CMOVA32rm:
2915   case X86::CMOVA32rr:  case X86::CMOVA64rm:  case X86::CMOVA64rr:
2916     return X86::COND_A;
2917   case X86::CMOVAE16rm: case X86::CMOVAE16rr: case X86::CMOVAE32rm:
2918   case X86::CMOVAE32rr: case X86::CMOVAE64rm: case X86::CMOVAE64rr:
2919     return X86::COND_AE;
2920   case X86::CMOVB16rm:  case X86::CMOVB16rr:  case X86::CMOVB32rm:
2921   case X86::CMOVB32rr:  case X86::CMOVB64rm:  case X86::CMOVB64rr:
2922     return X86::COND_B;
2923   case X86::CMOVBE16rm: case X86::CMOVBE16rr: case X86::CMOVBE32rm:
2924   case X86::CMOVBE32rr: case X86::CMOVBE64rm: case X86::CMOVBE64rr:
2925     return X86::COND_BE;
2926   case X86::CMOVE16rm:  case X86::CMOVE16rr:  case X86::CMOVE32rm:
2927   case X86::CMOVE32rr:  case X86::CMOVE64rm:  case X86::CMOVE64rr:
2928     return X86::COND_E;
2929   case X86::CMOVG16rm:  case X86::CMOVG16rr:  case X86::CMOVG32rm:
2930   case X86::CMOVG32rr:  case X86::CMOVG64rm:  case X86::CMOVG64rr:
2931     return X86::COND_G;
2932   case X86::CMOVGE16rm: case X86::CMOVGE16rr: case X86::CMOVGE32rm:
2933   case X86::CMOVGE32rr: case X86::CMOVGE64rm: case X86::CMOVGE64rr:
2934     return X86::COND_GE;
2935   case X86::CMOVL16rm:  case X86::CMOVL16rr:  case X86::CMOVL32rm:
2936   case X86::CMOVL32rr:  case X86::CMOVL64rm:  case X86::CMOVL64rr:
2937     return X86::COND_L;
2938   case X86::CMOVLE16rm: case X86::CMOVLE16rr: case X86::CMOVLE32rm:
2939   case X86::CMOVLE32rr: case X86::CMOVLE64rm: case X86::CMOVLE64rr:
2940     return X86::COND_LE;
2941   case X86::CMOVNE16rm: case X86::CMOVNE16rr: case X86::CMOVNE32rm:
2942   case X86::CMOVNE32rr: case X86::CMOVNE64rm: case X86::CMOVNE64rr:
2943     return X86::COND_NE;
2944   case X86::CMOVNO16rm: case X86::CMOVNO16rr: case X86::CMOVNO32rm:
2945   case X86::CMOVNO32rr: case X86::CMOVNO64rm: case X86::CMOVNO64rr:
2946     return X86::COND_NO;
2947   case X86::CMOVNP16rm: case X86::CMOVNP16rr: case X86::CMOVNP32rm:
2948   case X86::CMOVNP32rr: case X86::CMOVNP64rm: case X86::CMOVNP64rr:
2949     return X86::COND_NP;
2950   case X86::CMOVNS16rm: case X86::CMOVNS16rr: case X86::CMOVNS32rm:
2951   case X86::CMOVNS32rr: case X86::CMOVNS64rm: case X86::CMOVNS64rr:
2952     return X86::COND_NS;
2953   case X86::CMOVO16rm:  case X86::CMOVO16rr:  case X86::CMOVO32rm:
2954   case X86::CMOVO32rr:  case X86::CMOVO64rm:  case X86::CMOVO64rr:
2955     return X86::COND_O;
2956   case X86::CMOVP16rm:  case X86::CMOVP16rr:  case X86::CMOVP32rm:
2957   case X86::CMOVP32rr:  case X86::CMOVP64rm:  case X86::CMOVP64rr:
2958     return X86::COND_P;
2959   case X86::CMOVS16rm:  case X86::CMOVS16rr:  case X86::CMOVS32rm:
2960   case X86::CMOVS32rr:  case X86::CMOVS64rm:  case X86::CMOVS64rr:
2961     return X86::COND_S;
2962   }
2963 }
2964
2965 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
2966   switch (CC) {
2967   default: llvm_unreachable("Illegal condition code!");
2968   case X86::COND_E:  return X86::JE_1;
2969   case X86::COND_NE: return X86::JNE_1;
2970   case X86::COND_L:  return X86::JL_1;
2971   case X86::COND_LE: return X86::JLE_1;
2972   case X86::COND_G:  return X86::JG_1;
2973   case X86::COND_GE: return X86::JGE_1;
2974   case X86::COND_B:  return X86::JB_1;
2975   case X86::COND_BE: return X86::JBE_1;
2976   case X86::COND_A:  return X86::JA_1;
2977   case X86::COND_AE: return X86::JAE_1;
2978   case X86::COND_S:  return X86::JS_1;
2979   case X86::COND_NS: return X86::JNS_1;
2980   case X86::COND_P:  return X86::JP_1;
2981   case X86::COND_NP: return X86::JNP_1;
2982   case X86::COND_O:  return X86::JO_1;
2983   case X86::COND_NO: return X86::JNO_1;
2984   }
2985 }
2986
2987 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
2988 /// e.g. turning COND_E to COND_NE.
2989 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
2990   switch (CC) {
2991   default: llvm_unreachable("Illegal condition code!");
2992   case X86::COND_E:  return X86::COND_NE;
2993   case X86::COND_NE: return X86::COND_E;
2994   case X86::COND_L:  return X86::COND_GE;
2995   case X86::COND_LE: return X86::COND_G;
2996   case X86::COND_G:  return X86::COND_LE;
2997   case X86::COND_GE: return X86::COND_L;
2998   case X86::COND_B:  return X86::COND_AE;
2999   case X86::COND_BE: return X86::COND_A;
3000   case X86::COND_A:  return X86::COND_BE;
3001   case X86::COND_AE: return X86::COND_B;
3002   case X86::COND_S:  return X86::COND_NS;
3003   case X86::COND_NS: return X86::COND_S;
3004   case X86::COND_P:  return X86::COND_NP;
3005   case X86::COND_NP: return X86::COND_P;
3006   case X86::COND_O:  return X86::COND_NO;
3007   case X86::COND_NO: return X86::COND_O;
3008   }
3009 }
3010
3011 /// getSwappedCondition - assume the flags are set by MI(a,b), return
3012 /// the condition code if we modify the instructions such that flags are
3013 /// set by MI(b,a).
3014 static X86::CondCode getSwappedCondition(X86::CondCode CC) {
3015   switch (CC) {
3016   default: return X86::COND_INVALID;
3017   case X86::COND_E:  return X86::COND_E;
3018   case X86::COND_NE: return X86::COND_NE;
3019   case X86::COND_L:  return X86::COND_G;
3020   case X86::COND_LE: return X86::COND_GE;
3021   case X86::COND_G:  return X86::COND_L;
3022   case X86::COND_GE: return X86::COND_LE;
3023   case X86::COND_B:  return X86::COND_A;
3024   case X86::COND_BE: return X86::COND_AE;
3025   case X86::COND_A:  return X86::COND_B;
3026   case X86::COND_AE: return X86::COND_BE;
3027   }
3028 }
3029
3030 /// getSETFromCond - Return a set opcode for the given condition and
3031 /// whether it has memory operand.
3032 unsigned X86::getSETFromCond(CondCode CC, bool HasMemoryOperand) {
3033   static const uint16_t Opc[16][2] = {
3034     { X86::SETAr,  X86::SETAm  },
3035     { X86::SETAEr, X86::SETAEm },
3036     { X86::SETBr,  X86::SETBm  },
3037     { X86::SETBEr, X86::SETBEm },
3038     { X86::SETEr,  X86::SETEm  },
3039     { X86::SETGr,  X86::SETGm  },
3040     { X86::SETGEr, X86::SETGEm },
3041     { X86::SETLr,  X86::SETLm  },
3042     { X86::SETLEr, X86::SETLEm },
3043     { X86::SETNEr, X86::SETNEm },
3044     { X86::SETNOr, X86::SETNOm },
3045     { X86::SETNPr, X86::SETNPm },
3046     { X86::SETNSr, X86::SETNSm },
3047     { X86::SETOr,  X86::SETOm  },
3048     { X86::SETPr,  X86::SETPm  },
3049     { X86::SETSr,  X86::SETSm  }
3050   };
3051
3052   assert(CC <= LAST_VALID_COND && "Can only handle standard cond codes");
3053   return Opc[CC][HasMemoryOperand ? 1 : 0];
3054 }
3055
3056 /// getCMovFromCond - Return a cmov opcode for the given condition,
3057 /// register size in bytes, and operand type.
3058 unsigned X86::getCMovFromCond(CondCode CC, unsigned RegBytes,
3059                               bool HasMemoryOperand) {
3060   static const uint16_t Opc[32][3] = {
3061     { X86::CMOVA16rr,  X86::CMOVA32rr,  X86::CMOVA64rr  },
3062     { X86::CMOVAE16rr, X86::CMOVAE32rr, X86::CMOVAE64rr },
3063     { X86::CMOVB16rr,  X86::CMOVB32rr,  X86::CMOVB64rr  },
3064     { X86::CMOVBE16rr, X86::CMOVBE32rr, X86::CMOVBE64rr },
3065     { X86::CMOVE16rr,  X86::CMOVE32rr,  X86::CMOVE64rr  },
3066     { X86::CMOVG16rr,  X86::CMOVG32rr,  X86::CMOVG64rr  },
3067     { X86::CMOVGE16rr, X86::CMOVGE32rr, X86::CMOVGE64rr },
3068     { X86::CMOVL16rr,  X86::CMOVL32rr,  X86::CMOVL64rr  },
3069     { X86::CMOVLE16rr, X86::CMOVLE32rr, X86::CMOVLE64rr },
3070     { X86::CMOVNE16rr, X86::CMOVNE32rr, X86::CMOVNE64rr },
3071     { X86::CMOVNO16rr, X86::CMOVNO32rr, X86::CMOVNO64rr },
3072     { X86::CMOVNP16rr, X86::CMOVNP32rr, X86::CMOVNP64rr },
3073     { X86::CMOVNS16rr, X86::CMOVNS32rr, X86::CMOVNS64rr },
3074     { X86::CMOVO16rr,  X86::CMOVO32rr,  X86::CMOVO64rr  },
3075     { X86::CMOVP16rr,  X86::CMOVP32rr,  X86::CMOVP64rr  },
3076     { X86::CMOVS16rr,  X86::CMOVS32rr,  X86::CMOVS64rr  },
3077     { X86::CMOVA16rm,  X86::CMOVA32rm,  X86::CMOVA64rm  },
3078     { X86::CMOVAE16rm, X86::CMOVAE32rm, X86::CMOVAE64rm },
3079     { X86::CMOVB16rm,  X86::CMOVB32rm,  X86::CMOVB64rm  },
3080     { X86::CMOVBE16rm, X86::CMOVBE32rm, X86::CMOVBE64rm },
3081     { X86::CMOVE16rm,  X86::CMOVE32rm,  X86::CMOVE64rm  },
3082     { X86::CMOVG16rm,  X86::CMOVG32rm,  X86::CMOVG64rm  },
3083     { X86::CMOVGE16rm, X86::CMOVGE32rm, X86::CMOVGE64rm },
3084     { X86::CMOVL16rm,  X86::CMOVL32rm,  X86::CMOVL64rm  },
3085     { X86::CMOVLE16rm, X86::CMOVLE32rm, X86::CMOVLE64rm },
3086     { X86::CMOVNE16rm, X86::CMOVNE32rm, X86::CMOVNE64rm },
3087     { X86::CMOVNO16rm, X86::CMOVNO32rm, X86::CMOVNO64rm },
3088     { X86::CMOVNP16rm, X86::CMOVNP32rm, X86::CMOVNP64rm },
3089     { X86::CMOVNS16rm, X86::CMOVNS32rm, X86::CMOVNS64rm },
3090     { X86::CMOVO16rm,  X86::CMOVO32rm,  X86::CMOVO64rm  },
3091     { X86::CMOVP16rm,  X86::CMOVP32rm,  X86::CMOVP64rm  },
3092     { X86::CMOVS16rm,  X86::CMOVS32rm,  X86::CMOVS64rm  }
3093   };
3094
3095   assert(CC < 16 && "Can only handle standard cond codes");
3096   unsigned Idx = HasMemoryOperand ? 16+CC : CC;
3097   switch(RegBytes) {
3098   default: llvm_unreachable("Illegal register size!");
3099   case 2: return Opc[Idx][0];
3100   case 4: return Opc[Idx][1];
3101   case 8: return Opc[Idx][2];
3102   }
3103 }
3104
3105 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
3106   if (!MI->isTerminator()) return false;
3107
3108   // Conditional branch is a special case.
3109   if (MI->isBranch() && !MI->isBarrier())
3110     return true;
3111   if (!MI->isPredicable())
3112     return true;
3113   return !isPredicated(MI);
3114 }
3115
3116 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
3117                                  MachineBasicBlock *&TBB,
3118                                  MachineBasicBlock *&FBB,
3119                                  SmallVectorImpl<MachineOperand> &Cond,
3120                                  bool AllowModify) const {
3121   // Start from the bottom of the block and work up, examining the
3122   // terminator instructions.
3123   MachineBasicBlock::iterator I = MBB.end();
3124   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
3125   while (I != MBB.begin()) {
3126     --I;
3127     if (I->isDebugValue())
3128       continue;
3129
3130     // Working from the bottom, when we see a non-terminator instruction, we're
3131     // done.
3132     if (!isUnpredicatedTerminator(I))
3133       break;
3134
3135     // A terminator that isn't a branch can't easily be handled by this
3136     // analysis.
3137     if (!I->isBranch())
3138       return true;
3139
3140     // Handle unconditional branches.
3141     if (I->getOpcode() == X86::JMP_1) {
3142       UnCondBrIter = I;
3143
3144       if (!AllowModify) {
3145         TBB = I->getOperand(0).getMBB();
3146         continue;
3147       }
3148
3149       // If the block has any instructions after a JMP, delete them.
3150       while (std::next(I) != MBB.end())
3151         std::next(I)->eraseFromParent();
3152
3153       Cond.clear();
3154       FBB = nullptr;
3155
3156       // Delete the JMP if it's equivalent to a fall-through.
3157       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
3158         TBB = nullptr;
3159         I->eraseFromParent();
3160         I = MBB.end();
3161         UnCondBrIter = MBB.end();
3162         continue;
3163       }
3164
3165       // TBB is used to indicate the unconditional destination.
3166       TBB = I->getOperand(0).getMBB();
3167       continue;
3168     }
3169
3170     // Handle conditional branches.
3171     X86::CondCode BranchCode = getCondFromBranchOpc(I->getOpcode());
3172     if (BranchCode == X86::COND_INVALID)
3173       return true;  // Can't handle indirect branch.
3174
3175     // Working from the bottom, handle the first conditional branch.
3176     if (Cond.empty()) {
3177       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
3178       if (AllowModify && UnCondBrIter != MBB.end() &&
3179           MBB.isLayoutSuccessor(TargetBB)) {
3180         // If we can modify the code and it ends in something like:
3181         //
3182         //     jCC L1
3183         //     jmp L2
3184         //   L1:
3185         //     ...
3186         //   L2:
3187         //
3188         // Then we can change this to:
3189         //
3190         //     jnCC L2
3191         //   L1:
3192         //     ...
3193         //   L2:
3194         //
3195         // Which is a bit more efficient.
3196         // We conditionally jump to the fall-through block.
3197         BranchCode = GetOppositeBranchCondition(BranchCode);
3198         unsigned JNCC = GetCondBranchFromCond(BranchCode);
3199         MachineBasicBlock::iterator OldInst = I;
3200
3201         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
3202           .addMBB(UnCondBrIter->getOperand(0).getMBB());
3203         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_1))
3204           .addMBB(TargetBB);
3205
3206         OldInst->eraseFromParent();
3207         UnCondBrIter->eraseFromParent();
3208
3209         // Restart the analysis.
3210         UnCondBrIter = MBB.end();
3211         I = MBB.end();
3212         continue;
3213       }
3214
3215       FBB = TBB;
3216       TBB = I->getOperand(0).getMBB();
3217       Cond.push_back(MachineOperand::CreateImm(BranchCode));
3218       continue;
3219     }
3220
3221     // Handle subsequent conditional branches. Only handle the case where all
3222     // conditional branches branch to the same destination and their condition
3223     // opcodes fit one of the special multi-branch idioms.
3224     assert(Cond.size() == 1);
3225     assert(TBB);
3226
3227     // Only handle the case where all conditional branches branch to the same
3228     // destination.
3229     if (TBB != I->getOperand(0).getMBB())
3230       return true;
3231
3232     // If the conditions are the same, we can leave them alone.
3233     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
3234     if (OldBranchCode == BranchCode)
3235       continue;
3236
3237     // If they differ, see if they fit one of the known patterns. Theoretically,
3238     // we could handle more patterns here, but we shouldn't expect to see them
3239     // if instruction selection has done a reasonable job.
3240     if ((OldBranchCode == X86::COND_NP &&
3241          BranchCode == X86::COND_E) ||
3242         (OldBranchCode == X86::COND_E &&
3243          BranchCode == X86::COND_NP))
3244       BranchCode = X86::COND_NP_OR_E;
3245     else if ((OldBranchCode == X86::COND_P &&
3246               BranchCode == X86::COND_NE) ||
3247              (OldBranchCode == X86::COND_NE &&
3248               BranchCode == X86::COND_P))
3249       BranchCode = X86::COND_NE_OR_P;
3250     else
3251       return true;
3252
3253     // Update the MachineOperand.
3254     Cond[0].setImm(BranchCode);
3255   }
3256
3257   return false;
3258 }
3259
3260 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
3261   MachineBasicBlock::iterator I = MBB.end();
3262   unsigned Count = 0;
3263
3264   while (I != MBB.begin()) {
3265     --I;
3266     if (I->isDebugValue())
3267       continue;
3268     if (I->getOpcode() != X86::JMP_1 &&
3269         getCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
3270       break;
3271     // Remove the branch.
3272     I->eraseFromParent();
3273     I = MBB.end();
3274     ++Count;
3275   }
3276
3277   return Count;
3278 }
3279
3280 unsigned
3281 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
3282                            MachineBasicBlock *FBB,
3283                            const SmallVectorImpl<MachineOperand> &Cond,
3284                            DebugLoc DL) const {
3285   // Shouldn't be a fall through.
3286   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
3287   assert((Cond.size() == 1 || Cond.size() == 0) &&
3288          "X86 branch conditions have one component!");
3289
3290   if (Cond.empty()) {
3291     // Unconditional branch?
3292     assert(!FBB && "Unconditional branch with multiple successors!");
3293     BuildMI(&MBB, DL, get(X86::JMP_1)).addMBB(TBB);
3294     return 1;
3295   }
3296
3297   // Conditional branch.
3298   unsigned Count = 0;
3299   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
3300   switch (CC) {
3301   case X86::COND_NP_OR_E:
3302     // Synthesize NP_OR_E with two branches.
3303     BuildMI(&MBB, DL, get(X86::JNP_1)).addMBB(TBB);
3304     ++Count;
3305     BuildMI(&MBB, DL, get(X86::JE_1)).addMBB(TBB);
3306     ++Count;
3307     break;
3308   case X86::COND_NE_OR_P:
3309     // Synthesize NE_OR_P with two branches.
3310     BuildMI(&MBB, DL, get(X86::JNE_1)).addMBB(TBB);
3311     ++Count;
3312     BuildMI(&MBB, DL, get(X86::JP_1)).addMBB(TBB);
3313     ++Count;
3314     break;
3315   default: {
3316     unsigned Opc = GetCondBranchFromCond(CC);
3317     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
3318     ++Count;
3319   }
3320   }
3321   if (FBB) {
3322     // Two-way Conditional branch. Insert the second branch.
3323     BuildMI(&MBB, DL, get(X86::JMP_1)).addMBB(FBB);
3324     ++Count;
3325   }
3326   return Count;
3327 }
3328
3329 bool X86InstrInfo::
3330 canInsertSelect(const MachineBasicBlock &MBB,
3331                 const SmallVectorImpl<MachineOperand> &Cond,
3332                 unsigned TrueReg, unsigned FalseReg,
3333                 int &CondCycles, int &TrueCycles, int &FalseCycles) const {
3334   // Not all subtargets have cmov instructions.
3335   if (!Subtarget.hasCMov())
3336     return false;
3337   if (Cond.size() != 1)
3338     return false;
3339   // We cannot do the composite conditions, at least not in SSA form.
3340   if ((X86::CondCode)Cond[0].getImm() > X86::COND_S)
3341     return false;
3342
3343   // Check register classes.
3344   const MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
3345   const TargetRegisterClass *RC =
3346     RI.getCommonSubClass(MRI.getRegClass(TrueReg), MRI.getRegClass(FalseReg));
3347   if (!RC)
3348     return false;
3349
3350   // We have cmov instructions for 16, 32, and 64 bit general purpose registers.
3351   if (X86::GR16RegClass.hasSubClassEq(RC) ||
3352       X86::GR32RegClass.hasSubClassEq(RC) ||
3353       X86::GR64RegClass.hasSubClassEq(RC)) {
3354     // This latency applies to Pentium M, Merom, Wolfdale, Nehalem, and Sandy
3355     // Bridge. Probably Ivy Bridge as well.
3356     CondCycles = 2;
3357     TrueCycles = 2;
3358     FalseCycles = 2;
3359     return true;
3360   }
3361
3362   // Can't do vectors.
3363   return false;
3364 }
3365
3366 void X86InstrInfo::insertSelect(MachineBasicBlock &MBB,
3367                                 MachineBasicBlock::iterator I, DebugLoc DL,
3368                                 unsigned DstReg,
3369                                 const SmallVectorImpl<MachineOperand> &Cond,
3370                                 unsigned TrueReg, unsigned FalseReg) const {
3371    MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
3372    assert(Cond.size() == 1 && "Invalid Cond array");
3373    unsigned Opc = getCMovFromCond((X86::CondCode)Cond[0].getImm(),
3374                                   MRI.getRegClass(DstReg)->getSize(),
3375                                   false/*HasMemoryOperand*/);
3376    BuildMI(MBB, I, DL, get(Opc), DstReg).addReg(FalseReg).addReg(TrueReg);
3377 }
3378
3379 /// isHReg - Test if the given register is a physical h register.
3380 static bool isHReg(unsigned Reg) {
3381   return X86::GR8_ABCD_HRegClass.contains(Reg);
3382 }
3383
3384 // Try and copy between VR128/VR64 and GR64 registers.
3385 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
3386                                         const X86Subtarget &Subtarget) {
3387
3388   // SrcReg(VR128) -> DestReg(GR64)
3389   // SrcReg(VR64)  -> DestReg(GR64)
3390   // SrcReg(GR64)  -> DestReg(VR128)
3391   // SrcReg(GR64)  -> DestReg(VR64)
3392
3393   bool HasAVX = Subtarget.hasAVX();
3394   bool HasAVX512 = Subtarget.hasAVX512();
3395   if (X86::GR64RegClass.contains(DestReg)) {
3396     if (X86::VR128XRegClass.contains(SrcReg))
3397       // Copy from a VR128 register to a GR64 register.
3398       return HasAVX512 ? X86::VMOVPQIto64Zrr: (HasAVX ? X86::VMOVPQIto64rr :
3399                                                X86::MOVPQIto64rr);
3400     if (X86::VR64RegClass.contains(SrcReg))
3401       // Copy from a VR64 register to a GR64 register.
3402       return X86::MOVSDto64rr;
3403   } else if (X86::GR64RegClass.contains(SrcReg)) {
3404     // Copy from a GR64 register to a VR128 register.
3405     if (X86::VR128XRegClass.contains(DestReg))
3406       return HasAVX512 ? X86::VMOV64toPQIZrr: (HasAVX ? X86::VMOV64toPQIrr :
3407                                                X86::MOV64toPQIrr);
3408     // Copy from a GR64 register to a VR64 register.
3409     if (X86::VR64RegClass.contains(DestReg))
3410       return X86::MOV64toSDrr;
3411   }
3412
3413   // SrcReg(FR32) -> DestReg(GR32)
3414   // SrcReg(GR32) -> DestReg(FR32)
3415
3416   if (X86::GR32RegClass.contains(DestReg) && X86::FR32XRegClass.contains(SrcReg))
3417     // Copy from a FR32 register to a GR32 register.
3418     return HasAVX512 ? X86::VMOVSS2DIZrr : (HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr);
3419
3420   if (X86::FR32XRegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
3421     // Copy from a GR32 register to a FR32 register.
3422     return HasAVX512 ? X86::VMOVDI2SSZrr : (HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr);
3423   return 0;
3424 }
3425
3426 inline static bool MaskRegClassContains(unsigned Reg) {
3427   return X86::VK8RegClass.contains(Reg) ||
3428          X86::VK16RegClass.contains(Reg) ||
3429          X86::VK32RegClass.contains(Reg) ||
3430          X86::VK64RegClass.contains(Reg) ||
3431          X86::VK1RegClass.contains(Reg);
3432 }
3433 static
3434 unsigned copyPhysRegOpcode_AVX512(unsigned& DestReg, unsigned& SrcReg) {
3435   if (X86::VR128XRegClass.contains(DestReg, SrcReg) ||
3436       X86::VR256XRegClass.contains(DestReg, SrcReg) ||
3437       X86::VR512RegClass.contains(DestReg, SrcReg)) {
3438      DestReg = get512BitSuperRegister(DestReg);
3439      SrcReg = get512BitSuperRegister(SrcReg);
3440      return X86::VMOVAPSZrr;
3441   }
3442   if (MaskRegClassContains(DestReg) &&
3443       MaskRegClassContains(SrcReg))
3444     return X86::KMOVWkk;
3445   if (MaskRegClassContains(DestReg) &&
3446       (X86::GR32RegClass.contains(SrcReg) ||
3447        X86::GR16RegClass.contains(SrcReg) ||
3448        X86::GR8RegClass.contains(SrcReg))) {
3449     SrcReg = getX86SubSuperRegister(SrcReg, MVT::i32);
3450     return X86::KMOVWkr;
3451   }
3452   if ((X86::GR32RegClass.contains(DestReg) ||
3453        X86::GR16RegClass.contains(DestReg) ||
3454        X86::GR8RegClass.contains(DestReg)) &&
3455        MaskRegClassContains(SrcReg)) {
3456     DestReg = getX86SubSuperRegister(DestReg, MVT::i32);
3457     return X86::KMOVWrk;
3458   }
3459   return 0;
3460 }
3461
3462 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
3463                                MachineBasicBlock::iterator MI, DebugLoc DL,
3464                                unsigned DestReg, unsigned SrcReg,
3465                                bool KillSrc) const {
3466   // First deal with the normal symmetric copies.
3467   bool HasAVX = Subtarget.hasAVX();
3468   bool HasAVX512 = Subtarget.hasAVX512();
3469   unsigned Opc = 0;
3470   if (X86::GR64RegClass.contains(DestReg, SrcReg))
3471     Opc = X86::MOV64rr;
3472   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
3473     Opc = X86::MOV32rr;
3474   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
3475     Opc = X86::MOV16rr;
3476   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
3477     // Copying to or from a physical H register on x86-64 requires a NOREX
3478     // move.  Otherwise use a normal move.
3479     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
3480         Subtarget.is64Bit()) {
3481       Opc = X86::MOV8rr_NOREX;
3482       // Both operands must be encodable without an REX prefix.
3483       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
3484              "8-bit H register can not be copied outside GR8_NOREX");
3485     } else
3486       Opc = X86::MOV8rr;
3487   }
3488   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
3489     Opc = X86::MMX_MOVQ64rr;
3490   else if (HasAVX512)
3491     Opc = copyPhysRegOpcode_AVX512(DestReg, SrcReg);
3492   else if (X86::VR128RegClass.contains(DestReg, SrcReg))
3493     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
3494   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
3495     Opc = X86::VMOVAPSYrr;
3496   if (!Opc)
3497     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, Subtarget);
3498
3499   if (Opc) {
3500     BuildMI(MBB, MI, DL, get(Opc), DestReg)
3501       .addReg(SrcReg, getKillRegState(KillSrc));
3502     return;
3503   }
3504
3505   // Moving EFLAGS to / from another register requires a push and a pop.
3506   // Notice that we have to adjust the stack if we don't want to clobber the
3507   // first frame index. See X86FrameLowering.cpp - clobbersTheStack.
3508   if (SrcReg == X86::EFLAGS) {
3509     if (X86::GR64RegClass.contains(DestReg)) {
3510       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
3511       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
3512       return;
3513     }
3514     if (X86::GR32RegClass.contains(DestReg)) {
3515       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
3516       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
3517       return;
3518     }
3519   }
3520   if (DestReg == X86::EFLAGS) {
3521     if (X86::GR64RegClass.contains(SrcReg)) {
3522       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
3523         .addReg(SrcReg, getKillRegState(KillSrc));
3524       BuildMI(MBB, MI, DL, get(X86::POPF64));
3525       return;
3526     }
3527     if (X86::GR32RegClass.contains(SrcReg)) {
3528       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
3529         .addReg(SrcReg, getKillRegState(KillSrc));
3530       BuildMI(MBB, MI, DL, get(X86::POPF32));
3531       return;
3532     }
3533   }
3534
3535   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
3536                << " to " << RI.getName(DestReg) << '\n');
3537   llvm_unreachable("Cannot emit physreg copy instruction");
3538 }
3539
3540 static unsigned getLoadStoreRegOpcode(unsigned Reg,
3541                                       const TargetRegisterClass *RC,
3542                                       bool isStackAligned,
3543                                       const X86Subtarget &STI,
3544                                       bool load) {
3545   if (STI.hasAVX512()) {
3546     if (X86::VK8RegClass.hasSubClassEq(RC)  ||
3547       X86::VK16RegClass.hasSubClassEq(RC))
3548       return load ? X86::KMOVWkm : X86::KMOVWmk;
3549     if (RC->getSize() == 4 && X86::FR32XRegClass.hasSubClassEq(RC))
3550       return load ? X86::VMOVSSZrm : X86::VMOVSSZmr;
3551     if (RC->getSize() == 8 && X86::FR64XRegClass.hasSubClassEq(RC))
3552       return load ? X86::VMOVSDZrm : X86::VMOVSDZmr;
3553     if (X86::VR512RegClass.hasSubClassEq(RC))
3554       return load ? X86::VMOVUPSZrm : X86::VMOVUPSZmr;
3555   }
3556
3557   bool HasAVX = STI.hasAVX();
3558   switch (RC->getSize()) {
3559   default:
3560     llvm_unreachable("Unknown spill size");
3561   case 1:
3562     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
3563     if (STI.is64Bit())
3564       // Copying to or from a physical H register on x86-64 requires a NOREX
3565       // move.  Otherwise use a normal move.
3566       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
3567         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
3568     return load ? X86::MOV8rm : X86::MOV8mr;
3569   case 2:
3570     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
3571     return load ? X86::MOV16rm : X86::MOV16mr;
3572   case 4:
3573     if (X86::GR32RegClass.hasSubClassEq(RC))
3574       return load ? X86::MOV32rm : X86::MOV32mr;
3575     if (X86::FR32RegClass.hasSubClassEq(RC))
3576       return load ?
3577         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
3578         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
3579     if (X86::RFP32RegClass.hasSubClassEq(RC))
3580       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
3581     llvm_unreachable("Unknown 4-byte regclass");
3582   case 8:
3583     if (X86::GR64RegClass.hasSubClassEq(RC))
3584       return load ? X86::MOV64rm : X86::MOV64mr;
3585     if (X86::FR64RegClass.hasSubClassEq(RC))
3586       return load ?
3587         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
3588         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
3589     if (X86::VR64RegClass.hasSubClassEq(RC))
3590       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
3591     if (X86::RFP64RegClass.hasSubClassEq(RC))
3592       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
3593     llvm_unreachable("Unknown 8-byte regclass");
3594   case 10:
3595     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
3596     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
3597   case 16: {
3598     assert((X86::VR128RegClass.hasSubClassEq(RC) ||
3599             X86::VR128XRegClass.hasSubClassEq(RC))&& "Unknown 16-byte regclass");
3600     // If stack is realigned we can use aligned stores.
3601     if (isStackAligned)
3602       return load ?
3603         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
3604         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
3605     else
3606       return load ?
3607         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
3608         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
3609   }
3610   case 32:
3611     assert((X86::VR256RegClass.hasSubClassEq(RC) ||
3612             X86::VR256XRegClass.hasSubClassEq(RC)) && "Unknown 32-byte regclass");
3613     // If stack is realigned we can use aligned stores.
3614     if (isStackAligned)
3615       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
3616     else
3617       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
3618   case 64:
3619     assert(X86::VR512RegClass.hasSubClassEq(RC) && "Unknown 64-byte regclass");
3620     if (isStackAligned)
3621       return load ? X86::VMOVAPSZrm : X86::VMOVAPSZmr;
3622     else
3623       return load ? X86::VMOVUPSZrm : X86::VMOVUPSZmr;
3624   }
3625 }
3626
3627 static unsigned getStoreRegOpcode(unsigned SrcReg,
3628                                   const TargetRegisterClass *RC,
3629                                   bool isStackAligned,
3630                                   const X86Subtarget &STI) {
3631   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, STI, false);
3632 }
3633
3634
3635 static unsigned getLoadRegOpcode(unsigned DestReg,
3636                                  const TargetRegisterClass *RC,
3637                                  bool isStackAligned,
3638                                  const X86Subtarget &STI) {
3639   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, STI, true);
3640 }
3641
3642 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
3643                                        MachineBasicBlock::iterator MI,
3644                                        unsigned SrcReg, bool isKill, int FrameIdx,
3645                                        const TargetRegisterClass *RC,
3646                                        const TargetRegisterInfo *TRI) const {
3647   const MachineFunction &MF = *MBB.getParent();
3648   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
3649          "Stack slot too small for store");
3650   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3651   bool isAligned = (MF.getTarget()
3652                         .getSubtargetImpl()
3653                         ->getFrameLowering()
3654                         ->getStackAlignment() >= Alignment) ||
3655                    RI.canRealignStack(MF);
3656   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, Subtarget);
3657   DebugLoc DL = MBB.findDebugLoc(MI);
3658   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
3659     .addReg(SrcReg, getKillRegState(isKill));
3660 }
3661
3662 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
3663                                   bool isKill,
3664                                   SmallVectorImpl<MachineOperand> &Addr,
3665                                   const TargetRegisterClass *RC,
3666                                   MachineInstr::mmo_iterator MMOBegin,
3667                                   MachineInstr::mmo_iterator MMOEnd,
3668                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
3669   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3670   bool isAligned = MMOBegin != MMOEnd &&
3671                    (*MMOBegin)->getAlignment() >= Alignment;
3672   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, Subtarget);
3673   DebugLoc DL;
3674   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
3675   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3676     MIB.addOperand(Addr[i]);
3677   MIB.addReg(SrcReg, getKillRegState(isKill));
3678   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3679   NewMIs.push_back(MIB);
3680 }
3681
3682
3683 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
3684                                         MachineBasicBlock::iterator MI,
3685                                         unsigned DestReg, int FrameIdx,
3686                                         const TargetRegisterClass *RC,
3687                                         const TargetRegisterInfo *TRI) const {
3688   const MachineFunction &MF = *MBB.getParent();
3689   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3690   bool isAligned = (MF.getTarget()
3691                         .getSubtargetImpl()
3692                         ->getFrameLowering()
3693                         ->getStackAlignment() >= Alignment) ||
3694                    RI.canRealignStack(MF);
3695   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, Subtarget);
3696   DebugLoc DL = MBB.findDebugLoc(MI);
3697   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
3698 }
3699
3700 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
3701                                  SmallVectorImpl<MachineOperand> &Addr,
3702                                  const TargetRegisterClass *RC,
3703                                  MachineInstr::mmo_iterator MMOBegin,
3704                                  MachineInstr::mmo_iterator MMOEnd,
3705                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
3706   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3707   bool isAligned = MMOBegin != MMOEnd &&
3708                    (*MMOBegin)->getAlignment() >= Alignment;
3709   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, Subtarget);
3710   DebugLoc DL;
3711   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
3712   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3713     MIB.addOperand(Addr[i]);
3714   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3715   NewMIs.push_back(MIB);
3716 }
3717
3718 bool X86InstrInfo::
3719 analyzeCompare(const MachineInstr *MI, unsigned &SrcReg, unsigned &SrcReg2,
3720                int &CmpMask, int &CmpValue) const {
3721   switch (MI->getOpcode()) {
3722   default: break;
3723   case X86::CMP64ri32:
3724   case X86::CMP64ri8:
3725   case X86::CMP32ri:
3726   case X86::CMP32ri8:
3727   case X86::CMP16ri:
3728   case X86::CMP16ri8:
3729   case X86::CMP8ri:
3730     SrcReg = MI->getOperand(0).getReg();
3731     SrcReg2 = 0;
3732     CmpMask = ~0;
3733     CmpValue = MI->getOperand(1).getImm();
3734     return true;
3735   // A SUB can be used to perform comparison.
3736   case X86::SUB64rm:
3737   case X86::SUB32rm:
3738   case X86::SUB16rm:
3739   case X86::SUB8rm:
3740     SrcReg = MI->getOperand(1).getReg();
3741     SrcReg2 = 0;
3742     CmpMask = ~0;
3743     CmpValue = 0;
3744     return true;
3745   case X86::SUB64rr:
3746   case X86::SUB32rr:
3747   case X86::SUB16rr:
3748   case X86::SUB8rr:
3749     SrcReg = MI->getOperand(1).getReg();
3750     SrcReg2 = MI->getOperand(2).getReg();
3751     CmpMask = ~0;
3752     CmpValue = 0;
3753     return true;
3754   case X86::SUB64ri32:
3755   case X86::SUB64ri8:
3756   case X86::SUB32ri:
3757   case X86::SUB32ri8:
3758   case X86::SUB16ri:
3759   case X86::SUB16ri8:
3760   case X86::SUB8ri:
3761     SrcReg = MI->getOperand(1).getReg();
3762     SrcReg2 = 0;
3763     CmpMask = ~0;
3764     CmpValue = MI->getOperand(2).getImm();
3765     return true;
3766   case X86::CMP64rr:
3767   case X86::CMP32rr:
3768   case X86::CMP16rr:
3769   case X86::CMP8rr:
3770     SrcReg = MI->getOperand(0).getReg();
3771     SrcReg2 = MI->getOperand(1).getReg();
3772     CmpMask = ~0;
3773     CmpValue = 0;
3774     return true;
3775   case X86::TEST8rr:
3776   case X86::TEST16rr:
3777   case X86::TEST32rr:
3778   case X86::TEST64rr:
3779     SrcReg = MI->getOperand(0).getReg();
3780     if (MI->getOperand(1).getReg() != SrcReg) return false;
3781     // Compare against zero.
3782     SrcReg2 = 0;
3783     CmpMask = ~0;
3784     CmpValue = 0;
3785     return true;
3786   }
3787   return false;
3788 }
3789
3790 /// isRedundantFlagInstr - check whether the first instruction, whose only
3791 /// purpose is to update flags, can be made redundant.
3792 /// CMPrr can be made redundant by SUBrr if the operands are the same.
3793 /// This function can be extended later on.
3794 /// SrcReg, SrcRegs: register operands for FlagI.
3795 /// ImmValue: immediate for FlagI if it takes an immediate.
3796 inline static bool isRedundantFlagInstr(MachineInstr *FlagI, unsigned SrcReg,
3797                                         unsigned SrcReg2, int ImmValue,
3798                                         MachineInstr *OI) {
3799   if (((FlagI->getOpcode() == X86::CMP64rr &&
3800         OI->getOpcode() == X86::SUB64rr) ||
3801        (FlagI->getOpcode() == X86::CMP32rr &&
3802         OI->getOpcode() == X86::SUB32rr)||
3803        (FlagI->getOpcode() == X86::CMP16rr &&
3804         OI->getOpcode() == X86::SUB16rr)||
3805        (FlagI->getOpcode() == X86::CMP8rr &&
3806         OI->getOpcode() == X86::SUB8rr)) &&
3807       ((OI->getOperand(1).getReg() == SrcReg &&
3808         OI->getOperand(2).getReg() == SrcReg2) ||
3809        (OI->getOperand(1).getReg() == SrcReg2 &&
3810         OI->getOperand(2).getReg() == SrcReg)))
3811     return true;
3812
3813   if (((FlagI->getOpcode() == X86::CMP64ri32 &&
3814         OI->getOpcode() == X86::SUB64ri32) ||
3815        (FlagI->getOpcode() == X86::CMP64ri8 &&
3816         OI->getOpcode() == X86::SUB64ri8) ||
3817        (FlagI->getOpcode() == X86::CMP32ri &&
3818         OI->getOpcode() == X86::SUB32ri) ||
3819        (FlagI->getOpcode() == X86::CMP32ri8 &&
3820         OI->getOpcode() == X86::SUB32ri8) ||
3821        (FlagI->getOpcode() == X86::CMP16ri &&
3822         OI->getOpcode() == X86::SUB16ri) ||
3823        (FlagI->getOpcode() == X86::CMP16ri8 &&
3824         OI->getOpcode() == X86::SUB16ri8) ||
3825        (FlagI->getOpcode() == X86::CMP8ri &&
3826         OI->getOpcode() == X86::SUB8ri)) &&
3827       OI->getOperand(1).getReg() == SrcReg &&
3828       OI->getOperand(2).getImm() == ImmValue)
3829     return true;
3830   return false;
3831 }
3832
3833 /// isDefConvertible - check whether the definition can be converted
3834 /// to remove a comparison against zero.
3835 inline static bool isDefConvertible(MachineInstr *MI) {
3836   switch (MI->getOpcode()) {
3837   default: return false;
3838
3839   // The shift instructions only modify ZF if their shift count is non-zero.
3840   // N.B.: The processor truncates the shift count depending on the encoding.
3841   case X86::SAR8ri:    case X86::SAR16ri:  case X86::SAR32ri:case X86::SAR64ri:
3842   case X86::SHR8ri:    case X86::SHR16ri:  case X86::SHR32ri:case X86::SHR64ri:
3843      return getTruncatedShiftCount(MI, 2) != 0;
3844
3845   // Some left shift instructions can be turned into LEA instructions but only
3846   // if their flags aren't used. Avoid transforming such instructions.
3847   case X86::SHL8ri:    case X86::SHL16ri:  case X86::SHL32ri:case X86::SHL64ri:{
3848     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
3849     if (isTruncatedShiftCountForLEA(ShAmt)) return false;
3850     return ShAmt != 0;
3851   }
3852
3853   case X86::SHRD16rri8:case X86::SHRD32rri8:case X86::SHRD64rri8:
3854   case X86::SHLD16rri8:case X86::SHLD32rri8:case X86::SHLD64rri8:
3855      return getTruncatedShiftCount(MI, 3) != 0;
3856
3857   case X86::SUB64ri32: case X86::SUB64ri8: case X86::SUB32ri:
3858   case X86::SUB32ri8:  case X86::SUB16ri:  case X86::SUB16ri8:
3859   case X86::SUB8ri:    case X86::SUB64rr:  case X86::SUB32rr:
3860   case X86::SUB16rr:   case X86::SUB8rr:   case X86::SUB64rm:
3861   case X86::SUB32rm:   case X86::SUB16rm:  case X86::SUB8rm:
3862   case X86::DEC64r:    case X86::DEC32r:   case X86::DEC16r: case X86::DEC8r:
3863   case X86::ADD64ri32: case X86::ADD64ri8: case X86::ADD32ri:
3864   case X86::ADD32ri8:  case X86::ADD16ri:  case X86::ADD16ri8:
3865   case X86::ADD8ri:    case X86::ADD64rr:  case X86::ADD32rr:
3866   case X86::ADD16rr:   case X86::ADD8rr:   case X86::ADD64rm:
3867   case X86::ADD32rm:   case X86::ADD16rm:  case X86::ADD8rm:
3868   case X86::INC64r:    case X86::INC32r:   case X86::INC16r: case X86::INC8r:
3869   case X86::AND64ri32: case X86::AND64ri8: case X86::AND32ri:
3870   case X86::AND32ri8:  case X86::AND16ri:  case X86::AND16ri8:
3871   case X86::AND8ri:    case X86::AND64rr:  case X86::AND32rr:
3872   case X86::AND16rr:   case X86::AND8rr:   case X86::AND64rm:
3873   case X86::AND32rm:   case X86::AND16rm:  case X86::AND8rm:
3874   case X86::XOR64ri32: case X86::XOR64ri8: case X86::XOR32ri:
3875   case X86::XOR32ri8:  case X86::XOR16ri:  case X86::XOR16ri8:
3876   case X86::XOR8ri:    case X86::XOR64rr:  case X86::XOR32rr:
3877   case X86::XOR16rr:   case X86::XOR8rr:   case X86::XOR64rm:
3878   case X86::XOR32rm:   case X86::XOR16rm:  case X86::XOR8rm:
3879   case X86::OR64ri32:  case X86::OR64ri8:  case X86::OR32ri:
3880   case X86::OR32ri8:   case X86::OR16ri:   case X86::OR16ri8:
3881   case X86::OR8ri:     case X86::OR64rr:   case X86::OR32rr:
3882   case X86::OR16rr:    case X86::OR8rr:    case X86::OR64rm:
3883   case X86::OR32rm:    case X86::OR16rm:   case X86::OR8rm:
3884   case X86::NEG8r:     case X86::NEG16r:   case X86::NEG32r: case X86::NEG64r:
3885   case X86::SAR8r1:    case X86::SAR16r1:  case X86::SAR32r1:case X86::SAR64r1:
3886   case X86::SHR8r1:    case X86::SHR16r1:  case X86::SHR32r1:case X86::SHR64r1:
3887   case X86::SHL8r1:    case X86::SHL16r1:  case X86::SHL32r1:case X86::SHL64r1:
3888   case X86::ADC32ri:   case X86::ADC32ri8:
3889   case X86::ADC32rr:   case X86::ADC64ri32:
3890   case X86::ADC64ri8:  case X86::ADC64rr:
3891   case X86::SBB32ri:   case X86::SBB32ri8:
3892   case X86::SBB32rr:   case X86::SBB64ri32:
3893   case X86::SBB64ri8:  case X86::SBB64rr:
3894   case X86::ANDN32rr:  case X86::ANDN32rm:
3895   case X86::ANDN64rr:  case X86::ANDN64rm:
3896   case X86::BEXTR32rr: case X86::BEXTR64rr:
3897   case X86::BEXTR32rm: case X86::BEXTR64rm:
3898   case X86::BLSI32rr:  case X86::BLSI32rm:
3899   case X86::BLSI64rr:  case X86::BLSI64rm:
3900   case X86::BLSMSK32rr:case X86::BLSMSK32rm:
3901   case X86::BLSMSK64rr:case X86::BLSMSK64rm:
3902   case X86::BLSR32rr:  case X86::BLSR32rm:
3903   case X86::BLSR64rr:  case X86::BLSR64rm:
3904   case X86::BZHI32rr:  case X86::BZHI32rm:
3905   case X86::BZHI64rr:  case X86::BZHI64rm:
3906   case X86::LZCNT16rr: case X86::LZCNT16rm:
3907   case X86::LZCNT32rr: case X86::LZCNT32rm:
3908   case X86::LZCNT64rr: case X86::LZCNT64rm:
3909   case X86::POPCNT16rr:case X86::POPCNT16rm:
3910   case X86::POPCNT32rr:case X86::POPCNT32rm:
3911   case X86::POPCNT64rr:case X86::POPCNT64rm:
3912   case X86::TZCNT16rr: case X86::TZCNT16rm:
3913   case X86::TZCNT32rr: case X86::TZCNT32rm:
3914   case X86::TZCNT64rr: case X86::TZCNT64rm:
3915     return true;
3916   }
3917 }
3918
3919 /// isUseDefConvertible - check whether the use can be converted
3920 /// to remove a comparison against zero.
3921 static X86::CondCode isUseDefConvertible(MachineInstr *MI) {
3922   switch (MI->getOpcode()) {
3923   default: return X86::COND_INVALID;
3924   case X86::LZCNT16rr: case X86::LZCNT16rm:
3925   case X86::LZCNT32rr: case X86::LZCNT32rm:
3926   case X86::LZCNT64rr: case X86::LZCNT64rm:
3927     return X86::COND_B;
3928   case X86::POPCNT16rr:case X86::POPCNT16rm:
3929   case X86::POPCNT32rr:case X86::POPCNT32rm:
3930   case X86::POPCNT64rr:case X86::POPCNT64rm:
3931     return X86::COND_E;
3932   case X86::TZCNT16rr: case X86::TZCNT16rm:
3933   case X86::TZCNT32rr: case X86::TZCNT32rm:
3934   case X86::TZCNT64rr: case X86::TZCNT64rm:
3935     return X86::COND_B;
3936   }
3937 }
3938
3939 /// optimizeCompareInstr - Check if there exists an earlier instruction that
3940 /// operates on the same source operands and sets flags in the same way as
3941 /// Compare; remove Compare if possible.
3942 bool X86InstrInfo::
3943 optimizeCompareInstr(MachineInstr *CmpInstr, unsigned SrcReg, unsigned SrcReg2,
3944                      int CmpMask, int CmpValue,
3945                      const MachineRegisterInfo *MRI) const {
3946   // Check whether we can replace SUB with CMP.
3947   unsigned NewOpcode = 0;
3948   switch (CmpInstr->getOpcode()) {
3949   default: break;
3950   case X86::SUB64ri32:
3951   case X86::SUB64ri8:
3952   case X86::SUB32ri:
3953   case X86::SUB32ri8:
3954   case X86::SUB16ri:
3955   case X86::SUB16ri8:
3956   case X86::SUB8ri:
3957   case X86::SUB64rm:
3958   case X86::SUB32rm:
3959   case X86::SUB16rm:
3960   case X86::SUB8rm:
3961   case X86::SUB64rr:
3962   case X86::SUB32rr:
3963   case X86::SUB16rr:
3964   case X86::SUB8rr: {
3965     if (!MRI->use_nodbg_empty(CmpInstr->getOperand(0).getReg()))
3966       return false;
3967     // There is no use of the destination register, we can replace SUB with CMP.
3968     switch (CmpInstr->getOpcode()) {
3969     default: llvm_unreachable("Unreachable!");
3970     case X86::SUB64rm:   NewOpcode = X86::CMP64rm;   break;
3971     case X86::SUB32rm:   NewOpcode = X86::CMP32rm;   break;
3972     case X86::SUB16rm:   NewOpcode = X86::CMP16rm;   break;
3973     case X86::SUB8rm:    NewOpcode = X86::CMP8rm;    break;
3974     case X86::SUB64rr:   NewOpcode = X86::CMP64rr;   break;
3975     case X86::SUB32rr:   NewOpcode = X86::CMP32rr;   break;
3976     case X86::SUB16rr:   NewOpcode = X86::CMP16rr;   break;
3977     case X86::SUB8rr:    NewOpcode = X86::CMP8rr;    break;
3978     case X86::SUB64ri32: NewOpcode = X86::CMP64ri32; break;
3979     case X86::SUB64ri8:  NewOpcode = X86::CMP64ri8;  break;
3980     case X86::SUB32ri:   NewOpcode = X86::CMP32ri;   break;
3981     case X86::SUB32ri8:  NewOpcode = X86::CMP32ri8;  break;
3982     case X86::SUB16ri:   NewOpcode = X86::CMP16ri;   break;
3983     case X86::SUB16ri8:  NewOpcode = X86::CMP16ri8;  break;
3984     case X86::SUB8ri:    NewOpcode = X86::CMP8ri;    break;
3985     }
3986     CmpInstr->setDesc(get(NewOpcode));
3987     CmpInstr->RemoveOperand(0);
3988     // Fall through to optimize Cmp if Cmp is CMPrr or CMPri.
3989     if (NewOpcode == X86::CMP64rm || NewOpcode == X86::CMP32rm ||
3990         NewOpcode == X86::CMP16rm || NewOpcode == X86::CMP8rm)
3991       return false;
3992   }
3993   }
3994
3995   // Get the unique definition of SrcReg.
3996   MachineInstr *MI = MRI->getUniqueVRegDef(SrcReg);
3997   if (!MI) return false;
3998
3999   // CmpInstr is the first instruction of the BB.
4000   MachineBasicBlock::iterator I = CmpInstr, Def = MI;
4001
4002   // If we are comparing against zero, check whether we can use MI to update
4003   // EFLAGS. If MI is not in the same BB as CmpInstr, do not optimize.
4004   bool IsCmpZero = (SrcReg2 == 0 && CmpValue == 0);
4005   if (IsCmpZero && MI->getParent() != CmpInstr->getParent())
4006     return false;
4007
4008   // If we have a use of the source register between the def and our compare
4009   // instruction we can eliminate the compare iff the use sets EFLAGS in the
4010   // right way.
4011   bool ShouldUpdateCC = false;
4012   X86::CondCode NewCC = X86::COND_INVALID;
4013   if (IsCmpZero && !isDefConvertible(MI)) {
4014     // Scan forward from the use until we hit the use we're looking for or the
4015     // compare instruction.
4016     for (MachineBasicBlock::iterator J = MI;; ++J) {
4017       // Do we have a convertible instruction?
4018       NewCC = isUseDefConvertible(J);
4019       if (NewCC != X86::COND_INVALID && J->getOperand(1).isReg() &&
4020           J->getOperand(1).getReg() == SrcReg) {
4021         assert(J->definesRegister(X86::EFLAGS) && "Must be an EFLAGS def!");
4022         ShouldUpdateCC = true; // Update CC later on.
4023         // This is not a def of SrcReg, but still a def of EFLAGS. Keep going
4024         // with the new def.
4025         MI = Def = J;
4026         break;
4027       }
4028
4029       if (J == I)
4030         return false;
4031     }
4032   }
4033
4034   // We are searching for an earlier instruction that can make CmpInstr
4035   // redundant and that instruction will be saved in Sub.
4036   MachineInstr *Sub = nullptr;
4037   const TargetRegisterInfo *TRI = &getRegisterInfo();
4038
4039   // We iterate backward, starting from the instruction before CmpInstr and
4040   // stop when reaching the definition of a source register or done with the BB.
4041   // RI points to the instruction before CmpInstr.
4042   // If the definition is in this basic block, RE points to the definition;
4043   // otherwise, RE is the rend of the basic block.
4044   MachineBasicBlock::reverse_iterator
4045       RI = MachineBasicBlock::reverse_iterator(I),
4046       RE = CmpInstr->getParent() == MI->getParent() ?
4047            MachineBasicBlock::reverse_iterator(++Def) /* points to MI */ :
4048            CmpInstr->getParent()->rend();
4049   MachineInstr *Movr0Inst = nullptr;
4050   for (; RI != RE; ++RI) {
4051     MachineInstr *Instr = &*RI;
4052     // Check whether CmpInstr can be made redundant by the current instruction.
4053     if (!IsCmpZero &&
4054         isRedundantFlagInstr(CmpInstr, SrcReg, SrcReg2, CmpValue, Instr)) {
4055       Sub = Instr;
4056       break;
4057     }
4058
4059     if (Instr->modifiesRegister(X86::EFLAGS, TRI) ||
4060         Instr->readsRegister(X86::EFLAGS, TRI)) {
4061       // This instruction modifies or uses EFLAGS.
4062
4063       // MOV32r0 etc. are implemented with xor which clobbers condition code.
4064       // They are safe to move up, if the definition to EFLAGS is dead and
4065       // earlier instructions do not read or write EFLAGS.
4066       if (!Movr0Inst && Instr->getOpcode() == X86::MOV32r0 &&
4067           Instr->registerDefIsDead(X86::EFLAGS, TRI)) {
4068         Movr0Inst = Instr;
4069         continue;
4070       }
4071
4072       // We can't remove CmpInstr.
4073       return false;
4074     }
4075   }
4076
4077   // Return false if no candidates exist.
4078   if (!IsCmpZero && !Sub)
4079     return false;
4080
4081   bool IsSwapped = (SrcReg2 != 0 && Sub->getOperand(1).getReg() == SrcReg2 &&
4082                     Sub->getOperand(2).getReg() == SrcReg);
4083
4084   // Scan forward from the instruction after CmpInstr for uses of EFLAGS.
4085   // It is safe to remove CmpInstr if EFLAGS is redefined or killed.
4086   // If we are done with the basic block, we need to check whether EFLAGS is
4087   // live-out.
4088   bool IsSafe = false;
4089   SmallVector<std::pair<MachineInstr*, unsigned /*NewOpc*/>, 4> OpsToUpdate;
4090   MachineBasicBlock::iterator E = CmpInstr->getParent()->end();
4091   for (++I; I != E; ++I) {
4092     const MachineInstr &Instr = *I;
4093     bool ModifyEFLAGS = Instr.modifiesRegister(X86::EFLAGS, TRI);
4094     bool UseEFLAGS = Instr.readsRegister(X86::EFLAGS, TRI);
4095     // We should check the usage if this instruction uses and updates EFLAGS.
4096     if (!UseEFLAGS && ModifyEFLAGS) {
4097       // It is safe to remove CmpInstr if EFLAGS is updated again.
4098       IsSafe = true;
4099       break;
4100     }
4101     if (!UseEFLAGS && !ModifyEFLAGS)
4102       continue;
4103
4104     // EFLAGS is used by this instruction.
4105     X86::CondCode OldCC = X86::COND_INVALID;
4106     bool OpcIsSET = false;
4107     if (IsCmpZero || IsSwapped) {
4108       // We decode the condition code from opcode.
4109       if (Instr.isBranch())
4110         OldCC = getCondFromBranchOpc(Instr.getOpcode());
4111       else {
4112         OldCC = getCondFromSETOpc(Instr.getOpcode());
4113         if (OldCC != X86::COND_INVALID)
4114           OpcIsSET = true;
4115         else
4116           OldCC = X86::getCondFromCMovOpc(Instr.getOpcode());
4117       }
4118       if (OldCC == X86::COND_INVALID) return false;
4119     }
4120     if (IsCmpZero) {
4121       switch (OldCC) {
4122       default: break;
4123       case X86::COND_A: case X86::COND_AE:
4124       case X86::COND_B: case X86::COND_BE:
4125       case X86::COND_G: case X86::COND_GE:
4126       case X86::COND_L: case X86::COND_LE:
4127       case X86::COND_O: case X86::COND_NO:
4128         // CF and OF are used, we can't perform this optimization.
4129         return false;
4130       }
4131
4132       // If we're updating the condition code check if we have to reverse the
4133       // condition.
4134       if (ShouldUpdateCC)
4135         switch (OldCC) {
4136         default:
4137           return false;
4138         case X86::COND_E:
4139           break;
4140         case X86::COND_NE:
4141           NewCC = GetOppositeBranchCondition(NewCC);
4142           break;
4143         }
4144     } else if (IsSwapped) {
4145       // If we have SUB(r1, r2) and CMP(r2, r1), the condition code needs
4146       // to be changed from r2 > r1 to r1 < r2, from r2 < r1 to r1 > r2, etc.
4147       // We swap the condition code and synthesize the new opcode.
4148       NewCC = getSwappedCondition(OldCC);
4149       if (NewCC == X86::COND_INVALID) return false;
4150     }
4151
4152     if ((ShouldUpdateCC || IsSwapped) && NewCC != OldCC) {
4153       // Synthesize the new opcode.
4154       bool HasMemoryOperand = Instr.hasOneMemOperand();
4155       unsigned NewOpc;
4156       if (Instr.isBranch())
4157         NewOpc = GetCondBranchFromCond(NewCC);
4158       else if(OpcIsSET)
4159         NewOpc = getSETFromCond(NewCC, HasMemoryOperand);
4160       else {
4161         unsigned DstReg = Instr.getOperand(0).getReg();
4162         NewOpc = getCMovFromCond(NewCC, MRI->getRegClass(DstReg)->getSize(),
4163                                  HasMemoryOperand);
4164       }
4165
4166       // Push the MachineInstr to OpsToUpdate.
4167       // If it is safe to remove CmpInstr, the condition code of these
4168       // instructions will be modified.
4169       OpsToUpdate.push_back(std::make_pair(&*I, NewOpc));
4170     }
4171     if (ModifyEFLAGS || Instr.killsRegister(X86::EFLAGS, TRI)) {
4172       // It is safe to remove CmpInstr if EFLAGS is updated again or killed.
4173       IsSafe = true;
4174       break;
4175     }
4176   }
4177
4178   // If EFLAGS is not killed nor re-defined, we should check whether it is
4179   // live-out. If it is live-out, do not optimize.
4180   if ((IsCmpZero || IsSwapped) && !IsSafe) {
4181     MachineBasicBlock *MBB = CmpInstr->getParent();
4182     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
4183              SE = MBB->succ_end(); SI != SE; ++SI)
4184       if ((*SI)->isLiveIn(X86::EFLAGS))
4185         return false;
4186   }
4187
4188   // The instruction to be updated is either Sub or MI.
4189   Sub = IsCmpZero ? MI : Sub;
4190   // Move Movr0Inst to the appropriate place before Sub.
4191   if (Movr0Inst) {
4192     // Look backwards until we find a def that doesn't use the current EFLAGS.
4193     Def = Sub;
4194     MachineBasicBlock::reverse_iterator
4195       InsertI = MachineBasicBlock::reverse_iterator(++Def),
4196                 InsertE = Sub->getParent()->rend();
4197     for (; InsertI != InsertE; ++InsertI) {
4198       MachineInstr *Instr = &*InsertI;
4199       if (!Instr->readsRegister(X86::EFLAGS, TRI) &&
4200           Instr->modifiesRegister(X86::EFLAGS, TRI)) {
4201         Sub->getParent()->remove(Movr0Inst);
4202         Instr->getParent()->insert(MachineBasicBlock::iterator(Instr),
4203                                    Movr0Inst);
4204         break;
4205       }
4206     }
4207     if (InsertI == InsertE)
4208       return false;
4209   }
4210
4211   // Make sure Sub instruction defines EFLAGS and mark the def live.
4212   unsigned i = 0, e = Sub->getNumOperands();
4213   for (; i != e; ++i) {
4214     MachineOperand &MO = Sub->getOperand(i);
4215     if (MO.isReg() && MO.isDef() && MO.getReg() == X86::EFLAGS) {
4216       MO.setIsDead(false);
4217       break;
4218     }
4219   }
4220   assert(i != e && "Unable to locate a def EFLAGS operand");
4221
4222   CmpInstr->eraseFromParent();
4223
4224   // Modify the condition code of instructions in OpsToUpdate.
4225   for (unsigned i = 0, e = OpsToUpdate.size(); i < e; i++)
4226     OpsToUpdate[i].first->setDesc(get(OpsToUpdate[i].second));
4227   return true;
4228 }
4229
4230 /// optimizeLoadInstr - Try to remove the load by folding it to a register
4231 /// operand at the use. We fold the load instructions if load defines a virtual
4232 /// register, the virtual register is used once in the same BB, and the
4233 /// instructions in-between do not load or store, and have no side effects.
4234 MachineInstr *X86InstrInfo::optimizeLoadInstr(MachineInstr *MI,
4235                                               const MachineRegisterInfo *MRI,
4236                                               unsigned &FoldAsLoadDefReg,
4237                                               MachineInstr *&DefMI) const {
4238   if (FoldAsLoadDefReg == 0)
4239     return nullptr;
4240   // To be conservative, if there exists another load, clear the load candidate.
4241   if (MI->mayLoad()) {
4242     FoldAsLoadDefReg = 0;
4243     return nullptr;
4244   }
4245
4246   // Check whether we can move DefMI here.
4247   DefMI = MRI->getVRegDef(FoldAsLoadDefReg);
4248   assert(DefMI);
4249   bool SawStore = false;
4250   if (!DefMI->isSafeToMove(this, nullptr, SawStore))
4251     return nullptr;
4252
4253   // Collect information about virtual register operands of MI.
4254   unsigned SrcOperandId = 0;
4255   bool FoundSrcOperand = false;
4256   for (unsigned i = 0, e = MI->getDesc().getNumOperands(); i != e; ++i) {
4257     MachineOperand &MO = MI->getOperand(i);
4258     if (!MO.isReg())
4259       continue;
4260     unsigned Reg = MO.getReg();
4261     if (Reg != FoldAsLoadDefReg)
4262       continue;
4263     // Do not fold if we have a subreg use or a def or multiple uses.
4264     if (MO.getSubReg() || MO.isDef() || FoundSrcOperand)
4265       return nullptr;
4266
4267     SrcOperandId = i;
4268     FoundSrcOperand = true;
4269   }
4270   if (!FoundSrcOperand)
4271     return nullptr;
4272
4273   // Check whether we can fold the def into SrcOperandId.
4274   SmallVector<unsigned, 8> Ops;
4275   Ops.push_back(SrcOperandId);
4276   MachineInstr *FoldMI = foldMemoryOperand(MI, Ops, DefMI);
4277   if (FoldMI) {
4278     FoldAsLoadDefReg = 0;
4279     return FoldMI;
4280   }
4281
4282   return nullptr;
4283 }
4284
4285 /// Expand2AddrUndef - Expand a single-def pseudo instruction to a two-addr
4286 /// instruction with two undef reads of the register being defined.  This is
4287 /// used for mapping:
4288 ///   %xmm4 = V_SET0
4289 /// to:
4290 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
4291 ///
4292 static bool Expand2AddrUndef(MachineInstrBuilder &MIB,
4293                              const MCInstrDesc &Desc) {
4294   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
4295   unsigned Reg = MIB->getOperand(0).getReg();
4296   MIB->setDesc(Desc);
4297
4298   // MachineInstr::addOperand() will insert explicit operands before any
4299   // implicit operands.
4300   MIB.addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
4301   // But we don't trust that.
4302   assert(MIB->getOperand(1).getReg() == Reg &&
4303          MIB->getOperand(2).getReg() == Reg && "Misplaced operand");
4304   return true;
4305 }
4306
4307 // LoadStackGuard has so far only been implemented for 64-bit MachO. Different
4308 // code sequence is needed for other targets.
4309 static void expandLoadStackGuard(MachineInstrBuilder &MIB,
4310                                  const TargetInstrInfo &TII) {
4311   MachineBasicBlock &MBB = *MIB->getParent();
4312   DebugLoc DL = MIB->getDebugLoc();
4313   unsigned Reg = MIB->getOperand(0).getReg();
4314   const GlobalValue *GV =
4315       cast<GlobalValue>((*MIB->memoperands_begin())->getValue());
4316   unsigned Flag = MachineMemOperand::MOLoad | MachineMemOperand::MOInvariant;
4317   MachineMemOperand *MMO = MBB.getParent()->
4318       getMachineMemOperand(MachinePointerInfo::getGOT(), Flag, 8, 8);
4319   MachineBasicBlock::iterator I = MIB.getInstr();
4320
4321   BuildMI(MBB, I, DL, TII.get(X86::MOV64rm), Reg).addReg(X86::RIP).addImm(1)
4322       .addReg(0).addGlobalAddress(GV, 0, X86II::MO_GOTPCREL).addReg(0)
4323       .addMemOperand(MMO);
4324   MIB->setDebugLoc(DL);
4325   MIB->setDesc(TII.get(X86::MOV64rm));
4326   MIB.addReg(Reg, RegState::Kill).addImm(1).addReg(0).addImm(0).addReg(0);
4327 }
4328
4329 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
4330   bool HasAVX = Subtarget.hasAVX();
4331   MachineInstrBuilder MIB(*MI->getParent()->getParent(), MI);
4332   switch (MI->getOpcode()) {
4333   case X86::MOV32r0:
4334     return Expand2AddrUndef(MIB, get(X86::XOR32rr));
4335   case X86::SETB_C8r:
4336     return Expand2AddrUndef(MIB, get(X86::SBB8rr));
4337   case X86::SETB_C16r:
4338     return Expand2AddrUndef(MIB, get(X86::SBB16rr));
4339   case X86::SETB_C32r:
4340     return Expand2AddrUndef(MIB, get(X86::SBB32rr));
4341   case X86::SETB_C64r:
4342     return Expand2AddrUndef(MIB, get(X86::SBB64rr));
4343   case X86::V_SET0:
4344   case X86::FsFLD0SS:
4345   case X86::FsFLD0SD:
4346     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
4347   case X86::AVX_SET0:
4348     assert(HasAVX && "AVX not supported");
4349     return Expand2AddrUndef(MIB, get(X86::VXORPSYrr));
4350   case X86::AVX512_512_SET0:
4351     return Expand2AddrUndef(MIB, get(X86::VPXORDZrr));
4352   case X86::V_SETALLONES:
4353     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VPCMPEQDrr : X86::PCMPEQDrr));
4354   case X86::AVX2_SETALLONES:
4355     return Expand2AddrUndef(MIB, get(X86::VPCMPEQDYrr));
4356   case X86::TEST8ri_NOREX:
4357     MI->setDesc(get(X86::TEST8ri));
4358     return true;
4359   case X86::KSET0B:
4360   case X86::KSET0W: return Expand2AddrUndef(MIB, get(X86::KXORWrr));
4361   case X86::KSET1B:
4362   case X86::KSET1W: return Expand2AddrUndef(MIB, get(X86::KXNORWrr));
4363   case TargetOpcode::LOAD_STACK_GUARD:
4364     expandLoadStackGuard(MIB, *this);
4365     return true;
4366   }
4367   return false;
4368 }
4369
4370 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
4371                                      const SmallVectorImpl<MachineOperand> &MOs,
4372                                      MachineInstr *MI,
4373                                      const TargetInstrInfo &TII) {
4374   // Create the base instruction with the memory operand as the first part.
4375   // Omit the implicit operands, something BuildMI can't do.
4376   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
4377                                               MI->getDebugLoc(), true);
4378   MachineInstrBuilder MIB(MF, NewMI);
4379   unsigned NumAddrOps = MOs.size();
4380   for (unsigned i = 0; i != NumAddrOps; ++i)
4381     MIB.addOperand(MOs[i]);
4382   if (NumAddrOps < 4)  // FrameIndex only
4383     addOffset(MIB, 0);
4384
4385   // Loop over the rest of the ri operands, converting them over.
4386   unsigned NumOps = MI->getDesc().getNumOperands()-2;
4387   for (unsigned i = 0; i != NumOps; ++i) {
4388     MachineOperand &MO = MI->getOperand(i+2);
4389     MIB.addOperand(MO);
4390   }
4391   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
4392     MachineOperand &MO = MI->getOperand(i);
4393     MIB.addOperand(MO);
4394   }
4395   return MIB;
4396 }
4397
4398 static MachineInstr *FuseInst(MachineFunction &MF,
4399                               unsigned Opcode, unsigned OpNo,
4400                               const SmallVectorImpl<MachineOperand> &MOs,
4401                               MachineInstr *MI, const TargetInstrInfo &TII) {
4402   // Omit the implicit operands, something BuildMI can't do.
4403   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
4404                                               MI->getDebugLoc(), true);
4405   MachineInstrBuilder MIB(MF, NewMI);
4406
4407   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
4408     MachineOperand &MO = MI->getOperand(i);
4409     if (i == OpNo) {
4410       assert(MO.isReg() && "Expected to fold into reg operand!");
4411       unsigned NumAddrOps = MOs.size();
4412       for (unsigned i = 0; i != NumAddrOps; ++i)
4413         MIB.addOperand(MOs[i]);
4414       if (NumAddrOps < 4)  // FrameIndex only
4415         addOffset(MIB, 0);
4416     } else {
4417       MIB.addOperand(MO);
4418     }
4419   }
4420   return MIB;
4421 }
4422
4423 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
4424                                 const SmallVectorImpl<MachineOperand> &MOs,
4425                                 MachineInstr *MI) {
4426   MachineFunction &MF = *MI->getParent()->getParent();
4427   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
4428
4429   unsigned NumAddrOps = MOs.size();
4430   for (unsigned i = 0; i != NumAddrOps; ++i)
4431     MIB.addOperand(MOs[i]);
4432   if (NumAddrOps < 4)  // FrameIndex only
4433     addOffset(MIB, 0);
4434   return MIB.addImm(0);
4435 }
4436
4437 MachineInstr*
4438 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
4439                                     MachineInstr *MI, unsigned i,
4440                                     const SmallVectorImpl<MachineOperand> &MOs,
4441                                     unsigned Size, unsigned Align,
4442                                     bool AllowCommute) const {
4443   const DenseMap<unsigned,
4444                  std::pair<unsigned,unsigned> > *OpcodeTablePtr = nullptr;
4445   bool isCallRegIndirect = Subtarget.callRegIndirect();
4446   bool isTwoAddrFold = false;
4447
4448   // Atom favors register form of call. So, we do not fold loads into calls
4449   // when X86Subtarget is Atom.
4450   if (isCallRegIndirect &&
4451     (MI->getOpcode() == X86::CALL32r || MI->getOpcode() == X86::CALL64r)) {
4452     return nullptr;
4453   }
4454
4455   unsigned NumOps = MI->getDesc().getNumOperands();
4456   bool isTwoAddr = NumOps > 1 &&
4457     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
4458
4459   // FIXME: AsmPrinter doesn't know how to handle
4460   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
4461   if (MI->getOpcode() == X86::ADD32ri &&
4462       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
4463     return nullptr;
4464
4465   MachineInstr *NewMI = nullptr;
4466   // Folding a memory location into the two-address part of a two-address
4467   // instruction is different than folding it other places.  It requires
4468   // replacing the *two* registers with the memory location.
4469   if (isTwoAddr && NumOps >= 2 && i < 2 &&
4470       MI->getOperand(0).isReg() &&
4471       MI->getOperand(1).isReg() &&
4472       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
4473     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
4474     isTwoAddrFold = true;
4475   } else if (i == 0) { // If operand 0
4476     if (MI->getOpcode() == X86::MOV32r0) {
4477       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
4478       if (NewMI)
4479         return NewMI;
4480     }
4481
4482     OpcodeTablePtr = &RegOp2MemOpTable0;
4483   } else if (i == 1) {
4484     OpcodeTablePtr = &RegOp2MemOpTable1;
4485   } else if (i == 2) {
4486     OpcodeTablePtr = &RegOp2MemOpTable2;
4487   } else if (i == 3) {
4488     OpcodeTablePtr = &RegOp2MemOpTable3;
4489   } else if (i == 4) {
4490     OpcodeTablePtr = &RegOp2MemOpTable4;
4491   }
4492
4493   // If table selected...
4494   if (OpcodeTablePtr) {
4495     // Find the Opcode to fuse
4496     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4497       OpcodeTablePtr->find(MI->getOpcode());
4498     if (I != OpcodeTablePtr->end()) {
4499       unsigned Opcode = I->second.first;
4500       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
4501       if (Align < MinAlign)
4502         return nullptr;
4503       bool NarrowToMOV32rm = false;
4504       if (Size) {
4505         unsigned RCSize = getRegClass(MI->getDesc(), i, &RI, MF)->getSize();
4506         if (Size < RCSize) {
4507           // Check if it's safe to fold the load. If the size of the object is
4508           // narrower than the load width, then it's not.
4509           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
4510             return nullptr;
4511           // If this is a 64-bit load, but the spill slot is 32, then we can do
4512           // a 32-bit load which is implicitly zero-extended. This likely is
4513           // due to live interval analysis remat'ing a load from stack slot.
4514           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
4515             return nullptr;
4516           Opcode = X86::MOV32rm;
4517           NarrowToMOV32rm = true;
4518         }
4519       }
4520
4521       if (isTwoAddrFold)
4522         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
4523       else
4524         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
4525
4526       if (NarrowToMOV32rm) {
4527         // If this is the special case where we use a MOV32rm to load a 32-bit
4528         // value and zero-extend the top bits. Change the destination register
4529         // to a 32-bit one.
4530         unsigned DstReg = NewMI->getOperand(0).getReg();
4531         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
4532           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg, X86::sub_32bit));
4533         else
4534           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
4535       }
4536       return NewMI;
4537     }
4538   }
4539
4540   // If the instruction and target operand are commutable, commute the
4541   // instruction and try again.
4542   if (AllowCommute) {
4543     unsigned OriginalOpIdx = i, CommuteOpIdx1, CommuteOpIdx2;
4544     if (findCommutedOpIndices(MI, CommuteOpIdx1, CommuteOpIdx2)) {
4545       bool HasDef = MI->getDesc().getNumDefs();
4546       unsigned Reg0 = HasDef ? MI->getOperand(0).getReg() : 0;
4547       unsigned Reg1 = MI->getOperand(CommuteOpIdx1).getReg();
4548       unsigned Reg2 = MI->getOperand(CommuteOpIdx2).getReg();
4549       bool Tied0 =
4550           0 == MI->getDesc().getOperandConstraint(CommuteOpIdx1, MCOI::TIED_TO);
4551       bool Tied1 =
4552           0 == MI->getDesc().getOperandConstraint(CommuteOpIdx2, MCOI::TIED_TO);
4553
4554       // If either of the commutable operands are tied to the destination
4555       // then we can not commute + fold.
4556       if ((HasDef && Reg0 == Reg1 && Tied0) ||
4557           (HasDef && Reg0 == Reg2 && Tied1))
4558         return nullptr;
4559
4560       if ((CommuteOpIdx1 == OriginalOpIdx) ||
4561           (CommuteOpIdx2 == OriginalOpIdx)) {
4562         MachineInstr *CommutedMI = commuteInstruction(MI, false);
4563         if (!CommutedMI) {
4564           // Unable to commute.
4565           return nullptr;
4566         }
4567         if (CommutedMI != MI) {
4568           // New instruction. We can't fold from this.
4569           CommutedMI->eraseFromParent();
4570           return nullptr;
4571         }
4572
4573         // Attempt to fold with the commuted version of the instruction.
4574         unsigned CommuteOp =
4575             (CommuteOpIdx1 == OriginalOpIdx ? CommuteOpIdx2 : CommuteOpIdx1);
4576         NewMI = foldMemoryOperandImpl(MF, MI, CommuteOp, MOs, Size, Align,
4577                                       /*AllowCommute=*/false);
4578         if (NewMI)
4579           return NewMI;
4580
4581         // Folding failed again - undo the commute before returning.
4582         MachineInstr *UncommutedMI = commuteInstruction(MI, false);
4583         if (!UncommutedMI) {
4584           // Unable to commute.
4585           return nullptr;
4586         }
4587         if (UncommutedMI != MI) {
4588           // New instruction. It doesn't need to be kept.
4589           UncommutedMI->eraseFromParent();
4590           return nullptr;
4591         }
4592
4593         // Return here to prevent duplicate fuse failure report.
4594         return nullptr;
4595       }
4596     }
4597   }
4598
4599   // No fusion
4600   if (PrintFailedFusing && !MI->isCopy())
4601     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
4602   return nullptr;
4603 }
4604
4605 /// hasPartialRegUpdate - Return true for all instructions that only update
4606 /// the first 32 or 64-bits of the destination register and leave the rest
4607 /// unmodified. This can be used to avoid folding loads if the instructions
4608 /// only update part of the destination register, and the non-updated part is
4609 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
4610 /// instructions breaks the partial register dependency and it can improve
4611 /// performance. e.g.:
4612 ///
4613 ///   movss (%rdi), %xmm0
4614 ///   cvtss2sd %xmm0, %xmm0
4615 ///
4616 /// Instead of
4617 ///   cvtss2sd (%rdi), %xmm0
4618 ///
4619 /// FIXME: This should be turned into a TSFlags.
4620 ///
4621 static bool hasPartialRegUpdate(unsigned Opcode) {
4622   switch (Opcode) {
4623   case X86::CVTSI2SSrr:
4624   case X86::CVTSI2SSrm:
4625   case X86::CVTSI2SS64rr:
4626   case X86::CVTSI2SS64rm:
4627   case X86::CVTSI2SDrr:
4628   case X86::CVTSI2SDrm:
4629   case X86::CVTSI2SD64rr:
4630   case X86::CVTSI2SD64rm:
4631   case X86::CVTSD2SSrr:
4632   case X86::CVTSD2SSrm:
4633   case X86::Int_CVTSD2SSrr:
4634   case X86::Int_CVTSD2SSrm:
4635   case X86::CVTSS2SDrr:
4636   case X86::CVTSS2SDrm:
4637   case X86::Int_CVTSS2SDrr:
4638   case X86::Int_CVTSS2SDrm:
4639   case X86::RCPSSr:
4640   case X86::RCPSSm:
4641   case X86::RCPSSr_Int:
4642   case X86::RCPSSm_Int:
4643   case X86::ROUNDSDr:
4644   case X86::ROUNDSDm:
4645   case X86::ROUNDSDr_Int:
4646   case X86::ROUNDSSr:
4647   case X86::ROUNDSSm:
4648   case X86::ROUNDSSr_Int:
4649   case X86::RSQRTSSr:
4650   case X86::RSQRTSSm:
4651   case X86::RSQRTSSr_Int:
4652   case X86::RSQRTSSm_Int:
4653   case X86::SQRTSSr:
4654   case X86::SQRTSSm:
4655   case X86::SQRTSSr_Int:
4656   case X86::SQRTSSm_Int:
4657   case X86::SQRTSDr:
4658   case X86::SQRTSDm:
4659   case X86::SQRTSDr_Int:
4660   case X86::SQRTSDm_Int:
4661     return true;
4662   }
4663
4664   return false;
4665 }
4666
4667 /// getPartialRegUpdateClearance - Inform the ExeDepsFix pass how many idle
4668 /// instructions we would like before a partial register update.
4669 unsigned X86InstrInfo::
4670 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
4671                              const TargetRegisterInfo *TRI) const {
4672   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
4673     return 0;
4674
4675   // If MI is marked as reading Reg, the partial register update is wanted.
4676   const MachineOperand &MO = MI->getOperand(0);
4677   unsigned Reg = MO.getReg();
4678   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
4679     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
4680       return 0;
4681   } else {
4682     if (MI->readsRegister(Reg, TRI))
4683       return 0;
4684   }
4685
4686   // If any of the preceding 16 instructions are reading Reg, insert a
4687   // dependency breaking instruction.  The magic number is based on a few
4688   // Nehalem experiments.
4689   return 16;
4690 }
4691
4692 // Return true for any instruction the copies the high bits of the first source
4693 // operand into the unused high bits of the destination operand.
4694 static bool hasUndefRegUpdate(unsigned Opcode) {
4695   switch (Opcode) {
4696   case X86::VCVTSI2SSrr:
4697   case X86::VCVTSI2SSrm:
4698   case X86::Int_VCVTSI2SSrr:
4699   case X86::Int_VCVTSI2SSrm:
4700   case X86::VCVTSI2SS64rr:
4701   case X86::VCVTSI2SS64rm:
4702   case X86::Int_VCVTSI2SS64rr:
4703   case X86::Int_VCVTSI2SS64rm:
4704   case X86::VCVTSI2SDrr:
4705   case X86::VCVTSI2SDrm:
4706   case X86::Int_VCVTSI2SDrr:
4707   case X86::Int_VCVTSI2SDrm:
4708   case X86::VCVTSI2SD64rr:
4709   case X86::VCVTSI2SD64rm:
4710   case X86::Int_VCVTSI2SD64rr:
4711   case X86::Int_VCVTSI2SD64rm:
4712   case X86::VCVTSD2SSrr:
4713   case X86::VCVTSD2SSrm:
4714   case X86::Int_VCVTSD2SSrr:
4715   case X86::Int_VCVTSD2SSrm:
4716   case X86::VCVTSS2SDrr:
4717   case X86::VCVTSS2SDrm:
4718   case X86::Int_VCVTSS2SDrr:
4719   case X86::Int_VCVTSS2SDrm:
4720   case X86::VRCPSSr:
4721   case X86::VRCPSSm:
4722   case X86::VRCPSSm_Int:
4723   case X86::VROUNDSDr:
4724   case X86::VROUNDSDm:
4725   case X86::VROUNDSDr_Int:
4726   case X86::VROUNDSSr:
4727   case X86::VROUNDSSm:
4728   case X86::VROUNDSSr_Int:
4729   case X86::VRSQRTSSr:
4730   case X86::VRSQRTSSm:
4731   case X86::VRSQRTSSm_Int:
4732   case X86::VSQRTSSr:
4733   case X86::VSQRTSSm:
4734   case X86::VSQRTSSm_Int:
4735   case X86::VSQRTSDr:
4736   case X86::VSQRTSDm:
4737   case X86::VSQRTSDm_Int:
4738     // AVX-512
4739   case X86::VCVTSD2SSZrr:
4740   case X86::VCVTSD2SSZrm:
4741   case X86::VCVTSS2SDZrr:
4742   case X86::VCVTSS2SDZrm:
4743     return true;
4744   }
4745
4746   return false;
4747 }
4748
4749 /// Inform the ExeDepsFix pass how many idle instructions we would like before
4750 /// certain undef register reads.
4751 ///
4752 /// This catches the VCVTSI2SD family of instructions:
4753 ///
4754 /// vcvtsi2sdq %rax, %xmm0<undef>, %xmm14
4755 ///
4756 /// We should to be careful *not* to catch VXOR idioms which are presumably
4757 /// handled specially in the pipeline:
4758 ///
4759 /// vxorps %xmm1<undef>, %xmm1<undef>, %xmm1
4760 ///
4761 /// Like getPartialRegUpdateClearance, this makes a strong assumption that the
4762 /// high bits that are passed-through are not live.
4763 unsigned X86InstrInfo::
4764 getUndefRegClearance(const MachineInstr *MI, unsigned &OpNum,
4765                      const TargetRegisterInfo *TRI) const {
4766   if (!hasUndefRegUpdate(MI->getOpcode()))
4767     return 0;
4768
4769   // Set the OpNum parameter to the first source operand.
4770   OpNum = 1;
4771
4772   const MachineOperand &MO = MI->getOperand(OpNum);
4773   if (MO.isUndef() && TargetRegisterInfo::isPhysicalRegister(MO.getReg())) {
4774     // Use the same magic number as getPartialRegUpdateClearance.
4775     return 16;
4776   }
4777   return 0;
4778 }
4779
4780 void X86InstrInfo::
4781 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
4782                           const TargetRegisterInfo *TRI) const {
4783   unsigned Reg = MI->getOperand(OpNum).getReg();
4784   // If MI kills this register, the false dependence is already broken.
4785   if (MI->killsRegister(Reg, TRI))
4786     return;
4787   if (X86::VR128RegClass.contains(Reg)) {
4788     // These instructions are all floating point domain, so xorps is the best
4789     // choice.
4790     bool HasAVX = Subtarget.hasAVX();
4791     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
4792     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
4793       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
4794   } else if (X86::VR256RegClass.contains(Reg)) {
4795     // Use vxorps to clear the full ymm register.
4796     // It wants to read and write the xmm sub-register.
4797     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
4798     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
4799       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
4800       .addReg(Reg, RegState::ImplicitDefine);
4801   } else
4802     return;
4803   MI->addRegisterKilled(Reg, TRI, true);
4804 }
4805
4806 MachineInstr*
4807 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF, MachineInstr *MI,
4808                                     const SmallVectorImpl<unsigned> &Ops,
4809                                     int FrameIndex) const {
4810   // Check switch flag
4811   if (NoFusing) return nullptr;
4812
4813   // Unless optimizing for size, don't fold to avoid partial
4814   // register update stalls
4815   if (!MF.getFunction()->getAttributes().
4816         hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize) &&
4817       hasPartialRegUpdate(MI->getOpcode()))
4818     return nullptr;
4819
4820   const MachineFrameInfo *MFI = MF.getFrameInfo();
4821   unsigned Size = MFI->getObjectSize(FrameIndex);
4822   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
4823   // If the function stack isn't realigned we don't want to fold instructions
4824   // that need increased alignment.
4825   if (!RI.needsStackRealignment(MF))
4826     Alignment = std::min(Alignment, MF.getTarget()
4827                                         .getSubtargetImpl()
4828                                         ->getFrameLowering()
4829                                         ->getStackAlignment());
4830   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
4831     unsigned NewOpc = 0;
4832     unsigned RCSize = 0;
4833     switch (MI->getOpcode()) {
4834     default: return nullptr;
4835     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
4836     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
4837     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
4838     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
4839     }
4840     // Check if it's safe to fold the load. If the size of the object is
4841     // narrower than the load width, then it's not.
4842     if (Size < RCSize)
4843       return nullptr;
4844     // Change to CMPXXri r, 0 first.
4845     MI->setDesc(get(NewOpc));
4846     MI->getOperand(1).ChangeToImmediate(0);
4847   } else if (Ops.size() != 1)
4848     return nullptr;
4849
4850   SmallVector<MachineOperand,4> MOs;
4851   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
4852   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs,
4853                                Size, Alignment, /*AllowCommute=*/true);
4854 }
4855
4856 static bool isPartialRegisterLoad(const MachineInstr &LoadMI,
4857                                   const MachineFunction &MF) {
4858   unsigned Opc = LoadMI.getOpcode();
4859   unsigned RegSize =
4860       MF.getRegInfo().getRegClass(LoadMI.getOperand(0).getReg())->getSize();
4861
4862   if ((Opc == X86::MOVSSrm || Opc == X86::VMOVSSrm) && RegSize > 4)
4863     // These instructions only load 32 bits, we can't fold them if the
4864     // destination register is wider than 32 bits (4 bytes).
4865     return true;
4866
4867   if ((Opc == X86::MOVSDrm || Opc == X86::VMOVSDrm) && RegSize > 8)
4868     // These instructions only load 64 bits, we can't fold them if the
4869     // destination register is wider than 64 bits (8 bytes).
4870     return true;
4871
4872   return false;
4873 }
4874
4875 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
4876                                                   MachineInstr *MI,
4877                                            const SmallVectorImpl<unsigned> &Ops,
4878                                                   MachineInstr *LoadMI) const {
4879   // If loading from a FrameIndex, fold directly from the FrameIndex.
4880   unsigned NumOps = LoadMI->getDesc().getNumOperands();
4881   int FrameIndex;
4882   if (isLoadFromStackSlot(LoadMI, FrameIndex)) {
4883     if (isPartialRegisterLoad(*LoadMI, MF))
4884       return nullptr;
4885     return foldMemoryOperandImpl(MF, MI, Ops, FrameIndex);
4886   }
4887
4888   // Check switch flag
4889   if (NoFusing) return nullptr;
4890
4891   // Unless optimizing for size, don't fold to avoid partial
4892   // register update stalls
4893   if (!MF.getFunction()->getAttributes().
4894         hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize) &&
4895       hasPartialRegUpdate(MI->getOpcode()))
4896     return nullptr;
4897
4898   // Determine the alignment of the load.
4899   unsigned Alignment = 0;
4900   if (LoadMI->hasOneMemOperand())
4901     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
4902   else
4903     switch (LoadMI->getOpcode()) {
4904     case X86::AVX2_SETALLONES:
4905     case X86::AVX_SET0:
4906       Alignment = 32;
4907       break;
4908     case X86::V_SET0:
4909     case X86::V_SETALLONES:
4910       Alignment = 16;
4911       break;
4912     case X86::FsFLD0SD:
4913       Alignment = 8;
4914       break;
4915     case X86::FsFLD0SS:
4916       Alignment = 4;
4917       break;
4918     default:
4919       return nullptr;
4920     }
4921   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
4922     unsigned NewOpc = 0;
4923     switch (MI->getOpcode()) {
4924     default: return nullptr;
4925     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
4926     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
4927     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
4928     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
4929     }
4930     // Change to CMPXXri r, 0 first.
4931     MI->setDesc(get(NewOpc));
4932     MI->getOperand(1).ChangeToImmediate(0);
4933   } else if (Ops.size() != 1)
4934     return nullptr;
4935
4936   // Make sure the subregisters match.
4937   // Otherwise we risk changing the size of the load.
4938   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
4939     return nullptr;
4940
4941   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
4942   switch (LoadMI->getOpcode()) {
4943   case X86::V_SET0:
4944   case X86::V_SETALLONES:
4945   case X86::AVX2_SETALLONES:
4946   case X86::AVX_SET0:
4947   case X86::FsFLD0SD:
4948   case X86::FsFLD0SS: {
4949     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
4950     // Create a constant-pool entry and operands to load from it.
4951
4952     // Medium and large mode can't fold loads this way.
4953     if (MF.getTarget().getCodeModel() != CodeModel::Small &&
4954         MF.getTarget().getCodeModel() != CodeModel::Kernel)
4955       return nullptr;
4956
4957     // x86-32 PIC requires a PIC base register for constant pools.
4958     unsigned PICBase = 0;
4959     if (MF.getTarget().getRelocationModel() == Reloc::PIC_) {
4960       if (Subtarget.is64Bit())
4961         PICBase = X86::RIP;
4962       else
4963         // FIXME: PICBase = getGlobalBaseReg(&MF);
4964         // This doesn't work for several reasons.
4965         // 1. GlobalBaseReg may have been spilled.
4966         // 2. It may not be live at MI.
4967         return nullptr;
4968     }
4969
4970     // Create a constant-pool entry.
4971     MachineConstantPool &MCP = *MF.getConstantPool();
4972     Type *Ty;
4973     unsigned Opc = LoadMI->getOpcode();
4974     if (Opc == X86::FsFLD0SS)
4975       Ty = Type::getFloatTy(MF.getFunction()->getContext());
4976     else if (Opc == X86::FsFLD0SD)
4977       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
4978     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX_SET0)
4979       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
4980     else
4981       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
4982
4983     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX2_SETALLONES);
4984     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
4985                                     Constant::getNullValue(Ty);
4986     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
4987
4988     // Create operands to load from the constant pool entry.
4989     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
4990     MOs.push_back(MachineOperand::CreateImm(1));
4991     MOs.push_back(MachineOperand::CreateReg(0, false));
4992     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
4993     MOs.push_back(MachineOperand::CreateReg(0, false));
4994     break;
4995   }
4996   default: {
4997     if (isPartialRegisterLoad(*LoadMI, MF))
4998       return nullptr;
4999
5000     // Folding a normal load. Just copy the load's address operands.
5001     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
5002       MOs.push_back(LoadMI->getOperand(i));
5003     break;
5004   }
5005   }
5006   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs,
5007                                /*Size=*/0, Alignment, /*AllowCommute=*/true);
5008 }
5009
5010
5011 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
5012                                   const SmallVectorImpl<unsigned> &Ops) const {
5013   // Check switch flag
5014   if (NoFusing) return 0;
5015
5016   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
5017     switch (MI->getOpcode()) {
5018     default: return false;
5019     case X86::TEST8rr:
5020     case X86::TEST16rr:
5021     case X86::TEST32rr:
5022     case X86::TEST64rr:
5023       return true;
5024     case X86::ADD32ri:
5025       // FIXME: AsmPrinter doesn't know how to handle
5026       // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
5027       if (MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
5028         return false;
5029       break;
5030     }
5031   }
5032
5033   if (Ops.size() != 1)
5034     return false;
5035
5036   unsigned OpNum = Ops[0];
5037   unsigned Opc = MI->getOpcode();
5038   unsigned NumOps = MI->getDesc().getNumOperands();
5039   bool isTwoAddr = NumOps > 1 &&
5040     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
5041
5042   // Folding a memory location into the two-address part of a two-address
5043   // instruction is different than folding it other places.  It requires
5044   // replacing the *two* registers with the memory location.
5045   const DenseMap<unsigned,
5046                  std::pair<unsigned,unsigned> > *OpcodeTablePtr = nullptr;
5047   if (isTwoAddr && NumOps >= 2 && OpNum < 2) {
5048     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
5049   } else if (OpNum == 0) { // If operand 0
5050     if (Opc == X86::MOV32r0)
5051       return true;
5052
5053     OpcodeTablePtr = &RegOp2MemOpTable0;
5054   } else if (OpNum == 1) {
5055     OpcodeTablePtr = &RegOp2MemOpTable1;
5056   } else if (OpNum == 2) {
5057     OpcodeTablePtr = &RegOp2MemOpTable2;
5058   } else if (OpNum == 3) {
5059     OpcodeTablePtr = &RegOp2MemOpTable3;
5060   }
5061
5062   if (OpcodeTablePtr && OpcodeTablePtr->count(Opc))
5063     return true;
5064   return TargetInstrInfo::canFoldMemoryOperand(MI, Ops);
5065 }
5066
5067 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
5068                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
5069                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
5070   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
5071     MemOp2RegOpTable.find(MI->getOpcode());
5072   if (I == MemOp2RegOpTable.end())
5073     return false;
5074   unsigned Opc = I->second.first;
5075   unsigned Index = I->second.second & TB_INDEX_MASK;
5076   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
5077   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
5078   if (UnfoldLoad && !FoldedLoad)
5079     return false;
5080   UnfoldLoad &= FoldedLoad;
5081   if (UnfoldStore && !FoldedStore)
5082     return false;
5083   UnfoldStore &= FoldedStore;
5084
5085   const MCInstrDesc &MCID = get(Opc);
5086   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
5087   if (!MI->hasOneMemOperand() &&
5088       RC == &X86::VR128RegClass &&
5089       !Subtarget.isUnalignedMemAccessFast())
5090     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
5091     // conservatively assume the address is unaligned. That's bad for
5092     // performance.
5093     return false;
5094   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
5095   SmallVector<MachineOperand,2> BeforeOps;
5096   SmallVector<MachineOperand,2> AfterOps;
5097   SmallVector<MachineOperand,4> ImpOps;
5098   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
5099     MachineOperand &Op = MI->getOperand(i);
5100     if (i >= Index && i < Index + X86::AddrNumOperands)
5101       AddrOps.push_back(Op);
5102     else if (Op.isReg() && Op.isImplicit())
5103       ImpOps.push_back(Op);
5104     else if (i < Index)
5105       BeforeOps.push_back(Op);
5106     else if (i > Index)
5107       AfterOps.push_back(Op);
5108   }
5109
5110   // Emit the load instruction.
5111   if (UnfoldLoad) {
5112     std::pair<MachineInstr::mmo_iterator,
5113               MachineInstr::mmo_iterator> MMOs =
5114       MF.extractLoadMemRefs(MI->memoperands_begin(),
5115                             MI->memoperands_end());
5116     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
5117     if (UnfoldStore) {
5118       // Address operands cannot be marked isKill.
5119       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
5120         MachineOperand &MO = NewMIs[0]->getOperand(i);
5121         if (MO.isReg())
5122           MO.setIsKill(false);
5123       }
5124     }
5125   }
5126
5127   // Emit the data processing instruction.
5128   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
5129   MachineInstrBuilder MIB(MF, DataMI);
5130
5131   if (FoldedStore)
5132     MIB.addReg(Reg, RegState::Define);
5133   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
5134     MIB.addOperand(BeforeOps[i]);
5135   if (FoldedLoad)
5136     MIB.addReg(Reg);
5137   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
5138     MIB.addOperand(AfterOps[i]);
5139   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
5140     MachineOperand &MO = ImpOps[i];
5141     MIB.addReg(MO.getReg(),
5142                getDefRegState(MO.isDef()) |
5143                RegState::Implicit |
5144                getKillRegState(MO.isKill()) |
5145                getDeadRegState(MO.isDead()) |
5146                getUndefRegState(MO.isUndef()));
5147   }
5148   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
5149   switch (DataMI->getOpcode()) {
5150   default: break;
5151   case X86::CMP64ri32:
5152   case X86::CMP64ri8:
5153   case X86::CMP32ri:
5154   case X86::CMP32ri8:
5155   case X86::CMP16ri:
5156   case X86::CMP16ri8:
5157   case X86::CMP8ri: {
5158     MachineOperand &MO0 = DataMI->getOperand(0);
5159     MachineOperand &MO1 = DataMI->getOperand(1);
5160     if (MO1.getImm() == 0) {
5161       unsigned NewOpc;
5162       switch (DataMI->getOpcode()) {
5163       default: llvm_unreachable("Unreachable!");
5164       case X86::CMP64ri8:
5165       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
5166       case X86::CMP32ri8:
5167       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
5168       case X86::CMP16ri8:
5169       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
5170       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
5171       }
5172       DataMI->setDesc(get(NewOpc));
5173       MO1.ChangeToRegister(MO0.getReg(), false);
5174     }
5175   }
5176   }
5177   NewMIs.push_back(DataMI);
5178
5179   // Emit the store instruction.
5180   if (UnfoldStore) {
5181     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI, MF);
5182     std::pair<MachineInstr::mmo_iterator,
5183               MachineInstr::mmo_iterator> MMOs =
5184       MF.extractStoreMemRefs(MI->memoperands_begin(),
5185                              MI->memoperands_end());
5186     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
5187   }
5188
5189   return true;
5190 }
5191
5192 bool
5193 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
5194                                   SmallVectorImpl<SDNode*> &NewNodes) const {
5195   if (!N->isMachineOpcode())
5196     return false;
5197
5198   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
5199     MemOp2RegOpTable.find(N->getMachineOpcode());
5200   if (I == MemOp2RegOpTable.end())
5201     return false;
5202   unsigned Opc = I->second.first;
5203   unsigned Index = I->second.second & TB_INDEX_MASK;
5204   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
5205   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
5206   const MCInstrDesc &MCID = get(Opc);
5207   MachineFunction &MF = DAG.getMachineFunction();
5208   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
5209   unsigned NumDefs = MCID.NumDefs;
5210   std::vector<SDValue> AddrOps;
5211   std::vector<SDValue> BeforeOps;
5212   std::vector<SDValue> AfterOps;
5213   SDLoc dl(N);
5214   unsigned NumOps = N->getNumOperands();
5215   for (unsigned i = 0; i != NumOps-1; ++i) {
5216     SDValue Op = N->getOperand(i);
5217     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
5218       AddrOps.push_back(Op);
5219     else if (i < Index-NumDefs)
5220       BeforeOps.push_back(Op);
5221     else if (i > Index-NumDefs)
5222       AfterOps.push_back(Op);
5223   }
5224   SDValue Chain = N->getOperand(NumOps-1);
5225   AddrOps.push_back(Chain);
5226
5227   // Emit the load instruction.
5228   SDNode *Load = nullptr;
5229   if (FoldedLoad) {
5230     EVT VT = *RC->vt_begin();
5231     std::pair<MachineInstr::mmo_iterator,
5232               MachineInstr::mmo_iterator> MMOs =
5233       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
5234                             cast<MachineSDNode>(N)->memoperands_end());
5235     if (!(*MMOs.first) &&
5236         RC == &X86::VR128RegClass &&
5237         !Subtarget.isUnalignedMemAccessFast())
5238       // Do not introduce a slow unaligned load.
5239       return false;
5240     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
5241     bool isAligned = (*MMOs.first) &&
5242                      (*MMOs.first)->getAlignment() >= Alignment;
5243     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, Subtarget), dl,
5244                               VT, MVT::Other, AddrOps);
5245     NewNodes.push_back(Load);
5246
5247     // Preserve memory reference information.
5248     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
5249   }
5250
5251   // Emit the data processing instruction.
5252   std::vector<EVT> VTs;
5253   const TargetRegisterClass *DstRC = nullptr;
5254   if (MCID.getNumDefs() > 0) {
5255     DstRC = getRegClass(MCID, 0, &RI, MF);
5256     VTs.push_back(*DstRC->vt_begin());
5257   }
5258   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
5259     EVT VT = N->getValueType(i);
5260     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
5261       VTs.push_back(VT);
5262   }
5263   if (Load)
5264     BeforeOps.push_back(SDValue(Load, 0));
5265   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
5266   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, BeforeOps);
5267   NewNodes.push_back(NewNode);
5268
5269   // Emit the store instruction.
5270   if (FoldedStore) {
5271     AddrOps.pop_back();
5272     AddrOps.push_back(SDValue(NewNode, 0));
5273     AddrOps.push_back(Chain);
5274     std::pair<MachineInstr::mmo_iterator,
5275               MachineInstr::mmo_iterator> MMOs =
5276       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
5277                              cast<MachineSDNode>(N)->memoperands_end());
5278     if (!(*MMOs.first) &&
5279         RC == &X86::VR128RegClass &&
5280         !Subtarget.isUnalignedMemAccessFast())
5281       // Do not introduce a slow unaligned store.
5282       return false;
5283     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
5284     bool isAligned = (*MMOs.first) &&
5285                      (*MMOs.first)->getAlignment() >= Alignment;
5286     SDNode *Store =
5287         DAG.getMachineNode(getStoreRegOpcode(0, DstRC, isAligned, Subtarget),
5288                            dl, MVT::Other, AddrOps);
5289     NewNodes.push_back(Store);
5290
5291     // Preserve memory reference information.
5292     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
5293   }
5294
5295   return true;
5296 }
5297
5298 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
5299                                       bool UnfoldLoad, bool UnfoldStore,
5300                                       unsigned *LoadRegIndex) const {
5301   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
5302     MemOp2RegOpTable.find(Opc);
5303   if (I == MemOp2RegOpTable.end())
5304     return 0;
5305   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
5306   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
5307   if (UnfoldLoad && !FoldedLoad)
5308     return 0;
5309   if (UnfoldStore && !FoldedStore)
5310     return 0;
5311   if (LoadRegIndex)
5312     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
5313   return I->second.first;
5314 }
5315
5316 bool
5317 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
5318                                      int64_t &Offset1, int64_t &Offset2) const {
5319   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
5320     return false;
5321   unsigned Opc1 = Load1->getMachineOpcode();
5322   unsigned Opc2 = Load2->getMachineOpcode();
5323   switch (Opc1) {
5324   default: return false;
5325   case X86::MOV8rm:
5326   case X86::MOV16rm:
5327   case X86::MOV32rm:
5328   case X86::MOV64rm:
5329   case X86::LD_Fp32m:
5330   case X86::LD_Fp64m:
5331   case X86::LD_Fp80m:
5332   case X86::MOVSSrm:
5333   case X86::MOVSDrm:
5334   case X86::MMX_MOVD64rm:
5335   case X86::MMX_MOVQ64rm:
5336   case X86::FsMOVAPSrm:
5337   case X86::FsMOVAPDrm:
5338   case X86::MOVAPSrm:
5339   case X86::MOVUPSrm:
5340   case X86::MOVAPDrm:
5341   case X86::MOVDQArm:
5342   case X86::MOVDQUrm:
5343   // AVX load instructions
5344   case X86::VMOVSSrm:
5345   case X86::VMOVSDrm:
5346   case X86::FsVMOVAPSrm:
5347   case X86::FsVMOVAPDrm:
5348   case X86::VMOVAPSrm:
5349   case X86::VMOVUPSrm:
5350   case X86::VMOVAPDrm:
5351   case X86::VMOVDQArm:
5352   case X86::VMOVDQUrm:
5353   case X86::VMOVAPSYrm:
5354   case X86::VMOVUPSYrm:
5355   case X86::VMOVAPDYrm:
5356   case X86::VMOVDQAYrm:
5357   case X86::VMOVDQUYrm:
5358     break;
5359   }
5360   switch (Opc2) {
5361   default: return false;
5362   case X86::MOV8rm:
5363   case X86::MOV16rm:
5364   case X86::MOV32rm:
5365   case X86::MOV64rm:
5366   case X86::LD_Fp32m:
5367   case X86::LD_Fp64m:
5368   case X86::LD_Fp80m:
5369   case X86::MOVSSrm:
5370   case X86::MOVSDrm:
5371   case X86::MMX_MOVD64rm:
5372   case X86::MMX_MOVQ64rm:
5373   case X86::FsMOVAPSrm:
5374   case X86::FsMOVAPDrm:
5375   case X86::MOVAPSrm:
5376   case X86::MOVUPSrm:
5377   case X86::MOVAPDrm:
5378   case X86::MOVDQArm:
5379   case X86::MOVDQUrm:
5380   // AVX load instructions
5381   case X86::VMOVSSrm:
5382   case X86::VMOVSDrm:
5383   case X86::FsVMOVAPSrm:
5384   case X86::FsVMOVAPDrm:
5385   case X86::VMOVAPSrm:
5386   case X86::VMOVUPSrm:
5387   case X86::VMOVAPDrm:
5388   case X86::VMOVDQArm:
5389   case X86::VMOVDQUrm:
5390   case X86::VMOVAPSYrm:
5391   case X86::VMOVUPSYrm:
5392   case X86::VMOVAPDYrm:
5393   case X86::VMOVDQAYrm:
5394   case X86::VMOVDQUYrm:
5395     break;
5396   }
5397
5398   // Check if chain operands and base addresses match.
5399   if (Load1->getOperand(0) != Load2->getOperand(0) ||
5400       Load1->getOperand(5) != Load2->getOperand(5))
5401     return false;
5402   // Segment operands should match as well.
5403   if (Load1->getOperand(4) != Load2->getOperand(4))
5404     return false;
5405   // Scale should be 1, Index should be Reg0.
5406   if (Load1->getOperand(1) == Load2->getOperand(1) &&
5407       Load1->getOperand(2) == Load2->getOperand(2)) {
5408     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
5409       return false;
5410
5411     // Now let's examine the displacements.
5412     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
5413         isa<ConstantSDNode>(Load2->getOperand(3))) {
5414       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
5415       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
5416       return true;
5417     }
5418   }
5419   return false;
5420 }
5421
5422 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
5423                                            int64_t Offset1, int64_t Offset2,
5424                                            unsigned NumLoads) const {
5425   assert(Offset2 > Offset1);
5426   if ((Offset2 - Offset1) / 8 > 64)
5427     return false;
5428
5429   unsigned Opc1 = Load1->getMachineOpcode();
5430   unsigned Opc2 = Load2->getMachineOpcode();
5431   if (Opc1 != Opc2)
5432     return false;  // FIXME: overly conservative?
5433
5434   switch (Opc1) {
5435   default: break;
5436   case X86::LD_Fp32m:
5437   case X86::LD_Fp64m:
5438   case X86::LD_Fp80m:
5439   case X86::MMX_MOVD64rm:
5440   case X86::MMX_MOVQ64rm:
5441     return false;
5442   }
5443
5444   EVT VT = Load1->getValueType(0);
5445   switch (VT.getSimpleVT().SimpleTy) {
5446   default:
5447     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
5448     // have 16 of them to play with.
5449     if (Subtarget.is64Bit()) {
5450       if (NumLoads >= 3)
5451         return false;
5452     } else if (NumLoads) {
5453       return false;
5454     }
5455     break;
5456   case MVT::i8:
5457   case MVT::i16:
5458   case MVT::i32:
5459   case MVT::i64:
5460   case MVT::f32:
5461   case MVT::f64:
5462     if (NumLoads)
5463       return false;
5464     break;
5465   }
5466
5467   return true;
5468 }
5469
5470 bool X86InstrInfo::shouldScheduleAdjacent(MachineInstr* First,
5471                                           MachineInstr *Second) const {
5472   // Check if this processor supports macro-fusion. Since this is a minor
5473   // heuristic, we haven't specifically reserved a feature. hasAVX is a decent
5474   // proxy for SandyBridge+.
5475   if (!Subtarget.hasAVX())
5476     return false;
5477
5478   enum {
5479     FuseTest,
5480     FuseCmp,
5481     FuseInc
5482   } FuseKind;
5483
5484   switch(Second->getOpcode()) {
5485   default:
5486     return false;
5487   case X86::JE_1:
5488   case X86::JNE_1:
5489   case X86::JL_1:
5490   case X86::JLE_1:
5491   case X86::JG_1:
5492   case X86::JGE_1:
5493     FuseKind = FuseInc;
5494     break;
5495   case X86::JB_1:
5496   case X86::JBE_1:
5497   case X86::JA_1:
5498   case X86::JAE_1:
5499     FuseKind = FuseCmp;
5500     break;
5501   case X86::JS_1:
5502   case X86::JNS_1:
5503   case X86::JP_1:
5504   case X86::JNP_1:
5505   case X86::JO_1:
5506   case X86::JNO_1:
5507     FuseKind = FuseTest;
5508     break;
5509   }
5510   switch (First->getOpcode()) {
5511   default:
5512     return false;
5513   case X86::TEST8rr:
5514   case X86::TEST16rr:
5515   case X86::TEST32rr:
5516   case X86::TEST64rr:
5517   case X86::TEST8ri:
5518   case X86::TEST16ri:
5519   case X86::TEST32ri:
5520   case X86::TEST32i32:
5521   case X86::TEST64i32:
5522   case X86::TEST64ri32:
5523   case X86::TEST8rm:
5524   case X86::TEST16rm:
5525   case X86::TEST32rm:
5526   case X86::TEST64rm:
5527   case X86::TEST8ri_NOREX:
5528   case X86::AND16i16:
5529   case X86::AND16ri:
5530   case X86::AND16ri8:
5531   case X86::AND16rm:
5532   case X86::AND16rr:
5533   case X86::AND32i32:
5534   case X86::AND32ri:
5535   case X86::AND32ri8:
5536   case X86::AND32rm:
5537   case X86::AND32rr:
5538   case X86::AND64i32:
5539   case X86::AND64ri32:
5540   case X86::AND64ri8:
5541   case X86::AND64rm:
5542   case X86::AND64rr:
5543   case X86::AND8i8:
5544   case X86::AND8ri:
5545   case X86::AND8rm:
5546   case X86::AND8rr:
5547     return true;
5548   case X86::CMP16i16:
5549   case X86::CMP16ri:
5550   case X86::CMP16ri8:
5551   case X86::CMP16rm:
5552   case X86::CMP16rr:
5553   case X86::CMP32i32:
5554   case X86::CMP32ri:
5555   case X86::CMP32ri8:
5556   case X86::CMP32rm:
5557   case X86::CMP32rr:
5558   case X86::CMP64i32:
5559   case X86::CMP64ri32:
5560   case X86::CMP64ri8:
5561   case X86::CMP64rm:
5562   case X86::CMP64rr:
5563   case X86::CMP8i8:
5564   case X86::CMP8ri:
5565   case X86::CMP8rm:
5566   case X86::CMP8rr:
5567   case X86::ADD16i16:
5568   case X86::ADD16ri:
5569   case X86::ADD16ri8:
5570   case X86::ADD16ri8_DB:
5571   case X86::ADD16ri_DB:
5572   case X86::ADD16rm:
5573   case X86::ADD16rr:
5574   case X86::ADD16rr_DB:
5575   case X86::ADD32i32:
5576   case X86::ADD32ri:
5577   case X86::ADD32ri8:
5578   case X86::ADD32ri8_DB:
5579   case X86::ADD32ri_DB:
5580   case X86::ADD32rm:
5581   case X86::ADD32rr:
5582   case X86::ADD32rr_DB:
5583   case X86::ADD64i32:
5584   case X86::ADD64ri32:
5585   case X86::ADD64ri32_DB:
5586   case X86::ADD64ri8:
5587   case X86::ADD64ri8_DB:
5588   case X86::ADD64rm:
5589   case X86::ADD64rr:
5590   case X86::ADD64rr_DB:
5591   case X86::ADD8i8:
5592   case X86::ADD8mi:
5593   case X86::ADD8mr:
5594   case X86::ADD8ri:
5595   case X86::ADD8rm:
5596   case X86::ADD8rr:
5597   case X86::SUB16i16:
5598   case X86::SUB16ri:
5599   case X86::SUB16ri8:
5600   case X86::SUB16rm:
5601   case X86::SUB16rr:
5602   case X86::SUB32i32:
5603   case X86::SUB32ri:
5604   case X86::SUB32ri8:
5605   case X86::SUB32rm:
5606   case X86::SUB32rr:
5607   case X86::SUB64i32:
5608   case X86::SUB64ri32:
5609   case X86::SUB64ri8:
5610   case X86::SUB64rm:
5611   case X86::SUB64rr:
5612   case X86::SUB8i8:
5613   case X86::SUB8ri:
5614   case X86::SUB8rm:
5615   case X86::SUB8rr:
5616     return FuseKind == FuseCmp || FuseKind == FuseInc;
5617   case X86::INC16r:
5618   case X86::INC32r:
5619   case X86::INC64r:
5620   case X86::INC8r:
5621   case X86::DEC16r:
5622   case X86::DEC32r:
5623   case X86::DEC64r:
5624   case X86::DEC8r:
5625     return FuseKind == FuseInc;
5626   }
5627 }
5628
5629 bool X86InstrInfo::
5630 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
5631   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
5632   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
5633   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
5634     return true;
5635   Cond[0].setImm(GetOppositeBranchCondition(CC));
5636   return false;
5637 }
5638
5639 bool X86InstrInfo::
5640 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
5641   // FIXME: Return false for x87 stack register classes for now. We can't
5642   // allow any loads of these registers before FpGet_ST0_80.
5643   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
5644            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
5645 }
5646
5647 /// getGlobalBaseReg - Return a virtual register initialized with the
5648 /// the global base register value. Output instructions required to
5649 /// initialize the register in the function entry block, if necessary.
5650 ///
5651 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
5652 ///
5653 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
5654   assert(!Subtarget.is64Bit() &&
5655          "X86-64 PIC uses RIP relative addressing");
5656
5657   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
5658   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
5659   if (GlobalBaseReg != 0)
5660     return GlobalBaseReg;
5661
5662   // Create the register. The code to initialize it is inserted
5663   // later, by the CGBR pass (below).
5664   MachineRegisterInfo &RegInfo = MF->getRegInfo();
5665   GlobalBaseReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
5666   X86FI->setGlobalBaseReg(GlobalBaseReg);
5667   return GlobalBaseReg;
5668 }
5669
5670 // These are the replaceable SSE instructions. Some of these have Int variants
5671 // that we don't include here. We don't want to replace instructions selected
5672 // by intrinsics.
5673 static const uint16_t ReplaceableInstrs[][3] = {
5674   //PackedSingle     PackedDouble    PackedInt
5675   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
5676   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
5677   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
5678   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
5679   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
5680   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
5681   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
5682   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
5683   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
5684   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
5685   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
5686   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
5687   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
5688   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
5689   // AVX 128-bit support
5690   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
5691   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
5692   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
5693   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
5694   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
5695   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
5696   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
5697   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
5698   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
5699   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
5700   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
5701   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
5702   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
5703   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
5704   // AVX 256-bit support
5705   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
5706   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
5707   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
5708   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
5709   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
5710   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
5711 };
5712
5713 static const uint16_t ReplaceableInstrsAVX2[][3] = {
5714   //PackedSingle       PackedDouble       PackedInt
5715   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
5716   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
5717   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
5718   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
5719   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
5720   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
5721   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
5722   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
5723   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
5724   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
5725   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
5726   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
5727   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
5728   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr },
5729   { X86::VBROADCASTSSrm, X86::VBROADCASTSSrm, X86::VPBROADCASTDrm},
5730   { X86::VBROADCASTSSrr, X86::VBROADCASTSSrr, X86::VPBROADCASTDrr},
5731   { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrr, X86::VPBROADCASTDYrr},
5732   { X86::VBROADCASTSSYrm, X86::VBROADCASTSSYrm, X86::VPBROADCASTDYrm},
5733   { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrr, X86::VPBROADCASTQYrr},
5734   { X86::VBROADCASTSDYrm, X86::VBROADCASTSDYrm, X86::VPBROADCASTQYrm}
5735 };
5736
5737 // FIXME: Some shuffle and unpack instructions have equivalents in different
5738 // domains, but they require a bit more work than just switching opcodes.
5739
5740 static const uint16_t *lookup(unsigned opcode, unsigned domain) {
5741   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
5742     if (ReplaceableInstrs[i][domain-1] == opcode)
5743       return ReplaceableInstrs[i];
5744   return nullptr;
5745 }
5746
5747 static const uint16_t *lookupAVX2(unsigned opcode, unsigned domain) {
5748   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrsAVX2); i != e; ++i)
5749     if (ReplaceableInstrsAVX2[i][domain-1] == opcode)
5750       return ReplaceableInstrsAVX2[i];
5751   return nullptr;
5752 }
5753
5754 std::pair<uint16_t, uint16_t>
5755 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
5756   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
5757   bool hasAVX2 = Subtarget.hasAVX2();
5758   uint16_t validDomains = 0;
5759   if (domain && lookup(MI->getOpcode(), domain))
5760     validDomains = 0xe;
5761   else if (domain && lookupAVX2(MI->getOpcode(), domain))
5762     validDomains = hasAVX2 ? 0xe : 0x6;
5763   return std::make_pair(domain, validDomains);
5764 }
5765
5766 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
5767   assert(Domain>0 && Domain<4 && "Invalid execution domain");
5768   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
5769   assert(dom && "Not an SSE instruction");
5770   const uint16_t *table = lookup(MI->getOpcode(), dom);
5771   if (!table) { // try the other table
5772     assert((Subtarget.hasAVX2() || Domain < 3) &&
5773            "256-bit vector operations only available in AVX2");
5774     table = lookupAVX2(MI->getOpcode(), dom);
5775   }
5776   assert(table && "Cannot change domain");
5777   MI->setDesc(get(table[Domain-1]));
5778 }
5779
5780 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
5781 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
5782   NopInst.setOpcode(X86::NOOP);
5783 }
5784
5785 // This code must remain in sync with getJumpInstrTableEntryBound in this class!
5786 // In particular, getJumpInstrTableEntryBound must always return an upper bound
5787 // on the encoding lengths of the instructions generated by
5788 // getUnconditionalBranch and getTrap.
5789 void X86InstrInfo::getUnconditionalBranch(
5790     MCInst &Branch, const MCSymbolRefExpr *BranchTarget) const {
5791   Branch.setOpcode(X86::JMP_1);
5792   Branch.addOperand(MCOperand::CreateExpr(BranchTarget));
5793 }
5794
5795 // This code must remain in sync with getJumpInstrTableEntryBound in this class!
5796 // In particular, getJumpInstrTableEntryBound must always return an upper bound
5797 // on the encoding lengths of the instructions generated by
5798 // getUnconditionalBranch and getTrap.
5799 void X86InstrInfo::getTrap(MCInst &MI) const {
5800   MI.setOpcode(X86::TRAP);
5801 }
5802
5803 // See getTrap and getUnconditionalBranch for conditions on the value returned
5804 // by this function.
5805 unsigned X86InstrInfo::getJumpInstrTableEntryBound() const {
5806   // 5 bytes suffice: JMP_4 Symbol@PLT is uses 1 byte (E9) for the JMP_4 and 4
5807   // bytes for the symbol offset. And TRAP is ud2, which is two bytes (0F 0B).
5808   return 5;
5809 }
5810
5811 bool X86InstrInfo::isHighLatencyDef(int opc) const {
5812   switch (opc) {
5813   default: return false;
5814   case X86::DIVSDrm:
5815   case X86::DIVSDrm_Int:
5816   case X86::DIVSDrr:
5817   case X86::DIVSDrr_Int:
5818   case X86::DIVSSrm:
5819   case X86::DIVSSrm_Int:
5820   case X86::DIVSSrr:
5821   case X86::DIVSSrr_Int:
5822   case X86::SQRTPDm:
5823   case X86::SQRTPDr:
5824   case X86::SQRTPSm:
5825   case X86::SQRTPSr:
5826   case X86::SQRTSDm:
5827   case X86::SQRTSDm_Int:
5828   case X86::SQRTSDr:
5829   case X86::SQRTSDr_Int:
5830   case X86::SQRTSSm:
5831   case X86::SQRTSSm_Int:
5832   case X86::SQRTSSr:
5833   case X86::SQRTSSr_Int:
5834   // AVX instructions with high latency
5835   case X86::VDIVSDrm:
5836   case X86::VDIVSDrm_Int:
5837   case X86::VDIVSDrr:
5838   case X86::VDIVSDrr_Int:
5839   case X86::VDIVSSrm:
5840   case X86::VDIVSSrm_Int:
5841   case X86::VDIVSSrr:
5842   case X86::VDIVSSrr_Int:
5843   case X86::VSQRTPDm:
5844   case X86::VSQRTPDr:
5845   case X86::VSQRTPSm:
5846   case X86::VSQRTPSr:
5847   case X86::VSQRTSDm:
5848   case X86::VSQRTSDm_Int:
5849   case X86::VSQRTSDr:
5850   case X86::VSQRTSSm:
5851   case X86::VSQRTSSm_Int:
5852   case X86::VSQRTSSr:
5853   case X86::VSQRTPDZm:
5854   case X86::VSQRTPDZr:
5855   case X86::VSQRTPSZm:
5856   case X86::VSQRTPSZr:
5857   case X86::VSQRTSDZm:
5858   case X86::VSQRTSDZm_Int:
5859   case X86::VSQRTSDZr:
5860   case X86::VSQRTSSZm_Int:
5861   case X86::VSQRTSSZr:
5862   case X86::VSQRTSSZm:
5863   case X86::VDIVSDZrm:
5864   case X86::VDIVSDZrr:
5865   case X86::VDIVSSZrm:
5866   case X86::VDIVSSZrr:
5867
5868   case X86::VGATHERQPSZrm:
5869   case X86::VGATHERQPDZrm:
5870   case X86::VGATHERDPDZrm:
5871   case X86::VGATHERDPSZrm:
5872   case X86::VPGATHERQDZrm:
5873   case X86::VPGATHERQQZrm:
5874   case X86::VPGATHERDDZrm:
5875   case X86::VPGATHERDQZrm:
5876   case X86::VSCATTERQPDZmr:
5877   case X86::VSCATTERQPSZmr:
5878   case X86::VSCATTERDPDZmr:
5879   case X86::VSCATTERDPSZmr:
5880   case X86::VPSCATTERQDZmr:
5881   case X86::VPSCATTERQQZmr:
5882   case X86::VPSCATTERDDZmr:
5883   case X86::VPSCATTERDQZmr:
5884     return true;
5885   }
5886 }
5887
5888 bool X86InstrInfo::
5889 hasHighOperandLatency(const InstrItineraryData *ItinData,
5890                       const MachineRegisterInfo *MRI,
5891                       const MachineInstr *DefMI, unsigned DefIdx,
5892                       const MachineInstr *UseMI, unsigned UseIdx) const {
5893   return isHighLatencyDef(DefMI->getOpcode());
5894 }
5895
5896 namespace {
5897   /// CGBR - Create Global Base Reg pass. This initializes the PIC
5898   /// global base register for x86-32.
5899   struct CGBR : public MachineFunctionPass {
5900     static char ID;
5901     CGBR() : MachineFunctionPass(ID) {}
5902
5903     bool runOnMachineFunction(MachineFunction &MF) override {
5904       const X86TargetMachine *TM =
5905         static_cast<const X86TargetMachine *>(&MF.getTarget());
5906
5907       // Don't do anything if this is 64-bit as 64-bit PIC
5908       // uses RIP relative addressing.
5909       if (TM->getSubtarget<X86Subtarget>().is64Bit())
5910         return false;
5911
5912       // Only emit a global base reg in PIC mode.
5913       if (TM->getRelocationModel() != Reloc::PIC_)
5914         return false;
5915
5916       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
5917       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
5918
5919       // If we didn't need a GlobalBaseReg, don't insert code.
5920       if (GlobalBaseReg == 0)
5921         return false;
5922
5923       // Insert the set of GlobalBaseReg into the first MBB of the function
5924       MachineBasicBlock &FirstMBB = MF.front();
5925       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
5926       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
5927       MachineRegisterInfo &RegInfo = MF.getRegInfo();
5928       const X86InstrInfo *TII = TM->getSubtargetImpl()->getInstrInfo();
5929
5930       unsigned PC;
5931       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
5932         PC = RegInfo.createVirtualRegister(&X86::GR32RegClass);
5933       else
5934         PC = GlobalBaseReg;
5935
5936       // Operand of MovePCtoStack is completely ignored by asm printer. It's
5937       // only used in JIT code emission as displacement to pc.
5938       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
5939
5940       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
5941       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
5942       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
5943         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
5944         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
5945           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
5946                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
5947       }
5948
5949       return true;
5950     }
5951
5952     const char *getPassName() const override {
5953       return "X86 PIC Global Base Reg Initialization";
5954     }
5955
5956     void getAnalysisUsage(AnalysisUsage &AU) const override {
5957       AU.setPreservesCFG();
5958       MachineFunctionPass::getAnalysisUsage(AU);
5959     }
5960   };
5961 }
5962
5963 char CGBR::ID = 0;
5964 FunctionPass*
5965 llvm::createX86GlobalBaseRegPass() { return new CGBR(); }
5966
5967 namespace {
5968   struct LDTLSCleanup : public MachineFunctionPass {
5969     static char ID;
5970     LDTLSCleanup() : MachineFunctionPass(ID) {}
5971
5972     bool runOnMachineFunction(MachineFunction &MF) override {
5973       X86MachineFunctionInfo* MFI = MF.getInfo<X86MachineFunctionInfo>();
5974       if (MFI->getNumLocalDynamicTLSAccesses() < 2) {
5975         // No point folding accesses if there isn't at least two.
5976         return false;
5977       }
5978
5979       MachineDominatorTree *DT = &getAnalysis<MachineDominatorTree>();
5980       return VisitNode(DT->getRootNode(), 0);
5981     }
5982
5983     // Visit the dominator subtree rooted at Node in pre-order.
5984     // If TLSBaseAddrReg is non-null, then use that to replace any
5985     // TLS_base_addr instructions. Otherwise, create the register
5986     // when the first such instruction is seen, and then use it
5987     // as we encounter more instructions.
5988     bool VisitNode(MachineDomTreeNode *Node, unsigned TLSBaseAddrReg) {
5989       MachineBasicBlock *BB = Node->getBlock();
5990       bool Changed = false;
5991
5992       // Traverse the current block.
5993       for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end(); I != E;
5994            ++I) {
5995         switch (I->getOpcode()) {
5996           case X86::TLS_base_addr32:
5997           case X86::TLS_base_addr64:
5998             if (TLSBaseAddrReg)
5999               I = ReplaceTLSBaseAddrCall(I, TLSBaseAddrReg);
6000             else
6001               I = SetRegister(I, &TLSBaseAddrReg);
6002             Changed = true;
6003             break;
6004           default:
6005             break;
6006         }
6007       }
6008
6009       // Visit the children of this block in the dominator tree.
6010       for (MachineDomTreeNode::iterator I = Node->begin(), E = Node->end();
6011            I != E; ++I) {
6012         Changed |= VisitNode(*I, TLSBaseAddrReg);
6013       }
6014
6015       return Changed;
6016     }
6017
6018     // Replace the TLS_base_addr instruction I with a copy from
6019     // TLSBaseAddrReg, returning the new instruction.
6020     MachineInstr *ReplaceTLSBaseAddrCall(MachineInstr *I,
6021                                          unsigned TLSBaseAddrReg) {
6022       MachineFunction *MF = I->getParent()->getParent();
6023       const X86TargetMachine *TM =
6024           static_cast<const X86TargetMachine *>(&MF->getTarget());
6025       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
6026       const X86InstrInfo *TII = TM->getSubtargetImpl()->getInstrInfo();
6027
6028       // Insert a Copy from TLSBaseAddrReg to RAX/EAX.
6029       MachineInstr *Copy = BuildMI(*I->getParent(), I, I->getDebugLoc(),
6030                                    TII->get(TargetOpcode::COPY),
6031                                    is64Bit ? X86::RAX : X86::EAX)
6032                                    .addReg(TLSBaseAddrReg);
6033
6034       // Erase the TLS_base_addr instruction.
6035       I->eraseFromParent();
6036
6037       return Copy;
6038     }
6039
6040     // Create a virtal register in *TLSBaseAddrReg, and populate it by
6041     // inserting a copy instruction after I. Returns the new instruction.
6042     MachineInstr *SetRegister(MachineInstr *I, unsigned *TLSBaseAddrReg) {
6043       MachineFunction *MF = I->getParent()->getParent();
6044       const X86TargetMachine *TM =
6045           static_cast<const X86TargetMachine *>(&MF->getTarget());
6046       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
6047       const X86InstrInfo *TII = TM->getSubtargetImpl()->getInstrInfo();
6048
6049       // Create a virtual register for the TLS base address.
6050       MachineRegisterInfo &RegInfo = MF->getRegInfo();
6051       *TLSBaseAddrReg = RegInfo.createVirtualRegister(is64Bit
6052                                                       ? &X86::GR64RegClass
6053                                                       : &X86::GR32RegClass);
6054
6055       // Insert a copy from RAX/EAX to TLSBaseAddrReg.
6056       MachineInstr *Next = I->getNextNode();
6057       MachineInstr *Copy = BuildMI(*I->getParent(), Next, I->getDebugLoc(),
6058                                    TII->get(TargetOpcode::COPY),
6059                                    *TLSBaseAddrReg)
6060                                    .addReg(is64Bit ? X86::RAX : X86::EAX);
6061
6062       return Copy;
6063     }
6064
6065     const char *getPassName() const override {
6066       return "Local Dynamic TLS Access Clean-up";
6067     }
6068
6069     void getAnalysisUsage(AnalysisUsage &AU) const override {
6070       AU.setPreservesCFG();
6071       AU.addRequired<MachineDominatorTree>();
6072       MachineFunctionPass::getAnalysisUsage(AU);
6073     }
6074   };
6075 }
6076
6077 char LDTLSCleanup::ID = 0;
6078 FunctionPass*
6079 llvm::createCleanupLocalDynamicTLSPass() { return new LDTLSCleanup(); }