[X86][AVX] Added (V)MOVDDUP / (V)MOVSLDUP / (V)MOVSHDUP memory folding + tests.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===-- X86InstrInfo.cpp - X86 Instruction Information --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/CodeGen/LiveVariables.h"
22 #include "llvm/CodeGen/MachineConstantPool.h"
23 #include "llvm/CodeGen/MachineDominators.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/CodeGen/StackMaps.h"
28 #include "llvm/IR/DerivedTypes.h"
29 #include "llvm/IR/Function.h"
30 #include "llvm/IR/LLVMContext.h"
31 #include "llvm/MC/MCAsmInfo.h"
32 #include "llvm/MC/MCExpr.h"
33 #include "llvm/MC/MCInst.h"
34 #include "llvm/Support/CommandLine.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/raw_ostream.h"
38 #include "llvm/Target/TargetOptions.h"
39 #include <limits>
40
41 using namespace llvm;
42
43 #define DEBUG_TYPE "x86-instr-info"
44
45 #define GET_INSTRINFO_CTOR_DTOR
46 #include "X86GenInstrInfo.inc"
47
48 static cl::opt<bool>
49 NoFusing("disable-spill-fusing",
50          cl::desc("Disable fusing of spill code into instructions"));
51 static cl::opt<bool>
52 PrintFailedFusing("print-failed-fuse-candidates",
53                   cl::desc("Print instructions that the allocator wants to"
54                            " fuse, but the X86 backend currently can't"),
55                   cl::Hidden);
56 static cl::opt<bool>
57 ReMatPICStubLoad("remat-pic-stub-load",
58                  cl::desc("Re-materialize load from stub in PIC mode"),
59                  cl::init(false), cl::Hidden);
60
61 enum {
62   // Select which memory operand is being unfolded.
63   // (stored in bits 0 - 3)
64   TB_INDEX_0    = 0,
65   TB_INDEX_1    = 1,
66   TB_INDEX_2    = 2,
67   TB_INDEX_3    = 3,
68   TB_INDEX_4    = 4,
69   TB_INDEX_MASK = 0xf,
70
71   // Do not insert the reverse map (MemOp -> RegOp) into the table.
72   // This may be needed because there is a many -> one mapping.
73   TB_NO_REVERSE   = 1 << 4,
74
75   // Do not insert the forward map (RegOp -> MemOp) into the table.
76   // This is needed for Native Client, which prohibits branch
77   // instructions from using a memory operand.
78   TB_NO_FORWARD   = 1 << 5,
79
80   TB_FOLDED_LOAD  = 1 << 6,
81   TB_FOLDED_STORE = 1 << 7,
82
83   // Minimum alignment required for load/store.
84   // Used for RegOp->MemOp conversion.
85   // (stored in bits 8 - 15)
86   TB_ALIGN_SHIFT = 8,
87   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
88   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
89   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
90   TB_ALIGN_64    =   64 << TB_ALIGN_SHIFT,
91   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT
92 };
93
94 struct X86OpTblEntry {
95   uint16_t RegOp;
96   uint16_t MemOp;
97   uint16_t Flags;
98 };
99
100 // Pin the vtable to this file.
101 void X86InstrInfo::anchor() {}
102
103 X86InstrInfo::X86InstrInfo(X86Subtarget &STI)
104     : X86GenInstrInfo(
105           (STI.isTarget64BitLP64() ? X86::ADJCALLSTACKDOWN64 : X86::ADJCALLSTACKDOWN32),
106           (STI.isTarget64BitLP64() ? X86::ADJCALLSTACKUP64 : X86::ADJCALLSTACKUP32)),
107       Subtarget(STI), RI(STI) {
108
109   static const X86OpTblEntry OpTbl2Addr[] = {
110     { X86::ADC32ri,     X86::ADC32mi,    0 },
111     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
112     { X86::ADC32rr,     X86::ADC32mr,    0 },
113     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
114     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
115     { X86::ADC64rr,     X86::ADC64mr,    0 },
116     { X86::ADD16ri,     X86::ADD16mi,    0 },
117     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
118     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
119     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
120     { X86::ADD16rr,     X86::ADD16mr,    0 },
121     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
122     { X86::ADD32ri,     X86::ADD32mi,    0 },
123     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
124     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
125     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
126     { X86::ADD32rr,     X86::ADD32mr,    0 },
127     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
128     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
129     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
130     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
131     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
132     { X86::ADD64rr,     X86::ADD64mr,    0 },
133     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
134     { X86::ADD8ri,      X86::ADD8mi,     0 },
135     { X86::ADD8rr,      X86::ADD8mr,     0 },
136     { X86::AND16ri,     X86::AND16mi,    0 },
137     { X86::AND16ri8,    X86::AND16mi8,   0 },
138     { X86::AND16rr,     X86::AND16mr,    0 },
139     { X86::AND32ri,     X86::AND32mi,    0 },
140     { X86::AND32ri8,    X86::AND32mi8,   0 },
141     { X86::AND32rr,     X86::AND32mr,    0 },
142     { X86::AND64ri32,   X86::AND64mi32,  0 },
143     { X86::AND64ri8,    X86::AND64mi8,   0 },
144     { X86::AND64rr,     X86::AND64mr,    0 },
145     { X86::AND8ri,      X86::AND8mi,     0 },
146     { X86::AND8rr,      X86::AND8mr,     0 },
147     { X86::DEC16r,      X86::DEC16m,     0 },
148     { X86::DEC32r,      X86::DEC32m,     0 },
149     { X86::DEC64r,      X86::DEC64m,     0 },
150     { X86::DEC8r,       X86::DEC8m,      0 },
151     { X86::INC16r,      X86::INC16m,     0 },
152     { X86::INC32r,      X86::INC32m,     0 },
153     { X86::INC64r,      X86::INC64m,     0 },
154     { X86::INC8r,       X86::INC8m,      0 },
155     { X86::NEG16r,      X86::NEG16m,     0 },
156     { X86::NEG32r,      X86::NEG32m,     0 },
157     { X86::NEG64r,      X86::NEG64m,     0 },
158     { X86::NEG8r,       X86::NEG8m,      0 },
159     { X86::NOT16r,      X86::NOT16m,     0 },
160     { X86::NOT32r,      X86::NOT32m,     0 },
161     { X86::NOT64r,      X86::NOT64m,     0 },
162     { X86::NOT8r,       X86::NOT8m,      0 },
163     { X86::OR16ri,      X86::OR16mi,     0 },
164     { X86::OR16ri8,     X86::OR16mi8,    0 },
165     { X86::OR16rr,      X86::OR16mr,     0 },
166     { X86::OR32ri,      X86::OR32mi,     0 },
167     { X86::OR32ri8,     X86::OR32mi8,    0 },
168     { X86::OR32rr,      X86::OR32mr,     0 },
169     { X86::OR64ri32,    X86::OR64mi32,   0 },
170     { X86::OR64ri8,     X86::OR64mi8,    0 },
171     { X86::OR64rr,      X86::OR64mr,     0 },
172     { X86::OR8ri,       X86::OR8mi,      0 },
173     { X86::OR8rr,       X86::OR8mr,      0 },
174     { X86::ROL16r1,     X86::ROL16m1,    0 },
175     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
176     { X86::ROL16ri,     X86::ROL16mi,    0 },
177     { X86::ROL32r1,     X86::ROL32m1,    0 },
178     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
179     { X86::ROL32ri,     X86::ROL32mi,    0 },
180     { X86::ROL64r1,     X86::ROL64m1,    0 },
181     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
182     { X86::ROL64ri,     X86::ROL64mi,    0 },
183     { X86::ROL8r1,      X86::ROL8m1,     0 },
184     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
185     { X86::ROL8ri,      X86::ROL8mi,     0 },
186     { X86::ROR16r1,     X86::ROR16m1,    0 },
187     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
188     { X86::ROR16ri,     X86::ROR16mi,    0 },
189     { X86::ROR32r1,     X86::ROR32m1,    0 },
190     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
191     { X86::ROR32ri,     X86::ROR32mi,    0 },
192     { X86::ROR64r1,     X86::ROR64m1,    0 },
193     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
194     { X86::ROR64ri,     X86::ROR64mi,    0 },
195     { X86::ROR8r1,      X86::ROR8m1,     0 },
196     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
197     { X86::ROR8ri,      X86::ROR8mi,     0 },
198     { X86::SAR16r1,     X86::SAR16m1,    0 },
199     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
200     { X86::SAR16ri,     X86::SAR16mi,    0 },
201     { X86::SAR32r1,     X86::SAR32m1,    0 },
202     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
203     { X86::SAR32ri,     X86::SAR32mi,    0 },
204     { X86::SAR64r1,     X86::SAR64m1,    0 },
205     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
206     { X86::SAR64ri,     X86::SAR64mi,    0 },
207     { X86::SAR8r1,      X86::SAR8m1,     0 },
208     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
209     { X86::SAR8ri,      X86::SAR8mi,     0 },
210     { X86::SBB32ri,     X86::SBB32mi,    0 },
211     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
212     { X86::SBB32rr,     X86::SBB32mr,    0 },
213     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
214     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
215     { X86::SBB64rr,     X86::SBB64mr,    0 },
216     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
217     { X86::SHL16ri,     X86::SHL16mi,    0 },
218     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
219     { X86::SHL32ri,     X86::SHL32mi,    0 },
220     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
221     { X86::SHL64ri,     X86::SHL64mi,    0 },
222     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
223     { X86::SHL8ri,      X86::SHL8mi,     0 },
224     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
225     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
226     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
227     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
228     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
229     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
230     { X86::SHR16r1,     X86::SHR16m1,    0 },
231     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
232     { X86::SHR16ri,     X86::SHR16mi,    0 },
233     { X86::SHR32r1,     X86::SHR32m1,    0 },
234     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
235     { X86::SHR32ri,     X86::SHR32mi,    0 },
236     { X86::SHR64r1,     X86::SHR64m1,    0 },
237     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
238     { X86::SHR64ri,     X86::SHR64mi,    0 },
239     { X86::SHR8r1,      X86::SHR8m1,     0 },
240     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
241     { X86::SHR8ri,      X86::SHR8mi,     0 },
242     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
243     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
244     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
245     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
246     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
247     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
248     { X86::SUB16ri,     X86::SUB16mi,    0 },
249     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
250     { X86::SUB16rr,     X86::SUB16mr,    0 },
251     { X86::SUB32ri,     X86::SUB32mi,    0 },
252     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
253     { X86::SUB32rr,     X86::SUB32mr,    0 },
254     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
255     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
256     { X86::SUB64rr,     X86::SUB64mr,    0 },
257     { X86::SUB8ri,      X86::SUB8mi,     0 },
258     { X86::SUB8rr,      X86::SUB8mr,     0 },
259     { X86::XOR16ri,     X86::XOR16mi,    0 },
260     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
261     { X86::XOR16rr,     X86::XOR16mr,    0 },
262     { X86::XOR32ri,     X86::XOR32mi,    0 },
263     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
264     { X86::XOR32rr,     X86::XOR32mr,    0 },
265     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
266     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
267     { X86::XOR64rr,     X86::XOR64mr,    0 },
268     { X86::XOR8ri,      X86::XOR8mi,     0 },
269     { X86::XOR8rr,      X86::XOR8mr,     0 }
270   };
271
272   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
273     unsigned RegOp = OpTbl2Addr[i].RegOp;
274     unsigned MemOp = OpTbl2Addr[i].MemOp;
275     unsigned Flags = OpTbl2Addr[i].Flags;
276     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
277                   RegOp, MemOp,
278                   // Index 0, folded load and store, no alignment requirement.
279                   Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
280   }
281
282   static const X86OpTblEntry OpTbl0[] = {
283     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
284     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
285     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
286     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
287     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
288     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
289     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
290     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
291     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
292     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
293     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
294     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
295     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
296     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
297     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
298     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
299     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
300     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
301     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
302     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
303     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE },
304     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
305     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
306     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
307     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
308     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
309     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
310     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
311     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
312     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
313     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
314     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
315     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
316     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
317     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
318     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
319     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
320     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
321     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
322     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
323     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
324     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
325     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
326     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
327     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
328     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
329     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
330     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
331     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
332     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
333     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
334     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
335     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
336     { X86::PEXTRDrr,    X86::PEXTRDmr,      TB_FOLDED_STORE },
337     { X86::PEXTRQrr,    X86::PEXTRQmr,      TB_FOLDED_STORE },
338     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
339     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
340     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
341     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
342     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
343     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
344     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
345     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
346     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
347     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
348     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
349     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
350     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
351     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
352     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
353     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
354     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
355     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
356     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
357     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
358     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
359     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
360     // AVX 128-bit versions of foldable instructions
361     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE  },
362     { X86::VEXTRACTF128rr, X86::VEXTRACTF128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
363     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
364     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
365     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
366     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
367     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
368     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
369     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
370     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
371     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
372     { X86::VPEXTRDrr,   X86::VPEXTRDmr,     TB_FOLDED_STORE },
373     { X86::VPEXTRQrr,   X86::VPEXTRQmr,     TB_FOLDED_STORE },
374     // AVX 256-bit foldable instructions
375     { X86::VEXTRACTI128rr, X86::VEXTRACTI128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
376     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
377     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
378     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
379     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
380     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE },
381     // AVX-512 foldable instructions
382     { X86::VMOVPDI2DIZrr,   X86::VMOVPDI2DIZmr, TB_FOLDED_STORE },
383     { X86::VMOVAPDZrr,      X86::VMOVAPDZmr,    TB_FOLDED_STORE | TB_ALIGN_64 },
384     { X86::VMOVAPSZrr,      X86::VMOVAPSZmr,    TB_FOLDED_STORE | TB_ALIGN_64 },
385     { X86::VMOVDQA32Zrr,    X86::VMOVDQA32Zmr,  TB_FOLDED_STORE | TB_ALIGN_64 },
386     { X86::VMOVDQA64Zrr,    X86::VMOVDQA64Zmr,  TB_FOLDED_STORE | TB_ALIGN_64 },
387     { X86::VMOVUPDZrr,      X86::VMOVUPDZmr,    TB_FOLDED_STORE },
388     { X86::VMOVUPSZrr,      X86::VMOVUPSZmr,    TB_FOLDED_STORE },
389     { X86::VMOVDQU8Zrr,     X86::VMOVDQU8Zmr,   TB_FOLDED_STORE },
390     { X86::VMOVDQU16Zrr,    X86::VMOVDQU16Zmr,  TB_FOLDED_STORE },
391     { X86::VMOVDQU32Zrr,    X86::VMOVDQU32Zmr,  TB_FOLDED_STORE },
392     { X86::VMOVDQU64Zrr,    X86::VMOVDQU64Zmr,  TB_FOLDED_STORE },
393     // AVX-512 foldable instructions (256-bit versions)
394     { X86::VMOVAPDZ256rr,      X86::VMOVAPDZ256mr,    TB_FOLDED_STORE | TB_ALIGN_32 },
395     { X86::VMOVAPSZ256rr,      X86::VMOVAPSZ256mr,    TB_FOLDED_STORE | TB_ALIGN_32 },
396     { X86::VMOVDQA32Z256rr,    X86::VMOVDQA32Z256mr,  TB_FOLDED_STORE | TB_ALIGN_32 },
397     { X86::VMOVDQA64Z256rr,    X86::VMOVDQA64Z256mr,  TB_FOLDED_STORE | TB_ALIGN_32 },
398     { X86::VMOVUPDZ256rr,      X86::VMOVUPDZ256mr,    TB_FOLDED_STORE },
399     { X86::VMOVUPSZ256rr,      X86::VMOVUPSZ256mr,    TB_FOLDED_STORE },
400     { X86::VMOVDQU8Z256rr,     X86::VMOVDQU8Z256mr,   TB_FOLDED_STORE },
401     { X86::VMOVDQU16Z256rr,    X86::VMOVDQU16Z256mr,  TB_FOLDED_STORE },
402     { X86::VMOVDQU32Z256rr,    X86::VMOVDQU32Z256mr,  TB_FOLDED_STORE },
403     { X86::VMOVDQU64Z256rr,    X86::VMOVDQU64Z256mr,  TB_FOLDED_STORE },
404     // AVX-512 foldable instructions (128-bit versions)
405     { X86::VMOVAPDZ128rr,      X86::VMOVAPDZ128mr,    TB_FOLDED_STORE | TB_ALIGN_16 },
406     { X86::VMOVAPSZ128rr,      X86::VMOVAPSZ128mr,    TB_FOLDED_STORE | TB_ALIGN_16 },
407     { X86::VMOVDQA32Z128rr,    X86::VMOVDQA32Z128mr,  TB_FOLDED_STORE | TB_ALIGN_16 },
408     { X86::VMOVDQA64Z128rr,    X86::VMOVDQA64Z128mr,  TB_FOLDED_STORE | TB_ALIGN_16 },
409     { X86::VMOVUPDZ128rr,      X86::VMOVUPDZ128mr,    TB_FOLDED_STORE },
410     { X86::VMOVUPSZ128rr,      X86::VMOVUPSZ128mr,    TB_FOLDED_STORE },
411     { X86::VMOVDQU8Z128rr,     X86::VMOVDQU8Z128mr,   TB_FOLDED_STORE },
412     { X86::VMOVDQU16Z128rr,    X86::VMOVDQU16Z128mr,  TB_FOLDED_STORE },
413     { X86::VMOVDQU32Z128rr,    X86::VMOVDQU32Z128mr,  TB_FOLDED_STORE },
414     { X86::VMOVDQU64Z128rr,    X86::VMOVDQU64Z128mr,  TB_FOLDED_STORE },
415     // F16C foldable instructions
416     { X86::VCVTPS2PHrr,        X86::VCVTPS2PHmr,      TB_FOLDED_STORE },
417     { X86::VCVTPS2PHYrr,       X86::VCVTPS2PHYmr,     TB_FOLDED_STORE }
418   };
419
420   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
421     unsigned RegOp      = OpTbl0[i].RegOp;
422     unsigned MemOp      = OpTbl0[i].MemOp;
423     unsigned Flags      = OpTbl0[i].Flags;
424     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
425                   RegOp, MemOp, TB_INDEX_0 | Flags);
426   }
427
428   static const X86OpTblEntry OpTbl1[] = {
429     { X86::CMP16rr,         X86::CMP16rm,             0 },
430     { X86::CMP32rr,         X86::CMP32rm,             0 },
431     { X86::CMP64rr,         X86::CMP64rm,             0 },
432     { X86::CMP8rr,          X86::CMP8rm,              0 },
433     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
434     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
435     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
436     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
437     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
438     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
439     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
440     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
441     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
442     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
443     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
444     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
445     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
446     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
447     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
448     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
449     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
450     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
451     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
452     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
453     { X86::CVTSS2SI64rr,    X86::CVTSS2SI64rm,        0 },
454     { X86::CVTSS2SIrr,      X86::CVTSS2SIrm,          0 },
455     { X86::CVTDQ2PDrr,      X86::CVTDQ2PDrm,          TB_ALIGN_16 },
456     { X86::CVTDQ2PSrr,      X86::CVTDQ2PSrm,          TB_ALIGN_16 },
457     { X86::CVTPD2DQrr,      X86::CVTPD2DQrm,          TB_ALIGN_16 },
458     { X86::CVTPD2PSrr,      X86::CVTPD2PSrm,          TB_ALIGN_16 },
459     { X86::CVTPS2DQrr,      X86::CVTPS2DQrm,          TB_ALIGN_16 },
460     { X86::CVTPS2PDrr,      X86::CVTPS2PDrm,          TB_ALIGN_16 },
461     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
462     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
463     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
464     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
465     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
466     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
467     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
468     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
469     { X86::MOV16rr,         X86::MOV16rm,             0 },
470     { X86::MOV32rr,         X86::MOV32rm,             0 },
471     { X86::MOV64rr,         X86::MOV64rm,             0 },
472     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
473     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
474     { X86::MOV8rr,          X86::MOV8rm,              0 },
475     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
476     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
477     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
478     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
479     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
480     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
481     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
482     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
483     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
484     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
485     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
486     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
487     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
488     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
489     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
490     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
491     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm,        0 },
492     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
493     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
494     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
495     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
496     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
497     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
498     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
499     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
500     { X86::PCMPESTRIrr,     X86::PCMPESTRIrm,         TB_ALIGN_16 },
501     { X86::PCMPESTRM128rr,  X86::PCMPESTRM128rm,      TB_ALIGN_16 },
502     { X86::PCMPISTRIrr,     X86::PCMPISTRIrm,         TB_ALIGN_16 },
503     { X86::PCMPISTRM128rr,  X86::PCMPISTRM128rm,      TB_ALIGN_16 },
504     { X86::PHMINPOSUWrr128, X86::PHMINPOSUWrm128,     TB_ALIGN_16 },
505     { X86::PMOVSXBDrr,      X86::PMOVSXBDrm,          TB_ALIGN_16 },
506     { X86::PMOVSXBQrr,      X86::PMOVSXBQrm,          TB_ALIGN_16 },
507     { X86::PMOVSXBWrr,      X86::PMOVSXBWrm,          TB_ALIGN_16 },
508     { X86::PMOVSXDQrr,      X86::PMOVSXDQrm,          TB_ALIGN_16 },
509     { X86::PMOVSXWDrr,      X86::PMOVSXWDrm,          TB_ALIGN_16 },
510     { X86::PMOVSXWQrr,      X86::PMOVSXWQrm,          TB_ALIGN_16 },
511     { X86::PMOVZXBDrr,      X86::PMOVZXBDrm,          TB_ALIGN_16 },
512     { X86::PMOVZXBQrr,      X86::PMOVZXBQrm,          TB_ALIGN_16 },
513     { X86::PMOVZXBWrr,      X86::PMOVZXBWrm,          TB_ALIGN_16 },
514     { X86::PMOVZXDQrr,      X86::PMOVZXDQrm,          TB_ALIGN_16 },
515     { X86::PMOVZXWDrr,      X86::PMOVZXWDrm,          TB_ALIGN_16 },
516     { X86::PMOVZXWQrr,      X86::PMOVZXWQrm,          TB_ALIGN_16 },
517     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
518     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
519     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
520     { X86::PTESTrr,         X86::PTESTrm,             TB_ALIGN_16 },
521     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
522     { X86::RCPPSr_Int,      X86::RCPPSm_Int,          TB_ALIGN_16 },
523     { X86::ROUNDPDr,        X86::ROUNDPDm,            TB_ALIGN_16 },
524     { X86::ROUNDPSr,        X86::ROUNDPSm,            TB_ALIGN_16 },
525     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
526     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int,        TB_ALIGN_16 },
527     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
528     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
529     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
530     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
531     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
532     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
533     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
534     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
535     { X86::TEST16rr,        X86::TEST16rm,            0 },
536     { X86::TEST32rr,        X86::TEST32rm,            0 },
537     { X86::TEST64rr,        X86::TEST64rm,            0 },
538     { X86::TEST8rr,         X86::TEST8rm,             0 },
539     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
540     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
541     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
542     // AVX 128-bit versions of foldable instructions
543     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
544     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
545     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
546     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
547     { X86::VCVTTSD2SI64rr,  X86::VCVTTSD2SI64rm,      0 },
548     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm,0 },
549     { X86::VCVTTSD2SIrr,    X86::VCVTTSD2SIrm,        0 },
550     { X86::Int_VCVTTSD2SIrr,X86::Int_VCVTTSD2SIrm,    0 },
551     { X86::VCVTTSS2SI64rr,  X86::VCVTTSS2SI64rm,      0 },
552     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm,0 },
553     { X86::VCVTTSS2SIrr,    X86::VCVTTSS2SIrm,        0 },
554     { X86::Int_VCVTTSS2SIrr,X86::Int_VCVTTSS2SIrm,    0 },
555     { X86::VCVTSD2SI64rr,   X86::VCVTSD2SI64rm,       0 },
556     { X86::VCVTSD2SIrr,     X86::VCVTSD2SIrm,         0 },
557     { X86::VCVTSS2SI64rr,   X86::VCVTSS2SI64rm,       0 },
558     { X86::VCVTSS2SIrr,     X86::VCVTSS2SIrm,         0 },
559     { X86::VCVTDQ2PDrr,     X86::VCVTDQ2PDrm,         0 },
560     { X86::VCVTDQ2PSrr,     X86::VCVTDQ2PSrm,         0 },
561     { X86::VCVTPD2DQrr,     X86::VCVTPD2DQXrm,        0 },
562     { X86::VCVTPD2PSrr,     X86::VCVTPD2PSXrm,        0 },
563     { X86::VCVTPS2DQrr,     X86::VCVTPS2DQrm,         0 },
564     { X86::VCVTPS2PDrr,     X86::VCVTPS2PDrm,         0 },
565     { X86::VCVTTPD2DQrr,    X86::VCVTTPD2DQXrm,       0 },
566     { X86::VCVTTPS2DQrr,    X86::VCVTTPS2DQrm,        0 },
567     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
568     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
569     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
570     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
571     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
572     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
573     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
574     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
575     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         0 },
576     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         0 },
577     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           0 },
578     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
579     { X86::VMOVZQI2PQIrr,   X86::VMOVZQI2PQIrm,       0 },
580     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
581     { X86::VPABSBrr128,     X86::VPABSBrm128,         0 },
582     { X86::VPABSDrr128,     X86::VPABSDrm128,         0 },
583     { X86::VPABSWrr128,     X86::VPABSWrm128,         0 },
584     { X86::VPCMPESTRIrr,    X86::VPCMPESTRIrm,        0 },
585     { X86::VPCMPESTRM128rr, X86::VPCMPESTRM128rm,     0 },
586     { X86::VPCMPISTRIrr,    X86::VPCMPISTRIrm,        0 },
587     { X86::VPCMPISTRM128rr, X86::VPCMPISTRM128rm,     0 },
588     { X86::VPHMINPOSUWrr128, X86::VPHMINPOSUWrm128,   0 },
589     { X86::VPERMILPDri,     X86::VPERMILPDmi,         0 },
590     { X86::VPERMILPSri,     X86::VPERMILPSmi,         0 },
591     { X86::VPMOVSXBDrr,     X86::VPMOVSXBDrm,         0 },
592     { X86::VPMOVSXBQrr,     X86::VPMOVSXBQrm,         0 },
593     { X86::VPMOVSXBWrr,     X86::VPMOVSXBWrm,         0 },
594     { X86::VPMOVSXDQrr,     X86::VPMOVSXDQrm,         0 },
595     { X86::VPMOVSXWDrr,     X86::VPMOVSXWDrm,         0 },
596     { X86::VPMOVSXWQrr,     X86::VPMOVSXWQrm,         0 },
597     { X86::VPMOVZXBDrr,     X86::VPMOVZXBDrm,         0 },
598     { X86::VPMOVZXBQrr,     X86::VPMOVZXBQrm,         0 },
599     { X86::VPMOVZXBWrr,     X86::VPMOVZXBWrm,         0 },
600     { X86::VPMOVZXDQrr,     X86::VPMOVZXDQrm,         0 },
601     { X86::VPMOVZXWDrr,     X86::VPMOVZXWDrm,         0 },
602     { X86::VPMOVZXWQrr,     X86::VPMOVZXWQrm,         0 },
603     { X86::VPSHUFDri,       X86::VPSHUFDmi,           0 },
604     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          0 },
605     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          0 },
606     { X86::VPTESTrr,        X86::VPTESTrm,            0 },
607     { X86::VRCPPSr,         X86::VRCPPSm,             0 },
608     { X86::VRCPPSr_Int,     X86::VRCPPSm_Int,         0 },
609     { X86::VROUNDPDr,       X86::VROUNDPDm,           0 },
610     { X86::VROUNDPSr,       X86::VROUNDPSm,           0 },
611     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           0 },
612     { X86::VRSQRTPSr_Int,   X86::VRSQRTPSm_Int,       0 },
613     { X86::VSQRTPDr,        X86::VSQRTPDm,            0 },
614     { X86::VSQRTPSr,        X86::VSQRTPSm,            0 },
615     { X86::VTESTPDrr,       X86::VTESTPDrm,           0 },
616     { X86::VTESTPSrr,       X86::VTESTPSrm,           0 },
617     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
618     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
619     { X86::VBROADCASTSSrr,  X86::VBROADCASTSSrm,      TB_NO_REVERSE },
620
621     // AVX 256-bit foldable instructions
622     { X86::VCVTDQ2PDYrr,    X86::VCVTDQ2PDYrm,        0 },
623     { X86::VCVTDQ2PSYrr,    X86::VCVTDQ2PSYrm,        0 },
624     { X86::VCVTPD2DQYrr,    X86::VCVTPD2DQYrm,        0 },
625     { X86::VCVTPD2PSYrr,    X86::VCVTPD2PSYrm,        0 },
626     { X86::VCVTPS2DQYrr,    X86::VCVTPS2DQYrm,        0 },
627     { X86::VCVTPS2PDYrr,    X86::VCVTPS2PDYrm,        0 },
628     { X86::VCVTTPD2DQYrr,   X86::VCVTTPD2DQYrm,       0 },
629     { X86::VCVTTPS2DQYrr,   X86::VCVTTPS2DQYrm,       0 },
630     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
631     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
632     { X86::VMOVDDUPYrr,     X86::VMOVDDUPYrm,         0 },
633     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_32 },
634     { X86::VMOVSLDUPYrr,    X86::VMOVSLDUPYrm,        0 },
635     { X86::VMOVSHDUPYrr,    X86::VMOVSHDUPYrm,        0 },
636     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
637     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
638     { X86::VPERMILPDYri,    X86::VPERMILPDYmi,        0 },
639     { X86::VPERMILPSYri,    X86::VPERMILPSYmi,        0 },
640     { X86::VRCPPSYr,        X86::VRCPPSYm,            0 },
641     { X86::VRCPPSYr_Int,    X86::VRCPPSYm_Int,        0 },
642     { X86::VROUNDYPDr,      X86::VROUNDYPDm,          0 },
643     { X86::VROUNDYPSr,      X86::VROUNDYPSm,          0 },
644     { X86::VRSQRTPSYr,      X86::VRSQRTPSYm,          0 },
645     { X86::VRSQRTPSYr_Int,  X86::VRSQRTPSYm_Int,      0 },
646     { X86::VSQRTPDYr,       X86::VSQRTPDYm,           0 },
647     { X86::VSQRTPSYr,       X86::VSQRTPSYm,           0 },
648     { X86::VTESTPDYrr,      X86::VTESTPDYrm,          0 },
649     { X86::VTESTPSYrr,      X86::VTESTPSYrm,          0 },
650     { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrm,     TB_NO_REVERSE },
651     { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrm,     TB_NO_REVERSE },
652
653     // AVX2 foldable instructions
654     { X86::VPABSBrr256,     X86::VPABSBrm256,         0 },
655     { X86::VPABSDrr256,     X86::VPABSDrm256,         0 },
656     { X86::VPABSWrr256,     X86::VPABSWrm256,         0 },
657     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          0 },
658     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         0 },
659     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         0 },
660
661     // BMI/BMI2/LZCNT/POPCNT/TBM foldable instructions
662     { X86::BEXTR32rr,       X86::BEXTR32rm,           0 },
663     { X86::BEXTR64rr,       X86::BEXTR64rm,           0 },
664     { X86::BEXTRI32ri,      X86::BEXTRI32mi,          0 },
665     { X86::BEXTRI64ri,      X86::BEXTRI64mi,          0 },
666     { X86::BLCFILL32rr,     X86::BLCFILL32rm,         0 },
667     { X86::BLCFILL64rr,     X86::BLCFILL64rm,         0 },
668     { X86::BLCI32rr,        X86::BLCI32rm,            0 },
669     { X86::BLCI64rr,        X86::BLCI64rm,            0 },
670     { X86::BLCIC32rr,       X86::BLCIC32rm,           0 },
671     { X86::BLCIC64rr,       X86::BLCIC64rm,           0 },
672     { X86::BLCMSK32rr,      X86::BLCMSK32rm,          0 },
673     { X86::BLCMSK64rr,      X86::BLCMSK64rm,          0 },
674     { X86::BLCS32rr,        X86::BLCS32rm,            0 },
675     { X86::BLCS64rr,        X86::BLCS64rm,            0 },
676     { X86::BLSFILL32rr,     X86::BLSFILL32rm,         0 },
677     { X86::BLSFILL64rr,     X86::BLSFILL64rm,         0 },
678     { X86::BLSI32rr,        X86::BLSI32rm,            0 },
679     { X86::BLSI64rr,        X86::BLSI64rm,            0 },
680     { X86::BLSIC32rr,       X86::BLSIC32rm,           0 },
681     { X86::BLSIC64rr,       X86::BLSIC64rm,           0 },
682     { X86::BLSMSK32rr,      X86::BLSMSK32rm,          0 },
683     { X86::BLSMSK64rr,      X86::BLSMSK64rm,          0 },
684     { X86::BLSR32rr,        X86::BLSR32rm,            0 },
685     { X86::BLSR64rr,        X86::BLSR64rm,            0 },
686     { X86::BZHI32rr,        X86::BZHI32rm,            0 },
687     { X86::BZHI64rr,        X86::BZHI64rm,            0 },
688     { X86::LZCNT16rr,       X86::LZCNT16rm,           0 },
689     { X86::LZCNT32rr,       X86::LZCNT32rm,           0 },
690     { X86::LZCNT64rr,       X86::LZCNT64rm,           0 },
691     { X86::POPCNT16rr,      X86::POPCNT16rm,          0 },
692     { X86::POPCNT32rr,      X86::POPCNT32rm,          0 },
693     { X86::POPCNT64rr,      X86::POPCNT64rm,          0 },
694     { X86::RORX32ri,        X86::RORX32mi,            0 },
695     { X86::RORX64ri,        X86::RORX64mi,            0 },
696     { X86::SARX32rr,        X86::SARX32rm,            0 },
697     { X86::SARX64rr,        X86::SARX64rm,            0 },
698     { X86::SHRX32rr,        X86::SHRX32rm,            0 },
699     { X86::SHRX64rr,        X86::SHRX64rm,            0 },
700     { X86::SHLX32rr,        X86::SHLX32rm,            0 },
701     { X86::SHLX64rr,        X86::SHLX64rm,            0 },
702     { X86::T1MSKC32rr,      X86::T1MSKC32rm,          0 },
703     { X86::T1MSKC64rr,      X86::T1MSKC64rm,          0 },
704     { X86::TZCNT16rr,       X86::TZCNT16rm,           0 },
705     { X86::TZCNT32rr,       X86::TZCNT32rm,           0 },
706     { X86::TZCNT64rr,       X86::TZCNT64rm,           0 },
707     { X86::TZMSK32rr,       X86::TZMSK32rm,           0 },
708     { X86::TZMSK64rr,       X86::TZMSK64rm,           0 },
709
710     // AVX-512 foldable instructions
711     { X86::VMOV64toPQIZrr,  X86::VMOVQI2PQIZrm,       0 },
712     { X86::VMOVDI2SSZrr,    X86::VMOVDI2SSZrm,        0 },
713     { X86::VMOVAPDZrr,      X86::VMOVAPDZrm,          TB_ALIGN_64 },
714     { X86::VMOVAPSZrr,      X86::VMOVAPSZrm,          TB_ALIGN_64 },
715     { X86::VMOVDQA32Zrr,    X86::VMOVDQA32Zrm,        TB_ALIGN_64 },
716     { X86::VMOVDQA64Zrr,    X86::VMOVDQA64Zrm,        TB_ALIGN_64 },
717     { X86::VMOVDQU8Zrr,     X86::VMOVDQU8Zrm,         0 },
718     { X86::VMOVDQU16Zrr,    X86::VMOVDQU16Zrm,        0 },
719     { X86::VMOVDQU32Zrr,    X86::VMOVDQU32Zrm,        0 },
720     { X86::VMOVDQU64Zrr,    X86::VMOVDQU64Zrm,        0 },
721     { X86::VMOVUPDZrr,      X86::VMOVUPDZrm,          0 },
722     { X86::VMOVUPSZrr,      X86::VMOVUPSZrm,          0 },
723     { X86::VPABSDZrr,       X86::VPABSDZrm,           0 },
724     { X86::VPABSQZrr,       X86::VPABSQZrm,           0 },
725     { X86::VBROADCASTSSZr,  X86::VBROADCASTSSZm,      TB_NO_REVERSE },
726     { X86::VBROADCASTSDZr,  X86::VBROADCASTSDZm,      TB_NO_REVERSE },
727     // AVX-512 foldable instructions (256-bit versions)
728     { X86::VMOVAPDZ256rr,      X86::VMOVAPDZ256rm,          TB_ALIGN_32 },
729     { X86::VMOVAPSZ256rr,      X86::VMOVAPSZ256rm,          TB_ALIGN_32 },
730     { X86::VMOVDQA32Z256rr,    X86::VMOVDQA32Z256rm,        TB_ALIGN_32 },
731     { X86::VMOVDQA64Z256rr,    X86::VMOVDQA64Z256rm,        TB_ALIGN_32 },
732     { X86::VMOVDQU8Z256rr,     X86::VMOVDQU8Z256rm,         0 },
733     { X86::VMOVDQU16Z256rr,    X86::VMOVDQU16Z256rm,        0 },
734     { X86::VMOVDQU32Z256rr,    X86::VMOVDQU32Z256rm,        0 },
735     { X86::VMOVDQU64Z256rr,    X86::VMOVDQU64Z256rm,        0 },
736     { X86::VMOVUPDZ256rr,      X86::VMOVUPDZ256rm,          0 },
737     { X86::VMOVUPSZ256rr,      X86::VMOVUPSZ256rm,          0 },
738     { X86::VBROADCASTSSZ256r,  X86::VBROADCASTSSZ256m,      TB_NO_REVERSE },
739     { X86::VBROADCASTSDZ256r,  X86::VBROADCASTSDZ256m,      TB_NO_REVERSE },
740     // AVX-512 foldable instructions (256-bit versions)
741     { X86::VMOVAPDZ128rr,      X86::VMOVAPDZ128rm,          TB_ALIGN_16 },
742     { X86::VMOVAPSZ128rr,      X86::VMOVAPSZ128rm,          TB_ALIGN_16 },
743     { X86::VMOVDQA32Z128rr,    X86::VMOVDQA32Z128rm,        TB_ALIGN_16 },
744     { X86::VMOVDQA64Z128rr,    X86::VMOVDQA64Z128rm,        TB_ALIGN_16 },
745     { X86::VMOVDQU8Z128rr,     X86::VMOVDQU8Z128rm,         0 },
746     { X86::VMOVDQU16Z128rr,    X86::VMOVDQU16Z128rm,        0 },
747     { X86::VMOVDQU32Z128rr,    X86::VMOVDQU32Z128rm,        0 },
748     { X86::VMOVDQU64Z128rr,    X86::VMOVDQU64Z128rm,        0 },
749     { X86::VMOVUPDZ128rr,      X86::VMOVUPDZ128rm,          0 },
750     { X86::VMOVUPSZ128rr,      X86::VMOVUPSZ128rm,          0 },
751     { X86::VBROADCASTSSZ128r,  X86::VBROADCASTSSZ128m,      TB_NO_REVERSE },
752     // F16C foldable instructions
753     { X86::VCVTPH2PSrr,        X86::VCVTPH2PSrm,            0 },
754     { X86::VCVTPH2PSYrr,       X86::VCVTPH2PSYrm,           0 },
755     // AES foldable instructions
756     { X86::AESIMCrr,              X86::AESIMCrm,              TB_ALIGN_16 },
757     { X86::AESKEYGENASSIST128rr,  X86::AESKEYGENASSIST128rm,  TB_ALIGN_16 },
758     { X86::VAESIMCrr,             X86::VAESIMCrm,             TB_ALIGN_16 },
759     { X86::VAESKEYGENASSIST128rr, X86::VAESKEYGENASSIST128rm, TB_ALIGN_16 }
760   };
761
762   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
763     unsigned RegOp = OpTbl1[i].RegOp;
764     unsigned MemOp = OpTbl1[i].MemOp;
765     unsigned Flags = OpTbl1[i].Flags;
766     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
767                   RegOp, MemOp,
768                   // Index 1, folded load
769                   Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
770   }
771
772   static const X86OpTblEntry OpTbl2[] = {
773     { X86::ADC32rr,         X86::ADC32rm,       0 },
774     { X86::ADC64rr,         X86::ADC64rm,       0 },
775     { X86::ADD16rr,         X86::ADD16rm,       0 },
776     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
777     { X86::ADD32rr,         X86::ADD32rm,       0 },
778     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
779     { X86::ADD64rr,         X86::ADD64rm,       0 },
780     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
781     { X86::ADD8rr,          X86::ADD8rm,        0 },
782     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
783     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
784     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
785     { X86::ADDSDrr_Int,     X86::ADDSDrm_Int,   0 },
786     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
787     { X86::ADDSSrr_Int,     X86::ADDSSrm_Int,   0 },
788     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
789     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
790     { X86::AND16rr,         X86::AND16rm,       0 },
791     { X86::AND32rr,         X86::AND32rm,       0 },
792     { X86::AND64rr,         X86::AND64rm,       0 },
793     { X86::AND8rr,          X86::AND8rm,        0 },
794     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
795     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
796     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
797     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
798     { X86::BLENDPDrri,      X86::BLENDPDrmi,    TB_ALIGN_16 },
799     { X86::BLENDPSrri,      X86::BLENDPSrmi,    TB_ALIGN_16 },
800     { X86::BLENDVPDrr0,     X86::BLENDVPDrm0,   TB_ALIGN_16 },
801     { X86::BLENDVPSrr0,     X86::BLENDVPSrm0,   TB_ALIGN_16 },
802     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
803     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
804     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
805     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
806     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
807     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
808     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
809     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
810     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
811     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
812     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
813     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
814     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
815     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
816     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
817     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
818     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
819     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
820     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
821     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
822     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
823     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
824     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
825     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
826     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
827     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
828     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
829     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
830     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
831     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
832     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
833     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
834     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
835     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
836     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
837     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
838     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
839     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
840     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
841     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
842     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
843     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
844     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
845     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
846     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
847     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
848     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
849     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
850     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
851     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
852     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
853     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
854     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
855     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
856     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
857     { X86::DIVSDrr_Int,     X86::DIVSDrm_Int,   0 },
858     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
859     { X86::DIVSSrr_Int,     X86::DIVSSrm_Int,   0 },
860     { X86::DPPDrri,         X86::DPPDrmi,       TB_ALIGN_16 },
861     { X86::DPPSrri,         X86::DPPSrmi,       TB_ALIGN_16 },
862     { X86::FsANDNPDrr,      X86::FsANDNPDrm,    TB_ALIGN_16 },
863     { X86::FsANDNPSrr,      X86::FsANDNPSrm,    TB_ALIGN_16 },
864     { X86::FsANDPDrr,       X86::FsANDPDrm,     TB_ALIGN_16 },
865     { X86::FsANDPSrr,       X86::FsANDPSrm,     TB_ALIGN_16 },
866     { X86::FsORPDrr,        X86::FsORPDrm,      TB_ALIGN_16 },
867     { X86::FsORPSrr,        X86::FsORPSrm,      TB_ALIGN_16 },
868     { X86::FsXORPDrr,       X86::FsXORPDrm,     TB_ALIGN_16 },
869     { X86::FsXORPSrr,       X86::FsXORPSrm,     TB_ALIGN_16 },
870     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
871     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
872     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
873     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
874     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
875     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
876     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
877     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
878     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
879     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
880     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
881     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
882     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
883     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
884     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
885     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
886     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
887     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
888     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int,   0 },
889     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
890     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int,   0 },
891     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
892     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
893     { X86::MINSDrr,         X86::MINSDrm,       0 },
894     { X86::MINSDrr_Int,     X86::MINSDrm_Int,   0 },
895     { X86::MINSSrr,         X86::MINSSrm,       0 },
896     { X86::MINSSrr_Int,     X86::MINSSrm_Int,   0 },
897     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
898     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
899     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
900     { X86::MULSDrr,         X86::MULSDrm,       0 },
901     { X86::MULSDrr_Int,     X86::MULSDrm_Int,   0 },
902     { X86::MULSSrr,         X86::MULSSrm,       0 },
903     { X86::MULSSrr_Int,     X86::MULSSrm_Int,   0 },
904     { X86::OR16rr,          X86::OR16rm,        0 },
905     { X86::OR32rr,          X86::OR32rm,        0 },
906     { X86::OR64rr,          X86::OR64rm,        0 },
907     { X86::OR8rr,           X86::OR8rm,         0 },
908     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
909     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
910     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
911     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
912     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
913     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
914     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
915     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
916     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
917     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
918     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
919     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
920     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
921     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
922     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
923     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
924     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
925     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
926     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
927     { X86::PBLENDVBrr0,     X86::PBLENDVBrm0,   TB_ALIGN_16 },
928     { X86::PBLENDWrri,      X86::PBLENDWrmi,    TB_ALIGN_16 },
929     { X86::PCLMULQDQrr,     X86::PCLMULQDQrm,   TB_ALIGN_16 },
930     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
931     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
932     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
933     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
934     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
935     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
936     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
937     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
938     { X86::PHADDDrr,        X86::PHADDDrm,      TB_ALIGN_16 },
939     { X86::PHADDWrr,        X86::PHADDWrm,      TB_ALIGN_16 },
940     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
941     { X86::PHSUBDrr,        X86::PHSUBDrm,      TB_ALIGN_16 },
942     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
943     { X86::PHSUBWrr,        X86::PHSUBWrm,      TB_ALIGN_16 },
944     { X86::PINSRBrr,        X86::PINSRBrm,      0 },
945     { X86::PINSRDrr,        X86::PINSRDrm,      0 },
946     { X86::PINSRQrr,        X86::PINSRQrm,      0 },
947     { X86::PINSRWrri,       X86::PINSRWrmi,     0 },
948     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
949     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
950     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
951     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
952     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
953     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
954     { X86::PMINSBrr,        X86::PMINSBrm,      TB_ALIGN_16 },
955     { X86::PMINSDrr,        X86::PMINSDrm,      TB_ALIGN_16 },
956     { X86::PMINUDrr,        X86::PMINUDrm,      TB_ALIGN_16 },
957     { X86::PMINUWrr,        X86::PMINUWrm,      TB_ALIGN_16 },
958     { X86::PMAXSBrr,        X86::PMAXSBrm,      TB_ALIGN_16 },
959     { X86::PMAXSDrr,        X86::PMAXSDrm,      TB_ALIGN_16 },
960     { X86::PMAXUDrr,        X86::PMAXUDrm,      TB_ALIGN_16 },
961     { X86::PMAXUWrr,        X86::PMAXUWrm,      TB_ALIGN_16 },
962     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
963     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
964     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
965     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
966     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
967     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
968     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
969     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
970     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
971     { X86::PSHUFBrr,        X86::PSHUFBrm,      TB_ALIGN_16 },
972     { X86::PSIGNBrr,        X86::PSIGNBrm,      TB_ALIGN_16 },
973     { X86::PSIGNWrr,        X86::PSIGNWrm,      TB_ALIGN_16 },
974     { X86::PSIGNDrr,        X86::PSIGNDrm,      TB_ALIGN_16 },
975     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
976     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
977     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
978     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
979     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
980     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
981     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
982     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
983     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
984     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
985     { X86::PSUBQrr,         X86::PSUBQrm,       TB_ALIGN_16 },
986     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
987     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
988     { X86::PSUBUSBrr,       X86::PSUBUSBrm,     TB_ALIGN_16 },
989     { X86::PSUBUSWrr,       X86::PSUBUSWrm,     TB_ALIGN_16 },
990     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
991     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
992     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
993     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
994     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
995     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
996     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
997     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
998     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
999     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
1000     { X86::SBB32rr,         X86::SBB32rm,       0 },
1001     { X86::SBB64rr,         X86::SBB64rm,       0 },
1002     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
1003     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
1004     { X86::SUB16rr,         X86::SUB16rm,       0 },
1005     { X86::SUB32rr,         X86::SUB32rm,       0 },
1006     { X86::SUB64rr,         X86::SUB64rm,       0 },
1007     { X86::SUB8rr,          X86::SUB8rm,        0 },
1008     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
1009     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
1010     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
1011     { X86::SUBSDrr_Int,     X86::SUBSDrm_Int,   0 },
1012     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
1013     { X86::SUBSSrr_Int,     X86::SUBSSrm_Int,   0 },
1014     // FIXME: TEST*rr -> swapped operand of TEST*mr.
1015     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
1016     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
1017     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
1018     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
1019     { X86::XOR16rr,         X86::XOR16rm,       0 },
1020     { X86::XOR32rr,         X86::XOR32rm,       0 },
1021     { X86::XOR64rr,         X86::XOR64rm,       0 },
1022     { X86::XOR8rr,          X86::XOR8rm,        0 },
1023     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
1024     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
1025     // AVX 128-bit versions of foldable instructions
1026     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
1027     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
1028     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
1029     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
1030     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
1031     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
1032     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
1033     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
1034     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
1035     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
1036     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
1037     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
1038     { X86::VRCPSSr,           X86::VRCPSSm,            0 },
1039     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
1040     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
1041     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
1042     { X86::VADDPDrr,          X86::VADDPDrm,           0 },
1043     { X86::VADDPSrr,          X86::VADDPSrm,           0 },
1044     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
1045     { X86::VADDSDrr_Int,      X86::VADDSDrm_Int,       0 },
1046     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
1047     { X86::VADDSSrr_Int,      X86::VADDSSrm_Int,       0 },
1048     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        0 },
1049     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        0 },
1050     { X86::VANDNPDrr,         X86::VANDNPDrm,          0 },
1051     { X86::VANDNPSrr,         X86::VANDNPSrm,          0 },
1052     { X86::VANDPDrr,          X86::VANDPDrm,           0 },
1053     { X86::VANDPSrr,          X86::VANDPSrm,           0 },
1054     { X86::VBLENDPDrri,       X86::VBLENDPDrmi,        0 },
1055     { X86::VBLENDPSrri,       X86::VBLENDPSrmi,        0 },
1056     { X86::VBLENDVPDrr,       X86::VBLENDVPDrm,        0 },
1057     { X86::VBLENDVPSrr,       X86::VBLENDVPSrm,        0 },
1058     { X86::VCMPPDrri,         X86::VCMPPDrmi,          0 },
1059     { X86::VCMPPSrri,         X86::VCMPPSrmi,          0 },
1060     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
1061     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
1062     { X86::VDIVPDrr,          X86::VDIVPDrm,           0 },
1063     { X86::VDIVPSrr,          X86::VDIVPSrm,           0 },
1064     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
1065     { X86::VDIVSDrr_Int,      X86::VDIVSDrm_Int,       0 },
1066     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
1067     { X86::VDIVSSrr_Int,      X86::VDIVSSrm_Int,       0 },
1068     { X86::VDPPDrri,          X86::VDPPDrmi,           0 },
1069     { X86::VDPPSrri,          X86::VDPPSrmi,           0 },
1070     { X86::VFsANDNPDrr,       X86::VFsANDNPDrm,        TB_ALIGN_16 },
1071     { X86::VFsANDNPSrr,       X86::VFsANDNPSrm,        TB_ALIGN_16 },
1072     { X86::VFsANDPDrr,        X86::VFsANDPDrm,         TB_ALIGN_16 },
1073     { X86::VFsANDPSrr,        X86::VFsANDPSrm,         TB_ALIGN_16 },
1074     { X86::VFsORPDrr,         X86::VFsORPDrm,          TB_ALIGN_16 },
1075     { X86::VFsORPSrr,         X86::VFsORPSrm,          TB_ALIGN_16 },
1076     { X86::VFsXORPDrr,        X86::VFsXORPDrm,         TB_ALIGN_16 },
1077     { X86::VFsXORPSrr,        X86::VFsXORPSrm,         TB_ALIGN_16 },
1078     { X86::VHADDPDrr,         X86::VHADDPDrm,          0 },
1079     { X86::VHADDPSrr,         X86::VHADDPSrm,          0 },
1080     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          0 },
1081     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          0 },
1082     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
1083     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
1084     { X86::VMAXPDrr,          X86::VMAXPDrm,           0 },
1085     { X86::VMAXPSrr,          X86::VMAXPSrm,           0 },
1086     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
1087     { X86::VMAXSDrr_Int,      X86::VMAXSDrm_Int,       0 },
1088     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
1089     { X86::VMAXSSrr_Int,      X86::VMAXSSrm_Int,       0 },
1090     { X86::VMINPDrr,          X86::VMINPDrm,           0 },
1091     { X86::VMINPSrr,          X86::VMINPSrm,           0 },
1092     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
1093     { X86::VMINSDrr_Int,      X86::VMINSDrm_Int,       0 },
1094     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
1095     { X86::VMINSSrr_Int,      X86::VMINSSrm_Int,       0 },
1096     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        0 },
1097     { X86::VMULPDrr,          X86::VMULPDrm,           0 },
1098     { X86::VMULPSrr,          X86::VMULPSrm,           0 },
1099     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
1100     { X86::VMULSDrr_Int,      X86::VMULSDrm_Int,       0 },
1101     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
1102     { X86::VMULSSrr_Int,      X86::VMULSSrm_Int,       0 },
1103     { X86::VORPDrr,           X86::VORPDrm,            0 },
1104     { X86::VORPSrr,           X86::VORPSrm,            0 },
1105     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        0 },
1106     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        0 },
1107     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        0 },
1108     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        0 },
1109     { X86::VPADDBrr,          X86::VPADDBrm,           0 },
1110     { X86::VPADDDrr,          X86::VPADDDrm,           0 },
1111     { X86::VPADDQrr,          X86::VPADDQrm,           0 },
1112     { X86::VPADDSBrr,         X86::VPADDSBrm,          0 },
1113     { X86::VPADDSWrr,         X86::VPADDSWrm,          0 },
1114     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         0 },
1115     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         0 },
1116     { X86::VPADDWrr,          X86::VPADDWrm,           0 },
1117     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      0 },
1118     { X86::VPANDNrr,          X86::VPANDNrm,           0 },
1119     { X86::VPANDrr,           X86::VPANDrm,            0 },
1120     { X86::VPAVGBrr,          X86::VPAVGBrm,           0 },
1121     { X86::VPAVGWrr,          X86::VPAVGWrm,           0 },
1122     { X86::VPBLENDVBrr,       X86::VPBLENDVBrm,        0 },
1123     { X86::VPBLENDWrri,       X86::VPBLENDWrmi,        0 },
1124     { X86::VPCLMULQDQrr,      X86::VPCLMULQDQrm,       0 },
1125     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         0 },
1126     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         0 },
1127     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         0 },
1128     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         0 },
1129     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         0 },
1130     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         0 },
1131     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         0 },
1132     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         0 },
1133     { X86::VPHADDDrr,         X86::VPHADDDrm,          0 },
1134     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      0 },
1135     { X86::VPHADDWrr,         X86::VPHADDWrm,          0 },
1136     { X86::VPHSUBDrr,         X86::VPHSUBDrm,          0 },
1137     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      0 },
1138     { X86::VPHSUBWrr,         X86::VPHSUBWrm,          0 },
1139     { X86::VPERMILPDrr,       X86::VPERMILPDrm,        0 },
1140     { X86::VPERMILPSrr,       X86::VPERMILPSrm,        0 },
1141     { X86::VPINSRBrr,         X86::VPINSRBrm,          0 },
1142     { X86::VPINSRDrr,         X86::VPINSRDrm,          0 },
1143     { X86::VPINSRQrr,         X86::VPINSRQrm,          0 },
1144     { X86::VPINSRWrri,        X86::VPINSRWrmi,         0 },
1145     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    0 },
1146     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         0 },
1147     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          0 },
1148     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          0 },
1149     { X86::VPMINSWrr,         X86::VPMINSWrm,          0 },
1150     { X86::VPMINUBrr,         X86::VPMINUBrm,          0 },
1151     { X86::VPMINSBrr,         X86::VPMINSBrm,          0 },
1152     { X86::VPMINSDrr,         X86::VPMINSDrm,          0 },
1153     { X86::VPMINUDrr,         X86::VPMINUDrm,          0 },
1154     { X86::VPMINUWrr,         X86::VPMINUWrm,          0 },
1155     { X86::VPMAXSBrr,         X86::VPMAXSBrm,          0 },
1156     { X86::VPMAXSDrr,         X86::VPMAXSDrm,          0 },
1157     { X86::VPMAXUDrr,         X86::VPMAXUDrm,          0 },
1158     { X86::VPMAXUWrr,         X86::VPMAXUWrm,          0 },
1159     { X86::VPMULDQrr,         X86::VPMULDQrm,          0 },
1160     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     0 },
1161     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         0 },
1162     { X86::VPMULHWrr,         X86::VPMULHWrm,          0 },
1163     { X86::VPMULLDrr,         X86::VPMULLDrm,          0 },
1164     { X86::VPMULLWrr,         X86::VPMULLWrm,          0 },
1165     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         0 },
1166     { X86::VPORrr,            X86::VPORrm,             0 },
1167     { X86::VPSADBWrr,         X86::VPSADBWrm,          0 },
1168     { X86::VPSHUFBrr,         X86::VPSHUFBrm,          0 },
1169     { X86::VPSIGNBrr,         X86::VPSIGNBrm,          0 },
1170     { X86::VPSIGNWrr,         X86::VPSIGNWrm,          0 },
1171     { X86::VPSIGNDrr,         X86::VPSIGNDrm,          0 },
1172     { X86::VPSLLDrr,          X86::VPSLLDrm,           0 },
1173     { X86::VPSLLQrr,          X86::VPSLLQrm,           0 },
1174     { X86::VPSLLWrr,          X86::VPSLLWrm,           0 },
1175     { X86::VPSRADrr,          X86::VPSRADrm,           0 },
1176     { X86::VPSRAWrr,          X86::VPSRAWrm,           0 },
1177     { X86::VPSRLDrr,          X86::VPSRLDrm,           0 },
1178     { X86::VPSRLQrr,          X86::VPSRLQrm,           0 },
1179     { X86::VPSRLWrr,          X86::VPSRLWrm,           0 },
1180     { X86::VPSUBBrr,          X86::VPSUBBrm,           0 },
1181     { X86::VPSUBDrr,          X86::VPSUBDrm,           0 },
1182     { X86::VPSUBQrr,          X86::VPSUBQrm,           0 },
1183     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          0 },
1184     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          0 },
1185     { X86::VPSUBUSBrr,        X86::VPSUBUSBrm,         0 },
1186     { X86::VPSUBUSWrr,        X86::VPSUBUSWrm,         0 },
1187     { X86::VPSUBWrr,          X86::VPSUBWrm,           0 },
1188     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       0 },
1189     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       0 },
1190     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      0 },
1191     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       0 },
1192     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       0 },
1193     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       0 },
1194     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      0 },
1195     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       0 },
1196     { X86::VPXORrr,           X86::VPXORrm,            0 },
1197     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         0 },
1198     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         0 },
1199     { X86::VSUBPDrr,          X86::VSUBPDrm,           0 },
1200     { X86::VSUBPSrr,          X86::VSUBPSrm,           0 },
1201     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
1202     { X86::VSUBSDrr_Int,      X86::VSUBSDrm_Int,       0 },
1203     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
1204     { X86::VSUBSSrr_Int,      X86::VSUBSSrm_Int,       0 },
1205     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        0 },
1206     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        0 },
1207     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        0 },
1208     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        0 },
1209     { X86::VXORPDrr,          X86::VXORPDrm,           0 },
1210     { X86::VXORPSrr,          X86::VXORPSrm,           0 },
1211     // AVX 256-bit foldable instructions
1212     { X86::VADDPDYrr,         X86::VADDPDYrm,          0 },
1213     { X86::VADDPSYrr,         X86::VADDPSYrm,          0 },
1214     { X86::VADDSUBPDYrr,      X86::VADDSUBPDYrm,       0 },
1215     { X86::VADDSUBPSYrr,      X86::VADDSUBPSYrm,       0 },
1216     { X86::VANDNPDYrr,        X86::VANDNPDYrm,         0 },
1217     { X86::VANDNPSYrr,        X86::VANDNPSYrm,         0 },
1218     { X86::VANDPDYrr,         X86::VANDPDYrm,          0 },
1219     { X86::VANDPSYrr,         X86::VANDPSYrm,          0 },
1220     { X86::VBLENDPDYrri,      X86::VBLENDPDYrmi,       0 },
1221     { X86::VBLENDPSYrri,      X86::VBLENDPSYrmi,       0 },
1222     { X86::VBLENDVPDYrr,      X86::VBLENDVPDYrm,       0 },
1223     { X86::VBLENDVPSYrr,      X86::VBLENDVPSYrm,       0 },
1224     { X86::VCMPPDYrri,        X86::VCMPPDYrmi,         0 },
1225     { X86::VCMPPSYrri,        X86::VCMPPSYrmi,         0 },
1226     { X86::VDIVPDYrr,         X86::VDIVPDYrm,          0 },
1227     { X86::VDIVPSYrr,         X86::VDIVPSYrm,          0 },
1228     { X86::VDPPSYrri,         X86::VDPPSYrmi,          0 },
1229     { X86::VHADDPDYrr,        X86::VHADDPDYrm,         0 },
1230     { X86::VHADDPSYrr,        X86::VHADDPSYrm,         0 },
1231     { X86::VHSUBPDYrr,        X86::VHSUBPDYrm,         0 },
1232     { X86::VHSUBPSYrr,        X86::VHSUBPSYrm,         0 },
1233     { X86::VINSERTF128rr,     X86::VINSERTF128rm,      0 },
1234     { X86::VMAXPDYrr,         X86::VMAXPDYrm,          0 },
1235     { X86::VMAXPSYrr,         X86::VMAXPSYrm,          0 },
1236     { X86::VMINPDYrr,         X86::VMINPDYrm,          0 },
1237     { X86::VMINPSYrr,         X86::VMINPSYrm,          0 },
1238     { X86::VMULPDYrr,         X86::VMULPDYrm,          0 },
1239     { X86::VMULPSYrr,         X86::VMULPSYrm,          0 },
1240     { X86::VORPDYrr,          X86::VORPDYrm,           0 },
1241     { X86::VORPSYrr,          X86::VORPSYrm,           0 },
1242     { X86::VPERM2F128rr,      X86::VPERM2F128rm,       0 },
1243     { X86::VPERMILPDYrr,      X86::VPERMILPDYrm,       0 },
1244     { X86::VPERMILPSYrr,      X86::VPERMILPSYrm,       0 },
1245     { X86::VSHUFPDYrri,       X86::VSHUFPDYrmi,        0 },
1246     { X86::VSHUFPSYrri,       X86::VSHUFPSYrmi,        0 },
1247     { X86::VSUBPDYrr,         X86::VSUBPDYrm,          0 },
1248     { X86::VSUBPSYrr,         X86::VSUBPSYrm,          0 },
1249     { X86::VUNPCKHPDYrr,      X86::VUNPCKHPDYrm,       0 },
1250     { X86::VUNPCKHPSYrr,      X86::VUNPCKHPSYrm,       0 },
1251     { X86::VUNPCKLPDYrr,      X86::VUNPCKLPDYrm,       0 },
1252     { X86::VUNPCKLPSYrr,      X86::VUNPCKLPSYrm,       0 },
1253     { X86::VXORPDYrr,         X86::VXORPDYrm,          0 },
1254     { X86::VXORPSYrr,         X86::VXORPSYrm,          0 },
1255     // AVX2 foldable instructions
1256     { X86::VINSERTI128rr,     X86::VINSERTI128rm,      0 },
1257     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       0 },
1258     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       0 },
1259     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       0 },
1260     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       0 },
1261     { X86::VPADDBYrr,         X86::VPADDBYrm,          0 },
1262     { X86::VPADDDYrr,         X86::VPADDDYrm,          0 },
1263     { X86::VPADDQYrr,         X86::VPADDQYrm,          0 },
1264     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         0 },
1265     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         0 },
1266     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        0 },
1267     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        0 },
1268     { X86::VPADDWYrr,         X86::VPADDWYrm,          0 },
1269     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      0 },
1270     { X86::VPANDNYrr,         X86::VPANDNYrm,          0 },
1271     { X86::VPANDYrr,          X86::VPANDYrm,           0 },
1272     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          0 },
1273     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          0 },
1274     { X86::VPBLENDDrri,       X86::VPBLENDDrmi,        0 },
1275     { X86::VPBLENDDYrri,      X86::VPBLENDDYrmi,       0 },
1276     { X86::VPBLENDWYrri,      X86::VPBLENDWYrmi,       0 },
1277     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        0 },
1278     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        0 },
1279     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        0 },
1280     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        0 },
1281     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        0 },
1282     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        0 },
1283     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        0 },
1284     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        0 },
1285     { X86::VPERM2I128rr,      X86::VPERM2I128rm,       0 },
1286     { X86::VPERMDYrr,         X86::VPERMDYrm,          0 },
1287     { X86::VPERMPDYri,        X86::VPERMPDYmi,         0 },
1288     { X86::VPERMPSYrr,        X86::VPERMPSYrm,         0 },
1289     { X86::VPERMQYri,         X86::VPERMQYmi,          0 },
1290     { X86::VPHADDDYrr,        X86::VPHADDDYrm,         0 },
1291     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      0 },
1292     { X86::VPHADDWYrr,        X86::VPHADDWYrm,         0 },
1293     { X86::VPHSUBDYrr,        X86::VPHSUBDYrm,         0 },
1294     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      0 },
1295     { X86::VPHSUBWYrr,        X86::VPHSUBWYrm,         0 },
1296     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    0 },
1297     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        0 },
1298     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         0 },
1299     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         0 },
1300     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         0 },
1301     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         0 },
1302     { X86::VPMINSBYrr,        X86::VPMINSBYrm,         0 },
1303     { X86::VPMINSDYrr,        X86::VPMINSDYrm,         0 },
1304     { X86::VPMINUDYrr,        X86::VPMINUDYrm,         0 },
1305     { X86::VPMINUWYrr,        X86::VPMINUWYrm,         0 },
1306     { X86::VPMAXSBYrr,        X86::VPMAXSBYrm,         0 },
1307     { X86::VPMAXSDYrr,        X86::VPMAXSDYrm,         0 },
1308     { X86::VPMAXUDYrr,        X86::VPMAXUDYrm,         0 },
1309     { X86::VPMAXUWYrr,        X86::VPMAXUWYrm,         0 },
1310     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       0 },
1311     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         0 },
1312     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     0 },
1313     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        0 },
1314     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         0 },
1315     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         0 },
1316     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         0 },
1317     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        0 },
1318     { X86::VPORYrr,           X86::VPORYrm,            0 },
1319     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         0 },
1320     { X86::VPSHUFBYrr,        X86::VPSHUFBYrm,         0 },
1321     { X86::VPSIGNBYrr,        X86::VPSIGNBYrm,         0 },
1322     { X86::VPSIGNWYrr,        X86::VPSIGNWYrm,         0 },
1323     { X86::VPSIGNDYrr,        X86::VPSIGNDYrm,         0 },
1324     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          0 },
1325     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          0 },
1326     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          0 },
1327     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          0 },
1328     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         0 },
1329     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          0 },
1330     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         0 },
1331     { X86::VPSRADYrr,         X86::VPSRADYrm,          0 },
1332     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          0 },
1333     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          0 },
1334     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         0 },
1335     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          0 },
1336     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          0 },
1337     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          0 },
1338     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          0 },
1339     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         0 },
1340     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          0 },
1341     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         0 },
1342     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          0 },
1343     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          0 },
1344     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         0 },
1345     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         0 },
1346     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          0 },
1347     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      0 },
1348     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      0 },
1349     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     0 },
1350     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      0 },
1351     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      0 },
1352     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      0 },
1353     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     0 },
1354     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      0 },
1355     { X86::VPXORYrr,          X86::VPXORYrm,           0 },
1356     // FIXME: add AVX 256-bit foldable instructions
1357
1358     // FMA4 foldable patterns
1359     { X86::VFMADDSS4rr,       X86::VFMADDSS4mr,        0           },
1360     { X86::VFMADDSD4rr,       X86::VFMADDSD4mr,        0           },
1361     { X86::VFMADDPS4rr,       X86::VFMADDPS4mr,        TB_ALIGN_16 },
1362     { X86::VFMADDPD4rr,       X86::VFMADDPD4mr,        TB_ALIGN_16 },
1363     { X86::VFMADDPS4rrY,      X86::VFMADDPS4mrY,       TB_ALIGN_32 },
1364     { X86::VFMADDPD4rrY,      X86::VFMADDPD4mrY,       TB_ALIGN_32 },
1365     { X86::VFNMADDSS4rr,      X86::VFNMADDSS4mr,       0           },
1366     { X86::VFNMADDSD4rr,      X86::VFNMADDSD4mr,       0           },
1367     { X86::VFNMADDPS4rr,      X86::VFNMADDPS4mr,       TB_ALIGN_16 },
1368     { X86::VFNMADDPD4rr,      X86::VFNMADDPD4mr,       TB_ALIGN_16 },
1369     { X86::VFNMADDPS4rrY,     X86::VFNMADDPS4mrY,      TB_ALIGN_32 },
1370     { X86::VFNMADDPD4rrY,     X86::VFNMADDPD4mrY,      TB_ALIGN_32 },
1371     { X86::VFMSUBSS4rr,       X86::VFMSUBSS4mr,        0           },
1372     { X86::VFMSUBSD4rr,       X86::VFMSUBSD4mr,        0           },
1373     { X86::VFMSUBPS4rr,       X86::VFMSUBPS4mr,        TB_ALIGN_16 },
1374     { X86::VFMSUBPD4rr,       X86::VFMSUBPD4mr,        TB_ALIGN_16 },
1375     { X86::VFMSUBPS4rrY,      X86::VFMSUBPS4mrY,       TB_ALIGN_32 },
1376     { X86::VFMSUBPD4rrY,      X86::VFMSUBPD4mrY,       TB_ALIGN_32 },
1377     { X86::VFNMSUBSS4rr,      X86::VFNMSUBSS4mr,       0           },
1378     { X86::VFNMSUBSD4rr,      X86::VFNMSUBSD4mr,       0           },
1379     { X86::VFNMSUBPS4rr,      X86::VFNMSUBPS4mr,       TB_ALIGN_16 },
1380     { X86::VFNMSUBPD4rr,      X86::VFNMSUBPD4mr,       TB_ALIGN_16 },
1381     { X86::VFNMSUBPS4rrY,     X86::VFNMSUBPS4mrY,      TB_ALIGN_32 },
1382     { X86::VFNMSUBPD4rrY,     X86::VFNMSUBPD4mrY,      TB_ALIGN_32 },
1383     { X86::VFMADDSUBPS4rr,    X86::VFMADDSUBPS4mr,     TB_ALIGN_16 },
1384     { X86::VFMADDSUBPD4rr,    X86::VFMADDSUBPD4mr,     TB_ALIGN_16 },
1385     { X86::VFMADDSUBPS4rrY,   X86::VFMADDSUBPS4mrY,    TB_ALIGN_32 },
1386     { X86::VFMADDSUBPD4rrY,   X86::VFMADDSUBPD4mrY,    TB_ALIGN_32 },
1387     { X86::VFMSUBADDPS4rr,    X86::VFMSUBADDPS4mr,     TB_ALIGN_16 },
1388     { X86::VFMSUBADDPD4rr,    X86::VFMSUBADDPD4mr,     TB_ALIGN_16 },
1389     { X86::VFMSUBADDPS4rrY,   X86::VFMSUBADDPS4mrY,    TB_ALIGN_32 },
1390     { X86::VFMSUBADDPD4rrY,   X86::VFMSUBADDPD4mrY,    TB_ALIGN_32 },
1391
1392     // BMI/BMI2 foldable instructions
1393     { X86::ANDN32rr,          X86::ANDN32rm,            0 },
1394     { X86::ANDN64rr,          X86::ANDN64rm,            0 },
1395     { X86::MULX32rr,          X86::MULX32rm,            0 },
1396     { X86::MULX64rr,          X86::MULX64rm,            0 },
1397     { X86::PDEP32rr,          X86::PDEP32rm,            0 },
1398     { X86::PDEP64rr,          X86::PDEP64rm,            0 },
1399     { X86::PEXT32rr,          X86::PEXT32rm,            0 },
1400     { X86::PEXT64rr,          X86::PEXT64rm,            0 },
1401
1402     // AVX-512 foldable instructions
1403     { X86::VADDPSZrr,         X86::VADDPSZrm,           0 },
1404     { X86::VADDPDZrr,         X86::VADDPDZrm,           0 },
1405     { X86::VSUBPSZrr,         X86::VSUBPSZrm,           0 },
1406     { X86::VSUBPDZrr,         X86::VSUBPDZrm,           0 },
1407     { X86::VMULPSZrr,         X86::VMULPSZrm,           0 },
1408     { X86::VMULPDZrr,         X86::VMULPDZrm,           0 },
1409     { X86::VDIVPSZrr,         X86::VDIVPSZrm,           0 },
1410     { X86::VDIVPDZrr,         X86::VDIVPDZrm,           0 },
1411     { X86::VMINPSZrr,         X86::VMINPSZrm,           0 },
1412     { X86::VMINPDZrr,         X86::VMINPDZrm,           0 },
1413     { X86::VMAXPSZrr,         X86::VMAXPSZrm,           0 },
1414     { X86::VMAXPDZrr,         X86::VMAXPDZrm,           0 },
1415     { X86::VPADDDZrr,         X86::VPADDDZrm,           0 },
1416     { X86::VPADDQZrr,         X86::VPADDQZrm,           0 },
1417     { X86::VPERMPDZri,        X86::VPERMPDZmi,          0 },
1418     { X86::VPERMPSZrr,        X86::VPERMPSZrm,          0 },
1419     { X86::VPMAXSDZrr,        X86::VPMAXSDZrm,          0 },
1420     { X86::VPMAXSQZrr,        X86::VPMAXSQZrm,          0 },
1421     { X86::VPMAXUDZrr,        X86::VPMAXUDZrm,          0 },
1422     { X86::VPMAXUQZrr,        X86::VPMAXUQZrm,          0 },
1423     { X86::VPMINSDZrr,        X86::VPMINSDZrm,          0 },
1424     { X86::VPMINSQZrr,        X86::VPMINSQZrm,          0 },
1425     { X86::VPMINUDZrr,        X86::VPMINUDZrm,          0 },
1426     { X86::VPMINUQZrr,        X86::VPMINUQZrm,          0 },
1427     { X86::VPMULDQZrr,        X86::VPMULDQZrm,          0 },
1428     { X86::VPSLLVDZrr,        X86::VPSLLVDZrm,          0 },
1429     { X86::VPSLLVQZrr,        X86::VPSLLVQZrm,          0 },
1430     { X86::VPSRAVDZrr,        X86::VPSRAVDZrm,          0 },
1431     { X86::VPSRLVDZrr,        X86::VPSRLVDZrm,          0 },
1432     { X86::VPSRLVQZrr,        X86::VPSRLVQZrm,          0 },
1433     { X86::VPSUBDZrr,         X86::VPSUBDZrm,           0 },
1434     { X86::VPSUBQZrr,         X86::VPSUBQZrm,           0 },
1435     { X86::VSHUFPDZrri,       X86::VSHUFPDZrmi,         0 },
1436     { X86::VSHUFPSZrri,       X86::VSHUFPSZrmi,         0 },
1437     { X86::VALIGNQrri,        X86::VALIGNQrmi,          0 },
1438     { X86::VALIGNDrri,        X86::VALIGNDrmi,          0 },
1439     { X86::VPMULUDQZrr,       X86::VPMULUDQZrm,         0 },
1440     { X86::VBROADCASTSSZrkz,  X86::VBROADCASTSSZmkz,    TB_NO_REVERSE },
1441     { X86::VBROADCASTSDZrkz,  X86::VBROADCASTSDZmkz,    TB_NO_REVERSE },
1442
1443     // AVX-512{F,VL} foldable instructions
1444     { X86::VBROADCASTSSZ256rkz,  X86::VBROADCASTSSZ256mkz,      TB_NO_REVERSE },
1445     { X86::VBROADCASTSDZ256rkz,  X86::VBROADCASTSDZ256mkz,      TB_NO_REVERSE },
1446     { X86::VBROADCASTSSZ128rkz,  X86::VBROADCASTSSZ128mkz,      TB_NO_REVERSE },
1447
1448     // AVX-512{F,VL} foldable instructions
1449     { X86::VADDPDZ128rr,      X86::VADDPDZ128rm,        0 },
1450     { X86::VADDPDZ256rr,      X86::VADDPDZ256rm,        0 },
1451     { X86::VADDPSZ128rr,      X86::VADDPSZ128rm,        0 },
1452     { X86::VADDPSZ256rr,      X86::VADDPSZ256rm,        0 },
1453
1454     // AES foldable instructions
1455     { X86::AESDECLASTrr,      X86::AESDECLASTrm,        TB_ALIGN_16 },
1456     { X86::AESDECrr,          X86::AESDECrm,            TB_ALIGN_16 },
1457     { X86::AESENCLASTrr,      X86::AESENCLASTrm,        TB_ALIGN_16 },
1458     { X86::AESENCrr,          X86::AESENCrm,            TB_ALIGN_16 },
1459     { X86::VAESDECLASTrr,     X86::VAESDECLASTrm,       TB_ALIGN_16 },
1460     { X86::VAESDECrr,         X86::VAESDECrm,           TB_ALIGN_16 },
1461     { X86::VAESENCLASTrr,     X86::VAESENCLASTrm,       TB_ALIGN_16 },
1462     { X86::VAESENCrr,         X86::VAESENCrm,           TB_ALIGN_16 },
1463
1464     // SHA foldable instructions
1465     { X86::SHA1MSG1rr,        X86::SHA1MSG1rm,          TB_ALIGN_16 },
1466     { X86::SHA1MSG2rr,        X86::SHA1MSG2rm,          TB_ALIGN_16 },
1467     { X86::SHA1NEXTErr,       X86::SHA1NEXTErm,         TB_ALIGN_16 },
1468     { X86::SHA1RNDS4rri,      X86::SHA1RNDS4rmi,        TB_ALIGN_16 },
1469     { X86::SHA256MSG1rr,      X86::SHA256MSG1rm,        TB_ALIGN_16 },
1470     { X86::SHA256MSG2rr,      X86::SHA256MSG2rm,        TB_ALIGN_16 },
1471     { X86::SHA256RNDS2rr,     X86::SHA256RNDS2rm,       TB_ALIGN_16 },
1472   };
1473
1474   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
1475     unsigned RegOp = OpTbl2[i].RegOp;
1476     unsigned MemOp = OpTbl2[i].MemOp;
1477     unsigned Flags = OpTbl2[i].Flags;
1478     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1479                   RegOp, MemOp,
1480                   // Index 2, folded load
1481                   Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1482   }
1483
1484   static const X86OpTblEntry OpTbl3[] = {
1485     // FMA foldable instructions
1486     { X86::VFMADDSSr231r,         X86::VFMADDSSr231m,         TB_ALIGN_NONE },
1487     { X86::VFMADDSDr231r,         X86::VFMADDSDr231m,         TB_ALIGN_NONE },
1488     { X86::VFMADDSSr132r,         X86::VFMADDSSr132m,         TB_ALIGN_NONE },
1489     { X86::VFMADDSDr132r,         X86::VFMADDSDr132m,         TB_ALIGN_NONE },
1490     { X86::VFMADDSSr213r,         X86::VFMADDSSr213m,         TB_ALIGN_NONE },
1491     { X86::VFMADDSDr213r,         X86::VFMADDSDr213m,         TB_ALIGN_NONE },
1492
1493     { X86::VFMADDPSr231r,         X86::VFMADDPSr231m,         TB_ALIGN_NONE },
1494     { X86::VFMADDPDr231r,         X86::VFMADDPDr231m,         TB_ALIGN_NONE },
1495     { X86::VFMADDPSr132r,         X86::VFMADDPSr132m,         TB_ALIGN_NONE },
1496     { X86::VFMADDPDr132r,         X86::VFMADDPDr132m,         TB_ALIGN_NONE },
1497     { X86::VFMADDPSr213r,         X86::VFMADDPSr213m,         TB_ALIGN_NONE },
1498     { X86::VFMADDPDr213r,         X86::VFMADDPDr213m,         TB_ALIGN_NONE },
1499     { X86::VFMADDPSr231rY,        X86::VFMADDPSr231mY,        TB_ALIGN_NONE },
1500     { X86::VFMADDPDr231rY,        X86::VFMADDPDr231mY,        TB_ALIGN_NONE },
1501     { X86::VFMADDPSr132rY,        X86::VFMADDPSr132mY,        TB_ALIGN_NONE },
1502     { X86::VFMADDPDr132rY,        X86::VFMADDPDr132mY,        TB_ALIGN_NONE },
1503     { X86::VFMADDPSr213rY,        X86::VFMADDPSr213mY,        TB_ALIGN_NONE },
1504     { X86::VFMADDPDr213rY,        X86::VFMADDPDr213mY,        TB_ALIGN_NONE },
1505
1506     { X86::VFNMADDSSr231r,        X86::VFNMADDSSr231m,        TB_ALIGN_NONE },
1507     { X86::VFNMADDSDr231r,        X86::VFNMADDSDr231m,        TB_ALIGN_NONE },
1508     { X86::VFNMADDSSr132r,        X86::VFNMADDSSr132m,        TB_ALIGN_NONE },
1509     { X86::VFNMADDSDr132r,        X86::VFNMADDSDr132m,        TB_ALIGN_NONE },
1510     { X86::VFNMADDSSr213r,        X86::VFNMADDSSr213m,        TB_ALIGN_NONE },
1511     { X86::VFNMADDSDr213r,        X86::VFNMADDSDr213m,        TB_ALIGN_NONE },
1512
1513     { X86::VFNMADDPSr231r,        X86::VFNMADDPSr231m,        TB_ALIGN_NONE },
1514     { X86::VFNMADDPDr231r,        X86::VFNMADDPDr231m,        TB_ALIGN_NONE },
1515     { X86::VFNMADDPSr132r,        X86::VFNMADDPSr132m,        TB_ALIGN_NONE },
1516     { X86::VFNMADDPDr132r,        X86::VFNMADDPDr132m,        TB_ALIGN_NONE },
1517     { X86::VFNMADDPSr213r,        X86::VFNMADDPSr213m,        TB_ALIGN_NONE },
1518     { X86::VFNMADDPDr213r,        X86::VFNMADDPDr213m,        TB_ALIGN_NONE },
1519     { X86::VFNMADDPSr231rY,       X86::VFNMADDPSr231mY,       TB_ALIGN_NONE },
1520     { X86::VFNMADDPDr231rY,       X86::VFNMADDPDr231mY,       TB_ALIGN_NONE },
1521     { X86::VFNMADDPSr132rY,       X86::VFNMADDPSr132mY,       TB_ALIGN_NONE },
1522     { X86::VFNMADDPDr132rY,       X86::VFNMADDPDr132mY,       TB_ALIGN_NONE },
1523     { X86::VFNMADDPSr213rY,       X86::VFNMADDPSr213mY,       TB_ALIGN_NONE },
1524     { X86::VFNMADDPDr213rY,       X86::VFNMADDPDr213mY,       TB_ALIGN_NONE },
1525
1526     { X86::VFMSUBSSr231r,         X86::VFMSUBSSr231m,         TB_ALIGN_NONE },
1527     { X86::VFMSUBSDr231r,         X86::VFMSUBSDr231m,         TB_ALIGN_NONE },
1528     { X86::VFMSUBSSr132r,         X86::VFMSUBSSr132m,         TB_ALIGN_NONE },
1529     { X86::VFMSUBSDr132r,         X86::VFMSUBSDr132m,         TB_ALIGN_NONE },
1530     { X86::VFMSUBSSr213r,         X86::VFMSUBSSr213m,         TB_ALIGN_NONE },
1531     { X86::VFMSUBSDr213r,         X86::VFMSUBSDr213m,         TB_ALIGN_NONE },
1532
1533     { X86::VFMSUBPSr231r,         X86::VFMSUBPSr231m,         TB_ALIGN_NONE },
1534     { X86::VFMSUBPDr231r,         X86::VFMSUBPDr231m,         TB_ALIGN_NONE },
1535     { X86::VFMSUBPSr132r,         X86::VFMSUBPSr132m,         TB_ALIGN_NONE },
1536     { X86::VFMSUBPDr132r,         X86::VFMSUBPDr132m,         TB_ALIGN_NONE },
1537     { X86::VFMSUBPSr213r,         X86::VFMSUBPSr213m,         TB_ALIGN_NONE },
1538     { X86::VFMSUBPDr213r,         X86::VFMSUBPDr213m,         TB_ALIGN_NONE },
1539     { X86::VFMSUBPSr231rY,        X86::VFMSUBPSr231mY,        TB_ALIGN_NONE },
1540     { X86::VFMSUBPDr231rY,        X86::VFMSUBPDr231mY,        TB_ALIGN_NONE },
1541     { X86::VFMSUBPSr132rY,        X86::VFMSUBPSr132mY,        TB_ALIGN_NONE },
1542     { X86::VFMSUBPDr132rY,        X86::VFMSUBPDr132mY,        TB_ALIGN_NONE },
1543     { X86::VFMSUBPSr213rY,        X86::VFMSUBPSr213mY,        TB_ALIGN_NONE },
1544     { X86::VFMSUBPDr213rY,        X86::VFMSUBPDr213mY,        TB_ALIGN_NONE },
1545
1546     { X86::VFNMSUBSSr231r,        X86::VFNMSUBSSr231m,        TB_ALIGN_NONE },
1547     { X86::VFNMSUBSDr231r,        X86::VFNMSUBSDr231m,        TB_ALIGN_NONE },
1548     { X86::VFNMSUBSSr132r,        X86::VFNMSUBSSr132m,        TB_ALIGN_NONE },
1549     { X86::VFNMSUBSDr132r,        X86::VFNMSUBSDr132m,        TB_ALIGN_NONE },
1550     { X86::VFNMSUBSSr213r,        X86::VFNMSUBSSr213m,        TB_ALIGN_NONE },
1551     { X86::VFNMSUBSDr213r,        X86::VFNMSUBSDr213m,        TB_ALIGN_NONE },
1552
1553     { X86::VFNMSUBPSr231r,        X86::VFNMSUBPSr231m,        TB_ALIGN_NONE },
1554     { X86::VFNMSUBPDr231r,        X86::VFNMSUBPDr231m,        TB_ALIGN_NONE },
1555     { X86::VFNMSUBPSr132r,        X86::VFNMSUBPSr132m,        TB_ALIGN_NONE },
1556     { X86::VFNMSUBPDr132r,        X86::VFNMSUBPDr132m,        TB_ALIGN_NONE },
1557     { X86::VFNMSUBPSr213r,        X86::VFNMSUBPSr213m,        TB_ALIGN_NONE },
1558     { X86::VFNMSUBPDr213r,        X86::VFNMSUBPDr213m,        TB_ALIGN_NONE },
1559     { X86::VFNMSUBPSr231rY,       X86::VFNMSUBPSr231mY,       TB_ALIGN_NONE },
1560     { X86::VFNMSUBPDr231rY,       X86::VFNMSUBPDr231mY,       TB_ALIGN_NONE },
1561     { X86::VFNMSUBPSr132rY,       X86::VFNMSUBPSr132mY,       TB_ALIGN_NONE },
1562     { X86::VFNMSUBPDr132rY,       X86::VFNMSUBPDr132mY,       TB_ALIGN_NONE },
1563     { X86::VFNMSUBPSr213rY,       X86::VFNMSUBPSr213mY,       TB_ALIGN_NONE },
1564     { X86::VFNMSUBPDr213rY,       X86::VFNMSUBPDr213mY,       TB_ALIGN_NONE },
1565
1566     { X86::VFMADDSUBPSr231r,      X86::VFMADDSUBPSr231m,      TB_ALIGN_NONE },
1567     { X86::VFMADDSUBPDr231r,      X86::VFMADDSUBPDr231m,      TB_ALIGN_NONE },
1568     { X86::VFMADDSUBPSr132r,      X86::VFMADDSUBPSr132m,      TB_ALIGN_NONE },
1569     { X86::VFMADDSUBPDr132r,      X86::VFMADDSUBPDr132m,      TB_ALIGN_NONE },
1570     { X86::VFMADDSUBPSr213r,      X86::VFMADDSUBPSr213m,      TB_ALIGN_NONE },
1571     { X86::VFMADDSUBPDr213r,      X86::VFMADDSUBPDr213m,      TB_ALIGN_NONE },
1572     { X86::VFMADDSUBPSr231rY,     X86::VFMADDSUBPSr231mY,     TB_ALIGN_NONE },
1573     { X86::VFMADDSUBPDr231rY,     X86::VFMADDSUBPDr231mY,     TB_ALIGN_NONE },
1574     { X86::VFMADDSUBPSr132rY,     X86::VFMADDSUBPSr132mY,     TB_ALIGN_NONE },
1575     { X86::VFMADDSUBPDr132rY,     X86::VFMADDSUBPDr132mY,     TB_ALIGN_NONE },
1576     { X86::VFMADDSUBPSr213rY,     X86::VFMADDSUBPSr213mY,     TB_ALIGN_NONE },
1577     { X86::VFMADDSUBPDr213rY,     X86::VFMADDSUBPDr213mY,     TB_ALIGN_NONE },
1578
1579     { X86::VFMSUBADDPSr231r,      X86::VFMSUBADDPSr231m,      TB_ALIGN_NONE },
1580     { X86::VFMSUBADDPDr231r,      X86::VFMSUBADDPDr231m,      TB_ALIGN_NONE },
1581     { X86::VFMSUBADDPSr132r,      X86::VFMSUBADDPSr132m,      TB_ALIGN_NONE },
1582     { X86::VFMSUBADDPDr132r,      X86::VFMSUBADDPDr132m,      TB_ALIGN_NONE },
1583     { X86::VFMSUBADDPSr213r,      X86::VFMSUBADDPSr213m,      TB_ALIGN_NONE },
1584     { X86::VFMSUBADDPDr213r,      X86::VFMSUBADDPDr213m,      TB_ALIGN_NONE },
1585     { X86::VFMSUBADDPSr231rY,     X86::VFMSUBADDPSr231mY,     TB_ALIGN_NONE },
1586     { X86::VFMSUBADDPDr231rY,     X86::VFMSUBADDPDr231mY,     TB_ALIGN_NONE },
1587     { X86::VFMSUBADDPSr132rY,     X86::VFMSUBADDPSr132mY,     TB_ALIGN_NONE },
1588     { X86::VFMSUBADDPDr132rY,     X86::VFMSUBADDPDr132mY,     TB_ALIGN_NONE },
1589     { X86::VFMSUBADDPSr213rY,     X86::VFMSUBADDPSr213mY,     TB_ALIGN_NONE },
1590     { X86::VFMSUBADDPDr213rY,     X86::VFMSUBADDPDr213mY,     TB_ALIGN_NONE },
1591
1592     // FMA4 foldable patterns
1593     { X86::VFMADDSS4rr,           X86::VFMADDSS4rm,           0           },
1594     { X86::VFMADDSD4rr,           X86::VFMADDSD4rm,           0           },
1595     { X86::VFMADDPS4rr,           X86::VFMADDPS4rm,           TB_ALIGN_16 },
1596     { X86::VFMADDPD4rr,           X86::VFMADDPD4rm,           TB_ALIGN_16 },
1597     { X86::VFMADDPS4rrY,          X86::VFMADDPS4rmY,          TB_ALIGN_32 },
1598     { X86::VFMADDPD4rrY,          X86::VFMADDPD4rmY,          TB_ALIGN_32 },
1599     { X86::VFNMADDSS4rr,          X86::VFNMADDSS4rm,          0           },
1600     { X86::VFNMADDSD4rr,          X86::VFNMADDSD4rm,          0           },
1601     { X86::VFNMADDPS4rr,          X86::VFNMADDPS4rm,          TB_ALIGN_16 },
1602     { X86::VFNMADDPD4rr,          X86::VFNMADDPD4rm,          TB_ALIGN_16 },
1603     { X86::VFNMADDPS4rrY,         X86::VFNMADDPS4rmY,         TB_ALIGN_32 },
1604     { X86::VFNMADDPD4rrY,         X86::VFNMADDPD4rmY,         TB_ALIGN_32 },
1605     { X86::VFMSUBSS4rr,           X86::VFMSUBSS4rm,           0           },
1606     { X86::VFMSUBSD4rr,           X86::VFMSUBSD4rm,           0           },
1607     { X86::VFMSUBPS4rr,           X86::VFMSUBPS4rm,           TB_ALIGN_16 },
1608     { X86::VFMSUBPD4rr,           X86::VFMSUBPD4rm,           TB_ALIGN_16 },
1609     { X86::VFMSUBPS4rrY,          X86::VFMSUBPS4rmY,          TB_ALIGN_32 },
1610     { X86::VFMSUBPD4rrY,          X86::VFMSUBPD4rmY,          TB_ALIGN_32 },
1611     { X86::VFNMSUBSS4rr,          X86::VFNMSUBSS4rm,          0           },
1612     { X86::VFNMSUBSD4rr,          X86::VFNMSUBSD4rm,          0           },
1613     { X86::VFNMSUBPS4rr,          X86::VFNMSUBPS4rm,          TB_ALIGN_16 },
1614     { X86::VFNMSUBPD4rr,          X86::VFNMSUBPD4rm,          TB_ALIGN_16 },
1615     { X86::VFNMSUBPS4rrY,         X86::VFNMSUBPS4rmY,         TB_ALIGN_32 },
1616     { X86::VFNMSUBPD4rrY,         X86::VFNMSUBPD4rmY,         TB_ALIGN_32 },
1617     { X86::VFMADDSUBPS4rr,        X86::VFMADDSUBPS4rm,        TB_ALIGN_16 },
1618     { X86::VFMADDSUBPD4rr,        X86::VFMADDSUBPD4rm,        TB_ALIGN_16 },
1619     { X86::VFMADDSUBPS4rrY,       X86::VFMADDSUBPS4rmY,       TB_ALIGN_32 },
1620     { X86::VFMADDSUBPD4rrY,       X86::VFMADDSUBPD4rmY,       TB_ALIGN_32 },
1621     { X86::VFMSUBADDPS4rr,        X86::VFMSUBADDPS4rm,        TB_ALIGN_16 },
1622     { X86::VFMSUBADDPD4rr,        X86::VFMSUBADDPD4rm,        TB_ALIGN_16 },
1623     { X86::VFMSUBADDPS4rrY,       X86::VFMSUBADDPS4rmY,       TB_ALIGN_32 },
1624     { X86::VFMSUBADDPD4rrY,       X86::VFMSUBADDPD4rmY,       TB_ALIGN_32 },
1625     // AVX-512 VPERMI instructions with 3 source operands.
1626     { X86::VPERMI2Drr,            X86::VPERMI2Drm,            0 },
1627     { X86::VPERMI2Qrr,            X86::VPERMI2Qrm,            0 },
1628     { X86::VPERMI2PSrr,           X86::VPERMI2PSrm,           0 },
1629     { X86::VPERMI2PDrr,           X86::VPERMI2PDrm,           0 },
1630     { X86::VBLENDMPDZrr,          X86::VBLENDMPDZrm,          0 },
1631     { X86::VBLENDMPSZrr,          X86::VBLENDMPSZrm,          0 },
1632     { X86::VPBLENDMDZrr,          X86::VPBLENDMDZrm,          0 },
1633     { X86::VPBLENDMQZrr,          X86::VPBLENDMQZrm,          0 },
1634     { X86::VBROADCASTSSZrk,       X86::VBROADCASTSSZmk,       TB_NO_REVERSE },
1635     { X86::VBROADCASTSDZrk,       X86::VBROADCASTSDZmk,       TB_NO_REVERSE },
1636     { X86::VBROADCASTSSZ256rk,    X86::VBROADCASTSSZ256mk,    TB_NO_REVERSE },
1637     { X86::VBROADCASTSDZ256rk,    X86::VBROADCASTSDZ256mk,    TB_NO_REVERSE },
1638     { X86::VBROADCASTSSZ128rk,    X86::VBROADCASTSSZ128mk,    TB_NO_REVERSE },
1639      // AVX-512 arithmetic instructions
1640     { X86::VADDPSZrrkz,           X86::VADDPSZrmkz,           0 },
1641     { X86::VADDPDZrrkz,           X86::VADDPDZrmkz,           0 },
1642     { X86::VSUBPSZrrkz,           X86::VSUBPSZrmkz,           0 },
1643     { X86::VSUBPDZrrkz,           X86::VSUBPDZrmkz,           0 },
1644     { X86::VMULPSZrrkz,           X86::VMULPSZrmkz,           0 },
1645     { X86::VMULPDZrrkz,           X86::VMULPDZrmkz,           0 },
1646     { X86::VDIVPSZrrkz,           X86::VDIVPSZrmkz,           0 },
1647     { X86::VDIVPDZrrkz,           X86::VDIVPDZrmkz,           0 },
1648     { X86::VMINPSZrrkz,           X86::VMINPSZrmkz,           0 },
1649     { X86::VMINPDZrrkz,           X86::VMINPDZrmkz,           0 },
1650     { X86::VMAXPSZrrkz,           X86::VMAXPSZrmkz,           0 },
1651     { X86::VMAXPDZrrkz,           X86::VMAXPDZrmkz,           0 },
1652     // AVX-512{F,VL} arithmetic instructions 256-bit
1653     { X86::VADDPSZ256rrkz,        X86::VADDPSZ256rmkz,        0 },
1654     { X86::VADDPDZ256rrkz,        X86::VADDPDZ256rmkz,        0 },
1655     { X86::VSUBPSZ256rrkz,        X86::VSUBPSZ256rmkz,        0 },
1656     { X86::VSUBPDZ256rrkz,        X86::VSUBPDZ256rmkz,        0 },
1657     { X86::VMULPSZ256rrkz,        X86::VMULPSZ256rmkz,        0 },
1658     { X86::VMULPDZ256rrkz,        X86::VMULPDZ256rmkz,        0 },
1659     { X86::VDIVPSZ256rrkz,        X86::VDIVPSZ256rmkz,        0 },
1660     { X86::VDIVPDZ256rrkz,        X86::VDIVPDZ256rmkz,        0 },
1661     { X86::VMINPSZ256rrkz,        X86::VMINPSZ256rmkz,        0 },
1662     { X86::VMINPDZ256rrkz,        X86::VMINPDZ256rmkz,        0 },
1663     { X86::VMAXPSZ256rrkz,        X86::VMAXPSZ256rmkz,        0 },
1664     { X86::VMAXPDZ256rrkz,        X86::VMAXPDZ256rmkz,        0 },
1665     // AVX-512{F,VL} arithmetic instructions 128-bit
1666     { X86::VADDPSZ128rrkz,        X86::VADDPSZ128rmkz,        0 },
1667     { X86::VADDPDZ128rrkz,        X86::VADDPDZ128rmkz,        0 },
1668     { X86::VSUBPSZ128rrkz,        X86::VSUBPSZ128rmkz,        0 },
1669     { X86::VSUBPDZ128rrkz,        X86::VSUBPDZ128rmkz,        0 },
1670     { X86::VMULPSZ128rrkz,        X86::VMULPSZ128rmkz,        0 },
1671     { X86::VMULPDZ128rrkz,        X86::VMULPDZ128rmkz,        0 },
1672     { X86::VDIVPSZ128rrkz,        X86::VDIVPSZ128rmkz,        0 },
1673     { X86::VDIVPDZ128rrkz,        X86::VDIVPDZ128rmkz,        0 },
1674     { X86::VMINPSZ128rrkz,        X86::VMINPSZ128rmkz,        0 },
1675     { X86::VMINPDZ128rrkz,        X86::VMINPDZ128rmkz,        0 },
1676     { X86::VMAXPSZ128rrkz,        X86::VMAXPSZ128rmkz,        0 },
1677     { X86::VMAXPDZ128rrkz,        X86::VMAXPDZ128rmkz,        0 }
1678   };
1679
1680   for (unsigned i = 0, e = array_lengthof(OpTbl3); i != e; ++i) {
1681     unsigned RegOp = OpTbl3[i].RegOp;
1682     unsigned MemOp = OpTbl3[i].MemOp;
1683     unsigned Flags = OpTbl3[i].Flags;
1684     AddTableEntry(RegOp2MemOpTable3, MemOp2RegOpTable,
1685                   RegOp, MemOp,
1686                   // Index 3, folded load
1687                   Flags | TB_INDEX_3 | TB_FOLDED_LOAD);
1688   }
1689
1690   static const X86OpTblEntry OpTbl4[] = {
1691      // AVX-512 foldable instructions
1692     { X86::VADDPSZrrk,         X86::VADDPSZrmk,           0 },
1693     { X86::VADDPDZrrk,         X86::VADDPDZrmk,           0 },
1694     { X86::VSUBPSZrrk,         X86::VSUBPSZrmk,           0 },
1695     { X86::VSUBPDZrrk,         X86::VSUBPDZrmk,           0 },
1696     { X86::VMULPSZrrk,         X86::VMULPSZrmk,           0 },
1697     { X86::VMULPDZrrk,         X86::VMULPDZrmk,           0 },
1698     { X86::VDIVPSZrrk,         X86::VDIVPSZrmk,           0 },
1699     { X86::VDIVPDZrrk,         X86::VDIVPDZrmk,           0 },
1700     { X86::VMINPSZrrk,         X86::VMINPSZrmk,           0 },
1701     { X86::VMINPDZrrk,         X86::VMINPDZrmk,           0 },
1702     { X86::VMAXPSZrrk,         X86::VMAXPSZrmk,           0 },
1703     { X86::VMAXPDZrrk,         X86::VMAXPDZrmk,           0 },
1704     // AVX-512{F,VL} foldable instructions 256-bit
1705     { X86::VADDPSZ256rrk,      X86::VADDPSZ256rmk,        0 },
1706     { X86::VADDPDZ256rrk,      X86::VADDPDZ256rmk,        0 },
1707     { X86::VSUBPSZ256rrk,      X86::VSUBPSZ256rmk,        0 },
1708     { X86::VSUBPDZ256rrk,      X86::VSUBPDZ256rmk,        0 },
1709     { X86::VMULPSZ256rrk,      X86::VMULPSZ256rmk,        0 },
1710     { X86::VMULPDZ256rrk,      X86::VMULPDZ256rmk,        0 },
1711     { X86::VDIVPSZ256rrk,      X86::VDIVPSZ256rmk,        0 },
1712     { X86::VDIVPDZ256rrk,      X86::VDIVPDZ256rmk,        0 },
1713     { X86::VMINPSZ256rrk,      X86::VMINPSZ256rmk,        0 },
1714     { X86::VMINPDZ256rrk,      X86::VMINPDZ256rmk,        0 },
1715     { X86::VMAXPSZ256rrk,      X86::VMAXPSZ256rmk,        0 },
1716     { X86::VMAXPDZ256rrk,      X86::VMAXPDZ256rmk,        0 },
1717     // AVX-512{F,VL} foldable instructions 128-bit
1718     { X86::VADDPSZ128rrk,      X86::VADDPSZ128rmk,        0 },
1719     { X86::VADDPDZ128rrk,      X86::VADDPDZ128rmk,        0 },
1720     { X86::VSUBPSZ128rrk,      X86::VSUBPSZ128rmk,        0 },
1721     { X86::VSUBPDZ128rrk,      X86::VSUBPDZ128rmk,        0 },
1722     { X86::VMULPSZ128rrk,      X86::VMULPSZ128rmk,        0 },
1723     { X86::VMULPDZ128rrk,      X86::VMULPDZ128rmk,        0 },
1724     { X86::VDIVPSZ128rrk,      X86::VDIVPSZ128rmk,        0 },
1725     { X86::VDIVPDZ128rrk,      X86::VDIVPDZ128rmk,        0 },
1726     { X86::VMINPSZ128rrk,      X86::VMINPSZ128rmk,        0 },
1727     { X86::VMINPDZ128rrk,      X86::VMINPDZ128rmk,        0 },
1728     { X86::VMAXPSZ128rrk,      X86::VMAXPSZ128rmk,        0 },
1729     { X86::VMAXPDZ128rrk,      X86::VMAXPDZ128rmk,        0 }
1730   };
1731
1732   for (unsigned i = 0, e = array_lengthof(OpTbl4); i != e; ++i) {
1733     unsigned RegOp = OpTbl4[i].RegOp;
1734     unsigned MemOp = OpTbl4[i].MemOp;
1735     unsigned Flags = OpTbl4[i].Flags;
1736     AddTableEntry(RegOp2MemOpTable4, MemOp2RegOpTable,
1737                   RegOp, MemOp,
1738                   // Index 4, folded load
1739                   Flags | TB_INDEX_4 | TB_FOLDED_LOAD);
1740   }
1741 }
1742
1743 void
1744 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
1745                             MemOp2RegOpTableType &M2RTable,
1746                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
1747     if ((Flags & TB_NO_FORWARD) == 0) {
1748       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
1749       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
1750     }
1751     if ((Flags & TB_NO_REVERSE) == 0) {
1752       assert(!M2RTable.count(MemOp) &&
1753            "Duplicated entries in unfolding maps?");
1754       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
1755     }
1756 }
1757
1758 bool
1759 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
1760                                     unsigned &SrcReg, unsigned &DstReg,
1761                                     unsigned &SubIdx) const {
1762   switch (MI.getOpcode()) {
1763   default: break;
1764   case X86::MOVSX16rr8:
1765   case X86::MOVZX16rr8:
1766   case X86::MOVSX32rr8:
1767   case X86::MOVZX32rr8:
1768   case X86::MOVSX64rr8:
1769     if (!Subtarget.is64Bit())
1770       // It's not always legal to reference the low 8-bit of the larger
1771       // register in 32-bit mode.
1772       return false;
1773   case X86::MOVSX32rr16:
1774   case X86::MOVZX32rr16:
1775   case X86::MOVSX64rr16:
1776   case X86::MOVSX64rr32: {
1777     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
1778       // Be conservative.
1779       return false;
1780     SrcReg = MI.getOperand(1).getReg();
1781     DstReg = MI.getOperand(0).getReg();
1782     switch (MI.getOpcode()) {
1783     default: llvm_unreachable("Unreachable!");
1784     case X86::MOVSX16rr8:
1785     case X86::MOVZX16rr8:
1786     case X86::MOVSX32rr8:
1787     case X86::MOVZX32rr8:
1788     case X86::MOVSX64rr8:
1789       SubIdx = X86::sub_8bit;
1790       break;
1791     case X86::MOVSX32rr16:
1792     case X86::MOVZX32rr16:
1793     case X86::MOVSX64rr16:
1794       SubIdx = X86::sub_16bit;
1795       break;
1796     case X86::MOVSX64rr32:
1797       SubIdx = X86::sub_32bit;
1798       break;
1799     }
1800     return true;
1801   }
1802   }
1803   return false;
1804 }
1805
1806 /// isFrameOperand - Return true and the FrameIndex if the specified
1807 /// operand and follow operands form a reference to the stack frame.
1808 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
1809                                   int &FrameIndex) const {
1810   if (MI->getOperand(Op+X86::AddrBaseReg).isFI() &&
1811       MI->getOperand(Op+X86::AddrScaleAmt).isImm() &&
1812       MI->getOperand(Op+X86::AddrIndexReg).isReg() &&
1813       MI->getOperand(Op+X86::AddrDisp).isImm() &&
1814       MI->getOperand(Op+X86::AddrScaleAmt).getImm() == 1 &&
1815       MI->getOperand(Op+X86::AddrIndexReg).getReg() == 0 &&
1816       MI->getOperand(Op+X86::AddrDisp).getImm() == 0) {
1817     FrameIndex = MI->getOperand(Op+X86::AddrBaseReg).getIndex();
1818     return true;
1819   }
1820   return false;
1821 }
1822
1823 static bool isFrameLoadOpcode(int Opcode) {
1824   switch (Opcode) {
1825   default:
1826     return false;
1827   case X86::MOV8rm:
1828   case X86::MOV16rm:
1829   case X86::MOV32rm:
1830   case X86::MOV64rm:
1831   case X86::LD_Fp64m:
1832   case X86::MOVSSrm:
1833   case X86::MOVSDrm:
1834   case X86::MOVAPSrm:
1835   case X86::MOVAPDrm:
1836   case X86::MOVDQArm:
1837   case X86::VMOVSSrm:
1838   case X86::VMOVSDrm:
1839   case X86::VMOVAPSrm:
1840   case X86::VMOVAPDrm:
1841   case X86::VMOVDQArm:
1842   case X86::VMOVUPSYrm:
1843   case X86::VMOVAPSYrm:
1844   case X86::VMOVUPDYrm:
1845   case X86::VMOVAPDYrm:
1846   case X86::VMOVDQUYrm:
1847   case X86::VMOVDQAYrm:
1848   case X86::MMX_MOVD64rm:
1849   case X86::MMX_MOVQ64rm:
1850   case X86::VMOVAPSZrm:
1851   case X86::VMOVUPSZrm:
1852     return true;
1853   }
1854 }
1855
1856 static bool isFrameStoreOpcode(int Opcode) {
1857   switch (Opcode) {
1858   default: break;
1859   case X86::MOV8mr:
1860   case X86::MOV16mr:
1861   case X86::MOV32mr:
1862   case X86::MOV64mr:
1863   case X86::ST_FpP64m:
1864   case X86::MOVSSmr:
1865   case X86::MOVSDmr:
1866   case X86::MOVAPSmr:
1867   case X86::MOVAPDmr:
1868   case X86::MOVDQAmr:
1869   case X86::VMOVSSmr:
1870   case X86::VMOVSDmr:
1871   case X86::VMOVAPSmr:
1872   case X86::VMOVAPDmr:
1873   case X86::VMOVDQAmr:
1874   case X86::VMOVUPSYmr:
1875   case X86::VMOVAPSYmr:
1876   case X86::VMOVUPDYmr:
1877   case X86::VMOVAPDYmr:
1878   case X86::VMOVDQUYmr:
1879   case X86::VMOVDQAYmr:
1880   case X86::VMOVUPSZmr:
1881   case X86::VMOVAPSZmr:
1882   case X86::MMX_MOVD64mr:
1883   case X86::MMX_MOVQ64mr:
1884   case X86::MMX_MOVNTQmr:
1885     return true;
1886   }
1887   return false;
1888 }
1889
1890 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1891                                            int &FrameIndex) const {
1892   if (isFrameLoadOpcode(MI->getOpcode()))
1893     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
1894       return MI->getOperand(0).getReg();
1895   return 0;
1896 }
1897
1898 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1899                                                  int &FrameIndex) const {
1900   if (isFrameLoadOpcode(MI->getOpcode())) {
1901     unsigned Reg;
1902     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
1903       return Reg;
1904     // Check for post-frame index elimination operations
1905     const MachineMemOperand *Dummy;
1906     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1907   }
1908   return 0;
1909 }
1910
1911 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
1912                                           int &FrameIndex) const {
1913   if (isFrameStoreOpcode(MI->getOpcode()))
1914     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
1915         isFrameOperand(MI, 0, FrameIndex))
1916       return MI->getOperand(X86::AddrNumOperands).getReg();
1917   return 0;
1918 }
1919
1920 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
1921                                                 int &FrameIndex) const {
1922   if (isFrameStoreOpcode(MI->getOpcode())) {
1923     unsigned Reg;
1924     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
1925       return Reg;
1926     // Check for post-frame index elimination operations
1927     const MachineMemOperand *Dummy;
1928     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
1929   }
1930   return 0;
1931 }
1932
1933 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
1934 /// X86::MOVPC32r.
1935 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
1936   // Don't waste compile time scanning use-def chains of physregs.
1937   if (!TargetRegisterInfo::isVirtualRegister(BaseReg))
1938     return false;
1939   bool isPICBase = false;
1940   for (MachineRegisterInfo::def_instr_iterator I = MRI.def_instr_begin(BaseReg),
1941          E = MRI.def_instr_end(); I != E; ++I) {
1942     MachineInstr *DefMI = &*I;
1943     if (DefMI->getOpcode() != X86::MOVPC32r)
1944       return false;
1945     assert(!isPICBase && "More than one PIC base?");
1946     isPICBase = true;
1947   }
1948   return isPICBase;
1949 }
1950
1951 bool
1952 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
1953                                                 AliasAnalysis *AA) const {
1954   switch (MI->getOpcode()) {
1955   default: break;
1956   case X86::MOV8rm:
1957   case X86::MOV16rm:
1958   case X86::MOV32rm:
1959   case X86::MOV64rm:
1960   case X86::LD_Fp64m:
1961   case X86::MOVSSrm:
1962   case X86::MOVSDrm:
1963   case X86::MOVAPSrm:
1964   case X86::MOVUPSrm:
1965   case X86::MOVAPDrm:
1966   case X86::MOVDQArm:
1967   case X86::MOVDQUrm:
1968   case X86::VMOVSSrm:
1969   case X86::VMOVSDrm:
1970   case X86::VMOVAPSrm:
1971   case X86::VMOVUPSrm:
1972   case X86::VMOVAPDrm:
1973   case X86::VMOVDQArm:
1974   case X86::VMOVDQUrm:
1975   case X86::VMOVAPSYrm:
1976   case X86::VMOVUPSYrm:
1977   case X86::VMOVAPDYrm:
1978   case X86::VMOVDQAYrm:
1979   case X86::VMOVDQUYrm:
1980   case X86::MMX_MOVD64rm:
1981   case X86::MMX_MOVQ64rm:
1982   case X86::FsVMOVAPSrm:
1983   case X86::FsVMOVAPDrm:
1984   case X86::FsMOVAPSrm:
1985   case X86::FsMOVAPDrm: {
1986     // Loads from constant pools are trivially rematerializable.
1987     if (MI->getOperand(1+X86::AddrBaseReg).isReg() &&
1988         MI->getOperand(1+X86::AddrScaleAmt).isImm() &&
1989         MI->getOperand(1+X86::AddrIndexReg).isReg() &&
1990         MI->getOperand(1+X86::AddrIndexReg).getReg() == 0 &&
1991         MI->isInvariantLoad(AA)) {
1992       unsigned BaseReg = MI->getOperand(1+X86::AddrBaseReg).getReg();
1993       if (BaseReg == 0 || BaseReg == X86::RIP)
1994         return true;
1995       // Allow re-materialization of PIC load.
1996       if (!ReMatPICStubLoad && MI->getOperand(1+X86::AddrDisp).isGlobal())
1997         return false;
1998       const MachineFunction &MF = *MI->getParent()->getParent();
1999       const MachineRegisterInfo &MRI = MF.getRegInfo();
2000       return regIsPICBase(BaseReg, MRI);
2001     }
2002     return false;
2003   }
2004
2005   case X86::LEA32r:
2006   case X86::LEA64r: {
2007     if (MI->getOperand(1+X86::AddrScaleAmt).isImm() &&
2008         MI->getOperand(1+X86::AddrIndexReg).isReg() &&
2009         MI->getOperand(1+X86::AddrIndexReg).getReg() == 0 &&
2010         !MI->getOperand(1+X86::AddrDisp).isReg()) {
2011       // lea fi#, lea GV, etc. are all rematerializable.
2012       if (!MI->getOperand(1+X86::AddrBaseReg).isReg())
2013         return true;
2014       unsigned BaseReg = MI->getOperand(1+X86::AddrBaseReg).getReg();
2015       if (BaseReg == 0)
2016         return true;
2017       // Allow re-materialization of lea PICBase + x.
2018       const MachineFunction &MF = *MI->getParent()->getParent();
2019       const MachineRegisterInfo &MRI = MF.getRegInfo();
2020       return regIsPICBase(BaseReg, MRI);
2021     }
2022     return false;
2023   }
2024   }
2025
2026   // All other instructions marked M_REMATERIALIZABLE are always trivially
2027   // rematerializable.
2028   return true;
2029 }
2030
2031 bool X86InstrInfo::isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
2032                                          MachineBasicBlock::iterator I) const {
2033   MachineBasicBlock::iterator E = MBB.end();
2034
2035   // For compile time consideration, if we are not able to determine the
2036   // safety after visiting 4 instructions in each direction, we will assume
2037   // it's not safe.
2038   MachineBasicBlock::iterator Iter = I;
2039   for (unsigned i = 0; Iter != E && i < 4; ++i) {
2040     bool SeenDef = false;
2041     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
2042       MachineOperand &MO = Iter->getOperand(j);
2043       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
2044         SeenDef = true;
2045       if (!MO.isReg())
2046         continue;
2047       if (MO.getReg() == X86::EFLAGS) {
2048         if (MO.isUse())
2049           return false;
2050         SeenDef = true;
2051       }
2052     }
2053
2054     if (SeenDef)
2055       // This instruction defines EFLAGS, no need to look any further.
2056       return true;
2057     ++Iter;
2058     // Skip over DBG_VALUE.
2059     while (Iter != E && Iter->isDebugValue())
2060       ++Iter;
2061   }
2062
2063   // It is safe to clobber EFLAGS at the end of a block of no successor has it
2064   // live in.
2065   if (Iter == E) {
2066     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
2067            SE = MBB.succ_end(); SI != SE; ++SI)
2068       if ((*SI)->isLiveIn(X86::EFLAGS))
2069         return false;
2070     return true;
2071   }
2072
2073   MachineBasicBlock::iterator B = MBB.begin();
2074   Iter = I;
2075   for (unsigned i = 0; i < 4; ++i) {
2076     // If we make it to the beginning of the block, it's safe to clobber
2077     // EFLAGS iff EFLAGS is not live-in.
2078     if (Iter == B)
2079       return !MBB.isLiveIn(X86::EFLAGS);
2080
2081     --Iter;
2082     // Skip over DBG_VALUE.
2083     while (Iter != B && Iter->isDebugValue())
2084       --Iter;
2085
2086     bool SawKill = false;
2087     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
2088       MachineOperand &MO = Iter->getOperand(j);
2089       // A register mask may clobber EFLAGS, but we should still look for a
2090       // live EFLAGS def.
2091       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
2092         SawKill = true;
2093       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
2094         if (MO.isDef()) return MO.isDead();
2095         if (MO.isKill()) SawKill = true;
2096       }
2097     }
2098
2099     if (SawKill)
2100       // This instruction kills EFLAGS and doesn't redefine it, so
2101       // there's no need to look further.
2102       return true;
2103   }
2104
2105   // Conservative answer.
2106   return false;
2107 }
2108
2109 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
2110                                  MachineBasicBlock::iterator I,
2111                                  unsigned DestReg, unsigned SubIdx,
2112                                  const MachineInstr *Orig,
2113                                  const TargetRegisterInfo &TRI) const {
2114   // MOV32r0 is implemented with a xor which clobbers condition code.
2115   // Re-materialize it as movri instructions to avoid side effects.
2116   unsigned Opc = Orig->getOpcode();
2117   if (Opc == X86::MOV32r0 && !isSafeToClobberEFLAGS(MBB, I)) {
2118     DebugLoc DL = Orig->getDebugLoc();
2119     BuildMI(MBB, I, DL, get(X86::MOV32ri)).addOperand(Orig->getOperand(0))
2120       .addImm(0);
2121   } else {
2122     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
2123     MBB.insert(I, MI);
2124   }
2125
2126   MachineInstr *NewMI = std::prev(I);
2127   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
2128 }
2129
2130 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
2131 /// is not marked dead.
2132 static bool hasLiveCondCodeDef(MachineInstr *MI) {
2133   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2134     MachineOperand &MO = MI->getOperand(i);
2135     if (MO.isReg() && MO.isDef() &&
2136         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
2137       return true;
2138     }
2139   }
2140   return false;
2141 }
2142
2143 /// getTruncatedShiftCount - check whether the shift count for a machine operand
2144 /// is non-zero.
2145 inline static unsigned getTruncatedShiftCount(MachineInstr *MI,
2146                                               unsigned ShiftAmtOperandIdx) {
2147   // The shift count is six bits with the REX.W prefix and five bits without.
2148   unsigned ShiftCountMask = (MI->getDesc().TSFlags & X86II::REX_W) ? 63 : 31;
2149   unsigned Imm = MI->getOperand(ShiftAmtOperandIdx).getImm();
2150   return Imm & ShiftCountMask;
2151 }
2152
2153 /// isTruncatedShiftCountForLEA - check whether the given shift count is appropriate
2154 /// can be represented by a LEA instruction.
2155 inline static bool isTruncatedShiftCountForLEA(unsigned ShAmt) {
2156   // Left shift instructions can be transformed into load-effective-address
2157   // instructions if we can encode them appropriately.
2158   // A LEA instruction utilizes a SIB byte to encode it's scale factor.
2159   // The SIB.scale field is two bits wide which means that we can encode any
2160   // shift amount less than 4.
2161   return ShAmt < 4 && ShAmt > 0;
2162 }
2163
2164 bool X86InstrInfo::classifyLEAReg(MachineInstr *MI, const MachineOperand &Src,
2165                                   unsigned Opc, bool AllowSP,
2166                                   unsigned &NewSrc, bool &isKill, bool &isUndef,
2167                                   MachineOperand &ImplicitOp) const {
2168   MachineFunction &MF = *MI->getParent()->getParent();
2169   const TargetRegisterClass *RC;
2170   if (AllowSP) {
2171     RC = Opc != X86::LEA32r ? &X86::GR64RegClass : &X86::GR32RegClass;
2172   } else {
2173     RC = Opc != X86::LEA32r ?
2174       &X86::GR64_NOSPRegClass : &X86::GR32_NOSPRegClass;
2175   }
2176   unsigned SrcReg = Src.getReg();
2177
2178   // For both LEA64 and LEA32 the register already has essentially the right
2179   // type (32-bit or 64-bit) we may just need to forbid SP.
2180   if (Opc != X86::LEA64_32r) {
2181     NewSrc = SrcReg;
2182     isKill = Src.isKill();
2183     isUndef = Src.isUndef();
2184
2185     if (TargetRegisterInfo::isVirtualRegister(NewSrc) &&
2186         !MF.getRegInfo().constrainRegClass(NewSrc, RC))
2187       return false;
2188
2189     return true;
2190   }
2191
2192   // This is for an LEA64_32r and incoming registers are 32-bit. One way or
2193   // another we need to add 64-bit registers to the final MI.
2194   if (TargetRegisterInfo::isPhysicalRegister(SrcReg)) {
2195     ImplicitOp = Src;
2196     ImplicitOp.setImplicit();
2197
2198     NewSrc = getX86SubSuperRegister(Src.getReg(), MVT::i64);
2199     MachineBasicBlock::LivenessQueryResult LQR =
2200       MI->getParent()->computeRegisterLiveness(&getRegisterInfo(), NewSrc, MI);
2201
2202     switch (LQR) {
2203     case MachineBasicBlock::LQR_Unknown:
2204       // We can't give sane liveness flags to the instruction, abandon LEA
2205       // formation.
2206       return false;
2207     case MachineBasicBlock::LQR_Live:
2208       isKill = MI->killsRegister(SrcReg);
2209       isUndef = false;
2210       break;
2211     default:
2212       // The physreg itself is dead, so we have to use it as an <undef>.
2213       isKill = false;
2214       isUndef = true;
2215       break;
2216     }
2217   } else {
2218     // Virtual register of the wrong class, we have to create a temporary 64-bit
2219     // vreg to feed into the LEA.
2220     NewSrc = MF.getRegInfo().createVirtualRegister(RC);
2221     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(),
2222             get(TargetOpcode::COPY))
2223       .addReg(NewSrc, RegState::Define | RegState::Undef, X86::sub_32bit)
2224         .addOperand(Src);
2225
2226     // Which is obviously going to be dead after we're done with it.
2227     isKill = true;
2228     isUndef = false;
2229   }
2230
2231   // We've set all the parameters without issue.
2232   return true;
2233 }
2234
2235 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
2236 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
2237 /// to a 32-bit superregister and then truncating back down to a 16-bit
2238 /// subregister.
2239 MachineInstr *
2240 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
2241                                            MachineFunction::iterator &MFI,
2242                                            MachineBasicBlock::iterator &MBBI,
2243                                            LiveVariables *LV) const {
2244   MachineInstr *MI = MBBI;
2245   unsigned Dest = MI->getOperand(0).getReg();
2246   unsigned Src = MI->getOperand(1).getReg();
2247   bool isDead = MI->getOperand(0).isDead();
2248   bool isKill = MI->getOperand(1).isKill();
2249
2250   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
2251   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
2252   unsigned Opc, leaInReg;
2253   if (Subtarget.is64Bit()) {
2254     Opc = X86::LEA64_32r;
2255     leaInReg = RegInfo.createVirtualRegister(&X86::GR64_NOSPRegClass);
2256   } else {
2257     Opc = X86::LEA32r;
2258     leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
2259   }
2260
2261   // Build and insert into an implicit UNDEF value. This is OK because
2262   // well be shifting and then extracting the lower 16-bits.
2263   // This has the potential to cause partial register stall. e.g.
2264   //   movw    (%rbp,%rcx,2), %dx
2265   //   leal    -65(%rdx), %esi
2266   // But testing has shown this *does* help performance in 64-bit mode (at
2267   // least on modern x86 machines).
2268   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
2269   MachineInstr *InsMI =
2270     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
2271     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
2272     .addReg(Src, getKillRegState(isKill));
2273
2274   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
2275                                     get(Opc), leaOutReg);
2276   switch (MIOpc) {
2277   default: llvm_unreachable("Unreachable!");
2278   case X86::SHL16ri: {
2279     unsigned ShAmt = MI->getOperand(2).getImm();
2280     MIB.addReg(0).addImm(1 << ShAmt)
2281        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
2282     break;
2283   }
2284   case X86::INC16r:
2285     addRegOffset(MIB, leaInReg, true, 1);
2286     break;
2287   case X86::DEC16r:
2288     addRegOffset(MIB, leaInReg, true, -1);
2289     break;
2290   case X86::ADD16ri:
2291   case X86::ADD16ri8:
2292   case X86::ADD16ri_DB:
2293   case X86::ADD16ri8_DB:
2294     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
2295     break;
2296   case X86::ADD16rr:
2297   case X86::ADD16rr_DB: {
2298     unsigned Src2 = MI->getOperand(2).getReg();
2299     bool isKill2 = MI->getOperand(2).isKill();
2300     unsigned leaInReg2 = 0;
2301     MachineInstr *InsMI2 = nullptr;
2302     if (Src == Src2) {
2303       // ADD16rr %reg1028<kill>, %reg1028
2304       // just a single insert_subreg.
2305       addRegReg(MIB, leaInReg, true, leaInReg, false);
2306     } else {
2307       if (Subtarget.is64Bit())
2308         leaInReg2 = RegInfo.createVirtualRegister(&X86::GR64_NOSPRegClass);
2309       else
2310         leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
2311       // Build and insert into an implicit UNDEF value. This is OK because
2312       // well be shifting and then extracting the lower 16-bits.
2313       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
2314       InsMI2 =
2315         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
2316         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
2317         .addReg(Src2, getKillRegState(isKill2));
2318       addRegReg(MIB, leaInReg, true, leaInReg2, true);
2319     }
2320     if (LV && isKill2 && InsMI2)
2321       LV->replaceKillInstruction(Src2, MI, InsMI2);
2322     break;
2323   }
2324   }
2325
2326   MachineInstr *NewMI = MIB;
2327   MachineInstr *ExtMI =
2328     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
2329     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
2330     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
2331
2332   if (LV) {
2333     // Update live variables
2334     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
2335     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
2336     if (isKill)
2337       LV->replaceKillInstruction(Src, MI, InsMI);
2338     if (isDead)
2339       LV->replaceKillInstruction(Dest, MI, ExtMI);
2340   }
2341
2342   return ExtMI;
2343 }
2344
2345 /// convertToThreeAddress - This method must be implemented by targets that
2346 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
2347 /// may be able to convert a two-address instruction into a true
2348 /// three-address instruction on demand.  This allows the X86 target (for
2349 /// example) to convert ADD and SHL instructions into LEA instructions if they
2350 /// would require register copies due to two-addressness.
2351 ///
2352 /// This method returns a null pointer if the transformation cannot be
2353 /// performed, otherwise it returns the new instruction.
2354 ///
2355 MachineInstr *
2356 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
2357                                     MachineBasicBlock::iterator &MBBI,
2358                                     LiveVariables *LV) const {
2359   MachineInstr *MI = MBBI;
2360
2361   // The following opcodes also sets the condition code register(s). Only
2362   // convert them to equivalent lea if the condition code register def's
2363   // are dead!
2364   if (hasLiveCondCodeDef(MI))
2365     return nullptr;
2366
2367   MachineFunction &MF = *MI->getParent()->getParent();
2368   // All instructions input are two-addr instructions.  Get the known operands.
2369   const MachineOperand &Dest = MI->getOperand(0);
2370   const MachineOperand &Src = MI->getOperand(1);
2371
2372   MachineInstr *NewMI = nullptr;
2373   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
2374   // we have better subtarget support, enable the 16-bit LEA generation here.
2375   // 16-bit LEA is also slow on Core2.
2376   bool DisableLEA16 = true;
2377   bool is64Bit = Subtarget.is64Bit();
2378
2379   unsigned MIOpc = MI->getOpcode();
2380   switch (MIOpc) {
2381   default: return nullptr;
2382   case X86::SHL64ri: {
2383     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2384     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2385     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2386
2387     // LEA can't handle RSP.
2388     if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
2389         !MF.getRegInfo().constrainRegClass(Src.getReg(),
2390                                            &X86::GR64_NOSPRegClass))
2391       return nullptr;
2392
2393     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2394       .addOperand(Dest)
2395       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
2396     break;
2397   }
2398   case X86::SHL32ri: {
2399     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2400     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2401     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2402
2403     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2404
2405     // LEA can't handle ESP.
2406     bool isKill, isUndef;
2407     unsigned SrcReg;
2408     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2409     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2410                         SrcReg, isKill, isUndef, ImplicitOp))
2411       return nullptr;
2412
2413     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2414       .addOperand(Dest)
2415       .addReg(0).addImm(1 << ShAmt)
2416       .addReg(SrcReg, getKillRegState(isKill) | getUndefRegState(isUndef))
2417       .addImm(0).addReg(0);
2418     if (ImplicitOp.getReg() != 0)
2419       MIB.addOperand(ImplicitOp);
2420     NewMI = MIB;
2421
2422     break;
2423   }
2424   case X86::SHL16ri: {
2425     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2426     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2427     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2428
2429     if (DisableLEA16)
2430       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : nullptr;
2431     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2432       .addOperand(Dest)
2433       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
2434     break;
2435   }
2436   case X86::INC64r:
2437   case X86::INC32r: {
2438     assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2439     unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
2440       : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2441     bool isKill, isUndef;
2442     unsigned SrcReg;
2443     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2444     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2445                         SrcReg, isKill, isUndef, ImplicitOp))
2446       return nullptr;
2447
2448     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2449         .addOperand(Dest)
2450         .addReg(SrcReg, getKillRegState(isKill) | getUndefRegState(isUndef));
2451     if (ImplicitOp.getReg() != 0)
2452       MIB.addOperand(ImplicitOp);
2453
2454     NewMI = addOffset(MIB, 1);
2455     break;
2456   }
2457   case X86::INC16r:
2458     if (DisableLEA16)
2459       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2460                      : nullptr;
2461     assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2462     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2463                       .addOperand(Dest).addOperand(Src), 1);
2464     break;
2465   case X86::DEC64r:
2466   case X86::DEC32r: {
2467     assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2468     unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
2469       : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2470
2471     bool isKill, isUndef;
2472     unsigned SrcReg;
2473     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2474     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2475                         SrcReg, isKill, isUndef, ImplicitOp))
2476       return nullptr;
2477
2478     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2479         .addOperand(Dest)
2480         .addReg(SrcReg, getUndefRegState(isUndef) | getKillRegState(isKill));
2481     if (ImplicitOp.getReg() != 0)
2482       MIB.addOperand(ImplicitOp);
2483
2484     NewMI = addOffset(MIB, -1);
2485
2486     break;
2487   }
2488   case X86::DEC16r:
2489     if (DisableLEA16)
2490       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2491                      : nullptr;
2492     assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2493     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2494                       .addOperand(Dest).addOperand(Src), -1);
2495     break;
2496   case X86::ADD64rr:
2497   case X86::ADD64rr_DB:
2498   case X86::ADD32rr:
2499   case X86::ADD32rr_DB: {
2500     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2501     unsigned Opc;
2502     if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB)
2503       Opc = X86::LEA64r;
2504     else
2505       Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2506
2507     bool isKill, isUndef;
2508     unsigned SrcReg;
2509     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2510     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ true,
2511                         SrcReg, isKill, isUndef, ImplicitOp))
2512       return nullptr;
2513
2514     const MachineOperand &Src2 = MI->getOperand(2);
2515     bool isKill2, isUndef2;
2516     unsigned SrcReg2;
2517     MachineOperand ImplicitOp2 = MachineOperand::CreateReg(0, false);
2518     if (!classifyLEAReg(MI, Src2, Opc, /*AllowSP=*/ false,
2519                         SrcReg2, isKill2, isUndef2, ImplicitOp2))
2520       return nullptr;
2521
2522     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2523       .addOperand(Dest);
2524     if (ImplicitOp.getReg() != 0)
2525       MIB.addOperand(ImplicitOp);
2526     if (ImplicitOp2.getReg() != 0)
2527       MIB.addOperand(ImplicitOp2);
2528
2529     NewMI = addRegReg(MIB, SrcReg, isKill, SrcReg2, isKill2);
2530
2531     // Preserve undefness of the operands.
2532     NewMI->getOperand(1).setIsUndef(isUndef);
2533     NewMI->getOperand(3).setIsUndef(isUndef2);
2534
2535     if (LV && Src2.isKill())
2536       LV->replaceKillInstruction(SrcReg2, MI, NewMI);
2537     break;
2538   }
2539   case X86::ADD16rr:
2540   case X86::ADD16rr_DB: {
2541     if (DisableLEA16)
2542       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2543                      : nullptr;
2544     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2545     unsigned Src2 = MI->getOperand(2).getReg();
2546     bool isKill2 = MI->getOperand(2).isKill();
2547     NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2548                       .addOperand(Dest),
2549                       Src.getReg(), Src.isKill(), Src2, isKill2);
2550
2551     // Preserve undefness of the operands.
2552     bool isUndef = MI->getOperand(1).isUndef();
2553     bool isUndef2 = MI->getOperand(2).isUndef();
2554     NewMI->getOperand(1).setIsUndef(isUndef);
2555     NewMI->getOperand(3).setIsUndef(isUndef2);
2556
2557     if (LV && isKill2)
2558       LV->replaceKillInstruction(Src2, MI, NewMI);
2559     break;
2560   }
2561   case X86::ADD64ri32:
2562   case X86::ADD64ri8:
2563   case X86::ADD64ri32_DB:
2564   case X86::ADD64ri8_DB:
2565     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2566     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2567                       .addOperand(Dest).addOperand(Src),
2568                       MI->getOperand(2).getImm());
2569     break;
2570   case X86::ADD32ri:
2571   case X86::ADD32ri8:
2572   case X86::ADD32ri_DB:
2573   case X86::ADD32ri8_DB: {
2574     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2575     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2576
2577     bool isKill, isUndef;
2578     unsigned SrcReg;
2579     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2580     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ true,
2581                         SrcReg, isKill, isUndef, ImplicitOp))
2582       return nullptr;
2583
2584     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2585         .addOperand(Dest)
2586         .addReg(SrcReg, getUndefRegState(isUndef) | getKillRegState(isKill));
2587     if (ImplicitOp.getReg() != 0)
2588       MIB.addOperand(ImplicitOp);
2589
2590     NewMI = addOffset(MIB, MI->getOperand(2).getImm());
2591     break;
2592   }
2593   case X86::ADD16ri:
2594   case X86::ADD16ri8:
2595   case X86::ADD16ri_DB:
2596   case X86::ADD16ri8_DB:
2597     if (DisableLEA16)
2598       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2599                      : nullptr;
2600     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2601     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2602                       .addOperand(Dest).addOperand(Src),
2603                       MI->getOperand(2).getImm());
2604     break;
2605   }
2606
2607   if (!NewMI) return nullptr;
2608
2609   if (LV) {  // Update live variables
2610     if (Src.isKill())
2611       LV->replaceKillInstruction(Src.getReg(), MI, NewMI);
2612     if (Dest.isDead())
2613       LV->replaceKillInstruction(Dest.getReg(), MI, NewMI);
2614   }
2615
2616   MFI->insert(MBBI, NewMI);          // Insert the new inst
2617   return NewMI;
2618 }
2619
2620 /// commuteInstruction - We have a few instructions that must be hacked on to
2621 /// commute them.
2622 ///
2623 MachineInstr *
2624 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
2625   switch (MI->getOpcode()) {
2626   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
2627   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
2628   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
2629   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
2630   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
2631   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
2632     unsigned Opc;
2633     unsigned Size;
2634     switch (MI->getOpcode()) {
2635     default: llvm_unreachable("Unreachable!");
2636     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
2637     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
2638     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
2639     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
2640     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
2641     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
2642     }
2643     unsigned Amt = MI->getOperand(3).getImm();
2644     if (NewMI) {
2645       MachineFunction &MF = *MI->getParent()->getParent();
2646       MI = MF.CloneMachineInstr(MI);
2647       NewMI = false;
2648     }
2649     MI->setDesc(get(Opc));
2650     MI->getOperand(3).setImm(Size-Amt);
2651     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2652   }
2653   case X86::BLENDPDrri:
2654   case X86::BLENDPSrri:
2655   case X86::PBLENDWrri:
2656   case X86::VBLENDPDrri:
2657   case X86::VBLENDPSrri:
2658   case X86::VBLENDPDYrri:
2659   case X86::VBLENDPSYrri:
2660   case X86::VPBLENDDrri:
2661   case X86::VPBLENDWrri:
2662   case X86::VPBLENDDYrri:
2663   case X86::VPBLENDWYrri:{
2664     unsigned Mask;
2665     switch (MI->getOpcode()) {
2666     default: llvm_unreachable("Unreachable!");
2667     case X86::BLENDPDrri:    Mask = 0x03; break;
2668     case X86::BLENDPSrri:    Mask = 0x0F; break;
2669     case X86::PBLENDWrri:    Mask = 0xFF; break;
2670     case X86::VBLENDPDrri:   Mask = 0x03; break;
2671     case X86::VBLENDPSrri:   Mask = 0x0F; break;
2672     case X86::VBLENDPDYrri:  Mask = 0x0F; break;
2673     case X86::VBLENDPSYrri:  Mask = 0xFF; break;
2674     case X86::VPBLENDDrri:   Mask = 0x0F; break;
2675     case X86::VPBLENDWrri:   Mask = 0xFF; break;
2676     case X86::VPBLENDDYrri:  Mask = 0xFF; break;
2677     case X86::VPBLENDWYrri:  Mask = 0xFF; break;
2678     }
2679     // Only the least significant bits of Imm are used.
2680     unsigned Imm = MI->getOperand(3).getImm() & Mask;
2681     if (NewMI) {
2682       MachineFunction &MF = *MI->getParent()->getParent();
2683       MI = MF.CloneMachineInstr(MI);
2684       NewMI = false;
2685     }
2686     MI->getOperand(3).setImm(Mask ^ Imm);
2687     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2688   }
2689   case X86::CMOVB16rr:  case X86::CMOVB32rr:  case X86::CMOVB64rr:
2690   case X86::CMOVAE16rr: case X86::CMOVAE32rr: case X86::CMOVAE64rr:
2691   case X86::CMOVE16rr:  case X86::CMOVE32rr:  case X86::CMOVE64rr:
2692   case X86::CMOVNE16rr: case X86::CMOVNE32rr: case X86::CMOVNE64rr:
2693   case X86::CMOVBE16rr: case X86::CMOVBE32rr: case X86::CMOVBE64rr:
2694   case X86::CMOVA16rr:  case X86::CMOVA32rr:  case X86::CMOVA64rr:
2695   case X86::CMOVL16rr:  case X86::CMOVL32rr:  case X86::CMOVL64rr:
2696   case X86::CMOVGE16rr: case X86::CMOVGE32rr: case X86::CMOVGE64rr:
2697   case X86::CMOVLE16rr: case X86::CMOVLE32rr: case X86::CMOVLE64rr:
2698   case X86::CMOVG16rr:  case X86::CMOVG32rr:  case X86::CMOVG64rr:
2699   case X86::CMOVS16rr:  case X86::CMOVS32rr:  case X86::CMOVS64rr:
2700   case X86::CMOVNS16rr: case X86::CMOVNS32rr: case X86::CMOVNS64rr:
2701   case X86::CMOVP16rr:  case X86::CMOVP32rr:  case X86::CMOVP64rr:
2702   case X86::CMOVNP16rr: case X86::CMOVNP32rr: case X86::CMOVNP64rr:
2703   case X86::CMOVO16rr:  case X86::CMOVO32rr:  case X86::CMOVO64rr:
2704   case X86::CMOVNO16rr: case X86::CMOVNO32rr: case X86::CMOVNO64rr: {
2705     unsigned Opc;
2706     switch (MI->getOpcode()) {
2707     default: llvm_unreachable("Unreachable!");
2708     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
2709     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
2710     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
2711     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
2712     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
2713     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
2714     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
2715     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
2716     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
2717     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
2718     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
2719     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
2720     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
2721     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
2722     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
2723     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
2724     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
2725     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
2726     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
2727     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
2728     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
2729     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
2730     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
2731     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
2732     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
2733     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
2734     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
2735     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
2736     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
2737     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
2738     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
2739     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
2740     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
2741     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
2742     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
2743     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
2744     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
2745     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
2746     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
2747     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
2748     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
2749     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
2750     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
2751     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
2752     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
2753     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
2754     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
2755     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
2756     }
2757     if (NewMI) {
2758       MachineFunction &MF = *MI->getParent()->getParent();
2759       MI = MF.CloneMachineInstr(MI);
2760       NewMI = false;
2761     }
2762     MI->setDesc(get(Opc));
2763     // Fallthrough intended.
2764   }
2765   default:
2766     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2767   }
2768 }
2769
2770 bool X86InstrInfo::findCommutedOpIndices(MachineInstr *MI, unsigned &SrcOpIdx1,
2771                                          unsigned &SrcOpIdx2) const {
2772   switch (MI->getOpcode()) {
2773     case X86::BLENDPDrri:
2774     case X86::BLENDPSrri:
2775     case X86::PBLENDWrri:
2776     case X86::VBLENDPDrri:
2777     case X86::VBLENDPSrri:
2778     case X86::VBLENDPDYrri:
2779     case X86::VBLENDPSYrri:
2780     case X86::VPBLENDDrri:
2781     case X86::VPBLENDDYrri:
2782     case X86::VPBLENDWrri:
2783     case X86::VPBLENDWYrri:
2784       SrcOpIdx1 = 1;
2785       SrcOpIdx2 = 2;
2786       return true;
2787     case X86::VFMADDPDr231r:
2788     case X86::VFMADDPSr231r:
2789     case X86::VFMADDSDr231r:
2790     case X86::VFMADDSSr231r:
2791     case X86::VFMSUBPDr231r:
2792     case X86::VFMSUBPSr231r:
2793     case X86::VFMSUBSDr231r:
2794     case X86::VFMSUBSSr231r:
2795     case X86::VFNMADDPDr231r:
2796     case X86::VFNMADDPSr231r:
2797     case X86::VFNMADDSDr231r:
2798     case X86::VFNMADDSSr231r:
2799     case X86::VFNMSUBPDr231r:
2800     case X86::VFNMSUBPSr231r:
2801     case X86::VFNMSUBSDr231r:
2802     case X86::VFNMSUBSSr231r:
2803     case X86::VFMADDPDr231rY:
2804     case X86::VFMADDPSr231rY:
2805     case X86::VFMSUBPDr231rY:
2806     case X86::VFMSUBPSr231rY:
2807     case X86::VFNMADDPDr231rY:
2808     case X86::VFNMADDPSr231rY:
2809     case X86::VFNMSUBPDr231rY:
2810     case X86::VFNMSUBPSr231rY:
2811       SrcOpIdx1 = 2;
2812       SrcOpIdx2 = 3;
2813       return true;
2814     default:
2815       return TargetInstrInfo::findCommutedOpIndices(MI, SrcOpIdx1, SrcOpIdx2);
2816   }
2817 }
2818
2819 static X86::CondCode getCondFromBranchOpc(unsigned BrOpc) {
2820   switch (BrOpc) {
2821   default: return X86::COND_INVALID;
2822   case X86::JE_1:  return X86::COND_E;
2823   case X86::JNE_1: return X86::COND_NE;
2824   case X86::JL_1:  return X86::COND_L;
2825   case X86::JLE_1: return X86::COND_LE;
2826   case X86::JG_1:  return X86::COND_G;
2827   case X86::JGE_1: return X86::COND_GE;
2828   case X86::JB_1:  return X86::COND_B;
2829   case X86::JBE_1: return X86::COND_BE;
2830   case X86::JA_1:  return X86::COND_A;
2831   case X86::JAE_1: return X86::COND_AE;
2832   case X86::JS_1:  return X86::COND_S;
2833   case X86::JNS_1: return X86::COND_NS;
2834   case X86::JP_1:  return X86::COND_P;
2835   case X86::JNP_1: return X86::COND_NP;
2836   case X86::JO_1:  return X86::COND_O;
2837   case X86::JNO_1: return X86::COND_NO;
2838   }
2839 }
2840
2841 /// getCondFromSETOpc - return condition code of a SET opcode.
2842 static X86::CondCode getCondFromSETOpc(unsigned Opc) {
2843   switch (Opc) {
2844   default: return X86::COND_INVALID;
2845   case X86::SETAr:  case X86::SETAm:  return X86::COND_A;
2846   case X86::SETAEr: case X86::SETAEm: return X86::COND_AE;
2847   case X86::SETBr:  case X86::SETBm:  return X86::COND_B;
2848   case X86::SETBEr: case X86::SETBEm: return X86::COND_BE;
2849   case X86::SETEr:  case X86::SETEm:  return X86::COND_E;
2850   case X86::SETGr:  case X86::SETGm:  return X86::COND_G;
2851   case X86::SETGEr: case X86::SETGEm: return X86::COND_GE;
2852   case X86::SETLr:  case X86::SETLm:  return X86::COND_L;
2853   case X86::SETLEr: case X86::SETLEm: return X86::COND_LE;
2854   case X86::SETNEr: case X86::SETNEm: return X86::COND_NE;
2855   case X86::SETNOr: case X86::SETNOm: return X86::COND_NO;
2856   case X86::SETNPr: case X86::SETNPm: return X86::COND_NP;
2857   case X86::SETNSr: case X86::SETNSm: return X86::COND_NS;
2858   case X86::SETOr:  case X86::SETOm:  return X86::COND_O;
2859   case X86::SETPr:  case X86::SETPm:  return X86::COND_P;
2860   case X86::SETSr:  case X86::SETSm:  return X86::COND_S;
2861   }
2862 }
2863
2864 /// getCondFromCmovOpc - return condition code of a CMov opcode.
2865 X86::CondCode X86::getCondFromCMovOpc(unsigned Opc) {
2866   switch (Opc) {
2867   default: return X86::COND_INVALID;
2868   case X86::CMOVA16rm:  case X86::CMOVA16rr:  case X86::CMOVA32rm:
2869   case X86::CMOVA32rr:  case X86::CMOVA64rm:  case X86::CMOVA64rr:
2870     return X86::COND_A;
2871   case X86::CMOVAE16rm: case X86::CMOVAE16rr: case X86::CMOVAE32rm:
2872   case X86::CMOVAE32rr: case X86::CMOVAE64rm: case X86::CMOVAE64rr:
2873     return X86::COND_AE;
2874   case X86::CMOVB16rm:  case X86::CMOVB16rr:  case X86::CMOVB32rm:
2875   case X86::CMOVB32rr:  case X86::CMOVB64rm:  case X86::CMOVB64rr:
2876     return X86::COND_B;
2877   case X86::CMOVBE16rm: case X86::CMOVBE16rr: case X86::CMOVBE32rm:
2878   case X86::CMOVBE32rr: case X86::CMOVBE64rm: case X86::CMOVBE64rr:
2879     return X86::COND_BE;
2880   case X86::CMOVE16rm:  case X86::CMOVE16rr:  case X86::CMOVE32rm:
2881   case X86::CMOVE32rr:  case X86::CMOVE64rm:  case X86::CMOVE64rr:
2882     return X86::COND_E;
2883   case X86::CMOVG16rm:  case X86::CMOVG16rr:  case X86::CMOVG32rm:
2884   case X86::CMOVG32rr:  case X86::CMOVG64rm:  case X86::CMOVG64rr:
2885     return X86::COND_G;
2886   case X86::CMOVGE16rm: case X86::CMOVGE16rr: case X86::CMOVGE32rm:
2887   case X86::CMOVGE32rr: case X86::CMOVGE64rm: case X86::CMOVGE64rr:
2888     return X86::COND_GE;
2889   case X86::CMOVL16rm:  case X86::CMOVL16rr:  case X86::CMOVL32rm:
2890   case X86::CMOVL32rr:  case X86::CMOVL64rm:  case X86::CMOVL64rr:
2891     return X86::COND_L;
2892   case X86::CMOVLE16rm: case X86::CMOVLE16rr: case X86::CMOVLE32rm:
2893   case X86::CMOVLE32rr: case X86::CMOVLE64rm: case X86::CMOVLE64rr:
2894     return X86::COND_LE;
2895   case X86::CMOVNE16rm: case X86::CMOVNE16rr: case X86::CMOVNE32rm:
2896   case X86::CMOVNE32rr: case X86::CMOVNE64rm: case X86::CMOVNE64rr:
2897     return X86::COND_NE;
2898   case X86::CMOVNO16rm: case X86::CMOVNO16rr: case X86::CMOVNO32rm:
2899   case X86::CMOVNO32rr: case X86::CMOVNO64rm: case X86::CMOVNO64rr:
2900     return X86::COND_NO;
2901   case X86::CMOVNP16rm: case X86::CMOVNP16rr: case X86::CMOVNP32rm:
2902   case X86::CMOVNP32rr: case X86::CMOVNP64rm: case X86::CMOVNP64rr:
2903     return X86::COND_NP;
2904   case X86::CMOVNS16rm: case X86::CMOVNS16rr: case X86::CMOVNS32rm:
2905   case X86::CMOVNS32rr: case X86::CMOVNS64rm: case X86::CMOVNS64rr:
2906     return X86::COND_NS;
2907   case X86::CMOVO16rm:  case X86::CMOVO16rr:  case X86::CMOVO32rm:
2908   case X86::CMOVO32rr:  case X86::CMOVO64rm:  case X86::CMOVO64rr:
2909     return X86::COND_O;
2910   case X86::CMOVP16rm:  case X86::CMOVP16rr:  case X86::CMOVP32rm:
2911   case X86::CMOVP32rr:  case X86::CMOVP64rm:  case X86::CMOVP64rr:
2912     return X86::COND_P;
2913   case X86::CMOVS16rm:  case X86::CMOVS16rr:  case X86::CMOVS32rm:
2914   case X86::CMOVS32rr:  case X86::CMOVS64rm:  case X86::CMOVS64rr:
2915     return X86::COND_S;
2916   }
2917 }
2918
2919 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
2920   switch (CC) {
2921   default: llvm_unreachable("Illegal condition code!");
2922   case X86::COND_E:  return X86::JE_1;
2923   case X86::COND_NE: return X86::JNE_1;
2924   case X86::COND_L:  return X86::JL_1;
2925   case X86::COND_LE: return X86::JLE_1;
2926   case X86::COND_G:  return X86::JG_1;
2927   case X86::COND_GE: return X86::JGE_1;
2928   case X86::COND_B:  return X86::JB_1;
2929   case X86::COND_BE: return X86::JBE_1;
2930   case X86::COND_A:  return X86::JA_1;
2931   case X86::COND_AE: return X86::JAE_1;
2932   case X86::COND_S:  return X86::JS_1;
2933   case X86::COND_NS: return X86::JNS_1;
2934   case X86::COND_P:  return X86::JP_1;
2935   case X86::COND_NP: return X86::JNP_1;
2936   case X86::COND_O:  return X86::JO_1;
2937   case X86::COND_NO: return X86::JNO_1;
2938   }
2939 }
2940
2941 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
2942 /// e.g. turning COND_E to COND_NE.
2943 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
2944   switch (CC) {
2945   default: llvm_unreachable("Illegal condition code!");
2946   case X86::COND_E:  return X86::COND_NE;
2947   case X86::COND_NE: return X86::COND_E;
2948   case X86::COND_L:  return X86::COND_GE;
2949   case X86::COND_LE: return X86::COND_G;
2950   case X86::COND_G:  return X86::COND_LE;
2951   case X86::COND_GE: return X86::COND_L;
2952   case X86::COND_B:  return X86::COND_AE;
2953   case X86::COND_BE: return X86::COND_A;
2954   case X86::COND_A:  return X86::COND_BE;
2955   case X86::COND_AE: return X86::COND_B;
2956   case X86::COND_S:  return X86::COND_NS;
2957   case X86::COND_NS: return X86::COND_S;
2958   case X86::COND_P:  return X86::COND_NP;
2959   case X86::COND_NP: return X86::COND_P;
2960   case X86::COND_O:  return X86::COND_NO;
2961   case X86::COND_NO: return X86::COND_O;
2962   }
2963 }
2964
2965 /// getSwappedCondition - assume the flags are set by MI(a,b), return
2966 /// the condition code if we modify the instructions such that flags are
2967 /// set by MI(b,a).
2968 static X86::CondCode getSwappedCondition(X86::CondCode CC) {
2969   switch (CC) {
2970   default: return X86::COND_INVALID;
2971   case X86::COND_E:  return X86::COND_E;
2972   case X86::COND_NE: return X86::COND_NE;
2973   case X86::COND_L:  return X86::COND_G;
2974   case X86::COND_LE: return X86::COND_GE;
2975   case X86::COND_G:  return X86::COND_L;
2976   case X86::COND_GE: return X86::COND_LE;
2977   case X86::COND_B:  return X86::COND_A;
2978   case X86::COND_BE: return X86::COND_AE;
2979   case X86::COND_A:  return X86::COND_B;
2980   case X86::COND_AE: return X86::COND_BE;
2981   }
2982 }
2983
2984 /// getSETFromCond - Return a set opcode for the given condition and
2985 /// whether it has memory operand.
2986 unsigned X86::getSETFromCond(CondCode CC, bool HasMemoryOperand) {
2987   static const uint16_t Opc[16][2] = {
2988     { X86::SETAr,  X86::SETAm  },
2989     { X86::SETAEr, X86::SETAEm },
2990     { X86::SETBr,  X86::SETBm  },
2991     { X86::SETBEr, X86::SETBEm },
2992     { X86::SETEr,  X86::SETEm  },
2993     { X86::SETGr,  X86::SETGm  },
2994     { X86::SETGEr, X86::SETGEm },
2995     { X86::SETLr,  X86::SETLm  },
2996     { X86::SETLEr, X86::SETLEm },
2997     { X86::SETNEr, X86::SETNEm },
2998     { X86::SETNOr, X86::SETNOm },
2999     { X86::SETNPr, X86::SETNPm },
3000     { X86::SETNSr, X86::SETNSm },
3001     { X86::SETOr,  X86::SETOm  },
3002     { X86::SETPr,  X86::SETPm  },
3003     { X86::SETSr,  X86::SETSm  }
3004   };
3005
3006   assert(CC <= LAST_VALID_COND && "Can only handle standard cond codes");
3007   return Opc[CC][HasMemoryOperand ? 1 : 0];
3008 }
3009
3010 /// getCMovFromCond - Return a cmov opcode for the given condition,
3011 /// register size in bytes, and operand type.
3012 unsigned X86::getCMovFromCond(CondCode CC, unsigned RegBytes,
3013                               bool HasMemoryOperand) {
3014   static const uint16_t Opc[32][3] = {
3015     { X86::CMOVA16rr,  X86::CMOVA32rr,  X86::CMOVA64rr  },
3016     { X86::CMOVAE16rr, X86::CMOVAE32rr, X86::CMOVAE64rr },
3017     { X86::CMOVB16rr,  X86::CMOVB32rr,  X86::CMOVB64rr  },
3018     { X86::CMOVBE16rr, X86::CMOVBE32rr, X86::CMOVBE64rr },
3019     { X86::CMOVE16rr,  X86::CMOVE32rr,  X86::CMOVE64rr  },
3020     { X86::CMOVG16rr,  X86::CMOVG32rr,  X86::CMOVG64rr  },
3021     { X86::CMOVGE16rr, X86::CMOVGE32rr, X86::CMOVGE64rr },
3022     { X86::CMOVL16rr,  X86::CMOVL32rr,  X86::CMOVL64rr  },
3023     { X86::CMOVLE16rr, X86::CMOVLE32rr, X86::CMOVLE64rr },
3024     { X86::CMOVNE16rr, X86::CMOVNE32rr, X86::CMOVNE64rr },
3025     { X86::CMOVNO16rr, X86::CMOVNO32rr, X86::CMOVNO64rr },
3026     { X86::CMOVNP16rr, X86::CMOVNP32rr, X86::CMOVNP64rr },
3027     { X86::CMOVNS16rr, X86::CMOVNS32rr, X86::CMOVNS64rr },
3028     { X86::CMOVO16rr,  X86::CMOVO32rr,  X86::CMOVO64rr  },
3029     { X86::CMOVP16rr,  X86::CMOVP32rr,  X86::CMOVP64rr  },
3030     { X86::CMOVS16rr,  X86::CMOVS32rr,  X86::CMOVS64rr  },
3031     { X86::CMOVA16rm,  X86::CMOVA32rm,  X86::CMOVA64rm  },
3032     { X86::CMOVAE16rm, X86::CMOVAE32rm, X86::CMOVAE64rm },
3033     { X86::CMOVB16rm,  X86::CMOVB32rm,  X86::CMOVB64rm  },
3034     { X86::CMOVBE16rm, X86::CMOVBE32rm, X86::CMOVBE64rm },
3035     { X86::CMOVE16rm,  X86::CMOVE32rm,  X86::CMOVE64rm  },
3036     { X86::CMOVG16rm,  X86::CMOVG32rm,  X86::CMOVG64rm  },
3037     { X86::CMOVGE16rm, X86::CMOVGE32rm, X86::CMOVGE64rm },
3038     { X86::CMOVL16rm,  X86::CMOVL32rm,  X86::CMOVL64rm  },
3039     { X86::CMOVLE16rm, X86::CMOVLE32rm, X86::CMOVLE64rm },
3040     { X86::CMOVNE16rm, X86::CMOVNE32rm, X86::CMOVNE64rm },
3041     { X86::CMOVNO16rm, X86::CMOVNO32rm, X86::CMOVNO64rm },
3042     { X86::CMOVNP16rm, X86::CMOVNP32rm, X86::CMOVNP64rm },
3043     { X86::CMOVNS16rm, X86::CMOVNS32rm, X86::CMOVNS64rm },
3044     { X86::CMOVO16rm,  X86::CMOVO32rm,  X86::CMOVO64rm  },
3045     { X86::CMOVP16rm,  X86::CMOVP32rm,  X86::CMOVP64rm  },
3046     { X86::CMOVS16rm,  X86::CMOVS32rm,  X86::CMOVS64rm  }
3047   };
3048
3049   assert(CC < 16 && "Can only handle standard cond codes");
3050   unsigned Idx = HasMemoryOperand ? 16+CC : CC;
3051   switch(RegBytes) {
3052   default: llvm_unreachable("Illegal register size!");
3053   case 2: return Opc[Idx][0];
3054   case 4: return Opc[Idx][1];
3055   case 8: return Opc[Idx][2];
3056   }
3057 }
3058
3059 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
3060   if (!MI->isTerminator()) return false;
3061
3062   // Conditional branch is a special case.
3063   if (MI->isBranch() && !MI->isBarrier())
3064     return true;
3065   if (!MI->isPredicable())
3066     return true;
3067   return !isPredicated(MI);
3068 }
3069
3070 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
3071                                  MachineBasicBlock *&TBB,
3072                                  MachineBasicBlock *&FBB,
3073                                  SmallVectorImpl<MachineOperand> &Cond,
3074                                  bool AllowModify) const {
3075   // Start from the bottom of the block and work up, examining the
3076   // terminator instructions.
3077   MachineBasicBlock::iterator I = MBB.end();
3078   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
3079   while (I != MBB.begin()) {
3080     --I;
3081     if (I->isDebugValue())
3082       continue;
3083
3084     // Working from the bottom, when we see a non-terminator instruction, we're
3085     // done.
3086     if (!isUnpredicatedTerminator(I))
3087       break;
3088
3089     // A terminator that isn't a branch can't easily be handled by this
3090     // analysis.
3091     if (!I->isBranch())
3092       return true;
3093
3094     // Handle unconditional branches.
3095     if (I->getOpcode() == X86::JMP_1) {
3096       UnCondBrIter = I;
3097
3098       if (!AllowModify) {
3099         TBB = I->getOperand(0).getMBB();
3100         continue;
3101       }
3102
3103       // If the block has any instructions after a JMP, delete them.
3104       while (std::next(I) != MBB.end())
3105         std::next(I)->eraseFromParent();
3106
3107       Cond.clear();
3108       FBB = nullptr;
3109
3110       // Delete the JMP if it's equivalent to a fall-through.
3111       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
3112         TBB = nullptr;
3113         I->eraseFromParent();
3114         I = MBB.end();
3115         UnCondBrIter = MBB.end();
3116         continue;
3117       }
3118
3119       // TBB is used to indicate the unconditional destination.
3120       TBB = I->getOperand(0).getMBB();
3121       continue;
3122     }
3123
3124     // Handle conditional branches.
3125     X86::CondCode BranchCode = getCondFromBranchOpc(I->getOpcode());
3126     if (BranchCode == X86::COND_INVALID)
3127       return true;  // Can't handle indirect branch.
3128
3129     // Working from the bottom, handle the first conditional branch.
3130     if (Cond.empty()) {
3131       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
3132       if (AllowModify && UnCondBrIter != MBB.end() &&
3133           MBB.isLayoutSuccessor(TargetBB)) {
3134         // If we can modify the code and it ends in something like:
3135         //
3136         //     jCC L1
3137         //     jmp L2
3138         //   L1:
3139         //     ...
3140         //   L2:
3141         //
3142         // Then we can change this to:
3143         //
3144         //     jnCC L2
3145         //   L1:
3146         //     ...
3147         //   L2:
3148         //
3149         // Which is a bit more efficient.
3150         // We conditionally jump to the fall-through block.
3151         BranchCode = GetOppositeBranchCondition(BranchCode);
3152         unsigned JNCC = GetCondBranchFromCond(BranchCode);
3153         MachineBasicBlock::iterator OldInst = I;
3154
3155         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
3156           .addMBB(UnCondBrIter->getOperand(0).getMBB());
3157         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_1))
3158           .addMBB(TargetBB);
3159
3160         OldInst->eraseFromParent();
3161         UnCondBrIter->eraseFromParent();
3162
3163         // Restart the analysis.
3164         UnCondBrIter = MBB.end();
3165         I = MBB.end();
3166         continue;
3167       }
3168
3169       FBB = TBB;
3170       TBB = I->getOperand(0).getMBB();
3171       Cond.push_back(MachineOperand::CreateImm(BranchCode));
3172       continue;
3173     }
3174
3175     // Handle subsequent conditional branches. Only handle the case where all
3176     // conditional branches branch to the same destination and their condition
3177     // opcodes fit one of the special multi-branch idioms.
3178     assert(Cond.size() == 1);
3179     assert(TBB);
3180
3181     // Only handle the case where all conditional branches branch to the same
3182     // destination.
3183     if (TBB != I->getOperand(0).getMBB())
3184       return true;
3185
3186     // If the conditions are the same, we can leave them alone.
3187     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
3188     if (OldBranchCode == BranchCode)
3189       continue;
3190
3191     // If they differ, see if they fit one of the known patterns. Theoretically,
3192     // we could handle more patterns here, but we shouldn't expect to see them
3193     // if instruction selection has done a reasonable job.
3194     if ((OldBranchCode == X86::COND_NP &&
3195          BranchCode == X86::COND_E) ||
3196         (OldBranchCode == X86::COND_E &&
3197          BranchCode == X86::COND_NP))
3198       BranchCode = X86::COND_NP_OR_E;
3199     else if ((OldBranchCode == X86::COND_P &&
3200               BranchCode == X86::COND_NE) ||
3201              (OldBranchCode == X86::COND_NE &&
3202               BranchCode == X86::COND_P))
3203       BranchCode = X86::COND_NE_OR_P;
3204     else
3205       return true;
3206
3207     // Update the MachineOperand.
3208     Cond[0].setImm(BranchCode);
3209   }
3210
3211   return false;
3212 }
3213
3214 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
3215   MachineBasicBlock::iterator I = MBB.end();
3216   unsigned Count = 0;
3217
3218   while (I != MBB.begin()) {
3219     --I;
3220     if (I->isDebugValue())
3221       continue;
3222     if (I->getOpcode() != X86::JMP_1 &&
3223         getCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
3224       break;
3225     // Remove the branch.
3226     I->eraseFromParent();
3227     I = MBB.end();
3228     ++Count;
3229   }
3230
3231   return Count;
3232 }
3233
3234 unsigned
3235 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
3236                            MachineBasicBlock *FBB,
3237                            const SmallVectorImpl<MachineOperand> &Cond,
3238                            DebugLoc DL) const {
3239   // Shouldn't be a fall through.
3240   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
3241   assert((Cond.size() == 1 || Cond.size() == 0) &&
3242          "X86 branch conditions have one component!");
3243
3244   if (Cond.empty()) {
3245     // Unconditional branch?
3246     assert(!FBB && "Unconditional branch with multiple successors!");
3247     BuildMI(&MBB, DL, get(X86::JMP_1)).addMBB(TBB);
3248     return 1;
3249   }
3250
3251   // Conditional branch.
3252   unsigned Count = 0;
3253   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
3254   switch (CC) {
3255   case X86::COND_NP_OR_E:
3256     // Synthesize NP_OR_E with two branches.
3257     BuildMI(&MBB, DL, get(X86::JNP_1)).addMBB(TBB);
3258     ++Count;
3259     BuildMI(&MBB, DL, get(X86::JE_1)).addMBB(TBB);
3260     ++Count;
3261     break;
3262   case X86::COND_NE_OR_P:
3263     // Synthesize NE_OR_P with two branches.
3264     BuildMI(&MBB, DL, get(X86::JNE_1)).addMBB(TBB);
3265     ++Count;
3266     BuildMI(&MBB, DL, get(X86::JP_1)).addMBB(TBB);
3267     ++Count;
3268     break;
3269   default: {
3270     unsigned Opc = GetCondBranchFromCond(CC);
3271     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
3272     ++Count;
3273   }
3274   }
3275   if (FBB) {
3276     // Two-way Conditional branch. Insert the second branch.
3277     BuildMI(&MBB, DL, get(X86::JMP_1)).addMBB(FBB);
3278     ++Count;
3279   }
3280   return Count;
3281 }
3282
3283 bool X86InstrInfo::
3284 canInsertSelect(const MachineBasicBlock &MBB,
3285                 const SmallVectorImpl<MachineOperand> &Cond,
3286                 unsigned TrueReg, unsigned FalseReg,
3287                 int &CondCycles, int &TrueCycles, int &FalseCycles) const {
3288   // Not all subtargets have cmov instructions.
3289   if (!Subtarget.hasCMov())
3290     return false;
3291   if (Cond.size() != 1)
3292     return false;
3293   // We cannot do the composite conditions, at least not in SSA form.
3294   if ((X86::CondCode)Cond[0].getImm() > X86::COND_S)
3295     return false;
3296
3297   // Check register classes.
3298   const MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
3299   const TargetRegisterClass *RC =
3300     RI.getCommonSubClass(MRI.getRegClass(TrueReg), MRI.getRegClass(FalseReg));
3301   if (!RC)
3302     return false;
3303
3304   // We have cmov instructions for 16, 32, and 64 bit general purpose registers.
3305   if (X86::GR16RegClass.hasSubClassEq(RC) ||
3306       X86::GR32RegClass.hasSubClassEq(RC) ||
3307       X86::GR64RegClass.hasSubClassEq(RC)) {
3308     // This latency applies to Pentium M, Merom, Wolfdale, Nehalem, and Sandy
3309     // Bridge. Probably Ivy Bridge as well.
3310     CondCycles = 2;
3311     TrueCycles = 2;
3312     FalseCycles = 2;
3313     return true;
3314   }
3315
3316   // Can't do vectors.
3317   return false;
3318 }
3319
3320 void X86InstrInfo::insertSelect(MachineBasicBlock &MBB,
3321                                 MachineBasicBlock::iterator I, DebugLoc DL,
3322                                 unsigned DstReg,
3323                                 const SmallVectorImpl<MachineOperand> &Cond,
3324                                 unsigned TrueReg, unsigned FalseReg) const {
3325    MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
3326    assert(Cond.size() == 1 && "Invalid Cond array");
3327    unsigned Opc = getCMovFromCond((X86::CondCode)Cond[0].getImm(),
3328                                   MRI.getRegClass(DstReg)->getSize(),
3329                                   false/*HasMemoryOperand*/);
3330    BuildMI(MBB, I, DL, get(Opc), DstReg).addReg(FalseReg).addReg(TrueReg);
3331 }
3332
3333 /// isHReg - Test if the given register is a physical h register.
3334 static bool isHReg(unsigned Reg) {
3335   return X86::GR8_ABCD_HRegClass.contains(Reg);
3336 }
3337
3338 // Try and copy between VR128/VR64 and GR64 registers.
3339 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
3340                                         const X86Subtarget &Subtarget) {
3341
3342   // SrcReg(VR128) -> DestReg(GR64)
3343   // SrcReg(VR64)  -> DestReg(GR64)
3344   // SrcReg(GR64)  -> DestReg(VR128)
3345   // SrcReg(GR64)  -> DestReg(VR64)
3346
3347   bool HasAVX = Subtarget.hasAVX();
3348   bool HasAVX512 = Subtarget.hasAVX512();
3349   if (X86::GR64RegClass.contains(DestReg)) {
3350     if (X86::VR128XRegClass.contains(SrcReg))
3351       // Copy from a VR128 register to a GR64 register.
3352       return HasAVX512 ? X86::VMOVPQIto64Zrr: (HasAVX ? X86::VMOVPQIto64rr :
3353                                                X86::MOVPQIto64rr);
3354     if (X86::VR64RegClass.contains(SrcReg))
3355       // Copy from a VR64 register to a GR64 register.
3356       return X86::MOVSDto64rr;
3357   } else if (X86::GR64RegClass.contains(SrcReg)) {
3358     // Copy from a GR64 register to a VR128 register.
3359     if (X86::VR128XRegClass.contains(DestReg))
3360       return HasAVX512 ? X86::VMOV64toPQIZrr: (HasAVX ? X86::VMOV64toPQIrr :
3361                                                X86::MOV64toPQIrr);
3362     // Copy from a GR64 register to a VR64 register.
3363     if (X86::VR64RegClass.contains(DestReg))
3364       return X86::MOV64toSDrr;
3365   }
3366
3367   // SrcReg(FR32) -> DestReg(GR32)
3368   // SrcReg(GR32) -> DestReg(FR32)
3369
3370   if (X86::GR32RegClass.contains(DestReg) && X86::FR32XRegClass.contains(SrcReg))
3371     // Copy from a FR32 register to a GR32 register.
3372     return HasAVX512 ? X86::VMOVSS2DIZrr : (HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr);
3373
3374   if (X86::FR32XRegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
3375     // Copy from a GR32 register to a FR32 register.
3376     return HasAVX512 ? X86::VMOVDI2SSZrr : (HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr);
3377   return 0;
3378 }
3379
3380 inline static bool MaskRegClassContains(unsigned Reg) {
3381   return X86::VK8RegClass.contains(Reg) ||
3382          X86::VK16RegClass.contains(Reg) ||
3383          X86::VK32RegClass.contains(Reg) ||
3384          X86::VK64RegClass.contains(Reg) ||
3385          X86::VK1RegClass.contains(Reg);
3386 }
3387 static
3388 unsigned copyPhysRegOpcode_AVX512(unsigned& DestReg, unsigned& SrcReg) {
3389   if (X86::VR128XRegClass.contains(DestReg, SrcReg) ||
3390       X86::VR256XRegClass.contains(DestReg, SrcReg) ||
3391       X86::VR512RegClass.contains(DestReg, SrcReg)) {
3392      DestReg = get512BitSuperRegister(DestReg);
3393      SrcReg = get512BitSuperRegister(SrcReg);
3394      return X86::VMOVAPSZrr;
3395   }
3396   if (MaskRegClassContains(DestReg) &&
3397       MaskRegClassContains(SrcReg))
3398     return X86::KMOVWkk;
3399   if (MaskRegClassContains(DestReg) &&
3400       (X86::GR32RegClass.contains(SrcReg) ||
3401        X86::GR16RegClass.contains(SrcReg) ||
3402        X86::GR8RegClass.contains(SrcReg))) {
3403     SrcReg = getX86SubSuperRegister(SrcReg, MVT::i32);
3404     return X86::KMOVWkr;
3405   }
3406   if ((X86::GR32RegClass.contains(DestReg) ||
3407        X86::GR16RegClass.contains(DestReg) ||
3408        X86::GR8RegClass.contains(DestReg)) &&
3409        MaskRegClassContains(SrcReg)) {
3410     DestReg = getX86SubSuperRegister(DestReg, MVT::i32);
3411     return X86::KMOVWrk;
3412   }
3413   return 0;
3414 }
3415
3416 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
3417                                MachineBasicBlock::iterator MI, DebugLoc DL,
3418                                unsigned DestReg, unsigned SrcReg,
3419                                bool KillSrc) const {
3420   // First deal with the normal symmetric copies.
3421   bool HasAVX = Subtarget.hasAVX();
3422   bool HasAVX512 = Subtarget.hasAVX512();
3423   unsigned Opc = 0;
3424   if (X86::GR64RegClass.contains(DestReg, SrcReg))
3425     Opc = X86::MOV64rr;
3426   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
3427     Opc = X86::MOV32rr;
3428   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
3429     Opc = X86::MOV16rr;
3430   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
3431     // Copying to or from a physical H register on x86-64 requires a NOREX
3432     // move.  Otherwise use a normal move.
3433     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
3434         Subtarget.is64Bit()) {
3435       Opc = X86::MOV8rr_NOREX;
3436       // Both operands must be encodable without an REX prefix.
3437       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
3438              "8-bit H register can not be copied outside GR8_NOREX");
3439     } else
3440       Opc = X86::MOV8rr;
3441   }
3442   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
3443     Opc = X86::MMX_MOVQ64rr;
3444   else if (HasAVX512)
3445     Opc = copyPhysRegOpcode_AVX512(DestReg, SrcReg);
3446   else if (X86::VR128RegClass.contains(DestReg, SrcReg))
3447     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
3448   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
3449     Opc = X86::VMOVAPSYrr;
3450   if (!Opc)
3451     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, Subtarget);
3452
3453   if (Opc) {
3454     BuildMI(MBB, MI, DL, get(Opc), DestReg)
3455       .addReg(SrcReg, getKillRegState(KillSrc));
3456     return;
3457   }
3458
3459   // Moving EFLAGS to / from another register requires a push and a pop.
3460   // Notice that we have to adjust the stack if we don't want to clobber the
3461   // first frame index. See X86FrameLowering.cpp - clobbersTheStack.
3462   if (SrcReg == X86::EFLAGS) {
3463     if (X86::GR64RegClass.contains(DestReg)) {
3464       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
3465       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
3466       return;
3467     }
3468     if (X86::GR32RegClass.contains(DestReg)) {
3469       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
3470       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
3471       return;
3472     }
3473   }
3474   if (DestReg == X86::EFLAGS) {
3475     if (X86::GR64RegClass.contains(SrcReg)) {
3476       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
3477         .addReg(SrcReg, getKillRegState(KillSrc));
3478       BuildMI(MBB, MI, DL, get(X86::POPF64));
3479       return;
3480     }
3481     if (X86::GR32RegClass.contains(SrcReg)) {
3482       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
3483         .addReg(SrcReg, getKillRegState(KillSrc));
3484       BuildMI(MBB, MI, DL, get(X86::POPF32));
3485       return;
3486     }
3487   }
3488
3489   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
3490                << " to " << RI.getName(DestReg) << '\n');
3491   llvm_unreachable("Cannot emit physreg copy instruction");
3492 }
3493
3494 static unsigned getLoadStoreRegOpcode(unsigned Reg,
3495                                       const TargetRegisterClass *RC,
3496                                       bool isStackAligned,
3497                                       const X86Subtarget &STI,
3498                                       bool load) {
3499   if (STI.hasAVX512()) {
3500     if (X86::VK8RegClass.hasSubClassEq(RC)  ||
3501       X86::VK16RegClass.hasSubClassEq(RC))
3502       return load ? X86::KMOVWkm : X86::KMOVWmk;
3503     if (RC->getSize() == 4 && X86::FR32XRegClass.hasSubClassEq(RC))
3504       return load ? X86::VMOVSSZrm : X86::VMOVSSZmr;
3505     if (RC->getSize() == 8 && X86::FR64XRegClass.hasSubClassEq(RC))
3506       return load ? X86::VMOVSDZrm : X86::VMOVSDZmr;
3507     if (X86::VR512RegClass.hasSubClassEq(RC))
3508       return load ? X86::VMOVUPSZrm : X86::VMOVUPSZmr;
3509   }
3510
3511   bool HasAVX = STI.hasAVX();
3512   switch (RC->getSize()) {
3513   default:
3514     llvm_unreachable("Unknown spill size");
3515   case 1:
3516     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
3517     if (STI.is64Bit())
3518       // Copying to or from a physical H register on x86-64 requires a NOREX
3519       // move.  Otherwise use a normal move.
3520       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
3521         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
3522     return load ? X86::MOV8rm : X86::MOV8mr;
3523   case 2:
3524     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
3525     return load ? X86::MOV16rm : X86::MOV16mr;
3526   case 4:
3527     if (X86::GR32RegClass.hasSubClassEq(RC))
3528       return load ? X86::MOV32rm : X86::MOV32mr;
3529     if (X86::FR32RegClass.hasSubClassEq(RC))
3530       return load ?
3531         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
3532         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
3533     if (X86::RFP32RegClass.hasSubClassEq(RC))
3534       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
3535     llvm_unreachable("Unknown 4-byte regclass");
3536   case 8:
3537     if (X86::GR64RegClass.hasSubClassEq(RC))
3538       return load ? X86::MOV64rm : X86::MOV64mr;
3539     if (X86::FR64RegClass.hasSubClassEq(RC))
3540       return load ?
3541         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
3542         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
3543     if (X86::VR64RegClass.hasSubClassEq(RC))
3544       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
3545     if (X86::RFP64RegClass.hasSubClassEq(RC))
3546       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
3547     llvm_unreachable("Unknown 8-byte regclass");
3548   case 10:
3549     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
3550     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
3551   case 16: {
3552     assert((X86::VR128RegClass.hasSubClassEq(RC) ||
3553             X86::VR128XRegClass.hasSubClassEq(RC))&& "Unknown 16-byte regclass");
3554     // If stack is realigned we can use aligned stores.
3555     if (isStackAligned)
3556       return load ?
3557         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
3558         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
3559     else
3560       return load ?
3561         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
3562         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
3563   }
3564   case 32:
3565     assert((X86::VR256RegClass.hasSubClassEq(RC) ||
3566             X86::VR256XRegClass.hasSubClassEq(RC)) && "Unknown 32-byte regclass");
3567     // If stack is realigned we can use aligned stores.
3568     if (isStackAligned)
3569       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
3570     else
3571       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
3572   case 64:
3573     assert(X86::VR512RegClass.hasSubClassEq(RC) && "Unknown 64-byte regclass");
3574     if (isStackAligned)
3575       return load ? X86::VMOVAPSZrm : X86::VMOVAPSZmr;
3576     else
3577       return load ? X86::VMOVUPSZrm : X86::VMOVUPSZmr;
3578   }
3579 }
3580
3581 static unsigned getStoreRegOpcode(unsigned SrcReg,
3582                                   const TargetRegisterClass *RC,
3583                                   bool isStackAligned,
3584                                   const X86Subtarget &STI) {
3585   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, STI, false);
3586 }
3587
3588
3589 static unsigned getLoadRegOpcode(unsigned DestReg,
3590                                  const TargetRegisterClass *RC,
3591                                  bool isStackAligned,
3592                                  const X86Subtarget &STI) {
3593   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, STI, true);
3594 }
3595
3596 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
3597                                        MachineBasicBlock::iterator MI,
3598                                        unsigned SrcReg, bool isKill, int FrameIdx,
3599                                        const TargetRegisterClass *RC,
3600                                        const TargetRegisterInfo *TRI) const {
3601   const MachineFunction &MF = *MBB.getParent();
3602   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
3603          "Stack slot too small for store");
3604   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3605   bool isAligned = (MF.getTarget()
3606                         .getSubtargetImpl()
3607                         ->getFrameLowering()
3608                         ->getStackAlignment() >= Alignment) ||
3609                    RI.canRealignStack(MF);
3610   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, Subtarget);
3611   DebugLoc DL = MBB.findDebugLoc(MI);
3612   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
3613     .addReg(SrcReg, getKillRegState(isKill));
3614 }
3615
3616 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
3617                                   bool isKill,
3618                                   SmallVectorImpl<MachineOperand> &Addr,
3619                                   const TargetRegisterClass *RC,
3620                                   MachineInstr::mmo_iterator MMOBegin,
3621                                   MachineInstr::mmo_iterator MMOEnd,
3622                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
3623   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3624   bool isAligned = MMOBegin != MMOEnd &&
3625                    (*MMOBegin)->getAlignment() >= Alignment;
3626   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, Subtarget);
3627   DebugLoc DL;
3628   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
3629   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3630     MIB.addOperand(Addr[i]);
3631   MIB.addReg(SrcReg, getKillRegState(isKill));
3632   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3633   NewMIs.push_back(MIB);
3634 }
3635
3636
3637 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
3638                                         MachineBasicBlock::iterator MI,
3639                                         unsigned DestReg, int FrameIdx,
3640                                         const TargetRegisterClass *RC,
3641                                         const TargetRegisterInfo *TRI) const {
3642   const MachineFunction &MF = *MBB.getParent();
3643   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3644   bool isAligned = (MF.getTarget()
3645                         .getSubtargetImpl()
3646                         ->getFrameLowering()
3647                         ->getStackAlignment() >= Alignment) ||
3648                    RI.canRealignStack(MF);
3649   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, Subtarget);
3650   DebugLoc DL = MBB.findDebugLoc(MI);
3651   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
3652 }
3653
3654 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
3655                                  SmallVectorImpl<MachineOperand> &Addr,
3656                                  const TargetRegisterClass *RC,
3657                                  MachineInstr::mmo_iterator MMOBegin,
3658                                  MachineInstr::mmo_iterator MMOEnd,
3659                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
3660   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
3661   bool isAligned = MMOBegin != MMOEnd &&
3662                    (*MMOBegin)->getAlignment() >= Alignment;
3663   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, Subtarget);
3664   DebugLoc DL;
3665   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
3666   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3667     MIB.addOperand(Addr[i]);
3668   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3669   NewMIs.push_back(MIB);
3670 }
3671
3672 bool X86InstrInfo::
3673 analyzeCompare(const MachineInstr *MI, unsigned &SrcReg, unsigned &SrcReg2,
3674                int &CmpMask, int &CmpValue) const {
3675   switch (MI->getOpcode()) {
3676   default: break;
3677   case X86::CMP64ri32:
3678   case X86::CMP64ri8:
3679   case X86::CMP32ri:
3680   case X86::CMP32ri8:
3681   case X86::CMP16ri:
3682   case X86::CMP16ri8:
3683   case X86::CMP8ri:
3684     SrcReg = MI->getOperand(0).getReg();
3685     SrcReg2 = 0;
3686     CmpMask = ~0;
3687     CmpValue = MI->getOperand(1).getImm();
3688     return true;
3689   // A SUB can be used to perform comparison.
3690   case X86::SUB64rm:
3691   case X86::SUB32rm:
3692   case X86::SUB16rm:
3693   case X86::SUB8rm:
3694     SrcReg = MI->getOperand(1).getReg();
3695     SrcReg2 = 0;
3696     CmpMask = ~0;
3697     CmpValue = 0;
3698     return true;
3699   case X86::SUB64rr:
3700   case X86::SUB32rr:
3701   case X86::SUB16rr:
3702   case X86::SUB8rr:
3703     SrcReg = MI->getOperand(1).getReg();
3704     SrcReg2 = MI->getOperand(2).getReg();
3705     CmpMask = ~0;
3706     CmpValue = 0;
3707     return true;
3708   case X86::SUB64ri32:
3709   case X86::SUB64ri8:
3710   case X86::SUB32ri:
3711   case X86::SUB32ri8:
3712   case X86::SUB16ri:
3713   case X86::SUB16ri8:
3714   case X86::SUB8ri:
3715     SrcReg = MI->getOperand(1).getReg();
3716     SrcReg2 = 0;
3717     CmpMask = ~0;
3718     CmpValue = MI->getOperand(2).getImm();
3719     return true;
3720   case X86::CMP64rr:
3721   case X86::CMP32rr:
3722   case X86::CMP16rr:
3723   case X86::CMP8rr:
3724     SrcReg = MI->getOperand(0).getReg();
3725     SrcReg2 = MI->getOperand(1).getReg();
3726     CmpMask = ~0;
3727     CmpValue = 0;
3728     return true;
3729   case X86::TEST8rr:
3730   case X86::TEST16rr:
3731   case X86::TEST32rr:
3732   case X86::TEST64rr:
3733     SrcReg = MI->getOperand(0).getReg();
3734     if (MI->getOperand(1).getReg() != SrcReg) return false;
3735     // Compare against zero.
3736     SrcReg2 = 0;
3737     CmpMask = ~0;
3738     CmpValue = 0;
3739     return true;
3740   }
3741   return false;
3742 }
3743
3744 /// isRedundantFlagInstr - check whether the first instruction, whose only
3745 /// purpose is to update flags, can be made redundant.
3746 /// CMPrr can be made redundant by SUBrr if the operands are the same.
3747 /// This function can be extended later on.
3748 /// SrcReg, SrcRegs: register operands for FlagI.
3749 /// ImmValue: immediate for FlagI if it takes an immediate.
3750 inline static bool isRedundantFlagInstr(MachineInstr *FlagI, unsigned SrcReg,
3751                                         unsigned SrcReg2, int ImmValue,
3752                                         MachineInstr *OI) {
3753   if (((FlagI->getOpcode() == X86::CMP64rr &&
3754         OI->getOpcode() == X86::SUB64rr) ||
3755        (FlagI->getOpcode() == X86::CMP32rr &&
3756         OI->getOpcode() == X86::SUB32rr)||
3757        (FlagI->getOpcode() == X86::CMP16rr &&
3758         OI->getOpcode() == X86::SUB16rr)||
3759        (FlagI->getOpcode() == X86::CMP8rr &&
3760         OI->getOpcode() == X86::SUB8rr)) &&
3761       ((OI->getOperand(1).getReg() == SrcReg &&
3762         OI->getOperand(2).getReg() == SrcReg2) ||
3763        (OI->getOperand(1).getReg() == SrcReg2 &&
3764         OI->getOperand(2).getReg() == SrcReg)))
3765     return true;
3766
3767   if (((FlagI->getOpcode() == X86::CMP64ri32 &&
3768         OI->getOpcode() == X86::SUB64ri32) ||
3769        (FlagI->getOpcode() == X86::CMP64ri8 &&
3770         OI->getOpcode() == X86::SUB64ri8) ||
3771        (FlagI->getOpcode() == X86::CMP32ri &&
3772         OI->getOpcode() == X86::SUB32ri) ||
3773        (FlagI->getOpcode() == X86::CMP32ri8 &&
3774         OI->getOpcode() == X86::SUB32ri8) ||
3775        (FlagI->getOpcode() == X86::CMP16ri &&
3776         OI->getOpcode() == X86::SUB16ri) ||
3777        (FlagI->getOpcode() == X86::CMP16ri8 &&
3778         OI->getOpcode() == X86::SUB16ri8) ||
3779        (FlagI->getOpcode() == X86::CMP8ri &&
3780         OI->getOpcode() == X86::SUB8ri)) &&
3781       OI->getOperand(1).getReg() == SrcReg &&
3782       OI->getOperand(2).getImm() == ImmValue)
3783     return true;
3784   return false;
3785 }
3786
3787 /// isDefConvertible - check whether the definition can be converted
3788 /// to remove a comparison against zero.
3789 inline static bool isDefConvertible(MachineInstr *MI) {
3790   switch (MI->getOpcode()) {
3791   default: return false;
3792
3793   // The shift instructions only modify ZF if their shift count is non-zero.
3794   // N.B.: The processor truncates the shift count depending on the encoding.
3795   case X86::SAR8ri:    case X86::SAR16ri:  case X86::SAR32ri:case X86::SAR64ri:
3796   case X86::SHR8ri:    case X86::SHR16ri:  case X86::SHR32ri:case X86::SHR64ri:
3797      return getTruncatedShiftCount(MI, 2) != 0;
3798
3799   // Some left shift instructions can be turned into LEA instructions but only
3800   // if their flags aren't used. Avoid transforming such instructions.
3801   case X86::SHL8ri:    case X86::SHL16ri:  case X86::SHL32ri:case X86::SHL64ri:{
3802     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
3803     if (isTruncatedShiftCountForLEA(ShAmt)) return false;
3804     return ShAmt != 0;
3805   }
3806
3807   case X86::SHRD16rri8:case X86::SHRD32rri8:case X86::SHRD64rri8:
3808   case X86::SHLD16rri8:case X86::SHLD32rri8:case X86::SHLD64rri8:
3809      return getTruncatedShiftCount(MI, 3) != 0;
3810
3811   case X86::SUB64ri32: case X86::SUB64ri8: case X86::SUB32ri:
3812   case X86::SUB32ri8:  case X86::SUB16ri:  case X86::SUB16ri8:
3813   case X86::SUB8ri:    case X86::SUB64rr:  case X86::SUB32rr:
3814   case X86::SUB16rr:   case X86::SUB8rr:   case X86::SUB64rm:
3815   case X86::SUB32rm:   case X86::SUB16rm:  case X86::SUB8rm:
3816   case X86::DEC64r:    case X86::DEC32r:   case X86::DEC16r: case X86::DEC8r:
3817   case X86::ADD64ri32: case X86::ADD64ri8: case X86::ADD32ri:
3818   case X86::ADD32ri8:  case X86::ADD16ri:  case X86::ADD16ri8:
3819   case X86::ADD8ri:    case X86::ADD64rr:  case X86::ADD32rr:
3820   case X86::ADD16rr:   case X86::ADD8rr:   case X86::ADD64rm:
3821   case X86::ADD32rm:   case X86::ADD16rm:  case X86::ADD8rm:
3822   case X86::INC64r:    case X86::INC32r:   case X86::INC16r: case X86::INC8r:
3823   case X86::AND64ri32: case X86::AND64ri8: case X86::AND32ri:
3824   case X86::AND32ri8:  case X86::AND16ri:  case X86::AND16ri8:
3825   case X86::AND8ri:    case X86::AND64rr:  case X86::AND32rr:
3826   case X86::AND16rr:   case X86::AND8rr:   case X86::AND64rm:
3827   case X86::AND32rm:   case X86::AND16rm:  case X86::AND8rm:
3828   case X86::XOR64ri32: case X86::XOR64ri8: case X86::XOR32ri:
3829   case X86::XOR32ri8:  case X86::XOR16ri:  case X86::XOR16ri8:
3830   case X86::XOR8ri:    case X86::XOR64rr:  case X86::XOR32rr:
3831   case X86::XOR16rr:   case X86::XOR8rr:   case X86::XOR64rm:
3832   case X86::XOR32rm:   case X86::XOR16rm:  case X86::XOR8rm:
3833   case X86::OR64ri32:  case X86::OR64ri8:  case X86::OR32ri:
3834   case X86::OR32ri8:   case X86::OR16ri:   case X86::OR16ri8:
3835   case X86::OR8ri:     case X86::OR64rr:   case X86::OR32rr:
3836   case X86::OR16rr:    case X86::OR8rr:    case X86::OR64rm:
3837   case X86::OR32rm:    case X86::OR16rm:   case X86::OR8rm:
3838   case X86::NEG8r:     case X86::NEG16r:   case X86::NEG32r: case X86::NEG64r:
3839   case X86::SAR8r1:    case X86::SAR16r1:  case X86::SAR32r1:case X86::SAR64r1:
3840   case X86::SHR8r1:    case X86::SHR16r1:  case X86::SHR32r1:case X86::SHR64r1:
3841   case X86::SHL8r1:    case X86::SHL16r1:  case X86::SHL32r1:case X86::SHL64r1:
3842   case X86::ADC32ri:   case X86::ADC32ri8:
3843   case X86::ADC32rr:   case X86::ADC64ri32:
3844   case X86::ADC64ri8:  case X86::ADC64rr:
3845   case X86::SBB32ri:   case X86::SBB32ri8:
3846   case X86::SBB32rr:   case X86::SBB64ri32:
3847   case X86::SBB64ri8:  case X86::SBB64rr:
3848   case X86::ANDN32rr:  case X86::ANDN32rm:
3849   case X86::ANDN64rr:  case X86::ANDN64rm:
3850   case X86::BEXTR32rr: case X86::BEXTR64rr:
3851   case X86::BEXTR32rm: case X86::BEXTR64rm:
3852   case X86::BLSI32rr:  case X86::BLSI32rm:
3853   case X86::BLSI64rr:  case X86::BLSI64rm:
3854   case X86::BLSMSK32rr:case X86::BLSMSK32rm:
3855   case X86::BLSMSK64rr:case X86::BLSMSK64rm:
3856   case X86::BLSR32rr:  case X86::BLSR32rm:
3857   case X86::BLSR64rr:  case X86::BLSR64rm:
3858   case X86::BZHI32rr:  case X86::BZHI32rm:
3859   case X86::BZHI64rr:  case X86::BZHI64rm:
3860   case X86::LZCNT16rr: case X86::LZCNT16rm:
3861   case X86::LZCNT32rr: case X86::LZCNT32rm:
3862   case X86::LZCNT64rr: case X86::LZCNT64rm:
3863   case X86::POPCNT16rr:case X86::POPCNT16rm:
3864   case X86::POPCNT32rr:case X86::POPCNT32rm:
3865   case X86::POPCNT64rr:case X86::POPCNT64rm:
3866   case X86::TZCNT16rr: case X86::TZCNT16rm:
3867   case X86::TZCNT32rr: case X86::TZCNT32rm:
3868   case X86::TZCNT64rr: case X86::TZCNT64rm:
3869     return true;
3870   }
3871 }
3872
3873 /// isUseDefConvertible - check whether the use can be converted
3874 /// to remove a comparison against zero.
3875 static X86::CondCode isUseDefConvertible(MachineInstr *MI) {
3876   switch (MI->getOpcode()) {
3877   default: return X86::COND_INVALID;
3878   case X86::LZCNT16rr: case X86::LZCNT16rm:
3879   case X86::LZCNT32rr: case X86::LZCNT32rm:
3880   case X86::LZCNT64rr: case X86::LZCNT64rm:
3881     return X86::COND_B;
3882   case X86::POPCNT16rr:case X86::POPCNT16rm:
3883   case X86::POPCNT32rr:case X86::POPCNT32rm:
3884   case X86::POPCNT64rr:case X86::POPCNT64rm:
3885     return X86::COND_E;
3886   case X86::TZCNT16rr: case X86::TZCNT16rm:
3887   case X86::TZCNT32rr: case X86::TZCNT32rm:
3888   case X86::TZCNT64rr: case X86::TZCNT64rm:
3889     return X86::COND_B;
3890   }
3891 }
3892
3893 /// optimizeCompareInstr - Check if there exists an earlier instruction that
3894 /// operates on the same source operands and sets flags in the same way as
3895 /// Compare; remove Compare if possible.
3896 bool X86InstrInfo::
3897 optimizeCompareInstr(MachineInstr *CmpInstr, unsigned SrcReg, unsigned SrcReg2,
3898                      int CmpMask, int CmpValue,
3899                      const MachineRegisterInfo *MRI) const {
3900   // Check whether we can replace SUB with CMP.
3901   unsigned NewOpcode = 0;
3902   switch (CmpInstr->getOpcode()) {
3903   default: break;
3904   case X86::SUB64ri32:
3905   case X86::SUB64ri8:
3906   case X86::SUB32ri:
3907   case X86::SUB32ri8:
3908   case X86::SUB16ri:
3909   case X86::SUB16ri8:
3910   case X86::SUB8ri:
3911   case X86::SUB64rm:
3912   case X86::SUB32rm:
3913   case X86::SUB16rm:
3914   case X86::SUB8rm:
3915   case X86::SUB64rr:
3916   case X86::SUB32rr:
3917   case X86::SUB16rr:
3918   case X86::SUB8rr: {
3919     if (!MRI->use_nodbg_empty(CmpInstr->getOperand(0).getReg()))
3920       return false;
3921     // There is no use of the destination register, we can replace SUB with CMP.
3922     switch (CmpInstr->getOpcode()) {
3923     default: llvm_unreachable("Unreachable!");
3924     case X86::SUB64rm:   NewOpcode = X86::CMP64rm;   break;
3925     case X86::SUB32rm:   NewOpcode = X86::CMP32rm;   break;
3926     case X86::SUB16rm:   NewOpcode = X86::CMP16rm;   break;
3927     case X86::SUB8rm:    NewOpcode = X86::CMP8rm;    break;
3928     case X86::SUB64rr:   NewOpcode = X86::CMP64rr;   break;
3929     case X86::SUB32rr:   NewOpcode = X86::CMP32rr;   break;
3930     case X86::SUB16rr:   NewOpcode = X86::CMP16rr;   break;
3931     case X86::SUB8rr:    NewOpcode = X86::CMP8rr;    break;
3932     case X86::SUB64ri32: NewOpcode = X86::CMP64ri32; break;
3933     case X86::SUB64ri8:  NewOpcode = X86::CMP64ri8;  break;
3934     case X86::SUB32ri:   NewOpcode = X86::CMP32ri;   break;
3935     case X86::SUB32ri8:  NewOpcode = X86::CMP32ri8;  break;
3936     case X86::SUB16ri:   NewOpcode = X86::CMP16ri;   break;
3937     case X86::SUB16ri8:  NewOpcode = X86::CMP16ri8;  break;
3938     case X86::SUB8ri:    NewOpcode = X86::CMP8ri;    break;
3939     }
3940     CmpInstr->setDesc(get(NewOpcode));
3941     CmpInstr->RemoveOperand(0);
3942     // Fall through to optimize Cmp if Cmp is CMPrr or CMPri.
3943     if (NewOpcode == X86::CMP64rm || NewOpcode == X86::CMP32rm ||
3944         NewOpcode == X86::CMP16rm || NewOpcode == X86::CMP8rm)
3945       return false;
3946   }
3947   }
3948
3949   // Get the unique definition of SrcReg.
3950   MachineInstr *MI = MRI->getUniqueVRegDef(SrcReg);
3951   if (!MI) return false;
3952
3953   // CmpInstr is the first instruction of the BB.
3954   MachineBasicBlock::iterator I = CmpInstr, Def = MI;
3955
3956   // If we are comparing against zero, check whether we can use MI to update
3957   // EFLAGS. If MI is not in the same BB as CmpInstr, do not optimize.
3958   bool IsCmpZero = (SrcReg2 == 0 && CmpValue == 0);
3959   if (IsCmpZero && MI->getParent() != CmpInstr->getParent())
3960     return false;
3961
3962   // If we have a use of the source register between the def and our compare
3963   // instruction we can eliminate the compare iff the use sets EFLAGS in the
3964   // right way.
3965   bool ShouldUpdateCC = false;
3966   X86::CondCode NewCC = X86::COND_INVALID;
3967   if (IsCmpZero && !isDefConvertible(MI)) {
3968     // Scan forward from the use until we hit the use we're looking for or the
3969     // compare instruction.
3970     for (MachineBasicBlock::iterator J = MI;; ++J) {
3971       // Do we have a convertible instruction?
3972       NewCC = isUseDefConvertible(J);
3973       if (NewCC != X86::COND_INVALID && J->getOperand(1).isReg() &&
3974           J->getOperand(1).getReg() == SrcReg) {
3975         assert(J->definesRegister(X86::EFLAGS) && "Must be an EFLAGS def!");
3976         ShouldUpdateCC = true; // Update CC later on.
3977         // This is not a def of SrcReg, but still a def of EFLAGS. Keep going
3978         // with the new def.
3979         MI = Def = J;
3980         break;
3981       }
3982
3983       if (J == I)
3984         return false;
3985     }
3986   }
3987
3988   // We are searching for an earlier instruction that can make CmpInstr
3989   // redundant and that instruction will be saved in Sub.
3990   MachineInstr *Sub = nullptr;
3991   const TargetRegisterInfo *TRI = &getRegisterInfo();
3992
3993   // We iterate backward, starting from the instruction before CmpInstr and
3994   // stop when reaching the definition of a source register or done with the BB.
3995   // RI points to the instruction before CmpInstr.
3996   // If the definition is in this basic block, RE points to the definition;
3997   // otherwise, RE is the rend of the basic block.
3998   MachineBasicBlock::reverse_iterator
3999       RI = MachineBasicBlock::reverse_iterator(I),
4000       RE = CmpInstr->getParent() == MI->getParent() ?
4001            MachineBasicBlock::reverse_iterator(++Def) /* points to MI */ :
4002            CmpInstr->getParent()->rend();
4003   MachineInstr *Movr0Inst = nullptr;
4004   for (; RI != RE; ++RI) {
4005     MachineInstr *Instr = &*RI;
4006     // Check whether CmpInstr can be made redundant by the current instruction.
4007     if (!IsCmpZero &&
4008         isRedundantFlagInstr(CmpInstr, SrcReg, SrcReg2, CmpValue, Instr)) {
4009       Sub = Instr;
4010       break;
4011     }
4012
4013     if (Instr->modifiesRegister(X86::EFLAGS, TRI) ||
4014         Instr->readsRegister(X86::EFLAGS, TRI)) {
4015       // This instruction modifies or uses EFLAGS.
4016
4017       // MOV32r0 etc. are implemented with xor which clobbers condition code.
4018       // They are safe to move up, if the definition to EFLAGS is dead and
4019       // earlier instructions do not read or write EFLAGS.
4020       if (!Movr0Inst && Instr->getOpcode() == X86::MOV32r0 &&
4021           Instr->registerDefIsDead(X86::EFLAGS, TRI)) {
4022         Movr0Inst = Instr;
4023         continue;
4024       }
4025
4026       // We can't remove CmpInstr.
4027       return false;
4028     }
4029   }
4030
4031   // Return false if no candidates exist.
4032   if (!IsCmpZero && !Sub)
4033     return false;
4034
4035   bool IsSwapped = (SrcReg2 != 0 && Sub->getOperand(1).getReg() == SrcReg2 &&
4036                     Sub->getOperand(2).getReg() == SrcReg);
4037
4038   // Scan forward from the instruction after CmpInstr for uses of EFLAGS.
4039   // It is safe to remove CmpInstr if EFLAGS is redefined or killed.
4040   // If we are done with the basic block, we need to check whether EFLAGS is
4041   // live-out.
4042   bool IsSafe = false;
4043   SmallVector<std::pair<MachineInstr*, unsigned /*NewOpc*/>, 4> OpsToUpdate;
4044   MachineBasicBlock::iterator E = CmpInstr->getParent()->end();
4045   for (++I; I != E; ++I) {
4046     const MachineInstr &Instr = *I;
4047     bool ModifyEFLAGS = Instr.modifiesRegister(X86::EFLAGS, TRI);
4048     bool UseEFLAGS = Instr.readsRegister(X86::EFLAGS, TRI);
4049     // We should check the usage if this instruction uses and updates EFLAGS.
4050     if (!UseEFLAGS && ModifyEFLAGS) {
4051       // It is safe to remove CmpInstr if EFLAGS is updated again.
4052       IsSafe = true;
4053       break;
4054     }
4055     if (!UseEFLAGS && !ModifyEFLAGS)
4056       continue;
4057
4058     // EFLAGS is used by this instruction.
4059     X86::CondCode OldCC = X86::COND_INVALID;
4060     bool OpcIsSET = false;
4061     if (IsCmpZero || IsSwapped) {
4062       // We decode the condition code from opcode.
4063       if (Instr.isBranch())
4064         OldCC = getCondFromBranchOpc(Instr.getOpcode());
4065       else {
4066         OldCC = getCondFromSETOpc(Instr.getOpcode());
4067         if (OldCC != X86::COND_INVALID)
4068           OpcIsSET = true;
4069         else
4070           OldCC = X86::getCondFromCMovOpc(Instr.getOpcode());
4071       }
4072       if (OldCC == X86::COND_INVALID) return false;
4073     }
4074     if (IsCmpZero) {
4075       switch (OldCC) {
4076       default: break;
4077       case X86::COND_A: case X86::COND_AE:
4078       case X86::COND_B: case X86::COND_BE:
4079       case X86::COND_G: case X86::COND_GE:
4080       case X86::COND_L: case X86::COND_LE:
4081       case X86::COND_O: case X86::COND_NO:
4082         // CF and OF are used, we can't perform this optimization.
4083         return false;
4084       }
4085
4086       // If we're updating the condition code check if we have to reverse the
4087       // condition.
4088       if (ShouldUpdateCC)
4089         switch (OldCC) {
4090         default:
4091           return false;
4092         case X86::COND_E:
4093           break;
4094         case X86::COND_NE:
4095           NewCC = GetOppositeBranchCondition(NewCC);
4096           break;
4097         }
4098     } else if (IsSwapped) {
4099       // If we have SUB(r1, r2) and CMP(r2, r1), the condition code needs
4100       // to be changed from r2 > r1 to r1 < r2, from r2 < r1 to r1 > r2, etc.
4101       // We swap the condition code and synthesize the new opcode.
4102       NewCC = getSwappedCondition(OldCC);
4103       if (NewCC == X86::COND_INVALID) return false;
4104     }
4105
4106     if ((ShouldUpdateCC || IsSwapped) && NewCC != OldCC) {
4107       // Synthesize the new opcode.
4108       bool HasMemoryOperand = Instr.hasOneMemOperand();
4109       unsigned NewOpc;
4110       if (Instr.isBranch())
4111         NewOpc = GetCondBranchFromCond(NewCC);
4112       else if(OpcIsSET)
4113         NewOpc = getSETFromCond(NewCC, HasMemoryOperand);
4114       else {
4115         unsigned DstReg = Instr.getOperand(0).getReg();
4116         NewOpc = getCMovFromCond(NewCC, MRI->getRegClass(DstReg)->getSize(),
4117                                  HasMemoryOperand);
4118       }
4119
4120       // Push the MachineInstr to OpsToUpdate.
4121       // If it is safe to remove CmpInstr, the condition code of these
4122       // instructions will be modified.
4123       OpsToUpdate.push_back(std::make_pair(&*I, NewOpc));
4124     }
4125     if (ModifyEFLAGS || Instr.killsRegister(X86::EFLAGS, TRI)) {
4126       // It is safe to remove CmpInstr if EFLAGS is updated again or killed.
4127       IsSafe = true;
4128       break;
4129     }
4130   }
4131
4132   // If EFLAGS is not killed nor re-defined, we should check whether it is
4133   // live-out. If it is live-out, do not optimize.
4134   if ((IsCmpZero || IsSwapped) && !IsSafe) {
4135     MachineBasicBlock *MBB = CmpInstr->getParent();
4136     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
4137              SE = MBB->succ_end(); SI != SE; ++SI)
4138       if ((*SI)->isLiveIn(X86::EFLAGS))
4139         return false;
4140   }
4141
4142   // The instruction to be updated is either Sub or MI.
4143   Sub = IsCmpZero ? MI : Sub;
4144   // Move Movr0Inst to the appropriate place before Sub.
4145   if (Movr0Inst) {
4146     // Look backwards until we find a def that doesn't use the current EFLAGS.
4147     Def = Sub;
4148     MachineBasicBlock::reverse_iterator
4149       InsertI = MachineBasicBlock::reverse_iterator(++Def),
4150                 InsertE = Sub->getParent()->rend();
4151     for (; InsertI != InsertE; ++InsertI) {
4152       MachineInstr *Instr = &*InsertI;
4153       if (!Instr->readsRegister(X86::EFLAGS, TRI) &&
4154           Instr->modifiesRegister(X86::EFLAGS, TRI)) {
4155         Sub->getParent()->remove(Movr0Inst);
4156         Instr->getParent()->insert(MachineBasicBlock::iterator(Instr),
4157                                    Movr0Inst);
4158         break;
4159       }
4160     }
4161     if (InsertI == InsertE)
4162       return false;
4163   }
4164
4165   // Make sure Sub instruction defines EFLAGS and mark the def live.
4166   unsigned i = 0, e = Sub->getNumOperands();
4167   for (; i != e; ++i) {
4168     MachineOperand &MO = Sub->getOperand(i);
4169     if (MO.isReg() && MO.isDef() && MO.getReg() == X86::EFLAGS) {
4170       MO.setIsDead(false);
4171       break;
4172     }
4173   }
4174   assert(i != e && "Unable to locate a def EFLAGS operand");
4175
4176   CmpInstr->eraseFromParent();
4177
4178   // Modify the condition code of instructions in OpsToUpdate.
4179   for (unsigned i = 0, e = OpsToUpdate.size(); i < e; i++)
4180     OpsToUpdate[i].first->setDesc(get(OpsToUpdate[i].second));
4181   return true;
4182 }
4183
4184 /// optimizeLoadInstr - Try to remove the load by folding it to a register
4185 /// operand at the use. We fold the load instructions if load defines a virtual
4186 /// register, the virtual register is used once in the same BB, and the
4187 /// instructions in-between do not load or store, and have no side effects.
4188 MachineInstr *X86InstrInfo::optimizeLoadInstr(MachineInstr *MI,
4189                                               const MachineRegisterInfo *MRI,
4190                                               unsigned &FoldAsLoadDefReg,
4191                                               MachineInstr *&DefMI) const {
4192   if (FoldAsLoadDefReg == 0)
4193     return nullptr;
4194   // To be conservative, if there exists another load, clear the load candidate.
4195   if (MI->mayLoad()) {
4196     FoldAsLoadDefReg = 0;
4197     return nullptr;
4198   }
4199
4200   // Check whether we can move DefMI here.
4201   DefMI = MRI->getVRegDef(FoldAsLoadDefReg);
4202   assert(DefMI);
4203   bool SawStore = false;
4204   if (!DefMI->isSafeToMove(this, nullptr, SawStore))
4205     return nullptr;
4206
4207   // Collect information about virtual register operands of MI.
4208   unsigned SrcOperandId = 0;
4209   bool FoundSrcOperand = false;
4210   for (unsigned i = 0, e = MI->getDesc().getNumOperands(); i != e; ++i) {
4211     MachineOperand &MO = MI->getOperand(i);
4212     if (!MO.isReg())
4213       continue;
4214     unsigned Reg = MO.getReg();
4215     if (Reg != FoldAsLoadDefReg)
4216       continue;
4217     // Do not fold if we have a subreg use or a def or multiple uses.
4218     if (MO.getSubReg() || MO.isDef() || FoundSrcOperand)
4219       return nullptr;
4220
4221     SrcOperandId = i;
4222     FoundSrcOperand = true;
4223   }
4224   if (!FoundSrcOperand)
4225     return nullptr;
4226
4227   // Check whether we can fold the def into SrcOperandId.
4228   SmallVector<unsigned, 8> Ops;
4229   Ops.push_back(SrcOperandId);
4230   MachineInstr *FoldMI = foldMemoryOperand(MI, Ops, DefMI);
4231   if (FoldMI) {
4232     FoldAsLoadDefReg = 0;
4233     return FoldMI;
4234   }
4235
4236   return nullptr;
4237 }
4238
4239 /// Expand2AddrUndef - Expand a single-def pseudo instruction to a two-addr
4240 /// instruction with two undef reads of the register being defined.  This is
4241 /// used for mapping:
4242 ///   %xmm4 = V_SET0
4243 /// to:
4244 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
4245 ///
4246 static bool Expand2AddrUndef(MachineInstrBuilder &MIB,
4247                              const MCInstrDesc &Desc) {
4248   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
4249   unsigned Reg = MIB->getOperand(0).getReg();
4250   MIB->setDesc(Desc);
4251
4252   // MachineInstr::addOperand() will insert explicit operands before any
4253   // implicit operands.
4254   MIB.addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
4255   // But we don't trust that.
4256   assert(MIB->getOperand(1).getReg() == Reg &&
4257          MIB->getOperand(2).getReg() == Reg && "Misplaced operand");
4258   return true;
4259 }
4260
4261 // LoadStackGuard has so far only been implemented for 64-bit MachO. Different
4262 // code sequence is needed for other targets.
4263 static void expandLoadStackGuard(MachineInstrBuilder &MIB,
4264                                  const TargetInstrInfo &TII) {
4265   MachineBasicBlock &MBB = *MIB->getParent();
4266   DebugLoc DL = MIB->getDebugLoc();
4267   unsigned Reg = MIB->getOperand(0).getReg();
4268   const GlobalValue *GV =
4269       cast<GlobalValue>((*MIB->memoperands_begin())->getValue());
4270   unsigned Flag = MachineMemOperand::MOLoad | MachineMemOperand::MOInvariant;
4271   MachineMemOperand *MMO = MBB.getParent()->
4272       getMachineMemOperand(MachinePointerInfo::getGOT(), Flag, 8, 8);
4273   MachineBasicBlock::iterator I = MIB.getInstr();
4274
4275   BuildMI(MBB, I, DL, TII.get(X86::MOV64rm), Reg).addReg(X86::RIP).addImm(1)
4276       .addReg(0).addGlobalAddress(GV, 0, X86II::MO_GOTPCREL).addReg(0)
4277       .addMemOperand(MMO);
4278   MIB->setDebugLoc(DL);
4279   MIB->setDesc(TII.get(X86::MOV64rm));
4280   MIB.addReg(Reg, RegState::Kill).addImm(1).addReg(0).addImm(0).addReg(0);
4281 }
4282
4283 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
4284   bool HasAVX = Subtarget.hasAVX();
4285   MachineInstrBuilder MIB(*MI->getParent()->getParent(), MI);
4286   switch (MI->getOpcode()) {
4287   case X86::MOV32r0:
4288     return Expand2AddrUndef(MIB, get(X86::XOR32rr));
4289   case X86::SETB_C8r:
4290     return Expand2AddrUndef(MIB, get(X86::SBB8rr));
4291   case X86::SETB_C16r:
4292     return Expand2AddrUndef(MIB, get(X86::SBB16rr));
4293   case X86::SETB_C32r:
4294     return Expand2AddrUndef(MIB, get(X86::SBB32rr));
4295   case X86::SETB_C64r:
4296     return Expand2AddrUndef(MIB, get(X86::SBB64rr));
4297   case X86::V_SET0:
4298   case X86::FsFLD0SS:
4299   case X86::FsFLD0SD:
4300     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
4301   case X86::AVX_SET0:
4302     assert(HasAVX && "AVX not supported");
4303     return Expand2AddrUndef(MIB, get(X86::VXORPSYrr));
4304   case X86::AVX512_512_SET0:
4305     return Expand2AddrUndef(MIB, get(X86::VPXORDZrr));
4306   case X86::V_SETALLONES:
4307     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VPCMPEQDrr : X86::PCMPEQDrr));
4308   case X86::AVX2_SETALLONES:
4309     return Expand2AddrUndef(MIB, get(X86::VPCMPEQDYrr));
4310   case X86::TEST8ri_NOREX:
4311     MI->setDesc(get(X86::TEST8ri));
4312     return true;
4313   case X86::KSET0B:
4314   case X86::KSET0W: return Expand2AddrUndef(MIB, get(X86::KXORWrr));
4315   case X86::KSET1B:
4316   case X86::KSET1W: return Expand2AddrUndef(MIB, get(X86::KXNORWrr));
4317   case TargetOpcode::LOAD_STACK_GUARD:
4318     expandLoadStackGuard(MIB, *this);
4319     return true;
4320   }
4321   return false;
4322 }
4323
4324 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
4325                                      const SmallVectorImpl<MachineOperand> &MOs,
4326                                      MachineInstr *MI,
4327                                      const TargetInstrInfo &TII) {
4328   // Create the base instruction with the memory operand as the first part.
4329   // Omit the implicit operands, something BuildMI can't do.
4330   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
4331                                               MI->getDebugLoc(), true);
4332   MachineInstrBuilder MIB(MF, NewMI);
4333   unsigned NumAddrOps = MOs.size();
4334   for (unsigned i = 0; i != NumAddrOps; ++i)
4335     MIB.addOperand(MOs[i]);
4336   if (NumAddrOps < 4)  // FrameIndex only
4337     addOffset(MIB, 0);
4338
4339   // Loop over the rest of the ri operands, converting them over.
4340   unsigned NumOps = MI->getDesc().getNumOperands()-2;
4341   for (unsigned i = 0; i != NumOps; ++i) {
4342     MachineOperand &MO = MI->getOperand(i+2);
4343     MIB.addOperand(MO);
4344   }
4345   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
4346     MachineOperand &MO = MI->getOperand(i);
4347     MIB.addOperand(MO);
4348   }
4349   return MIB;
4350 }
4351
4352 static MachineInstr *FuseInst(MachineFunction &MF,
4353                               unsigned Opcode, unsigned OpNo,
4354                               const SmallVectorImpl<MachineOperand> &MOs,
4355                               MachineInstr *MI, const TargetInstrInfo &TII) {
4356   // Omit the implicit operands, something BuildMI can't do.
4357   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
4358                                               MI->getDebugLoc(), true);
4359   MachineInstrBuilder MIB(MF, NewMI);
4360
4361   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
4362     MachineOperand &MO = MI->getOperand(i);
4363     if (i == OpNo) {
4364       assert(MO.isReg() && "Expected to fold into reg operand!");
4365       unsigned NumAddrOps = MOs.size();
4366       for (unsigned i = 0; i != NumAddrOps; ++i)
4367         MIB.addOperand(MOs[i]);
4368       if (NumAddrOps < 4)  // FrameIndex only
4369         addOffset(MIB, 0);
4370     } else {
4371       MIB.addOperand(MO);
4372     }
4373   }
4374   return MIB;
4375 }
4376
4377 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
4378                                 const SmallVectorImpl<MachineOperand> &MOs,
4379                                 MachineInstr *MI) {
4380   MachineFunction &MF = *MI->getParent()->getParent();
4381   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
4382
4383   unsigned NumAddrOps = MOs.size();
4384   for (unsigned i = 0; i != NumAddrOps; ++i)
4385     MIB.addOperand(MOs[i]);
4386   if (NumAddrOps < 4)  // FrameIndex only
4387     addOffset(MIB, 0);
4388   return MIB.addImm(0);
4389 }
4390
4391 MachineInstr*
4392 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
4393                                     MachineInstr *MI, unsigned i,
4394                                     const SmallVectorImpl<MachineOperand> &MOs,
4395                                     unsigned Size, unsigned Align,
4396                                     bool AllowCommute) const {
4397   const DenseMap<unsigned,
4398                  std::pair<unsigned,unsigned> > *OpcodeTablePtr = nullptr;
4399   bool isCallRegIndirect = Subtarget.callRegIndirect();
4400   bool isTwoAddrFold = false;
4401
4402   // Atom favors register form of call. So, we do not fold loads into calls
4403   // when X86Subtarget is Atom.
4404   if (isCallRegIndirect &&
4405     (MI->getOpcode() == X86::CALL32r || MI->getOpcode() == X86::CALL64r)) {
4406     return nullptr;
4407   }
4408
4409   unsigned NumOps = MI->getDesc().getNumOperands();
4410   bool isTwoAddr = NumOps > 1 &&
4411     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
4412
4413   // FIXME: AsmPrinter doesn't know how to handle
4414   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
4415   if (MI->getOpcode() == X86::ADD32ri &&
4416       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
4417     return nullptr;
4418
4419   MachineInstr *NewMI = nullptr;
4420   // Folding a memory location into the two-address part of a two-address
4421   // instruction is different than folding it other places.  It requires
4422   // replacing the *two* registers with the memory location.
4423   if (isTwoAddr && NumOps >= 2 && i < 2 &&
4424       MI->getOperand(0).isReg() &&
4425       MI->getOperand(1).isReg() &&
4426       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
4427     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
4428     isTwoAddrFold = true;
4429   } else if (i == 0) { // If operand 0
4430     if (MI->getOpcode() == X86::MOV32r0) {
4431       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
4432       if (NewMI)
4433         return NewMI;
4434     }
4435
4436     OpcodeTablePtr = &RegOp2MemOpTable0;
4437   } else if (i == 1) {
4438     OpcodeTablePtr = &RegOp2MemOpTable1;
4439   } else if (i == 2) {
4440     OpcodeTablePtr = &RegOp2MemOpTable2;
4441   } else if (i == 3) {
4442     OpcodeTablePtr = &RegOp2MemOpTable3;
4443   } else if (i == 4) {
4444     OpcodeTablePtr = &RegOp2MemOpTable4;
4445   }
4446
4447   // If table selected...
4448   if (OpcodeTablePtr) {
4449     // Find the Opcode to fuse
4450     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4451       OpcodeTablePtr->find(MI->getOpcode());
4452     if (I != OpcodeTablePtr->end()) {
4453       unsigned Opcode = I->second.first;
4454       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
4455       if (Align < MinAlign)
4456         return nullptr;
4457       bool NarrowToMOV32rm = false;
4458       if (Size) {
4459         unsigned RCSize = getRegClass(MI->getDesc(), i, &RI, MF)->getSize();
4460         if (Size < RCSize) {
4461           // Check if it's safe to fold the load. If the size of the object is
4462           // narrower than the load width, then it's not.
4463           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
4464             return nullptr;
4465           // If this is a 64-bit load, but the spill slot is 32, then we can do
4466           // a 32-bit load which is implicitly zero-extended. This likely is
4467           // due to live interval analysis remat'ing a load from stack slot.
4468           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
4469             return nullptr;
4470           Opcode = X86::MOV32rm;
4471           NarrowToMOV32rm = true;
4472         }
4473       }
4474
4475       if (isTwoAddrFold)
4476         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
4477       else
4478         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
4479
4480       if (NarrowToMOV32rm) {
4481         // If this is the special case where we use a MOV32rm to load a 32-bit
4482         // value and zero-extend the top bits. Change the destination register
4483         // to a 32-bit one.
4484         unsigned DstReg = NewMI->getOperand(0).getReg();
4485         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
4486           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg, X86::sub_32bit));
4487         else
4488           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
4489       }
4490       return NewMI;
4491     }
4492   }
4493
4494   // If the instruction and target operand are commutable, commute the
4495   // instruction and try again.
4496   if (AllowCommute) {
4497     unsigned OriginalOpIdx = i, CommuteOpIdx1, CommuteOpIdx2;
4498     if (findCommutedOpIndices(MI, CommuteOpIdx1, CommuteOpIdx2)) {
4499       bool HasDef = MI->getDesc().getNumDefs();
4500       unsigned Reg0 = HasDef ? MI->getOperand(0).getReg() : 0;
4501       unsigned Reg1 = MI->getOperand(CommuteOpIdx1).getReg();
4502       unsigned Reg2 = MI->getOperand(CommuteOpIdx2).getReg();
4503       bool Tied0 =
4504           0 == MI->getDesc().getOperandConstraint(CommuteOpIdx1, MCOI::TIED_TO);
4505       bool Tied1 =
4506           0 == MI->getDesc().getOperandConstraint(CommuteOpIdx2, MCOI::TIED_TO);
4507
4508       // If either of the commutable operands are tied to the destination
4509       // then we can not commute + fold.
4510       if ((HasDef && Reg0 == Reg1 && Tied0) ||
4511           (HasDef && Reg0 == Reg2 && Tied1))
4512         return nullptr;
4513
4514       if ((CommuteOpIdx1 == OriginalOpIdx) ||
4515           (CommuteOpIdx2 == OriginalOpIdx)) {
4516         MachineInstr *CommutedMI = commuteInstruction(MI, false);
4517         if (!CommutedMI) {
4518           // Unable to commute.
4519           return nullptr;
4520         }
4521         if (CommutedMI != MI) {
4522           // New instruction. We can't fold from this.
4523           CommutedMI->eraseFromParent();
4524           return nullptr;
4525         }
4526
4527         // Attempt to fold with the commuted version of the instruction.
4528         unsigned CommuteOp =
4529             (CommuteOpIdx1 == OriginalOpIdx ? CommuteOpIdx2 : CommuteOpIdx1);
4530         NewMI = foldMemoryOperandImpl(MF, MI, CommuteOp, MOs, Size, Align,
4531                                       /*AllowCommute=*/false);
4532         if (NewMI)
4533           return NewMI;
4534
4535         // Folding failed again - undo the commute before returning.
4536         MachineInstr *UncommutedMI = commuteInstruction(MI, false);
4537         if (!UncommutedMI) {
4538           // Unable to commute.
4539           return nullptr;
4540         }
4541         if (UncommutedMI != MI) {
4542           // New instruction. It doesn't need to be kept.
4543           UncommutedMI->eraseFromParent();
4544           return nullptr;
4545         }
4546
4547         // Return here to prevent duplicate fuse failure report.
4548         return nullptr;
4549       }
4550     }
4551   }
4552
4553   // No fusion
4554   if (PrintFailedFusing && !MI->isCopy())
4555     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
4556   return nullptr;
4557 }
4558
4559 /// hasPartialRegUpdate - Return true for all instructions that only update
4560 /// the first 32 or 64-bits of the destination register and leave the rest
4561 /// unmodified. This can be used to avoid folding loads if the instructions
4562 /// only update part of the destination register, and the non-updated part is
4563 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
4564 /// instructions breaks the partial register dependency and it can improve
4565 /// performance. e.g.:
4566 ///
4567 ///   movss (%rdi), %xmm0
4568 ///   cvtss2sd %xmm0, %xmm0
4569 ///
4570 /// Instead of
4571 ///   cvtss2sd (%rdi), %xmm0
4572 ///
4573 /// FIXME: This should be turned into a TSFlags.
4574 ///
4575 static bool hasPartialRegUpdate(unsigned Opcode) {
4576   switch (Opcode) {
4577   case X86::CVTSI2SSrr:
4578   case X86::CVTSI2SSrm:
4579   case X86::CVTSI2SS64rr:
4580   case X86::CVTSI2SS64rm:
4581   case X86::CVTSI2SDrr:
4582   case X86::CVTSI2SDrm:
4583   case X86::CVTSI2SD64rr:
4584   case X86::CVTSI2SD64rm:
4585   case X86::CVTSD2SSrr:
4586   case X86::CVTSD2SSrm:
4587   case X86::Int_CVTSD2SSrr:
4588   case X86::Int_CVTSD2SSrm:
4589   case X86::CVTSS2SDrr:
4590   case X86::CVTSS2SDrm:
4591   case X86::Int_CVTSS2SDrr:
4592   case X86::Int_CVTSS2SDrm:
4593   case X86::RCPSSr:
4594   case X86::RCPSSm:
4595   case X86::RCPSSr_Int:
4596   case X86::RCPSSm_Int:
4597   case X86::ROUNDSDr:
4598   case X86::ROUNDSDm:
4599   case X86::ROUNDSDr_Int:
4600   case X86::ROUNDSSr:
4601   case X86::ROUNDSSm:
4602   case X86::ROUNDSSr_Int:
4603   case X86::RSQRTSSr:
4604   case X86::RSQRTSSm:
4605   case X86::RSQRTSSr_Int:
4606   case X86::RSQRTSSm_Int:
4607   case X86::SQRTSSr:
4608   case X86::SQRTSSm:
4609   case X86::SQRTSSr_Int:
4610   case X86::SQRTSSm_Int:
4611   case X86::SQRTSDr:
4612   case X86::SQRTSDm:
4613   case X86::SQRTSDr_Int:
4614   case X86::SQRTSDm_Int:
4615     return true;
4616   }
4617
4618   return false;
4619 }
4620
4621 /// getPartialRegUpdateClearance - Inform the ExeDepsFix pass how many idle
4622 /// instructions we would like before a partial register update.
4623 unsigned X86InstrInfo::
4624 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
4625                              const TargetRegisterInfo *TRI) const {
4626   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
4627     return 0;
4628
4629   // If MI is marked as reading Reg, the partial register update is wanted.
4630   const MachineOperand &MO = MI->getOperand(0);
4631   unsigned Reg = MO.getReg();
4632   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
4633     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
4634       return 0;
4635   } else {
4636     if (MI->readsRegister(Reg, TRI))
4637       return 0;
4638   }
4639
4640   // If any of the preceding 16 instructions are reading Reg, insert a
4641   // dependency breaking instruction.  The magic number is based on a few
4642   // Nehalem experiments.
4643   return 16;
4644 }
4645
4646 // Return true for any instruction the copies the high bits of the first source
4647 // operand into the unused high bits of the destination operand.
4648 static bool hasUndefRegUpdate(unsigned Opcode) {
4649   switch (Opcode) {
4650   case X86::VCVTSI2SSrr:
4651   case X86::VCVTSI2SSrm:
4652   case X86::Int_VCVTSI2SSrr:
4653   case X86::Int_VCVTSI2SSrm:
4654   case X86::VCVTSI2SS64rr:
4655   case X86::VCVTSI2SS64rm:
4656   case X86::Int_VCVTSI2SS64rr:
4657   case X86::Int_VCVTSI2SS64rm:
4658   case X86::VCVTSI2SDrr:
4659   case X86::VCVTSI2SDrm:
4660   case X86::Int_VCVTSI2SDrr:
4661   case X86::Int_VCVTSI2SDrm:
4662   case X86::VCVTSI2SD64rr:
4663   case X86::VCVTSI2SD64rm:
4664   case X86::Int_VCVTSI2SD64rr:
4665   case X86::Int_VCVTSI2SD64rm:
4666   case X86::VCVTSD2SSrr:
4667   case X86::VCVTSD2SSrm:
4668   case X86::Int_VCVTSD2SSrr:
4669   case X86::Int_VCVTSD2SSrm:
4670   case X86::VCVTSS2SDrr:
4671   case X86::VCVTSS2SDrm:
4672   case X86::Int_VCVTSS2SDrr:
4673   case X86::Int_VCVTSS2SDrm:
4674   case X86::VRCPSSr:
4675   case X86::VRCPSSm:
4676   case X86::VRCPSSm_Int:
4677   case X86::VROUNDSDr:
4678   case X86::VROUNDSDm:
4679   case X86::VROUNDSDr_Int:
4680   case X86::VROUNDSSr:
4681   case X86::VROUNDSSm:
4682   case X86::VROUNDSSr_Int:
4683   case X86::VRSQRTSSr:
4684   case X86::VRSQRTSSm:
4685   case X86::VRSQRTSSm_Int:
4686   case X86::VSQRTSSr:
4687   case X86::VSQRTSSm:
4688   case X86::VSQRTSSm_Int:
4689   case X86::VSQRTSDr:
4690   case X86::VSQRTSDm:
4691   case X86::VSQRTSDm_Int:
4692     // AVX-512
4693   case X86::VCVTSD2SSZrr:
4694   case X86::VCVTSD2SSZrm:
4695   case X86::VCVTSS2SDZrr:
4696   case X86::VCVTSS2SDZrm:
4697     return true;
4698   }
4699
4700   return false;
4701 }
4702
4703 /// Inform the ExeDepsFix pass how many idle instructions we would like before
4704 /// certain undef register reads.
4705 ///
4706 /// This catches the VCVTSI2SD family of instructions:
4707 ///
4708 /// vcvtsi2sdq %rax, %xmm0<undef>, %xmm14
4709 ///
4710 /// We should to be careful *not* to catch VXOR idioms which are presumably
4711 /// handled specially in the pipeline:
4712 ///
4713 /// vxorps %xmm1<undef>, %xmm1<undef>, %xmm1
4714 ///
4715 /// Like getPartialRegUpdateClearance, this makes a strong assumption that the
4716 /// high bits that are passed-through are not live.
4717 unsigned X86InstrInfo::
4718 getUndefRegClearance(const MachineInstr *MI, unsigned &OpNum,
4719                      const TargetRegisterInfo *TRI) const {
4720   if (!hasUndefRegUpdate(MI->getOpcode()))
4721     return 0;
4722
4723   // Set the OpNum parameter to the first source operand.
4724   OpNum = 1;
4725
4726   const MachineOperand &MO = MI->getOperand(OpNum);
4727   if (MO.isUndef() && TargetRegisterInfo::isPhysicalRegister(MO.getReg())) {
4728     // Use the same magic number as getPartialRegUpdateClearance.
4729     return 16;
4730   }
4731   return 0;
4732 }
4733
4734 void X86InstrInfo::
4735 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
4736                           const TargetRegisterInfo *TRI) const {
4737   unsigned Reg = MI->getOperand(OpNum).getReg();
4738   // If MI kills this register, the false dependence is already broken.
4739   if (MI->killsRegister(Reg, TRI))
4740     return;
4741   if (X86::VR128RegClass.contains(Reg)) {
4742     // These instructions are all floating point domain, so xorps is the best
4743     // choice.
4744     bool HasAVX = Subtarget.hasAVX();
4745     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
4746     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
4747       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
4748   } else if (X86::VR256RegClass.contains(Reg)) {
4749     // Use vxorps to clear the full ymm register.
4750     // It wants to read and write the xmm sub-register.
4751     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
4752     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
4753       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
4754       .addReg(Reg, RegState::ImplicitDefine);
4755   } else
4756     return;
4757   MI->addRegisterKilled(Reg, TRI, true);
4758 }
4759
4760 MachineInstr*
4761 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF, MachineInstr *MI,
4762                                     const SmallVectorImpl<unsigned> &Ops,
4763                                     int FrameIndex) const {
4764   // Check switch flag
4765   if (NoFusing) return nullptr;
4766
4767   // Unless optimizing for size, don't fold to avoid partial
4768   // register update stalls
4769   if (!MF.getFunction()->getAttributes().
4770         hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize) &&
4771       hasPartialRegUpdate(MI->getOpcode()))
4772     return nullptr;
4773
4774   const MachineFrameInfo *MFI = MF.getFrameInfo();
4775   unsigned Size = MFI->getObjectSize(FrameIndex);
4776   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
4777   // If the function stack isn't realigned we don't want to fold instructions
4778   // that need increased alignment.
4779   if (!RI.needsStackRealignment(MF))
4780     Alignment = std::min(Alignment, MF.getTarget()
4781                                         .getSubtargetImpl()
4782                                         ->getFrameLowering()
4783                                         ->getStackAlignment());
4784   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
4785     unsigned NewOpc = 0;
4786     unsigned RCSize = 0;
4787     switch (MI->getOpcode()) {
4788     default: return nullptr;
4789     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
4790     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
4791     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
4792     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
4793     }
4794     // Check if it's safe to fold the load. If the size of the object is
4795     // narrower than the load width, then it's not.
4796     if (Size < RCSize)
4797       return nullptr;
4798     // Change to CMPXXri r, 0 first.
4799     MI->setDesc(get(NewOpc));
4800     MI->getOperand(1).ChangeToImmediate(0);
4801   } else if (Ops.size() != 1)
4802     return nullptr;
4803
4804   SmallVector<MachineOperand,4> MOs;
4805   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
4806   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs,
4807                                Size, Alignment, /*AllowCommute=*/true);
4808 }
4809
4810 static bool isPartialRegisterLoad(const MachineInstr &LoadMI,
4811                                   const MachineFunction &MF) {
4812   unsigned Opc = LoadMI.getOpcode();
4813   unsigned RegSize =
4814       MF.getRegInfo().getRegClass(LoadMI.getOperand(0).getReg())->getSize();
4815
4816   if ((Opc == X86::MOVSSrm || Opc == X86::VMOVSSrm) && RegSize > 4)
4817     // These instructions only load 32 bits, we can't fold them if the
4818     // destination register is wider than 32 bits (4 bytes).
4819     return true;
4820
4821   if ((Opc == X86::MOVSDrm || Opc == X86::VMOVSDrm) && RegSize > 8)
4822     // These instructions only load 64 bits, we can't fold them if the
4823     // destination register is wider than 64 bits (8 bytes).
4824     return true;
4825
4826   return false;
4827 }
4828
4829 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
4830                                                   MachineInstr *MI,
4831                                            const SmallVectorImpl<unsigned> &Ops,
4832                                                   MachineInstr *LoadMI) const {
4833   // If loading from a FrameIndex, fold directly from the FrameIndex.
4834   unsigned NumOps = LoadMI->getDesc().getNumOperands();
4835   int FrameIndex;
4836   if (isLoadFromStackSlot(LoadMI, FrameIndex)) {
4837     if (isPartialRegisterLoad(*LoadMI, MF))
4838       return nullptr;
4839     return foldMemoryOperandImpl(MF, MI, Ops, FrameIndex);
4840   }
4841
4842   // Check switch flag
4843   if (NoFusing) return nullptr;
4844
4845   // Unless optimizing for size, don't fold to avoid partial
4846   // register update stalls
4847   if (!MF.getFunction()->getAttributes().
4848         hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize) &&
4849       hasPartialRegUpdate(MI->getOpcode()))
4850     return nullptr;
4851
4852   // Determine the alignment of the load.
4853   unsigned Alignment = 0;
4854   if (LoadMI->hasOneMemOperand())
4855     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
4856   else
4857     switch (LoadMI->getOpcode()) {
4858     case X86::AVX2_SETALLONES:
4859     case X86::AVX_SET0:
4860       Alignment = 32;
4861       break;
4862     case X86::V_SET0:
4863     case X86::V_SETALLONES:
4864       Alignment = 16;
4865       break;
4866     case X86::FsFLD0SD:
4867       Alignment = 8;
4868       break;
4869     case X86::FsFLD0SS:
4870       Alignment = 4;
4871       break;
4872     default:
4873       return nullptr;
4874     }
4875   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
4876     unsigned NewOpc = 0;
4877     switch (MI->getOpcode()) {
4878     default: return nullptr;
4879     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
4880     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
4881     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
4882     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
4883     }
4884     // Change to CMPXXri r, 0 first.
4885     MI->setDesc(get(NewOpc));
4886     MI->getOperand(1).ChangeToImmediate(0);
4887   } else if (Ops.size() != 1)
4888     return nullptr;
4889
4890   // Make sure the subregisters match.
4891   // Otherwise we risk changing the size of the load.
4892   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
4893     return nullptr;
4894
4895   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
4896   switch (LoadMI->getOpcode()) {
4897   case X86::V_SET0:
4898   case X86::V_SETALLONES:
4899   case X86::AVX2_SETALLONES:
4900   case X86::AVX_SET0:
4901   case X86::FsFLD0SD:
4902   case X86::FsFLD0SS: {
4903     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
4904     // Create a constant-pool entry and operands to load from it.
4905
4906     // Medium and large mode can't fold loads this way.
4907     if (MF.getTarget().getCodeModel() != CodeModel::Small &&
4908         MF.getTarget().getCodeModel() != CodeModel::Kernel)
4909       return nullptr;
4910
4911     // x86-32 PIC requires a PIC base register for constant pools.
4912     unsigned PICBase = 0;
4913     if (MF.getTarget().getRelocationModel() == Reloc::PIC_) {
4914       if (Subtarget.is64Bit())
4915         PICBase = X86::RIP;
4916       else
4917         // FIXME: PICBase = getGlobalBaseReg(&MF);
4918         // This doesn't work for several reasons.
4919         // 1. GlobalBaseReg may have been spilled.
4920         // 2. It may not be live at MI.
4921         return nullptr;
4922     }
4923
4924     // Create a constant-pool entry.
4925     MachineConstantPool &MCP = *MF.getConstantPool();
4926     Type *Ty;
4927     unsigned Opc = LoadMI->getOpcode();
4928     if (Opc == X86::FsFLD0SS)
4929       Ty = Type::getFloatTy(MF.getFunction()->getContext());
4930     else if (Opc == X86::FsFLD0SD)
4931       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
4932     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX_SET0)
4933       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
4934     else
4935       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
4936
4937     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX2_SETALLONES);
4938     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
4939                                     Constant::getNullValue(Ty);
4940     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
4941
4942     // Create operands to load from the constant pool entry.
4943     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
4944     MOs.push_back(MachineOperand::CreateImm(1));
4945     MOs.push_back(MachineOperand::CreateReg(0, false));
4946     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
4947     MOs.push_back(MachineOperand::CreateReg(0, false));
4948     break;
4949   }
4950   default: {
4951     if (isPartialRegisterLoad(*LoadMI, MF))
4952       return nullptr;
4953
4954     // Folding a normal load. Just copy the load's address operands.
4955     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
4956       MOs.push_back(LoadMI->getOperand(i));
4957     break;
4958   }
4959   }
4960   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs,
4961                                /*Size=*/0, Alignment, /*AllowCommute=*/true);
4962 }
4963
4964
4965 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
4966                                   const SmallVectorImpl<unsigned> &Ops) const {
4967   // Check switch flag
4968   if (NoFusing) return 0;
4969
4970   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
4971     switch (MI->getOpcode()) {
4972     default: return false;
4973     case X86::TEST8rr:
4974     case X86::TEST16rr:
4975     case X86::TEST32rr:
4976     case X86::TEST64rr:
4977       return true;
4978     case X86::ADD32ri:
4979       // FIXME: AsmPrinter doesn't know how to handle
4980       // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
4981       if (MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
4982         return false;
4983       break;
4984     }
4985   }
4986
4987   if (Ops.size() != 1)
4988     return false;
4989
4990   unsigned OpNum = Ops[0];
4991   unsigned Opc = MI->getOpcode();
4992   unsigned NumOps = MI->getDesc().getNumOperands();
4993   bool isTwoAddr = NumOps > 1 &&
4994     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
4995
4996   // Folding a memory location into the two-address part of a two-address
4997   // instruction is different than folding it other places.  It requires
4998   // replacing the *two* registers with the memory location.
4999   const DenseMap<unsigned,
5000                  std::pair<unsigned,unsigned> > *OpcodeTablePtr = nullptr;
5001   if (isTwoAddr && NumOps >= 2 && OpNum < 2) {
5002     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
5003   } else if (OpNum == 0) { // If operand 0
5004     if (Opc == X86::MOV32r0)
5005       return true;
5006
5007     OpcodeTablePtr = &RegOp2MemOpTable0;
5008   } else if (OpNum == 1) {
5009     OpcodeTablePtr = &RegOp2MemOpTable1;
5010   } else if (OpNum == 2) {
5011     OpcodeTablePtr = &RegOp2MemOpTable2;
5012   } else if (OpNum == 3) {
5013     OpcodeTablePtr = &RegOp2MemOpTable3;
5014   }
5015
5016   if (OpcodeTablePtr && OpcodeTablePtr->count(Opc))
5017     return true;
5018   return TargetInstrInfo::canFoldMemoryOperand(MI, Ops);
5019 }
5020
5021 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
5022                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
5023                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
5024   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
5025     MemOp2RegOpTable.find(MI->getOpcode());
5026   if (I == MemOp2RegOpTable.end())
5027     return false;
5028   unsigned Opc = I->second.first;
5029   unsigned Index = I->second.second & TB_INDEX_MASK;
5030   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
5031   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
5032   if (UnfoldLoad && !FoldedLoad)
5033     return false;
5034   UnfoldLoad &= FoldedLoad;
5035   if (UnfoldStore && !FoldedStore)
5036     return false;
5037   UnfoldStore &= FoldedStore;
5038
5039   const MCInstrDesc &MCID = get(Opc);
5040   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
5041   if (!MI->hasOneMemOperand() &&
5042       RC == &X86::VR128RegClass &&
5043       !Subtarget.isUnalignedMemAccessFast())
5044     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
5045     // conservatively assume the address is unaligned. That's bad for
5046     // performance.
5047     return false;
5048   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
5049   SmallVector<MachineOperand,2> BeforeOps;
5050   SmallVector<MachineOperand,2> AfterOps;
5051   SmallVector<MachineOperand,4> ImpOps;
5052   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
5053     MachineOperand &Op = MI->getOperand(i);
5054     if (i >= Index && i < Index + X86::AddrNumOperands)
5055       AddrOps.push_back(Op);
5056     else if (Op.isReg() && Op.isImplicit())
5057       ImpOps.push_back(Op);
5058     else if (i < Index)
5059       BeforeOps.push_back(Op);
5060     else if (i > Index)
5061       AfterOps.push_back(Op);
5062   }
5063
5064   // Emit the load instruction.
5065   if (UnfoldLoad) {
5066     std::pair<MachineInstr::mmo_iterator,
5067               MachineInstr::mmo_iterator> MMOs =
5068       MF.extractLoadMemRefs(MI->memoperands_begin(),
5069                             MI->memoperands_end());
5070     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
5071     if (UnfoldStore) {
5072       // Address operands cannot be marked isKill.
5073       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
5074         MachineOperand &MO = NewMIs[0]->getOperand(i);
5075         if (MO.isReg())
5076           MO.setIsKill(false);
5077       }
5078     }
5079   }
5080
5081   // Emit the data processing instruction.
5082   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
5083   MachineInstrBuilder MIB(MF, DataMI);
5084
5085   if (FoldedStore)
5086     MIB.addReg(Reg, RegState::Define);
5087   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
5088     MIB.addOperand(BeforeOps[i]);
5089   if (FoldedLoad)
5090     MIB.addReg(Reg);
5091   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
5092     MIB.addOperand(AfterOps[i]);
5093   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
5094     MachineOperand &MO = ImpOps[i];
5095     MIB.addReg(MO.getReg(),
5096                getDefRegState(MO.isDef()) |
5097                RegState::Implicit |
5098                getKillRegState(MO.isKill()) |
5099                getDeadRegState(MO.isDead()) |
5100                getUndefRegState(MO.isUndef()));
5101   }
5102   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
5103   switch (DataMI->getOpcode()) {
5104   default: break;
5105   case X86::CMP64ri32:
5106   case X86::CMP64ri8:
5107   case X86::CMP32ri:
5108   case X86::CMP32ri8:
5109   case X86::CMP16ri:
5110   case X86::CMP16ri8:
5111   case X86::CMP8ri: {
5112     MachineOperand &MO0 = DataMI->getOperand(0);
5113     MachineOperand &MO1 = DataMI->getOperand(1);
5114     if (MO1.getImm() == 0) {
5115       unsigned NewOpc;
5116       switch (DataMI->getOpcode()) {
5117       default: llvm_unreachable("Unreachable!");
5118       case X86::CMP64ri8:
5119       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
5120       case X86::CMP32ri8:
5121       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
5122       case X86::CMP16ri8:
5123       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
5124       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
5125       }
5126       DataMI->setDesc(get(NewOpc));
5127       MO1.ChangeToRegister(MO0.getReg(), false);
5128     }
5129   }
5130   }
5131   NewMIs.push_back(DataMI);
5132
5133   // Emit the store instruction.
5134   if (UnfoldStore) {
5135     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI, MF);
5136     std::pair<MachineInstr::mmo_iterator,
5137               MachineInstr::mmo_iterator> MMOs =
5138       MF.extractStoreMemRefs(MI->memoperands_begin(),
5139                              MI->memoperands_end());
5140     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
5141   }
5142
5143   return true;
5144 }
5145
5146 bool
5147 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
5148                                   SmallVectorImpl<SDNode*> &NewNodes) const {
5149   if (!N->isMachineOpcode())
5150     return false;
5151
5152   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
5153     MemOp2RegOpTable.find(N->getMachineOpcode());
5154   if (I == MemOp2RegOpTable.end())
5155     return false;
5156   unsigned Opc = I->second.first;
5157   unsigned Index = I->second.second & TB_INDEX_MASK;
5158   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
5159   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
5160   const MCInstrDesc &MCID = get(Opc);
5161   MachineFunction &MF = DAG.getMachineFunction();
5162   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
5163   unsigned NumDefs = MCID.NumDefs;
5164   std::vector<SDValue> AddrOps;
5165   std::vector<SDValue> BeforeOps;
5166   std::vector<SDValue> AfterOps;
5167   SDLoc dl(N);
5168   unsigned NumOps = N->getNumOperands();
5169   for (unsigned i = 0; i != NumOps-1; ++i) {
5170     SDValue Op = N->getOperand(i);
5171     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
5172       AddrOps.push_back(Op);
5173     else if (i < Index-NumDefs)
5174       BeforeOps.push_back(Op);
5175     else if (i > Index-NumDefs)
5176       AfterOps.push_back(Op);
5177   }
5178   SDValue Chain = N->getOperand(NumOps-1);
5179   AddrOps.push_back(Chain);
5180
5181   // Emit the load instruction.
5182   SDNode *Load = nullptr;
5183   if (FoldedLoad) {
5184     EVT VT = *RC->vt_begin();
5185     std::pair<MachineInstr::mmo_iterator,
5186               MachineInstr::mmo_iterator> MMOs =
5187       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
5188                             cast<MachineSDNode>(N)->memoperands_end());
5189     if (!(*MMOs.first) &&
5190         RC == &X86::VR128RegClass &&
5191         !Subtarget.isUnalignedMemAccessFast())
5192       // Do not introduce a slow unaligned load.
5193       return false;
5194     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
5195     bool isAligned = (*MMOs.first) &&
5196                      (*MMOs.first)->getAlignment() >= Alignment;
5197     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, Subtarget), dl,
5198                               VT, MVT::Other, AddrOps);
5199     NewNodes.push_back(Load);
5200
5201     // Preserve memory reference information.
5202     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
5203   }
5204
5205   // Emit the data processing instruction.
5206   std::vector<EVT> VTs;
5207   const TargetRegisterClass *DstRC = nullptr;
5208   if (MCID.getNumDefs() > 0) {
5209     DstRC = getRegClass(MCID, 0, &RI, MF);
5210     VTs.push_back(*DstRC->vt_begin());
5211   }
5212   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
5213     EVT VT = N->getValueType(i);
5214     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
5215       VTs.push_back(VT);
5216   }
5217   if (Load)
5218     BeforeOps.push_back(SDValue(Load, 0));
5219   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
5220   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, BeforeOps);
5221   NewNodes.push_back(NewNode);
5222
5223   // Emit the store instruction.
5224   if (FoldedStore) {
5225     AddrOps.pop_back();
5226     AddrOps.push_back(SDValue(NewNode, 0));
5227     AddrOps.push_back(Chain);
5228     std::pair<MachineInstr::mmo_iterator,
5229               MachineInstr::mmo_iterator> MMOs =
5230       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
5231                              cast<MachineSDNode>(N)->memoperands_end());
5232     if (!(*MMOs.first) &&
5233         RC == &X86::VR128RegClass &&
5234         !Subtarget.isUnalignedMemAccessFast())
5235       // Do not introduce a slow unaligned store.
5236       return false;
5237     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
5238     bool isAligned = (*MMOs.first) &&
5239                      (*MMOs.first)->getAlignment() >= Alignment;
5240     SDNode *Store =
5241         DAG.getMachineNode(getStoreRegOpcode(0, DstRC, isAligned, Subtarget),
5242                            dl, MVT::Other, AddrOps);
5243     NewNodes.push_back(Store);
5244
5245     // Preserve memory reference information.
5246     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
5247   }
5248
5249   return true;
5250 }
5251
5252 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
5253                                       bool UnfoldLoad, bool UnfoldStore,
5254                                       unsigned *LoadRegIndex) const {
5255   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
5256     MemOp2RegOpTable.find(Opc);
5257   if (I == MemOp2RegOpTable.end())
5258     return 0;
5259   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
5260   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
5261   if (UnfoldLoad && !FoldedLoad)
5262     return 0;
5263   if (UnfoldStore && !FoldedStore)
5264     return 0;
5265   if (LoadRegIndex)
5266     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
5267   return I->second.first;
5268 }
5269
5270 bool
5271 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
5272                                      int64_t &Offset1, int64_t &Offset2) const {
5273   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
5274     return false;
5275   unsigned Opc1 = Load1->getMachineOpcode();
5276   unsigned Opc2 = Load2->getMachineOpcode();
5277   switch (Opc1) {
5278   default: return false;
5279   case X86::MOV8rm:
5280   case X86::MOV16rm:
5281   case X86::MOV32rm:
5282   case X86::MOV64rm:
5283   case X86::LD_Fp32m:
5284   case X86::LD_Fp64m:
5285   case X86::LD_Fp80m:
5286   case X86::MOVSSrm:
5287   case X86::MOVSDrm:
5288   case X86::MMX_MOVD64rm:
5289   case X86::MMX_MOVQ64rm:
5290   case X86::FsMOVAPSrm:
5291   case X86::FsMOVAPDrm:
5292   case X86::MOVAPSrm:
5293   case X86::MOVUPSrm:
5294   case X86::MOVAPDrm:
5295   case X86::MOVDQArm:
5296   case X86::MOVDQUrm:
5297   // AVX load instructions
5298   case X86::VMOVSSrm:
5299   case X86::VMOVSDrm:
5300   case X86::FsVMOVAPSrm:
5301   case X86::FsVMOVAPDrm:
5302   case X86::VMOVAPSrm:
5303   case X86::VMOVUPSrm:
5304   case X86::VMOVAPDrm:
5305   case X86::VMOVDQArm:
5306   case X86::VMOVDQUrm:
5307   case X86::VMOVAPSYrm:
5308   case X86::VMOVUPSYrm:
5309   case X86::VMOVAPDYrm:
5310   case X86::VMOVDQAYrm:
5311   case X86::VMOVDQUYrm:
5312     break;
5313   }
5314   switch (Opc2) {
5315   default: return false;
5316   case X86::MOV8rm:
5317   case X86::MOV16rm:
5318   case X86::MOV32rm:
5319   case X86::MOV64rm:
5320   case X86::LD_Fp32m:
5321   case X86::LD_Fp64m:
5322   case X86::LD_Fp80m:
5323   case X86::MOVSSrm:
5324   case X86::MOVSDrm:
5325   case X86::MMX_MOVD64rm:
5326   case X86::MMX_MOVQ64rm:
5327   case X86::FsMOVAPSrm:
5328   case X86::FsMOVAPDrm:
5329   case X86::MOVAPSrm:
5330   case X86::MOVUPSrm:
5331   case X86::MOVAPDrm:
5332   case X86::MOVDQArm:
5333   case X86::MOVDQUrm:
5334   // AVX load instructions
5335   case X86::VMOVSSrm:
5336   case X86::VMOVSDrm:
5337   case X86::FsVMOVAPSrm:
5338   case X86::FsVMOVAPDrm:
5339   case X86::VMOVAPSrm:
5340   case X86::VMOVUPSrm:
5341   case X86::VMOVAPDrm:
5342   case X86::VMOVDQArm:
5343   case X86::VMOVDQUrm:
5344   case X86::VMOVAPSYrm:
5345   case X86::VMOVUPSYrm:
5346   case X86::VMOVAPDYrm:
5347   case X86::VMOVDQAYrm:
5348   case X86::VMOVDQUYrm:
5349     break;
5350   }
5351
5352   // Check if chain operands and base addresses match.
5353   if (Load1->getOperand(0) != Load2->getOperand(0) ||
5354       Load1->getOperand(5) != Load2->getOperand(5))
5355     return false;
5356   // Segment operands should match as well.
5357   if (Load1->getOperand(4) != Load2->getOperand(4))
5358     return false;
5359   // Scale should be 1, Index should be Reg0.
5360   if (Load1->getOperand(1) == Load2->getOperand(1) &&
5361       Load1->getOperand(2) == Load2->getOperand(2)) {
5362     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
5363       return false;
5364
5365     // Now let's examine the displacements.
5366     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
5367         isa<ConstantSDNode>(Load2->getOperand(3))) {
5368       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
5369       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
5370       return true;
5371     }
5372   }
5373   return false;
5374 }
5375
5376 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
5377                                            int64_t Offset1, int64_t Offset2,
5378                                            unsigned NumLoads) const {
5379   assert(Offset2 > Offset1);
5380   if ((Offset2 - Offset1) / 8 > 64)
5381     return false;
5382
5383   unsigned Opc1 = Load1->getMachineOpcode();
5384   unsigned Opc2 = Load2->getMachineOpcode();
5385   if (Opc1 != Opc2)
5386     return false;  // FIXME: overly conservative?
5387
5388   switch (Opc1) {
5389   default: break;
5390   case X86::LD_Fp32m:
5391   case X86::LD_Fp64m:
5392   case X86::LD_Fp80m:
5393   case X86::MMX_MOVD64rm:
5394   case X86::MMX_MOVQ64rm:
5395     return false;
5396   }
5397
5398   EVT VT = Load1->getValueType(0);
5399   switch (VT.getSimpleVT().SimpleTy) {
5400   default:
5401     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
5402     // have 16 of them to play with.
5403     if (Subtarget.is64Bit()) {
5404       if (NumLoads >= 3)
5405         return false;
5406     } else if (NumLoads) {
5407       return false;
5408     }
5409     break;
5410   case MVT::i8:
5411   case MVT::i16:
5412   case MVT::i32:
5413   case MVT::i64:
5414   case MVT::f32:
5415   case MVT::f64:
5416     if (NumLoads)
5417       return false;
5418     break;
5419   }
5420
5421   return true;
5422 }
5423
5424 bool X86InstrInfo::shouldScheduleAdjacent(MachineInstr* First,
5425                                           MachineInstr *Second) const {
5426   // Check if this processor supports macro-fusion. Since this is a minor
5427   // heuristic, we haven't specifically reserved a feature. hasAVX is a decent
5428   // proxy for SandyBridge+.
5429   if (!Subtarget.hasAVX())
5430     return false;
5431
5432   enum {
5433     FuseTest,
5434     FuseCmp,
5435     FuseInc
5436   } FuseKind;
5437
5438   switch(Second->getOpcode()) {
5439   default:
5440     return false;
5441   case X86::JE_1:
5442   case X86::JNE_1:
5443   case X86::JL_1:
5444   case X86::JLE_1:
5445   case X86::JG_1:
5446   case X86::JGE_1:
5447     FuseKind = FuseInc;
5448     break;
5449   case X86::JB_1:
5450   case X86::JBE_1:
5451   case X86::JA_1:
5452   case X86::JAE_1:
5453     FuseKind = FuseCmp;
5454     break;
5455   case X86::JS_1:
5456   case X86::JNS_1:
5457   case X86::JP_1:
5458   case X86::JNP_1:
5459   case X86::JO_1:
5460   case X86::JNO_1:
5461     FuseKind = FuseTest;
5462     break;
5463   }
5464   switch (First->getOpcode()) {
5465   default:
5466     return false;
5467   case X86::TEST8rr:
5468   case X86::TEST16rr:
5469   case X86::TEST32rr:
5470   case X86::TEST64rr:
5471   case X86::TEST8ri:
5472   case X86::TEST16ri:
5473   case X86::TEST32ri:
5474   case X86::TEST32i32:
5475   case X86::TEST64i32:
5476   case X86::TEST64ri32:
5477   case X86::TEST8rm:
5478   case X86::TEST16rm:
5479   case X86::TEST32rm:
5480   case X86::TEST64rm:
5481   case X86::TEST8ri_NOREX:
5482   case X86::AND16i16:
5483   case X86::AND16ri:
5484   case X86::AND16ri8:
5485   case X86::AND16rm:
5486   case X86::AND16rr:
5487   case X86::AND32i32:
5488   case X86::AND32ri:
5489   case X86::AND32ri8:
5490   case X86::AND32rm:
5491   case X86::AND32rr:
5492   case X86::AND64i32:
5493   case X86::AND64ri32:
5494   case X86::AND64ri8:
5495   case X86::AND64rm:
5496   case X86::AND64rr:
5497   case X86::AND8i8:
5498   case X86::AND8ri:
5499   case X86::AND8rm:
5500   case X86::AND8rr:
5501     return true;
5502   case X86::CMP16i16:
5503   case X86::CMP16ri:
5504   case X86::CMP16ri8:
5505   case X86::CMP16rm:
5506   case X86::CMP16rr:
5507   case X86::CMP32i32:
5508   case X86::CMP32ri:
5509   case X86::CMP32ri8:
5510   case X86::CMP32rm:
5511   case X86::CMP32rr:
5512   case X86::CMP64i32:
5513   case X86::CMP64ri32:
5514   case X86::CMP64ri8:
5515   case X86::CMP64rm:
5516   case X86::CMP64rr:
5517   case X86::CMP8i8:
5518   case X86::CMP8ri:
5519   case X86::CMP8rm:
5520   case X86::CMP8rr:
5521   case X86::ADD16i16:
5522   case X86::ADD16ri:
5523   case X86::ADD16ri8:
5524   case X86::ADD16ri8_DB:
5525   case X86::ADD16ri_DB:
5526   case X86::ADD16rm:
5527   case X86::ADD16rr:
5528   case X86::ADD16rr_DB:
5529   case X86::ADD32i32:
5530   case X86::ADD32ri:
5531   case X86::ADD32ri8:
5532   case X86::ADD32ri8_DB:
5533   case X86::ADD32ri_DB:
5534   case X86::ADD32rm:
5535   case X86::ADD32rr:
5536   case X86::ADD32rr_DB:
5537   case X86::ADD64i32:
5538   case X86::ADD64ri32:
5539   case X86::ADD64ri32_DB:
5540   case X86::ADD64ri8:
5541   case X86::ADD64ri8_DB:
5542   case X86::ADD64rm:
5543   case X86::ADD64rr:
5544   case X86::ADD64rr_DB:
5545   case X86::ADD8i8:
5546   case X86::ADD8mi:
5547   case X86::ADD8mr:
5548   case X86::ADD8ri:
5549   case X86::ADD8rm:
5550   case X86::ADD8rr:
5551   case X86::SUB16i16:
5552   case X86::SUB16ri:
5553   case X86::SUB16ri8:
5554   case X86::SUB16rm:
5555   case X86::SUB16rr:
5556   case X86::SUB32i32:
5557   case X86::SUB32ri:
5558   case X86::SUB32ri8:
5559   case X86::SUB32rm:
5560   case X86::SUB32rr:
5561   case X86::SUB64i32:
5562   case X86::SUB64ri32:
5563   case X86::SUB64ri8:
5564   case X86::SUB64rm:
5565   case X86::SUB64rr:
5566   case X86::SUB8i8:
5567   case X86::SUB8ri:
5568   case X86::SUB8rm:
5569   case X86::SUB8rr:
5570     return FuseKind == FuseCmp || FuseKind == FuseInc;
5571   case X86::INC16r:
5572   case X86::INC32r:
5573   case X86::INC64r:
5574   case X86::INC8r:
5575   case X86::DEC16r:
5576   case X86::DEC32r:
5577   case X86::DEC64r:
5578   case X86::DEC8r:
5579     return FuseKind == FuseInc;
5580   }
5581 }
5582
5583 bool X86InstrInfo::
5584 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
5585   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
5586   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
5587   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
5588     return true;
5589   Cond[0].setImm(GetOppositeBranchCondition(CC));
5590   return false;
5591 }
5592
5593 bool X86InstrInfo::
5594 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
5595   // FIXME: Return false for x87 stack register classes for now. We can't
5596   // allow any loads of these registers before FpGet_ST0_80.
5597   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
5598            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
5599 }
5600
5601 /// getGlobalBaseReg - Return a virtual register initialized with the
5602 /// the global base register value. Output instructions required to
5603 /// initialize the register in the function entry block, if necessary.
5604 ///
5605 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
5606 ///
5607 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
5608   assert(!Subtarget.is64Bit() &&
5609          "X86-64 PIC uses RIP relative addressing");
5610
5611   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
5612   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
5613   if (GlobalBaseReg != 0)
5614     return GlobalBaseReg;
5615
5616   // Create the register. The code to initialize it is inserted
5617   // later, by the CGBR pass (below).
5618   MachineRegisterInfo &RegInfo = MF->getRegInfo();
5619   GlobalBaseReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
5620   X86FI->setGlobalBaseReg(GlobalBaseReg);
5621   return GlobalBaseReg;
5622 }
5623
5624 // These are the replaceable SSE instructions. Some of these have Int variants
5625 // that we don't include here. We don't want to replace instructions selected
5626 // by intrinsics.
5627 static const uint16_t ReplaceableInstrs[][3] = {
5628   //PackedSingle     PackedDouble    PackedInt
5629   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
5630   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
5631   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
5632   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
5633   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
5634   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
5635   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
5636   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
5637   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
5638   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
5639   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
5640   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
5641   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
5642   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
5643   // AVX 128-bit support
5644   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
5645   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
5646   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
5647   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
5648   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
5649   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
5650   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
5651   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
5652   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
5653   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
5654   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
5655   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
5656   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
5657   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
5658   // AVX 256-bit support
5659   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
5660   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
5661   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
5662   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
5663   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
5664   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
5665 };
5666
5667 static const uint16_t ReplaceableInstrsAVX2[][3] = {
5668   //PackedSingle       PackedDouble       PackedInt
5669   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
5670   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
5671   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
5672   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
5673   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
5674   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
5675   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
5676   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
5677   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
5678   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
5679   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
5680   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
5681   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
5682   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr },
5683   { X86::VBROADCASTSSrm, X86::VBROADCASTSSrm, X86::VPBROADCASTDrm},
5684   { X86::VBROADCASTSSrr, X86::VBROADCASTSSrr, X86::VPBROADCASTDrr},
5685   { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrr, X86::VPBROADCASTDYrr},
5686   { X86::VBROADCASTSSYrm, X86::VBROADCASTSSYrm, X86::VPBROADCASTDYrm},
5687   { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrr, X86::VPBROADCASTQYrr},
5688   { X86::VBROADCASTSDYrm, X86::VBROADCASTSDYrm, X86::VPBROADCASTQYrm}
5689 };
5690
5691 // FIXME: Some shuffle and unpack instructions have equivalents in different
5692 // domains, but they require a bit more work than just switching opcodes.
5693
5694 static const uint16_t *lookup(unsigned opcode, unsigned domain) {
5695   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
5696     if (ReplaceableInstrs[i][domain-1] == opcode)
5697       return ReplaceableInstrs[i];
5698   return nullptr;
5699 }
5700
5701 static const uint16_t *lookupAVX2(unsigned opcode, unsigned domain) {
5702   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrsAVX2); i != e; ++i)
5703     if (ReplaceableInstrsAVX2[i][domain-1] == opcode)
5704       return ReplaceableInstrsAVX2[i];
5705   return nullptr;
5706 }
5707
5708 std::pair<uint16_t, uint16_t>
5709 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
5710   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
5711   bool hasAVX2 = Subtarget.hasAVX2();
5712   uint16_t validDomains = 0;
5713   if (domain && lookup(MI->getOpcode(), domain))
5714     validDomains = 0xe;
5715   else if (domain && lookupAVX2(MI->getOpcode(), domain))
5716     validDomains = hasAVX2 ? 0xe : 0x6;
5717   return std::make_pair(domain, validDomains);
5718 }
5719
5720 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
5721   assert(Domain>0 && Domain<4 && "Invalid execution domain");
5722   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
5723   assert(dom && "Not an SSE instruction");
5724   const uint16_t *table = lookup(MI->getOpcode(), dom);
5725   if (!table) { // try the other table
5726     assert((Subtarget.hasAVX2() || Domain < 3) &&
5727            "256-bit vector operations only available in AVX2");
5728     table = lookupAVX2(MI->getOpcode(), dom);
5729   }
5730   assert(table && "Cannot change domain");
5731   MI->setDesc(get(table[Domain-1]));
5732 }
5733
5734 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
5735 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
5736   NopInst.setOpcode(X86::NOOP);
5737 }
5738
5739 // This code must remain in sync with getJumpInstrTableEntryBound in this class!
5740 // In particular, getJumpInstrTableEntryBound must always return an upper bound
5741 // on the encoding lengths of the instructions generated by
5742 // getUnconditionalBranch and getTrap.
5743 void X86InstrInfo::getUnconditionalBranch(
5744     MCInst &Branch, const MCSymbolRefExpr *BranchTarget) const {
5745   Branch.setOpcode(X86::JMP_1);
5746   Branch.addOperand(MCOperand::CreateExpr(BranchTarget));
5747 }
5748
5749 // This code must remain in sync with getJumpInstrTableEntryBound in this class!
5750 // In particular, getJumpInstrTableEntryBound must always return an upper bound
5751 // on the encoding lengths of the instructions generated by
5752 // getUnconditionalBranch and getTrap.
5753 void X86InstrInfo::getTrap(MCInst &MI) const {
5754   MI.setOpcode(X86::TRAP);
5755 }
5756
5757 // See getTrap and getUnconditionalBranch for conditions on the value returned
5758 // by this function.
5759 unsigned X86InstrInfo::getJumpInstrTableEntryBound() const {
5760   // 5 bytes suffice: JMP_4 Symbol@PLT is uses 1 byte (E9) for the JMP_4 and 4
5761   // bytes for the symbol offset. And TRAP is ud2, which is two bytes (0F 0B).
5762   return 5;
5763 }
5764
5765 bool X86InstrInfo::isHighLatencyDef(int opc) const {
5766   switch (opc) {
5767   default: return false;
5768   case X86::DIVSDrm:
5769   case X86::DIVSDrm_Int:
5770   case X86::DIVSDrr:
5771   case X86::DIVSDrr_Int:
5772   case X86::DIVSSrm:
5773   case X86::DIVSSrm_Int:
5774   case X86::DIVSSrr:
5775   case X86::DIVSSrr_Int:
5776   case X86::SQRTPDm:
5777   case X86::SQRTPDr:
5778   case X86::SQRTPSm:
5779   case X86::SQRTPSr:
5780   case X86::SQRTSDm:
5781   case X86::SQRTSDm_Int:
5782   case X86::SQRTSDr:
5783   case X86::SQRTSDr_Int:
5784   case X86::SQRTSSm:
5785   case X86::SQRTSSm_Int:
5786   case X86::SQRTSSr:
5787   case X86::SQRTSSr_Int:
5788   // AVX instructions with high latency
5789   case X86::VDIVSDrm:
5790   case X86::VDIVSDrm_Int:
5791   case X86::VDIVSDrr:
5792   case X86::VDIVSDrr_Int:
5793   case X86::VDIVSSrm:
5794   case X86::VDIVSSrm_Int:
5795   case X86::VDIVSSrr:
5796   case X86::VDIVSSrr_Int:
5797   case X86::VSQRTPDm:
5798   case X86::VSQRTPDr:
5799   case X86::VSQRTPSm:
5800   case X86::VSQRTPSr:
5801   case X86::VSQRTSDm:
5802   case X86::VSQRTSDm_Int:
5803   case X86::VSQRTSDr:
5804   case X86::VSQRTSSm:
5805   case X86::VSQRTSSm_Int:
5806   case X86::VSQRTSSr:
5807   case X86::VSQRTPDZm:
5808   case X86::VSQRTPDZr:
5809   case X86::VSQRTPSZm:
5810   case X86::VSQRTPSZr:
5811   case X86::VSQRTSDZm:
5812   case X86::VSQRTSDZm_Int:
5813   case X86::VSQRTSDZr:
5814   case X86::VSQRTSSZm_Int:
5815   case X86::VSQRTSSZr:
5816   case X86::VSQRTSSZm:
5817   case X86::VDIVSDZrm:
5818   case X86::VDIVSDZrr:
5819   case X86::VDIVSSZrm:
5820   case X86::VDIVSSZrr:
5821
5822   case X86::VGATHERQPSZrm:
5823   case X86::VGATHERQPDZrm:
5824   case X86::VGATHERDPDZrm:
5825   case X86::VGATHERDPSZrm:
5826   case X86::VPGATHERQDZrm:
5827   case X86::VPGATHERQQZrm:
5828   case X86::VPGATHERDDZrm:
5829   case X86::VPGATHERDQZrm:
5830   case X86::VSCATTERQPDZmr:
5831   case X86::VSCATTERQPSZmr:
5832   case X86::VSCATTERDPDZmr:
5833   case X86::VSCATTERDPSZmr:
5834   case X86::VPSCATTERQDZmr:
5835   case X86::VPSCATTERQQZmr:
5836   case X86::VPSCATTERDDZmr:
5837   case X86::VPSCATTERDQZmr:
5838     return true;
5839   }
5840 }
5841
5842 bool X86InstrInfo::
5843 hasHighOperandLatency(const InstrItineraryData *ItinData,
5844                       const MachineRegisterInfo *MRI,
5845                       const MachineInstr *DefMI, unsigned DefIdx,
5846                       const MachineInstr *UseMI, unsigned UseIdx) const {
5847   return isHighLatencyDef(DefMI->getOpcode());
5848 }
5849
5850 namespace {
5851   /// CGBR - Create Global Base Reg pass. This initializes the PIC
5852   /// global base register for x86-32.
5853   struct CGBR : public MachineFunctionPass {
5854     static char ID;
5855     CGBR() : MachineFunctionPass(ID) {}
5856
5857     bool runOnMachineFunction(MachineFunction &MF) override {
5858       const X86TargetMachine *TM =
5859         static_cast<const X86TargetMachine *>(&MF.getTarget());
5860
5861       // Don't do anything if this is 64-bit as 64-bit PIC
5862       // uses RIP relative addressing.
5863       if (TM->getSubtarget<X86Subtarget>().is64Bit())
5864         return false;
5865
5866       // Only emit a global base reg in PIC mode.
5867       if (TM->getRelocationModel() != Reloc::PIC_)
5868         return false;
5869
5870       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
5871       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
5872
5873       // If we didn't need a GlobalBaseReg, don't insert code.
5874       if (GlobalBaseReg == 0)
5875         return false;
5876
5877       // Insert the set of GlobalBaseReg into the first MBB of the function
5878       MachineBasicBlock &FirstMBB = MF.front();
5879       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
5880       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
5881       MachineRegisterInfo &RegInfo = MF.getRegInfo();
5882       const X86InstrInfo *TII = TM->getSubtargetImpl()->getInstrInfo();
5883
5884       unsigned PC;
5885       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
5886         PC = RegInfo.createVirtualRegister(&X86::GR32RegClass);
5887       else
5888         PC = GlobalBaseReg;
5889
5890       // Operand of MovePCtoStack is completely ignored by asm printer. It's
5891       // only used in JIT code emission as displacement to pc.
5892       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
5893
5894       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
5895       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
5896       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
5897         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
5898         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
5899           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
5900                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
5901       }
5902
5903       return true;
5904     }
5905
5906     const char *getPassName() const override {
5907       return "X86 PIC Global Base Reg Initialization";
5908     }
5909
5910     void getAnalysisUsage(AnalysisUsage &AU) const override {
5911       AU.setPreservesCFG();
5912       MachineFunctionPass::getAnalysisUsage(AU);
5913     }
5914   };
5915 }
5916
5917 char CGBR::ID = 0;
5918 FunctionPass*
5919 llvm::createX86GlobalBaseRegPass() { return new CGBR(); }
5920
5921 namespace {
5922   struct LDTLSCleanup : public MachineFunctionPass {
5923     static char ID;
5924     LDTLSCleanup() : MachineFunctionPass(ID) {}
5925
5926     bool runOnMachineFunction(MachineFunction &MF) override {
5927       X86MachineFunctionInfo* MFI = MF.getInfo<X86MachineFunctionInfo>();
5928       if (MFI->getNumLocalDynamicTLSAccesses() < 2) {
5929         // No point folding accesses if there isn't at least two.
5930         return false;
5931       }
5932
5933       MachineDominatorTree *DT = &getAnalysis<MachineDominatorTree>();
5934       return VisitNode(DT->getRootNode(), 0);
5935     }
5936
5937     // Visit the dominator subtree rooted at Node in pre-order.
5938     // If TLSBaseAddrReg is non-null, then use that to replace any
5939     // TLS_base_addr instructions. Otherwise, create the register
5940     // when the first such instruction is seen, and then use it
5941     // as we encounter more instructions.
5942     bool VisitNode(MachineDomTreeNode *Node, unsigned TLSBaseAddrReg) {
5943       MachineBasicBlock *BB = Node->getBlock();
5944       bool Changed = false;
5945
5946       // Traverse the current block.
5947       for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end(); I != E;
5948            ++I) {
5949         switch (I->getOpcode()) {
5950           case X86::TLS_base_addr32:
5951           case X86::TLS_base_addr64:
5952             if (TLSBaseAddrReg)
5953               I = ReplaceTLSBaseAddrCall(I, TLSBaseAddrReg);
5954             else
5955               I = SetRegister(I, &TLSBaseAddrReg);
5956             Changed = true;
5957             break;
5958           default:
5959             break;
5960         }
5961       }
5962
5963       // Visit the children of this block in the dominator tree.
5964       for (MachineDomTreeNode::iterator I = Node->begin(), E = Node->end();
5965            I != E; ++I) {
5966         Changed |= VisitNode(*I, TLSBaseAddrReg);
5967       }
5968
5969       return Changed;
5970     }
5971
5972     // Replace the TLS_base_addr instruction I with a copy from
5973     // TLSBaseAddrReg, returning the new instruction.
5974     MachineInstr *ReplaceTLSBaseAddrCall(MachineInstr *I,
5975                                          unsigned TLSBaseAddrReg) {
5976       MachineFunction *MF = I->getParent()->getParent();
5977       const X86TargetMachine *TM =
5978           static_cast<const X86TargetMachine *>(&MF->getTarget());
5979       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
5980       const X86InstrInfo *TII = TM->getSubtargetImpl()->getInstrInfo();
5981
5982       // Insert a Copy from TLSBaseAddrReg to RAX/EAX.
5983       MachineInstr *Copy = BuildMI(*I->getParent(), I, I->getDebugLoc(),
5984                                    TII->get(TargetOpcode::COPY),
5985                                    is64Bit ? X86::RAX : X86::EAX)
5986                                    .addReg(TLSBaseAddrReg);
5987
5988       // Erase the TLS_base_addr instruction.
5989       I->eraseFromParent();
5990
5991       return Copy;
5992     }
5993
5994     // Create a virtal register in *TLSBaseAddrReg, and populate it by
5995     // inserting a copy instruction after I. Returns the new instruction.
5996     MachineInstr *SetRegister(MachineInstr *I, unsigned *TLSBaseAddrReg) {
5997       MachineFunction *MF = I->getParent()->getParent();
5998       const X86TargetMachine *TM =
5999           static_cast<const X86TargetMachine *>(&MF->getTarget());
6000       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
6001       const X86InstrInfo *TII = TM->getSubtargetImpl()->getInstrInfo();
6002
6003       // Create a virtual register for the TLS base address.
6004       MachineRegisterInfo &RegInfo = MF->getRegInfo();
6005       *TLSBaseAddrReg = RegInfo.createVirtualRegister(is64Bit
6006                                                       ? &X86::GR64RegClass
6007                                                       : &X86::GR32RegClass);
6008
6009       // Insert a copy from RAX/EAX to TLSBaseAddrReg.
6010       MachineInstr *Next = I->getNextNode();
6011       MachineInstr *Copy = BuildMI(*I->getParent(), Next, I->getDebugLoc(),
6012                                    TII->get(TargetOpcode::COPY),
6013                                    *TLSBaseAddrReg)
6014                                    .addReg(is64Bit ? X86::RAX : X86::EAX);
6015
6016       return Copy;
6017     }
6018
6019     const char *getPassName() const override {
6020       return "Local Dynamic TLS Access Clean-up";
6021     }
6022
6023     void getAnalysisUsage(AnalysisUsage &AU) const override {
6024       AU.setPreservesCFG();
6025       AU.addRequired<MachineDominatorTree>();
6026       MachineFunctionPass::getAnalysisUsage(AU);
6027     }
6028   };
6029 }
6030
6031 char LDTLSCleanup::ID = 0;
6032 FunctionPass*
6033 llvm::createCleanupLocalDynamicTLSPass() { return new LDTLSCleanup(); }